--- /srv/rebuilderd/tmp/rebuilderdbvilJO/inputs/haskell-misfortune_0.1.2.1-6+b1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbvilJO/out/haskell-misfortune_0.1.2.1-6+b1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-01-25 08:52:22.000000 debian-binary │ -rw-r--r-- 0 0 0 4092 2026-01-25 08:52:22.000000 control.tar.xz │ --rw-r--r-- 0 0 0 5238772 2026-01-25 08:52:22.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 5236704 2026-01-25 08:52:22.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/misfortune │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,21 +4,21 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x17874f8 0x17874f8 R E 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x17874e8 0x17874e8 R E 0x1000 │ │ │ │ LOAD 0x1787840 0x01790840 0x01790840 0x11cec8 0x120b34 RW 0x1000 │ │ │ │ DYNAMIC 0x1787eec 0x01790eec 0x01790eec 0x00110 0x00110 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x17874f0 0x0178f4f0 0x0178f4f0 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x17874e0 0x0178f4e0 0x0178f4e0 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x163672c 0x0163e72c 0x0163e72c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x1636724 0x0163e724 0x0163e724 0x00008 0x00008 R 0x4 │ │ │ │ GNU_RELRO 0x1787840 0x01790840 0x01790840 0x007c0 0x007c0 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,20 +11,20 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a588 002588 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a5b4 0025b4 000292 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000a848 002848 000150 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000a998 002998 000110 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000aaa8 002aa8 0008a8 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b350 003350 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b35c 00335c 000d10 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000c070 004070 16326b4 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 0163e724 1636724 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 0163e72c 163672c 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 0163e740 1636740 150dac 00 A 0 0 16 │ │ │ │ - [17] .eh_frame PROGBITS 0178f4ec 17874ec 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 0178f4f0 17874f0 000008 00 A 0 0 4 │ │ │ │ + [13] .text PROGBITS 0000c070 004070 16326ac 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 0163e71c 163671c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0163e724 1636724 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 0163e730 1636730 150dac 00 A 0 0 16 │ │ │ │ + [17] .eh_frame PROGBITS 0178f4dc 17874dc 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 0178f4e0 17874e0 000008 00 A 0 0 4 │ │ │ │ [19] .data.rel.ro.local PROGBITS 01790840 1787840 000020 00 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 01790860 1787860 000004 04 WA 0 0 4 │ │ │ │ [21] .init_array INIT_ARRAY 01790864 1787864 000004 04 WA 0 0 4 │ │ │ │ [22] .data.rel.ro PROGBITS 01790870 1787870 00067c 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 01790eec 1787eec 000110 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 01791000 1788000 11a124 00 WA 0 0 8 │ │ │ │ [25] .tm_clone_table PROGBITS 018ab124 18a2124 000000 00 WA 0 0 4 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1,206 +1,206 @@ │ │ │ │ │ │ │ │ Symbol table '.dynsym' contains 329 entries: │ │ │ │ Num: Value Size Type Bind Vis Ndx Name │ │ │ │ 0: 00000000 0 NOTYPE LOCAL DEFAULT UND │ │ │ │ - 1: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (2) │ │ │ │ - 2: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (2) │ │ │ │ - 3: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (2) │ │ │ │ - 4: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (3) │ │ │ │ - 5: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (2) │ │ │ │ - 6: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (4) │ │ │ │ - 7: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (2) │ │ │ │ - 8: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (2) │ │ │ │ - 9: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (2) │ │ │ │ - 10: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (3) │ │ │ │ - 11: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (3) │ │ │ │ - 12: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (3) │ │ │ │ - 13: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (3) │ │ │ │ - 14: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (3) │ │ │ │ - 15: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (3) │ │ │ │ - 16: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (3) │ │ │ │ - 17: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (3) │ │ │ │ - 18: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (2) │ │ │ │ - 19: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (2) │ │ │ │ - 20: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (2) │ │ │ │ - 21: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (5) │ │ │ │ - 22: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (3) │ │ │ │ - 23: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (3) │ │ │ │ - 24: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (3) │ │ │ │ - 25: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (3) │ │ │ │ - 26: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (3) │ │ │ │ - 27: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (3) │ │ │ │ - 28: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (3) │ │ │ │ - 29: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (2) │ │ │ │ - 30: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (2) │ │ │ │ - 31: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (2) │ │ │ │ - 32: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (3) │ │ │ │ - 33: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (6) │ │ │ │ - 34: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (3) │ │ │ │ - 35: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (3) │ │ │ │ - 36: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (3) │ │ │ │ - 37: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (3) │ │ │ │ - 38: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (2) │ │ │ │ - 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (2) │ │ │ │ - 40: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (14) │ │ │ │ - 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (3) │ │ │ │ - 42: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (3) │ │ │ │ - 43: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (3) │ │ │ │ - 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (2) │ │ │ │ - 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (2) │ │ │ │ - 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (3) │ │ │ │ - 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (2) │ │ │ │ - 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (3) │ │ │ │ - 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (3) │ │ │ │ - 50: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (2) │ │ │ │ - 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (3) │ │ │ │ - 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (3) │ │ │ │ - 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (3) │ │ │ │ - 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (3) │ │ │ │ - 55: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (3) │ │ │ │ - 56: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (2) │ │ │ │ - 57: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (2) │ │ │ │ - 58: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (2) │ │ │ │ - 59: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (3) │ │ │ │ - 60: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (2) │ │ │ │ - 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (3) │ │ │ │ - 62: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (15) │ │ │ │ - 63: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (15) │ │ │ │ - 64: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (3) │ │ │ │ - 65: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (15) │ │ │ │ - 66: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (14) │ │ │ │ - 67: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (14) │ │ │ │ - 68: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (3) │ │ │ │ - 69: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (3) │ │ │ │ - 70: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (3) │ │ │ │ - 71: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (3) │ │ │ │ - 72: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (3) │ │ │ │ - 73: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (2) │ │ │ │ - 74: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (2) │ │ │ │ - 75: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (2) │ │ │ │ - 76: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (7) │ │ │ │ - 77: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (2) │ │ │ │ - 78: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (2) │ │ │ │ - 79: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (8) │ │ │ │ - 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (12) │ │ │ │ - 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (12) │ │ │ │ - 82: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (3) │ │ │ │ - 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (12) │ │ │ │ - 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (12) │ │ │ │ - 85: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (12) │ │ │ │ - 86: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (12) │ │ │ │ - 87: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (12) │ │ │ │ - 88: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (12) │ │ │ │ - 89: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (12) │ │ │ │ - 90: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (12) │ │ │ │ - 91: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (12) │ │ │ │ - 92: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (12) │ │ │ │ - 93: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 94: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 95: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ - 96: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (3) │ │ │ │ - 97: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (3) │ │ │ │ - 98: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (3) │ │ │ │ - 99: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (3) │ │ │ │ - 100: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (3) │ │ │ │ - 101: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (3) │ │ │ │ - 102: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (3) │ │ │ │ - 103: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (3) │ │ │ │ - 104: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (3) │ │ │ │ - 105: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (3) │ │ │ │ - 106: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (3) │ │ │ │ - 107: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (2) │ │ │ │ - 108: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (2) │ │ │ │ - 109: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (2) │ │ │ │ - 110: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (3) │ │ │ │ - 111: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (3) │ │ │ │ - 112: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (3) │ │ │ │ - 113: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (3) │ │ │ │ - 114: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (3) │ │ │ │ - 115: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (3) │ │ │ │ - 116: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (3) │ │ │ │ - 117: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (5) │ │ │ │ - 118: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (3) │ │ │ │ - 119: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (5) │ │ │ │ - 120: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (3) │ │ │ │ - 121: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (3) │ │ │ │ - 122: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (3) │ │ │ │ - 123: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (3) │ │ │ │ - 124: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (3) │ │ │ │ - 125: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (3) │ │ │ │ - 126: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (3) │ │ │ │ - 127: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (3) │ │ │ │ - 128: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (3) │ │ │ │ - 129: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (3) │ │ │ │ - 130: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (3) │ │ │ │ - 131: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (3) │ │ │ │ - 132: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (2) │ │ │ │ - 133: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (2) │ │ │ │ - 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ - 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ - 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ - 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ - 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ - 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ - 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ - 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ - 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ - 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ - 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ - 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ - 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ - 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ - 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ - 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ - 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ - 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ - 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ - 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ - 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ - 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ - 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ - 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ - 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ - 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ - 160: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ - 161: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ - 162: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ - 163: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ - 164: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ - 165: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (3) │ │ │ │ - 166: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (3) │ │ │ │ - 167: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (3) │ │ │ │ + 1: 00000000 0 FUNC GLOBAL DEFAULT UND __cxa_atexit@GLIBC_2.4 (2) │ │ │ │ + 2: 00000000 0 FUNC GLOBAL DEFAULT UND __libc_start_main@GLIBC_2.34 (3) │ │ │ │ + 3: 00000000 0 FUNC GLOBAL DEFAULT UND feof@GLIBC_2.4 (2) │ │ │ │ + 4: 00000000 0 FUNC GLOBAL DEFAULT UND fseek@GLIBC_2.4 (2) │ │ │ │ + 5: 00000000 0 FUNC GLOBAL DEFAULT UND fread@GLIBC_2.4 (2) │ │ │ │ + 6: 00000000 0 FUNC GLOBAL DEFAULT UND ftell@GLIBC_2.4 (2) │ │ │ │ + 7: 00000000 0 FUNC GLOBAL DEFAULT UND fgets@GLIBC_2.4 (2) │ │ │ │ + 8: 00000000 0 FUNC GLOBAL DEFAULT UND mprotect@GLIBC_2.4 (2) │ │ │ │ + 9: 00000000 0 FUNC GLOBAL DEFAULT UND regexec@GLIBC_2.4 (2) │ │ │ │ + 10: 00000000 0 FUNC GLOBAL DEFAULT UND dl_iterate_phdr@GLIBC_2.4 (2) │ │ │ │ + 11: 00000000 0 FUNC GLOBAL DEFAULT UND dlinfo@GLIBC_2.34 (3) │ │ │ │ + 12: 00000000 0 FUNC GLOBAL DEFAULT UND dlopen@GLIBC_2.34 (3) │ │ │ │ + 13: 00000000 0 FUNC GLOBAL DEFAULT UND dlclose@GLIBC_2.34 (3) │ │ │ │ + 14: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_sscanf@GLIBC_2.38 (4) │ │ │ │ + 15: 00000000 0 FUNC GLOBAL DEFAULT UND fputs@GLIBC_2.4 (2) │ │ │ │ + 16: 00000000 0 FUNC GLOBAL DEFAULT UND dirname@GLIBC_2.4 (2) │ │ │ │ + 17: 00000000 0 FUNC GLOBAL DEFAULT UND newlocale@GLIBC_2.4 (2) │ │ │ │ + 18: 00000000 0 FUNC GLOBAL DEFAULT UND uselocale@GLIBC_2.4 (2) │ │ │ │ + 19: 00000000 0 FUNC GLOBAL DEFAULT UND freelocale@GLIBC_2.4 (2) │ │ │ │ + 20: 00000000 0 FUNC GLOBAL DEFAULT UND regfree@GLIBC_2.4 (2) │ │ │ │ + 21: 00000000 0 FUNC GLOBAL DEFAULT UND regcomp@GLIBC_2.4 (2) │ │ │ │ + 22: 00000000 0 FUNC GLOBAL DEFAULT UND dlsym@GLIBC_2.34 (3) │ │ │ │ + 23: 00000000 0 FUNC GLOBAL DEFAULT UND dlerror@GLIBC_2.34 (3) │ │ │ │ + 24: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_trylock@GLIBC_2.34 (3) │ │ │ │ + 25: 00000000 0 FUNC GLOBAL DEFAULT UND getc@GLIBC_2.4 (2) │ │ │ │ + 26: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_sigmask@GLIBC_2.32 (5) │ │ │ │ + 27: 00000000 0 FUNC GLOBAL DEFAULT UND pause@GLIBC_2.4 (2) │ │ │ │ + 28: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (2) │ │ │ │ + 29: 00000000 0 FUNC GLOBAL DEFAULT UND _exit@GLIBC_2.4 (2) │ │ │ │ + 30: 00000000 0 FUNC GLOBAL DEFAULT UND syscall@GLIBC_2.4 (2) │ │ │ │ + 31: 00000000 0 FUNC GLOBAL DEFAULT UND __select64@GLIBC_2.34 (3) │ │ │ │ + 32: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_kill@GLIBC_2.34 (3) │ │ │ │ + 33: 00000000 0 FUNC GLOBAL DEFAULT UND numa_run_on_node@libnuma_1.1 (14) │ │ │ │ + 34: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_exit@GLIBC_2.4 (2) │ │ │ │ + 35: 00000000 0 FUNC GLOBAL DEFAULT UND sched_setaffinity@GLIBC_2.4 (2) │ │ │ │ + 36: 00000000 0 FUNC GLOBAL DEFAULT UND sched_yield@GLIBC_2.4 (2) │ │ │ │ + 37: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_delete@GLIBC_2.34 (3) │ │ │ │ + 38: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setspecific@GLIBC_2.34 (3) │ │ │ │ + 39: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_wait@GLIBC_2.4 (2) │ │ │ │ + 40: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_getspecific@GLIBC_2.34 (3) │ │ │ │ + 41: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_broadcast@GLIBC_2.4 (2) │ │ │ │ + 42: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_signal@GLIBC_2.4 (2) │ │ │ │ + 43: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_key_create@GLIBC_2.34 (3) │ │ │ │ + 44: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_destroy@GLIBC_2.4 (2) │ │ │ │ + 45: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_destroy@GLIBC_2.4 (2) │ │ │ │ + 46: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_cond_init@GLIBC_2.4 (2) │ │ │ │ + 47: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_init@GLIBC_2.4 (2) │ │ │ │ + 48: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_destroy@GLIBC_2.4 (2) │ │ │ │ + 49: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_create@GLIBC_2.34 (3) │ │ │ │ + 50: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_cond_timedwait64@GLIBC_2.34 (3) │ │ │ │ + 51: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_setclock@GLIBC_2.34 (3) │ │ │ │ + 52: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_condattr_init@GLIBC_2.4 (2) │ │ │ │ + 53: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_setname_np@GLIBC_2.34 (3) │ │ │ │ + 54: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_self@GLIBC_2.4 (2) │ │ │ │ + 55: 00000000 0 FUNC GLOBAL DEFAULT UND numa_bitmask_free@libnuma_1.2 (15) │ │ │ │ + 56: 00000000 0 FUNC GLOBAL DEFAULT UND numa_get_mems_allowed@libnuma_1.2 (15) │ │ │ │ + 57: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (2) │ │ │ │ + 58: 00000000 0 FUNC GLOBAL DEFAULT UND numa_num_configured_nodes@libnuma_1.2 (15) │ │ │ │ + 59: 00000000 0 FUNC GLOBAL DEFAULT UND numa_available@libnuma_1.1 (14) │ │ │ │ + 60: 00000000 0 FUNC GLOBAL DEFAULT UND mbind@libnuma_1.1 (14) │ │ │ │ + 61: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_unlock@GLIBC_2.4 (2) │ │ │ │ + 62: 00000000 0 FUNC GLOBAL DEFAULT UND munmap@GLIBC_2.4 (2) │ │ │ │ + 63: 00000000 0 FUNC GLOBAL DEFAULT UND madvise@GLIBC_2.4 (2) │ │ │ │ + 64: 00000000 0 FUNC GLOBAL DEFAULT UND mmap64@GLIBC_2.4 (2) │ │ │ │ + 65: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_mutex_lock@GLIBC_2.4 (2) │ │ │ │ + 66: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_detach@GLIBC_2.34 (3) │ │ │ │ + 67: 00000000 0 FUNC GLOBAL DEFAULT UND pthread_join@GLIBC_2.34 (3) │ │ │ │ + 68: 00000000 0 FUNC GLOBAL DEFAULT UND __timerfd_settime64@GLIBC_2.34 (3) │ │ │ │ + 69: 00000000 0 FUNC GLOBAL DEFAULT UND timerfd_create@GLIBC_2.8 (6) │ │ │ │ + 70: 00000000 0 FUNC GLOBAL DEFAULT UND __gettimeofday64@GLIBC_2.34 (3) │ │ │ │ + 71: 00000000 0 FUNC GLOBAL DEFAULT UND __getrusage64@GLIBC_2.34 (3) │ │ │ │ + 72: 00000000 0 FUNC GLOBAL DEFAULT UND clock_getcpuclockid@GLIBC_2.17 (7) │ │ │ │ + 73: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_double@LIBFFI_BASE_8.0 (12) │ │ │ │ + 74: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_float@LIBFFI_BASE_8.0 (12) │ │ │ │ + 75: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (2) │ │ │ │ + 76: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint64@LIBFFI_BASE_8.0 (12) │ │ │ │ + 77: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint16@LIBFFI_BASE_8.0 (12) │ │ │ │ + 78: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint32@LIBFFI_BASE_8.0 (12) │ │ │ │ + 79: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint8@LIBFFI_BASE_8.0 (12) │ │ │ │ + 80: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint64@LIBFFI_BASE_8.0 (12) │ │ │ │ + 81: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_pointer@LIBFFI_BASE_8.0 (12) │ │ │ │ + 82: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint16@LIBFFI_BASE_8.0 (12) │ │ │ │ + 83: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_void@LIBFFI_BASE_8.0 (12) │ │ │ │ + 84: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_uint32@LIBFFI_BASE_8.0 (12) │ │ │ │ + 85: 00000000 0 OBJECT GLOBAL DEFAULT UND ffi_type_sint8@LIBFFI_BASE_8.0 (12) │ │ │ │ + 86: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ + 87: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_alloc@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ + 88: 00000000 0 FUNC GLOBAL DEFAULT UND ffi_closure_free@LIBFFI_CLOSURE_8.0 (13) │ │ │ │ + 89: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (3) │ │ │ │ + 90: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (3) │ │ │ │ + 91: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (3) │ │ │ │ + 92: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (3) │ │ │ │ + 93: 00000000 0 FUNC GLOBAL DEFAULT UND vsnprintf@GLIBC_2.4 (2) │ │ │ │ + 94: 00000000 0 FUNC GLOBAL DEFAULT UND stpcpy@GLIBC_2.4 (2) │ │ │ │ + 95: 00000000 0 FUNC GLOBAL DEFAULT UND getppid@GLIBC_2.4 (2) │ │ │ │ + 96: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (2) │ │ │ │ + 97: 00000000 0 FUNC GLOBAL DEFAULT UND puts@GLIBC_2.4 (2) │ │ │ │ + 98: 00000000 0 FUNC GLOBAL DEFAULT UND printf@GLIBC_2.4 (2) │ │ │ │ + 99: 00000000 0 FUNC GLOBAL DEFAULT UND sprintf@GLIBC_2.4 (2) │ │ │ │ + 100: 00000000 0 FUNC GLOBAL DEFAULT UND posix_memalign@GLIBC_2.4 (2) │ │ │ │ + 101: 00000000 0 FUNC GLOBAL DEFAULT UND strnlen@GLIBC_2.4 (2) │ │ │ │ + 102: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (2) │ │ │ │ + 103: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (2) │ │ │ │ + 104: 00000000 0 FUNC GLOBAL DEFAULT UND __ctime64_r@GLIBC_2.34 (3) │ │ │ │ + 105: 00000000 0 FUNC GLOBAL DEFAULT UND __time64@GLIBC_2.34 (3) │ │ │ │ + 106: 00000000 0 FUNC GLOBAL DEFAULT UND __nanosleep64@GLIBC_2.34 (3) │ │ │ │ + 107: 00000000 0 FUNC GLOBAL DEFAULT UND setlocale@GLIBC_2.4 (2) │ │ │ │ + 108: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (2) │ │ │ │ + 109: 00000000 0 FUNC GLOBAL DEFAULT UND exit@GLIBC_2.4 (2) │ │ │ │ + 110: 00000000 0 FUNC GLOBAL DEFAULT UND sigaction@GLIBC_2.4 (2) │ │ │ │ + 111: 00000000 0 FUNC GLOBAL DEFAULT UND fputc@GLIBC_2.4 (2) │ │ │ │ + 112: 00000000 0 FUNC GLOBAL DEFAULT UND fprintf@GLIBC_2.4 (2) │ │ │ │ + 113: 00000000 0 FUNC GLOBAL DEFAULT UND strerror@GLIBC_2.4 (2) │ │ │ │ + 114: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtoul@GLIBC_2.38 (4) │ │ │ │ + 115: 00000000 0 OBJECT GLOBAL DEFAULT UND stderr@GLIBC_2.4 (2) │ │ │ │ + 116: 00000000 0 FUNC GLOBAL DEFAULT UND __isoc23_strtol@GLIBC_2.38 (4) │ │ │ │ + 117: 00000000 0 FUNC GLOBAL DEFAULT UND strdup@GLIBC_2.4 (2) │ │ │ │ + 118: 00000000 0 FUNC GLOBAL DEFAULT UND strcpy@GLIBC_2.4 (2) │ │ │ │ + 119: 00000000 0 FUNC GLOBAL DEFAULT UND strncmp@GLIBC_2.4 (2) │ │ │ │ + 120: 00000000 0 FUNC GLOBAL DEFAULT UND vfprintf@GLIBC_2.4 (2) │ │ │ │ + 121: 00000000 0 FUNC GLOBAL DEFAULT UND strncpy@GLIBC_2.4 (2) │ │ │ │ + 122: 00000000 0 FUNC GLOBAL DEFAULT UND strrchr@GLIBC_2.4 (2) │ │ │ │ + 123: 00000000 0 FUNC GLOBAL DEFAULT UND __ctype_b_loc@GLIBC_2.4 (2) │ │ │ │ + 124: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (8) │ │ │ │ + 125: 00000000 0 FUNC GLOBAL DEFAULT UND strtod@GLIBC_2.4 (2) │ │ │ │ + 126: 00000000 0 OBJECT GLOBAL DEFAULT UND stdout@GLIBC_2.4 (2) │ │ │ │ + 127: 00000000 0 FUNC GLOBAL DEFAULT UND fflush@GLIBC_2.4 (2) │ │ │ │ + 128: 00000000 0 FUNC GLOBAL DEFAULT UND snprintf@GLIBC_2.4 (2) │ │ │ │ + 129: 00000000 0 FUNC GLOBAL DEFAULT UND strcmp@GLIBC_2.4 (2) │ │ │ │ + 130: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 131: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (3) │ │ │ │ + 132: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul │ │ │ │ + 133: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mul_1 │ │ │ │ + 134: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub_1 │ │ │ │ + 135: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add_1 │ │ │ │ + 136: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_popcount │ │ │ │ + 137: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_mod_1 │ │ │ │ + 138: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_sub │ │ │ │ + 139: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_add │ │ │ │ + 140: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_divrem_1 │ │ │ │ + 141: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_cmp │ │ │ │ + 142: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_xor_n │ │ │ │ + 143: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_ior_n │ │ │ │ + 144: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_andn_n │ │ │ │ + 145: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_and_n │ │ │ │ + 146: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_invert │ │ │ │ + 147: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm_sec │ │ │ │ + 148: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_powm │ │ │ │ + 149: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_nextprime │ │ │ │ + 150: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_probab_prime_p │ │ │ │ + 151: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_export │ │ │ │ + 152: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_sizeinbase │ │ │ │ + 153: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_tdiv_qr │ │ │ │ + 154: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcdext │ │ │ │ + 155: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_clear │ │ │ │ + 156: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_gcd │ │ │ │ + 157: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_init │ │ │ │ + 158: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_gcd_1 │ │ │ │ + 159: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d_2exp │ │ │ │ + 160: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpz_get_d │ │ │ │ + 161: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_lshift │ │ │ │ + 162: 00000000 0 FUNC GLOBAL DEFAULT UND __gmpn_rshift │ │ │ │ + 163: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (3) │ │ │ │ + 164: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (3) │ │ │ │ + 165: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_create@GLIBC_2.4 (2) │ │ │ │ + 166: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_ctl@GLIBC_2.4 (2) │ │ │ │ + 167: 00000000 0 FUNC GLOBAL DEFAULT UND epoll_wait@GLIBC_2.4 (2) │ │ │ │ 168: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd@GLIBC_2.7 (9) │ │ │ │ 169: 00000000 0 FUNC GLOBAL DEFAULT UND eventfd_write@GLIBC_2.7 (9) │ │ │ │ - 170: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (3) │ │ │ │ - 171: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (3) │ │ │ │ - 172: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (3) │ │ │ │ - 173: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (3) │ │ │ │ - 174: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (3) │ │ │ │ - 175: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (3) │ │ │ │ - 176: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (3) │ │ │ │ - 177: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (3) │ │ │ │ - 178: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (3) │ │ │ │ - 179: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (3) │ │ │ │ - 180: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (3) │ │ │ │ - 181: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (3) │ │ │ │ - 182: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (3) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (3) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (3) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (3) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (3) │ │ │ │ - 187: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (2) │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (2) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (3) │ │ │ │ - 190: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (3) │ │ │ │ - 191: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (3) │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (3) │ │ │ │ + 170: 00000000 0 FUNC GLOBAL DEFAULT UND __xpg_strerror_r@GLIBC_2.4 (2) │ │ │ │ + 171: 00000000 0 FUNC GLOBAL DEFAULT UND poll@GLIBC_2.4 (2) │ │ │ │ + 172: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_close@GLIBC_2.4 (2) │ │ │ │ + 173: 00000000 0 FUNC GLOBAL DEFAULT UND iconv@GLIBC_2.4 (2) │ │ │ │ + 174: 00000000 0 FUNC GLOBAL DEFAULT UND iconv_open@GLIBC_2.4 (2) │ │ │ │ + 175: 00000000 0 FUNC GLOBAL DEFAULT UND waitpid@GLIBC_2.4 (2) │ │ │ │ + 176: 00000000 0 FUNC GLOBAL DEFAULT UND link@GLIBC_2.4 (2) │ │ │ │ + 177: 00000000 0 FUNC GLOBAL DEFAULT UND fork@GLIBC_2.4 (2) │ │ │ │ + 178: 00000000 0 FUNC GLOBAL DEFAULT UND umask@GLIBC_2.4 (2) │ │ │ │ + 179: 00000000 0 FUNC GLOBAL DEFAULT UND creat@GLIBC_2.4 (2) │ │ │ │ + 180: 00000000 0 FUNC GLOBAL DEFAULT UND lseek64@GLIBC_2.4 (2) │ │ │ │ + 181: 00000000 0 FUNC GLOBAL DEFAULT UND tcsetattr@GLIBC_2.4 (2) │ │ │ │ + 182: 00000000 0 FUNC GLOBAL DEFAULT UND tcgetattr@GLIBC_2.4 (2) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND sigprocmask@GLIBC_2.4 (2) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND sigaddset@GLIBC_2.4 (2) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND sigemptyset@GLIBC_2.4 (2) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND mkfifo@GLIBC_2.4 (2) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND __fcntl_time64@GLIBC_2.34 (3) │ │ │ │ + 188: 00000000 0 FUNC GLOBAL DEFAULT UND __utime64@GLIBC_2.34 (3) │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND getpid@GLIBC_2.4 (2) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND isatty@GLIBC_2.4 (2) │ │ │ │ + 191: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (2) │ │ │ │ + 192: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (2) │ │ │ │ 193: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (3) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (3) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (2) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (2) │ │ │ │ 196: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ 197: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ 198: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (16) │ │ │ │ 199: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (16) │ │ │ │ 200: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (16) │ │ │ │ 201: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (16) │ │ │ │ 202: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (16) │ │ │ │ @@ -234,99 +234,99 @@ │ │ │ │ 230: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (16) │ │ │ │ 231: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (16) │ │ │ │ 232: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (17) │ │ │ │ 233: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (16) │ │ │ │ 234: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (16) │ │ │ │ 235: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (16) │ │ │ │ 236: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (16) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (3) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (3) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (3) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (3) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (3) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (3) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (3) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (3) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (3) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (3) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (3) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (3) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (3) │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (3) │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (3) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (3) │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (3) │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (3) │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (3) │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (3) │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (3) │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (3) │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (3) │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (3) │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (3) │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (3) │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (3) │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (3) │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (3) │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (3) │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (3) │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (3) │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (3) │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (3) │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (3) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (3) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (3) │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (3) │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (3) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (3) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (3) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (3) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (3) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (3) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (3) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (3) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (3) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (3) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (3) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (3) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (3) │ │ │ │ - 288: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (3) │ │ │ │ - 289: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (3) │ │ │ │ - 290: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (3) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (3) │ │ │ │ - 292: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (10) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (3) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (3) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (3) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (3) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (3) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (3) │ │ │ │ - 299: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (3) │ │ │ │ - 300: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (3) │ │ │ │ - 301: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (3) │ │ │ │ - 302: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (3) │ │ │ │ - 303: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (3) │ │ │ │ - 304: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (3) │ │ │ │ - 305: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (3) │ │ │ │ - 306: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (11) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_free_8 │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_8 │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_ovector_pointer_8 │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_error_message_8 │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_create_from_pattern_8 │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_ovector_count_8 │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_config_8 │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_pattern_info_8 │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_code_free_8 │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_compile_8 │ │ │ │ - 317: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_create_8 │ │ │ │ - 318: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (3) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (3) │ │ │ │ - 320: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (2) │ │ │ │ - 321: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (2) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (3) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (3) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (3) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (3) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (2) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (2) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (2) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_free_8 │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_8 │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_ovector_pointer_8 │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_error_message_8 │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_create_from_pattern_8 │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_get_ovector_count_8 │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_config_8 │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_pattern_info_8 │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_code_free_8 │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_compile_8 │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND pcre2_match_data_create_8 │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (2) │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (2) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (2) │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (2) │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (2) │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (2) │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (2) │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (2) │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (2) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (2) │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (2) │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (2) │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (2) │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (2) │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (2) │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (2) │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (2) │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (2) │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (2) │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (2) │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (2) │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (2) │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (2) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (2) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (2) │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (2) │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (2) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (2) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (2) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (2) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (2) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (2) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (2) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (2) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (2) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (2) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (2) │ │ │ │ + 288: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (2) │ │ │ │ + 289: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (2) │ │ │ │ + 290: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (2) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (2) │ │ │ │ + 292: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (2) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (2) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (2) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (2) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (2) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (2) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (2) │ │ │ │ + 299: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (2) │ │ │ │ + 300: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (2) │ │ │ │ + 301: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (2) │ │ │ │ + 302: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (2) │ │ │ │ + 303: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (10) │ │ │ │ + 304: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (2) │ │ │ │ + 305: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (2) │ │ │ │ + 306: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (2) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (2) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (2) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (2) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (2) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (2) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (2) │ │ │ │ + 313: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (2) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (2) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (2) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (2) │ │ │ │ + 317: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (2) │ │ │ │ + 318: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (11) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (2) │ │ │ │ + 320: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (3) │ │ │ │ + 321: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (3) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (2) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (2) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (2) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (2) │ │ │ │ 326: 0000bf58 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (12) │ │ │ │ - 327: 0000b3e8 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (3) │ │ │ │ + 327: 0000b400 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (2) │ │ │ │ 328: 0000bcd0 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (12) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,101 +1,101 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2998 contains 34 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -018ad24c 00000515 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -018ad244 00000615 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -018ab040 00005002 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -018acf5c 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ -018ab030 00005102 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -018acf58 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -018ab050 00005302 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -018acf54 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -018ab090 00005402 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -018acf50 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ -018ab070 00005502 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -018acf4c 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -018ab0c0 00005602 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -018acf48 00005615 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -018ab060 00005702 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -018acf44 00005715 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -018ab0d0 00005802 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -018acf40 00005815 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -018ab0a0 00005902 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -018acf3c 00005915 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -018ab020 00005a02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -018acf38 00005a15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ -018ab080 00005b02 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -018acf34 00005b15 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ -018ab0b0 00005c02 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -018acf30 00005c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -018acdd8 00007615 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ -018acdb4 00008015 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +018ab040 00004902 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +018acf5c 00004915 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +018ab030 00004a02 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +018acf58 00004a15 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ +018ab050 00004c02 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +018acf54 00004c15 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +018ab090 00004d02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +018acf50 00004d15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +018ab070 00004e02 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +018acf4c 00004e15 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +018ab0c0 00004f02 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +018acf48 00004f15 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +018ab060 00005002 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +018acf44 00005015 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +018ab0d0 00005102 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +018acf40 00005115 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ +018ab0a0 00005202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +018acf3c 00005215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +018ab020 00005302 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +018acf38 00005315 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ +018ab080 00005402 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +018acf34 00005415 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +018ab0b0 00005502 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +018acf30 00005515 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +018acdd8 00007315 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ +018ad244 00007c15 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +018acdb4 00007e15 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ +018ad24c 00008215 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 018ab128 0000c115 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -018ab564 00012f15 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ -018ab95c 00013b15 R_ARM_GLOB_DAT 00000000 pcre2_code_free_8 │ │ │ │ +018ab5a4 0000f815 R_ARM_GLOB_DAT 00000000 pcre2_code_free_8 │ │ │ │ +018ab72c 00013915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 018ad250 00014015 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 018ad248 00014115 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -018abd88 00014715 R_ARM_GLOB_DAT 0000b3e8 free@GLIBC_2.4 │ │ │ │ +018abd88 00014715 R_ARM_GLOB_DAT 0000b400 free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2aa8 contains 277 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -018ad2b4 00000916 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -018ad2b8 00006916 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +018ad2b4 00000216 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ +018ad2b8 00006616 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ 018ad2bc 0000c116 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ 018ad2c0 0000ed16 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ 018ad2c4 0000ee16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -018ad2c8 0000ef16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ -018ad2cc 0000f016 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -018ad2d0 0000f116 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -018ad2d4 0000f216 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -018ad2d8 0000f316 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -018ad2dc 00014716 R_ARM_JUMP_SLOT 0000b3e8 free@GLIBC_2.4 │ │ │ │ -018ad2e0 00000716 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -018ad2e4 0000f716 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ -018ad2e8 0000f616 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ -018ad2ec 0000f516 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ -018ad2f0 0000f416 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ -018ad2f4 00010716 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -018ad2f8 00010916 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -018ad2fc 00010e16 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -018ad300 00010c16 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -018ad304 00010b16 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -018ad308 00010a16 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -018ad30c 00010d16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -018ad310 00000616 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -018ad314 00000516 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -018ad318 00011516 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ -018ad31c 00011416 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -018ad320 00011216 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ -018ad324 00011116 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -018ad328 00011016 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -018ad32c 00010f16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -018ad330 00011a16 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -018ad334 00011e16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -018ad338 00012816 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -018ad33c 00012e16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -018ad340 00008516 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -018ad344 00008416 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -018ad348 00013116 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -018ad34c 00013016 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -018ad350 00011b16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -018ad354 0000e816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ -018ad358 0000e016 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -018ad35c 00013216 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -018ad360 00013316 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_free_8 │ │ │ │ -018ad364 00013416 R_ARM_JUMP_SLOT 00000000 pcre2_match_8 │ │ │ │ -018ad368 00013516 R_ARM_JUMP_SLOT 00000000 pcre2_get_ovector_pointer_8 │ │ │ │ -018ad36c 00013616 R_ARM_JUMP_SLOT 00000000 pcre2_get_error_message_8 │ │ │ │ -018ad370 00013716 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_create_from_pattern_8 │ │ │ │ -018ad374 00013816 R_ARM_JUMP_SLOT 00000000 pcre2_get_ovector_count_8 │ │ │ │ -018ad378 00013916 R_ARM_JUMP_SLOT 00000000 pcre2_config_8 │ │ │ │ -018ad37c 00013a16 R_ARM_JUMP_SLOT 00000000 pcre2_pattern_info_8 │ │ │ │ -018ad380 00013c16 R_ARM_JUMP_SLOT 00000000 pcre2_compile_8 │ │ │ │ -018ad384 00013d16 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_create_8 │ │ │ │ -018ad388 00013e16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +018ad2c8 0000e816 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +018ad2cc 0000e016 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +018ad2d0 0000f016 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_free_8 │ │ │ │ +018ad2d4 0000f116 R_ARM_JUMP_SLOT 00000000 pcre2_match_8 │ │ │ │ +018ad2d8 0000f216 R_ARM_JUMP_SLOT 00000000 pcre2_get_ovector_pointer_8 │ │ │ │ +018ad2dc 0000ef16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +018ad2e0 0000f316 R_ARM_JUMP_SLOT 00000000 pcre2_get_error_message_8 │ │ │ │ +018ad2e4 00014716 R_ARM_JUMP_SLOT 0000b400 free@GLIBC_2.4 │ │ │ │ +018ad2e8 0000f416 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_create_from_pattern_8 │ │ │ │ +018ad2ec 0000f516 R_ARM_JUMP_SLOT 00000000 pcre2_get_ovector_count_8 │ │ │ │ +018ad2f0 0000f616 R_ARM_JUMP_SLOT 00000000 pcre2_config_8 │ │ │ │ +018ad2f4 0000f716 R_ARM_JUMP_SLOT 00000000 pcre2_pattern_info_8 │ │ │ │ +018ad2f8 0000f916 R_ARM_JUMP_SLOT 00000000 pcre2_compile_8 │ │ │ │ +018ad2fc 0000fa16 R_ARM_JUMP_SLOT 00000000 pcre2_match_data_create_8 │ │ │ │ +018ad300 0000fb16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +018ad304 0000fe16 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +018ad308 0000fc16 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +018ad30c 0000fd16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +018ad310 0000ff16 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +018ad314 00008316 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +018ad318 00010316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +018ad31c 00010116 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ +018ad320 00010216 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ +018ad324 00010016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ +018ad328 00010f16 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ +018ad32c 00011516 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +018ad330 00011816 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +018ad334 00011916 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +018ad338 00011716 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +018ad33c 00011616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +018ad340 00011a16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +018ad344 00007c16 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +018ad348 00008216 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +018ad34c 00012116 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ +018ad350 00012016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ +018ad354 00011f16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +018ad358 00011e16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ +018ad35c 00011d16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +018ad360 00011b16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +018ad364 00012616 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +018ad368 00012a16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +018ad36c 00013316 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +018ad370 00013a16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +018ad374 0000a416 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +018ad378 0000a316 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +018ad37c 00013b16 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +018ad380 00013c16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +018ad384 00013d16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +018ad388 00013e16 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ 018ad38c 00013f16 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ 018ad390 0000c216 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ 018ad394 0000ce16 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ 018ad398 0000e516 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ 018ad39c 0000d916 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ 018ad3a0 0000e616 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ 018ad3a4 0000de16 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ @@ -132,186 +132,186 @@ │ │ │ │ 018ad420 0000cd16 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ 018ad424 0000d816 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ 018ad428 0000da16 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ 018ad42c 0000e116 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ 018ad430 0000cb16 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ 018ad434 0000cf16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ 018ad438 0000be16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -018ad43c 00012d16 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -018ad440 00012c16 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -018ad444 00011f16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ -018ad448 00011c16 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ +018ad43c 00013816 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +018ad440 00013716 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +018ad444 00012b16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +018ad448 00012716 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ 018ad44c 0000bd16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ 018ad450 0000b516 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ 018ad454 0000b616 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 018ad458 0000b716 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 018ad45c 0000b816 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ 018ad460 0000b916 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ 018ad464 0000ba16 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 018ad468 0000bb16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ 018ad46c 0000bc16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 018ad470 0000b416 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -018ad474 00012a16 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -018ad478 00012916 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +018ad474 00013516 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +018ad478 00013416 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ 018ad47c 0000b016 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -018ad480 00011716 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +018ad480 00012316 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ 018ad484 0000ae16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ 018ad488 0000ad16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ 018ad48c 0000ac16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ 018ad490 0000ab16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ 018ad494 0000aa16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ 018ad498 0000a916 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -018ad49c 00012b16 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +018ad49c 00013616 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ 018ad4a0 0000a816 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ 018ad4a4 0000a716 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ 018ad4a8 0000a616 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ 018ad4ac 0000a516 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ -018ad4b0 0000a416 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ -018ad4b4 0000a316 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ -018ad4b8 0000a216 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ -018ad4bc 0000a116 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ +018ad4b0 0000a216 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ +018ad4b4 0000a116 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ +018ad4b8 0000a016 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ +018ad4bc 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ 018ad4c0 0000cc16 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ -018ad4c4 0000a016 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ +018ad4c4 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ 018ad4c8 0000c316 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ -018ad4cc 00009f16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ -018ad4d0 00009e16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ -018ad4d4 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ -018ad4d8 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ -018ad4dc 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ -018ad4e0 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ -018ad4e4 00009916 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ -018ad4e8 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ -018ad4ec 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ -018ad4f0 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ -018ad4f4 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ -018ad4f8 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ -018ad4fc 00009316 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ -018ad500 00009216 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ -018ad504 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ -018ad508 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ -018ad50c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ -018ad510 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ -018ad514 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ -018ad518 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ -018ad51c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ -018ad520 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ -018ad524 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ -018ad528 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ -018ad52c 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ -018ad530 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ -018ad534 00008316 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ -018ad538 00008216 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ -018ad53c 00008116 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ -018ad540 00007f16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ -018ad544 00007e16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ -018ad548 00007c16 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ -018ad54c 00007b16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ -018ad550 00007916 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ -018ad554 00007a16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ -018ad558 00007816 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ -018ad55c 00007516 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -018ad560 0000fb16 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -018ad564 0000fd16 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -018ad568 0000fa16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ -018ad56c 00007716 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ -018ad570 00007d16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ -018ad574 00007316 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ -018ad578 00007216 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ +018ad4cc 00009d16 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ +018ad4d0 00009c16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ +018ad4d4 00009b16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ +018ad4d8 00009a16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ +018ad4dc 00009916 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ +018ad4e0 00009816 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ +018ad4e4 00009716 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ +018ad4e8 00009616 R_ARM_JUMP_SLOT 00000000 __gmpz_probab_prime_p │ │ │ │ +018ad4ec 00009516 R_ARM_JUMP_SLOT 00000000 __gmpz_nextprime │ │ │ │ +018ad4f0 00009416 R_ARM_JUMP_SLOT 00000000 __gmpz_powm │ │ │ │ +018ad4f4 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_powm_sec │ │ │ │ +018ad4f8 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_invert │ │ │ │ +018ad4fc 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_and_n │ │ │ │ +018ad500 00009016 R_ARM_JUMP_SLOT 00000000 __gmpn_andn_n │ │ │ │ +018ad504 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpn_ior_n │ │ │ │ +018ad508 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpn_xor_n │ │ │ │ +018ad50c 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpn_cmp │ │ │ │ +018ad510 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_divrem_1 │ │ │ │ +018ad514 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpn_add │ │ │ │ +018ad518 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpn_sub │ │ │ │ +018ad51c 00008916 R_ARM_JUMP_SLOT 00000000 __gmpn_mod_1 │ │ │ │ +018ad520 00008816 R_ARM_JUMP_SLOT 00000000 __gmpn_popcount │ │ │ │ +018ad524 00008716 R_ARM_JUMP_SLOT 00000000 __gmpn_add_1 │ │ │ │ +018ad528 00008616 R_ARM_JUMP_SLOT 00000000 __gmpn_sub_1 │ │ │ │ +018ad52c 00008516 R_ARM_JUMP_SLOT 00000000 __gmpn_mul_1 │ │ │ │ +018ad530 00008416 R_ARM_JUMP_SLOT 00000000 __gmpn_mul │ │ │ │ +018ad534 00008116 R_ARM_JUMP_SLOT 00000000 strcmp@GLIBC_2.4 │ │ │ │ +018ad538 00008016 R_ARM_JUMP_SLOT 00000000 snprintf@GLIBC_2.4 │ │ │ │ +018ad53c 00007f16 R_ARM_JUMP_SLOT 00000000 fflush@GLIBC_2.4 │ │ │ │ +018ad540 00007d16 R_ARM_JUMP_SLOT 00000000 strtod@GLIBC_2.4 │ │ │ │ +018ad544 00007b16 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ +018ad548 00007916 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ +018ad54c 00007816 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ +018ad550 00007616 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ +018ad554 00007716 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ +018ad558 00007516 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ +018ad55c 00007216 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ +018ad560 00010616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +018ad564 00010716 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +018ad568 00010a16 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +018ad56c 00007416 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ +018ad570 00007a16 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ +018ad574 00007016 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ +018ad578 00006f16 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ 018ad57c 0000c016 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ -018ad580 00007416 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ -018ad584 00007116 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -018ad588 00006f16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ -018ad58c 00007016 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ -018ad590 00006e16 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ -018ad594 00006816 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ -018ad598 00006716 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ -018ad59c 00006d16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ -018ad5a0 00006c16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ -018ad5a4 00006b16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ -018ad5a8 00006616 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -018ad5ac 00006a16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ -018ad5b0 00006416 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ -018ad5b4 00006516 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ +018ad580 00007116 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ +018ad584 00006e16 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ +018ad588 00006c16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +018ad58c 00006d16 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ +018ad590 00006b16 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ +018ad594 00006516 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ +018ad598 00006416 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ +018ad59c 00006a16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ +018ad5a0 00006916 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ +018ad5a4 00006816 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ +018ad5a8 00006316 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ +018ad5ac 00006716 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +018ad5b0 00006116 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ +018ad5b4 00006216 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ 018ad5b8 0000b116 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ -018ad5bc 00006316 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -018ad5c0 00006216 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ -018ad5c4 00006016 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ -018ad5c8 00006116 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ -018ad5cc 00005216 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -018ad5d0 00005f16 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ +018ad5bc 00006016 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +018ad5c0 00005f16 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ +018ad5c4 00005d16 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ +018ad5c8 00005e16 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ +018ad5cc 00004b16 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +018ad5d0 00005816 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ 018ad5d4 00014816 R_ARM_JUMP_SLOT 0000bcd0 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -018ad5d8 00005e16 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ -018ad5dc 00005d16 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ -018ad5e0 00004f16 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ -018ad5e4 00004e16 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ -018ad5e8 00004d16 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ -018ad5ec 00004816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ -018ad5f0 00004416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ -018ad5f4 00004c16 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ -018ad5f8 00004b16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -018ad5fc 00004016 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ -018ad600 00002116 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ -018ad604 00004a16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ -018ad608 00004916 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ -018ad60c 00004716 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ -018ad610 00004616 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ -018ad614 00004516 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ -018ad618 00004316 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ -018ad61c 00004216 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ -018ad620 00004116 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ -018ad624 00003f16 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ -018ad628 00003e16 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ -018ad62c 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ -018ad630 00003c16 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ -018ad634 00003b16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ -018ad638 00003a16 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ -018ad63c 00003516 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ -018ad640 00003716 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ -018ad644 00003316 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ -018ad648 00003016 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ -018ad64c 00003116 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ -018ad650 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ -018ad654 00003916 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ -018ad658 00002b16 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ -018ad65c 00002916 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ -018ad660 00003816 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ -018ad664 00003616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ -018ad668 00003416 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ -018ad66c 00003216 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ -018ad670 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ -018ad674 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ -018ad678 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ -018ad67c 00002a16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ -018ad680 00002816 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ -018ad684 00002716 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ -018ad688 00002516 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ -018ad68c 00002616 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ -018ad690 00002416 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ -018ad694 00002216 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -018ad698 00002316 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +018ad5d8 00005716 R_ARM_JUMP_SLOT 00000000 ffi_closure_alloc@LIBFFI_CLOSURE_8.0 │ │ │ │ +018ad5dc 00005616 R_ARM_JUMP_SLOT 00000000 ffi_prep_closure_loc@LIBFFI_CLOSURE_8.0 │ │ │ │ +018ad5e0 00004816 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ +018ad5e4 00004716 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ +018ad5e8 00004616 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ +018ad5ec 00004116 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ +018ad5f0 00003d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ +018ad5f4 00004516 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ +018ad5f8 00004416 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ +018ad5fc 00003916 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +018ad600 00001a16 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ +018ad604 00004316 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ +018ad608 00004216 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ +018ad60c 00004016 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ +018ad610 00003f16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ +018ad614 00003e16 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ +018ad618 00003c16 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ +018ad61c 00003b16 R_ARM_JUMP_SLOT 00000000 numa_available@libnuma_1.1 │ │ │ │ +018ad620 00003a16 R_ARM_JUMP_SLOT 00000000 numa_num_configured_nodes@libnuma_1.2 │ │ │ │ +018ad624 00003816 R_ARM_JUMP_SLOT 00000000 numa_get_mems_allowed@libnuma_1.2 │ │ │ │ +018ad628 00003716 R_ARM_JUMP_SLOT 00000000 numa_bitmask_free@libnuma_1.2 │ │ │ │ +018ad62c 00003616 R_ARM_JUMP_SLOT 00000000 pthread_self@GLIBC_2.4 │ │ │ │ +018ad630 00003516 R_ARM_JUMP_SLOT 00000000 pthread_setname_np@GLIBC_2.34 │ │ │ │ +018ad634 00003416 R_ARM_JUMP_SLOT 00000000 pthread_condattr_init@GLIBC_2.4 │ │ │ │ +018ad638 00003316 R_ARM_JUMP_SLOT 00000000 pthread_condattr_setclock@GLIBC_2.34 │ │ │ │ +018ad63c 00002e16 R_ARM_JUMP_SLOT 00000000 pthread_cond_init@GLIBC_2.4 │ │ │ │ +018ad640 00003016 R_ARM_JUMP_SLOT 00000000 pthread_condattr_destroy@GLIBC_2.4 │ │ │ │ +018ad644 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_cond_destroy@GLIBC_2.4 │ │ │ │ +018ad648 00002916 R_ARM_JUMP_SLOT 00000000 pthread_cond_broadcast@GLIBC_2.4 │ │ │ │ +018ad64c 00002a16 R_ARM_JUMP_SLOT 00000000 pthread_cond_signal@GLIBC_2.4 │ │ │ │ +018ad650 00002716 R_ARM_JUMP_SLOT 00000000 pthread_cond_wait@GLIBC_2.4 │ │ │ │ +018ad654 00003216 R_ARM_JUMP_SLOT 00000000 __pthread_cond_timedwait64@GLIBC_2.34 │ │ │ │ +018ad658 00002416 R_ARM_JUMP_SLOT 00000000 sched_yield@GLIBC_2.4 │ │ │ │ +018ad65c 00002216 R_ARM_JUMP_SLOT 00000000 pthread_exit@GLIBC_2.4 │ │ │ │ +018ad660 00003116 R_ARM_JUMP_SLOT 00000000 pthread_create@GLIBC_2.34 │ │ │ │ +018ad664 00002f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_init@GLIBC_2.4 │ │ │ │ +018ad668 00002d16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_destroy@GLIBC_2.4 │ │ │ │ +018ad66c 00002b16 R_ARM_JUMP_SLOT 00000000 pthread_key_create@GLIBC_2.34 │ │ │ │ +018ad670 00002816 R_ARM_JUMP_SLOT 00000000 pthread_getspecific@GLIBC_2.34 │ │ │ │ +018ad674 00002616 R_ARM_JUMP_SLOT 00000000 pthread_setspecific@GLIBC_2.34 │ │ │ │ +018ad678 00002516 R_ARM_JUMP_SLOT 00000000 pthread_key_delete@GLIBC_2.34 │ │ │ │ +018ad67c 00002316 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ +018ad680 00002116 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ +018ad684 00002016 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ +018ad688 00001e16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ +018ad68c 00001f16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ +018ad690 00001d16 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ +018ad694 00001b16 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ +018ad698 00001c16 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ 018ad69c 0000d016 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ 018ad6a0 0000e316 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ -018ad6a4 00002016 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ -018ad6a8 00001f16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ +018ad6a4 00001916 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ +018ad6a8 00001816 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ 018ad6ac 00014616 R_ARM_JUMP_SLOT 0000bf58 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ -018ad6b0 00001e16 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ -018ad6b4 00001d16 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ -018ad6b8 00001c16 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ -018ad6bc 00001b16 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ -018ad6c0 00001716 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ -018ad6c4 00001a16 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ -018ad6c8 00001916 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ -018ad6cc 00001816 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ -018ad6d0 00001616 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ -018ad6d4 00001516 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ -018ad6d8 00001016 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ -018ad6dc 00000e16 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ -018ad6e0 00000c16 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ -018ad6e4 00000d16 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ -018ad6e8 00000a16 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ -018ad6ec 00000b16 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ -018ad6f0 00001416 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ -018ad6f4 00001316 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ -018ad6f8 00001216 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ -018ad6fc 00001116 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ -018ad700 00000f16 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ -018ad704 00000416 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ │ +018ad6b0 00001716 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ +018ad6b4 00001616 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ +018ad6b8 00001516 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ +018ad6bc 00001416 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ │ +018ad6c0 00001016 R_ARM_JUMP_SLOT 00000000 dirname@GLIBC_2.4 │ │ │ │ +018ad6c4 00001316 R_ARM_JUMP_SLOT 00000000 freelocale@GLIBC_2.4 │ │ │ │ +018ad6c8 00001216 R_ARM_JUMP_SLOT 00000000 uselocale@GLIBC_2.4 │ │ │ │ +018ad6cc 00001116 R_ARM_JUMP_SLOT 00000000 newlocale@GLIBC_2.4 │ │ │ │ +018ad6d0 00000f16 R_ARM_JUMP_SLOT 00000000 fputs@GLIBC_2.4 │ │ │ │ +018ad6d4 00000e16 R_ARM_JUMP_SLOT 00000000 __isoc23_sscanf@GLIBC_2.38 │ │ │ │ +018ad6d8 00000916 R_ARM_JUMP_SLOT 00000000 regexec@GLIBC_2.4 │ │ │ │ +018ad6dc 00000716 R_ARM_JUMP_SLOT 00000000 fgets@GLIBC_2.4 │ │ │ │ +018ad6e0 00000516 R_ARM_JUMP_SLOT 00000000 fread@GLIBC_2.4 │ │ │ │ +018ad6e4 00000616 R_ARM_JUMP_SLOT 00000000 ftell@GLIBC_2.4 │ │ │ │ +018ad6e8 00000316 R_ARM_JUMP_SLOT 00000000 feof@GLIBC_2.4 │ │ │ │ +018ad6ec 00000416 R_ARM_JUMP_SLOT 00000000 fseek@GLIBC_2.4 │ │ │ │ +018ad6f0 00000d16 R_ARM_JUMP_SLOT 00000000 dlclose@GLIBC_2.34 │ │ │ │ +018ad6f4 00000c16 R_ARM_JUMP_SLOT 00000000 dlopen@GLIBC_2.34 │ │ │ │ +018ad6f8 00000b16 R_ARM_JUMP_SLOT 00000000 dlinfo@GLIBC_2.34 │ │ │ │ +018ad6fc 00000a16 R_ARM_JUMP_SLOT 00000000 dl_iterate_phdr@GLIBC_2.4 │ │ │ │ +018ad700 00000816 R_ARM_JUMP_SLOT 00000000 mprotect@GLIBC_2.4 │ │ │ │ +018ad704 00000116 R_ARM_JUMP_SLOT 00000000 __cxa_atexit@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -17,15 +17,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libpcre2-8.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb350 │ │ │ │ - 0x0000000d (FINI) 0x163e724 │ │ │ │ + 0x0000000d (FINI) 0x163e71c │ │ │ │ 0x0000001a (FINI_ARRAY) 0x1790860 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x00000019 (INIT_ARRAY) 0x1790864 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa5b4 │ │ │ │ 0x6ffffffe (VERNEED) 0xa848 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0fbc5e292021a4113fa60dab737a42a542e54fcd │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fe81c448fbfbc16386fd9de79bda73c70e7292e0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -1,104 +1,104 @@ │ │ │ │ │ │ │ │ Version symbols section '.gnu.version' contains 329 entries: │ │ │ │ Addr: 0x000000000000a5b4 Offset: 0x000025b4 Link: 4 (.dynsym) │ │ │ │ - 000: 0 (*local*) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 004: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 4 (GLIBC_2.33) 2 (GLIBC_2.34) │ │ │ │ - 008: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 00c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 010: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 014: 2 (GLIBC_2.34) 5 (GLIBC_2.38) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 018: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 01c: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 020: 3 (GLIBC_2.4) 6 (GLIBC_2.32) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 024: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 028: e (libnuma_1.1) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 02c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ - 030: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ - 034: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 038: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) │ │ │ │ - 03c: 2 (GLIBC_2.34) 3 (GLIBC_2.4) f (libnuma_1.2) f (libnuma_1.2) │ │ │ │ - 040: 3 (GLIBC_2.4) f (libnuma_1.2) e (libnuma_1.1) e (libnuma_1.1) │ │ │ │ - 044: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 048: 3 (GLIBC_2.4) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 2 (GLIBC_2.34) │ │ │ │ - 04c: 7 (GLIBC_2.8) 2 (GLIBC_2.34) 2 (GLIBC_2.34) 8 (GLIBC_2.17) │ │ │ │ - 050: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) c (LIBFFI_BASE_8.0) │ │ │ │ - 054: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) │ │ │ │ - 058: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) │ │ │ │ - 05c: c (LIBFFI_BASE_8.0) d (LIBFFI_CLOSURE_8.0) d (LIBFFI_CLOSURE_8.0) d (LIBFFI_CLOSURE_8.0) │ │ │ │ - 060: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 064: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 068: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ - 06c: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 070: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 074: 3 (GLIBC_2.4) 5 (GLIBC_2.38) 3 (GLIBC_2.4) 5 (GLIBC_2.38) │ │ │ │ - 078: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 07c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 080: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 084: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 0 (*local*) 0 (*local*) │ │ │ │ + 000: 0 (*local*) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 004: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 008: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 00c: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 4 (GLIBC_2.38) 2 (GLIBC_2.4) │ │ │ │ + 010: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 014: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 018: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 5 (GLIBC_2.32) 2 (GLIBC_2.4) │ │ │ │ + 01c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 020: 3 (GLIBC_2.34) e (libnuma_1.1) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 024: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 028: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 02c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 030: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 034: 2 (GLIBC_2.4) 3 (GLIBC_2.34) 2 (GLIBC_2.4) f (libnuma_1.2) │ │ │ │ + 038: f (libnuma_1.2) 2 (GLIBC_2.4) f (libnuma_1.2) e (libnuma_1.1) │ │ │ │ + 03c: e (libnuma_1.1) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 040: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 044: 3 (GLIBC_2.34) 6 (GLIBC_2.8) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 048: 7 (GLIBC_2.17) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) 2 (GLIBC_2.4) │ │ │ │ + 04c: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) │ │ │ │ + 050: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) │ │ │ │ + 054: c (LIBFFI_BASE_8.0) c (LIBFFI_BASE_8.0) d (LIBFFI_CLOSURE_8.0) d (LIBFFI_CLOSURE_8.0) │ │ │ │ + 058: d (LIBFFI_CLOSURE_8.0) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 05c: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 060: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 064: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 068: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) │ │ │ │ + 06c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 070: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 4 (GLIBC_2.38) 2 (GLIBC_2.4) │ │ │ │ + 074: 4 (GLIBC_2.38) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 078: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 07c: 8 (GLIBC_2.33) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 080: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) 3 (GLIBC_2.34) │ │ │ │ + 084: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 088: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 08c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 090: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 094: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 098: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 09c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0a0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 0a4: 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0a8: 9 (GLIBC_2.7) 9 (GLIBC_2.7) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0ac: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0b0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0b4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0b8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 2 (GLIBC_2.34) │ │ │ │ - 0bc: 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0c0: 3 (GLIBC_2.4) 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ + 0a0: 0 (*local*) 0 (*local*) 0 (*local*) 3 (GLIBC_2.34) │ │ │ │ + 0a4: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0a8: 9 (GLIBC_2.7) 9 (GLIBC_2.7) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0ac: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b0: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b4: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0b8: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 3 (GLIBC_2.34) │ │ │ │ + 0bc: 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0c0: 2 (GLIBC_2.4) 0 (*local*) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ 0c4: 0 (*local*) 0 (*local*) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0c8: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0cc: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 11 (GLIBC_2.29) │ │ │ │ 0d0: 11 (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0d4: 12 (GLIBC_2.27) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0d8: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0dc: 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 12 (GLIBC_2.27) │ │ │ │ 0e0: 11 (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0e4: 10 (GLIBC_2.4) 12 (GLIBC_2.27) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ 0e8: 11 (GLIBC_2.29) 10 (GLIBC_2.4) 10 (GLIBC_2.4) 10 (GLIBC_2.4) │ │ │ │ - 0ec: 10 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0f0: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0f4: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0f8: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 0fc: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 100: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 104: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 108: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 10c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 110: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 114: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 118: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 11c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 120: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 124: a (GLIBC_2.28) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 128: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 12c: 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 130: 3 (GLIBC_2.4) 3 (GLIBC_2.4) b (GLIBC_2.25) 0 (*local*) │ │ │ │ - 134: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 138: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 13c: 0 (*local*) 0 (*local*) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 140: 2 (GLIBC_2.34) 2 (GLIBC_2.34) 3 (GLIBC_2.4) 3 (GLIBC_2.4) │ │ │ │ - 144: 3 (GLIBC_2.4) 3 (GLIBC_2.4) c (LIBFFI_BASE_8.0) 3 (GLIBC_2.4) │ │ │ │ + 0ec: 10 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 0f0: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0f4: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0f8: 0 (*local*) 0 (*local*) 0 (*local*) 2 (GLIBC_2.4) │ │ │ │ + 0fc: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 100: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 104: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 108: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 10c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 110: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 114: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 118: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 11c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 120: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 124: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 128: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 12c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) a (GLIBC_2.28) │ │ │ │ + 130: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 134: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 138: 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 13c: 2 (GLIBC_2.4) 2 (GLIBC_2.4) b (GLIBC_2.25) 2 (GLIBC_2.4) │ │ │ │ + 140: 3 (GLIBC_2.34) 3 (GLIBC_2.34) 2 (GLIBC_2.4) 2 (GLIBC_2.4) │ │ │ │ + 144: 2 (GLIBC_2.4) 2 (GLIBC_2.4) c (LIBFFI_BASE_8.0) 2 (GLIBC_2.4) │ │ │ │ 148: c (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000a848 Offset: 0x00002848 Link: 5 (.dynstr) │ │ │ │ 000000: Version: 1 File: libc.so.6 Cnt: 10 │ │ │ │ - 0x0010: Name: GLIBC_2.34 Flags: none Version: 2 │ │ │ │ - 0x0020: Name: GLIBC_2.4 Flags: none Version: 3 │ │ │ │ - 0x0030: Name: GLIBC_2.33 Flags: none Version: 4 │ │ │ │ - 0x0040: Name: GLIBC_2.38 Flags: none Version: 5 │ │ │ │ - 0x0050: Name: GLIBC_2.32 Flags: none Version: 6 │ │ │ │ - 0x0060: Name: GLIBC_2.8 Flags: none Version: 7 │ │ │ │ - 0x0070: Name: GLIBC_2.17 Flags: none Version: 8 │ │ │ │ + 0x0010: Name: GLIBC_2.4 Flags: none Version: 2 │ │ │ │ + 0x0020: Name: GLIBC_2.34 Flags: none Version: 3 │ │ │ │ + 0x0030: Name: GLIBC_2.38 Flags: none Version: 4 │ │ │ │ + 0x0040: Name: GLIBC_2.32 Flags: none Version: 5 │ │ │ │ + 0x0050: Name: GLIBC_2.8 Flags: none Version: 6 │ │ │ │ + 0x0060: Name: GLIBC_2.17 Flags: none Version: 7 │ │ │ │ + 0x0070: Name: GLIBC_2.33 Flags: none Version: 8 │ │ │ │ 0x0080: Name: GLIBC_2.7 Flags: none Version: 9 │ │ │ │ 0x0090: Name: GLIBC_2.28 Flags: none Version: 10 │ │ │ │ 0x00a0: Name: GLIBC_2.25 Flags: none Version: 11 │ │ │ │ 0x00b0: Version: 1 File: libffi.so.8 Cnt: 2 │ │ │ │ 0x00c0: Name: LIBFFI_BASE_8.0 Flags: none Version: 12 │ │ │ │ 0x00d0: Name: LIBFFI_CLOSURE_8.0 Flags: none Version: 13 │ │ │ │ 0x00e0: Version: 1 File: libnuma.so.1 Cnt: 2 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,20 +1,13 @@ │ │ │ │ /lib/ld-linux-armhf.so.3 │ │ │ │ -__lutimes64 │ │ │ │ -GLIBC_2.34 │ │ │ │ -libc.so.6 │ │ │ │ -__futimens64 │ │ │ │ -__futimes64 │ │ │ │ __cxa_atexit │ │ │ │ GLIBC_2.4 │ │ │ │ -__lstat64_time64 │ │ │ │ -GLIBC_2.33 │ │ │ │ -__utimensat64 │ │ │ │ -__utimes64 │ │ │ │ +libc.so.6 │ │ │ │ __libc_start_main │ │ │ │ +GLIBC_2.34 │ │ │ │ mprotect │ │ │ │ dl_iterate_phdr │ │ │ │ __isoc23_sscanf │ │ │ │ GLIBC_2.38 │ │ │ │ newlocale │ │ │ │ uselocale │ │ │ │ freelocale │ │ │ │ @@ -81,29 +74,34 @@ │ │ │ │ ffi_type_uint32 │ │ │ │ ffi_type_sint8 │ │ │ │ ffi_prep_closure_loc │ │ │ │ LIBFFI_CLOSURE_8.0 │ │ │ │ ffi_closure_alloc │ │ │ │ ffi_prep_cif │ │ │ │ ffi_closure_free │ │ │ │ +__futimens64 │ │ │ │ +__utimes64 │ │ │ │ +__lutimes64 │ │ │ │ +__futimes64 │ │ │ │ vsnprintf │ │ │ │ posix_memalign │ │ │ │ __ctime64_r │ │ │ │ __time64 │ │ │ │ __nanosleep64 │ │ │ │ setlocale │ │ │ │ sigaction │ │ │ │ strerror │ │ │ │ __isoc23_strtoul │ │ │ │ __isoc23_strtol │ │ │ │ vfprintf │ │ │ │ __ctype_b_loc │ │ │ │ +GLIBC_2.33 │ │ │ │ snprintf │ │ │ │ -__clock_gettime64 │ │ │ │ -__clock_getres64 │ │ │ │ +__lstat64_time64 │ │ │ │ +__utimensat64 │ │ │ │ __gmpn_mul │ │ │ │ __gmpn_mul_1 │ │ │ │ __gmpn_sub_1 │ │ │ │ __gmpn_add_1 │ │ │ │ __gmpn_popcount │ │ │ │ __gmpn_mod_1 │ │ │ │ __gmpn_sub │ │ │ │ @@ -127,14 +125,16 @@ │ │ │ │ __gmpz_gcd │ │ │ │ __gmpz_init │ │ │ │ __gmpn_gcd_1 │ │ │ │ __gmpz_get_d_2exp │ │ │ │ __gmpz_get_d │ │ │ │ __gmpn_lshift │ │ │ │ __gmpn_rshift │ │ │ │ +__clock_gettime64 │ │ │ │ +__clock_getres64 │ │ │ │ epoll_create │ │ │ │ epoll_ctl │ │ │ │ epoll_wait │ │ │ │ GLIBC_2.7 │ │ │ │ eventfd_write │ │ │ │ __xpg_strerror_r │ │ │ │ iconv_close │ │ │ │ @@ -149,53 +149,53 @@ │ │ │ │ __gmon_start__ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ +pcre2_match_data_free_8 │ │ │ │ +pcre2_match_8 │ │ │ │ +pcre2_get_ovector_pointer_8 │ │ │ │ +pcre2_get_error_message_8 │ │ │ │ +pcre2_match_data_create_from_pattern_8 │ │ │ │ +pcre2_get_ovector_count_8 │ │ │ │ +pcre2_config_8 │ │ │ │ +pcre2_pattern_info_8 │ │ │ │ +pcre2_code_free_8 │ │ │ │ +pcre2_compile_8 │ │ │ │ +pcre2_match_data_create_8 │ │ │ │ realpath │ │ │ │ getgrgid_r │ │ │ │ -getgrnam_r │ │ │ │ getpwuid_r │ │ │ │ +getgrnam_r │ │ │ │ getpwnam_r │ │ │ │ -setgroups │ │ │ │ getgroups │ │ │ │ +setgroups │ │ │ │ +endpwent │ │ │ │ +setpwent │ │ │ │ getpwent │ │ │ │ endgrent │ │ │ │ +getlogin │ │ │ │ setgrent │ │ │ │ getgrent │ │ │ │ -endpwent │ │ │ │ -setpwent │ │ │ │ -getlogin │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ closedir │ │ │ │ rewinddir │ │ │ │ GLIBC_2.28 │ │ │ │ fpathconf │ │ │ │ openat64 │ │ │ │ readdir64 │ │ │ │ getentropy │ │ │ │ GLIBC_2.25 │ │ │ │ -pcre2_match_data_free_8 │ │ │ │ -pcre2_match_8 │ │ │ │ -pcre2_get_ovector_pointer_8 │ │ │ │ -pcre2_get_error_message_8 │ │ │ │ -pcre2_match_data_create_from_pattern_8 │ │ │ │ -pcre2_get_ovector_count_8 │ │ │ │ -pcre2_config_8 │ │ │ │ -pcre2_pattern_info_8 │ │ │ │ -pcre2_code_free_8 │ │ │ │ -pcre2_compile_8 │ │ │ │ -pcre2_match_data_create_8 │ │ │ │ __fstat64_time64 │ │ │ │ __stat64_time64 │ │ │ │ __errno_location │ │ │ │ ftruncate64 │ │ │ │ nl_langinfo │ │ │ │ libpcre2-8.so.0 │ │ │ │ libgmp.so.10 │ │ │ │ @@ -235,15 +235,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ -3333UUUU| │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -429,14 +429,375 @@ │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.S │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.LL │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.N │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.O │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.Path │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.H │ │ │ │ misfortune-0.1.2.1-6X6y4ekORqI8D1vqJ1oYVb-misfortune:Main.V │ │ │ │ +Data.Serialize.Put │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +Failed reading: getBytes: negative length requested │ │ │ │ +Failed reading: not all bytes parsed in isolate │ │ │ │ +Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ +Failed reading: mzero │ │ │ │ +demandInput │ │ │ │ +too few bytes │ │ │ │ +'Incomplete │ │ │ │ +'Complete │ │ │ │ +'Partial │ │ │ │ +Data.Serialize.Get │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ +Failed reading: Internal error: unexpected Partial. │ │ │ │ +Empty call stack │ │ │ │ +src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ +Partial _ │ │ │ │ +Failed reading: empty │ │ │ │ +Failed reading: │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ +cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ +'Categorical │ │ │ │ +Categorical │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +fromList │ │ │ │ +fromList │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +categorical distribution over empty set cannot be sampled │ │ │ │ +src/Data/Random/Distribution/Categorical.hs │ │ │ │ +Data.Random.Distribution.Categorical │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +'StdUniform │ │ │ │ +StdUniform │ │ │ │ +'Uniform │ │ │ │ +Data.Random.Distribution.Uniform │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.Uniform.StdUniform │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.Uniform.Uniform │ │ │ │ +src/Data/Random/Internal/Fixed.hs │ │ │ │ +Data.Random.Internal.Fixed │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ +undefined │ │ │ │ +Sampleable │ │ │ │ +Data.Random.Sample │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ +Distribution │ │ │ │ +Data.Random.Distribution │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:CDF │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:PDF │ │ │ │ +random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:Distribution │ │ │ │ +Data.RVar │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.RGen │ │ │ │ +'PrimShortByteString │ │ │ │ +'PrimWord64 │ │ │ │ +'PrimWord32 │ │ │ │ +'PrimWord16 │ │ │ │ +'PrimWord8 │ │ │ │ +Data.RVar.Prim │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8 │ │ │ │ +PrimShortByteString │ │ │ │ +PrimWord64 │ │ │ │ +PrimWord32 │ │ │ │ +PrimWord16 │ │ │ │ +PrimWord8 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord8 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord16 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord32 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord64 │ │ │ │ +rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimShortByteString │ │ │ │ +'RecPromptT │ │ │ │ +RecPromptT │ │ │ │ +'PromptT │ │ │ │ +'RecPrompt │ │ │ │ +RecPrompt │ │ │ │ +MonadPrompt │ │ │ │ +Control.Monad.Prompt │ │ │ │ +MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ │ │ │ │ +MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.Effect │ │ │ │ +MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.Lift │ │ │ │ +MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.C:MonadPrompt │ │ │ │ +Control.Monad.Loops │ │ │ │ +monad-loops-0.4.3-EXLA0bTH2ZBCbxqhU4LpBI │ │ │ │ +invalid slice │ │ │ │ +index out of bounds │ │ │ │ +negative length │ │ │ │ +'Internal │ │ │ │ +checkError │ │ │ │ +internalError │ │ │ │ +*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ +*** Internal error in package vector *** │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ +'MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +exchange │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ +src/Data/Vector/Mutable.hs │ │ │ │ +Data.Vector.Mutable │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +length mismatch │ │ │ │ +backpermute │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +src/Data/Vector.hs │ │ │ │ +Data.Vector │ │ │ │ +fromList │ │ │ │ +Data.Vector.Vector │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ +Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ +'Unknown │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ +vector: internal error * for Bundle.size isn't defined │ │ │ │ +vector: internal error abs for Bundle.size isn't defined │ │ │ │ +vector: internal error signum for Bundle.size isn't defined │ │ │ │ +src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Size │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +vector too large │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +Data.Stream.Monadic │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ +Data.Vector.Generic.Mutable.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ +overlapping vectors │ │ │ │ +length mismatch │ │ │ │ +checkIndex │ │ │ │ +checkLength │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +Data.Vector.Generic.Base │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ +fromList │ │ │ │ +checkSlice │ │ │ │ +Arg: step1 │ │ │ │ +Type: Int -> Id (Step Int a) │ │ │ │ +In module `Data.Vector.Generic' │ │ │ │ +checkIndex │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkLength │ │ │ │ +length mismatch │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +checkError │ │ │ │ +undefined │ │ │ │ +src/Data/Vector/Generic.hs │ │ │ │ +Data.Vector.Generic │ │ │ │ +foldl1M' │ │ │ │ +src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ +Data.Vector.Fusion.Bundle.Monadic │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +src/Data/Vector/Generic/New.hs │ │ │ │ +Data.Vector.Generic.New │ │ │ │ +src/Data/Vector/Generic/Mutable.hs │ │ │ │ +Data.Vector.Generic.Mutable │ │ │ │ +checkSlice │ │ │ │ +src/Data/Vector/Internal/Check.hs │ │ │ │ +Data.Vector.Internal.Check │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ +checkError │ │ │ │ +vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ +'DropWhile_Yield │ │ │ │ +'DropWhile_Next │ │ │ │ +'DropWhile_Drop │ │ │ │ +DropWhile │ │ │ │ +foldl1M' │ │ │ │ +negative index ( │ │ │ │ +src/Data/Stream/Monadic.hs │ │ │ │ +Data.Stream.Monadic │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ +empty stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ +vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ +'C:MonadPrimBase │ │ │ │ +MonadPrimBase │ │ │ │ +'C:MonadPrim │ │ │ │ +MonadPrim │ │ │ │ +PrimBase │ │ │ │ +PrimMonad │ │ │ │ +Control.Monad.Primitive │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ +'PushArray │ │ │ │ +'EmptyStack │ │ │ │ +ArrayStack │ │ │ │ +'MutableArray │ │ │ │ +MutableArray │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +fromJust │ │ │ │ +fromList │ │ │ │ +Data.Primitive.Array.Array │ │ │ │ +unsafeArrayFromListN' │ │ │ │ +GHC.Internal.Base │ │ │ │ +ghc-internal │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +emptyArray# │ │ │ │ +negative multiplier │ │ │ │ +mfix for Data.Primitive.Array applied to strict function. │ │ │ │ +mzipWith │ │ │ │ +mapArray' │ │ │ │ +bad indexing │ │ │ │ +traverse │ │ │ │ +toConstr │ │ │ │ +Data.Primitive.Array.MutableArray │ │ │ │ +infinite arrays are not well defined │ │ │ │ +uninitialized element │ │ │ │ +list length less than specified size │ │ │ │ +list length greater than specified size │ │ │ │ +fromListN │ │ │ │ +impossible │ │ │ │ +emptyArray │ │ │ │ +empty array │ │ │ │ +Data.Primitive.Array. │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +Data.Primitive.Array │ │ │ │ +./Data/Primitive/Array.hs │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ +fromList │ │ │ │ +'FromListNTag │ │ │ │ +'FromListTag │ │ │ │ +Data.Primitive.Internal.Read │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ +primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapTest cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatchAll cstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCompile pattern │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCompile errPtr │ │ │ │ +Text.Regex.PCRE2.Wrap.wrapCompile could not allocate a CInt for the capture count. │ │ │ │ +Impossible/fatal: Haskell package regex-pcre2 error in Text.Posix.PCRE2.Wrap.getNumSubs' of ok0 /= 0. ok0 is from pcre2_pattern_info c-function which returned │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatch cstr │ │ │ │ +Error in Text.Regex.PCRE2.Wrap: Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.getErrMsg errstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.getErrMsg errstr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCount cstr │ │ │ │ +Error in Text.Regex.PCRE2.Wrap: │ │ │ │ +Should not have just one element in Text.Regex.Wrap.PCRE2.toPairs │ │ │ │ +src/Text/Regex/PCRE2/Wrap.hsc │ │ │ │ +ReturnCode │ │ │ │ +'ConfigWhat │ │ │ │ +ConfigWhat │ │ │ │ +'InfoWhat │ │ │ │ +InfoWhat │ │ │ │ +'ReturnCode │ │ │ │ +ReturnCode │ │ │ │ +'MatchOption │ │ │ │ +MatchOption │ │ │ │ +'CompOption │ │ │ │ +CompOption │ │ │ │ +Text.Regex.PCRE2.Wrap │ │ │ │ +regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00 │ │ │ │ +ConfigWhat │ │ │ │ +InfoWhat │ │ │ │ +MatchOption │ │ │ │ +CompOption │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCount dataPtr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatch dataPtr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatchAll dataPtr │ │ │ │ +Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapTest dataPtr │ │ │ │ +regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00:Text.Regex.PCRE2.Wrap.Regex │ │ │ │ +regex failed to match │ │ │ │ +Text.Regex.PCRE2.String │ │ │ │ +regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00 │ │ │ │ +Text.Regex.PCRE2.String died: │ │ │ │ System.Directory │ │ │ │ directory-1.3.8.5-inplace │ │ │ │ removePathForcibly │ │ │ │ copyFile │ │ │ │ atomicCopyFileContents │ │ │ │ withReplacementFile │ │ │ │ .copyFile.tmp │ │ │ │ @@ -753,127 +1114,49 @@ │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -Data.Serialize.Put │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Put.PairS │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -Failed reading: getBytes: negative length requested │ │ │ │ -Failed reading: not all bytes parsed in isolate │ │ │ │ -Failed reading: Attempted to isolate a negative number of bytes │ │ │ │ -Failed reading: mzero │ │ │ │ -demandInput │ │ │ │ -too few bytes │ │ │ │ -'Incomplete │ │ │ │ -'Complete │ │ │ │ -'Partial │ │ │ │ -Data.Serialize.Get │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q │ │ │ │ -Failed reading: Internal error: unexpected Partial. │ │ │ │ -Empty call stack │ │ │ │ -src/Data/Serialize/Get.hs:186:15-16|case │ │ │ │ -Partial _ │ │ │ │ -Failed reading: empty │ │ │ │ -Failed reading: │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Complete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Incomplete │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Fail │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Partial │ │ │ │ -cereal-0.5.8.3-HYScxecoYD03kYBzukp88Q:Data.Serialize.Get.Done │ │ │ │ -offset > (maxBound :: Int) │ │ │ │ -size > (maxBound :: Int) │ │ │ │ -handle in ReadMode │ │ │ │ -lib/Data/Knob.hs │ │ │ │ -Data.Knob │ │ │ │ -knob-0.2.2-GcgZlOUKwOI2KbkWPK38lB │ │ │ │ -knob-0.2.2-GcgZlOUKwOI2KbkWPK38lB:Data.Knob.Device │ │ │ │ -'Categorical │ │ │ │ -Categorical │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -fromList │ │ │ │ -fromList │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -categorical distribution over empty set cannot be sampled │ │ │ │ -src/Data/Random/Distribution/Categorical.hs │ │ │ │ -Data.Random.Distribution.Categorical │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -'StdUniform │ │ │ │ -StdUniform │ │ │ │ -'Uniform │ │ │ │ -Data.Random.Distribution.Uniform │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.Uniform.StdUniform │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.Uniform.Uniform │ │ │ │ -src/Data/Random/Internal/Fixed.hs │ │ │ │ -Data.Random.Internal.Fixed │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ -undefined │ │ │ │ -Sampleable │ │ │ │ -Data.Random.Sample │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ -Distribution │ │ │ │ -Data.Random.Distribution │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:CDF │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:PDF │ │ │ │ -random-fu-0.3.0.1-32VBJT80XC6DKZ3NgTztLj:Data.Random.Distribution.C:Distribution │ │ │ │ -Data.RVar │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.RGen │ │ │ │ -'PrimShortByteString │ │ │ │ -'PrimWord64 │ │ │ │ -'PrimWord32 │ │ │ │ -'PrimWord16 │ │ │ │ -'PrimWord8 │ │ │ │ -Data.RVar.Prim │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8 │ │ │ │ -PrimShortByteString │ │ │ │ -PrimWord64 │ │ │ │ -PrimWord32 │ │ │ │ -PrimWord16 │ │ │ │ -PrimWord8 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord8 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord16 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord32 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimWord64 │ │ │ │ -rvar-0.3.0.2-ArUH9wAAUR5x3ewYPWrx8:Data.RVar.Prim.PrimShortByteString │ │ │ │ -'RecPromptT │ │ │ │ -RecPromptT │ │ │ │ -'PromptT │ │ │ │ -'RecPrompt │ │ │ │ -RecPrompt │ │ │ │ -MonadPrompt │ │ │ │ -Control.Monad.Prompt │ │ │ │ -MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ │ │ │ │ -MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.Effect │ │ │ │ -MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.Lift │ │ │ │ -MonadPrompt-1.0.0.5-B8H7YrRKmT4H7t8sal6bAQ:Control.Monad.Prompt.C:MonadPrompt │ │ │ │ +'AllTextMatches │ │ │ │ +AllTextMatches │ │ │ │ +'AllMatches │ │ │ │ +AllMatches │ │ │ │ +'AllTextSubmatches │ │ │ │ +AllTextSubmatches │ │ │ │ +'AllSubmatches │ │ │ │ +AllSubmatches │ │ │ │ +RegexContext │ │ │ │ +'C:RegexLike │ │ │ │ +RegexLike │ │ │ │ +'C:Extract │ │ │ │ +RegexMaker │ │ │ │ +'C:RegexOptions │ │ │ │ +RegexOptions │ │ │ │ +MatchResult │ │ │ │ +makeRegexOpts failed │ │ │ │ +src/Text/Regex/Base/RegexLike.hs │ │ │ │ +Text.Regex.Base.RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ +regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ +Data.ByteString.UTF8 │ │ │ │ +errorEmptyList │ │ │ │ +bytestring-0.12.2.0-inplace │ │ │ │ +Data.ByteString │ │ │ │ +libraries/bytestring/Data/ByteString.hs │ │ │ │ +./Data/ByteString/UTF8.hs │ │ │ │ +Codec.Binary.UTF8.String │ │ │ │ +utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ System.Random │ │ │ │ random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ StdGen {unStdGen = │ │ │ │ StateGen {unStateGen = │ │ │ │ 'StateGen │ │ │ │ StateGen │ │ │ │ @@ -932,230 +1215,21 @@ │ │ │ │ Control.Monad.Reader.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ MonadState │ │ │ │ Control.Monad.State.Class │ │ │ │ mtl-2.3.1-inplace │ │ │ │ mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -Control.Monad.Loops │ │ │ │ -monad-loops-0.4.3-EXLA0bTH2ZBCbxqhU4LpBI │ │ │ │ -invalid slice │ │ │ │ -index out of bounds │ │ │ │ -negative length │ │ │ │ -'Internal │ │ │ │ -checkError │ │ │ │ -internalError │ │ │ │ -*** Please submit a bug report at http://github.com/haskell/vector │ │ │ │ -*** Internal error in package vector *** │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Bounds │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Unsafe │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Internal.Check.Internal │ │ │ │ -'MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -exchange │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -Data.Vector.Mutable: uninitialised element. If you are trying to compact a vector, use the 'Data.Vector.force' function to remove uninitialised elements from the underlying array. │ │ │ │ -src/Data/Vector/Mutable.hs │ │ │ │ -Data.Vector.Mutable │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Mutable.MVector │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -length mismatch │ │ │ │ -backpermute │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -src/Data/Vector.hs │ │ │ │ -Data.Vector │ │ │ │ -fromList │ │ │ │ -Data.Vector.Vector │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -WU?vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Vector │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedAdd: overflow: │ │ │ │ -Data.Vector.Fusion.Bundle.Size.checkedSubtract: underflow: │ │ │ │ -'Unknown │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs:26:19-20|case │ │ │ │ -vector: internal error * for Bundle.size isn't defined │ │ │ │ -vector: internal error abs for Bundle.size isn't defined │ │ │ │ -vector: internal error signum for Bundle.size isn't defined │ │ │ │ -src/Data/Vector/Fusion/Bundle/Size.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Size │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Exact │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Max │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Size.Unknown │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -vector too large │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -Data.Stream.Monadic │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Bundle │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Fusion.Bundle.Monadic.Chunk │ │ │ │ -Data.Vector.Generic.Mutable.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Mutable.Base.C:MVector │ │ │ │ -overlapping vectors │ │ │ │ -length mismatch │ │ │ │ -checkIndex │ │ │ │ -checkLength │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -Data.Vector.Generic.Base │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.Base.C:Vector │ │ │ │ -fromList │ │ │ │ -checkSlice │ │ │ │ -Arg: step1 │ │ │ │ -Type: Int -> Id (Step Int a) │ │ │ │ -In module `Data.Vector.Generic' │ │ │ │ -checkIndex │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkLength │ │ │ │ -length mismatch │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -checkError │ │ │ │ -undefined │ │ │ │ -src/Data/Vector/Generic.hs │ │ │ │ -Data.Vector.Generic │ │ │ │ -foldl1M' │ │ │ │ -src/Data/Vector/Fusion/Bundle/Monadic.hs │ │ │ │ -Data.Vector.Fusion.Bundle.Monadic │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -src/Data/Vector/Generic/New.hs │ │ │ │ -Data.Vector.Generic.New │ │ │ │ -src/Data/Vector/Generic/Mutable.hs │ │ │ │ -Data.Vector.Generic.Mutable │ │ │ │ -checkSlice │ │ │ │ -src/Data/Vector/Internal/Check.hs │ │ │ │ -Data.Vector.Internal.Check │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p │ │ │ │ -checkError │ │ │ │ -vector-0.13.2.0-1AJIkmdgm1wGnbCuNu273p:Data.Vector.Generic.New.New │ │ │ │ -'DropWhile_Yield │ │ │ │ -'DropWhile_Next │ │ │ │ -'DropWhile_Drop │ │ │ │ -DropWhile │ │ │ │ -foldl1M' │ │ │ │ -negative index ( │ │ │ │ -src/Data/Stream/Monadic.hs │ │ │ │ -Data.Stream.Monadic │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk │ │ │ │ -empty stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Drop │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.DropWhile_Next │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Stream │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Yield │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Skip │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Done │ │ │ │ -vector-stream-0.1.0.1-L5IRJehMu456v60fOpKQRk:Data.Stream.Monadic.Box │ │ │ │ -'C:MonadPrimBase │ │ │ │ -MonadPrimBase │ │ │ │ -'C:MonadPrim │ │ │ │ -MonadPrim │ │ │ │ -PrimBase │ │ │ │ -PrimMonad │ │ │ │ -Control.Monad.Primitive │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:MonadPrim │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimBase │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Control.Monad.Primitive.C:PrimMonad │ │ │ │ -'PushArray │ │ │ │ -'EmptyStack │ │ │ │ -ArrayStack │ │ │ │ -'MutableArray │ │ │ │ -MutableArray │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -fromJust │ │ │ │ -fromList │ │ │ │ -Data.Primitive.Array.Array │ │ │ │ -unsafeArrayFromListN' │ │ │ │ -GHC.Internal.Base │ │ │ │ -ghc-internal │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -emptyArray# │ │ │ │ -negative multiplier │ │ │ │ -mfix for Data.Primitive.Array applied to strict function. │ │ │ │ -mzipWith │ │ │ │ -mapArray' │ │ │ │ -bad indexing │ │ │ │ -traverse │ │ │ │ -toConstr │ │ │ │ -Data.Primitive.Array.MutableArray │ │ │ │ -infinite arrays are not well defined │ │ │ │ -uninitialized element │ │ │ │ -list length less than specified size │ │ │ │ -list length greater than specified size │ │ │ │ -fromListN │ │ │ │ -impossible │ │ │ │ -emptyArray │ │ │ │ -empty array │ │ │ │ -Data.Primitive.Array. │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -Data.Primitive.Array │ │ │ │ -./Data/Primitive/Array.hs │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.PushArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.EmptyStack │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.MutableArray │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Array.Array │ │ │ │ -fromList │ │ │ │ -'FromListNTag │ │ │ │ -'FromListTag │ │ │ │ -Data.Primitive.Internal.Read │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListTag │ │ │ │ -primitive-0.9.1.0-CdaaD38w4qB6rrosjqTSfA:Data.Primitive.Internal.Read.FromListNTag │ │ │ │ +offset > (maxBound :: Int) │ │ │ │ +size > (maxBound :: Int) │ │ │ │ +handle in ReadMode │ │ │ │ +lib/Data/Knob.hs │ │ │ │ +Data.Knob │ │ │ │ +knob-0.2.2-GcgZlOUKwOI2KbkWPK38lB │ │ │ │ +knob-0.2.2-GcgZlOUKwOI2KbkWPK38lB:Data.Knob.Device │ │ │ │ Control.Monad.Trans.Accum │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ MonadTrans │ │ │ │ Control.Monad.Trans.Class │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ Control.Monad.Trans.Cont │ │ │ │ @@ -1217,79 +1291,14 @@ │ │ │ │ 'WriterT │ │ │ │ Control.Monad.Trans.Writer.Strict │ │ │ │ transformers-0.6.1.1-inplace │ │ │ │ minimum: empty structure │ │ │ │ maximum: empty structure │ │ │ │ foldr1: empty structure │ │ │ │ foldl1: empty structure │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapTest cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatchAll cstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCompile pattern │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCompile errPtr │ │ │ │ -Text.Regex.PCRE2.Wrap.wrapCompile could not allocate a CInt for the capture count. │ │ │ │ -Impossible/fatal: Haskell package regex-pcre2 error in Text.Posix.PCRE2.Wrap.getNumSubs' of ok0 /= 0. ok0 is from pcre2_pattern_info c-function which returned │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatch cstr │ │ │ │ -Error in Text.Regex.PCRE2.Wrap: Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.getErrMsg errstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.getErrMsg errstr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCount cstr │ │ │ │ -Error in Text.Regex.PCRE2.Wrap: │ │ │ │ -Should not have just one element in Text.Regex.Wrap.PCRE2.toPairs │ │ │ │ -src/Text/Regex/PCRE2/Wrap.hsc │ │ │ │ -ReturnCode │ │ │ │ -'ConfigWhat │ │ │ │ -ConfigWhat │ │ │ │ -'InfoWhat │ │ │ │ -InfoWhat │ │ │ │ -'ReturnCode │ │ │ │ -ReturnCode │ │ │ │ -'MatchOption │ │ │ │ -MatchOption │ │ │ │ -'CompOption │ │ │ │ -CompOption │ │ │ │ -Text.Regex.PCRE2.Wrap │ │ │ │ -regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00 │ │ │ │ -ConfigWhat │ │ │ │ -InfoWhat │ │ │ │ -MatchOption │ │ │ │ -CompOption │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapCount dataPtr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatch dataPtr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapMatchAll dataPtr │ │ │ │ -Ptr parameter was nullPtr in Text.Regex.PCRE2.Wrap.wrapTest dataPtr │ │ │ │ -regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00:Text.Regex.PCRE2.Wrap.Regex │ │ │ │ -regex failed to match │ │ │ │ -Text.Regex.PCRE2.String │ │ │ │ -regex-pcre2-1.0.0.0-KSsdap09pKB8yCq443wr00 │ │ │ │ -Text.Regex.PCRE2.String died: │ │ │ │ -'AllTextMatches │ │ │ │ -AllTextMatches │ │ │ │ -'AllMatches │ │ │ │ -AllMatches │ │ │ │ -'AllTextSubmatches │ │ │ │ -AllTextSubmatches │ │ │ │ -'AllSubmatches │ │ │ │ -AllSubmatches │ │ │ │ -RegexContext │ │ │ │ -'C:RegexLike │ │ │ │ -RegexLike │ │ │ │ -'C:Extract │ │ │ │ -RegexMaker │ │ │ │ -'C:RegexOptions │ │ │ │ -RegexOptions │ │ │ │ -MatchResult │ │ │ │ -makeRegexOpts failed │ │ │ │ -src/Text/Regex/Base/RegexLike.hs │ │ │ │ -Text.Regex.Base.RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexContext │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexLike │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:Extract │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexMaker │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.C:RegexOptions │ │ │ │ -regex-base-0.94.0.3-9QehDZNLV9iBch8zxFDhVI:Text.Regex.Base.RegexLike.MR │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -1933,23 +1942,14 @@ │ │ │ │ Utils.Containers.Internal.BitQueue │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.BitQueue.BQB │ │ │ │ StrictPair │ │ │ │ Utils.Containers.Internal.StrictPair │ │ │ │ containers-0.7-inplace │ │ │ │ containers-0.7-inplace:Utils.Containers.Internal.StrictPair.:*: │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ -Data.ByteString.UTF8 │ │ │ │ -errorEmptyList │ │ │ │ -bytestring-0.12.2.0-inplace │ │ │ │ -Data.ByteString │ │ │ │ -libraries/bytestring/Data/ByteString.hs │ │ │ │ -./Data/ByteString/UTF8.hs │ │ │ │ -Codec.Binary.UTF8.String │ │ │ │ -utf8-string-1.0.2-Hcf4GfMGHw6J5KI5BUWa7M │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ index too large: │ │ │ │ intercalate │ │ │ │ negative length: │ │ │ │ packCStringLen │ │ │ │ hGetNonBlocking │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -1,154 +1,154 @@ │ │ │ │ │ │ │ │ Hex dump of section '.dynstr': │ │ │ │ - 0x00009664 005f5f6c 7574696d 65733634 00474c49 .__lutimes64.GLI │ │ │ │ - 0x00009674 42435f32 2e333400 6c696263 2e736f2e BC_2.34.libc.so. │ │ │ │ - 0x00009684 36005f5f 66757469 6d656e73 3634005f 6.__futimens64._ │ │ │ │ - 0x00009694 5f667574 696d6573 3634005f 5f637861 _futimes64.__cxa │ │ │ │ - 0x000096a4 5f617465 78697400 474c4942 435f322e _atexit.GLIBC_2. │ │ │ │ - 0x000096b4 34005f5f 6c737461 7436345f 74696d65 4.__lstat64_time │ │ │ │ - 0x000096c4 3634006d 6b6e6f64 00474c49 42435f32 64.mknod.GLIBC_2 │ │ │ │ - 0x000096d4 2e333300 5f5f7574 696d656e 73617436 .33.__utimensat6 │ │ │ │ - 0x000096e4 34005f5f 7574696d 65733634 005f5f6c 4.__utimes64.__l │ │ │ │ - 0x000096f4 6962635f 73746172 745f6d61 696e0066 ibc_start_main.f │ │ │ │ - 0x00009704 656f6600 66736565 6b006672 65616400 eof.fseek.fread. │ │ │ │ - 0x00009714 6674656c 6c006667 65747300 6d70726f ftell.fgets.mpro │ │ │ │ - 0x00009724 74656374 00726567 65786563 00646c5f tect.regexec.dl_ │ │ │ │ - 0x00009734 69746572 6174655f 70686472 00646c69 iterate_phdr.dli │ │ │ │ - 0x00009744 6e666f00 646c6f70 656e0064 6c636c6f nfo.dlopen.dlclo │ │ │ │ - 0x00009754 7365005f 5f69736f 6332335f 73736361 se.__isoc23_ssca │ │ │ │ - 0x00009764 6e660047 4c494243 5f322e33 38006670 nf.GLIBC_2.38.fp │ │ │ │ - 0x00009774 75747300 6469726e 616d6500 6e65776c uts.dirname.newl │ │ │ │ - 0x00009784 6f63616c 65007573 656c6f63 616c6500 ocale.uselocale. │ │ │ │ - 0x00009794 66726565 6c6f6361 6c650072 65676672 freelocale.regfr │ │ │ │ - 0x000097a4 65650072 6567636f 6d700064 6c73796d ee.regcomp.dlsym │ │ │ │ - 0x000097b4 00646c65 72726f72 00666669 5f63616c .dlerror.ffi_cal │ │ │ │ - 0x000097c4 6c004c49 42464649 5f424153 455f382e l.LIBFFI_BASE_8. │ │ │ │ - 0x000097d4 30006c69 62666669 2e736f2e 38007074 0.libffi.so.8.pt │ │ │ │ - 0x000097e4 68726561 645f6d75 7465785f 7472796c hread_mutex_tryl │ │ │ │ - 0x000097f4 6f636b00 67657463 00707468 72656164 ock.getc.pthread │ │ │ │ - 0x00009804 5f736967 6d61736b 00474c49 42435f32 _sigmask.GLIBC_2 │ │ │ │ - 0x00009814 2e333200 70617573 65007369 6764656c .32.pause.sigdel │ │ │ │ - 0x00009824 73657400 5f657869 74007379 7363616c set._exit.syscal │ │ │ │ - 0x00009834 6c005f5f 73656c65 63743634 00707468 l.__select64.pth │ │ │ │ - 0x00009844 72656164 5f6b696c 6c006e75 6d615f72 read_kill.numa_r │ │ │ │ - 0x00009854 756e5f6f 6e5f6e6f 6465006c 69626e75 un_on_node.libnu │ │ │ │ - 0x00009864 6d615f31 2e31006c 69626e75 6d612e73 ma_1.1.libnuma.s │ │ │ │ - 0x00009874 6f2e3100 70746872 6561645f 65786974 o.1.pthread_exit │ │ │ │ - 0x00009884 00736368 65645f73 65746166 66696e69 .sched_setaffini │ │ │ │ - 0x00009894 74790073 63686564 5f796965 6c640070 ty.sched_yield.p │ │ │ │ - 0x000098a4 74687265 61645f6b 65795f64 656c6574 thread_key_delet │ │ │ │ - 0x000098b4 65007074 68726561 645f7365 74737065 e.pthread_setspe │ │ │ │ - 0x000098c4 63696669 63007074 68726561 645f636f cific.pthread_co │ │ │ │ - 0x000098d4 6e645f77 61697400 70746872 6561645f nd_wait.pthread_ │ │ │ │ - 0x000098e4 67657473 70656369 66696300 70746872 getspecific.pthr │ │ │ │ - 0x000098f4 6561645f 636f6e64 5f62726f 61646361 ead_cond_broadca │ │ │ │ - 0x00009904 73740070 74687265 61645f63 6f6e645f st.pthread_cond_ │ │ │ │ - 0x00009914 7369676e 616c0070 74687265 61645f6b signal.pthread_k │ │ │ │ - 0x00009924 65795f63 72656174 65007074 68726561 ey_create.pthrea │ │ │ │ - 0x00009934 645f636f 6e645f64 65737472 6f790070 d_cond_destroy.p │ │ │ │ - 0x00009944 74687265 61645f6d 75746578 5f646573 thread_mutex_des │ │ │ │ - 0x00009954 74726f79 00707468 72656164 5f636f6e troy.pthread_con │ │ │ │ - 0x00009964 645f696e 69740070 74687265 61645f6d d_init.pthread_m │ │ │ │ - 0x00009974 75746578 5f696e69 74007074 68726561 utex_init.pthrea │ │ │ │ - 0x00009984 645f636f 6e646174 74725f64 65737472 d_condattr_destr │ │ │ │ - 0x00009994 6f790070 74687265 61645f63 72656174 oy.pthread_creat │ │ │ │ - 0x000099a4 65005f5f 70746872 6561645f 636f6e64 e.__pthread_cond │ │ │ │ - 0x000099b4 5f74696d 65647761 69743634 00707468 _timedwait64.pth │ │ │ │ - 0x000099c4 72656164 5f636f6e 64617474 725f7365 read_condattr_se │ │ │ │ - 0x000099d4 74636c6f 636b0070 74687265 61645f63 tclock.pthread_c │ │ │ │ - 0x000099e4 6f6e6461 7474725f 696e6974 00707468 ondattr_init.pth │ │ │ │ - 0x000099f4 72656164 5f736574 6e616d65 5f6e7000 read_setname_np. │ │ │ │ - 0x00009a04 70746872 6561645f 73656c66 006e756d pthread_self.num │ │ │ │ - 0x00009a14 615f6269 746d6173 6b5f6672 6565006c a_bitmask_free.l │ │ │ │ - 0x00009a24 69626e75 6d615f31 2e32006e 756d615f ibnuma_1.2.numa_ │ │ │ │ - 0x00009a34 6765745f 6d656d73 5f616c6c 6f776564 get_mems_allowed │ │ │ │ - 0x00009a44 00736967 66696c6c 73657400 6e756d61 .sigfillset.numa │ │ │ │ - 0x00009a54 5f6e756d 5f636f6e 66696775 7265645f _num_configured_ │ │ │ │ - 0x00009a64 6e6f6465 73006e75 6d615f61 7661696c nodes.numa_avail │ │ │ │ - 0x00009a74 61626c65 006d6269 6e640070 74687265 able.mbind.pthre │ │ │ │ - 0x00009a84 61645f6d 75746578 5f756e6c 6f636b00 ad_mutex_unlock. │ │ │ │ - 0x00009a94 6d756e6d 6170006d 61647669 7365006d munmap.madvise.m │ │ │ │ - 0x00009aa4 6d617036 34007074 68726561 645f6d75 map64.pthread_mu │ │ │ │ - 0x00009ab4 7465785f 6c6f636b 00707468 72656164 tex_lock.pthread │ │ │ │ - 0x00009ac4 5f646574 61636800 70746872 6561645f _detach.pthread_ │ │ │ │ - 0x00009ad4 6a6f696e 005f5f74 696d6572 66645f73 join.__timerfd_s │ │ │ │ - 0x00009ae4 65747469 6d653634 0074696d 65726664 ettime64.timerfd │ │ │ │ - 0x00009af4 5f637265 61746500 474c4942 435f322e _create.GLIBC_2. │ │ │ │ - 0x00009b04 38005f5f 67657474 696d656f 66646179 8.__gettimeofday │ │ │ │ - 0x00009b14 3634005f 5f676574 72757361 67653634 64.__getrusage64 │ │ │ │ - 0x00009b24 00636c6f 636b5f67 65746370 75636c6f .clock_getcpuclo │ │ │ │ - 0x00009b34 636b6964 00474c49 42435f32 2e313700 ckid.GLIBC_2.17. │ │ │ │ - 0x00009b44 6666695f 74797065 5f646f75 626c6500 ffi_type_double. │ │ │ │ - 0x00009b54 6666695f 74797065 5f666c6f 61740066 ffi_type_float.f │ │ │ │ - 0x00009b64 6f70656e 36340066 66695f74 7970655f open64.ffi_type_ │ │ │ │ - 0x00009b74 73696e74 36340066 66695f74 7970655f sint64.ffi_type_ │ │ │ │ - 0x00009b84 73696e74 31360066 66695f74 7970655f sint16.ffi_type_ │ │ │ │ - 0x00009b94 73696e74 33320066 66695f74 7970655f sint32.ffi_type_ │ │ │ │ - 0x00009ba4 75696e74 38006666 695f7479 70655f75 uint8.ffi_type_u │ │ │ │ - 0x00009bb4 696e7436 34006666 695f7479 70655f70 int64.ffi_type_p │ │ │ │ - 0x00009bc4 6f696e74 65720066 66695f74 7970655f ointer.ffi_type_ │ │ │ │ - 0x00009bd4 75696e74 31360066 66695f74 7970655f uint16.ffi_type_ │ │ │ │ - 0x00009be4 766f6964 00666669 5f747970 655f7569 void.ffi_type_ui │ │ │ │ - 0x00009bf4 6e743332 00666669 5f747970 655f7369 nt32.ffi_type_si │ │ │ │ - 0x00009c04 6e743800 6666695f 70726570 5f636c6f nt8.ffi_prep_clo │ │ │ │ - 0x00009c14 73757265 5f6c6f63 004c4942 4646495f sure_loc.LIBFFI_ │ │ │ │ - 0x00009c24 434c4f53 5552455f 382e3000 6666695f CLOSURE_8.0.ffi_ │ │ │ │ - 0x00009c34 636c6f73 7572655f 616c6c6f 63006666 closure_alloc.ff │ │ │ │ - 0x00009c44 695f7072 65705f63 69660066 66695f63 i_prep_cif.ffi_c │ │ │ │ - 0x00009c54 6c6f7375 72655f66 72656500 76736e70 losure_free.vsnp │ │ │ │ - 0x00009c64 72696e74 66007374 70637079 00676574 rintf.stpcpy.get │ │ │ │ - 0x00009c74 70706964 0066636c 6f736500 70757473 ppid.fclose.puts │ │ │ │ - 0x00009c84 00707269 6e746600 73707269 6e746600 .printf.sprintf. │ │ │ │ - 0x00009c94 706f7369 785f6d65 6d616c69 676e0073 posix_memalign.s │ │ │ │ - 0x00009ca4 74726e6c 656e0061 626f7274 00726169 trnlen.abort.rai │ │ │ │ - 0x00009cb4 7365005f 5f637469 6d653634 5f72005f se.__ctime64_r._ │ │ │ │ - 0x00009cc4 5f74696d 65363400 5f5f6e61 6e6f736c _time64.__nanosl │ │ │ │ - 0x00009cd4 65657036 34007365 746c6f63 616c6500 eep64.setlocale. │ │ │ │ - 0x00009ce4 6b696c6c 00657869 74007369 67616374 kill.exit.sigact │ │ │ │ - 0x00009cf4 696f6e00 66707574 63006670 72696e74 ion.fputc.fprint │ │ │ │ - 0x00009d04 66007374 72657272 6f72005f 5f69736f f.strerror.__iso │ │ │ │ - 0x00009d14 6332335f 73747274 6f756c00 73746465 c23_strtoul.stde │ │ │ │ - 0x00009d24 7272005f 5f69736f 6332335f 73747274 rr.__isoc23_strt │ │ │ │ - 0x00009d34 6f6c0073 74726475 70007374 72637079 ol.strdup.strcpy │ │ │ │ - 0x00009d44 00737472 6e636d70 00766670 72696e74 .strncmp.vfprint │ │ │ │ - 0x00009d54 66007374 726e6370 79007374 72726368 f.strncpy.strrch │ │ │ │ - 0x00009d64 72005f5f 63747970 655f625f 6c6f6300 r.__ctype_b_loc. │ │ │ │ - 0x00009d74 73747274 6f640073 74646f75 74006666 strtod.stdout.ff │ │ │ │ - 0x00009d84 6c757368 00736e70 72696e74 66007374 lush.snprintf.st │ │ │ │ - 0x00009d94 72636d70 005f5f63 6c6f636b 5f676574 rcmp.__clock_get │ │ │ │ - 0x00009da4 74696d65 3634005f 5f636c6f 636b5f67 time64.__clock_g │ │ │ │ - 0x00009db4 65747265 73363400 5f5f676d 706e5f6d etres64.__gmpn_m │ │ │ │ - 0x00009dc4 756c005f 5f676d70 6e5f6d75 6c5f3100 ul.__gmpn_mul_1. │ │ │ │ - 0x00009dd4 5f5f676d 706e5f73 75625f31 005f5f67 __gmpn_sub_1.__g │ │ │ │ - 0x00009de4 6d706e5f 6164645f 31005f5f 676d706e mpn_add_1.__gmpn │ │ │ │ - 0x00009df4 5f706f70 636f756e 74005f5f 676d706e _popcount.__gmpn │ │ │ │ - 0x00009e04 5f6d6f64 5f31005f 5f676d70 6e5f7375 _mod_1.__gmpn_su │ │ │ │ - 0x00009e14 62005f5f 676d706e 5f616464 005f5f67 b.__gmpn_add.__g │ │ │ │ - 0x00009e24 6d706e5f 64697672 656d5f31 005f5f67 mpn_divrem_1.__g │ │ │ │ - 0x00009e34 6d706e5f 636d7000 5f5f676d 706e5f78 mpn_cmp.__gmpn_x │ │ │ │ - 0x00009e44 6f725f6e 005f5f67 6d706e5f 696f725f or_n.__gmpn_ior_ │ │ │ │ - 0x00009e54 6e005f5f 676d706e 5f616e64 6e5f6e00 n.__gmpn_andn_n. │ │ │ │ - 0x00009e64 5f5f676d 706e5f61 6e645f6e 005f5f67 __gmpn_and_n.__g │ │ │ │ - 0x00009e74 6d707a5f 696e7665 7274005f 5f676d70 mpz_invert.__gmp │ │ │ │ - 0x00009e84 7a5f706f 776d5f73 6563005f 5f676d70 z_powm_sec.__gmp │ │ │ │ - 0x00009e94 7a5f706f 776d005f 5f676d70 7a5f6e65 z_powm.__gmpz_ne │ │ │ │ - 0x00009ea4 78747072 696d6500 5f5f676d 707a5f70 xtprime.__gmpz_p │ │ │ │ - 0x00009eb4 726f6261 625f7072 696d655f 70005f5f robab_prime_p.__ │ │ │ │ - 0x00009ec4 676d707a 5f657870 6f727400 5f5f676d gmpz_export.__gm │ │ │ │ - 0x00009ed4 707a5f73 697a6569 6e626173 65005f5f pz_sizeinbase.__ │ │ │ │ - 0x00009ee4 676d706e 5f746469 765f7172 005f5f67 gmpn_tdiv_qr.__g │ │ │ │ - 0x00009ef4 6d707a5f 67636465 7874005f 5f676d70 mpz_gcdext.__gmp │ │ │ │ - 0x00009f04 7a5f636c 65617200 5f5f676d 707a5f67 z_clear.__gmpz_g │ │ │ │ - 0x00009f14 6364005f 5f676d70 7a5f696e 6974005f cd.__gmpz_init._ │ │ │ │ - 0x00009f24 5f676d70 6e5f6763 645f3100 5f5f676d _gmpn_gcd_1.__gm │ │ │ │ - 0x00009f34 707a5f67 65745f64 5f326578 70005f5f pz_get_d_2exp.__ │ │ │ │ - 0x00009f44 676d707a 5f676574 5f64005f 5f676d70 gmpz_get_d.__gmp │ │ │ │ - 0x00009f54 6e5f6c73 68696674 005f5f67 6d706e5f n_lshift.__gmpn_ │ │ │ │ - 0x00009f64 72736869 66740065 706f6c6c 5f637265 rshift.epoll_cre │ │ │ │ + 0x00009664 005f5f63 78615f61 74657869 7400474c .__cxa_atexit.GL │ │ │ │ + 0x00009674 4942435f 322e3400 6c696263 2e736f2e IBC_2.4.libc.so. │ │ │ │ + 0x00009684 36005f5f 6c696263 5f737461 72745f6d 6.__libc_start_m │ │ │ │ + 0x00009694 61696e00 474c4942 435f322e 33340066 ain.GLIBC_2.34.f │ │ │ │ + 0x000096a4 656f6600 66736565 6b006672 65616400 eof.fseek.fread. │ │ │ │ + 0x000096b4 6674656c 6c006667 65747300 6d70726f ftell.fgets.mpro │ │ │ │ + 0x000096c4 74656374 00726567 65786563 00646c5f tect.regexec.dl_ │ │ │ │ + 0x000096d4 69746572 6174655f 70686472 00646c69 iterate_phdr.dli │ │ │ │ + 0x000096e4 6e666f00 646c6f70 656e0064 6c636c6f nfo.dlopen.dlclo │ │ │ │ + 0x000096f4 7365005f 5f69736f 6332335f 73736361 se.__isoc23_ssca │ │ │ │ + 0x00009704 6e660047 4c494243 5f322e33 38006670 nf.GLIBC_2.38.fp │ │ │ │ + 0x00009714 75747300 6469726e 616d6500 6e65776c uts.dirname.newl │ │ │ │ + 0x00009724 6f63616c 65007573 656c6f63 616c6500 ocale.uselocale. │ │ │ │ + 0x00009734 66726565 6c6f6361 6c650072 65676672 freelocale.regfr │ │ │ │ + 0x00009744 65650072 6567636f 6d700064 6c73796d ee.regcomp.dlsym │ │ │ │ + 0x00009754 00646c65 72726f72 00666669 5f63616c .dlerror.ffi_cal │ │ │ │ + 0x00009764 6c004c49 42464649 5f424153 455f382e l.LIBFFI_BASE_8. │ │ │ │ + 0x00009774 30006c69 62666669 2e736f2e 38007074 0.libffi.so.8.pt │ │ │ │ + 0x00009784 68726561 645f6d75 7465785f 7472796c hread_mutex_tryl │ │ │ │ + 0x00009794 6f636b00 67657463 00707468 72656164 ock.getc.pthread │ │ │ │ + 0x000097a4 5f736967 6d61736b 00474c49 42435f32 _sigmask.GLIBC_2 │ │ │ │ + 0x000097b4 2e333200 70617573 65007369 6764656c .32.pause.sigdel │ │ │ │ + 0x000097c4 73657400 5f657869 74007379 7363616c set._exit.syscal │ │ │ │ + 0x000097d4 6c005f5f 73656c65 63743634 00707468 l.__select64.pth │ │ │ │ + 0x000097e4 72656164 5f6b696c 6c006e75 6d615f72 read_kill.numa_r │ │ │ │ + 0x000097f4 756e5f6f 6e5f6e6f 6465006c 69626e75 un_on_node.libnu │ │ │ │ + 0x00009804 6d615f31 2e31006c 69626e75 6d612e73 ma_1.1.libnuma.s │ │ │ │ + 0x00009814 6f2e3100 70746872 6561645f 65786974 o.1.pthread_exit │ │ │ │ + 0x00009824 00736368 65645f73 65746166 66696e69 .sched_setaffini │ │ │ │ + 0x00009834 74790073 63686564 5f796965 6c640070 ty.sched_yield.p │ │ │ │ + 0x00009844 74687265 61645f6b 65795f64 656c6574 thread_key_delet │ │ │ │ + 0x00009854 65007074 68726561 645f7365 74737065 e.pthread_setspe │ │ │ │ + 0x00009864 63696669 63007074 68726561 645f636f cific.pthread_co │ │ │ │ + 0x00009874 6e645f77 61697400 70746872 6561645f nd_wait.pthread_ │ │ │ │ + 0x00009884 67657473 70656369 66696300 70746872 getspecific.pthr │ │ │ │ + 0x00009894 6561645f 636f6e64 5f62726f 61646361 ead_cond_broadca │ │ │ │ + 0x000098a4 73740070 74687265 61645f63 6f6e645f st.pthread_cond_ │ │ │ │ + 0x000098b4 7369676e 616c0070 74687265 61645f6b signal.pthread_k │ │ │ │ + 0x000098c4 65795f63 72656174 65007074 68726561 ey_create.pthrea │ │ │ │ + 0x000098d4 645f636f 6e645f64 65737472 6f790070 d_cond_destroy.p │ │ │ │ + 0x000098e4 74687265 61645f6d 75746578 5f646573 thread_mutex_des │ │ │ │ + 0x000098f4 74726f79 00707468 72656164 5f636f6e troy.pthread_con │ │ │ │ + 0x00009904 645f696e 69740070 74687265 61645f6d d_init.pthread_m │ │ │ │ + 0x00009914 75746578 5f696e69 74007074 68726561 utex_init.pthrea │ │ │ │ + 0x00009924 645f636f 6e646174 74725f64 65737472 d_condattr_destr │ │ │ │ + 0x00009934 6f790070 74687265 61645f63 72656174 oy.pthread_creat │ │ │ │ + 0x00009944 65005f5f 70746872 6561645f 636f6e64 e.__pthread_cond │ │ │ │ + 0x00009954 5f74696d 65647761 69743634 00707468 _timedwait64.pth │ │ │ │ + 0x00009964 72656164 5f636f6e 64617474 725f7365 read_condattr_se │ │ │ │ + 0x00009974 74636c6f 636b0070 74687265 61645f63 tclock.pthread_c │ │ │ │ + 0x00009984 6f6e6461 7474725f 696e6974 00707468 ondattr_init.pth │ │ │ │ + 0x00009994 72656164 5f736574 6e616d65 5f6e7000 read_setname_np. │ │ │ │ + 0x000099a4 70746872 6561645f 73656c66 006e756d pthread_self.num │ │ │ │ + 0x000099b4 615f6269 746d6173 6b5f6672 6565006c a_bitmask_free.l │ │ │ │ + 0x000099c4 69626e75 6d615f31 2e32006e 756d615f ibnuma_1.2.numa_ │ │ │ │ + 0x000099d4 6765745f 6d656d73 5f616c6c 6f776564 get_mems_allowed │ │ │ │ + 0x000099e4 00736967 66696c6c 73657400 6e756d61 .sigfillset.numa │ │ │ │ + 0x000099f4 5f6e756d 5f636f6e 66696775 7265645f _num_configured_ │ │ │ │ + 0x00009a04 6e6f6465 73006e75 6d615f61 7661696c nodes.numa_avail │ │ │ │ + 0x00009a14 61626c65 006d6269 6e640070 74687265 able.mbind.pthre │ │ │ │ + 0x00009a24 61645f6d 75746578 5f756e6c 6f636b00 ad_mutex_unlock. │ │ │ │ + 0x00009a34 6d756e6d 6170006d 61647669 7365006d munmap.madvise.m │ │ │ │ + 0x00009a44 6d617036 34007074 68726561 645f6d75 map64.pthread_mu │ │ │ │ + 0x00009a54 7465785f 6c6f636b 00707468 72656164 tex_lock.pthread │ │ │ │ + 0x00009a64 5f646574 61636800 70746872 6561645f _detach.pthread_ │ │ │ │ + 0x00009a74 6a6f696e 005f5f74 696d6572 66645f73 join.__timerfd_s │ │ │ │ + 0x00009a84 65747469 6d653634 0074696d 65726664 ettime64.timerfd │ │ │ │ + 0x00009a94 5f637265 61746500 474c4942 435f322e _create.GLIBC_2. │ │ │ │ + 0x00009aa4 38005f5f 67657474 696d656f 66646179 8.__gettimeofday │ │ │ │ + 0x00009ab4 3634005f 5f676574 72757361 67653634 64.__getrusage64 │ │ │ │ + 0x00009ac4 00636c6f 636b5f67 65746370 75636c6f .clock_getcpuclo │ │ │ │ + 0x00009ad4 636b6964 00474c49 42435f32 2e313700 ckid.GLIBC_2.17. │ │ │ │ + 0x00009ae4 6666695f 74797065 5f646f75 626c6500 ffi_type_double. │ │ │ │ + 0x00009af4 6666695f 74797065 5f666c6f 61740066 ffi_type_float.f │ │ │ │ + 0x00009b04 6f70656e 36340066 66695f74 7970655f open64.ffi_type_ │ │ │ │ + 0x00009b14 73696e74 36340066 66695f74 7970655f sint64.ffi_type_ │ │ │ │ + 0x00009b24 73696e74 31360066 66695f74 7970655f sint16.ffi_type_ │ │ │ │ + 0x00009b34 73696e74 33320066 66695f74 7970655f sint32.ffi_type_ │ │ │ │ + 0x00009b44 75696e74 38006666 695f7479 70655f75 uint8.ffi_type_u │ │ │ │ + 0x00009b54 696e7436 34006666 695f7479 70655f70 int64.ffi_type_p │ │ │ │ + 0x00009b64 6f696e74 65720066 66695f74 7970655f ointer.ffi_type_ │ │ │ │ + 0x00009b74 75696e74 31360066 66695f74 7970655f uint16.ffi_type_ │ │ │ │ + 0x00009b84 766f6964 00666669 5f747970 655f7569 void.ffi_type_ui │ │ │ │ + 0x00009b94 6e743332 00666669 5f747970 655f7369 nt32.ffi_type_si │ │ │ │ + 0x00009ba4 6e743800 6666695f 70726570 5f636c6f nt8.ffi_prep_clo │ │ │ │ + 0x00009bb4 73757265 5f6c6f63 004c4942 4646495f sure_loc.LIBFFI_ │ │ │ │ + 0x00009bc4 434c4f53 5552455f 382e3000 6666695f CLOSURE_8.0.ffi_ │ │ │ │ + 0x00009bd4 636c6f73 7572655f 616c6c6f 63006666 closure_alloc.ff │ │ │ │ + 0x00009be4 695f7072 65705f63 69660066 66695f63 i_prep_cif.ffi_c │ │ │ │ + 0x00009bf4 6c6f7375 72655f66 72656500 5f5f6675 losure_free.__fu │ │ │ │ + 0x00009c04 74696d65 6e733634 005f5f75 74696d65 timens64.__utime │ │ │ │ + 0x00009c14 73363400 5f5f6c75 74696d65 73363400 s64.__lutimes64. │ │ │ │ + 0x00009c24 5f5f6675 74696d65 73363400 76736e70 __futimes64.vsnp │ │ │ │ + 0x00009c34 72696e74 66007374 70637079 00676574 rintf.stpcpy.get │ │ │ │ + 0x00009c44 70706964 0066636c 6f736500 70757473 ppid.fclose.puts │ │ │ │ + 0x00009c54 00707269 6e746600 73707269 6e746600 .printf.sprintf. │ │ │ │ + 0x00009c64 706f7369 785f6d65 6d616c69 676e0073 posix_memalign.s │ │ │ │ + 0x00009c74 74726e6c 656e0061 626f7274 00726169 trnlen.abort.rai │ │ │ │ + 0x00009c84 7365005f 5f637469 6d653634 5f72005f se.__ctime64_r._ │ │ │ │ + 0x00009c94 5f74696d 65363400 5f5f6e61 6e6f736c _time64.__nanosl │ │ │ │ + 0x00009ca4 65657036 34007365 746c6f63 616c6500 eep64.setlocale. │ │ │ │ + 0x00009cb4 6b696c6c 00657869 74007369 67616374 kill.exit.sigact │ │ │ │ + 0x00009cc4 696f6e00 66707574 63006670 72696e74 ion.fputc.fprint │ │ │ │ + 0x00009cd4 66007374 72657272 6f72005f 5f69736f f.strerror.__iso │ │ │ │ + 0x00009ce4 6332335f 73747274 6f756c00 73746465 c23_strtoul.stde │ │ │ │ + 0x00009cf4 7272005f 5f69736f 6332335f 73747274 rr.__isoc23_strt │ │ │ │ + 0x00009d04 6f6c0073 74726475 70007374 72637079 ol.strdup.strcpy │ │ │ │ + 0x00009d14 00737472 6e636d70 00766670 72696e74 .strncmp.vfprint │ │ │ │ + 0x00009d24 66007374 726e6370 79007374 72726368 f.strncpy.strrch │ │ │ │ + 0x00009d34 72005f5f 63747970 655f625f 6c6f6300 r.__ctype_b_loc. │ │ │ │ + 0x00009d44 6d6b6e6f 6400474c 4942435f 322e3333 mknod.GLIBC_2.33 │ │ │ │ + 0x00009d54 00737472 746f6400 7374646f 75740066 .strtod.stdout.f │ │ │ │ + 0x00009d64 666c7573 6800736e 7072696e 74660073 flush.snprintf.s │ │ │ │ + 0x00009d74 7472636d 70005f5f 6c737461 7436345f trcmp.__lstat64_ │ │ │ │ + 0x00009d84 74696d65 3634005f 5f757469 6d656e73 time64.__utimens │ │ │ │ + 0x00009d94 61743634 005f5f67 6d706e5f 6d756c00 at64.__gmpn_mul. │ │ │ │ + 0x00009da4 5f5f676d 706e5f6d 756c5f31 005f5f67 __gmpn_mul_1.__g │ │ │ │ + 0x00009db4 6d706e5f 7375625f 31005f5f 676d706e mpn_sub_1.__gmpn │ │ │ │ + 0x00009dc4 5f616464 5f31005f 5f676d70 6e5f706f _add_1.__gmpn_po │ │ │ │ + 0x00009dd4 70636f75 6e74005f 5f676d70 6e5f6d6f pcount.__gmpn_mo │ │ │ │ + 0x00009de4 645f3100 5f5f676d 706e5f73 7562005f d_1.__gmpn_sub._ │ │ │ │ + 0x00009df4 5f676d70 6e5f6164 64005f5f 676d706e _gmpn_add.__gmpn │ │ │ │ + 0x00009e04 5f646976 72656d5f 31005f5f 676d706e _divrem_1.__gmpn │ │ │ │ + 0x00009e14 5f636d70 005f5f67 6d706e5f 786f725f _cmp.__gmpn_xor_ │ │ │ │ + 0x00009e24 6e005f5f 676d706e 5f696f72 5f6e005f n.__gmpn_ior_n._ │ │ │ │ + 0x00009e34 5f676d70 6e5f616e 646e5f6e 005f5f67 _gmpn_andn_n.__g │ │ │ │ + 0x00009e44 6d706e5f 616e645f 6e005f5f 676d707a mpn_and_n.__gmpz │ │ │ │ + 0x00009e54 5f696e76 65727400 5f5f676d 707a5f70 _invert.__gmpz_p │ │ │ │ + 0x00009e64 6f776d5f 73656300 5f5f676d 707a5f70 owm_sec.__gmpz_p │ │ │ │ + 0x00009e74 6f776d00 5f5f676d 707a5f6e 65787470 owm.__gmpz_nextp │ │ │ │ + 0x00009e84 72696d65 005f5f67 6d707a5f 70726f62 rime.__gmpz_prob │ │ │ │ + 0x00009e94 61625f70 72696d65 5f70005f 5f676d70 ab_prime_p.__gmp │ │ │ │ + 0x00009ea4 7a5f6578 706f7274 005f5f67 6d707a5f z_export.__gmpz_ │ │ │ │ + 0x00009eb4 73697a65 696e6261 7365005f 5f676d70 sizeinbase.__gmp │ │ │ │ + 0x00009ec4 6e5f7464 69765f71 72005f5f 676d707a n_tdiv_qr.__gmpz │ │ │ │ + 0x00009ed4 5f676364 65787400 5f5f676d 707a5f63 _gcdext.__gmpz_c │ │ │ │ + 0x00009ee4 6c656172 005f5f67 6d707a5f 67636400 lear.__gmpz_gcd. │ │ │ │ + 0x00009ef4 5f5f676d 707a5f69 6e697400 5f5f676d __gmpz_init.__gm │ │ │ │ + 0x00009f04 706e5f67 63645f31 005f5f67 6d707a5f pn_gcd_1.__gmpz_ │ │ │ │ + 0x00009f14 6765745f 645f3265 7870005f 5f676d70 get_d_2exp.__gmp │ │ │ │ + 0x00009f24 7a5f6765 745f6400 5f5f676d 706e5f6c z_get_d.__gmpn_l │ │ │ │ + 0x00009f34 73686966 74005f5f 676d706e 5f727368 shift.__gmpn_rsh │ │ │ │ + 0x00009f44 69667400 5f5f636c 6f636b5f 67657474 ift.__clock_gett │ │ │ │ + 0x00009f54 696d6536 34005f5f 636c6f63 6b5f6765 ime64.__clock_ge │ │ │ │ + 0x00009f64 74726573 36340065 706f6c6c 5f637265 tres64.epoll_cre │ │ │ │ 0x00009f74 61746500 65706f6c 6c5f6374 6c006570 ate.epoll_ctl.ep │ │ │ │ 0x00009f84 6f6c6c5f 77616974 00657665 6e746664 oll_wait.eventfd │ │ │ │ 0x00009f94 00474c49 42435f32 2e370065 76656e74 .GLIBC_2.7.event │ │ │ │ 0x00009fa4 66645f77 72697465 005f5f78 70675f73 fd_write.__xpg_s │ │ │ │ 0x00009fb4 74726572 726f725f 7200706f 6c6c0069 trerror_r.poll.i │ │ │ │ 0x00009fc4 636f6e76 5f636c6f 73650069 636f6e76 conv_close.iconv │ │ │ │ 0x00009fd4 0069636f 6e765f6f 70656e00 77616974 .iconv_open.wait │ │ │ │ @@ -179,66 +179,66 @@ │ │ │ │ 0x0000a164 67317000 74616e68 66006163 6f736600 g1p.tanhf.acosf. │ │ │ │ 0x0000a174 73696e63 6f730070 6f776600 65787000 sincos.powf.exp. │ │ │ │ 0x0000a184 61636f73 68006173 696e6866 00636569 acosh.asinhf.cei │ │ │ │ 0x0000a194 6c006578 706d3166 00657870 6600636f l.expm1f.expf.co │ │ │ │ 0x0000a1a4 73686600 6c6f6731 7066006c 6f670073 shf.log1pf.log.s │ │ │ │ 0x0000a1b4 696e6600 73696e68 0061636f 73006174 inf.sinh.acos.at │ │ │ │ 0x0000a1c4 616e6866 006d656d 63707900 62636d70 anhf.memcpy.bcmp │ │ │ │ - 0x0000a1d4 006d656d 636d7000 67657465 75696400 .memcmp.geteuid. │ │ │ │ - 0x0000a1e4 7265616c 70617468 00737472 6c656e00 realpath.strlen. │ │ │ │ - 0x0000a1f4 63686f77 6e006672 65650067 65746772 chown.free.getgr │ │ │ │ - 0x0000a204 6769645f 72006765 7467726e 616d5f72 gid_r.getgrnam_r │ │ │ │ - 0x0000a214 00676574 70777569 645f7200 67657470 .getpwuid_r.getp │ │ │ │ - 0x0000a224 776e616d 5f720073 65746772 6f757073 wnam_r.setgroups │ │ │ │ - 0x0000a234 00676574 67726f75 70730067 65746567 .getgroups.geteg │ │ │ │ - 0x0000a244 69640067 65747569 64007365 74656769 id.getuid.setegi │ │ │ │ - 0x0000a254 64006765 74676964 00736574 67696400 d.getgid.setgid. │ │ │ │ - 0x0000a264 67657470 77656e74 00736574 65756964 getpwent.seteuid │ │ │ │ - 0x0000a274 00656e64 6772656e 74007365 74756964 .endgrent.setuid │ │ │ │ - 0x0000a284 00736574 6772656e 74006765 74677265 .setgrent.getgre │ │ │ │ - 0x0000a294 6e740065 6e647077 656e7400 73657470 nt.endpwent.setp │ │ │ │ - 0x0000a2a4 77656e74 00737973 636f6e66 00676574 went.sysconf.get │ │ │ │ - 0x0000a2b4 6c6f6769 6e006f70 656e6469 72006d6b login.opendir.mk │ │ │ │ - 0x0000a2c4 64697200 63686469 7200726d 64697200 dir.chdir.rmdir. │ │ │ │ - 0x0000a2d4 7472756e 63617465 36340067 65746377 truncate64.getcw │ │ │ │ - 0x0000a2e4 64007379 6d6c696e 6b007265 6e616d65 d.symlink.rename │ │ │ │ - 0x0000a2f4 00726561 646c696e 6b00756e 6c696e6b .readlink.unlink │ │ │ │ - 0x0000a304 006c6368 6f776e00 61636365 73730063 .lchown.access.c │ │ │ │ - 0x0000a314 686d6f64 00706174 68636f6e 6600756e hmod.pathconf.un │ │ │ │ - 0x0000a324 73657465 6e760063 6c656172 656e7600 setenv.clearenv. │ │ │ │ - 0x0000a334 73657465 6e760067 6574656e 76006d61 setenv.getenv.ma │ │ │ │ - 0x0000a344 6c6c6f63 00707574 656e7600 66646f70 lloc.putenv.fdop │ │ │ │ - 0x0000a354 656e6469 7200636c 6f736564 69720063 endir.closedir.c │ │ │ │ - 0x0000a364 6c6f7365 0074656c 6c646972 00666368 lose.telldir.fch │ │ │ │ - 0x0000a374 64697200 7365656b 64697200 72657769 dir.seekdir.rewi │ │ │ │ - 0x0000a384 6e646469 72007374 61747800 474c4942 nddir.statx.GLIB │ │ │ │ - 0x0000a394 435f322e 32380066 63686f77 6e006663 C_2.28.fchown.fc │ │ │ │ - 0x0000a3a4 686d6f64 00667061 7468636f 6e66006f hmod.fpathconf.o │ │ │ │ - 0x0000a3b4 70656e61 74363400 72656164 00777269 penat64.read.wri │ │ │ │ - 0x0000a3c4 74650070 69706500 64757000 64757032 te.pipe.dup.dup2 │ │ │ │ - 0x0000a3d4 00726561 64646972 36340065 6e766972 .readdir64.envir │ │ │ │ - 0x0000a3e4 6f6e006d 656d7365 74006d65 6d6d6f76 on.memset.memmov │ │ │ │ - 0x0000a3f4 65006765 74656e74 726f7079 00474c49 e.getentropy.GLI │ │ │ │ - 0x0000a404 42435f32 2e323500 70637265 325f6d61 BC_2.25.pcre2_ma │ │ │ │ - 0x0000a414 7463685f 64617461 5f667265 655f3800 tch_data_free_8. │ │ │ │ - 0x0000a424 70637265 325f6d61 7463685f 38007063 pcre2_match_8.pc │ │ │ │ - 0x0000a434 7265325f 6765745f 6f766563 746f725f re2_get_ovector_ │ │ │ │ - 0x0000a444 706f696e 7465725f 38007063 7265325f pointer_8.pcre2_ │ │ │ │ - 0x0000a454 6765745f 6572726f 725f6d65 73736167 get_error_messag │ │ │ │ - 0x0000a464 655f3800 70637265 325f6d61 7463685f e_8.pcre2_match_ │ │ │ │ - 0x0000a474 64617461 5f637265 6174655f 66726f6d data_create_from │ │ │ │ - 0x0000a484 5f706174 7465726e 5f380070 63726532 _pattern_8.pcre2 │ │ │ │ - 0x0000a494 5f676574 5f6f7665 63746f72 5f636f75 _get_ovector_cou │ │ │ │ - 0x0000a4a4 6e745f38 00706372 65325f63 6f6e6669 nt_8.pcre2_confi │ │ │ │ - 0x0000a4b4 675f3800 70637265 325f7061 74746572 g_8.pcre2_patter │ │ │ │ - 0x0000a4c4 6e5f696e 666f5f38 00706372 65325f63 n_info_8.pcre2_c │ │ │ │ - 0x0000a4d4 6f64655f 66726565 5f380070 63726532 ode_free_8.pcre2 │ │ │ │ - 0x0000a4e4 5f636f6d 70696c65 5f380070 63726532 _compile_8.pcre2 │ │ │ │ - 0x0000a4f4 5f6d6174 63685f64 6174615f 63726561 _match_data_crea │ │ │ │ - 0x0000a504 74655f38 006d656d 63687200 7265616c te_8.memchr.real │ │ │ │ + 0x0000a1d4 006d616c 6c6f6300 66726565 00706372 .malloc.free.pcr │ │ │ │ + 0x0000a1e4 65325f6d 61746368 5f646174 615f6672 e2_match_data_fr │ │ │ │ + 0x0000a1f4 65655f38 00706372 65325f6d 61746368 ee_8.pcre2_match │ │ │ │ + 0x0000a204 5f380070 63726532 5f676574 5f6f7665 _8.pcre2_get_ove │ │ │ │ + 0x0000a214 63746f72 5f706f69 6e746572 5f380070 ctor_pointer_8.p │ │ │ │ + 0x0000a224 63726532 5f676574 5f657272 6f725f6d cre2_get_error_m │ │ │ │ + 0x0000a234 65737361 67655f38 00706372 65325f6d essage_8.pcre2_m │ │ │ │ + 0x0000a244 61746368 5f646174 615f6372 65617465 atch_data_create │ │ │ │ + 0x0000a254 5f66726f 6d5f7061 74746572 6e5f3800 _from_pattern_8. │ │ │ │ + 0x0000a264 70637265 325f6765 745f6f76 6563746f pcre2_get_ovecto │ │ │ │ + 0x0000a274 725f636f 756e745f 38007063 7265325f r_count_8.pcre2_ │ │ │ │ + 0x0000a284 636f6e66 69675f38 00706372 65325f70 config_8.pcre2_p │ │ │ │ + 0x0000a294 61747465 726e5f69 6e666f5f 38007063 attern_info_8.pc │ │ │ │ + 0x0000a2a4 7265325f 636f6465 5f667265 655f3800 re2_code_free_8. │ │ │ │ + 0x0000a2b4 70637265 325f636f 6d70696c 655f3800 pcre2_compile_8. │ │ │ │ + 0x0000a2c4 70637265 325f6d61 7463685f 64617461 pcre2_match_data │ │ │ │ + 0x0000a2d4 5f637265 6174655f 38006d65 6d636d70 _create_8.memcmp │ │ │ │ + 0x0000a2e4 00726561 6c706174 68007374 726c656e .realpath.strlen │ │ │ │ + 0x0000a2f4 00676574 65756964 0063686f 776e0067 .geteuid.chown.g │ │ │ │ + 0x0000a304 65746772 6769645f 72006765 74707775 etgrgid_r.getpwu │ │ │ │ + 0x0000a314 69645f72 00676574 67726e61 6d5f7200 id_r.getgrnam_r. │ │ │ │ + 0x0000a324 67657470 776e616d 5f720067 65746772 getpwnam_r.getgr │ │ │ │ + 0x0000a334 6f757073 00736574 67726f75 70730067 oups.setgroups.g │ │ │ │ + 0x0000a344 65747569 64006765 74676964 00736574 etuid.getgid.set │ │ │ │ + 0x0000a354 67696400 73657465 75696400 67657465 gid.seteuid.gete │ │ │ │ + 0x0000a364 67696400 73657475 69640065 6e647077 gid.setuid.endpw │ │ │ │ + 0x0000a374 656e7400 73657470 77656e74 00736574 ent.setpwent.set │ │ │ │ + 0x0000a384 65676964 00737973 636f6e66 00676574 egid.sysconf.get │ │ │ │ + 0x0000a394 7077656e 7400656e 64677265 6e740067 pwent.endgrent.g │ │ │ │ + 0x0000a3a4 65746c6f 67696e00 73657467 72656e74 etlogin.setgrent │ │ │ │ + 0x0000a3b4 00676574 6772656e 74006f70 656e6469 .getgrent.opendi │ │ │ │ + 0x0000a3c4 72006d6b 64697200 63686469 72006765 r.mkdir.chdir.ge │ │ │ │ + 0x0000a3d4 74637764 00726d64 69720074 72756e63 tcwd.rmdir.trunc │ │ │ │ + 0x0000a3e4 61746536 34007379 6d6c696e 6b006c63 ate64.symlink.lc │ │ │ │ + 0x0000a3f4 686f776e 0072656e 616d6500 72656164 hown.rename.read │ │ │ │ + 0x0000a404 6c696e6b 00756e6c 696e6b00 61636365 link.unlink.acce │ │ │ │ + 0x0000a414 73730063 686d6f64 00706174 68636f6e ss.chmod.pathcon │ │ │ │ + 0x0000a424 6600756e 73657465 6e760073 6574656e f.unsetenv.seten │ │ │ │ + 0x0000a434 7600636c 65617265 6e760067 6574656e v.clearenv.geten │ │ │ │ + 0x0000a444 76007075 74656e76 0066646f 70656e64 v.putenv.fdopend │ │ │ │ + 0x0000a454 69720066 63686469 7200636c 6f736564 ir.fchdir.closed │ │ │ │ + 0x0000a464 69720063 6c6f7365 0074656c 6c646972 ir.close.telldir │ │ │ │ + 0x0000a474 00736565 6b646972 00726577 696e6464 .seekdir.rewindd │ │ │ │ + 0x0000a484 69720073 74617478 00474c49 42435f32 ir.statx.GLIBC_2 │ │ │ │ + 0x0000a494 2e323800 66706174 68636f6e 66006663 .28.fpathconf.fc │ │ │ │ + 0x0000a4a4 686f776e 00666368 6d6f6400 6f70656e hown.fchmod.open │ │ │ │ + 0x0000a4b4 61743634 00726561 64007772 69746500 at64.read.write. │ │ │ │ + 0x0000a4c4 70697065 00647570 00647570 3200656e pipe.dup.dup2.en │ │ │ │ + 0x0000a4d4 7669726f 6e007265 61646469 72363400 viron.readdir64. │ │ │ │ + 0x0000a4e4 6d656d6d 6f766500 6d656d73 6574006d memmove.memset.m │ │ │ │ + 0x0000a4f4 656d6368 72006765 74656e74 726f7079 emchr.getentropy │ │ │ │ + 0x0000a504 00474c49 42435f32 2e323500 7265616c .GLIBC_2.25.real │ │ │ │ 0x0000a514 6c6f6300 5f5f6673 74617436 345f7469 loc.__fstat64_ti │ │ │ │ 0x0000a524 6d653634 005f5f73 74617436 345f7469 me64.__stat64_ti │ │ │ │ 0x0000a534 6d653634 005f5f65 72726e6f 5f6c6f63 me64.__errno_loc │ │ │ │ 0x0000a544 6174696f 6e006674 72756e63 61746536 ation.ftruncate6 │ │ │ │ 0x0000a554 34006e6c 5f6c616e 67696e66 6f006f70 4.nl_langinfo.op │ │ │ │ 0x0000a564 656e3634 006c6962 70637265 322d382e en64.libpcre2-8. │ │ │ │ 0x0000a574 736f2e30 006c6962 676d702e 736f2e31 so.0.libgmp.so.1 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -31,255 +31,255 @@ │ │ │ │ ldr pc, [ip, #3876]! @ 0xf24 │ │ │ │ │ │ │ │ 0000b3a0 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3868]! @ 0xf1c │ │ │ │ │ │ │ │ -0000b3ac : │ │ │ │ +0000b3ac : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3860]! @ 0xf14 │ │ │ │ │ │ │ │ -0000b3b8 : │ │ │ │ +0000b3b8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3852]! @ 0xf0c │ │ │ │ │ │ │ │ -0000b3c4 : │ │ │ │ +0000b3c4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3844]! @ 0xf04 │ │ │ │ │ │ │ │ -0000b3d0 : │ │ │ │ +0000b3d0 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3836]! @ 0xefc │ │ │ │ │ │ │ │ -0000b3dc : │ │ │ │ +0000b3dc : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3828]! @ 0xef4 │ │ │ │ │ │ │ │ -0000b3e8 : │ │ │ │ +0000b3e8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3820]! @ 0xeec │ │ │ │ │ │ │ │ -0000b3f4 <__utimensat64@plt>: │ │ │ │ +0000b3f4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3812]! @ 0xee4 │ │ │ │ │ │ │ │ -0000b400 : │ │ │ │ +0000b400 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3804]! @ 0xedc │ │ │ │ │ │ │ │ -0000b40c : │ │ │ │ +0000b40c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3796]! @ 0xed4 │ │ │ │ │ │ │ │ -0000b418 : │ │ │ │ +0000b418 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3788]! @ 0xecc │ │ │ │ │ │ │ │ -0000b424 : │ │ │ │ +0000b424 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3780]! @ 0xec4 │ │ │ │ │ │ │ │ -0000b430 : │ │ │ │ +0000b430 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3772]! @ 0xebc │ │ │ │ │ │ │ │ -0000b43c : │ │ │ │ +0000b43c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3764]! @ 0xeb4 │ │ │ │ │ │ │ │ -0000b448 : │ │ │ │ +0000b448 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3756]! @ 0xeac │ │ │ │ │ │ │ │ -0000b454 : │ │ │ │ +0000b454 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3748]! @ 0xea4 │ │ │ │ │ │ │ │ -0000b460 : │ │ │ │ +0000b460 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3740]! @ 0xe9c │ │ │ │ │ │ │ │ -0000b46c : │ │ │ │ +0000b46c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3732]! @ 0xe94 │ │ │ │ │ │ │ │ -0000b478 : │ │ │ │ +0000b478 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3724]! @ 0xe8c │ │ │ │ │ │ │ │ -0000b484 : │ │ │ │ +0000b484 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3716]! @ 0xe84 │ │ │ │ │ │ │ │ -0000b490 <__lstat64_time64@plt>: │ │ │ │ +0000b490 <__utimensat64@plt>: │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3708]! @ 0xe7c │ │ │ │ │ │ │ │ -0000b49c : │ │ │ │ +0000b49c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3700]! @ 0xe74 │ │ │ │ │ │ │ │ -0000b4a8 : │ │ │ │ +0000b4a8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3692]! @ 0xe6c │ │ │ │ │ │ │ │ -0000b4b4 : │ │ │ │ +0000b4b4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3684]! @ 0xe64 │ │ │ │ │ │ │ │ -0000b4c0 : │ │ │ │ +0000b4c0 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3676]! @ 0xe5c │ │ │ │ │ │ │ │ -0000b4cc : │ │ │ │ +0000b4cc : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3668]! @ 0xe54 │ │ │ │ │ │ │ │ -0000b4d8 : │ │ │ │ +0000b4d8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3660]! @ 0xe4c │ │ │ │ │ │ │ │ -0000b4e4 : │ │ │ │ +0000b4e4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3652]! @ 0xe44 │ │ │ │ │ │ │ │ -0000b4f0 : │ │ │ │ +0000b4f0 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3644]! @ 0xe3c │ │ │ │ │ │ │ │ -0000b4fc : │ │ │ │ +0000b4fc : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3636]! @ 0xe34 │ │ │ │ │ │ │ │ -0000b508 : │ │ │ │ +0000b508 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3628]! @ 0xe2c │ │ │ │ │ │ │ │ -0000b514 <__clock_getres64@plt>: │ │ │ │ +0000b514 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3620]! @ 0xe24 │ │ │ │ │ │ │ │ -0000b520 <__clock_gettime64@plt>: │ │ │ │ +0000b520 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3612]! @ 0xe1c │ │ │ │ │ │ │ │ -0000b52c : │ │ │ │ +0000b52c <__lstat64_time64@plt>: │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3604]! @ 0xe14 │ │ │ │ │ │ │ │ -0000b538 : │ │ │ │ +0000b538 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3596]! @ 0xe0c │ │ │ │ │ │ │ │ -0000b544 : │ │ │ │ +0000b544 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3588]! @ 0xe04 │ │ │ │ │ │ │ │ -0000b550 : │ │ │ │ +0000b550 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3580]! @ 0xdfc │ │ │ │ │ │ │ │ -0000b55c : │ │ │ │ +0000b55c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3572]! @ 0xdf4 │ │ │ │ │ │ │ │ -0000b568 : │ │ │ │ +0000b568 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3564]! @ 0xdec │ │ │ │ │ │ │ │ -0000b574 : │ │ │ │ +0000b574 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3556]! @ 0xde4 │ │ │ │ │ │ │ │ -0000b580 : │ │ │ │ +0000b580 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3548]! @ 0xddc │ │ │ │ │ │ │ │ -0000b58c : │ │ │ │ +0000b58c : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3540]! @ 0xdd4 │ │ │ │ │ │ │ │ -0000b598 : │ │ │ │ +0000b598 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3532]! @ 0xdcc │ │ │ │ │ │ │ │ -0000b5a4 : │ │ │ │ +0000b5a4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3524]! @ 0xdc4 │ │ │ │ │ │ │ │ -0000b5b0 : │ │ │ │ +0000b5b0 <__clock_getres64@plt>: │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3516]! @ 0xdbc │ │ │ │ │ │ │ │ -0000b5bc : │ │ │ │ +0000b5bc <__clock_gettime64@plt>: │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3508]! @ 0xdb4 │ │ │ │ │ │ │ │ -0000b5c8 : │ │ │ │ +0000b5c8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3500]! @ 0xdac │ │ │ │ │ │ │ │ -0000b5d4 : │ │ │ │ +0000b5d4 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3492]! @ 0xda4 │ │ │ │ │ │ │ │ -0000b5e0 : │ │ │ │ +0000b5e0 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3484]! @ 0xd9c │ │ │ │ │ │ │ │ -0000b5ec : │ │ │ │ +0000b5ec : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ │ ldr pc, [ip, #3476]! @ 0xd94 │ │ │ │ │ │ │ │ 0000b5f8 : │ │ │ │ add ip, pc, #24, 12 @ 0x1800000 │ │ │ │ add ip, ip, #659456 @ 0xa1000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -34,15 +34,15 @@ │ │ │ │ cmp r7, r5 │ │ │ │ beq c108 <__cxa_atexit@plt+0xa8> │ │ │ │ ands r2, r4, #1 │ │ │ │ bne c0d4 <__cxa_atexit@plt+0x74> │ │ │ │ ldr r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ add r5, r5, #4 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ lsr r4, r4, #1 │ │ │ │ cmp r7, r5 │ │ │ │ bne c0e4 <__cxa_atexit@plt+0x84> │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123,24 +123,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq c278 <__cxa_atexit@plt+0x218> │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 160ace8 <__cxa_atexit@plt+0x15fec88> │ │ │ │ + bl 160ace0 <__cxa_atexit@plt+0x15fec80> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b c194 <__cxa_atexit@plt+0x134> │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 16066c8 <__cxa_atexit@plt+0x15fa668> │ │ │ │ + bl 16066c0 <__cxa_atexit@plt+0x15fa660> │ │ │ │ ldr ip, [r7] │ │ │ │ mov r2, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ @@ -227,24 +227,24 @@ │ │ │ │ mov r0, #16 │ │ │ │ str ip, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ beq c418 <__cxa_atexit@plt+0x3b8> │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 160ace8 <__cxa_atexit@plt+0x15fec88> │ │ │ │ + bl 160ace0 <__cxa_atexit@plt+0x15fec80> │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr ip, [r0] │ │ │ │ b c330 <__cxa_atexit@plt+0x2d0> │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 16066c8 <__cxa_atexit@plt+0x15fa668> │ │ │ │ + bl 16066c0 <__cxa_atexit@plt+0x15fa660> │ │ │ │ ldr ip, [r6] │ │ │ │ mov r1, #0 │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r6] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r6, #4] │ │ │ │ @@ -297,38 +297,38 @@ │ │ │ │ cmp r7, r4 │ │ │ │ beq c524 <__cxa_atexit@plt+0x4c4> │ │ │ │ ands r2, fp, #1 │ │ │ │ bne c4f0 <__cxa_atexit@plt+0x490> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ lsr fp, fp, #1 │ │ │ │ cmp r7, r4 │ │ │ │ bne c500 <__cxa_atexit@plt+0x4a0> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r7, r8, r9, lsl #2 │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #0 │ │ │ │ beq c618 <__cxa_atexit@plt+0x5b8> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #-12] │ │ │ │ add r1, r3, r1 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ cmp r6, r7 │ │ │ │ bhi c494 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #8 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r7, #4] │ │ │ │ ldr r8, [r1, #20] │ │ │ │ cmp r8, #0 │ │ │ │ beq c614 <__cxa_atexit@plt+0x5b4> │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp, #12] │ │ │ │ @@ -347,15 +347,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r7, #1 │ │ │ │ bne c5e0 <__cxa_atexit@plt+0x580> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ lsr r7, r7, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne c5cc <__cxa_atexit@plt+0x56c> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r9, r8, lsl #2 │ │ │ │ add r4, r4, #4 │ │ │ │ @@ -370,21 +370,21 @@ │ │ │ │ bhi c494 <__cxa_atexit@plt+0x434> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #8 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ b c618 <__cxa_atexit@plt+0x5b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r7, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r4, r7, #12 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r3, [r7, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-12] │ │ │ │ cmp r2, #0 │ │ │ │ beq c964 <__cxa_atexit@plt+0x904> │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406,15 +406,15 @@ │ │ │ │ cmp r7, fp │ │ │ │ beq c6d8 <__cxa_atexit@plt+0x678> │ │ │ │ ands r2, r9, #1 │ │ │ │ bne c6a4 <__cxa_atexit@plt+0x644> │ │ │ │ ldr r1, [r7] │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #4 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ lsr r9, r9, #1 │ │ │ │ cmp r7, fp │ │ │ │ bne c6b4 <__cxa_atexit@plt+0x654> │ │ │ │ mov r3, r8 │ │ │ │ add r7, r4, r3, lsl #2 │ │ │ │ b c798 <__cxa_atexit@plt+0x738> │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -443,15 +443,15 @@ │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r0 │ │ │ │ ands r2, r8, #1 │ │ │ │ bne c760 <__cxa_atexit@plt+0x700> │ │ │ │ ldr r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ lsr r8, r8, #1 │ │ │ │ add r4, r4, #4 │ │ │ │ subs fp, fp, #1 │ │ │ │ bne c74c <__cxa_atexit@plt+0x6ec> │ │ │ │ ldr r4, [sp] │ │ │ │ add r0, r7, r9, lsl #2 │ │ │ │ add sl, sl, #4 │ │ │ │ @@ -548,26 +548,26 @@ │ │ │ │ str r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq c91c <__cxa_atexit@plt+0x8bc> │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 160ace8 <__cxa_atexit@plt+0x15fec88> │ │ │ │ + bl 160ace0 <__cxa_atexit@plt+0x15fec80> │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b c830 <__cxa_atexit@plt+0x7d0> │ │ │ │ mov r0, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 16066c8 <__cxa_atexit@plt+0x15fa668> │ │ │ │ + bl 16066c0 <__cxa_atexit@plt+0x15fa660> │ │ │ │ ldr ip, [r7] │ │ │ │ str ip, [r0, #8] │ │ │ │ str r0, [r7] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [r7, #4] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -579,20 +579,20 @@ │ │ │ │ b c830 <__cxa_atexit@plt+0x7d0> │ │ │ │ ldr r9, [r3, #-20] @ 0xffffffec │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b c688 <__cxa_atexit@plt+0x628> │ │ │ │ ldr r0, [pc, #20] @ c990 <__cxa_atexit@plt+0x930> │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ orreq r0, sl, ip, lsr #28 │ │ │ │ - cmneq r8, r8, lsl r8 │ │ │ │ + cmneq r8, r8, lsl #16 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - cmneq r4, r4, lsr #20 │ │ │ │ + cmneq r4, r4, lsl sl │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d484 <__cxa_atexit@plt+0x1424> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d488 <__cxa_atexit@plt+0x1428> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -755,15 +755,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi cc2c <__cxa_atexit@plt+0xbcc> │ │ │ │ mov r5, #0 │ │ │ │ b cba8 <__cxa_atexit@plt+0xb48> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -776,15 +776,15 @@ │ │ │ │ beq cba0 <__cxa_atexit@plt+0xb40> │ │ │ │ mov r9, #0 │ │ │ │ b cd98 <__cxa_atexit@plt+0xd38> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ cmp r7, #0 │ │ │ │ beq cd90 <__cxa_atexit@plt+0xd30> │ │ │ │ tst r3, #8 │ │ │ │ bne cd20 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ @@ -818,27 +818,27 @@ │ │ │ │ strh r3, [r5, #26] │ │ │ │ cmp r9, #0 │ │ │ │ beq cba0 <__cxa_atexit@plt+0xb40> │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb lr, [r3, r9, lsr #20] │ │ │ │ b c9e4 <__cxa_atexit@plt+0x984> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 160af78 <__cxa_atexit@plt+0x15fef18> │ │ │ │ + bl 160af70 <__cxa_atexit@plt+0x15fef10> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq d0b4 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r2, [r8, #-8] │ │ │ │ cmp r2, r4 │ │ │ │ bhi cd58 <__cxa_atexit@plt+0xcf8> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ and r7, r3, #2 │ │ │ │ @@ -878,74 +878,74 @@ │ │ │ │ add r3, r3, r1, lsr #2 │ │ │ │ str r3, [r2] │ │ │ │ b cd20 <__cxa_atexit@plt+0xcc0> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 160ad90 <__cxa_atexit@plt+0x15fed30> │ │ │ │ + bl 160ad88 <__cxa_atexit@plt+0x15fed28> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ cmp r9, #0 │ │ │ │ addne r8, r4, #4 │ │ │ │ movne r7, #0 │ │ │ │ ldrne r9, [sp, #8] │ │ │ │ beq cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r8, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r8 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, r7 │ │ │ │ bhi ce50 <__cxa_atexit@plt+0xdf0> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 160aea8 <__cxa_atexit@plt+0x15fee48> │ │ │ │ + bl 160aea0 <__cxa_atexit@plt+0x15fee40> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r9, #0 │ │ │ │ - bl 160af78 <__cxa_atexit@plt+0x15fef18> │ │ │ │ + bl 160af70 <__cxa_atexit@plt+0x15fef10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160aea8 <__cxa_atexit@plt+0x15fee48> │ │ │ │ + bl 160aea0 <__cxa_atexit@plt+0x15fee40> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b ceac <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160af78 <__cxa_atexit@plt+0x15fef18> │ │ │ │ + bl 160af70 <__cxa_atexit@plt+0x15fef10> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ b ceac <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r3, [pc, #1424] @ d4bc <__cxa_atexit@plt+0x145c> │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldr r2, [pc, r3] │ │ │ │ @@ -956,15 +956,15 @@ │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ str r3, [r4, #8] │ │ │ │ mov r5, #0 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ b cba8 <__cxa_atexit@plt+0xb48> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr r7, [sp, #28] │ │ │ │ orrs r3, r2, r3 │ │ │ │ beq cb6c <__cxa_atexit@plt+0xb0c> │ │ │ │ @@ -978,25 +978,25 @@ │ │ │ │ cmp r0, ip │ │ │ │ beq cb6c <__cxa_atexit@plt+0xb0c> │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bic r2, r2, #3 │ │ │ │ orr r2, r2, r0 │ │ │ │ str r2, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ - bl 160af78 <__cxa_atexit@plt+0x15fef18> │ │ │ │ + bl 160af70 <__cxa_atexit@plt+0x15fef10> │ │ │ │ ldrh r3, [r5, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq cc50 <__cxa_atexit@plt+0xbf0> │ │ │ │ mov r9, r4 │ │ │ │ mov r8, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, fp │ │ │ │ add r8, r8, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ uxth r3, r8 │ │ │ │ cmp r2, r3 │ │ │ │ bhi cfd0 <__cxa_atexit@plt+0xf70> │ │ │ │ b cc50 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldrh r3, [r5, #-2] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ @@ -1009,67 +1009,67 @@ │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r2, r0 │ │ │ │ beq cb6c <__cxa_atexit@plt+0xb0c> │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 160aea8 <__cxa_atexit@plt+0x15fee48> │ │ │ │ + bl 160aea0 <__cxa_atexit@plt+0x15fee40> │ │ │ │ b cc50 <__cxa_atexit@plt+0xbf0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160af78 <__cxa_atexit@plt+0x15fef18> │ │ │ │ + bl 160af70 <__cxa_atexit@plt+0x15fef10> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ b cf18 <__cxa_atexit@plt+0xeb8> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #16] │ │ │ │ add r2, r4, #16 │ │ │ │ b d050 <__cxa_atexit@plt+0xff0> │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov r1, r9 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ubfx r3, r9, #0, #2 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, #0 │ │ │ │ moveq r9, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r1, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r1, r2, lsl #2 │ │ │ │ bl c464 <__cxa_atexit@plt+0x404> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ beq d36c <__cxa_atexit@plt+0x130c> │ │ │ │ ldr r9, [r4, #4] │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ @@ -1083,72 +1083,72 @@ │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 160d63c <__cxa_atexit@plt+0x16015dc> │ │ │ │ + bl 160d634 <__cxa_atexit@plt+0x16015d4> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, #0 │ │ │ │ bl c070 <__cxa_atexit@plt+0x10> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #12 │ │ │ │ b d19c <__cxa_atexit@plt+0x113c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ - bl 160be34 <__cxa_atexit@plt+0x15ffdd4> │ │ │ │ + bl 160be2c <__cxa_atexit@plt+0x15ffdcc> │ │ │ │ ldrh r3, [r5, #26] │ │ │ │ mov r9, #0 │ │ │ │ and r7, r3, #2 │ │ │ │ b cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b ceac <__cxa_atexit@plt+0xe4c> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq cc9c <__cxa_atexit@plt+0xc3c> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r9, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ mov r0, r7 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r1, [r8, #-8] │ │ │ │ uxth r2, r4 │ │ │ │ cmp r1, r2 │ │ │ │ bhi d230 <__cxa_atexit@plt+0x11d0> │ │ │ │ b cd78 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ @@ -1169,53 +1169,53 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r3, r4, #16 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r3, r2, lsl #2 │ │ │ │ b d130 <__cxa_atexit@plt+0x10d0> │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 160aea8 <__cxa_atexit@plt+0x15fee48> │ │ │ │ + bl 160aea0 <__cxa_atexit@plt+0x15fee40> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r2, r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r2, r4, #8 │ │ │ │ b ceac <__cxa_atexit@plt+0xe4c> │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 160aea8 <__cxa_atexit@plt+0x15fee48> │ │ │ │ + bl 160aea0 <__cxa_atexit@plt+0x15fee40> │ │ │ │ ldrh r9, [r8, #-8] │ │ │ │ cmp r9, #0 │ │ │ │ beq d0b4 <__cxa_atexit@plt+0x1054> │ │ │ │ ldr r9, [sp, #8] │ │ │ │ mov r7, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r4, r4, #4 │ │ │ │ ldr r1, [r4, #4]! │ │ │ │ mov r0, r9 │ │ │ │ add r7, r7, #1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ ldrh r3, [r8, #-8] │ │ │ │ cmp r3, r7 │ │ │ │ bhi d2f8 <__cxa_atexit@plt+0x1298> │ │ │ │ b cd78 <__cxa_atexit@plt+0xd18> │ │ │ │ ldr r2, [pc, #428] @ d4d0 <__cxa_atexit@plt+0x1470> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r2] │ │ │ │ b ccc0 <__cxa_atexit@plt+0xc60> │ │ │ │ ldr r0, [pc, #416] @ d4d4 <__cxa_atexit@plt+0x1474> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr r0, [pc, #404] @ d4d8 <__cxa_atexit@plt+0x1478> │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr r3, [pc, #388] @ d4dc <__cxa_atexit@plt+0x147c> │ │ │ │ ldr r2, [fp, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, r2 │ │ │ │ beq d358 <__cxa_atexit@plt+0x12f8> │ │ │ │ mov r9, r4 │ │ │ │ b c9e4 <__cxa_atexit@plt+0x984> │ │ │ │ @@ -1228,15 +1228,15 @@ │ │ │ │ beq d37c <__cxa_atexit@plt+0x131c> │ │ │ │ b d364 <__cxa_atexit@plt+0x1304> │ │ │ │ tst r3, #4 │ │ │ │ bne cb90 <__cxa_atexit@plt+0xb30> │ │ │ │ ldr r0, [pc, #324] @ d4e0 <__cxa_atexit@plt+0x1480> │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ ldreq r5, [r5, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ movw r5, #8160 @ 0x1fe0 │ │ │ │ @@ -1289,42 +1289,42 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d3fc <__cxa_atexit@plt+0x139c> │ │ │ │ strdeq r0, [sl, r8] │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ orreq r3, sl, r8, lsl #24 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - @ instruction: 0x0178129a │ │ │ │ + cmneq r8, sl, lsl #5 │ │ │ │ orreq sl, r9, r4, ror fp │ │ │ │ - cmneq r8, sl, ror #4 │ │ │ │ - cmneq r8, r6, lsr #5 │ │ │ │ + cmneq r8, sl, asr r2 │ │ │ │ + @ instruction: 0x01781296 │ │ │ │ strdeq sl, [r9, ip] │ │ │ │ orreq r3, sl, r0, lsl r9 │ │ │ │ strdeq r3, [sl, r4] │ │ │ │ orreq r3, sl, r0, lsl r8 │ │ │ │ orreq sl, r9, ip, lsr r8 │ │ │ │ orreq r3, sl, r8, ror #15 │ │ │ │ orreq sl, r9, r0, asr #13 │ │ │ │ orreq sl, r9, r0, ror #12 │ │ │ │ orreq sl, r9, r0, ror #11 │ │ │ │ @ instruction: 0x0189a394 │ │ │ │ orreq sl, r9, r0, lsl #7 │ │ │ │ orreq r3, sl, r8, asr #5 │ │ │ │ - cmneq r4, r0, lsr #1 │ │ │ │ - cmneq r4, r4, ror #1 │ │ │ │ + @ instruction: 0x01645090 │ │ │ │ + ldrdeq r5, [r4, #-4]! │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - cmneq r4, r8, rrx │ │ │ │ + qdsubeq r5, r8, r4 │ │ │ │ ldrdeq r3, [sl, r4] │ │ │ │ @ instruction: 0x018a31b8 │ │ │ │ orreq r3, sl, r0, ror r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ - bl 15ff4d8 <__cxa_atexit@plt+0x15f3478> │ │ │ │ + bl 15ff4d0 <__cxa_atexit@plt+0x15f3470> │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orrs r1, r3, r2 │ │ │ │ beq d680 <__cxa_atexit@plt+0x1620> │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #688] @ d7d4 <__cxa_atexit@plt+0x1774> │ │ │ │ @@ -1354,15 +1354,15 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq d688 <__cxa_atexit@plt+0x1628> │ │ │ │ str r1, [r4] │ │ │ │ ldr r3, [r1] │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 1606044 <__cxa_atexit@plt+0x15f9fe4> │ │ │ │ + bl 160603c <__cxa_atexit@plt+0x15f9fdc> │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq d57c <__cxa_atexit@plt+0x151c> │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r3] │ │ │ │ mov ip, fp │ │ │ │ @@ -1448,53 +1448,53 @@ │ │ │ │ beq d79c <__cxa_atexit@plt+0x173c> │ │ │ │ ldr r0, [r4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r2, #16] │ │ │ │ - bl 1606044 <__cxa_atexit@plt+0x15f9fe4> │ │ │ │ + bl 160603c <__cxa_atexit@plt+0x15f9fdc> │ │ │ │ b d664 <__cxa_atexit@plt+0x1604> │ │ │ │ bic r6, r1, #3 │ │ │ │ add r2, fp, #128 @ 0x80 │ │ │ │ ldr sl, [r6, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi d778 <__cxa_atexit@plt+0x1718> │ │ │ │ cmp sl, fp │ │ │ │ bls d664 <__cxa_atexit@plt+0x1604> │ │ │ │ add r6, r6, fp, lsl #2 │ │ │ │ add r6, r6, #8 │ │ │ │ ldr r1, [r6, #4]! │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, fp, #1 │ │ │ │ - bl 160b980 <__cxa_atexit@plt+0x15ff920> │ │ │ │ + bl 160b978 <__cxa_atexit@plt+0x15ff918> │ │ │ │ cmp sl, fp │ │ │ │ bhi d73c <__cxa_atexit@plt+0x16dc> │ │ │ │ b d664 <__cxa_atexit@plt+0x1604> │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ bl c994 <__cxa_atexit@plt+0x934> │ │ │ │ b d664 <__cxa_atexit@plt+0x1604> │ │ │ │ and r0, r1, #3 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ b d64c <__cxa_atexit@plt+0x15ec> │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 160ad90 <__cxa_atexit@plt+0x15fed30> │ │ │ │ + bl 160ad88 <__cxa_atexit@plt+0x15fed28> │ │ │ │ ldr sl, [sp, #12] │ │ │ │ b d72c <__cxa_atexit@plt+0x16cc> │ │ │ │ mov sl, r0 │ │ │ │ add ip, sp, #24 │ │ │ │ b d628 <__cxa_atexit@plt+0x15c8> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 15ff4f8 <__cxa_atexit@plt+0x15f3498> │ │ │ │ + b 15ff4f0 <__cxa_atexit@plt+0x15f3490> │ │ │ │ add r3, r8, #1 │ │ │ │ movw ip, #52429 @ 0xcccd │ │ │ │ movt ip, #52428 @ 0xcccc │ │ │ │ umull lr, ip, ip, r3 │ │ │ │ bic lr, ip, #3 │ │ │ │ add ip, lr, ip, lsr #2 │ │ │ │ sub r3, r3, ip │ │ │ │ @@ -1613,15 +1613,15 @@ │ │ │ │ ldr r0, [r3, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne d814 <__cxa_atexit@plt+0x17b4> │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r6, #0 │ │ │ │ bne d9ac <__cxa_atexit@plt+0x194c> │ │ │ │ - bl 160999c <__cxa_atexit@plt+0x15fd93c> │ │ │ │ + bl 1609994 <__cxa_atexit@plt+0x15fd934> │ │ │ │ b d980 <__cxa_atexit@plt+0x1920> │ │ │ │ ldrh r2, [r4, #4] │ │ │ │ mov r1, #20 │ │ │ │ ldr r3, [pc, #176] @ da6c <__cxa_atexit@plt+0x1a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ mla r2, r1, r2, r7 │ │ │ │ ldrb ip, [r3] │ │ │ │ @@ -1981,15 +1981,15 @@ │ │ │ │ ldr r2, [pc, #2196] @ e7e4 <__cxa_atexit@plt+0x2784> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r4 │ │ │ │ str r2, [r5], #8 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 160e084 <__cxa_atexit@plt+0x1602024> │ │ │ │ + bl 160e07c <__cxa_atexit@plt+0x160201c> │ │ │ │ ldr r2, [pc, #2168] @ e7e8 <__cxa_atexit@plt+0x2788> │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ beq e63c <__cxa_atexit@plt+0x25dc> │ │ │ │ ldr r2, [pc, #2148] @ e7ec <__cxa_atexit@plt+0x278c> │ │ │ │ @@ -1997,15 +1997,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ b de84 <__cxa_atexit@plt+0x1e24> │ │ │ │ ldr r5, [pc, #2136] @ e7f0 <__cxa_atexit@plt+0x2790> │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ strb r2, [r5, #37] @ 0x25 │ │ │ │ - bl 160e084 <__cxa_atexit@plt+0x1602024> │ │ │ │ + bl 160e07c <__cxa_atexit@plt+0x160201c> │ │ │ │ ldrb r2, [r5, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne e62c <__cxa_atexit@plt+0x25cc> │ │ │ │ ldr r2, [pc, #2100] @ e7f4 <__cxa_atexit@plt+0x2794> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -2091,15 +2091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne e6cc <__cxa_atexit@plt+0x266c> │ │ │ │ add r5, r4, #8 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r1, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ add r1, r0, r1, lsl #2 │ │ │ │ - bl 160e340 <__cxa_atexit@plt+0x16022e0> │ │ │ │ + bl 160e338 <__cxa_atexit@plt+0x16022d8> │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1760] @ e818 <__cxa_atexit@plt+0x27b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldrb r2, [r2] │ │ │ │ @@ -2107,15 +2107,15 @@ │ │ │ │ beq e150 <__cxa_atexit@plt+0x20f0> │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ cmp r2, #0 │ │ │ │ bne e674 <__cxa_atexit@plt+0x2614> │ │ │ │ add r5, r4, #16 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ - bl 160e1a0 <__cxa_atexit@plt+0x1602140> │ │ │ │ + bl 160e198 <__cxa_atexit@plt+0x1602138> │ │ │ │ mov r5, r0 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #4 │ │ │ │ bl e880 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #8 │ │ │ │ bl e880 <__cxa_atexit@plt+0x2820> │ │ │ │ add r0, r4, #12 │ │ │ │ @@ -2125,15 +2125,15 @@ │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ add r0, r4, #12 │ │ │ │ add r5, r4, #16 │ │ │ │ bl e880 <__cxa_atexit@plt+0x2820> │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ add r1, r5, r1, lsl #2 │ │ │ │ - bl 160e340 <__cxa_atexit@plt+0x16022e0> │ │ │ │ + bl 160e338 <__cxa_atexit@plt+0x16022d8> │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r5, r5, r2, lsl #2 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ bl da70 <__cxa_atexit@plt+0x1a10> │ │ │ │ mov r5, r0 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ @@ -2224,15 +2224,15 @@ │ │ │ │ add r5, r5, #3 │ │ │ │ bic r5, r5, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ add r5, r4, r5 │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ mov r0, r4 │ │ │ │ add r5, r4, #88 @ 0x58 │ │ │ │ - bl 160df10 <__cxa_atexit@plt+0x1601eb0> │ │ │ │ + bl 160df08 <__cxa_atexit@plt+0x1601ea8> │ │ │ │ b ddd0 <__cxa_atexit@plt+0x1d70> │ │ │ │ ldr r2, [pc, #1272] @ e838 <__cxa_atexit@plt+0x27d8> │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ strb r1, [r2, #37] @ 0x25 │ │ │ │ ldrh r2, [r5, #-8] │ │ │ │ @@ -2308,15 +2308,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add fp, pc, fp │ │ │ │ strb r1, [fp, #37] @ 0x25 │ │ │ │ add r1, r4, #16 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, r1, r0, lsl #2 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 160e340 <__cxa_atexit@plt+0x16022e0> │ │ │ │ + bl 160e338 <__cxa_atexit@plt+0x16022d8> │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ldrb r1, [fp, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ strb r1, [r4, #8] │ │ │ │ add r5, r4, r5, lsl #2 │ │ │ │ strb r3, [fp, #37] @ 0x25 │ │ │ │ @@ -2350,15 +2350,15 @@ │ │ │ │ add r1, r3, #4 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r3, r2, r1 │ │ │ │ b ddc8 <__cxa_atexit@plt+0x1d68> │ │ │ │ mov r0, #1 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 1608c54 <__cxa_atexit@plt+0x15fcbf4> │ │ │ │ + bl 1608c4c <__cxa_atexit@plt+0x15fcbec> │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr ip, [r9, #28] │ │ │ │ str r0, [ip, r2, lsl #2] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -2375,15 +2375,15 @@ │ │ │ │ ldr r2, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ cmp r2, r6 │ │ │ │ beq e590 <__cxa_atexit@plt+0x2530> │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 1608cd4 <__cxa_atexit@plt+0x15fcc74> │ │ │ │ + bl 1608ccc <__cxa_atexit@plt+0x15fcc6c> │ │ │ │ ldr r3, [pc, #700] @ e854 <__cxa_atexit@plt+0x27f4> │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r3, #24] │ │ │ │ strb r2, [r3, #25] │ │ │ │ strb r2, [r3, #26] │ │ │ │ strb r2, [r3, #27] │ │ │ │ @@ -2511,18 +2511,18 @@ │ │ │ │ add r2, r5, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl e880 <__cxa_atexit@plt+0x2820> │ │ │ │ b e0d0 <__cxa_atexit@plt+0x2070> │ │ │ │ ldr r0, [pc, #212] @ e87c <__cxa_atexit@plt+0x281c> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ orreq r0, sl, ip, ror r8 │ │ │ │ ldrdeq pc, [r9, ip] │ │ │ │ - cmneq r8, r8, lsl #5 │ │ │ │ + cmneq r8, r8, ror r2 │ │ │ │ orreq r0, sl, r8, asr r8 │ │ │ │ orreq r0, sl, ip, asr #16 │ │ │ │ orreq r0, sl, ip, lsr #15 │ │ │ │ orreq r0, sl, ip, lsl r7 │ │ │ │ ldrdeq r0, [sl, r0] │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ orreq r0, sl, r0, lsr #13 │ │ │ │ @@ -2563,15 +2563,15 @@ │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffc18 │ │ │ │ @ instruction: 0xffffdfa4 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - cmneq r4, r0, lsr sp │ │ │ │ + cmneq r4, r0, lsr #26 │ │ │ │ ldr r1, [pc, #3972] @ f80c <__cxa_atexit@plt+0x37ac> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ f810 <__cxa_atexit@plt+0x37b0> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ f814 <__cxa_atexit@plt+0x37b4> │ │ │ │ mov r5, r0 │ │ │ │ @@ -2604,15 +2604,15 @@ │ │ │ │ add r0, r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr r5, [pc, #3836] @ f818 <__cxa_atexit@plt+0x37b8> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr fp, [pc, #4048] @ f8fc <__cxa_atexit@plt+0x389c> │ │ │ │ ldrh ip, [r4, #-8] │ │ │ │ ldrh r6, [r4, #-6] │ │ │ │ ldr r2, [r1, fp] │ │ │ │ add fp, ip, r6 │ │ │ │ add r7, fp, #1 │ │ │ │ ldrb r9, [r2, #80] @ 0x50 │ │ │ │ @@ -3069,15 +3069,15 @@ │ │ │ │ orr r0, r0, r2 │ │ │ │ str r3, [sl] │ │ │ │ str r0, [r5] │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #2036] @ f854 <__cxa_atexit@plt+0x37f4> │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r5 │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr sl, [pc, #2188] @ f8fc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r9, [r1, sl] │ │ │ │ ldrb r6, [r9, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 1065c <__cxa_atexit@plt+0x45fc> │ │ │ │ ldr r0, [pc, #2004] @ f858 <__cxa_atexit@plt+0x37f8> │ │ │ │ add fp, pc, r0 │ │ │ │ @@ -3561,31 +3561,31 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc f7bc <__cxa_atexit@plt+0x375c> │ │ │ │ b f24c <__cxa_atexit@plt+0x31ec> │ │ │ │ orreq lr, r9, r4, lsl sl │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x01780a96 │ │ │ │ - cmneq r4, r8, ror #19 │ │ │ │ + cmneq r8, r6, lsl #21 │ │ │ │ + ldrdeq r9, [r4, #-152]! @ 0xffffff68 │ │ │ │ orreq pc, r9, ip, ror #23 │ │ │ │ @ instruction: 0x0189fbbc │ │ │ │ @ instruction: 0x0189fa90 │ │ │ │ orreq pc, r9, r0, ror #20 │ │ │ │ strdeq pc, [r9, r4] │ │ │ │ orreq pc, r9, r4, asr #19 │ │ │ │ @ instruction: 0x0189f89c │ │ │ │ orreq pc, r9, ip, ror #16 │ │ │ │ orreq pc, r9, r0, asr r7 @ │ │ │ │ orreq pc, r9, r0, lsr #14 │ │ │ │ @ instruction: 0x0189f6bc │ │ │ │ orreq pc, r9, ip, lsl #13 │ │ │ │ orreq pc, r9, r4, lsr #12 │ │ │ │ strdeq pc, [r9, r4] │ │ │ │ - cmneq r4, r4, asr #5 │ │ │ │ + strheq r9, [r4, #-36]! @ 0xffffffdc │ │ │ │ @ instruction: 0x0189f4b8 │ │ │ │ orreq pc, r9, r8, lsl #9 │ │ │ │ orreq pc, r9, r8, lsr #8 │ │ │ │ strdeq pc, [r9, r8] │ │ │ │ @ instruction: 0x0189f2b8 │ │ │ │ orreq pc, r9, r8, lsl #5 │ │ │ │ orreq pc, r9, r0, ror #2 │ │ │ │ @@ -3614,16 +3614,16 @@ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ orreq lr, r9, r8, lsl r5 │ │ │ │ orreq lr, r9, r8, ror #9 │ │ │ │ orreq lr, r9, r8, asr r4 │ │ │ │ orreq lr, r9, r6, asr #8 │ │ │ │ - cmnpeq r7, r2, ror #5 @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r8, [r4, #-20]! @ 0xffffffec │ │ │ │ + ldrsbeq pc, [r7, #-34]! @ 0xffffffde @ │ │ │ │ + cmneq r4, r4, asr #3 │ │ │ │ orreq r7, r9, r0, asr #9 │ │ │ │ @ instruction: 0x01897494 │ │ │ │ ldrdeq lr, [r9, r8] │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ orreq r7, r9, r4, asr #8 │ │ │ │ orreq r7, r9, r8, lsl r4 │ │ │ │ orreq lr, r9, ip, asr r3 │ │ │ │ @@ -3749,15 +3749,15 @@ │ │ │ │ str r9, [fp, #8] │ │ │ │ ldr r6, [r3, #12] │ │ │ │ str r6, [fp, #12] │ │ │ │ str fp, [r5] │ │ │ │ str r4, [r3] │ │ │ │ ldr r5, [r5] │ │ │ │ mov r1, r5 │ │ │ │ - bl 16110f4 <__cxa_atexit@plt+0x1605094> │ │ │ │ + bl 16110ec <__cxa_atexit@plt+0x160508c> │ │ │ │ ldr r3, [sp] │ │ │ │ add ip, r3, #16 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ add r1, ip, r2, lsl #2 │ │ │ │ cmp r8, r1 │ │ │ │ bcs eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4043,15 +4043,15 @@ │ │ │ │ bne ff38 <__cxa_atexit@plt+0x3ed8> │ │ │ │ b fde0 <__cxa_atexit@plt+0x3d80> │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 163a7d8 <__cxa_atexit@plt+0x162e778> │ │ │ │ + b 163a7d0 <__cxa_atexit@plt+0x162e770> │ │ │ │ ldr r0, [r3, #4] │ │ │ │ tst r0, #3 │ │ │ │ bne f514 <__cxa_atexit@plt+0x34b4> │ │ │ │ ldr r2, [pc, #-1772] @ f8c8 <__cxa_atexit@plt+0x3868> │ │ │ │ ldr fp, [pc, #-1772] @ f8cc <__cxa_atexit@plt+0x386c> │ │ │ │ ldr r9, [r0] │ │ │ │ tst r9, #1 │ │ │ │ @@ -4107,15 +4107,15 @@ │ │ │ │ str r4, [r3] │ │ │ │ str r7, [r5] │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, r3 │ │ │ │ b e8b0 <__cxa_atexit@plt+0x2850> │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eaf8 <__cxa_atexit@plt+0x2a98> │ │ │ │ ldr r5, [pc, #-2000] @ f8e0 <__cxa_atexit@plt+0x3880> │ │ │ │ add r4, pc, r5 │ │ │ │ ldrb r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ @@ -4134,15 +4134,15 @@ │ │ │ │ add r2, r6, r6 │ │ │ │ ldrsh r2, [lr, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop {0} │ │ │ │ ldr sl, [pc, #-2072] @ f8ec <__cxa_atexit@plt+0x388c> │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, sl │ │ │ │ - bl 15f5aa4 <__cxa_atexit@plt+0x15e9a44> │ │ │ │ + bl 15f5a9c <__cxa_atexit@plt+0x15e9a3c> │ │ │ │ ldr fp, [pc, #-2072] @ f8fc <__cxa_atexit@plt+0x389c> │ │ │ │ ldr r1, [r1, fp] │ │ │ │ ldrb r6, [r1, #80] @ 0x50 │ │ │ │ cmp r6, #0 │ │ │ │ bne 10928 <__cxa_atexit@plt+0x48c8> │ │ │ │ ldrh sl, [r8, #-8] │ │ │ │ ldrh r8, [r8, #-6] │ │ │ │ @@ -4285,15 +4285,15 @@ │ │ │ │ add ip, pc, r8 │ │ │ │ str r9, [fp] │ │ │ │ ldr r3, [r9] │ │ │ │ str r3, [ip] │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eecc <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r9, [pc, #-2628] @ f934 <__cxa_atexit@plt+0x38d4> │ │ │ │ sub sl, r4, #1 │ │ │ │ orr r2, sl, r2 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r9 │ │ │ │ @@ -4317,103 +4317,103 @@ │ │ │ │ ldr r3, [pc, #-2708] @ f93c <__cxa_atexit@plt+0x38dc> │ │ │ │ ldr r4, [r1, r3] │ │ │ │ add r1, r4, ip, lsl #3 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r5] │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fd14 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldrd r2, [sp] │ │ │ │ b ef64 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b eb94 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b e99c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f58c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f9f4 <__cxa_atexit@plt+0x3994> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b facc <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f428 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f2d0 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f160 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b fbb0 <__cxa_atexit@plt+0x3b50> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b feb8 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f0d0 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b f704 <__cxa_atexit@plt+0x36a4> │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b ecec <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ b ee38 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eaf8 <__cxa_atexit@plt+0x2a98> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b eecc <__cxa_atexit@plt+0x2e6c> │ │ │ │ ldr r5, [pc, #-3096] @ f940 <__cxa_atexit@plt+0x38e0> │ │ │ │ ldrh r4, [fp, #20] │ │ │ │ add r1, pc, r5 │ │ │ │ ldr r9, [r1, #32] │ │ │ │ cmp r4, r9 │ │ │ │ @@ -4423,112 +4423,112 @@ │ │ │ │ ldr r0, [r1, r6] │ │ │ │ add sl, r0, fp, lsl #3 │ │ │ │ orr fp, sl, r2 │ │ │ │ str fp, [r5] │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b fd14 <__cxa_atexit@plt+0x3cb4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov lr, r0 │ │ │ │ b ecec <__cxa_atexit@plt+0x2c8c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b eb94 <__cxa_atexit@plt+0x2b34> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b ee38 <__cxa_atexit@plt+0x2dd8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #22 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b fbb0 <__cxa_atexit@plt+0x3b50> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, r0 │ │ │ │ b facc <__cxa_atexit@plt+0x3a6c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f428 <__cxa_atexit@plt+0x33c8> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f2d0 <__cxa_atexit@plt+0x3270> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f160 <__cxa_atexit@plt+0x3100> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #3 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f0d0 <__cxa_atexit@plt+0x3070> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldrd r2, [sp] │ │ │ │ b ef64 <__cxa_atexit@plt+0x2f04> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #51 @ 0x33 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f9f4 <__cxa_atexit@plt+0x3994> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b e99c <__cxa_atexit@plt+0x293c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f58c <__cxa_atexit@plt+0x352c> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ b f704 <__cxa_atexit@plt+0x36a4> │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ b feb8 <__cxa_atexit@plt+0x3e58> │ │ │ │ mov r0, r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 163a3e0 <__cxa_atexit@plt+0x162e380> │ │ │ │ + b 163a3d8 <__cxa_atexit@plt+0x162e378> │ │ │ │ ldr r6, [fp, #28] │ │ │ │ movw r4, #8160 @ 0x1fe0 │ │ │ │ cmp r6, #0 │ │ │ │ ldreq fp, [fp, #8] │ │ │ │ ldr r7, [fp] │ │ │ │ ldr r5, [r7, #4] │ │ │ │ lsr sl, r5, #20 │ │ │ │ @@ -4605,19 +4605,19 @@ │ │ │ │ ldr lr, [pc, #-3824] @ f960 <__cxa_atexit@plt+0x3900> │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, lr │ │ │ │ ldr r6, [r0] │ │ │ │ add r0, r6, #908 @ 0x38c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 160b200 <__cxa_atexit@plt+0x15ff1a0> │ │ │ │ + b 160b1f8 <__cxa_atexit@plt+0x15ff198> │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ - bl 1625950 <__cxa_atexit@plt+0x16198f0> │ │ │ │ + bl 1625948 <__cxa_atexit@plt+0x16198e8> │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [sp] │ │ │ │ b 100d0 <__cxa_atexit@plt+0x4070> │ │ │ │ ldr r7, [pc, #-3880] @ f964 <__cxa_atexit@plt+0x3904> │ │ │ │ add fp, pc, r7 │ │ │ │ ldrb ip, [fp] │ │ │ │ cmp ip, #0 │ │ │ │ @@ -4629,15 +4629,15 @@ │ │ │ │ bne eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr lr, [pc, #-3912] @ f96c <__cxa_atexit@plt+0x390c> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, lr │ │ │ │ b 10854 <__cxa_atexit@plt+0x47f4> │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 1608f18 <__cxa_atexit@plt+0x15fceb8> │ │ │ │ + bl 1608f10 <__cxa_atexit@plt+0x15fceb0> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10070 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r4, [pc, #-3948] @ f970 <__cxa_atexit@plt+0x3910> │ │ │ │ ldrh r2, [fp, #20] │ │ │ │ add r9, pc, r4 │ │ │ │ ldr r3, [r9, #32] │ │ │ │ @@ -4680,27 +4680,27 @@ │ │ │ │ str fp, [r8, #104] @ 0x68 │ │ │ │ ldr fp, [r8, #108] @ 0x6c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ add ip, fp, r5, lsr #10 │ │ │ │ str ip, [r8, #108] @ 0x6c │ │ │ │ b eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr sl, [pc, #284] @ 10ab0 <__cxa_atexit@plt+0x4a50> │ │ │ │ - bl 1608c54 <__cxa_atexit@plt+0x15fcbf4> │ │ │ │ + bl 1608c4c <__cxa_atexit@plt+0x15fcbec> │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ add r2, pc, sl │ │ │ │ str r0, [r9, #8] │ │ │ │ str r6, [r9, #12] │ │ │ │ str r9, [r2] │ │ │ │ str r9, [r0, #12] │ │ │ │ b 1033c <__cxa_atexit@plt+0x42dc> │ │ │ │ mov r1, r8 │ │ │ │ mov r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 163a720 <__cxa_atexit@plt+0x162e6c0> │ │ │ │ + bl 163a718 <__cxa_atexit@plt+0x162e6b8> │ │ │ │ ldr r3, [sp] │ │ │ │ mov r7, r0 │ │ │ │ b 10070 <__cxa_atexit@plt+0x4010> │ │ │ │ ldr r5, [pc, #220] @ 10ab4 <__cxa_atexit@plt+0x4a54> │ │ │ │ add r0, pc, r5 │ │ │ │ ldrb r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ @@ -4736,15 +4736,15 @@ │ │ │ │ cmp sl, #0 │ │ │ │ bne 107e0 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr lr, [pc, #104] @ 10acc <__cxa_atexit@plt+0x4a6c> │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, lr │ │ │ │ ldr r0, [r2] │ │ │ │ add r0, r0, #908 @ 0x38c │ │ │ │ - bl 160b200 <__cxa_atexit@plt+0x15ff1a0> │ │ │ │ + bl 160b1f8 <__cxa_atexit@plt+0x15ff198> │ │ │ │ b 107e0 <__cxa_atexit@plt+0x4780> │ │ │ │ ldr ip, [pc, #80] @ 10ad0 <__cxa_atexit@plt+0x4a70> │ │ │ │ add r6, pc, ip │ │ │ │ ldrb sl, [r6] │ │ │ │ cmp sl, #0 │ │ │ │ beq eb1c <__cxa_atexit@plt+0x2abc> │ │ │ │ ldr r5, [pc, #64] @ 10ad4 <__cxa_atexit@plt+0x4a74> │ │ │ │ @@ -4763,31 +4763,31 @@ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ orreq sp, r9, ip, asr #21 │ │ │ │ @ instruction: 0x0189dab9 │ │ │ │ ldrdeq sp, [r9, r4] │ │ │ │ orreq sp, r9, r8, lsl #21 │ │ │ │ orreq sp, r9, r5, ror sl │ │ │ │ @ instruction: 0x0189da90 │ │ │ │ - b 163b254 <__cxa_atexit@plt+0x162f1f4> │ │ │ │ + b 163b24c <__cxa_atexit@plt+0x162f1ec> │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub sp, sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ - bl 1611108 <__cxa_atexit@plt+0x16050a8> │ │ │ │ + bl 1611100 <__cxa_atexit@plt+0x16050a0> │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr r1, [sp] │ │ │ │ ldr r3, [r0, #1000] @ 0x3e8 │ │ │ │ ldr r2, [r0, #1004] @ 0x3ec │ │ │ │ adds r3, r3, r1 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ adc r3, r2, #0 │ │ │ │ str r3, [r0, #1004] @ 0x3ec │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 163b254 <__cxa_atexit@plt+0x162f1f4> │ │ │ │ + b 163b24c <__cxa_atexit@plt+0x162f1ec> │ │ │ │ bleq 4cc64 <__cxa_atexit@plt+0x40c04> │ │ │ │ cdpeq 0, 0, cr15, cr0, cr15, {2} │ │ │ │ strbtmi fp, [sl], -r2, lsl #24 │ │ │ │ strlt fp, [r1], #-1028 @ 0xfffffbfc │ │ │ │ @ instruction: 0xa018f8df │ │ │ │ ldrmi sl, [sl], #773 @ 0x305 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ @@ -4869,15 +4869,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01780398 │ │ │ │ strdeq sl, [r9, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -4889,15 +4889,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r9, r0, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10d4c <__cxa_atexit@plt+0x4cec> │ │ │ │ @@ -4928,15 +4928,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrheq r0, [r8, #-32]! @ 0xffffffe0 │ │ │ │ orreq sl, r9, ip, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -4948,15 +4948,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r9, r8, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 10e38 <__cxa_atexit@plt+0x4dd8> │ │ │ │ @@ -4987,15 +4987,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r8, r8, asr #3 │ │ │ │ orreq sl, r9, r4, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -5007,15 +5007,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r9, r0, lsr #5 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -5144,15 +5144,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ orreq sl, r9, ip, lsr #1 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 11170 <__cxa_atexit@plt+0x5110> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -5183,15 +5183,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq sl, r9, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -5210,15 +5210,15 @@ │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r7, r9} │ │ │ │ str r8, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strexeq r9, r8, [r9] │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ @@ -5383,15 +5383,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11494 <__cxa_atexit@plt+0x5434> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq r9, [r9, r0] │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -5414,15 +5414,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 11510 <__cxa_atexit@plt+0x54b0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r9, r9, r8, ror ip │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r6, [sp] │ │ │ │ sub r3, r5, #28 │ │ │ │ @@ -5582,15 +5582,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 117b0 <__cxa_atexit@plt+0x5750> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldrdeq r9, [r9, r4] │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -5613,15 +5613,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1182c <__cxa_atexit@plt+0x57cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r9, r9, ip, asr r9 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -5655,25 +5655,25 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 11900 <__cxa_atexit@plt+0x58a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 118f8 <__cxa_atexit@plt+0x5898> │ │ │ │ ldr r8, [pc, #40] @ 11908 <__cxa_atexit@plt+0x58a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1190c <__cxa_atexit@plt+0x58ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b 119b204 <__cxa_atexit@plt+0x118f1a4> │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r7, r8, asr r7 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r9, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -5684,30 +5684,30 @@ │ │ │ │ ldr r3, [pc, #32] @ 1194c <__cxa_atexit@plt+0x58ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #20] @ 11950 <__cxa_atexit@plt+0x58f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b 13c1888 <__cxa_atexit@plt+0x13b5828> │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r9, r9, r0, lsl #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 11980 <__cxa_atexit@plt+0x5920> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 11984 <__cxa_atexit@plt+0x5924> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ cmnpeq r7, ip, asr #13 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r9, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 119d4 <__cxa_atexit@plt+0x5974> │ │ │ │ @@ -5720,15 +5720,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 119e4 <__cxa_atexit@plt+0x5984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r7, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r9, ip, lsl #15 │ │ │ │ orreq r9, r9, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -5744,15 +5744,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 11a44 <__cxa_atexit@plt+0x59e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r7, ip, lsr #12 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r9, ip, lsr #14 │ │ │ │ orreq r9, r9, r4, lsr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -5768,15 +5768,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 11aa4 <__cxa_atexit@plt+0x5a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r7, r4, asr #11 @ p-variant is OBSOLETE │ │ │ │ orreq r9, r9, ip, asr #13 │ │ │ │ orreq r9, r9, r4, asr #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -5792,15 +5792,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c1578 <__cxa_atexit@plt+0x13b5518> │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r9, ip, ror #12 │ │ │ │ orreq r9, r9, ip, ror #12 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -5815,15 +5815,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c15e8 <__cxa_atexit@plt+0x13b5588> │ │ │ │ + b 13c15e0 <__cxa_atexit@plt+0x13b5580> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r9, r0, lsl r6 │ │ │ │ orreq r9, r9, r0, lsl r6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -5838,15 +5838,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c1578 <__cxa_atexit@plt+0x13b5518> │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018995b4 │ │ │ │ @ instruction: 0x018995b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -5861,15 +5861,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c1578 <__cxa_atexit@plt+0x13b5518> │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r9, r8, asr r5 │ │ │ │ orreq r9, r9, r8, asr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -5884,15 +5884,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c15e8 <__cxa_atexit@plt+0x13b5588> │ │ │ │ + b 13c15e0 <__cxa_atexit@plt+0x13b5580> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r9, [r9, ip] │ │ │ │ strdeq r9, [r9, ip] │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -5907,15 +5907,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c1578 <__cxa_atexit@plt+0x13b5518> │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r9, r0, lsr #9 │ │ │ │ orreq r9, r9, r0, lsr #9 │ │ │ │ cmnpeq r7, r0, lsl #7 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -5923,15 +5923,15 @@ │ │ │ │ sub r3, r5, #84 @ 0x54 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 11d00 <__cxa_atexit@plt+0x5ca0> │ │ │ │ ldr r3, [pc, #28] @ 11d10 <__cxa_atexit@plt+0x5cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 13c1478 <__cxa_atexit@plt+0x13b5418> │ │ │ │ + b 13c1470 <__cxa_atexit@plt+0x13b5410> │ │ │ │ ldr r7, [pc, #12] @ 11d14 <__cxa_atexit@plt+0x5cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmnpeq r7, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ cmnpeq r7, ip, lsr r3 @ p-variant is OBSOLETE │ │ │ │ @@ -5948,33 +5948,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 13c1908 <__cxa_atexit@plt+0x13b58a8> │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrsbeq pc, [r7, #-44]! @ 0xffffffd4 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 11dac <__cxa_atexit@plt+0x5d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 11db0 <__cxa_atexit@plt+0x5d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r8, r7 │ │ │ │ - b 15a6344 <__cxa_atexit@plt+0x159a2e4> │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq r9, r9, r4, lsr #7 │ │ │ │ cmnpeq r7, r0, lsr #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -5985,33 +5985,33 @@ │ │ │ │ ldr r0, [pc, #32] @ 11e00 <__cxa_atexit@plt+0x5da0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 11df8 <__cxa_atexit@plt+0x5d98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 13c1908 <__cxa_atexit@plt+0x13b58a8> │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmnpeq r7, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ cmnpeq r7, ip, ror r2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 11e20 <__cxa_atexit@plt+0x5dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 15a61e4 <__cxa_atexit@plt+0x159a184> │ │ │ │ + b 15a61dc <__cxa_atexit@plt+0x159a17c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #8] @ 11e40 <__cxa_atexit@plt+0x5de0> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 13c1888 <__cxa_atexit@plt+0x13b5828> │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -6056,32 +6056,32 @@ │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r5, #-12] │ │ │ │ ldr r6, [pc, #108] @ 11f70 <__cxa_atexit@plt+0x5f10> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, sl │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #36] @ 11f64 <__cxa_atexit@plt+0x5f04> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #20 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ orreq r9, r9, r0, asr #4 │ │ │ │ @@ -6110,21 +6110,21 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #28] @ 12010 <__cxa_atexit@plt+0x5fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0x01899190 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -6149,21 +6149,21 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #28] @ 120ac <__cxa_atexit@plt+0x604c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strdeq r9, [r9, r4] │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -6199,24 +6199,24 @@ │ │ │ │ stmda r5, {r6, lr} │ │ │ │ str r1, [r6, #8] │ │ │ │ ldr r6, [pc, #68] @ 12184 <__cxa_atexit@plt+0x6124> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r6, [pc, #28] @ 12174 <__cxa_atexit@plt+0x6114> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #24] │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ orreq r9, r9, r4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -6285,33 +6285,33 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #76] @ 122fc <__cxa_atexit@plt+0x629c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, ip │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #44] @ 122f8 <__cxa_atexit@plt+0x6298> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ str r6, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ orreq r8, r9, ip, lsl pc │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ orreq r8, r9, r4, ror #29 │ │ │ │ @@ -6336,21 +6336,21 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r8, r2 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #28] @ 12398 <__cxa_atexit@plt+0x6338> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ strdeq r8, [r9, ip] │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -6441,33 +6441,33 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #76] @ 1256c <__cxa_atexit@plt+0x650c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #44] @ 12568 <__cxa_atexit@plt+0x6508> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ str r6, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 16166d8 <__cxa_atexit@plt+0x160a678> │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ @ instruction: 0x01898cb8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ orreq r8, r9, r4, ror ip │ │ │ │ @@ -6496,22 +6496,22 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r8, sl │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #32] @ 1261c <__cxa_atexit@plt+0x65bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 16166d8 <__cxa_atexit@plt+0x160a678> │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ orreq r8, r9, r8, lsl #23 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -6535,15 +6535,15 @@ │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r3} │ │ │ │ ldr r3, [pc, #12] @ 12694 <__cxa_atexit@plt+0x6634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ @ instruction: 0x000001bc │ │ │ │ @ instruction: 0x01898abc │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, lsl #16 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ str r8, [r5, #8] │ │ │ │ @@ -6610,34 +6610,34 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #80] @ 12814 <__cxa_atexit@plt+0x67b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, ip │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #48] @ 12810 <__cxa_atexit@plt+0x67b0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, #20 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 16166d8 <__cxa_atexit@plt+0x160a678> │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ @ instruction: 0xfffff4dc │ │ │ │ orreq r8, r9, r8, lsl #20 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0xfffff3a4 │ │ │ │ @ instruction: 0xfffffeb8 │ │ │ │ ldrdeq r8, [r9, r0] │ │ │ │ @@ -6784,33 +6784,33 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [sp] │ │ │ │ mov r8, r3 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r3, [pc, #80] @ 12acc <__cxa_atexit@plt+0x6a6c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #48] @ 12ac8 <__cxa_atexit@plt+0x6a68> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #20 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ str r6, [r5, #52] @ 0x34 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ - b 16166d8 <__cxa_atexit@plt+0x160a678> │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ @ instruction: 0xfffff228 │ │ │ │ orreq r8, r9, r0, lsr #15 │ │ │ │ orreq r8, r9, ip, asr r7 │ │ │ │ @ instruction: 0xfffffae8 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffff0ec │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @@ -6819,30 +6819,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 12b30 <__cxa_atexit@plt+0x6ad0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 12b28 <__cxa_atexit@plt+0x6ac8> │ │ │ │ ldr r8, [pc, #40] @ 12b38 <__cxa_atexit@plt+0x6ad8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 12b3c <__cxa_atexit@plt+0x6adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, lr, asr lr │ │ │ │ + cmneq r2, lr, asr #28 │ │ │ │ orreq r8, r9, r0, lsr #12 │ │ │ │ cmneq r7, r8, asr #10 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -7395,15 +7395,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 13424 <__cxa_atexit@plt+0x73c4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 10b9be4 <__cxa_atexit@plt+0x10adb84> │ │ │ │ + b 10b9bdc <__cxa_atexit@plt+0x10adb7c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7429,15 +7429,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 134ac <__cxa_atexit@plt+0x744c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b f43e3c <__cxa_atexit@plt+0xf37ddc> │ │ │ │ + b f43e34 <__cxa_atexit@plt+0xf37dd4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7463,15 +7463,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 13534 <__cxa_atexit@plt+0x74d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b f41724 <__cxa_atexit@plt+0xf356c4> │ │ │ │ + b f4171c <__cxa_atexit@plt+0xf356bc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7497,15 +7497,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 135bc <__cxa_atexit@plt+0x755c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b f43e3c <__cxa_atexit@plt+0xf37ddc> │ │ │ │ + b f43e34 <__cxa_atexit@plt+0xf37dd4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7531,15 +7531,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 13644 <__cxa_atexit@plt+0x75e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b f41724 <__cxa_atexit@plt+0xf356c4> │ │ │ │ + b f4171c <__cxa_atexit@plt+0xf356bc> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7565,15 +7565,15 @@ │ │ │ │ stmib r2, {r1, r5} │ │ │ │ ldr r5, [pc, #56] @ 136cc <__cxa_atexit@plt+0x766c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b f43e3c <__cxa_atexit@plt+0xf37ddc> │ │ │ │ + b f43e34 <__cxa_atexit@plt+0xf37dd4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -7589,18 +7589,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 13714 <__cxa_atexit@plt+0x76b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, sl, lsl r2 │ │ │ │ + cmneq r2, sl, lsl #4 │ │ │ │ orreq r7, r9, r4, asr #20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -7608,15 +7608,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 13764 <__cxa_atexit@plt+0x7704> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -7637,25 +7637,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 137ec <__cxa_atexit@plt+0x778c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0x0189799c │ │ │ │ - cmneq r2, r4, asr r1 │ │ │ │ + cmneq r2, r4, asr #2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13830 <__cxa_atexit@plt+0x77d0> │ │ │ │ @@ -7663,15 +7663,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -7694,25 +7694,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 138d0 <__cxa_atexit@plt+0x7870> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r7, r9, r0, asr #17 │ │ │ │ - cmneq r2, r2, lsl #1 │ │ │ │ + smceq 11010 @ 0x2b02 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 1391c <__cxa_atexit@plt+0x78bc> │ │ │ │ @@ -7722,15 +7722,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r7, [r7, #20] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -7755,25 +7755,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r7, [r9, r4] │ │ │ │ - cmneq r2, r0, lsr #31 │ │ │ │ + @ instruction: 0x0162af90 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13a14 <__cxa_atexit@plt+0x79b4> │ │ │ │ @@ -7784,15 +7784,15 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r3, r7} │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -7817,25 +7817,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 13abc <__cxa_atexit@plt+0x7a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl} │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 13aa8 <__cxa_atexit@plt+0x7a48> │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldrdeq r7, [r9, r8] │ │ │ │ - cmneq r2, lr, lsr #29 │ │ │ │ + @ instruction: 0x0162ae9e │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13b10 <__cxa_atexit@plt+0x7ab0> │ │ │ │ @@ -7847,15 +7847,15 @@ │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ ldr r7, [r7, #28] │ │ │ │ str lr, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ add lr, r8, #16 │ │ │ │ stm lr, {r0, r3, r9} │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -7880,25 +7880,25 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r8, [pc, #56] @ 13bb8 <__cxa_atexit@plt+0x7b58> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ add lr, r9, #16 │ │ │ │ stm lr, {r0, r2, sl, ip} │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 13ba4 <__cxa_atexit@plt+0x7b44> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ ldrdeq r7, [r9, ip] │ │ │ │ - cmneq r2, r0, asr #27 │ │ │ │ + strheq sl, [r2, #-208]! @ 0xffffff30 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 13c14 <__cxa_atexit@plt+0x7bb4> │ │ │ │ @@ -7912,15 +7912,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r1, sl, lr} │ │ │ │ str r9, [r8, #28] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -7941,21 +7941,21 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ mov r8, lr │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq r2, r5, ror #25 │ │ │ │ + ldrdeq sl, [r2, #-197]! @ 0xffffff3b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -7990,15 +7990,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ add r1, r9, #20 │ │ │ │ stm r1, {r0, r3, sl, ip} │ │ │ │ mov r8, lr │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 13d5c <__cxa_atexit@plt+0x7cfc> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -8007,15 +8007,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r7, r9, r4, ror #8 │ │ │ │ orreq r7, r9, r8, ror r4 │ │ │ │ orreq r7, r9, r8, ror #8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq r2, r1, lsr #24 │ │ │ │ + cmneq r2, r1, lsl ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -8316,15 +8316,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 14264 <__cxa_atexit@plt+0x8204> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ cmneq r7, r0, ror lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 142a8 <__cxa_atexit@plt+0x8248> │ │ │ │ @@ -8747,15 +8747,15 @@ │ │ │ │ orreq r6, r9, r8, asr #17 │ │ │ │ orreq r6, r9, r4, ror #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1496c <__cxa_atexit@plt+0x890c> │ │ │ │ @@ -8766,15 +8766,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 14980 <__cxa_atexit@plt+0x8920> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r6, r9, r8, lsl r8 │ │ │ │ orreq r6, r9, r8, lsl #16 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -8796,31 +8796,31 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 14a08 <__cxa_atexit@plt+0x89a8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq r6, r9, r0, lsl #15 │ │ │ │ - cmneq r2, r7, lsr #30 │ │ │ │ + cmneq r2, r7, lsl pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14a70 <__cxa_atexit@plt+0x8a10> │ │ │ │ @@ -8831,15 +8831,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 14a84 <__cxa_atexit@plt+0x8a24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r6, r9, r4, lsl r7 │ │ │ │ orreq r6, r9, r4, lsl #14 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -8861,31 +8861,31 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 14b0c <__cxa_atexit@plt+0x8aac> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq r6, r9, ip, ror r6 │ │ │ │ - cmneq r2, r3, lsl lr │ │ │ │ + cmneq r2, r3, lsl #28 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 14b74 <__cxa_atexit@plt+0x8b14> │ │ │ │ @@ -8896,15 +8896,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 14b88 <__cxa_atexit@plt+0x8b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r6, r9, r0, lsl r6 │ │ │ │ orreq r6, r9, r0, lsl #12 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -8926,25 +8926,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 14c10 <__cxa_atexit@plt+0x8bb0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq r6, r9, r8, ror r5 │ │ │ │ - strdeq r9, [r2, #-207]! @ 0xffffff31 │ │ │ │ + cmneq r2, pc, ror #25 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 14c58 <__cxa_atexit@plt+0x8bf8> │ │ │ │ @@ -9053,26 +9053,26 @@ │ │ │ │ ldr r8, [pc, #260] @ 14ed4 <__cxa_atexit@plt+0x8e74> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #284] @ 14f0c <__cxa_atexit@plt+0x8eac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14e08 <__cxa_atexit@plt+0x8da8> │ │ │ │ ldr r8, [pc, #276] @ 14f10 <__cxa_atexit@plt+0x8eb0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 14e08 <__cxa_atexit@plt+0x8da8> │ │ │ │ ldr r8, [pc, #256] @ 14f08 <__cxa_atexit@plt+0x8ea8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r2, [pc, #216] @ 14ef4 <__cxa_atexit@plt+0x8e94> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r3, #1] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ beq 14e84 <__cxa_atexit@plt+0x8e24> │ │ │ │ @@ -9106,39 +9106,39 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - cmneq r2, r7, lsr #22 │ │ │ │ + cmneq r2, r7, lsl fp │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ strdeq r6, [r9, r4] │ │ │ │ orreq r6, r9, r4, ror #7 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - cmneq r2, pc, lsr #22 │ │ │ │ + cmneq r2, pc, lsl fp │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ orreq r6, r9, r4, lsl #6 │ │ │ │ strdeq r6, [r9, r4] │ │ │ │ - cmneq r2, r9, ror #23 │ │ │ │ - cmneq r2, r3, lsr #21 │ │ │ │ - cmneq r2, r0, lsr #21 │ │ │ │ - smceq 10661 @ 0x29a5 │ │ │ │ + ldrdeq r9, [r2, #-185]! @ 0xffffff47 │ │ │ │ + @ instruction: 0x01629a93 │ │ │ │ + @ instruction: 0x01629a90 │ │ │ │ + cmneq r2, r5, ror #20 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - cmneq r2, r7, lsr sl │ │ │ │ + cmneq r2, r7, lsr #20 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 14fb8 <__cxa_atexit@plt+0x8f58> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -9169,24 +9169,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 14fd8 <__cxa_atexit@plt+0x8f78> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ orreq r6, r9, r8, lsl #4 │ │ │ │ strdeq r6, [r9, r8] │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - cmneq r2, r7, lsr r9 │ │ │ │ + cmneq r2, r7, lsr #18 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15078 <__cxa_atexit@plt+0x9018> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -9217,24 +9217,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 15098 <__cxa_atexit@plt+0x9038> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ orreq r6, r9, r8, asr #2 │ │ │ │ orreq r6, r9, r8, lsr r1 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ - cmneq r2, r7, lsl #17 │ │ │ │ + smceq 10631 @ 0x2987 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 15138 <__cxa_atexit@plt+0x90d8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -9265,24 +9265,24 @@ │ │ │ │ ldr r8, [pc, #56] @ 15158 <__cxa_atexit@plt+0x90f8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r0, [r6, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ orreq r6, r9, r8, lsl #1 │ │ │ │ orreq r6, r9, r8, ror r0 │ │ │ │ @ instruction: 0xfffff7f4 │ │ │ │ - ldrdeq r9, [r2, #-119]! @ 0xffffff89 │ │ │ │ + cmneq r2, r7, asr #15 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -9318,42 +9318,42 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1520c <__cxa_atexit@plt+0x91ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ cmneq r7, r0, ror #30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15230 <__cxa_atexit@plt+0x91d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ orreq r5, r9, r8, asr #30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15254 <__cxa_atexit@plt+0x91f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ orreq r5, r9, r4, lsr #30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 15278 <__cxa_atexit@plt+0x9218> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ orreq r5, r9, r0, lsl #30 │ │ │ │ cmneq r7, r4, ror #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -9423,15 +9423,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #160] @ 1543c <__cxa_atexit@plt+0x93dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #168] @ 15460 <__cxa_atexit@plt+0x9400> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, #160] @ 15464 <__cxa_atexit@plt+0x9404> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ @@ -9457,21 +9457,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #40] @ 1544c <__cxa_atexit@plt+0x93ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #1] │ │ │ │ b 153a0 <__cxa_atexit@plt+0x9340> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq r2, fp, asr r5 │ │ │ │ + cmneq r2, fp, asr #10 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - smceq 10579 @ 0x2953 │ │ │ │ + cmneq r2, r3, ror #10 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - strheq r9, [r2, #-67]! @ 0xffffffbd │ │ │ │ + cmneq r2, r3, lsr #9 │ │ │ │ ldrsbeq fp, [r7, #-208]! @ 0xffffff30 │ │ │ │ cmneq r7, r4, asr #27 │ │ │ │ cmneq r7, r4, lsr sp │ │ │ │ cmneq r7, r8, lsr #26 │ │ │ │ cmneq r7, r0, lsl #27 │ │ │ │ cmneq r7, r4, ror sp │ │ │ │ cmneq r7, r8, ror sp │ │ │ │ @@ -9529,26 +9529,26 @@ │ │ │ │ beq 155c4 <__cxa_atexit@plt+0x9564> │ │ │ │ cmp r3, #1 │ │ │ │ beq 155cc <__cxa_atexit@plt+0x956c> │ │ │ │ cmp r3, #2 │ │ │ │ bne 155b0 <__cxa_atexit@plt+0x9550> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r2, [pc, #188] @ 1561c <__cxa_atexit@plt+0x95bc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #3] │ │ │ │ stm r5, {r2, r8} │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155c4 <__cxa_atexit@plt+0x9564> │ │ │ │ cmp r3, #1 │ │ │ │ bne 155b0 <__cxa_atexit@plt+0x9550> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r3, [pc, #156] @ 15628 <__cxa_atexit@plt+0x95c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 155c4 <__cxa_atexit@plt+0x9564> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -9619,15 +9619,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 156c8 <__cxa_atexit@plt+0x9668> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 156e4 <__cxa_atexit@plt+0x9684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ @@ -9640,15 +9640,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 15714 <__cxa_atexit@plt+0x96b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #12] @ 15728 <__cxa_atexit@plt+0x96c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ orreq r5, r9, ip, asr sl │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ @@ -9689,15 +9689,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 157d8 <__cxa_atexit@plt+0x9778> │ │ │ │ cmp r3, #2 │ │ │ │ bne 157ec <__cxa_atexit@plt+0x978c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #36] @ 15804 <__cxa_atexit@plt+0x97a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 15800 <__cxa_atexit@plt+0x97a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -9710,15 +9710,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 1582c <__cxa_atexit@plt+0x97cc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #12] @ 15840 <__cxa_atexit@plt+0x97e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ orreq r5, r9, r0, asr #18 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -10043,15 +10043,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r4, lsl #10 │ │ │ │ orreq r5, r9, r8, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10063,15 +10063,15 @@ │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r9, r4, asr #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15e24 <__cxa_atexit@plt+0x9dc4> │ │ │ │ @@ -10102,15 +10102,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, ip, lsl r4 │ │ │ │ orreq r5, r9, ip, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10122,15 +10122,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r5, [r9, r8] │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15f10 <__cxa_atexit@plt+0x9eb0> │ │ │ │ @@ -10161,15 +10161,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r4, lsr r3 │ │ │ │ orreq r5, r9, r0, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10181,15 +10181,15 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r9, ip, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 15ffc <__cxa_atexit@plt+0x9f9c> │ │ │ │ @@ -10220,15 +10220,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, ip, asr #4 │ │ │ │ orreq r5, r9, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10240,15 +10240,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r9, r0, lsl #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 160e8 <__cxa_atexit@plt+0xa088> │ │ │ │ @@ -10279,15 +10279,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r4, ror #2 │ │ │ │ @ instruction: 0x01895098 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10299,15 +10299,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r9, r4, lsl r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 161d4 <__cxa_atexit@plt+0xa174> │ │ │ │ @@ -10338,15 +10338,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, ip, ror r0 │ │ │ │ orreq r4, r9, ip, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -10358,15 +10358,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r9, r8, lsr #30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r6, [sp] │ │ │ │ sub ip, r5, #52 @ 0x34 │ │ │ │ ldr sl, [pc, #248] @ 16364 <__cxa_atexit@plt+0xa304> │ │ │ │ @@ -10514,15 +10514,15 @@ │ │ │ │ ldm sp, {r8, r9, sl, fp} │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r2, [pc, #20] @ 164c0 <__cxa_atexit@plt+0xa460> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldrdeq r4, [r9, r0] │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq pc, r1, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -10565,15 +10565,15 @@ │ │ │ │ ldr fp, [sp, #16] │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r2, [pc, #20] @ 1658c <__cxa_atexit@plt+0xa52c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r9, r8, lsl #24 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -10630,15 +10630,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 16690 <__cxa_atexit@plt+0xa630> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq r4, [r9, r4] │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -10661,15 +10661,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 1670c <__cxa_atexit@plt+0xa6ac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r9, ip, ror sl │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -10737,33 +10737,33 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 16838 <__cxa_atexit@plt+0xa7d8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r7, r4, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 1685c <__cxa_atexit@plt+0xa7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r7, r4, asr sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 16880 <__cxa_atexit@plt+0xa820> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r7, r8, asr #26 │ │ │ │ mov r3, r6 │ │ │ │ ldm r5, {r0, r2, lr} │ │ │ │ cmp fp, r5 │ │ │ │ bhi 168e8 <__cxa_atexit@plt+0xa888> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ @@ -10922,15 +10922,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 16b44 <__cxa_atexit@plt+0xaae4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ cmneq r7, r0, lsl #22 │ │ │ │ cmneq r7, r4, lsr #23 │ │ │ │ orreq r4, r9, r8, asr #13 │ │ │ │ orreq r4, r9, r0, ror r6 │ │ │ │ strdeq r4, [r9, ip] │ │ │ │ orreq r4, r9, r4, lsr #13 │ │ │ │ cmneq r7, ip, lsl fp │ │ │ │ @@ -11106,15 +11106,15 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 16dfc <__cxa_atexit@plt+0xad9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldrsheq sl, [r7, #-112]! @ 0xffffff90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 16e84 <__cxa_atexit@plt+0xae24> │ │ │ │ @@ -11136,15 +11136,15 @@ │ │ │ │ bcc 16ea0 <__cxa_atexit@plt+0xae40> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [pc, #96] @ 16ec4 <__cxa_atexit@plt+0xae64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -11153,15 +11153,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r9, ip, lsl r3 │ │ │ │ @ instruction: 0xffffa034 │ │ │ │ cmneq r7, r0, ror r1 │ │ │ │ orreq r4, r9, ip, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -11172,15 +11172,15 @@ │ │ │ │ bcc 16f04 <__cxa_atexit@plt+0xaea4> │ │ │ │ ldr r2, [pc, #36] @ 16f14 <__cxa_atexit@plt+0xaeb4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ cmneq r7, ip, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11209,15 +11209,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r5, [pc, #60] @ 16fc4 <__cxa_atexit@plt+0xaf64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11237,15 +11237,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0189419c │ │ │ │ cmneq r7, ip, lsr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11255,15 +11255,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 1705c <__cxa_atexit@plt+0xaffc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrheq sl, [r7, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -11301,15 +11301,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11324,15 +11324,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r7, r8, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ cmneq r7, ip, ror r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11362,20 +11362,20 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #60] @ 17240 <__cxa_atexit@plt+0xb1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ b 17220 <__cxa_atexit@plt+0xb1c0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -11409,15 +11409,15 @@ │ │ │ │ bcc 172e4 <__cxa_atexit@plt+0xb284> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [pc, #96] @ 17308 <__cxa_atexit@plt+0xb2a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -11426,15 +11426,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r3, [r9, r8] │ │ │ │ @ instruction: 0xffff9b04 │ │ │ │ cmneq r7, r8, lsr #26 │ │ │ │ orreq r3, r9, r4, lsl #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -11445,15 +11445,15 @@ │ │ │ │ bcc 17348 <__cxa_atexit@plt+0xb2e8> │ │ │ │ ldr r2, [pc, #36] @ 17358 <__cxa_atexit@plt+0xb2f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ cmneq r7, r8, lsl r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11482,15 +11482,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r5, [pc, #60] @ 17408 <__cxa_atexit@plt+0xb3a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11510,15 +11510,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r9, r8, asr sp │ │ │ │ cmneq r7, r4, asr #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11528,15 +11528,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 174a0 <__cxa_atexit@plt+0xb440> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r7, r4, asr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -11574,15 +11574,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11597,15 +11597,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r7, r4, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ cmneq r7, r8, asr #2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -11643,20 +11643,20 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r6, [pc, #64] @ 176a8 <__cxa_atexit@plt+0xb648> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ mov r6, r3 │ │ │ │ b 17684 <__cxa_atexit@plt+0xb624> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -11691,15 +11691,15 @@ │ │ │ │ bcc 1774c <__cxa_atexit@plt+0xb6ec> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r2, [pc, #96] @ 17770 <__cxa_atexit@plt+0xb710> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -11708,15 +11708,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r9, r0, ror sl │ │ │ │ @ instruction: 0xffff95b0 │ │ │ │ ldrheq r9, [r7, #-140]! @ 0xffffff74 │ │ │ │ orreq r3, r9, r8, lsl sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -11727,15 +11727,15 @@ │ │ │ │ bcc 177b0 <__cxa_atexit@plt+0xb750> │ │ │ │ ldr r2, [pc, #36] @ 177c0 <__cxa_atexit@plt+0xb760> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ ldrheq r9, [r7, #-224]! @ 0xffffff20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -11764,15 +11764,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #3 │ │ │ │ ldr r5, [pc, #60] @ 17870 <__cxa_atexit@plt+0xb810> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11792,15 +11792,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r3, [r9, r0] │ │ │ │ cmneq r7, r8, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11810,15 +11810,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 17908 <__cxa_atexit@plt+0xb8a8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r7, ip, asr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -11856,15 +11856,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -11879,15 +11879,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r7, ip, asr ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ ldrsheq r9, [r7, #-196]! @ 0xffffff3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 17b0c <__cxa_atexit@plt+0xbaac> │ │ │ │ @@ -11933,32 +11933,32 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 17b48 <__cxa_atexit@plt+0xbae8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ strdeq r3, [r9, r8] │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ ldrdeq r3, [r9, r0] │ │ │ │ @@ -11998,24 +11998,24 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r6, [pc, #48] @ 17c24 <__cxa_atexit@plt+0xbbc4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ orreq r3, r9, r8, asr #11 │ │ │ │ @ instruction: 0x01893598 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -12043,15 +12043,15 @@ │ │ │ │ stm sl, {r0, r9, lr} │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ + b 138bda0 <__cxa_atexit@plt+0x137fd40> │ │ │ │ mov r6, r2 │ │ │ │ b 17cb0 <__cxa_atexit@plt+0xbc50> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 17cc4 <__cxa_atexit@plt+0xbc64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -12064,15 +12064,15 @@ │ │ │ │ orreq r3, r9, r8, asr #9 │ │ │ │ cmneq r7, r4, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ cmneq r7, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 17d4c <__cxa_atexit@plt+0xbcec> │ │ │ │ ldr r2, [pc, #64] @ 17d54 <__cxa_atexit@plt+0xbcf4> │ │ │ │ @@ -12086,15 +12086,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 17d60 <__cxa_atexit@plt+0xbd00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r7, r0, lsl #20 │ │ │ │ orreq r3, r9, r4, lsl r4 │ │ │ │ orreq r3, r9, ip, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -12108,15 +12108,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r9, r0, lsl #8 │ │ │ │ cmneq r7, r0, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -12127,15 +12127,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 17e0c <__cxa_atexit@plt+0xbdac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #24] @ 17e10 <__cxa_atexit@plt+0xbdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -12153,15 +12153,15 @@ │ │ │ │ bhi 17e58 <__cxa_atexit@plt+0xbdf8> │ │ │ │ ldr r3, [pc, #48] @ 17e74 <__cxa_atexit@plt+0xbe14> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 17e78 <__cxa_atexit@plt+0xbe18> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r7, [pc, #28] @ 17e7c <__cxa_atexit@plt+0xbe1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -12179,51 +12179,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r9, r4, ror #5 │ │ │ │ cmneq r7, r8, lsl #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 17f1c <__cxa_atexit@plt+0xbebc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17f14 <__cxa_atexit@plt+0xbeb4> │ │ │ │ ldr r3, [pc, #44] @ 17f24 <__cxa_atexit@plt+0xbec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 17f28 <__cxa_atexit@plt+0xbec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, r4, asr r8 │ │ │ │ orreq r3, r9, r8, lsr r2 │ │ │ │ cmneq r7, r0, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 17f98 <__cxa_atexit@plt+0xbf38> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 17f90 <__cxa_atexit@plt+0xbf30> │ │ │ │ ldr r7, [pc, #64] @ 17fa0 <__cxa_atexit@plt+0xbf40> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 17fa4 <__cxa_atexit@plt+0xbf44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -12231,15 +12231,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 17fa8 <__cxa_atexit@plt+0xbf48> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 17fac <__cxa_atexit@plt+0xbf4c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, r4, lsl #16 │ │ │ │ ldrdeq r3, [r9, r0] │ │ │ │ orreq r3, r9, r0, lsr #4 │ │ │ │ @@ -12247,15 +12247,15 @@ │ │ │ │ ldrheq r9, [r7, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 17fd0 <__cxa_atexit@plt+0xbf70> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ cmneq r7, r8, lsr #15 │ │ │ │ mov r7, r6 │ │ │ │ ldr r9, [r5] │ │ │ │ ldmib r5, {r8, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r0, r6 │ │ │ │ @@ -12315,57 +12315,57 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ orreq r3, r9, r4, lsr #1 │ │ │ │ cmneq r7, r8, ror #13 │ │ │ │ - ldrdeq r6, [r2, #-135]! @ 0xffffff79 │ │ │ │ + cmneq r2, r7, asr #17 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r5, lsl r9 │ │ │ │ + cmneq r2, r5, lsl #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r4, asr r9 │ │ │ │ + cmneq r2, r4, asr #18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01626993 │ │ │ │ + cmneq r2, r3, lsl #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, #-153]! @ 0xffffff67 │ │ │ │ + cmneq r2, r9, asr #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, pc, lsl sl │ │ │ │ + cmneq r2, pc, lsl #20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, sl, ror #20 │ │ │ │ + cmneq r2, sl, asr sl │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strheq r6, [r2, #-169]! @ 0xffffff57 │ │ │ │ + cmneq r2, r9, lsr #21 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -12451,15 +12451,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ orreq r2, r9, r0, ror #29 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #116] @ 18390 <__cxa_atexit@plt+0xc330> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -12487,15 +12487,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ orreq r2, r9, r0, asr lr │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -12513,15 +12513,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r0, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18464 <__cxa_atexit@plt+0xc404> │ │ │ │ @@ -12550,15 +12550,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r7, r0, asr #6 │ │ │ │ orreq r2, r9, r0, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12569,15 +12569,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r4, ror #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18570 <__cxa_atexit@plt+0xc510> │ │ │ │ @@ -12616,15 +12616,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ cmneq r7, r8, lsr r2 │ │ │ │ orreq r2, r9, r4, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -12647,15 +12647,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0x01892bbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -12669,15 +12669,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r8, ror #22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 186dc <__cxa_atexit@plt+0xc67c> │ │ │ │ @@ -12708,15 +12708,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrsbeq r9, [r7, #-0]! │ │ │ │ strdeq r2, [r9, r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12728,15 +12728,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r4, ror sl │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 187c8 <__cxa_atexit@plt+0xc768> │ │ │ │ @@ -12767,15 +12767,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r8, ror #31 │ │ │ │ orreq r2, r9, r0, lsl sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12787,15 +12787,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, ip, lsl #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 188ac <__cxa_atexit@plt+0xc84c> │ │ │ │ @@ -12824,15 +12824,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r7, r8, lsl #30 │ │ │ │ orreq r2, r9, r8, lsr #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -12843,15 +12843,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, ip, lsr #17 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 189b8 <__cxa_atexit@plt+0xc958> │ │ │ │ @@ -12890,15 +12890,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ cmneq r7, r0, lsl #28 │ │ │ │ orreq r2, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -12921,15 +12921,15 @@ │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r2, r9, r4, lsl #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -12943,22 +12943,22 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r0, lsr r7 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 18ba8 <__cxa_atexit@plt+0xcb48> │ │ │ │ ldr lr, [pc, #224] @ 18bcc <__cxa_atexit@plt+0xcb6c> │ │ │ │ @@ -12994,26 +12994,26 @@ │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r7, r8, lr} │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r7, [pc, #80] @ 18bd4 <__cxa_atexit@plt+0xcb74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #76] @ 18bd8 <__cxa_atexit@plt+0xcb78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r7, [pc, #68] @ 18bdc <__cxa_atexit@plt+0xcb7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ add r7, r3, #2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ @@ -13031,15 +13031,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 18c10 <__cxa_atexit@plt+0xcbb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13051,15 +13051,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r4, lsl #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 18cc0 <__cxa_atexit@plt+0xcc60> │ │ │ │ ldr lr, [pc, #72] @ 18cc8 <__cxa_atexit@plt+0xcc68> │ │ │ │ @@ -13071,29 +13071,29 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ beq 18cb0 <__cxa_atexit@plt+0xcc50> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orreq r2, r9, ip, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 18d6c <__cxa_atexit@plt+0xcd0c> │ │ │ │ @@ -13114,26 +13114,26 @@ │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -13144,18 +13144,18 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -13283,27 +13283,27 @@ │ │ │ │ strb r0, [r2], #1 │ │ │ │ ldr r0, [pc, #72] @ 19034 <__cxa_atexit@plt+0xcfd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r2, [r9, r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -13316,18 +13316,18 @@ │ │ │ │ strb r0, [r2], #1 │ │ │ │ ldr r0, [pc, #32] @ 19090 <__cxa_atexit@plt+0xd030> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r9, r4, asr r1 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 19158 <__cxa_atexit@plt+0xd0f8> │ │ │ │ @@ -13349,15 +13349,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r2], #1 │ │ │ │ str r1, [r6, #12]! │ │ │ │ ldr r1, [pc, #148] @ 19190 <__cxa_atexit@plt+0xd130> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r6, {r1, r2} │ │ │ │ sub r8, r3, #19 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #100] @ 19184 <__cxa_atexit@plt+0xd124> │ │ │ │ add r9, pc, r9 │ │ │ │ mov lr, #1 │ │ │ │ @@ -13379,15 +13379,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0x0189209c │ │ │ │ cmneq r7, ip, ror #12 │ │ │ │ orreq r2, r9, r8, asr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -13407,15 +13407,15 @@ │ │ │ │ str r1, [r3, #12]! │ │ │ │ ldr r1, [pc, #100] @ 19240 <__cxa_atexit@plt+0xd1e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r9, [pc, #64] @ 19238 <__cxa_atexit@plt+0xd1d8> │ │ │ │ add r9, pc, r9 │ │ │ │ mov lr, #1 │ │ │ │ ldr r8, [pc, #56] @ 1923c <__cxa_atexit@plt+0xd1dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ sub r1, r6, #18 │ │ │ │ @@ -13425,26 +13425,26 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ orreq r1, r9, r4, asr #31 │ │ │ │ orreq r1, r9, r8, ror #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 192cc <__cxa_atexit@plt+0xd26c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 192c4 <__cxa_atexit@plt+0xd264> │ │ │ │ ldr r7, [pc, #128] @ 192f4 <__cxa_atexit@plt+0xd294> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #124] @ 192f8 <__cxa_atexit@plt+0xd298> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13472,15 +13472,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 192fc <__cxa_atexit@plt+0xd29c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ cmneq r7, r8, asr r5 │ │ │ │ @ instruction: 0x01891ebc │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq r1, r9, r4, lsl pc │ │ │ │ orreq r1, r9, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -13500,27 +13500,27 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 1936c <__cxa_atexit@plt+0xd30c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r1, r9, r8, lsl #29 │ │ │ │ orreq r1, r9, r4, lsl #29 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ cmneq r7, r8, asr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19454 <__cxa_atexit@plt+0xd3f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1944c <__cxa_atexit@plt+0xd3ec> │ │ │ │ ldr r7, [pc, #236] @ 19490 <__cxa_atexit@plt+0xd430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #-12]! │ │ │ │ @@ -13558,15 +13558,15 @@ │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 194a0 <__cxa_atexit@plt+0xd440> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [pc, #56] @ 194a4 <__cxa_atexit@plt+0xd444> │ │ │ │ @@ -13593,15 +13593,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 194d8 <__cxa_atexit@plt+0xd478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -13613,25 +13613,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01891cbc │ │ │ │ cmneq r7, ip, lsr #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 19594 <__cxa_atexit@plt+0xd534> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1958c <__cxa_atexit@plt+0xd52c> │ │ │ │ ldr r3, [pc, #60] @ 1959c <__cxa_atexit@plt+0xd53c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 195a0 <__cxa_atexit@plt+0xd540> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #52] @ 195a4 <__cxa_atexit@plt+0xd544> │ │ │ │ @@ -13715,23 +13715,23 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r5, [r6, #8] │ │ │ │ add r8, sl, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 152a2c <__cxa_atexit@plt+0x1469cc> │ │ │ │ + b 70220 <__cxa_atexit@plt+0x641c0> │ │ │ │ ldr r7, [r5] │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [pc, #64] @ 19710 <__cxa_atexit@plt+0xd6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 196fc <__cxa_atexit@plt+0xd69c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -13769,27 +13769,27 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 152a2c <__cxa_atexit@plt+0x1469cc> │ │ │ │ + b 70220 <__cxa_atexit@plt+0x641c0> │ │ │ │ ldr r2, [pc, #76] @ 197ec <__cxa_atexit@plt+0xd78c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #8]! │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r3, r6 │ │ │ │ b 197d8 <__cxa_atexit@plt+0xd778> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -13835,26 +13835,26 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ add r8, r0, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 152a2c <__cxa_atexit@plt+0x1469cc> │ │ │ │ + b 70220 <__cxa_atexit@plt+0x641c0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [pc, #104] @ 19918 <__cxa_atexit@plt+0xd8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r8, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r7, [pc, #72] @ 1991c <__cxa_atexit@plt+0xd8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, sl} │ │ │ │ @@ -13877,15 +13877,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 199b0 <__cxa_atexit@plt+0xd950> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 199a8 <__cxa_atexit@plt+0xd948> │ │ │ │ ldr r7, [pc, #128] @ 199d8 <__cxa_atexit@plt+0xd978> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #124] @ 199dc <__cxa_atexit@plt+0xd97c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -13913,15 +13913,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 199e0 <__cxa_atexit@plt+0xd980> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ cmneq r7, ip, ror #28 │ │ │ │ ldrdeq r1, [r9, r8] │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq r1, r9, r0, lsr r8 │ │ │ │ orreq r1, r9, ip, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -13941,41 +13941,41 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 19a50 <__cxa_atexit@plt+0xd9f0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r1, r9, r4, lsr #15 │ │ │ │ orreq r1, r9, r0, lsr #15 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ cmneq r7, r4, asr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 19ab8 <__cxa_atexit@plt+0xda58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19ab0 <__cxa_atexit@plt+0xda50> │ │ │ │ ldr r3, [pc, #56] @ 19ac0 <__cxa_atexit@plt+0xda60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 19ac4 <__cxa_atexit@plt+0xda64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 19ac8 <__cxa_atexit@plt+0xda68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ + b 149ce98 <__cxa_atexit@plt+0x1490e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018916b0 │ │ │ │ orreq r1, r9, r4, lsr r7 │ │ │ │ orreq r1, r9, r4, asr #13 │ │ │ │ @@ -13983,30 +13983,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 19b20 <__cxa_atexit@plt+0xdac0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 19b18 <__cxa_atexit@plt+0xdab8> │ │ │ │ ldr r8, [pc, #40] @ 19b28 <__cxa_atexit@plt+0xdac8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 19b2c <__cxa_atexit@plt+0xdacc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, pc, lsr #9 │ │ │ │ + @ instruction: 0x0162549f │ │ │ │ orreq r1, r9, r0, lsr r6 │ │ │ │ cmneq r7, ip, lsl sp │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -14374,30 +14374,30 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 1a13c <__cxa_atexit@plt+0xe0dc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a134 <__cxa_atexit@plt+0xe0d4> │ │ │ │ ldr r8, [pc, #40] @ 1a144 <__cxa_atexit@plt+0xe0e4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 1a148 <__cxa_atexit@plt+0xe0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, sl, ror #28 │ │ │ │ + cmneq r2, sl, asr lr │ │ │ │ orreq r1, r9, r4, lsl r0 │ │ │ │ cmneq r7, r0, asr #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -14894,29 +14894,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a96c <__cxa_atexit@plt+0xe90c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a964 <__cxa_atexit@plt+0xe904> │ │ │ │ ldr r3, [pc, #56] @ 1a974 <__cxa_atexit@plt+0xe914> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 1a978 <__cxa_atexit@plt+0xe918> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 1a97c <__cxa_atexit@plt+0xe91c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ + b 149ce98 <__cxa_atexit@plt+0x1490e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r6, [r7, #-240]! @ 0xffffff10 │ │ │ │ strdeq r0, [r9, r4] │ │ │ │ orreq r0, r9, r4, lsl r8 │ │ │ │ @@ -14924,29 +14924,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 1a9e4 <__cxa_atexit@plt+0xe984> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 1a9dc <__cxa_atexit@plt+0xe97c> │ │ │ │ ldr r3, [pc, #56] @ 1a9ec <__cxa_atexit@plt+0xe98c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 1a9f0 <__cxa_atexit@plt+0xe990> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #40] @ 1a9f4 <__cxa_atexit@plt+0xe994> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ + b 149ce98 <__cxa_atexit@plt+0x1490e38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r7, r8, lsr #31 │ │ │ │ orreq r0, r9, ip, ror r7 │ │ │ │ @ instruction: 0x0189079c │ │ │ │ @@ -14973,15 +14973,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1aa94 <__cxa_atexit@plt+0xea34> │ │ │ │ ldr r7, [pc, #96] @ 1aab8 <__cxa_atexit@plt+0xea58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -14990,15 +14990,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r0, r9, r4, lsr #14 │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ cmneq r7, r0, lsr #26 │ │ │ │ orreq r0, r9, r8, asr #14 │ │ │ │ ldrsbeq r6, [r7, #-228]! @ 0xffffff1c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -15006,15 +15006,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aaec <__cxa_atexit@plt+0xea8c> │ │ │ │ ldr r2, [pc, #28] @ 1aafc <__cxa_atexit@plt+0xea9c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #12] @ 1ab00 <__cxa_atexit@plt+0xeaa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r7, r0, lsr #29 │ │ │ │ @ instruction: 0x01776e90 │ │ │ │ @@ -15022,15 +15022,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ab2c <__cxa_atexit@plt+0xeacc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 1ab30 <__cxa_atexit@plt+0xead0> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r7, r4, ror #28 │ │ │ │ cmneq r7, r0, ror #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ @@ -15055,19 +15055,19 @@ │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1abc0 <__cxa_atexit@plt+0xeb60> │ │ │ │ ldr r3, [pc, #56] @ 1abdc <__cxa_atexit@plt+0xeb7c> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #16] @ 1abd8 <__cxa_atexit@plt+0xeb78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ ldrsbeq r6, [r7, #-212]! @ 0xffffff2c │ │ │ │ @@ -15099,15 +15099,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r0, r9, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ orreq r0, r9, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -15130,15 +15130,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1ad08 <__cxa_atexit@plt+0xeca8> │ │ │ │ ldr r7, [pc, #96] @ 1ad2c <__cxa_atexit@plt+0xeccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -15147,30 +15147,30 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x018904b0 │ │ │ │ @ instruction: 0xffffdc3c │ │ │ │ ldrheq r6, [r7, #-172]! @ 0xffffff54 │ │ │ │ orreq r0, r9, r4, ror #9 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1ad5c <__cxa_atexit@plt+0xecfc> │ │ │ │ ldr r3, [pc, #28] @ 1ad6c <__cxa_atexit@plt+0xed0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #12] @ 1ad70 <__cxa_atexit@plt+0xed10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r7, r8, lsr ip │ │ │ │ cmneq r7, r0, lsr #24 │ │ │ │ @@ -15178,15 +15178,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ad9c <__cxa_atexit@plt+0xed3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 1ada0 <__cxa_atexit@plt+0xed40> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r7, r4, lsr #23 │ │ │ │ ldrsheq r6, [r7, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -15203,31 +15203,31 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1ae10 <__cxa_atexit@plt+0xedb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r0, r9, r0, lsr #7 │ │ │ │ cmneq r7, ip, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1ae40 <__cxa_atexit@plt+0xede0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 1ae44 <__cxa_atexit@plt+0xede4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrsheq r6, [r7, #-152]! @ 0xffffff68 │ │ │ │ cmneq r7, ip, asr #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -15256,19 +15256,19 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1aee4 <__cxa_atexit@plt+0xee84> │ │ │ │ ldr r3, [pc, #52] @ 1aefc <__cxa_atexit@plt+0xee9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #12] @ 1aef8 <__cxa_atexit@plt+0xee98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrheq r6, [r7, #-160]! @ 0xffffff60 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @@ -15308,15 +15308,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1afe8 <__cxa_atexit@plt+0xef88> │ │ │ │ ldr r3, [pc, #144] @ 1b024 <__cxa_atexit@plt+0xefc4> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #8]! │ │ │ │ ldr r1, [pc, #92] @ 1b01c <__cxa_atexit@plt+0xefbc> │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -15325,15 +15325,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1affc <__cxa_atexit@plt+0xef9c> │ │ │ │ ldr r2, [pc, #80] @ 1b028 <__cxa_atexit@plt+0xefc8> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #36] @ 1b014 <__cxa_atexit@plt+0xefb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 1b020 <__cxa_atexit@plt+0xefc0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -15365,15 +15365,15 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 1b088 <__cxa_atexit@plt+0xf028> │ │ │ │ ldr r3, [pc, #36] @ 1b0a4 <__cxa_atexit@plt+0xf044> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8, r9} │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #16] @ 1b0a0 <__cxa_atexit@plt+0xf040> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r7, r4, lsl #18 │ │ │ │ @@ -15409,15 +15409,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ orreq r0, r9, ip, rrx │ │ │ │ orreq r0, r9, r8, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -15438,15 +15438,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq pc, [r8, r0] │ │ │ │ orreq r0, r9, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1b218 <__cxa_atexit@plt+0xf1b8> │ │ │ │ @@ -15476,15 +15476,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ orreq pc, r8, r0, ror #30 │ │ │ │ orreq pc, r8, ip, ror pc @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -15505,15 +15505,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r8, r4, ror #29 │ │ │ │ orreq pc, r8, r0, lsl #30 │ │ │ │ cmneq r7, r8, asr #13 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -15540,15 +15540,15 @@ │ │ │ │ ldr r5, [pc, #108] @ 1b398 <__cxa_atexit@plt+0xf338> │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r7] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -15585,15 +15585,15 @@ │ │ │ │ bhi 1b408 <__cxa_atexit@plt+0xf3a8> │ │ │ │ ldr r5, [pc, #64] @ 1b424 <__cxa_atexit@plt+0xf3c4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b420 <__cxa_atexit@plt+0xf3c0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -15612,15 +15612,15 @@ │ │ │ │ bhi 1b464 <__cxa_atexit@plt+0xf404> │ │ │ │ ldr r3, [pc, #40] @ 1b478 <__cxa_atexit@plt+0xf418> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #16] @ 1b47c <__cxa_atexit@plt+0xf41c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ cmneq r7, r8, lsr #10 │ │ │ │ @@ -15651,15 +15651,15 @@ │ │ │ │ bhi 1b530 <__cxa_atexit@plt+0xf4d0> │ │ │ │ ldr r7, [pc, #104] @ 1b554 <__cxa_atexit@plt+0xf4f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -15695,15 +15695,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b5c0 <__cxa_atexit@plt+0xf560> │ │ │ │ ldr r7, [pc, #60] @ 1b5dc <__cxa_atexit@plt+0xf57c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b5d8 <__cxa_atexit@plt+0xf578> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -15721,15 +15721,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1b618 <__cxa_atexit@plt+0xf5b8> │ │ │ │ ldr r7, [pc, #36] @ 1b62c <__cxa_atexit@plt+0xf5cc> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #16] @ 1b630 <__cxa_atexit@plt+0xf5d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ cmneq r7, ip, ror r3 │ │ │ │ @@ -15740,15 +15740,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1b664 <__cxa_atexit@plt+0xf604> │ │ │ │ ldr r2, [pc, #28] @ 1b674 <__cxa_atexit@plt+0xf614> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #12] @ 1b678 <__cxa_atexit@plt+0xf618> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r7, ip, asr r3 │ │ │ │ cmneq r7, r8, lsl r3 │ │ │ │ @@ -15756,15 +15756,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 1b6a4 <__cxa_atexit@plt+0xf644> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 1b6a8 <__cxa_atexit@plt+0xf648> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x01776194 │ │ │ │ cmneq r7, r8, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ @@ -15789,19 +15789,19 @@ │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 1b738 <__cxa_atexit@plt+0xf6d8> │ │ │ │ ldr r3, [pc, #56] @ 1b754 <__cxa_atexit@plt+0xf6f4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #16] @ 1b750 <__cxa_atexit@plt+0xf6f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r7, ip, asr r2 │ │ │ │ @@ -15841,15 +15841,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ orreq pc, r8, ip, lsr #19 │ │ │ │ orreq pc, r8, r8, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -15872,15 +15872,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r8, r8, lsr #18 │ │ │ │ orreq pc, r8, r4, asr #18 │ │ │ │ cmneq r7, r0, asr #2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -15907,15 +15907,15 @@ │ │ │ │ ldr r5, [pc, #108] @ 1b954 <__cxa_atexit@plt+0xf8f4> │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [r7] │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -15952,15 +15952,15 @@ │ │ │ │ bhi 1b9c4 <__cxa_atexit@plt+0xf964> │ │ │ │ ldr r5, [pc, #64] @ 1b9e0 <__cxa_atexit@plt+0xf980> │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 1b9dc <__cxa_atexit@plt+0xf97c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -15979,15 +15979,15 @@ │ │ │ │ bhi 1ba20 <__cxa_atexit@plt+0xf9c0> │ │ │ │ ldr r3, [pc, #40] @ 1ba34 <__cxa_atexit@plt+0xf9d4> │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #16] @ 1ba38 <__cxa_atexit@plt+0xf9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ cmneq r7, r0, lsr #31 │ │ │ │ @@ -16024,15 +16024,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 1bb30 <__cxa_atexit@plt+0xfad0> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #20 │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -16075,15 +16075,15 @@ │ │ │ │ bhi 1bbb0 <__cxa_atexit@plt+0xfb50> │ │ │ │ ldr r7, [pc, #68] @ 1bbd0 <__cxa_atexit@plt+0xfb70> │ │ │ │ add r7, pc, r7 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 1bbcc <__cxa_atexit@plt+0xfb6c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -16106,15 +16106,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bc1c <__cxa_atexit@plt+0xfbbc> │ │ │ │ ldr r7, [pc, #40] @ 1bc34 <__cxa_atexit@plt+0xfbd4> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r7, [pc, #20] @ 1bc38 <__cxa_atexit@plt+0xfbd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffef00 │ │ │ │ @@ -16136,23 +16136,23 @@ │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ ldr r6, [pc, #24] @ 1bcb4 <__cxa_atexit@plt+0xfc54> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq pc, r8, r4, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -16167,54 +16167,54 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 1bd14 <__cxa_atexit@plt+0xfcb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq pc, [r8, r0] │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1bd34 <__cxa_atexit@plt+0xfcd4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldrdeq r3, [r2, #-31]! @ 0xffffffe1 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + cmneq r2, pc, asr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1bd54 <__cxa_atexit@plt+0xfcf4> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmneq r2, fp, lsr #3 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + @ instruction: 0x0162319b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 1bd74 <__cxa_atexit@plt+0xfd14> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmneq r2, r0, ror #2 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + cmneq r2, r0, asr r1 │ │ │ │ cmneq r7, r8, asr #25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bdac <__cxa_atexit@plt+0xfd4c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1bdb4 <__cxa_atexit@plt+0xfd54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ + b 1555128 <__cxa_atexit@plt+0x15490c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r8, r0, lsr #7 │ │ │ │ cmneq r7, ip, ror ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -16227,30 +16227,30 @@ │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1be00 <__cxa_atexit@plt+0xfda0> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r7, r8, lsl ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldrsheq r5, [r7, #-180]! @ 0xffffff4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -16261,21 +16261,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 1be9c <__cxa_atexit@plt+0xfe3c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r2, lr, lsr #32 │ │ │ │ + cmneq r2, lr, lsl r0 │ │ │ │ @ instruction: 0x01775b94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bf30 <__cxa_atexit@plt+0xfed0> │ │ │ │ @@ -16299,15 +16299,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r9, #3 │ │ │ │ beq 1bf20 <__cxa_atexit@plt+0xfec0> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16321,15 +16321,15 @@ │ │ │ │ ldrsbeq r5, [r7, #-172]! @ 0xffffff54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldrheq r5, [r7, #-172]! @ 0xffffff54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1bfdc <__cxa_atexit@plt+0xff7c> │ │ │ │ @@ -16346,25 +16346,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1c000 <__cxa_atexit@plt+0xffa0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ orreq pc, r8, r8, lsl #3 │ │ │ │ - ldrdeq r2, [r2, #-230]! @ 0xffffff1a │ │ │ │ + cmneq r2, r6, asr #29 │ │ │ │ cmneq r7, ip, lsr #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -16402,15 +16402,15 @@ │ │ │ │ bhi 1c0bc <__cxa_atexit@plt+0x1005c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1c0c4 <__cxa_atexit@plt+0x10064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ + b 1555128 <__cxa_atexit@plt+0x15490c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0188f090 │ │ │ │ cmneq r7, ip, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -16423,30 +16423,30 @@ │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 1c110 <__cxa_atexit@plt+0x100b0> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r7, r8, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ cmneq r7, r4, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -16457,21 +16457,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 1c1ac <__cxa_atexit@plt+0x1014c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq r2, lr, lsr #26 │ │ │ │ + cmneq r2, lr, lsl sp │ │ │ │ cmneq r7, r4, lsl #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c240 <__cxa_atexit@plt+0x101e0> │ │ │ │ @@ -16495,15 +16495,15 @@ │ │ │ │ str r0, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ tst r9, #3 │ │ │ │ beq 1c230 <__cxa_atexit@plt+0x101d0> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #11 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16517,15 +16517,15 @@ │ │ │ │ cmneq r7, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #11 │ │ │ │ mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + b 141b50c <__cxa_atexit@plt+0x140f4ac> │ │ │ │ cmneq r7, ip, lsr #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1c2ec <__cxa_atexit@plt+0x1028c> │ │ │ │ @@ -16542,25 +16542,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1c310 <__cxa_atexit@plt+0x102b0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ orreq lr, r8, r8, ror lr │ │ │ │ - ldrdeq r2, [r2, #-182]! @ 0xffffff4a │ │ │ │ + cmneq r2, r6, asr #23 │ │ │ │ cmneq r7, ip, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -16604,15 +16604,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 1c3f8 <__cxa_atexit@plt+0x10398> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, r0, lsr #27 │ │ │ │ @ instruction: 0x0188ed90 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -16634,15 +16634,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #44] @ 1c480 <__cxa_atexit@plt+0x10420> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16663,15 +16663,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 1c4e4 <__cxa_atexit@plt+0x10484> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0188ecb4 │ │ │ │ orreq lr, r8, r4, lsr #25 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -16693,15 +16693,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #44] @ 1c56c <__cxa_atexit@plt+0x1050c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16722,15 +16722,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r0, [pc, #40] @ 1c5d0 <__cxa_atexit@plt+0x10570> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub sl, r6, #6 │ │ │ │ mov r8, #11 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, r8, asr #23 │ │ │ │ @ instruction: 0x0188ebb8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -16752,15 +16752,15 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r8, [pc, #44] @ 1c658 <__cxa_atexit@plt+0x105f8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -16793,15 +16793,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ ldr r8, [pc, #372] @ 1c844 <__cxa_atexit@plt+0x107e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c7e8 <__cxa_atexit@plt+0x10788> │ │ │ │ ldr r2, [pc, #308] @ 1c82c <__cxa_atexit@plt+0x107cc> │ │ │ │ @@ -16835,23 +16835,23 @@ │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #212] @ 1c84c <__cxa_atexit@plt+0x107ec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #200] @ 1c850 <__cxa_atexit@plt+0x107f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #176] @ 1c848 <__cxa_atexit@plt+0x107e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 1c810 <__cxa_atexit@plt+0x107b0> │ │ │ │ ldr r2, [pc, #120] @ 1c838 <__cxa_atexit@plt+0x107d8> │ │ │ │ @@ -16871,15 +16871,15 @@ │ │ │ │ b 1c7fc <__cxa_atexit@plt+0x1079c> │ │ │ │ ldr r6, [pc, #44] @ 1c828 <__cxa_atexit@plt+0x107c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #40] @ 1c840 <__cxa_atexit@plt+0x107e0> │ │ │ │ add r6, pc, r6 │ │ │ │ b 1c7fc <__cxa_atexit@plt+0x1079c> │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ orreq lr, r8, ip, lsr #20 │ │ │ │ orreq lr, r8, r0, lsl sl │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ @@ -16919,15 +16919,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1c8dc <__cxa_atexit@plt+0x1087c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ ldrdeq lr, [r8, r4] │ │ │ │ orreq lr, r8, r0, asr #17 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -16954,15 +16954,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1c968 <__cxa_atexit@plt+0x10908> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ orreq lr, r8, r8, asr #16 │ │ │ │ orreq lr, r8, r4, lsr r8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -16989,15 +16989,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 1c9f4 <__cxa_atexit@plt+0x10994> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0x0188e7bc │ │ │ │ orreq lr, r8, r8, lsr #15 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -17016,21 +17016,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 1ca68 <__cxa_atexit@plt+0x10a08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmneq r2, r6, lsl #9 │ │ │ │ + smceq 8774 @ 0x2246 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1cab4 <__cxa_atexit@plt+0x10a54> │ │ │ │ @@ -17070,25 +17070,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1cb50 <__cxa_atexit@plt+0x10af0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq lr, r8, r8, lsr r6 │ │ │ │ - cmneq r2, sl, lsr #7 │ │ │ │ + @ instruction: 0x0162239a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17248,15 +17248,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #16 │ │ │ │ b 1cde8 <__cxa_atexit@plt+0x10d88> │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ @ instruction: 0xfffff06c │ │ │ │ @ instruction: 0xfffff094 │ │ │ │ @ instruction: 0xfffff2d4 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ @@ -17293,15 +17293,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff810 │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0x01774b98 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -17327,15 +17327,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ @ instruction: 0xfffff418 │ │ │ │ cmneq r7, r0, lsl fp │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ @@ -17361,15 +17361,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffee1c │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ @ instruction: 0xfffff080 │ │ │ │ @ instruction: 0x01774a98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -17413,15 +17413,15 @@ │ │ │ │ orreq lr, r8, r4, ror #2 │ │ │ │ cmneq r7, ip, lsl sl │ │ │ │ orreq lr, r8, ip, lsl r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -17431,21 +17431,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 1d0e4 <__cxa_atexit@plt+0x11084> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - cmneq r2, r4, lsr lr │ │ │ │ + cmneq r2, r4, lsr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 1d130 <__cxa_atexit@plt+0x110d0> │ │ │ │ @@ -17455,15 +17455,15 @@ │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r0, [pc, #36] @ 1d144 <__cxa_atexit@plt+0x110e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ sub r8, r6, #6 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq lr, r8, r0, asr r0 │ │ │ │ orreq lr, r8, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -17485,25 +17485,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 1d1cc <__cxa_atexit@plt+0x1116c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0x0188dfbc │ │ │ │ - cmneq r2, r8, asr sp │ │ │ │ + cmneq r2, r8, asr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -17606,15 +17606,15 @@ │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ cmneq r7, r4, asr #14 │ │ │ │ cmneq r7, r8, lsr r7 │ │ │ │ ldrheq r4, [r7, #-104]! @ 0xffffff98 │ │ │ │ @@ -17643,15 +17643,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r3, [r2, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ cmneq r7, r4, lsr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -17691,15 +17691,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1d4e0 <__cxa_atexit@plt+0x11480> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ @ instruction: 0x0177459c │ │ │ │ cmneq r7, r8, ror r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1d564 <__cxa_atexit@plt+0x11504> │ │ │ │ @@ -17788,33 +17788,33 @@ │ │ │ │ ldr r3, [pc, #92] @ 1d6a8 <__cxa_atexit@plt+0x11648> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #52] @ 1d6a0 <__cxa_atexit@plt+0x11640> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ ldrsheq r4, [r7, #-60]! @ 0xffffffc4 │ │ │ │ ldrsheq r4, [r7, #-52]! @ 0xffffffcc │ │ │ │ cmneq r7, r0, lsl r4 │ │ │ │ cmneq r7, r8, lsl #8 │ │ │ │ cmneq r7, ip, lsr #8 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmneq r2, r0, lsr #17 │ │ │ │ + @ instruction: 0x01621890 │ │ │ │ ldrsbeq r4, [r7, #-48]! @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ beq 1d6ec <__cxa_atexit@plt+0x1168c> │ │ │ │ @@ -17842,24 +17842,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #52] @ 1d75c <__cxa_atexit@plt+0x116fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ cmneq r7, r4, lsr #6 │ │ │ │ cmneq r7, r8, lsl r3 │ │ │ │ cmneq r7, r8, lsr #6 │ │ │ │ cmneq r7, ip, lsl r3 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmneq r2, r4, asr #15 │ │ │ │ + strheq r1, [r2, #-116]! @ 0xffffff8c │ │ │ │ ldrsheq r4, [r7, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -17949,15 +17949,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 1d8e8 <__cxa_atexit@plt+0x11888> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ ldrsbeq r4, [r7, #-28]! @ 0xffffffe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 1d90c <__cxa_atexit@plt+0x118ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ @@ -18515,31 +18515,31 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #2 │ │ │ │ bne 1e230 <__cxa_atexit@plt+0x121d0> │ │ │ │ ldr r8, [r2, #1] │ │ │ │ ldr r9, [r3, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #1 │ │ │ │ beq 1e230 <__cxa_atexit@plt+0x121d0> │ │ │ │ cmp r1, #2 │ │ │ │ bne 1e140 <__cxa_atexit@plt+0x120e0> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r9, [r3, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #1 │ │ │ │ bne 1e140 <__cxa_atexit@plt+0x120e0> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ ldr r9, [r3, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #3 │ │ │ │ beq 1e25c <__cxa_atexit@plt+0x121fc> │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r7, r1 │ │ │ │ bgt 1e140 <__cxa_atexit@plt+0x120e0> │ │ │ │ bne 1e230 <__cxa_atexit@plt+0x121d0> │ │ │ │ @@ -19591,15 +19591,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrsheq r2, [r7, #-168]! @ 0xffffff58 │ │ │ │ orreq fp, r8, r8, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19611,15 +19611,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0188be94 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f32c <__cxa_atexit@plt+0x132cc> │ │ │ │ @@ -19679,15 +19679,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r0, lsr #19 │ │ │ │ @ instruction: 0x0188bdb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19699,15 +19699,15 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r8, r4, lsr sp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f4b4 <__cxa_atexit@plt+0x13454> │ │ │ │ @@ -19738,15 +19738,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrheq r2, [r7, #-136]! @ 0xffffff78 │ │ │ │ orreq fp, r8, ip, asr #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19758,15 +19758,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r8, r8, asr #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f5a0 <__cxa_atexit@plt+0x13540> │ │ │ │ @@ -19797,15 +19797,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrsbeq r2, [r7, #-112]! @ 0xffffff90 │ │ │ │ orreq fp, r8, r0, ror #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19817,15 +19817,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r8, ip, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 1f68c <__cxa_atexit@plt+0x1362c> │ │ │ │ @@ -19856,15 +19856,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r7, r8, ror #13 │ │ │ │ strdeq fp, [r8, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -19876,15 +19876,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r8, r0, ror sl │ │ │ │ @ instruction: 0x01772690 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -19913,15 +19913,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 137b904 <__cxa_atexit@plt+0x136f8a4> │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 1f7e8 <__cxa_atexit@plt+0x13788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -19960,15 +19960,15 @@ │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ - b 137b904 <__cxa_atexit@plt+0x136f8a4> │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ ldr r7, [pc, #32] @ 1f87c <__cxa_atexit@plt+0x1381c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -19986,37 +19986,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 137b904 <__cxa_atexit@plt+0x136f8a4> │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrsbeq r2, [r7, #-76]! @ 0xffffffb4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 1f8ec <__cxa_atexit@plt+0x1388c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 1f8f0 <__cxa_atexit@plt+0x13890> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ mov r8, r7 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq fp, r8, r8, lsl #17 │ │ │ │ cmneq r7, r8, lsr #9 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1f914 <__cxa_atexit@plt+0x138b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bc2c54 <__cxa_atexit@plt+0xbb6bf4> │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r7, r8, ror r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ b 1f93c <__cxa_atexit@plt+0x138dc> │ │ │ │ @@ -20037,15 +20037,15 @@ │ │ │ │ bmi 1f9d8 <__cxa_atexit@plt+0x13978> │ │ │ │ ldr r3, [pc, #164] @ 1fa18 <__cxa_atexit@plt+0x139b8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ ldr r8, [pc, #124] @ 1fa0c <__cxa_atexit@plt+0x139ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr lr, [pc, #120] @ 1fa10 <__cxa_atexit@plt+0x139b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -20069,15 +20069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #32] @ 1fa14 <__cxa_atexit@plt+0x139b4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq fp, r8, ip, lsl r8 │ │ │ │ orreq fp, r8, r0, ror r8 │ │ │ │ orreq fp, r8, r4, ror #15 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r7, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -20119,15 +20119,15 @@ │ │ │ │ str r7, [r8, #32] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ sub r7, r6, #2 │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0188b794 │ │ │ │ orreq fp, r8, ip, ror #13 │ │ │ │ orreq fp, r8, r4, ror #14 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 20238 <__cxa_atexit@plt+0x141d8> │ │ │ │ cmneq r7, r4, lsr r3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -20172,29 +20172,29 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ ldr r3, [pc, #32] @ 1fbb8 <__cxa_atexit@plt+0x13b58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq fp, r8, ip, ror #11 │ │ │ │ ldrdeq fp, [r8, r0] │ │ │ │ cmneq r7, ip, asr #4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1fbdc <__cxa_atexit@plt+0x13b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bc2c54 <__cxa_atexit@plt+0xbb6bf4> │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r7, r8, lsl r2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -20217,21 +20217,21 @@ │ │ │ │ add r5, r5, #2 │ │ │ │ str r5, [r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, ip} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r5, r2 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r3, [pc, #28] @ 1fc7c <__cxa_atexit@plt+0x13c1c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ cmneq r7, ip, lsr #3 │ │ │ │ orreq fp, r8, r8, ror #11 │ │ │ │ cmneq r7, ip, lsr #3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r7, r8, ror r1 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -20254,21 +20254,21 @@ │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r3, [pc, #28] @ 1fd10 <__cxa_atexit@plt+0x13cb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ cmneq r7, r4, lsl r1 │ │ │ │ cmneq r7, r4, lsr r1 │ │ │ │ orreq fp, r8, r8, asr #10 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ cmneq r7, r0, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r7 │ │ │ │ @@ -20387,15 +20387,15 @@ │ │ │ │ mov r8, fp │ │ │ │ b 1ff84 <__cxa_atexit@plt+0x13f24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ orreq fp, r8, r8, lsr #5 │ │ │ │ ldrdeq fp, [r8, ip] │ │ │ │ orreq fp, r8, ip, lsr #5 │ │ │ │ cmneq r7, r8, lsl pc │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -20418,15 +20418,15 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r9, [r3, #16] │ │ │ │ mov r8, fp │ │ │ │ b 1ff84 <__cxa_atexit@plt+0x13f24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r8, r8, lsr r2 │ │ │ │ orreq fp, r8, r8, lsl #4 │ │ │ │ mov fp, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -20461,15 +20461,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 1f718 <__cxa_atexit@plt+0x136b8> │ │ │ │ ldr r3, [pc, #20] @ 2002c <__cxa_atexit@plt+0x13fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq fp, r8, r0, asr #4 │ │ │ │ ldrsheq r1, [r7, #-212]! @ 0xffffff2c │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ @@ -20494,29 +20494,29 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ ldr r3, [pc, #32] @ 200c0 <__cxa_atexit@plt+0x14060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq fp, r8, r4, ror #1 │ │ │ │ orreq fp, r8, r8, asr #1 │ │ │ │ cmneq r7, r8, lsr #26 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 200e4 <__cxa_atexit@plt+0x14084> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b bc2c54 <__cxa_atexit@plt+0xbb6bf4> │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5] │ │ │ │ @@ -20542,21 +20542,21 @@ │ │ │ │ str sl, [r3, #16] │ │ │ │ ldr r5, [pc, #48] @ 20188 <__cxa_atexit@plt+0x14128> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #20] │ │ │ │ str ip, [r3, #24] │ │ │ │ sub sl, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r3, [pc, #24] @ 2018c <__cxa_atexit@plt+0x1412c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq fp, r8, r0, asr #1 │ │ │ │ strheq fp, [r8, r0] │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -20578,21 +20578,21 @@ │ │ │ │ str ip, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ ldr r0, [pc, #44] @ 20218 <__cxa_atexit@plt+0x141b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ sub sl, r6, #2 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r3, [pc, #24] @ 2021c <__cxa_atexit@plt+0x141bc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq fp, r8, ip, asr #32 │ │ │ │ orreq fp, r8, ip, lsl r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xfffff8a4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ @@ -20775,19 +20775,19 @@ │ │ │ │ str r4, [r3, #32] │ │ │ │ sub r4, r6, #39 @ 0x27 │ │ │ │ sub r3, r6, #19 │ │ │ │ stm r5, {r3, r4} │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, r9 │ │ │ │ ldm sp, {r9, fp} │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r4, #44 @ 0x2c │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq sl, [r8, ip] │ │ │ │ orreq sl, r8, r4, ror ip │ │ │ │ orreq sl, r8, r0, lsl sp │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ andeq r0, r0, r6, lsl #11 │ │ │ │ ldrsheq r1, [r7, #-128]! @ 0xffffff80 │ │ │ │ andeq r0, r6, r0 │ │ │ │ @@ -20918,15 +20918,15 @@ │ │ │ │ sub r8, r6, #11 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #20] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r5, [sp, #4] │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ mov r6, r1 │ │ │ │ b 20770 <__cxa_atexit@plt+0x14710> │ │ │ │ @@ -21553,15 +21553,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ orreq sl, r8, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ ldrsbeq r0, [r7, #-204]! @ 0xffffff34 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ @@ -21592,15 +21592,15 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 211d4 <__cxa_atexit@plt+0x15174> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 211d8 <__cxa_atexit@plt+0x15178> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ cmneq r7, r0, ror r0 │ │ │ │ cmneq r7, ip, lsl r9 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bge 21200 <__cxa_atexit@plt+0x151a0> │ │ │ │ ldr r7, [pc, #92] @ 21250 <__cxa_atexit@plt+0x151f0> │ │ │ │ @@ -21618,15 +21618,15 @@ │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r3, r2 │ │ │ │ blt 211ec <__cxa_atexit@plt+0x1518c> │ │ │ │ bne 2123c <__cxa_atexit@plt+0x151dc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #16] @ 21254 <__cxa_atexit@plt+0x151f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ orreq r9, r8, r0, lsl #31 │ │ │ │ orreq r9, r8, r4, lsr pc │ │ │ │ @@ -21652,15 +21652,15 @@ │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp sl, r3 │ │ │ │ blt 2127c <__cxa_atexit@plt+0x1521c> │ │ │ │ bne 212c4 <__cxa_atexit@plt+0x15264> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #16] @ 212dc <__cxa_atexit@plt+0x1527c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ strdeq r9, [r8, r0] │ │ │ │ orreq r9, r8, ip, lsr #29 │ │ │ │ @@ -21727,15 +21727,15 @@ │ │ │ │ cmp sl, r1 │ │ │ │ blt 213ac <__cxa_atexit@plt+0x1534c> │ │ │ │ bne 213f0 <__cxa_atexit@plt+0x15390> │ │ │ │ cmp lr, r3 │ │ │ │ blt 213ac <__cxa_atexit@plt+0x1534c> │ │ │ │ bne 213f0 <__cxa_atexit@plt+0x15390> │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #20] @ 2140c <__cxa_atexit@plt+0x153ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orreq r9, r8, r0, asr #27 │ │ │ │ @@ -21764,15 +21764,15 @@ │ │ │ │ cmp sl, r1 │ │ │ │ blt 2144c <__cxa_atexit@plt+0x153ec> │ │ │ │ bne 21484 <__cxa_atexit@plt+0x15424> │ │ │ │ cmp lr, r3 │ │ │ │ blt 2144c <__cxa_atexit@plt+0x153ec> │ │ │ │ bne 21484 <__cxa_atexit@plt+0x15424> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 15befcc <__cxa_atexit@plt+0x15b2f6c> │ │ │ │ + b 15befc4 <__cxa_atexit@plt+0x15b2f64> │ │ │ │ ldr r7, [pc, #16] @ 2149c <__cxa_atexit@plt+0x1543c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ orreq r9, r8, r0, lsr #26 │ │ │ │ orreq r9, r8, ip, ror #25 │ │ │ │ @@ -22523,18 +22523,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2206c <__cxa_atexit@plt+0x1600c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, #-205]! @ 0xffffff33 │ │ │ │ + cmneq r1, sp, asr #25 │ │ │ │ orreq r9, r8, ip, ror #1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -22542,15 +22542,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 220bc <__cxa_atexit@plt+0x1605c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -22571,25 +22571,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 22144 <__cxa_atexit@plt+0x160e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq r9, r8, r4, asr #32 │ │ │ │ - cmneq r1, r7, lsl ip │ │ │ │ + cmneq r1, r7, lsl #24 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2218c <__cxa_atexit@plt+0x1612c> │ │ │ │ @@ -22598,15 +22598,15 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -22629,25 +22629,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 2222c <__cxa_atexit@plt+0x161cc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ orreq r8, r8, r4, ror #30 │ │ │ │ - cmneq r1, r4, asr #22 │ │ │ │ + cmneq r1, r4, lsr fp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 2227c <__cxa_atexit@plt+0x1621c> │ │ │ │ @@ -22658,15 +22658,15 @@ │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -22691,25 +22691,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str lr, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ orreq r8, r8, r4, ror lr │ │ │ │ - cmneq r1, r1, ror #20 │ │ │ │ + cmneq r1, r1, asr sl │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 22378 <__cxa_atexit@plt+0x16318> │ │ │ │ @@ -22721,15 +22721,15 @@ │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ str lr, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ str r0, [sl, #16] │ │ │ │ str r3, [sl, #20] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r4, r0 │ │ │ │ @@ -22750,21 +22750,21 @@ │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq r1, sl, lsl #19 │ │ │ │ + smceq 7322 @ 0x1c9a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -22799,15 +22799,15 @@ │ │ │ │ str sl, [r9, #16]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r3, [r9, #20] │ │ │ │ str r2, [r9, #24] │ │ │ │ mov r8, lr │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 224c0 <__cxa_atexit@plt+0x16460> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -22816,15 +22816,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r8, r8, r0, lsl #26 │ │ │ │ orreq r8, r8, r4, lsl sp │ │ │ │ orreq r8, r8, r4, lsl #26 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmneq r1, r6, asr #17 │ │ │ │ + strheq ip, [r1, #-134]! @ 0xffffff7a │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r8 │ │ │ │ @@ -22872,15 +22872,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add r1, r3, #16 │ │ │ │ stm r1, {r0, r2, r9} │ │ │ │ mov r8, lr │ │ │ │ mov r9, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #56] @ 22614 <__cxa_atexit@plt+0x165b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -22891,15 +22891,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ orreq r8, r8, r4, lsl #24 │ │ │ │ orreq r8, r8, ip, ror #23 │ │ │ │ ldrsbeq pc, [r6, #-192]! @ 0xffffff40 @ │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - @ instruction: 0x0161c79e │ │ │ │ + cmneq r1, lr, lsl #15 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 226a0 <__cxa_atexit@plt+0x16640> │ │ │ │ @@ -23008,15 +23008,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 227f4 <__cxa_atexit@plt+0x16794> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ cmnpeq r6, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 22864 <__cxa_atexit@plt+0x16804> │ │ │ │ @@ -23099,18 +23099,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 2296c <__cxa_atexit@plt+0x1690c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq ip, [r1, #-61]! @ 0xffffffc3 │ │ │ │ + cmneq r1, sp, asr #7 │ │ │ │ orreq r8, r8, ip, ror #15 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -23118,15 +23118,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 229bc <__cxa_atexit@plt+0x1695c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -23147,25 +23147,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 22a44 <__cxa_atexit@plt+0x169e4> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq r8, r8, r4, asr #14 │ │ │ │ - strdeq ip, [r1, #-38]! @ 0xffffffda │ │ │ │ + cmneq r1, r6, ror #5 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 22a88 <__cxa_atexit@plt+0x16a28> │ │ │ │ @@ -23173,15 +23173,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -23198,21 +23198,21 @@ │ │ │ │ ldr r3, [pc, #44] @ 22b00 <__cxa_atexit@plt+0x16aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq r1, ip, lsr r2 │ │ │ │ + cmneq r1, ip, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 22b6c <__cxa_atexit@plt+0x16b0c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -23230,23 +23230,23 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [pc, #60] @ 22b94 <__cxa_atexit@plt+0x16b34> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r5} │ │ │ │ str r1, [r3, #12] │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, sp, ror #3 │ │ │ │ + ldrdeq ip, [r1, #-29]! @ 0xffffffe3 │ │ │ │ orreq r8, r8, r0, lsl #12 │ │ │ │ orreq r8, r8, r4, lsl r6 │ │ │ │ orreq r8, r8, r8, lsl #12 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -23256,15 +23256,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 22be4 <__cxa_atexit@plt+0x16b84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r2, [sl, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ @@ -23285,25 +23285,25 @@ │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [pc, #56] @ 22c6c <__cxa_atexit@plt+0x16c0c> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ orreq r8, r8, ip, lsl r5 │ │ │ │ - cmneq r1, lr, asr #1 │ │ │ │ + strheq ip, [r1, #-14]! │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 22cb0 <__cxa_atexit@plt+0x16c50> │ │ │ │ @@ -23311,15 +23311,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r7, #8 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ @@ -23342,25 +23342,25 @@ │ │ │ │ ldr r8, [pc, #60] @ 22d50 <__cxa_atexit@plt+0x16cf0> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r8, r8, r0, asr #8 │ │ │ │ - strdeq fp, [r1, #-252]! @ 0xffffff04 │ │ │ │ + cmneq r1, ip, ror #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -23613,15 +23613,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 23168 <__cxa_atexit@plt+0x17108> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ cmnpeq r6, ip, ror r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 231ac <__cxa_atexit@plt+0x1714c> │ │ │ │ @@ -23715,15 +23715,15 @@ │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 23318 <__cxa_atexit@plt+0x172b8> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldmib r7, {r3, r7} │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r6, lsl #11 │ │ │ │ ldrsheq lr, [r6, #-240]! @ 0xffffff10 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -23819,15 +23819,15 @@ │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov r8, #28 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ ldr fp, [sp, #56] @ 0x38 │ │ │ │ - b 15ce60 <__cxa_atexit@plt+0x150e00> │ │ │ │ + b 7a654 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ mov r6, r3 │ │ │ │ b 234b0 <__cxa_atexit@plt+0x17450> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -25298,15 +25298,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, ip │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ orreq r6, r8, r4, asr #12 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ cmneq r6, r8, lsr r7 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ @@ -25360,15 +25360,15 @@ │ │ │ │ ldrdeq r6, [r8, r4] │ │ │ │ cmneq r6, r0, ror #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r7, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 24d30 <__cxa_atexit@plt+0x18cd0> │ │ │ │ @@ -25497,18 +25497,18 @@ │ │ │ │ ldr r1, [pc, #36] @ 24ee4 <__cxa_atexit@plt+0x18e84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r8, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r8, r6, #7 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r8, r4, lsl #6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r7, r2 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -25660,18 +25660,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ sub r8, r6, #11 │ │ │ │ mov r4, fp │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r8, r8, lsl r2 │ │ │ │ orreq r6, r8, ip, ror r0 │ │ │ │ cmneq r6, ip, asr r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -25765,15 +25765,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 253a8 <__cxa_atexit@plt+0x19348> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 253a0 <__cxa_atexit@plt+0x19340> │ │ │ │ ldr r8, [pc, #192] @ 253d8 <__cxa_atexit@plt+0x19378> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #188] @ 253dc <__cxa_atexit@plt+0x1937c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ @@ -25827,36 +25827,36 @@ │ │ │ │ @ instruction: 0x0176cf90 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ cmneq r6, r8, lsl #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ @ instruction: 0x0176cf90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2545c <__cxa_atexit@plt+0x193fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25454 <__cxa_atexit@plt+0x193f4> │ │ │ │ ldr r3, [pc, #48] @ 25464 <__cxa_atexit@plt+0x19404> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 25468 <__cxa_atexit@plt+0x19408> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 2546c <__cxa_atexit@plt+0x1940c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b bbfef0 <__cxa_atexit@plt+0xbb3e90> │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r6, r0, lsr pc │ │ │ │ strdeq r5, [r8, r0] │ │ │ │ @@ -25909,15 +25909,15 @@ │ │ │ │ beq 2559c <__cxa_atexit@plt+0x1953c> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #132] @ 255bc <__cxa_atexit@plt+0x1955c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 255a8 <__cxa_atexit@plt+0x19548> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr lr, [pc, #96] @ 255c4 <__cxa_atexit@plt+0x19564> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -25937,29 +25937,29 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orreq r5, r8, r0, lsl #25 │ │ │ │ @ instruction: 0x01885c9c │ │ │ │ cmneq r6, ip, lsr #27 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 255f0 <__cxa_atexit@plt+0x19590> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -25983,15 +25983,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 25678 <__cxa_atexit@plt+0x19618> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r5, r8, r4, ror #23 │ │ │ │ ldrdeq r5, [r8, r0] │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26014,15 +26014,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 256f4 <__cxa_atexit@plt+0x19694> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r5, r8, r4, ror #22 │ │ │ │ orreq r5, r8, r8, asr fp │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -26036,15 +26036,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 25764 <__cxa_atexit@plt+0x19704> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8} │ │ │ │ sub sl, r6, #2 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 119d654 <__cxa_atexit@plt+0x11915f4> │ │ │ │ + b 119d64c <__cxa_atexit@plt+0x11915ec> │ │ │ │ ldr r7, [pc, #28] @ 25768 <__cxa_atexit@plt+0x19708> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ cmneq r6, r0, asr #25 │ │ │ │ @@ -26089,15 +26089,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r0, [pc, #68] @ 25850 <__cxa_atexit@plt+0x197f0> │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, r0, #2 │ │ │ │ mov r5, lr │ │ │ │ - b 1378008 <__cxa_atexit@plt+0x136bfa8> │ │ │ │ + b 1378000 <__cxa_atexit@plt+0x136bfa0> │ │ │ │ mov r6, r2 │ │ │ │ b 25828 <__cxa_atexit@plt+0x197c8> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #16] @ 25840 <__cxa_atexit@plt+0x197e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -26145,15 +26145,15 @@ │ │ │ │ str r2, [r6, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ stm lr, {r0, r8, fp, ip} │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1625220 <__cxa_atexit@plt+0x16191c0> │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ add r3, r5, #32 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 25954 <__cxa_atexit@plt+0x198f4> │ │ │ │ ldr r5, [pc, #96] @ 25978 <__cxa_atexit@plt+0x19918> │ │ │ │ @@ -26164,19 +26164,19 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r8} │ │ │ │ sub sl, r2, #2 │ │ │ │ add r8, r5, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 119d654 <__cxa_atexit@plt+0x11915f4> │ │ │ │ + b 119d64c <__cxa_atexit@plt+0x11915ec> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 25974 <__cxa_atexit@plt+0x19914> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -26279,15 +26279,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r5, [pc, #72] @ 25b4c <__cxa_atexit@plt+0x19aec> │ │ │ │ add r5, pc, r5 │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, ip │ │ │ │ - b 1378008 <__cxa_atexit@plt+0x136bfa8> │ │ │ │ + b 1378000 <__cxa_atexit@plt+0x136bfa0> │ │ │ │ mov r6, r3 │ │ │ │ b 25b20 <__cxa_atexit@plt+0x19ac0> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 25b3c <__cxa_atexit@plt+0x19adc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -26314,15 +26314,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, #52] @ 25bbc <__cxa_atexit@plt+0x19b5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r8} │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 119d654 <__cxa_atexit@plt+0x11915f4> │ │ │ │ + b 119d64c <__cxa_atexit@plt+0x11915ec> │ │ │ │ ldr r7, [pc, #28] @ 25bc0 <__cxa_atexit@plt+0x19b60> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldrsbeq ip, [r6, #-140]! @ 0xffffff74 │ │ │ │ @@ -26335,28 +26335,28 @@ │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 25bf0 <__cxa_atexit@plt+0x19b90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 25bf4 <__cxa_atexit@plt+0x19b94> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ cmneq r6, r4, asr #17 │ │ │ │ cmneq r6, r0, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 25c24 <__cxa_atexit@plt+0x19bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 25c28 <__cxa_atexit@plt+0x19bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldrsbeq ip, [r6, #-140]! @ 0xffffff74 │ │ │ │ cmneq r6, ip, asr #29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -26364,15 +26364,15 @@ │ │ │ │ bhi 25c64 <__cxa_atexit@plt+0x19c04> │ │ │ │ ldr r3, [pc, #40] @ 25c78 <__cxa_atexit@plt+0x19c18> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 25c7c <__cxa_atexit@plt+0x19c1c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 12aebbc <__cxa_atexit@plt+0x12a2b5c> │ │ │ │ + b 12aebb4 <__cxa_atexit@plt+0x12a2b54> │ │ │ │ ldr r7, [pc, #20] @ 25c80 <__cxa_atexit@plt+0x19c20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r6, r4, asr #17 │ │ │ │ @@ -26397,15 +26397,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 25ce8 <__cxa_atexit@plt+0x19c88> │ │ │ │ ldr r3, [pc, #48] @ 25d0c <__cxa_atexit@plt+0x19cac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 25d10 <__cxa_atexit@plt+0x19cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -26415,15 +26415,15 @@ │ │ │ │ cmneq r6, r4, lsr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 25d30 <__cxa_atexit@plt+0x19cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26433,15 +26433,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r8, r4, ror #8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -26451,15 +26451,15 @@ │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ beq 25dc0 <__cxa_atexit@plt+0x19d60> │ │ │ │ ldr r3, [pc, #48] @ 25de4 <__cxa_atexit@plt+0x19d84> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 25de8 <__cxa_atexit@plt+0x19d88> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -26509,15 +26509,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ ldrheq ip, [r6, #-96]! @ 0xffffffa0 │ │ │ │ orreq r5, r8, ip, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26539,24 +26539,24 @@ │ │ │ │ str r0, [r3, #20] │ │ │ │ str r7, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r8, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 25fac <__cxa_atexit@plt+0x19f4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 25fa4 <__cxa_atexit@plt+0x19f44> │ │ │ │ ldr r7, [pc, #128] @ 25fd4 <__cxa_atexit@plt+0x19f74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #124] @ 25fd8 <__cxa_atexit@plt+0x19f78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26584,15 +26584,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 25fdc <__cxa_atexit@plt+0x19f7c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ cmneq r6, r0, ror r8 │ │ │ │ ldrdeq r5, [r8, ip] │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orreq r5, r8, r0, lsr #5 │ │ │ │ orreq r5, r8, r0, lsr r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -26612,15 +26612,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 2604c <__cxa_atexit@plt+0x19fec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r8, r4, lsl r2 │ │ │ │ orreq r5, r8, r4, lsr #3 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ @@ -26751,15 +26751,15 @@ │ │ │ │ ldmib sp, {sl, fp} │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r3, [pc, #20] @ 26274 <__cxa_atexit@plt+0x1a214> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r8, r4, lsl pc │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r7, r0, sl, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r4 │ │ │ │ @@ -26796,15 +26796,15 @@ │ │ │ │ ldr r4, [pc, #28] @ 26328 <__cxa_atexit@plt+0x1a2c8> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r7, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r7 │ │ │ │ mov r7, r0 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r8, r0, ror #28 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 263a4 <__cxa_atexit@plt+0x1a344> │ │ │ │ @@ -26835,15 +26835,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ orreq r4, r8, r8, ror #27 │ │ │ │ orreq r4, r8, r8, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -26855,15 +26855,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r8, r8, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 264bc <__cxa_atexit@plt+0x1a45c> │ │ │ │ ldr lr, [pc, #168] @ 264d8 <__cxa_atexit@plt+0x1a478> │ │ │ │ @@ -26905,15 +26905,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ strdeq r4, [r8, ip] │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ orreq r4, r8, ip, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 26558 <__cxa_atexit@plt+0x1a4f8> │ │ │ │ @@ -26937,15 +26937,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ orreq r4, r8, ip, lsl #25 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -26957,15 +26957,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r8, r8, lsr #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26654 <__cxa_atexit@plt+0x1a5f4> │ │ │ │ ldr r2, [pc, #148] @ 2665c <__cxa_atexit@plt+0x1a5fc> │ │ │ │ @@ -27084,15 +27084,15 @@ │ │ │ │ ldm sp, {r8, fp} │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r2, [pc, #24] @ 267ac <__cxa_atexit@plt+0x1a74c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ ldrdeq r4, [r8, r4] │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq pc, r1, ip, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r4 │ │ │ │ @@ -27129,15 +27129,15 @@ │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r4, [pc, #28] @ 26860 <__cxa_atexit@plt+0x1a800> │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r8 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq r4, r8, ip, lsl r9 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -27162,15 +27162,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 268e0 <__cxa_atexit@plt+0x1a880> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r8, r4, lsr #17 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -27193,15 +27193,15 @@ │ │ │ │ sub r7, r6, #23 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2695c <__cxa_atexit@plt+0x1a8fc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r4, r8, ip, lsr #16 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r6 │ │ │ │ sub r6, r5, #40 @ 0x28 │ │ │ │ @@ -27218,15 +27218,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #52] @ 269e8 <__cxa_atexit@plt+0x1a988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r6, sl │ │ │ │ b 269cc <__cxa_atexit@plt+0x1a96c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 269dc <__cxa_atexit@plt+0x1a97c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -27276,15 +27276,15 @@ │ │ │ │ ldr r0, [pc, #168] @ 26b34 <__cxa_atexit@plt+0x1aad4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r2} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ldr r8, [r5, #16] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #12]! │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 26b08 <__cxa_atexit@plt+0x1aaa8> │ │ │ │ @@ -27301,23 +27301,23 @@ │ │ │ │ ldr r7, [pc, #56] @ 26b28 <__cxa_atexit@plt+0x1aac8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ ldr r6, [pc, #28] @ 26b2c <__cxa_atexit@plt+0x1aacc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ muleq r0, r8, r1 │ │ │ │ orreq r4, r8, r8, asr #13 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -27337,15 +27337,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 26b9c <__cxa_atexit@plt+0x1ab3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff8b0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ ldrheq fp, [r6, #-156]! @ 0xffffff64 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -27358,21 +27358,21 @@ │ │ │ │ lsl r1, r7, #4 │ │ │ │ ldr r0, [pc, #48] @ 26c08 <__cxa_atexit@plt+0x1aba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r8, [r5, #16] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r3, [pc, #24] @ 26c0c <__cxa_atexit@plt+0x1abac> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orreq r4, r8, ip, ror r5 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ cmneq r6, ip, asr #18 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -27418,15 +27418,15 @@ │ │ │ │ b 19810 <__cxa_atexit@plt+0xd7b0> │ │ │ │ sub r5, r5, #12 │ │ │ │ ldr r3, [pc, #48] @ 26cfc <__cxa_atexit@plt+0x1ac9c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ @ instruction: 0x018845b8 │ │ │ │ orreq r4, r8, r0, ror #11 │ │ │ │ orreq r4, r8, r8, lsl #10 │ │ │ │ orreq r4, r8, r0, lsr #11 │ │ │ │ @ instruction: 0x01884590 │ │ │ │ cmneq r6, r8, lsr #3 │ │ │ │ @@ -27475,15 +27475,15 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 19810 <__cxa_atexit@plt+0xd7b0> │ │ │ │ ldr r3, [pc, #48] @ 26de0 <__cxa_atexit@plt+0x1ad80> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r4, [r8, r0] │ │ │ │ strdeq r4, [r8, r8] │ │ │ │ orreq r4, r8, r0, lsr #8 │ │ │ │ @ instruction: 0x018844b8 │ │ │ │ orreq r4, r8, r8, lsr #9 │ │ │ │ cmneq r6, r0, asr #1 │ │ │ │ @@ -27520,26 +27520,26 @@ │ │ │ │ beq 26e80 <__cxa_atexit@plt+0x1ae20> │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ b 26a44 <__cxa_atexit@plt+0x1a9e4> │ │ │ │ ldr r8, [pc, #52] @ 26ea0 <__cxa_atexit@plt+0x1ae40> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ cmneq r6, r0, ror #13 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 26ecc <__cxa_atexit@plt+0x1ae6c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r6, lsl #11 │ │ │ │ @@ -27579,15 +27579,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 26fac <__cxa_atexit@plt+0x1af4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b 119d654 <__cxa_atexit@plt+0x11915f4> │ │ │ │ + b 119d64c <__cxa_atexit@plt+0x11915ec> │ │ │ │ ldr r7, [pc, #56] @ 26fa0 <__cxa_atexit@plt+0x1af40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 26f9c <__cxa_atexit@plt+0x1af3c> │ │ │ │ @@ -27694,27 +27694,27 @@ │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r7, [pc, #160] @ 271b8 <__cxa_atexit@plt+0x1b158> │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r7, #2 │ │ │ │ mov r5, fp │ │ │ │ mov r7, ip │ │ │ │ mov fp, r2 │ │ │ │ - b 1378008 <__cxa_atexit@plt+0x136bfa8> │ │ │ │ + b 1378000 <__cxa_atexit@plt+0x136bfa0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #100] @ 271a8 <__cxa_atexit@plt+0x1b148> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r8 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ mov r6, r3 │ │ │ │ b 2716c <__cxa_atexit@plt+0x1b10c> │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r3, [pc, #48] @ 271a4 <__cxa_atexit@plt+0x1b144> │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [r5, #4]! │ │ │ │ @@ -27858,15 +27858,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ sub r1, r6, #6 │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ mov r7, r2 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r3, r8, r8, asr #27 │ │ │ │ cmneq r6, r4, lsl #4 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ @@ -27901,15 +27901,15 @@ │ │ │ │ bne 274bc <__cxa_atexit@plt+0x1b45c> │ │ │ │ ldr r7, [pc, #304] @ 27584 <__cxa_atexit@plt+0x1b524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ ldmib r5, {r7, r8, r9, sl} │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ - b 162507c <__cxa_atexit@plt+0x161901c> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r3, [pc, #268] @ 2757c <__cxa_atexit@plt+0x1b51c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 27550 <__cxa_atexit@plt+0x1b4f0> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ @@ -27969,15 +27969,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ orreq r3, r8, r4, lsl #27 │ │ │ │ orreq r3, r8, r4, lsl sp │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ strdeq r3, [r8, r8] │ │ │ │ cmneq r6, r8, asr #32 │ │ │ │ @@ -28020,15 +28020,15 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r7, [pc, #24] @ 27648 <__cxa_atexit@plt+0x1b5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ b 2770c <__cxa_atexit@plt+0x1b6ac> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ orreq r3, r8, r8, lsl #24 │ │ │ │ cmneq r6, r8, lsl #31 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r2, r6 │ │ │ │ @@ -28206,15 +28206,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ orreq r3, r8, ip, ror r8 │ │ │ │ orreq r3, r8, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28226,15 +28226,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r8, ip, asr #17 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 279cc <__cxa_atexit@plt+0x1b96c> │ │ │ │ @@ -28242,19 +28242,19 @@ │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #48] @ 279d8 <__cxa_atexit@plt+0x1b978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ cmp r2, #1 │ │ │ │ blt 279bc <__cxa_atexit@plt+0x1b95c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #24] @ 279dc <__cxa_atexit@plt+0x1b97c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01883794 │ │ │ │ orreq r3, r8, r8, lsr #15 │ │ │ │ cmneq r6, r0, lsl ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -28274,15 +28274,15 @@ │ │ │ │ beq 27a3c <__cxa_atexit@plt+0x1b9dc> │ │ │ │ ldr r2, [pc, #48] @ 27a58 <__cxa_atexit@plt+0x1b9f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #36] @ 27a5c <__cxa_atexit@plt+0x1b9fc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 16171b0 <__cxa_atexit@plt+0x160b150> │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orreq r3, r8, r8, lsr #14 │ │ │ │ @@ -28293,15 +28293,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 27a88 <__cxa_atexit@plt+0x1ba28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 27a8c <__cxa_atexit@plt+0x1ba2c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 16171b0 <__cxa_atexit@plt+0x160b150> │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ @ instruction: 0x018837bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #60] @ 27ae0 <__cxa_atexit@plt+0x1ba80> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -28379,15 +28379,15 @@ │ │ │ │ str r4, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ b 27b2c <__cxa_atexit@plt+0x1bacc> │ │ │ │ add r3, sl, r7, lsl #2 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ mov r0, ip │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 160b3d8 <__cxa_atexit@plt+0x15ff378> │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ ldm sp, {ip, lr} │ │ │ │ b 27b64 <__cxa_atexit@plt+0x1bb04> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r2, #8]! │ │ │ │ ldr r0, [ip, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -28419,15 +28419,15 @@ │ │ │ │ mov r5, #16 │ │ │ │ str r5, [ip, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov fp, lr │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq r3, r8, r0, lsl r7 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strdeq r3, [r8, r8] │ │ │ │ @ instruction: 0x018836b4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ orreq r3, r8, ip, lsr r6 │ │ │ │ orreq r3, r8, r4, lsr r6 │ │ │ │ @@ -28464,15 +28464,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 27d3c <__cxa_atexit@plt+0x1bcdc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq r3, r8, r0, asr r5 │ │ │ │ orreq r3, r8, r8, asr #10 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ cmneq r6, ip, lsr #17 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -28520,15 +28520,15 @@ │ │ │ │ str r9, [r3, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ ldr r2, [pc, #56] @ 27e40 <__cxa_atexit@plt+0x1bde0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ mov sl, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r6, r3 │ │ │ │ b 27e24 <__cxa_atexit@plt+0x1bdc4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 27e34 <__cxa_atexit@plt+0x1bdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -28558,21 +28558,21 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ stm r5, {r1, r2} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ sub r9, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orreq r3, r8, r4, asr #5 │ │ │ │ cmneq r6, r4, asr #14 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -28589,18 +28589,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r3, r8, r8, asr #4 │ │ │ │ cmneq r6, r0, asr #13 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -28654,15 +28654,15 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 2770c <__cxa_atexit@plt+0x1b6ac> │ │ │ │ ldr r3, [pc, #52] @ 28050 <__cxa_atexit@plt+0x1bff0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ orreq r3, r8, r8, lsl #4 │ │ │ │ orreq r3, r8, r4, lsr #5 │ │ │ │ orreq r3, r8, r4, ror r2 │ │ │ │ @ instruction: 0x018831b8 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @@ -28722,15 +28722,15 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ b 2770c <__cxa_atexit@plt+0x1b6ac> │ │ │ │ ldr r3, [pc, #52] @ 28160 <__cxa_atexit@plt+0x1c100> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r3, [r8, ip] │ │ │ │ @ instruction: 0x01883198 │ │ │ │ orreq r3, r8, r4, ror #2 │ │ │ │ orreq r3, r8, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @@ -28747,18 +28747,18 @@ │ │ │ │ bne 281a0 <__cxa_atexit@plt+0x1c140> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 281ac <__cxa_atexit@plt+0x1c14c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldrheq sl, [r6, #-52]! @ 0xffffffcc │ │ │ │ mov r7, r6 │ │ │ │ ldm r5, {r1, r8, lr} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r0, r6 │ │ │ │ bcc 281f0 <__cxa_atexit@plt+0x1c190> │ │ │ │ @@ -28841,15 +28841,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r6, r8, asr #6 │ │ │ │ ldrdeq r2, [r8, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -28860,43 +28860,43 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r8, r8, asr lr │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 28388 <__cxa_atexit@plt+0x1c328> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r6, r4, asr #5 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 283ac <__cxa_atexit@plt+0x1c34c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r6, r4, asr #5 │ │ │ │ cmneq r6, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 28424 <__cxa_atexit@plt+0x1c3c4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 2841c <__cxa_atexit@plt+0x1c3bc> │ │ │ │ ldr r3, [pc, #72] @ 2842c <__cxa_atexit@plt+0x1c3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 28430 <__cxa_atexit@plt+0x1c3d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, #64] @ 28434 <__cxa_atexit@plt+0x1c3d4> │ │ │ │ @@ -28906,15 +28906,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r0, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, lr, #3 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r0 │ │ │ │ - b 119d654 <__cxa_atexit@plt+0x11915f4> │ │ │ │ + b 119d64c <__cxa_atexit@plt+0x11915ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrheq r9, [r6, #-112]! @ 0xffffff90 │ │ │ │ ldrsheq r9, [r6, #-104]! @ 0xffffff98 │ │ │ │ cmneq r6, r4, ror r2 │ │ │ │ @@ -28936,15 +28936,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 284bc <__cxa_atexit@plt+0x1c45c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -28957,35 +28957,35 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 284e8 <__cxa_atexit@plt+0x1c488> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r6, r0, asr #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 2850c <__cxa_atexit@plt+0x1c4ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ @ instruction: 0x0176a19c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 28538 <__cxa_atexit@plt+0x1c4d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [pc, #12] @ 2853c <__cxa_atexit@plt+0x1c4dc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r6, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2855c <__cxa_atexit@plt+0x1c4fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -29009,15 +29009,15 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ str r2, [r7] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 285dc <__cxa_atexit@plt+0x1c57c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -29057,15 +29057,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r6, ip, lsl #1 │ │ │ │ orreq r2, r8, r8, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29078,15 +29078,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r2, [r8, r4] │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -29159,15 +29159,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r6, r0, lsl #30 │ │ │ │ orreq r2, r8, ip, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29178,15 +29178,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r8, r0, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 288dc <__cxa_atexit@plt+0x1c87c> │ │ │ │ ldr r2, [pc, #124] @ 288f8 <__cxa_atexit@plt+0x1c898> │ │ │ │ @@ -29217,15 +29217,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x018828b4 │ │ │ │ @ instruction: 0x0188289c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29238,15 +29238,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r8, r8, lsr #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 289c8 <__cxa_atexit@plt+0x1c968> │ │ │ │ ldr r2, [pc, #120] @ 289e4 <__cxa_atexit@plt+0x1c984> │ │ │ │ @@ -29276,15 +29276,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ orreq r2, r8, r4, asr #15 │ │ │ │ @ instruction: 0x018827b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -29296,15 +29296,15 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r8, r0, asr #14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 28abc <__cxa_atexit@plt+0x1ca5c> │ │ │ │ ldr r2, [pc, #132] @ 28ad8 <__cxa_atexit@plt+0x1ca78> │ │ │ │ @@ -29337,15 +29337,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r2, [r8, ip] │ │ │ │ orreq r2, r8, r4, lsl r7 │ │ │ │ orreq r2, r8, ip, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -29361,15 +29361,15 @@ │ │ │ │ sub r2, r6, #9 │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01882694 │ │ │ │ @ instruction: 0x0188269c │ │ │ │ cmneq r6, r4, asr #23 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ @@ -29392,15 +29392,15 @@ │ │ │ │ str r8, [sl, #20] │ │ │ │ str r8, [sl, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1624d94 <__cxa_atexit@plt+0x1618d34> │ │ │ │ + b 1624d8c <__cxa_atexit@plt+0x1618d2c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -29427,15 +29427,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 28c88 <__cxa_atexit@plt+0x1cc28> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [pc, #56] @ 28c8c <__cxa_atexit@plt+0x1cc2c> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r2, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -29464,15 +29464,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #84] @ 28d14 <__cxa_atexit@plt+0x1ccb4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [pc, #40] @ 28d08 <__cxa_atexit@plt+0x1cca8> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r2, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r2, r2, #15 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ @@ -29505,24 +29505,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r6, [pc, #28] @ 28d9c <__cxa_atexit@plt+0x1cd3c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 12af6b4 <__cxa_atexit@plt+0x12a3654> │ │ │ │ + b 12af6ac <__cxa_atexit@plt+0x12a364c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ cmneq r6, ip, asr #14 │ │ │ │ cmneq r6, r8, lsl #27 │ │ │ │ cmneq r6, r0, lsl #14 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -29548,15 +29548,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 28e44 <__cxa_atexit@plt+0x1cde4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ cmneq r6, r0, lsr #13 │ │ │ │ @@ -29583,15 +29583,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ 28ec4 <__cxa_atexit@plt+0x1ce64> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r6, r4, lsl r6 │ │ │ │ cmneq r6, r0, asr ip │ │ │ │ cmneq r6, r8, lsr #15 │ │ │ │ cmneq r6, r0, lsr r8 │ │ │ │ @@ -29605,24 +29605,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ ldrsbeq r9, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -29645,30 +29645,30 @@ │ │ │ │ str r8, [sl, #20] │ │ │ │ str r8, [sl, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1624d94 <__cxa_atexit@plt+0x1618d34> │ │ │ │ + b 1624d8c <__cxa_atexit@plt+0x1618d2c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ cmneq r6, r4, lsl r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29024 <__cxa_atexit@plt+0x1cfc4> │ │ │ │ @@ -29676,24 +29676,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, ip, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ ldrheq r9, [r6, #-108]! @ 0xffffff94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -29716,45 +29716,45 @@ │ │ │ │ str r8, [sl, #20] │ │ │ │ str r8, [sl, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1624d94 <__cxa_atexit@plt+0x1618d34> │ │ │ │ + b 1624d8c <__cxa_atexit@plt+0x1618d2c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ + b 1615af4 <__cxa_atexit@plt+0x1609a94> │ │ │ │ cmneq r6, r4, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2913c <__cxa_atexit@plt+0x1d0dc> │ │ │ │ ldr r1, [pc, #32] @ 29144 <__cxa_atexit@plt+0x1d0e4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrsbeq r9, [r6, #-80]! @ 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -29779,32 +29779,32 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 29204 <__cxa_atexit@plt+0x1d1a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r9, [r6, #-76]! @ 0xffffffb4 │ │ │ │ @@ -29818,24 +29818,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x01769494 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ cmneq r6, r4, lsl #9 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -29858,44 +29858,44 @@ │ │ │ │ str r8, [sl, #20] │ │ │ │ str r8, [sl, #8] │ │ │ │ str r1, [r5, #-12]! │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r9, sl │ │ │ │ str r0, [r9, #12]! │ │ │ │ mov r8, r3 │ │ │ │ - b 1624d94 <__cxa_atexit@plt+0x1618d34> │ │ │ │ + b 1624d8c <__cxa_atexit@plt+0x1618d2c> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ + b 1615a54 <__cxa_atexit@plt+0x16099f4> │ │ │ │ ldrsbeq r9, [r6, #-60]! @ 0xffffffc4 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29370 <__cxa_atexit@plt+0x1d310> │ │ │ │ ldr r2, [pc, #36] @ 29380 <__cxa_atexit@plt+0x1d320> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #12] @ 29384 <__cxa_atexit@plt+0x1d324> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ ldrheq r9, [r6, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0x01769390 │ │ │ │ @@ -29927,25 +29927,25 @@ │ │ │ │ ldr r3, [pc, #72] @ 29440 <__cxa_atexit@plt+0x1d3e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #16] │ │ │ │ str r7, [r1, #20] │ │ │ │ str r0, [r1, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldr r6, [pc, #36] @ 2943c <__cxa_atexit@plt+0x1d3dc> │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ ldrsbeq r9, [r6, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -29972,32 +29972,32 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 29508 <__cxa_atexit@plt+0x1d4a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrsheq r9, [r6, #-24]! @ 0xffffffe8 │ │ │ │ @@ -30026,32 +30026,32 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 295e0 <__cxa_atexit@plt+0x1d580> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r1 │ │ │ │ @@ -30090,15 +30090,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ orreq r1, r8, r4, lsl fp │ │ │ │ orreq r1, r8, r8, asr #23 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -30112,23 +30112,23 @@ │ │ │ │ ldr r2, [pc, #24] @ 296f4 <__cxa_atexit@plt+0x1d694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r1, r8, ip, asr #22 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29714 <__cxa_atexit@plt+0x1d6b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 13fa468 <__cxa_atexit@plt+0x13ee408> │ │ │ │ + b 13fa460 <__cxa_atexit@plt+0x13ee400> │ │ │ │ orreq r1, r8, r0, ror #20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29770 <__cxa_atexit@plt+0x1d710> │ │ │ │ @@ -30143,24 +30143,24 @@ │ │ │ │ ldr r1, [pc, #60] @ 29794 <__cxa_atexit@plt+0x1d734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r1, sl, asr #10 │ │ │ │ + cmneq r1, sl, lsr r5 │ │ │ │ orreq r1, r8, r4, ror #19 │ │ │ │ ldrheq r8, [r6, #-248]! @ 0xffffff08 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -30196,34 +30196,34 @@ │ │ │ │ ldr r6, [pc, #116] @ 298a0 <__cxa_atexit@plt+0x1d840> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 29894 <__cxa_atexit@plt+0x1d834> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r6, #12]! │ │ │ │ str r7, [r6, #-8] │ │ │ │ mov r7, sl │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ orreq r1, r8, r0, lsl #20 │ │ │ │ ldrheq r8, [r6, #-224]! @ 0xffffff20 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ @@ -30249,26 +30249,26 @@ │ │ │ │ str r0, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ ldr r6, [pc, #72] @ 29950 <__cxa_atexit@plt+0x1d8f0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r3, [pc, #36] @ 29944 <__cxa_atexit@plt+0x1d8e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6, #12]! │ │ │ │ str r3, [r6, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, sl │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ orreq r1, r8, r4, lsr #18 │ │ │ │ ldrsheq r8, [r6, #-208]! @ 0xffffff30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -30276,15 +30276,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #20] @ 29988 <__cxa_atexit@plt+0x1d928> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ add r3, r3, #1 │ │ │ │ add r9, r3, #256 @ 0x100 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ strdeq r1, [r8, r8] │ │ │ │ cmneq r6, r4, lsr #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5], #-12 │ │ │ │ @@ -30339,15 +30339,15 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #100] @ 29ad4 <__cxa_atexit@plt+0x1da74> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r7, [pc, #64] @ 29ac8 <__cxa_atexit@plt+0x1da68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 29acc <__cxa_atexit@plt+0x1da6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #52] @ 29ad0 <__cxa_atexit@plt+0x1da70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ @@ -30376,26 +30376,26 @@ │ │ │ │ bne 29b14 <__cxa_atexit@plt+0x1dab4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #20] @ 29b20 <__cxa_atexit@plt+0x1dac0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ cmneq r6, r0, asr #20 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 29b40 <__cxa_atexit@plt+0x1dae0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 13fa468 <__cxa_atexit@plt+0x13ee408> │ │ │ │ + b 13fa460 <__cxa_atexit@plt+0x13ee400> │ │ │ │ orreq r1, r8, r4, lsr r6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 29b9c <__cxa_atexit@plt+0x1db3c> │ │ │ │ @@ -30410,24 +30410,24 @@ │ │ │ │ ldr r1, [pc, #60] @ 29bc0 <__cxa_atexit@plt+0x1db60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmneq r1, lr, lsl r1 │ │ │ │ + cmneq r1, lr, lsl #2 │ │ │ │ @ instruction: 0x018815b8 │ │ │ │ andeq r0, r4, r6, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -30444,22 +30444,22 @@ │ │ │ │ bhi 29c5c <__cxa_atexit@plt+0x1dbfc> │ │ │ │ ldr r1, [pc, #112] @ 29c80 <__cxa_atexit@plt+0x1dc20> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r6, [pc, #76] @ 29c78 <__cxa_atexit@plt+0x1dc18> │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [r2] │ │ │ │ str r6, [r3] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #52] @ 29c7c <__cxa_atexit@plt+0x1dc1c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -30529,26 +30529,26 @@ │ │ │ │ cmp fp, r1 │ │ │ │ bhi 29dc4 <__cxa_atexit@plt+0x1dd64> │ │ │ │ ldr r3, [pc, #136] @ 29df0 <__cxa_atexit@plt+0x1dd90> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r1 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #92] @ 29de8 <__cxa_atexit@plt+0x1dd88> │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [r1] │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #64] @ 29dec <__cxa_atexit@plt+0x1dd8c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ @@ -30588,22 +30588,22 @@ │ │ │ │ cmp fp, r1 │ │ │ │ bhi 29e9c <__cxa_atexit@plt+0x1de3c> │ │ │ │ ldr r5, [pc, #108] @ 29ec0 <__cxa_atexit@plt+0x1de60> │ │ │ │ add r5, pc, r5 │ │ │ │ stmda r3, {r5, r9} │ │ │ │ stmib r3, {r2, r8} │ │ │ │ mov r5, r1 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r6, [pc, #76] @ 29eb8 <__cxa_atexit@plt+0x1de58> │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [r1] │ │ │ │ str r6, [r2] │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #52] @ 29ebc <__cxa_atexit@plt+0x1de5c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -30663,15 +30663,15 @@ │ │ │ │ ldr r1, [pc, #104] @ 29fe0 <__cxa_atexit@plt+0x1df80> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 29fd8 <__cxa_atexit@plt+0x1df78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -30701,15 +30701,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 2a048 <__cxa_atexit@plt+0x1dfe8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #28] @ 2a04c <__cxa_atexit@plt+0x1dfec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [pc, #24] @ 2a050 <__cxa_atexit@plt+0x1dff0> │ │ │ │ add sl, pc, sl │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -30739,15 +30739,15 @@ │ │ │ │ ldr r1, [pc, #104] @ 2a110 <__cxa_atexit@plt+0x1e0b0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 2a108 <__cxa_atexit@plt+0x1e0a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -30786,15 +30786,15 @@ │ │ │ │ ldr r2, [pc, #88] @ 2a1bc <__cxa_atexit@plt+0x1e15c> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 2a1b8 <__cxa_atexit@plt+0x1e158> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -30818,15 +30818,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a1fc <__cxa_atexit@plt+0x1e19c> │ │ │ │ ldr r2, [pc, #36] @ 2a210 <__cxa_atexit@plt+0x1e1b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r9, sl} │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #16] @ 2a214 <__cxa_atexit@plt+0x1e1b4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ cmneq r6, ip, lsr #10 │ │ │ │ @@ -30865,15 +30865,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r8, r4] │ │ │ │ orreq r0, r8, ip, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -30886,15 +30886,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01880eb4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a390 <__cxa_atexit@plt+0x1e330> │ │ │ │ @@ -30927,15 +30927,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r8, ip] │ │ │ │ orreq r0, r8, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -30948,15 +30948,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01880dbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a48c <__cxa_atexit@plt+0x1e42c> │ │ │ │ ldr r2, [pc, #132] @ 2a4a8 <__cxa_atexit@plt+0x1e448> │ │ │ │ @@ -30989,15 +30989,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ orreq r0, r8, ip, lsl #26 │ │ │ │ orreq r0, r8, r4, asr #26 │ │ │ │ orreq r0, r8, ip, asr #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -31013,15 +31013,15 @@ │ │ │ │ sub r2, r6, #9 │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r0, r8, r4, asr #25 │ │ │ │ orreq r0, r8, ip, asr #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -31029,15 +31029,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 2a558 <__cxa_atexit@plt+0x1e4f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #28] @ 2a55c <__cxa_atexit@plt+0x1e4fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ + b 12a91e8 <__cxa_atexit@plt+0x129d188> │ │ │ │ ldr r7, [pc, #16] @ 2a560 <__cxa_atexit@plt+0x1e500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r0, r8, r0, lsl ip │ │ │ │ cmneq r6, r8, ror #5 │ │ │ │ @@ -31047,30 +31047,30 @@ │ │ │ │ ldr r3, [pc, #24] @ 2a590 <__cxa_atexit@plt+0x1e530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 2a594 <__cxa_atexit@plt+0x1e534> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12adc58 <__cxa_atexit@plt+0x12a1bf8> │ │ │ │ + b 12adc50 <__cxa_atexit@plt+0x12a1bf0> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ ldrdeq r0, [r8, r0] │ │ │ │ cmneq r6, r4, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 2a5cc <__cxa_atexit@plt+0x1e56c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2a5d0 <__cxa_atexit@plt+0x1e570> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 2a5d4 <__cxa_atexit@plt+0x1e574> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12cd02c <__cxa_atexit@plt+0x12c0fcc> │ │ │ │ + b 12cd024 <__cxa_atexit@plt+0x12c0fc4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r0, r8, r8, lsr #25 │ │ │ │ @ instruction: 0x01880c98 │ │ │ │ cmneq r6, r4, lsr #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #184] @ 2a6a4 <__cxa_atexit@plt+0x1e644> │ │ │ │ @@ -31105,26 +31105,26 @@ │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #84] @ 2a6bc <__cxa_atexit@plt+0x1e65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ add r9, r7, #512 @ 0x200 │ │ │ │ mov r7, r3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 2a6c0 <__cxa_atexit@plt+0x1e660> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 2a6c4 <__cxa_atexit@plt+0x1e664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ cmneq r6, r8, ror sp │ │ │ │ cmneq r6, ip, ror #26 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ orreq r0, r8, r4, lsl #22 │ │ │ │ @@ -31156,15 +31156,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 2a754 <__cxa_atexit@plt+0x1e6f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ orreq r0, r8, r4, lsr sl │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x01767c9c │ │ │ │ @@ -31187,15 +31187,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2a7c4 <__cxa_atexit@plt+0x1e764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ @ instruction: 0x018809b8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r6, r0, lsr #24 │ │ │ │ cmneq r6, r4, lsl ip │ │ │ │ cmneq r6, r8, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ @@ -31225,29 +31225,29 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ ldr r3, [pc, #100] @ 2a8a8 <__cxa_atexit@plt+0x1e848> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r6, [pc, #48] @ 2a890 <__cxa_atexit@plt+0x1e830> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #44] @ 2a894 <__cxa_atexit@plt+0x1e834> │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r5] │ │ │ │ ldr r6, [pc, #36] @ 2a898 <__cxa_atexit@plt+0x1e838> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r6, ip, lsr #25 │ │ │ │ @ instruction: 0x018809b8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orreq r0, r8, r8, asr #20 │ │ │ │ orreq r0, r8, r0, lsr r9 │ │ │ │ orreq r0, r8, ip, lsl #18 │ │ │ │ @@ -31258,15 +31258,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2a8e0 <__cxa_atexit@plt+0x1e880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0x0188089c │ │ │ │ ldrsheq r7, [r6, #-228]! @ 0xffffff1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 2a91c <__cxa_atexit@plt+0x1e8bc> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -31274,30 +31274,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 2a924 <__cxa_atexit@plt+0x1e8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r6, r4, lsl ip │ │ │ │ orreq r0, r8, ip, lsl r9 │ │ │ │ ldrheq r7, [r6, #-224]! @ 0xffffff20 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 2a958 <__cxa_atexit@plt+0x1e8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 2a95c <__cxa_atexit@plt+0x1e8fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #129 @ 0x81 │ │ │ │ add r9, r3, #512 @ 0x200 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r0, r8, r0, lsr #16 │ │ │ │ cmneq r6, r8, ror lr │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #-4] │ │ │ │ @@ -31362,15 +31362,15 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 26ecc <__cxa_atexit@plt+0x1ae6c> │ │ │ │ ldr r3, [pc, #28] @ 2aa88 <__cxa_atexit@plt+0x1ea28> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ orreq r0, r8, r8, lsr r7 │ │ │ │ orreq r0, r8, r0, ror #15 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ cmneq r6, r0, lsl #24 │ │ │ │ orreq r0, r8, r4, lsr r8 │ │ │ │ @@ -31402,18 +31402,18 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 2ae7c <__cxa_atexit@plt+0x1ee1c> │ │ │ │ ldr r8, [pc, #76] @ 2ab60 <__cxa_atexit@plt+0x1eb00> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [pc, #48] @ 2ab6c <__cxa_atexit@plt+0x1eb0c> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r2, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -31478,18 +31478,18 @@ │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, fp │ │ │ │ b 2ae7c <__cxa_atexit@plt+0x1ee1c> │ │ │ │ ldr r8, [pc, #76] @ 2ac90 <__cxa_atexit@plt+0x1ec30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [pc, #48] @ 2ac9c <__cxa_atexit@plt+0x1ec3c> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, r2, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ @@ -31554,19 +31554,19 @@ │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ b 2ae7c <__cxa_atexit@plt+0x1ee1c> │ │ │ │ ldr r3, [pc, #28] @ 2ad8c <__cxa_atexit@plt+0x1ed2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 12af6b4 <__cxa_atexit@plt+0x12a3654> │ │ │ │ + b 12af6ac <__cxa_atexit@plt+0x12a364c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ orreq r0, r8, r0, lsr r4 │ │ │ │ cmneq r6, r0, lsr #20 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 2ae0c <__cxa_atexit@plt+0x1edac> │ │ │ │ @@ -31661,30 +31661,30 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #144] @ 2afb0 <__cxa_atexit@plt+0x1ef50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r6, [pc, #108] @ 2af9c <__cxa_atexit@plt+0x1ef3c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ ldr r6, [pc, #92] @ 2afa0 <__cxa_atexit@plt+0x1ef40> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [pc, #88] @ 2afa4 <__cxa_atexit@plt+0x1ef44> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r6, #2 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r6, sl │ │ │ │ mov sl, r7 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r6, sl │ │ │ │ b 2af80 <__cxa_atexit@plt+0x1ef20> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -31732,25 +31732,25 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ ldr r3, [pc, #104] @ 2b0a4 <__cxa_atexit@plt+0x1f044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r6, [pc, #72] @ 2b094 <__cxa_atexit@plt+0x1f034> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [pc, #68] @ 2b098 <__cxa_atexit@plt+0x1f038> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #12 │ │ │ │ add r8, r6, #2 │ │ │ │ add r9, r3, #1 │ │ │ │ mov r6, sl │ │ │ │ mov sl, r7 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ mov r6, sl │ │ │ │ b 2b07c <__cxa_atexit@plt+0x1f01c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 2b090 <__cxa_atexit@plt+0x1f030> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -31763,24 +31763,24 @@ │ │ │ │ @ instruction: 0xffffb9d0 │ │ │ │ strdeq r0, [r8, r0] │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 2b0c0 <__cxa_atexit@plt+0x1f060> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2b0e4 <__cxa_atexit@plt+0x1f084> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31793,24 +31793,24 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff204 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2b15c <__cxa_atexit@plt+0x1f0fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -31823,27 +31823,27 @@ │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff094 │ │ │ │ cmneq r6, r8, lsl #13 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b1e0 <__cxa_atexit@plt+0x1f180> │ │ │ │ ldr r3, [pc, #24] @ 2b1f0 <__cxa_atexit@plt+0x1f190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ ldr r7, [pc, #12] @ 2b1f4 <__cxa_atexit@plt+0x1f194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r6, r4, ror r6 │ │ │ │ cmneq r6, r8, asr #12 │ │ │ │ @@ -31852,15 +31852,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 2b224 <__cxa_atexit@plt+0x1f1c4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 2b228 <__cxa_atexit@plt+0x1f1c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r0, r8, ip, asr #32 │ │ │ │ cmneq r6, r4, lsl r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -31877,18 +31877,18 @@ │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [pc, #36] @ 2b2a0 <__cxa_atexit@plt+0x1f240> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 176e88 <__cxa_atexit@plt+0x16ae28> │ │ │ │ + b 533630 <__cxa_atexit@plt+0x5275d0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ cmneq r6, r8, ror r3 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orreq r0, r8, r8 │ │ │ │ strdeq pc, [r7, r4] │ │ │ │ cmneq r6, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -31907,18 +31907,18 @@ │ │ │ │ ldr r3, [pc, #80] @ 2b338 <__cxa_atexit@plt+0x1f2d8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2b33c <__cxa_atexit@plt+0x1f2dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #2 │ │ │ │ stmda r5, {r8, r9} │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ + b 12a91e8 <__cxa_atexit@plt+0x129d188> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ ldr r7, [pc, #28] @ 2b330 <__cxa_atexit@plt+0x1f2d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #24] @ 2b334 <__cxa_atexit@plt+0x1f2d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -31934,15 +31934,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2b36c <__cxa_atexit@plt+0x1f30c> │ │ │ │ ldr r3, [pc, #24] @ 2b37c <__cxa_atexit@plt+0x1f31c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ ldr r7, [pc, #12] @ 2b380 <__cxa_atexit@plt+0x1f320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ cmneq r6, r8, ror #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -32013,15 +32013,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2b4d0 <__cxa_atexit@plt+0x1f470> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r6, r3 │ │ │ │ b 2b4b8 <__cxa_atexit@plt+0x1f458> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2b4c8 <__cxa_atexit@plt+0x1f468> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -32041,15 +32041,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, r9} │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #36] @ 2b530 <__cxa_atexit@plt+0x1f4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ + b 12a91e8 <__cxa_atexit@plt+0x129d188> │ │ │ │ ldr r7, [pc, #20] @ 2b534 <__cxa_atexit@plt+0x1f4d4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ orreq pc, r7, r4, asr #24 │ │ │ │ @@ -32071,15 +32071,15 @@ │ │ │ │ ldr r0, [pc, #64] @ 2b5b8 <__cxa_atexit@plt+0x1f558> │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ str r0, [r3, #4]! │ │ │ │ str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r6, r3 │ │ │ │ b 2b5a0 <__cxa_atexit@plt+0x1f540> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 2b5b0 <__cxa_atexit@plt+0x1f550> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -32155,15 +32155,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq pc, [r7, r4] │ │ │ │ orreq pc, r7, ip, lsl #22 │ │ │ │ orreq pc, r7, r4, lsl fp @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -32179,15 +32179,15 @@ │ │ │ │ sub r2, r6, #9 │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r7, ip, lsl #21 │ │ │ │ @ instruction: 0x0187fa94 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ andeq r1, r0, r8, asr #31 │ │ │ │ cmneq r6, r8, lsr #2 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -32250,19 +32250,19 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 2b86c <__cxa_atexit@plt+0x1f80c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 12af6b4 <__cxa_atexit@plt+0x12a3654> │ │ │ │ + b 12af6ac <__cxa_atexit@plt+0x12a364c> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ orreq pc, r7, r8, asr r9 @ │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 2b8ec <__cxa_atexit@plt+0x1f88c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -32376,15 +32376,15 @@ │ │ │ │ cmneq r6, r8, lsr r9 │ │ │ │ @ instruction: 0xffff97c8 │ │ │ │ ldrsheq r5, [r6, #-212]! @ 0xffffff2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bad8 <__cxa_atexit@plt+0x1fa78> │ │ │ │ ldr r2, [pc, #132] @ 2baf4 <__cxa_atexit@plt+0x1fa94> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -32416,15 +32416,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ orreq pc, r7, r0, asr #13 │ │ │ │ strdeq pc, [r7, r8] │ │ │ │ orreq pc, r7, r0, lsl #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -32440,15 +32440,15 @@ │ │ │ │ sub r2, r6, #9 │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r7, r8, ror r6 @ │ │ │ │ orreq pc, r7, r0, lsl #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2bbe0 <__cxa_atexit@plt+0x1fb80> │ │ │ │ @@ -32482,15 +32482,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0x0187f5b8 │ │ │ │ strdeq pc, [r7, r0] │ │ │ │ strdeq pc, [r7, r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -32506,15 +32506,15 @@ │ │ │ │ sub r2, r6, #9 │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r7, r0, ror r5 @ │ │ │ │ orreq pc, r7, r8, ror r5 @ │ │ │ │ cmneq r6, ip, ror ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r9, r8 │ │ │ │ @@ -32523,15 +32523,15 @@ │ │ │ │ bhi 2bca0 <__cxa_atexit@plt+0x1fc40> │ │ │ │ ldr r3, [pc, #32] @ 2bcac <__cxa_atexit@plt+0x1fc4c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r6, r4, lsr ip │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -32632,15 +32632,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 2be5c <__cxa_atexit@plt+0x1fdfc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 2be60 <__cxa_atexit@plt+0x1fe00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrsbeq r6, [r6, #-104]! @ 0xffffff98 │ │ │ │ orreq pc, r7, r4, ror #7 │ │ │ │ @ instruction: 0x01766694 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -32651,15 +32651,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2beb0 <__cxa_atexit@plt+0x1fe50> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r8, ror #12 │ │ │ │ cmneq r6, r8, asr ip │ │ │ │ cmneq r6, ip, lsl sl │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ @@ -32678,18 +32678,18 @@ │ │ │ │ ldr r0, [pc, #40] @ 2bf1c <__cxa_atexit@plt+0x1febc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ add r0, r8, #16 │ │ │ │ stm r0, {r2, r3, sl, ip, lr} │ │ │ │ - b bbfef0 <__cxa_atexit@plt+0xbb3e90> │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ cmneq r6, r0, lsr #19 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -32740,15 +32740,15 @@ │ │ │ │ beq 2c030 <__cxa_atexit@plt+0x1ffd0> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #76] @ 2c040 <__cxa_atexit@plt+0x1ffe0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 2c158 <__cxa_atexit@plt+0x200f8> │ │ │ │ ldr r7, [pc, #32] @ 2c044 <__cxa_atexit@plt+0x1ffe4> │ │ │ │ @@ -32767,15 +32767,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2c070 <__cxa_atexit@plt+0x20010> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r6, ip, lsr #16 │ │ │ │ andeq r0, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -32795,15 +32795,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ b 2c158 <__cxa_atexit@plt+0x200f8> │ │ │ │ ldr r3, [pc, #20] @ 2c0e4 <__cxa_atexit@plt+0x20084> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq pc, r7, ip, asr r1 @ │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrheq r6, [r6, #-120]! @ 0xffffff88 │ │ │ │ andeq r7, r0, ip, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -32820,15 +32820,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 2c158 <__cxa_atexit@plt+0x200f8> │ │ │ │ ldr r3, [pc, #20] @ 2c148 <__cxa_atexit@plt+0x200e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq pc, [r7, r4] │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ cmneq r6, r4, asr r7 │ │ │ │ andeq r7, r0, ip, lsr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -32852,29 +32852,29 @@ │ │ │ │ str sl, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bge 2c1fc <__cxa_atexit@plt+0x2019c> │ │ │ │ ldr r3, [pc, #112] @ 2c248 <__cxa_atexit@plt+0x201e8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2c24c <__cxa_atexit@plt+0x201ec> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #104] @ 2c250 <__cxa_atexit@plt+0x201f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r3, [pc, #100] @ 2c268 <__cxa_atexit@plt+0x20208> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r5, #16 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r1, [r5, #32] │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ @@ -32885,15 +32885,15 @@ │ │ │ │ b 16930 <__cxa_atexit@plt+0xa8d0> │ │ │ │ ldr r6, [pc, #32] @ 2c254 <__cxa_atexit@plt+0x201f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ cmneq r6, r4, lsl r3 │ │ │ │ cmneq r6, r4, lsl #18 │ │ │ │ cmneq r6, r0, lsl r5 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ orreq pc, r7, r0, ror #1 │ │ │ │ orreq lr, r7, r0, asr #31 │ │ │ │ @@ -32918,24 +32918,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r6, [pc, #28] @ 2c2f0 <__cxa_atexit@plt+0x20290> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 12af6b4 <__cxa_atexit@plt+0x12a3654> │ │ │ │ + b 12af6ac <__cxa_atexit@plt+0x12a364c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ cmneq r6, r4, asr #4 │ │ │ │ cmneq r6, r4, lsr r8 │ │ │ │ ldrsheq r6, [r6, #-24]! @ 0xffffffe8 │ │ │ │ andeq r1, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -32960,15 +32960,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 2c394 <__cxa_atexit@plt+0x20334> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0x0176619c │ │ │ │ @@ -32994,15 +32994,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ 2c410 <__cxa_atexit@plt+0x203b0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r4, lsl r1 │ │ │ │ cmneq r6, r4, lsl #14 │ │ │ │ cmneq r6, ip, asr r2 │ │ │ │ cmneq r6, ip, ror r4 │ │ │ │ @@ -33017,15 +33017,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #76] @ 2c490 <__cxa_atexit@plt+0x20430> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #48 @ 0x30 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r3, [pc, #36] @ 2c484 <__cxa_atexit@plt+0x20424> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r5, #12 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #24] │ │ │ │ ldr r1, [r5, #28] │ │ │ │ ldr r0, [r5, #32] │ │ │ │ @@ -33056,24 +33056,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r0, [sl, #8] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r2, #2 │ │ │ │ add r9, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r6, [pc, #28] @ 2c518 <__cxa_atexit@plt+0x204b8> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 12af6b4 <__cxa_atexit@plt+0x12a3654> │ │ │ │ + b 12af6ac <__cxa_atexit@plt+0x12a364c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff590 │ │ │ │ cmneq r6, ip, lsl r0 │ │ │ │ cmneq r6, ip, lsl #12 │ │ │ │ ldrsbeq r5, [r6, #-240]! @ 0xffffff10 │ │ │ │ andeq r1, r0, r9, ror #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -33098,15 +33098,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #52] @ 2c5bc <__cxa_atexit@plt+0x2055c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ cmneq r6, r4, ror pc │ │ │ │ @@ -33132,15 +33132,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #40] @ 2c638 <__cxa_atexit@plt+0x205d8> │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #1 │ │ │ │ add sl, r1, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r6, ip, ror #29 │ │ │ │ ldrsbeq r5, [r6, #-76]! @ 0xffffffb4 │ │ │ │ cmneq r6, r4, lsr r0 │ │ │ │ ldrheq r6, [r6, #-12]! │ │ │ │ @@ -33154,24 +33154,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, r4, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ cmneq r6, r0, asr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ @@ -33179,24 +33179,24 @@ │ │ │ │ bhi 2c6e0 <__cxa_atexit@plt+0x20680> │ │ │ │ ldr r3, [pc, #32] @ 2c6ec <__cxa_atexit@plt+0x2068c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff5ec │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldrsheq r5, [r6, #-244]! @ 0xffffff0c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c744 <__cxa_atexit@plt+0x206e4> │ │ │ │ @@ -33204,24 +33204,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, ip, lsr #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ cmneq r6, r8, ror r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ @@ -33229,39 +33229,39 @@ │ │ │ │ bhi 2c7a8 <__cxa_atexit@plt+0x20748> │ │ │ │ ldr r3, [pc, #32] @ 2c7b4 <__cxa_atexit@plt+0x20754> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ + b 1615af4 <__cxa_atexit@plt+0x1609a94> │ │ │ │ cmneq r6, r8, lsr #2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c808 <__cxa_atexit@plt+0x207a8> │ │ │ │ ldr r1, [pc, #32] @ 2c810 <__cxa_atexit@plt+0x207b0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmdb r5, {r1, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r6, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -33285,30 +33285,30 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 2c8c4 <__cxa_atexit@plt+0x20864> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2c8e4 <__cxa_atexit@plt+0x20884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -33325,24 +33325,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, r8, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ @ instruction: 0x01765f94 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ @@ -33350,38 +33350,38 @@ │ │ │ │ bhi 2c98c <__cxa_atexit@plt+0x2092c> │ │ │ │ ldr r3, [pc, #32] @ 2c998 <__cxa_atexit@plt+0x20938> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff340 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ + b 1615a54 <__cxa_atexit@plt+0x16099f4> │ │ │ │ cmneq r6, r4, asr #30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2c9e8 <__cxa_atexit@plt+0x20988> │ │ │ │ ldr r2, [pc, #36] @ 2c9f8 <__cxa_atexit@plt+0x20998> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #12] @ 2c9fc <__cxa_atexit@plt+0x2099c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r6, r0, lsr #30 │ │ │ │ ldrsheq r5, [r6, #-232]! @ 0xffffff18 │ │ │ │ @@ -33413,25 +33413,25 @@ │ │ │ │ ldr r3, [pc, #72] @ 2cab8 <__cxa_atexit@plt+0x20a58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #16] │ │ │ │ str r7, [r1, #20] │ │ │ │ str r0, [r1, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r6, #7 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldr r6, [pc, #36] @ 2cab4 <__cxa_atexit@plt+0x20a54> │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffff238 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ cmneq r6, r8, lsr lr │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -33457,30 +33457,30 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 2cb74 <__cxa_atexit@plt+0x20b14> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ cmneq r6, r0, lsl #27 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -33503,30 +33503,30 @@ │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffaa8 │ │ │ │ @ instruction: 0xfffffb04 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #12] @ 2cc2c <__cxa_atexit@plt+0x20bcc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [pc, #12] @ 2cc4c <__cxa_atexit@plt+0x20bec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -33555,15 +33555,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2cd0c <__cxa_atexit@plt+0x20cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -33595,15 +33595,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 2cd84 <__cxa_atexit@plt+0x20d24> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r3, [pc, #32] @ 2cd88 <__cxa_atexit@plt+0x20d28> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ 2cd8c <__cxa_atexit@plt+0x20d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add sl, r3, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -33635,15 +33635,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 2ce4c <__cxa_atexit@plt+0x20dec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -33699,15 +33699,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x0187e2b4 │ │ │ │ orreq lr, r7, r4, ror #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -33722,15 +33722,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r7, r8, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2d09c <__cxa_atexit@plt+0x2103c> │ │ │ │ @@ -33798,27 +33798,27 @@ │ │ │ │ ldr r1, [pc, #76] @ 2d0c0 <__cxa_atexit@plt+0x21060> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r8, sl, #7 │ │ │ │ mov r6, sl │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ orreq lr, r7, r0, asr r1 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -33875,20 +33875,20 @@ │ │ │ │ stmib r6, {r3, r4, sl} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r7, r4, lsr #32 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2d25c <__cxa_atexit@plt+0x211fc> │ │ │ │ @@ -34024,18 +34024,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #35 @ 0x23 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ @ instruction: 0x0187deb0 │ │ │ │ orreq sp, r7, ip, asr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -34166,23 +34166,23 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [pc, #76] @ 2d684 <__cxa_atexit@plt+0x21624> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #40] @ 2d67c <__cxa_atexit@plt+0x2161c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ orreq sp, r7, r8, ror ip │ │ │ │ orreq sp, r7, r4, lsl #23 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmneq r6, r0, lsl pc │ │ │ │ cmneq r6, r4, lsl #30 │ │ │ │ @@ -34205,15 +34205,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2d6ec <__cxa_atexit@plt+0x2168c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sp, r7, r8, lsl #22 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ cmneq r6, ip, ror #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -34324,15 +34324,15 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [pc, #52] @ 2d908 <__cxa_atexit@plt+0x218a8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r5, r3 │ │ │ │ @@ -34352,15 +34352,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d934 <__cxa_atexit@plt+0x218d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34372,24 +34372,24 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sp, r7, r0, ror #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 2d9a8 <__cxa_atexit@plt+0x21948> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34401,15 +34401,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sp, r7, ip, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2da58 <__cxa_atexit@plt+0x219f8> │ │ │ │ ldr lr, [pc, #72] @ 2da60 <__cxa_atexit@plt+0x21a00> │ │ │ │ @@ -34421,29 +34421,29 @@ │ │ │ │ str lr, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ tst r2, #3 │ │ │ │ beq 2da48 <__cxa_atexit@plt+0x219e8> │ │ │ │ ldr r7, [r2, #7] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orreq sp, r7, r4, lsl r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r6 │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 2db18 <__cxa_atexit@plt+0x21ab8> │ │ │ │ @@ -34469,27 +34469,27 @@ │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ sub r5, r5, #8 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq sp, r7, r4, lsl #13 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -34501,24 +34501,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -34639,15 +34639,15 @@ │ │ │ │ str r7, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ str lr, [r6, #40] @ 0x28 │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ stm lr, {r2, r6, r9} │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ mov r3, r6 │ │ │ │ b 2ddc0 <__cxa_atexit@plt+0x21d60> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -34672,15 +34672,15 @@ │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ orreq sp, r7, ip, asr r4 │ │ │ │ strdeq sp, [r7, ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r7, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ stm sp, {r4, r6} │ │ │ │ sub sl, r5, #44 @ 0x2c │ │ │ │ sub r5, r5, #8 │ │ │ │ mov lr, #0 │ │ │ │ @@ -34807,15 +34807,15 @@ │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r3, [pc, #24] @ 2e054 <__cxa_atexit@plt+0x21ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, lr │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq sp, r7, r0, asr #2 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r7, r0, sl, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -34849,15 +34849,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r2, [pc, #20] @ 2e0fc <__cxa_atexit@plt+0x2209c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r2, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq sp, r7, r4, lsl #1 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #64 @ 0x40 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2e15c <__cxa_atexit@plt+0x220fc> │ │ │ │ @@ -34923,15 +34923,15 @@ │ │ │ │ add r8, r7, #1 │ │ │ │ sub r7, r6, #10 │ │ │ │ mov r9, #0 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 2de40 <__cxa_atexit@plt+0x21de0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq sp, r7, r8, lsr r0 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov lr, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -34979,15 +34979,15 @@ │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r3, [pc, #28] @ 2e308 <__cxa_atexit@plt+0x222a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #28 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, lr │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ muleq r0, r4, r1 │ │ │ │ @ instruction: 0x0187ce90 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq pc, r3, sp, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov sl, r4 │ │ │ │ @@ -35035,15 +35035,15 @@ │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ ldr r3, [pc, #28] @ 2e3e8 <__cxa_atexit@plt+0x22388> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #28 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r4, sl │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x0187cdb8 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -35076,15 +35076,15 @@ │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #24] @ 2e48c <__cxa_atexit@plt+0x2242c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ strdeq ip, [r7, r8] │ │ │ │ orreq ip, r7, r8, asr sp │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r7, ror #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ mov r3, r6 │ │ │ │ @@ -35116,15 +35116,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 2e52c <__cxa_atexit@plt+0x224cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov fp, r8 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq ip, r7, ip, asr ip │ │ │ │ orreq ip, r7, r0, asr #25 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ cmneq r6, ip, asr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -35148,15 +35148,15 @@ │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ add lr, r5, #12 │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ ldr r3, [pc, #44] @ 2e5c8 <__cxa_atexit@plt+0x22568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -35178,18 +35178,18 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r8, #4]! │ │ │ │ add lr, r8, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b bbfef0 <__cxa_atexit@plt+0xbb3e90> │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ cmneq r6, ip, lsl r3 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -35240,15 +35240,15 @@ │ │ │ │ beq 2e740 <__cxa_atexit@plt+0x226e0> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #76] @ 2e750 <__cxa_atexit@plt+0x226f0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 2e868 <__cxa_atexit@plt+0x22808> │ │ │ │ ldr r7, [pc, #32] @ 2e754 <__cxa_atexit@plt+0x226f4> │ │ │ │ @@ -35267,15 +35267,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2e780 <__cxa_atexit@plt+0x22720> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r6, ip, lsr #3 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -35295,15 +35295,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ b 2e868 <__cxa_atexit@plt+0x22808> │ │ │ │ ldr r3, [pc, #20] @ 2e7f4 <__cxa_atexit@plt+0x22794> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq ip, r7, ip, asr #20 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r6, r8, lsr r1 │ │ │ │ andeq r0, r0, r8, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35320,15 +35320,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 2e868 <__cxa_atexit@plt+0x22808> │ │ │ │ ldr r3, [pc, #20] @ 2e858 <__cxa_atexit@plt+0x227f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq ip, r7, r4, ror #19 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ ldrsbeq r4, [r6, #-4]! │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -35352,15 +35352,15 @@ │ │ │ │ str sl, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ bcc 2e934 <__cxa_atexit@plt+0x228d4> │ │ │ │ ldr ip, [r5, #36]! @ 0x24 │ │ │ │ ldr lr, [pc, #124] @ 2e968 <__cxa_atexit@plt+0x22908> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ @@ -35376,22 +35376,22 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #52] @ 2e954 <__cxa_atexit@plt+0x228f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #20] @ 2e950 <__cxa_atexit@plt+0x228f0> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #12]! │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrdeq ip, [r7, r0] │ │ │ │ @ instruction: 0x0187c8b0 │ │ │ │ orreq ip, r7, r4, lsr #17 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @@ -35416,15 +35416,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2e9d8 <__cxa_atexit@plt+0x22978> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #8]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -35444,15 +35444,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 2ea48 <__cxa_atexit@plt+0x229e8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff700 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffe3f4 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ cmneq r6, r8, lsr pc │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -35484,15 +35484,15 @@ │ │ │ │ stmda r2, {r0, r1, ip} │ │ │ │ ldr r2, [pc, #112] @ 2eb40 <__cxa_atexit@plt+0x22ae0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7, sl} │ │ │ │ str r9, [r6, #16] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #72] @ 2eb34 <__cxa_atexit@plt+0x22ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ @@ -35503,15 +35503,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r2, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ orreq ip, r7, ip, asr #13 │ │ │ │ @ instruction: 0x01763e98 │ │ │ │ @ instruction: 0xffffdf48 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ cmneq r6, ip, asr #28 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ @@ -35535,18 +35535,18 @@ │ │ │ │ sub sl, r6, #9 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 2ebbc <__cxa_atexit@plt+0x22b5c> │ │ │ │ ldr r3, [pc, #52] @ 2ebd8 <__cxa_atexit@plt+0x22b78> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #16] @ 2ebd4 <__cxa_atexit@plt+0x22b74> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ cmneq r6, ip, asr #26 │ │ │ │ @@ -35610,15 +35610,15 @@ │ │ │ │ beq 2ec78 <__cxa_atexit@plt+0x22c18> │ │ │ │ b 2ecec <__cxa_atexit@plt+0x22c8c> │ │ │ │ lsl r3, sl, #2 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, r7] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 160b3d8 <__cxa_atexit@plt+0x15ff378> │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ ldr ip, [sp, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 2ec84 <__cxa_atexit@plt+0x22c24> │ │ │ │ str r6, [ip] │ │ │ │ ldr r7, [pc, #108] @ 2ed64 <__cxa_atexit@plt+0x22d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -35755,15 +35755,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x0187c294 │ │ │ │ orreq ip, r7, r4, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35778,15 +35778,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq ip, r7, r8, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2f008 <__cxa_atexit@plt+0x22fa8> │ │ │ │ @@ -35821,15 +35821,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ orreq ip, r7, ip, lsl #3 │ │ │ │ ldrdeq ip, [r7, ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -35844,15 +35844,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq ip, r7, ip, asr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r9, r5, #24 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 2f1c4 <__cxa_atexit@plt+0x23164> │ │ │ │ @@ -35920,27 +35920,27 @@ │ │ │ │ ldr r1, [pc, #76] @ 2f1e8 <__cxa_atexit@plt+0x23188> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ sub r8, sl, #7 │ │ │ │ mov r6, sl │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ orreq ip, r7, r8, lsr #32 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ @@ -35997,20 +35997,20 @@ │ │ │ │ stmib r6, {r3, r4, sl} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, fp, #7 │ │ │ │ mov r4, r7 │ │ │ │ mov r6, fp │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq fp, [r7, ip] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -36116,18 +36116,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r2} │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #35 @ 0x23 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ orreq fp, r7, r0, lsl #28 │ │ │ │ orreq fp, r7, ip, lsl sp │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ @@ -36184,15 +36184,15 @@ │ │ │ │ b 2f374 <__cxa_atexit@plt+0x23314> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ add r5, r5, #12 │ │ │ │ sub r7, r6, #13 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ ldrsheq r3, [r6, #-56]! @ 0xffffffc8 │ │ │ │ @@ -36215,15 +36215,15 @@ │ │ │ │ str r3, [sl, #4]! │ │ │ │ str r9, [sl, #8] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ stmib r5, {r1, r8, r9} │ │ │ │ ldr r3, [pc, #44] @ 2f674 <__cxa_atexit@plt+0x23614> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -36244,18 +36244,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + b 1623edc <__cxa_atexit@plt+0x1617e7c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ ldrdeq fp, [r7, r8] │ │ │ │ ldrsheq r3, [r6, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 2f704 <__cxa_atexit@plt+0x236a4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -36283,15 +36283,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ sub r8, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b bbfef0 <__cxa_atexit@plt+0xbb3e90> │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ ldr r7, [pc, #140] @ 2f7f4 <__cxa_atexit@plt+0x23794> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2f7b8 <__cxa_atexit@plt+0x23758> │ │ │ │ @@ -36312,23 +36312,23 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #28] @ 2f7f8 <__cxa_atexit@plt+0x23798> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff7e8 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ cmneq r6, r8, asr #3 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -36382,15 +36382,15 @@ │ │ │ │ beq 2f918 <__cxa_atexit@plt+0x238b8> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r3, [pc, #76] @ 2f928 <__cxa_atexit@plt+0x238c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ b 2fa40 <__cxa_atexit@plt+0x239e0> │ │ │ │ ldr r7, [pc, #32] @ 2f92c <__cxa_atexit@plt+0x238cc> │ │ │ │ @@ -36409,15 +36409,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldr r3, [pc, #16] @ 2f958 <__cxa_atexit@plt+0x238f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b b86860 <__cxa_atexit@plt+0xb7a800> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r6, r4, ror r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -36437,15 +36437,15 @@ │ │ │ │ str r8, [r3, #8] │ │ │ │ b 2fa40 <__cxa_atexit@plt+0x239e0> │ │ │ │ ldr r3, [pc, #20] @ 2f9cc <__cxa_atexit@plt+0x2396c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq fp, r7, r4, ror r8 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r6, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36462,15 +36462,15 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ b 2fa40 <__cxa_atexit@plt+0x239e0> │ │ │ │ ldr r3, [pc, #20] @ 2fa30 <__cxa_atexit@plt+0x239d0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq fp, r7, ip, lsl #16 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ @ instruction: 0x01762f9c │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -36494,15 +36494,15 @@ │ │ │ │ str sl, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r7, [pc, #56] @ 2faec <__cxa_atexit@plt+0x23a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #12]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ beq 2fac8 <__cxa_atexit@plt+0x23a68> │ │ │ │ b 2fb44 <__cxa_atexit@plt+0x23ae4> │ │ │ │ @@ -36510,15 +36510,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 2faf0 <__cxa_atexit@plt+0x23a90> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq fp, [r7, r8] │ │ │ │ ldrdeq fp, [r7, r8] │ │ │ │ orreq fp, r7, ip, asr #13 │ │ │ │ cmneq r6, ip, asr #29 │ │ │ │ @@ -36595,15 +36595,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ orreq fp, r7, r8, ror r5 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ cmneq r6, r4, lsl #27 │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -36644,15 +36644,15 @@ │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r4, sl │ │ │ │ ldm sp, {r9, sl, fp} │ │ │ │ b 11200 <__cxa_atexit@plt+0x51a0> │ │ │ │ mov r4, #28 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ orreq fp, r7, r4, lsl #9 │ │ │ │ cmneq r6, r4, asr #25 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ @@ -36677,21 +36677,21 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ str r9, [r3, #28] │ │ │ │ mov r5, r2 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + b 1623edc <__cxa_atexit@plt+0x1617e7c> │ │ │ │ ldr r3, [pc, #24] @ 2fda8 <__cxa_atexit@plt+0x23d48> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ strdeq fp, [r7, r0] │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r6, r4, lsr #24 │ │ │ │ andeq r0, r0, r9, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -36715,21 +36715,21 @@ │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + b 1623edc <__cxa_atexit@plt+0x1617e7c> │ │ │ │ ldr r3, [pc, #24] @ 2fe40 <__cxa_atexit@plt+0x23de0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ orreq fp, r7, r8, asr r3 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -36747,15 +36747,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2fea4 <__cxa_atexit@plt+0x23e44> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36772,15 +36772,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 2ff08 <__cxa_atexit@plt+0x23ea8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff0b0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -36796,15 +36796,15 @@ │ │ │ │ bhi 2ff7c <__cxa_atexit@plt+0x23f1c> │ │ │ │ ldr r2, [pc, #72] @ 2ff98 <__cxa_atexit@plt+0x23f38> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #40] @ 2ff94 <__cxa_atexit@plt+0x23f34> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 2ff90 <__cxa_atexit@plt+0x23f30> │ │ │ │ @@ -36845,15 +36845,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r7, r9, sl} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #72] @ 30088 <__cxa_atexit@plt+0x24028> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -36897,15 +36897,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 30110 <__cxa_atexit@plt+0x240b0> │ │ │ │ ldr r5, [pc, #68] @ 3012c <__cxa_atexit@plt+0x240cc> │ │ │ │ add r5, pc, r5 │ │ │ │ stmda r3, {r5, r9, sl} │ │ │ │ str r8, [r3, #4] │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #40] @ 30128 <__cxa_atexit@plt+0x240c8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 30124 <__cxa_atexit@plt+0x240c4> │ │ │ │ @@ -36944,15 +36944,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 30200 <__cxa_atexit@plt+0x241a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -36984,15 +36984,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 30278 <__cxa_atexit@plt+0x24218> │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r3, [pc, #32] @ 3027c <__cxa_atexit@plt+0x2421c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #28] @ 30280 <__cxa_atexit@plt+0x24220> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add sl, r3, #3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37024,15 +37024,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 30340 <__cxa_atexit@plt+0x242e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37072,15 +37072,15 @@ │ │ │ │ ldr r2, [pc, #88] @ 303f4 <__cxa_atexit@plt+0x24394> │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 303f0 <__cxa_atexit@plt+0x24390> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37104,15 +37104,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30434 <__cxa_atexit@plt+0x243d4> │ │ │ │ ldr r2, [pc, #36] @ 30448 <__cxa_atexit@plt+0x243e8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r9, sl} │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #16] @ 3044c <__cxa_atexit@plt+0x243ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc5e4 │ │ │ │ ldrsbeq r2, [r6, #-68]! @ 0xffffffbc │ │ │ │ @@ -37127,24 +37127,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, r0, ror #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ ldrsbeq r2, [r6, #-48]! @ 0xffffffd0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 304fc <__cxa_atexit@plt+0x2449c> │ │ │ │ @@ -37208,15 +37208,15 @@ │ │ │ │ cmneq r6, ip, asr #4 │ │ │ │ cmneq r6, ip, ror #5 │ │ │ │ @ instruction: 0xffffb278 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ cmneq r6, r4, lsr #2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30614 <__cxa_atexit@plt+0x245b4> │ │ │ │ @@ -37224,24 +37224,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrsbeq r2, [r6, #-12]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ cmneq r6, ip, asr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30680 <__cxa_atexit@plt+0x24620> │ │ │ │ @@ -37305,15 +37305,15 @@ │ │ │ │ cmneq r6, r8, asr #1 │ │ │ │ cmneq r6, r8, ror #2 │ │ │ │ @ instruction: 0xffffb0f4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ + b 1615af4 <__cxa_atexit@plt+0x1609a94> │ │ │ │ cmneq r6, r4, ror #5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30798 <__cxa_atexit@plt+0x24738> │ │ │ │ @@ -37321,15 +37321,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x0176229c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -37353,32 +37353,32 @@ │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 3085c <__cxa_atexit@plt+0x247fc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r4, lsl #29 │ │ │ │ @@ -37392,24 +37392,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r6, ip, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ cmneq r6, ip, lsr #31 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30920 <__cxa_atexit@plt+0x248c0> │ │ │ │ @@ -37473,30 +37473,30 @@ │ │ │ │ cmneq r6, r8, lsr #28 │ │ │ │ cmneq r6, r8, asr #29 │ │ │ │ @ instruction: 0xffffae54 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ + b 1615a54 <__cxa_atexit@plt+0x16099f4> │ │ │ │ cmneq r6, r4, asr #32 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30a34 <__cxa_atexit@plt+0x249d4> │ │ │ │ ldr r2, [pc, #32] @ 30a3c <__cxa_atexit@plt+0x249dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -37508,36 +37508,36 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 30a84 <__cxa_atexit@plt+0x24a24> │ │ │ │ cmp r2, #1 │ │ │ │ bne 30ab4 <__cxa_atexit@plt+0x24a54> │ │ │ │ ldr r3, [pc, #104] @ 30ae4 <__cxa_atexit@plt+0x24a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r2, [pc, #80] @ 30adc <__cxa_atexit@plt+0x24a7c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #76] @ 30ae0 <__cxa_atexit@plt+0x24a80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldr r3, [pc, #28] @ 30ad8 <__cxa_atexit@plt+0x24a78> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ cmneq r6, r8, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -37562,32 +37562,32 @@ │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 30ba0 <__cxa_atexit@plt+0x24b40> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37597,15 +37597,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 30be8 <__cxa_atexit@plt+0x24b88> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0x0187a6b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37614,15 +37614,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r7, r4, ror r6 │ │ │ │ cmneq r6, r0, lsl lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -37644,32 +37644,32 @@ │ │ │ │ add r9, r3, #8 │ │ │ │ stm r9, {r1, r7, r8} │ │ │ │ add r1, r3, #20 │ │ │ │ stm r1, {r2, r7, lr} │ │ │ │ str r0, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #26 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff804 │ │ │ │ @ instruction: 0xfffff860 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #24] @ 30ce8 <__cxa_atexit@plt+0x24c88> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -37679,15 +37679,15 @@ │ │ │ │ ldr r2, [pc, #24] @ 30d30 <__cxa_atexit@plt+0x24cd0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq sl, r7, ip, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 30dc8 <__cxa_atexit@plt+0x24d68> │ │ │ │ ldr r2, [pc, #148] @ 30de4 <__cxa_atexit@plt+0x24d84> │ │ │ │ @@ -37724,15 +37724,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq sl, r7, r0, ror #7 │ │ │ │ orreq sl, r7, ip, asr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -37753,15 +37753,15 @@ │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r7, ip, asr #6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -37777,15 +37777,15 @@ │ │ │ │ ldr r1, [pc, #68] @ 30ee4 <__cxa_atexit@plt+0x24e84> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r7, r8, r9} │ │ │ │ str r5, [r2] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r6, r3 │ │ │ │ b 30ec8 <__cxa_atexit@plt+0x24e68> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 30ed8 <__cxa_atexit@plt+0x24e78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -37806,15 +37806,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ cmneq r6, ip, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -37840,15 +37840,15 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r5] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 31000 <__cxa_atexit@plt+0x24fa0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ @@ -37886,15 +37886,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 3109c <__cxa_atexit@plt+0x2503c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r7, r8, r9} │ │ │ │ str r2, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ add r8, r1, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r6, r3 │ │ │ │ b 3107c <__cxa_atexit@plt+0x2501c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 31090 <__cxa_atexit@plt+0x25030> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -37932,15 +37932,15 @@ │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r1, [r5] │ │ │ │ sub r7, r3, #7 │ │ │ │ add r8, r0, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 31170 <__cxa_atexit@plt+0x25110> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ @@ -37969,15 +37969,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #32] @ 311c4 <__cxa_atexit@plt+0x25164> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r8, asr r5 │ │ │ │ strexeq r9, r8, [r7] │ │ │ │ cmneq r6, r0, ror r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -37990,15 +37990,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 31218 <__cxa_atexit@plt+0x251b8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r6, ip, asr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -38036,15 +38036,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -38081,15 +38081,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 313a4 <__cxa_atexit@plt+0x25344> │ │ │ │ ldr r7, [pc, #96] @ 313c8 <__cxa_atexit@plt+0x25368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -38098,15 +38098,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r7, r4, lsl lr │ │ │ │ @ instruction: 0xfffe75a0 │ │ │ │ cmneq r6, r0, lsr #8 │ │ │ │ orreq r9, r7, r8, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -38117,15 +38117,15 @@ │ │ │ │ bcc 31408 <__cxa_atexit@plt+0x253a8> │ │ │ │ ldr r2, [pc, #36] @ 31418 <__cxa_atexit@plt+0x253b8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ cmneq r6, r8, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -38154,15 +38154,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #60] @ 314c8 <__cxa_atexit@plt+0x25468> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #217 @ 0xd9 │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -38182,15 +38182,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01879c98 │ │ │ │ cmneq r6, r0, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -38200,15 +38200,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 31560 <__cxa_atexit@plt+0x25500> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r6, r4, ror r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -38246,15 +38246,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -38269,15 +38269,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r6, ip, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ cmneq r6, r0, lsr #9 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -38307,20 +38307,20 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ add lr, r3, #24 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r7, r6, #2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #60] @ 31744 <__cxa_atexit@plt+0x256e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ b 31724 <__cxa_atexit@plt+0x256c4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -38384,15 +38384,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ orreq r9, r7, r4, ror r9 │ │ │ │ @ instruction: 0x018799b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38404,15 +38404,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r7, r8, asr #18 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 318d0 <__cxa_atexit@plt+0x25870> │ │ │ │ @@ -38464,29 +38464,29 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r8, #24] │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ str r9, [r8, #16]! │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #52] @ 319b0 <__cxa_atexit@plt+0x25950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq r9, r7, ip, ror #15 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -38510,36 +38510,36 @@ │ │ │ │ str r9, [r8, #4]! │ │ │ │ str r8, [r5, #8] │ │ │ │ str r1, [r8, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 31a64 <__cxa_atexit@plt+0x25a04> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ cmneq r6, r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -38554,15 +38554,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #40] @ 31af0 <__cxa_atexit@plt+0x25a90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ ldr r3, [pc, #32] @ 31af4 <__cxa_atexit@plt+0x25a94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 13af7f4 <__cxa_atexit@plt+0x13a3794> │ │ │ │ + b 13af7ec <__cxa_atexit@plt+0x13a378c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrdeq r9, [r7, r0] │ │ │ │ orreq r9, r7, r4, lsr #13 │ │ │ │ @ instruction: 0x018796bc │ │ │ │ @@ -38577,27 +38577,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 31b48 <__cxa_atexit@plt+0x25ae8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r9, r7, r4, ror #12 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 31b68 <__cxa_atexit@plt+0x25b08> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 13b8a08 <__cxa_atexit@plt+0x13ac9a8> │ │ │ │ + b 13b8a00 <__cxa_atexit@plt+0x13ac9a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #84] @ 31bd4 <__cxa_atexit@plt+0x25b74> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -38649,15 +38649,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r7, r0, asr r5 │ │ │ │ orreq r9, r7, r8, ror r6 │ │ │ │ orreq r9, r7, r4, ror r6 │ │ │ │ cmneq r6, r8, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -38669,15 +38669,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 31cb4 <__cxa_atexit@plt+0x25c54> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r6, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -38721,15 +38721,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ b 31d88 <__cxa_atexit@plt+0x25d28> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -38746,15 +38746,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r8, lsr #25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ cmneq r6, ip, lsr sp │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -38792,20 +38792,20 @@ │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r6, [pc, #64] @ 31edc <__cxa_atexit@plt+0x25e7c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ mov r6, r3 │ │ │ │ b 31eb8 <__cxa_atexit@plt+0x25e58> │ │ │ │ mov r5, #52 @ 0x34 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -38870,15 +38870,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r9, [r7, ip] │ │ │ │ orreq r9, r7, ip, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -38890,15 +38890,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r7, ip, lsr #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32068 <__cxa_atexit@plt+0x26008> │ │ │ │ @@ -38950,29 +38950,29 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r1, [r8, #24] │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ str r9, [r8, #16]! │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #52] @ 32148 <__cxa_atexit@plt+0x260e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq r9, r7, r4, asr r0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -38996,36 +38996,36 @@ │ │ │ │ str r9, [r8, #4]! │ │ │ │ str r8, [r5, #8] │ │ │ │ str r1, [r8, #24] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 321fc <__cxa_atexit@plt+0x2619c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ cmneq r6, r0, ror r8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -39040,15 +39040,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #40] @ 32288 <__cxa_atexit@plt+0x26228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #217 @ 0xd9 │ │ │ │ ldr r3, [pc, #32] @ 3228c <__cxa_atexit@plt+0x2622c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 13af7f4 <__cxa_atexit@plt+0x13a3794> │ │ │ │ + b 13af7ec <__cxa_atexit@plt+0x13a378c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orreq r9, r7, r8, lsr r0 │ │ │ │ orreq r8, r7, ip, lsl #30 │ │ │ │ orreq r8, r7, r4, lsr #30 │ │ │ │ @@ -39063,27 +39063,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 322e0 <__cxa_atexit@plt+0x26280> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq r8, r7, ip, asr #29 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 32300 <__cxa_atexit@plt+0x262a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 13b8a08 <__cxa_atexit@plt+0x13ac9a8> │ │ │ │ + b 13b8a00 <__cxa_atexit@plt+0x13ac9a0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #84] @ 3236c <__cxa_atexit@plt+0x2630c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ @@ -39135,15 +39135,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01878db8 │ │ │ │ orreq r8, r7, r0, ror #29 │ │ │ │ ldrdeq r8, [r7, ip] │ │ │ │ cmneq r6, ip, ror r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -39155,15 +39155,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 3244c <__cxa_atexit@plt+0x263ec> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmnpeq r5, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -39207,15 +39207,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str lr, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ sub r8, r6, #3 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ b 32520 <__cxa_atexit@plt+0x264c0> │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -39232,15 +39232,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmneq r6, r0, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ ldrheq r0, [r6, #-88]! @ 0xffffffa8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 32670 <__cxa_atexit@plt+0x26610> │ │ │ │ @@ -39286,32 +39286,32 @@ │ │ │ │ str lr, [r6, #20] │ │ │ │ str r0, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ sub r5, r5, #8 │ │ │ │ sub r8, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #76] @ 326ac <__cxa_atexit@plt+0x2664c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ @ instruction: 0x01878b94 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ orreq r8, r7, ip, ror #22 │ │ │ │ @@ -39351,36 +39351,36 @@ │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r6, [pc, #48] @ 32788 <__cxa_atexit@plt+0x26728> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r6, r2 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff70c │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ orreq r8, r7, r4, ror #20 │ │ │ │ orreq r8, r7, r4, lsr sl │ │ │ │ cmneq r6, r0, ror #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -39406,15 +39406,15 @@ │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str r9, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ str lr, [r3, #20]! │ │ │ │ sub r8, r6, #2 │ │ │ │ mov r9, r3 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ ldr r7, [pc, #36] @ 32858 <__cxa_atexit@plt+0x267f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea98 │ │ │ │ @@ -39446,15 +39446,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ bcc 328f8 <__cxa_atexit@plt+0x26898> │ │ │ │ ldr r7, [pc, #96] @ 3291c <__cxa_atexit@plt+0x268bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -39463,15 +39463,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r7, r0, asr #17 │ │ │ │ @ instruction: 0xfffe5c04 │ │ │ │ ldrheq lr, [r5, #-236]! @ 0xffffff14 │ │ │ │ orreq r8, r7, r4, ror #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -39482,15 +39482,15 @@ │ │ │ │ bcc 3295c <__cxa_atexit@plt+0x268fc> │ │ │ │ ldr r2, [pc, #36] @ 3296c <__cxa_atexit@plt+0x2690c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ cmneq r6, ip, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -39519,15 +39519,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r0, [pc, #64] @ 32a1c <__cxa_atexit@plt+0x269bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r0, #217 @ 0xd9 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, lr, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -39547,15 +39547,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r7, r4, asr #14 │ │ │ │ cmneq r6, r0, lsl r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -39565,15 +39565,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [pc, #32] @ 32ab4 <__cxa_atexit@plt+0x26a54> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 147daf8 <__cxa_atexit@plt+0x1471a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmnpeq r5, r8, lsl #5 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -39611,15 +39611,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r3, [r3, #16] │ │ │ │ sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b 149276c <__cxa_atexit@plt+0x148670c> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -39634,15 +39634,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ cmnpeq r5, r8, asr #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ + b 1474e90 <__cxa_atexit@plt+0x1468e30> │ │ │ │ cmnpeq r5, ip, asr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32c98 <__cxa_atexit@plt+0x26c38> │ │ │ │ @@ -39697,15 +39697,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ orreq r8, r7, ip, asr #10 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ orreq r8, r7, ip, lsr r5 │ │ │ │ orreq r8, r7, r0, lsl #10 │ │ │ │ @@ -39746,15 +39746,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ orreq r8, r7, ip, asr r4 │ │ │ │ orreq r8, r7, ip, lsr #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -39781,15 +39781,15 @@ │ │ │ │ stm sl, {r0, r9, lr} │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r9, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ add r8, r8, #2 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r3 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ + b 138bda0 <__cxa_atexit@plt+0x137fd40> │ │ │ │ mov r6, r2 │ │ │ │ b 32e18 <__cxa_atexit@plt+0x26db8> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 32e2c <__cxa_atexit@plt+0x26dcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -39802,15 +39802,15 @@ │ │ │ │ orreq r8, r7, r0, ror #6 │ │ │ │ cmnpeq r5, ip, lsr #26 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 146c4fc <__cxa_atexit@plt+0x146049c> │ │ │ │ + b 146c4f4 <__cxa_atexit@plt+0x1460494> │ │ │ │ cmnpeq r5, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 32eb4 <__cxa_atexit@plt+0x26e54> │ │ │ │ ldr r2, [pc, #64] @ 32ebc <__cxa_atexit@plt+0x26e5c> │ │ │ │ @@ -39824,15 +39824,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 32ec8 <__cxa_atexit@plt+0x26e68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmnpeq r5, ip, lsl sp @ p-variant is OBSOLETE │ │ │ │ orreq r8, r7, ip, lsr #5 │ │ │ │ strdeq r8, [r7, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -39846,15 +39846,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01878298 │ │ │ │ cmnpeq r5, r4, lsl #25 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -39865,15 +39865,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 32f74 <__cxa_atexit@plt+0x26f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #24] @ 32f78 <__cxa_atexit@plt+0x26f18> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -39891,15 +39891,15 @@ │ │ │ │ bhi 32fc0 <__cxa_atexit@plt+0x26f60> │ │ │ │ ldr r3, [pc, #48] @ 32fdc <__cxa_atexit@plt+0x26f7c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 32fe0 <__cxa_atexit@plt+0x26f80> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r7, [pc, #28] @ 32fe4 <__cxa_atexit@plt+0x26f84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -39917,51 +39917,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r7, ip, ror r1 │ │ │ │ @ instruction: 0x0175fb94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 33084 <__cxa_atexit@plt+0x27024> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3307c <__cxa_atexit@plt+0x2701c> │ │ │ │ ldr r3, [pc, #44] @ 3308c <__cxa_atexit@plt+0x2702c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 33090 <__cxa_atexit@plt+0x27030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r5, r0, ror #22 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r8, [r7, r0] │ │ │ │ cmnpeq r5, ip, lsr fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 33100 <__cxa_atexit@plt+0x270a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 330f8 <__cxa_atexit@plt+0x27098> │ │ │ │ ldr r7, [pc, #64] @ 33108 <__cxa_atexit@plt+0x270a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 3310c <__cxa_atexit@plt+0x270ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -39969,15 +39969,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 33110 <__cxa_atexit@plt+0x270b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 33114 <__cxa_atexit@plt+0x270b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r5, r0, lsl fp @ p-variant is OBSOLETE │ │ │ │ orreq r8, r7, r8, rrx │ │ │ │ strheq r8, [r7, r8] │ │ │ │ @@ -39985,15 +39985,15 @@ │ │ │ │ cmnpeq r5, r4, asr #21 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 33138 <__cxa_atexit@plt+0x270d8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ ldrheq pc, [r5, #-164]! @ 0xffffff5c @ │ │ │ │ cmnpeq r5, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 33194 <__cxa_atexit@plt+0x27134> │ │ │ │ @@ -40008,15 +40008,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 331a8 <__cxa_atexit@plt+0x27148> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmnpeq r5, r0, lsl #20 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, ip, asr #31 │ │ │ │ orreq r8, r7, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -40030,15 +40030,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01877fb8 │ │ │ │ cmnpeq r5, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -40049,15 +40049,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 33254 <__cxa_atexit@plt+0x271f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #24] @ 33258 <__cxa_atexit@plt+0x271f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -40075,15 +40075,15 @@ │ │ │ │ bhi 332a0 <__cxa_atexit@plt+0x27240> │ │ │ │ ldr r3, [pc, #48] @ 332bc <__cxa_atexit@plt+0x2725c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 332c0 <__cxa_atexit@plt+0x27260> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #2 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r7, [pc, #28] @ 332c4 <__cxa_atexit@plt+0x27264> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -40101,51 +40101,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01877e9c │ │ │ │ cmnpeq r5, r4, lsl r9 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 33364 <__cxa_atexit@plt+0x27304> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3335c <__cxa_atexit@plt+0x272fc> │ │ │ │ ldr r3, [pc, #44] @ 3336c <__cxa_atexit@plt+0x2730c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 33370 <__cxa_atexit@plt+0x27310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmnpeq r5, r0, ror #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r7, [r7, r0] │ │ │ │ ldrheq pc, [r5, #-140]! @ 0xffffff74 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 333e0 <__cxa_atexit@plt+0x27380> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 333d8 <__cxa_atexit@plt+0x27378> │ │ │ │ ldr r7, [pc, #64] @ 333e8 <__cxa_atexit@plt+0x27388> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 333ec <__cxa_atexit@plt+0x2738c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -40153,15 +40153,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 333f0 <__cxa_atexit@plt+0x27390> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 333f4 <__cxa_atexit@plt+0x27394> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0175f890 │ │ │ │ orreq r7, r7, r8, lsl #27 │ │ │ │ ldrdeq r7, [r7, r8] │ │ │ │ @@ -40169,15 +40169,15 @@ │ │ │ │ cmnpeq r5, r4, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 33418 <__cxa_atexit@plt+0x273b8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ cmnpeq r5, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3348c <__cxa_atexit@plt+0x2742c> │ │ │ │ @@ -40208,15 +40208,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmnpeq r5, r4, ror #15 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, ip, asr #26 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40229,71 +40229,71 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ str r2, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r7, r8, asr #25 │ │ │ │ - cmneq r0, r3, asr #21 │ │ │ │ + strheq fp, [r0, #-163]! @ 0xffffff5d │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r0, #-174]! @ 0xffffff52 │ │ │ │ + cmneq r0, lr, ror #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsr fp │ │ │ │ + cmneq r0, ip, lsr #22 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, lsl #23 │ │ │ │ + smceq 2992 @ 0xbb0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r4, asr #23 │ │ │ │ + strheq fp, [r0, #-180]! @ 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [r0, #-186]! @ 0xffffff46 │ │ │ │ + cmneq r0, sl, ror #23 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r9, lsr ip │ │ │ │ + cmneq r0, r9, lsr #24 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - smceq 3020 @ 0xbcc │ │ │ │ + cmneq r0, ip, ror #24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - strheq fp, [r0, #-201]! @ 0xffffff37 │ │ │ │ + cmneq r0, r9, lsr #25 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r5, lsl #26 │ │ │ │ + strdeq fp, [r0, #-197]! @ 0xffffff3b │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -40412,15 +40412,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ orreq r7, r7, r8, lsl #22 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #128] @ 33880 <__cxa_atexit@plt+0x27820> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -40451,15 +40451,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq r7, r7, r8, ror #20 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -40477,15 +40477,15 @@ │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r7, r8} │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r7, ip, ror #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3395c <__cxa_atexit@plt+0x278fc> │ │ │ │ @@ -40516,15 +40516,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmnpeq r5, ip, lsl r3 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, ip, lsr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40536,15 +40536,15 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x018778b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33a48 <__cxa_atexit@plt+0x279e8> │ │ │ │ @@ -40575,15 +40575,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmnpeq r5, r4, lsr r2 @ p-variant is OBSOLETE │ │ │ │ orreq r7, r7, r0, asr r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40595,15 +40595,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r7, ip, asr #15 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33b0c <__cxa_atexit@plt+0x27aac> │ │ │ │ @@ -40663,15 +40663,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrsbeq pc, [r5, #-12]! @ │ │ │ │ orreq r7, r7, r0, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40683,15 +40683,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0187769c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 33c6c <__cxa_atexit@plt+0x27c0c> │ │ │ │ @@ -40755,15 +40755,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 33d40 <__cxa_atexit@plt+0x27ce0> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r9, [pc, #48] @ 33d64 <__cxa_atexit@plt+0x27d04> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b dd4f0 <__cxa_atexit@plt+0xd1490> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3d0260> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 33d68 <__cxa_atexit@plt+0x27d08> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -40774,15 +40774,15 @@ │ │ │ │ cmneq r5, r4, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [pc, #12] @ 33d8c <__cxa_atexit@plt+0x27d2c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b dd4f0 <__cxa_atexit@plt+0xd1490> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3d0260> │ │ │ │ cmneq r5, r8, lsl pc │ │ │ │ cmneq r5, r4, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -40791,24 +40791,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrsbeq lr, [r5, #-236]! @ 0xffffff14 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 33e4c <__cxa_atexit@plt+0x27dec> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -40818,19 +40818,19 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 33e3c <__cxa_atexit@plt+0x27ddc> │ │ │ │ ldr r7, [pc, #40] @ 33e5c <__cxa_atexit@plt+0x27dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #28] @ 33e60 <__cxa_atexit@plt+0x27e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq r7, r7, r0, lsr #6 │ │ │ │ orreq r7, r7, ip, lsr r4 │ │ │ │ orreq r7, r7, r4, lsr r4 │ │ │ │ cmneq r5, r4, asr #28 │ │ │ │ @@ -40859,15 +40859,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40878,22 +40878,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ cmneq r5, r4, asr sp │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -40905,32 +40905,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 33fd0 <__cxa_atexit@plt+0x27f70> │ │ │ │ ldr r3, [pc, #48] @ 33fe0 <__cxa_atexit@plt+0x27f80> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 33fe4 <__cxa_atexit@plt+0x27f84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -40944,25 +40944,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01877290 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 3405c <__cxa_atexit@plt+0x27ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -40979,22 +40979,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r7, [r7, r8] │ │ │ │ orreq r7, r7, r4, lsl r2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldrsbeq lr, [r5, #-184]! @ 0xffffff48 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3411c <__cxa_atexit@plt+0x280bc> │ │ │ │ @@ -41002,24 +41002,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x0175eb90 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34198 <__cxa_atexit@plt+0x28138> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -41029,19 +41029,19 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34188 <__cxa_atexit@plt+0x28128> │ │ │ │ ldr r7, [pc, #40] @ 341a8 <__cxa_atexit@plt+0x28148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #28] @ 341ac <__cxa_atexit@plt+0x2814c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r6, [r7, r4] │ │ │ │ strdeq r7, [r7, r0] │ │ │ │ orreq r7, r7, r8, ror #1 │ │ │ │ ldrsheq lr, [r5, #-168]! @ 0xffffff58 │ │ │ │ @@ -41070,15 +41070,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41089,22 +41089,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ cmneq r5, r8, lsl #20 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -41116,32 +41116,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 3431c <__cxa_atexit@plt+0x282bc> │ │ │ │ ldr r3, [pc, #48] @ 3432c <__cxa_atexit@plt+0x282cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 34330 <__cxa_atexit@plt+0x282d0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -41155,25 +41155,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r7, r4, asr #30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 343a8 <__cxa_atexit@plt+0x28348> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41190,22 +41190,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r7, ip, lsr #27 │ │ │ │ orreq r6, r7, r8, asr #29 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ + b 1615af4 <__cxa_atexit@plt+0x1609a94> │ │ │ │ @ instruction: 0x0175e898 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34470 <__cxa_atexit@plt+0x28410> │ │ │ │ @@ -41215,15 +41215,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r5, r8, asr #16 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -41251,18 +41251,18 @@ │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 34560 <__cxa_atexit@plt+0x28500> │ │ │ │ @@ -41273,29 +41273,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 34564 <__cxa_atexit@plt+0x28504> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 34590 <__cxa_atexit@plt+0x28530> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r5, ip, lsl #14 │ │ │ │ @@ -41309,24 +41309,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r5, r4, asr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 34664 <__cxa_atexit@plt+0x28604> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -41336,19 +41336,19 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 34654 <__cxa_atexit@plt+0x285f4> │ │ │ │ ldr r7, [pc, #40] @ 34674 <__cxa_atexit@plt+0x28614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #28] @ 34678 <__cxa_atexit@plt+0x28618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq r6, r7, r8, lsl #22 │ │ │ │ orreq r6, r7, r4, lsr #24 │ │ │ │ orreq r6, r7, ip, lsl ip │ │ │ │ cmneq r5, ip, lsr #12 │ │ │ │ @@ -41377,15 +41377,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41396,22 +41396,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r0, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ cmneq r5, ip, lsr r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -41423,32 +41423,32 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r6, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 347e8 <__cxa_atexit@plt+0x28788> │ │ │ │ ldr r3, [pc, #48] @ 347f8 <__cxa_atexit@plt+0x28798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 347fc <__cxa_atexit@plt+0x2879c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -41462,25 +41462,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r7, r8, ror sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 34874 <__cxa_atexit@plt+0x28814> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -41497,36 +41497,36 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r7, r0, ror #17 │ │ │ │ strdeq r6, [r7, ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ + b 1615a54 <__cxa_atexit@plt+0x16099f4> │ │ │ │ cmneq r5, ip, asr #7 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3492c <__cxa_atexit@plt+0x288cc> │ │ │ │ ldr r2, [pc, #36] @ 3493c <__cxa_atexit@plt+0x288dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #12] @ 34940 <__cxa_atexit@plt+0x288e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r5, r8, lsr #7 │ │ │ │ cmneq r5, r0, lsl #7 │ │ │ │ @@ -41541,38 +41541,38 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 34988 <__cxa_atexit@plt+0x28928> │ │ │ │ cmp r2, #1 │ │ │ │ bne 349c0 <__cxa_atexit@plt+0x28960> │ │ │ │ ldr r3, [pc, #108] @ 349ec <__cxa_atexit@plt+0x2898c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr lr, [pc, #88] @ 349e8 <__cxa_atexit@plt+0x28988> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r7, [r6, #20] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldr r3, [pc, #28] @ 349e4 <__cxa_atexit@plt+0x28984> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ ldrsbeq lr, [r5, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -41598,18 +41598,18 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 34acc <__cxa_atexit@plt+0x28a6c> │ │ │ │ @@ -41620,29 +41620,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 34ad0 <__cxa_atexit@plt+0x28a70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 34afc <__cxa_atexit@plt+0x28a9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrheq lr, [r5, #-16]! │ │ │ │ @@ -41671,18 +41671,18 @@ │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xfffff584 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 34bf0 <__cxa_atexit@plt+0x28b90> │ │ │ │ @@ -41693,87 +41693,87 @@ │ │ │ │ ldr r3, [pc, #36] @ 34bf4 <__cxa_atexit@plt+0x28b94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 34c20 <__cxa_atexit@plt+0x28bc0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrsheq lr, [r5, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 34c8c <__cxa_atexit@plt+0x28c2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c84 <__cxa_atexit@plt+0x28c24> │ │ │ │ ldr r8, [pc, #40] @ 34c94 <__cxa_atexit@plt+0x28c34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 34c98 <__cxa_atexit@plt+0x28c38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, sl, ror #14 │ │ │ │ + cmneq r0, sl, asr r7 │ │ │ │ orreq r6, r7, r4, asr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34ccc <__cxa_atexit@plt+0x28c6c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 34cd4 <__cxa_atexit@plt+0x28c74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 13850c0 <__cxa_atexit@plt+0x1379060> │ │ │ │ + b 13850b8 <__cxa_atexit@plt+0x1379058> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r7, r0, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 34d08 <__cxa_atexit@plt+0x28ca8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 34d10 <__cxa_atexit@plt+0x28cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 13850c0 <__cxa_atexit@plt+0x1379060> │ │ │ │ + b 13850b8 <__cxa_atexit@plt+0x1379058> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r7, r4, asr #8 │ │ │ │ cmneq r5, r4, asr #4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -41801,15 +41801,15 @@ │ │ │ │ ldr r3, [pc, #72] @ 34dc8 <__cxa_atexit@plt+0x28d68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #16] │ │ │ │ - b b35228 <__cxa_atexit@plt+0xb291c8> │ │ │ │ + b 43e8e4 <__cxa_atexit@plt+0x432884> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 34dc4 <__cxa_atexit@plt+0x28d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -41828,15 +41828,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 34e18 <__cxa_atexit@plt+0x28db8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b b35228 <__cxa_atexit@plt+0xb291c8> │ │ │ │ + b 43e8e4 <__cxa_atexit@plt+0x432884> │ │ │ │ ldr r7, [pc, #16] @ 34e1c <__cxa_atexit@plt+0x28dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r6, r7, r4, ror r3 │ │ │ │ @@ -41864,15 +41864,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 34eb0 <__cxa_atexit@plt+0x28e50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 34eb4 <__cxa_atexit@plt+0x28e54> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @@ -41917,15 +41917,15 @@ │ │ │ │ ldr r3, [pc, #120] @ 34fc8 <__cxa_atexit@plt+0x28f68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 34fcc <__cxa_atexit@plt+0x28f6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r2, #1 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r3, [pc, #76] @ 34fbc <__cxa_atexit@plt+0x28f5c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 34f88 <__cxa_atexit@plt+0x28f28> │ │ │ │ @@ -41958,15 +41958,15 @@ │ │ │ │ ldr r3, [pc, #64] @ 35034 <__cxa_atexit@plt+0x28fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 35038 <__cxa_atexit@plt+0x28fd8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r9, r2, #1 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r3, [pc, #28] @ 35030 <__cxa_atexit@plt+0x28fd0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 35028 <__cxa_atexit@plt+0x28fc8> │ │ │ │ b 35048 <__cxa_atexit@plt+0x28fe8> │ │ │ │ @@ -42020,15 +42020,15 @@ │ │ │ │ ldr r3, [r1] │ │ │ │ ldr ip, [pc, #352] @ 35250 <__cxa_atexit@plt+0x291f0> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ cmp r3, ip │ │ │ │ bne 35108 <__cxa_atexit@plt+0x290a8> │ │ │ │ mov r0, r4 │ │ │ │ mov r8, ip │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov ip, r8 │ │ │ │ ldr r3, [pc, #324] @ 35254 <__cxa_atexit@plt+0x291f4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ @@ -42058,15 +42058,15 @@ │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne 35178 <__cxa_atexit@plt+0x29118> │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, ip │ │ │ │ bne 3519c <__cxa_atexit@plt+0x2913c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #184] @ 3525c <__cxa_atexit@plt+0x291fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #180] @ 35260 <__cxa_atexit@plt+0x29200> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r1, r9, #19 │ │ │ │ str r2, [r6, #12] │ │ │ │ @@ -42089,27 +42089,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 35268 <__cxa_atexit@plt+0x29208> │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ add r9, r2, #1 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r7, #32 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r7, r4, lsl #1 │ │ │ │ orreq r6, r7, ip, ror r1 │ │ │ │ @ instruction: 0x018761b4 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ orreq r6, r7, ip │ │ │ │ ldrdeq r5, [r7, r8] │ │ │ │ strdeq r6, [r7, ip] │ │ │ │ @@ -42150,15 +42150,15 @@ │ │ │ │ ldr r7, [r1] │ │ │ │ ldr ip, [pc, #284] @ 35414 <__cxa_atexit@plt+0x293b4> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ cmp r7, ip │ │ │ │ bne 35310 <__cxa_atexit@plt+0x292b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r7, ip │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov ip, r7 │ │ │ │ ldr r3, [pc, #256] @ 35418 <__cxa_atexit@plt+0x293b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ @@ -42187,15 +42187,15 @@ │ │ │ │ strex r0, lr, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3537c <__cxa_atexit@plt+0x2931c> │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, ip │ │ │ │ bne 353a0 <__cxa_atexit@plt+0x29340> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #120] @ 35420 <__cxa_atexit@plt+0x293c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #116] @ 35424 <__cxa_atexit@plt+0x293c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r1, r8, #19 │ │ │ │ add lr, r6, #28 │ │ │ │ @@ -42211,19 +42211,19 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 35428 <__cxa_atexit@plt+0x293c8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r8 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r7, ip, asr pc │ │ │ │ orreq r5, r7, ip, lsr #31 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ strdeq r5, [r7, r8] │ │ │ │ ldrdeq r5, [r7, r4] │ │ │ │ strdeq r5, [r7, r8] │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @@ -42254,30 +42254,30 @@ │ │ │ │ bne 35480 <__cxa_atexit@plt+0x29420> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #80] @ 354ec <__cxa_atexit@plt+0x2948c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 354ac <__cxa_atexit@plt+0x2944c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #60] @ 354f0 <__cxa_atexit@plt+0x29490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #56] @ 354f4 <__cxa_atexit@plt+0x29494> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ str r3, [r8, #28] │ │ │ │ str r1, [r8, #32] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r5, [r7, r0] │ │ │ │ orreq r5, r7, r8, lsl #28 │ │ │ │ orreq r5, r7, r8, asr #25 │ │ │ │ orreq r5, r7, ip, ror #27 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ @@ -42305,30 +42305,30 @@ │ │ │ │ bne 3554c <__cxa_atexit@plt+0x294ec> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #80] @ 355b8 <__cxa_atexit@plt+0x29558> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 35578 <__cxa_atexit@plt+0x29518> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #60] @ 355bc <__cxa_atexit@plt+0x2955c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #56] @ 355c0 <__cxa_atexit@plt+0x29560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ sub r1, r6, #19 │ │ │ │ add lr, r8, #12 │ │ │ │ stm lr, {r2, r7, r9, sl} │ │ │ │ str r3, [r8, #28] │ │ │ │ str r1, [r8, #32] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r7, r4, lsr #24 │ │ │ │ orreq r5, r7, ip, lsr sp │ │ │ │ strdeq r5, [r7, ip] │ │ │ │ orreq r5, r7, r0, lsr #26 │ │ │ │ @ instruction: 0x0175d998 │ │ │ │ andeq r0, r0, r7, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -42355,15 +42355,15 @@ │ │ │ │ ldr r6, [pc, #388] @ 357ac <__cxa_atexit@plt+0x2974c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r0, [r5, #28] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [r7, #4]! │ │ │ │ mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ ldr r6, [pc, #328] @ 357a0 <__cxa_atexit@plt+0x29740> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #1 │ │ │ │ @@ -42374,15 +42374,15 @@ │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r6, [pc, #300] @ 357a4 <__cxa_atexit@plt+0x29744> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ cmp r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bne 3568c <__cxa_atexit@plt+0x2962c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #248] @ 35790 <__cxa_atexit@plt+0x29730> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ @@ -42395,15 +42395,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 357b0 <__cxa_atexit@plt+0x29750> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #16] │ │ │ │ - b b35228 <__cxa_atexit@plt+0xb291c8> │ │ │ │ + b 43e8e4 <__cxa_atexit@plt+0x432884> │ │ │ │ ldr lr, [pc, #176] @ 35798 <__cxa_atexit@plt+0x29738> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ @@ -42438,15 +42438,15 @@ │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #44] @ 357a8 <__cxa_atexit@plt+0x29748> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq r5, r7, ip, lsr #21 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ orreq r5, r7, r8, lsl sl │ │ │ │ orreq r5, r7, r8, lsl fp │ │ │ │ orreq r5, r7, r4, ror fp │ │ │ │ orreq r5, r7, r0, lsl ip │ │ │ │ orreq r5, r7, ip, lsr #24 │ │ │ │ @@ -42504,15 +42504,15 @@ │ │ │ │ ldr r7, [r8] │ │ │ │ ldr r4, [pc, #180] @ 35934 <__cxa_atexit@plt+0x298d4> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ cmp r7, r4 │ │ │ │ bne 35898 <__cxa_atexit@plt+0x29838> │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #148] @ 35938 <__cxa_atexit@plt+0x298d8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ @@ -42528,29 +42528,29 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ str r4, [r5, #12]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ - b b35228 <__cxa_atexit@plt+0xb291c8> │ │ │ │ + b 43e8e4 <__cxa_atexit@plt+0x432884> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3593c <__cxa_atexit@plt+0x298dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r7, ip, ror #19 │ │ │ │ orreq r5, r7, r4, asr #19 │ │ │ │ orreq r5, r7, r4, lsr #20 │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ orreq r5, r7, r4, ror r8 │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -42695,15 +42695,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ orreq r5, r7, r0, asr r6 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 35c30 <__cxa_atexit@plt+0x29bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -42735,15 +42735,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0x018755b8 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -42762,15 +42762,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r7, r0, asr #10 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 35d4c <__cxa_atexit@plt+0x29cec> │ │ │ │ @@ -42893,15 +42893,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ orreq r5, r7, r8, lsr r3 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #132] @ 35f48 <__cxa_atexit@plt+0x29ee8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -42933,15 +42933,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ orreq r5, r7, r0, lsr #5 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -42960,15 +42960,15 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r7, r8, lsr #4 │ │ │ │ ldrheq ip, [r5, #-244]! @ 0xffffff0c │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ @@ -43045,15 +43045,15 @@ │ │ │ │ bne 360dc <__cxa_atexit@plt+0x2a07c> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #52] @ 3612c <__cxa_atexit@plt+0x2a0cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 36108 <__cxa_atexit@plt+0x2a0a8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #32] @ 36130 <__cxa_atexit@plt+0x2a0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #32] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 36124 <__cxa_atexit@plt+0x2a0c4> │ │ │ │ b 36140 <__cxa_atexit@plt+0x2a0e0> │ │ │ │ @@ -43296,15 +43296,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [pc, #28] @ 364fc <__cxa_atexit@plt+0x2a49c> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #24]! │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ cmneq r5, r0, ror sl │ │ │ │ andeq r4, r0, fp, lsl #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -43321,15 +43321,15 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r2, [pc, #32] @ 36564 <__cxa_atexit@plt+0x2a504> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #24]! │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ cmneq r5, r8, lsl #20 │ │ │ │ andeq r4, r0, fp, lsl #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -43364,26 +43364,26 @@ │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r5, #4]! │ │ │ │ str r2, [r5, #36] @ 0x24 │ │ │ │ str ip, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r1, [pc, #36] @ 36638 <__cxa_atexit@plt+0x2a5d8> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r2, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ cmneq r5, r4, lsr r9 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ @@ -43407,25 +43407,25 @@ │ │ │ │ ldr r0, [pc, #68] @ 366dc <__cxa_atexit@plt+0x2a67c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ str r1, [r5, #24] │ │ │ │ str r0, [r5, #4]! │ │ │ │ str sl, [r5, #40] @ 0x28 │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ add r3, r5, #24 │ │ │ │ ldr r1, [pc, #28] @ 366d8 <__cxa_atexit@plt+0x2a678> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r2, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -43457,15 +43457,15 @@ │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r0, [pc, #316] @ 368a0 <__cxa_atexit@plt+0x2a840> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r7, r0 │ │ │ │ mov fp, r0 │ │ │ │ bne 3677c <__cxa_atexit@plt+0x2a71c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov r0, fp │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ ldr r7, [pc, #272] @ 368a4 <__cxa_atexit@plt+0x2a844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -43475,45 +43475,45 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 36798 <__cxa_atexit@plt+0x2a738> │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, r0 │ │ │ │ bne 367c4 <__cxa_atexit@plt+0x2a764> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, sl │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ ldrex r1, [r3] │ │ │ │ strex r1, r7, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne 367d4 <__cxa_atexit@plt+0x2a774> │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r0 │ │ │ │ bne 36800 <__cxa_atexit@plt+0x2a7a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov r0, fp │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ ldrex r1, [r3] │ │ │ │ strex r1, r7, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ bne 36810 <__cxa_atexit@plt+0x2a7b0> │ │ │ │ ldr r7, [r8] │ │ │ │ cmp r7, r0 │ │ │ │ bne 36838 <__cxa_atexit@plt+0x2a7d8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r7, [pc, #104] @ 368a8 <__cxa_atexit@plt+0x2a848> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #100] @ 368ac <__cxa_atexit@plt+0x2a84c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [sp, #20] │ │ │ │ @@ -43531,15 +43531,15 @@ │ │ │ │ ldr r6, [sp, #24] │ │ │ │ sub r7, r6, #2 │ │ │ │ ldr fp, [sp, #28] │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, r0, asr #22 │ │ │ │ ldrdeq r4, [r7, r8] │ │ │ │ @ instruction: 0xfffff464 │ │ │ │ orreq r4, r7, r4, lsr r9 │ │ │ │ cmneq r5, r0, asr #13 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -43556,15 +43556,15 @@ │ │ │ │ bne 368d8 <__cxa_atexit@plt+0x2a878> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr sl, [pc, #192] @ 369b4 <__cxa_atexit@plt+0x2a954> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ cmp r7, sl │ │ │ │ bne 36904 <__cxa_atexit@plt+0x2a8a4> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #172] @ 369b8 <__cxa_atexit@plt+0x2a958> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r9] │ │ │ │ tst r7, #3 │ │ │ │ @@ -43588,27 +43588,27 @@ │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36960 <__cxa_atexit@plt+0x2a900> │ │ │ │ ldr r7, [r1] │ │ │ │ cmp r7, sl │ │ │ │ bne 36984 <__cxa_atexit@plt+0x2a924> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x018749b0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq r4, r7, r8, lsl r8 │ │ │ │ ldrheq ip, [r5, #-80]! @ 0xffffffb0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -43633,21 +43633,21 @@ │ │ │ │ bne 36a0c <__cxa_atexit@plt+0x2a9ac> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #44] @ 36a54 <__cxa_atexit@plt+0x2a9f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 36a38 <__cxa_atexit@plt+0x2a9d8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, ip, ror #14 │ │ │ │ orreq r4, r7, ip, ror r8 │ │ │ │ cmneq r5, r8, lsl r5 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ @@ -43662,15 +43662,15 @@ │ │ │ │ bne 36a80 <__cxa_atexit@plt+0x2aa20> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr sl, [pc, #192] @ 36b5c <__cxa_atexit@plt+0x2aafc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ cmp r7, sl │ │ │ │ bne 36aac <__cxa_atexit@plt+0x2aa4c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #172] @ 36b60 <__cxa_atexit@plt+0x2ab00> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r9] │ │ │ │ tst r7, #3 │ │ │ │ @@ -43694,27 +43694,27 @@ │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36b08 <__cxa_atexit@plt+0x2aaa8> │ │ │ │ ldr r7, [r1] │ │ │ │ cmp r7, sl │ │ │ │ bne 36b2c <__cxa_atexit@plt+0x2aacc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, r8, lsl #16 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq r4, r7, r0, ror r6 │ │ │ │ cmneq r5, r8, lsl #8 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -43739,21 +43739,21 @@ │ │ │ │ bne 36bb4 <__cxa_atexit@plt+0x2ab54> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #44] @ 36bfc <__cxa_atexit@plt+0x2ab9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 36be0 <__cxa_atexit@plt+0x2ab80> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, r4, asr #11 │ │ │ │ ldrdeq r4, [r7, r4] │ │ │ │ andeq r6, r0, sl, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -43828,15 +43828,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 36d50 <__cxa_atexit@plt+0x2acf0> │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r7, sl │ │ │ │ mov sl, ip │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov ip, sl │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr lr, [pc, #148] @ 36dec <__cxa_atexit@plt+0x2ad8c> │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ @@ -43862,20 +43862,20 @@ │ │ │ │ bx r2 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ orreq r4, r7, ip, ror r4 │ │ │ │ orreq r4, r7, ip, ror r5 │ │ │ │ @ instruction: 0xffffebf0 │ │ │ │ strdeq r4, [r7, r4] │ │ │ │ @ instruction: 0xffffed4c │ │ │ │ orreq r4, r7, r8, lsl #10 │ │ │ │ @@ -43910,15 +43910,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 36e98 <__cxa_atexit@plt+0x2ae38> │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r7, sl │ │ │ │ mov sl, ip │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ mov ip, sl │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr lr, [pc, #104] @ 36f08 <__cxa_atexit@plt+0x2aea8> │ │ │ │ add lr, pc, lr │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ @@ -43939,15 +43939,15 @@ │ │ │ │ str r0, [r8, #20] │ │ │ │ str lr, [r8, #24] │ │ │ │ str r8, [r8, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, r4, lsr r3 │ │ │ │ orreq r4, r7, r4, lsr r4 │ │ │ │ @ instruction: 0xffffeaa8 │ │ │ │ orreq r4, r7, ip, lsr #5 │ │ │ │ cmneq r5, r0, rrx │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -44062,36 +44062,36 @@ │ │ │ │ bne 370c0 <__cxa_atexit@plt+0x2b060> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #108] @ 37148 <__cxa_atexit@plt+0x2b0e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 370ec <__cxa_atexit@plt+0x2b08c> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #88] @ 3714c <__cxa_atexit@plt+0x2b0ec> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [pc, #56] @ 37150 <__cxa_atexit@plt+0x2b0f0> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5] │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ orreq r4, r7, r4, asr #1 │ │ │ │ orreq r4, r7, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ cmneq r5, ip, lsl lr │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -44121,25 +44121,25 @@ │ │ │ │ bne 371ac <__cxa_atexit@plt+0x2b14c> │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r0, [pc, #60] @ 37204 <__cxa_atexit@plt+0x2b1a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ cmp r3, r0 │ │ │ │ bne 371d8 <__cxa_atexit@plt+0x2b178> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #40] @ 37208 <__cxa_atexit@plt+0x2b1a8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r9, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ - b 1385580 <__cxa_atexit@plt+0x1379520> │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r3, [r7, r8] │ │ │ │ ldrdeq r4, [r7, ip] │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r5, r4, ror #26 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ @@ -44155,15 +44155,15 @@ │ │ │ │ bne 37234 <__cxa_atexit@plt+0x2b1d4> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr sl, [pc, #192] @ 37310 <__cxa_atexit@plt+0x2b2b0> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ cmp r7, sl │ │ │ │ bne 37260 <__cxa_atexit@plt+0x2b200> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #172] @ 37314 <__cxa_atexit@plt+0x2b2b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r9] │ │ │ │ tst r7, #3 │ │ │ │ @@ -44187,27 +44187,27 @@ │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 372bc <__cxa_atexit@plt+0x2b25c> │ │ │ │ ldr r7, [r1] │ │ │ │ cmp r7, sl │ │ │ │ bne 372e0 <__cxa_atexit@plt+0x2b280> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r7, r4, asr r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0x01873ebc │ │ │ │ cmneq r5, r4, asr ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44232,21 +44232,21 @@ │ │ │ │ bne 37368 <__cxa_atexit@plt+0x2b308> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #44] @ 373b0 <__cxa_atexit@plt+0x2b350> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 37394 <__cxa_atexit@plt+0x2b334> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r7, r0, lsl lr │ │ │ │ orreq r3, r7, r0, lsr #30 │ │ │ │ ldrheq fp, [r5, #-188]! @ 0xffffff44 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r5 │ │ │ │ ldr r1, [r9, #4]! │ │ │ │ @@ -44261,15 +44261,15 @@ │ │ │ │ bne 373dc <__cxa_atexit@plt+0x2b37c> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr sl, [pc, #192] @ 374b8 <__cxa_atexit@plt+0x2b458> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ cmp r7, sl │ │ │ │ bne 37408 <__cxa_atexit@plt+0x2b3a8> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ ldr r3, [pc, #172] @ 374bc <__cxa_atexit@plt+0x2b45c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r8, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r9] │ │ │ │ tst r7, #3 │ │ │ │ @@ -44293,27 +44293,27 @@ │ │ │ │ strex r3, r6, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37464 <__cxa_atexit@plt+0x2b404> │ │ │ │ ldr r7, [r1] │ │ │ │ cmp r7, sl │ │ │ │ bne 37488 <__cxa_atexit@plt+0x2b428> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r7, ip, lsr #29 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq r3, r7, r4, lsl sp │ │ │ │ cmneq r5, ip, lsr #21 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44338,21 +44338,21 @@ │ │ │ │ bne 37510 <__cxa_atexit@plt+0x2b4b0> │ │ │ │ ldr r7, [r1] │ │ │ │ ldr r3, [pc, #44] @ 37558 <__cxa_atexit@plt+0x2b4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ cmp r7, r3 │ │ │ │ bne 3753c <__cxa_atexit@plt+0x2b4dc> │ │ │ │ mov r0, r4 │ │ │ │ - bl 1611a6c <__cxa_atexit@plt+0x1605a0c> │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 35ff0 <__cxa_atexit@plt+0x29f90> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r3, r7, r8, ror #24 │ │ │ │ orreq r3, r7, r8, ror sp │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #52 @ 0x34 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -44384,15 +44384,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 375fc <__cxa_atexit@plt+0x2b59c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ add sl, r2, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r5, r8, ror r9 │ │ │ │ orreq r3, r7, r4, asr #24 │ │ │ │ @ instruction: 0x0175b990 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 37634 <__cxa_atexit@plt+0x2b5d4> │ │ │ │ @@ -44400,15 +44400,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 37638 <__cxa_atexit@plt+0x2b5d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #12] @ 3763c <__cxa_atexit@plt+0x2b5dc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12cbcc0 <__cxa_atexit@plt+0x12bfc60> │ │ │ │ + b 12cbcb8 <__cxa_atexit@plt+0x12bfc58> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0x01873c94 │ │ │ │ orreq r3, r7, r4, lsl #25 │ │ │ │ cmneq r5, r0, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44420,70 +44420,70 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 37694 <__cxa_atexit@plt+0x2b634> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffd630 │ │ │ │ ldrsheq fp, [r5, #-136]! @ 0xffffff78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 376c4 <__cxa_atexit@plt+0x2b664> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 376c8 <__cxa_atexit@plt+0x2b668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r3, r7, r4, asr #21 │ │ │ │ cmneq r5, r4, asr #17 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 376f8 <__cxa_atexit@plt+0x2b698> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 376fc <__cxa_atexit@plt+0x2b69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r3, r7, ip, ror sl │ │ │ │ @ instruction: 0x0175b890 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3772c <__cxa_atexit@plt+0x2b6cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 37730 <__cxa_atexit@plt+0x2b6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r3, r7, r8, asr #20 │ │ │ │ cmneq r5, ip, asr r8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 37760 <__cxa_atexit@plt+0x2b700> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #12] @ 37764 <__cxa_atexit@plt+0x2b704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r3, r7, r4, lsl sl │ │ │ │ cmneq r5, r8, lsr #16 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 377a0 <__cxa_atexit@plt+0x2b740> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -44491,15 +44491,15 @@ │ │ │ │ ldr r2, [pc, #28] @ 377a4 <__cxa_atexit@plt+0x2b744> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #12] @ 377a8 <__cxa_atexit@plt+0x2b748> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12cbcc0 <__cxa_atexit@plt+0x12bfc60> │ │ │ │ + b 12cbcb8 <__cxa_atexit@plt+0x12bfc58> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orreq r3, r7, r8, lsr #22 │ │ │ │ orreq r3, r7, r8, lsl fp │ │ │ │ ldrsbeq fp, [r5, #-116]! @ 0xffffff8c │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44511,32 +44511,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 37800 <__cxa_atexit@plt+0x2b7a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffd500 │ │ │ │ cmneq r5, ip, ror r7 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 37834 <__cxa_atexit@plt+0x2b7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 37838 <__cxa_atexit@plt+0x2b7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r9, r2, #1 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r5, ip, lsl #14 │ │ │ │ cmneq r5, r4, asr #14 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ @@ -44553,21 +44553,21 @@ │ │ │ │ ldmda r5, {r0, r2} │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r3, [pc, #24] @ 378b8 <__cxa_atexit@plt+0x2b858> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ orreq r3, r7, ip, lsl #19 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r5, r4, asr #13 │ │ │ │ andeq r0, r0, sp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44582,21 +44582,21 @@ │ │ │ │ ldr r1, [r5, #12]! │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r3, [pc, #24] @ 3792c <__cxa_atexit@plt+0x2b8cc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orreq r3, r7, r4, lsl r9 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ cmneq r5, r0, asr r6 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -44633,40 +44633,40 @@ │ │ │ │ mov r4, r9 │ │ │ │ ldr r9, [sp] │ │ │ │ ldmib sp, {r8, fp} │ │ │ │ b 2ff18 <__cxa_atexit@plt+0x23eb8> │ │ │ │ mov r4, #40 @ 0x28 │ │ │ │ str r4, [r9, #828] @ 0x33c │ │ │ │ mov r4, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffe634 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ ldr r3, [pc, #20] @ 37a08 <__cxa_atexit@plt+0x2b9a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #16] @ 37a0c <__cxa_atexit@plt+0x2b9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ cmneq r5, r0, asr r6 │ │ │ │ @ instruction: 0x018738bc │ │ │ │ ldr r1, [r5] │ │ │ │ ldmib r5, {r0, lr} │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 37a3c <__cxa_atexit@plt+0x2b9dc> │ │ │ │ ldr r2, [pc, #40] @ 37a54 <__cxa_atexit@plt+0x2b9f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #20] @ 37a58 <__cxa_atexit@plt+0x2b9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str r1, [r5] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ @@ -44684,19 +44684,19 @@ │ │ │ │ str r2, [r3, #-8] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 37aa4 <__cxa_atexit@plt+0x2ba44> │ │ │ │ ldr r7, [pc, #40] @ 37ac4 <__cxa_atexit@plt+0x2ba64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #28] @ 37ac8 <__cxa_atexit@plt+0x2ba68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018736b8 │ │ │ │ ldrdeq r3, [r7, r4] │ │ │ │ orreq r3, r7, ip, asr #15 │ │ │ │ cmneq r5, r4, asr #3 │ │ │ │ @@ -44709,15 +44709,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 37b14 <__cxa_atexit@plt+0x2bab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b dd4f0 <__cxa_atexit@plt+0xd1490> │ │ │ │ + b 3dc2c0 <__cxa_atexit@plt+0x3d0260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, ip, lsr #3 │ │ │ │ orreq r3, r7, r4, asr #12 │ │ │ │ cmneq r5, r8, lsr #11 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -44742,15 +44742,15 @@ │ │ │ │ str r2, [r9, #20] │ │ │ │ str r0, [r9, #8] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r8, #12]! │ │ │ │ mov r5, r3 │ │ │ │ - b 12ba26c <__cxa_atexit@plt+0x12ae20c> │ │ │ │ + b 12ba264 <__cxa_atexit@plt+0x12ae204> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -44771,15 +44771,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 37c00 <__cxa_atexit@plt+0x2bba0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #20] @ 37c04 <__cxa_atexit@plt+0x2bba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ cmneq r5, r4, lsr #8 │ │ │ │ orreq r3, r7, r8, asr #13 │ │ │ │ cmneq r5, ip, lsr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r1, r7 │ │ │ │ @@ -44830,15 +44830,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 37d0c <__cxa_atexit@plt+0x2bcac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @@ -44876,15 +44876,15 @@ │ │ │ │ ldr r3, [pc, #64] @ 37dcc <__cxa_atexit@plt+0x2bd6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ mov r8, r0 │ │ │ │ b 2c9c0 <__cxa_atexit@plt+0x20960> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 37dc4 <__cxa_atexit@plt+0x2bd64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r0 │ │ │ │ bx r1 │ │ │ │ @@ -44943,18 +44943,18 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #32] @ 37ee4 <__cxa_atexit@plt+0x2be84> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, #28] @ 37ee8 <__cxa_atexit@plt+0x2be88> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -44984,15 +44984,15 @@ │ │ │ │ bne 37f54 <__cxa_atexit@plt+0x2bef4> │ │ │ │ ldr r3, [pc, #176] @ 37ff0 <__cxa_atexit@plt+0x2bf90> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #172] @ 37ff4 <__cxa_atexit@plt+0x2bf94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ + b 1264190 <__cxa_atexit@plt+0x1258130> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r7, #14] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r2, sl} │ │ │ │ @@ -45011,26 +45011,26 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ sub r7, r3, #11 │ │ │ │ sub r8, r3, #18 │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 37fec <__cxa_atexit@plt+0x2bf8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, #24 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r5, r4, lsl #2 │ │ │ │ orreq r3, r7, r0, ror r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x0175b098 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ @@ -45053,22 +45053,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r7, r6, #11 │ │ │ │ sub r8, r6, #18 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r3, [pc, #28] @ 3808c <__cxa_atexit@plt+0x2c02c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ cmneq r5, r4, lsr #24 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ @@ -45079,24 +45079,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ ldrsbeq sl, [r5, #-188]! @ 0xffffff44 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38180 <__cxa_atexit@plt+0x2c120> │ │ │ │ ldr lr, [pc, #116] @ 38188 <__cxa_atexit@plt+0x2c128> │ │ │ │ @@ -45114,24 +45114,24 @@ │ │ │ │ ldr r3, [pc, #72] @ 3818c <__cxa_atexit@plt+0x2c12c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 38190 <__cxa_atexit@plt+0x2c130> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -45141,21 +45141,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 381e4 <__cxa_atexit@plt+0x2c184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [pc, #16] @ 381e0 <__cxa_atexit@plt+0x2c180> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45168,25 +45168,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01873090 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 3825c <__cxa_atexit@plt+0x2c1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45203,22 +45203,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r2, [r7, r8] │ │ │ │ orreq r3, r7, r4, lsl r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldrsbeq sl, [r5, #-152]! @ 0xffffff68 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3831c <__cxa_atexit@plt+0x2c2bc> │ │ │ │ @@ -45226,24 +45226,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x0175a990 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 383cc <__cxa_atexit@plt+0x2c36c> │ │ │ │ ldr lr, [pc, #116] @ 383d4 <__cxa_atexit@plt+0x2c374> │ │ │ │ @@ -45261,24 +45261,24 @@ │ │ │ │ ldr r3, [pc, #72] @ 383d8 <__cxa_atexit@plt+0x2c378> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 383dc <__cxa_atexit@plt+0x2c37c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -45288,21 +45288,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 38430 <__cxa_atexit@plt+0x2c3d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [pc, #16] @ 3842c <__cxa_atexit@plt+0x2c3cc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45315,25 +45315,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r7, r4, asr #28 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 384a8 <__cxa_atexit@plt+0x2c448> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45350,22 +45350,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r7, ip, lsr #25 │ │ │ │ orreq r2, r7, r8, asr #27 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ + b 1615af4 <__cxa_atexit@plt+0x1609a94> │ │ │ │ cmneq r5, ip, lsl #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38570 <__cxa_atexit@plt+0x2c510> │ │ │ │ @@ -45375,15 +45375,15 @@ │ │ │ │ add r7, r7, #7 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r5, ip, lsr r7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -45411,18 +45411,18 @@ │ │ │ │ stm r8, {r0, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 38660 <__cxa_atexit@plt+0x2c600> │ │ │ │ @@ -45433,29 +45433,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 38664 <__cxa_atexit@plt+0x2c604> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 38690 <__cxa_atexit@plt+0x2c630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r5, ip, lsl #12 │ │ │ │ @@ -45469,24 +45469,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r5, r4, asr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ + b f939ac <__cxa_atexit@plt+0xf8794c> │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 38798 <__cxa_atexit@plt+0x2c738> │ │ │ │ ldr lr, [pc, #116] @ 387a0 <__cxa_atexit@plt+0x2c740> │ │ │ │ @@ -45504,24 +45504,24 @@ │ │ │ │ ldr r3, [pc, #72] @ 387a4 <__cxa_atexit@plt+0x2c744> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #32] @ 387a8 <__cxa_atexit@plt+0x2c748> │ │ │ │ add r2, pc, r2 │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -45531,21 +45531,21 @@ │ │ │ │ ldr r3, [pc, #52] @ 387fc <__cxa_atexit@plt+0x2c79c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r3, [pc, #16] @ 387f8 <__cxa_atexit@plt+0x2c798> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -45558,25 +45558,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r7, r8, ror sl │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 38874 <__cxa_atexit@plt+0x2c814> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -45593,22 +45593,22 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r7, r0, ror #17 │ │ │ │ strdeq r2, [r7, ip] │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ + b 1615a54 <__cxa_atexit@plt+0x16099f4> │ │ │ │ @ instruction: 0xfffff104 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ ldrsbeq sl, [r5, #-120]! @ 0xffffff88 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -45616,15 +45616,15 @@ │ │ │ │ bhi 38934 <__cxa_atexit@plt+0x2c8d4> │ │ │ │ ldr r2, [pc, #44] @ 3894c <__cxa_atexit@plt+0x2c8ec> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #20] @ 38950 <__cxa_atexit@plt+0x2c8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -45669,27 +45669,27 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ add lr, r9, #40 @ 0x28 │ │ │ │ stm lr, {r1, r3, r8} │ │ │ │ str r7, [r9, #52] @ 0x34 │ │ │ │ add r5, r5, #28 │ │ │ │ sub r7, r6, #15 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ + b 16159b8 <__cxa_atexit@plt+0x1609958> │ │ │ │ ldr r6, [pc, #48] @ 38a40 <__cxa_atexit@plt+0x2c9e0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ mov r0, #52 @ 0x34 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r7, lr │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ @ instruction: 0xfffff570 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ cmneq r5, ip, ror #4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -45719,18 +45719,18 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 38b30 <__cxa_atexit@plt+0x2cad0> │ │ │ │ @@ -45741,29 +45741,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 38b34 <__cxa_atexit@plt+0x2cad4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 38b60 <__cxa_atexit@plt+0x2cb00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r0, asr #2 │ │ │ │ @@ -45794,18 +45794,18 @@ │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r8, r6, #34 @ 0x22 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 38c5c <__cxa_atexit@plt+0x2cbfc> │ │ │ │ @@ -45816,29 +45816,29 @@ │ │ │ │ ldr r3, [pc, #36] @ 38c60 <__cxa_atexit@plt+0x2cc00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 38c8c <__cxa_atexit@plt+0x2cc2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r4, asr #8 │ │ │ │ @@ -45866,15 +45866,15 @@ │ │ │ │ bhi 38d3c <__cxa_atexit@plt+0x2ccdc> │ │ │ │ ldr r0, [pc, #88] @ 38d60 <__cxa_atexit@plt+0x2cd00> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 38d5c <__cxa_atexit@plt+0x2ccfc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -45904,15 +45904,15 @@ │ │ │ │ bhi 38db4 <__cxa_atexit@plt+0x2cd54> │ │ │ │ ldr r2, [pc, #44] @ 38dcc <__cxa_atexit@plt+0x2cd6c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r5, #16 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #20] @ 38dd0 <__cxa_atexit@plt+0x2cd70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffbbc │ │ │ │ @@ -45939,15 +45939,15 @@ │ │ │ │ cmp fp, r5 │ │ │ │ bhi 38e60 <__cxa_atexit@plt+0x2ce00> │ │ │ │ ldr r3, [pc, #80] @ 38e80 <__cxa_atexit@plt+0x2ce20> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, sl} │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #52] @ 38e7c <__cxa_atexit@plt+0x2ce1c> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r8, ip} │ │ │ │ str r9, [r5, #8] │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -46016,15 +46016,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #28] @ 38f98 <__cxa_atexit@plt+0x2cf38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, r0 │ │ │ │ bx r3 │ │ │ │ @@ -46063,15 +46063,15 @@ │ │ │ │ ldr r3, [pc, #64] @ 39058 <__cxa_atexit@plt+0x2cff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ mov r8, r0 │ │ │ │ b 2c9c0 <__cxa_atexit@plt+0x20960> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 39050 <__cxa_atexit@plt+0x2cff0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r0 │ │ │ │ bx r1 │ │ │ │ @@ -46110,15 +46110,15 @@ │ │ │ │ bhi 39108 <__cxa_atexit@plt+0x2d0a8> │ │ │ │ ldr r1, [pc, #80] @ 39128 <__cxa_atexit@plt+0x2d0c8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r1, r5, #24 │ │ │ │ stm r1, {r0, r9, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -46161,15 +46161,15 @@ │ │ │ │ bhi 391d8 <__cxa_atexit@plt+0x2d178> │ │ │ │ ldr r3, [pc, #88] @ 391fc <__cxa_atexit@plt+0x2d19c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r8, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #56] @ 391f8 <__cxa_atexit@plt+0x2d198> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, lr} │ │ │ │ @@ -46234,15 +46234,15 @@ │ │ │ │ bhi 392fc <__cxa_atexit@plt+0x2d29c> │ │ │ │ ldr r2, [pc, #80] @ 39318 <__cxa_atexit@plt+0x2d2b8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #48] @ 39314 <__cxa_atexit@plt+0x2d2b4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r9} │ │ │ │ @@ -46282,28 +46282,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 393d8 <__cxa_atexit@plt+0x2d378> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 393d0 <__cxa_atexit@plt+0x2d370> │ │ │ │ ldr r3, [pc, #52] @ 393e0 <__cxa_atexit@plt+0x2d380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 393e4 <__cxa_atexit@plt+0x2d384> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 393e8 <__cxa_atexit@plt+0x2d388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 5ce870 <__cxa_atexit@plt+0x5c2810> │ │ │ │ + b 5d6110 <__cxa_atexit@plt+0x5ca0b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r4, lsl lr │ │ │ │ cmneq r5, ip, lsr #22 │ │ │ │ orreq r1, r7, ip, ror sp │ │ │ │ @@ -46324,15 +46324,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 39464 <__cxa_atexit@plt+0x2d404> │ │ │ │ ldr r2, [pc, #80] @ 39484 <__cxa_atexit@plt+0x2d424> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, sl} │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #52] @ 39480 <__cxa_atexit@plt+0x2d420> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5] │ │ │ │ stmib r5, {r2, r9} │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ @@ -46394,15 +46394,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 39560 <__cxa_atexit@plt+0x2d500> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0x01871c94 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r1, [r7, r0] │ │ │ │ @ instruction: 0x01871db0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -46425,15 +46425,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 395dc <__cxa_atexit@plt+0x2d57c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq r1, r7, r8, lsr #26 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ cmneq r5, r0, lsr #24 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #24 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -46568,15 +46568,15 @@ │ │ │ │ ldr r6, [pc, #32] @ 3981c <__cxa_atexit@plt+0x2d7bc> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r8] │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ strdeq r1, [r7, r0] │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ orreq r1, r7, r8, lsr fp │ │ │ │ strdeq r1, [r7, ip] │ │ │ │ ldrsbeq r9, [r5, #-152]! @ 0xffffff68 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ @@ -46611,15 +46611,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r6, [pc, #20] @ 398c0 <__cxa_atexit@plt+0x2d860> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq r1, r7, r0, ror sl │ │ │ │ orreq r1, r7, r4, asr #20 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ @@ -46641,15 +46641,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3993c <__cxa_atexit@plt+0x2d8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq r1, r7, r8, asr #19 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ ldrheq r9, [r5, #-140]! @ 0xffffff74 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r3, r1 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ @@ -46733,23 +46733,23 @@ │ │ │ │ ldr r7, [pc, #60] @ 39acc <__cxa_atexit@plt+0x2da6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 39ac8 <__cxa_atexit@plt+0x2da68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ orreq r1, r7, ip, lsl r7 │ │ │ │ orreq r1, r7, r8, lsl #14 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @@ -46791,15 +46791,15 @@ │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 39b9c <__cxa_atexit@plt+0x2db3c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ orreq r1, r7, r4, lsl r6 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ cmneq r5, r0, ror #12 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -46833,15 +46833,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 39c44 <__cxa_atexit@plt+0x2dbe4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ orreq r1, r7, ip, lsl #11 │ │ │ │ orreq r1, r7, r8, ror #10 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -46912,15 +46912,15 @@ │ │ │ │ lsrpl r1, ip, r4 │ │ │ │ tst r1, #1 │ │ │ │ mov sl, r9 │ │ │ │ beq 39cb8 <__cxa_atexit@plt+0x2dc58> │ │ │ │ sub r4, r2, r8 │ │ │ │ add r2, r4, fp │ │ │ │ mov r1, r8 │ │ │ │ - bl 5b74cc <__cxa_atexit@plt+0x5ab46c> │ │ │ │ + bl 5bed6c <__cxa_atexit@plt+0x5b2d0c> │ │ │ │ mov sl, r0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 39cb8 <__cxa_atexit@plt+0x2dc58> │ │ │ │ ldr r7, [pc, #204] @ 39e54 <__cxa_atexit@plt+0x2ddf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -46968,15 +46968,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq r1, r7, r0, ror #7 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ orreq r1, r7, r4, ror r3 │ │ │ │ orreq r1, r7, r0, ror #6 │ │ │ │ andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -47012,15 +47012,15 @@ │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #32] @ 39f10 <__cxa_atexit@plt+0x2deb0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0x018712b4 │ │ │ │ orreq r1, r7, r4, lsr #5 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -47040,15 +47040,15 @@ │ │ │ │ ldrb r7, [r7, #8] │ │ │ │ ldr r5, [pc, #52] @ 39f94 <__cxa_atexit@plt+0x2df34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r5, [r3, #4] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -47192,15 +47192,15 @@ │ │ │ │ add r7, r0, #18 │ │ │ │ bx r1 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ muleq r0, ip, r2 │ │ │ │ orreq r1, r7, ip, asr #1 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ orreq r0, r7, ip, asr #31 │ │ │ │ orreq r1, r7, ip │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ @@ -47268,15 +47268,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, fp │ │ │ │ b 3a068 <__cxa_atexit@plt+0x2e008> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ orreq r0, r7, r4, ror #29 │ │ │ │ @ instruction: 0x01870eb8 │ │ │ │ orreq r0, r7, r4, ror lr │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -47314,15 +47314,15 @@ │ │ │ │ str r7, [r6, #-4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, fp │ │ │ │ b 3a068 <__cxa_atexit@plt+0x2e008> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ orreq r0, r7, r8, lsl #28 │ │ │ │ @ instruction: 0x01870db8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -47353,15 +47353,15 @@ │ │ │ │ add r7, r1, r7, lsl #6 │ │ │ │ ldr r2, [pc, #160] @ 3a4e4 <__cxa_atexit@plt+0x2e484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ sub r7, r7, #12416 @ 0x3080 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldrb r0, [r2, #2] │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ bcs 3a488 <__cxa_atexit@plt+0x2e428> │ │ │ │ lsl r7, r7, #12 │ │ │ │ ldr r2, [pc, #100] @ 3a4d4 <__cxa_atexit@plt+0x2e474> │ │ │ │ add r7, r7, r1, lsl #6 │ │ │ │ ldr r1, [pc, #104] @ 3a4e0 <__cxa_atexit@plt+0x2e480> │ │ │ │ @@ -47475,15 +47475,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #72] @ 3a678 <__cxa_atexit@plt+0x2e618> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #44] @ 3a674 <__cxa_atexit@plt+0x2e614> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 3a664 <__cxa_atexit@plt+0x2e604> │ │ │ │ @@ -47516,15 +47516,15 @@ │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ ldr r0, [pc, #72] @ 3a71c <__cxa_atexit@plt+0x2e6bc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, r1, r7} │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r7, r6, #11 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [pc, #44] @ 3a718 <__cxa_atexit@plt+0x2e6b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 3a708 <__cxa_atexit@plt+0x2e6a8> │ │ │ │ @@ -47845,15 +47845,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #28] @ 3ac14 <__cxa_atexit@plt+0x2ebb4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ orreq r0, r7, r8, lsr #11 │ │ │ │ orreq r0, r7, ip, lsl #11 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ ldrdeq r0, [r7, r0] │ │ │ │ @@ -47900,15 +47900,15 @@ │ │ │ │ sub r0, r6, #6 │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [pc, #68] @ 3ad18 <__cxa_atexit@plt+0x2ecb8> │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, lr} │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ - b 6018dc <__cxa_atexit@plt+0x5f587c> │ │ │ │ + b 60917c <__cxa_atexit@plt+0x5fd11c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -48031,15 +48031,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3af08 <__cxa_atexit@plt+0x2eea8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ add r5, r5, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff564 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ cmneq r5, r0, ror r2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @@ -48208,25 +48208,25 @@ │ │ │ │ b 39c9c <__cxa_atexit@plt+0x2dc3c> │ │ │ │ ldr r3, [pc, #116] @ 3b214 <__cxa_atexit@plt+0x2f1b4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ mov r6, sl │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r7, [pc, #68] @ 3b200 <__cxa_atexit@plt+0x2f1a0> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [sp] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ ldr r6, [pc, #44] @ 3b210 <__cxa_atexit@plt+0x2f1b0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #129 @ 0x81 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ @@ -48297,15 +48297,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ b 39c9c <__cxa_atexit@plt+0x2dc3c> │ │ │ │ ldr r3, [pc, #24] @ 3b320 <__cxa_atexit@plt+0x2f2c0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xffffea24 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ ldrsbeq r7, [r5, #-236]! @ 0xffffff14 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ @@ -48328,28 +48328,28 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ ldr r5, [pc, #32] @ 3b3a4 <__cxa_atexit@plt+0x2f344> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ add sl, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r5, r0, ror #23 │ │ │ │ orreq pc, r6, r8, lsr #29 │ │ │ │ cmneq r5, r4, lsl #29 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b3c8 <__cxa_atexit@plt+0x2f368> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 60022c <__cxa_atexit@plt+0x5f41cc> │ │ │ │ + b 607acc <__cxa_atexit@plt+0x5fba6c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r5, r0, asr lr │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -48362,15 +48362,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ @ instruction: 0xffffdfb4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -48388,15 +48388,15 @@ │ │ │ │ str r1, [r2], #-16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3b4a4 <__cxa_atexit@plt+0x2f444> │ │ │ │ ldr r1, [pc, #80] @ 3b4c8 <__cxa_atexit@plt+0x2f468> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, r8, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #56] @ 3b4c4 <__cxa_atexit@plt+0x2f464> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ @@ -48445,15 +48445,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #84] @ 3b5d8 <__cxa_atexit@plt+0x2f578> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -48502,15 +48502,15 @@ │ │ │ │ bhi 3b66c <__cxa_atexit@plt+0x2f60c> │ │ │ │ ldr r2, [pc, #80] @ 3b688 <__cxa_atexit@plt+0x2f628> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #48] @ 3b684 <__cxa_atexit@plt+0x2f624> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r2, r9} │ │ │ │ @@ -48532,28 +48532,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3b700 <__cxa_atexit@plt+0x2f6a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b6f8 <__cxa_atexit@plt+0x2f698> │ │ │ │ ldr r3, [pc, #52] @ 3b708 <__cxa_atexit@plt+0x2f6a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 3b70c <__cxa_atexit@plt+0x2f6ac> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3b710 <__cxa_atexit@plt+0x2f6b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r5, #-184]! @ 0xffffff48 │ │ │ │ cmneq r5, r4, ror #23 │ │ │ │ orreq pc, r6, r4, asr sl @ │ │ │ │ @@ -48561,28 +48561,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3b774 <__cxa_atexit@plt+0x2f714> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3b76c <__cxa_atexit@plt+0x2f70c> │ │ │ │ ldr r3, [pc, #52] @ 3b77c <__cxa_atexit@plt+0x2f71c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 3b780 <__cxa_atexit@plt+0x2f720> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 3b784 <__cxa_atexit@plt+0x2f724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r7, [r5, #-180]! @ 0xffffff4c │ │ │ │ cmneq r5, r0, ror fp │ │ │ │ orreq pc, r6, r0, ror #19 │ │ │ │ @@ -48594,15 +48594,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3b7bc <__cxa_atexit@plt+0x2f75c> │ │ │ │ ldr r3, [pc, #32] @ 3b7cc <__cxa_atexit@plt+0x2f76c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r7, [pc, #12] @ 3b7d0 <__cxa_atexit@plt+0x2f770> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq r5, r0, asr #23 │ │ │ │ @ instruction: 0x01757b98 │ │ │ │ @@ -48621,24 +48621,24 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3b828 <__cxa_atexit@plt+0x2f7c8> │ │ │ │ ldr r3, [pc, #56] @ 3b854 <__cxa_atexit@plt+0x2f7f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #32] @ 3b858 <__cxa_atexit@plt+0x2f7f8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [pc, #24] @ 3b85c <__cxa_atexit@plt+0x2f7fc> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ cmneq r5, r0, lsl #22 │ │ │ │ cmneq r5, ip, lsl #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -48652,57 +48652,57 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3b8c0 <__cxa_atexit@plt+0x2f860> │ │ │ │ ldr r3, [pc, #52] @ 3b8cc <__cxa_atexit@plt+0x2f86c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r3, [pc, #36] @ 3b8d0 <__cxa_atexit@plt+0x2f870> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [pc, #28] @ 3b8d4 <__cxa_atexit@plt+0x2f874> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, lsl #21 │ │ │ │ @ instruction: 0x01757a94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b8f8 <__cxa_atexit@plt+0x2f898> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r5, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3b924 <__cxa_atexit@plt+0x2f8c4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r8, [pc, #12] @ 3b928 <__cxa_atexit@plt+0x2f8c8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r5, r8, lsr #20 │ │ │ │ cmneq r5, r0, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3b94c <__cxa_atexit@plt+0x2f8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #100] @ 3b9c8 <__cxa_atexit@plt+0x2f968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -48718,22 +48718,22 @@ │ │ │ │ beq 3b9ac <__cxa_atexit@plt+0x2f94c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #48] @ 3b9d0 <__cxa_atexit@plt+0x2f970> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #24] @ 3b9d4 <__cxa_atexit@plt+0x2f974> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r5, ip, lsr #18 │ │ │ │ cmneq r5, r4, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -48748,65 +48748,65 @@ │ │ │ │ beq 3ba38 <__cxa_atexit@plt+0x2f9d8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #44] @ 3ba44 <__cxa_atexit@plt+0x2f9e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ ldr r8, [pc, #28] @ 3ba48 <__cxa_atexit@plt+0x2f9e8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrheq r7, [r5, #-140]! @ 0xffffff74 │ │ │ │ cmneq r5, r0, lsl r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 3ba74 <__cxa_atexit@plt+0x2fa14> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ + b 12ce2b8 <__cxa_atexit@plt+0x12c2258> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsbeq r7, [r5, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3ba98 <__cxa_atexit@plt+0x2fa38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrheq r7, [r5, #-128]! @ 0xffffff80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3bac4 <__cxa_atexit@plt+0x2fa64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 3bac8 <__cxa_atexit@plt+0x2fa68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq pc, r6, r0, lsl r8 @ │ │ │ │ cmneq r5, r4, lsl r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 3baec <__cxa_atexit@plt+0x2fa8c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ cmneq r5, r8, lsl #16 │ │ │ │ cmneq r5, r8, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #4 │ │ │ │ cmp fp, r1 │ │ │ │ @@ -48827,15 +48827,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 3bba8 <__cxa_atexit@plt+0x2fb48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3bba4 <__cxa_atexit@plt+0x2fb44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -48863,15 +48863,15 @@ │ │ │ │ cmp fp, r7 │ │ │ │ bhi 3bbf0 <__cxa_atexit@plt+0x2fb90> │ │ │ │ ldr r3, [pc, #36] @ 3bc04 <__cxa_atexit@plt+0x2fba4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r7, [pc, #16] @ 3bc08 <__cxa_atexit@plt+0x2fba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ cmneq r5, ip, lsl #15 │ │ │ │ @@ -48906,15 +48906,15 @@ │ │ │ │ ldr r7, [pc, #96] @ 3bce4 <__cxa_atexit@plt+0x2fc84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ + b 1619698 <__cxa_atexit@plt+0x160d638> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3bce0 <__cxa_atexit@plt+0x2fc80> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -48940,15 +48940,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 3bd30 <__cxa_atexit@plt+0x2fcd0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ + b 13facb8 <__cxa_atexit@plt+0x13eec58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r6, r4, lsr r4 @ │ │ │ │ orreq pc, r6, r0, asr #11 │ │ │ │ cmneq r5, r0, ror #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -48975,24 +48975,24 @@ │ │ │ │ ldr r0, [pc, #68] @ 3bddc <__cxa_atexit@plt+0x2fd7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r3, [r0, #-82]! @ 0xffffffae │ │ │ │ + cmneq r0, r2, asr #11 │ │ │ │ orreq pc, r6, r4, asr #7 │ │ │ │ orreq pc, r6, ip, asr #10 │ │ │ │ orreq pc, r6, r8, asr #7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -49001,15 +49001,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ bcc 3be18 <__cxa_atexit@plt+0x2fdb8> │ │ │ │ ldr r2, [pc, #40] @ 3be30 <__cxa_atexit@plt+0x2fdd0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #20] @ 3be34 <__cxa_atexit@plt+0x2fdd4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @@ -49081,15 +49081,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ orreq pc, r6, r8, lsl #7 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 3bfec <__cxa_atexit@plt+0x2ff8c> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -49118,15 +49118,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strdeq pc, [r6, r4] │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -49143,15 +49143,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r6, ip, ror r2 @ │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c090 <__cxa_atexit@plt+0x30030> │ │ │ │ @@ -49159,30 +49159,30 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #32] @ 3c0a4 <__cxa_atexit@plt+0x30044> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #16] @ 3c0a8 <__cxa_atexit@plt+0x30048> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq pc, r6, r8, asr r2 @ │ │ │ │ cmneq r5, r0, lsr r3 │ │ │ │ cmneq r5, r4, lsl #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3c0cc <__cxa_atexit@plt+0x3006c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 66490 <__cxa_atexit@plt+0x5a430> │ │ │ │ + b 365260 <__cxa_atexit@plt+0x359200> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsbeq r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c0fc <__cxa_atexit@plt+0x3009c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -49205,15 +49205,15 @@ │ │ │ │ ands r3, r7, #3 │ │ │ │ beq 3c148 <__cxa_atexit@plt+0x300e8> │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c150 <__cxa_atexit@plt+0x300f0> │ │ │ │ ldr r3, [pc, #112] @ 3c1b0 <__cxa_atexit@plt+0x30150> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r3, r5, #16 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r5, r2 │ │ │ │ @@ -49221,15 +49221,15 @@ │ │ │ │ ldr r5, [pc, #68] @ 3c1b4 <__cxa_atexit@plt+0x30154> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r2 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #28] @ 3c1ac <__cxa_atexit@plt+0x3014c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -49243,29 +49243,29 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3c1e0 <__cxa_atexit@plt+0x30180> │ │ │ │ ldr r3, [pc, #96] @ 3c238 <__cxa_atexit@plt+0x301d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [r3, #12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3c218 <__cxa_atexit@plt+0x301b8> │ │ │ │ ldr r2, [pc, #56] @ 3c23c <__cxa_atexit@plt+0x301dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #20] @ 3c234 <__cxa_atexit@plt+0x301d4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -49277,34 +49277,34 @@ │ │ │ │ ldr r3, [pc, #24] @ 3c268 <__cxa_atexit@plt+0x30208> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 3c26c <__cxa_atexit@plt+0x3020c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq lr, r6, r0, lsr #30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 3c288 <__cxa_atexit@plt+0x30228> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ + b 161963c <__cxa_atexit@plt+0x160d5dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3c2b4 <__cxa_atexit@plt+0x30254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 3c2b8 <__cxa_atexit@plt+0x30258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + b 1619a04 <__cxa_atexit@plt+0x160d9a4> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrdeq lr, [r6, r4] │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -49323,15 +49323,15 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0xfffffb58 │ │ │ │ @ instruction: 0x01757098 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -49340,60 +49340,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ ldr r3, [pc, #32] @ 3c378 <__cxa_atexit@plt+0x30318> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #16] @ 3c37c <__cxa_atexit@plt+0x3031c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ orreq lr, r6, r4, lsl #31 │ │ │ │ cmneq r5, ip, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c3d8 <__cxa_atexit@plt+0x30378> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c3d0 <__cxa_atexit@plt+0x30370> │ │ │ │ ldr r3, [pc, #48] @ 3c3e0 <__cxa_atexit@plt+0x30380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #44] @ 3c3e4 <__cxa_atexit@plt+0x30384> │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #36] @ 3c3e8 <__cxa_atexit@plt+0x30388> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ - b 748008 <__cxa_atexit@plt+0x73bfa8> │ │ │ │ + b 74f8a8 <__cxa_atexit@plt+0x743848> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, r8, lsl #31 │ │ │ │ + smceq 760 @ 0x2f8 │ │ │ │ orreq lr, r6, r4, ror sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3c418 <__cxa_atexit@plt+0x303b8> │ │ │ │ ldr r3, [pc, #40] @ 3c42c <__cxa_atexit@plt+0x303cc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ ldr r7, [pc, #16] @ 3c430 <__cxa_atexit@plt+0x303d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orreq lr, r6, r8, asr #28 │ │ │ │ @@ -49422,15 +49422,15 @@ │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r8, #24] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, r4, lsl #27 │ │ │ │ orreq lr, r6, r0, lsl #27 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 3d950 <__cxa_atexit@plt+0x318f0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -49449,15 +49449,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c548 <__cxa_atexit@plt+0x304e8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 5b75fc <__cxa_atexit@plt+0x5ab59c> │ │ │ │ + bl 5bee9c <__cxa_atexit@plt+0x5b2e3c> │ │ │ │ ldr r7, [pc, #96] @ 3c580 <__cxa_atexit@plt+0x30520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -49473,15 +49473,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ orreq lr, r6, ip, lsl ip │ │ │ │ orreq lr, r6, r4, lsr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r8, r6, #8 │ │ │ │ @@ -49490,15 +49490,15 @@ │ │ │ │ ldr r2, [r7, #11] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c5e0 <__cxa_atexit@plt+0x30580> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, #8 │ │ │ │ mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ - bl 5b75fc <__cxa_atexit@plt+0x5ab59c> │ │ │ │ + bl 5bee9c <__cxa_atexit@plt+0x5b2e3c> │ │ │ │ ldr r7, [pc, #68] @ 3c608 <__cxa_atexit@plt+0x305a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ rsb r3, r0, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r6, #4] │ │ │ │ str r3, [r6, #8] │ │ │ │ sub r7, r8, #3 │ │ │ │ @@ -49508,15 +49508,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, r4, lsl #23 │ │ │ │ @ instruction: 0x0186eb90 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c64c <__cxa_atexit@plt+0x305ec> │ │ │ │ @@ -49547,15 +49547,15 @@ │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ sub fp, r3, r8 │ │ │ │ add r0, sl, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ - bl 5b74cc <__cxa_atexit@plt+0x5ab46c> │ │ │ │ + bl 5bed6c <__cxa_atexit@plt+0x5b2d0c> │ │ │ │ cmp r0, #0 │ │ │ │ bmi 3c718 <__cxa_atexit@plt+0x306b8> │ │ │ │ add r3, r6, #4 │ │ │ │ ldr r2, [pc, #208] @ 3c784 <__cxa_atexit@plt+0x30724> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ 3c788 <__cxa_atexit@plt+0x30728> │ │ │ │ @@ -49647,15 +49647,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -49674,25 +49674,25 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ b 3c664 <__cxa_atexit@plt+0x30604> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3c8c4 <__cxa_atexit@plt+0x30864> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b 137320c <__cxa_atexit@plt+0x13671ac> │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -49701,15 +49701,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq lr, r6, r8, ror #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3c9a4 <__cxa_atexit@plt+0x30944> │ │ │ │ ldr r2, [pc, #152] @ 3c9c0 <__cxa_atexit@plt+0x30960> │ │ │ │ @@ -49747,15 +49747,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ orreq lr, r6, r8, lsl #16 │ │ │ │ orreq lr, r6, r4, ror #15 │ │ │ │ ldrdeq lr, [r6, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -49777,15 +49777,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #129 @ 0x81 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, r0, asr r7 │ │ │ │ orreq lr, r6, r0, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cab8 <__cxa_atexit@plt+0x30a58> │ │ │ │ @@ -49816,15 +49816,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq lr, [r6, r4] │ │ │ │ @ instruction: 0x0186e794 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -49836,15 +49836,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, r4, lsr #14 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cb88 <__cxa_atexit@plt+0x30b28> │ │ │ │ ldr lr, [pc, #76] @ 3cb90 <__cxa_atexit@plt+0x30b30> │ │ │ │ @@ -49900,15 +49900,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0186e5b8 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 3cc88 <__cxa_atexit@plt+0x30c28> │ │ │ │ ldr lr, [pc, #76] @ 3cc90 <__cxa_atexit@plt+0x30c30> │ │ │ │ @@ -49964,15 +49964,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0186e4b8 │ │ │ │ cmneq r5, r0, lsl #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -49993,15 +49993,15 @@ │ │ │ │ tst r8, #3 │ │ │ │ beq 3cd98 <__cxa_atexit@plt+0x30d38> │ │ │ │ ldr r3, [pc, #44] @ 3cdb4 <__cxa_atexit@plt+0x30d54> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -50010,15 +50010,15 @@ │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3cddc <__cxa_atexit@plt+0x30d7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, ip, asr #12 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -50036,18 +50036,18 @@ │ │ │ │ str r7, [sl, #8] │ │ │ │ str sl, [sl, #20] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ str r1, [sl, #12]! │ │ │ │ ldr r3, [pc, #32] @ 3ce5c <__cxa_atexit@plt+0x30dfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ strdeq lr, [r6, r0] │ │ │ │ ldrheq r6, [r5, #-92]! @ 0xffffffa4 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50101,27 +50101,27 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ str r1, [r8, #96] @ 0x60 │ │ │ │ str r2, [r8, #100] @ 0x64 │ │ │ │ sub r3, r6, #6 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #64 @ 0x40 │ │ │ │ mov sl, #0 │ │ │ │ - b 6018dc <__cxa_atexit@plt+0x5f587c> │ │ │ │ + b 60917c <__cxa_atexit@plt+0x5fd11c> │ │ │ │ mov r6, #0 │ │ │ │ str r6, [r5, #8] │ │ │ │ ldr r3, [pc, #32] @ 3cf78 <__cxa_atexit@plt+0x30f18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ stmdb r5, {r3, r6} │ │ │ │ str r6, [r5], #-12 │ │ │ │ mov r6, r8 │ │ │ │ b 3d078 <__cxa_atexit@plt+0x31018> │ │ │ │ mov r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, r4, lsr #6 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ cmneq r5, r8, lsr #6 │ │ │ │ orreq lr, r6, r4, ror #7 │ │ │ │ orreq lr, r6, ip, lsr #7 │ │ │ │ orreq lr, r6, r8, asr #7 │ │ │ │ orreq lr, r6, r0, asr r2 │ │ │ │ @@ -50132,15 +50132,15 @@ │ │ │ │ beq 3cfc4 <__cxa_atexit@plt+0x30f64> │ │ │ │ ldr r3, [pc, #48] @ 3cfe0 <__cxa_atexit@plt+0x30f80> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #20] @ 3cfe4 <__cxa_atexit@plt+0x30f84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ stmdb r5, {r2, r3} │ │ │ │ str r3, [r5], #-12 │ │ │ │ b 3d078 <__cxa_atexit@plt+0x31018> │ │ │ │ @@ -50172,15 +50172,15 @@ │ │ │ │ stm lr, {r2, r3, sl} │ │ │ │ str r9, [r8, #24] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ b 3d078 <__cxa_atexit@plt+0x31018> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r6, ip, asr #3 │ │ │ │ orreq lr, r6, r8, asr #3 │ │ │ │ ldrheq r6, [r5, #-48]! @ 0xffffffd0 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ @@ -50203,15 +50203,15 @@ │ │ │ │ ldr r6, [pc, #108] @ 3d134 <__cxa_atexit@plt+0x310d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r6, r6, #2 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r7, [pc, #56] @ 3d120 <__cxa_atexit@plt+0x310c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ beq 3d0fc <__cxa_atexit@plt+0x3109c> │ │ │ │ b 3d178 <__cxa_atexit@plt+0x31118> │ │ │ │ @@ -50219,15 +50219,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #24] @ 3d124 <__cxa_atexit@plt+0x310c4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq lr, r6, r0, asr #3 │ │ │ │ orreq lr, r6, r0, lsr #1 │ │ │ │ orreq lr, r6, r8, lsl #1 │ │ │ │ cmneq r5, r4, ror #5 │ │ │ │ @@ -50254,15 +50254,15 @@ │ │ │ │ ldr r1, [pc, #248] @ 3d28c <__cxa_atexit@plt+0x3122c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r7, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [pc, #188] @ 3d278 <__cxa_atexit@plt+0x31218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #2 │ │ │ │ str r2, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ @@ -50288,15 +50288,15 @@ │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ str r9, [r5, #4] │ │ │ │ stmib r6, {r0, r1, lr} │ │ │ │ str r2, [r6, #16] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r5, [pc, #64] @ 3d27c <__cxa_atexit@plt+0x3121c> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [pc, #60] @ 3d280 <__cxa_atexit@plt+0x31220> │ │ │ │ add r7, pc, r7 │ │ │ │ str r5, [r2] │ │ │ │ ldr r0, [pc, #52] @ 3d284 <__cxa_atexit@plt+0x31224> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -50305,15 +50305,15 @@ │ │ │ │ ldr r6, [pc, #40] @ 3d288 <__cxa_atexit@plt+0x31228> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq lr, r6, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ cmneq r5, r0, lsr #3 │ │ │ │ @ instruction: 0x01756194 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ @@ -50373,35 +50373,35 @@ │ │ │ │ mov r6, r5 │ │ │ │ str r2, [r6, #-4]! │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r3, [pc, #80] @ 3d3e0 <__cxa_atexit@plt+0x31380> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #76] @ 3d3e4 <__cxa_atexit@plt+0x31384> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #68] @ 3d3e8 <__cxa_atexit@plt+0x31388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #44] @ 3d3ec <__cxa_atexit@plt+0x3138c> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq sp, r6, r8, lsl #30 │ │ │ │ orreq sp, r6, r4, lsl #30 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ cmneq r5, ip, asr #32 │ │ │ │ cmneq r5, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ @@ -50432,30 +50432,30 @@ │ │ │ │ str r0, [r3, #16] │ │ │ │ ldr r3, [pc, #108] @ 3d4cc <__cxa_atexit@plt+0x3146c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ sub r9, r6, #3 │ │ │ │ sub sl, r6, #11 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r6, [pc, #52] @ 3d4b0 <__cxa_atexit@plt+0x31450> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #48] @ 3d4b4 <__cxa_atexit@plt+0x31454> │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r5] │ │ │ │ ldr r0, [pc, #40] @ 3d4b8 <__cxa_atexit@plt+0x31458> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 3d4bc <__cxa_atexit@plt+0x3145c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ muleq r0, r4, r0 │ │ │ │ cmneq r5, r0, ror #30 │ │ │ │ cmneq r5, r4, asr pc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ orreq sp, r6, r8, lsr #28 │ │ │ │ orreq sp, r6, r8, lsl #26 │ │ │ │ @@ -50502,15 +50502,15 @@ │ │ │ │ str r0, [r6, #-4]! │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ str lr, [r5] │ │ │ │ sub r9, r3, #3 │ │ │ │ sub sl, r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + b 12d3fbc <__cxa_atexit@plt+0x12c7f5c> │ │ │ │ ldr r3, [pc, #132] @ 3d618 <__cxa_atexit@plt+0x315b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ str r3, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 3d5cc <__cxa_atexit@plt+0x3156c> │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -50533,19 +50533,19 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #40] @ 3d624 <__cxa_atexit@plt+0x315c4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 12cdc28 <__cxa_atexit@plt+0x12c1bc8> │ │ │ │ + b 12cdc20 <__cxa_atexit@plt+0x12c1bc0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ strdeq sp, [r6, ip] │ │ │ │ orreq sp, r6, r8, ror #25 │ │ │ │ muleq r0, r8, r1 │ │ │ │ orreq sp, r6, r0, lsr #26 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -50581,15 +50581,15 @@ │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ ldr r8, [pc, #24] @ 3d6d4 <__cxa_atexit@plt+0x31674> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 12cdc28 <__cxa_atexit@plt+0x12c1bc8> │ │ │ │ + b 12cdc20 <__cxa_atexit@plt+0x12c1bc0> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ orreq sp, r6, ip, lsr ip │ │ │ │ orreq sp, r6, r8, lsr #24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ orreq sp, r6, r0, ror #24 │ │ │ │ cmneq r5, r8, lsl sp │ │ │ │ @@ -50609,15 +50609,15 @@ │ │ │ │ ldr r3, [pc, #32] @ 3d740 <__cxa_atexit@plt+0x316e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #20] @ 3d744 <__cxa_atexit@plt+0x316e4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r9, r7 │ │ │ │ - b 12cdc28 <__cxa_atexit@plt+0x12c1bc8> │ │ │ │ + b 12cdc20 <__cxa_atexit@plt+0x12c1bc0> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ orreq sp, r6, r0, asr #23 │ │ │ │ @ instruction: 0x0186dbb4 │ │ │ │ cmneq r5, r4, lsr #25 │ │ │ │ andeq r2, r0, r9, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -50640,15 +50640,15 @@ │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 2ebe8 <__cxa_atexit@plt+0x22b88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ cmneq r5, r4, lsr ip │ │ │ │ andeq r2, r0, r9, ror #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -50668,15 +50668,15 @@ │ │ │ │ str r3, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ str r0, [r9, #24] │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 2ebe8 <__cxa_atexit@plt+0x22b88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ cmneq r5, r0, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r1, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ @@ -50717,15 +50717,15 @@ │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r4, [sp] │ │ │ │ str r4, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r4, [sp, #4] │ │ │ │ str r4, [r5, #-16] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -50781,15 +50781,15 @@ │ │ │ │ ldr r2, [pc, #132] @ 3da54 <__cxa_atexit@plt+0x319f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #96] @ 3da50 <__cxa_atexit@plt+0x319f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @@ -50857,18 +50857,18 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [sp] │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #24] @ 3db44 <__cxa_atexit@plt+0x31ae4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea3c │ │ │ │ @ instruction: 0xffffed08 │ │ │ │ @@ -50982,15 +50982,15 @@ │ │ │ │ bhi 3dd2c <__cxa_atexit@plt+0x31ccc> │ │ │ │ ldr r0, [pc, #92] @ 3dd54 <__cxa_atexit@plt+0x31cf4> │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #44] @ 3dd50 <__cxa_atexit@plt+0x31cf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -51025,15 +51025,15 @@ │ │ │ │ bhi 3ddb8 <__cxa_atexit@plt+0x31d58> │ │ │ │ ldr r1, [pc, #48] @ 3ddd4 <__cxa_atexit@plt+0x31d74> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r1, r5, #20 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #24] @ 3ddd8 <__cxa_atexit@plt+0x31d78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, lr} │ │ │ │ bx r1 │ │ │ │ orreq sp, r6, ip, ror r5 │ │ │ │ @@ -51066,15 +51066,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 3de98 <__cxa_atexit@plt+0x31e38> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #48] @ 3de94 <__cxa_atexit@plt+0x31e34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stm r5, {r0, r8, r9} │ │ │ │ bx r1 │ │ │ │ ldr r7, [pc, #24] @ 3de90 <__cxa_atexit@plt+0x31e30> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -51118,25 +51118,25 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r6, [pc, #72] @ 3df60 <__cxa_atexit@plt+0x31f00> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub sl, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ orreq sp, r6, r8, lsr #6 │ │ │ │ orreq sp, r6, r4, lsl r3 │ │ │ │ cmneq r5, r8, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -51158,18 +51158,18 @@ │ │ │ │ str lr, [r3, #-4]! │ │ │ │ ldr r2, [pc, #40] @ 3dfe0 <__cxa_atexit@plt+0x31f80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ sub sl, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 12ab34c <__cxa_atexit@plt+0x129f2ec> │ │ │ │ + b 12ab344 <__cxa_atexit@plt+0x129f2e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orreq sp, r6, ip, lsl #5 │ │ │ │ orreq sp, r6, r4, ror r2 │ │ │ │ cmneq r5, ip, ror #30 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -51183,18 +51183,18 @@ │ │ │ │ ldr r1, [pc, #40] @ 3e040 <__cxa_atexit@plt+0x31fe0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ sub r9, r6, #3 │ │ │ │ - b b4ba58 <__cxa_atexit@plt+0xb3f9f8> │ │ │ │ + b b4ba54 <__cxa_atexit@plt+0xb3f9f4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq sp, r6, ip, lsr r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ @@ -51214,15 +51214,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3e0b0 <__cxa_atexit@plt+0x32050> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0x0186d190 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -51240,15 +51240,15 @@ │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ ldr r3, [pc, #20] @ 3e118 <__cxa_atexit@plt+0x320b8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ orreq sp, r6, r8, lsl r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ cmneq r5, r0, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -51259,15 +51259,15 @@ │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [pc, #36] @ 3e170 <__cxa_atexit@plt+0x32110> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r9, [pc, #24] @ 3e174 <__cxa_atexit@plt+0x32114> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - b 62d210 <__cxa_atexit@plt+0x6211b0> │ │ │ │ + b 634ab0 <__cxa_atexit@plt+0x628a50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strdeq ip, [r6, ip] │ │ │ │ orreq sp, r6, r0, lsr #3 │ │ │ │ @ instruction: 0x0186d194 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @@ -51296,15 +51296,15 @@ │ │ │ │ ldr r2, [pc, #84] @ 3e230 <__cxa_atexit@plt+0x321d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ str r9, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #48] @ 3e22c <__cxa_atexit@plt+0x321cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ b 3e210 <__cxa_atexit@plt+0x321b0> │ │ │ │ ldr r7, [pc, #28] @ 3e228 <__cxa_atexit@plt+0x321c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-32]! @ 0xffffffe0 │ │ │ │ @@ -51409,18 +51409,18 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 3e3c4 <__cxa_atexit@plt+0x32364> │ │ │ │ ldr r3, [pc, #60] @ 3e3e4 <__cxa_atexit@plt+0x32384> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, sl} │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #20] @ 3e3e0 <__cxa_atexit@plt+0x32380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @@ -51439,15 +51439,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0x01755098 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -51499,15 +51499,15 @@ │ │ │ │ ldr r0, [pc, #84] @ 3e55c <__cxa_atexit@plt+0x324fc> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #48] @ 3e558 <__cxa_atexit@plt+0x324f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ b 3e53c <__cxa_atexit@plt+0x324dc> │ │ │ │ ldr r7, [pc, #28] @ 3e554 <__cxa_atexit@plt+0x324f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-36]! @ 0xffffffdc │ │ │ │ @@ -51577,15 +51577,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orreq ip, r6, r4, asr fp │ │ │ │ orreq ip, r6, ip, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -51598,15 +51598,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq ip, r6, r8, asr #21 │ │ │ │ cmneq r5, r8, lsr sl │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -51636,15 +51636,15 @@ │ │ │ │ bhi 3e764 <__cxa_atexit@plt+0x32704> │ │ │ │ ldr r0, [pc, #96] @ 3e790 <__cxa_atexit@plt+0x32730> │ │ │ │ add r0, pc, r0 │ │ │ │ sub lr, r5, #32 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 3e78c <__cxa_atexit@plt+0x3272c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -51683,15 +51683,15 @@ │ │ │ │ bhi 3e800 <__cxa_atexit@plt+0x327a0> │ │ │ │ ldr r2, [pc, #52] @ 3e820 <__cxa_atexit@plt+0x327c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + b 1615c84 <__cxa_atexit@plt+0x1609c24> │ │ │ │ ldr r7, [pc, #28] @ 3e824 <__cxa_atexit@plt+0x327c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ stmib r5, {r0, r8} │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -51705,26 +51705,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 3e858 <__cxa_atexit@plt+0x327f8> │ │ │ │ ldr r3, [pc, #24] @ 3e864 <__cxa_atexit@plt+0x32804> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 3e884 <__cxa_atexit@plt+0x32824> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -51734,15 +51734,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ cmneq r5, ip, lsl ip │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 3e6c0 <__cxa_atexit@plt+0x32660> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -51800,15 +51800,15 @@ │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ cmneq r5, r8, asr fp │ │ │ │ orreq ip, r6, r4, lsr r9 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ @@ -51836,15 +51836,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ orreq ip, r6, r4, ror #16 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -51861,28 +51861,28 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq ip, r6, r4, lsl #16 │ │ │ │ - smulbteq r0, fp, r9 │ │ │ │ + strheq r0, [r0, #-155]! @ 0xffffff65 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3eafc <__cxa_atexit@plt+0x32a9c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ cmneq r5, r4, lsr #21 │ │ │ │ cmneq r5, r8, asr #21 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -51896,15 +51896,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3eb78 <__cxa_atexit@plt+0x32b18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3eb7c <__cxa_atexit@plt+0x32b1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -51916,73 +51916,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3eba4 <__cxa_atexit@plt+0x32b44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, r4, lsr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3ebd0 <__cxa_atexit@plt+0x32b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3ebd4 <__cxa_atexit@plt+0x32b74> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq ip, r6, ip, lsr #14 │ │ │ │ cmneq r5, r0, ror #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3ec00 <__cxa_atexit@plt+0x32ba0> │ │ │ │ ldr r7, [pc, #20] @ 3ec0c <__cxa_atexit@plt+0x32bac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, r8, asr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3ec38 <__cxa_atexit@plt+0x32bd8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3ec3c <__cxa_atexit@plt+0x32bdc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, ip, lsl #19 │ │ │ │ ldrheq r4, [r5, #-156]! @ 0xffffff64 │ │ │ │ cmneq r5, r4, lsr #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3ec6c <__cxa_atexit@plt+0x32c0c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3ec70 <__cxa_atexit@plt+0x32c10> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r8, asr r9 │ │ │ │ cmneq r5, r8, lsl #19 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3ec8c <__cxa_atexit@plt+0x32c2c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ cmneq r5, r0, lsl #19 │ │ │ │ cmneq r5, r4, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -51996,15 +51996,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3ed08 <__cxa_atexit@plt+0x32ca8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3ed0c <__cxa_atexit@plt+0x32cac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -52016,73 +52016,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3ed34 <__cxa_atexit@plt+0x32cd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, r0, lsl #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3ed60 <__cxa_atexit@plt+0x32d00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3ed64 <__cxa_atexit@plt+0x32d04> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x0186c59c │ │ │ │ ldrheq r4, [r5, #-140]! @ 0xffffff74 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3ed90 <__cxa_atexit@plt+0x32d30> │ │ │ │ ldr r7, [pc, #20] @ 3ed9c <__cxa_atexit@plt+0x32d3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, r4, lsr #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3edc8 <__cxa_atexit@plt+0x32d68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3edcc <__cxa_atexit@plt+0x32d6c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r8, ror #16 │ │ │ │ @ instruction: 0x01754898 │ │ │ │ cmneq r5, r0, lsl #17 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3edfc <__cxa_atexit@plt+0x32d9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3ee00 <__cxa_atexit@plt+0x32da0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r4, lsr r8 │ │ │ │ cmneq r5, r4, ror #16 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3ee1c <__cxa_atexit@plt+0x32dbc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ cmneq r5, ip, asr r8 │ │ │ │ cmneq r5, r0, lsl #17 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -52096,15 +52096,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3ee98 <__cxa_atexit@plt+0x32e38> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3ee9c <__cxa_atexit@plt+0x32e3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -52116,73 +52116,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3eec4 <__cxa_atexit@plt+0x32e64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrsbeq r4, [r5, #-124]! @ 0xffffff84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3eef0 <__cxa_atexit@plt+0x32e90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3eef4 <__cxa_atexit@plt+0x32e94> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq ip, r6, ip, lsl #8 │ │ │ │ @ instruction: 0x01754798 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3ef20 <__cxa_atexit@plt+0x32ec0> │ │ │ │ ldr r7, [pc, #20] @ 3ef2c <__cxa_atexit@plt+0x32ecc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, r0, lsl #15 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3ef58 <__cxa_atexit@plt+0x32ef8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3ef5c <__cxa_atexit@plt+0x32efc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r4, asr #14 │ │ │ │ cmneq r5, r4, ror r7 │ │ │ │ cmneq r5, ip, asr r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3ef8c <__cxa_atexit@plt+0x32f2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3ef90 <__cxa_atexit@plt+0x32f30> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r0, lsl r7 │ │ │ │ cmneq r5, r0, asr #14 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3efac <__cxa_atexit@plt+0x32f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ cmneq r5, r8, lsr r7 │ │ │ │ cmneq r5, ip, asr r7 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -52196,15 +52196,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3f028 <__cxa_atexit@plt+0x32fc8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f02c <__cxa_atexit@plt+0x32fcc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -52216,73 +52216,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f054 <__cxa_atexit@plt+0x32ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ ldrheq r4, [r5, #-104]! @ 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3f080 <__cxa_atexit@plt+0x33020> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3f084 <__cxa_atexit@plt+0x33024> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq ip, r6, ip, ror r2 │ │ │ │ cmneq r5, r4, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3f0b0 <__cxa_atexit@plt+0x33050> │ │ │ │ ldr r7, [pc, #20] @ 3f0bc <__cxa_atexit@plt+0x3305c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, ip, asr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3f0e8 <__cxa_atexit@plt+0x33088> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f0ec <__cxa_atexit@plt+0x3308c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r0, lsr #12 │ │ │ │ cmneq r5, r0, asr r6 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3f11c <__cxa_atexit@plt+0x330bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f120 <__cxa_atexit@plt+0x330c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, ip, ror #11 │ │ │ │ cmneq r5, ip, lsl r6 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3f13c <__cxa_atexit@plt+0x330dc> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ cmneq r5, r4, lsl r6 │ │ │ │ cmneq r5, r8, lsr r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -52296,15 +52296,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3f1b8 <__cxa_atexit@plt+0x33158> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f1bc <__cxa_atexit@plt+0x3315c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -52316,73 +52316,73 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f1e4 <__cxa_atexit@plt+0x33184> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x01754594 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3f210 <__cxa_atexit@plt+0x331b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3f214 <__cxa_atexit@plt+0x331b4> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq ip, r6, ip, ror #1 │ │ │ │ cmneq r5, r0, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3f240 <__cxa_atexit@plt+0x331e0> │ │ │ │ ldr r7, [pc, #20] @ 3f24c <__cxa_atexit@plt+0x331ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, r8, lsr r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3f278 <__cxa_atexit@plt+0x33218> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f27c <__cxa_atexit@plt+0x3321c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldrsheq r4, [r5, #-76]! @ 0xffffffb4 │ │ │ │ cmneq r5, ip, lsr #10 │ │ │ │ cmneq r5, r4, lsl r5 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3f2ac <__cxa_atexit@plt+0x3324c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f2b0 <__cxa_atexit@plt+0x33250> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r8, asr #9 │ │ │ │ ldrsheq r4, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r8, [pc, #4] @ 3f2cc <__cxa_atexit@plt+0x3326c> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 14589b0 <__cxa_atexit@plt+0x144c950> │ │ │ │ + b 14589a8 <__cxa_atexit@plt+0x144c948> │ │ │ │ ldrsheq r4, [r5, #-64]! @ 0xffffffc0 │ │ │ │ cmneq r5, r4, lsl r5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -52396,15 +52396,15 @@ │ │ │ │ ldr r7, [pc, #60] @ 3f348 <__cxa_atexit@plt+0x332e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #3] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 3f34c <__cxa_atexit@plt+0x332ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -52416,87 +52416,87 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 3f374 <__cxa_atexit@plt+0x33314> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 11a4c50 <__cxa_atexit@plt+0x1198bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, r0, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 3f3a0 <__cxa_atexit@plt+0x33340> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r9, [pc, #12] @ 3f3a4 <__cxa_atexit@plt+0x33344> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ mov r8, r7 │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + b 149de60 <__cxa_atexit@plt+0x1491e00> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orreq fp, r6, ip, asr pc │ │ │ │ cmneq r5, ip, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ bne 3f3d0 <__cxa_atexit@plt+0x33370> │ │ │ │ ldr r7, [pc, #20] @ 3f3dc <__cxa_atexit@plt+0x3337c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + b 161617c <__cxa_atexit@plt+0x160a11c> │ │ │ │ cmneq r5, r4, lsl r4 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #20] @ 3f408 <__cxa_atexit@plt+0x333a8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f40c <__cxa_atexit@plt+0x333ac> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldrsbeq r4, [r5, #-56]! @ 0xffffffc8 │ │ │ │ cmneq r5, r8, lsl #8 │ │ │ │ ldrsheq r4, [r5, #-48]! @ 0xffffffd0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [pc, #20] @ 3f43c <__cxa_atexit@plt+0x333dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #16] @ 3f440 <__cxa_atexit@plt+0x333e0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ cmneq r5, r4, lsr #7 │ │ │ │ ldrsbeq r4, [r5, #-52]! @ 0xffffffcc │ │ │ │ cmneq r5, r8, ror #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 3f49c <__cxa_atexit@plt+0x3343c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f494 <__cxa_atexit@plt+0x33434> │ │ │ │ ldr r3, [pc, #44] @ 3f4a4 <__cxa_atexit@plt+0x33444> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3f4a8 <__cxa_atexit@plt+0x33448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 137bb64 <__cxa_atexit@plt+0x136fb04> │ │ │ │ + b 137bb5c <__cxa_atexit@plt+0x136fafc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r8, lsr #9 │ │ │ │ @ instruction: 0x0186bcb8 │ │ │ │ @ instruction: 0x01754490 │ │ │ │ @@ -52688,37 +52688,37 @@ │ │ │ │ bcc 3f7f0 <__cxa_atexit@plt+0x33790> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 3f7bc <__cxa_atexit@plt+0x3375c> │ │ │ │ add r5, r5, #20 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #84] @ 3f818 <__cxa_atexit@plt+0x337b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #80] @ 3f81c <__cxa_atexit@plt+0x337bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r6, [pc, #28] @ 3f814 <__cxa_atexit@plt+0x337b4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x0186b99c │ │ │ │ orreq fp, r6, r0, lsl #22 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -52738,33 +52738,33 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 3f87c <__cxa_atexit@plt+0x3381c> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r2, [pc, #68] @ 3f8c8 <__cxa_atexit@plt+0x33868> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 3f8cc <__cxa_atexit@plt+0x3386c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r3, [pc, #16] @ 3f8c4 <__cxa_atexit@plt+0x33864> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ ldrdeq fp, [r6, ip] │ │ │ │ orreq fp, r6, r0, asr #20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -52775,33 +52775,33 @@ │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ bne 3f910 <__cxa_atexit@plt+0x338b0> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r2, [pc, #68] @ 3f95c <__cxa_atexit@plt+0x338fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [pc, #64] @ 3f960 <__cxa_atexit@plt+0x33900> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #121 @ 0x79 │ │ │ │ add r1, r1, #256 @ 0x100 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ sub sl, r6, #6 │ │ │ │ - b 111f194 <__cxa_atexit@plt+0x1113134> │ │ │ │ + b 111f18c <__cxa_atexit@plt+0x111312c> │ │ │ │ ldr r3, [pc, #16] @ 3f958 <__cxa_atexit@plt+0x338f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ orreq fp, r6, r8, asr #16 │ │ │ │ orreq fp, r6, ip, lsr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -52813,15 +52813,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 3f9c0 <__cxa_atexit@plt+0x33960> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #20] @ 3f9c4 <__cxa_atexit@plt+0x33964> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r5, r8, ror #26 │ │ │ │ @ instruction: 0x01753d98 │ │ │ │ @@ -52841,15 +52841,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ cmneq r5, ip, lsr #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -52860,15 +52860,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #44] @ 3fa7c <__cxa_atexit@plt+0x33a1c> │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ add r7, r2, #1 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #20] @ 3fa80 <__cxa_atexit@plt+0x33a20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ cmneq r5, ip, lsr #25 │ │ │ │ ldrsbeq r3, [r5, #-204]! @ 0xffffff34 │ │ │ │ @@ -52883,29 +52883,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 3fb00 <__cxa_atexit@plt+0x33aa0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 3faf8 <__cxa_atexit@plt+0x33a98> │ │ │ │ ldr r3, [pc, #56] @ 3fb08 <__cxa_atexit@plt+0x33aa8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 3fb0c <__cxa_atexit@plt+0x33aac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 3fb10 <__cxa_atexit@plt+0x33ab0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 24618c <__cxa_atexit@plt+0x23a12c> │ │ │ │ + b 4daca4 <__cxa_atexit@plt+0x4cec44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r6, r8, ror #12 │ │ │ │ orreq fp, r6, r8, lsl r8 │ │ │ │ orreq fp, r6, r0, lsl r8 │ │ │ │ @@ -53112,15 +53112,15 @@ │ │ │ │ ldr r6, [pc, #28] @ 3fe58 <__cxa_atexit@plt+0x33df8> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ cmneq r5, ip, ror fp │ │ │ │ orreq fp, r6, r4, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -53138,15 +53138,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3fec0 <__cxa_atexit@plt+0x33e60> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq fp, r6, r0, asr #5 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -53160,15 +53160,15 @@ │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 3ff18 <__cxa_atexit@plt+0x33eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ orreq fp, r6, r8, ror #4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -53193,47 +53193,47 @@ │ │ │ │ ldr r8, [pc, #48] @ 3ffb0 <__cxa_atexit@plt+0x33f50> │ │ │ │ add r8, pc, r8 │ │ │ │ b 3ff8c <__cxa_atexit@plt+0x33f2c> │ │ │ │ ldr r8, [pc, #32] @ 3ffac <__cxa_atexit@plt+0x33f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #24] @ 3ffb8 <__cxa_atexit@plt+0x33f58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmppeq pc, r0, ror #19 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r5, ror #19 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [pc, #-151] @ 3ff25 <__cxa_atexit@plt+0x33ec5> @ │ │ │ │ + ldrsbeq pc, [pc, #-144] @ 3ff24 <__cxa_atexit@plt+0x33ec4> @ │ │ │ │ + ldrsbeq pc, [pc, #-149] @ 3ff23 <__cxa_atexit@plt+0x33ec3> @ │ │ │ │ + cmppeq pc, r7, ror #19 @ p-variant is OBSOLETE │ │ │ │ cmneq r5, ip, lsl #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3ffec <__cxa_atexit@plt+0x33f8c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3fffc <__cxa_atexit@plt+0x33f9c> │ │ │ │ ldr r8, [pc, #48] @ 40014 <__cxa_atexit@plt+0x33fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #28] @ 40010 <__cxa_atexit@plt+0x33fb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #8] @ 4000c <__cxa_atexit@plt+0x33fac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmppeq pc, r8, ror #18 @ p-variant is OBSOLETE │ │ │ │ - cmppeq pc, r1, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ - cmppeq pc, r7, ror r9 @ p-variant is OBSOLETE @ │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + cmppeq pc, r8, asr r9 @ p-variant is OBSOLETE @ │ │ │ │ + cmppeq pc, r1, ror #18 @ p-variant is OBSOLETE │ │ │ │ + cmppeq pc, r7, ror #18 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4009c <__cxa_atexit@plt+0x3403c> │ │ │ │ ldr r7, [pc, #116] @ 400ac <__cxa_atexit@plt+0x3404c> │ │ │ │ @@ -53868,15 +53868,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, lsr #32 │ │ │ │ orreq sl, r6, r4, lsl #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -53888,15 +53888,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r6, r0, lsl #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40ae8 <__cxa_atexit@plt+0x34a88> │ │ │ │ @@ -53927,15 +53927,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmneq r5, r0, asr #30 │ │ │ │ @ instruction: 0x0186a698 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -53968,15 +53968,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, r4, lsr #29 │ │ │ │ strdeq sl, [r6, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -53988,15 +53988,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r6, r0, ror r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40c78 <__cxa_atexit@plt+0x34c18> │ │ │ │ @@ -54027,15 +54027,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ ldrheq r2, [r5, #-216]! @ 0xffffff28 │ │ │ │ orreq sl, r6, r8, lsl #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -54068,15 +54068,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, lsl sp │ │ │ │ orreq sl, r6, r4, ror #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54088,15 +54088,15 @@ │ │ │ │ ldr r7, [r7, #23] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r6, r0, ror #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40e08 <__cxa_atexit@plt+0x34da8> │ │ │ │ @@ -54127,15 +54127,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmneq r5, r0, lsr ip │ │ │ │ orreq sl, r6, r8, ror r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -54168,15 +54168,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x01752b94 │ │ │ │ ldrdeq sl, [r6, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54188,15 +54188,15 @@ │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r6, r0, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 40f98 <__cxa_atexit@plt+0x34f38> │ │ │ │ @@ -54227,15 +54227,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmneq r5, r8, lsr #21 │ │ │ │ orreq sl, r6, r8, ror #3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -54268,15 +54268,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r5, ip, lsl #20 │ │ │ │ orreq sl, r6, r4, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -54288,15 +54288,15 @@ │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r6, r0, asr #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 41128 <__cxa_atexit@plt+0x350c8> │ │ │ │ @@ -54327,15 +54327,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ cmneq r5, r0, lsr #18 │ │ │ │ orreq sl, r6, r8, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 41178 <__cxa_atexit@plt+0x35118> │ │ │ │ @@ -54361,15 +54361,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 41234 <__cxa_atexit@plt+0x351d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -54382,15 +54382,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ cmneq r5, r0, ror #16 │ │ │ │ orreq r9, r6, r4, ror pc │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -54404,47 +54404,47 @@ │ │ │ │ ldr r3, [pc, #64] @ 412ac <__cxa_atexit@plt+0x3524c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r7, [pc, #28] @ 412a8 <__cxa_atexit@plt+0x35248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r9, [r6, ip] │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 412e0 <__cxa_atexit@plt+0x35280> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 412e8 <__cxa_atexit@plt+0x35288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b ddcc4 <__cxa_atexit@plt+0xd1c64> │ │ │ │ + b 3dca94 <__cxa_atexit@plt+0x3d0a34> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, r8, ror #28 │ │ │ │ cmneq r5, r8, ror r7 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 630e8 <__cxa_atexit@plt+0x57088> │ │ │ │ + b 361eb8 <__cxa_atexit@plt+0x355e58> │ │ │ │ cmneq r5, ip, ror #14 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41330 <__cxa_atexit@plt+0x352d0> │ │ │ │ @@ -54479,15 +54479,15 @@ │ │ │ │ tst r9, #3 │ │ │ │ beq 413d0 <__cxa_atexit@plt+0x35370> │ │ │ │ ldr r7, [pc, #68] @ 413e4 <__cxa_atexit@plt+0x35384> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #1 │ │ │ │ - b 13765d0 <__cxa_atexit@plt+0x136a570> │ │ │ │ + b 13765c8 <__cxa_atexit@plt+0x136a568> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 413e8 <__cxa_atexit@plt+0x35388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -54515,15 +54515,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 41454 <__cxa_atexit@plt+0x353f4> │ │ │ │ ldr r3, [pc, #48] @ 41460 <__cxa_atexit@plt+0x35400> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 13765d0 <__cxa_atexit@plt+0x136a570> │ │ │ │ + b 13765c8 <__cxa_atexit@plt+0x136a568> │ │ │ │ ldr r7, [pc, #28] @ 41464 <__cxa_atexit@plt+0x35404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -54534,26 +54534,26 @@ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4148c <__cxa_atexit@plt+0x3542c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 13765d0 <__cxa_atexit@plt+0x136a570> │ │ │ │ + b 13765c8 <__cxa_atexit@plt+0x136a568> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, r4, ror #11 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 414b8 <__cxa_atexit@plt+0x35458> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 414bc <__cxa_atexit@plt+0x3545c> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r5, ip, lsr #11 │ │ │ │ ldrheq r2, [r5, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ @@ -54579,18 +54579,18 @@ │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r8, [r5, #20] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ ldr r3, [pc, #28] @ 41554 <__cxa_atexit@plt+0x354f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ orreq r9, r6, r4, lsr #27 │ │ │ │ cmneq r5, ip, lsl r5 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -54604,18 +54604,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 415b8 <__cxa_atexit@plt+0x35558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r9, r6, r8, ror #26 │ │ │ │ ldrheq r2, [r5, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 41620 <__cxa_atexit@plt+0x355c0> │ │ │ │ @@ -54635,15 +54635,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 41628 <__cxa_atexit@plt+0x355c8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ cmneq r5, r8, asr #8 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ @@ -54657,15 +54657,15 @@ │ │ │ │ beq 41678 <__cxa_atexit@plt+0x35618> │ │ │ │ b 41694 <__cxa_atexit@plt+0x35634> │ │ │ │ ldr r3, [pc, #28] @ 41684 <__cxa_atexit@plt+0x35624> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ cmneq r5, ip, ror #7 │ │ │ │ andeq r0, r0, r7, asr #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -54687,15 +54687,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r7, r8} │ │ │ │ ldr r5, [pc, #96] @ 41744 <__cxa_atexit@plt+0x356e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #64] @ 41738 <__cxa_atexit@plt+0x356d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r3, #28]! │ │ │ │ ldr r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ ldr r7, [r3, #-4] │ │ │ │ sub r2, r3, #32 │ │ │ │ @@ -54749,15 +54749,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0186999c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -54769,15 +54769,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r6, r8, asr r9 │ │ │ │ orreq r9, r6, r4, asr #18 │ │ │ │ cmneq r5, r4, lsr r2 │ │ │ │ andeq r0, r0, r7, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #56] @ 41890 <__cxa_atexit@plt+0x35830> │ │ │ │ @@ -54811,15 +54811,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r6, r4, lsr #17 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 41914 <__cxa_atexit@plt+0x358b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -54846,36 +54846,36 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r7, r8} │ │ │ │ ldr r5, [pc, #24] @ 41978 <__cxa_atexit@plt+0x35918> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r9, r6, ip, ror r9 │ │ │ │ ldrsheq r2, [r5, #-8]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4199c <__cxa_atexit@plt+0x3593c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5e150 <__cxa_atexit@plt+0x520f0> │ │ │ │ + b 35cf20 <__cxa_atexit@plt+0x350ec0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrsbeq r2, [r5, #-4]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 419c0 <__cxa_atexit@plt+0x35960> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 5910c <__cxa_atexit@plt+0x4d0ac> │ │ │ │ + b 357edc <__cxa_atexit@plt+0x34be7c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ ldrheq r2, [r5, #-0]! │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -54904,15 +54904,15 @@ │ │ │ │ str r7, [r5, #8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, fp │ │ │ │ b 41338 <__cxa_atexit@plt+0x352d8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff920 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -54926,15 +54926,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ cmneq r5, r0, asr #31 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -54956,15 +54956,15 @@ │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r5, [pc, #64] @ 41b54 <__cxa_atexit@plt+0x35af4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #32] @ 41b4c <__cxa_atexit@plt+0x35aec> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -54992,30 +54992,30 @@ │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ beq 41bb4 <__cxa_atexit@plt+0x35b54> │ │ │ │ ldr r3, [pc, #40] @ 41bd0 <__cxa_atexit@plt+0x35b70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b daeac <__cxa_atexit@plt+0xcee4c> │ │ │ │ + b 3d9c7c <__cxa_atexit@plt+0x3cdc1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0x018695b0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 41bf0 <__cxa_atexit@plt+0x35b90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b daeac <__cxa_atexit@plt+0xcee4c> │ │ │ │ + b 3d9c7c <__cxa_atexit@plt+0x3cdc1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #64] @ 41c44 <__cxa_atexit@plt+0x35be4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r3, r5 │ │ │ │ @@ -55025,28 +55025,28 @@ │ │ │ │ ldr r2, [pc, #40] @ 41c48 <__cxa_atexit@plt+0x35be8> │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr r8, [r5] │ │ │ │ str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r3, [pc, #12] @ 41c6c <__cxa_atexit@plt+0x35c0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 41cc8 <__cxa_atexit@plt+0x35c68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -55070,15 +55070,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01869498 │ │ │ │ orreq r9, r6, r4, asr #9 │ │ │ │ orreq r9, r6, r0, asr #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -55134,15 +55134,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r5, [pc, #104] @ 41e44 <__cxa_atexit@plt+0x35de4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #72] @ 41e3c <__cxa_atexit@plt+0x35ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @@ -55186,15 +55186,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ ldr r3, [pc, #44] @ 41ed8 <__cxa_atexit@plt+0x35e78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [r5], #4 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + b f93ec0 <__cxa_atexit@plt+0xf87e60> │ │ │ │ ldr r7, [pc, #24] @ 41edc <__cxa_atexit@plt+0x35e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ @@ -55213,15 +55213,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ ldr r3, [pc, #44] @ 41f44 <__cxa_atexit@plt+0x35ee4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ ldr sl, [r5], #4 │ │ │ │ sub r8, r6, #11 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + b f93ec0 <__cxa_atexit@plt+0xf87e60> │ │ │ │ ldr r7, [pc, #24] @ 41f48 <__cxa_atexit@plt+0x35ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @@ -55237,15 +55237,15 @@ │ │ │ │ bcc 41f88 <__cxa_atexit@plt+0x35f28> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [pc, #28] @ 41f98 <__cxa_atexit@plt+0x35f38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orreq r9, r6, r4, ror #3 │ │ │ │ cmneq r5, ip, lsl fp │ │ │ │ andeq r0, r2, r5 │ │ │ │ @@ -55327,34 +55327,34 @@ │ │ │ │ add r9, r7, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r2, #11 │ │ │ │ sub r3, r2, #30 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + b f93ec0 <__cxa_atexit@plt+0xf87e60> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 42144 <__cxa_atexit@plt+0x360e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r7, [pc, #36] @ 42140 <__cxa_atexit@plt+0x360e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ cmneq r5, r4, asr #19 │ │ │ │ orreq r9, r6, r0, rrx │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ orreq r9, r6, r4, lsr r2 │ │ │ │ cmneq r5, r8, ror #18 │ │ │ │ @@ -55388,25 +55388,25 @@ │ │ │ │ ldr r6, [pc, #76] @ 42218 <__cxa_atexit@plt+0x361b8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #2 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r3, #11 │ │ │ │ sub sl, r3, #30 │ │ │ │ mov r6, r3 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + b f93ec0 <__cxa_atexit@plt+0xf87e60> │ │ │ │ ldr r7, [pc, #32] @ 4220c <__cxa_atexit@plt+0x361ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r6, ip, ror pc │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ orreq r9, r6, r8, lsr r1 │ │ │ │ ldrheq r1, [r5, #-136]! @ 0xffffff78 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -55424,15 +55424,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmn r7, #-2147483647 @ 0x80000001 │ │ │ │ bne 42274 <__cxa_atexit@plt+0x36214> │ │ │ │ ldr r7, [pc, #144] @ 422fc <__cxa_atexit@plt+0x3629c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 422d8 <__cxa_atexit@plt+0x36278> │ │ │ │ ldr r7, [pc, #112] @ 42300 <__cxa_atexit@plt+0x362a0> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -55446,15 +55446,15 @@ │ │ │ │ str r1, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 422f8 <__cxa_atexit@plt+0x36298> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -55505,15 +55505,15 @@ │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ mov r8, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4242c <__cxa_atexit@plt+0x363cc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 42420 <__cxa_atexit@plt+0x363c0> │ │ │ │ ldr r7, [pc, #144] @ 42458 <__cxa_atexit@plt+0x363f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r8, #-8] │ │ │ │ str r0, [r8, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -55531,15 +55531,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161fa0c <__cxa_atexit@plt+0x16139ac> │ │ │ │ + b 161fa04 <__cxa_atexit@plt+0x16139a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4245c <__cxa_atexit@plt+0x363fc> │ │ │ │ @@ -55626,15 +55626,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #28] @ 425c0 <__cxa_atexit@plt+0x36560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -55651,15 +55651,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #12] @ 42614 <__cxa_atexit@plt+0x365b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ orreq r8, r6, r0, ror #22 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -55708,15 +55708,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r6, r0, lsr #21 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -55753,15 +55753,15 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 427c0 <__cxa_atexit@plt+0x36760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -55880,15 +55880,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @@ -55995,15 +55995,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r0, [pc, #60] @ 42b88 <__cxa_atexit@plt+0x36b28> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r8, [pc, #20] @ 42b7c <__cxa_atexit@plt+0x36b1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @@ -56015,29 +56015,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 42bf0 <__cxa_atexit@plt+0x36b90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 42be8 <__cxa_atexit@plt+0x36b88> │ │ │ │ ldr r3, [pc, #56] @ 42bf8 <__cxa_atexit@plt+0x36b98> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 42bfc <__cxa_atexit@plt+0x36b9c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #48] @ 42c00 <__cxa_atexit@plt+0x36ba0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r2, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 1195898 <__cxa_atexit@plt+0x1189838> │ │ │ │ + b 1195890 <__cxa_atexit@plt+0x1189830> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ cmneq r5, r8, ror #30 │ │ │ │ orreq r8, r6, r8, ror #10 │ │ │ │ @@ -56112,15 +56112,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #28] @ 42d58 <__cxa_atexit@plt+0x36cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -56137,15 +56137,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #12] @ 42dac <__cxa_atexit@plt+0x36d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ orreq r8, r6, r8, asr #7 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -56194,15 +56194,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r6, r8, lsl #6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -56239,15 +56239,15 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 42f58 <__cxa_atexit@plt+0x36ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -56366,15 +56366,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @@ -56481,15 +56481,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r0, [pc, #60] @ 43320 <__cxa_atexit@plt+0x372c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r8, [pc, #20] @ 43314 <__cxa_atexit@plt+0x372b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffff9e0 │ │ │ │ @@ -56669,15 +56669,15 @@ │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #28] @ 4360c <__cxa_atexit@plt+0x375ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -56694,15 +56694,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r7, [pc, #12] @ 43660 <__cxa_atexit@plt+0x37600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ orreq r7, r6, r4, lsl fp │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @@ -56751,15 +56751,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r6, r4, asr sl │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -56796,15 +56796,15 @@ │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 4380c <__cxa_atexit@plt+0x377ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -56923,15 +56923,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @@ -56952,15 +56952,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 43a64 <__cxa_atexit@plt+0x37a04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r5, r4, lsl #2 │ │ │ │ orreq r7, r6, ip, lsl #14 │ │ │ │ orreq r7, r6, r4, lsl #14 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ @@ -57060,18 +57060,18 @@ │ │ │ │ str sl, [r0, #12]! │ │ │ │ stm r5, {r0, lr} │ │ │ │ str r3, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ ldr r3, [pc, #36] @ 43c20 <__cxa_atexit@plt+0x37bc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 116656c <__cxa_atexit@plt+0x115a50c> │ │ │ │ + b 1166564 <__cxa_atexit@plt+0x115a504> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ orreq r7, r6, r4, asr #10 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -57216,15 +57216,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 43c94 <__cxa_atexit@plt+0x37c34> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmnpeq r4, r0, lsl sp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43ebc <__cxa_atexit@plt+0x37e5c> │ │ │ │ @@ -57291,15 +57291,15 @@ │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ ldr fp, [sp, #4] │ │ │ │ b 3890c <__cxa_atexit@plt+0x2c8ac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr fp, [sp, #4] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #32] @ 43fc8 <__cxa_atexit@plt+0x37f68> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [sp] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str lr, [r5, #4] │ │ │ │ str ip, [r5, #8] │ │ │ │ @@ -57333,15 +57333,15 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ cmnpeq r4, ip, lsl #23 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ cmnpeq r4, r4, lsl fp @ p-variant is OBSOLETE │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 44090 <__cxa_atexit@plt+0x38030> │ │ │ │ @@ -57397,15 +57397,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ str ip, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 3890c <__cxa_atexit@plt+0x2c8ac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #20] @ 44164 <__cxa_atexit@plt+0x38104> │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @@ -57444,15 +57444,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4420c <__cxa_atexit@plt+0x381ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r6, r8, asr #30 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ @@ -57533,15 +57533,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ str ip, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ b 3890c <__cxa_atexit@plt+0x2c8ac> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #20] @ 44384 <__cxa_atexit@plt+0x38324> │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -57615,15 +57615,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ orreq r6, r6, r4, lsl sp │ │ │ │ strdeq r6, [r6, ip] │ │ │ │ orreq r6, r6, ip, lsl sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -57645,30 +57645,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r6, r4, ror ip │ │ │ │ orreq r6, r6, r8, lsl #25 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44564 <__cxa_atexit@plt+0x38504> │ │ │ │ ldr r2, [pc, #28] @ 4456c <__cxa_atexit@plt+0x3850c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57682,30 +57682,30 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 445f8 <__cxa_atexit@plt+0x38598> │ │ │ │ ldr r2, [pc, #36] @ 44600 <__cxa_atexit@plt+0x385a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 44604 <__cxa_atexit@plt+0x385a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r6, r0, ror #22 │ │ │ │ orreq r6, r6, r4, lsr #26 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ ldrsheq pc, [r4, #-76]! @ 0xffffffb4 @ │ │ │ │ @@ -57784,15 +57784,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 44988 <__cxa_atexit@plt+0x38928> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -57833,15 +57833,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ orreq r6, r6, ip, lsr #19 │ │ │ │ @ instruction: 0x01866994 │ │ │ │ @ instruction: 0x018669b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -57863,30 +57863,30 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r6, ip, lsl #18 │ │ │ │ orreq r6, r6, r0, lsr #18 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 448cc <__cxa_atexit@plt+0x3886c> │ │ │ │ ldr r2, [pc, #28] @ 448d4 <__cxa_atexit@plt+0x38874> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ + b 1624ad4 <__cxa_atexit@plt+0x1618a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -57900,30 +57900,30 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44960 <__cxa_atexit@plt+0x38900> │ │ │ │ ldr r2, [pc, #36] @ 44968 <__cxa_atexit@plt+0x38908> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4496c <__cxa_atexit@plt+0x3890c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ strdeq r6, [r6, r8] │ │ │ │ @ instruction: 0x018669bc │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ cmnpeq r4, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ @@ -58010,15 +58010,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ ldrsheq pc, [r4, #-12]! @ │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -58105,25 +58105,25 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 44c88 <__cxa_atexit@plt+0x38c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 44c84 <__cxa_atexit@plt+0x38c24> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r6, ip, asr #10 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r6, r6, r4, lsr r5 │ │ │ │ orreq r6, r6, ip, asr #10 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -58141,30 +58141,30 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 44cec <__cxa_atexit@plt+0x38c8c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x018664bc │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44d24 <__cxa_atexit@plt+0x38cc4> │ │ │ │ ldr r2, [pc, #28] @ 44d2c <__cxa_atexit@plt+0x38ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58178,30 +58178,30 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 44db8 <__cxa_atexit@plt+0x38d58> │ │ │ │ ldr r2, [pc, #36] @ 44dc0 <__cxa_atexit@plt+0x38d60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 44dc4 <__cxa_atexit@plt+0x38d64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r6, r6, r0, lsr #7 │ │ │ │ orreq r6, r6, r4, ror #10 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ ldrheq lr, [r4, #-212]! @ 0xffffff2c │ │ │ │ @@ -58288,15 +58288,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ ldrheq lr, [r4, #-204]! @ 0xffffff34 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -58383,25 +58383,25 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 450e0 <__cxa_atexit@plt+0x39080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 450dc <__cxa_atexit@plt+0x3907c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r6, [r6, r4] │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrdeq r6, [r6, ip] │ │ │ │ strdeq r6, [r6, r4] │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -58419,15 +58419,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 45144 <__cxa_atexit@plt+0x390e4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r6, r6, r4, rrx │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -58435,15 +58435,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 45188 <__cxa_atexit@plt+0x39128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58457,30 +58457,30 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 45214 <__cxa_atexit@plt+0x391b4> │ │ │ │ ldr r2, [pc, #36] @ 4521c <__cxa_atexit@plt+0x391bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 45220 <__cxa_atexit@plt+0x391c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r5, r6, r4, asr #30 │ │ │ │ orreq r6, r6, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ cmneq r4, r8, asr r9 │ │ │ │ @@ -58567,15 +58567,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ cmneq r4, r8, ror r8 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -58675,15 +58675,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ orreq r5, r6, r4, lsl #25 │ │ │ │ orreq r5, r6, ip, ror #24 │ │ │ │ orreq r5, r6, ip, lsl #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -58705,15 +58705,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r6, r4, ror #23 │ │ │ │ strdeq r5, [r6, r8] │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -58721,15 +58721,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 45600 <__cxa_atexit@plt+0x395a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -58743,30 +58743,30 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4568c <__cxa_atexit@plt+0x3962c> │ │ │ │ ldr r2, [pc, #36] @ 45694 <__cxa_atexit@plt+0x39634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 45698 <__cxa_atexit@plt+0x39638> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r5, r6, ip, asr #21 │ │ │ │ @ instruction: 0x01865c90 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ andeq r0, r0, r8, lsl #4 │ │ │ │ cmneq r4, r0, ror #9 │ │ │ │ @@ -58853,15 +58853,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ cmneq r4, r8, lsl r4 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -58922,69 +58922,69 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 45954 <__cxa_atexit@plt+0x398f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4594c <__cxa_atexit@plt+0x398ec> │ │ │ │ ldr sl, [pc, #48] @ 4595c <__cxa_atexit@plt+0x398fc> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #44] @ 45960 <__cxa_atexit@plt+0x39900> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #2 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, lsr #7 │ │ │ │ orreq r5, r6, r4, lsl #16 │ │ │ │ cmneq r4, r8, ror r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 459c0 <__cxa_atexit@plt+0x39960> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 459b8 <__cxa_atexit@plt+0x39958> │ │ │ │ ldr r8, [pc, #48] @ 459c8 <__cxa_atexit@plt+0x39968> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 459cc <__cxa_atexit@plt+0x3996c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 459d0 <__cxa_atexit@plt+0x39970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, sp, lsr pc @ │ │ │ │ + cmpeq pc, sp, lsr #30 │ │ │ │ cmneq r4, r4, asr #6 │ │ │ │ @ instruction: 0x01865790 │ │ │ │ cmneq r4, r8, lsl r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 459f4 <__cxa_atexit@plt+0x39994> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [r7, #8] │ │ │ │ mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ cmneq r4, ip, lsl #6 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -59000,36 +59000,36 @@ │ │ │ │ ldr r2, [pc, #68] @ 45a80 <__cxa_atexit@plt+0x39a20> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 45a64 <__cxa_atexit@plt+0x39a04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 45a74 <__cxa_atexit@plt+0x39a14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r8, lsr #5 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq pc, ip, ror lr @ │ │ │ │ + cmpeq pc, ip, ror #28 │ │ │ │ cmneq r4, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 45aa8 <__cxa_atexit@plt+0x39a48> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ cmneq r4, r4, lsr #4 │ │ │ │ cmneq r4, ip, asr r2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ @@ -59053,15 +59053,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 45b84 <__cxa_atexit@plt+0x39b24> │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 45b78 <__cxa_atexit@plt+0x39b18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59077,15 +59077,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrheq lr, [r4, #-28]! @ 0xffffffe4 │ │ │ │ cmneq r4, r4, ror #3 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmpeq pc, r8, lsr #27 │ │ │ │ + @ instruction: 0x015f9d98 │ │ │ │ cmneq r4, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 45be0 <__cxa_atexit@plt+0x39b80> │ │ │ │ @@ -59099,28 +59099,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #68] @ 45c10 <__cxa_atexit@plt+0x39bb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 45bf0 <__cxa_atexit@plt+0x39b90> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 45c04 <__cxa_atexit@plt+0x39ba4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmpeq pc, ip, ror #25 │ │ │ │ + ldrsbeq r9, [pc, #-204] @ 45b4c <__cxa_atexit@plt+0x39aec> │ │ │ │ ldrsheq lr, [r4, #-4]! │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -59157,15 +59157,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r7] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r3, [r9, #8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #52] @ 45d04 <__cxa_atexit@plt+0x39ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 45cfc <__cxa_atexit@plt+0x39c9c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -59176,15 +59176,15 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ cmneq r4, r0, lsr r0 │ │ │ │ @ instruction: 0x018656b0 │ │ │ │ cmneq r4, ip, asr r0 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmpeq pc, ip, lsl #24 │ │ │ │ + ldrsheq r9, [pc, #-188] @ 45c5c <__cxa_atexit@plt+0x39bfc> │ │ │ │ ldrsheq sp, [r4, #-248]! @ 0xffffff08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #3 │ │ │ │ bcs 45d4c <__cxa_atexit@plt+0x39cec> │ │ │ │ @@ -59207,29 +59207,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #72] @ 45dc4 <__cxa_atexit@plt+0x39d64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ b 45da0 <__cxa_atexit@plt+0x39d40> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #8] @ 45db4 <__cxa_atexit@plt+0x39d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r8, ror #30 │ │ │ │ ldrdeq r5, [r6, r4] │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - cmpeq pc, ip, lsr fp @ │ │ │ │ + cmpeq pc, ip, lsr #22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 45e44 <__cxa_atexit@plt+0x39de4> │ │ │ │ ldr r3, [pc, #108] @ 45e54 <__cxa_atexit@plt+0x39df4> │ │ │ │ @@ -59252,56 +59252,56 @@ │ │ │ │ ldr r3, [pc, #48] @ 45e5c <__cxa_atexit@plt+0x39dfc> │ │ │ │ add r3, pc, r3 │ │ │ │ b 45e38 <__cxa_atexit@plt+0x39dd8> │ │ │ │ ldr r3, [pc, #32] @ 45e58 <__cxa_atexit@plt+0x39df8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [pc, #24] @ 45e64 <__cxa_atexit@plt+0x39e04> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq pc, r4, lsr fp @ │ │ │ │ - cmpeq pc, r9, lsr fp @ │ │ │ │ - cmpeq pc, fp, asr #22 │ │ │ │ + cmpeq pc, r4, lsr #22 │ │ │ │ + cmpeq pc, r9, lsr #22 │ │ │ │ + cmpeq pc, fp, lsr fp @ │ │ │ │ ldrsbeq sp, [r4, #-248]! @ 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 45e98 <__cxa_atexit@plt+0x39e38> │ │ │ │ cmp r3, #3 │ │ │ │ bne 45ea8 <__cxa_atexit@plt+0x39e48> │ │ │ │ ldr r8, [pc, #48] @ 45ec0 <__cxa_atexit@plt+0x39e60> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #28] @ 45ebc <__cxa_atexit@plt+0x39e5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r8, [pc, #8] @ 45eb8 <__cxa_atexit@plt+0x39e58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldrheq r9, [pc, #-172] @ 45e14 <__cxa_atexit@plt+0x39db4> │ │ │ │ - cmpeq pc, r5, asr #21 │ │ │ │ - cmpeq pc, fp, asr #21 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + cmpeq pc, ip, lsr #21 │ │ │ │ + ldrheq r9, [pc, #-165] @ 45e1f <__cxa_atexit@plt+0x39dbf> │ │ │ │ + ldrheq r9, [pc, #-171] @ 45e1d <__cxa_atexit@plt+0x39dbd> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 45ee8 <__cxa_atexit@plt+0x39e88> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ cmneq r4, r4, asr #30 │ │ │ │ cmneq r4, r4, lsr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -59380,15 +59380,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ cmp r7, #2 │ │ │ │ bne 46044 <__cxa_atexit@plt+0x39fe4> │ │ │ │ ldr r7, [pc, #144] @ 460cc <__cxa_atexit@plt+0x3a06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r7, r3 │ │ │ │ bcc 460a8 <__cxa_atexit@plt+0x3a048> │ │ │ │ ldr r7, [pc, #112] @ 460d0 <__cxa_atexit@plt+0x3a070> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -59402,15 +59402,15 @@ │ │ │ │ str r2, [r1, #12]! │ │ │ │ str r8, [r6, #20] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 460c8 <__cxa_atexit@plt+0x3a068> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -59434,15 +59434,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46128 <__cxa_atexit@plt+0x3a0c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r5, r6, ip, lsr r0 │ │ │ │ orreq r5, r6, r0, lsl #4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -59597,15 +59597,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 46428 <__cxa_atexit@plt+0x3a3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #124] @ 4642c <__cxa_atexit@plt+0x3a3cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 46430 <__cxa_atexit@plt+0x3a3d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 46434 <__cxa_atexit@plt+0x3a3d4> │ │ │ │ @@ -59617,15 +59617,15 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -59649,15 +59649,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46484 <__cxa_atexit@plt+0x3a424> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r0, ror #25 │ │ │ │ orreq r4, r6, r4, lsr #29 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -59669,15 +59669,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 464d4 <__cxa_atexit@plt+0x3a474> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01864c90 │ │ │ │ orreq r4, r6, r4, asr lr │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ @@ -59772,15 +59772,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 466f8 <__cxa_atexit@plt+0x3a698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #144] @ 466fc <__cxa_atexit@plt+0x3a69c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 46700 <__cxa_atexit@plt+0x3a6a0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 46704 <__cxa_atexit@plt+0x3a6a4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -59792,15 +59792,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r3, r6 │ │ │ │ b 466c4 <__cxa_atexit@plt+0x3a664> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -59829,15 +59829,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46754 <__cxa_atexit@plt+0x3a6f4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r0, lsl sl │ │ │ │ ldrdeq r4, [r6, r4] │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -59849,15 +59849,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 467a4 <__cxa_atexit@plt+0x3a744> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r0, asr #19 │ │ │ │ orreq r4, r6, r4, lsl #23 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r7 │ │ │ │ @@ -59888,15 +59888,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 468b4 <__cxa_atexit@plt+0x3a854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #124] @ 468b8 <__cxa_atexit@plt+0x3a858> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 468bc <__cxa_atexit@plt+0x3a85c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 468c0 <__cxa_atexit@plt+0x3a860> │ │ │ │ @@ -59908,15 +59908,15 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -59940,15 +59940,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46910 <__cxa_atexit@plt+0x3a8b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r4, asr r8 │ │ │ │ orreq r4, r6, r8, lsl sl │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -59960,15 +59960,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46960 <__cxa_atexit@plt+0x3a900> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r4, lsl #16 │ │ │ │ orreq r4, r6, r8, asr #19 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ @@ -60063,15 +60063,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 46b84 <__cxa_atexit@plt+0x3ab24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #144] @ 46b88 <__cxa_atexit@plt+0x3ab28> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 46b8c <__cxa_atexit@plt+0x3ab2c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 46b90 <__cxa_atexit@plt+0x3ab30> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -60083,15 +60083,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r3, r6 │ │ │ │ b 46b50 <__cxa_atexit@plt+0x3aaf0> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -60120,15 +60120,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46be0 <__cxa_atexit@plt+0x3ab80> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r4, lsl #11 │ │ │ │ orreq r4, r6, r8, asr #14 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -60140,15 +60140,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ lsl r7, r7, #2 │ │ │ │ ldr r5, [pc, #24] @ 46c30 <__cxa_atexit@plt+0x3abd0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r4, r6, r4, lsr r5 │ │ │ │ strdeq r4, [r6, r8] │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -60276,15 +60276,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #56] @ 46e68 <__cxa_atexit@plt+0x3ae08> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ orreq r4, r6, r4, asr #7 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ orreq r4, r6, r8, ror r3 │ │ │ │ orreq r4, r6, r4, ror #6 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @@ -60301,28 +60301,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 46ee4 <__cxa_atexit@plt+0x3ae84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 46edc <__cxa_atexit@plt+0x3ae7c> │ │ │ │ ldr r3, [pc, #52] @ 46eec <__cxa_atexit@plt+0x3ae8c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 46ef0 <__cxa_atexit@plt+0x3ae90> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 46ef4 <__cxa_atexit@plt+0x3ae94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, lsl #28 │ │ │ │ cmneq r4, r8, lsr #31 │ │ │ │ orreq r4, r6, r0, ror r2 │ │ │ │ @@ -60389,28 +60389,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 47044 <__cxa_atexit@plt+0x3afe4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4703c <__cxa_atexit@plt+0x3afdc> │ │ │ │ ldr r3, [pc, #52] @ 4704c <__cxa_atexit@plt+0x3afec> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #48] @ 47050 <__cxa_atexit@plt+0x3aff0> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #44] @ 47054 <__cxa_atexit@plt+0x3aff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, lsr #25 │ │ │ │ cmneq r4, r8, lsl #29 │ │ │ │ orreq r4, r6, r0, lsl r1 │ │ │ │ @@ -60504,15 +60504,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 47254 <__cxa_atexit@plt+0x3b1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #124] @ 47258 <__cxa_atexit@plt+0x3b1f8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 4725c <__cxa_atexit@plt+0x3b1fc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 47260 <__cxa_atexit@plt+0x3b200> │ │ │ │ @@ -60524,15 +60524,15 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -60561,15 +60561,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 472b8 <__cxa_atexit@plt+0x3b258> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 4733c <__cxa_atexit@plt+0x3b2dc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47314 <__cxa_atexit@plt+0x3b2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 4731c <__cxa_atexit@plt+0x3b2bc> │ │ │ │ @@ -60580,15 +60580,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47348 <__cxa_atexit@plt+0x3b2e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47324 <__cxa_atexit@plt+0x3b2c4> │ │ │ │ mov r7, #12 │ │ │ │ @@ -60598,15 +60598,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r3, r6, r8, lsr #29 │ │ │ │ cmneq r4, r8, ror #19 │ │ │ │ orreq r4, r6, r4, rrx │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ @ instruction: 0xffffe6f8 │ │ │ │ - cmpeq pc, ip, asr #11 │ │ │ │ + ldrheq r8, [pc, #-92] @ 472f4 <__cxa_atexit@plt+0x3b294> │ │ │ │ cmneq r4, r0, asr #19 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -60619,15 +60619,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 473a0 <__cxa_atexit@plt+0x3b340> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47424 <__cxa_atexit@plt+0x3b3c4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 473fc <__cxa_atexit@plt+0x3b39c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47404 <__cxa_atexit@plt+0x3b3a4> │ │ │ │ @@ -60638,15 +60638,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47430 <__cxa_atexit@plt+0x3b3d0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 4740c <__cxa_atexit@plt+0x3b3ac> │ │ │ │ mov r7, #12 │ │ │ │ @@ -60656,15 +60656,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r3, r6, r0, asr #27 │ │ │ │ cmneq r4, r0, lsl #18 │ │ │ │ orreq r3, r6, ip, ror pc │ │ │ │ @ instruction: 0xffffe6c8 │ │ │ │ @ instruction: 0xffffe610 │ │ │ │ - cmpeq pc, r4, ror #9 │ │ │ │ + ldrsbeq r8, [pc, #-68] @ 473f4 <__cxa_atexit@plt+0x3b394> │ │ │ │ ldrsbeq ip, [r4, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -60758,15 +60758,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 47660 <__cxa_atexit@plt+0x3b600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #144] @ 47664 <__cxa_atexit@plt+0x3b604> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 47668 <__cxa_atexit@plt+0x3b608> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 4766c <__cxa_atexit@plt+0x3b60c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -60778,15 +60778,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r3, r6 │ │ │ │ b 4762c <__cxa_atexit@plt+0x3b5cc> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -60820,15 +60820,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 476c4 <__cxa_atexit@plt+0x3b664> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47748 <__cxa_atexit@plt+0x3b6e8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47720 <__cxa_atexit@plt+0x3b6c0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47728 <__cxa_atexit@plt+0x3b6c8> │ │ │ │ @@ -60839,15 +60839,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47754 <__cxa_atexit@plt+0x3b6f4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47730 <__cxa_atexit@plt+0x3b6d0> │ │ │ │ mov r7, #12 │ │ │ │ @@ -60857,15 +60857,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01863a9c │ │ │ │ ldrsbeq ip, [r4, #-92]! @ 0xffffffa4 │ │ │ │ orreq r3, r6, r8, asr ip │ │ │ │ @ instruction: 0xffffe3a4 │ │ │ │ @ instruction: 0xffffe2ec │ │ │ │ - cmpeq pc, r0, asr #3 │ │ │ │ + ldrheq r8, [pc, #-16] @ 4774c <__cxa_atexit@plt+0x3b6ec> │ │ │ │ ldrheq ip, [r4, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -60878,15 +60878,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 477ac <__cxa_atexit@plt+0x3b74c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47830 <__cxa_atexit@plt+0x3b7d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47808 <__cxa_atexit@plt+0x3b7a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47810 <__cxa_atexit@plt+0x3b7b0> │ │ │ │ @@ -60897,15 +60897,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 4783c <__cxa_atexit@plt+0x3b7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47818 <__cxa_atexit@plt+0x3b7b8> │ │ │ │ mov r7, #12 │ │ │ │ @@ -60915,15 +60915,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018639b4 │ │ │ │ ldrsheq ip, [r4, #-68]! @ 0xffffffbc │ │ │ │ orreq r3, r6, r0, ror fp │ │ │ │ @ instruction: 0xffffe2bc │ │ │ │ @ instruction: 0xffffe204 │ │ │ │ - ldrsbeq r8, [pc, #-8] @ 4783c <__cxa_atexit@plt+0x3b7dc> │ │ │ │ + cmpeq pc, r8, asr #1 │ │ │ │ cmneq r4, ip, asr #9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -60951,15 +60951,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #144] @ 47950 <__cxa_atexit@plt+0x3b8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #124] @ 47954 <__cxa_atexit@plt+0x3b8f4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #120] @ 47958 <__cxa_atexit@plt+0x3b8f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [pc, #108] @ 4795c <__cxa_atexit@plt+0x3b8fc> │ │ │ │ @@ -60971,15 +60971,15 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ @@ -61008,15 +61008,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 479b4 <__cxa_atexit@plt+0x3b954> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47a38 <__cxa_atexit@plt+0x3b9d8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47a10 <__cxa_atexit@plt+0x3b9b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47a18 <__cxa_atexit@plt+0x3b9b8> │ │ │ │ @@ -61027,15 +61027,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47a44 <__cxa_atexit@plt+0x3b9e4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47a20 <__cxa_atexit@plt+0x3b9c0> │ │ │ │ mov r7, #12 │ │ │ │ @@ -61045,15 +61045,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r3, r6, ip, lsr #15 │ │ │ │ cmneq r4, ip, ror #5 │ │ │ │ orreq r3, r6, r8, ror #18 │ │ │ │ @ instruction: 0xffffe0b4 │ │ │ │ @ instruction: 0xffffdffc │ │ │ │ - ldrsbeq r7, [pc, #-224] @ 4796c <__cxa_atexit@plt+0x3b90c> │ │ │ │ + cmpeq pc, r0, asr #29 │ │ │ │ cmneq r4, r4, asr #5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61066,15 +61066,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 47a9c <__cxa_atexit@plt+0x3ba3c> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47b20 <__cxa_atexit@plt+0x3bac0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47af8 <__cxa_atexit@plt+0x3ba98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47b00 <__cxa_atexit@plt+0x3baa0> │ │ │ │ @@ -61085,15 +61085,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47b2c <__cxa_atexit@plt+0x3bacc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47b08 <__cxa_atexit@plt+0x3baa8> │ │ │ │ mov r7, #12 │ │ │ │ @@ -61103,15 +61103,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r3, r6, r4, asr #13 │ │ │ │ cmneq r4, r4, lsl #4 │ │ │ │ orreq r3, r6, r0, lsl #17 │ │ │ │ @ instruction: 0xffffdfcc │ │ │ │ @ instruction: 0xffffdf14 │ │ │ │ - cmpeq pc, r8, ror #27 │ │ │ │ + ldrsbeq r7, [pc, #-216] @ 47a5c <__cxa_atexit@plt+0x3b9fc> │ │ │ │ ldrsbeq ip, [r4, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, sp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -61205,15 +61205,15 @@ │ │ │ │ str r7, [r6, #12] │ │ │ │ str r6, [r6, #16] │ │ │ │ ldr r7, [pc, #164] @ 47d5c <__cxa_atexit@plt+0x3bcfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r6, #20]! │ │ │ │ sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r2, [pc, #144] @ 47d60 <__cxa_atexit@plt+0x3bd00> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 47d64 <__cxa_atexit@plt+0x3bd04> │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r6, #16]! │ │ │ │ ldr lr, [pc, #132] @ 47d68 <__cxa_atexit@plt+0x3bd08> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ @@ -61225,15 +61225,15 @@ │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r3, r6 │ │ │ │ b 47d28 <__cxa_atexit@plt+0x3bcc8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -61267,15 +61267,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 47dc0 <__cxa_atexit@plt+0x3bd60> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47e44 <__cxa_atexit@plt+0x3bde4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47e1c <__cxa_atexit@plt+0x3bdbc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47e24 <__cxa_atexit@plt+0x3bdc4> │ │ │ │ @@ -61286,15 +61286,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47e50 <__cxa_atexit@plt+0x3bdf0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47e2c <__cxa_atexit@plt+0x3bdcc> │ │ │ │ mov r7, #12 │ │ │ │ @@ -61304,15 +61304,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r3, r6, r0, lsr #7 │ │ │ │ cmneq r4, r0, ror #29 │ │ │ │ orreq r3, r6, ip, asr r5 │ │ │ │ @ instruction: 0xffffdca8 │ │ │ │ @ instruction: 0xffffdbf0 │ │ │ │ - cmpeq pc, r4, asr #21 │ │ │ │ + ldrheq r7, [pc, #-164] @ 47db4 <__cxa_atexit@plt+0x3bd54> │ │ │ │ ldrheq fp, [r4, #-232]! @ 0xffffff18 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61325,15 +61325,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 47ea8 <__cxa_atexit@plt+0x3be48> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 47f2c <__cxa_atexit@plt+0x3becc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 47f04 <__cxa_atexit@plt+0x3bea4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 47f0c <__cxa_atexit@plt+0x3beac> │ │ │ │ @@ -61344,15 +61344,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 47f38 <__cxa_atexit@plt+0x3bed8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 47f14 <__cxa_atexit@plt+0x3beb4> │ │ │ │ mov r7, #12 │ │ │ │ @@ -61362,15 +61362,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018632b8 │ │ │ │ ldrsheq fp, [r4, #-216]! @ 0xffffff28 │ │ │ │ orreq r3, r6, r4, ror r4 │ │ │ │ @ instruction: 0xffffdbc0 │ │ │ │ @ instruction: 0xffffdb08 │ │ │ │ - ldrsbeq r7, [pc, #-156] @ 47ea4 <__cxa_atexit@plt+0x3be44> │ │ │ │ + cmpeq pc, ip, asr #19 │ │ │ │ cmneq r4, ip, asr #27 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -61538,15 +61538,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #60] @ 48224 <__cxa_atexit@plt+0x3c1c4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ @ instruction: 0xfffff530 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ strdeq r2, [r6, r4] │ │ │ │ @ instruction: 0xfffff648 │ │ │ │ orreq r2, r6, ip, lsr #31 │ │ │ │ strexeq r2, r8, [r6] │ │ │ │ orreq r3, r6, r4, lsr r0 │ │ │ │ @@ -61573,15 +61573,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne 48288 <__cxa_atexit@plt+0x3c228> │ │ │ │ ldr r7, [pc, #148] @ 48314 <__cxa_atexit@plt+0x3c2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ bcc 482fc <__cxa_atexit@plt+0x3c29c> │ │ │ │ ldr r2, [pc, #112] @ 48318 <__cxa_atexit@plt+0x3c2b8> │ │ │ │ @@ -61599,15 +61599,15 @@ │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r8, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -61633,15 +61633,15 @@ │ │ │ │ cmp r8, #3 │ │ │ │ bcs 48378 <__cxa_atexit@plt+0x3c318> │ │ │ │ lsl r7, r8, #2 │ │ │ │ ldr r6, [pc, #144] @ 483fc <__cxa_atexit@plt+0x3c39c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r7, [r7, r6] │ │ │ │ mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ sub r3, r6, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 483d4 <__cxa_atexit@plt+0x3c374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 483dc <__cxa_atexit@plt+0x3c37c> │ │ │ │ @@ -61652,15 +61652,15 @@ │ │ │ │ ldr r2, [pc, #92] @ 48408 <__cxa_atexit@plt+0x3c3a8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ b 483e4 <__cxa_atexit@plt+0x3c384> │ │ │ │ mov r7, #12 │ │ │ │ @@ -61670,15 +61670,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ orreq r2, r6, r8, ror #27 │ │ │ │ cmneq r4, r8, lsr #18 │ │ │ │ orreq r2, r6, r4, lsr #31 │ │ │ │ @ instruction: 0xffffd6f0 │ │ │ │ @ instruction: 0xffffd638 │ │ │ │ - cmpeq pc, ip, lsl #10 │ │ │ │ + ldrsheq r7, [pc, #-76] @ 483c4 <__cxa_atexit@plt+0x3c364> │ │ │ │ ldrsheq fp, [r4, #-140]! @ 0xffffff74 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -61819,15 +61819,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #52] @ 48680 <__cxa_atexit@plt+0x3c620> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ @@ -61846,15 +61846,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 48718 <__cxa_atexit@plt+0x3c6b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 48710 <__cxa_atexit@plt+0x3c6b0> │ │ │ │ ldr r3, [pc, #68] @ 48720 <__cxa_atexit@plt+0x3c6c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 48724 <__cxa_atexit@plt+0x3c6c4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 48728 <__cxa_atexit@plt+0x3c6c8> │ │ │ │ @@ -61863,15 +61863,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 4872c <__cxa_atexit@plt+0x3c6cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 1376be4 <__cxa_atexit@plt+0x136ab84> │ │ │ │ + b 1376bdc <__cxa_atexit@plt+0x136ab7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r4, ip, ror #16 │ │ │ │ orreq r2, r6, ip, asr #20 │ │ │ │ @@ -61896,15 +61896,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 48798 <__cxa_atexit@plt+0x3c738> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #20] @ 4879c <__cxa_atexit@plt+0x3c73c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #2 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrsbeq fp, [r4, #-112]! @ 0xffffff90 │ │ │ │ @ instruction: 0x0174b798 │ │ │ │ cmneq r4, r4, ror #15 │ │ │ │ ldrheq fp, [r4, #-116]! @ 0xffffff8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -61918,27 +61918,27 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 487ec <__cxa_atexit@plt+0x3c78c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 487f0 <__cxa_atexit@plt+0x3c790> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ cmneq r4, r4, ror r7 │ │ │ │ cmneq r4, ip, lsr r7 │ │ │ │ cmneq r4, r8, lsl #15 │ │ │ │ cmneq r4, ip, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ bhi 48868 <__cxa_atexit@plt+0x3c808> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 48860 <__cxa_atexit@plt+0x3c800> │ │ │ │ ldr r3, [pc, #68] @ 48870 <__cxa_atexit@plt+0x3c810> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 48874 <__cxa_atexit@plt+0x3c814> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #60] @ 48878 <__cxa_atexit@plt+0x3c818> │ │ │ │ @@ -61947,15 +61947,15 @@ │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 4887c <__cxa_atexit@plt+0x3c81c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ add r9, r2, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 1376be4 <__cxa_atexit@plt+0x136ab84> │ │ │ │ + b 1376bdc <__cxa_atexit@plt+0x136ab7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r4, r8, ror #14 │ │ │ │ strdeq r2, [r6, ip] │ │ │ │ @@ -61980,15 +61980,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #24] @ 488e8 <__cxa_atexit@plt+0x3c888> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #20] @ 488ec <__cxa_atexit@plt+0x3c88c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ add r9, r3, #2 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ cmneq r4, ip, asr #13 │ │ │ │ cmneq r4, r8, asr #12 │ │ │ │ cmneq r4, r0, ror #13 │ │ │ │ ldrheq fp, [r4, #-96]! @ 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -62002,15 +62002,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #16] @ 4893c <__cxa_atexit@plt+0x3c8dc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [pc, #12] @ 48940 <__cxa_atexit@plt+0x3c8e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r3, #2 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ cmneq r4, r0, ror r6 │ │ │ │ cmneq r4, ip, ror #11 │ │ │ │ cmneq r4, r4, lsl #13 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -62022,15 +62022,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 489a0 <__cxa_atexit@plt+0x3c940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #36] @ 489a4 <__cxa_atexit@plt+0x3c944> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #20] @ 489a8 <__cxa_atexit@plt+0x3c948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ orreq r2, r6, r4, lsr #19 │ │ │ │ @ instruction: 0x0186299c │ │ │ │ @@ -62048,21 +62048,21 @@ │ │ │ │ cmp r3, #2 │ │ │ │ beq 489fc <__cxa_atexit@plt+0x3c99c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 48a0c <__cxa_atexit@plt+0x3c9ac> │ │ │ │ ldr r9, [pc, #84] @ 48a40 <__cxa_atexit@plt+0x3c9e0> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ - b ddcc4 <__cxa_atexit@plt+0xd1c64> │ │ │ │ + b 3dca94 <__cxa_atexit@plt+0x3d0a34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #56] @ 48a3c <__cxa_atexit@plt+0x3c9dc> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ - b ddcc4 <__cxa_atexit@plt+0xd1c64> │ │ │ │ + b 3dca94 <__cxa_atexit@plt+0x3d0a34> │ │ │ │ ldr r3, [pc, #28] @ 48a30 <__cxa_atexit@plt+0x3c9d0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #24] @ 48a34 <__cxa_atexit@plt+0x3c9d4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #16] @ 48a38 <__cxa_atexit@plt+0x3c9d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -62081,19 +62081,19 @@ │ │ │ │ cmp r3, #2 │ │ │ │ beq 48a78 <__cxa_atexit@plt+0x3ca18> │ │ │ │ cmp r3, #3 │ │ │ │ bne 48a88 <__cxa_atexit@plt+0x3ca28> │ │ │ │ ldr r9, [pc, #72] @ 48ab8 <__cxa_atexit@plt+0x3ca58> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ - b ddcc4 <__cxa_atexit@plt+0xd1c64> │ │ │ │ + b 3dca94 <__cxa_atexit@plt+0x3d0a34> │ │ │ │ ldr r9, [pc, #52] @ 48ab4 <__cxa_atexit@plt+0x3ca54> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #8 │ │ │ │ - b ddcc4 <__cxa_atexit@plt+0xd1c64> │ │ │ │ + b 3dca94 <__cxa_atexit@plt+0x3d0a34> │ │ │ │ ldr r3, [pc, #24] @ 48aa8 <__cxa_atexit@plt+0x3ca48> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 48aac <__cxa_atexit@plt+0x3ca4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #12] @ 48ab0 <__cxa_atexit@plt+0x3ca50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -62109,15 +62109,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 48ae8 <__cxa_atexit@plt+0x3ca88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 48aec <__cxa_atexit@plt+0x3ca8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov r9, r7 │ │ │ │ - b 1376be4 <__cxa_atexit@plt+0x136ab84> │ │ │ │ + b 1376bdc <__cxa_atexit@plt+0x136ab7c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r2, r6, r8, lsr r8 │ │ │ │ cmneq r4, r8, lsr #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 48b48 <__cxa_atexit@plt+0x3cae8> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -62133,15 +62133,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #16] @ 48b4c <__cxa_atexit@plt+0x3caec> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq r4, r4, ror #7 │ │ │ │ ldrsheq fp, [r4, #-52]! @ 0xffffffcc │ │ │ │ cmneq r4, r4, asr #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -62151,15 +62151,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r9, [pc, #12] @ 48b90 <__cxa_atexit@plt+0x3cb30> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b dd08c <__cxa_atexit@plt+0xd102c> │ │ │ │ + b 3dbe5c <__cxa_atexit@plt+0x3cfdfc> │ │ │ │ @ instruction: 0x0174b39c │ │ │ │ cmneq r4, ip, lsr #7 │ │ │ │ cmneq r4, ip, lsr r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -62171,15 +62171,15 @@ │ │ │ │ ldr r7, [pc, #44] @ 48bf4 <__cxa_atexit@plt+0x3cb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #36] @ 48bf8 <__cxa_atexit@plt+0x3cb98> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #20] @ 48bfc <__cxa_atexit@plt+0x3cb9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ orreq r2, r6, r0, asr r7 │ │ │ │ orreq r2, r6, r8, asr #14 │ │ │ │ @@ -62204,15 +62204,15 @@ │ │ │ │ ldr r7, [pc, #76] @ 48c98 <__cxa_atexit@plt+0x3cc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #68] @ 48c9c <__cxa_atexit@plt+0x3cc3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #36] @ 48c90 <__cxa_atexit@plt+0x3cc30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48c8c <__cxa_atexit@plt+0x3cc2c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62249,15 +62249,15 @@ │ │ │ │ str lr, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r2, r6, r4, lsr #9 │ │ │ │ @ instruction: 0x01862490 │ │ │ │ orreq r2, r6, r8, ror r4 │ │ │ │ @ instruction: 0x018625bc │ │ │ │ cmneq r4, r8, asr #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -62278,15 +62278,15 @@ │ │ │ │ ldr r7, [pc, #76] @ 48dc0 <__cxa_atexit@plt+0x3cd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #68] @ 48dc4 <__cxa_atexit@plt+0x3cd64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #36] @ 48db8 <__cxa_atexit@plt+0x3cd58> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 48db4 <__cxa_atexit@plt+0x3cd54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -62409,15 +62409,15 @@ │ │ │ │ ldr r0, [pc, #40] @ 48fa8 <__cxa_atexit@plt+0x3cf48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1377098 <__cxa_atexit@plt+0x136b038> │ │ │ │ + b 1377090 <__cxa_atexit@plt+0x136b030> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r4, r0, asr #1 │ │ │ │ @ instruction: 0x018621bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -62430,15 +62430,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ ldrdeq r2, [r6, r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 4908c <__cxa_atexit@plt+0x3d02c> │ │ │ │ @@ -62598,15 +62598,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ cmneq r4, ip, asr #27 │ │ │ │ orreq r1, r6, r0, lsl pc │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ orreq r1, r6, r4, ror #30 │ │ │ │ orreq r1, r6, r4, lsr #31 │ │ │ │ @@ -62646,15 +62646,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r1, r6, r8, lsr lr │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ orreq r1, r6, ip, ror lr │ │ │ │ @ instruction: 0x01861ebc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ @@ -62733,15 +62733,15 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldrsbeq sl, [r4, #-84]! @ 0xffffffac │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 630e8 <__cxa_atexit@plt+0x57088> │ │ │ │ + b 361eb8 <__cxa_atexit@plt+0x355e58> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 49544 <__cxa_atexit@plt+0x3d4e4> │ │ │ │ ldr r1, [pc, #136] @ 49550 <__cxa_atexit@plt+0x3d4f0> │ │ │ │ @@ -62843,15 +62843,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01861cbc │ │ │ │ orreq r1, r6, ip, lsl #22 │ │ │ │ orreq r1, r6, r8, lsr fp │ │ │ │ orreq r1, r6, r0, asr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ @@ -62901,15 +62901,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0x01861a9c │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ orreq r1, r6, r0, ror sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ @@ -62937,15 +62937,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ orreq r1, r6, r4, asr #19 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -62975,15 +62975,15 @@ │ │ │ │ ldr r3, [pc, #120] @ 498d0 <__cxa_atexit@plt+0x3d870> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 498c4 <__cxa_atexit@plt+0x3d864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -62994,15 +62994,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ cmneq r4, r0, lsr #15 │ │ │ │ orreq r1, r6, r0, ror #17 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ orreq r1, r6, r4, lsl #21 │ │ │ │ cmneq r4, r0, ror #14 │ │ │ │ @@ -63025,24 +63025,24 @@ │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-8]! │ │ │ │ ldr r3, [pc, #56] @ 49968 <__cxa_atexit@plt+0x3d908> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #28] @ 4995c <__cxa_atexit@plt+0x3d8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r1, r6, r8, lsr #16 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq r1, r6, ip, lsr #19 │ │ │ │ cmneq r4, r8, asr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -63057,18 +63057,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 499cc <__cxa_atexit@plt+0x3d96c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r1, r6, r4, asr r9 │ │ │ │ cmneq r4, r4, ror #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 499f4 <__cxa_atexit@plt+0x3d994> │ │ │ │ @@ -63093,38 +63093,38 @@ │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ cmneq r4, ip, asr pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49aac <__cxa_atexit@plt+0x3da4c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49aa4 <__cxa_atexit@plt+0x3da44> │ │ │ │ ldr r9, [pc, #52] @ 49ab4 <__cxa_atexit@plt+0x3da54> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 49ab8 <__cxa_atexit@plt+0x3da58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 49abc <__cxa_atexit@plt+0x3da5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r0, lsr pc │ │ │ │ @ instruction: 0x018616b0 │ │ │ │ orreq r1, r6, r8, lsl #17 │ │ │ │ @@ -63132,28 +63132,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49b20 <__cxa_atexit@plt+0x3dac0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49b18 <__cxa_atexit@plt+0x3dab8> │ │ │ │ ldr r9, [pc, #52] @ 49b28 <__cxa_atexit@plt+0x3dac8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 49b2c <__cxa_atexit@plt+0x3dacc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 49b30 <__cxa_atexit@plt+0x3dad0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r9, [r4, #-224]! @ 0xffffff20 │ │ │ │ orreq r1, r6, ip, lsr r6 │ │ │ │ orreq r1, r6, r4, lsl r8 │ │ │ │ @@ -63161,28 +63161,28 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 49b94 <__cxa_atexit@plt+0x3db34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 49b8c <__cxa_atexit@plt+0x3db2c> │ │ │ │ ldr r9, [pc, #52] @ 49b9c <__cxa_atexit@plt+0x3db3c> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #48] @ 49ba0 <__cxa_atexit@plt+0x3db40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #36] @ 49ba4 <__cxa_atexit@plt+0x3db44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r0, ror lr │ │ │ │ orreq r1, r6, r8, asr #11 │ │ │ │ orreq r1, r6, r0, lsr #15 │ │ │ │ @@ -63269,31 +63269,31 @@ │ │ │ │ ldr r1, [pc, #60] @ 49d2c <__cxa_atexit@plt+0x3dccc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - ldrsheq r5, [pc, #-160] @ 49c90 <__cxa_atexit@plt+0x3dc30> │ │ │ │ + cmpeq pc, r0, ror #21 │ │ │ │ orreq r1, r6, ip, asr #8 │ │ │ │ cmneq r4, r4, lsr sp │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 630e8 <__cxa_atexit@plt+0x57088> │ │ │ │ + b 361eb8 <__cxa_atexit@plt+0x355e58> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49e18 <__cxa_atexit@plt+0x3ddb8> │ │ │ │ ldr lr, [pc, #208] @ 49e38 <__cxa_atexit@plt+0x3ddd8> │ │ │ │ @@ -63345,15 +63345,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ orreq r1, r6, r4, asr #7 │ │ │ │ orreq r1, r6, ip, asr r3 │ │ │ │ strdeq r1, [r6, r8] │ │ │ │ @ instruction: 0x018613b8 │ │ │ │ orreq r1, r6, r4, lsr #7 │ │ │ │ orreq r1, r6, ip, lsl #7 │ │ │ │ @@ -63392,15 +63392,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01861290 │ │ │ │ orreq r1, r6, r0, lsr #8 │ │ │ │ orreq r1, r6, r0, ror #5 │ │ │ │ orreq r1, r6, ip, asr #5 │ │ │ │ @ instruction: 0x018612b4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -63408,15 +63408,15 @@ │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 49f34 <__cxa_atexit@plt+0x3ded4> │ │ │ │ ldr r3, [pc, #28] @ 49f44 <__cxa_atexit@plt+0x3dee4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #12] @ 49f48 <__cxa_atexit@plt+0x3dee8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrheq sl, [r4, #-20]! @ 0xffffffec │ │ │ │ cmneq r4, ip, lsl #3 │ │ │ │ @@ -63436,18 +63436,18 @@ │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #32] @ 49fb8 <__cxa_atexit@plt+0x3df58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ mov sl, r7 │ │ │ │ - b 1378008 <__cxa_atexit@plt+0x136bfa8> │ │ │ │ + b 1378000 <__cxa_atexit@plt+0x136bfa0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orreq r1, r6, ip, lsl #7 │ │ │ │ ldrsheq sl, [r4, #-8]! │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -63463,15 +63463,15 @@ │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r9, [pc, #24] @ 4a014 <__cxa_atexit@plt+0x3dfb4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 4a018 <__cxa_atexit@plt+0x3dfb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1378008 <__cxa_atexit@plt+0x136bfa8> │ │ │ │ + b 1378000 <__cxa_atexit@plt+0x136bfa0> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq r4, r0, lsl r0 │ │ │ │ orreq r1, r6, ip, lsl r3 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r4, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -63504,15 +63504,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 4a0d4 <__cxa_atexit@plt+0x3e074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r5, [pc, #48] @ 4a0d8 <__cxa_atexit@plt+0x3e078> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ ldr r7, [pc, #12] @ 4a0c8 <__cxa_atexit@plt+0x3e068> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r4, r4, lsr #30 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @@ -63532,15 +63532,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #16] @ 4a128 <__cxa_atexit@plt+0x3e0c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ mov r8, r7 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r1, r6, r4, asr #3 │ │ │ │ cmneq r4, r0, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63553,18 +63553,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ ldr r7, [pc, #32] @ 4a18c <__cxa_atexit@plt+0x3e12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #2 │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 1615e20 <__cxa_atexit@plt+0x1609dc0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x01861194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63578,28 +63578,28 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ cmneq r4, r4, lsl #30 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4a210 <__cxa_atexit@plt+0x3e1b0> │ │ │ │ ldr r3, [pc, #28] @ 4a220 <__cxa_atexit@plt+0x3e1c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #12] @ 4a224 <__cxa_atexit@plt+0x3e1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ ldrsbeq r9, [r4, #-232]! @ 0xffffff18 │ │ │ │ cmneq r4, r0, lsl #30 │ │ │ │ @@ -63620,15 +63620,15 @@ │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ beq 4a284 <__cxa_atexit@plt+0x3e224> │ │ │ │ ldr r3, [pc, #40] @ 4a2a0 <__cxa_atexit@plt+0x3e240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b d8c1c <__cxa_atexit@plt+0xccbbc> │ │ │ │ + b 3d79ec <__cxa_atexit@plt+0x3cb98c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orreq r0, r6, r0, ror #29 │ │ │ │ @@ -63636,26 +63636,26 @@ │ │ │ │ cmneq r4, r4, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4a2c4 <__cxa_atexit@plt+0x3e264> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b d8c1c <__cxa_atexit@plt+0xccbbc> │ │ │ │ + b 3d79ec <__cxa_atexit@plt+0x3cb98c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, r0, ror #28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 4a2f0 <__cxa_atexit@plt+0x3e290> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [pc, #16] @ 4a2f4 <__cxa_atexit@plt+0x3e294> │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r4, r8, lsr lr │ │ │ │ cmneq r4, r8, lsl #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -63667,15 +63667,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #20] @ 4a340 <__cxa_atexit@plt+0x3e2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [pc, #12] @ 4a344 <__cxa_atexit@plt+0x3e2e4> │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ ldrsbeq r9, [r4, #-208]! @ 0xffffff30 │ │ │ │ orreq r0, r6, r0, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -63701,15 +63701,15 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r0, r6, r0, lsl #28 │ │ │ │ ldrdeq r0, [r6, r4] │ │ │ │ ldrdeq r0, [r6, r0] │ │ │ │ cmneq r4, r0, asr sp │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -63760,15 +63760,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r5, [pc, #84] @ 4a4f8 <__cxa_atexit@plt+0x3e498> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r3, [pc, #48] @ 4a4ec <__cxa_atexit@plt+0x3e48c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #44] @ 4a4f0 <__cxa_atexit@plt+0x3e490> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -63812,15 +63812,15 @@ │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ ldr r5, [pc, #84] @ 4a5c8 <__cxa_atexit@plt+0x3e568> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r3, [pc, #48] @ 4a5bc <__cxa_atexit@plt+0x3e55c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #44] @ 4a5c0 <__cxa_atexit@plt+0x3e560> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -63843,15 +63843,15 @@ │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r1, [pc, #24] @ 4a608 <__cxa_atexit@plt+0x3e5a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r0, r6, ip, asr #22 │ │ │ │ cmneq r4, ip, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -63869,15 +63869,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 4a67c <__cxa_atexit@plt+0x3e61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 4a680 <__cxa_atexit@plt+0x3e620> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 18be28 <__cxa_atexit@plt+0x17fdc8> │ │ │ │ + b 9af44 <__cxa_atexit@plt+0x8eee4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq r0, r6, r4, lsl #22 │ │ │ │ orreq r0, r6, r0, ror #25 │ │ │ │ ldrdeq r0, [r6, r8] │ │ │ │ ldrdeq r0, [r6, r0] │ │ │ │ @@ -63916,15 +63916,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0x01860a90 │ │ │ │ orreq r0, r6, r0, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -63939,15 +63939,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr s0, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r6, r4] │ │ │ │ ldrsheq r9, [r4, #-144]! @ 0xffffff70 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -64016,15 +64016,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ orreq r0, r6, r4, ror #17 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ ldrheq r9, [r4, #-132]! @ 0xffffff7c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -64047,15 +64047,15 @@ │ │ │ │ str r7, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 44620 <__cxa_atexit@plt+0x385c0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ cmneq r4, r0, asr #16 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #92] @ 4a9ac <__cxa_atexit@plt+0x3e94c> │ │ │ │ @@ -64118,15 +64118,15 @@ │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r2, r8, sl} │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0x018608b4 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ orreq r0, r6, r0, asr #14 │ │ │ │ ldrsheq r9, [r4, #-108]! @ 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -64140,15 +64140,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 4aab4 <__cxa_atexit@plt+0x3ea54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 4aab8 <__cxa_atexit@plt+0x3ea58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 18b9c0 <__cxa_atexit@plt+0x17f960> │ │ │ │ + b 9aadc <__cxa_atexit@plt+0x8ea7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x018606bc │ │ │ │ @ instruction: 0x0186089c │ │ │ │ @ instruction: 0x01860894 │ │ │ │ andeq r0, r3, pc │ │ │ │ @@ -64213,15 +64213,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ ldrheq r9, [r4, #-88]! @ 0xffffffa8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ b 4aac8 <__cxa_atexit@plt+0x3ea68> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -64260,15 +64260,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r8, r0 │ │ │ │ orreq r0, r6, r4, lsr r5 │ │ │ │ strdeq r0, [r6, r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64284,15 +64284,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr s0, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r0, r6, r0, ror r6 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4adb0 <__cxa_atexit@plt+0x3ed50> │ │ │ │ @@ -64420,27 +64420,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4af04 <__cxa_atexit@plt+0x3eea4> │ │ │ │ ldr r3, [pc, #24] @ 4af10 <__cxa_atexit@plt+0x3eeb0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r4, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4af34 <__cxa_atexit@plt+0x3eed4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, ip, ror r2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4af5c <__cxa_atexit@plt+0x3eefc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -64472,15 +64472,15 @@ │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ orreq r0, r6, ip, lsl #6 │ │ │ │ @ instruction: 0x018601bc │ │ │ │ cmneq r4, r8, ror r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -64493,15 +64493,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 4b038 <__cxa_atexit@plt+0x3efd8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 4b03c <__cxa_atexit@plt+0x3efdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 18b9c0 <__cxa_atexit@plt+0x17f960> │ │ │ │ + b 9aadc <__cxa_atexit@plt+0x8ea7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq r0, r6, r8, lsr r1 │ │ │ │ orreq r0, r6, r8, lsl r3 │ │ │ │ orreq r0, r6, r0, lsl r3 │ │ │ │ cmneq r4, ip, ror r1 │ │ │ │ @@ -64528,15 +64528,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ ldr r3, [pc, #32] @ 4b0c8 <__cxa_atexit@plt+0x3f068> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #20] @ 4b0d0 <__cxa_atexit@plt+0x3f070> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ cmneq r4, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -64551,15 +64551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ ldr r8, [pc, #8] @ 4b110 <__cxa_atexit@plt+0x3f0b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ cmneq r4, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r4, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -64571,15 +64571,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ cmneq r4, r0, ror r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -64601,15 +64601,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ ldr r3, [pc, #32] @ 4b1ec <__cxa_atexit@plt+0x3f18c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #20] @ 4b1f4 <__cxa_atexit@plt+0x3f194> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ ldrsbeq r8, [r4, #-252]! @ 0xffffff04 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @@ -64642,25 +64642,25 @@ │ │ │ │ stmib r6, {r1, r3} │ │ │ │ ldr r6, [pc, #68] @ 4b2ac <__cxa_atexit@plt+0x3f24c> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #129 @ 0x81 │ │ │ │ sub r5, r5, #4 │ │ │ │ sub r9, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b 18e258 <__cxa_atexit@plt+0x1821f8> │ │ │ │ + b 9d370 <__cxa_atexit@plt+0x91310> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, ip, r0 │ │ │ │ orreq pc, r5, r4, lsl #30 │ │ │ │ orreq pc, r5, r4, lsl #30 │ │ │ │ cmneq r4, ip, asr #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -64676,32 +64676,32 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ ldr r3, [pc, #32] @ 4b314 <__cxa_atexit@plt+0x3f2b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #129 @ 0x81 │ │ │ │ add r5, r5, #8 │ │ │ │ sub r9, r6, #3 │ │ │ │ - b 18e258 <__cxa_atexit@plt+0x1821f8> │ │ │ │ + b 9d370 <__cxa_atexit@plt+0x91310> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r5, r8, ror lr @ │ │ │ │ orreq pc, r5, r8, ror lr @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4b348 <__cxa_atexit@plt+0x3f2e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 4b350 <__cxa_atexit@plt+0x3f2f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 747700 <__cxa_atexit@plt+0x73b6a0> │ │ │ │ + b 74efa0 <__cxa_atexit@plt+0x742f40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r5, r4, lsl #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ @@ -64718,15 +64718,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 4b3cc <__cxa_atexit@plt+0x3f36c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 4b3d0 <__cxa_atexit@plt+0x3f370> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 4b3d4 <__cxa_atexit@plt+0x3f374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @@ -64740,15 +64740,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 4b404 <__cxa_atexit@plt+0x3f3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 4b408 <__cxa_atexit@plt+0x3f3a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq pc, r5, r0, asr #30 │ │ │ │ cmneq r4, r0, lsl lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 4b468 <__cxa_atexit@plt+0x3f408> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -64760,15 +64760,15 @@ │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4b460 <__cxa_atexit@plt+0x3f400> │ │ │ │ ldr r3, [pc, #36] @ 4b470 <__cxa_atexit@plt+0x3f410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -64781,26 +64781,26 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4b4a8 <__cxa_atexit@plt+0x3f448> │ │ │ │ ldr r3, [pc, #20] @ 4b4b4 <__cxa_atexit@plt+0x3f454> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r4, r4, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 4b4d4 <__cxa_atexit@plt+0x3f474> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r4, r4, asr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -64820,18 +64820,18 @@ │ │ │ │ str r3, [r5, #-4] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ sub sl, r6, #3 │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r8, r1, #2 │ │ │ │ - b 1a5354 <__cxa_atexit@plt+0x1992f4> │ │ │ │ + b b446c <__cxa_atexit@plt+0xa840c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq r4, r8, ror #8 │ │ │ │ cmneq r4, r0, ror r4 │ │ │ │ orreq pc, r5, r8, lsr #28 │ │ │ │ orreq pc, r5, r0, lsr #28 │ │ │ │ ldrheq r8, [r4, #-200]! @ 0xffffff38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -64891,27 +64891,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4b660 <__cxa_atexit@plt+0x3f600> │ │ │ │ ldr r3, [pc, #24] @ 4b66c <__cxa_atexit@plt+0x3f60c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0x01748b98 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4b690 <__cxa_atexit@plt+0x3f630> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, r4, ror fp │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -64929,18 +64929,18 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ stmda r5, {r0, r1} │ │ │ │ sub r0, r6, #2 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ add r8, lr, #2 │ │ │ │ - b 1a5354 <__cxa_atexit@plt+0x1992f4> │ │ │ │ + b b446c <__cxa_atexit@plt+0xa840c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r4, r4, lsr #5 │ │ │ │ cmneq r4, ip, lsr #5 │ │ │ │ orreq pc, r5, r8, ror #24 │ │ │ │ ldrsbeq r8, [r4, #-168]! @ 0xffffff58 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ @@ -64966,15 +64966,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0x01748a98 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -64990,15 +64990,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 4b80c <__cxa_atexit@plt+0x3f7ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 4b810 <__cxa_atexit@plt+0x3f7b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 4b814 <__cxa_atexit@plt+0x3f7b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @@ -65081,24 +65081,24 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r5, [pc, #156] @ 4b9e0 <__cxa_atexit@plt+0x3f980> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #120] @ 4b9d8 <__cxa_atexit@plt+0x3f978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #76] @ 4b9d0 <__cxa_atexit@plt+0x3f970> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #72] @ 4b9d4 <__cxa_atexit@plt+0x3f974> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -65163,15 +65163,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq pc, r5, r4, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 4bac0 <__cxa_atexit@plt+0x3fa60> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -65195,15 +65195,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4bb7c <__cxa_atexit@plt+0x3fb1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -65216,15 +65216,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ cmneq r4, r0, lsl #14 │ │ │ │ orreq pc, r5, ip, lsr #12 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -65238,24 +65238,24 @@ │ │ │ │ ldr r3, [pc, #64] @ 4bbf4 <__cxa_atexit@plt+0x3fb94> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r7, [pc, #28] @ 4bbf0 <__cxa_atexit@plt+0x3fb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x0185f594 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4bc28 <__cxa_atexit@plt+0x3fbc8> │ │ │ │ @@ -65317,15 +65317,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ cmneq r4, r0, asr #10 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -65371,15 +65371,15 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4bdf0 <__cxa_atexit@plt+0x3fd90> │ │ │ │ ldr r3, [pc, #60] @ 4be10 <__cxa_atexit@plt+0x3fdb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4be0c <__cxa_atexit@plt+0x3fdac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4be08 <__cxa_atexit@plt+0x3fda8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -65437,15 +65437,15 @@ │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4bef8 <__cxa_atexit@plt+0x3fe98> │ │ │ │ ldr r3, [pc, #60] @ 4bf18 <__cxa_atexit@plt+0x3feb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4bf14 <__cxa_atexit@plt+0x3feb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4bf10 <__cxa_atexit@plt+0x3feb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -65459,15 +65459,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4bf90 <__cxa_atexit@plt+0x3ff30> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4bf88 <__cxa_atexit@plt+0x3ff28> │ │ │ │ ldr r3, [pc, #72] @ 4bf98 <__cxa_atexit@plt+0x3ff38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 4bf9c <__cxa_atexit@plt+0x3ff3c> │ │ │ │ @@ -65477,15 +65477,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 4bfa4 <__cxa_atexit@plt+0x3ff44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1783e0 <__cxa_atexit@plt+0x16c380> │ │ │ │ + b 874fc <__cxa_atexit@plt+0x7b49c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq pc, r5, r8, ror #3 │ │ │ │ orreq pc, r5, r8, asr #7 │ │ │ │ orreq pc, r5, r0, ror #7 │ │ │ │ @@ -65503,15 +65503,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 4c000 <__cxa_atexit@plt+0x3ffa0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ 4c004 <__cxa_atexit@plt+0x3ffa4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 18b9c0 <__cxa_atexit@plt+0x17f960> │ │ │ │ + b 9aadc <__cxa_atexit@plt+0x8ea7c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orreq pc, r5, r0, ror r1 @ │ │ │ │ orreq pc, r5, r0, asr r3 @ │ │ │ │ orreq pc, r5, r8, asr #6 │ │ │ │ cmneq r4, r4, lsr #5 │ │ │ │ @@ -65538,15 +65538,15 @@ │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ ldr r3, [pc, #32] @ 4c090 <__cxa_atexit@plt+0x40030> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldr r7, [pc, #20] @ 4c098 <__cxa_atexit@plt+0x40038> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ cmneq r4, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -65561,15 +65561,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ ldr r8, [pc, #8] @ 4c0d8 <__cxa_atexit@plt+0x40078> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ ldrsbeq r8, [r4, #-8]! │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ ldrheq r8, [r4, #-28]! @ 0xffffffe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -65582,18 +65582,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #40] @ 4c140 <__cxa_atexit@plt+0x400e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ cmneq r4, ip, ror r1 │ │ │ │ cmneq r4, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -65611,15 +65611,15 @@ │ │ │ │ ldr r3, [pc, #60] @ 4c1c4 <__cxa_atexit@plt+0x40164> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #48] @ 4c1c8 <__cxa_atexit@plt+0x40168> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #28] @ 4c1cc <__cxa_atexit@plt+0x4016c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -65654,15 +65654,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4c2a8 <__cxa_atexit@plt+0x40248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -65675,15 +65675,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ cmneq r4, ip, rrx │ │ │ │ orreq lr, r5, r0, lsl #30 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -65697,24 +65697,24 @@ │ │ │ │ ldr r3, [pc, #64] @ 4c320 <__cxa_atexit@plt+0x402c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r7, [pc, #28] @ 4c31c <__cxa_atexit@plt+0x402bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r5, r8, ror #28 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ cmneq r4, r8, lsl lr │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -65788,24 +65788,24 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r5, [pc, #156] @ 4c4ec <__cxa_atexit@plt+0x4048c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, sl │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r7, [pc, #120] @ 4c4e4 <__cxa_atexit@plt+0x40484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #76] @ 4c4dc <__cxa_atexit@plt+0x4047c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [pc, #72] @ 4c4e0 <__cxa_atexit@plt+0x40480> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -65870,15 +65870,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq lr, [r5, r8] │ │ │ │ cmneq r4, ip, ror #9 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -66000,15 +66000,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq lr, [r5, r0] │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4c7e8 <__cxa_atexit@plt+0x40788> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -66065,15 +66065,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ cmneq r4, r0, lsr sl │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -66115,15 +66115,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4c990 <__cxa_atexit@plt+0x40930> │ │ │ │ ldr r3, [pc, #60] @ 4c9b0 <__cxa_atexit@plt+0x40950> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4c9ac <__cxa_atexit@plt+0x4094c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4c9a8 <__cxa_atexit@plt+0x40948> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -66178,15 +66178,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4ca8c <__cxa_atexit@plt+0x40a2c> │ │ │ │ ldr r3, [pc, #60] @ 4caac <__cxa_atexit@plt+0x40a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4caa8 <__cxa_atexit@plt+0x40a48> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4caa4 <__cxa_atexit@plt+0x40a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -66338,15 +66338,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq lr, r5, r8, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4cd30 <__cxa_atexit@plt+0x40cd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -66404,15 +66404,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ cmneq r4, ip, lsl #10 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -66455,15 +66455,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4cee0 <__cxa_atexit@plt+0x40e80> │ │ │ │ ldr r3, [pc, #60] @ 4cf00 <__cxa_atexit@plt+0x40ea0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4cefc <__cxa_atexit@plt+0x40e9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4cef8 <__cxa_atexit@plt+0x40e98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -66519,15 +66519,15 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4cfe0 <__cxa_atexit@plt+0x40f80> │ │ │ │ ldr r3, [pc, #60] @ 4d000 <__cxa_atexit@plt+0x40fa0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #36] @ 4cffc <__cxa_atexit@plt+0x40f9c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4cff8 <__cxa_atexit@plt+0x40f98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -66540,15 +66540,15 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 4d024 <__cxa_atexit@plt+0x40fc4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r4, ip, lsr #6 │ │ │ │ cmneq r4, r0, lsr r3 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ @@ -66588,15 +66588,15 @@ │ │ │ │ ldr r5, [pc, #112] @ 4d13c <__cxa_atexit@plt+0x410dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ add r7, r5, #2 │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r7, [pc, #72] @ 4d134 <__cxa_atexit@plt+0x410d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 4d120 <__cxa_atexit@plt+0x410c0> │ │ │ │ @@ -66644,15 +66644,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 4d1f8 <__cxa_atexit@plt+0x41198> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 4d1fc <__cxa_atexit@plt+0x4119c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r3, r2, #2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 1459db8 <__cxa_atexit@plt+0x144dd58> │ │ │ │ + b 1459db0 <__cxa_atexit@plt+0x144dd50> │ │ │ │ ldr r3, [pc, #24] @ 4d1e4 <__cxa_atexit@plt+0x41184> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #20] @ 4d1e8 <__cxa_atexit@plt+0x41188> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @@ -66735,33 +66735,33 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 4d330 <__cxa_atexit@plt+0x412d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r4, r8, lsr r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [pc, #8] @ 4d354 <__cxa_atexit@plt+0x412f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ cmneq r4, r8, asr r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [pc, #8] @ 4d378 <__cxa_atexit@plt+0x41318> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ + b 138bda0 <__cxa_atexit@plt+0x137fd40> │ │ │ │ cmneq r4, ip, rrx │ │ │ │ cmneq r4, r8, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4d3d4 <__cxa_atexit@plt+0x41374> │ │ │ │ @@ -66776,15 +66776,15 @@ │ │ │ │ ldr r0, [pc, #44] @ 4d3e8 <__cxa_atexit@plt+0x41388> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, r8, asr #32 │ │ │ │ orreq sp, r5, ip, lsl #27 │ │ │ │ ldrdeq sp, [r5, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -66798,15 +66798,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sp, r5, r8, ror sp │ │ │ │ cmneq r4, r0, asr #31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -66817,15 +66817,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r7, [pc, #40] @ 4d494 <__cxa_atexit@plt+0x41434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ mov r8, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r7, [pc, #24] @ 4d498 <__cxa_atexit@plt+0x41438> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @@ -66843,15 +66843,15 @@ │ │ │ │ bhi 4d4e0 <__cxa_atexit@plt+0x41480> │ │ │ │ ldr r3, [pc, #48] @ 4d4fc <__cxa_atexit@plt+0x4149c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 4d500 <__cxa_atexit@plt+0x414a0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 138f7c0 <__cxa_atexit@plt+0x1383760> │ │ │ │ ldr r7, [pc, #28] @ 4d504 <__cxa_atexit@plt+0x414a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ @@ -66869,51 +66869,51 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sp, r5, ip, asr ip │ │ │ │ cmneq r4, r8, asr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d5a4 <__cxa_atexit@plt+0x41544> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d59c <__cxa_atexit@plt+0x4153c> │ │ │ │ ldr r3, [pc, #44] @ 4d5ac <__cxa_atexit@plt+0x4154c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 4d5b0 <__cxa_atexit@plt+0x41550> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r8, r3, #2 │ │ │ │ mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01746e94 │ │ │ │ @ instruction: 0x0185dbb0 │ │ │ │ cmneq r4, r0, ror lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4d620 <__cxa_atexit@plt+0x415c0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d618 <__cxa_atexit@plt+0x415b8> │ │ │ │ ldr r7, [pc, #64] @ 4d628 <__cxa_atexit@plt+0x415c8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #60] @ 4d62c <__cxa_atexit@plt+0x415cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ @@ -66921,15 +66921,15 @@ │ │ │ │ ldr r5, [pc, #48] @ 4d630 <__cxa_atexit@plt+0x415d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #40] @ 4d634 <__cxa_atexit@plt+0x415d4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, asr #28 │ │ │ │ orreq sp, r5, r8, asr #22 │ │ │ │ @ instruction: 0x0185db98 │ │ │ │ @@ -66937,58 +66937,58 @@ │ │ │ │ ldrsheq r6, [r4, #-216]! @ 0xffffff28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 4d658 <__cxa_atexit@plt+0x415f8> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ cmneq r4, r8, ror #27 │ │ │ │ - cmpeq pc, ip, lsl #6 │ │ │ │ + ldrsheq r2, [pc, #-44] @ 4d638 <__cxa_atexit@plt+0x415d8> │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, sl, lsr r3 @ │ │ │ │ + cmpeq pc, sl, lsr #6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, fp, ror #6 │ │ │ │ + cmpeq pc, fp, asr r3 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldrsbeq r6, [r4, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 4d6f8 <__cxa_atexit@plt+0x41698> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4d6f0 <__cxa_atexit@plt+0x41690> │ │ │ │ ldr r8, [pc, #40] @ 4d700 <__cxa_atexit@plt+0x416a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, #36] @ 4d704 <__cxa_atexit@plt+0x416a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, lr, ror #14 │ │ │ │ + cmpeq pc, lr, asr r7 @ │ │ │ │ orreq sp, r5, r8, asr sl │ │ │ │ cmneq r4, r0, lsl #27 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -67123,15 +67123,15 @@ │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ bne 4d978 <__cxa_atexit@plt+0x41918> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ ldr r7, [pc, #196] @ 4da0c <__cxa_atexit@plt+0x419ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #180] @ 4da10 <__cxa_atexit@plt+0x419b0> │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -67146,15 +67146,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #140] @ 4da18 <__cxa_atexit@plt+0x419b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ ldr r2, [pc, #124] @ 4da20 <__cxa_atexit@plt+0x419c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r3, #1] │ │ │ │ stm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ beq 4da04 <__cxa_atexit@plt+0x419a4> │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -67172,15 +67172,15 @@ │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 4d978 <__cxa_atexit@plt+0x41918> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15a6f64 <__cxa_atexit@plt+0x159af04> │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ orreq sp, r5, r8, lsl #16 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ cmneq r4, r4, lsl fp │ │ │ │ cmneq r4, r8, lsl #22 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @@ -67193,15 +67193,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 4da58 <__cxa_atexit@plt+0x419f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15a6f64 <__cxa_atexit@plt+0x159af04> │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ ldr r7, [pc, #16] @ 4da70 <__cxa_atexit@plt+0x41a10> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 4da74 <__cxa_atexit@plt+0x41a14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, lsr sl │ │ │ │ @@ -67213,15 +67213,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 4daa8 <__cxa_atexit@plt+0x41a48> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 15a6f64 <__cxa_atexit@plt+0x159af04> │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ ldr r7, [pc, #16] @ 4dac0 <__cxa_atexit@plt+0x41a60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 4dac4 <__cxa_atexit@plt+0x41a64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, ror #19 │ │ │ │ @@ -67233,15 +67233,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ bne 4daf8 <__cxa_atexit@plt+0x41a98> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ ldr r7, [pc, #16] @ 4db10 <__cxa_atexit@plt+0x41ab0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 4db14 <__cxa_atexit@plt+0x41ab4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x01746994 │ │ │ │ @@ -67251,15 +67251,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 4db40 <__cxa_atexit@plt+0x41ae0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 11233a8 <__cxa_atexit@plt+0x1117348> │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ ldr r7, [pc, #16] @ 4db58 <__cxa_atexit@plt+0x41af8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [pc, #8] @ 4db5c <__cxa_atexit@plt+0x41afc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmneq r4, ip, asr #18 │ │ │ │ @@ -67320,29 +67320,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4dc94 <__cxa_atexit@plt+0x41c34> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4dc8c <__cxa_atexit@plt+0x41c2c> │ │ │ │ ldr r3, [pc, #56] @ 4dc9c <__cxa_atexit@plt+0x41c3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 4dca0 <__cxa_atexit@plt+0x41c40> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 4dca4 <__cxa_atexit@plt+0x41c44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 24618c <__cxa_atexit@plt+0x23a12c> │ │ │ │ + b 4daca4 <__cxa_atexit@plt+0x4cec44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sp, [r5, r4] │ │ │ │ orreq sp, r5, r4, lsl #13 │ │ │ │ orreq sp, r5, ip, ror r6 │ │ │ │ @@ -67510,29 +67510,29 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4df8c <__cxa_atexit@plt+0x41f2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4df84 <__cxa_atexit@plt+0x41f24> │ │ │ │ ldr r3, [pc, #56] @ 4df94 <__cxa_atexit@plt+0x41f34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 4df98 <__cxa_atexit@plt+0x41f38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ ldr r5, [pc, #36] @ 4df9c <__cxa_atexit@plt+0x41f3c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 10df6a0 <__cxa_atexit@plt+0x10d3640> │ │ │ │ + b 10df698 <__cxa_atexit@plt+0x10d3638> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq sp, [r5, ip] │ │ │ │ orreq sp, r5, r8, ror #7 │ │ │ │ strdeq sp, [r5, r0] │ │ │ │ @@ -67540,32 +67540,32 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4dffc <__cxa_atexit@plt+0x41f9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4dff4 <__cxa_atexit@plt+0x41f94> │ │ │ │ ldr r8, [pc, #48] @ 4e004 <__cxa_atexit@plt+0x41fa4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #44] @ 4e008 <__cxa_atexit@plt+0x41fa8> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [pc, #40] @ 4e00c <__cxa_atexit@plt+0x41fac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r6, ror #28 │ │ │ │ + cmpeq pc, r6, asr lr @ │ │ │ │ cmneq r4, r4, lsr #10 │ │ │ │ orreq sp, r5, r4, asr r1 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -67577,15 +67577,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #44] @ 4e074 <__cxa_atexit@plt+0x42014> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #36] @ 4e078 <__cxa_atexit@plt+0x42018> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r7, [pc, #28] @ 4e07c <__cxa_atexit@plt+0x4201c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrsbeq r6, [r4, #-68]! @ 0xffffffbc │ │ │ │ @@ -67595,15 +67595,15 @@ │ │ │ │ @ instruction: 0x01746498 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4e0a0 <__cxa_atexit@plt+0x42040> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ orreq sp, r5, r8, asr #5 │ │ │ │ cmneq r4, r0, lsr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e0e0 <__cxa_atexit@plt+0x42080> │ │ │ │ @@ -67611,15 +67611,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 4e0ec <__cxa_atexit@plt+0x4208c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ + b 13facb8 <__cxa_atexit@plt+0x13eec58> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sp, r5, r8, ror r0 │ │ │ │ orreq sp, r5, r4, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -67646,39 +67646,39 @@ │ │ │ │ ldr r0, [pc, #80] @ 4e1a4 <__cxa_atexit@plt+0x42144> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #8] │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ mov r6, r3 │ │ │ │ b 4e17c <__cxa_atexit@plt+0x4211c> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 4e190 <__cxa_atexit@plt+0x42130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, ror #8 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq pc, sp, lsl #25 │ │ │ │ + cmpeq pc, sp, ror ip @ │ │ │ │ @ instruction: 0x0185d190 │ │ │ │ orreq sp, r5, ip │ │ │ │ cmneq r4, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4e1cc <__cxa_atexit@plt+0x4216c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ mov r9, r7 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldrsheq r6, [r4, #-60]! @ 0xffffffc4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4e220 <__cxa_atexit@plt+0x421c0> │ │ │ │ @@ -67691,15 +67691,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #44] @ 4e238 <__cxa_atexit@plt+0x421d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #36] @ 4e23c <__cxa_atexit@plt+0x421dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ ldr r7, [pc, #24] @ 4e240 <__cxa_atexit@plt+0x421e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq ip, r5, r4, lsl #31 │ │ │ │ orreq sp, r5, r4, asr r1 │ │ │ │ @@ -67717,18 +67717,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #36] @ 4e298 <__cxa_atexit@plt+0x42238> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ sub r8, r6, #2 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ orreq ip, r5, r4, lsl pc │ │ │ │ cmneq r4, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -67762,15 +67762,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 4e354 <__cxa_atexit@plt+0x422f4> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -67779,15 +67779,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r4, r8, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmpeq pc, r1, asr #21 │ │ │ │ + ldrheq r1, [pc, #-161] @ 4e2e3 <__cxa_atexit@plt+0x42283> │ │ │ │ orreq ip, r5, r4, asr #31 │ │ │ │ orreq ip, r5, r0, asr #28 │ │ │ │ cmneq r4, r8, asr r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -67822,15 +67822,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5], #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -67844,15 +67844,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ cmneq r4, r4, lsl #3 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - ldrsbeq r1, [pc, #-145] @ 4e3f7 <__cxa_atexit@plt+0x42397> │ │ │ │ + cmpeq pc, r1, asr #19 │ │ │ │ ldrdeq ip, [r5, r4] │ │ │ │ orreq ip, r5, r0, asr sp │ │ │ │ cmneq r4, r4, asr r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -67879,15 +67879,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #8] │ │ │ │ add lr, r6, #12 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 4e534 <__cxa_atexit@plt+0x424d4> │ │ │ │ @@ -67898,15 +67898,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ cmneq r4, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffce8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ - cmpeq pc, sp, ror #17 │ │ │ │ + ldrsbeq r1, [pc, #-141] @ 4e4d3 <__cxa_atexit@plt+0x42473> │ │ │ │ strdeq ip, [r5, r0] │ │ │ │ orreq ip, r5, ip, ror #24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -67949,15 +67949,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #64] @ 4e654 <__cxa_atexit@plt+0x425f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 4e658 <__cxa_atexit@plt+0x425f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e648 <__cxa_atexit@plt+0x425e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -68040,15 +68040,15 @@ │ │ │ │ add r8, r3, #3 │ │ │ │ ldr r3, [pc, #64] @ 4e7c0 <__cxa_atexit@plt+0x42760> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #56] @ 4e7c4 <__cxa_atexit@plt+0x42764> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 13af1a4 <__cxa_atexit@plt+0x13a3144> │ │ │ │ + b 13af19c <__cxa_atexit@plt+0x13a313c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 4e7b4 <__cxa_atexit@plt+0x42754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -68111,15 +68111,15 @@ │ │ │ │ add r3, r7, #2 │ │ │ │ b 4e8a4 <__cxa_atexit@plt+0x42844> │ │ │ │ ldr r7, [pc, #36] @ 4e8c4 <__cxa_atexit@plt+0x42864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r7, [pc, #20] @ 4e8cc <__cxa_atexit@plt+0x4286c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0x0185cabc │ │ │ │ @ instruction: 0x01746198 │ │ │ │ @@ -68132,15 +68132,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r2, [pc, #24] @ 4e908 <__cxa_atexit@plt+0x428a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r8, r3, #2 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ cmneq r4, r4, asr #2 │ │ │ │ orreq ip, r5, ip, ror #20 │ │ │ │ cmneq r4, ip, lsl r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ @@ -68172,19 +68172,19 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 4e9d8 <__cxa_atexit@plt+0x42978> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r3, [pc, #40] @ 4e9d4 <__cxa_atexit@plt+0x42974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r7, [pc, #32] @ 4e9dc <__cxa_atexit@plt+0x4297c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ orreq ip, r5, r4, lsl #16 │ │ │ │ @@ -68219,20 +68219,20 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 4ea98 <__cxa_atexit@plt+0x42a38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r2 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r7, [pc, #44] @ 4ea94 <__cxa_atexit@plt+0x42a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r7, [pc, #32] @ 4ea9c <__cxa_atexit@plt+0x42a3c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ orreq ip, r5, r8, asr r7 │ │ │ │ orreq ip, r5, r8, asr #14 │ │ │ │ @@ -68430,25 +68430,25 @@ │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 4eddc <__cxa_atexit@plt+0x42d7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r7, [pc, #36] @ 4edd8 <__cxa_atexit@plt+0x42d78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq r4, r0, ror #6 │ │ │ │ orreq ip, r5, ip, asr #11 │ │ │ │ orreq ip, r5, r8, lsl #8 │ │ │ │ orreq ip, r5, r0, lsl #12 │ │ │ │ cmneq r4, r8, lsl r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68473,19 +68473,19 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [pc, #20] @ 4ee68 <__cxa_atexit@plt+0x42e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq ip, r5, r0, lsr #10 │ │ │ │ orreq ip, r5, r0, asr r3 │ │ │ │ orreq ip, r5, r8, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -68509,18 +68509,18 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 4eef4 <__cxa_atexit@plt+0x42e94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, r9, lsr #23 │ │ │ │ + @ instruction: 0x015f0b99 │ │ │ │ orreq ip, r5, r4, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4efb0 <__cxa_atexit@plt+0x42f50> │ │ │ │ @@ -68569,15 +68569,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ cmneq r4, r8, ror r1 │ │ │ │ orreq ip, r5, r4, asr #3 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ orreq ip, r5, ip, lsl #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -68613,15 +68613,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq ip, [r5, ip] │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ orreq ip, r5, r4, lsr r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -68761,15 +68761,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 4f2e0 <__cxa_atexit@plt+0x43280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0x0185be9c │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0x0185c090 │ │ │ │ strdeq fp, [r5, ip] │ │ │ │ cmneq r4, r4, lsl #29 │ │ │ │ @@ -68789,15 +68789,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r5, ip, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 4f3b4 <__cxa_atexit@plt+0x43354> │ │ │ │ @@ -68888,15 +68888,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffffec │ │ │ │ strdeq fp, [r5, r4] │ │ │ │ cmneq r4, r8, lsl #25 │ │ │ │ orreq fp, r5, r8, lsr #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -68927,15 +68927,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4f5c0 <__cxa_atexit@plt+0x43560> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4f5b8 <__cxa_atexit@plt+0x43558> │ │ │ │ ldr r3, [pc, #72] @ 4f5c8 <__cxa_atexit@plt+0x43568> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 4f5cc <__cxa_atexit@plt+0x4356c> │ │ │ │ @@ -68945,15 +68945,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 4f5d4 <__cxa_atexit@plt+0x43574> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1785b4 <__cxa_atexit@plt+0x16c554> │ │ │ │ + b 876d0 <__cxa_atexit@plt+0x7b670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0185bbb8 │ │ │ │ @ instruction: 0x0185bd98 │ │ │ │ @ instruction: 0x0185bdb0 │ │ │ │ @@ -68962,15 +68962,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 4f64c <__cxa_atexit@plt+0x435ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4f644 <__cxa_atexit@plt+0x435e4> │ │ │ │ ldr r3, [pc, #72] @ 4f654 <__cxa_atexit@plt+0x435f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #60] @ 4f658 <__cxa_atexit@plt+0x435f8> │ │ │ │ @@ -68980,15 +68980,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #44] @ 4f660 <__cxa_atexit@plt+0x43600> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 1785b4 <__cxa_atexit@plt+0x16c554> │ │ │ │ + b 876d0 <__cxa_atexit@plt+0x7b670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r5, ip, lsr #22 │ │ │ │ orreq fp, r5, ip, lsl #26 │ │ │ │ orreq fp, r5, r4, lsr #26 │ │ │ │ @@ -69014,15 +69014,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ cmp r2, r1 │ │ │ │ bne 4f6cc <__cxa_atexit@plt+0x4366c> │ │ │ │ ldr r7, [pc, #144] @ 4f754 <__cxa_atexit@plt+0x436f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 4f73c <__cxa_atexit@plt+0x436dc> │ │ │ │ ldr r2, [pc, #108] @ 4f758 <__cxa_atexit@plt+0x436f8> │ │ │ │ @@ -69039,15 +69039,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ add r1, r6, #20 │ │ │ │ stm r1, {r0, r8, lr} │ │ │ │ str r2, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ @@ -69154,15 +69154,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @@ -69197,15 +69197,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 4f9d0 <__cxa_atexit@plt+0x43970> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 4f9d4 <__cxa_atexit@plt+0x43974> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 18be28 <__cxa_atexit@plt+0x17fdc8> │ │ │ │ + b 9af44 <__cxa_atexit@plt+0x8eee4> │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -69283,27 +69283,27 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 4fb00 <__cxa_atexit@plt+0x43aa0> │ │ │ │ ldr r3, [pc, #24] @ 4fb0c <__cxa_atexit@plt+0x43aac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 4fb30 <__cxa_atexit@plt+0x43ad0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, ip, ror r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ @@ -69320,39 +69320,39 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ orreq fp, r5, r4, lsr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 4fbfc <__cxa_atexit@plt+0x43b9c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ beq 4fbf4 <__cxa_atexit@plt+0x43b94> │ │ │ │ ldr r3, [pc, #56] @ 4fc04 <__cxa_atexit@plt+0x43ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r5, [pc, #44] @ 4fc08 <__cxa_atexit@plt+0x43ba8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #36] @ 4fc0c <__cxa_atexit@plt+0x43bac> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b 15cd978 <__cxa_atexit@plt+0x15c1918> │ │ │ │ + b 15cd970 <__cxa_atexit@plt+0x15c1910> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r5, ip, ror #10 │ │ │ │ orreq fp, r5, r8, asr #14 │ │ │ │ @ instruction: 0x0185b79c │ │ │ │ @@ -69382,15 +69382,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ str r7, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #64] @ 4fce8 <__cxa_atexit@plt+0x43c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -69403,15 +69403,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ cmneq r4, r0, lsr r5 │ │ │ │ orreq fp, r5, r0, asr #9 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -69425,24 +69425,24 @@ │ │ │ │ ldr r3, [pc, #64] @ 4fd60 <__cxa_atexit@plt+0x43d00> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r7, [pc, #28] @ 4fd5c <__cxa_atexit@plt+0x43cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r5, r8, lsr #8 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 4fdbc <__cxa_atexit@plt+0x43d5c> │ │ │ │ @@ -69534,15 +69534,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq fp, [r5, ip] │ │ │ │ orreq fp, r5, r0, asr #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -69586,15 +69586,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ orreq fp, r5, ip, lsl #4 │ │ │ │ orreq fp, r5, r0, ror r3 │ │ │ │ orreq fp, r5, r0, ror #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -69619,15 +69619,15 @@ │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq fp, r5, r0, ror #2 │ │ │ │ orreq fp, r5, r4, asr #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -69698,15 +69698,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ orreq fp, r5, r8, lsl r0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ orreq fp, r5, ip, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -69733,15 +69733,15 @@ │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ orreq sl, r5, ip, lsl #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 50230 <__cxa_atexit@plt+0x441d0> │ │ │ │ @@ -69772,15 +69772,15 @@ │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ str r6, [r5, #4] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b 10a9990 <__cxa_atexit@plt+0x109d930> │ │ │ │ + b 10a9988 <__cxa_atexit@plt+0x109d928> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #60] @ 502f8 <__cxa_atexit@plt+0x44298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -69791,15 +69791,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ cmneq r4, ip, lsr pc │ │ │ │ orreq sl, r5, ip, lsr #29 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -69817,33 +69817,33 @@ │ │ │ │ ldr r0, [pc, #68] @ 50384 <__cxa_atexit@plt+0x44324> │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 10a9990 <__cxa_atexit@plt+0x109d930> │ │ │ │ + b 10a9988 <__cxa_atexit@plt+0x109d928> │ │ │ │ ldr r7, [pc, #28] @ 5037c <__cxa_atexit@plt+0x4431c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq sl, r5, r8, lsl #28 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -70008,15 +70008,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #28] @ 50660 <__cxa_atexit@plt+0x44600> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, ip, lsl #8 │ │ │ │ strdeq sl, [r5, r8] │ │ │ │ cmneq r4, r8, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -70036,15 +70036,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ add r9, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b f795d4 <__cxa_atexit@plt+0xf6d574> │ │ │ │ + b f795cc <__cxa_atexit@plt+0xf6d56c> │ │ │ │ mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -70062,15 +70062,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ ldr r3, [pc, #36] @ 50740 <__cxa_atexit@plt+0x446e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r7, [pc, #16] @ 50744 <__cxa_atexit@plt+0x446e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ orreq sl, r5, r0, ror ip │ │ │ │ ldrheq r4, [r4, #-220]! @ 0xffffff24 │ │ │ │ @@ -70170,15 +70170,15 @@ │ │ │ │ ldr r9, [pc, #32] @ 508e4 <__cxa_atexit@plt+0x44884> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 508e8 <__cxa_atexit@plt+0x44888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ cmneq r4, ip, asr #24 │ │ │ │ orreq sl, r5, ip, ror r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0x0185a8bc │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @@ -70214,15 +70214,15 @@ │ │ │ │ ldr r9, [pc, #28] @ 50990 <__cxa_atexit@plt+0x44930> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 50994 <__cxa_atexit@plt+0x44934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0x01743b9c │ │ │ │ orreq sl, r5, ip, asr #15 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orreq sl, r5, ip, lsl #16 │ │ │ │ cmneq r4, r4, lsr #22 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -70232,15 +70232,15 @@ │ │ │ │ ldr r9, [pc, #28] @ 509d8 <__cxa_atexit@plt+0x44978> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ 509dc <__cxa_atexit@plt+0x4497c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ cmneq r4, r4, asr fp │ │ │ │ orreq sl, r5, r4, lsl #15 │ │ │ │ ldrsbeq r4, [r4, #-160]! @ 0xffffff60 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -70256,18 +70256,18 @@ │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r9, #4]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r3, [pc, #28] @ 50a48 <__cxa_atexit@plt+0x449e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ orreq sl, r5, ip, lsl r7 │ │ │ │ cmneq r4, r8, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -70309,15 +70309,15 @@ │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #76] @ 50b44 <__cxa_atexit@plt+0x44ae4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r7, [pc, #44] @ 50b3c <__cxa_atexit@plt+0x44adc> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 50b38 <__cxa_atexit@plt+0x44ad8> │ │ │ │ @@ -70348,15 +70348,15 @@ │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ cmneq r4, r4, asr #18 │ │ │ │ cmneq r4, ip, lsr #13 │ │ │ │ @ instruction: 0x0185a5b8 │ │ │ │ ldrsheq r3, [r4, #-128]! @ 0xffffff80 │ │ │ │ @@ -70376,15 +70376,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ ldr r1, [pc, #24] @ 50c1c <__cxa_atexit@plt+0x44bbc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ ldrheq r3, [r4, #-140]! @ 0xffffff74 │ │ │ │ cmneq r4, r0, lsr #14 │ │ │ │ @ instruction: 0x0185a7b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 50c58 <__cxa_atexit@plt+0x44bf8> │ │ │ │ @@ -70720,15 +70720,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 3890c <__cxa_atexit@plt+0x2c8ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x0185a1b0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -70746,15 +70746,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ cmneq r4, ip, lsr #10 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 51220 <__cxa_atexit@plt+0x451c0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 51224 <__cxa_atexit@plt+0x451c4> │ │ │ │ @@ -70777,26 +70777,26 @@ │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 51258 <__cxa_atexit@plt+0x451f8> │ │ │ │ ldr r3, [pc, #24] @ 51264 <__cxa_atexit@plt+0x45204> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 51284 <__cxa_atexit@plt+0x45224> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619f40 <__cxa_atexit@plt+0x160dee0> │ │ │ │ + b 1619f38 <__cxa_atexit@plt+0x160ded8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -70809,15 +70809,15 @@ │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ cmneq r4, ip, lsr #8 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -70867,15 +70867,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r8, r1, #1 │ │ │ │ add r9, lr, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, r4, lsr #2 │ │ │ │ cmneq r4, r8, lsl #30 │ │ │ │ @ instruction: 0x01859d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -70939,15 +70939,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 514e8 <__cxa_atexit@plt+0x45488> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #24] @ 514ec <__cxa_atexit@plt+0x4548c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 5b105c <__cxa_atexit@plt+0x5a4ffc> │ │ │ │ + b 3547a4 <__cxa_atexit@plt+0x348744> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, r4, ror ip │ │ │ │ orreq r9, r5, ip, asr #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -70955,15 +70955,15 @@ │ │ │ │ bhi 51520 <__cxa_atexit@plt+0x454c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 51528 <__cxa_atexit@plt+0x454c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 747700 <__cxa_atexit@plt+0x73b6a0> │ │ │ │ + b 74efa0 <__cxa_atexit@plt+0x742f40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, ip, lsr #24 │ │ │ │ cmneq r4, r8, lsr #3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -70980,15 +70980,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 5aec9c <__cxa_atexit@plt+0x5a2c3c> │ │ │ │ + b 3523e4 <__cxa_atexit@plt+0x346384> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -71115,15 +71115,15 @@ │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ cmneq r4, r4, asr pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -71192,15 +71192,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r5, r8, asr #17 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ strdeq r9, [r5, r8] │ │ │ │ cmneq r4, r4, lsr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -71252,15 +71252,15 @@ │ │ │ │ ldr r2, [pc, #80] @ 519fc <__cxa_atexit@plt+0x4599c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str ip, [r3, #32] │ │ │ │ sub r8, r6, #11 │ │ │ │ - b 108beb8 <__cxa_atexit@plt+0x107fe58> │ │ │ │ + b 108beb0 <__cxa_atexit@plt+0x107fe50> │ │ │ │ mov r6, r3 │ │ │ │ b 519d4 <__cxa_atexit@plt+0x45974> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -71299,15 +71299,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [pc, #28] @ 51a8c <__cxa_atexit@plt+0x45a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldrdeq r9, [r5, r8] │ │ │ │ orreq r9, r5, r0, lsl r7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -71361,15 +71361,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ orreq r9, r5, ip, lsl r6 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ orreq r9, r5, r0, asr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -71408,15 +71408,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r5, r0, asr r5 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ orreq r9, r5, r0, lsl #11 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r7 │ │ │ │ @@ -71462,15 +71462,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ orreq r9, r5, r8, asr #9 │ │ │ │ orreq r9, r5, ip, lsr #9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -71493,15 +71493,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r9, r5, r4, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51e3c <__cxa_atexit@plt+0x45ddc> │ │ │ │ @@ -71546,15 +71546,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ orreq r9, r5, r8, lsr r3 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -71583,25 +71583,25 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x01859294 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 51f18 <__cxa_atexit@plt+0x45eb8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 2a188c <__cxa_atexit@plt+0x29582c> │ │ │ │ + b cfe10 <__cxa_atexit@plt+0xc3db0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 51f44 <__cxa_atexit@plt+0x45ee4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ @@ -71625,58 +71625,58 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 51fcc <__cxa_atexit@plt+0x45f6c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 51fd4 <__cxa_atexit@plt+0x45f74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 11b789c <__cxa_atexit@plt+0x11ab83c> │ │ │ │ + b 11b7894 <__cxa_atexit@plt+0x11ab834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, ip, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52008 <__cxa_atexit@plt+0x45fa8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 52010 <__cxa_atexit@plt+0x45fb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 11b789c <__cxa_atexit@plt+0x11ab83c> │ │ │ │ + b 11b7894 <__cxa_atexit@plt+0x11ab834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, r0, asr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52044 <__cxa_atexit@plt+0x45fe4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 5204c <__cxa_atexit@plt+0x45fec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 747700 <__cxa_atexit@plt+0x73b6a0> │ │ │ │ + b 74efa0 <__cxa_atexit@plt+0x742f40> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, r8, lsl #2 │ │ │ │ cmneq r4, r8, ror r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -71705,15 +71705,15 @@ │ │ │ │ beq 520d8 <__cxa_atexit@plt+0x46078> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r5, #8 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ - b 1777fc <__cxa_atexit@plt+0x16b79c> │ │ │ │ + b 86918 <__cxa_atexit@plt+0x7a8b8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r9, r5, ip, asr #1 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -71756,15 +71756,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ orreq r9, r5, r4 │ │ │ │ strdeq r8, [r5, r0] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71776,15 +71776,15 @@ │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r5, r0, lsl #31 │ │ │ │ cmneq r4, r4, lsl #7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -71837,15 +71837,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r3, #-12]! │ │ │ │ str r1, [r3] │ │ │ │ stmda r5, {r0, sl, lr} │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b f6d850 <__cxa_atexit@plt+0xf617f0> │ │ │ │ + b f6d848 <__cxa_atexit@plt+0xf617e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq r4, r4, lsl #5 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -71861,15 +71861,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ stm r5, {r1, lr} │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ mov sl, r7 │ │ │ │ - b f6d850 <__cxa_atexit@plt+0xf617f0> │ │ │ │ + b f6d848 <__cxa_atexit@plt+0xf617e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r4, ip, lsr #4 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ @@ -71877,15 +71877,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ ldr r8, [r5, #16] │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r1, r5, #8 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ mov sl, r7 │ │ │ │ - b f6d850 <__cxa_atexit@plt+0xf617f0> │ │ │ │ + b f6d848 <__cxa_atexit@plt+0xf617e8> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52448 <__cxa_atexit@plt+0x463e8> │ │ │ │ ldr lr, [pc, #196] @ 52468 <__cxa_atexit@plt+0x46408> │ │ │ │ add lr, pc, lr │ │ │ │ @@ -71932,15 +71932,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ orreq r8, r5, r8, lsl #27 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ orreq r8, r5, r0, lsr #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -71971,15 +71971,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ orreq r8, r5, r4, ror #28 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -71997,15 +71997,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4] │ │ │ │ vstr s0, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ sbcmi r0, r8, #0 │ │ │ │ orreq r8, r5, r8, ror #27 │ │ │ │ ldrsbeq r2, [r4, #-252]! @ 0xffffff04 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ @@ -72061,15 +72061,15 @@ │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldmda r5, {r3, r9} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r1 │ │ │ │ - b f5fac8 <__cxa_atexit@plt+0xf53a68> │ │ │ │ + b f5fac0 <__cxa_atexit@plt+0xf53a60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -72099,15 +72099,15 @@ │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ mov r5, r2 │ │ │ │ - b f5fac8 <__cxa_atexit@plt+0xf53a68> │ │ │ │ + b f5fac0 <__cxa_atexit@plt+0xf53a60> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @@ -72128,15 +72128,15 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r2, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b f5fac8 <__cxa_atexit@plt+0xf53a68> │ │ │ │ + b f5fac0 <__cxa_atexit@plt+0xf53a60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ ldrsbeq r2, [r4, #-208]! @ 0xffffff30 │ │ │ │ andeq r0, r0, r7, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ @@ -72144,15 +72144,15 @@ │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5, #24] │ │ │ │ add r5, r5, #12 │ │ │ │ - b f5fac8 <__cxa_atexit@plt+0xf53a68> │ │ │ │ + b f5fac0 <__cxa_atexit@plt+0xf53a60> │ │ │ │ cmneq r4, r8, lsr #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -72181,15 +72181,15 @@ │ │ │ │ str ip, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ add sl, r3, #16 │ │ │ │ stm sl, {r1, r3, lr} │ │ │ │ add lr, r3, #28 │ │ │ │ stm lr, {r0, r2, r8} │ │ │ │ sub r8, r6, #6 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ cmneq r4, r8, lsr #18 │ │ │ │ orreq r8, r5, r0, ror #18 │ │ │ │ @@ -72219,15 +72219,15 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ ldr r5, [pc, #52] @ 52908 <__cxa_atexit@plt+0x468a8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b f75368 <__cxa_atexit@plt+0xf69308> │ │ │ │ + b f75360 <__cxa_atexit@plt+0xf69300> │ │ │ │ mov r6, r9 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -72269,15 +72269,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 529d4 <__cxa_atexit@plt+0x46974> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -72310,15 +72310,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 52a5c <__cxa_atexit@plt+0x469fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ orreq r8, r5, r4, ror #18 │ │ │ │ cmneq r4, r4, ror #21 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -72329,15 +72329,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 52a98 <__cxa_atexit@plt+0x46a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ orreq r8, r5, r4, lsl r9 │ │ │ │ cmneq r4, r4, lsr #21 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -72369,15 +72369,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r5, [pc, #56] @ 52b64 <__cxa_atexit@plt+0x46b04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -72410,15 +72410,15 @@ │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ ldr r5, [pc, #28] @ 52bec <__cxa_atexit@plt+0x46b8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ ldrdeq r8, [r5, r4] │ │ │ │ cmneq r4, r4, asr r9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ @@ -72429,15 +72429,15 @@ │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r3, [pc, #8] @ 52c28 <__cxa_atexit@plt+0x46bc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b f6234c <__cxa_atexit@plt+0xf562ec> │ │ │ │ + b f62344 <__cxa_atexit@plt+0xf562e4> │ │ │ │ orreq r8, r5, r4, lsl #15 │ │ │ │ cmneq r4, r0, ror #18 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add sl, r6, #136 @ 0x88 │ │ │ │ cmp r2, sl │ │ │ │ @@ -72510,15 +72510,15 @@ │ │ │ │ str r6, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ add r1, r6, #24 │ │ │ │ stm r1, {r0, r8, ip, lr} │ │ │ │ sub r8, sl, #6 │ │ │ │ mov r6, sl │ │ │ │ ldr fp, [sp] │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ mov r6, #136 @ 0x88 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff4c4 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @@ -72558,15 +72558,15 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ ldr r3, [pc, #48] @ 52e54 <__cxa_atexit@plt+0x46df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b f75368 <__cxa_atexit@plt+0xf69308> │ │ │ │ + b f75360 <__cxa_atexit@plt+0xf69300> │ │ │ │ mov r6, r9 │ │ │ │ b 52e3c <__cxa_atexit@plt+0x46ddc> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -72581,29 +72581,29 @@ │ │ │ │ bhi 52e88 <__cxa_atexit@plt+0x46e28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 52e90 <__cxa_atexit@plt+0x46e30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 11b789c <__cxa_atexit@plt+0x11ab83c> │ │ │ │ + b 11b7894 <__cxa_atexit@plt+0x11ab834> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r5, r0, asr #5 │ │ │ │ cmneq r4, r0, lsr #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 52ec0 <__cxa_atexit@plt+0x46e60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ 52ec4 <__cxa_atexit@plt+0x46e64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 18b9c0 <__cxa_atexit@plt+0x17f960> │ │ │ │ + b 9aadc <__cxa_atexit@plt+0x8ea7c> │ │ │ │ orreq r8, r5, r0, lsl #9 │ │ │ │ orreq r8, r5, r8, ror r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 52efc <__cxa_atexit@plt+0x46e9c> │ │ │ │ @@ -72627,15 +72627,15 @@ │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ ldr r1, [pc, #24] @ 52f48 <__cxa_atexit@plt+0x46ee8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r5, ip, lsl #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -72691,15 +72691,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #48 @ 0x30 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ orreq r8, r5, r4, asr r1 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ orreq r8, r5, ip, lsl #3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -72740,15 +72740,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r8, r5, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ strheq r8, [r5, ip] │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ @@ -72794,30 +72794,30 @@ │ │ │ │ orreq r8, r5, ip, lsl r0 │ │ │ │ orreq r8, r5, r8, lsr r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 2a188c <__cxa_atexit@plt+0x29582c> │ │ │ │ + b cfe10 <__cxa_atexit@plt+0xc3db0> │ │ │ │ ldrsheq r1, [r4, #-252]! @ 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53218 <__cxa_atexit@plt+0x471b8> │ │ │ │ ldr r8, [pc, #36] @ 53220 <__cxa_atexit@plt+0x471c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r2, [pc, #24] @ 53224 <__cxa_atexit@plt+0x471c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ + b 15a816c <__cxa_atexit@plt+0x159c10c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r4, r4, ror #31 │ │ │ │ orreq r7, r5, r0, lsr pc │ │ │ │ ldrsheq r2, [r4, #-32]! @ 0xffffffe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -72871,15 +72871,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #88] @ 53354 <__cxa_atexit@plt+0x472f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #80] @ 53358 <__cxa_atexit@plt+0x472f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r7, [pc, #68] @ 5335c <__cxa_atexit@plt+0x472fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -72912,15 +72912,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #52] @ 533d4 <__cxa_atexit@plt+0x47374> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 533d8 <__cxa_atexit@plt+0x47378> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r3, [pc, #16] @ 533cc <__cxa_atexit@plt+0x4736c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 4c804 <__cxa_atexit@plt+0x407a4> │ │ │ │ muleq r0, ip, r3 │ │ │ │ @@ -72938,15 +72938,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r5, [pc, #160] @ 534b0 <__cxa_atexit@plt+0x47450> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ + b 3f3870 <__cxa_atexit@plt+0x3e7810> │ │ │ │ ldr r2, [pc, #120] @ 5349c <__cxa_atexit@plt+0x4743c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ beq 53474 <__cxa_atexit@plt+0x47414> │ │ │ │ str r7, [r3] │ │ │ │ @@ -72960,15 +72960,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [pc, #68] @ 534a4 <__cxa_atexit@plt+0x47444> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 534a8 <__cxa_atexit@plt+0x47448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #44] @ 534b4 <__cxa_atexit@plt+0x47454> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -72985,15 +72985,15 @@ │ │ │ │ cmneq r4, r4, rrx │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 534d8 <__cxa_atexit@plt+0x47478> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 66490 <__cxa_atexit@plt+0x5a430> │ │ │ │ + b 365260 <__cxa_atexit@plt+0x359200> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, r0, asr #32 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 53508 <__cxa_atexit@plt+0x474a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -73084,15 +73084,15 @@ │ │ │ │ add lr, r3, #20 │ │ │ │ stm lr, {r2, r8, r9} │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, ip, asr #22 │ │ │ │ orreq r7, r5, r8, ror #24 │ │ │ │ orreq r7, r5, r4, asr #22 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -73111,15 +73111,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, r0, asr #22 │ │ │ │ orreq r7, r5, r4, asr #21 │ │ │ │ cmneq r4, r4, asr #28 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -73133,15 +73133,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ldr r3, [pc, #52] @ 53748 <__cxa_atexit@plt+0x476e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #44] @ 5374c <__cxa_atexit@plt+0x476ec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r3, [pc, #16] @ 53740 <__cxa_atexit@plt+0x476e0> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ b 4c804 <__cxa_atexit@plt+0x407a4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @@ -73227,15 +73227,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, r0, lsr #20 │ │ │ │ strdeq r7, [r5, r4] │ │ │ │ cmneq r4, r4, ror ip │ │ │ │ andeq r0, r0, r6, lsl #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -73296,15 +73296,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, ip, asr r8 │ │ │ │ orreq r7, r5, r0, ror #15 │ │ │ │ cmneq r4, r0, ror #22 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 539e8 <__cxa_atexit@plt+0x47988> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -73394,15 +73394,15 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, r4, lsl #15 │ │ │ │ orreq r7, r5, r8, asr r6 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -73420,24 +73420,24 @@ │ │ │ │ str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r7, r5, ip, ror #12 │ │ │ │ strdeq r7, [r5, r0] │ │ │ │ cmneq r4, r4, asr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 53bc8 <__cxa_atexit@plt+0x47b68> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 109a9f0 <__cxa_atexit@plt+0x108e990> │ │ │ │ + b 109a9e8 <__cxa_atexit@plt+0x108e988> │ │ │ │ cmneq r4, r4, lsr r6 │ │ │ │ cmneq r4, r4, lsr #12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53c38 <__cxa_atexit@plt+0x47bd8> │ │ │ │ @@ -73496,35 +73496,35 @@ │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 53ce8 <__cxa_atexit@plt+0x47c88> │ │ │ │ ldr r9, [r5], #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 109ae98 <__cxa_atexit@plt+0x108ee38> │ │ │ │ + b 109ae90 <__cxa_atexit@plt+0x108ee30> │ │ │ │ ldr r7, [pc, #44] @ 53d08 <__cxa_atexit@plt+0x47ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orreq r7, r5, ip, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 109ae98 <__cxa_atexit@plt+0x108ee38> │ │ │ │ + b 109ae90 <__cxa_atexit@plt+0x108ee30> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 53d54 <__cxa_atexit@plt+0x47cf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 53d5c <__cxa_atexit@plt+0x47cfc> │ │ │ │ @@ -73546,15 +73546,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 53db0 <__cxa_atexit@plt+0x47d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r7, [pc, #16] @ 53db4 <__cxa_atexit@plt+0x47d54> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r7, r5, r8, lsr #12 │ │ │ │ cmneq r4, r4, asr #20 │ │ │ │ @@ -73567,15 +73567,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 53df8 <__cxa_atexit@plt+0x47d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, r2, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b f7ecec <__cxa_atexit@plt+0xf72c8c> │ │ │ │ + b f7ece4 <__cxa_atexit@plt+0xf72c84> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r4, r0, asr #13 │ │ │ │ ldrdeq r7, [r5, r8] │ │ │ │ cmneq r4, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #240] @ 53f00 <__cxa_atexit@plt+0x47ea0> │ │ │ │ @@ -73607,15 +73607,15 @@ │ │ │ │ str r7, [r5, #-4]! │ │ │ │ ldr r7, [pc, #160] @ 53f1c <__cxa_atexit@plt+0x47ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #100] @ 53f0c <__cxa_atexit@plt+0x47eac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 53f10 <__cxa_atexit@plt+0x47eb0> │ │ │ │ @@ -73625,20 +73625,20 @@ │ │ │ │ ldr sl, [r5] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add r8, r2, #1 │ │ │ │ add r3, r1, #3 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #20] @ 53f08 <__cxa_atexit@plt+0x47ea8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @@ -73671,30 +73671,30 @@ │ │ │ │ str r2, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #124] @ 53ffc <__cxa_atexit@plt+0x47f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r6, [pc, #84] @ 53fec <__cxa_atexit@plt+0x47f8c> │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #80] @ 53ff0 <__cxa_atexit@plt+0x47f90> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #76] @ 53ff4 <__cxa_atexit@plt+0x47f94> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r7, [pc, #20] @ 53fe8 <__cxa_atexit@plt+0x47f88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @@ -73721,26 +73721,26 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [pc, #120] @ 540c0 <__cxa_atexit@plt+0x48060> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r3, [pc, #76] @ 540ac <__cxa_atexit@plt+0x4804c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 540b0 <__cxa_atexit@plt+0x48050> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 540b4 <__cxa_atexit@plt+0x48054> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r7, [pc, #24] @ 540a4 <__cxa_atexit@plt+0x48044> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, #20] @ 540a8 <__cxa_atexit@plt+0x48048> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -73769,15 +73769,15 @@ │ │ │ │ str r5, [r3] │ │ │ │ ldr r5, [pc, #168] @ 541ac <__cxa_atexit@plt+0x4814c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ ldr r8, [pc, #160] @ 541b0 <__cxa_atexit@plt+0x48150> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 54180 <__cxa_atexit@plt+0x48120> │ │ │ │ ldr r2, [pc, #100] @ 54194 <__cxa_atexit@plt+0x48134> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #96] @ 54198 <__cxa_atexit@plt+0x48138> │ │ │ │ @@ -73790,24 +73790,24 @@ │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r6, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r8, r0, #1 │ │ │ │ add r9, lr, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r7, [pc, #28] @ 54190 <__cxa_atexit@plt+0x48130> │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrheq r0, [r4, #-56]! @ 0xffffffc8 │ │ │ │ @ instruction: 0xffffca20 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmneq r4, r4, ror r3 │ │ │ │ cmneq r4, r4, lsl #4 │ │ │ │ @ instruction: 0xffff9f98 │ │ │ │ cmneq r4, r8, lsl r4 │ │ │ │ @@ -73865,30 +73865,30 @@ │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 542ac <__cxa_atexit@plt+0x4824c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 542b0 <__cxa_atexit@plt+0x48250> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ orreq r6, r5, r8, asr #29 │ │ │ │ orreq r7, r5, r4, asr #1 │ │ │ │ cmneq r4, r4, ror #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 542d4 <__cxa_atexit@plt+0x48274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ @ instruction: 0x01857094 │ │ │ │ ldrheq r1, [r4, #-72]! @ 0xffffffb8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -73958,30 +73958,30 @@ │ │ │ │ mov r7, r8 │ │ │ │ b 5329c <__cxa_atexit@plt+0x4723c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffee5c │ │ │ │ @ instruction: 0xffffee9c │ │ │ │ @ instruction: 0xffffeec8 │ │ │ │ cmneq r4, r4, lsr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 54448 <__cxa_atexit@plt+0x483e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 104aca0 <__cxa_atexit@plt+0x103ec40> │ │ │ │ + b 104ac98 <__cxa_atexit@plt+0x103ec38> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r4, r0, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #224] @ 54544 <__cxa_atexit@plt+0x484e4> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -74011,15 +74011,15 @@ │ │ │ │ ldr r7, [pc, #148] @ 5455c <__cxa_atexit@plt+0x484fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #92] @ 54554 <__cxa_atexit@plt+0x484f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -74074,15 +74074,15 @@ │ │ │ │ ldr r7, [pc, #124] @ 54640 <__cxa_atexit@plt+0x485e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #2 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r7, [pc, #84] @ 54638 <__cxa_atexit@plt+0x485d8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ b 4fc2c <__cxa_atexit@plt+0x43bcc> │ │ │ │ ldr r7, [pc, #60] @ 54634 <__cxa_atexit@plt+0x485d4> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74201,15 +74201,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #20] @ 547e0 <__cxa_atexit@plt+0x48780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xffffaa80 │ │ │ │ @ instruction: 0x0185699c │ │ │ │ @ instruction: 0xffffaad4 │ │ │ │ @ instruction: 0x01856bb0 │ │ │ │ orreq r6, r5, ip, lsl sl │ │ │ │ cmneq r4, r8, lsl #19 │ │ │ │ @@ -74239,15 +74239,15 @@ │ │ │ │ stm lr, {r0, r2, r7} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r7, r6, #2 │ │ │ │ b 51d98 <__cxa_atexit@plt+0x45d38> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffd0bc │ │ │ │ @ instruction: 0xffffd55c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r4, r8, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ @@ -74299,19 +74299,19 @@ │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ add r5, r3, #12 │ │ │ │ ldr r8, [pc, #28] @ 54974 <__cxa_atexit@plt+0x48914> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r7, r9 │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ orreq r6, r5, r4, ror #20 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffe824 │ │ │ │ cmneq r4, r0, lsl #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -74332,15 +74332,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 549f8 <__cxa_atexit@plt+0x48998> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 549fc <__cxa_atexit@plt+0x4899c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ orreq r6, r5, ip, ror r9 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ orreq r6, r5, r0, ror #18 │ │ │ │ @@ -74358,15 +74358,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 54a5c <__cxa_atexit@plt+0x489fc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 54a60 <__cxa_atexit@plt+0x48a00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ orreq r6, r5, r4, lsl r9 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ strdeq r6, [r5, r8] │ │ │ │ cmneq r4, r8, asr #24 │ │ │ │ @@ -74379,15 +74379,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ b 4acf4 <__cxa_atexit@plt+0x3ec94> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [pc, #4] @ 54aa0 <__cxa_atexit@plt+0x48a40> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 1124650 <__cxa_atexit@plt+0x11185f0> │ │ │ │ + b 1124648 <__cxa_atexit@plt+0x11185e8> │ │ │ │ orreq r6, r5, r0, lsr #18 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r4, ip, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -74406,18 +74406,18 @@ │ │ │ │ ldr r3, [pc, #48] @ 54b24 <__cxa_atexit@plt+0x48ac4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #40] @ 54b28 <__cxa_atexit@plt+0x48ac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r9, r1, #2 │ │ │ │ - b 17de88 <__cxa_atexit@plt+0x171e28> │ │ │ │ + b 8cfa4 <__cxa_atexit@plt+0x80f44> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffe3c4 │ │ │ │ ldrsheq r0, [r4, #-104]! @ 0xffffff98 │ │ │ │ orreq r6, r5, r0, asr r8 │ │ │ │ orreq r6, r5, r0, asr #17 │ │ │ │ cmneq r4, r8, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -74438,15 +74438,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 54ba0 <__cxa_atexit@plt+0x48b40> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 54ba4 <__cxa_atexit@plt+0x48b44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r6, [r5, r4] │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x018567b8 │ │ │ │ @@ -74464,15 +74464,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 54c04 <__cxa_atexit@plt+0x48ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 54c08 <__cxa_atexit@plt+0x48ba8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ orreq r6, r5, ip, ror #14 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ orreq r6, r5, r0, asr r7 │ │ │ │ cmneq r4, r4, ror #20 │ │ │ │ @@ -74481,15 +74481,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 54c38 <__cxa_atexit@plt+0x48bd8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 54c3c <__cxa_atexit@plt+0x48bdc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 16182f8 <__cxa_atexit@plt+0x160c298> │ │ │ │ + b 16182f0 <__cxa_atexit@plt+0x160c290> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r6, r5, ip, lsl #14 │ │ │ │ cmneq r4, r0, lsr sl │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #72] @ 54c9c <__cxa_atexit@plt+0x48c3c> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -74501,15 +74501,15 @@ │ │ │ │ ldr r7, [r8, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 54c94 <__cxa_atexit@plt+0x48c34> │ │ │ │ ldr r3, [pc, #36] @ 54ca4 <__cxa_atexit@plt+0x48c44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @@ -74522,26 +74522,26 @@ │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 54cdc <__cxa_atexit@plt+0x48c7c> │ │ │ │ ldr r3, [pc, #20] @ 54ce8 <__cxa_atexit@plt+0x48c88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r4, r4, lsl #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 54d08 <__cxa_atexit@plt+0x48ca8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r4, r4, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #40] @ 54d48 <__cxa_atexit@plt+0x48ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 54d4c <__cxa_atexit@plt+0x48cec> │ │ │ │ @@ -74549,15 +74549,15 @@ │ │ │ │ ldr r1, [pc, #32] @ 54d50 <__cxa_atexit@plt+0x48cf0> │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmnpeq r3, ip, lsl #15 @ p-variant is OBSOLETE │ │ │ │ cmneq r4, r0, lsr #10 │ │ │ │ cmneq r4, ip, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -74575,15 +74575,15 @@ │ │ │ │ stmda r5, {r1, r2} │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [pc, #172] @ 54e4c <__cxa_atexit@plt+0x48dec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ add sl, lr, #1 │ │ │ │ mov r9, r8 │ │ │ │ - b 1828f4 <__cxa_atexit@plt+0x176894> │ │ │ │ + b 91a10 <__cxa_atexit@plt+0x859b0> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr r0, [r3, #7] │ │ │ │ ldr r2, [r3, #11] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ cmp r2, #0 │ │ │ │ @@ -74605,15 +74605,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r3, [pc, #36] @ 54e3c <__cxa_atexit@plt+0x48ddc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #28] @ 54e40 <__cxa_atexit@plt+0x48de0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ @ instruction: 0x01740394 │ │ │ │ orreq r6, r5, r8, lsr r3 │ │ │ │ orreq r6, r5, ip, ror #10 │ │ │ │ @@ -74665,38 +74665,38 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #20]! │ │ │ │ ldr r3, [pc, #64] @ 54f48 <__cxa_atexit@plt+0x48ee8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r8, [pc, #56] @ 54f4c <__cxa_atexit@plt+0x48eec> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 54f50 <__cxa_atexit@plt+0x48ef0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ @ instruction: 0x018563bc │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ cmneq r4, r4, lsr #5 │ │ │ │ orreq r6, r5, r8, asr #4 │ │ │ │ orreq r6, r5, ip, ror r4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ cmnpeq r3, r4, asr #11 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 54f74 <__cxa_atexit@plt+0x48f14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ cmneq r4, ip, lsr #4 │ │ │ │ cmneq r4, r8, asr #13 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 54f90 <__cxa_atexit@plt+0x48f30> │ │ │ │ @@ -74730,15 +74730,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #116] @ 5507c <__cxa_atexit@plt+0x4901c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ add r8, r2, #1 │ │ │ │ add r9, r1, #3 │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + b 1377c60 <__cxa_atexit@plt+0x136bc00> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #56] @ 55068 <__cxa_atexit@plt+0x49008> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr sl, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ @@ -74942,15 +74942,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strexeq r5, r4, [r5] │ │ │ │ orreq r6, r5, r8, asr r0 │ │ │ │ orreq r5, r5, r4, ror pc │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ andeq r0, r0, r8, lsr #24 │ │ │ │ andeq r0, r0, ip, asr #22 │ │ │ │ @@ -75017,15 +75017,15 @@ │ │ │ │ b 557d4 <__cxa_atexit@plt+0x49774> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #84] @ 554e0 <__cxa_atexit@plt+0x49480> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -75057,15 +75057,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 55538 <__cxa_atexit@plt+0x494d8> │ │ │ │ b 55554 <__cxa_atexit@plt+0x494f4> │ │ │ │ ldr r3, [pc, #24] @ 55544 <__cxa_atexit@plt+0x494e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ add r5, r5, #8 │ │ │ │ - b 145a294 <__cxa_atexit@plt+0x144e234> │ │ │ │ + b 145a28c <__cxa_atexit@plt+0x144e22c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r5, r5, r0, lsr lr │ │ │ │ cmneq r4, r4, ror #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -75333,15 +75333,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r5, r5, r8, lsl #19 │ │ │ │ orreq r5, r5, ip, asr #20 │ │ │ │ orreq r5, r5, r8, ror #18 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @@ -75391,15 +75391,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ orreq r5, r5, r4, lsr #19 │ │ │ │ ldrheq pc, [r3, #-176]! @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -75420,15 +75420,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r2, [r3, #8] │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ b 3e190 <__cxa_atexit@plt+0x32130> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orreq r5, r5, r8, lsl #18 │ │ │ │ cmnpeq r3, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #72] @ 55b4c <__cxa_atexit@plt+0x49aec> │ │ │ │ @@ -75562,15 +75562,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r4, r8 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r4, #52 @ 0x34 │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ mov r4, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ @ instruction: 0xffffc35c │ │ │ │ strdeq r5, [r5, r8] │ │ │ │ orreq r5, r5, r8, asr #11 │ │ │ │ strdeq r5, [r5, r8] │ │ │ │ @ instruction: 0xfffffb08 │ │ │ │ ldrsheq pc, [r3, #-136]! @ 0xffffff78 @ │ │ │ │ @@ -75615,15 +75615,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #40] @ 55e04 <__cxa_atexit@plt+0x49da4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ strdeq r5, [r5, r8] │ │ │ │ strdeq r5, [r5, r8] │ │ │ │ @ instruction: 0x018554bc │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ cmnpeq r3, r4, lsr #16 @ p-variant is OBSOLETE │ │ │ │ @@ -75705,15 +75705,15 @@ │ │ │ │ ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff318 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ @ instruction: 0x018552bc │ │ │ │ orreq r5, r5, r8, asr #7 │ │ │ │ orreq r5, r5, r4, asr #6 │ │ │ │ @ instruction: 0xfffff2b4 │ │ │ │ ldrheq pc, [r3, #-108]! @ 0xffffff94 @ │ │ │ │ @@ -75758,15 +75758,15 @@ │ │ │ │ ldr r0, [r6, #-6] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #36] @ 56040 <__cxa_atexit@plt+0x49fe0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xfffff1f4 │ │ │ │ @ instruction: 0x018551bc │ │ │ │ @ instruction: 0x018551b4 │ │ │ │ orreq r5, r5, r4, ror r2 │ │ │ │ @ instruction: 0xfffff1d4 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldrsheq pc, [r3, #-92]! @ 0xffffffa4 @ │ │ │ │ @@ -75811,19 +75811,19 @@ │ │ │ │ sub sl, r3, #3 │ │ │ │ add ip, r5, #16 │ │ │ │ stm ip, {r0, r2, sl} │ │ │ │ str lr, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 1a4c30 <__cxa_atexit@plt+0x198bd0> │ │ │ │ + b b3d48 <__cxa_atexit@plt+0xa7ce8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0x018551bc │ │ │ │ ldrdeq r5, [r5, r8] │ │ │ │ cmnpeq r3, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ cmneq r3, ip, lsl #8 │ │ │ │ muleq r0, r8, r8 │ │ │ │ orreq r5, r5, ip, ror #4 │ │ │ │ orreq r5, r5, r8, ror #4 │ │ │ │ @@ -75958,29 +75958,29 @@ │ │ │ │ ldr r6, [pc, #92] @ 56390 <__cxa_atexit@plt+0x4a330> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldr r6, [pc, #60] @ 563a8 <__cxa_atexit@plt+0x4a348> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r8 │ │ │ │ ldr fp, [sp] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r5, [r5, ip] │ │ │ │ orreq r5, r5, r0, lsr #32 │ │ │ │ ldrdeq r4, [r5, r0] │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r0, r0, ip, lsr r6 │ │ │ │ @ instruction: 0xffffcc48 │ │ │ │ @@ -76011,15 +76011,15 @@ │ │ │ │ mov r7, fp │ │ │ │ b 56428 <__cxa_atexit@plt+0x4a3c8> │ │ │ │ ldr r3, [pc, #20] @ 56424 <__cxa_atexit@plt+0x4a3c4> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffbc78 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ mov fp, r7 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r5] │ │ │ │ and r7, r6, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -76061,15 +76061,15 @@ │ │ │ │ str sl, [r9, #20] │ │ │ │ ldr r5, [pc, #112] @ 56544 <__cxa_atexit@plt+0x4a4e4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ ldr r8, [pc, #104] @ 56548 <__cxa_atexit@plt+0x4a4e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r7, [pc, #72] @ 56538 <__cxa_atexit@plt+0x4a4d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -76079,15 +76079,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ orreq r4, r5, r8, asr #25 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ @ instruction: 0xffffc90c │ │ │ │ orreq r4, r5, r4, ror ip │ │ │ │ orreq r4, r5, r8, ror lr │ │ │ │ @@ -76122,23 +76122,23 @@ │ │ │ │ add lr, r9, #12 │ │ │ │ stm lr, {r0, r1, r3} │ │ │ │ ldr r3, [pc, #60] @ 56608 <__cxa_atexit@plt+0x4a5a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #52] @ 5660c <__cxa_atexit@plt+0x4a5ac> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffffc814 │ │ │ │ orreq r4, r5, ip, ror fp │ │ │ │ orreq r4, r5, r0, lsl #27 │ │ │ │ cmneq r3, r4, lsr #31 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -76163,18 +76163,18 @@ │ │ │ │ str r1, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ ldr r3, [pc, #36] @ 56694 <__cxa_atexit@plt+0x4a634> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r8, [pc, #28] @ 56698 <__cxa_atexit@plt+0x4a638> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffc774 │ │ │ │ ldrdeq r4, [r5, r8] │ │ │ │ ldrdeq r4, [r5, ip] │ │ │ │ cmneq r3, r8, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -76252,15 +76252,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #52 @ 0x34 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffc6fc │ │ │ │ strdeq r4, [r5, r0] │ │ │ │ orreq r4, r5, ip, lsl #22 │ │ │ │ orreq r4, r5, ip, lsl #21 │ │ │ │ ldrsbeq lr, [r3, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r7, asr #24 │ │ │ │ @@ -76302,15 +76302,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r5, #28] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ b 5612c <__cxa_atexit@plt+0x4a0cc> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffc61c │ │ │ │ orreq r4, r5, r0, lsl r9 │ │ │ │ orreq r4, r5, ip, lsr #20 │ │ │ │ orreq r4, r5, ip, lsr #19 │ │ │ │ cmneq r3, r8, lsl sp │ │ │ │ andeq r0, r0, r6, lsr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -76342,15 +76342,15 @@ │ │ │ │ b 5612c <__cxa_atexit@plt+0x4a0cc> │ │ │ │ ldr r3, [pc, #32] @ 56958 <__cxa_atexit@plt+0x4a8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ orreq r4, r5, r8, ror r8 │ │ │ │ orreq r4, r5, r0, ror r8 │ │ │ │ orreq r4, r5, r0, lsr r9 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ cmneq r3, r8, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -76370,15 +76370,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 1a4c30 <__cxa_atexit@plt+0x198bd0> │ │ │ │ + b b3d48 <__cxa_atexit@plt+0xa7ce8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ ldrsheq lr, [r3, #-112]! @ 0xffffff90 │ │ │ │ cmneq r3, r4, asr #22 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ orreq r4, r5, r8, lsr #19 │ │ │ │ @@ -76396,15 +76396,15 @@ │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b 1a4c30 <__cxa_atexit@plt+0x198bd0> │ │ │ │ + b b3d48 <__cxa_atexit@plt+0xa7ce8> │ │ │ │ cmneq r3, r8, lsl #15 │ │ │ │ ldrsbeq sp, [r3, #-172]! @ 0xffffff54 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orreq r4, r5, r0, asr #18 │ │ │ │ cmneq r3, r0, asr #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -76460,37 +76460,37 @@ │ │ │ │ str r7, [r9, #8] │ │ │ │ ldr r3, [pc, #36] @ 56b34 <__cxa_atexit@plt+0x4aad4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r8, [pc, #24] @ 56b38 <__cxa_atexit@plt+0x4aad8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 12da2d0 <__cxa_atexit@plt+0x12ce270> │ │ │ │ + b 12da2c8 <__cxa_atexit@plt+0x12ce268> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ @ instruction: 0xffffb518 │ │ │ │ orreq r4, r5, r0, asr #12 │ │ │ │ orreq r4, r5, r8, lsr r8 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #8] @ 56b58 <__cxa_atexit@plt+0x4aaf8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1427504 <__cxa_atexit@plt+0x141b4a4> │ │ │ │ + b 14274fc <__cxa_atexit@plt+0x141b49c> │ │ │ │ @ instruction: 0x0173ec98 │ │ │ │ @ instruction: 0x0173ec90 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #8] @ 56b7c <__cxa_atexit@plt+0x4ab1c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 1427504 <__cxa_atexit@plt+0x141b4a4> │ │ │ │ + b 14274fc <__cxa_atexit@plt+0x141b49c> │ │ │ │ cmneq r3, r4, ror ip │ │ │ │ cmneq r3, ip, asr ip │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -76499,131 +76499,131 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #36] @ 56bd4 <__cxa_atexit@plt+0x4ab74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ + b 1100940 <__cxa_atexit@plt+0x10f48e0> │ │ │ │ ldr r7, [pc, #16] @ 56bd8 <__cxa_atexit@plt+0x4ab78> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd21c │ │ │ │ orreq r4, r5, r4, lsl #16 │ │ │ │ cmneq r3, r0, lsr #24 │ │ │ │ - cmpeq lr, r1, lsl #5 │ │ │ │ + cmpeq lr, r1, ror r2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r8, lsr #5 │ │ │ │ + @ instruction: 0x015e9298 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #-32] @ 0xffffffe0 │ │ │ │ + cmpeq lr, r0, asr #5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [lr, #-39] @ 0xffffffd9 │ │ │ │ + cmpeq lr, r7, ror #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, pc, lsl r3 │ │ │ │ + cmpeq lr, pc, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r7, asr #6 │ │ │ │ + cmpeq lr, r7, lsr r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, fp, ror #6 │ │ │ │ + cmpeq lr, fp, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, pc, lsl #7 │ │ │ │ + cmpeq lr, pc, ror r3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [lr, #-51] @ 0xffffffcd │ │ │ │ + cmpeq lr, r3, lsr #7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #-55] @ 0xffffffc9 │ │ │ │ + cmpeq lr, r7, asr #7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [lr, #-59] @ 0xffffffc5 │ │ │ │ + cmpeq lr, fp, ror #7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, pc, lsl r4 │ │ │ │ + cmpeq lr, pc, lsl #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r3, asr #8 │ │ │ │ + cmpeq lr, r3, lsr r4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, r7, ror #8 │ │ │ │ + cmpeq lr, r7, asr r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, ip, lsl #9 │ │ │ │ + cmpeq lr, ip, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrheq r9, [lr, #-64] @ 0xffffffc0 │ │ │ │ + cmpeq lr, r0, lsr #9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #-68] @ 0xffffffbc │ │ │ │ + cmpeq lr, r4, asr #9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [lr, #-75] @ 0xffffffb5 │ │ │ │ + cmpeq lr, fp, ror #9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, pc, lsl r5 │ │ │ │ + cmpeq lr, pc, lsl #10 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, fp, lr} │ │ │ │ add fp, sp, #8 │ │ │ │ @@ -76663,1267532 +76663,1278621 @@ │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [lr] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ ldr r2, [pc, #20] @ 56e58 <__cxa_atexit@plt+0x4adf8> │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [fp, #-76] @ 0xffffffb4 │ │ │ │ ldr r0, [fp, #-72] @ 0xffffffb8 │ │ │ │ - bl 15f5728 <__cxa_atexit@plt+0x15e96c8> │ │ │ │ + bl 15f5720 <__cxa_atexit@plt+0x15e96c0> │ │ │ │ orreq r6, r5, r4, ror #9 │ │ │ │ @ instruction: 0xffffe128 │ │ │ │ @ instruction: 0xffffe12c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 56edc <__cxa_atexit@plt+0x4ae7c> │ │ │ │ - ldr r3, [pc, #136] @ 56f04 <__cxa_atexit@plt+0x4aea4> │ │ │ │ - tst r9, #3 │ │ │ │ + bhi 56e8c <__cxa_atexit@plt+0x4ae2c> │ │ │ │ + ldr r3, [pc, #32] @ 56e9c <__cxa_atexit@plt+0x4ae3c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 56ecc <__cxa_atexit@plt+0x4ae6c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56eec <__cxa_atexit@plt+0x4ae8c> │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 56f0c <__cxa_atexit@plt+0x4aeac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 56f08 <__cxa_atexit@plt+0x4aea8> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 56ea0 <__cxa_atexit@plt+0x4ae40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r3, r0, asr r9 │ │ │ │ - orreq r4, r5, r4, lsr #10 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r3, r8, lsl #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 56f58 <__cxa_atexit@plt+0x4aef8> │ │ │ │ - ldr lr, [pc, #48] @ 56f64 <__cxa_atexit@plt+0x4af04> │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc 56ee4 <__cxa_atexit@plt+0x4ae84> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 56ef0 <__cxa_atexit@plt+0x4ae90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0185449c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r4, [r5, r4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56f5c <__cxa_atexit@plt+0x4aefc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 56f78 <__cxa_atexit@plt+0x4af18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 56fe4 <__cxa_atexit@plt+0x4af84> │ │ │ │ - ldr r3, [pc, #132] @ 5700c <__cxa_atexit@plt+0x4afac> │ │ │ │ + bhi 56f64 <__cxa_atexit@plt+0x4af04> │ │ │ │ + ldr r3, [pc, #76] @ 56f7c <__cxa_atexit@plt+0x4af1c> │ │ │ │ tst r9, #3 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 56fd4 <__cxa_atexit@plt+0x4af74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 56ff4 <__cxa_atexit@plt+0x4af94> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #88] @ 57014 <__cxa_atexit@plt+0x4afb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r7, r8} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 56f4c <__cxa_atexit@plt+0x4aeec> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b0fc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 57010 <__cxa_atexit@plt+0x4afb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 56f80 <__cxa_atexit@plt+0x4af20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq r3, ip, asr #16 │ │ │ │ - orreq r4, r5, r8, lsl r4 │ │ │ │ + orreq r4, r5, r4, lsr #4 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + ldrheq lr, [r3, #-128]! @ 0xffffff80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 56fdc <__cxa_atexit@plt+0x4af7c> │ │ │ │ + ldr r1, [pc, #68] @ 56fe4 <__cxa_atexit@plt+0x4af84> │ │ │ │ + ldr r0, [pc, #68] @ 56fe8 <__cxa_atexit@plt+0x4af88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 56fcc <__cxa_atexit@plt+0x4af6c> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01854194 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 57068 <__cxa_atexit@plt+0x4b008> │ │ │ │ - ldr lr, [pc, #56] @ 57074 <__cxa_atexit@plt+0x4b014> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5707c <__cxa_atexit@plt+0x4b01c> │ │ │ │ + ldr r2, [pc, #116] @ 57098 <__cxa_atexit@plt+0x4b038> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 57070 <__cxa_atexit@plt+0x4b010> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 57084 <__cxa_atexit@plt+0x4b024> │ │ │ │ + ldr r3, [pc, #72] @ 5709c <__cxa_atexit@plt+0x4b03c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 570e4 <__cxa_atexit@plt+0x4b084> │ │ │ │ + ldr r3, [pc, #44] @ 570f0 <__cxa_atexit@plt+0x4b090> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01854398 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 570f8 <__cxa_atexit@plt+0x4b098> │ │ │ │ - ldr r3, [pc, #136] @ 57120 <__cxa_atexit@plt+0x4b0c0> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57138 <__cxa_atexit@plt+0x4b0d8> │ │ │ │ + ldr r7, [pc, #52] @ 5714c <__cxa_atexit@plt+0x4b0ec> │ │ │ │ tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 570e8 <__cxa_atexit@plt+0x4b088> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 57108 <__cxa_atexit@plt+0x4b0a8> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 57128 <__cxa_atexit@plt+0x4b0c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 5712c <__cxa_atexit@plt+0x4b0cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b0fc> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 57124 <__cxa_atexit@plt+0x4b0c4> │ │ │ │ + ldr r7, [pc, #16] @ 57150 <__cxa_atexit@plt+0x4b0f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsbeq lr, [r3, #-108]! @ 0xffffff94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 571fc <__cxa_atexit@plt+0x4b19c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5720c <__cxa_atexit@plt+0x4b1ac> │ │ │ │ + ldr r0, [pc, #180] @ 57238 <__cxa_atexit@plt+0x4b1d8> │ │ │ │ + ldr lr, [pc, #180] @ 5723c <__cxa_atexit@plt+0x4b1dc> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + sub r7, r3, #19 │ │ │ │ + mov r3, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr sl, [pc, #156] @ 57240 <__cxa_atexit@plt+0x4b1e0> │ │ │ │ + mov r0, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str sl, [r0, #28]! │ │ │ │ + add sl, r3, #8 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + add r3, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stm sl, {r8, r9, lr} │ │ │ │ + bcc 5721c <__cxa_atexit@plt+0x4b1bc> │ │ │ │ + ldr r2, [pc, #104] @ 57248 <__cxa_atexit@plt+0x4b1e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r3, ip, lsr r7 │ │ │ │ - orreq r4, r5, r8, lsl #6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r6, [pc, #32] @ 57244 <__cxa_atexit@plt+0x4b1e4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + orreq r4, r5, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orreq r3, r5, r0, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57180 <__cxa_atexit@plt+0x4b120> │ │ │ │ - ldr lr, [pc, #60] @ 5718c <__cxa_atexit@plt+0x4b12c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 57290 <__cxa_atexit@plt+0x4b230> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 572a8 <__cxa_atexit@plt+0x4b248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r4, r5, r4, lsl #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 572ac <__cxa_atexit@plt+0x4b24c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r5, r8, asr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 57334 <__cxa_atexit@plt+0x4b2d4> │ │ │ │ + ldr r3, [pc, #136] @ 57358 <__cxa_atexit@plt+0x4b2f8> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + beq 57314 <__cxa_atexit@plt+0x4b2b4> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57344 <__cxa_atexit@plt+0x4b2e4> │ │ │ │ + ldr r5, [pc, #100] @ 5735c <__cxa_atexit@plt+0x4b2fc> │ │ │ │ + tst r9, #3 │ │ │ │ + str r2, [r7] │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + beq 57324 <__cxa_atexit@plt+0x4b2c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b0fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 57364 <__cxa_atexit@plt+0x4b304> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 57360 <__cxa_atexit@plt+0x4b300> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + ldrsbeq lr, [r3, #-64]! @ 0xffffffc0 │ │ │ │ + cmneq r3, r8, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 573b0 <__cxa_atexit@plt+0x4b350> │ │ │ │ + ldr r7, [pc, #52] @ 573c4 <__cxa_atexit@plt+0x4b364> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r3, {r7, r8} │ │ │ │ + beq 573a4 <__cxa_atexit@plt+0x4b344> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5715c <__cxa_atexit@plt+0x4b0fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 573c8 <__cxa_atexit@plt+0x4b368> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r3, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + cmneq r3, r4, ror #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 57210 <__cxa_atexit@plt+0x4b1b0> │ │ │ │ - ldr r3, [pc, #136] @ 57238 <__cxa_atexit@plt+0x4b1d8> │ │ │ │ + bhi 5743c <__cxa_atexit@plt+0x4b3dc> │ │ │ │ + ldr r3, [pc, #120] @ 57464 <__cxa_atexit@plt+0x4b404> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 57200 <__cxa_atexit@plt+0x4b1a0> │ │ │ │ + beq 5742c <__cxa_atexit@plt+0x4b3cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 57220 <__cxa_atexit@plt+0x4b1c0> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 57240 <__cxa_atexit@plt+0x4b1e0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ + bcc 5744c <__cxa_atexit@plt+0x4b3ec> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r9, #7] │ │ │ │ + ldr r2, [pc, #84] @ 5746c <__cxa_atexit@plt+0x4b40c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5723c <__cxa_atexit@plt+0x4b1dc> │ │ │ │ + ldr r7, [pc, #36] @ 57468 <__cxa_atexit@plt+0x4b408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r3, r8, lsr #12 │ │ │ │ - strdeq r4, [r5, r0] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmneq r3, r4, ror #7 │ │ │ │ + orreq r3, r5, r8, lsr #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57290 <__cxa_atexit@plt+0x4b230> │ │ │ │ - ldr lr, [pc, #52] @ 5729c <__cxa_atexit@plt+0x4b23c> │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r4, r5, r8, ror #2 │ │ │ │ - cmneq r3, ip, lsr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 57308 <__cxa_atexit@plt+0x4b2a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 57300 <__cxa_atexit@plt+0x4b2a0> │ │ │ │ - ldr r7, [pc, #60] @ 57310 <__cxa_atexit@plt+0x4b2b0> │ │ │ │ - ldr r3, [pc, #60] @ 57314 <__cxa_atexit@plt+0x4b2b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #40] @ 57318 <__cxa_atexit@plt+0x4b2b8> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #32] @ 5731c <__cxa_atexit@plt+0x4b2bc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r3, r5, ip, asr lr │ │ │ │ - orreq r4, r5, r4, ror #1 │ │ │ │ - orreq r4, r5, r0, ror #1 │ │ │ │ - cmneq r3, r0, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5734c <__cxa_atexit@plt+0x4b2ec> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 5737c <__cxa_atexit@plt+0x4b31c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 57374 <__cxa_atexit@plt+0x4b314> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bcc 574b4 <__cxa_atexit@plt+0x4b454> │ │ │ │ + ldr r2, [pc, #44] @ 574c0 <__cxa_atexit@plt+0x4b460> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r3, r0, asr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r5, ip, lsr #26 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 573c8 <__cxa_atexit@plt+0x4b368> │ │ │ │ - ldr r5, [pc, #28] @ 573d8 <__cxa_atexit@plt+0x4b378> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9e3cc <__cxa_atexit@plt+0x9236c> │ │ │ │ - ldr r7, [pc, #12] @ 573dc <__cxa_atexit@plt+0x4b37c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrsbeq lr, [r3, #-64]! @ 0xffffffc0 │ │ │ │ - ldrheq lr, [r3, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r0, lsr #9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57428 <__cxa_atexit@plt+0x4b3c8> │ │ │ │ - ldr r5, [pc, #28] @ 57438 <__cxa_atexit@plt+0x4b3d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 9e3cc <__cxa_atexit@plt+0x9236c> │ │ │ │ - ldr r7, [pc, #12] @ 5743c <__cxa_atexit@plt+0x4b3dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - cmneq r3, r0, ror r4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57478 <__cxa_atexit@plt+0x4b418> │ │ │ │ - ldr r2, [pc, #40] @ 57488 <__cxa_atexit@plt+0x4b428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5748c <__cxa_atexit@plt+0x4b42c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi 574f8 <__cxa_atexit@plt+0x4b498> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 57500 <__cxa_atexit@plt+0x4b4a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57490 <__cxa_atexit@plt+0x4b430> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r0, ror lr │ │ │ │ - cmneq r3, r4, asr #8 │ │ │ │ - cmneq r3, r0, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 68294 <__cxa_atexit@plt+0x5c234> │ │ │ │ - cmneq r3, ip, lsl #8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + orreq r3, r5, r4, asr ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 574ec <__cxa_atexit@plt+0x4b48c> │ │ │ │ - ldr r2, [pc, #40] @ 574fc <__cxa_atexit@plt+0x4b49c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 57500 <__cxa_atexit@plt+0x4b4a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57504 <__cxa_atexit@plt+0x4b4a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 57590 <__cxa_atexit@plt+0x4b530> │ │ │ │ + ldr r7, [pc, #148] @ 575b8 <__cxa_atexit@plt+0x4b558> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strdeq r3, [r5, ip] │ │ │ │ - ldrsbeq lr, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5754c <__cxa_atexit@plt+0x4b4ec> │ │ │ │ - ldr r7, [pc, #52] @ 57560 <__cxa_atexit@plt+0x4b500> │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + beq 57580 <__cxa_atexit@plt+0x4b520> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 575a0 <__cxa_atexit@plt+0x4b540> │ │ │ │ + ldr r7, [pc, #120] @ 575c0 <__cxa_atexit@plt+0x4b560> │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 57564 <__cxa_atexit@plt+0x4b504> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #100] @ 575c4 <__cxa_atexit@plt+0x4b564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 57568 <__cxa_atexit@plt+0x4b508> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5756c <__cxa_atexit@plt+0x4b50c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r3, r5, r8, lsr #29 │ │ │ │ - orreq r3, r5, r0, lsr #29 │ │ │ │ - cmneq r3, r8, lsl #7 │ │ │ │ - cmneq r3, r0, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r0, asr r3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 575d0 <__cxa_atexit@plt+0x4b570> │ │ │ │ - ldr r7, [pc, #52] @ 575e4 <__cxa_atexit@plt+0x4b584> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 575e8 <__cxa_atexit@plt+0x4b588> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 575ec <__cxa_atexit@plt+0x4b58c> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 575f0 <__cxa_atexit@plt+0x4b590> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r3, r5, r4, lsr #28 │ │ │ │ - orreq r3, r5, ip, lsl lr │ │ │ │ - cmneq r3, r4, lsl #6 │ │ │ │ - cmneq r3, r0, lsl #6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 9d7bc <__cxa_atexit@plt+0x9175c> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57644 <__cxa_atexit@plt+0x4b5e4> │ │ │ │ - ldr r3, [pc, #40] @ 57658 <__cxa_atexit@plt+0x4b5f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5765c <__cxa_atexit@plt+0x4b5fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57660 <__cxa_atexit@plt+0x4b600> │ │ │ │ + ldr r7, [pc, #36] @ 575bc <__cxa_atexit@plt+0x4b55c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r0, lsr #25 │ │ │ │ - cmneq r3, ip, asr #5 │ │ │ │ - cmneq r3, r0, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x0173e294 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + orreq r3, r5, r0, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 576b0 <__cxa_atexit@plt+0x4b650> │ │ │ │ - ldr r2, [pc, #48] @ 576bc <__cxa_atexit@plt+0x4b65c> │ │ │ │ - ldr r1, [pc, #48] @ 576c0 <__cxa_atexit@plt+0x4b660> │ │ │ │ + bcc 57620 <__cxa_atexit@plt+0x4b5c0> │ │ │ │ + ldr r2, [pc, #64] @ 5762c <__cxa_atexit@plt+0x4b5cc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 576c4 <__cxa_atexit@plt+0x4b664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r4, asr #26 │ │ │ │ - cmneq r3, r8, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r4, lsr r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5771c <__cxa_atexit@plt+0x4b6bc> │ │ │ │ - ldr r3, [pc, #40] @ 57730 <__cxa_atexit@plt+0x4b6d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 57734 <__cxa_atexit@plt+0x4b6d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57738 <__cxa_atexit@plt+0x4b6d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - orreq r3, r5, r8, asr #23 │ │ │ │ - ldrsheq lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldrsheq lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 577bc <__cxa_atexit@plt+0x4b75c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 577cc <__cxa_atexit@plt+0x4b76c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #40] @ 57630 <__cxa_atexit@plt+0x4b5d0> │ │ │ │ + add r8, r3, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 577d0 <__cxa_atexit@plt+0x4b770> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 577d4 <__cxa_atexit@plt+0x4b774> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r5, r0, lsl fp │ │ │ │ - orreq r3, r5, ip, asr #21 │ │ │ │ - @ instruction: 0x018539b4 │ │ │ │ - cmneq r3, r8, asr r1 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0x01853bb4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5788c <__cxa_atexit@plt+0x4b82c> │ │ │ │ - ldr r2, [pc, #160] @ 5789c <__cxa_atexit@plt+0x4b83c> │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 5785c <__cxa_atexit@plt+0x4b7fc> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5786c <__cxa_atexit@plt+0x4b80c> │ │ │ │ - ldr r1, [pc, #132] @ 578a0 <__cxa_atexit@plt+0x4b840> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq 57880 <__cxa_atexit@plt+0x4b820> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 578a4 <__cxa_atexit@plt+0x4b844> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ + bhi 5768c <__cxa_atexit@plt+0x4b62c> │ │ │ │ + ldr r1, [pc, #68] @ 57694 <__cxa_atexit@plt+0x4b634> │ │ │ │ + ldr r0, [pc, #68] @ 57698 <__cxa_atexit@plt+0x4b638> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 5767c <__cxa_atexit@plt+0x4b61c> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 578ac <__cxa_atexit@plt+0x4b84c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r3, r5, r4, ror #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5772c <__cxa_atexit@plt+0x4b6cc> │ │ │ │ + ldr r2, [pc, #116] @ 57748 <__cxa_atexit@plt+0x4b6e8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 57720 <__cxa_atexit@plt+0x4b6c0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 57734 <__cxa_atexit@plt+0x4b6d4> │ │ │ │ + ldr r3, [pc, #72] @ 5774c <__cxa_atexit@plt+0x4b6ec> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 578a8 <__cxa_atexit@plt+0x4b848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrheq lr, [r3, #-0]! │ │ │ │ - strdeq r3, [r5, r4] │ │ │ │ - @ instruction: 0x0173e090 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 57910 <__cxa_atexit@plt+0x4b8b0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 57930 <__cxa_atexit@plt+0x4b8d0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 57924 <__cxa_atexit@plt+0x4b8c4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 57934 <__cxa_atexit@plt+0x4b8d4> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 57938 <__cxa_atexit@plt+0x4b8d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r3, r5, r0, asr r8 │ │ │ │ - cmneq r3, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 57968 <__cxa_atexit@plt+0x4b908> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq sp, [r3, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 579c0 <__cxa_atexit@plt+0x4b960> │ │ │ │ - ldr lr, [pc, #56] @ 579cc <__cxa_atexit@plt+0x4b96c> │ │ │ │ - ldr r1, [pc, #56] @ 579d0 <__cxa_atexit@plt+0x4b970> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 57794 <__cxa_atexit@plt+0x4b734> │ │ │ │ + ldr r3, [pc, #44] @ 577a0 <__cxa_atexit@plt+0x4b740> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, ip, ror #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 579f8 <__cxa_atexit@plt+0x4b998> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 577e8 <__cxa_atexit@plt+0x4b788> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5782c <__cxa_atexit@plt+0x4b7cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 57834 <__cxa_atexit@plt+0x4b7d4> │ │ │ │ + ldr lr, [pc, #156] @ 57870 <__cxa_atexit@plt+0x4b810> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + ldr r2, [pc, #152] @ 57874 <__cxa_atexit@plt+0x4b814> │ │ │ │ + mov r0, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + add r2, r0, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str lr, [r0, #-12] │ │ │ │ + str r9, [r0, #-8] │ │ │ │ + str r8, [r0, #-4] │ │ │ │ + bcc 57850 <__cxa_atexit@plt+0x4b7f0> │ │ │ │ + ldr r3, [pc, #112] @ 57880 <__cxa_atexit@plt+0x4b820> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #28] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 5783c <__cxa_atexit@plt+0x4b7dc> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 5787c <__cxa_atexit@plt+0x4b81c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 57878 <__cxa_atexit@plt+0x4b818> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrdeq r3, [r5, r8] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq sp, [r3, #-248]! @ 0xffffff08 │ │ │ │ + @ instruction: 0x018539b0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 57a3c <__cxa_atexit@plt+0x4b9dc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 57a48 <__cxa_atexit@plt+0x4b9e8> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 578c8 <__cxa_atexit@plt+0x4b868> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 578e0 <__cxa_atexit@plt+0x4b880> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r3, r5, ip, lsr r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldr r3, [pc, #20] @ 578e4 <__cxa_atexit@plt+0x4b884> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r5, r0, lsl r9 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r3, r4, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 5793c <__cxa_atexit@plt+0x4b8dc> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 57934 <__cxa_atexit@plt+0x4b8d4> │ │ │ │ + ldr r8, [pc, #40] @ 57944 <__cxa_atexit@plt+0x4b8e4> │ │ │ │ + ldr r3, [pc, #40] @ 57948 <__cxa_atexit@plt+0x4b8e8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r3, r0, asr #30 │ │ │ │ + orreq r3, r5, r4, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57a78 <__cxa_atexit@plt+0x4ba18> │ │ │ │ - ldr r5, [pc, #28] @ 57a88 <__cxa_atexit@plt+0x4ba28> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 6816c <__cxa_atexit@plt+0x5c10c> │ │ │ │ - ldr r7, [pc, #12] @ 57a8c <__cxa_atexit@plt+0x4ba2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi 57980 <__cxa_atexit@plt+0x4b920> │ │ │ │ + ldr r3, [pc, #32] @ 57988 <__cxa_atexit@plt+0x4b928> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 5798c <__cxa_atexit@plt+0x4b92c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r3, ip, asr #29 │ │ │ │ - ldrheq sp, [r3, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r3, r5, r4, asr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 579bc <__cxa_atexit@plt+0x4b95c> │ │ │ │ mov r8, r7 │ │ │ │ - b 577e8 <__cxa_atexit@plt+0x4b788> │ │ │ │ - @ instruction: 0x0173de9c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 579c0 <__cxa_atexit@plt+0x4b960> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldrheq sp, [r3, #-228]! @ 0xffffff1c │ │ │ │ + orreq r3, r5, ip, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57ad8 <__cxa_atexit@plt+0x4ba78> │ │ │ │ - ldr r5, [pc, #28] @ 57ae8 <__cxa_atexit@plt+0x4ba88> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi 57a10 <__cxa_atexit@plt+0x4b9b0> │ │ │ │ + ldr r2, [pc, #56] @ 57a18 <__cxa_atexit@plt+0x4b9b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 57a1c <__cxa_atexit@plt+0x4b9bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 57a20 <__cxa_atexit@plt+0x4b9c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 6816c <__cxa_atexit@plt+0x5c10c> │ │ │ │ - ldr r7, [pc, #12] @ 57aec <__cxa_atexit@plt+0x4ba8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - cmneq r3, ip, ror #28 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + cmneq r3, r0, ror #28 │ │ │ │ + orreq r3, r5, ip, asr #14 │ │ │ │ + orreq r3, r5, r4, asr #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57b30 <__cxa_atexit@plt+0x4bad0> │ │ │ │ - ldr r2, [pc, #48] @ 57b40 <__cxa_atexit@plt+0x4bae0> │ │ │ │ + bhi 57a70 <__cxa_atexit@plt+0x4ba10> │ │ │ │ + ldr r2, [pc, #56] @ 57a78 <__cxa_atexit@plt+0x4ba18> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 57a7c <__cxa_atexit@plt+0x4ba1c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 57b44 <__cxa_atexit@plt+0x4bae4> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 57a80 <__cxa_atexit@plt+0x4ba20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57b48 <__cxa_atexit@plt+0x4bae8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x018537bc │ │ │ │ - cmneq r3, ip, lsr lr │ │ │ │ - cmneq r3, r4, lsl lr │ │ │ │ + cmneq r3, r0, lsl lr │ │ │ │ + orreq r3, r5, ip, ror #13 │ │ │ │ + orreq r3, r5, r4, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 57b70 <__cxa_atexit@plt+0x4bb10> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 68d20 <__cxa_atexit@plt+0x5ccc0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, ip, lsl sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r0, ror #27 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57bd0 <__cxa_atexit@plt+0x4bb70> │ │ │ │ - ldr r2, [pc, #48] @ 57be0 <__cxa_atexit@plt+0x4bb80> │ │ │ │ + bhi 57ad0 <__cxa_atexit@plt+0x4ba70> │ │ │ │ + ldr r2, [pc, #56] @ 57ad8 <__cxa_atexit@plt+0x4ba78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #52] @ 57adc <__cxa_atexit@plt+0x4ba7c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 57be4 <__cxa_atexit@plt+0x4bb84> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #36] @ 57ae0 <__cxa_atexit@plt+0x4ba80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57be8 <__cxa_atexit@plt+0x4bb88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - orreq r3, r5, ip, lsl r7 │ │ │ │ - @ instruction: 0x0173dd9c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + cmneq r3, r8, lsr #27 │ │ │ │ + orreq r3, r5, ip, lsl #13 │ │ │ │ + orreq r3, r5, r4, lsl #13 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57c30 <__cxa_atexit@plt+0x4bbd0> │ │ │ │ - ldr r7, [pc, #52] @ 57c44 <__cxa_atexit@plt+0x4bbe4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 57c48 <__cxa_atexit@plt+0x4bbe8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 57c4c <__cxa_atexit@plt+0x4bbec> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 57c50 <__cxa_atexit@plt+0x4bbf0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57b30 <__cxa_atexit@plt+0x4bad0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 57b38 <__cxa_atexit@plt+0x4bad8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 57b3c <__cxa_atexit@plt+0x4badc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r3, r5, r4, asr #15 │ │ │ │ - orreq r3, r5, r4, asr #15 │ │ │ │ - cmneq r3, r4, asr sp │ │ │ │ - cmneq r3, ip, lsr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, ip, lsl sp │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + orreq r3, r5, r0, lsr r6 │ │ │ │ + orreq r3, r5, r0, lsr r6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 57cb4 <__cxa_atexit@plt+0x4bc54> │ │ │ │ - ldr r7, [pc, #52] @ 57cc8 <__cxa_atexit@plt+0x4bc68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 57ccc <__cxa_atexit@plt+0x4bc6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 57cd0 <__cxa_atexit@plt+0x4bc70> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 57cd4 <__cxa_atexit@plt+0x4bc74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 57be4 <__cxa_atexit@plt+0x4bb84> │ │ │ │ + ldr r2, [pc, #216] @ 57c38 <__cxa_atexit@plt+0x4bbd8> │ │ │ │ + sub r9, r3, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + bhi 57bf0 <__cxa_atexit@plt+0x4bb90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 57bf8 <__cxa_atexit@plt+0x4bb98> │ │ │ │ + ldr lr, [pc, #176] @ 57c3c <__cxa_atexit@plt+0x4bbdc> │ │ │ │ + ldr r2, [pc, #176] @ 57c40 <__cxa_atexit@plt+0x4bbe0> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r3, r1, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + str r8, [r1, #-8] │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + bcc 57c18 <__cxa_atexit@plt+0x4bbb8> │ │ │ │ + ldr r2, [pc, #128] @ 57c4c <__cxa_atexit@plt+0x4bbec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r3, r5, r0, asr #14 │ │ │ │ - orreq r3, r5, r0, asr #14 │ │ │ │ - ldrsbeq sp, [r3, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57d10 <__cxa_atexit@plt+0x4bcb0> │ │ │ │ - ldr r2, [pc, #40] @ 57d20 <__cxa_atexit@plt+0x4bcc0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 57d24 <__cxa_atexit@plt+0x4bcc4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57d28 <__cxa_atexit@plt+0x4bcc8> │ │ │ │ + mov r1, r6 │ │ │ │ + b 57c00 <__cxa_atexit@plt+0x4bba0> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 57c48 <__cxa_atexit@plt+0x4bbe8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r3, [r5, r8] │ │ │ │ - cmneq r3, r0, lsr #25 │ │ │ │ - cmneq r3, ip, ror ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6ac40 <__cxa_atexit@plt+0x5ebe0> │ │ │ │ - cmneq r3, r8, ror #24 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r6, [pc, #36] @ 57c44 <__cxa_atexit@plt+0x4bbe4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r3, [r5, r4] │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + orreq r3, r5, r0, lsr #12 │ │ │ │ + @ instruction: 0xfffffc60 │ │ │ │ + cmneq r3, r4, lsr ip │ │ │ │ + strdeq r3, [r5, r4] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57d84 <__cxa_atexit@plt+0x4bd24> │ │ │ │ - ldr r2, [pc, #40] @ 57d94 <__cxa_atexit@plt+0x4bd34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 57d98 <__cxa_atexit@plt+0x4bd38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi 57c9c <__cxa_atexit@plt+0x4bc3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 57ca4 <__cxa_atexit@plt+0x4bc44> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 57ca8 <__cxa_atexit@plt+0x4bc48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57d9c <__cxa_atexit@plt+0x4bd3c> │ │ │ │ + b 13c15e0 <__cxa_atexit@plt+0x13b5580> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r3, r5, r4, asr #9 │ │ │ │ + orreq r3, r5, r4, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57d54 <__cxa_atexit@plt+0x4bcf4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r3, [pc, #208] @ 57da4 <__cxa_atexit@plt+0x4bd44> │ │ │ │ + sub sl, r2, #20 │ │ │ │ + cmp fp, sl │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r2, {r3, r7} │ │ │ │ + bhi 57d60 <__cxa_atexit@plt+0x4bd00> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 57d68 <__cxa_atexit@plt+0x4bd08> │ │ │ │ + ldr lr, [pc, #172] @ 57da8 <__cxa_atexit@plt+0x4bd48> │ │ │ │ + ldr r3, [pc, #172] @ 57dac <__cxa_atexit@plt+0x4bd4c> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r2, #-12] │ │ │ │ + str r3, [r1, #16]! │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + add r2, r1, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + str r9, [r1, #-8] │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + bcc 57d84 <__cxa_atexit@plt+0x4bd24> │ │ │ │ + ldr r3, [pc, #124] @ 57db8 <__cxa_atexit@plt+0x4bd58> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 57d70 <__cxa_atexit@plt+0x4bd10> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 57db4 <__cxa_atexit@plt+0x4bd54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r3, r5, r4, ror #10 │ │ │ │ - cmneq r3, ip, lsr #24 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r6, [pc, #36] @ 57db0 <__cxa_atexit@plt+0x4bd50> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r5, r0, ror #8 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + @ instruction: 0x018534b0 │ │ │ │ + @ instruction: 0xfffffaf4 │ │ │ │ + cmneq r3, r4, asr #21 │ │ │ │ + orreq r3, r5, r4, lsl #9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 57dd8 <__cxa_atexit@plt+0x4bd78> │ │ │ │ - ldr r2, [pc, #40] @ 57de8 <__cxa_atexit@plt+0x4bd88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 57dec <__cxa_atexit@plt+0x4bd8c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi 57e08 <__cxa_atexit@plt+0x4bda8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 57e10 <__cxa_atexit@plt+0x4bdb0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 57e14 <__cxa_atexit@plt+0x4bdb4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57df0 <__cxa_atexit@plt+0x4bd90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r0, lsl r5 │ │ │ │ - cmneq r3, r0, lsl #24 │ │ │ │ - ldrsbeq sp, [r3, #-188]! @ 0xffffff44 │ │ │ │ + orreq r3, r5, r8, asr r3 │ │ │ │ + orreq r3, r5, r8, asr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6b0c0 <__cxa_atexit@plt+0x5f060> │ │ │ │ - cmneq r3, r8, asr #23 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 57e4c <__cxa_atexit@plt+0x4bdec> │ │ │ │ - ldr r2, [pc, #40] @ 57e5c <__cxa_atexit@plt+0x4bdfc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 57e60 <__cxa_atexit@plt+0x4be00> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 57ebc <__cxa_atexit@plt+0x4be5c> │ │ │ │ + ldr r2, [pc, #216] @ 57f10 <__cxa_atexit@plt+0x4beb0> │ │ │ │ + sub r9, r3, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + bhi 57ec8 <__cxa_atexit@plt+0x4be68> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 57ed0 <__cxa_atexit@plt+0x4be70> │ │ │ │ + ldr lr, [pc, #176] @ 57f14 <__cxa_atexit@plt+0x4beb4> │ │ │ │ + ldr r2, [pc, #176] @ 57f18 <__cxa_atexit@plt+0x4beb8> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r3, r1, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + str r8, [r1, #-8] │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + bcc 57ef0 <__cxa_atexit@plt+0x4be90> │ │ │ │ + ldr r2, [pc, #128] @ 57f24 <__cxa_atexit@plt+0x4bec4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 57e64 <__cxa_atexit@plt+0x4be04> │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 57ed8 <__cxa_atexit@plt+0x4be78> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 57f20 <__cxa_atexit@plt+0x4bec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x0185349c │ │ │ │ - cmneq r3, ip, lsl #23 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r6, [pc, #36] @ 57f1c <__cxa_atexit@plt+0x4bebc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r3, [r5, ip] │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + orreq r3, r5, r8, asr #6 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + cmneq r3, ip, asr r9 │ │ │ │ + orreq r3, r5, ip, lsl r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57ea0 <__cxa_atexit@plt+0x4be40> │ │ │ │ - ldr r3, [pc, #40] @ 57eb4 <__cxa_atexit@plt+0x4be54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 57eb8 <__cxa_atexit@plt+0x4be58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57ebc <__cxa_atexit@plt+0x4be5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 57f74 <__cxa_atexit@plt+0x4bf14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 57f7c <__cxa_atexit@plt+0x4bf1c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 57f80 <__cxa_atexit@plt+0x4bf20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r4, asr #8 │ │ │ │ - cmneq r3, ip, asr fp │ │ │ │ - cmneq r3, r8, lsr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 61380 <__cxa_atexit@plt+0x55320> │ │ │ │ - cmneq r3, r8, lsr #22 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + orreq r3, r5, ip, ror #3 │ │ │ │ + orreq r3, r5, ip, ror #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 57f14 <__cxa_atexit@plt+0x4beb4> │ │ │ │ - ldr r3, [pc, #40] @ 57f28 <__cxa_atexit@plt+0x4bec8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 57f2c <__cxa_atexit@plt+0x4becc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57f30 <__cxa_atexit@plt+0x4bed0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 58028 <__cxa_atexit@plt+0x4bfc8> │ │ │ │ + ldr r2, [pc, #216] @ 5807c <__cxa_atexit@plt+0x4c01c> │ │ │ │ + sub r9, r3, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + bhi 58034 <__cxa_atexit@plt+0x4bfd4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 5803c <__cxa_atexit@plt+0x4bfdc> │ │ │ │ + ldr lr, [pc, #176] @ 58080 <__cxa_atexit@plt+0x4c020> │ │ │ │ + ldr r2, [pc, #176] @ 58084 <__cxa_atexit@plt+0x4c024> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r3, r1, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + str r8, [r1, #-8] │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + bcc 5805c <__cxa_atexit@plt+0x4bffc> │ │ │ │ + ldr r2, [pc, #128] @ 58090 <__cxa_atexit@plt+0x4c030> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r1, r6 │ │ │ │ + b 58044 <__cxa_atexit@plt+0x4bfe4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 5808c <__cxa_atexit@plt+0x4c02c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - ldrdeq r3, [r5, r0] │ │ │ │ - cmneq r3, r8, ror #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r6, [pc, #36] @ 58088 <__cxa_atexit@plt+0x4c028> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01853190 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + ldrdeq r3, [r5, ip] │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + ldrsheq sp, [r3, #-112]! @ 0xffffff90 │ │ │ │ + @ instruction: 0x018531b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57f6c <__cxa_atexit@plt+0x4bf0c> │ │ │ │ - ldr r3, [pc, #40] @ 57f80 <__cxa_atexit@plt+0x4bf20> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 57f84 <__cxa_atexit@plt+0x4bf24> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57f88 <__cxa_atexit@plt+0x4bf28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 580e0 <__cxa_atexit@plt+0x4c080> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 580e8 <__cxa_atexit@plt+0x4c088> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 580ec <__cxa_atexit@plt+0x4c08c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 13c15e0 <__cxa_atexit@plt+0x13b5580> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r8, ror r3 │ │ │ │ - ldrheq sp, [r3, #-168]! @ 0xffffff58 │ │ │ │ - @ instruction: 0x0173da94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 622cc <__cxa_atexit@plt+0x5626c> │ │ │ │ - cmneq r3, r4, lsl #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 57fe0 <__cxa_atexit@plt+0x4bf80> │ │ │ │ - ldr r3, [pc, #40] @ 57ff4 <__cxa_atexit@plt+0x4bf94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 57ff8 <__cxa_atexit@plt+0x4bf98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 57ffc <__cxa_atexit@plt+0x4bf9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + orreq r3, r5, r0, lsl #1 │ │ │ │ + orreq r3, r5, r0, lsl #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5813c <__cxa_atexit@plt+0x4c0dc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 58144 <__cxa_atexit@plt+0x4c0e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 58148 <__cxa_atexit@plt+0x4c0e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 13c1570 <__cxa_atexit@plt+0x13b5510> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r3, r5, r4, lsl #6 │ │ │ │ - cmneq r3, r4, asr #20 │ │ │ │ - cmneq r3, r4, asr #20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + orreq r3, r5, r4, lsr #32 │ │ │ │ + orreq r3, r5, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 58034 <__cxa_atexit@plt+0x4bfd4> │ │ │ │ - ldr r3, [pc, #24] @ 58040 <__cxa_atexit@plt+0x4bfe0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 581f0 <__cxa_atexit@plt+0x4c190> │ │ │ │ + ldr r2, [pc, #216] @ 58244 <__cxa_atexit@plt+0x4c1e4> │ │ │ │ + sub r9, r3, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + bhi 581fc <__cxa_atexit@plt+0x4c19c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 58204 <__cxa_atexit@plt+0x4c1a4> │ │ │ │ + ldr lr, [pc, #176] @ 58248 <__cxa_atexit@plt+0x4c1e8> │ │ │ │ + ldr r2, [pc, #176] @ 5824c <__cxa_atexit@plt+0x4c1ec> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + mov r1, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + add r3, r1, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str lr, [r1, #-12] │ │ │ │ + str r8, [r1, #-8] │ │ │ │ + str r8, [r1, #-4] │ │ │ │ + bcc 58224 <__cxa_atexit@plt+0x4c1c4> │ │ │ │ + ldr r2, [pc, #128] @ 58258 <__cxa_atexit@plt+0x4c1f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r1, r6 │ │ │ │ + b 5820c <__cxa_atexit@plt+0x4c1ac> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 58254 <__cxa_atexit@plt+0x4c1f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5808c <__cxa_atexit@plt+0x4c02c> │ │ │ │ - ldr r3, [pc, #40] @ 580a0 <__cxa_atexit@plt+0x4c040> │ │ │ │ + ldr r6, [pc, #36] @ 58250 <__cxa_atexit@plt+0x4c1f0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r5, r8, asr #31 │ │ │ │ + @ instruction: 0xfffff518 │ │ │ │ + orreq r3, r5, r4, lsl r0 │ │ │ │ + @ instruction: 0xfffff654 │ │ │ │ + cmneq r3, r8, lsr #12 │ │ │ │ + orreq r2, r5, r8, ror #31 │ │ │ │ + cmneq r3, ip, lsl r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5828c <__cxa_atexit@plt+0x4c22c> │ │ │ │ + ldr r3, [pc, #28] @ 5829c <__cxa_atexit@plt+0x4c23c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 580a4 <__cxa_atexit@plt+0x4c044> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 580a8 <__cxa_atexit@plt+0x4c048> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 13c1470 <__cxa_atexit@plt+0x13b5410> │ │ │ │ + ldr r7, [pc, #12] @ 582a0 <__cxa_atexit@plt+0x4c240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r8, asr r2 │ │ │ │ - ldrsbeq sp, [r3, #-148]! @ 0xffffff6c │ │ │ │ - cmneq r3, r8, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq sp, [r3, #-92]! @ 0xffffffa4 │ │ │ │ + ldrsbeq sp, [r3, #-88]! @ 0xffffffa8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 580f8 <__cxa_atexit@plt+0x4c098> │ │ │ │ - ldr r2, [pc, #48] @ 58104 <__cxa_atexit@plt+0x4c0a4> │ │ │ │ - ldr r1, [pc, #48] @ 58108 <__cxa_atexit@plt+0x4c0a8> │ │ │ │ + bcc 582f0 <__cxa_atexit@plt+0x4c290> │ │ │ │ + ldr r2, [pc, #48] @ 582fc <__cxa_atexit@plt+0x4c29c> │ │ │ │ + ldr r1, [pc, #48] @ 58300 <__cxa_atexit@plt+0x4c2a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 5810c <__cxa_atexit@plt+0x4c0ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r4, lsl #6 │ │ │ │ - cmneq r3, r0, lsl #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r3, r8, ror r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, ip, lsr r9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58164 <__cxa_atexit@plt+0x4c104> │ │ │ │ - ldr r3, [pc, #40] @ 58178 <__cxa_atexit@plt+0x4c118> │ │ │ │ + ldr r3, [pc, #32] @ 58338 <__cxa_atexit@plt+0x4c2d8> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5817c <__cxa_atexit@plt+0x4c11c> │ │ │ │ + mov r8, r7 │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 5833c <__cxa_atexit@plt+0x4c2dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58180 <__cxa_atexit@plt+0x4c120> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r2, r5, r4, lsl lr │ │ │ │ + cmneq r3, ip, lsr r5 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58370 <__cxa_atexit@plt+0x4c310> │ │ │ │ + ldr r7, [pc, #40] @ 58388 <__cxa_atexit@plt+0x4c328> │ │ │ │ + ldr r0, [pc, #40] @ 5838c <__cxa_atexit@plt+0x4c32c> │ │ │ │ + add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - orreq r3, r5, r0, lsl #3 │ │ │ │ - ldrsheq sp, [r3, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 581bc <__cxa_atexit@plt+0x4c15c> │ │ │ │ - ldr r3, [pc, #40] @ 581d0 <__cxa_atexit@plt+0x4c170> │ │ │ │ + ldr r3, [pc, #12] @ 58384 <__cxa_atexit@plt+0x4c324> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 581d4 <__cxa_atexit@plt+0x4c174> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 581d8 <__cxa_atexit@plt+0x4c178> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r5, r8, lsr #2 │ │ │ │ - cmneq r3, ip, asr #17 │ │ │ │ - cmneq r3, r8, lsr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq r3, ip, lsl r5 │ │ │ │ + cmneq r3, r8, lsl r5 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 583ac <__cxa_atexit@plt+0x4c34c> │ │ │ │ mov r8, r7 │ │ │ │ - b 62a90 <__cxa_atexit@plt+0x56a30> │ │ │ │ - @ instruction: 0x0173d898 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58230 <__cxa_atexit@plt+0x4c1d0> │ │ │ │ - ldr r3, [pc, #40] @ 58244 <__cxa_atexit@plt+0x4c1e4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58248 <__cxa_atexit@plt+0x4c1e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5824c <__cxa_atexit@plt+0x4c1ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strheq r3, [r5, r4] │ │ │ │ - cmneq r3, r8, asr r8 │ │ │ │ - cmneq r3, ip, lsr r8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5828c <__cxa_atexit@plt+0x4c22c> │ │ │ │ - ldr r3, [pc, #40] @ 582a0 <__cxa_atexit@plt+0x4c240> │ │ │ │ + b 15a61dc <__cxa_atexit@plt+0x159a17c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r3, [pc, #8] @ 583cc <__cxa_atexit@plt+0x4c36c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 58488 <__cxa_atexit@plt+0x4c428> │ │ │ │ + ldr r1, [pc, #204] @ 584bc <__cxa_atexit@plt+0x4c45c> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r9, [pc, #200] @ 584c0 <__cxa_atexit@plt+0x4c460> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #4]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + mov r1, r5 │ │ │ │ + mov r3, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #12]! │ │ │ │ + add r9, r0, #40 @ 0x28 │ │ │ │ + str r8, [r1, #-4]! │ │ │ │ + cmp r2, r9 │ │ │ │ + str r7, [r5] │ │ │ │ + str r7, [r0, #20] │ │ │ │ + str r7, [r0, #8] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + bcc 58498 <__cxa_atexit@plt+0x4c438> │ │ │ │ + ldr sl, [pc, #132] @ 584c8 <__cxa_atexit@plt+0x4c468> │ │ │ │ + ldr lr, [pc, #132] @ 584cc <__cxa_atexit@plt+0x4c46c> │ │ │ │ + ldr r2, [pc, #132] @ 584d0 <__cxa_atexit@plt+0x4c470> │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str sl, [r6, #28]! │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r8, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r0, [pc, #36] @ 584c4 <__cxa_atexit@plt+0x4c464> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r1] │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + @ instruction: 0xfffff5d0 │ │ │ │ + @ instruction: 0xfffff618 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffc4c │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + strdeq r2, [r5, r0] │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + stmda r5, {r7, r8} │ │ │ │ + bcc 58540 <__cxa_atexit@plt+0x4c4e0> │ │ │ │ + ldr r9, [pc, #92] @ 58558 <__cxa_atexit@plt+0x4c4f8> │ │ │ │ + ldr lr, [pc, #92] @ 5855c <__cxa_atexit@plt+0x4c4fc> │ │ │ │ + ldr r2, [pc, #92] @ 58560 <__cxa_atexit@plt+0x4c500> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r2, r5, #32 │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r3, [pc, #28] @ 58564 <__cxa_atexit@plt+0x4c504> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 582a4 <__cxa_atexit@plt+0x4c244> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 582a8 <__cxa_atexit@plt+0x4c248> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + orreq r2, r5, r8, lsr ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + and r1, r7, #3 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + cmp r1, #2 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + bne 58624 <__cxa_atexit@plt+0x4c5c4> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp sl, r1 │ │ │ │ + bcc 58680 <__cxa_atexit@plt+0x4c620> │ │ │ │ + ldr r0, [pc, #320] @ 586e0 <__cxa_atexit@plt+0x4c680> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr ip, [pc, #316] @ 586e4 <__cxa_atexit@plt+0x4c684> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + mov r0, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r1, #28] │ │ │ │ + str ip, [r0, #20]! │ │ │ │ + add r2, r1, #48 @ 0x30 │ │ │ │ + cmp sl, r2 │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + str lr, [r1, #16] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + bcc 586b4 <__cxa_atexit@plt+0x4c654> │ │ │ │ + ldr sl, [pc, #272] @ 586f8 <__cxa_atexit@plt+0x4c698> │ │ │ │ + ldr r3, [pc, #272] @ 586fc <__cxa_atexit@plt+0x4c69c> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + add sl, pc, sl │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #36]! @ 0x24 │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + stmda r5, {r0, sl} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r6, [pc, #232] @ 58700 <__cxa_atexit@plt+0x4c6a0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r2 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #12 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + cmp r0, r1 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + bcc 58690 <__cxa_atexit@plt+0x4c630> │ │ │ │ + ldr lr, [pc, #168] @ 586ec <__cxa_atexit@plt+0x4c68c> │ │ │ │ + ldr r0, [pc, #168] @ 586f0 <__cxa_atexit@plt+0x4c690> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r6, lr} │ │ │ │ + str r2, [r6, #8] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r6, [pc, #132] @ 586f4 <__cxa_atexit@plt+0x4c694> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r1 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #68] @ 586dc <__cxa_atexit@plt+0x4c67c> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + ldr r7, [pc, #44] @ 586e8 <__cxa_atexit@plt+0x4c688> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - orreq r3, r5, r8, asr r0 │ │ │ │ - ldrsheq sp, [r3, #-124]! @ 0xffffff84 │ │ │ │ - cmneq r3, r4, lsl #16 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 582fc <__cxa_atexit@plt+0x4c29c> │ │ │ │ - ldr r3, [pc, #40] @ 58310 <__cxa_atexit@plt+0x4c2b0> │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r1 │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffb4c │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff438 │ │ │ │ + ldrdeq r2, [r5, r0] │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + orreq r2, r5, ip, lsr #22 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5876c <__cxa_atexit@plt+0x4c70c> │ │ │ │ + ldr r1, [pc, #84] @ 58784 <__cxa_atexit@plt+0x4c724> │ │ │ │ + ldr lr, [pc, #84] @ 58788 <__cxa_atexit@plt+0x4c728> │ │ │ │ + ldr r2, [pc, #84] @ 5878c <__cxa_atexit@plt+0x4c72c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + mov r8, r2 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r3, [pc, #28] @ 58790 <__cxa_atexit@plt+0x4c730> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58314 <__cxa_atexit@plt+0x4c2b4> │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + @ instruction: 0xfffff350 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq r2, r5, r4, lsl #20 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 587c0 <__cxa_atexit@plt+0x4c760> │ │ │ │ + bic r7, r9, #3 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 5886c <__cxa_atexit@plt+0x4c80c> │ │ │ │ + ldr ip, [pc, #200] @ 588a0 <__cxa_atexit@plt+0x4c840> │ │ │ │ + mov r8, r6 │ │ │ │ + ldr lr, [pc, #196] @ 588a4 <__cxa_atexit@plt+0x4c844> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str ip, [r8, #4]! │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + mov r1, r8 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + add lr, r8, #48 @ 0x30 │ │ │ │ + cmp r0, lr │ │ │ │ + str r9, [r8, #28] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str sl, [r8, #16] │ │ │ │ + str r9, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bcc 5887c <__cxa_atexit@plt+0x4c81c> │ │ │ │ + ldr r0, [pc, #128] @ 588ac <__cxa_atexit@plt+0x4c84c> │ │ │ │ + ldr r9, [pc, #128] @ 588b0 <__cxa_atexit@plt+0x4c850> │ │ │ │ + ldr r3, [pc, #128] @ 588b4 <__cxa_atexit@plt+0x4c854> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58318 <__cxa_atexit@plt+0x4c2b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r0, [r6, #36]! @ 0x24 │ │ │ │ + add r0, r6, #8 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stm r0, {r2, r8, sl} │ │ │ │ + ldr r3, [r5, #32] │ │ │ │ + ldr r1, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r0, [pc, #36] @ 588a8 <__cxa_atexit@plt+0x4c848> │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r8, ror #31 │ │ │ │ - cmneq r3, ip, asr #15 │ │ │ │ - cmneq r3, r4, lsr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r3] │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ + @ instruction: 0xfffff308 │ │ │ │ + @ instruction: 0xfffff348 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffff420 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + orreq r2, r5, r8, lsl #18 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58360 <__cxa_atexit@plt+0x4c300> │ │ │ │ - ldr r2, [pc, #40] @ 5836c <__cxa_atexit@plt+0x4c30c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #28] @ 58370 <__cxa_atexit@plt+0x4c310> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - orreq r3, r5, r0, lsr #1 │ │ │ │ - cmneq r3, r8, asr r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 583b0 <__cxa_atexit@plt+0x4c350> │ │ │ │ - ldr r3, [pc, #40] @ 583c4 <__cxa_atexit@plt+0x4c364> │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5892c <__cxa_atexit@plt+0x4c8cc> │ │ │ │ + ldr r9, [pc, #92] @ 58944 <__cxa_atexit@plt+0x4c8e4> │ │ │ │ + ldr lr, [pc, #92] @ 58948 <__cxa_atexit@plt+0x4c8e8> │ │ │ │ + ldr r2, [pc, #92] @ 5894c <__cxa_atexit@plt+0x4c8ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + add r2, r5, #36 @ 0x24 │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r5, #12] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r3, [pc, #28] @ 58950 <__cxa_atexit@plt+0x4c8f0> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 583c8 <__cxa_atexit@plt+0x4c368> │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ + @ instruction: 0xfffff364 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + orreq r2, r5, ip, asr #16 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 58a14 <__cxa_atexit@plt+0x4c9b4> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #32 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 58a38 <__cxa_atexit@plt+0x4c9d8> │ │ │ │ + ldr r3, [pc, #236] @ 58a70 <__cxa_atexit@plt+0x4ca10> │ │ │ │ + mov r2, r5 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr sl, [pc, #228] @ 58a74 <__cxa_atexit@plt+0x4ca14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + ldr r9, [r2, #20] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + mov r1, r8 │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r1, #20]! │ │ │ │ + str r0, [r8, #12] │ │ │ │ + add r0, r8, #48 @ 0x30 │ │ │ │ + cmp lr, r0 │ │ │ │ + str r8, [r2, #-4] │ │ │ │ + str r1, [r2] │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r9, [r8, #16] │ │ │ │ + bcc 58a48 <__cxa_atexit@plt+0x4c9e8> │ │ │ │ + ldr lr, [pc, #172] @ 58a84 <__cxa_atexit@plt+0x4ca24> │ │ │ │ + ldr sl, [pc, #172] @ 58a88 <__cxa_atexit@plt+0x4ca28> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #36]! @ 0x24 │ │ │ │ + add sl, r6, #8 │ │ │ │ + stm sl, {r3, r8, r9} │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r6, [pc, #136] @ 58a8c <__cxa_atexit@plt+0x4ca2c> │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r0 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r3, [pc, #96] @ 58a7c <__cxa_atexit@plt+0x4ca1c> │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r0, r2, r3} │ │ │ │ + ldr r3, [pc, #80] @ 58a80 <__cxa_atexit@plt+0x4ca20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 583cc <__cxa_atexit@plt+0x4c36c> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #40] @ 58a78 <__cxa_atexit@plt+0x4ca18> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r6, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ + @ instruction: 0xfffff59c │ │ │ │ + @ instruction: 0xfffff5dc │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + orreq r2, r5, r4, lsl r7 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + @ instruction: 0xfffff270 │ │ │ │ + orreq r2, r5, ip, lsr r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + and r2, r7, #3 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + cmp r2, #2 │ │ │ │ + ldr r9, [r3, #-8] │ │ │ │ + bne 58b38 <__cxa_atexit@plt+0x4cad8> │ │ │ │ + add lr, r5, #24 │ │ │ │ + add r2, r5, #36 @ 0x24 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 58c00 <__cxa_atexit@plt+0x4cba0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 58c18 <__cxa_atexit@plt+0x4cbb8> │ │ │ │ + ldr sl, [pc, #436] @ 58c8c <__cxa_atexit@plt+0x4cc2c> │ │ │ │ + sub r7, r1, #19 │ │ │ │ + ldr r1, [pc, #432] @ 58c90 <__cxa_atexit@plt+0x4cc30> │ │ │ │ + mov r3, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5, #32] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + add r1, r3, #20 │ │ │ │ + cmp r0, r1 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r8, [r3, #-4] │ │ │ │ + bcc 58c5c <__cxa_atexit@plt+0x4cbfc> │ │ │ │ + ldr r5, [pc, #380] @ 58c94 <__cxa_atexit@plt+0x4cc34> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r5, [r6, #28] │ │ │ │ + ldr r0, [r2] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + cmp sl, r2 │ │ │ │ + bcc 58c08 <__cxa_atexit@plt+0x4cba8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [pc, #296] @ 58c7c <__cxa_atexit@plt+0x4cc1c> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [pc, #292] @ 58c80 <__cxa_atexit@plt+0x4cc20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr fp, [r5, #32] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r8, [r1, #44] @ 0x2c │ │ │ │ + mov r8, r1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r9, [r1, #12] │ │ │ │ + str ip, [r1, #24] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + str fp, [r1, #32] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + ldr r2, [pc, #236] @ 58c84 <__cxa_atexit@plt+0x4cc24> │ │ │ │ + mov r0, r1 │ │ │ │ + add r9, r1, #64 @ 0x40 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + cmp sl, r9 │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + bcc 58c30 <__cxa_atexit@plt+0x4cbd0> │ │ │ │ + ldr lr, [pc, #228] @ 58ca0 <__cxa_atexit@plt+0x4cc40> │ │ │ │ + ldr r0, [pc, #228] @ 58ca4 <__cxa_atexit@plt+0x4cc44> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #52]! @ 0x34 │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str fp, [r6, #16] │ │ │ │ + stmda r5, {r1, lr} │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r6, [pc, #188] @ 58ca8 <__cxa_atexit@plt+0x4cc48> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + mov r6, r9 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r1, r6 │ │ │ │ + b 58c20 <__cxa_atexit@plt+0x4cbc0> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #116] @ 58c9c <__cxa_atexit@plt+0x4cc3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ + b 58b2c <__cxa_atexit@plt+0x4cacc> │ │ │ │ + ldr r7, [pc, #80] @ 58c88 <__cxa_atexit@plt+0x4cc28> │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + b 16166d0 <__cxa_atexit@plt+0x160a670> │ │ │ │ + ldr r0, [pc, #52] @ 58c98 <__cxa_atexit@plt+0x4cc38> │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff154 │ │ │ │ + @ instruction: 0xfffff244 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + @ instruction: 0xfffffc7c │ │ │ │ + @ instruction: 0xffffebd8 │ │ │ │ + ldrdeq r2, [r5, r4] │ │ │ │ + orreq r2, r5, r8, lsr #13 │ │ │ │ + @ instruction: 0xffffec1c │ │ │ │ + cmneq r3, r8, lsl ip │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xfffff08c │ │ │ │ + orreq r2, r5, r4, asr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58d04 <__cxa_atexit@plt+0x4cca4> │ │ │ │ + ldr r1, [pc, #68] @ 58d0c <__cxa_atexit@plt+0x4ccac> │ │ │ │ + ldr r0, [pc, #68] @ 58d10 <__cxa_atexit@plt+0x4ccb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 58cf4 <__cxa_atexit@plt+0x4cc94> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - orreq r2, r5, r4, lsr pc │ │ │ │ - cmneq r3, r8, lsl r7 │ │ │ │ - cmneq r3, r8, lsl r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r2, r5, ip, ror #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - cmneq r3, r8, lsl r7 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58428 <__cxa_atexit@plt+0x4c3c8> │ │ │ │ - ldr r2, [pc, #40] @ 58438 <__cxa_atexit@plt+0x4c3d8> │ │ │ │ + bhi 58da4 <__cxa_atexit@plt+0x4cd44> │ │ │ │ + ldr r2, [pc, #116] @ 58dc0 <__cxa_atexit@plt+0x4cd60> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5843c <__cxa_atexit@plt+0x4c3dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 58d98 <__cxa_atexit@plt+0x4cd38> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 58dac <__cxa_atexit@plt+0x4cd4c> │ │ │ │ + ldr r3, [pc, #72] @ 58dc4 <__cxa_atexit@plt+0x4cd64> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 58440 <__cxa_atexit@plt+0x4c3e0> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r0, asr #29 │ │ │ │ - ldrsheq sp, [r3, #-96]! @ 0xffffffa0 │ │ │ │ - cmneq r3, r4, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 58474 <__cxa_atexit@plt+0x4c414> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58e0c <__cxa_atexit@plt+0x4cdac> │ │ │ │ + ldr r3, [pc, #44] @ 58e18 <__cxa_atexit@plt+0x4cdb8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 58478 <__cxa_atexit@plt+0x4c418> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 58ea0 <__cxa_atexit@plt+0x4ce40> │ │ │ │ + ldr r6, [pc, #128] @ 58ec0 <__cxa_atexit@plt+0x4ce60> │ │ │ │ + ldr r0, [pc, #128] @ 58ec4 <__cxa_atexit@plt+0x4ce64> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 58e90 <__cxa_atexit@plt+0x4ce30> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58eb0 <__cxa_atexit@plt+0x4ce50> │ │ │ │ + ldr r3, [pc, #72] @ 58ec8 <__cxa_atexit@plt+0x4ce68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r2, r5, r0, ror lr │ │ │ │ - cmneq r3, ip, ror r6 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq r2, [r5, r4] │ │ │ │ + orreq r2, r5, ip, lsr r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 58f08 <__cxa_atexit@plt+0x4cea8> │ │ │ │ + ldr r3, [pc, #36] @ 58f14 <__cxa_atexit@plt+0x4ceb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r2, [r8, #8] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r5, ip, asr #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 58fa4 <__cxa_atexit@plt+0x4cf44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 58fac <__cxa_atexit@plt+0x4cf4c> │ │ │ │ + ldr lr, [pc, #160] @ 58fe8 <__cxa_atexit@plt+0x4cf88> │ │ │ │ + mov r0, r6 │ │ │ │ + ldr sl, [pc, #156] @ 58fec <__cxa_atexit@plt+0x4cf8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + sub r7, r2, #23 │ │ │ │ + add r2, r0, #24 │ │ │ │ + add sl, pc, sl │ │ │ │ + cmp r1, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r9, [r0, #8] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + str sl, [r0, #-12] │ │ │ │ + str r9, [r0, #-8] │ │ │ │ + str r8, [r0, #-4] │ │ │ │ + bcc 58fc8 <__cxa_atexit@plt+0x4cf68> │ │ │ │ + ldr r3, [pc, #112] @ 58ff8 <__cxa_atexit@plt+0x4cf98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #32] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 58fb4 <__cxa_atexit@plt+0x4cf54> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 58ff4 <__cxa_atexit@plt+0x4cf94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 58ff0 <__cxa_atexit@plt+0x4cf90> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, ror #17 │ │ │ │ + orreq r2, r5, r8, lsr r2 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 584cc <__cxa_atexit@plt+0x4c46c> │ │ │ │ - ldr r2, [pc, #52] @ 584d8 <__cxa_atexit@plt+0x4c478> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 59040 <__cxa_atexit@plt+0x4cfe0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 59058 <__cxa_atexit@plt+0x4cff8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #32] @ 584dc <__cxa_atexit@plt+0x4c47c> │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 5905c <__cxa_atexit@plt+0x4cffc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01852198 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 590b8 <__cxa_atexit@plt+0x4d058> │ │ │ │ + ldr r1, [pc, #68] @ 590c0 <__cxa_atexit@plt+0x4d060> │ │ │ │ + ldr r0, [pc, #68] @ 590c4 <__cxa_atexit@plt+0x4d064> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 590a8 <__cxa_atexit@plt+0x4d048> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strheq r2, [r5, r8] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - orreq r2, r5, r8, lsr pc │ │ │ │ - cmneq r3, r8, lsr r6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5851c <__cxa_atexit@plt+0x4c4bc> │ │ │ │ - ldr r2, [pc, #40] @ 5852c <__cxa_atexit@plt+0x4c4cc> │ │ │ │ + bhi 59158 <__cxa_atexit@plt+0x4d0f8> │ │ │ │ + ldr r2, [pc, #116] @ 59174 <__cxa_atexit@plt+0x4d114> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 58530 <__cxa_atexit@plt+0x4c4d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 5914c <__cxa_atexit@plt+0x4d0ec> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 59160 <__cxa_atexit@plt+0x4d100> │ │ │ │ + ldr r3, [pc, #72] @ 59178 <__cxa_atexit@plt+0x4d118> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 58534 <__cxa_atexit@plt+0x4c4d4> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - orreq r2, r5, ip, asr #27 │ │ │ │ - ldrsheq sp, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - ldrheq sp, [r3, #-80]! @ 0xffffffb0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - cmneq r3, r4, ror #11 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 591c0 <__cxa_atexit@plt+0x4d160> │ │ │ │ + ldr r3, [pc, #44] @ 591cc <__cxa_atexit@plt+0x4d16c> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58590 <__cxa_atexit@plt+0x4c530> │ │ │ │ - ldr r2, [pc, #40] @ 585a0 <__cxa_atexit@plt+0x4c540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 585a4 <__cxa_atexit@plt+0x4c544> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 585a8 <__cxa_atexit@plt+0x4c548> │ │ │ │ + bhi 59258 <__cxa_atexit@plt+0x4d1f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 59260 <__cxa_atexit@plt+0x4d200> │ │ │ │ + ldr lr, [pc, #156] @ 5929c <__cxa_atexit@plt+0x4d23c> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + ldr r2, [pc, #152] @ 592a0 <__cxa_atexit@plt+0x4d240> │ │ │ │ + mov r0, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + add r2, r0, #20 │ │ │ │ + cmp r1, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + str r8, [r0, #8] │ │ │ │ + str lr, [r0, #-12] │ │ │ │ + str r9, [r0, #-8] │ │ │ │ + str r8, [r0, #-4] │ │ │ │ + bcc 5927c <__cxa_atexit@plt+0x4d21c> │ │ │ │ + ldr r3, [pc, #112] @ 592ac <__cxa_atexit@plt+0x4d24c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #28] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 59268 <__cxa_atexit@plt+0x4d208> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 592a8 <__cxa_atexit@plt+0x4d248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r8, asr sp │ │ │ │ - ldrheq sp, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - @ instruction: 0x0173d590 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 585dc <__cxa_atexit@plt+0x4c57c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 585e0 <__cxa_atexit@plt+0x4c580> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r2, r5, r8, lsl #26 │ │ │ │ - cmneq r3, r8, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r6, [pc, #32] @ 592a4 <__cxa_atexit@plt+0x4d244> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + orreq r1, r5, ip, lsr #31 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsr r6 │ │ │ │ + orreq r1, r5, r4, lsl #31 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58634 <__cxa_atexit@plt+0x4c5d4> │ │ │ │ - ldr r2, [pc, #52] @ 58640 <__cxa_atexit@plt+0x4c5e0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 592f4 <__cxa_atexit@plt+0x4d294> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 5930c <__cxa_atexit@plt+0x4d2ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #32] @ 58644 <__cxa_atexit@plt+0x4c5e4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - ldrdeq r2, [r5, r4] │ │ │ │ - cmneq r3, r4, lsl #10 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 59310 <__cxa_atexit@plt+0x4d2b0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, r4, ror #29 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 58684 <__cxa_atexit@plt+0x4c624> │ │ │ │ - ldr r2, [pc, #40] @ 58694 <__cxa_atexit@plt+0x4c634> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 58698 <__cxa_atexit@plt+0x4c638> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi 59344 <__cxa_atexit@plt+0x4d2e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 5934c <__cxa_atexit@plt+0x4d2ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5869c <__cxa_atexit@plt+0x4c63c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 57510 <__cxa_atexit@plt+0x4b4b0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - orreq r2, r5, r4, ror #24 │ │ │ │ - cmneq r3, r8, asr #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + orreq r1, r5, r4, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 586d8 <__cxa_atexit@plt+0x4c678> │ │ │ │ - ldr r3, [pc, #40] @ 586ec <__cxa_atexit@plt+0x4c68c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 586f0 <__cxa_atexit@plt+0x4c690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 586f4 <__cxa_atexit@plt+0x4c694> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 59398 <__cxa_atexit@plt+0x4d338> │ │ │ │ + ldr r7, [pc, #56] @ 593b0 <__cxa_atexit@plt+0x4d350> │ │ │ │ + ldr r2, [pc, #56] @ 593b4 <__cxa_atexit@plt+0x4d354> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r7, r2, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #24] @ 593b8 <__cxa_atexit@plt+0x4d358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, ip, lsl #24 │ │ │ │ - cmneq r3, ip, lsl #9 │ │ │ │ - cmneq r3, r8, ror #8 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + cmneq r3, ip, lsr #10 │ │ │ │ + cmneq r3, r0, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 66490 <__cxa_atexit@plt+0x5a430> │ │ │ │ - cmneq r3, r8, asr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5874c <__cxa_atexit@plt+0x4c6ec> │ │ │ │ - ldr r3, [pc, #40] @ 58760 <__cxa_atexit@plt+0x4c700> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58764 <__cxa_atexit@plt+0x4c704> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58768 <__cxa_atexit@plt+0x4c708> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 59430 <__cxa_atexit@plt+0x4d3d0> │ │ │ │ + ldr r7, [pc, #108] @ 59460 <__cxa_atexit@plt+0x4d400> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc 59440 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ + ldr r2, [pc, #84] @ 5946c <__cxa_atexit@plt+0x4d40c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x01852b98 │ │ │ │ - cmneq r3, r8, lsl r4 │ │ │ │ - cmneq r3, r8, lsl r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 630e8 <__cxa_atexit@plt+0x57088> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 587bc <__cxa_atexit@plt+0x4c75c> │ │ │ │ - ldr r3, [pc, #40] @ 587d0 <__cxa_atexit@plt+0x4c770> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 587d4 <__cxa_atexit@plt+0x4c774> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 587d8 <__cxa_atexit@plt+0x4c778> │ │ │ │ + ldr r7, [pc, #48] @ 59468 <__cxa_atexit@plt+0x4d408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r8, lsr #22 │ │ │ │ - cmneq r3, r0, ror #7 │ │ │ │ - ldrheq sp, [r3, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r6, [pc, #28] @ 59464 <__cxa_atexit@plt+0x4d404> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r3, r0, asr #9 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmneq r3, r4, lsl #9 │ │ │ │ + orreq r1, r5, r8, lsr #27 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58820 <__cxa_atexit@plt+0x4c7c0> │ │ │ │ - ldr r2, [pc, #40] @ 5882c <__cxa_atexit@plt+0x4c7cc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [pc, #28] @ 58830 <__cxa_atexit@plt+0x4c7d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - orreq r2, r5, ip, ror #21 │ │ │ │ - cmneq r3, ip, ror #6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58870 <__cxa_atexit@plt+0x4c810> │ │ │ │ - ldr r3, [pc, #40] @ 58884 <__cxa_atexit@plt+0x4c824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58888 <__cxa_atexit@plt+0x4c828> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5888c <__cxa_atexit@plt+0x4c82c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 594b4 <__cxa_atexit@plt+0x4d454> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 594cc <__cxa_atexit@plt+0x4d46c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - orreq r2, r5, r4, ror sl │ │ │ │ - cmneq r3, ip, lsr #6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 588c8 <__cxa_atexit@plt+0x4c868> │ │ │ │ - ldr r3, [pc, #40] @ 588dc <__cxa_atexit@plt+0x4c87c> │ │ │ │ + ldr r3, [pc, #20] @ 594d0 <__cxa_atexit@plt+0x4d470> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 588e0 <__cxa_atexit@plt+0x4c880> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 588e4 <__cxa_atexit@plt+0x4c884> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, ip, lsl sl │ │ │ │ - ldrsheq sp, [r3, #-44]! @ 0xffffffd4 │ │ │ │ - ldrsbeq sp, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 6767c <__cxa_atexit@plt+0x5b61c> │ │ │ │ - cmneq r3, r8, asr #5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, r4, lsr #26 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5893c <__cxa_atexit@plt+0x4c8dc> │ │ │ │ - ldr r3, [pc, #40] @ 58950 <__cxa_atexit@plt+0x4c8f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58954 <__cxa_atexit@plt+0x4c8f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58958 <__cxa_atexit@plt+0x4c8f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r2, r5, r8, lsr #19 │ │ │ │ - cmneq r3, r8, lsl #5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58994 <__cxa_atexit@plt+0x4c934> │ │ │ │ - ldr r3, [pc, #40] @ 589a8 <__cxa_atexit@plt+0x4c948> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 589ac <__cxa_atexit@plt+0x4c94c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 589b0 <__cxa_atexit@plt+0x4c950> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r0, asr r9 │ │ │ │ - cmneq r3, r8, asr r2 │ │ │ │ - cmneq r3, r4, lsr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 64d20 <__cxa_atexit@plt+0x58cc0> │ │ │ │ - cmneq r3, r4, lsr #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58a08 <__cxa_atexit@plt+0x4c9a8> │ │ │ │ - ldr r3, [pc, #40] @ 58a1c <__cxa_atexit@plt+0x4c9bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58a20 <__cxa_atexit@plt+0x4c9c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58a24 <__cxa_atexit@plt+0x4c9c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + bic r7, r8, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59558 <__cxa_atexit@plt+0x4d4f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59564 <__cxa_atexit@plt+0x4d504> │ │ │ │ + ldr r2, [pc, #64] @ 59574 <__cxa_atexit@plt+0x4d514> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 59578 <__cxa_atexit@plt+0x4d518> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - ldrdeq r2, [r5, ip] │ │ │ │ - cmneq r3, r4, ror #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58a60 <__cxa_atexit@plt+0x4ca00> │ │ │ │ - ldr r3, [pc, #40] @ 58a74 <__cxa_atexit@plt+0x4ca14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58a78 <__cxa_atexit@plt+0x4ca18> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58a7c <__cxa_atexit@plt+0x4ca1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r5, r8, lsl #24 │ │ │ │ + orreq r1, r5, r4, ror ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 595d4 <__cxa_atexit@plt+0x4d574> │ │ │ │ + ldr r1, [pc, #68] @ 595dc <__cxa_atexit@plt+0x4d57c> │ │ │ │ + ldr r0, [pc, #68] @ 595e0 <__cxa_atexit@plt+0x4d580> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 595c4 <__cxa_atexit@plt+0x4d564> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r4, lsl #17 │ │ │ │ - ldrheq sp, [r3, #-20]! @ 0xffffffec │ │ │ │ - @ instruction: 0x0173d190 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b acb3c <__cxa_atexit@plt+0xa0adc> │ │ │ │ - cmneq r3, r0, lsl #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58ad4 <__cxa_atexit@plt+0x4ca74> │ │ │ │ - ldr r3, [pc, #40] @ 58ae8 <__cxa_atexit@plt+0x4ca88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01851b9c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59674 <__cxa_atexit@plt+0x4d614> │ │ │ │ + ldr r2, [pc, #116] @ 59690 <__cxa_atexit@plt+0x4d630> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 59668 <__cxa_atexit@plt+0x4d608> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 5967c <__cxa_atexit@plt+0x4d61c> │ │ │ │ + ldr r3, [pc, #72] @ 59694 <__cxa_atexit@plt+0x4d634> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58aec <__cxa_atexit@plt+0x4ca8c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58af0 <__cxa_atexit@plt+0x4ca90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r2, r5, r0, lsl r8 │ │ │ │ - cmneq r3, r0, asr #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58b38 <__cxa_atexit@plt+0x4cad8> │ │ │ │ - ldr r7, [pc, #52] @ 58b4c <__cxa_atexit@plt+0x4caec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 58b50 <__cxa_atexit@plt+0x4caf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 58b54 <__cxa_atexit@plt+0x4caf4> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 58b58 <__cxa_atexit@plt+0x4caf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r2, [r5, ip] │ │ │ │ - ldrdeq r2, [r5, r4] │ │ │ │ - ldrsheq sp, [r3, #-8]! │ │ │ │ - cmneq r3, r4, lsr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r0, asr #1 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58bbc <__cxa_atexit@plt+0x4cb5c> │ │ │ │ - ldr r7, [pc, #52] @ 58bd0 <__cxa_atexit@plt+0x4cb70> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #44] @ 58bd4 <__cxa_atexit@plt+0x4cb74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #40] @ 58bd8 <__cxa_atexit@plt+0x4cb78> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 58bdc <__cxa_atexit@plt+0x4cb7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq r2, r5, r8, asr r8 │ │ │ │ - orreq r2, r5, r0, asr r8 │ │ │ │ - cmneq r3, r4, ror r0 │ │ │ │ - cmneq r3, r0, asr sp │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 58c60 <__cxa_atexit@plt+0x4cc00> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 58c70 <__cxa_atexit@plt+0x4cc10> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 58c74 <__cxa_atexit@plt+0x4cc14> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 58c78 <__cxa_atexit@plt+0x4cc18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bcc 596dc <__cxa_atexit@plt+0x4d67c> │ │ │ │ + ldr r3, [pc, #44] @ 596e8 <__cxa_atexit@plt+0x4d688> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r5, ip, ror #12 │ │ │ │ - orreq r2, r5, r8, lsr #12 │ │ │ │ - orreq r2, r5, r0, lsl r5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58ca0 <__cxa_atexit@plt+0x4cc40> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 58cb4 <__cxa_atexit@plt+0x4cc54> │ │ │ │ - ldr r7, [pc, #8] @ 58cb0 <__cxa_atexit@plt+0x4cc50> │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 59788 <__cxa_atexit@plt+0x4d728> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 59790 <__cxa_atexit@plt+0x4d730> │ │ │ │ + ldr r0, [pc, #176] @ 597cc <__cxa_atexit@plt+0x4d76c> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #164] @ 597d0 <__cxa_atexit@plt+0x4d770> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + ldr r3, [pc, #160] @ 597d4 <__cxa_atexit@plt+0x4d774> │ │ │ │ + mov r0, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r2, #20] │ │ │ │ + str r3, [r0, #28]! │ │ │ │ + add r3, r2, #8 │ │ │ │ + str r8, [r2, #24] │ │ │ │ + add r2, r2, #48 @ 0x30 │ │ │ │ + cmp r1, r2 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + stm r3, {r8, r9, lr} │ │ │ │ + bcc 597ac <__cxa_atexit@plt+0x4d74c> │ │ │ │ + ldr r3, [pc, #116] @ 597e0 <__cxa_atexit@plt+0x4d780> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 59798 <__cxa_atexit@plt+0x4d738> │ │ │ │ + mov r7, #40 @ 0x28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 597dc <__cxa_atexit@plt+0x4d77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrheq ip, [r3, #-240]! @ 0xffffff10 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #128] @ 58d40 <__cxa_atexit@plt+0x4cce0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - beq 58d14 <__cxa_atexit@plt+0x4ccb4> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 58d20 <__cxa_atexit@plt+0x4ccc0> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #92] @ 58d44 <__cxa_atexit@plt+0x4cce4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 58d34 <__cxa_atexit@plt+0x4ccd4> │ │ │ │ - ldr r3, [pc, #68] @ 58d48 <__cxa_atexit@plt+0x4cce8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r6, [pc, #36] @ 597d8 <__cxa_atexit@plt+0x4d778> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + orreq r1, r5, r0, lsl #21 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r3, r4, asr #2 │ │ │ │ + orreq r1, r5, r4, asr sl │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 59828 <__cxa_atexit@plt+0x4d7c8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 59840 <__cxa_atexit@plt+0x4d7e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 59844 <__cxa_atexit@plt+0x4d7e4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x018519b0 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 598cc <__cxa_atexit@plt+0x4d86c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 598c4 <__cxa_atexit@plt+0x4d864> │ │ │ │ + ldr r7, [pc, #124] @ 598f4 <__cxa_atexit@plt+0x4d894> │ │ │ │ + ldr r3, [pc, #124] @ 598f8 <__cxa_atexit@plt+0x4d898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 64ecc <__cxa_atexit@plt+0x58e6c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 58d4c <__cxa_atexit@plt+0x4ccec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc 598d4 <__cxa_atexit@plt+0x4d874> │ │ │ │ + ldr r2, [pc, #88] @ 59900 <__cxa_atexit@plt+0x4d8a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #84] @ 59904 <__cxa_atexit@plt+0x4d8a4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161fa04 <__cxa_atexit@plt+0x16139a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r2, r5, r0, asr #8 │ │ │ │ - cmneq r3, r4, lsl #30 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #32] @ 598fc <__cxa_atexit@plt+0x4d89c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r3, r0, asr #32 │ │ │ │ + @ instruction: 0x018518b4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r1, r5, r0, lsl r9 │ │ │ │ + orreq r1, r5, ip, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 58da8 <__cxa_atexit@plt+0x4cd48> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #76] @ 58dc8 <__cxa_atexit@plt+0x4cd68> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5994c <__cxa_atexit@plt+0x4d8ec> │ │ │ │ + ldr r2, [pc, #52] @ 59964 <__cxa_atexit@plt+0x4d904> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 59968 <__cxa_atexit@plt+0x4d908> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5996c <__cxa_atexit@plt+0x4d90c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 58dbc <__cxa_atexit@plt+0x4cd5c> │ │ │ │ - ldr r3, [pc, #52] @ 58dcc <__cxa_atexit@plt+0x4cd6c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, r8, lsl #17 │ │ │ │ + orreq r1, r5, r4, lsl #17 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 599c4 <__cxa_atexit@plt+0x4d964> │ │ │ │ + ldr r3, [pc, #64] @ 599cc <__cxa_atexit@plt+0x4d96c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 64ecc <__cxa_atexit@plt+0x58e6c> │ │ │ │ - ldr r7, [pc, #32] @ 58dd0 <__cxa_atexit@plt+0x4cd70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #52] @ 599d0 <__cxa_atexit@plt+0x4d970> │ │ │ │ + tst r8, #3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + beq 599b8 <__cxa_atexit@plt+0x4d958> │ │ │ │ + ldr r7, [pc, #36] @ 599d4 <__cxa_atexit@plt+0x4d974> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 59be8 <__cxa_atexit@plt+0x4db88> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x018523b8 │ │ │ │ - cmneq r3, r0, lsl #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 58df8 <__cxa_atexit@plt+0x4cd98> │ │ │ │ - str r8, [r5] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0185179c │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 599f4 <__cxa_atexit@plt+0x4d994> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 64ecc <__cxa_atexit@plt+0x58e6c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, asr lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 58e30 <__cxa_atexit@plt+0x4cdd0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r7, [r7, #4] │ │ │ │ - ldr r3, [pc, #24] @ 58e3c <__cxa_atexit@plt+0x4cddc> │ │ │ │ + str r3, [r5] │ │ │ │ + b 59be8 <__cxa_atexit@plt+0x4db88> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 59a18 <__cxa_atexit@plt+0x4d9b8> │ │ │ │ str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 58cb4 <__cxa_atexit@plt+0x4cc54> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r3, r4, lsl lr │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 58e94 <__cxa_atexit@plt+0x4ce34> │ │ │ │ - ldr lr, [pc, #56] @ 58ea0 <__cxa_atexit@plt+0x4ce40> │ │ │ │ - ldr r1, [pc, #56] @ 58ea4 <__cxa_atexit@plt+0x4ce44> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, ip, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 58ef0 <__cxa_atexit@plt+0x4ce90> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - bhi 58ee0 <__cxa_atexit@plt+0x4ce80> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 58cb4 <__cxa_atexit@plt+0x4cc54> │ │ │ │ - ldr r7, [pc, #12] @ 58ef4 <__cxa_atexit@plt+0x4ce94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, r0, ror sp │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 58f38 <__cxa_atexit@plt+0x4ced8> │ │ │ │ + bcc 59a5c <__cxa_atexit@plt+0x4d9fc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 58f44 <__cxa_atexit@plt+0x4cee4> │ │ │ │ + ldr r2, [pc, #36] @ 59a68 <__cxa_atexit@plt+0x4da08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r5, r0, asr #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 58f80 <__cxa_atexit@plt+0x4cf20> │ │ │ │ - ldr r3, [pc, #40] @ 58f94 <__cxa_atexit@plt+0x4cf34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 58f98 <__cxa_atexit@plt+0x4cf38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 58f9c <__cxa_atexit@plt+0x4cf3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, ip, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59ac4 <__cxa_atexit@plt+0x4da64> │ │ │ │ + ldr r1, [pc, #68] @ 59acc <__cxa_atexit@plt+0x4da6c> │ │ │ │ + ldr r0, [pc, #68] @ 59ad0 <__cxa_atexit@plt+0x4da70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 59ab4 <__cxa_atexit@plt+0x4da54> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r5, r4, ror #6 │ │ │ │ - cmneq r3, ip, ror #25 │ │ │ │ - cmneq r3, r4, asr #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 58fc0 <__cxa_atexit@plt+0x4cf60> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e150 <__cxa_atexit@plt+0x520f0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0173cc90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 58fec <__cxa_atexit@plt+0x4cf8c> │ │ │ │ - mov r7, fp │ │ │ │ - str r8, [r5] │ │ │ │ - b 58cb4 <__cxa_atexit@plt+0x4cc54> │ │ │ │ - ldr r7, [pc, #12] @ 59000 <__cxa_atexit@plt+0x4cfa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, r0, ror #24 │ │ │ │ - cmneq r3, ip, ror #24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 59040 <__cxa_atexit@plt+0x4cfe0> │ │ │ │ - ldr r3, [pc, #40] @ 59054 <__cxa_atexit@plt+0x4cff4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r5, ip, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 59b64 <__cxa_atexit@plt+0x4db04> │ │ │ │ + ldr r2, [pc, #116] @ 59b80 <__cxa_atexit@plt+0x4db20> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 59b58 <__cxa_atexit@plt+0x4daf8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 59b6c <__cxa_atexit@plt+0x4db0c> │ │ │ │ + ldr r3, [pc, #72] @ 59b84 <__cxa_atexit@plt+0x4db24> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 59058 <__cxa_atexit@plt+0x4cff8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5905c <__cxa_atexit@plt+0x4cffc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq r2, r5, r4, lsr #5 │ │ │ │ - cmneq r3, ip, lsr #24 │ │ │ │ - ldrsbeq ip, [r3, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 590e0 <__cxa_atexit@plt+0x4d080> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 590f0 <__cxa_atexit@plt+0x4d090> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 590f4 <__cxa_atexit@plt+0x4d094> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 590f8 <__cxa_atexit@plt+0x4d098> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bcc 59bcc <__cxa_atexit@plt+0x4db6c> │ │ │ │ + ldr r3, [pc, #44] @ 59bd8 <__cxa_atexit@plt+0x4db78> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r5, ip, ror #3 │ │ │ │ - orreq r2, r5, r8, lsr #3 │ │ │ │ - @ instruction: 0x01852090 │ │ │ │ - cmneq r3, r4, lsr r8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 591b0 <__cxa_atexit@plt+0x4d150> │ │ │ │ - ldr r2, [pc, #160] @ 591c0 <__cxa_atexit@plt+0x4d160> │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 59180 <__cxa_atexit@plt+0x4d120> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 59190 <__cxa_atexit@plt+0x4d130> │ │ │ │ - ldr r1, [pc, #132] @ 591c4 <__cxa_atexit@plt+0x4d164> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq 591a4 <__cxa_atexit@plt+0x4d144> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 591c8 <__cxa_atexit@plt+0x4d168> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 59c80 <__cxa_atexit@plt+0x4dc20> │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 59c60 <__cxa_atexit@plt+0x4dc00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r8, [r3] │ │ │ │ + bcc 59c90 <__cxa_atexit@plt+0x4dc30> │ │ │ │ + ldr r3, [pc, #160] @ 59cc0 <__cxa_atexit@plt+0x4dc60> │ │ │ │ + ldr lr, [pc, #160] @ 59cc4 <__cxa_atexit@plt+0x4dc64> │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + ldr r2, [r8, #6] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str lr, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #116] @ 59cc8 <__cxa_atexit@plt+0x4dc68> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 591d0 <__cxa_atexit@plt+0x4d170> │ │ │ │ + ldr r3, [pc, #80] @ 59cb8 <__cxa_atexit@plt+0x4dc58> │ │ │ │ + ldr r7, [pc, #80] @ 59cbc <__cxa_atexit@plt+0x4dc5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 591cc <__cxa_atexit@plt+0x4d16c> │ │ │ │ + ldr r7, [pc, #44] @ 59cb4 <__cxa_atexit@plt+0x4dc54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrsbeq ip, [r3, #-172]! @ 0xffffff54 │ │ │ │ - ldrdeq r1, [r5, r0] │ │ │ │ - ldrheq ip, [r3, #-172]! @ 0xffffff54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59234 <__cxa_atexit@plt+0x4d1d4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 59254 <__cxa_atexit@plt+0x4d1f4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 59248 <__cxa_atexit@plt+0x4d1e8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 59258 <__cxa_atexit@plt+0x4d1f8> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 5925c <__cxa_atexit@plt+0x4d1fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 59cb0 <__cxa_atexit@plt+0x4dc50> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r1, r5, ip, lsr #30 │ │ │ │ - cmneq r3, r0, lsr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5928c <__cxa_atexit@plt+0x4d22c> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, lsl #20 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r3, r4, ror ip │ │ │ │ + cmneq r3, r0, asr ip │ │ │ │ + orreq r1, r5, r4, asr #10 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + orreq r1, r5, r4, ror #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 592e4 <__cxa_atexit@plt+0x4d284> │ │ │ │ - ldr lr, [pc, #56] @ 592f0 <__cxa_atexit@plt+0x4d290> │ │ │ │ - ldr r1, [pc, #56] @ 592f4 <__cxa_atexit@plt+0x4d294> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 59d38 <__cxa_atexit@plt+0x4dcd8> │ │ │ │ + ldr r2, [pc, #92] @ 59d50 <__cxa_atexit@plt+0x4dcf0> │ │ │ │ + ldr lr, [pc, #92] @ 59d54 <__cxa_atexit@plt+0x4dcf4> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0173c998 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5931c <__cxa_atexit@plt+0x4d2bc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [pc, #48] @ 59d58 <__cxa_atexit@plt+0x4dcf8> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 59d5c <__cxa_atexit@plt+0x4dcfc> │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x01851490 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59da8 <__cxa_atexit@plt+0x4dd48> │ │ │ │ + ldr r7, [pc, #56] @ 59db8 <__cxa_atexit@plt+0x4dd58> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + beq 59d9c <__cxa_atexit@plt+0x4dd3c> │ │ │ │ + ldr r7, [pc, #40] @ 59dbc <__cxa_atexit@plt+0x4dd5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 59be8 <__cxa_atexit@plt+0x4db88> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 59dc0 <__cxa_atexit@plt+0x4dd60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq r3, r0, asr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 59de0 <__cxa_atexit@plt+0x4dd80> │ │ │ │ + mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 5910c <__cxa_atexit@plt+0x4d0ac> │ │ │ │ + b 59be8 <__cxa_atexit@plt+0x4db88> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 59e04 <__cxa_atexit@plt+0x4dda4> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59360 <__cxa_atexit@plt+0x4d300> │ │ │ │ + bcc 59e48 <__cxa_atexit@plt+0x4dde8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5936c <__cxa_atexit@plt+0x4d30c> │ │ │ │ + ldr r2, [pc, #36] @ 59e54 <__cxa_atexit@plt+0x4ddf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r5, r8, lsl lr │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01851390 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 593a8 <__cxa_atexit@plt+0x4d348> │ │ │ │ - ldr r3, [pc, #40] @ 593bc <__cxa_atexit@plt+0x4d35c> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59ea0 <__cxa_atexit@plt+0x4de40> │ │ │ │ + ldr r3, [pc, #56] @ 59eb0 <__cxa_atexit@plt+0x4de50> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 593c0 <__cxa_atexit@plt+0x4d360> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 593c4 <__cxa_atexit@plt+0x4d364> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 59e90 <__cxa_atexit@plt+0x4de30> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 59eb4 <__cxa_atexit@plt+0x4de54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r1, r5, ip, lsr pc │ │ │ │ - ldrsheq ip, [r3, #-136]! @ 0xffffff78 │ │ │ │ - ldrsbeq ip, [r3, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 593e8 <__cxa_atexit@plt+0x4d388> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 5e150 <__cxa_atexit@plt+0x520f0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r4, lsr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5910c <__cxa_atexit@plt+0x4d0ac> │ │ │ │ - cmneq r3, r0, lsr #17 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r3, ip, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 59440 <__cxa_atexit@plt+0x4d3e0> │ │ │ │ - ldr r3, [pc, #40] @ 59454 <__cxa_atexit@plt+0x4d3f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 59458 <__cxa_atexit@plt+0x4d3f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5945c <__cxa_atexit@plt+0x4d3fc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59f04 <__cxa_atexit@plt+0x4dea4> │ │ │ │ + ldr r2, [pc, #40] @ 59f1c <__cxa_atexit@plt+0x4debc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ + ldr r7, [pc, #20] @ 59f20 <__cxa_atexit@plt+0x4dec0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - orreq r1, r5, r4, lsr #29 │ │ │ │ - cmneq r3, r0, ror #16 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldrdeq r1, [r5, r4] │ │ │ │ + cmneq r3, r8, lsr #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 594f0 <__cxa_atexit@plt+0x4d490> │ │ │ │ - ldr r2, [pc, #128] @ 59500 <__cxa_atexit@plt+0x4d4a0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 594cc <__cxa_atexit@plt+0x4d46c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 594dc <__cxa_atexit@plt+0x4d47c> │ │ │ │ - ldr r5, [pc, #100] @ 59504 <__cxa_atexit@plt+0x4d4a4> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ + bhi 59f54 <__cxa_atexit@plt+0x4def4> │ │ │ │ + ldr r5, [pc, #32] @ 59f64 <__cxa_atexit@plt+0x4df04> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ - str r1, [r3] │ │ │ │ - ldr r5, [pc, #80] @ 59508 <__cxa_atexit@plt+0x4d4a8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 59510 <__cxa_atexit@plt+0x4d4b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5950c <__cxa_atexit@plt+0x4d4ac> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 59f68 <__cxa_atexit@plt+0x4df08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r1, r5, r4, lsr #28 │ │ │ │ - ldrsbeq ip, [r3, #-112]! @ 0xffffff90 │ │ │ │ - orreq r1, r5, r4, lsl #25 │ │ │ │ - ldrheq ip, [r3, #-112]! @ 0xffffff90 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r3, r8, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 59554 <__cxa_atexit@plt+0x4d4f4> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 5956c <__cxa_atexit@plt+0x4d50c> │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 59570 <__cxa_atexit@plt+0x4d510> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #12] @ 59568 <__cxa_atexit@plt+0x4d508> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 59fac <__cxa_atexit@plt+0x4df4c> │ │ │ │ + ldr r2, [pc, #40] @ 59fb8 <__cxa_atexit@plt+0x4df58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 59fbc <__cxa_atexit@plt+0x4df5c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r5, ip, lsl #24 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01851d90 │ │ │ │ - cmneq r3, r0, asr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #228] @ 5966c <__cxa_atexit@plt+0x4d60c> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5963c <__cxa_atexit@plt+0x4d5dc> │ │ │ │ - ldr r0, [pc, #200] @ 59670 <__cxa_atexit@plt+0x4d610> │ │ │ │ - mov r2, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-4]! │ │ │ │ - ands r0, r1, #3 │ │ │ │ - beq 595f0 <__cxa_atexit@plt+0x4d590> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 59600 <__cxa_atexit@plt+0x4d5a0> │ │ │ │ - ldr r7, [pc, #176] @ 59678 <__cxa_atexit@plt+0x4d618> │ │ │ │ - ldr r5, [r1, #6] │ │ │ │ - ldr r8, [r1, #2] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, r8, lsr #4 │ │ │ │ + orreq r1, r5, r4, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 59ff0 <__cxa_atexit@plt+0x4df90> │ │ │ │ + ldr r5, [pc, #32] @ 5a000 <__cxa_atexit@plt+0x4dfa0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 5a004 <__cxa_atexit@plt+0x4dfa4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r5, [r2] │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #156] @ 5967c <__cxa_atexit@plt+0x4d61c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r1 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + cmneq r3, ip, asr #18 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5a084 <__cxa_atexit@plt+0x4e024> │ │ │ │ + ldr r3, [pc, #132] @ 5a0ac <__cxa_atexit@plt+0x4e04c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 5a074 <__cxa_atexit@plt+0x4e014> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 59650 <__cxa_atexit@plt+0x4d5f0> │ │ │ │ - ldr r2, [pc, #108] @ 59684 <__cxa_atexit@plt+0x4d624> │ │ │ │ + bcc 5a094 <__cxa_atexit@plt+0x4e034> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [pc, #96] @ 5a0b4 <__cxa_atexit@plt+0x4e054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #104] @ 59688 <__cxa_atexit@plt+0x4d628> │ │ │ │ + ldr r1, [pc, #92] @ 5a0b8 <__cxa_atexit@plt+0x4e058> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #12] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r7, [r6, #16] │ │ │ │ + sub r7, r3, #9 │ │ │ │ + stmib r6, {r1, r2, r8} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 59680 <__cxa_atexit@plt+0x4d620> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 5a0b0 <__cxa_atexit@plt+0x4e050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 59674 <__cxa_atexit@plt+0x4d614> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - orreq r1, r5, r4, lsl #22 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - strdeq r1, [r5, r8] │ │ │ │ - cmneq r3, r0, lsl #13 │ │ │ │ - orreq r1, r5, r0, asr fp │ │ │ │ - orreq r1, r5, ip, lsr fp │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmneq r3, r0, asr #17 │ │ │ │ + orreq r1, r5, r4, lsl r2 │ │ │ │ + orreq r1, r5, r4, ror r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 596cc <__cxa_atexit@plt+0x4d66c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 596d8 <__cxa_atexit@plt+0x4d678> │ │ │ │ + bcc 5a110 <__cxa_atexit@plt+0x4e0b0> │ │ │ │ + ldr r2, [pc, #60] @ 5a11c <__cxa_atexit@plt+0x4e0bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr lr, [pc, #48] @ 5a120 <__cxa_atexit@plt+0x4e0c0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r5, ip, lsr #21 │ │ │ │ - cmneq r3, r4, asr r2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5975c <__cxa_atexit@plt+0x4d6fc> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5976c <__cxa_atexit@plt+0x4d70c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 59770 <__cxa_atexit@plt+0x4d710> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 59774 <__cxa_atexit@plt+0x4d714> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r5, r0, ror fp │ │ │ │ - orreq r1, r5, ip, lsr #22 │ │ │ │ - orreq r1, r5, r4, lsl sl │ │ │ │ - ldrheq ip, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r5, r8, lsl #3 │ │ │ │ + orreq r1, r5, r0, ror #5 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5982c <__cxa_atexit@plt+0x4d7cc> │ │ │ │ - ldr r2, [pc, #160] @ 5983c <__cxa_atexit@plt+0x4d7dc> │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 597fc <__cxa_atexit@plt+0x4d79c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5980c <__cxa_atexit@plt+0x4d7ac> │ │ │ │ - ldr r1, [pc, #132] @ 59840 <__cxa_atexit@plt+0x4d7e0> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq 59820 <__cxa_atexit@plt+0x4d7c0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 59844 <__cxa_atexit@plt+0x4d7e4> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + bhi 5a1e0 <__cxa_atexit@plt+0x4e180> │ │ │ │ + ldr r0, [pc, #188] @ 5a204 <__cxa_atexit@plt+0x4e1a4> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5a1c0 <__cxa_atexit@plt+0x4e160> │ │ │ │ + ldr lr, [pc, #156] @ 5a208 <__cxa_atexit@plt+0x4e1a8> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5a1d0 <__cxa_atexit@plt+0x4e170> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5a1ec <__cxa_atexit@plt+0x4e18c> │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + strb r2, [r1], #1 │ │ │ │ + ldr r2, [pc, #96] @ 5a20c <__cxa_atexit@plt+0x4e1ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 5984c <__cxa_atexit@plt+0x4d7ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 59848 <__cxa_atexit@plt+0x4d7e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq r3, r4, lsr #9 │ │ │ │ - orreq r1, r5, r4, asr r9 │ │ │ │ - cmneq r3, r4, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 598b0 <__cxa_atexit@plt+0x4d850> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 598d0 <__cxa_atexit@plt+0x4d870> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + orreq r1, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #124] @ 5a2a4 <__cxa_atexit@plt+0x4e244> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 598c4 <__cxa_atexit@plt+0x4d864> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 598d4 <__cxa_atexit@plt+0x4d874> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 598d8 <__cxa_atexit@plt+0x4d878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5a284 <__cxa_atexit@plt+0x4e224> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a290 <__cxa_atexit@plt+0x4e230> │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + strb r2, [r0], #1 │ │ │ │ + ldr r2, [pc, #60] @ 5a2a8 <__cxa_atexit@plt+0x4e248> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x018518b0 │ │ │ │ - ldrsheq ip, [r3, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 59908 <__cxa_atexit@plt+0x4d8a8> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, asr #7 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r0, r5, r4, asr pc │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59960 <__cxa_atexit@plt+0x4d900> │ │ │ │ - ldr lr, [pc, #56] @ 5996c <__cxa_atexit@plt+0x4d90c> │ │ │ │ - ldr r1, [pc, #56] @ 59970 <__cxa_atexit@plt+0x4d910> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ + bcc 5a300 <__cxa_atexit@plt+0x4e2a0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + strb r7, [r0], #1 │ │ │ │ + ldr r7, [pc, #40] @ 5a30c <__cxa_atexit@plt+0x4e2ac> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, r0, ror #6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r5, r8] │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 59998 <__cxa_atexit@plt+0x4d938> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a358 <__cxa_atexit@plt+0x4e2f8> │ │ │ │ + ldr r3, [pc, #48] @ 5a360 <__cxa_atexit@plt+0x4e300> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 59788 <__cxa_atexit@plt+0x4d728> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5a34c <__cxa_atexit@plt+0x4e2ec> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5a36c <__cxa_atexit@plt+0x4e30c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a43c <__cxa_atexit@plt+0x4e3dc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 5a3ec <__cxa_atexit@plt+0x4e38c> │ │ │ │ + ldr r3, [pc, #196] @ 5a460 <__cxa_atexit@plt+0x4e400> │ │ │ │ + mov r2, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5a430 <__cxa_atexit@plt+0x4e3d0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a44c <__cxa_atexit@plt+0x4e3ec> │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + strb r2, [r1], #1 │ │ │ │ + ldr r2, [pc, #152] @ 5a46c <__cxa_atexit@plt+0x4e40c> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r9, [pc, #112] @ 5a464 <__cxa_atexit@plt+0x4e404> │ │ │ │ + ldr r8, [pc, #112] @ 5a468 <__cxa_atexit@plt+0x4e408> │ │ │ │ + mov lr, #1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + orreq r0, r5, r4, asr #27 │ │ │ │ + orreq r0, r5, ip, ror #27 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 599dc <__cxa_atexit@plt+0x4d97c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 599e8 <__cxa_atexit@plt+0x4d988> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ + bcc 5a4c4 <__cxa_atexit@plt+0x4e464> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + strb r7, [r0], #1 │ │ │ │ + ldr r7, [pc, #40] @ 5a4d0 <__cxa_atexit@plt+0x4e470> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0185179c │ │ │ │ - cmneq r3, r4, asr #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 59a6c <__cxa_atexit@plt+0x4da0c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 59a7c <__cxa_atexit@plt+0x4da1c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 59a80 <__cxa_atexit@plt+0x4da20> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 59a84 <__cxa_atexit@plt+0x4da24> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r5, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5a548 <__cxa_atexit@plt+0x4e4e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5a550 <__cxa_atexit@plt+0x4e4f0> │ │ │ │ + ldr r7, [pc, #136] @ 5a58c <__cxa_atexit@plt+0x4e52c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5a56c <__cxa_atexit@plt+0x4e50c> │ │ │ │ + ldr r2, [pc, #116] @ 5a598 <__cxa_atexit@plt+0x4e538> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5a59c <__cxa_atexit@plt+0x4e53c> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r5, r0, ror #16 │ │ │ │ - orreq r1, r5, ip, lsl r8 │ │ │ │ - orreq r1, r5, r4, lsl #14 │ │ │ │ - cmneq r3, r8, lsr #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 59af8 <__cxa_atexit@plt+0x4da98> │ │ │ │ - ldr r2, [pc, #84] @ 59b00 <__cxa_atexit@plt+0x4daa0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 59ae8 <__cxa_atexit@plt+0x4da88> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #52] @ 59b04 <__cxa_atexit@plt+0x4daa4> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5a558 <__cxa_atexit@plt+0x4e4f8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5a594 <__cxa_atexit@plt+0x4e534> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r3, ip, lsr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 59b34 <__cxa_atexit@plt+0x4dad4> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsheq fp, [r3, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r6, [pc, #28] @ 5a590 <__cxa_atexit@plt+0x4e530> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq fp, [r3, #-60]! @ 0xffffffc4 │ │ │ │ + orreq r0, r5, ip, lsl #25 │ │ │ │ + orreq r0, r5, r8, lsl #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 59b8c <__cxa_atexit@plt+0x4db2c> │ │ │ │ - ldr lr, [pc, #56] @ 59b98 <__cxa_atexit@plt+0x4db38> │ │ │ │ - ldr r1, [pc, #56] @ 59b9c <__cxa_atexit@plt+0x4db3c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - cmneq r3, r0, lsr #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 66cd8 <__cxa_atexit@plt+0x5ac78> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 59c9c <__cxa_atexit@plt+0x4dc3c> │ │ │ │ - ldr r7, [pc, #204] @ 59cc4 <__cxa_atexit@plt+0x4dc64> │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, sl} │ │ │ │ - bhi 59cb0 <__cxa_atexit@plt+0x4dc50> │ │ │ │ - ldr r1, [pc, #184] @ 59cc8 <__cxa_atexit@plt+0x4dc68> │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - ands r1, r9, #3 │ │ │ │ - beq 59c5c <__cxa_atexit@plt+0x4dbfc> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 59c6c <__cxa_atexit@plt+0x4dc0c> │ │ │ │ - ldr r5, [pc, #156] @ 59ccc <__cxa_atexit@plt+0x4dc6c> │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r7, [pc, #136] @ 59cd0 <__cxa_atexit@plt+0x4dc70> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #104] @ 59cdc <__cxa_atexit@plt+0x4dc7c> │ │ │ │ - ldr r7, [pc, #104] @ 59ce0 <__cxa_atexit@plt+0x4dc80> │ │ │ │ - mov r8, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r3, [pc, #80] @ 59ce4 <__cxa_atexit@plt+0x4dc84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #52] @ 59cd8 <__cxa_atexit@plt+0x4dc78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 59cd4 <__cxa_atexit@plt+0x4dc74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5a5e4 <__cxa_atexit@plt+0x4e584> │ │ │ │ + ldr r2, [pc, #52] @ 5a5fc <__cxa_atexit@plt+0x4e59c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5a600 <__cxa_atexit@plt+0x4e5a0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff908 │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - @ instruction: 0x01851690 │ │ │ │ - cmneq r3, ip │ │ │ │ - cmneq r3, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r1, r5, r8, ror #9 │ │ │ │ - orreq r1, r5, r8, asr #12 │ │ │ │ - cmneq r3, r4, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 59d18 <__cxa_atexit@plt+0x4dcb8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #24] @ 5a604 <__cxa_atexit@plt+0x4e5a4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 59d1c <__cxa_atexit@plt+0x4dcbc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r5, ip, asr #11 │ │ │ │ - cmneq r3, r8, asr #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 59da0 <__cxa_atexit@plt+0x4dd40> │ │ │ │ - ldr r8, [pc, #100] @ 59dac <__cxa_atexit@plt+0x4dd4c> │ │ │ │ - ldr lr, [pc, #100] @ 59db0 <__cxa_atexit@plt+0x4dd50> │ │ │ │ - ldr r9, [pc, #100] @ 59db4 <__cxa_atexit@plt+0x4dd54> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - ldr r0, [pc, #96] @ 59db8 <__cxa_atexit@plt+0x4dd58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - sub r2, r6, #18 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - ldr r3, [pc, #40] @ 59dbc <__cxa_atexit@plt+0x4dd5c> │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd3c │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r1, r5, r0, ror #11 │ │ │ │ - orreq r1, r5, r0, ror r6 │ │ │ │ - cmneq r3, r4, lsl pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 59788 <__cxa_atexit@plt+0x4d728> │ │ │ │ - cmneq r3, r4, lsr pc │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 59be0 <__cxa_atexit@plt+0x4db80> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 59e0c <__cxa_atexit@plt+0x4ddac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r5, r0, asr r3 │ │ │ │ - ldrsheq fp, [r3, #-236]! @ 0xffffff14 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #16] @ 59e38 <__cxa_atexit@plt+0x4ddd8> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r7, #2 │ │ │ │ - b 59be0 <__cxa_atexit@plt+0x4db80> │ │ │ │ - cmneq r3, r0, lsl #30 │ │ │ │ - cmneq r3, ip, ror #29 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #16] @ 59e64 <__cxa_atexit@plt+0x4de04> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r7, #2 │ │ │ │ - b 59be0 <__cxa_atexit@plt+0x4db80> │ │ │ │ - ldrsbeq fp, [r3, #-228]! @ 0xffffff1c │ │ │ │ - cmneq r3, r8, asr #21 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 59ee8 <__cxa_atexit@plt+0x4de88> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 59ef8 <__cxa_atexit@plt+0x4de98> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 59efc <__cxa_atexit@plt+0x4de9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 59f00 <__cxa_atexit@plt+0x4dea0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r5, r4, ror #7 │ │ │ │ - orreq r1, r5, r0, lsr #7 │ │ │ │ - orreq r1, r5, r8, lsl #5 │ │ │ │ - cmneq r3, ip, lsr #20 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r5, r0] │ │ │ │ + orreq r0, r5, ip, ror #23 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 59f74 <__cxa_atexit@plt+0x4df14> │ │ │ │ - ldr r2, [pc, #84] @ 59f7c <__cxa_atexit@plt+0x4df1c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ + bhi 5a6c4 <__cxa_atexit@plt+0x4e664> │ │ │ │ + ldr r0, [pc, #188] @ 5a6e8 <__cxa_atexit@plt+0x4e688> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 59f64 <__cxa_atexit@plt+0x4df04> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [pc, #52] @ 59f80 <__cxa_atexit@plt+0x4df20> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5a6a4 <__cxa_atexit@plt+0x4e644> │ │ │ │ + ldr lr, [pc, #156] @ 5a6ec <__cxa_atexit@plt+0x4e68c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5a6b4 <__cxa_atexit@plt+0x4e654> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5a6d0 <__cxa_atexit@plt+0x4e670> │ │ │ │ + ldrb r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + strb r2, [r1], #1 │ │ │ │ + ldr r2, [pc, #96] @ 5a6f0 <__cxa_atexit@plt+0x4e690> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrheq fp, [r3, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 59fb0 <__cxa_atexit@plt+0x4df50> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, lsl #19 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a008 <__cxa_atexit@plt+0x4dfa8> │ │ │ │ - ldr lr, [pc, #56] @ 5a014 <__cxa_atexit@plt+0x4dfb4> │ │ │ │ - ldr r1, [pc, #56] @ 5a018 <__cxa_atexit@plt+0x4dfb8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldrsheq fp, [r3, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a0b4 <__cxa_atexit@plt+0x4e054> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5a0c4 <__cxa_atexit@plt+0x4e064> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 5a0c8 <__cxa_atexit@plt+0x4e068> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 5a0cc <__cxa_atexit@plt+0x4e06c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r5, r8, lsl r2 │ │ │ │ - ldrdeq r1, [r5, r4] │ │ │ │ - strheq r1, [r5, ip] │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + orreq r0, r5, r4, lsr fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #124] @ 5a788 <__cxa_atexit@plt+0x4e728> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a198 <__cxa_atexit@plt+0x4e138> │ │ │ │ - ldr r7, [pc, #204] @ 5a1c0 <__cxa_atexit@plt+0x4e160> │ │ │ │ - sub r3, r2, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, sl} │ │ │ │ - bhi 5a1ac <__cxa_atexit@plt+0x4e14c> │ │ │ │ - ldr r1, [pc, #184] @ 5a1c4 <__cxa_atexit@plt+0x4e164> │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-16]! │ │ │ │ - ands r1, r9, #3 │ │ │ │ - beq 5a158 <__cxa_atexit@plt+0x4e0f8> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5a168 <__cxa_atexit@plt+0x4e108> │ │ │ │ - ldr r5, [pc, #156] @ 5a1c8 <__cxa_atexit@plt+0x4e168> │ │ │ │ - ldr r2, [r9, #6] │ │ │ │ - ldr r8, [r9, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r7] │ │ │ │ - ldr r7, [pc, #136] @ 5a1cc <__cxa_atexit@plt+0x4e16c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #2 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #104] @ 5a1d8 <__cxa_atexit@plt+0x4e178> │ │ │ │ - ldr r7, [pc, #104] @ 5a1dc <__cxa_atexit@plt+0x4e17c> │ │ │ │ - mov r8, sl │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r2, #-12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r3, [pc, #80] @ 5a1e0 <__cxa_atexit@plt+0x4e180> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #52] @ 5a1d4 <__cxa_atexit@plt+0x4e174> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5a768 <__cxa_atexit@plt+0x4e708> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a774 <__cxa_atexit@plt+0x4e714> │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + strb r2, [r0], #1 │ │ │ │ + ldr r2, [pc, #60] @ 5a78c <__cxa_atexit@plt+0x4e72c> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 5a1d0 <__cxa_atexit@plt+0x4e170> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff40c │ │ │ │ - @ instruction: 0xfffff448 │ │ │ │ - @ instruction: 0x01851194 │ │ │ │ - cmneq r3, r0, lsl fp │ │ │ │ - cmneq r3, r0, asr #23 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r0, r5, ip, ror #31 │ │ │ │ - orreq r1, r5, ip, asr #2 │ │ │ │ - cmneq r3, r8, ror #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5a214 <__cxa_atexit@plt+0x4e1b4> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5a218 <__cxa_atexit@plt+0x4e1b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r1, [r5, r0] │ │ │ │ - cmneq r3, r0, lsr #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r0, r5, r0, ror sl │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a26c <__cxa_atexit@plt+0x4e20c> │ │ │ │ - ldr r2, [pc, #52] @ 5a278 <__cxa_atexit@plt+0x4e218> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r1, [pc, #48] @ 5a27c <__cxa_atexit@plt+0x4e21c> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r8, r6, #2 │ │ │ │ - mov sl, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc 5a7e4 <__cxa_atexit@plt+0x4e784> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + strb r7, [r0], #1 │ │ │ │ + ldr r7, [pc, #40] @ 5a7f0 <__cxa_atexit@plt+0x4e790> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 66cd8 <__cxa_atexit@plt+0x5ac78> │ │ │ │ - mov r3, #8 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrheq fp, [r3, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a2e8 <__cxa_atexit@plt+0x4e288> │ │ │ │ - ldr r3, [pc, #100] @ 5a304 <__cxa_atexit@plt+0x4e2a4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5a2fc <__cxa_atexit@plt+0x4e29c> │ │ │ │ - ldr r3, [pc, #80] @ 5a308 <__cxa_atexit@plt+0x4e2a8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r5, r4] │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5a83c <__cxa_atexit@plt+0x4e7dc> │ │ │ │ + ldr r3, [pc, #48] @ 5a844 <__cxa_atexit@plt+0x4e7e4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5a2fc <__cxa_atexit@plt+0x4e29c> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #52] @ 5a30c <__cxa_atexit@plt+0x4e2ac> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 5a310 <__cxa_atexit@plt+0x4e2b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5a830 <__cxa_atexit@plt+0x4e7d0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5a850 <__cxa_atexit@plt+0x4e7f0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0x01850e90 │ │ │ │ - cmneq r3, r0, lsr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 5a360 <__cxa_atexit@plt+0x4e300> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a920 <__cxa_atexit@plt+0x4e8c0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 5a8d0 <__cxa_atexit@plt+0x4e870> │ │ │ │ + ldr r3, [pc, #196] @ 5a944 <__cxa_atexit@plt+0x4e8e4> │ │ │ │ + mov r2, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5a358 <__cxa_atexit@plt+0x4e2f8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #28] @ 5a364 <__cxa_atexit@plt+0x4e304> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + beq 5a914 <__cxa_atexit@plt+0x4e8b4> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5a930 <__cxa_atexit@plt+0x4e8d0> │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + strb r2, [r1], #1 │ │ │ │ + ldr r2, [pc, #152] @ 5a950 <__cxa_atexit@plt+0x4e8f0> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r9, [pc, #112] @ 5a948 <__cxa_atexit@plt+0x4e8e8> │ │ │ │ + ldr r8, [pc, #112] @ 5a94c <__cxa_atexit@plt+0x4e8ec> │ │ │ │ + mov lr, #1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r3, ip, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5a394 <__cxa_atexit@plt+0x4e334> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0173b59c │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a3ec <__cxa_atexit@plt+0x4e38c> │ │ │ │ - ldr lr, [pc, #56] @ 5a3f8 <__cxa_atexit@plt+0x4e398> │ │ │ │ - ldr r1, [pc, #56] @ 5a3fc <__cxa_atexit@plt+0x4e39c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + orreq r0, r5, r0, ror #17 │ │ │ │ + orreq r0, r5, r8, lsl #18 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a434 <__cxa_atexit@plt+0x4e3d4> │ │ │ │ - ldr r2, [pc, #28] @ 5a440 <__cxa_atexit@plt+0x4e3e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 5a9a8 <__cxa_atexit@plt+0x4e948> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + strb r7, [r0], #1 │ │ │ │ + ldr r7, [pc, #40] @ 5a9b4 <__cxa_atexit@plt+0x4e954> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r5, r8, asr sp │ │ │ │ - cmneq r3, r8, lsl r9 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 5a0dc <__cxa_atexit@plt+0x4e07c> │ │ │ │ - cmneq r3, r4, lsl #18 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #16] @ 5a480 <__cxa_atexit@plt+0x4e420> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r7, #2 │ │ │ │ - b 5a0dc <__cxa_atexit@plt+0x4e07c> │ │ │ │ - ldrheq fp, [r3, #-136]! @ 0xffffff78 │ │ │ │ - ldrsheq fp, [r3, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r5, r0, lsr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #16] @ 5a4ac <__cxa_atexit@plt+0x4e44c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5aa2c <__cxa_atexit@plt+0x4e9cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5aa34 <__cxa_atexit@plt+0x4e9d4> │ │ │ │ + ldr r7, [pc, #136] @ 5aa70 <__cxa_atexit@plt+0x4ea10> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r7, #2 │ │ │ │ - b 5a0dc <__cxa_atexit@plt+0x4e07c> │ │ │ │ - cmneq r3, ip, lsl #17 │ │ │ │ - cmneq r3, r0, lsl #9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5a530 <__cxa_atexit@plt+0x4e4d0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5a540 <__cxa_atexit@plt+0x4e4e0> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 5a544 <__cxa_atexit@plt+0x4e4e4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 5a548 <__cxa_atexit@plt+0x4e4e8> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5aa50 <__cxa_atexit@plt+0x4e9f0> │ │ │ │ + ldr r2, [pc, #116] @ 5aa7c <__cxa_atexit@plt+0x4ea1c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5aa80 <__cxa_atexit@plt+0x4ea20> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01850d9c │ │ │ │ - orreq r0, r5, r8, asr sp │ │ │ │ - orreq r0, r5, r0, asr #24 │ │ │ │ - cmneq r3, r4, ror #7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5a600 <__cxa_atexit@plt+0x4e5a0> │ │ │ │ - ldr r2, [pc, #160] @ 5a610 <__cxa_atexit@plt+0x4e5b0> │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 5a5d0 <__cxa_atexit@plt+0x4e570> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5a5e0 <__cxa_atexit@plt+0x4e580> │ │ │ │ - ldr r1, [pc, #132] @ 5a614 <__cxa_atexit@plt+0x4e5b4> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq 5a5f4 <__cxa_atexit@plt+0x4e594> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 5a618 <__cxa_atexit@plt+0x4e5b8> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 5a620 <__cxa_atexit@plt+0x4e5c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5a61c <__cxa_atexit@plt+0x4e5bc> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5aa3c <__cxa_atexit@plt+0x4e9dc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5aa78 <__cxa_atexit@plt+0x4ea18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq r3, r4, lsl #15 │ │ │ │ - orreq r0, r5, r0, lsl #23 │ │ │ │ - cmneq r3, r4, ror #14 │ │ │ │ + ldr r6, [pc, #28] @ 5aa74 <__cxa_atexit@plt+0x4ea14> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsl pc │ │ │ │ + orreq r0, r5, r8, lsr #15 │ │ │ │ + orreq r0, r5, r4, lsr #15 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5a684 <__cxa_atexit@plt+0x4e624> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 5a6a4 <__cxa_atexit@plt+0x4e644> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5a698 <__cxa_atexit@plt+0x4e638> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 5a6a8 <__cxa_atexit@plt+0x4e648> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 5a6ac <__cxa_atexit@plt+0x4e64c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r0, [r5, ip] │ │ │ │ - ldrsbeq fp, [r3, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5a6dc <__cxa_atexit@plt+0x4e67c> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, lsr #13 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a734 <__cxa_atexit@plt+0x4e6d4> │ │ │ │ - ldr lr, [pc, #56] @ 5a740 <__cxa_atexit@plt+0x4e6e0> │ │ │ │ - ldr r1, [pc, #56] @ 5a744 <__cxa_atexit@plt+0x4e6e4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, r0, asr #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5a76c <__cxa_atexit@plt+0x4e70c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 5a55c <__cxa_atexit@plt+0x4e4fc> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5a7b0 <__cxa_atexit@plt+0x4e750> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5a7bc <__cxa_atexit@plt+0x4e75c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5aac8 <__cxa_atexit@plt+0x4ea68> │ │ │ │ + ldr r2, [pc, #52] @ 5aae0 <__cxa_atexit@plt+0x4ea80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r5, r8, asr #19 │ │ │ │ - cmneq r3, ip, asr #11 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 671bc <__cxa_atexit@plt+0x5b15c> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5a8a4 <__cxa_atexit@plt+0x4e844> │ │ │ │ - ldr r7, [pc, #200] @ 5a8c8 <__cxa_atexit@plt+0x4e868> │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9} │ │ │ │ - bhi 5a8b8 <__cxa_atexit@plt+0x4e858> │ │ │ │ - ldr r1, [pc, #180] @ 5a8cc <__cxa_atexit@plt+0x4e86c> │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - ands r1, r8, #3 │ │ │ │ - beq 5a864 <__cxa_atexit@plt+0x4e804> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 5a874 <__cxa_atexit@plt+0x4e814> │ │ │ │ - ldr r5, [pc, #152] @ 5a8d0 <__cxa_atexit@plt+0x4e870> │ │ │ │ - ldr r1, [r8, #6] │ │ │ │ - ldr r2, [r8, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - str r1, [r7] │ │ │ │ - ldr r7, [pc, #132] @ 5a8d4 <__cxa_atexit@plt+0x4e874> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 5a8e0 <__cxa_atexit@plt+0x4e880> │ │ │ │ - ldr r7, [pc, #100] @ 5a8e4 <__cxa_atexit@plt+0x4e884> │ │ │ │ - mov r8, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - stmdb r2, {r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 5a8e8 <__cxa_atexit@plt+0x4e888> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - mov r9, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #48] @ 5a8dc <__cxa_atexit@plt+0x4e87c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 5a8d8 <__cxa_atexit@plt+0x4e878> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #48] @ 5aae4 <__cxa_atexit@plt+0x4ea84> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0xffffed00 │ │ │ │ - @ instruction: 0xffffed3c │ │ │ │ - orreq r0, r5, r8, lsl #21 │ │ │ │ - cmneq r3, r8, lsl #8 │ │ │ │ - cmneq r3, r4, lsl r5 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r0, r5, r0, ror #17 │ │ │ │ - orreq r0, r5, r4, asr #20 │ │ │ │ - cmneq r3, r0, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5a91c <__cxa_atexit@plt+0x4e8bc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 5aae8 <__cxa_atexit@plt+0x4ea88> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5a920 <__cxa_atexit@plt+0x4e8c0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r5, r8, asr #19 │ │ │ │ - cmneq r3, r8, ror r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5a988 <__cxa_atexit@plt+0x4e928> │ │ │ │ - ldr r2, [pc, #72] @ 5a994 <__cxa_atexit@plt+0x4e934> │ │ │ │ - ldr r1, [pc, #72] @ 5a998 <__cxa_atexit@plt+0x4e938> │ │ │ │ - ldr r0, [pc, #72] @ 5a99c <__cxa_atexit@plt+0x4e93c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #32] @ 5a9a0 <__cxa_atexit@plt+0x4e940> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r0, r5, r4, ror #19 │ │ │ │ - orreq r0, r5, r8, lsl #21 │ │ │ │ - cmneq r3, r4, ror #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5a55c <__cxa_atexit@plt+0x4e4fc> │ │ │ │ - cmneq r3, r0, lsl #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r5, ip, lsl #14 │ │ │ │ + orreq r0, r5, r8, lsl #14 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 5a7e8 <__cxa_atexit@plt+0x4e788> │ │ │ │ - cmneq r3, r0, ror #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5aa50 <__cxa_atexit@plt+0x4e9f0> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5aa60 <__cxa_atexit@plt+0x4ea00> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 5aa64 <__cxa_atexit@plt+0x4ea04> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 5aa68 <__cxa_atexit@plt+0x4ea08> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r5, ip, ror r8 │ │ │ │ - orreq r0, r5, r8, lsr r8 │ │ │ │ - orreq r0, r5, r0, lsr #14 │ │ │ │ - cmneq r3, r4, asr #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ab20 <__cxa_atexit@plt+0x4eac0> │ │ │ │ - ldr r2, [pc, #160] @ 5ab30 <__cxa_atexit@plt+0x4ead0> │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 5aaf0 <__cxa_atexit@plt+0x4ea90> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5ab00 <__cxa_atexit@plt+0x4eaa0> │ │ │ │ - ldr r1, [pc, #132] @ 5ab34 <__cxa_atexit@plt+0x4ead4> │ │ │ │ - ldr r7, [r8, #2] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r2, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 5ab78 <__cxa_atexit@plt+0x4eb18> │ │ │ │ + ldr r1, [pc, #116] @ 5ab84 <__cxa_atexit@plt+0x4eb24> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + mov r3, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - str r1, [r2, #-8]! │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r2, #4] │ │ │ │ - beq 5ab14 <__cxa_atexit@plt+0x4eab4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #96] @ 5ab38 <__cxa_atexit@plt+0x4ead8> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + beq 5ab60 <__cxa_atexit@plt+0x4eb00> │ │ │ │ + ldr lr, [pc, #88] @ 5ab88 <__cxa_atexit@plt+0x4eb28> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + str lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + beq 5ab6c <__cxa_atexit@plt+0x4eb0c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5abe0 <__cxa_atexit@plt+0x4eb80> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 5ab40 <__cxa_atexit@plt+0x4eae0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 5ab3c <__cxa_atexit@plt+0x4eadc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - ldrheq fp, [r3, #-36]! @ 0xffffffdc │ │ │ │ - orreq r0, r5, r0, ror #12 │ │ │ │ - @ instruction: 0x0173b294 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5aba4 <__cxa_atexit@plt+0x4eb44> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #56] @ 5abd4 <__cxa_atexit@plt+0x4eb74> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #84] @ 5abc4 <__cxa_atexit@plt+0x4eb64> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5abb8 <__cxa_atexit@plt+0x4eb58> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #56] @ 5abc8 <__cxa_atexit@plt+0x4eb68> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add lr, pc, lr │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 5abcc <__cxa_atexit@plt+0x4eb6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5abcc <__cxa_atexit@plt+0x4eb6c> │ │ │ │ + b 5abe0 <__cxa_atexit@plt+0x4eb80> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x018505bc │ │ │ │ - cmneq r3, r8, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5abfc <__cxa_atexit@plt+0x4eb9c> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq fp, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5ac54 <__cxa_atexit@plt+0x4ebf4> │ │ │ │ - ldr lr, [pc, #56] @ 5ac60 <__cxa_atexit@plt+0x4ec00> │ │ │ │ - ldr r1, [pc, #56] @ 5ac64 <__cxa_atexit@plt+0x4ec04> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, r0, ror r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5ac8c <__cxa_atexit@plt+0x4ec2c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ea1c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5acd0 <__cxa_atexit@plt+0x4ec70> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 5acdc <__cxa_atexit@plt+0x4ec7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r5, r8, lsr #9 │ │ │ │ - ldrsheq fp, [r3, #-12]! │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ad18 <__cxa_atexit@plt+0x4ecb8> │ │ │ │ - ldr r2, [pc, #28] @ 5ad20 <__cxa_atexit@plt+0x4ecc0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b a0638 <__cxa_atexit@plt+0x945d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r3, ip, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + mov lr, fp │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 5acac <__cxa_atexit@plt+0x4ec4c> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + mov r2, #241 @ 0xf1 │ │ │ │ + orr r2, r2, #7936 @ 0x1f00 │ │ │ │ + cmp sl, r2 │ │ │ │ + bge 5ac4c <__cxa_atexit@plt+0x4ebec> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr fp, [r3, #7] │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + sub r0, fp, r8 │ │ │ │ + cmp sl, r0 │ │ │ │ + ble 5ac78 <__cxa_atexit@plt+0x4ec18> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 671bc <__cxa_atexit@plt+0x5b15c> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ad74 <__cxa_atexit@plt+0x4ed14> │ │ │ │ - ldr r3, [pc, #36] @ 5ad84 <__cxa_atexit@plt+0x4ed24> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5ad88 <__cxa_atexit@plt+0x4ed28> │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r7, r8, fp} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov fp, lr │ │ │ │ + b bb18dc <__cxa_atexit@plt+0xba587c> │ │ │ │ + ldr r3, [pc, #116] @ 5acc8 <__cxa_atexit@plt+0x4ec68> │ │ │ │ + add r1, r6, #8 │ │ │ │ + mov fp, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5ad8c <__cxa_atexit@plt+0x4ed2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + mov r6, r9 │ │ │ │ + stm r1, {r2, r7, r8} │ │ │ │ + sub r7, r9, #9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r0, r5, r0, ror r5 │ │ │ │ - cmneq r3, r8, lsl #1 │ │ │ │ - cmneq r3, r0, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5ade8 <__cxa_atexit@plt+0x4ed88> │ │ │ │ - ldr r2, [pc, #60] @ 5adf4 <__cxa_atexit@plt+0x4ed94> │ │ │ │ - ldr r1, [pc, #60] @ 5adf8 <__cxa_atexit@plt+0x4ed98> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 5adfc <__cxa_atexit@plt+0x4ed9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #32] @ 5ae00 <__cxa_atexit@plt+0x4eda0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r0, r5, r0, ror r5 │ │ │ │ - orreq r0, r5, r8, lsr #12 │ │ │ │ - ldrsbeq sl, [r3, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5aa7c <__cxa_atexit@plt+0x4ea1c> │ │ │ │ - cmneq r3, r0, ror #31 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, sl │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + str fp, [r6, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 5acc4 <__cxa_atexit@plt+0x4ec64> │ │ │ │ + add r3, r8, sl │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r9, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + stmdb r6, {r2, r3} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r5, r4, lsr #10 │ │ │ │ + orreq r0, r5, r8, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ae54 <__cxa_atexit@plt+0x4edf4> │ │ │ │ - ldr r3, [pc, #36] @ 5ae64 <__cxa_atexit@plt+0x4ee04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5ae68 <__cxa_atexit@plt+0x4ee08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5ae6c <__cxa_atexit@plt+0x4ee0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ad40 <__cxa_atexit@plt+0x4ece0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5ad48 <__cxa_atexit@plt+0x4ece8> │ │ │ │ + ldr r7, [pc, #136] @ 5ad84 <__cxa_atexit@plt+0x4ed24> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x01850490 │ │ │ │ - cmneq r3, r8, lsr #31 │ │ │ │ - cmneq r3, ip, lsr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5aea8 <__cxa_atexit@plt+0x4ee48> │ │ │ │ - ldr r2, [pc, #32] @ 5aeb0 <__cxa_atexit@plt+0x4ee50> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5ad64 <__cxa_atexit@plt+0x4ed04> │ │ │ │ + ldr r2, [pc, #116] @ 5ad90 <__cxa_atexit@plt+0x4ed30> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [pc, #20] @ 5aeb4 <__cxa_atexit@plt+0x4ee54> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b e90d8 <__cxa_atexit@plt+0xdd078> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r5, ip, lsr #5 │ │ │ │ - orreq r0, r5, r8, lsr r5 │ │ │ │ - cmneq r3, r8, ror sl │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5af38 <__cxa_atexit@plt+0x4eed8> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5af48 <__cxa_atexit@plt+0x4eee8> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 5af4c <__cxa_atexit@plt+0x4eeec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 5af50 <__cxa_atexit@plt+0x4eef0> │ │ │ │ + ldr r1, [pc, #104] @ 5ad94 <__cxa_atexit@plt+0x4ed34> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01850394 │ │ │ │ - orreq r0, r5, r0, asr r3 │ │ │ │ - orreq r0, r5, r8, lsr r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5af88 <__cxa_atexit@plt+0x4ef28> │ │ │ │ - ldr r3, [pc, #36] @ 5af98 <__cxa_atexit@plt+0x4ef38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5af9c <__cxa_atexit@plt+0x4ef3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5afa0 <__cxa_atexit@plt+0x4ef40> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5ad50 <__cxa_atexit@plt+0x4ecf0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5ad8c <__cxa_atexit@plt+0x4ed2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r0, r5, ip, asr r3 │ │ │ │ - cmneq r3, r8, asr #29 │ │ │ │ - cmneq r3, r0, lsr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5afc4 <__cxa_atexit@plt+0x4ef64> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b a0638 <__cxa_atexit@plt+0x945d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r4, ror #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b01c <__cxa_atexit@plt+0x4efbc> │ │ │ │ - ldr r3, [pc, #56] @ 5b028 <__cxa_atexit@plt+0x4efc8> │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldr r1, [pc, #52] @ 5b02c <__cxa_atexit@plt+0x4efcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r3, [pc, #28] @ 5b030 <__cxa_atexit@plt+0x4efd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 66cd8 <__cxa_atexit@plt+0x5ac78> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - strdeq r0, [r5, r8] │ │ │ │ - cmneq r3, r0, lsl #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5b09c <__cxa_atexit@plt+0x4f03c> │ │ │ │ - ldr r3, [pc, #100] @ 5b0b8 <__cxa_atexit@plt+0x4f058> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5b0b0 <__cxa_atexit@plt+0x4f050> │ │ │ │ - ldr r3, [pc, #80] @ 5b0bc <__cxa_atexit@plt+0x4f05c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5b0b0 <__cxa_atexit@plt+0x4f050> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #52] @ 5b0c0 <__cxa_atexit@plt+0x4f060> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #32] @ 5b0c4 <__cxa_atexit@plt+0x4f064> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r5, ip] │ │ │ │ - cmneq r3, ip, ror #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 5b114 <__cxa_atexit@plt+0x4f0b4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5b10c <__cxa_atexit@plt+0x4f0ac> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #28] @ 5b118 <__cxa_atexit@plt+0x4f0b8> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r3, r8, lsl r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5b148 <__cxa_atexit@plt+0x4f0e8> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, ror #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b1a0 <__cxa_atexit@plt+0x4f140> │ │ │ │ - ldr lr, [pc, #56] @ 5b1ac <__cxa_atexit@plt+0x4f14c> │ │ │ │ - ldr r1, [pc, #56] @ 5b1b0 <__cxa_atexit@plt+0x4f150> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + ldr r6, [pc, #28] @ 5ad88 <__cxa_atexit@plt+0x4ed28> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsl #24 │ │ │ │ + @ instruction: 0x01850494 │ │ │ │ + @ instruction: 0x01850490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5b1e8 <__cxa_atexit@plt+0x4f188> │ │ │ │ - ldr r2, [pc, #28] @ 5b1f4 <__cxa_atexit@plt+0x4f194> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5addc <__cxa_atexit@plt+0x4ed7c> │ │ │ │ + ldr r2, [pc, #52] @ 5adf4 <__cxa_atexit@plt+0x4ed94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5adf8 <__cxa_atexit@plt+0x4ed98> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r4, r4, lsr #31 │ │ │ │ - cmneq r3, r8, asr ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b230 <__cxa_atexit@plt+0x4f1d0> │ │ │ │ - ldr r3, [pc, #36] @ 5b240 <__cxa_atexit@plt+0x4f1e0> │ │ │ │ + ldr r3, [pc, #24] @ 5adfc <__cxa_atexit@plt+0x4ed9c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5b244 <__cxa_atexit@plt+0x4f1e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b248 <__cxa_atexit@plt+0x4f1e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r5, r8] │ │ │ │ + strdeq r0, [r5, r4] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + b bb1cac <__cxa_atexit@plt+0xba5c4c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ae90 <__cxa_atexit@plt+0x4ee30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5ae98 <__cxa_atexit@plt+0x4ee38> │ │ │ │ + ldr r7, [pc, #136] @ 5aed4 <__cxa_atexit@plt+0x4ee74> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - strheq r0, [r5, r4] │ │ │ │ - cmneq r3, r0, lsr #24 │ │ │ │ - cmneq r3, r4, ror #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5b2cc <__cxa_atexit@plt+0x4f26c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 5b2dc <__cxa_atexit@plt+0x4f27c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 5b2e0 <__cxa_atexit@plt+0x4f280> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 5b2e4 <__cxa_atexit@plt+0x4f284> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5aeb4 <__cxa_atexit@plt+0x4ee54> │ │ │ │ + ldr r2, [pc, #116] @ 5aee0 <__cxa_atexit@plt+0x4ee80> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5aee4 <__cxa_atexit@plt+0x4ee84> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r5, r0 │ │ │ │ - @ instruction: 0x0184ffbc │ │ │ │ - orreq pc, r4, r4, lsr #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b31c <__cxa_atexit@plt+0x4f2bc> │ │ │ │ - ldr r3, [pc, #36] @ 5b32c <__cxa_atexit@plt+0x4f2cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5b330 <__cxa_atexit@plt+0x4f2d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b334 <__cxa_atexit@plt+0x4f2d4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5aea0 <__cxa_atexit@plt+0x4ee40> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5aedc <__cxa_atexit@plt+0x4ee7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq pc, r4, r8, asr #31 │ │ │ │ - cmneq r3, r4, ror fp │ │ │ │ - cmneq r3, r8, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 5b370 <__cxa_atexit@plt+0x4f310> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #24] @ 5b374 <__cxa_atexit@plt+0x4f314> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r3, [pc, #20] @ 5b378 <__cxa_atexit@plt+0x4f318> │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r0, r5, r4, lsr #1 │ │ │ │ - @ instruction: 0x0185009c │ │ │ │ - ldrsheq sl, [r3, #-164]! @ 0xffffff5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5b3a0 <__cxa_atexit@plt+0x4f340> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b f2f60 <__cxa_atexit@plt+0xe6f00> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0173a590 │ │ │ │ + ldr r6, [pc, #28] @ 5aed8 <__cxa_atexit@plt+0x4ee78> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r0, asr #21 │ │ │ │ + orreq r0, r5, r4, asr #6 │ │ │ │ + orreq r0, r5, r0, asr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 5b3d0 <__cxa_atexit@plt+0x4f370> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, ror #10 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5b420 <__cxa_atexit@plt+0x4f3c0> │ │ │ │ - ldr r2, [pc, #48] @ 5b42c <__cxa_atexit@plt+0x4f3cc> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - cmneq r3, r0, ror #20 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b468 <__cxa_atexit@plt+0x4f408> │ │ │ │ - ldr r3, [pc, #36] @ 5b478 <__cxa_atexit@plt+0x4f418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 5b47c <__cxa_atexit@plt+0x4f41c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b480 <__cxa_atexit@plt+0x4f420> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - orreq pc, r4, ip, ror lr @ │ │ │ │ - cmneq r3, r8, lsr #20 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5b4bc <__cxa_atexit@plt+0x4f45c> │ │ │ │ - ldr r3, [pc, #40] @ 5b4d0 <__cxa_atexit@plt+0x4f470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5b4d4 <__cxa_atexit@plt+0x4f474> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5b4d8 <__cxa_atexit@plt+0x4f478> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5af2c <__cxa_atexit@plt+0x4eecc> │ │ │ │ + ldr r2, [pc, #52] @ 5af44 <__cxa_atexit@plt+0x4eee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5af48 <__cxa_atexit@plt+0x4eee8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r8, lsr #28 │ │ │ │ - ldrsheq sl, [r3, #-156]! @ 0xffffff64 │ │ │ │ - ldrsbeq sl, [r3, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5b4fc <__cxa_atexit@plt+0x4f49c> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #24] @ 5af4c <__cxa_atexit@plt+0x4eeec> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 65dfc <__cxa_atexit@plt+0x59d9c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x0173a390 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r4, lsr #19 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r5, r8, lsr #5 │ │ │ │ + orreq r0, r5, r4, lsr #5 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5b554 <__cxa_atexit@plt+0x4f4f4> │ │ │ │ - ldr r3, [pc, #40] @ 5b568 <__cxa_atexit@plt+0x4f508> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5b56c <__cxa_atexit@plt+0x4f50c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5b570 <__cxa_atexit@plt+0x4f510> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x0184fd90 │ │ │ │ - cmneq r3, r4, ror #18 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5b5ac <__cxa_atexit@plt+0x4f54c> │ │ │ │ - ldr r3, [pc, #40] @ 5b5c0 <__cxa_atexit@plt+0x4f560> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5b5c4 <__cxa_atexit@plt+0x4f564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5b5c8 <__cxa_atexit@plt+0x4f568> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r8, lsr sp @ │ │ │ │ - cmneq r3, r8, lsr r9 │ │ │ │ - cmneq r3, r0, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5b5ec <__cxa_atexit@plt+0x4f58c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 6db64 <__cxa_atexit@plt+0x61b04> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 106700 <__cxa_atexit@plt+0xfa6a0> │ │ │ │ - cmneq r3, r0, ror #17 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5b644 <__cxa_atexit@plt+0x4f5e4> │ │ │ │ - ldr r3, [pc, #40] @ 5b658 <__cxa_atexit@plt+0x4f5f8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5b65c <__cxa_atexit@plt+0x4f5fc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5b660 <__cxa_atexit@plt+0x4f600> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - orreq pc, r4, r0, lsr #25 │ │ │ │ - cmneq r3, r0, lsr #17 │ │ │ │ - cmneq r3, ip, lsr #17 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b6a0 <__cxa_atexit@plt+0x4f640> │ │ │ │ - ldr r2, [pc, #40] @ 5b6b0 <__cxa_atexit@plt+0x4f650> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b6b4 <__cxa_atexit@plt+0x4f654> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b6b8 <__cxa_atexit@plt+0x4f658> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r8, asr #24 │ │ │ │ - cmneq r3, r4, lsl #17 │ │ │ │ - cmneq r3, r8, asr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5b6ec <__cxa_atexit@plt+0x4f68c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5b6f0 <__cxa_atexit@plt+0x4f690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq pc, [r4, r8] │ │ │ │ - cmneq r3, r4, lsl r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6b650 <__cxa_atexit@plt+0x5f5f0> │ │ │ │ - cmneq r3, r4, lsl r8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b74c <__cxa_atexit@plt+0x4f6ec> │ │ │ │ - ldr r2, [pc, #40] @ 5b75c <__cxa_atexit@plt+0x4f6fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b760 <__cxa_atexit@plt+0x4f700> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b764 <__cxa_atexit@plt+0x4f704> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5afc4 <__cxa_atexit@plt+0x4ef64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5afcc <__cxa_atexit@plt+0x4ef6c> │ │ │ │ + ldr r7, [pc, #136] @ 5b008 <__cxa_atexit@plt+0x4efa8> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5afe8 <__cxa_atexit@plt+0x4ef88> │ │ │ │ + ldr r2, [pc, #116] @ 5b014 <__cxa_atexit@plt+0x4efb4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5b018 <__cxa_atexit@plt+0x4efb8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0184fb9c │ │ │ │ - ldrsbeq sl, [r3, #-120]! @ 0xffffff88 │ │ │ │ - ldrsbeq sl, [r3, #-120]! @ 0xffffff88 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b7a4 <__cxa_atexit@plt+0x4f744> │ │ │ │ - ldr r2, [pc, #40] @ 5b7b4 <__cxa_atexit@plt+0x4f754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b7b8 <__cxa_atexit@plt+0x4f758> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b7bc <__cxa_atexit@plt+0x4f75c> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5afd4 <__cxa_atexit@plt+0x4ef74> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5b010 <__cxa_atexit@plt+0x4efb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r4, asr #22 │ │ │ │ - ldrheq sl, [r3, #-112]! @ 0xffffff90 │ │ │ │ - cmneq r3, r4, lsl #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5b7f0 <__cxa_atexit@plt+0x4f790> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5b7f4 <__cxa_atexit@plt+0x4f794> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq pc, [r4, r4] │ │ │ │ - cmneq r3, r0, asr #14 │ │ │ │ + ldr r6, [pc, #28] @ 5b00c <__cxa_atexit@plt+0x4efac> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + cmneq r3, ip, lsl #19 │ │ │ │ + orreq r0, r5, r0, lsl r2 │ │ │ │ + orreq r0, r5, ip, lsl #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 73a74 <__cxa_atexit@plt+0x67a14> │ │ │ │ - cmneq r3, r0, asr #14 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b850 <__cxa_atexit@plt+0x4f7f0> │ │ │ │ - ldr r2, [pc, #40] @ 5b860 <__cxa_atexit@plt+0x4f800> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b864 <__cxa_atexit@plt+0x4f804> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi 5b07c <__cxa_atexit@plt+0x4f01c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 5b084 <__cxa_atexit@plt+0x4f024> │ │ │ │ + mov r0, #241 @ 0xf1 │ │ │ │ + orr r0, r0, #7936 @ 0x1f00 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #40] @ 5b088 <__cxa_atexit@plt+0x4f028> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + cmp r7, r0 │ │ │ │ + addlt r2, r2, #4 │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b868 <__cxa_atexit@plt+0x4f808> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r2] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - @ instruction: 0x0184fa98 │ │ │ │ - cmneq r3, r4, lsl #14 │ │ │ │ - ldrsheq sl, [r3, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + strdeq r0, [r5, r4] │ │ │ │ + ldrdeq r0, [r5, ip] │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae66c <__cxa_atexit@plt+0xa260c> │ │ │ │ - ldrsheq sl, [r3, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5b8c4 <__cxa_atexit@plt+0x4f864> │ │ │ │ - ldr r2, [pc, #40] @ 5b8d4 <__cxa_atexit@plt+0x4f874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b8d8 <__cxa_atexit@plt+0x4f878> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b8dc <__cxa_atexit@plt+0x4f87c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r4, lsr #20 │ │ │ │ - ldrsbeq sl, [r3, #-96]! @ 0xffffffa0 │ │ │ │ - cmneq r3, r4, lsr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5b910 <__cxa_atexit@plt+0x4f8b0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + bhi 5b0f4 <__cxa_atexit@plt+0x4f094> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 5b110 <__cxa_atexit@plt+0x4f0b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 5b0fc <__cxa_atexit@plt+0x4f09c> │ │ │ │ + ldr r3, [pc, #76] @ 5b114 <__cxa_atexit@plt+0x4f0b4> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5b914 <__cxa_atexit@plt+0x4f8b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq pc, [r4, r4] │ │ │ │ - cmneq r3, ip, asr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5b968 <__cxa_atexit@plt+0x4f908> │ │ │ │ - ldr r2, [pc, #52] @ 5b974 <__cxa_atexit@plt+0x4f914> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #32] @ 5b978 <__cxa_atexit@plt+0x4f918> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x0184fab4 │ │ │ │ - cmneq r3, r8, lsl r6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5b9b8 <__cxa_atexit@plt+0x4f958> │ │ │ │ - ldr r2, [pc, #40] @ 5b9c8 <__cxa_atexit@plt+0x4f968> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5b9cc <__cxa_atexit@plt+0x4f96c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5b9d0 <__cxa_atexit@plt+0x4f970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - orreq pc, r4, r0, lsr r9 @ │ │ │ │ - ldrsbeq sl, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - ldrsbeq sl, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ba10 <__cxa_atexit@plt+0x4f9b0> │ │ │ │ - ldr r2, [pc, #40] @ 5ba20 <__cxa_atexit@plt+0x4f9c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5ba24 <__cxa_atexit@plt+0x4f9c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5ba28 <__cxa_atexit@plt+0x4f9c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 5b0e4 <__cxa_atexit@plt+0x4f084> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 5b380 <__cxa_atexit@plt+0x4f320> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq pc, [r4, r8] │ │ │ │ - ldrheq sl, [r3, #-84]! @ 0xffffffac │ │ │ │ - cmneq r3, r8, lsl #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5ba5c <__cxa_atexit@plt+0x4f9fc> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5ba60 <__cxa_atexit@plt+0x4fa00> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r4, r8, lsl #17 │ │ │ │ - cmneq r3, r4, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6e8a4 <__cxa_atexit@plt+0x62844> │ │ │ │ - cmneq r3, r4, asr #10 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5babc <__cxa_atexit@plt+0x4fa5c> │ │ │ │ - ldr r2, [pc, #40] @ 5bacc <__cxa_atexit@plt+0x4fa6c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5bad0 <__cxa_atexit@plt+0x4fa70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5bad4 <__cxa_atexit@plt+0x4fa74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - orreq pc, r4, ip, lsr #16 │ │ │ │ - cmneq r3, r8, lsl #10 │ │ │ │ - cmneq r3, r8, lsl #10 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bb14 <__cxa_atexit@plt+0x4fab4> │ │ │ │ - ldr r2, [pc, #40] @ 5bb24 <__cxa_atexit@plt+0x4fac4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5bb28 <__cxa_atexit@plt+0x4fac8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5bb2c <__cxa_atexit@plt+0x4facc> │ │ │ │ + ldr r7, [pc, #20] @ 5b118 <__cxa_atexit@plt+0x4f0b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq pc, [r4, r4] │ │ │ │ - cmneq r3, r0, ror #9 │ │ │ │ - ldrheq sl, [r3, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5bb60 <__cxa_atexit@plt+0x4fb00> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5bb64 <__cxa_atexit@plt+0x4fb04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r4, r4, lsl #15 │ │ │ │ - cmneq r3, r0, ror r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 6f268 <__cxa_atexit@plt+0x63208> │ │ │ │ - cmneq r3, r0, ror r4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bbc0 <__cxa_atexit@plt+0x4fb60> │ │ │ │ - ldr r2, [pc, #40] @ 5bbd0 <__cxa_atexit@plt+0x4fb70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5bbd4 <__cxa_atexit@plt+0x4fb74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5bbd8 <__cxa_atexit@plt+0x4fb78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - orreq pc, r4, r8, lsr #14 │ │ │ │ - cmneq r3, r4, lsr r4 │ │ │ │ + orreq r0, r5, ip, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr #5 │ │ │ │ + cmneq r3, ip, ror #16 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5bc14 <__cxa_atexit@plt+0x4fbb4> │ │ │ │ - ldr r3, [pc, #40] @ 5bc28 <__cxa_atexit@plt+0x4fbc8> │ │ │ │ + bhi 5b1c0 <__cxa_atexit@plt+0x4f160> │ │ │ │ + ldr lr, [pc, #140] @ 5b1d0 <__cxa_atexit@plt+0x4f170> │ │ │ │ + ldr r9, [r2, #2] │ │ │ │ + ldr ip, [r2, #6] │ │ │ │ + ldr sl, [r2, #10] │ │ │ │ + ldr r7, [r2, #14] │ │ │ │ + ldr r0, [r2, #18] │ │ │ │ + ldr r2, [r2, #22] │ │ │ │ + mov r3, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-28]! @ 0xffffffe4 │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r3, {r2, ip} │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + beq 5b1a8 <__cxa_atexit@plt+0x4f148> │ │ │ │ + ldr r3, [pc, #76] @ 5b1d4 <__cxa_atexit@plt+0x4f174> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bc2c <__cxa_atexit@plt+0x4fbcc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bc30 <__cxa_atexit@plt+0x4fbd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r1, #-8] │ │ │ │ + str r3, [r1, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r1, #-28] @ 0xffffffe4 │ │ │ │ + beq 5b1b8 <__cxa_atexit@plt+0x4f158> │ │ │ │ + b 5b220 <__cxa_atexit@plt+0x4f1c0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq pc, [r4, r0] │ │ │ │ - cmneq r3, ip, ror #7 │ │ │ │ - cmneq r3, r0, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - ldrheq sl, [r3, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5bc88 <__cxa_atexit@plt+0x4fc28> │ │ │ │ - ldr r3, [pc, #40] @ 5bc9c <__cxa_atexit@plt+0x4fc3c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bca0 <__cxa_atexit@plt+0x4fc40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bca4 <__cxa_atexit@plt+0x4fc44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq pc, r4, ip, asr r6 @ │ │ │ │ - cmneq r3, r8, ror r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5bce0 <__cxa_atexit@plt+0x4fc80> │ │ │ │ - ldr r3, [pc, #40] @ 5bcf4 <__cxa_atexit@plt+0x4fc94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bcf8 <__cxa_atexit@plt+0x4fc98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bcfc <__cxa_atexit@plt+0x4fc9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r4, lsl #12 │ │ │ │ - cmneq r3, r8, asr #6 │ │ │ │ - cmneq r3, r4, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 74ef4 <__cxa_atexit@plt+0x68e94> │ │ │ │ - cmneq r3, r4, lsl r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5bd54 <__cxa_atexit@plt+0x4fcf4> │ │ │ │ - ldr r3, [pc, #40] @ 5bd68 <__cxa_atexit@plt+0x4fd08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bd6c <__cxa_atexit@plt+0x4fd0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bd70 <__cxa_atexit@plt+0x4fd10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r6, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #36] @ 5b214 <__cxa_atexit@plt+0x4f1b4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b20c <__cxa_atexit@plt+0x4f1ac> │ │ │ │ + b 5b220 <__cxa_atexit@plt+0x4f1c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x0184f590 │ │ │ │ - ldrsbeq sl, [r3, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5bdac <__cxa_atexit@plt+0x4fd4c> │ │ │ │ - ldr r3, [pc, #40] @ 5bdc0 <__cxa_atexit@plt+0x4fd60> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bdc4 <__cxa_atexit@plt+0x4fd64> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 5b27c <__cxa_atexit@plt+0x4f21c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 5b2e8 <__cxa_atexit@plt+0x4f288> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + sub r2, r9, r8 │ │ │ │ + cmp sl, r2 │ │ │ │ + ble 5b2b0 <__cxa_atexit@plt+0x4f250> │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + mov r7, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str r9, [r5, #8] │ │ │ │ + mov r8, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + b bb18dc <__cxa_atexit@plt+0xba587c> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 5b2fc <__cxa_atexit@plt+0x4f29c> │ │ │ │ + ldr r3, [pc, #132] @ 5b314 <__cxa_atexit@plt+0x4f2b4> │ │ │ │ + add lr, r6, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bdc8 <__cxa_atexit@plt+0x4fd68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r2, #9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r8, lsr r5 @ │ │ │ │ - cmneq r3, r4, lsr #5 │ │ │ │ - cmneq r3, r0, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 70874 <__cxa_atexit@plt+0x64814> │ │ │ │ - cmneq r3, r0, ror r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, sl │ │ │ │ + str fp, [sp, #4] │ │ │ │ + mov fp, lr │ │ │ │ + bl b394 │ │ │ │ + ldr r2, [pc, #68] @ 5b310 <__cxa_atexit@plt+0x4f2b0> │ │ │ │ + add r3, sl, r8 │ │ │ │ + sub r8, fp, #7 │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, r9} │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r4, ip, ror #29 │ │ │ │ + orreq r0, r5, r0, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5be20 <__cxa_atexit@plt+0x4fdc0> │ │ │ │ - ldr r3, [pc, #40] @ 5be34 <__cxa_atexit@plt+0x4fdd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5be38 <__cxa_atexit@plt+0x4fdd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5be3c <__cxa_atexit@plt+0x4fddc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 5b35c <__cxa_atexit@plt+0x4f2fc> │ │ │ │ + ldr r7, [pc, #52] @ 5b370 <__cxa_atexit@plt+0x4f310> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 5b350 <__cxa_atexit@plt+0x4f2f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5b380 <__cxa_atexit@plt+0x4f320> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq pc, r4, r4, asr #9 │ │ │ │ - cmneq r3, r0, lsr r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5be78 <__cxa_atexit@plt+0x4fe18> │ │ │ │ - ldr r3, [pc, #40] @ 5be8c <__cxa_atexit@plt+0x4fe2c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5be90 <__cxa_atexit@plt+0x4fe30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5be94 <__cxa_atexit@plt+0x4fe34> │ │ │ │ + ldr r7, [pc, #16] @ 5b374 <__cxa_atexit@plt+0x4f314> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, ip, ror #8 │ │ │ │ - cmneq r3, r0, lsl #4 │ │ │ │ - ldrsbeq sl, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - cmneq r3, ip, asr #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5beec <__cxa_atexit@plt+0x4fe8c> │ │ │ │ - ldr r3, [pc, #40] @ 5bf00 <__cxa_atexit@plt+0x4fea0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5bf04 <__cxa_atexit@plt+0x4fea4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5bf08 <__cxa_atexit@plt+0x4fea8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmneq r3, ip, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 5b41c <__cxa_atexit@plt+0x4f3bc> │ │ │ │ + add r3, r6, #72 @ 0x48 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5b444 <__cxa_atexit@plt+0x4f3e4> │ │ │ │ + ldr r8, [pc, #184] @ 5b460 <__cxa_atexit@plt+0x4f400> │ │ │ │ + ldr lr, [pc, #184] @ 5b464 <__cxa_atexit@plt+0x4f404> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r1, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr sl, [pc, #164] @ 5b468 <__cxa_atexit@plt+0x4f408> │ │ │ │ + str r8, [r6, #20]! │ │ │ │ + sub r8, r3, #67 @ 0x43 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r2, [pc, #148] @ 5b46c <__cxa_atexit@plt+0x4f40c> │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r6, {r0, r1, r7} │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + add r2, r6, #20 │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #22 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r2, {r9, ip, lr} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strdeq pc, [r4, r8] │ │ │ │ - cmneq r3, ip, lsl #3 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bf4c <__cxa_atexit@plt+0x4feec> │ │ │ │ - ldr r2, [pc, #48] @ 5bf5c <__cxa_atexit@plt+0x4fefc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 5bf60 <__cxa_atexit@plt+0x4ff00> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5bf64 <__cxa_atexit@plt+0x4ff04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5b44c <__cxa_atexit@plt+0x4f3ec> │ │ │ │ + ldr r7, [pc, #44] @ 5b45c <__cxa_atexit@plt+0x4f3fc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r6, {r7, ip} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orreq pc, r4, r0, lsr #7 │ │ │ │ - cmneq r3, r8, asr r1 │ │ │ │ - cmneq r3, r4, lsr r1 │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + b 5b450 <__cxa_atexit@plt+0x4f3f0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbf0 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + orreq pc, r4, r0, lsr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 644e0 <__cxa_atexit@plt+0x58480> │ │ │ │ - cmneq r3, r0, lsr #2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5bfc8 <__cxa_atexit@plt+0x4ff68> │ │ │ │ - ldr r2, [pc, #48] @ 5bfd8 <__cxa_atexit@plt+0x4ff78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ 5bfdc <__cxa_atexit@plt+0x4ff7c> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5bfe0 <__cxa_atexit@plt+0x4ff80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq pc, r4, r4, lsr #6 │ │ │ │ - ldrsbeq sl, [r3, #-12]! │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 5c01c <__cxa_atexit@plt+0x4ffbc> │ │ │ │ - ldr r3, [pc, #40] @ 5c030 <__cxa_atexit@plt+0x4ffd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5c034 <__cxa_atexit@plt+0x4ffd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5c038 <__cxa_atexit@plt+0x4ffd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 5b4bc <__cxa_atexit@plt+0x4f45c> │ │ │ │ + ldr r7, [pc, #52] @ 5b4d0 <__cxa_atexit@plt+0x4f470> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 5b4b0 <__cxa_atexit@plt+0x4f450> │ │ │ │ + mov r7, r8 │ │ │ │ + b 5b380 <__cxa_atexit@plt+0x4f320> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r8, asr #5 │ │ │ │ - cmneq r3, ip, lsr #1 │ │ │ │ - cmneq r3, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 5c060 <__cxa_atexit@plt+0x50000> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ace00 <__cxa_atexit@plt+0xa0da0> │ │ │ │ - @ instruction: 0x0184f3bc │ │ │ │ - cmneq r3, r8, rrx │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c0a0 <__cxa_atexit@plt+0x50040> │ │ │ │ - ldr r3, [pc, #40] @ 5c0b4 <__cxa_atexit@plt+0x50054> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5c0b8 <__cxa_atexit@plt+0x50058> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5c0bc <__cxa_atexit@plt+0x5005c> │ │ │ │ + ldr r7, [pc, #16] @ 5b4d4 <__cxa_atexit@plt+0x4f474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - orreq pc, r4, r4, asr #4 │ │ │ │ - cmneq r3, r8, lsr #32 │ │ │ │ - cmneq r3, r4, lsr r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c0fc <__cxa_atexit@plt+0x5009c> │ │ │ │ - ldr r2, [pc, #40] @ 5c10c <__cxa_atexit@plt+0x500ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5c110 <__cxa_atexit@plt+0x500b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5c114 <__cxa_atexit@plt+0x500b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, ip, ror #3 │ │ │ │ - cmneq r3, ip │ │ │ │ - cmneq r3, r0, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 5c148 <__cxa_atexit@plt+0x500e8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 5c14c <__cxa_atexit@plt+0x500ec> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0184f19c │ │ │ │ - @ instruction: 0x01739f9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b 70f34 <__cxa_atexit@plt+0x64ed4> │ │ │ │ - @ instruction: 0x01739f9c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + cmneq r3, ip, lsr #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c1a8 <__cxa_atexit@plt+0x50148> │ │ │ │ - ldr r2, [pc, #40] @ 5c1b8 <__cxa_atexit@plt+0x50158> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5c1bc <__cxa_atexit@plt+0x5015c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5c1c0 <__cxa_atexit@plt+0x50160> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5b54c <__cxa_atexit@plt+0x4f4ec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5b554 <__cxa_atexit@plt+0x4f4f4> │ │ │ │ + ldr r7, [pc, #136] @ 5b590 <__cxa_atexit@plt+0x4f530> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5b570 <__cxa_atexit@plt+0x4f510> │ │ │ │ + ldr r2, [pc, #116] @ 5b59c <__cxa_atexit@plt+0x4f53c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5b5a0 <__cxa_atexit@plt+0x4f540> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - orreq pc, r4, r0, asr #2 │ │ │ │ - cmneq r3, r0, ror #30 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c1fc <__cxa_atexit@plt+0x5019c> │ │ │ │ - ldr r2, [pc, #40] @ 5c20c <__cxa_atexit@plt+0x501ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5c210 <__cxa_atexit@plt+0x501b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5c214 <__cxa_atexit@plt+0x501b4> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5b55c <__cxa_atexit@plt+0x4f4fc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5b598 <__cxa_atexit@plt+0x4f538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, ip, ror #1 │ │ │ │ - cmneq r3, r8, lsr #30 │ │ │ │ - cmneq r3, r4, lsl #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5d56c <__cxa_atexit@plt+0x5150c> │ │ │ │ - ldrsheq r9, [r3, #-224]! @ 0xffffff20 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + ldr r6, [pc, #28] @ 5b594 <__cxa_atexit@plt+0x4f534> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r0, lsl r4 │ │ │ │ + orreq pc, r4, r8, lsl #25 │ │ │ │ + orreq pc, r4, r4, lsl #25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c270 <__cxa_atexit@plt+0x50210> │ │ │ │ - ldr r2, [pc, #40] @ 5c280 <__cxa_atexit@plt+0x50220> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r5, [pc, #32] @ 5c284 <__cxa_atexit@plt+0x50224> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #16] @ 5c288 <__cxa_atexit@plt+0x50228> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5b5e8 <__cxa_atexit@plt+0x4f588> │ │ │ │ + ldr r2, [pc, #52] @ 5b600 <__cxa_atexit@plt+0x4f5a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5b604 <__cxa_atexit@plt+0x4f5a4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq pc, r4, r8, ror r0 @ │ │ │ │ - ldrheq r9, [r3, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c2c4 <__cxa_atexit@plt+0x50264> │ │ │ │ - ldr r3, [pc, #40] @ 5c2d8 <__cxa_atexit@plt+0x50278> │ │ │ │ + ldr r3, [pc, #24] @ 5b608 <__cxa_atexit@plt+0x4f5a8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5c2dc <__cxa_atexit@plt+0x5027c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5c2e0 <__cxa_atexit@plt+0x50280> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r4, ip, ror #23 │ │ │ │ + orreq pc, r4, r8, ror #23 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b6dc <__cxa_atexit@plt+0x4f67c> │ │ │ │ + ldr r0, [pc, #208] @ 5b700 <__cxa_atexit@plt+0x4f6a0> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5b6bc <__cxa_atexit@plt+0x4f65c> │ │ │ │ + ldr lr, [pc, #176] @ 5b704 <__cxa_atexit@plt+0x4f6a4> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5b6cc <__cxa_atexit@plt+0x4f66c> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5b6e8 <__cxa_atexit@plt+0x4f688> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + strb r2, [r1] │ │ │ │ + ldr r2, [pc, #100] @ 5b708 <__cxa_atexit@plt+0x4f6a8> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r4, r0, lsr #32 │ │ │ │ - cmneq r3, r4, lsl #29 │ │ │ │ - cmneq r3, r0, ror #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 5ce94 <__cxa_atexit@plt+0x50e34> │ │ │ │ - cmneq r3, r0, asr lr │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5c338 <__cxa_atexit@plt+0x502d8> │ │ │ │ - ldr r3, [pc, #40] @ 5c34c <__cxa_atexit@plt+0x502ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 5c350 <__cxa_atexit@plt+0x502f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - ldr r7, [pc, #20] @ 5c354 <__cxa_atexit@plt+0x502f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - orreq lr, r4, ip, lsr #31 │ │ │ │ - cmneq r3, r0, lsl lr │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c3d8 <__cxa_atexit@plt+0x50378> │ │ │ │ - ldr r3, [pc, #136] @ 5c400 <__cxa_atexit@plt+0x503a0> │ │ │ │ - tst r9, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + orreq pc, r4, ip, lsl fp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #140] @ 5b7b0 <__cxa_atexit@plt+0x4f750> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 5c3c8 <__cxa_atexit@plt+0x50368> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c3e8 <__cxa_atexit@plt+0x50388> │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 5c408 <__cxa_atexit@plt+0x503a8> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5b790 <__cxa_atexit@plt+0x4f730> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5b79c <__cxa_atexit@plt+0x4f73c> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + rev r7, r7 │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + strb r2, [r0, #1] │ │ │ │ + strb lr, [r0] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 5b7b4 <__cxa_atexit@plt+0x4f754> │ │ │ │ + add r5, r5, #12 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r8} │ │ │ │ - sub r7, r3, #15 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5c404 <__cxa_atexit@plt+0x503a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r3, r8, lsr #27 │ │ │ │ - orreq pc, r4, r8, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + orreq pc, r4, r4, asr #20 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c454 <__cxa_atexit@plt+0x503f4> │ │ │ │ - ldr lr, [pc, #48] @ 5c460 <__cxa_atexit@plt+0x50400> │ │ │ │ - add r7, r7, #7 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r0, r1, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc 5b81c <__cxa_atexit@plt+0x4f7bc> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r1, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + strb r2, [r0] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5b828 <__cxa_atexit@plt+0x4f7c8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq lr, r4, r0, lsr #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c4e0 <__cxa_atexit@plt+0x50480> │ │ │ │ - ldr r3, [pc, #132] @ 5c508 <__cxa_atexit@plt+0x504a8> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184f9b8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5b874 <__cxa_atexit@plt+0x4f814> │ │ │ │ + ldr r3, [pc, #48] @ 5b87c <__cxa_atexit@plt+0x4f81c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 5c4d0 <__cxa_atexit@plt+0x50470> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c4f0 <__cxa_atexit@plt+0x50490> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #88] @ 5c510 <__cxa_atexit@plt+0x504b0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r7, r8} │ │ │ │ - sub r7, r3, #15 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5b868 <__cxa_atexit@plt+0x4f808> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5b888 <__cxa_atexit@plt+0x4f828> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5c50c <__cxa_atexit@plt+0x504ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq r3, r4, lsr #25 │ │ │ │ - orreq lr, r4, ip, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c564 <__cxa_atexit@plt+0x50504> │ │ │ │ - ldr lr, [pc, #56] @ 5c570 <__cxa_atexit@plt+0x50510> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5b96c <__cxa_atexit@plt+0x4f90c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0184ee9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c5f4 <__cxa_atexit@plt+0x50594> │ │ │ │ - ldr r3, [pc, #136] @ 5c61c <__cxa_atexit@plt+0x505bc> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 5c5e4 <__cxa_atexit@plt+0x50584> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c604 <__cxa_atexit@plt+0x505a4> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 5c624 <__cxa_atexit@plt+0x505c4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #2 │ │ │ │ + bge 5b8f4 <__cxa_atexit@plt+0x4f894> │ │ │ │ + ldr r9, [pc, #220] @ 5b994 <__cxa_atexit@plt+0x4f934> │ │ │ │ + ldr r8, [pc, #220] @ 5b998 <__cxa_atexit@plt+0x4f938> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5c620 <__cxa_atexit@plt+0x505c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #148] @ 5b990 <__cxa_atexit@plt+0x4f930> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5b960 <__cxa_atexit@plt+0x4f900> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5b97c <__cxa_atexit@plt+0x4f91c> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + strb r2, [r1] │ │ │ │ + ldr r2, [pc, #88] @ 5b99c <__cxa_atexit@plt+0x4f93c> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01739b94 │ │ │ │ - orreq lr, r4, ip, lsl #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + orreq pc, r4, r0, lsl #18 │ │ │ │ + orreq pc, r4, r8, ror r8 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c67c <__cxa_atexit@plt+0x5061c> │ │ │ │ - ldr lr, [pc, #60] @ 5c688 <__cxa_atexit@plt+0x50628> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ + bcc 5ba04 <__cxa_atexit@plt+0x4f9a4> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r1, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + strb r2, [r0] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5ba10 <__cxa_atexit@plt+0x4f9b0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq lr, r4, r8, lsl #27 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq pc, [r4, r0] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5c70c <__cxa_atexit@plt+0x506ac> │ │ │ │ - ldr r3, [pc, #136] @ 5c734 <__cxa_atexit@plt+0x506d4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - beq 5c6fc <__cxa_atexit@plt+0x5069c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ba88 <__cxa_atexit@plt+0x4fa28> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5ba90 <__cxa_atexit@plt+0x4fa30> │ │ │ │ + ldr r7, [pc, #136] @ 5bacc <__cxa_atexit@plt+0x4fa6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5c71c <__cxa_atexit@plt+0x506bc> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r0, [pc, #92] @ 5c73c <__cxa_atexit@plt+0x506dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #15 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5baac <__cxa_atexit@plt+0x4fa4c> │ │ │ │ + ldr r2, [pc, #116] @ 5bad8 <__cxa_atexit@plt+0x4fa78> │ │ │ │ + add lr, r6, #12 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5badc <__cxa_atexit@plt+0x4fa7c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 5c738 <__cxa_atexit@plt+0x506d8> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5ba98 <__cxa_atexit@plt+0x4fa38> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5bad4 <__cxa_atexit@plt+0x4fa74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r6, [pc, #28] @ 5bad0 <__cxa_atexit@plt+0x4fa70> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r3, r0, lsl #21 │ │ │ │ - strdeq lr, [r4, r4] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsbeq r9, [r3, #-232]! @ 0xffffff18 │ │ │ │ + orreq pc, r4, ip, asr #14 │ │ │ │ + orreq pc, r4, r8, asr #14 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c78c <__cxa_atexit@plt+0x5072c> │ │ │ │ - ldr lr, [pc, #52] @ 5c798 <__cxa_atexit@plt+0x50738> │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str lr, [r3, #4] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq lr, r4, ip, ror #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5bb24 <__cxa_atexit@plt+0x4fac4> │ │ │ │ + ldr r2, [pc, #52] @ 5bb3c <__cxa_atexit@plt+0x4fadc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5bb40 <__cxa_atexit@plt+0x4fae0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5bb44 <__cxa_atexit@plt+0x4fae4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184f6b0 │ │ │ │ + orreq pc, r4, ip, lsr #13 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c804 <__cxa_atexit@plt+0x507a4> │ │ │ │ - ldr r2, [pc, #84] @ 5c80c <__cxa_atexit@plt+0x507ac> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5c7e0 <__cxa_atexit@plt+0x50780> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5c7f0 <__cxa_atexit@plt+0x50790> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 5bc10 <__cxa_atexit@plt+0x4fbb0> │ │ │ │ + ldr r0, [pc, #200] @ 5bc34 <__cxa_atexit@plt+0x4fbd4> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5bbf0 <__cxa_atexit@plt+0x4fb90> │ │ │ │ + ldr lr, [pc, #168] @ 5bc38 <__cxa_atexit@plt+0x4fbd8> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5bc00 <__cxa_atexit@plt+0x4fba0> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5bc1c <__cxa_atexit@plt+0x4fbbc> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #100] @ 5bc3c <__cxa_atexit@plt+0x4fbdc> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5c814 <__cxa_atexit@plt+0x507b4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5c810 <__cxa_atexit@plt+0x507b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq lr, r4, r0, ror r9 │ │ │ │ - cmpeq lr, r6, lsr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + orreq pc, r4, r8, ror #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5c840 <__cxa_atexit@plt+0x507e0> │ │ │ │ - ldr r8, [pc, #32] @ 5c858 <__cxa_atexit@plt+0x507f8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5c854 <__cxa_atexit@plt+0x507f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #132] @ 5bcdc <__cxa_atexit@plt+0x4fc7c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5bcbc <__cxa_atexit@plt+0x4fc5c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5bcc8 <__cxa_atexit@plt+0x4fc68> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr lr, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb lr, [r0, #1] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 5bce0 <__cxa_atexit@plt+0x4fc80> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r4, r0, lsr #18 │ │ │ │ - cmpeq lr, r6, asr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5c8b4 <__cxa_atexit@plt+0x50854> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq pc, r4, r8, lsl r5 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5c8c0 <__cxa_atexit@plt+0x50860> │ │ │ │ - ldr r2, [pc, #68] @ 5c8d0 <__cxa_atexit@plt+0x50870> │ │ │ │ - ldr r8, [pc, #68] @ 5c8d4 <__cxa_atexit@plt+0x50874> │ │ │ │ - ldr r1, [pc, #68] @ 5c8d8 <__cxa_atexit@plt+0x50878> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5bd40 <__cxa_atexit@plt+0x4fce0> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5bd4c <__cxa_atexit@plt+0x4fcec> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsheq r3, [lr, #-220] @ 0xffffff24 │ │ │ │ - orreq lr, r4, r0, lsr #17 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184f494 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5c918 <__cxa_atexit@plt+0x508b8> │ │ │ │ - ldr r2, [pc, #40] @ 5c920 <__cxa_atexit@plt+0x508c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5c924 <__cxa_atexit@plt+0x508c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5bd98 <__cxa_atexit@plt+0x4fd38> │ │ │ │ + ldr r3, [pc, #48] @ 5bda0 <__cxa_atexit@plt+0x4fd40> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5bd8c <__cxa_atexit@plt+0x4fd2c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5bdac <__cxa_atexit@plt+0x4fd4c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq lr, r4, r8, lsr r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5c98c <__cxa_atexit@plt+0x5092c> │ │ │ │ - ldr lr, [pc, #76] @ 5c998 <__cxa_atexit@plt+0x50938> │ │ │ │ - add r9, r7, #11 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5be88 <__cxa_atexit@plt+0x4fe28> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5c99c <__cxa_atexit@plt+0x5093c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #2 │ │ │ │ + bge 5be18 <__cxa_atexit@plt+0x4fdb8> │ │ │ │ + ldr r9, [pc, #212] @ 5beb0 <__cxa_atexit@plt+0x4fe50> │ │ │ │ + ldr r8, [pc, #212] @ 5beb4 <__cxa_atexit@plt+0x4fe54> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq lr, r4, r8, lsr #21 │ │ │ │ - ldrsheq r9, [r3, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ca0c <__cxa_atexit@plt+0x509ac> │ │ │ │ - ldr r2, [pc, #88] @ 5ca1c <__cxa_atexit@plt+0x509bc> │ │ │ │ + ldr r2, [pc, #140] @ 5beac <__cxa_atexit@plt+0x4fe4c> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 5c9fc <__cxa_atexit@plt+0x5099c> │ │ │ │ - ldr r2, [pc, #68] @ 5ca20 <__cxa_atexit@plt+0x509c0> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5ca24 <__cxa_atexit@plt+0x509c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r4, lsr #15 │ │ │ │ - cmneq r3, r8, ror r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5ca50 <__cxa_atexit@plt+0x509f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, asr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ca7c <__cxa_atexit@plt+0x50a1c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5ca80 <__cxa_atexit@plt+0x50a20> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq lr, r4, ip, ror r8 │ │ │ │ - cmneq r3, r0, lsl r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5cacc <__cxa_atexit@plt+0x50a6c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cadc <__cxa_atexit@plt+0x50a7c> │ │ │ │ - ldr r3, [pc, #48] @ 5cae8 <__cxa_atexit@plt+0x50a88> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5be7c <__cxa_atexit@plt+0x4fe1c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5be98 <__cxa_atexit@plt+0x4fe38> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, r8, ror #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5cb64 <__cxa_atexit@plt+0x50b04> │ │ │ │ - ldr r1, [pc, #92] @ 5cb70 <__cxa_atexit@plt+0x50b10> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cb50 <__cxa_atexit@plt+0x50af0> │ │ │ │ - ldr r2, [pc, #68] @ 5cb74 <__cxa_atexit@plt+0x50b14> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 5cb78 <__cxa_atexit@plt+0x50b18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cb5c <__cxa_atexit@plt+0x50afc> │ │ │ │ - b 5cbcc <__cxa_atexit@plt+0x50b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5beb8 <__cxa_atexit@plt+0x4fe58> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq lr, [r4, r8] │ │ │ │ - cmneq r3, ip, asr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 5cbb8 <__cxa_atexit@plt+0x50b58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 5cbbc <__cxa_atexit@plt+0x50b5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cbb0 <__cxa_atexit@plt+0x50b50> │ │ │ │ - b 5cbcc <__cxa_atexit@plt+0x50b6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq lr, r4, r8, ror r8 │ │ │ │ - cmneq r3, r8, lsl #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 5cc18 <__cxa_atexit@plt+0x50bb8> │ │ │ │ - ldr r7, [pc, #212] @ 5ccbc <__cxa_atexit@plt+0x50c5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #204] @ 5ccc0 <__cxa_atexit@plt+0x50c60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cc9c <__cxa_atexit@plt+0x50c3c> │ │ │ │ - ldr r7, [pc, #192] @ 5ccc4 <__cxa_atexit@plt+0x50c64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 5ccb0 <__cxa_atexit@plt+0x50c50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r8, r7 │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 5cc50 <__cxa_atexit@plt+0x50bf0> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 5cc60 <__cxa_atexit@plt+0x50c00> │ │ │ │ - ldr r3, [pc, #108] @ 5ccb4 <__cxa_atexit@plt+0x50c54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - ldr r3, [pc, #96] @ 5ccb8 <__cxa_atexit@plt+0x50c58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - beq 5cc74 <__cxa_atexit@plt+0x50c14> │ │ │ │ - ldr r3, [pc, #92] @ 5ccc8 <__cxa_atexit@plt+0x50c68> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - ldr r7, [pc, #40] @ 5cca4 <__cxa_atexit@plt+0x50c44> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 5cca8 <__cxa_atexit@plt+0x50c48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5cc9c <__cxa_atexit@plt+0x50c3c> │ │ │ │ - ldr r7, [pc, #20] @ 5ccac <__cxa_atexit@plt+0x50c4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 5cc04 <__cxa_atexit@plt+0x50ba4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - @ instruction: 0x0184e798 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - orreq lr, r4, r0, lsl r8 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - orreq lr, r4, ip, lsr #16 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrsheq r9, [r3, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5ccec <__cxa_atexit@plt+0x50c8c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + ldrdeq pc, [r4, ip] │ │ │ │ + orreq pc, r4, ip, asr r3 @ │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5cd24 <__cxa_atexit@plt+0x50cc4> │ │ │ │ - ldr r2, [pc, #40] @ 5cd3c <__cxa_atexit@plt+0x50cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5cd40 <__cxa_atexit@plt+0x50ce0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq lr, r4, r0, asr #13 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ + bcc 5bf18 <__cxa_atexit@plt+0x4feb8> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5bf24 <__cxa_atexit@plt+0x4fec4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184f2bc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5cd78 <__cxa_atexit@plt+0x50d18> │ │ │ │ - ldr r2, [pc, #28] @ 5cd84 <__cxa_atexit@plt+0x50d24> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5bf9c <__cxa_atexit@plt+0x4ff3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5bfa4 <__cxa_atexit@plt+0x4ff44> │ │ │ │ + ldr r7, [pc, #136] @ 5bfe0 <__cxa_atexit@plt+0x4ff80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5bfc0 <__cxa_atexit@plt+0x4ff60> │ │ │ │ + ldr r2, [pc, #116] @ 5bfec <__cxa_atexit@plt+0x4ff8c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + ldr r1, [pc, #104] @ 5bff0 <__cxa_atexit@plt+0x4ff90> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq lr, r4, ip, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5cdbc <__cxa_atexit@plt+0x50d5c> │ │ │ │ - ldr r2, [pc, #28] @ 5cdc8 <__cxa_atexit@plt+0x50d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + b 5bfac <__cxa_atexit@plt+0x4ff4c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5bfe8 <__cxa_atexit@plt+0x4ff88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq lr, r4, r8, lsr #12 │ │ │ │ - ldrsheq r9, [r3, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 5cdec <__cxa_atexit@plt+0x50d8c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a3550 <__cxa_atexit@plt+0x974f0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r6, [pc, #28] @ 5bfe4 <__cxa_atexit@plt+0x4ff84> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, asr #19 │ │ │ │ + orreq pc, r4, r8, lsr r2 @ │ │ │ │ + orreq pc, r4, r4, lsr r2 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ce24 <__cxa_atexit@plt+0x50dc4> │ │ │ │ - ldr r2, [pc, #40] @ 5ce3c <__cxa_atexit@plt+0x50ddc> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5c038 <__cxa_atexit@plt+0x4ffd8> │ │ │ │ + ldr r2, [pc, #52] @ 5c050 <__cxa_atexit@plt+0x4fff0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5c054 <__cxa_atexit@plt+0x4fff4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ce40 <__cxa_atexit@plt+0x50de0> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #24] @ 5c058 <__cxa_atexit@plt+0x4fff8> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq lr, r4, r0, asr #11 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5ce78 <__cxa_atexit@plt+0x50e18> │ │ │ │ - ldr r2, [pc, #28] @ 5ce84 <__cxa_atexit@plt+0x50e24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq lr, r4, ip, ror #10 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184f19c │ │ │ │ + @ instruction: 0x0184f198 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cec8 <__cxa_atexit@plt+0x50e68> │ │ │ │ - ldr r3, [pc, #48] @ 5cee0 <__cxa_atexit@plt+0x50e80> │ │ │ │ - ldr r2, [pc, #48] @ 5cee4 <__cxa_atexit@plt+0x50e84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5cee8 <__cxa_atexit@plt+0x50e88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc44 │ │ │ │ - cmneq r3, r4, lsl #6 │ │ │ │ - cmneq r3, r8, lsl r3 │ │ │ │ - ldrsheq r9, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5cf30 <__cxa_atexit@plt+0x50ed0> │ │ │ │ - ldr r3, [pc, #48] @ 5cf48 <__cxa_atexit@plt+0x50ee8> │ │ │ │ - ldr r2, [pc, #48] @ 5cf4c <__cxa_atexit@plt+0x50eec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5cf50 <__cxa_atexit@plt+0x50ef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - @ instruction: 0x0173929c │ │ │ │ - ldrheq r9, [r3, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5cfbc <__cxa_atexit@plt+0x50f5c> │ │ │ │ - ldr r2, [pc, #84] @ 5cfc4 <__cxa_atexit@plt+0x50f64> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5cf98 <__cxa_atexit@plt+0x50f38> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5cfa8 <__cxa_atexit@plt+0x50f48> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5cfcc <__cxa_atexit@plt+0x50f6c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5cfc8 <__cxa_atexit@plt+0x50f68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0184e1b8 │ │ │ │ - cmpeq lr, lr, ror #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5cff8 <__cxa_atexit@plt+0x50f98> │ │ │ │ - ldr r8, [pc, #32] @ 5d010 <__cxa_atexit@plt+0x50fb0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5d00c <__cxa_atexit@plt+0x50fac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi 5c138 <__cxa_atexit@plt+0x500d8> │ │ │ │ + ldr r0, [pc, #220] @ 5c15c <__cxa_atexit@plt+0x500fc> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5c118 <__cxa_atexit@plt+0x500b8> │ │ │ │ + ldr lr, [pc, #188] @ 5c160 <__cxa_atexit@plt+0x50100> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5c128 <__cxa_atexit@plt+0x500c8> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5c144 <__cxa_atexit@plt+0x500e4> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5c164 <__cxa_atexit@plt+0x50104> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r4, r8, ror #2 │ │ │ │ - @ instruction: 0x015e369e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d06c <__cxa_atexit@plt+0x5100c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d078 <__cxa_atexit@plt+0x51018> │ │ │ │ - ldr r2, [pc, #68] @ 5d088 <__cxa_atexit@plt+0x51028> │ │ │ │ - ldr r8, [pc, #68] @ 5d08c <__cxa_atexit@plt+0x5102c> │ │ │ │ - ldr r1, [pc, #68] @ 5d090 <__cxa_atexit@plt+0x51030> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r3, lsr r6 │ │ │ │ - orreq lr, r4, r8, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d0d0 <__cxa_atexit@plt+0x51070> │ │ │ │ - ldr r2, [pc, #40] @ 5d0d8 <__cxa_atexit@plt+0x51078> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5d0dc <__cxa_atexit@plt+0x5107c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + orreq pc, r4, r0, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #152] @ 5c218 <__cxa_atexit@plt+0x501b8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5c1f8 <__cxa_atexit@plt+0x50198> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5c204 <__cxa_atexit@plt+0x501a4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + rev r7, r7 │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5c21c <__cxa_atexit@plt+0x501bc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq lr, r4, r0, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + ldrdeq lr, [r4, ip] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d144 <__cxa_atexit@plt+0x510e4> │ │ │ │ - ldr lr, [pc, #76] @ 5d150 <__cxa_atexit@plt+0x510f0> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5d154 <__cxa_atexit@plt+0x510f4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ + bcc 5c290 <__cxa_atexit@plt+0x50230> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r7 │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5c29c <__cxa_atexit@plt+0x5023c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - strdeq lr, [r4, r0] │ │ │ │ - cmneq r3, r4, asr #32 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5d1c4 <__cxa_atexit@plt+0x51164> │ │ │ │ - ldr r2, [pc, #88] @ 5d1d4 <__cxa_atexit@plt+0x51174> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5d1b4 <__cxa_atexit@plt+0x51154> │ │ │ │ - ldr r2, [pc, #68] @ 5d1d8 <__cxa_atexit@plt+0x51178> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5d1dc <__cxa_atexit@plt+0x5117c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r8, lsr r0 │ │ │ │ - cmneq r3, r0, asr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5d208 <__cxa_atexit@plt+0x511a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01738f94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5d234 <__cxa_atexit@plt+0x511d4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5d238 <__cxa_atexit@plt+0x511d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq lr, r4, r4, asr #1 │ │ │ │ - cmneq r3, r8, asr pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5d284 <__cxa_atexit@plt+0x51224> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5d294 <__cxa_atexit@plt+0x51234> │ │ │ │ - ldr r3, [pc, #48] @ 5d2a0 <__cxa_atexit@plt+0x51240> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, ip, ror pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #28 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r4, r4, asr #30 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5d2ec <__cxa_atexit@plt+0x5128c> │ │ │ │ - ldr r3, [pc, #44] @ 5d2f4 <__cxa_atexit@plt+0x51294> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bhi 5c2e8 <__cxa_atexit@plt+0x50288> │ │ │ │ + ldr r3, [pc, #48] @ 5c2f0 <__cxa_atexit@plt+0x50290> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 5d2e4 <__cxa_atexit@plt+0x51284> │ │ │ │ - b 5d304 <__cxa_atexit@plt+0x512a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5c2dc <__cxa_atexit@plt+0x5027c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5c2fc <__cxa_atexit@plt+0x5029c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq r3, ip, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr lr, [pc, #92] @ 5d378 <__cxa_atexit@plt+0x51318> │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - sub r1, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5c3f0 <__cxa_atexit@plt+0x50390> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d364 <__cxa_atexit@plt+0x51304> │ │ │ │ - ldr r3, [pc, #56] @ 5d37c <__cxa_atexit@plt+0x5131c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #40] @ 5d380 <__cxa_atexit@plt+0x51320> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d370 <__cxa_atexit@plt+0x51310> │ │ │ │ - b 5d3d4 <__cxa_atexit@plt+0x51374> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq lr, r4, r4, asr #1 │ │ │ │ - cmneq r3, r0, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 5d3c0 <__cxa_atexit@plt+0x51360> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 5d3c4 <__cxa_atexit@plt+0x51364> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d3b8 <__cxa_atexit@plt+0x51358> │ │ │ │ - b 5d3d4 <__cxa_atexit@plt+0x51374> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq lr, r4, r0, ror r0 │ │ │ │ - cmneq r3, ip, asr #28 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 5d42c <__cxa_atexit@plt+0x513cc> │ │ │ │ - ldr r7, [pc, #272] @ 5d4fc <__cxa_atexit@plt+0x5149c> │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #4 │ │ │ │ + bge 5c368 <__cxa_atexit@plt+0x50308> │ │ │ │ + ldr r9, [pc, #236] @ 5c418 <__cxa_atexit@plt+0x503b8> │ │ │ │ + ldr r8, [pc, #236] @ 5c41c <__cxa_atexit@plt+0x503bc> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #164] @ 5c414 <__cxa_atexit@plt+0x503b4> │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #8]! │ │ │ │ - ldr r7, [pc, #260] @ 5d500 <__cxa_atexit@plt+0x514a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 5d4a4 <__cxa_atexit@plt+0x51444> │ │ │ │ - ldr sl, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #224] @ 5d504 <__cxa_atexit@plt+0x514a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r8, r7 │ │ │ │ - b 9f4d0 <__cxa_atexit@plt+0x93470> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r8, #20]! │ │ │ │ - mov sl, r8 │ │ │ │ - ldr ip, [r8, #-4] │ │ │ │ - str r0, [sp, #16] │ │ │ │ - ldr r0, [r8, #-8] │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - ldr lr, [r3, #4] │ │ │ │ - str r0, [sp, #20] │ │ │ │ - ldr r0, [sl, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 5c3e4 <__cxa_atexit@plt+0x50384> │ │ │ │ + add lr, r6, #12 │ │ │ │ cmp r2, lr │ │ │ │ - str r0, [sp, #12] │ │ │ │ - bne 5d488 <__cxa_atexit@plt+0x51428> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str ip, [sp, #4] │ │ │ │ - bl b3a0 │ │ │ │ - ldr ip, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 5d4b0 <__cxa_atexit@plt+0x51450> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - str ip, [r5, #24] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r8, [sp, #12] │ │ │ │ - b 9f4d0 <__cxa_atexit@plt+0x93470> │ │ │ │ + bcc 5c400 <__cxa_atexit@plt+0x503a0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr r3, r0, #16 │ │ │ │ + lsr r9, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r3, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #4 │ │ │ │ + ldr r1, [pc, #84] @ 5c420 <__cxa_atexit@plt+0x503c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 5d4f4 <__cxa_atexit@plt+0x51494> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl] │ │ │ │ - ldr r7, [pc, #52] @ 5d4f8 <__cxa_atexit@plt+0x51498> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 5d4e8 <__cxa_atexit@plt+0x51488> │ │ │ │ - ldr r0, [sp, #20] │ │ │ │ - ldr sl, [sp, #16] │ │ │ │ - str ip, [r5, #24] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 9f4d0 <__cxa_atexit@plt+0x93470> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq sp, r4, ip, asr pc │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - orreq lr, r4, r4, lsr #32 │ │ │ │ - strdeq sp, [r4, ip] │ │ │ │ - cmneq r3, r0, lsl #26 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 9f4d0 <__cxa_atexit@plt+0x93470> │ │ │ │ - ldrsbeq r8, [r3, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 9f4d0 <__cxa_atexit@plt+0x93470> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + orreq lr, r4, ip, lsl #29 │ │ │ │ + strdeq lr, [r4, r8] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5d5a0 <__cxa_atexit@plt+0x51540> │ │ │ │ - ldr r3, [pc, #48] @ 5d5b8 <__cxa_atexit@plt+0x51558> │ │ │ │ - ldr r2, [pc, #48] @ 5d5bc <__cxa_atexit@plt+0x5155c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5d5c0 <__cxa_atexit@plt+0x51560> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c494 <__cxa_atexit@plt+0x50434> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r7 │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5c4a0 <__cxa_atexit@plt+0x50440> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - cmneq r3, r8, ror ip │ │ │ │ - cmneq r3, ip, lsl #25 │ │ │ │ - cmneq r3, ip, ror #24 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r4, r0, asr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5d608 <__cxa_atexit@plt+0x515a8> │ │ │ │ - ldr r3, [pc, #48] @ 5d620 <__cxa_atexit@plt+0x515c0> │ │ │ │ - ldr r2, [pc, #48] @ 5d624 <__cxa_atexit@plt+0x515c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5d628 <__cxa_atexit@plt+0x515c8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5c518 <__cxa_atexit@plt+0x504b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5c520 <__cxa_atexit@plt+0x504c0> │ │ │ │ + ldr r7, [pc, #136] @ 5c55c <__cxa_atexit@plt+0x504fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5c53c <__cxa_atexit@plt+0x504dc> │ │ │ │ + ldr r2, [pc, #116] @ 5c568 <__cxa_atexit@plt+0x50508> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5c56c <__cxa_atexit@plt+0x5050c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5c528 <__cxa_atexit@plt+0x504c8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5c564 <__cxa_atexit@plt+0x50504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - cmneq r3, r0, lsl ip │ │ │ │ - cmneq r3, r4, lsr #24 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + ldr r6, [pc, #28] @ 5c560 <__cxa_atexit@plt+0x50500> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r0, asr r4 │ │ │ │ + @ instruction: 0x0184ecbc │ │ │ │ + @ instruction: 0x0184ecb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d66c <__cxa_atexit@plt+0x5160c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 5d680 <__cxa_atexit@plt+0x51620> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5c5b4 <__cxa_atexit@plt+0x50554> │ │ │ │ + ldr r2, [pc, #52] @ 5c5cc <__cxa_atexit@plt+0x5056c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [pc, #48] @ 5c5d0 <__cxa_atexit@plt+0x50570> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0184dbb8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r3, [pc, #24] @ 5c5d4 <__cxa_atexit@plt+0x50574> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r4, r0, lsr #24 │ │ │ │ + orreq lr, r4, ip, lsl ip │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5d6b4 <__cxa_atexit@plt+0x51654> │ │ │ │ - ldr r2, [pc, #28] @ 5d6bc <__cxa_atexit@plt+0x5165c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi 5c6b0 <__cxa_atexit@plt+0x50650> │ │ │ │ + ldr r0, [pc, #216] @ 5c6d4 <__cxa_atexit@plt+0x50674> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5c690 <__cxa_atexit@plt+0x50630> │ │ │ │ + ldr lr, [pc, #184] @ 5c6d8 <__cxa_atexit@plt+0x50678> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5c6a0 <__cxa_atexit@plt+0x50640> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5c6bc <__cxa_atexit@plt+0x5065c> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5c6dc <__cxa_atexit@plt+0x5067c> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + orreq lr, r4, r8, asr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ 5d738 <__cxa_atexit@plt+0x516d8> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 5c78c <__cxa_atexit@plt+0x5072c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5d720 <__cxa_atexit@plt+0x516c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 5d728 <__cxa_atexit@plt+0x516c8> │ │ │ │ - ldr r1, [pc, #68] @ 5d73c <__cxa_atexit@plt+0x516dc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ 5d740 <__cxa_atexit@plt+0x516e0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r8, r3, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5c76c <__cxa_atexit@plt+0x5070c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5c778 <__cxa_atexit@plt+0x50718> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5c790 <__cxa_atexit@plt+0x50730> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d78c <__cxa_atexit@plt+0x5172c> │ │ │ │ - ldr r1, [pc, #48] @ 5d798 <__cxa_atexit@plt+0x51738> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #40] @ 5d79c <__cxa_atexit@plt+0x5173c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq lr, r4, r8, ror #20 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5d7f4 <__cxa_atexit@plt+0x51794> │ │ │ │ - ldr r2, [pc, #44] @ 5d80c <__cxa_atexit@plt+0x517ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r7, [pc, #20] @ 5d810 <__cxa_atexit@plt+0x517b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc 5c800 <__cxa_atexit@plt+0x507a0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5c80c <__cxa_atexit@plt+0x507ac> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmneq r3, r0, asr sl │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b a0aa0 <__cxa_atexit@plt+0x94a40> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq lr, [r4, r4] │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5d8ac <__cxa_atexit@plt+0x5184c> │ │ │ │ - ldr r2, [pc, #84] @ 5d8b4 <__cxa_atexit@plt+0x51854> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5d888 <__cxa_atexit@plt+0x51828> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5d898 <__cxa_atexit@plt+0x51838> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5d8bc <__cxa_atexit@plt+0x5185c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5d8b8 <__cxa_atexit@plt+0x51858> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + bhi 5c858 <__cxa_atexit@plt+0x507f8> │ │ │ │ + ldr r3, [pc, #48] @ 5c860 <__cxa_atexit@plt+0x50800> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5c84c <__cxa_atexit@plt+0x507ec> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5c86c <__cxa_atexit@plt+0x5080c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq sp, r4, r8, asr #17 │ │ │ │ - ldrsheq r2, [lr, #-222] @ 0xffffff22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5d8e8 <__cxa_atexit@plt+0x51888> │ │ │ │ - ldr r8, [pc, #32] @ 5d900 <__cxa_atexit@plt+0x518a0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5d8fc <__cxa_atexit@plt+0x5189c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sp, r4, r8, ror r8 │ │ │ │ - cmpeq lr, lr, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d95c <__cxa_atexit@plt+0x518fc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5d968 <__cxa_atexit@plt+0x51908> │ │ │ │ - ldr r2, [pc, #68] @ 5d978 <__cxa_atexit@plt+0x51918> │ │ │ │ - ldr r8, [pc, #68] @ 5d97c <__cxa_atexit@plt+0x5191c> │ │ │ │ - ldr r1, [pc, #68] @ 5d980 <__cxa_atexit@plt+0x51920> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5c958 <__cxa_atexit@plt+0x508f8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 5c8d8 <__cxa_atexit@plt+0x50878> │ │ │ │ + ldr r9, [pc, #228] @ 5c980 <__cxa_atexit@plt+0x50920> │ │ │ │ + ldr r8, [pc, #228] @ 5c984 <__cxa_atexit@plt+0x50924> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #156] @ 5c97c <__cxa_atexit@plt+0x5091c> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5c94c <__cxa_atexit@plt+0x508ec> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5c968 <__cxa_atexit@plt+0x50908> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5c988 <__cxa_atexit@plt+0x50928> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + orreq lr, r4, ip, lsl r9 │ │ │ │ + orreq lr, r4, ip, lsl #17 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5c9f8 <__cxa_atexit@plt+0x50998> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5ca04 <__cxa_atexit@plt+0x509a4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r8, lsr sp │ │ │ │ - strdeq sp, [r4, r8] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5d9c0 <__cxa_atexit@plt+0x51960> │ │ │ │ - ldr r2, [pc, #40] @ 5d9c8 <__cxa_atexit@plt+0x51968> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5d9cc <__cxa_atexit@plt+0x5196c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq lr, [r4, ip] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ca7c <__cxa_atexit@plt+0x50a1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5ca84 <__cxa_atexit@plt+0x50a24> │ │ │ │ + ldr r7, [pc, #136] @ 5cac0 <__cxa_atexit@plt+0x50a60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5caa0 <__cxa_atexit@plt+0x50a40> │ │ │ │ + ldr r2, [pc, #116] @ 5cacc <__cxa_atexit@plt+0x50a6c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5cad0 <__cxa_atexit@plt+0x50a70> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0184d790 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5ca8c <__cxa_atexit@plt+0x50a2c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5cac8 <__cxa_atexit@plt+0x50a68> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5cac4 <__cxa_atexit@plt+0x50a64> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq r8, [r3, #-224]! @ 0xffffff20 │ │ │ │ + orreq lr, r4, r8, asr r7 │ │ │ │ + orreq lr, r4, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5da34 <__cxa_atexit@plt+0x519d4> │ │ │ │ - ldr lr, [pc, #76] @ 5da40 <__cxa_atexit@plt+0x519e0> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5da44 <__cxa_atexit@plt+0x519e4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq sp, r4, r0, lsl #20 │ │ │ │ - cmneq r3, r4, asr r7 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5cb18 <__cxa_atexit@plt+0x50ab8> │ │ │ │ + ldr r2, [pc, #52] @ 5cb30 <__cxa_atexit@plt+0x50ad0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5cb34 <__cxa_atexit@plt+0x50ad4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5cb38 <__cxa_atexit@plt+0x50ad8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184e6bc │ │ │ │ + @ instruction: 0x0184e6b8 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5dab4 <__cxa_atexit@plt+0x51a54> │ │ │ │ - ldr r2, [pc, #88] @ 5dac4 <__cxa_atexit@plt+0x51a64> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5cc48 <__cxa_atexit@plt+0x50be8> │ │ │ │ + ldr r0, [pc, #268] @ 5cc6c <__cxa_atexit@plt+0x50c0c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5daa4 <__cxa_atexit@plt+0x51a44> │ │ │ │ - ldr r2, [pc, #68] @ 5dac8 <__cxa_atexit@plt+0x51a68> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5cc28 <__cxa_atexit@plt+0x50bc8> │ │ │ │ + ldr lr, [pc, #236] @ 5cc70 <__cxa_atexit@plt+0x50c10> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5cc38 <__cxa_atexit@plt+0x50bd8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 5cc54 <__cxa_atexit@plt+0x50bf4> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 5cc74 <__cxa_atexit@plt+0x50c14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5dacc <__cxa_atexit@plt+0x51a6c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r4, asr #15 │ │ │ │ - ldrsbeq r8, [r3, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5daf8 <__cxa_atexit@plt+0x51a98> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r4, lsr #13 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0x0184e5b4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5db24 <__cxa_atexit@plt+0x51ac4> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 5cd58 <__cxa_atexit@plt+0x50cf8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5db28 <__cxa_atexit@plt+0x51ac8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq sp, [r4, r4] │ │ │ │ - cmneq r3, r8, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5db74 <__cxa_atexit@plt+0x51b14> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5cd38 <__cxa_atexit@plt+0x50cd8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5db84 <__cxa_atexit@plt+0x51b24> │ │ │ │ - ldr r3, [pc, #48] @ 5db90 <__cxa_atexit@plt+0x51b30> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 5cd44 <__cxa_atexit@plt+0x50ce4> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 5cd5c <__cxa_atexit@plt+0x50cfc> │ │ │ │ + add r0, r0, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, ip, ror #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae66c <__cxa_atexit@plt+0xa260c> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5dbf0 <__cxa_atexit@plt+0x51b90> │ │ │ │ - ldr r3, [pc, #48] @ 5dc08 <__cxa_atexit@plt+0x51ba8> │ │ │ │ - ldr r2, [pc, #48] @ 5dc0c <__cxa_atexit@plt+0x51bac> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5dc10 <__cxa_atexit@plt+0x51bb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, r4, lsr #13 │ │ │ │ - @ instruction: 0x01738698 │ │ │ │ - cmneq r3, r8, ror r6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq lr, r4, r4, lsr #9 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5dc58 <__cxa_atexit@plt+0x51bf8> │ │ │ │ - ldr r3, [pc, #48] @ 5dc70 <__cxa_atexit@plt+0x51c10> │ │ │ │ - ldr r2, [pc, #48] @ 5dc74 <__cxa_atexit@plt+0x51c14> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5dc78 <__cxa_atexit@plt+0x51c18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5cdf8 <__cxa_atexit@plt+0x50d98> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5ce04 <__cxa_atexit@plt+0x50da4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmneq r3, ip, lsr r6 │ │ │ │ - cmneq r3, r0, lsr r6 │ │ │ │ - cmneq r3, r8, asr #12 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq lr, [r4, ip] │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5dcc8 <__cxa_atexit@plt+0x51c68> │ │ │ │ - ldr r2, [pc, #52] @ 5dcd0 <__cxa_atexit@plt+0x51c70> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 5dcd4 <__cxa_atexit@plt+0x51c74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 5dcd8 <__cxa_atexit@plt+0x51c78> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5ce50 <__cxa_atexit@plt+0x50df0> │ │ │ │ + ldr r3, [pc, #48] @ 5ce58 <__cxa_atexit@plt+0x50df8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5ce44 <__cxa_atexit@plt+0x50de4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5ce64 <__cxa_atexit@plt+0x50e04> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0184d494 │ │ │ │ - orreq sp, r4, r8, ror #14 │ │ │ │ - ldrsbeq r8, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5dd08 <__cxa_atexit@plt+0x51ca8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5dd7c <__cxa_atexit@plt+0x51d1c> │ │ │ │ - ldr r2, [pc, #84] @ 5dd84 <__cxa_atexit@plt+0x51d24> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5dd58 <__cxa_atexit@plt+0x51cf8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5dd68 <__cxa_atexit@plt+0x51d08> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5cf84 <__cxa_atexit@plt+0x50f24> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 5ced0 <__cxa_atexit@plt+0x50e70> │ │ │ │ + ldr r9, [pc, #280] @ 5cfac <__cxa_atexit@plt+0x50f4c> │ │ │ │ + ldr r8, [pc, #280] @ 5cfb0 <__cxa_atexit@plt+0x50f50> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #208] @ 5cfa8 <__cxa_atexit@plt+0x50f48> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 5cf78 <__cxa_atexit@plt+0x50f18> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 5cf94 <__cxa_atexit@plt+0x50f34> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r7, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r9, r0, #8 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r9, [r1, #5] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r7, [r1, #1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [pc, #96] @ 5cfb4 <__cxa_atexit@plt+0x50f54> │ │ │ │ + add r1, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5dd8c <__cxa_atexit@plt+0x51d2c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5dd88 <__cxa_atexit@plt+0x51d28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + orreq lr, r4, r4, lsr #6 │ │ │ │ + orreq lr, r4, r4, ror #4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5d050 <__cxa_atexit@plt+0x50ff0> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5d05c <__cxa_atexit@plt+0x50ffc> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r4, r4, lsl #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5d0d4 <__cxa_atexit@plt+0x51074> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5d0dc <__cxa_atexit@plt+0x5107c> │ │ │ │ + ldr r7, [pc, #136] @ 5d118 <__cxa_atexit@plt+0x510b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5d0f8 <__cxa_atexit@plt+0x51098> │ │ │ │ + ldr r2, [pc, #116] @ 5d124 <__cxa_atexit@plt+0x510c4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5d128 <__cxa_atexit@plt+0x510c8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r6 │ │ │ │ + b 5d0e4 <__cxa_atexit@plt+0x51084> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5d120 <__cxa_atexit@plt+0x510c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq sp, [r4, r8] │ │ │ │ - cmpeq lr, lr, lsr #18 │ │ │ │ + ldr r6, [pc, #28] @ 5d11c <__cxa_atexit@plt+0x510bc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x0173889c │ │ │ │ + orreq lr, r4, r0, lsl #2 │ │ │ │ + strdeq lr, [r4, ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5ddb8 <__cxa_atexit@plt+0x51d58> │ │ │ │ - ldr r8, [pc, #32] @ 5ddd0 <__cxa_atexit@plt+0x51d70> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5ddcc <__cxa_atexit@plt+0x51d6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sp, r4, r8, lsr #7 │ │ │ │ - ldrsbeq r2, [lr, #-142] @ 0xffffff72 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5de2c <__cxa_atexit@plt+0x51dcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5de38 <__cxa_atexit@plt+0x51dd8> │ │ │ │ - ldr r2, [pc, #68] @ 5de48 <__cxa_atexit@plt+0x51de8> │ │ │ │ - ldr r8, [pc, #68] @ 5de4c <__cxa_atexit@plt+0x51dec> │ │ │ │ - ldr r1, [pc, #68] @ 5de50 <__cxa_atexit@plt+0x51df0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5d170 <__cxa_atexit@plt+0x51110> │ │ │ │ + ldr r2, [pc, #52] @ 5d188 <__cxa_atexit@plt+0x51128> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5d18c <__cxa_atexit@plt+0x5112c> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r3, asr r8 │ │ │ │ - orreq sp, r4, r8, lsr #6 │ │ │ │ - cmneq r3, r0, ror r4 │ │ │ │ + ldr r3, [pc, #24] @ 5d190 <__cxa_atexit@plt+0x51130> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r4, r4, rrx │ │ │ │ + orreq lr, r4, r0, rrx │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5de98 <__cxa_atexit@plt+0x51e38> │ │ │ │ - ldr lr, [pc, #44] @ 5dea0 <__cxa_atexit@plt+0x51e40> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 5dea4 <__cxa_atexit@plt+0x51e44> │ │ │ │ + bhi 5d298 <__cxa_atexit@plt+0x51238> │ │ │ │ + ldr r0, [pc, #260] @ 5d2bc <__cxa_atexit@plt+0x5125c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5d278 <__cxa_atexit@plt+0x51218> │ │ │ │ + ldr lr, [pc, #228] @ 5d2c0 <__cxa_atexit@plt+0x51260> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5d288 <__cxa_atexit@plt+0x51228> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 5d2a4 <__cxa_atexit@plt+0x51244> │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + ldr r3, [sp] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb r3, [r1, #5] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + ldr r2, [pc, #96] @ 5d2c4 <__cxa_atexit@plt+0x51264> │ │ │ │ + add r3, r1, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0184d2b8 │ │ │ │ - cmneq r3, ip, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5df48 <__cxa_atexit@plt+0x51ee8> │ │ │ │ - ldr lr, [pc, #132] @ 5df54 <__cxa_atexit@plt+0x51ef4> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 5df58 <__cxa_atexit@plt+0x51ef8> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 5df5c <__cxa_atexit@plt+0x51efc> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 5df60 <__cxa_atexit@plt+0x51f00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq sp, r4, ip, lsl #10 │ │ │ │ - orreq sp, r4, r8, asr #4 │ │ │ │ - andeq r0, r4, pc │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + orreq sp, r4, ip, asr pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #188] @ 5d39c <__cxa_atexit@plt+0x5133c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5d37c <__cxa_atexit@plt+0x5131c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 5d388 <__cxa_atexit@plt+0x51328> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r3, #8 │ │ │ │ + lsr fp, r2, #24 │ │ │ │ + lsr sl, r2, #16 │ │ │ │ + lsr ip, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + mov r2, r0 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r2, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r8, [r0, #5] │ │ │ │ + strb lr, [r2, #2] │ │ │ │ + strb fp, [r0, #3] │ │ │ │ + strb sl, [r0, #2] │ │ │ │ + strb ip, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #68] @ 5d3a0 <__cxa_atexit@plt+0x51340> │ │ │ │ + add r3, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r9, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + orreq sp, r4, ip, asr lr │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5dfa0 <__cxa_atexit@plt+0x51f40> │ │ │ │ - ldr r2, [pc, #44] @ 5dfb8 <__cxa_atexit@plt+0x51f58> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 5dfbc <__cxa_atexit@plt+0x51f5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 5d42c <__cxa_atexit@plt+0x513cc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 5d438 <__cxa_atexit@plt+0x513d8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmneq r3, r0, lsr r3 │ │ │ │ - cmneq r3, r0, lsr r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, r8, lsr #27 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e038 <__cxa_atexit@plt+0x51fd8> │ │ │ │ - ldr r2, [pc, #92] @ 5e040 <__cxa_atexit@plt+0x51fe0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 5e028 <__cxa_atexit@plt+0x51fc8> │ │ │ │ - ldr r7, [pc, #64] @ 5e044 <__cxa_atexit@plt+0x51fe4> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 5d484 <__cxa_atexit@plt+0x51424> │ │ │ │ + ldr r3, [pc, #48] @ 5d48c <__cxa_atexit@plt+0x5142c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5d478 <__cxa_atexit@plt+0x51418> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5d498 <__cxa_atexit@plt+0x51438> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r3, ip, lsr #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5e070 <__cxa_atexit@plt+0x52010> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r0, lsl #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5e09c <__cxa_atexit@plt+0x5203c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5e0a0 <__cxa_atexit@plt+0x52040> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sp, r4, ip, asr r2 │ │ │ │ - cmneq r3, r4, lsr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e0fc <__cxa_atexit@plt+0x5209c> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr r9, [r3, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 5e108 <__cxa_atexit@plt+0x520a8> │ │ │ │ - ldr r2, [pc, #68] @ 5e128 <__cxa_atexit@plt+0x520c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r8, r6 │ │ │ │ + bcc 5d5a8 <__cxa_atexit@plt+0x51548> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 5d504 <__cxa_atexit@plt+0x514a4> │ │ │ │ + ldr r9, [pc, #264] @ 5d5d0 <__cxa_atexit@plt+0x51570> │ │ │ │ + ldr r8, [pc, #264] @ 5d5d4 <__cxa_atexit@plt+0x51574> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 5e124 <__cxa_atexit@plt+0x520c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #192] @ 5d5cc <__cxa_atexit@plt+0x5156c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 5d59c <__cxa_atexit@plt+0x5153c> │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 5d5b8 <__cxa_atexit@plt+0x51558> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + lsr r7, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + strb r7, [r1, #3] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #88] @ 5d5d8 <__cxa_atexit@plt+0x51578> │ │ │ │ + add r7, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - ldrheq r8, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b a4a84 <__cxa_atexit@plt+0x98a24> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e18c <__cxa_atexit@plt+0x5212c> │ │ │ │ - ldr r3, [pc, #56] @ 5e1a4 <__cxa_atexit@plt+0x52144> │ │ │ │ - ldr r2, [pc, #56] @ 5e1a8 <__cxa_atexit@plt+0x52148> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5e1ac <__cxa_atexit@plt+0x5214c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + strdeq sp, [r4, r0] │ │ │ │ + orreq sp, r4, ip, lsr ip │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5d664 <__cxa_atexit@plt+0x51604> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 5d670 <__cxa_atexit@plt+0x51610> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - cmneq r3, r4, ror r1 │ │ │ │ - cmneq r3, r4, asr r1 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, r0, ror fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e1fc <__cxa_atexit@plt+0x5219c> │ │ │ │ - ldr r3, [pc, #56] @ 5e214 <__cxa_atexit@plt+0x521b4> │ │ │ │ - ldr r2, [pc, #56] @ 5e218 <__cxa_atexit@plt+0x521b8> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5e21c <__cxa_atexit@plt+0x521bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5d6e8 <__cxa_atexit@plt+0x51688> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5d6f0 <__cxa_atexit@plt+0x51690> │ │ │ │ + ldr r7, [pc, #136] @ 5d72c <__cxa_atexit@plt+0x516cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5d70c <__cxa_atexit@plt+0x516ac> │ │ │ │ + ldr r2, [pc, #116] @ 5d738 <__cxa_atexit@plt+0x516d8> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5d73c <__cxa_atexit@plt+0x516dc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - cmneq r3, r4, lsl #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e250 <__cxa_atexit@plt+0x521f0> │ │ │ │ - ldr r5, [pc, #32] @ 5e260 <__cxa_atexit@plt+0x52200> │ │ │ │ - mov r8, #4096 @ 0x1000 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b abf2c <__cxa_atexit@plt+0x9fecc> │ │ │ │ - ldr r7, [pc, #12] @ 5e264 <__cxa_atexit@plt+0x52204> │ │ │ │ + mov r3, r6 │ │ │ │ + b 5d6f8 <__cxa_atexit@plt+0x51698> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5d734 <__cxa_atexit@plt+0x516d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5d730 <__cxa_atexit@plt+0x516d0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r3, r0, ror #1 │ │ │ │ + cmneq r3, ip, lsl #5 │ │ │ │ + orreq sp, r4, ip, ror #21 │ │ │ │ + orreq sp, r4, r8, ror #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e29c <__cxa_atexit@plt+0x5223c> │ │ │ │ - ldr r2, [pc, #28] @ 5e2a8 <__cxa_atexit@plt+0x52248> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5d784 <__cxa_atexit@plt+0x51724> │ │ │ │ + ldr r2, [pc, #52] @ 5d79c <__cxa_atexit@plt+0x5173c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5d7a0 <__cxa_atexit@plt+0x51740> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq ip, [r4, r8] │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e2ec <__cxa_atexit@plt+0x5228c> │ │ │ │ - ldr r7, [pc, #48] @ 5e2fc <__cxa_atexit@plt+0x5229c> │ │ │ │ - ldr r3, [pc, #48] @ 5e300 <__cxa_atexit@plt+0x522a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #40] @ 5e304 <__cxa_atexit@plt+0x522a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - add r7, r3, #1 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #20] @ 5e308 <__cxa_atexit@plt+0x522a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r3, r0, rrx │ │ │ │ - orreq sp, r4, r8, asr #2 │ │ │ │ - cmneq r3, r4, rrx │ │ │ │ - cmneq r3, r4, lsr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 5e338 <__cxa_atexit@plt+0x522d8> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #24] @ 5d7a4 <__cxa_atexit@plt+0x51744> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 5e330 <__cxa_atexit@plt+0x522d0> │ │ │ │ - b 5e348 <__cxa_atexit@plt+0x522e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r3, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e360 <__cxa_atexit@plt+0x52300> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #100] @ 5e3cc <__cxa_atexit@plt+0x5236c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, r0, asr sl │ │ │ │ + orreq sp, r4, ip, asr #20 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5d880 <__cxa_atexit@plt+0x51820> │ │ │ │ + ldr r0, [pc, #216] @ 5d8a4 <__cxa_atexit@plt+0x51844> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 5e3b0 <__cxa_atexit@plt+0x52350> │ │ │ │ - ldr r2, [pc, #80] @ 5e3d0 <__cxa_atexit@plt+0x52370> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 5e3bc <__cxa_atexit@plt+0x5235c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5e3c8 <__cxa_atexit@plt+0x52368> │ │ │ │ - ldr r9, [pc, #40] @ 5e3d4 <__cxa_atexit@plt+0x52374> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 88d70 <__cxa_atexit@plt+0x7cd10> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5d860 <__cxa_atexit@plt+0x51800> │ │ │ │ + ldr lr, [pc, #184] @ 5d8a8 <__cxa_atexit@plt+0x51848> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5d870 <__cxa_atexit@plt+0x51810> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5d88c <__cxa_atexit@plt+0x5182c> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5d8ac <__cxa_atexit@plt+0x5184c> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmneq r3, ip, ror pc │ │ │ │ - cmneq r3, r8, ror #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 5e430 <__cxa_atexit@plt+0x523d0> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 5e420 <__cxa_atexit@plt+0x523c0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 5e42c <__cxa_atexit@plt+0x523cc> │ │ │ │ - ldr r9, [pc, #24] @ 5e434 <__cxa_atexit@plt+0x523d4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 88d70 <__cxa_atexit@plt+0x7cd10> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, ip, lsl #30 │ │ │ │ - cmneq r3, r8, lsl #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e468 <__cxa_atexit@plt+0x52408> │ │ │ │ - ldr r9, [pc, #8] @ 5e46c <__cxa_atexit@plt+0x5240c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 88d70 <__cxa_atexit@plt+0x7cd10> │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - cmneq r3, r4, asr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e4d8 <__cxa_atexit@plt+0x52478> │ │ │ │ - ldr r2, [pc, #84] @ 5e4e0 <__cxa_atexit@plt+0x52480> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5e4b4 <__cxa_atexit@plt+0x52454> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5e4c4 <__cxa_atexit@plt+0x52464> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5e4e8 <__cxa_atexit@plt+0x52488> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5e4e4 <__cxa_atexit@plt+0x52484> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0184cc9c │ │ │ │ - ldrsbeq r2, [lr, #-18] @ 0xffffffee │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + orreq sp, r4, r8, ror r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e514 <__cxa_atexit@plt+0x524b4> │ │ │ │ - ldr r8, [pc, #32] @ 5e52c <__cxa_atexit@plt+0x524cc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5e528 <__cxa_atexit@plt+0x524c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 5d95c <__cxa_atexit@plt+0x518fc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5d93c <__cxa_atexit@plt+0x518dc> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5d948 <__cxa_atexit@plt+0x518e8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5d960 <__cxa_atexit@plt+0x51900> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r4, ip, asr #24 │ │ │ │ - cmpeq lr, r2, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e588 <__cxa_atexit@plt+0x52528> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x0184d898 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e594 <__cxa_atexit@plt+0x52534> │ │ │ │ - ldr r2, [pc, #68] @ 5e5a4 <__cxa_atexit@plt+0x52544> │ │ │ │ - ldr r8, [pc, #68] @ 5e5a8 <__cxa_atexit@plt+0x52548> │ │ │ │ - ldr r1, [pc, #68] @ 5e5ac <__cxa_atexit@plt+0x5254c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5d9d0 <__cxa_atexit@plt+0x51970> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5d9dc <__cxa_atexit@plt+0x5197c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrheq r2, [lr, #-8] │ │ │ │ - orreq ip, r4, ip, asr #23 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, r4, lsl #16 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5e5ec <__cxa_atexit@plt+0x5258c> │ │ │ │ - ldr r2, [pc, #40] @ 5e5f4 <__cxa_atexit@plt+0x52594> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5e5f8 <__cxa_atexit@plt+0x52598> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5da28 <__cxa_atexit@plt+0x519c8> │ │ │ │ + ldr r3, [pc, #48] @ 5da30 <__cxa_atexit@plt+0x519d0> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5da1c <__cxa_atexit@plt+0x519bc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5da3c <__cxa_atexit@plt+0x519dc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r4, r4, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5e660 <__cxa_atexit@plt+0x52600> │ │ │ │ - ldr lr, [pc, #76] @ 5e66c <__cxa_atexit@plt+0x5260c> │ │ │ │ - add r9, r7, #11 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5db28 <__cxa_atexit@plt+0x51ac8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5e670 <__cxa_atexit@plt+0x52610> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 5daa8 <__cxa_atexit@plt+0x51a48> │ │ │ │ + ldr r9, [pc, #228] @ 5db50 <__cxa_atexit@plt+0x51af0> │ │ │ │ + ldr r8, [pc, #228] @ 5db54 <__cxa_atexit@plt+0x51af4> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrdeq ip, [r4, r4] │ │ │ │ - cmneq r3, r8, lsr #22 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5e6e0 <__cxa_atexit@plt+0x52680> │ │ │ │ - ldr r2, [pc, #88] @ 5e6f0 <__cxa_atexit@plt+0x52690> │ │ │ │ + ldr r2, [pc, #156] @ 5db4c <__cxa_atexit@plt+0x51aec> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 5e6d0 <__cxa_atexit@plt+0x52670> │ │ │ │ - ldr r2, [pc, #68] @ 5e6f4 <__cxa_atexit@plt+0x52694> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5e6f8 <__cxa_atexit@plt+0x52698> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r4, lsl #25 │ │ │ │ - cmneq r3, r4, lsr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5e724 <__cxa_atexit@plt+0x526c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, ror sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5e750 <__cxa_atexit@plt+0x526f0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5e754 <__cxa_atexit@plt+0x526f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r4, r8, lsr #23 │ │ │ │ - cmneq r3, ip, lsr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5e7a0 <__cxa_atexit@plt+0x52740> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5e7b0 <__cxa_atexit@plt+0x52750> │ │ │ │ - ldr r3, [pc, #48] @ 5e7bc <__cxa_atexit@plt+0x5275c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5db1c <__cxa_atexit@plt+0x51abc> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5db38 <__cxa_atexit@plt+0x51ad8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #20] @ 5e7e8 <__cxa_atexit@plt+0x52788> │ │ │ │ - ldr r3, [pc, #20] @ 5e7ec <__cxa_atexit@plt+0x5278c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmneq r3, r4, lsl #23 │ │ │ │ - @ instruction: 0x01737b94 │ │ │ │ - cmneq r3, ip, ror fp │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #20] @ 5e81c <__cxa_atexit@plt+0x527bc> │ │ │ │ - ldr r3, [pc, #20] @ 5e820 <__cxa_atexit@plt+0x527c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, r7, #1 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmneq r3, r0, asr fp │ │ │ │ - cmneq r3, r0, ror #22 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b acb3c <__cxa_atexit@plt+0xa0adc> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e89c <__cxa_atexit@plt+0x5283c> │ │ │ │ - ldr r2, [pc, #84] @ 5e8a4 <__cxa_atexit@plt+0x52844> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5e878 <__cxa_atexit@plt+0x52818> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5e888 <__cxa_atexit@plt+0x52828> │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5db58 <__cxa_atexit@plt+0x51af8> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5e8ac <__cxa_atexit@plt+0x5284c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5e8a8 <__cxa_atexit@plt+0x52848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq ip, [r4, r8] │ │ │ │ - cmpeq lr, lr, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + orreq sp, r4, ip, asr #14 │ │ │ │ + @ instruction: 0x0184d6bc │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5e8d8 <__cxa_atexit@plt+0x52878> │ │ │ │ - ldr r8, [pc, #32] @ 5e8f0 <__cxa_atexit@plt+0x52890> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5e8ec <__cxa_atexit@plt+0x5288c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r4, r8, lsl #17 │ │ │ │ - ldrheq r1, [lr, #-222] @ 0xffffff22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e94c <__cxa_atexit@plt+0x528ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5e958 <__cxa_atexit@plt+0x528f8> │ │ │ │ - ldr r2, [pc, #68] @ 5e968 <__cxa_atexit@plt+0x52908> │ │ │ │ - ldr r8, [pc, #68] @ 5e96c <__cxa_atexit@plt+0x5290c> │ │ │ │ - ldr r1, [pc, #68] @ 5e970 <__cxa_atexit@plt+0x52910> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5dbc8 <__cxa_atexit@plt+0x51b68> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5dbd4 <__cxa_atexit@plt+0x51b74> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r5, ror #25 │ │ │ │ - orreq ip, r4, r8, lsl #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5e9b0 <__cxa_atexit@plt+0x52950> │ │ │ │ - ldr r2, [pc, #40] @ 5e9b8 <__cxa_atexit@plt+0x52958> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5e9bc <__cxa_atexit@plt+0x5295c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, ip, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5dc4c <__cxa_atexit@plt+0x51bec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5dc54 <__cxa_atexit@plt+0x51bf4> │ │ │ │ + ldr r7, [pc, #136] @ 5dc90 <__cxa_atexit@plt+0x51c30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5dc70 <__cxa_atexit@plt+0x51c10> │ │ │ │ + ldr r2, [pc, #116] @ 5dc9c <__cxa_atexit@plt+0x51c3c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5dca0 <__cxa_atexit@plt+0x51c40> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r4, r0, lsr #15 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5dc5c <__cxa_atexit@plt+0x51bfc> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5dc98 <__cxa_atexit@plt+0x51c38> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5dc94 <__cxa_atexit@plt+0x51c34> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsr #26 │ │ │ │ + orreq sp, r4, r8, lsl #11 │ │ │ │ + orreq sp, r4, r4, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ea24 <__cxa_atexit@plt+0x529c4> │ │ │ │ - ldr lr, [pc, #76] @ 5ea30 <__cxa_atexit@plt+0x529d0> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5ea34 <__cxa_atexit@plt+0x529d4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq ip, r4, r0, lsl sl │ │ │ │ - cmneq r3, r4, ror #14 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5dce8 <__cxa_atexit@plt+0x51c88> │ │ │ │ + ldr r2, [pc, #52] @ 5dd00 <__cxa_atexit@plt+0x51ca0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5dd04 <__cxa_atexit@plt+0x51ca4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5dd08 <__cxa_atexit@plt+0x51ca8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r4, ip, ror #9 │ │ │ │ + orreq sp, r4, r8, ror #9 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5eaa4 <__cxa_atexit@plt+0x52a44> │ │ │ │ - ldr r2, [pc, #88] @ 5eab4 <__cxa_atexit@plt+0x52a54> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ddd4 <__cxa_atexit@plt+0x51d74> │ │ │ │ + ldr r0, [pc, #200] @ 5ddf8 <__cxa_atexit@plt+0x51d98> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5ea94 <__cxa_atexit@plt+0x52a34> │ │ │ │ - ldr r2, [pc, #68] @ 5eab8 <__cxa_atexit@plt+0x52a58> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5ddb4 <__cxa_atexit@plt+0x51d54> │ │ │ │ + ldr lr, [pc, #168] @ 5ddfc <__cxa_atexit@plt+0x51d9c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5ddc4 <__cxa_atexit@plt+0x51d64> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5dde0 <__cxa_atexit@plt+0x51d80> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #100] @ 5de00 <__cxa_atexit@plt+0x51da0> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5eabc <__cxa_atexit@plt+0x52a5c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, ip, ror #17 │ │ │ │ - cmneq r3, r0, ror #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5eae8 <__cxa_atexit@plt+0x52a88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrheq r7, [r3, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5eb14 <__cxa_atexit@plt+0x52ab4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5eb18 <__cxa_atexit@plt+0x52ab8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r4, r4, ror #15 │ │ │ │ - cmneq r3, r8, ror r6 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + orreq sp, r4, r4, lsr #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5eb64 <__cxa_atexit@plt+0x52b04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5eb74 <__cxa_atexit@plt+0x52b14> │ │ │ │ - ldr r3, [pc, #48] @ 5eb80 <__cxa_atexit@plt+0x52b20> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #132] @ 5dea0 <__cxa_atexit@plt+0x51e40> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5de80 <__cxa_atexit@plt+0x51e20> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5de8c <__cxa_atexit@plt+0x51e2c> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, r4, lsl r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + lsr lr, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb lr, [r0, #1] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 5dea4 <__cxa_atexit@plt+0x51e44> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq sp, r4, r4, asr r3 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ebe0 <__cxa_atexit@plt+0x52b80> │ │ │ │ - ldr r3, [pc, #48] @ 5ebf8 <__cxa_atexit@plt+0x52b98> │ │ │ │ - ldr r2, [pc, #48] @ 5ebfc <__cxa_atexit@plt+0x52b9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5ec00 <__cxa_atexit@plt+0x52ba0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5df04 <__cxa_atexit@plt+0x51ea4> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5df10 <__cxa_atexit@plt+0x51eb0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, ip, asr #15 │ │ │ │ - cmneq r3, r0, asr #15 │ │ │ │ - cmneq r3, r0, lsr #15 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq sp, [r4, r0] │ │ │ │ andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5ec48 <__cxa_atexit@plt+0x52be8> │ │ │ │ - ldr r3, [pc, #48] @ 5ec60 <__cxa_atexit@plt+0x52c00> │ │ │ │ - ldr r2, [pc, #48] @ 5ec64 <__cxa_atexit@plt+0x52c04> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5df5c <__cxa_atexit@plt+0x51efc> │ │ │ │ + ldr r3, [pc, #48] @ 5df64 <__cxa_atexit@plt+0x51f04> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5ec68 <__cxa_atexit@plt+0x52c08> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5df50 <__cxa_atexit@plt+0x51ef0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5df70 <__cxa_atexit@plt+0x51f10> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmneq r3, r4, ror #14 │ │ │ │ - cmneq r3, r8, asr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ecd4 <__cxa_atexit@plt+0x52c74> │ │ │ │ - ldr r2, [pc, #84] @ 5ecdc <__cxa_atexit@plt+0x52c7c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5e04c <__cxa_atexit@plt+0x51fec> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 5ecb0 <__cxa_atexit@plt+0x52c50> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5ecc0 <__cxa_atexit@plt+0x52c60> │ │ │ │ + bge 5dfdc <__cxa_atexit@plt+0x51f7c> │ │ │ │ + ldr r9, [pc, #212] @ 5e074 <__cxa_atexit@plt+0x52014> │ │ │ │ + ldr r8, [pc, #212] @ 5e078 <__cxa_atexit@plt+0x52018> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #140] @ 5e070 <__cxa_atexit@plt+0x52010> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5e040 <__cxa_atexit@plt+0x51fe0> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5e05c <__cxa_atexit@plt+0x51ffc> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5e07c <__cxa_atexit@plt+0x5201c> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5ece4 <__cxa_atexit@plt+0x52c84> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5ece0 <__cxa_atexit@plt+0x52c80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq ip, r4, r0, lsr #9 │ │ │ │ - ldrsbeq r1, [lr, #-150] @ 0xffffff6a │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + orreq sp, r4, r8, lsl r2 │ │ │ │ + @ instruction: 0x0184d198 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5ed10 <__cxa_atexit@plt+0x52cb0> │ │ │ │ - ldr r8, [pc, #32] @ 5ed28 <__cxa_atexit@plt+0x52cc8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5ed24 <__cxa_atexit@plt+0x52cc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r4, r0, asr r4 │ │ │ │ - cmpeq lr, r6, lsl #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ed84 <__cxa_atexit@plt+0x52d24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ed90 <__cxa_atexit@plt+0x52d30> │ │ │ │ - ldr r2, [pc, #68] @ 5eda0 <__cxa_atexit@plt+0x52d40> │ │ │ │ - ldr r8, [pc, #68] @ 5eda4 <__cxa_atexit@plt+0x52d44> │ │ │ │ - ldr r1, [pc, #68] @ 5eda8 <__cxa_atexit@plt+0x52d48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5e0dc <__cxa_atexit@plt+0x5207c> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5e0e8 <__cxa_atexit@plt+0x52088> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x015e1899 │ │ │ │ - ldrdeq ip, [r4, r0] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5ede8 <__cxa_atexit@plt+0x52d88> │ │ │ │ - ldr r2, [pc, #40] @ 5edf0 <__cxa_atexit@plt+0x52d90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5edf4 <__cxa_atexit@plt+0x52d94> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq sp, [r4, r8] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5e160 <__cxa_atexit@plt+0x52100> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5e168 <__cxa_atexit@plt+0x52108> │ │ │ │ + ldr r7, [pc, #136] @ 5e1a4 <__cxa_atexit@plt+0x52144> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5e184 <__cxa_atexit@plt+0x52124> │ │ │ │ + ldr r2, [pc, #116] @ 5e1b0 <__cxa_atexit@plt+0x52150> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5e1b4 <__cxa_atexit@plt+0x52154> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r4, r8, ror #6 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5e170 <__cxa_atexit@plt+0x52110> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5e1ac <__cxa_atexit@plt+0x5214c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5e1a8 <__cxa_atexit@plt+0x52148> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsl r8 │ │ │ │ + orreq sp, r4, r4, ror r0 │ │ │ │ + orreq sp, r4, r0, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5ee5c <__cxa_atexit@plt+0x52dfc> │ │ │ │ - ldr lr, [pc, #76] @ 5ee68 <__cxa_atexit@plt+0x52e08> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5ee6c <__cxa_atexit@plt+0x52e0c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5e1fc <__cxa_atexit@plt+0x5219c> │ │ │ │ + ldr r2, [pc, #52] @ 5e214 <__cxa_atexit@plt+0x521b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5e218 <__cxa_atexit@plt+0x521b8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5e21c <__cxa_atexit@plt+0x521bc> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ ldrdeq ip, [r4, r8] │ │ │ │ - cmneq r3, ip, lsr #6 │ │ │ │ + ldrdeq ip, [r4, r4] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5eedc <__cxa_atexit@plt+0x52e7c> │ │ │ │ - ldr r2, [pc, #88] @ 5eeec <__cxa_atexit@plt+0x52e8c> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e2f8 <__cxa_atexit@plt+0x52298> │ │ │ │ + ldr r0, [pc, #216] @ 5e31c <__cxa_atexit@plt+0x522bc> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5eecc <__cxa_atexit@plt+0x52e6c> │ │ │ │ - ldr r2, [pc, #68] @ 5eef0 <__cxa_atexit@plt+0x52e90> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5e2d8 <__cxa_atexit@plt+0x52278> │ │ │ │ + ldr lr, [pc, #184] @ 5e320 <__cxa_atexit@plt+0x522c0> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5e2e8 <__cxa_atexit@plt+0x52288> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5e304 <__cxa_atexit@plt+0x522a4> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5e324 <__cxa_atexit@plt+0x522c4> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5eef4 <__cxa_atexit@plt+0x52e94> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r0, ror #9 │ │ │ │ - cmneq r3, r8, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5ef20 <__cxa_atexit@plt+0x52ec0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, ror r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ef4c <__cxa_atexit@plt+0x52eec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5ef50 <__cxa_atexit@plt+0x52ef0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r4, ip, lsr #7 │ │ │ │ - cmneq r3, r0, asr #4 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + orreq ip, r4, r0, lsl #30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5ef9c <__cxa_atexit@plt+0x52f3c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5efac <__cxa_atexit@plt+0x52f4c> │ │ │ │ - ldr r3, [pc, #48] @ 5efb8 <__cxa_atexit@plt+0x52f58> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 5e3d4 <__cxa_atexit@plt+0x52374> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5e3b4 <__cxa_atexit@plt+0x52354> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5e3c0 <__cxa_atexit@plt+0x52360> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5e3d8 <__cxa_atexit@plt+0x52378> │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - ldrsbeq r7, [r3, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq ip, r4, r0, lsr #28 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f018 <__cxa_atexit@plt+0x52fb8> │ │ │ │ - ldr r3, [pc, #48] @ 5f030 <__cxa_atexit@plt+0x52fd0> │ │ │ │ - ldr r2, [pc, #48] @ 5f034 <__cxa_atexit@plt+0x52fd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f038 <__cxa_atexit@plt+0x52fd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5e448 <__cxa_atexit@plt+0x523e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5e454 <__cxa_atexit@plt+0x523f4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc4 │ │ │ │ - cmneq r3, r0, asr #7 │ │ │ │ - cmneq r3, r8, lsr #7 │ │ │ │ - cmneq r3, r8, lsl #7 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, ip, lsl #27 │ │ │ │ andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f080 <__cxa_atexit@plt+0x53020> │ │ │ │ - ldr r3, [pc, #48] @ 5f098 <__cxa_atexit@plt+0x53038> │ │ │ │ - ldr r2, [pc, #48] @ 5f09c <__cxa_atexit@plt+0x5303c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e4a0 <__cxa_atexit@plt+0x52440> │ │ │ │ + ldr r3, [pc, #48] @ 5e4a8 <__cxa_atexit@plt+0x52448> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f0a0 <__cxa_atexit@plt+0x53040> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5e494 <__cxa_atexit@plt+0x52434> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5e4b4 <__cxa_atexit@plt+0x52454> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmneq r3, r8, asr r3 │ │ │ │ - cmneq r3, r0, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f10c <__cxa_atexit@plt+0x530ac> │ │ │ │ - ldr r2, [pc, #84] @ 5f114 <__cxa_atexit@plt+0x530b4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5e5a0 <__cxa_atexit@plt+0x52540> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 5e520 <__cxa_atexit@plt+0x524c0> │ │ │ │ + ldr r9, [pc, #228] @ 5e5c8 <__cxa_atexit@plt+0x52568> │ │ │ │ + ldr r8, [pc, #228] @ 5e5cc <__cxa_atexit@plt+0x5256c> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #156] @ 5e5c4 <__cxa_atexit@plt+0x52564> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5f0e8 <__cxa_atexit@plt+0x53088> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5f0f8 <__cxa_atexit@plt+0x53098> │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5e594 <__cxa_atexit@plt+0x52534> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5e5b0 <__cxa_atexit@plt+0x52550> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5e5d0 <__cxa_atexit@plt+0x52570> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5f11c <__cxa_atexit@plt+0x530bc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5f118 <__cxa_atexit@plt+0x530b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq ip, r4, r8, rrx │ │ │ │ - @ instruction: 0x015e159e │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + ldrdeq ip, [r4, r4] │ │ │ │ + orreq ip, r4, r4, asr #24 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f148 <__cxa_atexit@plt+0x530e8> │ │ │ │ - ldr r8, [pc, #32] @ 5f160 <__cxa_atexit@plt+0x53100> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5f15c <__cxa_atexit@plt+0x530fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r4, r8, lsl r0 │ │ │ │ - cmpeq lr, lr, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f1bc <__cxa_atexit@plt+0x5315c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f1c8 <__cxa_atexit@plt+0x53168> │ │ │ │ - ldr r2, [pc, #68] @ 5f1d8 <__cxa_atexit@plt+0x53178> │ │ │ │ - ldr r8, [pc, #68] @ 5f1dc <__cxa_atexit@plt+0x5317c> │ │ │ │ - ldr r1, [pc, #68] @ 5f1e0 <__cxa_atexit@plt+0x53180> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5e640 <__cxa_atexit@plt+0x525e0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5e64c <__cxa_atexit@plt+0x525ec> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, sp, asr #8 │ │ │ │ - strexeq fp, r8, [r4] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f220 <__cxa_atexit@plt+0x531c0> │ │ │ │ - ldr r2, [pc, #40] @ 5f228 <__cxa_atexit@plt+0x531c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5f22c <__cxa_atexit@plt+0x531cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184cb94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5e6c4 <__cxa_atexit@plt+0x52664> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5e6cc <__cxa_atexit@plt+0x5266c> │ │ │ │ + ldr r7, [pc, #136] @ 5e708 <__cxa_atexit@plt+0x526a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5e6e8 <__cxa_atexit@plt+0x52688> │ │ │ │ + ldr r2, [pc, #116] @ 5e714 <__cxa_atexit@plt+0x526b4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5e718 <__cxa_atexit@plt+0x526b8> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq fp, r4, r0, lsr pc │ │ │ │ + mov r3, r6 │ │ │ │ + b 5e6d4 <__cxa_atexit@plt+0x52674> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5e710 <__cxa_atexit@plt+0x526b0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5e70c <__cxa_atexit@plt+0x526ac> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r7, [r3, #-44]! @ 0xffffffd4 │ │ │ │ + orreq ip, r4, r0, lsl fp │ │ │ │ + orreq ip, r4, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f294 <__cxa_atexit@plt+0x53234> │ │ │ │ - ldr lr, [pc, #76] @ 5f2a0 <__cxa_atexit@plt+0x53240> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5f2a4 <__cxa_atexit@plt+0x53244> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq ip, r4, r0, lsr #3 │ │ │ │ - ldrsheq r6, [r3, #-228]! @ 0xffffff1c │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5e760 <__cxa_atexit@plt+0x52700> │ │ │ │ + ldr r2, [pc, #52] @ 5e778 <__cxa_atexit@plt+0x52718> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5e77c <__cxa_atexit@plt+0x5271c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5e780 <__cxa_atexit@plt+0x52720> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, r4, ror sl │ │ │ │ + orreq ip, r4, r0, ror sl │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f314 <__cxa_atexit@plt+0x532b4> │ │ │ │ - ldr r2, [pc, #88] @ 5f324 <__cxa_atexit@plt+0x532c4> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5e888 <__cxa_atexit@plt+0x52828> │ │ │ │ + ldr r0, [pc, #260] @ 5e8ac <__cxa_atexit@plt+0x5284c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5f304 <__cxa_atexit@plt+0x532a4> │ │ │ │ - ldr r2, [pc, #68] @ 5f328 <__cxa_atexit@plt+0x532c8> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5e868 <__cxa_atexit@plt+0x52808> │ │ │ │ + ldr lr, [pc, #228] @ 5e8b0 <__cxa_atexit@plt+0x52850> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5e878 <__cxa_atexit@plt+0x52818> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 5e894 <__cxa_atexit@plt+0x52834> │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + ldr r3, [sp] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb r3, [r1, #5] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + ldr r2, [pc, #96] @ 5e8b4 <__cxa_atexit@plt+0x52854> │ │ │ │ + add r3, r1, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5f32c <__cxa_atexit@plt+0x532cc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r8, asr #1 │ │ │ │ - cmneq r3, r0, ror lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5f358 <__cxa_atexit@plt+0x532f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r4, asr #28 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + orreq ip, r4, ip, ror #18 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5f384 <__cxa_atexit@plt+0x53324> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #188] @ 5e98c <__cxa_atexit@plt+0x5292c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5f388 <__cxa_atexit@plt+0x53328> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r4, r4, ror pc │ │ │ │ - cmneq r3, r8, lsl #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5f3d4 <__cxa_atexit@plt+0x53374> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5e96c <__cxa_atexit@plt+0x5290c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f3e4 <__cxa_atexit@plt+0x53384> │ │ │ │ - ldr r3, [pc, #48] @ 5f3f0 <__cxa_atexit@plt+0x53390> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 5e978 <__cxa_atexit@plt+0x52918> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r3, #8 │ │ │ │ + lsr fp, r2, #24 │ │ │ │ + lsr sl, r2, #16 │ │ │ │ + lsr ip, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + mov r2, r0 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r2, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r8, [r0, #5] │ │ │ │ + strb lr, [r2, #2] │ │ │ │ + strb fp, [r0, #3] │ │ │ │ + strb sl, [r0, #2] │ │ │ │ + strb ip, [r0, #1] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #68] @ 5e990 <__cxa_atexit@plt+0x52930> │ │ │ │ + add r3, r0, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + sub r8, r9, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + orreq ip, r4, ip, ror #16 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5ea1c <__cxa_atexit@plt+0x529bc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 5ea28 <__cxa_atexit@plt+0x529c8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, r8, ror lr │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184c7b8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f44c <__cxa_atexit@plt+0x533ec> │ │ │ │ - ldr r3, [pc, #48] @ 5f464 <__cxa_atexit@plt+0x53404> │ │ │ │ - ldr r2, [pc, #48] @ 5f468 <__cxa_atexit@plt+0x53408> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ea74 <__cxa_atexit@plt+0x52a14> │ │ │ │ + ldr r3, [pc, #48] @ 5ea7c <__cxa_atexit@plt+0x52a1c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f46c <__cxa_atexit@plt+0x5340c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5ea68 <__cxa_atexit@plt+0x52a08> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5ea88 <__cxa_atexit@plt+0x52a28> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - cmneq r3, ip, lsr #31 │ │ │ │ - @ instruction: 0x01736f94 │ │ │ │ - cmneq r3, r4, ror pc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f4b4 <__cxa_atexit@plt+0x53454> │ │ │ │ - ldr r3, [pc, #48] @ 5f4cc <__cxa_atexit@plt+0x5346c> │ │ │ │ - ldr r2, [pc, #48] @ 5f4d0 <__cxa_atexit@plt+0x53470> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f4d4 <__cxa_atexit@plt+0x53474> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq r3, r4, asr #30 │ │ │ │ - cmneq r3, ip, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f540 <__cxa_atexit@plt+0x534e0> │ │ │ │ - ldr r2, [pc, #84] @ 5f548 <__cxa_atexit@plt+0x534e8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5f51c <__cxa_atexit@plt+0x534bc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5f52c <__cxa_atexit@plt+0x534cc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5eb98 <__cxa_atexit@plt+0x52b38> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 5eaf4 <__cxa_atexit@plt+0x52a94> │ │ │ │ + ldr r9, [pc, #264] @ 5ebc0 <__cxa_atexit@plt+0x52b60> │ │ │ │ + ldr r8, [pc, #264] @ 5ebc4 <__cxa_atexit@plt+0x52b64> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #192] @ 5ebbc <__cxa_atexit@plt+0x52b5c> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 5eb8c <__cxa_atexit@plt+0x52b2c> │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 5eba8 <__cxa_atexit@plt+0x52b48> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + lsr r7, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + strb r7, [r1, #3] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #88] @ 5ebc8 <__cxa_atexit@plt+0x52b68> │ │ │ │ + add r7, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5f550 <__cxa_atexit@plt+0x534f0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5f54c <__cxa_atexit@plt+0x534ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq fp, r4, r4, lsr ip │ │ │ │ - cmpeq lr, sl, ror #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + orreq ip, r4, r0, lsl #14 │ │ │ │ + orreq ip, r4, ip, asr #12 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f57c <__cxa_atexit@plt+0x5351c> │ │ │ │ - ldr r8, [pc, #32] @ 5f594 <__cxa_atexit@plt+0x53534> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5f590 <__cxa_atexit@plt+0x53530> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r4, r4, ror #23 │ │ │ │ - cmpeq lr, sl, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f5f0 <__cxa_atexit@plt+0x53590> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f5fc <__cxa_atexit@plt+0x5359c> │ │ │ │ - ldr r2, [pc, #68] @ 5f60c <__cxa_atexit@plt+0x535ac> │ │ │ │ - ldr r8, [pc, #68] @ 5f610 <__cxa_atexit@plt+0x535b0> │ │ │ │ - ldr r1, [pc, #68] @ 5f614 <__cxa_atexit@plt+0x535b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5ec54 <__cxa_atexit@plt+0x52bf4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 5ec60 <__cxa_atexit@plt+0x52c00> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r3 │ │ │ │ - orreq fp, r4, r4, ror #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f654 <__cxa_atexit@plt+0x535f4> │ │ │ │ - ldr r2, [pc, #40] @ 5f65c <__cxa_atexit@plt+0x535fc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5f660 <__cxa_atexit@plt+0x53600> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, r0, lsl #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5ecd8 <__cxa_atexit@plt+0x52c78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5ece0 <__cxa_atexit@plt+0x52c80> │ │ │ │ + ldr r7, [pc, #136] @ 5ed1c <__cxa_atexit@plt+0x52cbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5ecfc <__cxa_atexit@plt+0x52c9c> │ │ │ │ + ldr r2, [pc, #116] @ 5ed28 <__cxa_atexit@plt+0x52cc8> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5ed2c <__cxa_atexit@plt+0x52ccc> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq fp, [r4, ip] │ │ │ │ + mov r3, r6 │ │ │ │ + b 5ece8 <__cxa_atexit@plt+0x52c88> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5ed24 <__cxa_atexit@plt+0x52cc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5ed20 <__cxa_atexit@plt+0x52cc0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsr #25 │ │ │ │ + strdeq ip, [r4, ip] │ │ │ │ + strdeq ip, [r4, r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5f6c8 <__cxa_atexit@plt+0x53668> │ │ │ │ - ldr lr, [pc, #76] @ 5f6d4 <__cxa_atexit@plt+0x53674> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5f6d8 <__cxa_atexit@plt+0x53678> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r4, ip, ror #26 │ │ │ │ - cmneq r3, r0, asr #21 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5ed74 <__cxa_atexit@plt+0x52d14> │ │ │ │ + ldr r2, [pc, #52] @ 5ed8c <__cxa_atexit@plt+0x52d2c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5ed90 <__cxa_atexit@plt+0x52d30> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5ed94 <__cxa_atexit@plt+0x52d34> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, r0, ror #8 │ │ │ │ + orreq ip, r4, ip, asr r4 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5f748 <__cxa_atexit@plt+0x536e8> │ │ │ │ - ldr r2, [pc, #88] @ 5f758 <__cxa_atexit@plt+0x536f8> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ee68 <__cxa_atexit@plt+0x52e08> │ │ │ │ + ldr r0, [pc, #208] @ 5ee8c <__cxa_atexit@plt+0x52e2c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5f738 <__cxa_atexit@plt+0x536d8> │ │ │ │ - ldr r2, [pc, #68] @ 5f75c <__cxa_atexit@plt+0x536fc> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5ee48 <__cxa_atexit@plt+0x52de8> │ │ │ │ + ldr lr, [pc, #176] @ 5ee90 <__cxa_atexit@plt+0x52e30> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5ee58 <__cxa_atexit@plt+0x52df8> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5ee74 <__cxa_atexit@plt+0x52e14> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + strb r2, [r1] │ │ │ │ + ldr r2, [pc, #100] @ 5ee94 <__cxa_atexit@plt+0x52e34> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5f760 <__cxa_atexit@plt+0x53700> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrheq r6, [r3, #-196]! @ 0xffffff3c │ │ │ │ - cmneq r3, ip, lsr sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5f78c <__cxa_atexit@plt+0x5372c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r0, lsl sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5f7b8 <__cxa_atexit@plt+0x53758> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5f7bc <__cxa_atexit@plt+0x5375c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r4, r0, asr #22 │ │ │ │ - ldrsbeq r6, [r3, #-148]! @ 0xffffff6c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0x0184c390 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5f808 <__cxa_atexit@plt+0x537a8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f818 <__cxa_atexit@plt+0x537b8> │ │ │ │ - ldr r3, [pc, #48] @ 5f824 <__cxa_atexit@plt+0x537c4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #140] @ 5ef3c <__cxa_atexit@plt+0x52edc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5ef1c <__cxa_atexit@plt+0x52ebc> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5ef28 <__cxa_atexit@plt+0x52ec8> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + rev r7, r7 │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + strb r2, [r0, #1] │ │ │ │ + strb lr, [r0] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 5ef40 <__cxa_atexit@plt+0x52ee0> │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - ldrsbeq r6, [r3, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 5f85c <__cxa_atexit@plt+0x537fc> │ │ │ │ - ldr r3, [pc, #24] @ 5f868 <__cxa_atexit@plt+0x53808> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f8bc <__cxa_atexit@plt+0x5385c> │ │ │ │ - ldr r3, [pc, #48] @ 5f8d4 <__cxa_atexit@plt+0x53874> │ │ │ │ - ldr r2, [pc, #48] @ 5f8d8 <__cxa_atexit@plt+0x53878> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f8dc <__cxa_atexit@plt+0x5387c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq r3, ip, asr fp │ │ │ │ - cmneq r3, r0, asr fp │ │ │ │ - cmneq r3, r0, lsr fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5f924 <__cxa_atexit@plt+0x538c4> │ │ │ │ - ldr r3, [pc, #48] @ 5f93c <__cxa_atexit@plt+0x538dc> │ │ │ │ - ldr r2, [pc, #48] @ 5f940 <__cxa_atexit@plt+0x538e0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 5f944 <__cxa_atexit@plt+0x538e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - ldrsheq r6, [r3, #-164]! @ 0xffffff5c │ │ │ │ - cmneq r3, r8, ror #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5f9b0 <__cxa_atexit@plt+0x53950> │ │ │ │ - ldr r2, [pc, #84] @ 5f9b8 <__cxa_atexit@plt+0x53958> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5f98c <__cxa_atexit@plt+0x5392c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5f99c <__cxa_atexit@plt+0x5393c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5f9c0 <__cxa_atexit@plt+0x53960> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5f9bc <__cxa_atexit@plt+0x5395c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq fp, r4, r4, asr #15 │ │ │ │ - ldrsheq r0, [lr, #-202] @ 0xffffff36 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x0184c2b8 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5f9ec <__cxa_atexit@plt+0x5398c> │ │ │ │ - ldr r8, [pc, #32] @ 5fa04 <__cxa_atexit@plt+0x539a4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5fa00 <__cxa_atexit@plt+0x539a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r4, r4, ror r7 │ │ │ │ - cmpeq lr, sl, lsr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5fa60 <__cxa_atexit@plt+0x53a00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5fa6c <__cxa_atexit@plt+0x53a0c> │ │ │ │ - ldr r2, [pc, #68] @ 5fa7c <__cxa_atexit@plt+0x53a1c> │ │ │ │ - ldr r8, [pc, #68] @ 5fa80 <__cxa_atexit@plt+0x53a20> │ │ │ │ - ldr r1, [pc, #68] @ 5fa84 <__cxa_atexit@plt+0x53a24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5efa8 <__cxa_atexit@plt+0x52f48> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r1, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + strb r2, [r0] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5efb4 <__cxa_atexit@plt+0x52f54> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r2, lsl #23 │ │ │ │ - strdeq fp, [r4, r4] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, ip, lsr #4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 5fac4 <__cxa_atexit@plt+0x53a64> │ │ │ │ - ldr r2, [pc, #40] @ 5facc <__cxa_atexit@plt+0x53a6c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5fad0 <__cxa_atexit@plt+0x53a70> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 5f000 <__cxa_atexit@plt+0x52fa0> │ │ │ │ + ldr r3, [pc, #48] @ 5f008 <__cxa_atexit@plt+0x52fa8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5eff4 <__cxa_atexit@plt+0x52f94> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5f014 <__cxa_atexit@plt+0x52fb4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq fp, r4, ip, lsl #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 5fb38 <__cxa_atexit@plt+0x53ad8> │ │ │ │ - ldr lr, [pc, #76] @ 5fb44 <__cxa_atexit@plt+0x53ae4> │ │ │ │ - add r9, r7, #11 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5f0f8 <__cxa_atexit@plt+0x53098> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5fb48 <__cxa_atexit@plt+0x53ae8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #2 │ │ │ │ + bge 5f080 <__cxa_atexit@plt+0x53020> │ │ │ │ + ldr r9, [pc, #220] @ 5f120 <__cxa_atexit@plt+0x530c0> │ │ │ │ + ldr r8, [pc, #220] @ 5f124 <__cxa_atexit@plt+0x530c4> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - strdeq fp, [r4, ip] │ │ │ │ - cmneq r3, r0, asr r6 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5fbb8 <__cxa_atexit@plt+0x53b58> │ │ │ │ - ldr r2, [pc, #88] @ 5fbc8 <__cxa_atexit@plt+0x53b68> │ │ │ │ + ldr r2, [pc, #148] @ 5f11c <__cxa_atexit@plt+0x530bc> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 5fba8 <__cxa_atexit@plt+0x53b48> │ │ │ │ - ldr r2, [pc, #68] @ 5fbcc <__cxa_atexit@plt+0x53b6c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5fbd0 <__cxa_atexit@plt+0x53b70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r0, ror r8 │ │ │ │ - cmneq r3, ip, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5fbfc <__cxa_atexit@plt+0x53b9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r0, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5fc28 <__cxa_atexit@plt+0x53bc8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5fc2c <__cxa_atexit@plt+0x53bcc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq fp, [r4, r0] │ │ │ │ - cmneq r3, r4, ror #10 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 5fc78 <__cxa_atexit@plt+0x53c18> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 5fc88 <__cxa_atexit@plt+0x53c28> │ │ │ │ - ldr r3, [pc, #48] @ 5fc94 <__cxa_atexit@plt+0x53c34> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5f0ec <__cxa_atexit@plt+0x5308c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5f108 <__cxa_atexit@plt+0x530a8> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #20] @ 5fcc0 <__cxa_atexit@plt+0x53c60> │ │ │ │ - ldr r7, [pc, #20] @ 5fcc4 <__cxa_atexit@plt+0x53c64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmneq r3, r4, lsl #15 │ │ │ │ - orreq fp, r4, r8, lsr #14 │ │ │ │ - cmneq r3, r8, ror #14 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #20] @ 5fcf4 <__cxa_atexit@plt+0x53c94> │ │ │ │ - ldr r7, [pc, #20] @ 5fcf8 <__cxa_atexit@plt+0x53c98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmneq r3, r0, asr r7 │ │ │ │ - strdeq fp, [r4, r4] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5fd64 <__cxa_atexit@plt+0x53d04> │ │ │ │ - ldr r2, [pc, #84] @ 5fd6c <__cxa_atexit@plt+0x53d0c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 5fd40 <__cxa_atexit@plt+0x53ce0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 5fd50 <__cxa_atexit@plt+0x53cf0> │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + strb r2, [r1] │ │ │ │ + ldr r2, [pc, #88] @ 5f128 <__cxa_atexit@plt+0x530c8> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 5fd74 <__cxa_atexit@plt+0x53d14> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 5fd70 <__cxa_atexit@plt+0x53d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq fp, r4, r0, lsl r4 │ │ │ │ - cmpeq lr, r6, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + orreq ip, r4, r4, ror r1 │ │ │ │ + orreq ip, r4, ip, ror #1 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 5fda0 <__cxa_atexit@plt+0x53d40> │ │ │ │ - ldr r8, [pc, #32] @ 5fdb8 <__cxa_atexit@plt+0x53d58> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 5fdb4 <__cxa_atexit@plt+0x53d54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r4, r0, asr #7 │ │ │ │ - ldrsheq r0, [lr, #-134] @ 0xffffff7a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5fe14 <__cxa_atexit@plt+0x53db4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5fe20 <__cxa_atexit@plt+0x53dc0> │ │ │ │ - ldr r2, [pc, #68] @ 5fe30 <__cxa_atexit@plt+0x53dd0> │ │ │ │ - ldr r8, [pc, #68] @ 5fe34 <__cxa_atexit@plt+0x53dd4> │ │ │ │ - ldr r1, [pc, #68] @ 5fe38 <__cxa_atexit@plt+0x53dd8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5f190 <__cxa_atexit@plt+0x53130> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r1, r2, #24 │ │ │ │ + lsr r2, r2, #16 │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + strb r2, [r0] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5f19c <__cxa_atexit@plt+0x5313c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrheq r0, [lr, #-118] @ 0xffffff8a │ │ │ │ - orreq fp, r4, r0, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 5fe78 <__cxa_atexit@plt+0x53e18> │ │ │ │ - ldr r2, [pc, #40] @ 5fe80 <__cxa_atexit@plt+0x53e20> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 5fe84 <__cxa_atexit@plt+0x53e24> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r4, r4, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5f214 <__cxa_atexit@plt+0x531b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5f21c <__cxa_atexit@plt+0x531bc> │ │ │ │ + ldr r7, [pc, #136] @ 5f258 <__cxa_atexit@plt+0x531f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5f238 <__cxa_atexit@plt+0x531d8> │ │ │ │ + ldr r2, [pc, #116] @ 5f264 <__cxa_atexit@plt+0x53204> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5f268 <__cxa_atexit@plt+0x53208> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq fp, [r4, r8] │ │ │ │ + mov r3, r6 │ │ │ │ + b 5f224 <__cxa_atexit@plt+0x531c4> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5f260 <__cxa_atexit@plt+0x53200> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5f25c <__cxa_atexit@plt+0x531fc> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r4, ror r7 │ │ │ │ + orreq fp, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x0184bfbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 5feec <__cxa_atexit@plt+0x53e8c> │ │ │ │ - ldr lr, [pc, #76] @ 5fef8 <__cxa_atexit@plt+0x53e98> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 5fefc <__cxa_atexit@plt+0x53e9c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r4, r8, asr #10 │ │ │ │ - @ instruction: 0x0173629c │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5f2b0 <__cxa_atexit@plt+0x53250> │ │ │ │ + ldr r2, [pc, #52] @ 5f2c8 <__cxa_atexit@plt+0x53268> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5f2cc <__cxa_atexit@plt+0x5326c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5f2d0 <__cxa_atexit@plt+0x53270> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r4, lsr #30 │ │ │ │ + orreq fp, r4, r0, lsr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 5ff6c <__cxa_atexit@plt+0x53f0c> │ │ │ │ - ldr r2, [pc, #88] @ 5ff7c <__cxa_atexit@plt+0x53f1c> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f39c <__cxa_atexit@plt+0x5333c> │ │ │ │ + ldr r0, [pc, #200] @ 5f3c0 <__cxa_atexit@plt+0x53360> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 5ff5c <__cxa_atexit@plt+0x53efc> │ │ │ │ - ldr r2, [pc, #68] @ 5ff80 <__cxa_atexit@plt+0x53f20> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5f37c <__cxa_atexit@plt+0x5331c> │ │ │ │ + ldr lr, [pc, #168] @ 5f3c4 <__cxa_atexit@plt+0x53364> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5f38c <__cxa_atexit@plt+0x5332c> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5f3a8 <__cxa_atexit@plt+0x53348> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #100] @ 5f3c8 <__cxa_atexit@plt+0x53368> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 5ff84 <__cxa_atexit@plt+0x53f24> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbeq r6, [r3, #-76]! @ 0xffffffb4 │ │ │ │ - cmneq r3, r8, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 5ffb0 <__cxa_atexit@plt+0x53f50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, ror #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 5ffdc <__cxa_atexit@plt+0x53f7c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 5ffe0 <__cxa_atexit@plt+0x53f80> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r4, ip, lsl r3 │ │ │ │ - ldrheq r6, [r3, #-16]! │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + orreq fp, r4, ip, asr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6002c <__cxa_atexit@plt+0x53fcc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6003c <__cxa_atexit@plt+0x53fdc> │ │ │ │ - ldr r3, [pc, #48] @ 60048 <__cxa_atexit@plt+0x53fe8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #132] @ 5f468 <__cxa_atexit@plt+0x53408> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5f448 <__cxa_atexit@plt+0x533e8> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5f454 <__cxa_atexit@plt+0x533f4> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + lsr lr, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb lr, [r0, #1] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 5f46c <__cxa_atexit@plt+0x5340c> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq fp, r4, ip, lsl #27 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 5f4cc <__cxa_atexit@plt+0x5346c> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5f4d8 <__cxa_atexit@plt+0x53478> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, r4, lsl #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r8, lsl #26 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 9d7bc <__cxa_atexit@plt+0x9175c> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 600a4 <__cxa_atexit@plt+0x54044> │ │ │ │ - ldr r3, [pc, #48] @ 600bc <__cxa_atexit@plt+0x5405c> │ │ │ │ - ldr r2, [pc, #48] @ 600c0 <__cxa_atexit@plt+0x54060> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f524 <__cxa_atexit@plt+0x534c4> │ │ │ │ + ldr r3, [pc, #48] @ 5f52c <__cxa_atexit@plt+0x534cc> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 600c4 <__cxa_atexit@plt+0x54064> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5f518 <__cxa_atexit@plt+0x534b8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5f538 <__cxa_atexit@plt+0x534d8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - cmneq r3, r0, asr #7 │ │ │ │ - ldrheq r6, [r3, #-52]! @ 0xffffffcc │ │ │ │ - @ instruction: 0x01736394 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6010c <__cxa_atexit@plt+0x540ac> │ │ │ │ - ldr r3, [pc, #48] @ 60124 <__cxa_atexit@plt+0x540c4> │ │ │ │ - ldr r2, [pc, #48] @ 60128 <__cxa_atexit@plt+0x540c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6012c <__cxa_atexit@plt+0x540cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq r3, r8, asr r3 │ │ │ │ - cmneq r3, ip, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60198 <__cxa_atexit@plt+0x54138> │ │ │ │ - ldr r2, [pc, #84] @ 601a0 <__cxa_atexit@plt+0x54140> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 5f614 <__cxa_atexit@plt+0x535b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 60174 <__cxa_atexit@plt+0x54114> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 60184 <__cxa_atexit@plt+0x54124> │ │ │ │ + bge 5f5a4 <__cxa_atexit@plt+0x53544> │ │ │ │ + ldr r9, [pc, #212] @ 5f63c <__cxa_atexit@plt+0x535dc> │ │ │ │ + ldr r8, [pc, #212] @ 5f640 <__cxa_atexit@plt+0x535e0> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #140] @ 5f638 <__cxa_atexit@plt+0x535d8> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 5f608 <__cxa_atexit@plt+0x535a8> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5f624 <__cxa_atexit@plt+0x535c4> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 5f644 <__cxa_atexit@plt+0x535e4> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 601a8 <__cxa_atexit@plt+0x54148> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 601a4 <__cxa_atexit@plt+0x54144> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq sl, [r4, ip] │ │ │ │ - cmpeq lr, r2, lsl r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + orreq fp, r4, r0, asr ip │ │ │ │ + ldrdeq fp, [r4, r0] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 601d4 <__cxa_atexit@plt+0x54174> │ │ │ │ - ldr r8, [pc, #32] @ 601ec <__cxa_atexit@plt+0x5418c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 601e8 <__cxa_atexit@plt+0x54188> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r4, ip, lsl #31 │ │ │ │ - cmpeq lr, r2, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 60248 <__cxa_atexit@plt+0x541e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60254 <__cxa_atexit@plt+0x541f4> │ │ │ │ - ldr r2, [pc, #68] @ 60264 <__cxa_atexit@plt+0x54204> │ │ │ │ - ldr r8, [pc, #68] @ 60268 <__cxa_atexit@plt+0x54208> │ │ │ │ - ldr r1, [pc, #68] @ 6026c <__cxa_atexit@plt+0x5420c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5f6a4 <__cxa_atexit@plt+0x53644> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5f6b0 <__cxa_atexit@plt+0x53650> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq lr, r8, ror #6 │ │ │ │ - orreq sl, r4, ip, lsl #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 602ac <__cxa_atexit@plt+0x5424c> │ │ │ │ - ldr r2, [pc, #40] @ 602b4 <__cxa_atexit@plt+0x54254> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 602b8 <__cxa_atexit@plt+0x54258> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r0, lsr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5f728 <__cxa_atexit@plt+0x536c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5f730 <__cxa_atexit@plt+0x536d0> │ │ │ │ + ldr r7, [pc, #136] @ 5f76c <__cxa_atexit@plt+0x5370c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5f74c <__cxa_atexit@plt+0x536ec> │ │ │ │ + ldr r2, [pc, #116] @ 5f778 <__cxa_atexit@plt+0x53718> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5f77c <__cxa_atexit@plt+0x5371c> │ │ │ │ + add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sl, r4, r4, lsr #29 │ │ │ │ + mov r3, r6 │ │ │ │ + b 5f738 <__cxa_atexit@plt+0x536d8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5f774 <__cxa_atexit@plt+0x53714> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 5f770 <__cxa_atexit@plt+0x53710> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r4, ror #4 │ │ │ │ + orreq fp, r4, ip, lsr #21 │ │ │ │ + orreq fp, r4, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60320 <__cxa_atexit@plt+0x542c0> │ │ │ │ - ldr lr, [pc, #76] @ 6032c <__cxa_atexit@plt+0x542cc> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 60330 <__cxa_atexit@plt+0x542d0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r4, r4, lsl r1 │ │ │ │ - cmneq r3, r8, ror #28 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5f7c4 <__cxa_atexit@plt+0x53764> │ │ │ │ + ldr r2, [pc, #52] @ 5f7dc <__cxa_atexit@plt+0x5377c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5f7e0 <__cxa_atexit@plt+0x53780> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 5f7e4 <__cxa_atexit@plt+0x53784> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r0, lsl sl │ │ │ │ + orreq fp, r4, ip, lsl #20 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 603a0 <__cxa_atexit@plt+0x54340> │ │ │ │ - ldr r2, [pc, #88] @ 603b0 <__cxa_atexit@plt+0x54350> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5f8c4 <__cxa_atexit@plt+0x53864> │ │ │ │ + ldr r0, [pc, #220] @ 5f8e8 <__cxa_atexit@plt+0x53888> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 60390 <__cxa_atexit@plt+0x54330> │ │ │ │ - ldr r2, [pc, #68] @ 603b4 <__cxa_atexit@plt+0x54354> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5f8a4 <__cxa_atexit@plt+0x53844> │ │ │ │ + ldr lr, [pc, #188] @ 5f8ec <__cxa_atexit@plt+0x5388c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5f8b4 <__cxa_atexit@plt+0x53854> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5f8d0 <__cxa_atexit@plt+0x53870> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5f8f0 <__cxa_atexit@plt+0x53890> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 603b8 <__cxa_atexit@plt+0x54358> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrsbeq r6, [r3, #-4]! │ │ │ │ - cmneq r3, r4, ror #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 603e4 <__cxa_atexit@plt+0x54384> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrheq r5, [r3, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 60410 <__cxa_atexit@plt+0x543b0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 60414 <__cxa_atexit@plt+0x543b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sl, r4, r8, ror #29 │ │ │ │ - cmneq r3, ip, ror sp │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r8, ror r1 │ │ │ │ + orreq fp, r4, r4, lsr r9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 60460 <__cxa_atexit@plt+0x54400> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60470 <__cxa_atexit@plt+0x54410> │ │ │ │ - ldr r3, [pc, #48] @ 6047c <__cxa_atexit@plt+0x5441c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #152] @ 5f9a4 <__cxa_atexit@plt+0x53944> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5f984 <__cxa_atexit@plt+0x53924> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5f990 <__cxa_atexit@plt+0x53930> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + rev r7, r7 │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5f9a8 <__cxa_atexit@plt+0x53948> │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #20] @ 604a8 <__cxa_atexit@plt+0x54448> │ │ │ │ - ldr r7, [pc, #20] @ 604ac <__cxa_atexit@plt+0x5444c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmneq r3, r8, ror #31 │ │ │ │ - orreq sl, r4, r0, asr #30 │ │ │ │ - cmneq r3, ip, asr #31 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #20] @ 604dc <__cxa_atexit@plt+0x5447c> │ │ │ │ - ldr r7, [pc, #20] @ 604e0 <__cxa_atexit@plt+0x54480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldrheq r5, [r3, #-244]! @ 0xffffff0c │ │ │ │ - orreq sl, r4, ip, lsl #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 9e3cc <__cxa_atexit@plt+0x9236c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6055c <__cxa_atexit@plt+0x544fc> │ │ │ │ - ldr r2, [pc, #84] @ 60564 <__cxa_atexit@plt+0x54504> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 60538 <__cxa_atexit@plt+0x544d8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 60548 <__cxa_atexit@plt+0x544e8> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6056c <__cxa_atexit@plt+0x5450c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 60568 <__cxa_atexit@plt+0x54508> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq sl, r4, r8, lsl ip │ │ │ │ - cmpeq lr, lr, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + orreq fp, r4, r0, asr r8 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 60598 <__cxa_atexit@plt+0x54538> │ │ │ │ - ldr r8, [pc, #32] @ 605b0 <__cxa_atexit@plt+0x54550> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 605ac <__cxa_atexit@plt+0x5454c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r4, r8, asr #23 │ │ │ │ - ldrsheq r0, [lr, #-14] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6060c <__cxa_atexit@plt+0x545ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60618 <__cxa_atexit@plt+0x545b8> │ │ │ │ - ldr r2, [pc, #68] @ 60628 <__cxa_atexit@plt+0x545c8> │ │ │ │ - ldr r8, [pc, #68] @ 6062c <__cxa_atexit@plt+0x545cc> │ │ │ │ - ldr r1, [pc, #68] @ 60630 <__cxa_atexit@plt+0x545d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 5fa1c <__cxa_atexit@plt+0x539bc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r7 │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5fa28 <__cxa_atexit@plt+0x539c8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmppeq sp, lr, asr pc @ p-variant is OBSOLETE │ │ │ │ - orreq sl, r4, r8, asr #22 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184b7b8 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60670 <__cxa_atexit@plt+0x54610> │ │ │ │ - ldr r2, [pc, #40] @ 60678 <__cxa_atexit@plt+0x54618> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6067c <__cxa_atexit@plt+0x5461c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 5fa74 <__cxa_atexit@plt+0x53a14> │ │ │ │ + ldr r3, [pc, #48] @ 5fa7c <__cxa_atexit@plt+0x53a1c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5fa68 <__cxa_atexit@plt+0x53a08> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5fa88 <__cxa_atexit@plt+0x53a28> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 5fb7c <__cxa_atexit@plt+0x53b1c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #4 │ │ │ │ + bge 5faf4 <__cxa_atexit@plt+0x53a94> │ │ │ │ + ldr r9, [pc, #236] @ 5fba4 <__cxa_atexit@plt+0x53b44> │ │ │ │ + ldr r8, [pc, #236] @ 5fba8 <__cxa_atexit@plt+0x53b48> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #164] @ 5fba0 <__cxa_atexit@plt+0x53b40> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 5fb70 <__cxa_atexit@plt+0x53b10> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 5fb8c <__cxa_atexit@plt+0x53b2c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr r3, r0, #16 │ │ │ │ + lsr r9, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r3, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #4 │ │ │ │ + ldr r1, [pc, #84] @ 5fbac <__cxa_atexit@plt+0x53b4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sl, r4, r0, ror #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + orreq fp, r4, r0, lsl #14 │ │ │ │ + orreq fp, r4, ip, ror #12 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 606e4 <__cxa_atexit@plt+0x54684> │ │ │ │ - ldr lr, [pc, #76] @ 606f0 <__cxa_atexit@plt+0x54690> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 606f4 <__cxa_atexit@plt+0x54694> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ + bcc 5fc20 <__cxa_atexit@plt+0x53bc0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + rev r2, r7 │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5fc2c <__cxa_atexit@plt+0x53bcc> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq sl, r4, r0, asr sp │ │ │ │ - cmneq r3, r4, lsr #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184b5b4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 60764 <__cxa_atexit@plt+0x54704> │ │ │ │ - ldr r2, [pc, #88] @ 60774 <__cxa_atexit@plt+0x54714> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 60754 <__cxa_atexit@plt+0x546f4> │ │ │ │ - ldr r2, [pc, #68] @ 60778 <__cxa_atexit@plt+0x54718> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6077c <__cxa_atexit@plt+0x5471c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 5fca4 <__cxa_atexit@plt+0x53c44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 5fcac <__cxa_atexit@plt+0x53c4c> │ │ │ │ + ldr r7, [pc, #136] @ 5fce8 <__cxa_atexit@plt+0x53c88> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 5fcc8 <__cxa_atexit@plt+0x53c68> │ │ │ │ + ldr r2, [pc, #116] @ 5fcf4 <__cxa_atexit@plt+0x53c94> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 5fcf8 <__cxa_atexit@plt+0x53c98> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, ip, asr sp │ │ │ │ - cmneq r3, r0, lsr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 607a8 <__cxa_atexit@plt+0x54748> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsheq r5, [r3, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 607d4 <__cxa_atexit@plt+0x54774> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 607d8 <__cxa_atexit@plt+0x54778> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sl, r4, r4, lsr #22 │ │ │ │ - ldrheq r5, [r3, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 60824 <__cxa_atexit@plt+0x547c4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 60834 <__cxa_atexit@plt+0x547d4> │ │ │ │ - ldr r3, [pc, #48] @ 60840 <__cxa_atexit@plt+0x547e0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r3, r8, lsl #25 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 608cc <__cxa_atexit@plt+0x5486c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 608d8 <__cxa_atexit@plt+0x54878> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 608e8 <__cxa_atexit@plt+0x54888> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 608ec <__cxa_atexit@plt+0x5488c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 608f0 <__cxa_atexit@plt+0x54890> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 608f4 <__cxa_atexit@plt+0x54894> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2880 <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 5fcb4 <__cxa_atexit@plt+0x53c54> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 5fcf0 <__cxa_atexit@plt+0x53c90> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0184a8b8 │ │ │ │ - @ instruction: 0x0184ab98 │ │ │ │ - @ instruction: 0x0184ab94 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + ldr r6, [pc, #28] @ 5fcec <__cxa_atexit@plt+0x53c8c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, ror #25 │ │ │ │ + orreq fp, r4, r0, lsr r5 │ │ │ │ + orreq fp, r4, ip, lsr #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6092c <__cxa_atexit@plt+0x548cc> │ │ │ │ - ldr r2, [pc, #28] @ 60938 <__cxa_atexit@plt+0x548d8> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 5fd40 <__cxa_atexit@plt+0x53ce0> │ │ │ │ + ldr r2, [pc, #52] @ 5fd58 <__cxa_atexit@plt+0x53cf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 5fd5c <__cxa_atexit@plt+0x53cfc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq sl, r4, r8, lsl fp │ │ │ │ - @ instruction: 0x01735b90 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 609c4 <__cxa_atexit@plt+0x54964> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 609d0 <__cxa_atexit@plt+0x54970> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 609e0 <__cxa_atexit@plt+0x54980> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 609e4 <__cxa_atexit@plt+0x54984> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 609e8 <__cxa_atexit@plt+0x54988> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 609ec <__cxa_atexit@plt+0x5498c> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ + ldr r3, [pc, #24] @ 5fd60 <__cxa_atexit@plt+0x53d00> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0184b494 │ │ │ │ + @ instruction: 0x0184b490 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5fe3c <__cxa_atexit@plt+0x53ddc> │ │ │ │ + ldr r0, [pc, #216] @ 5fe60 <__cxa_atexit@plt+0x53e00> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 5fe1c <__cxa_atexit@plt+0x53dbc> │ │ │ │ + ldr lr, [pc, #184] @ 5fe64 <__cxa_atexit@plt+0x53e04> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2880 <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 5fe2c <__cxa_atexit@plt+0x53dcc> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 5fe48 <__cxa_atexit@plt+0x53de8> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 5fe68 <__cxa_atexit@plt+0x53e08> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r4, r0, asr #15 │ │ │ │ - orreq sl, r4, r0, lsr #21 │ │ │ │ - @ instruction: 0x0184aa9c │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + @ instruction: 0x0184b3bc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 5ff18 <__cxa_atexit@plt+0x53eb8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 5fef8 <__cxa_atexit@plt+0x53e98> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 5ff04 <__cxa_atexit@plt+0x53ea4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 5ff1c <__cxa_atexit@plt+0x53ebc> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq fp, [r4, ip] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60a24 <__cxa_atexit@plt+0x549c4> │ │ │ │ - ldr r2, [pc, #28] @ 60a30 <__cxa_atexit@plt+0x549d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 5ff8c <__cxa_atexit@plt+0x53f2c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 5ff98 <__cxa_atexit@plt+0x53f38> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq sl, r4, r0, lsr #20 │ │ │ │ - @ instruction: 0x01735a98 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 60abc <__cxa_atexit@plt+0x54a5c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 60ac8 <__cxa_atexit@plt+0x54a68> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 60ad8 <__cxa_atexit@plt+0x54a78> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 60adc <__cxa_atexit@plt+0x54a7c> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r8, asr #4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 5ffe4 <__cxa_atexit@plt+0x53f84> │ │ │ │ + ldr r3, [pc, #48] @ 5ffec <__cxa_atexit@plt+0x53f8c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 5ffd8 <__cxa_atexit@plt+0x53f78> │ │ │ │ + mov r7, r9 │ │ │ │ + b 5fff8 <__cxa_atexit@plt+0x53f98> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 600e4 <__cxa_atexit@plt+0x54084> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 60064 <__cxa_atexit@plt+0x54004> │ │ │ │ + ldr r9, [pc, #228] @ 6010c <__cxa_atexit@plt+0x540ac> │ │ │ │ + ldr r8, [pc, #228] @ 60110 <__cxa_atexit@plt+0x540b0> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 60ae0 <__cxa_atexit@plt+0x54a80> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 60ae4 <__cxa_atexit@plt+0x54a84> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2880 <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #156] @ 60108 <__cxa_atexit@plt+0x540a8> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 600d8 <__cxa_atexit@plt+0x54078> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 600f4 <__cxa_atexit@plt+0x54094> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 60114 <__cxa_atexit@plt+0x540b4> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r4, r8, asr #13 │ │ │ │ - orreq sl, r4, r8, lsr #19 │ │ │ │ - orreq sl, r4, r4, lsr #19 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0x0184b190 │ │ │ │ + orreq fp, r4, r0, lsl #2 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60b1c <__cxa_atexit@plt+0x54abc> │ │ │ │ - ldr r2, [pc, #28] @ 60b28 <__cxa_atexit@plt+0x54ac8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 60184 <__cxa_atexit@plt+0x54124> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 60190 <__cxa_atexit@plt+0x54130> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq sl, r4, r8, lsr #18 │ │ │ │ - cmneq r3, r0, lsr #19 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 60bb4 <__cxa_atexit@plt+0x54b54> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r4, r0, asr r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 60208 <__cxa_atexit@plt+0x541a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 60bc0 <__cxa_atexit@plt+0x54b60> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 60bd0 <__cxa_atexit@plt+0x54b70> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 60bd4 <__cxa_atexit@plt+0x54b74> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 60bd8 <__cxa_atexit@plt+0x54b78> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 60bdc <__cxa_atexit@plt+0x54b7c> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2880 <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 60210 <__cxa_atexit@plt+0x541b0> │ │ │ │ + ldr r7, [pc, #136] @ 6024c <__cxa_atexit@plt+0x541ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 6022c <__cxa_atexit@plt+0x541cc> │ │ │ │ + ldr r2, [pc, #116] @ 60258 <__cxa_atexit@plt+0x541f8> │ │ │ │ + add lr, r6, #12 │ │ │ │ mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 6025c <__cxa_atexit@plt+0x541fc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r6 │ │ │ │ + b 60218 <__cxa_atexit@plt+0x541b8> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 60254 <__cxa_atexit@plt+0x541f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r4, r0] │ │ │ │ - @ instruction: 0x0184a8b0 │ │ │ │ - orreq sl, r4, ip, lsr #17 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + ldr r6, [pc, #28] @ 60250 <__cxa_atexit@plt+0x541f0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, ip, lsl #15 │ │ │ │ + orreq sl, r4, ip, asr #31 │ │ │ │ + orreq sl, r4, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60c14 <__cxa_atexit@plt+0x54bb4> │ │ │ │ - ldr r2, [pc, #28] @ 60c20 <__cxa_atexit@plt+0x54bc0> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 602a4 <__cxa_atexit@plt+0x54244> │ │ │ │ + ldr r2, [pc, #52] @ 602bc <__cxa_atexit@plt+0x5425c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 602c0 <__cxa_atexit@plt+0x54260> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq sl, r4, r0, lsr r8 │ │ │ │ - cmneq r3, r8, lsr #17 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 60cac <__cxa_atexit@plt+0x54c4c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 60cb8 <__cxa_atexit@plt+0x54c58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 60cc8 <__cxa_atexit@plt+0x54c68> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 60ccc <__cxa_atexit@plt+0x54c6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 60cd0 <__cxa_atexit@plt+0x54c70> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 60cd4 <__cxa_atexit@plt+0x54c74> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ + ldr r3, [pc, #24] @ 602c4 <__cxa_atexit@plt+0x54264> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, r0, lsr pc │ │ │ │ + orreq sl, r4, ip, lsr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 603d4 <__cxa_atexit@plt+0x54374> │ │ │ │ + ldr r0, [pc, #268] @ 603f8 <__cxa_atexit@plt+0x54398> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2880 <__cxa_atexit@plt+0x96820> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 603b4 <__cxa_atexit@plt+0x54354> │ │ │ │ + ldr lr, [pc, #236] @ 603fc <__cxa_atexit@plt+0x5439c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 603c4 <__cxa_atexit@plt+0x54364> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 603e0 <__cxa_atexit@plt+0x54380> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 60400 <__cxa_atexit@plt+0x543a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [r4, r8] │ │ │ │ - @ instruction: 0x0184a7b8 │ │ │ │ - @ instruction: 0x0184a7b4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq sl, r4, r8, lsr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 604e4 <__cxa_atexit@plt+0x54484> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 604c4 <__cxa_atexit@plt+0x54464> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 604d0 <__cxa_atexit@plt+0x54470> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 604e8 <__cxa_atexit@plt+0x54488> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq sl, r4, r8, lsl sp │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 60d0c <__cxa_atexit@plt+0x54cac> │ │ │ │ - ldr r2, [pc, #28] @ 60d18 <__cxa_atexit@plt+0x54cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 60584 <__cxa_atexit@plt+0x54524> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 60590 <__cxa_atexit@plt+0x54530> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq sl, r4, r8, lsr r7 │ │ │ │ - ldrsbeq r5, [r3, #-120]! @ 0xffffff88 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, r0, asr ip │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 60d90 <__cxa_atexit@plt+0x54d30> │ │ │ │ - ldr r2, [pc, #88] @ 60d98 <__cxa_atexit@plt+0x54d38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60d7c <__cxa_atexit@plt+0x54d1c> │ │ │ │ - ldr r3, [pc, #64] @ 60d9c <__cxa_atexit@plt+0x54d3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + bhi 605dc <__cxa_atexit@plt+0x5457c> │ │ │ │ + ldr r3, [pc, #48] @ 605e4 <__cxa_atexit@plt+0x54584> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 60da0 <__cxa_atexit@plt+0x54d40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60d88 <__cxa_atexit@plt+0x54d28> │ │ │ │ - b 60df4 <__cxa_atexit@plt+0x54d94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 605d0 <__cxa_atexit@plt+0x54570> │ │ │ │ + mov r7, r9 │ │ │ │ + b 605f0 <__cxa_atexit@plt+0x54590> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq sl, r4, ip, lsr #13 │ │ │ │ - cmneq r3, r4, asr r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 60de0 <__cxa_atexit@plt+0x54d80> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 60de4 <__cxa_atexit@plt+0x54d84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60dd8 <__cxa_atexit@plt+0x54d78> │ │ │ │ - b 60df4 <__cxa_atexit@plt+0x54d94> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq sl, r4, r0, asr r6 │ │ │ │ - cmneq r3, r0, lsl #14 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 60e40 <__cxa_atexit@plt+0x54de0> │ │ │ │ - ldr r7, [pc, #212] @ 60ee4 <__cxa_atexit@plt+0x54e84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #204] @ 60ee8 <__cxa_atexit@plt+0x54e88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 60ec4 <__cxa_atexit@plt+0x54e64> │ │ │ │ - ldr r7, [pc, #192] @ 60eec <__cxa_atexit@plt+0x54e8c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 60ed8 <__cxa_atexit@plt+0x54e78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r8, r7 │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 60e78 <__cxa_atexit@plt+0x54e18> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 60e88 <__cxa_atexit@plt+0x54e28> │ │ │ │ - ldr r3, [pc, #108] @ 60edc <__cxa_atexit@plt+0x54e7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r3, [pc, #96] @ 60ee0 <__cxa_atexit@plt+0x54e80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - beq 60e9c <__cxa_atexit@plt+0x54e3c> │ │ │ │ - ldr r3, [pc, #92] @ 60ef0 <__cxa_atexit@plt+0x54e90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #40] @ 60ecc <__cxa_atexit@plt+0x54e6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 60ed0 <__cxa_atexit@plt+0x54e70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 60710 <__cxa_atexit@plt+0x546b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 6065c <__cxa_atexit@plt+0x545fc> │ │ │ │ + ldr r9, [pc, #280] @ 60738 <__cxa_atexit@plt+0x546d8> │ │ │ │ + ldr r8, [pc, #280] @ 6073c <__cxa_atexit@plt+0x546dc> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #208] @ 60734 <__cxa_atexit@plt+0x546d4> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 60ec4 <__cxa_atexit@plt+0x54e64> │ │ │ │ - ldr r7, [pc, #20] @ 60ed4 <__cxa_atexit@plt+0x54e74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 60e2c <__cxa_atexit@plt+0x54dcc> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 60704 <__cxa_atexit@plt+0x546a4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 60720 <__cxa_atexit@plt+0x546c0> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r7, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r9, r0, #8 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r9, [r1, #5] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r7, [r1, #1] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [pc, #96] @ 60740 <__cxa_atexit@plt+0x546e0> │ │ │ │ + add r1, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - orreq sl, r4, r0, ror r5 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - orreq sl, r4, r8, ror #11 │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - orreq sl, r4, r4, lsl #12 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl r4 │ │ │ │ - cmneq r3, r4, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 60f14 <__cxa_atexit@plt+0x54eb4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r5, [r3, #-84]! @ 0xffffffac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + @ instruction: 0x0184ab98 │ │ │ │ + ldrdeq sl, [r4, r8] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 60f64 <__cxa_atexit@plt+0x54f04> │ │ │ │ - ldr r2, [pc, #52] @ 60f7c <__cxa_atexit@plt+0x54f1c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + bcc 607dc <__cxa_atexit@plt+0x5477c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 607e8 <__cxa_atexit@plt+0x54788> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq sl, [r4, r8] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 60860 <__cxa_atexit@plt+0x54800> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 60868 <__cxa_atexit@plt+0x54808> │ │ │ │ + ldr r7, [pc, #136] @ 608a4 <__cxa_atexit@plt+0x54844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 60884 <__cxa_atexit@plt+0x54824> │ │ │ │ + ldr r2, [pc, #116] @ 608b0 <__cxa_atexit@plt+0x54850> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 608b4 <__cxa_atexit@plt+0x54854> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 60f80 <__cxa_atexit@plt+0x54f20> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, asr #10 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 60fd0 <__cxa_atexit@plt+0x54f70> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 60fe8 <__cxa_atexit@plt+0x54f88> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 60870 <__cxa_atexit@plt+0x54810> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 608ac <__cxa_atexit@plt+0x5484c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 60fec <__cxa_atexit@plt+0x54f8c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldrsbeq r5, [r3, #-76]! @ 0xffffffb4 │ │ │ │ + ldr r6, [pc, #28] @ 608a8 <__cxa_atexit@plt+0x54848> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, lsr r1 │ │ │ │ + orreq sl, r4, r4, ror r9 │ │ │ │ + orreq sl, r4, r0, ror r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 6103c <__cxa_atexit@plt+0x54fdc> │ │ │ │ - ldr r2, [pc, #52] @ 61054 <__cxa_atexit@plt+0x54ff4> │ │ │ │ + bcc 608fc <__cxa_atexit@plt+0x5489c> │ │ │ │ + ldr r2, [pc, #52] @ 60914 <__cxa_atexit@plt+0x548b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 60918 <__cxa_atexit@plt+0x548b8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61058 <__cxa_atexit@plt+0x54ff8> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #24] @ 6091c <__cxa_atexit@plt+0x548bc> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r0, ror r4 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 610a8 <__cxa_atexit@plt+0x55048> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 610c0 <__cxa_atexit@plt+0x55060> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq sl, [r4, r8] │ │ │ │ + ldrdeq sl, [r4, r4] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60a24 <__cxa_atexit@plt+0x549c4> │ │ │ │ + ldr r0, [pc, #260] @ 60a48 <__cxa_atexit@plt+0x549e8> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 60a04 <__cxa_atexit@plt+0x549a4> │ │ │ │ + ldr lr, [pc, #228] @ 60a4c <__cxa_atexit@plt+0x549ec> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 60a14 <__cxa_atexit@plt+0x549b4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 60a30 <__cxa_atexit@plt+0x549d0> │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + ldr r3, [sp] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb r3, [r1, #5] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + ldr r2, [pc, #96] @ 60a50 <__cxa_atexit@plt+0x549f0> │ │ │ │ + add r3, r1, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 610c4 <__cxa_atexit@plt+0x55064> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + ldrdeq sl, [r4, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #188] @ 60b28 <__cxa_atexit@plt+0x54ac8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r4, lsl #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 60b08 <__cxa_atexit@plt+0x54aa8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 60b14 <__cxa_atexit@plt+0x54ab4> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r3, #8 │ │ │ │ + lsr fp, r2, #24 │ │ │ │ + lsr sl, r2, #16 │ │ │ │ + lsr ip, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + mov r2, r0 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r2, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r8, [r0, #5] │ │ │ │ + strb lr, [r2, #2] │ │ │ │ + strb fp, [r0, #3] │ │ │ │ + strb sl, [r0, #2] │ │ │ │ + strb ip, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #68] @ 60b2c <__cxa_atexit@plt+0x54acc> │ │ │ │ + add r3, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r9, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrdeq sl, [r4, r0] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 61114 <__cxa_atexit@plt+0x550b4> │ │ │ │ - ldr r2, [pc, #52] @ 6112c <__cxa_atexit@plt+0x550cc> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61130 <__cxa_atexit@plt+0x550d0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 60bb8 <__cxa_atexit@plt+0x54b58> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 60bc4 <__cxa_atexit@plt+0x54b64> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, ip, lsl r6 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 60c10 <__cxa_atexit@plt+0x54bb0> │ │ │ │ + ldr r3, [pc, #48] @ 60c18 <__cxa_atexit@plt+0x54bb8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01735398 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 60c04 <__cxa_atexit@plt+0x54ba4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 60c24 <__cxa_atexit@plt+0x54bc4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61180 <__cxa_atexit@plt+0x55120> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 61198 <__cxa_atexit@plt+0x55138> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 60d34 <__cxa_atexit@plt+0x54cd4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 60c90 <__cxa_atexit@plt+0x54c30> │ │ │ │ + ldr r9, [pc, #264] @ 60d5c <__cxa_atexit@plt+0x54cfc> │ │ │ │ + ldr r8, [pc, #264] @ 60d60 <__cxa_atexit@plt+0x54d00> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #192] @ 60d58 <__cxa_atexit@plt+0x54cf8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 60d28 <__cxa_atexit@plt+0x54cc8> │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 60d44 <__cxa_atexit@plt+0x54ce4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + lsr r7, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + strb r7, [r1, #3] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #88] @ 60d64 <__cxa_atexit@plt+0x54d04> │ │ │ │ + add r7, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6119c <__cxa_atexit@plt+0x5513c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r8, lsr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 611c0 <__cxa_atexit@plt+0x55160> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + orreq sl, r4, r4, ror #10 │ │ │ │ + @ instruction: 0x0184a4b0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 61210 <__cxa_atexit@plt+0x551b0> │ │ │ │ - ldr r2, [pc, #52] @ 61228 <__cxa_atexit@plt+0x551c8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + bcc 60df0 <__cxa_atexit@plt+0x54d90> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 60dfc <__cxa_atexit@plt+0x54d9c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, r4, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 60e74 <__cxa_atexit@plt+0x54e14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 60e7c <__cxa_atexit@plt+0x54e1c> │ │ │ │ + ldr r7, [pc, #136] @ 60eb8 <__cxa_atexit@plt+0x54e58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 60e98 <__cxa_atexit@plt+0x54e38> │ │ │ │ + ldr r2, [pc, #116] @ 60ec4 <__cxa_atexit@plt+0x54e64> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 60ec8 <__cxa_atexit@plt+0x54e68> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6122c <__cxa_atexit@plt+0x551cc> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0173529c │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6127c <__cxa_atexit@plt+0x5521c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 61294 <__cxa_atexit@plt+0x55234> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 60e84 <__cxa_atexit@plt+0x54e24> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 60ec0 <__cxa_atexit@plt+0x54e60> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61298 <__cxa_atexit@plt+0x55238> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r0, lsr r2 │ │ │ │ + ldr r6, [pc, #28] @ 60ebc <__cxa_atexit@plt+0x54e5c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, lsr #22 │ │ │ │ + orreq sl, r4, r0, ror #6 │ │ │ │ + orreq sl, r4, ip, asr r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 612e8 <__cxa_atexit@plt+0x55288> │ │ │ │ - ldr r2, [pc, #52] @ 61300 <__cxa_atexit@plt+0x552a0> │ │ │ │ + bcc 60f10 <__cxa_atexit@plt+0x54eb0> │ │ │ │ + ldr r2, [pc, #52] @ 60f28 <__cxa_atexit@plt+0x54ec8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 60f2c <__cxa_atexit@plt+0x54ecc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61304 <__cxa_atexit@plt+0x552a4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r4, asr #3 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61354 <__cxa_atexit@plt+0x552f4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 6136c <__cxa_atexit@plt+0x5530c> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61370 <__cxa_atexit@plt+0x55310> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #24] @ 60f30 <__cxa_atexit@plt+0x54ed0> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff510 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, r4, asr #5 │ │ │ │ + orreq sl, r4, r0, asr #5 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 613b4 <__cxa_atexit@plt+0x55354> │ │ │ │ - ldr r3, [pc, #48] @ 613cc <__cxa_atexit@plt+0x5536c> │ │ │ │ - ldr r2, [pc, #48] @ 613d0 <__cxa_atexit@plt+0x55370> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 613d4 <__cxa_atexit@plt+0x55374> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - cmneq r3, r8, lsr #2 │ │ │ │ - cmneq r3, ip, asr #2 │ │ │ │ - cmneq r3, ip, lsr #2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6141c <__cxa_atexit@plt+0x553bc> │ │ │ │ - ldr r3, [pc, #48] @ 61434 <__cxa_atexit@plt+0x553d4> │ │ │ │ - ldr r2, [pc, #48] @ 61438 <__cxa_atexit@plt+0x553d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6143c <__cxa_atexit@plt+0x553dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - cmneq r3, r0, asr #1 │ │ │ │ - cmneq r3, r4, ror #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 614a8 <__cxa_atexit@plt+0x55448> │ │ │ │ - ldr r2, [pc, #84] @ 614b0 <__cxa_atexit@plt+0x55450> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 61484 <__cxa_atexit@plt+0x55424> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 61494 <__cxa_atexit@plt+0x55434> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 6100c <__cxa_atexit@plt+0x54fac> │ │ │ │ + ldr r0, [pc, #216] @ 61030 <__cxa_atexit@plt+0x54fd0> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 60fec <__cxa_atexit@plt+0x54f8c> │ │ │ │ + ldr lr, [pc, #184] @ 61034 <__cxa_atexit@plt+0x54fd4> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 60ffc <__cxa_atexit@plt+0x54f9c> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 61018 <__cxa_atexit@plt+0x54fb8> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 61038 <__cxa_atexit@plt+0x54fd8> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 614b8 <__cxa_atexit@plt+0x55458> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 614b4 <__cxa_atexit@plt+0x55454> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r9, r4, ip, asr #25 │ │ │ │ - cmppeq sp, r2, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + orreq sl, r4, ip, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 614e4 <__cxa_atexit@plt+0x55484> │ │ │ │ - ldr r8, [pc, #32] @ 614fc <__cxa_atexit@plt+0x5549c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 614f8 <__cxa_atexit@plt+0x55498> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 610e8 <__cxa_atexit@plt+0x55088> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 610c8 <__cxa_atexit@plt+0x55068> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 610d4 <__cxa_atexit@plt+0x55074> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 610ec <__cxa_atexit@plt+0x5508c> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, ip, ror ip │ │ │ │ - ldrheq pc, [sp, #-18] @ 0xffffffee @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 61558 <__cxa_atexit@plt+0x554f8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq sl, r4, ip, lsl #2 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61564 <__cxa_atexit@plt+0x55504> │ │ │ │ - ldr r2, [pc, #68] @ 61574 <__cxa_atexit@plt+0x55514> │ │ │ │ - ldr r8, [pc, #68] @ 61578 <__cxa_atexit@plt+0x55518> │ │ │ │ - ldr r1, [pc, #68] @ 6157c <__cxa_atexit@plt+0x5551c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 6115c <__cxa_atexit@plt+0x550fc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 61168 <__cxa_atexit@plt+0x55108> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmppeq sp, r4 @ p-variant is OBSOLETE │ │ │ │ - strdeq r9, [r4, ip] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r4, r8, ror r0 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 615bc <__cxa_atexit@plt+0x5555c> │ │ │ │ - ldr r2, [pc, #40] @ 615c4 <__cxa_atexit@plt+0x55564> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 615c8 <__cxa_atexit@plt+0x55568> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bhi 611b4 <__cxa_atexit@plt+0x55154> │ │ │ │ + ldr r3, [pc, #48] @ 611bc <__cxa_atexit@plt+0x5515c> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 611a8 <__cxa_atexit@plt+0x55148> │ │ │ │ + mov r7, r9 │ │ │ │ + b 611c8 <__cxa_atexit@plt+0x55168> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01849b94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61630 <__cxa_atexit@plt+0x555d0> │ │ │ │ - ldr lr, [pc, #76] @ 6163c <__cxa_atexit@plt+0x555dc> │ │ │ │ - add r9, r7, #11 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 612b4 <__cxa_atexit@plt+0x55254> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 61640 <__cxa_atexit@plt+0x555e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 61234 <__cxa_atexit@plt+0x551d4> │ │ │ │ + ldr r9, [pc, #228] @ 612dc <__cxa_atexit@plt+0x5527c> │ │ │ │ + ldr r8, [pc, #228] @ 612e0 <__cxa_atexit@plt+0x55280> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r9, r4, r4, lsl #28 │ │ │ │ - cmneq r3, r8, asr fp │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 616b0 <__cxa_atexit@plt+0x55650> │ │ │ │ - ldr r2, [pc, #88] @ 616c0 <__cxa_atexit@plt+0x55660> │ │ │ │ + ldr r2, [pc, #156] @ 612d8 <__cxa_atexit@plt+0x55278> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 616a0 <__cxa_atexit@plt+0x55640> │ │ │ │ - ldr r2, [pc, #68] @ 616c4 <__cxa_atexit@plt+0x55664> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 616c8 <__cxa_atexit@plt+0x55668> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, ip, ror #28 │ │ │ │ - ldrsbeq r4, [r3, #-164]! @ 0xffffff5c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 616f4 <__cxa_atexit@plt+0x55694> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 61720 <__cxa_atexit@plt+0x556c0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 61724 <__cxa_atexit@plt+0x556c4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r9, [r4, r8] │ │ │ │ - cmneq r3, ip, ror #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 61770 <__cxa_atexit@plt+0x55710> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 61780 <__cxa_atexit@plt+0x55720> │ │ │ │ - ldr r3, [pc, #48] @ 6178c <__cxa_atexit@plt+0x5572c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 612a8 <__cxa_atexit@plt+0x55248> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 612c4 <__cxa_atexit@plt+0x55264> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 612e4 <__cxa_atexit@plt+0x55284> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + orreq r9, r4, r0, asr #31 │ │ │ │ + orreq r9, r4, r0, lsr pc │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61354 <__cxa_atexit@plt+0x552f4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 61360 <__cxa_atexit@plt+0x55300> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0x01734d98 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61818 <__cxa_atexit@plt+0x557b8> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r0, lsl #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 613d8 <__cxa_atexit@plt+0x55378> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61824 <__cxa_atexit@plt+0x557c4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 61834 <__cxa_atexit@plt+0x557d4> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 61838 <__cxa_atexit@plt+0x557d8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 6183c <__cxa_atexit@plt+0x557dc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 61840 <__cxa_atexit@plt+0x557e0> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2c34 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 613e0 <__cxa_atexit@plt+0x55380> │ │ │ │ + ldr r7, [pc, #136] @ 6141c <__cxa_atexit@plt+0x553bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 613fc <__cxa_atexit@plt+0x5539c> │ │ │ │ + ldr r2, [pc, #116] @ 61428 <__cxa_atexit@plt+0x553c8> │ │ │ │ + add lr, r6, #12 │ │ │ │ mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 6142c <__cxa_atexit@plt+0x553cc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r6 │ │ │ │ + b 613e8 <__cxa_atexit@plt+0x55388> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 61424 <__cxa_atexit@plt+0x553c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, ip, ror #18 │ │ │ │ - orreq r9, r4, ip, asr #24 │ │ │ │ - orreq r9, r4, r8, asr #24 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + ldr r6, [pc, #28] @ 61420 <__cxa_atexit@plt+0x553c0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, asr #11 │ │ │ │ + strdeq r9, [r4, ip] │ │ │ │ + strdeq r9, [r4, r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61878 <__cxa_atexit@plt+0x55818> │ │ │ │ - ldr r2, [pc, #28] @ 61884 <__cxa_atexit@plt+0x55824> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 61474 <__cxa_atexit@plt+0x55414> │ │ │ │ + ldr r2, [pc, #52] @ 6148c <__cxa_atexit@plt+0x5542c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 61490 <__cxa_atexit@plt+0x55430> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r9, r4, ip, asr #23 │ │ │ │ - cmneq r3, r0, lsr #25 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61910 <__cxa_atexit@plt+0x558b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6191c <__cxa_atexit@plt+0x558bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 6192c <__cxa_atexit@plt+0x558cc> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 61930 <__cxa_atexit@plt+0x558d0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 61934 <__cxa_atexit@plt+0x558d4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 61938 <__cxa_atexit@plt+0x558d8> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ + ldr r3, [pc, #24] @ 61494 <__cxa_atexit@plt+0x55434> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r0, ror #26 │ │ │ │ + orreq r9, r4, ip, asr sp │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61560 <__cxa_atexit@plt+0x55500> │ │ │ │ + ldr r0, [pc, #200] @ 61584 <__cxa_atexit@plt+0x55524> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 61540 <__cxa_atexit@plt+0x554e0> │ │ │ │ + ldr lr, [pc, #168] @ 61588 <__cxa_atexit@plt+0x55528> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2c34 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 61550 <__cxa_atexit@plt+0x554f0> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 6156c <__cxa_atexit@plt+0x5550c> │ │ │ │ + ldrh r2, [r2, #3] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #100] @ 6158c <__cxa_atexit@plt+0x5552c> │ │ │ │ + add r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, r4, ror r8 │ │ │ │ - orreq r9, r4, r4, asr fp │ │ │ │ - orreq r9, r4, r0, asr fp │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + @ instruction: 0x01849c98 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #132] @ 6162c <__cxa_atexit@plt+0x555cc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 6160c <__cxa_atexit@plt+0x555ac> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 61618 <__cxa_atexit@plt+0x555b8> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr lr, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb lr, [r0, #1] │ │ │ │ + add r2, r0, #2 │ │ │ │ + ldr r0, [pc, #56] @ 61630 <__cxa_atexit@plt+0x555d0> │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq r9, r4, r8, asr #23 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61970 <__cxa_atexit@plt+0x55910> │ │ │ │ - ldr r2, [pc, #28] @ 6197c <__cxa_atexit@plt+0x5591c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 61690 <__cxa_atexit@plt+0x55630> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 6169c <__cxa_atexit@plt+0x5563c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r9, [r4, r4] │ │ │ │ - cmneq r3, r8, lsr #23 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61a08 <__cxa_atexit@plt+0x559a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61a14 <__cxa_atexit@plt+0x559b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 61a24 <__cxa_atexit@plt+0x559c4> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 61a28 <__cxa_atexit@plt+0x559c8> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r4, asr #22 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 616e8 <__cxa_atexit@plt+0x55688> │ │ │ │ + ldr r3, [pc, #48] @ 616f0 <__cxa_atexit@plt+0x55690> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 616dc <__cxa_atexit@plt+0x5567c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 616fc <__cxa_atexit@plt+0x5569c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 617d8 <__cxa_atexit@plt+0x55778> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #2 │ │ │ │ + bge 61768 <__cxa_atexit@plt+0x55708> │ │ │ │ + ldr r9, [pc, #212] @ 61800 <__cxa_atexit@plt+0x557a0> │ │ │ │ + ldr r8, [pc, #212] @ 61804 <__cxa_atexit@plt+0x557a4> │ │ │ │ + mov lr, #2 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 61a2c <__cxa_atexit@plt+0x559cc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 61a30 <__cxa_atexit@plt+0x559d0> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2c34 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #140] @ 617fc <__cxa_atexit@plt+0x5579c> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 617cc <__cxa_atexit@plt+0x5576c> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 617e8 <__cxa_atexit@plt+0x55788> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #8 │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 61808 <__cxa_atexit@plt+0x557a8> │ │ │ │ + add r1, r1, #2 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r9, r4, ip, ror r7 │ │ │ │ - orreq r9, r4, ip, asr sl │ │ │ │ - orreq r9, r4, r8, asr sl │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + orreq r9, r4, ip, lsl #21 │ │ │ │ + orreq r9, r4, ip, lsl #20 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61a68 <__cxa_atexit@plt+0x55a08> │ │ │ │ - ldr r2, [pc, #28] @ 61a74 <__cxa_atexit@plt+0x55a14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 61868 <__cxa_atexit@plt+0x55808> │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r1, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 61874 <__cxa_atexit@plt+0x55814> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r9, [r4, ip] │ │ │ │ - ldrheq r4, [r3, #-160]! @ 0xffffff60 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61b00 <__cxa_atexit@plt+0x55aa0> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, ip, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 618ec <__cxa_atexit@plt+0x5588c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61b0c <__cxa_atexit@plt+0x55aac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 61b1c <__cxa_atexit@plt+0x55abc> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 61b20 <__cxa_atexit@plt+0x55ac0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 61b24 <__cxa_atexit@plt+0x55ac4> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 61b28 <__cxa_atexit@plt+0x55ac8> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2c34 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 618f4 <__cxa_atexit@plt+0x55894> │ │ │ │ + ldr r7, [pc, #136] @ 61930 <__cxa_atexit@plt+0x558d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 61910 <__cxa_atexit@plt+0x558b0> │ │ │ │ + ldr r2, [pc, #116] @ 6193c <__cxa_atexit@plt+0x558dc> │ │ │ │ + add lr, r6, #12 │ │ │ │ mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 61940 <__cxa_atexit@plt+0x558e0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r6 │ │ │ │ + b 618fc <__cxa_atexit@plt+0x5589c> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 61938 <__cxa_atexit@plt+0x558d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, r4, lsl #13 │ │ │ │ - orreq r9, r4, r4, ror #18 │ │ │ │ - orreq r9, r4, r0, ror #18 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + ldr r6, [pc, #28] @ 61934 <__cxa_atexit@plt+0x558d4> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r4, [r3, #-8]! │ │ │ │ + orreq r9, r4, r8, ror #17 │ │ │ │ + orreq r9, r4, r4, ror #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61b60 <__cxa_atexit@plt+0x55b00> │ │ │ │ - ldr r2, [pc, #28] @ 61b6c <__cxa_atexit@plt+0x55b0c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 61988 <__cxa_atexit@plt+0x55928> │ │ │ │ + ldr r2, [pc, #52] @ 619a0 <__cxa_atexit@plt+0x55940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 619a4 <__cxa_atexit@plt+0x55944> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r9, r4, r4, ror #17 │ │ │ │ - ldrheq r4, [r3, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 61bf8 <__cxa_atexit@plt+0x55b98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 61c04 <__cxa_atexit@plt+0x55ba4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #108] @ 61c14 <__cxa_atexit@plt+0x55bb4> │ │ │ │ - add lr, r7, #8 │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldr r8, [pc, #88] @ 61c18 <__cxa_atexit@plt+0x55bb8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #84] @ 61c1c <__cxa_atexit@plt+0x55bbc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #80] @ 61c20 <__cxa_atexit@plt+0x55bc0> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - sub r8, r6, #7 │ │ │ │ + ldr r3, [pc, #24] @ 619a8 <__cxa_atexit@plt+0x55948> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, ip, asr #16 │ │ │ │ + orreq r9, r4, r8, asr #16 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 61a84 <__cxa_atexit@plt+0x55a24> │ │ │ │ + ldr r0, [pc, #216] @ 61aa8 <__cxa_atexit@plt+0x55a48> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 61a64 <__cxa_atexit@plt+0x55a04> │ │ │ │ + ldr lr, [pc, #184] @ 61aac <__cxa_atexit@plt+0x55a4c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - b a2c34 <__cxa_atexit@plt+0x96bd4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 61a74 <__cxa_atexit@plt+0x55a14> │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 61a90 <__cxa_atexit@plt+0x55a30> │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #104] @ 61ab0 <__cxa_atexit@plt+0x55a50> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r4, ip, lsl #11 │ │ │ │ - orreq r9, r4, ip, ror #16 │ │ │ │ - orreq r9, r4, r8, ror #16 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, ror r1 │ │ │ │ + orreq r9, r4, r4, ror r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #148] @ 61b60 <__cxa_atexit@plt+0x55b00> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 61b40 <__cxa_atexit@plt+0x55ae0> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp lr, r3 │ │ │ │ + bcc 61b4c <__cxa_atexit@plt+0x55aec> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + lsr r2, r7, #24 │ │ │ │ + lsr lr, r7, #16 │ │ │ │ + lsr r8, r7, #8 │ │ │ │ + strb r7, [r0] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ + strb r8, [r0, #1] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, #4 │ │ │ │ + ldr r0, [pc, #60] @ 61b64 <__cxa_atexit@plt+0x55b04> │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x01849694 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 61c58 <__cxa_atexit@plt+0x55bf8> │ │ │ │ - ldr r2, [pc, #28] @ 61c64 <__cxa_atexit@plt+0x55c04> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc 61bd4 <__cxa_atexit@plt+0x55b74> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 61be0 <__cxa_atexit@plt+0x55b80> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r9, r4, ip, ror #15 │ │ │ │ - cmneq r3, r8, ror #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r0, lsl #12 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 61cdc <__cxa_atexit@plt+0x55c7c> │ │ │ │ - ldr r2, [pc, #88] @ 61ce4 <__cxa_atexit@plt+0x55c84> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61cc8 <__cxa_atexit@plt+0x55c68> │ │ │ │ - ldr r3, [pc, #64] @ 61ce8 <__cxa_atexit@plt+0x55c88> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + bhi 61c2c <__cxa_atexit@plt+0x55bcc> │ │ │ │ + ldr r3, [pc, #48] @ 61c34 <__cxa_atexit@plt+0x55bd4> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 61cec <__cxa_atexit@plt+0x55c8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61cd4 <__cxa_atexit@plt+0x55c74> │ │ │ │ - b 61d40 <__cxa_atexit@plt+0x55ce0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 61c20 <__cxa_atexit@plt+0x55bc0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 61c40 <__cxa_atexit@plt+0x55be0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r9, r4, r0, ror #14 │ │ │ │ - cmneq r3, r4, ror #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 61d2c <__cxa_atexit@plt+0x55ccc> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r8, r3 │ │ │ │ + bcc 61d2c <__cxa_atexit@plt+0x55ccc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r2, r0, r1 │ │ │ │ + cmp r2, #4 │ │ │ │ + bge 61cac <__cxa_atexit@plt+0x55c4c> │ │ │ │ + ldr r9, [pc, #228] @ 61d54 <__cxa_atexit@plt+0x55cf4> │ │ │ │ + ldr r8, [pc, #228] @ 61d58 <__cxa_atexit@plt+0x55cf8> │ │ │ │ + mov lr, #4 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r2, [pc, #156] @ 61d50 <__cxa_atexit@plt+0x55cf0> │ │ │ │ + mov r3, r5 │ │ │ │ + stm r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 61d30 <__cxa_atexit@plt+0x55cd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 61d24 <__cxa_atexit@plt+0x55cc4> │ │ │ │ - b 61d40 <__cxa_atexit@plt+0x55ce0> │ │ │ │ + beq 61d20 <__cxa_atexit@plt+0x55cc0> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r8, lr │ │ │ │ + bcc 61d3c <__cxa_atexit@plt+0x55cdc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + lsr r3, r2, #24 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + strb r2, [r1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + ldr r2, [pc, #88] @ 61d5c <__cxa_atexit@plt+0x55cfc> │ │ │ │ + add r1, r1, #4 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r9, r4, r4, lsl #14 │ │ │ │ - cmneq r3, r0, lsl r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + orreq r9, r4, r8, asr #10 │ │ │ │ + @ instruction: 0x018494b8 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 61dcc <__cxa_atexit@plt+0x55d6c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + lsr r8, r2, #24 │ │ │ │ + lsr r1, r2, #16 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + strb r8, [r0, #3] │ │ │ │ + strb r2, [r0] │ │ │ │ + strb r1, [r0, #2] │ │ │ │ + strb r9, [r0, #1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 61dd8 <__cxa_atexit@plt+0x55d78> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r0, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r8, lsl #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 61e50 <__cxa_atexit@plt+0x55df0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bne 61d8c <__cxa_atexit@plt+0x55d2c> │ │ │ │ - ldr r7, [pc, #212] @ 61e30 <__cxa_atexit@plt+0x55dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #204] @ 61e34 <__cxa_atexit@plt+0x55dd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61e10 <__cxa_atexit@plt+0x55db0> │ │ │ │ - ldr r7, [pc, #192] @ 61e38 <__cxa_atexit@plt+0x55dd8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 61e24 <__cxa_atexit@plt+0x55dc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r8, r7 │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 61dc4 <__cxa_atexit@plt+0x55d64> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 61dd4 <__cxa_atexit@plt+0x55d74> │ │ │ │ - ldr r3, [pc, #108] @ 61e28 <__cxa_atexit@plt+0x55dc8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r3, [pc, #96] @ 61e2c <__cxa_atexit@plt+0x55dcc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - beq 61de8 <__cxa_atexit@plt+0x55d88> │ │ │ │ - ldr r3, [pc, #92] @ 61e3c <__cxa_atexit@plt+0x55ddc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #40] @ 61e18 <__cxa_atexit@plt+0x55db8> │ │ │ │ + bcc 61e58 <__cxa_atexit@plt+0x55df8> │ │ │ │ + ldr r7, [pc, #136] @ 61e94 <__cxa_atexit@plt+0x55e34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 61e1c <__cxa_atexit@plt+0x55dbc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 61e10 <__cxa_atexit@plt+0x55db0> │ │ │ │ - ldr r7, [pc, #20] @ 61e20 <__cxa_atexit@plt+0x55dc0> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 61e74 <__cxa_atexit@plt+0x55e14> │ │ │ │ + ldr r2, [pc, #116] @ 61ea0 <__cxa_atexit@plt+0x55e40> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 61ea4 <__cxa_atexit@plt+0x55e44> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 61e60 <__cxa_atexit@plt+0x55e00> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 61e9c <__cxa_atexit@plt+0x55e3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 61d78 <__cxa_atexit@plt+0x55d18> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #6 │ │ │ │ - orreq r9, r4, r4, lsr #12 │ │ │ │ - andeq r0, r0, ip, lsl #6 │ │ │ │ - @ instruction: 0x0184969c │ │ │ │ - andeq r0, r0, r0, ror #4 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x018496b8 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl r4 │ │ │ │ - ldrsheq r4, [r3, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 61e60 <__cxa_atexit@plt+0x55e00> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r4, asr #13 │ │ │ │ + ldr r6, [pc, #28] @ 61e98 <__cxa_atexit@plt+0x55e38> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, asr fp │ │ │ │ + orreq r9, r4, r4, lsl #7 │ │ │ │ + orreq r9, r4, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 61eb0 <__cxa_atexit@plt+0x55e50> │ │ │ │ - ldr r2, [pc, #52] @ 61ec8 <__cxa_atexit@plt+0x55e68> │ │ │ │ + bcc 61eec <__cxa_atexit@plt+0x55e8c> │ │ │ │ + ldr r2, [pc, #52] @ 61f04 <__cxa_atexit@plt+0x55ea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 61f08 <__cxa_atexit@plt+0x55ea8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61ecc <__cxa_atexit@plt+0x55e6c> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #24] @ 61f0c <__cxa_atexit@plt+0x55eac> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, asr r6 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61f1c <__cxa_atexit@plt+0x55ebc> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 61f34 <__cxa_atexit@plt+0x55ed4> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, r8, ror #5 │ │ │ │ + orreq r9, r4, r4, ror #5 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62014 <__cxa_atexit@plt+0x55fb4> │ │ │ │ + ldr r0, [pc, #260] @ 62038 <__cxa_atexit@plt+0x55fd8> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 61ff4 <__cxa_atexit@plt+0x55f94> │ │ │ │ + ldr lr, [pc, #228] @ 6203c <__cxa_atexit@plt+0x55fdc> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 62004 <__cxa_atexit@plt+0x55fa4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc 62020 <__cxa_atexit@plt+0x55fc0> │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + str r2, [sp, #4] │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + ldr r3, [sp] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb r3, [r1, #5] │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + strb r3, [r1, #3] │ │ │ │ + ldr r2, [pc, #96] @ 62040 <__cxa_atexit@plt+0x55fe0> │ │ │ │ + add r3, r1, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r3, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61f38 <__cxa_atexit@plt+0x55ed8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ + orreq r9, r4, r0, ror #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #188] @ 62118 <__cxa_atexit@plt+0x560b8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, ip, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 620f8 <__cxa_atexit@plt+0x56098> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 62104 <__cxa_atexit@plt+0x560a4> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r3, #8 │ │ │ │ + lsr fp, r2, #24 │ │ │ │ + lsr sl, r2, #16 │ │ │ │ + lsr ip, r2, #8 │ │ │ │ + strb r2, [r0] │ │ │ │ + mov r2, r0 │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + strb r3, [r2, #4]! │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r8, [r0, #5] │ │ │ │ + strb lr, [r2, #2] │ │ │ │ + strb fp, [r0, #3] │ │ │ │ + strb sl, [r0, #2] │ │ │ │ + strb ip, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #68] @ 6211c <__cxa_atexit@plt+0x560bc> │ │ │ │ + add r3, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r9, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + mov r6, r9 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + orreq r9, r4, r0, ror #1 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 61f88 <__cxa_atexit@plt+0x55f28> │ │ │ │ - ldr r2, [pc, #52] @ 61fa0 <__cxa_atexit@plt+0x55f40> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 61fa4 <__cxa_atexit@plt+0x55f44> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + bcc 621a8 <__cxa_atexit@plt+0x56148> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 621b4 <__cxa_atexit@plt+0x56154> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r4, ip, lsr #32 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62200 <__cxa_atexit@plt+0x561a0> │ │ │ │ + ldr r3, [pc, #48] @ 62208 <__cxa_atexit@plt+0x561a8> │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r0, lsl #11 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + stmib r5, {r7, r8} │ │ │ │ + beq 621f4 <__cxa_atexit@plt+0x56194> │ │ │ │ + mov r7, r9 │ │ │ │ + b 62214 <__cxa_atexit@plt+0x561b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 61ff4 <__cxa_atexit@plt+0x55f94> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 6200c <__cxa_atexit@plt+0x55fac> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 62324 <__cxa_atexit@plt+0x562c4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r8, r1 │ │ │ │ + cmp r0, #8 │ │ │ │ + bge 62280 <__cxa_atexit@plt+0x56220> │ │ │ │ + ldr r9, [pc, #264] @ 6234c <__cxa_atexit@plt+0x562ec> │ │ │ │ + ldr r8, [pc, #264] @ 62350 <__cxa_atexit@plt+0x562f0> │ │ │ │ + mov lr, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r0, r3, #22 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r9, [r6, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r9, r6, #8 │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + stm r9, {r2, r7, r8} │ │ │ │ + str r1, [r6, #28] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [pc, #192] @ 62348 <__cxa_atexit@plt+0x562e8> │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 62318 <__cxa_atexit@plt+0x562b8> │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp r2, r9 │ │ │ │ + bcc 62334 <__cxa_atexit@plt+0x562d4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + lsr r7, r0, #24 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + lsr ip, r0, #8 │ │ │ │ + strb r0, [r1] │ │ │ │ + mov r0, r1 │ │ │ │ + lsr r2, r3, #8 │ │ │ │ + strb r3, [r0, #4]! │ │ │ │ + lsr lr, r3, #16 │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + strb r3, [r0, #3] │ │ │ │ + strb r7, [r1, #3] │ │ │ │ + strb lr, [r0, #2] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ + strb sl, [r1, #2] │ │ │ │ + strb ip, [r1, #1] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [pc, #88] @ 62354 <__cxa_atexit@plt+0x562f4> │ │ │ │ + add r7, r1, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7, r8} │ │ │ │ + sub r8, r9, #7 │ │ │ │ + mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 62010 <__cxa_atexit@plt+0x55fb0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r4, lsl r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + orreq r8, r4, r4, ror pc │ │ │ │ + orreq r8, r4, r0, asr #29 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 62060 <__cxa_atexit@plt+0x56000> │ │ │ │ - ldr r2, [pc, #52] @ 62078 <__cxa_atexit@plt+0x56018> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + bcc 623e0 <__cxa_atexit@plt+0x56380> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + lsr r8, r1, #8 │ │ │ │ + lsr r9, r0, #24 │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r0, [r2] │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ + add r0, r2, #8 │ │ │ │ + lsr r9, r1, #24 │ │ │ │ + strb r1, [r2, #4]! │ │ │ │ + lsr r8, r1, #16 │ │ │ │ + strb r8, [r2, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #36] @ 623ec <__cxa_atexit@plt+0x5638c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r8, [r4, r4] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 62464 <__cxa_atexit@plt+0x56404> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6246c <__cxa_atexit@plt+0x5640c> │ │ │ │ + ldr r7, [pc, #136] @ 624a8 <__cxa_atexit@plt+0x56448> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + sub r7, r3, #1 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + str r7, [r2] │ │ │ │ + bcc 62488 <__cxa_atexit@plt+0x56428> │ │ │ │ + ldr r2, [pc, #116] @ 624b4 <__cxa_atexit@plt+0x56454> │ │ │ │ + add lr, r6, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #104] @ 624b8 <__cxa_atexit@plt+0x56458> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6207c <__cxa_atexit@plt+0x5601c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, lsr #9 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 620cc <__cxa_atexit@plt+0x5606c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 620e4 <__cxa_atexit@plt+0x56084> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 62474 <__cxa_atexit@plt+0x56414> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 624b0 <__cxa_atexit@plt+0x56450> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 620e8 <__cxa_atexit@plt+0x56088> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff8d4 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r8, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6210c <__cxa_atexit@plt+0x560ac> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, lsl r4 │ │ │ │ + ldr r6, [pc, #28] @ 624ac <__cxa_atexit@plt+0x5644c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r8, asr #10 │ │ │ │ + orreq r8, r4, r0, ror sp │ │ │ │ + orreq r8, r4, ip, ror #26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 6215c <__cxa_atexit@plt+0x560fc> │ │ │ │ - ldr r2, [pc, #52] @ 62174 <__cxa_atexit@plt+0x56114> │ │ │ │ + bcc 62500 <__cxa_atexit@plt+0x564a0> │ │ │ │ + ldr r2, [pc, #52] @ 62518 <__cxa_atexit@plt+0x564b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 6251c <__cxa_atexit@plt+0x564bc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 62178 <__cxa_atexit@plt+0x56118> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #24] @ 62520 <__cxa_atexit@plt+0x564c0> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, lsr #7 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 621c8 <__cxa_atexit@plt+0x56168> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 621e0 <__cxa_atexit@plt+0x56180> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r8, [r4, r4] │ │ │ │ + ldrdeq r8, [r4, r0] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 62584 <__cxa_atexit@plt+0x56524> │ │ │ │ + ldr r2, [pc, #76] @ 62590 <__cxa_atexit@plt+0x56530> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 62594 <__cxa_atexit@plt+0x56534> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6257c <__cxa_atexit@plt+0x5651c> │ │ │ │ + ldr r3, [pc, #44] @ 62598 <__cxa_atexit@plt+0x56538> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 621e4 <__cxa_atexit@plt+0x56184> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r8, r4, ip, ror #23 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 625bc <__cxa_atexit@plt+0x5655c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff6e0 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r3, r0, asr #6 │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 62234 <__cxa_atexit@plt+0x561d4> │ │ │ │ - ldr r2, [pc, #52] @ 6224c <__cxa_atexit@plt+0x561ec> │ │ │ │ + bcc 625fc <__cxa_atexit@plt+0x5659c> │ │ │ │ + ldr r1, [pc, #48] @ 62614 <__cxa_atexit@plt+0x565b4> │ │ │ │ + asr r2, r7, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 62250 <__cxa_atexit@plt+0x561f0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r4, [r3, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 622a0 <__cxa_atexit@plt+0x56240> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 622b8 <__cxa_atexit@plt+0x56258> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 622bc <__cxa_atexit@plt+0x5625c> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 62618 <__cxa_atexit@plt+0x565b8> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff510 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strdeq r8, [r4, r0] │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62300 <__cxa_atexit@plt+0x562a0> │ │ │ │ - ldr r3, [pc, #48] @ 62318 <__cxa_atexit@plt+0x562b8> │ │ │ │ - ldr r2, [pc, #48] @ 6231c <__cxa_atexit@plt+0x562bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 62320 <__cxa_atexit@plt+0x562c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - cmneq r3, r8, lsr r2 │ │ │ │ - cmneq r3, ip, asr r2 │ │ │ │ - cmneq r3, ip, lsr r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62368 <__cxa_atexit@plt+0x56308> │ │ │ │ - ldr r3, [pc, #48] @ 62380 <__cxa_atexit@plt+0x56320> │ │ │ │ - ldr r2, [pc, #48] @ 62384 <__cxa_atexit@plt+0x56324> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 62388 <__cxa_atexit@plt+0x56328> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff920 │ │ │ │ - ldrsbeq r4, [r3, #-16]! │ │ │ │ - ldrsheq r4, [r3, #-20]! @ 0xffffffec │ │ │ │ - cmneq r3, r8, lsr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 623d8 <__cxa_atexit@plt+0x56378> │ │ │ │ - ldr r2, [pc, #52] @ 623e0 <__cxa_atexit@plt+0x56380> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 623e4 <__cxa_atexit@plt+0x56384> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 623e8 <__cxa_atexit@plt+0x56388> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 6264c <__cxa_atexit@plt+0x565ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 62654 <__cxa_atexit@plt+0x565f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + b 62f54 <__cxa_atexit@plt+0x56ef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r8, r4, r4, lsl #27 │ │ │ │ - orreq r9, r4, r8, asr r0 │ │ │ │ - cmneq r3, ip, asr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62418 <__cxa_atexit@plt+0x563b8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + strdeq r8, [r4, ip] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6248c <__cxa_atexit@plt+0x5642c> │ │ │ │ - ldr r2, [pc, #84] @ 62494 <__cxa_atexit@plt+0x56434> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 62468 <__cxa_atexit@plt+0x56408> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 62478 <__cxa_atexit@plt+0x56418> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 62698 <__cxa_atexit@plt+0x56638> │ │ │ │ + ldr r1, [pc, #44] @ 626a0 <__cxa_atexit@plt+0x56640> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 626a4 <__cxa_atexit@plt+0x56644> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6249c <__cxa_atexit@plt+0x5643c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 62498 <__cxa_atexit@plt+0x56438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r8, r4, r8, ror #25 │ │ │ │ - cmpeq sp, lr, lsl r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x01848ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 624c8 <__cxa_atexit@plt+0x56468> │ │ │ │ - ldr r8, [pc, #32] @ 624e0 <__cxa_atexit@plt+0x56480> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 624dc <__cxa_atexit@plt+0x5647c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01848c98 │ │ │ │ - cmpeq sp, lr, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6253c <__cxa_atexit@plt+0x564dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62548 <__cxa_atexit@plt+0x564e8> │ │ │ │ - ldr r2, [pc, #68] @ 62558 <__cxa_atexit@plt+0x564f8> │ │ │ │ - ldr r8, [pc, #68] @ 6255c <__cxa_atexit@plt+0x564fc> │ │ │ │ - ldr r1, [pc, #68] @ 62560 <__cxa_atexit@plt+0x56500> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 626f0 <__cxa_atexit@plt+0x56690> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 626f8 <__cxa_atexit@plt+0x56698> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, sp │ │ │ │ - orreq r8, r4, r8, lsl ip │ │ │ │ - cmneq r3, r0, ror #26 │ │ │ │ + orreq r8, r4, ip, asr sl │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 625a8 <__cxa_atexit@plt+0x56548> │ │ │ │ - ldr lr, [pc, #44] @ 625b0 <__cxa_atexit@plt+0x56550> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 625b4 <__cxa_atexit@plt+0x56554> │ │ │ │ + bhi 62808 <__cxa_atexit@plt+0x567a8> │ │ │ │ + ldr r0, [pc, #268] @ 6282c <__cxa_atexit@plt+0x567cc> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 627e8 <__cxa_atexit@plt+0x56788> │ │ │ │ + ldr lr, [pc, #236] @ 62830 <__cxa_atexit@plt+0x567d0> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ + tst r2, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 627f8 <__cxa_atexit@plt+0x56798> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 62814 <__cxa_atexit@plt+0x567b4> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 62834 <__cxa_atexit@plt+0x567d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r8, r4, r8, lsr #23 │ │ │ │ - cmneq r3, ip, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 62658 <__cxa_atexit@plt+0x565f8> │ │ │ │ - ldr lr, [pc, #132] @ 62664 <__cxa_atexit@plt+0x56604> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 62668 <__cxa_atexit@plt+0x56608> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 6266c <__cxa_atexit@plt+0x5660c> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r8, [r4, r4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 62918 <__cxa_atexit@plt+0x568b8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 628f8 <__cxa_atexit@plt+0x56898> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 62904 <__cxa_atexit@plt+0x568a4> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 6291c <__cxa_atexit@plt+0x568bc> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 62670 <__cxa_atexit@plt+0x56610> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - strdeq r8, [r4, ip] │ │ │ │ - orreq r8, r4, r8, lsr fp │ │ │ │ - cmneq r3, r0, ror #24 │ │ │ │ - andeq r0, r4, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq r8, r4, r4, ror #17 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 626b4 <__cxa_atexit@plt+0x56654> │ │ │ │ - ldr r2, [pc, #44] @ 626cc <__cxa_atexit@plt+0x5666c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 626d0 <__cxa_atexit@plt+0x56670> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 629b8 <__cxa_atexit@plt+0x56958> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 629c4 <__cxa_atexit@plt+0x56964> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - cmneq r3, r0, asr #29 │ │ │ │ - ldrheq r3, [r3, #-232]! @ 0xffffff18 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r4, ip, lsl r8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6274c <__cxa_atexit@plt+0x566ec> │ │ │ │ - ldr r2, [pc, #92] @ 62754 <__cxa_atexit@plt+0x566f4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 62a1c <__cxa_atexit@plt+0x569bc> │ │ │ │ + ldr r2, [pc, #60] @ 62a28 <__cxa_atexit@plt+0x569c8> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 6273c <__cxa_atexit@plt+0x566dc> │ │ │ │ - ldr r7, [pc, #64] @ 62758 <__cxa_atexit@plt+0x566f8> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 62a10 <__cxa_atexit@plt+0x569b0> │ │ │ │ mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 62a34 <__cxa_atexit@plt+0x569d4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r3, r4, lsr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 62784 <__cxa_atexit@plt+0x56724> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, lsl #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 627b0 <__cxa_atexit@plt+0x56750> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 627b4 <__cxa_atexit@plt+0x56754> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r8, r4, r8, asr #22 │ │ │ │ - cmneq r3, r4, asr #27 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62810 <__cxa_atexit@plt+0x567b0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6281c <__cxa_atexit@plt+0x567bc> │ │ │ │ - ldr r2, [pc, #68] @ 6283c <__cxa_atexit@plt+0x567dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 62838 <__cxa_atexit@plt+0x567d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, r4, asr sp │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 628ac <__cxa_atexit@plt+0x5684c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 628b8 <__cxa_atexit@plt+0x56858> │ │ │ │ - ldr lr, [pc, #88] @ 628c8 <__cxa_atexit@plt+0x56868> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 628cc <__cxa_atexit@plt+0x5686c> │ │ │ │ - add r8, r7, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ 628d0 <__cxa_atexit@plt+0x56870> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 62b38 <__cxa_atexit@plt+0x56ad8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 62a88 <__cxa_atexit@plt+0x56a28> │ │ │ │ + ldr lr, [pc, #244] @ 62b54 <__cxa_atexit@plt+0x56af4> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x018488bc │ │ │ │ - orreq r8, r4, r0, lsr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 62914 <__cxa_atexit@plt+0x568b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #52] @ 62928 <__cxa_atexit@plt+0x568c8> │ │ │ │ - cmp r2, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bne 62920 <__cxa_atexit@plt+0x568c0> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 62920 <__cxa_atexit@plt+0x568c0> │ │ │ │ - ldr r7, [pc, #16] @ 6292c <__cxa_atexit@plt+0x568cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - orreq r8, r4, r0, asr r8 │ │ │ │ - orreq r8, r4, r4, lsr r8 │ │ │ │ - cmneq r3, r0, asr ip │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62980 <__cxa_atexit@plt+0x56920> │ │ │ │ - ldr r3, [pc, #52] @ 62988 <__cxa_atexit@plt+0x56928> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #192] @ 62b50 <__cxa_atexit@plt+0x56af0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 62978 <__cxa_atexit@plt+0x56918> │ │ │ │ - ldr r3, [pc, #32] @ 6298c <__cxa_atexit@plt+0x5692c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 62b30 <__cxa_atexit@plt+0x56ad0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 62b40 <__cxa_atexit@plt+0x56ae0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 62b58 <__cxa_atexit@plt+0x56af8> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsheq r3, [r3, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 629b0 <__cxa_atexit@plt+0x56950> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 62b44 <__cxa_atexit@plt+0x56ae4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r8, r4, r4, ror #14 │ │ │ │ + orreq r8, r4, r8, lsr #13 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 629fc <__cxa_atexit@plt+0x5699c> │ │ │ │ - ldr r2, [pc, #52] @ 62a14 <__cxa_atexit@plt+0x569b4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 62a18 <__cxa_atexit@plt+0x569b8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc 62bf4 <__cxa_atexit@plt+0x56b94> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 62c00 <__cxa_atexit@plt+0x56ba0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r4, r0, ror #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62a64 <__cxa_atexit@plt+0x56a04> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 62a7c <__cxa_atexit@plt+0x56a1c> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 62a80 <__cxa_atexit@plt+0x56a20> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62acc <__cxa_atexit@plt+0x56a6c> │ │ │ │ - ldr r3, [pc, #56] @ 62ae4 <__cxa_atexit@plt+0x56a84> │ │ │ │ - ldr r2, [pc, #56] @ 62ae8 <__cxa_atexit@plt+0x56a88> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc 62c7c <__cxa_atexit@plt+0x56c1c> │ │ │ │ + ldr r1, [pc, #96] @ 62c8c <__cxa_atexit@plt+0x56c2c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr lr, [pc, #92] @ 62c90 <__cxa_atexit@plt+0x56c30> │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r9, [pc, #88] @ 62c94 <__cxa_atexit@plt+0x56c34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 62aec <__cxa_atexit@plt+0x56a8c> │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #22 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - @ instruction: 0xfffffc28 │ │ │ │ - ldrsbeq r3, [r3, #-160]! @ 0xffffff60 │ │ │ │ - ldrheq r3, [r3, #-160]! @ 0xffffff60 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62b3c <__cxa_atexit@plt+0x56adc> │ │ │ │ - ldr r3, [pc, #56] @ 62b54 <__cxa_atexit@plt+0x56af4> │ │ │ │ - ldr r2, [pc, #56] @ 62b58 <__cxa_atexit@plt+0x56af8> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 62b5c <__cxa_atexit@plt+0x56afc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - @ instruction: 0xfffffbb8 │ │ │ │ - cmneq r3, r0, ror #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62bc8 <__cxa_atexit@plt+0x56b68> │ │ │ │ - ldr r2, [pc, #84] @ 62bd0 <__cxa_atexit@plt+0x56b70> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 62ba4 <__cxa_atexit@plt+0x56b44> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 62bb4 <__cxa_atexit@plt+0x56b54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 62bd8 <__cxa_atexit@plt+0x56b78> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 62bd4 <__cxa_atexit@plt+0x56b74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + bhi 62d50 <__cxa_atexit@plt+0x56cf0> │ │ │ │ + ldr r7, [pc, #192] @ 62d78 <__cxa_atexit@plt+0x56d18> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + beq 62d40 <__cxa_atexit@plt+0x56ce0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #60 @ 0x3c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 62d60 <__cxa_atexit@plt+0x56d00> │ │ │ │ + ldr r7, [pc, #164] @ 62d80 <__cxa_atexit@plt+0x56d20> │ │ │ │ + ldr lr, [pc, #164] @ 62d84 <__cxa_atexit@plt+0x56d24> │ │ │ │ + ldr sl, [pc, #164] @ 62d88 <__cxa_atexit@plt+0x56d28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r9, [pc, #152] @ 62d8c <__cxa_atexit@plt+0x56d2c> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + add sl, pc, sl │ │ │ │ + add r9, pc, r9 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r9, [r7, #28]! │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r7, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #20] │ │ │ │ + add r9, r6, #36 @ 0x24 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r9, {r3, r8, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r8, r4, ip, lsr #11 │ │ │ │ - cmpeq sp, r2, ror #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 62c04 <__cxa_atexit@plt+0x56ba4> │ │ │ │ - ldr r8, [pc, #32] @ 62c1c <__cxa_atexit@plt+0x56bbc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 62c18 <__cxa_atexit@plt+0x56bb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #36] @ 62d7c <__cxa_atexit@plt+0x56d1c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r4, ip, asr r5 │ │ │ │ - @ instruction: 0x015dda92 │ │ │ │ + mov r7, #60 @ 0x3c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmneq r3, r4, ror ip │ │ │ │ + @ instruction: 0xfffff844 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xfffff918 │ │ │ │ + @ instruction: 0xfffff950 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62c78 <__cxa_atexit@plt+0x56c18> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62c84 <__cxa_atexit@plt+0x56c24> │ │ │ │ - ldr r2, [pc, #68] @ 62c94 <__cxa_atexit@plt+0x56c34> │ │ │ │ - ldr r8, [pc, #68] @ 62c98 <__cxa_atexit@plt+0x56c38> │ │ │ │ - ldr r1, [pc, #68] @ 62c9c <__cxa_atexit@plt+0x56c3c> │ │ │ │ + bcc 62e1c <__cxa_atexit@plt+0x56dbc> │ │ │ │ + ldr r2, [pc, #116] @ 62e28 <__cxa_atexit@plt+0x56dc8> │ │ │ │ + ldr lr, [pc, #116] @ 62e2c <__cxa_atexit@plt+0x56dcc> │ │ │ │ + ldr r9, [pc, #116] @ 62e30 <__cxa_atexit@plt+0x56dd0> │ │ │ │ + ldr r8, [pc, #116] @ 62e34 <__cxa_atexit@plt+0x56dd4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r9, [r0, #12]! │ │ │ │ + str r8, [r1, #28]! │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r3, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffff840 │ │ │ │ + @ instruction: 0xfffff878 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62e68 <__cxa_atexit@plt+0x56e08> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 62e70 <__cxa_atexit@plt+0x56e10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 62f54 <__cxa_atexit@plt+0x56ef4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + orreq r8, r4, r0, ror #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 62ea4 <__cxa_atexit@plt+0x56e44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 62eac <__cxa_atexit@plt+0x56e4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 62ca4 <__cxa_atexit@plt+0x56c44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r1, asr #17 │ │ │ │ - ldrdeq r8, [r4, ip] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + orreq r8, r4, r4, lsr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 62cdc <__cxa_atexit@plt+0x56c7c> │ │ │ │ - ldr r2, [pc, #40] @ 62ce4 <__cxa_atexit@plt+0x56c84> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 62ce8 <__cxa_atexit@plt+0x56c88> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 62ee4 <__cxa_atexit@plt+0x56e84> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 62eec <__cxa_atexit@plt+0x56e8c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r8, r4, r4, ror r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + orreq r8, r4, r8, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 62d50 <__cxa_atexit@plt+0x56cf0> │ │ │ │ - ldr lr, [pc, #76] @ 62d5c <__cxa_atexit@plt+0x56cfc> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 62f34 <__cxa_atexit@plt+0x56ed4> │ │ │ │ + ldr r2, [pc, #44] @ 62f44 <__cxa_atexit@plt+0x56ee4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 62d60 <__cxa_atexit@plt+0x56d00> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r8, r4, r4, ror #13 │ │ │ │ - cmneq r3, r8, lsr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 62dd0 <__cxa_atexit@plt+0x56d70> │ │ │ │ - ldr r2, [pc, #88] @ 62de0 <__cxa_atexit@plt+0x56d80> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 62dc0 <__cxa_atexit@plt+0x56d60> │ │ │ │ - ldr r2, [pc, #68] @ 62de4 <__cxa_atexit@plt+0x56d84> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 62de8 <__cxa_atexit@plt+0x56d88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63008 <__cxa_atexit@plt+0x56fa8> │ │ │ │ + ldr r7, [pc, #200] @ 63030 <__cxa_atexit@plt+0x56fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r8, ror #15 │ │ │ │ - ldrheq r3, [r3, #-52]! @ 0xffffffcc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 62e14 <__cxa_atexit@plt+0x56db4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, lsl #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 62e40 <__cxa_atexit@plt+0x56de0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 62e44 <__cxa_atexit@plt+0x56de4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x018484b8 │ │ │ │ - cmneq r3, ip, asr #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 62e90 <__cxa_atexit@plt+0x56e30> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 62ea0 <__cxa_atexit@plt+0x56e40> │ │ │ │ - ldr r3, [pc, #48] @ 62eac <__cxa_atexit@plt+0x56e4c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 62f1c <__cxa_atexit@plt+0x56ebc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 62f28 <__cxa_atexit@plt+0x56ec8> │ │ │ │ - ldr lr, [pc, #88] @ 62f38 <__cxa_atexit@plt+0x56ed8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 62f3c <__cxa_atexit@plt+0x56edc> │ │ │ │ - add r8, r7, #8 │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + ands r7, r9, #3 │ │ │ │ + beq 62fe4 <__cxa_atexit@plt+0x56f84> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 62ff4 <__cxa_atexit@plt+0x56f94> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 63018 <__cxa_atexit@plt+0x56fb8> │ │ │ │ + ldr r7, [pc, #168] @ 6303c <__cxa_atexit@plt+0x56fdc> │ │ │ │ + ldr lr, [pc, #168] @ 63040 <__cxa_atexit@plt+0x56fe0> │ │ │ │ + ldr sl, [pc, #168] @ 63044 <__cxa_atexit@plt+0x56fe4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [r5] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ 62f40 <__cxa_atexit@plt+0x56ee0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r8, r4, ip, asr #4 │ │ │ │ - orreq r8, r4, r0, lsr r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #36] @ 62f80 <__cxa_atexit@plt+0x56f20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ 62f84 <__cxa_atexit@plt+0x56f24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - bic r2, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [r4, r4] │ │ │ │ - orreq r8, r4, r4, ror #3 │ │ │ │ - cmneq r3, r8, lsr r6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 62fd8 <__cxa_atexit@plt+0x56f78> │ │ │ │ - ldr r3, [pc, #52] @ 62fe0 <__cxa_atexit@plt+0x56f80> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 62fd0 <__cxa_atexit@plt+0x56f70> │ │ │ │ - ldr r3, [pc, #32] @ 62fe4 <__cxa_atexit@plt+0x56f84> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 63038 <__cxa_atexit@plt+0x56fd8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 63034 <__cxa_atexit@plt+0x56fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrsbeq r3, [r3, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 63008 <__cxa_atexit@plt+0x56fa8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq r3, r0, asr #19 │ │ │ │ + ldrheq r2, [r3, #-140]! @ 0xffffff74 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 630c8 <__cxa_atexit@plt+0x57068> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 63054 <__cxa_atexit@plt+0x56ff4> │ │ │ │ - ldr r2, [pc, #52] @ 6306c <__cxa_atexit@plt+0x5700c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 630dc <__cxa_atexit@plt+0x5707c> │ │ │ │ + ldr r2, [pc, #124] @ 630f0 <__cxa_atexit@plt+0x57090> │ │ │ │ + ldr lr, [pc, #124] @ 630f4 <__cxa_atexit@plt+0x57094> │ │ │ │ + ldr r8, [pc, #124] @ 630f8 <__cxa_atexit@plt+0x57098> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 63070 <__cxa_atexit@plt+0x57010> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 630bc <__cxa_atexit@plt+0x5705c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 630d4 <__cxa_atexit@plt+0x57074> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + mov r0, r6 │ │ │ │ + add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r8, [r0, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 630ec <__cxa_atexit@plt+0x5708c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 630d8 <__cxa_atexit@plt+0x57078> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r3, r8, ror #15 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6311c <__cxa_atexit@plt+0x570bc> │ │ │ │ - ldr r3, [pc, #48] @ 63134 <__cxa_atexit@plt+0x570d4> │ │ │ │ - ldr r2, [pc, #48] @ 63138 <__cxa_atexit@plt+0x570d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6313c <__cxa_atexit@plt+0x570dc> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 63128 <__cxa_atexit@plt+0x570c8> │ │ │ │ + ldr r5, [pc, #28] @ 63138 <__cxa_atexit@plt+0x570d8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + b 62ca4 <__cxa_atexit@plt+0x56c44> │ │ │ │ + ldr r7, [pc, #12] @ 6313c <__cxa_atexit@plt+0x570dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - ldrheq r3, [r3, #-72]! @ 0xffffffb8 │ │ │ │ - cmneq r3, ip, lsr #9 │ │ │ │ - cmneq r3, r0, asr #9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63180 <__cxa_atexit@plt+0x57120> │ │ │ │ - ldr r3, [pc, #36] @ 6318c <__cxa_atexit@plt+0x5712c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 63190 <__cxa_atexit@plt+0x57130> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ace00 <__cxa_atexit@plt+0xa0da0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0184829c │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r3, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 631c8 <__cxa_atexit@plt+0x57168> │ │ │ │ - ldr r2, [pc, #28] @ 631d4 <__cxa_atexit@plt+0x57174> │ │ │ │ + bcc 63180 <__cxa_atexit@plt+0x57120> │ │ │ │ + ldr r2, [pc, #40] @ 6318c <__cxa_atexit@plt+0x5712c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 63190 <__cxa_atexit@plt+0x57130> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r8, r4, ip, asr #1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r4, r4, asr r0 │ │ │ │ + orreq r8, r4, r0, asr r0 │ │ │ │ + cmneq r3, r0, lsr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63230 <__cxa_atexit@plt+0x571d0> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #60] @ 6323c <__cxa_atexit@plt+0x571dc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 631c8 <__cxa_atexit@plt+0x57168> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 631d0 <__cxa_atexit@plt+0x57170> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bne 63220 <__cxa_atexit@plt+0x571c0> │ │ │ │ - ldr r7, [pc, #40] @ 63240 <__cxa_atexit@plt+0x571e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r7, [pc, #28] @ 63244 <__cxa_atexit@plt+0x571e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r4, r4, lsr pc │ │ │ │ - orreq r7, r4, r8, lsr pc │ │ │ │ - orreq r7, r4, r0, lsr #30 │ │ │ │ - @ instruction: 0x01733394 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + orreq r7, r4, r4, lsl #31 │ │ │ │ + cmneq r3, ip, asr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 632b0 <__cxa_atexit@plt+0x57250> │ │ │ │ - ldr r2, [pc, #76] @ 632b8 <__cxa_atexit@plt+0x57258> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bhi 63260 <__cxa_atexit@plt+0x57200> │ │ │ │ + ldr r7, [pc, #144] @ 63288 <__cxa_atexit@plt+0x57228> │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 632a4 <__cxa_atexit@plt+0x57244> │ │ │ │ - ldr r7, [pc, #52] @ 632bc <__cxa_atexit@plt+0x5725c> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + beq 63250 <__cxa_atexit@plt+0x571f0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 63270 <__cxa_atexit@plt+0x57210> │ │ │ │ + ldr r7, [pc, #116] @ 63290 <__cxa_atexit@plt+0x57230> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #96] @ 63294 <__cxa_atexit@plt+0x57234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 6328c <__cxa_atexit@plt+0x5722c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq r3, r0, lsr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 632e4 <__cxa_atexit@plt+0x57284> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsheq r3, [r3, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r3, r0, ror r7 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + orreq r8, r4, ip, rrx │ │ │ │ + @ instruction: 0x0173269c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 63310 <__cxa_atexit@plt+0x572b0> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 632f0 <__cxa_atexit@plt+0x57290> │ │ │ │ + ldr r2, [pc, #60] @ 632fc <__cxa_atexit@plt+0x5729c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 63300 <__cxa_atexit@plt+0x572a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + orreq r7, r4, r8, asr #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 6337c <__cxa_atexit@plt+0x5731c> │ │ │ │ + ldr r3, [pc, #128] @ 633a4 <__cxa_atexit@plt+0x57344> │ │ │ │ + tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 63314 <__cxa_atexit@plt+0x572b4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r7, r4, r8, ror #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63360 <__cxa_atexit@plt+0x57300> │ │ │ │ + str r3, [r7] │ │ │ │ + beq 6336c <__cxa_atexit@plt+0x5730c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6336c <__cxa_atexit@plt+0x5730c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #52] @ 6337c <__cxa_atexit@plt+0x5731c> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ + bcc 6338c <__cxa_atexit@plt+0x5732c> │ │ │ │ + ldr r7, [pc, #100] @ 633ac <__cxa_atexit@plt+0x5734c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 633a8 <__cxa_atexit@plt+0x57348> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - cmneq r3, ip, asr #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + cmneq r3, ip, asr r6 │ │ │ │ + orreq r7, r4, r8, asr pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 633c8 <__cxa_atexit@plt+0x57368> │ │ │ │ - ldr r7, [pc, #48] @ 633e0 <__cxa_atexit@plt+0x57380> │ │ │ │ - ldr r2, [pc, #48] @ 633e4 <__cxa_atexit@plt+0x57384> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 633e8 <__cxa_atexit@plt+0x57388> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 633f4 <__cxa_atexit@plt+0x57394> │ │ │ │ + ldr r2, [pc, #44] @ 63400 <__cxa_atexit@plt+0x573a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbe0 │ │ │ │ - cmneq r3, ip, lsl #4 │ │ │ │ - cmneq r3, r0, lsl #4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 63448 <__cxa_atexit@plt+0x573e8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 63450 <__cxa_atexit@plt+0x573f0> │ │ │ │ - ldr r3, [pc, #76] @ 6346c <__cxa_atexit@plt+0x5740c> │ │ │ │ - ldr r2, [pc, #76] @ 63470 <__cxa_atexit@plt+0x57410> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r4, ip, asr #29 │ │ │ │ + cmneq r3, ip, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6343c <__cxa_atexit@plt+0x573dc> │ │ │ │ + ldr r3, [pc, #32] @ 63444 <__cxa_atexit@plt+0x573e4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #56] @ 63474 <__cxa_atexit@plt+0x57414> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 63458 <__cxa_atexit@plt+0x573f8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 63468 <__cxa_atexit@plt+0x57408> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 63448 <__cxa_atexit@plt+0x573e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [r3, #-20]! @ 0xffffffec │ │ │ │ - @ instruction: 0xfffffd28 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r7, r4, ip, ror #31 │ │ │ │ - cmneq r3, r8, ror r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r7, r4, r8, lsl #26 │ │ │ │ + ldrheq r2, [r3, #-84]! @ 0xffffffac │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 634a4 <__cxa_atexit@plt+0x57444> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6349c <__cxa_atexit@plt+0x5743c> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r2, #10] │ │ │ │ + ldr r0, [r2, #14] │ │ │ │ + ldr lr, [pc, #56] @ 634b8 <__cxa_atexit@plt+0x57458> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6349c <__cxa_atexit@plt+0x5743c> │ │ │ │ - b 634b4 <__cxa_atexit@plt+0x57454> │ │ │ │ + beq 634b0 <__cxa_atexit@plt+0x57450> │ │ │ │ + b 634cc <__cxa_atexit@plt+0x5746c> │ │ │ │ + ldr r7, [pc, #24] @ 634bc <__cxa_atexit@plt+0x5745c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r3, r8, asr #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r3, r0, asr #10 │ │ │ │ + cmneq r3, r0, asr #10 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 634f0 <__cxa_atexit@plt+0x57490> │ │ │ │ - ldr r2, [pc, #124] @ 63544 <__cxa_atexit@plt+0x574e4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bne 63520 <__cxa_atexit@plt+0x574c0> │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + adds r9, r3, r2 │ │ │ │ + bmi 63560 <__cxa_atexit@plt+0x57500> │ │ │ │ + ldr r2, [pc, #160] @ 63590 <__cxa_atexit@plt+0x57530> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 63530 <__cxa_atexit@plt+0x574d0> │ │ │ │ - ldr r7, [pc, #100] @ 63548 <__cxa_atexit@plt+0x574e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 6353c <__cxa_atexit@plt+0x574dc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq 63574 <__cxa_atexit@plt+0x57514> │ │ │ │ + ldr r3, [pc, #132] @ 63594 <__cxa_atexit@plt+0x57534> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 63528 <__cxa_atexit@plt+0x574c8> │ │ │ │ - ldr r3, [pc, #48] @ 63540 <__cxa_atexit@plt+0x574e0> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63528 <__cxa_atexit@plt+0x574c8> │ │ │ │ - b 635b0 <__cxa_atexit@plt+0x57550> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 63580 <__cxa_atexit@plt+0x57520> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr lr, [pc, #96] @ 6359c <__cxa_atexit@plt+0x5753c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 63598 <__cxa_atexit@plt+0x57538> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r7, [r4, r4] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 63568 <__cxa_atexit@plt+0x57508> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r4, ip, asr ip │ │ │ │ - cmneq r3, r4, lsl #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq r7, r4, r4, lsr #25 │ │ │ │ + orreq r7, r4, r4, asr #25 │ │ │ │ + cmneq r3, r4, asr r4 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 635a0 <__cxa_atexit@plt+0x57540> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 635c8 <__cxa_atexit@plt+0x57568> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 63598 <__cxa_atexit@plt+0x57538> │ │ │ │ - b 635b0 <__cxa_atexit@plt+0x57550> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r3, ip, asr #32 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - add r2, pc, #4 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ + str r3, [r5] │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #6 │ │ │ │ - bne 63640 <__cxa_atexit@plt+0x575e0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6364c <__cxa_atexit@plt+0x575ec> │ │ │ │ - ldr lr, [pc, #92] @ 6366c <__cxa_atexit@plt+0x5760c> │ │ │ │ - ldr r1, [pc, #92] @ 63670 <__cxa_atexit@plt+0x57610> │ │ │ │ - ldr r0, [pc, #92] @ 63674 <__cxa_atexit@plt+0x57614> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r6, {r1, r7, lr} │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r6, [pc, #20] @ 63668 <__cxa_atexit@plt+0x57608> │ │ │ │ - mov r2, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 6361c <__cxa_atexit@plt+0x575bc> │ │ │ │ + ldr lr, [pc, #60] @ 63634 <__cxa_atexit@plt+0x575d4> │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #52] @ 63638 <__cxa_atexit@plt+0x575d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r8, lr} │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 6363c <__cxa_atexit@plt+0x575dc> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r3, r8, ror pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r4, r4, lsl #24 │ │ │ │ + orreq r7, r4, r0, lsl #24 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 636d8 <__cxa_atexit@plt+0x57678> │ │ │ │ - ldr r7, [pc, #80] @ 636f0 <__cxa_atexit@plt+0x57690> │ │ │ │ - ldr lr, [pc, #80] @ 636f4 <__cxa_atexit@plt+0x57694> │ │ │ │ - ldr r1, [pc, #80] @ 636f8 <__cxa_atexit@plt+0x57698> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + bcc 63698 <__cxa_atexit@plt+0x57638> │ │ │ │ + ldr r8, [pc, #76] @ 636b0 <__cxa_atexit@plt+0x57650> │ │ │ │ + sub r0, r6, #17 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 636b4 <__cxa_atexit@plt+0x57654> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #28] @ 636fc <__cxa_atexit@plt+0x5769c> │ │ │ │ - mov r2, #16 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 636b8 <__cxa_atexit@plt+0x57658> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - @ instruction: 0x01732a94 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 63754 <__cxa_atexit@plt+0x576f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 63734 <__cxa_atexit@plt+0x576d4> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne 63748 <__cxa_atexit@plt+0x576e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 63758 <__cxa_atexit@plt+0x576f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r7, r4, ip, ror sl │ │ │ │ - cmneq r3, r8, lsr sl │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 63788 <__cxa_atexit@plt+0x57728> │ │ │ │ - ldr r7, [pc, #24] @ 63794 <__cxa_atexit@plt+0x57734> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - orreq r7, r4, ip, lsr sl │ │ │ │ - cmneq r3, r8, lsl #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 637f4 <__cxa_atexit@plt+0x57794> │ │ │ │ - ldr r2, [pc, #64] @ 63800 <__cxa_atexit@plt+0x577a0> │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - tst r9, #3 │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - beq 637e8 <__cxa_atexit@plt+0x57788> │ │ │ │ - ldr r7, [pc, #36] @ 63804 <__cxa_atexit@plt+0x577a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 638f4 <__cxa_atexit@plt+0x57894> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r3, ip, lsl lr │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6382c <__cxa_atexit@plt+0x577cc> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 638f4 <__cxa_atexit@plt+0x57894> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, ror #27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #4 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 6389c <__cxa_atexit@plt+0x5783c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 638a4 <__cxa_atexit@plt+0x57844> │ │ │ │ - ldr r3, [pc, #108] @ 638d4 <__cxa_atexit@plt+0x57874> │ │ │ │ - ldr r2, [pc, #108] @ 638d8 <__cxa_atexit@plt+0x57878> │ │ │ │ - ldr r1, [pc, #108] @ 638dc <__cxa_atexit@plt+0x5787c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #80] @ 638e0 <__cxa_atexit@plt+0x57880> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 638ac <__cxa_atexit@plt+0x5784c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 638cc <__cxa_atexit@plt+0x5786c> │ │ │ │ - ldr r3, [pc, #24] @ 638d0 <__cxa_atexit@plt+0x57870> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, ip, asr sp │ │ │ │ - orreq r7, r4, r8, ror fp │ │ │ │ - @ instruction: 0xfffff8dc │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - orreq r7, r4, r0, asr #23 │ │ │ │ - @ instruction: 0x01847b98 │ │ │ │ - cmneq r3, r8, lsr #26 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0x01847b9c │ │ │ │ + @ instruction: 0x01847b90 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + cmneq r3, r0, asr r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub lr, r5, #12 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 639f0 <__cxa_atexit@plt+0x57990> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6398c <__cxa_atexit@plt+0x5792c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 63a00 <__cxa_atexit@plt+0x579a0> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r2, [pc, #336] @ 63a80 <__cxa_atexit@plt+0x57a20> │ │ │ │ - sub r9, r3, #10 │ │ │ │ - str r0, [r6, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r0, r5, #16 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - bhi 63a54 <__cxa_atexit@plt+0x579f4> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 63a4c <__cxa_atexit@plt+0x579ec> │ │ │ │ - ldr r0, [pc, #288] @ 63a84 <__cxa_atexit@plt+0x57a24> │ │ │ │ - ldr r1, [pc, #288] @ 63a88 <__cxa_atexit@plt+0x57a28> │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - ldr r0, [pc, #264] @ 63a8c <__cxa_atexit@plt+0x57a2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #2 │ │ │ │ - b 639e0 <__cxa_atexit@plt+0x57980> │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63a24 <__cxa_atexit@plt+0x579c4> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63748 <__cxa_atexit@plt+0x576e8> │ │ │ │ + ldr r7, [pc, #144] @ 63770 <__cxa_atexit@plt+0x57710> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + beq 63738 <__cxa_atexit@plt+0x576d8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 63a2c <__cxa_atexit@plt+0x579cc> │ │ │ │ - ldr r7, [pc, #184] @ 63a68 <__cxa_atexit@plt+0x57a08> │ │ │ │ - ldr r1, [pc, #184] @ 63a6c <__cxa_atexit@plt+0x57a0c> │ │ │ │ - ldr r0, [pc, #184] @ 63a70 <__cxa_atexit@plt+0x57a10> │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 63758 <__cxa_atexit@plt+0x576f8> │ │ │ │ + ldr r7, [pc, #116] @ 63778 <__cxa_atexit@plt+0x57718> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #152] @ 63a74 <__cxa_atexit@plt+0x57a14> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #96] @ 6377c <__cxa_atexit@plt+0x5771c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #160] @ 63a98 <__cxa_atexit@plt+0x57a38> │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 63774 <__cxa_atexit@plt+0x57714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #140] @ 63a94 <__cxa_atexit@plt+0x57a34> │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - mov r1, #16 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r3, r6 │ │ │ │ - b 63a34 <__cxa_atexit@plt+0x579d4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #60] @ 63a78 <__cxa_atexit@plt+0x57a18> │ │ │ │ - ldr r6, [pc, #60] @ 63a7c <__cxa_atexit@plt+0x57a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - b 63a5c <__cxa_atexit@plt+0x579fc> │ │ │ │ - mov r7, #8 │ │ │ │ + mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 63a90 <__cxa_atexit@plt+0x57a30> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - orreq r7, r4, r8, ror sl │ │ │ │ - orreq r7, r4, ip, asr #20 │ │ │ │ - ldrsbeq r2, [r3, #-184]! @ 0xffffff48 │ │ │ │ - strdeq r7, [r4, r4] │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - @ instruction: 0xfffff7e0 │ │ │ │ - @ instruction: 0xfffffb10 │ │ │ │ - orreq r7, r4, r4, lsr #21 │ │ │ │ - ldrheq r2, [r3, #-188]! @ 0xffffff44 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq r3, r0, lsr ip │ │ │ │ - cmneq r3, r8, lsl #23 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrsbeq r2, [r3, #-36]! @ 0xffffffdc │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + orreq r7, r4, r4, lsl #23 │ │ │ │ + @ instruction: 0x01732290 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 63b30 <__cxa_atexit@plt+0x57ad0> │ │ │ │ - ldr r1, [pc, #156] @ 63b64 <__cxa_atexit@plt+0x57b04> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add lr, r3, #8 │ │ │ │ - sub r9, r6, #10 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - bhi 63b50 <__cxa_atexit@plt+0x57af0> │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 63b48 <__cxa_atexit@plt+0x57ae8> │ │ │ │ - ldr r7, [pc, #108] @ 63b70 <__cxa_atexit@plt+0x57b10> │ │ │ │ - ldr r2, [pc, #108] @ 63b74 <__cxa_atexit@plt+0x57b14> │ │ │ │ - str r9, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #84] @ 63b78 <__cxa_atexit@plt+0x57b18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #52] @ 63b6c <__cxa_atexit@plt+0x57b0c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 63b68 <__cxa_atexit@plt+0x57b08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - ldrheq r2, [r3, #-168]! @ 0xffffff58 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffff640 │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - orreq r7, r4, r4, lsl #18 │ │ │ │ - cmneq r3, ip, lsr #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63bd8 <__cxa_atexit@plt+0x57b78> │ │ │ │ - ldr r2, [pc, #64] @ 63be4 <__cxa_atexit@plt+0x57b84> │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + bcc 637d8 <__cxa_atexit@plt+0x57778> │ │ │ │ + ldr r2, [pc, #60] @ 637e4 <__cxa_atexit@plt+0x57784> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #10] │ │ │ │ - tst r9, #3 │ │ │ │ - stmdb r3, {r2, r7, r8} │ │ │ │ - beq 63bcc <__cxa_atexit@plt+0x57b6c> │ │ │ │ - ldr r7, [pc, #36] @ 63be8 <__cxa_atexit@plt+0x57b88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - b 638f4 <__cxa_atexit@plt+0x57894> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [pc, #40] @ 637e8 <__cxa_atexit@plt+0x57788> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r3, r0, asr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 63c10 <__cxa_atexit@plt+0x57bb0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 638f4 <__cxa_atexit@plt+0x57894> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsheq r2, [r3, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #4 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc5c │ │ │ │ + orreq r7, r4, r0, ror #21 │ │ │ │ + cmneq r3, r0, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 63c80 <__cxa_atexit@plt+0x57c20> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 63c88 <__cxa_atexit@plt+0x57c28> │ │ │ │ - ldr r3, [pc, #108] @ 63cb8 <__cxa_atexit@plt+0x57c58> │ │ │ │ - ldr r2, [pc, #108] @ 63cbc <__cxa_atexit@plt+0x57c5c> │ │ │ │ - ldr r1, [pc, #108] @ 63cc0 <__cxa_atexit@plt+0x57c60> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 63840 <__cxa_atexit@plt+0x577e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63848 <__cxa_atexit@plt+0x577e8> │ │ │ │ + ldr r2, [pc, #64] @ 63864 <__cxa_atexit@plt+0x57804> │ │ │ │ + ldr r1, [pc, #64] @ 63868 <__cxa_atexit@plt+0x57808> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r7, [pc, #80] @ 63cc4 <__cxa_atexit@plt+0x57c64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 63c90 <__cxa_atexit@plt+0x57c30> │ │ │ │ - mov r7, #8 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ + mov r6, r3 │ │ │ │ + b 63850 <__cxa_atexit@plt+0x577f0> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ 63cb0 <__cxa_atexit@plt+0x57c50> │ │ │ │ - ldr r3, [pc, #24] @ 63cb4 <__cxa_atexit@plt+0x57c54> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r9, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, r8, ror r9 │ │ │ │ - @ instruction: 0x01847794 │ │ │ │ - @ instruction: 0xfffff4f8 │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - ldrdeq r7, [r4, ip] │ │ │ │ - @ instruction: 0x018477b4 │ │ │ │ - cmneq r3, r0, ror #18 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 63d5c <__cxa_atexit@plt+0x57cfc> │ │ │ │ - ldr r7, [pc, #128] @ 63d70 <__cxa_atexit@plt+0x57d10> │ │ │ │ - mov r3, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 63d2c <__cxa_atexit@plt+0x57ccc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 63d3c <__cxa_atexit@plt+0x57cdc> │ │ │ │ - ldr r2, [pc, #100] @ 63d74 <__cxa_atexit@plt+0x57d14> │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq 63d54 <__cxa_atexit@plt+0x57cf4> │ │ │ │ - b 63dec <__cxa_atexit@plt+0x57d8c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 63d7c <__cxa_atexit@plt+0x57d1c> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r2] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 63d78 <__cxa_atexit@plt+0x57d18> │ │ │ │ + ldr r7, [pc, #8] @ 63860 <__cxa_atexit@plt+0x57800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - ldrsbeq r2, [r3, #-136]! @ 0xffffff78 │ │ │ │ - orreq r7, r4, r0, ror r4 │ │ │ │ - cmneq r3, ip, lsr #17 │ │ │ │ + ldrsbeq r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01847b9c │ │ │ │ + @ instruction: 0x01732194 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 63dbc <__cxa_atexit@plt+0x57d5c> │ │ │ │ + bne 638bc <__cxa_atexit@plt+0x5785c> │ │ │ │ + mov r2, r7 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 63dd8 <__cxa_atexit@plt+0x57d78> │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r2, #10] │ │ │ │ + ldr r0, [r2, #14] │ │ │ │ + ldr lr, [pc, #56] @ 638d8 <__cxa_atexit@plt+0x57878> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 63dd0 <__cxa_atexit@plt+0x57d70> │ │ │ │ - b 63dec <__cxa_atexit@plt+0x57d8c> │ │ │ │ - ldr r7, [pc, #24] @ 63ddc <__cxa_atexit@plt+0x57d7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq 638d0 <__cxa_atexit@plt+0x57870> │ │ │ │ + b 638ec <__cxa_atexit@plt+0x5788c> │ │ │ │ + ldr r7, [pc, #24] @ 638dc <__cxa_atexit@plt+0x5787c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - strdeq r7, [r4, r4] │ │ │ │ - cmneq r3, ip, asr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r3, r0, lsr #2 │ │ │ │ + cmneq r3, r0, lsr #2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 63e5c <__cxa_atexit@plt+0x57dfc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63ebc <__cxa_atexit@plt+0x57e5c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + bne 63940 <__cxa_atexit@plt+0x578e0> │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + adds r9, r3, r2 │ │ │ │ + bmi 63980 <__cxa_atexit@plt+0x57920> │ │ │ │ + ldr r2, [pc, #160] @ 639b0 <__cxa_atexit@plt+0x57950> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #272] @ 63f2c <__cxa_atexit@plt+0x57ecc> │ │ │ │ - sub r9, r3, #10 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r6, {r0, r1, r7, r8} │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63f00 <__cxa_atexit@plt+0x57ea0> │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 63ef8 <__cxa_atexit@plt+0x57e98> │ │ │ │ - ldr r7, [pc, #236] @ 63f30 <__cxa_atexit@plt+0x57ed0> │ │ │ │ - ldr r2, [pc, #236] @ 63f34 <__cxa_atexit@plt+0x57ed4> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - b 63ea0 <__cxa_atexit@plt+0x57e40> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 63ecc <__cxa_atexit@plt+0x57e6c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 63ed4 <__cxa_atexit@plt+0x57e74> │ │ │ │ - ldr r7, [pc, #152] @ 63f18 <__cxa_atexit@plt+0x57eb8> │ │ │ │ - ldr r2, [pc, #152] @ 63f1c <__cxa_atexit@plt+0x57ebc> │ │ │ │ - ldr r1, [pc, #152] @ 63f20 <__cxa_atexit@plt+0x57ec0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #140] @ 63f38 <__cxa_atexit@plt+0x57ed8> │ │ │ │ + str r2, [r3, #8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq 63994 <__cxa_atexit@plt+0x57934> │ │ │ │ + ldr r3, [pc, #132] @ 639b4 <__cxa_atexit@plt+0x57954> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 639a0 <__cxa_atexit@plt+0x57940> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr lr, [pc, #96] @ 639bc <__cxa_atexit@plt+0x5795c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 639b8 <__cxa_atexit@plt+0x57958> │ │ │ │ + add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r3, r6 │ │ │ │ - b 63edc <__cxa_atexit@plt+0x57e7c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #64] @ 63f24 <__cxa_atexit@plt+0x57ec4> │ │ │ │ - ldr r6, [pc, #64] @ 63f28 <__cxa_atexit@plt+0x57ec8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #2 │ │ │ │ - b 63f0c <__cxa_atexit@plt+0x57eac> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #52] @ 63f3c <__cxa_atexit@plt+0x57edc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff2c4 │ │ │ │ - @ instruction: 0xfffff5f4 │ │ │ │ - orreq r7, r4, r8, lsr #11 │ │ │ │ - cmneq r3, ip, lsr #14 │ │ │ │ - orreq r7, r4, r8, asr #10 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xfffff2fc │ │ │ │ - @ instruction: 0xfffff634 │ │ │ │ - orreq r7, r4, r8, ror r5 │ │ │ │ - cmneq r3, ip, lsl #14 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq r7, r4, r4, lsl #17 │ │ │ │ + orreq r7, r4, r4, lsr #17 │ │ │ │ + cmneq r3, r4, lsr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 639e8 <__cxa_atexit@plt+0x57988> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 63f98 <__cxa_atexit@plt+0x57f38> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 63f90 <__cxa_atexit@plt+0x57f30> │ │ │ │ - ldr r3, [pc, #48] @ 63fa0 <__cxa_atexit@plt+0x57f40> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 63fa4 <__cxa_atexit@plt+0x57f44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 63a3c <__cxa_atexit@plt+0x579dc> │ │ │ │ + ldr lr, [pc, #60] @ 63a54 <__cxa_atexit@plt+0x579f4> │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #52] @ 63a58 <__cxa_atexit@plt+0x579f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r8, lr} │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r4, r8, asr #3 │ │ │ │ - orreq r7, r4, r8, ror #3 │ │ │ │ - @ instruction: 0x0173269c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 64010 <__cxa_atexit@plt+0x57fb0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 64008 <__cxa_atexit@plt+0x57fa8> │ │ │ │ - ldr r3, [pc, #60] @ 64018 <__cxa_atexit@plt+0x57fb8> │ │ │ │ - ldr r7, [pc, #60] @ 6401c <__cxa_atexit@plt+0x57fbc> │ │ │ │ - ldr r2, [pc, #60] @ 64020 <__cxa_atexit@plt+0x57fc0> │ │ │ │ + ldr r3, [pc, #24] @ 63a5c <__cxa_atexit@plt+0x579fc> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 64024 <__cxa_atexit@plt+0x57fc4> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, r4, ror #12 │ │ │ │ - orreq r7, r4, ip, asr #2 │ │ │ │ - cmneq r3, r8, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r4, r4, ror #15 │ │ │ │ + orreq r7, r4, r0, ror #15 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - b 13765d0 <__cxa_atexit@plt+0x136a570> │ │ │ │ - cmneq r3, r0, lsr r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63ab8 <__cxa_atexit@plt+0x57a58> │ │ │ │ + ldr r8, [pc, #76] @ 63ad0 <__cxa_atexit@plt+0x57a70> │ │ │ │ + sub r0, r6, #17 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 63ad4 <__cxa_atexit@plt+0x57a74> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 63ad8 <__cxa_atexit@plt+0x57a78> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r4, ip, ror r7 │ │ │ │ + orreq r7, r4, r0, ror r7 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6408c <__cxa_atexit@plt+0x5802c> │ │ │ │ - ldr r2, [pc, #52] @ 64094 <__cxa_atexit@plt+0x58034> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 64098 <__cxa_atexit@plt+0x58038> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 63b10 <__cxa_atexit@plt+0x57ab0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 63b18 <__cxa_atexit@plt+0x57ab8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ 6409c <__cxa_atexit@plt+0x5803c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 137c83c <__cxa_atexit@plt+0x13707dc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r7, r4, ip, asr #1 │ │ │ │ - @ instruction: 0x018473bc │ │ │ │ - cmneq r3, r4, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 640c4 <__cxa_atexit@plt+0x58064> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 640cc <__cxa_atexit@plt+0x5806c> │ │ │ │ - ldr r7, [pc, #12] @ 640d8 <__cxa_atexit@plt+0x58078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r4, r4, ror r3 │ │ │ │ - @ instruction: 0x01732594 │ │ │ │ + orreq r7, r4, ip, lsr r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 64128 <__cxa_atexit@plt+0x580c8> │ │ │ │ - ldr r2, [pc, #52] @ 64130 <__cxa_atexit@plt+0x580d0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 64134 <__cxa_atexit@plt+0x580d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ 64138 <__cxa_atexit@plt+0x580d8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + bhi 63b5c <__cxa_atexit@plt+0x57afc> │ │ │ │ + ldr r1, [pc, #44] @ 63b64 <__cxa_atexit@plt+0x57b04> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 63b68 <__cxa_atexit@plt+0x57b08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 137c83c <__cxa_atexit@plt+0x13707dc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r7, r4, r0, lsr r0 │ │ │ │ - orreq r7, r4, r0, lsr #6 │ │ │ │ - cmneq r3, r8, lsr #10 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq r7, [r4, r4] │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64160 <__cxa_atexit@plt+0x58100> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 64168 <__cxa_atexit@plt+0x58108> │ │ │ │ - ldr r7, [pc, #12] @ 64174 <__cxa_atexit@plt+0x58114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r4, r8] │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 641c0 <__cxa_atexit@plt+0x58160> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 641ac <__cxa_atexit@plt+0x5814c> │ │ │ │ - ldr r3, [pc, #48] @ 641d8 <__cxa_atexit@plt+0x58178> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 641b4 <__cxa_atexit@plt+0x58154> │ │ │ │ - ldr r3, [pc, #32] @ 641d4 <__cxa_atexit@plt+0x58174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r7, [pc, #20] @ 641dc <__cxa_atexit@plt+0x5817c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 63bd8 <__cxa_atexit@plt+0x57b78> │ │ │ │ + ldr r1, [pc, #68] @ 63be0 <__cxa_atexit@plt+0x57b80> │ │ │ │ + ldr r0, [pc, #68] @ 63be4 <__cxa_atexit@plt+0x57b84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 63bc8 <__cxa_atexit@plt+0x57b68> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r3, r0, lsr #10 │ │ │ │ - cmneq r3, r4, asr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 64200 <__cxa_atexit@plt+0x581a0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01732490 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 64230 <__cxa_atexit@plt+0x581d0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 64234 <__cxa_atexit@plt+0x581d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r7, r4, ip, lsl r2 │ │ │ │ - cmneq r3, r8, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 642b0 <__cxa_atexit@plt+0x58250> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01847598 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 642dc <__cxa_atexit@plt+0x5827c> │ │ │ │ - ldr r2, [pc, #180] @ 6431c <__cxa_atexit@plt+0x582bc> │ │ │ │ - ldr lr, [pc, #180] @ 64320 <__cxa_atexit@plt+0x582c0> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63c44 <__cxa_atexit@plt+0x57be4> │ │ │ │ + ldr r2, [pc, #44] @ 63c54 <__cxa_atexit@plt+0x57bf4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 63cc8 <__cxa_atexit@plt+0x57c68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 63cd0 <__cxa_atexit@plt+0x57c70> │ │ │ │ + ldr lr, [pc, #88] @ 63ce4 <__cxa_atexit@plt+0x57c84> │ │ │ │ + ldr r0, [pc, #88] @ 63ce8 <__cxa_atexit@plt+0x57c88> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #156] @ 64324 <__cxa_atexit@plt+0x582c4> │ │ │ │ - add lr, r6, #8 │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r6, [pc, #132] @ 64328 <__cxa_atexit@plt+0x582c8> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 642ec <__cxa_atexit@plt+0x5828c> │ │ │ │ - ldr r3, [pc, #76] @ 64310 <__cxa_atexit@plt+0x582b0> │ │ │ │ - ldr r7, [pc, #76] @ 64314 <__cxa_atexit@plt+0x582b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #68] @ 64318 <__cxa_atexit@plt+0x582b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 63cec <__cxa_atexit@plt+0x57c8c> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #20] @ 64308 <__cxa_atexit@plt+0x582a8> │ │ │ │ - ldr r8, [pc, #20] @ 6430c <__cxa_atexit@plt+0x582ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, r8, asr #6 │ │ │ │ - cmneq r3, ip, asr #6 │ │ │ │ - @ instruction: 0xfffffac0 │ │ │ │ - cmneq r3, r8, ror r3 │ │ │ │ - cmneq r3, r4, ror r3 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrdeq r6, [r4, r0] │ │ │ │ - orreq r6, r4, r4, asr #29 │ │ │ │ - cmneq r3, r0, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ b 63cd8 <__cxa_atexit@plt+0x57c78> │ │ │ │ - @ instruction: 0x01732394 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 64364 <__cxa_atexit@plt+0x58304> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r0, ror #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 64394 <__cxa_atexit@plt+0x58334> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 64398 <__cxa_atexit@plt+0x58338> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strheq r7, [r4, r8] │ │ │ │ - cmneq r3, r8, lsl r3 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq r7, r4, r8, lsr #9 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64414 <__cxa_atexit@plt+0x583b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 64440 <__cxa_atexit@plt+0x583e0> │ │ │ │ - ldr r2, [pc, #180] @ 64480 <__cxa_atexit@plt+0x58420> │ │ │ │ - ldr lr, [pc, #180] @ 64484 <__cxa_atexit@plt+0x58424> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 63db4 <__cxa_atexit@plt+0x57d54> │ │ │ │ + ldr r7, [pc, #200] @ 63ddc <__cxa_atexit@plt+0x57d7c> │ │ │ │ + mov r3, r5 │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 63da0 <__cxa_atexit@plt+0x57d40> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #48 @ 0x30 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 63dc8 <__cxa_atexit@plt+0x57d68> │ │ │ │ + ldr ip, [pc, #160] @ 63de4 <__cxa_atexit@plt+0x57d84> │ │ │ │ + ldr r2, [pc, #160] @ 63de8 <__cxa_atexit@plt+0x57d88> │ │ │ │ + ldr lr, [pc, #160] @ 63dec <__cxa_atexit@plt+0x57d8c> │ │ │ │ + ldr r7, [sl, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r0, [sl, #3] │ │ │ │ + str r2, [r1, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r2, [pc, #156] @ 64488 <__cxa_atexit@plt+0x58428> │ │ │ │ - add lr, r6, #8 │ │ │ │ - sub r8, r3, #6 │ │ │ │ + str r7, [r1, #8] │ │ │ │ + str r9, [r1, #12] │ │ │ │ + ldr r2, [pc, #132] @ 63df0 <__cxa_atexit@plt+0x57d90> │ │ │ │ + mov r7, r1 │ │ │ │ + add ip, pc, ip │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - ldr r6, [pc, #132] @ 6448c <__cxa_atexit@plt+0x5842c> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 64450 <__cxa_atexit@plt+0x583f0> │ │ │ │ - ldr r3, [pc, #76] @ 64474 <__cxa_atexit@plt+0x58414> │ │ │ │ - ldr r7, [pc, #76] @ 64478 <__cxa_atexit@plt+0x58418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #68] @ 6447c <__cxa_atexit@plt+0x5841c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r1, [r1, #44] @ 0x2c │ │ │ │ + str r1, [r1, #24] │ │ │ │ + str r2, [r7, #36]! @ 0x24 │ │ │ │ + str r0, [r1, #28] │ │ │ │ + str r8, [r1, #32] │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #20] @ 6446c <__cxa_atexit@plt+0x5840c> │ │ │ │ - ldr r8, [pc, #20] @ 64470 <__cxa_atexit@plt+0x58410> │ │ │ │ + ldr r7, [pc, #36] @ 63de0 <__cxa_atexit@plt+0x57d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmneq r3, ip, asr #27 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + orreq r7, r4, r8, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r0, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63e74 <__cxa_atexit@plt+0x57e14> │ │ │ │ + ldr r2, [pc, #104] @ 63e80 <__cxa_atexit@plt+0x57e20> │ │ │ │ + ldr r8, [pc, #104] @ 63e84 <__cxa_atexit@plt+0x57e24> │ │ │ │ + ldr lr, [pc, #104] @ 63e88 <__cxa_atexit@plt+0x57e28> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r0, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r8, [pc, #72] @ 63e8c <__cxa_atexit@plt+0x57e2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ + add r2, r0, #24 │ │ │ │ + str r7, [r0, #8] │ │ │ │ + stm r2, {r0, r1, r9} │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ + str lr, [r0, #16]! │ │ │ │ + mov r7, r0 │ │ │ │ + str r8, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + orreq r7, r4, r0, ror r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63ed0 <__cxa_atexit@plt+0x57e70> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 63edc <__cxa_atexit@plt+0x57e7c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, r4, ror #3 │ │ │ │ - ldrsheq r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - @ instruction: 0xfffff95c │ │ │ │ - cmneq r3, r4, lsr #4 │ │ │ │ - cmneq r3, r0, lsr #4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - orreq r6, r4, ip, ror #26 │ │ │ │ - orreq r6, r4, r0, ror #26 │ │ │ │ - cmneq r3, ip, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 644b4 <__cxa_atexit@plt+0x58454> │ │ │ │ - mov r8, #1 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13765d0 <__cxa_atexit@plt+0x136a570> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r4, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 63cd8 <__cxa_atexit@plt+0x57c78> │ │ │ │ - cmneq r3, r4, lsl r2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r4, r8, lsl #6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6457c <__cxa_atexit@plt+0x5851c> │ │ │ │ - ldr r2, [pc, #168] @ 6459c <__cxa_atexit@plt+0x5853c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - beq 64540 <__cxa_atexit@plt+0x584e0> │ │ │ │ - ldr r2, [pc, #144] @ 645a0 <__cxa_atexit@plt+0x58540> │ │ │ │ - ldr r9, [r9, #3] │ │ │ │ + bhi 63f5c <__cxa_atexit@plt+0x57efc> │ │ │ │ + ldr r2, [pc, #124] @ 63f7c <__cxa_atexit@plt+0x57f1c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - str r9, [r7] │ │ │ │ - beq 64550 <__cxa_atexit@plt+0x584f0> │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6458c <__cxa_atexit@plt+0x5852c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 64560 <__cxa_atexit@plt+0x58500> │ │ │ │ - ldr r5, [pc, #108] @ 645a8 <__cxa_atexit@plt+0x58548> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b 64568 <__cxa_atexit@plt+0x58508> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 63f4c <__cxa_atexit@plt+0x57eec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 63f64 <__cxa_atexit@plt+0x57f04> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + strb r0, [r3], #1 │ │ │ │ + ldr r0, [pc, #68] @ 63f80 <__cxa_atexit@plt+0x57f20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #60] @ 645a4 <__cxa_atexit@plt+0x58544> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r7, [pc, #44] @ 645b0 <__cxa_atexit@plt+0x58550> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 645ac <__cxa_atexit@plt+0x5854c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffcac │ │ │ │ - cmneq r3, r8, asr r1 │ │ │ │ - cmneq r3, ip, ror r1 │ │ │ │ - cmneq r3, r4, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 6463c <__cxa_atexit@plt+0x585dc> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ands r7, r8, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - str r9, [r5] │ │ │ │ - beq 64600 <__cxa_atexit@plt+0x585a0> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 64628 <__cxa_atexit@plt+0x585c8> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 64610 <__cxa_atexit@plt+0x585b0> │ │ │ │ - ldr r7, [pc, #72] @ 64644 <__cxa_atexit@plt+0x585e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 64618 <__cxa_atexit@plt+0x585b8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 64640 <__cxa_atexit@plt+0x585e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r7, [pc, #24] @ 64648 <__cxa_atexit@plt+0x585e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - @ instruction: 0xfffffbec │ │ │ │ - ldrheq r2, [r3, #-8]! │ │ │ │ - @ instruction: 0x0173209c │ │ │ │ + orreq r7, r4, r8, lsl #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6469c <__cxa_atexit@plt+0x5863c> │ │ │ │ - and r7, r8, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 64684 <__cxa_atexit@plt+0x58624> │ │ │ │ - ldr r7, [pc, #52] @ 646b4 <__cxa_atexit@plt+0x58654> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 6468c <__cxa_atexit@plt+0x5862c> │ │ │ │ - ldr r7, [pc, #36] @ 646b0 <__cxa_atexit@plt+0x58650> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 63fd0 <__cxa_atexit@plt+0x57f70> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r0, [r2], #1 │ │ │ │ + ldr r0, [pc, #32] @ 63fdc <__cxa_atexit@plt+0x57f7c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r4, r0, lsl #4 │ │ │ │ + andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 640a0 <__cxa_atexit@plt+0x58040> │ │ │ │ + ldr r7, [pc, #200] @ 640c8 <__cxa_atexit@plt+0x58068> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + beq 64058 <__cxa_atexit@plt+0x57ff8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 640b0 <__cxa_atexit@plt+0x58050> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + sub r1, r3, r7 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 64068 <__cxa_atexit@plt+0x58008> │ │ │ │ + mov r1, #0 │ │ │ │ + strb r1, [r7], #1 │ │ │ │ + str r3, [r6, #12]! │ │ │ │ + ldr r3, [pc, #148] @ 640d8 <__cxa_atexit@plt+0x58078> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r6, {r3, r7} │ │ │ │ + sub r3, r2, #19 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r7, [pc, #20] @ 646b8 <__cxa_atexit@plt+0x58658> │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #92] @ 640cc <__cxa_atexit@plt+0x5806c> │ │ │ │ + ldr r9, [pc, #92] @ 640d0 <__cxa_atexit@plt+0x58070> │ │ │ │ + mov lr, #1 │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub r1, r2, #18 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + stmib r6, {r3, r8, r9} │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + sub r7, r2, #10 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 640d4 <__cxa_atexit@plt+0x58074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - cmneq r3, r4, asr #32 │ │ │ │ - cmneq r3, ip, lsr r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 644e0 <__cxa_atexit@plt+0x58480> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64738 <__cxa_atexit@plt+0x586d8> │ │ │ │ - ldr r2, [pc, #84] @ 64740 <__cxa_atexit@plt+0x586e0> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 64714 <__cxa_atexit@plt+0x586b4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 64724 <__cxa_atexit@plt+0x586c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + orreq r7, r4, r8, asr #2 │ │ │ │ + cmneq r3, r8, ror #21 │ │ │ │ + orreq r7, r4, r0, lsl #3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64174 <__cxa_atexit@plt+0x58114> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r1, r2 │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 64138 <__cxa_atexit@plt+0x580d8> │ │ │ │ + mov r0, #0 │ │ │ │ + strb r0, [r2], #1 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + ldr r1, [pc, #100] @ 64188 <__cxa_atexit@plt+0x58128> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r9, [pc, #64] @ 64180 <__cxa_atexit@plt+0x58120> │ │ │ │ + ldr r8, [pc, #64] @ 64184 <__cxa_atexit@plt+0x58124> │ │ │ │ + mov lr, #1 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 64748 <__cxa_atexit@plt+0x586e8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 64744 <__cxa_atexit@plt+0x586e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffda0 │ │ │ │ + orreq r7, r4, r8, ror r0 │ │ │ │ + @ instruction: 0x01847094 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r8, r5, #12 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 64210 <__cxa_atexit@plt+0x581b0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 64208 <__cxa_atexit@plt+0x581a8> │ │ │ │ + ldr r7, [pc, #124] @ 64238 <__cxa_atexit@plt+0x581d8> │ │ │ │ + ldr r3, [pc, #124] @ 6423c <__cxa_atexit@plt+0x581dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + bcc 64218 <__cxa_atexit@plt+0x581b8> │ │ │ │ + ldr r2, [pc, #88] @ 64244 <__cxa_atexit@plt+0x581e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #84] @ 64248 <__cxa_atexit@plt+0x581e8> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161fa04 <__cxa_atexit@plt+0x16139a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r6, r4, ip, lsr sl │ │ │ │ - cmpeq sp, r2, ror pc │ │ │ │ + ldr r6, [pc, #32] @ 64240 <__cxa_atexit@plt+0x581e0> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsbeq r1, [r3, #-148]! @ 0xffffff6c │ │ │ │ + orreq r6, r4, r0, ror pc │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r6, r4, ip, asr #31 │ │ │ │ + orreq r6, r4, r8, asr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64774 <__cxa_atexit@plt+0x58714> │ │ │ │ - ldr r8, [pc, #32] @ 6478c <__cxa_atexit@plt+0x5872c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 64788 <__cxa_atexit@plt+0x58728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 64290 <__cxa_atexit@plt+0x58230> │ │ │ │ + ldr r2, [pc, #52] @ 642a8 <__cxa_atexit@plt+0x58248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #48] @ 642ac <__cxa_atexit@plt+0x5824c> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r4, ip, ror #19 │ │ │ │ - cmpeq sp, r2, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 642b0 <__cxa_atexit@plt+0x58250> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, r4, asr #30 │ │ │ │ + orreq r6, r4, r0, asr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 647e8 <__cxa_atexit@plt+0x58788> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 647f4 <__cxa_atexit@plt+0x58794> │ │ │ │ - ldr r2, [pc, #68] @ 64804 <__cxa_atexit@plt+0x587a4> │ │ │ │ - ldr r8, [pc, #68] @ 64808 <__cxa_atexit@plt+0x587a8> │ │ │ │ - ldr r1, [pc, #68] @ 6480c <__cxa_atexit@plt+0x587ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi 642e8 <__cxa_atexit@plt+0x58288> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 642f0 <__cxa_atexit@plt+0x58290> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r5, asr #26 │ │ │ │ - orreq r6, r4, ip, ror #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + orreq r6, r4, r4, ror #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6484c <__cxa_atexit@plt+0x587ec> │ │ │ │ - ldr r2, [pc, #40] @ 64854 <__cxa_atexit@plt+0x587f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 64858 <__cxa_atexit@plt+0x587f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 6434c <__cxa_atexit@plt+0x582ec> │ │ │ │ + ldr r1, [pc, #68] @ 64354 <__cxa_atexit@plt+0x582f4> │ │ │ │ + ldr r0, [pc, #68] @ 64358 <__cxa_atexit@plt+0x582f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6433c <__cxa_atexit@plt+0x582dc> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r6, r4, r4, lsl #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r6, r4, r4, lsr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 648c0 <__cxa_atexit@plt+0x58860> │ │ │ │ - ldr lr, [pc, #76] @ 648cc <__cxa_atexit@plt+0x5886c> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 648d0 <__cxa_atexit@plt+0x58870> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r6, r4, r4, ror fp │ │ │ │ - cmneq r3, r8, asr #17 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 64940 <__cxa_atexit@plt+0x588e0> │ │ │ │ - ldr r2, [pc, #88] @ 64950 <__cxa_atexit@plt+0x588f0> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 643f0 <__cxa_atexit@plt+0x58390> │ │ │ │ + ldr r2, [pc, #124] @ 64410 <__cxa_atexit@plt+0x583b0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 64930 <__cxa_atexit@plt+0x588d0> │ │ │ │ - ldr r2, [pc, #68] @ 64954 <__cxa_atexit@plt+0x588f4> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 643e0 <__cxa_atexit@plt+0x58380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 643f8 <__cxa_atexit@plt+0x58398> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + strb r0, [r3], #1 │ │ │ │ + ldr r0, [pc, #68] @ 64414 <__cxa_atexit@plt+0x583b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 64958 <__cxa_atexit@plt+0x588f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r8, asr #27 │ │ │ │ - cmneq r3, r4, asr #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 64984 <__cxa_atexit@plt+0x58924> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, r8, lsl r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 649b0 <__cxa_atexit@plt+0x58950> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 649b4 <__cxa_atexit@plt+0x58954> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r6, r4, r8, asr #18 │ │ │ │ - ldrsbeq r1, [r3, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 64a00 <__cxa_atexit@plt+0x589a0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64a10 <__cxa_atexit@plt+0x589b0> │ │ │ │ - ldr r3, [pc, #48] @ 64a1c <__cxa_atexit@plt+0x589bc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq r6, [r4, r4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 64a68 <__cxa_atexit@plt+0x58a08> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldrd r0, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #44] @ 64a7c <__cxa_atexit@plt+0x58a1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc 64464 <__cxa_atexit@plt+0x58404> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r0, [r2], #1 │ │ │ │ + ldr r0, [pc, #32] @ 64470 <__cxa_atexit@plt+0x58410> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - strdeq r6, [r4, r8] │ │ │ │ - @ instruction: 0x01731c94 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64ad4 <__cxa_atexit@plt+0x58a74> │ │ │ │ - ldr lr, [pc, #60] @ 64adc <__cxa_atexit@plt+0x58a7c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r8, [pc, #48] @ 64ae0 <__cxa_atexit@plt+0x58a80> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, ip, ror #26 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 64534 <__cxa_atexit@plt+0x584d4> │ │ │ │ + ldr r0, [pc, #192] @ 64558 <__cxa_atexit@plt+0x584f8> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r8, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 644f8 <__cxa_atexit@plt+0x58498> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 64540 <__cxa_atexit@plt+0x584e0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + sub r3, r0, r2 │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 64508 <__cxa_atexit@plt+0x584a8> │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r2], #1 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r0, [pc, #116] @ 64560 <__cxa_atexit@plt+0x58500> │ │ │ │ + sub r8, lr, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r6, r4, r8, lsl #13 │ │ │ │ - cmneq r3, r0, lsr ip │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 6455c <__cxa_atexit@plt+0x584fc> │ │ │ │ + mov r0, #1 │ │ │ │ + sub r7, lr, #10 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x01846cb0 │ │ │ │ + ldrdeq r6, [r4, r4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 64b48 <__cxa_atexit@plt+0x58ae8> │ │ │ │ - ldr r7, [pc, #72] @ 64b54 <__cxa_atexit@plt+0x58af4> │ │ │ │ - ldr r8, [pc, #72] @ 64b58 <__cxa_atexit@plt+0x58af8> │ │ │ │ - ldr lr, [pc, #72] @ 64b5c <__cxa_atexit@plt+0x58afc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 645ec <__cxa_atexit@plt+0x5858c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 645c0 <__cxa_atexit@plt+0x58560> │ │ │ │ + mov r7, #1 │ │ │ │ + strb r7, [r2], #1 │ │ │ │ + ldr r0, [pc, #88] @ 645fc <__cxa_atexit@plt+0x5859c> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr lr, [pc, #48] @ 645f8 <__cxa_atexit@plt+0x58598> │ │ │ │ + mov r7, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #15 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - orreq r6, r4, r4, lsl r9 │ │ │ │ - ldrheq r1, [r3, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 64b98 <__cxa_atexit@plt+0x58b38> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 64b90 <__cxa_atexit@plt+0x58b30> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r3, r8, ror fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - cmneq r3, r4, ror #22 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r6, [r4, ip] │ │ │ │ + orreq r6, r4, ip, lsl ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 64c08 <__cxa_atexit@plt+0x58ba8> │ │ │ │ - ldr r3, [pc, #52] @ 64c10 <__cxa_atexit@plt+0x58bb0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64c00 <__cxa_atexit@plt+0x58ba0> │ │ │ │ - ldr r3, [pc, #32] @ 64c14 <__cxa_atexit@plt+0x58bb4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, r8, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 64c38 <__cxa_atexit@plt+0x58bd8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r1, [r3, #-168]! @ 0xffffff58 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 64c88 <__cxa_atexit@plt+0x58c28> │ │ │ │ - ldr r2, [pc, #52] @ 64ca0 <__cxa_atexit@plt+0x58c40> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc 64668 <__cxa_atexit@plt+0x58608> │ │ │ │ + ldr r2, [pc, #80] @ 64678 <__cxa_atexit@plt+0x58618> │ │ │ │ + ldr lr, [pc, #80] @ 6467c <__cxa_atexit@plt+0x5861c> │ │ │ │ + ldr r1, [pc, #80] @ 64680 <__cxa_atexit@plt+0x58620> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 64ca4 <__cxa_atexit@plt+0x58c44> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, ror #20 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 64cf4 <__cxa_atexit@plt+0x58c94> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 64d0c <__cxa_atexit@plt+0x58cac> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, #16 │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 64d10 <__cxa_atexit@plt+0x58cb0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64d54 <__cxa_atexit@plt+0x58cf4> │ │ │ │ - ldr r3, [pc, #48] @ 64d6c <__cxa_atexit@plt+0x58d0c> │ │ │ │ - ldr r2, [pc, #48] @ 64d70 <__cxa_atexit@plt+0x58d10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 64d74 <__cxa_atexit@plt+0x58d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - ldrsbeq r1, [r3, #-144]! @ 0xffffff70 │ │ │ │ - ldrsbeq r1, [r3, #-148]! @ 0xffffff6c │ │ │ │ - ldrheq r1, [r3, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + cmneq r3, r8, lsl #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 64dbc <__cxa_atexit@plt+0x58d5c> │ │ │ │ - ldr r3, [pc, #48] @ 64dd4 <__cxa_atexit@plt+0x58d74> │ │ │ │ - ldr r2, [pc, #48] @ 64dd8 <__cxa_atexit@plt+0x58d78> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 64ddc <__cxa_atexit@plt+0x58d7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - cmneq r3, r8, ror #18 │ │ │ │ - cmneq r3, ip, ror #18 │ │ │ │ - cmneq r3, ip, ror r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 64e3c <__cxa_atexit@plt+0x58ddc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 64e34 <__cxa_atexit@plt+0x58dd4> │ │ │ │ - ldr r8, [pc, #48] @ 64e44 <__cxa_atexit@plt+0x58de4> │ │ │ │ - ldr r7, [pc, #48] @ 64e48 <__cxa_atexit@plt+0x58de8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 64e4c <__cxa_atexit@plt+0x58dec> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r3, r8, lsr r9 │ │ │ │ - orreq r6, r4, ip, lsl r3 │ │ │ │ - orreq r6, r4, ip, lsl r6 │ │ │ │ - cmneq r3, r0, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 64eac <__cxa_atexit@plt+0x58e4c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 64ea4 <__cxa_atexit@plt+0x58e44> │ │ │ │ - ldr r8, [pc, #48] @ 64eb4 <__cxa_atexit@plt+0x58e54> │ │ │ │ - ldr r7, [pc, #48] @ 64eb8 <__cxa_atexit@plt+0x58e58> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 64ebc <__cxa_atexit@plt+0x58e5c> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r1, [r3, #-140]! @ 0xffffff74 │ │ │ │ - orreq r6, r4, ip, lsr #5 │ │ │ │ - orreq r6, r4, ip, lsr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 64efc <__cxa_atexit@plt+0x58e9c> │ │ │ │ - ldr r3, [pc, #44] @ 64f0c <__cxa_atexit@plt+0x58eac> │ │ │ │ - ldr r7, [pc, #44] @ 64f10 <__cxa_atexit@plt+0x58eb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 646cc <__cxa_atexit@plt+0x5866c> │ │ │ │ + ldr r7, [pc, #52] @ 646e0 <__cxa_atexit@plt+0x58680> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #28] @ 64f14 <__cxa_atexit@plt+0x58eb4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 646c0 <__cxa_atexit@plt+0x58660> │ │ │ │ + mov r7, r9 │ │ │ │ + b 646f4 <__cxa_atexit@plt+0x58694> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 64f18 <__cxa_atexit@plt+0x58eb8> │ │ │ │ + ldr r7, [pc, #16] @ 646e4 <__cxa_atexit@plt+0x58684> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - ldrheq r1, [r3, #-140]! @ 0xffffff74 │ │ │ │ - ldrheq r1, [r3, #-128]! @ 0xffffff80 │ │ │ │ - cmneq r3, ip, asr #17 │ │ │ │ - cmneq r3, r0, lsr #17 │ │ │ │ + cmneq r3, ip, asr #9 │ │ │ │ + cmneq r3, r8, lsr #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 64f70 <__cxa_atexit@plt+0x58f10> │ │ │ │ - ldr r3, [pc, #196] @ 65000 <__cxa_atexit@plt+0x58fa0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 64f9c <__cxa_atexit@plt+0x58f3c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 64fb0 <__cxa_atexit@plt+0x58f50> │ │ │ │ - ldr r7, [pc, #160] @ 65004 <__cxa_atexit@plt+0x58fa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + mov r3, r7 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 64790 <__cxa_atexit@plt+0x58730> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r7 │ │ │ │ + bcc 647a8 <__cxa_atexit@plt+0x58748> │ │ │ │ + ldr r0, [pc, #188] @ 647d8 <__cxa_atexit@plt+0x58778> │ │ │ │ + mov r1, r6 │ │ │ │ + ldr lr, [pc, #184] @ 647dc <__cxa_atexit@plt+0x5877c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [pc, #168] @ 647e0 <__cxa_atexit@plt+0x58780> │ │ │ │ + mov r0, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r7, r7, #15 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r7, [r5] │ │ │ │ + str r1, [r1, #32] │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + add r9, r1, #8 │ │ │ │ + stm r9, {r3, r8, lr} │ │ │ │ + add r3, r1, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + bcc 647bc <__cxa_atexit@plt+0x5875c> │ │ │ │ + ldr r2, [pc, #124] @ 647f0 <__cxa_atexit@plt+0x58790> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #132] @ 64ffc <__cxa_atexit@plt+0x58f9c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 64fa4 <__cxa_atexit@plt+0x58f44> │ │ │ │ - add sl, r7, #3 │ │ │ │ + ldr r7, [pc, #80] @ 647e8 <__cxa_atexit@plt+0x58788> │ │ │ │ + ldr r0, [pc, #80] @ 647ec <__cxa_atexit@plt+0x5878c> │ │ │ │ add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne 64fd8 <__cxa_atexit@plt+0x58f78> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r7, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 64f5c <__cxa_atexit@plt+0x58efc> │ │ │ │ - ldr r3, [pc, #40] @ 65008 <__cxa_atexit@plt+0x58fa8> │ │ │ │ - ldr r7, [pc, #40] @ 6500c <__cxa_atexit@plt+0x58fac> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #28] @ 65010 <__cxa_atexit@plt+0x58fb0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #5 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - orreq r6, r4, r4, ror #3 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq r3, r0, lsl #15 │ │ │ │ - cmneq r3, ip, ror r7 │ │ │ │ - cmneq r3, r8, lsr #15 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r6, [pc, #32] @ 647e4 <__cxa_atexit@plt+0x58784> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + orreq r6, r4, r8, ror sl │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r1, [r3, #-56]! @ 0xffffffc8 │ │ │ │ + ldrsheq r1, [r3, #-52]! @ 0xffffffcc │ │ │ │ + orreq r6, r4, ip, asr #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 65044 <__cxa_atexit@plt+0x58fe4> │ │ │ │ - ldr r7, [pc, #100] @ 6509c <__cxa_atexit@plt+0x5903c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 64838 <__cxa_atexit@plt+0x587d8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - cmp r8, r2 │ │ │ │ - bne 6506c <__cxa_atexit@plt+0x5900c> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r7, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 65030 <__cxa_atexit@plt+0x58fd0> │ │ │ │ - ldr r3, [pc, #28] @ 65090 <__cxa_atexit@plt+0x59030> │ │ │ │ - ldr r7, [pc, #28] @ 65094 <__cxa_atexit@plt+0x59034> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 65098 <__cxa_atexit@plt+0x59038> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [pc, #48] @ 64850 <__cxa_atexit@plt+0x587f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r3, ip, ror #13 │ │ │ │ - cmneq r3, r8, ror #13 │ │ │ │ - orreq r6, r4, r0, lsl r1 │ │ │ │ - cmneq r3, r0, lsl r7 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 650f4 <__cxa_atexit@plt+0x59094> │ │ │ │ - ldr r3, [pc, #176] @ 65170 <__cxa_atexit@plt+0x59110> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #20] @ 64854 <__cxa_atexit@plt+0x587f4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 65120 <__cxa_atexit@plt+0x590c0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 65134 <__cxa_atexit@plt+0x590d4> │ │ │ │ - ldr r7, [pc, #144] @ 65178 <__cxa_atexit@plt+0x59118> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #112] @ 6516c <__cxa_atexit@plt+0x5910c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 65128 <__cxa_atexit@plt+0x590c8> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 65174 <__cxa_atexit@plt+0x59114> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 65164 <__cxa_atexit@plt+0x59104> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 650e0 <__cxa_atexit@plt+0x59080> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - orreq r6, r4, r4, lsl r0 │ │ │ │ - orreq r6, r4, r0, rrx │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 651a8 <__cxa_atexit@plt+0x59148> │ │ │ │ - ldr r7, [pc, #72] @ 651e4 <__cxa_atexit@plt+0x59184> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 651e0 <__cxa_atexit@plt+0x59180> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - add r7, r7, #2 │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 651d8 <__cxa_atexit@plt+0x59178> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 65194 <__cxa_atexit@plt+0x59134> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - orreq r5, r4, r0, lsr #31 │ │ │ │ - orreq r5, r4, ip, lsr #31 │ │ │ │ - cmneq r3, r8, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - cmneq r3, ip, lsr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - cmneq r3, r8, lsr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 65294 <__cxa_atexit@plt+0x59234> │ │ │ │ - ldr r3, [pc, #112] @ 652b4 <__cxa_atexit@plt+0x59254> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 65284 <__cxa_atexit@plt+0x59224> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 652a4 <__cxa_atexit@plt+0x59244> │ │ │ │ - ldr r3, [pc, #88] @ 652c0 <__cxa_atexit@plt+0x59260> │ │ │ │ - ldr r7, [pc, #88] @ 652c4 <__cxa_atexit@plt+0x59264> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #72] @ 652c8 <__cxa_atexit@plt+0x59268> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 652bc <__cxa_atexit@plt+0x5925c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 652b8 <__cxa_atexit@plt+0x59258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r3, r4, lsr #10 │ │ │ │ - cmneq r3, r4, asr #10 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - cmneq r3, r4, lsr r5 │ │ │ │ - cmneq r3, r8, lsr #10 │ │ │ │ - cmneq r3, r0, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6530c <__cxa_atexit@plt+0x592ac> │ │ │ │ - ldr r3, [pc, #48] @ 65320 <__cxa_atexit@plt+0x592c0> │ │ │ │ - ldr r7, [pc, #48] @ 65324 <__cxa_atexit@plt+0x592c4> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #36] @ 65328 <__cxa_atexit@plt+0x592c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6532c <__cxa_atexit@plt+0x592cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc2c │ │ │ │ - cmneq r3, r4, lsr #9 │ │ │ │ - cmneq r3, r0, lsr #9 │ │ │ │ - ldrheq r1, [r3, #-72]! @ 0xffffffb8 │ │ │ │ - cmneq r3, ip, lsr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, r0, lsr #19 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6536c <__cxa_atexit@plt+0x5930c> │ │ │ │ - ldr r2, [pc, #36] @ 65374 <__cxa_atexit@plt+0x59314> │ │ │ │ - ldr r1, [pc, #36] @ 65378 <__cxa_atexit@plt+0x59318> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + bhi 6488c <__cxa_atexit@plt+0x5882c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 64894 <__cxa_atexit@plt+0x58834> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1373988 <__cxa_atexit@plt+0x1367928> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01731490 │ │ │ │ - orreq r5, r4, r0, ror #27 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + orreq r6, r4, r0, asr #17 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 653e0 <__cxa_atexit@plt+0x59380> │ │ │ │ - ldr r7, [pc, #112] @ 65410 <__cxa_atexit@plt+0x593b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 653f4 <__cxa_atexit@plt+0x59394> │ │ │ │ - ldr r7, [pc, #96] @ 6541c <__cxa_atexit@plt+0x593bc> │ │ │ │ - ldr r2, [pc, #96] @ 65420 <__cxa_atexit@plt+0x593c0> │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 648f0 <__cxa_atexit@plt+0x58890> │ │ │ │ + ldr r1, [pc, #68] @ 648f8 <__cxa_atexit@plt+0x58898> │ │ │ │ + ldr r0, [pc, #68] @ 648fc <__cxa_atexit@plt+0x5889c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 648e0 <__cxa_atexit@plt+0x58880> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r6, r4, r0, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 64994 <__cxa_atexit@plt+0x58934> │ │ │ │ + ldr r2, [pc, #124] @ 649b4 <__cxa_atexit@plt+0x58954> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #48] @ 65418 <__cxa_atexit@plt+0x593b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 64984 <__cxa_atexit@plt+0x58924> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6499c <__cxa_atexit@plt+0x5893c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + strb r0, [r3], #1 │ │ │ │ + ldr r0, [pc, #68] @ 649b8 <__cxa_atexit@plt+0x58958> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65414 <__cxa_atexit@plt+0x593b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r3, r8, lsl #30 │ │ │ │ - ldrsheq r1, [r3, #-60]! @ 0xffffffc4 │ │ │ │ - @ instruction: 0xffff8d74 │ │ │ │ - @ instruction: 0xffff8c04 │ │ │ │ - ldrheq r1, [r3, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r6, r4, r0, asr r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65460 <__cxa_atexit@plt+0x59400> │ │ │ │ - ldr r2, [pc, #32] @ 6546c <__cxa_atexit@plt+0x5940c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc 64a08 <__cxa_atexit@plt+0x589a8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r0, [r2], #1 │ │ │ │ + ldr r0, [pc, #32] @ 64a14 <__cxa_atexit@plt+0x589b4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmneq r3, r0, ror r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, r8, asr #15 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 654d8 <__cxa_atexit@plt+0x59478> │ │ │ │ - ldr r7, [pc, #112] @ 65508 <__cxa_atexit@plt+0x594a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 654ec <__cxa_atexit@plt+0x5948c> │ │ │ │ - ldr r7, [pc, #96] @ 65514 <__cxa_atexit@plt+0x594b4> │ │ │ │ - ldr r2, [pc, #96] @ 65518 <__cxa_atexit@plt+0x594b8> │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #48] @ 65510 <__cxa_atexit@plt+0x594b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6550c <__cxa_atexit@plt+0x594ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq r3, r0, lsl lr │ │ │ │ - cmneq r3, r4, lsl #6 │ │ │ │ - @ instruction: 0xffff8c7c │ │ │ │ - @ instruction: 0xffff8b0c │ │ │ │ - cmneq r3, r0, ror #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65550 <__cxa_atexit@plt+0x594f0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 65558 <__cxa_atexit@plt+0x594f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b f2f60 <__cxa_atexit@plt+0xe6f00> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 64ad8 <__cxa_atexit@plt+0x58a78> │ │ │ │ + ldr r0, [pc, #192] @ 64afc <__cxa_atexit@plt+0x58a9c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r8, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 64a9c <__cxa_atexit@plt+0x58a3c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 64ae4 <__cxa_atexit@plt+0x58a84> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + sub r3, r0, r2 │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 64aac <__cxa_atexit@plt+0x58a4c> │ │ │ │ + mov r1, #0 │ │ │ │ + strb r1, [r2], #1 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r0, [pc, #116] @ 64b04 <__cxa_atexit@plt+0x58aa4> │ │ │ │ + sub r8, lr, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #76] @ 64b00 <__cxa_atexit@plt+0x58aa0> │ │ │ │ + mov r0, #1 │ │ │ │ + sub r7, lr, #10 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - strdeq r5, [r4, r8] │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 655a0 <__cxa_atexit@plt+0x59540> │ │ │ │ - ldr r7, [pc, #52] @ 655b0 <__cxa_atexit@plt+0x59550> │ │ │ │ - ldr r2, [pc, #52] @ 655b4 <__cxa_atexit@plt+0x59554> │ │ │ │ - ldr r1, [pc, #52] @ 655b8 <__cxa_atexit@plt+0x59558> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #20] @ 655bc <__cxa_atexit@plt+0x5955c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsbeq r0, [r3, #-212]! @ 0xffffff2c │ │ │ │ - cmneq r3, r4, ror #27 │ │ │ │ - cmneq r3, r4, ror #4 │ │ │ │ - cmneq r3, ip, lsr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r6, r4, ip, lsl #14 │ │ │ │ + orreq r6, r4, r0, lsr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65604 <__cxa_atexit@plt+0x595a4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 65610 <__cxa_atexit@plt+0x595b0> │ │ │ │ + bcc 64b90 <__cxa_atexit@plt+0x58b30> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 64b64 <__cxa_atexit@plt+0x58b04> │ │ │ │ + mov r7, #0 │ │ │ │ + strb r7, [r2], #1 │ │ │ │ + ldr r0, [pc, #88] @ 64ba0 <__cxa_atexit@plt+0x58b40> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr lr, [pc, #48] @ 64b9c <__cxa_atexit@plt+0x58b3c> │ │ │ │ + mov r7, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrsheq r1, [r3, #-16]! │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6565c <__cxa_atexit@plt+0x595fc> │ │ │ │ - ldr r7, [pc, #52] @ 6566c <__cxa_atexit@plt+0x5960c> │ │ │ │ - ldr r2, [pc, #52] @ 65670 <__cxa_atexit@plt+0x59610> │ │ │ │ - ldr r1, [pc, #52] @ 65674 <__cxa_atexit@plt+0x59614> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, r8, asr r6 │ │ │ │ + orreq r6, r4, r8, ror r6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64c0c <__cxa_atexit@plt+0x58bac> │ │ │ │ + ldr r2, [pc, #80] @ 64c1c <__cxa_atexit@plt+0x58bbc> │ │ │ │ + ldr lr, [pc, #80] @ 64c20 <__cxa_atexit@plt+0x58bc0> │ │ │ │ + ldr r1, [pc, #80] @ 64c24 <__cxa_atexit@plt+0x58bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r7, r2, #1 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #20] @ 65678 <__cxa_atexit@plt+0x59618> │ │ │ │ + add r7, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r2, r6, #14 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq r3, r8, lsl sp │ │ │ │ - cmneq r3, r8, lsr #26 │ │ │ │ - cmneq r3, r8, lsr #3 │ │ │ │ - cmneq r3, r8, asr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 656c8 <__cxa_atexit@plt+0x59668> │ │ │ │ - ldr r2, [pc, #52] @ 656d0 <__cxa_atexit@plt+0x59670> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 656d4 <__cxa_atexit@plt+0x59674> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 64c5c <__cxa_atexit@plt+0x58bfc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 64c64 <__cxa_atexit@plt+0x58c04> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 656d8 <__cxa_atexit@plt+0x59678> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x01845a94 │ │ │ │ - orreq r5, r4, r8, ror #26 │ │ │ │ - ldrsbeq r0, [r3, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65708 <__cxa_atexit@plt+0x596a8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + strdeq r6, [r4, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6577c <__cxa_atexit@plt+0x5971c> │ │ │ │ - ldr r2, [pc, #84] @ 65784 <__cxa_atexit@plt+0x59724> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 65758 <__cxa_atexit@plt+0x596f8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 65768 <__cxa_atexit@plt+0x59708> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 64cc0 <__cxa_atexit@plt+0x58c60> │ │ │ │ + ldr r1, [pc, #68] @ 64cc8 <__cxa_atexit@plt+0x58c68> │ │ │ │ + ldr r0, [pc, #68] @ 64ccc <__cxa_atexit@plt+0x58c6c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 64cb0 <__cxa_atexit@plt+0x58c50> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6578c <__cxa_atexit@plt+0x5972c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 65788 <__cxa_atexit@plt+0x59728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq r5, [r4, r8] │ │ │ │ - cmpeq sp, lr, lsr #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x018464b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 657b8 <__cxa_atexit@plt+0x59758> │ │ │ │ - ldr r8, [pc, #32] @ 657d0 <__cxa_atexit@plt+0x59770> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 657cc <__cxa_atexit@plt+0x5976c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r5, r4, r8, lsr #19 │ │ │ │ - ldrsbeq sl, [sp, #-238] @ 0xffffff12 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6582c <__cxa_atexit@plt+0x597cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65838 <__cxa_atexit@plt+0x597d8> │ │ │ │ - ldr r2, [pc, #68] @ 65848 <__cxa_atexit@plt+0x597e8> │ │ │ │ - ldr r8, [pc, #68] @ 6584c <__cxa_atexit@plt+0x597ec> │ │ │ │ - ldr r1, [pc, #68] @ 65850 <__cxa_atexit@plt+0x597f0> │ │ │ │ + bhi 64d64 <__cxa_atexit@plt+0x58d04> │ │ │ │ + ldr r2, [pc, #124] @ 64d84 <__cxa_atexit@plt+0x58d24> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + beq 64d54 <__cxa_atexit@plt+0x58cf4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 64d6c <__cxa_atexit@plt+0x58d0c> │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + sub r8, r2, #7 │ │ │ │ + strb r0, [r3], #1 │ │ │ │ + ldr r0, [pc, #68] @ 64d88 <__cxa_atexit@plt+0x58d28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r6, r4, r0, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 64dd8 <__cxa_atexit@plt+0x58d78> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r0, #1 │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r0, [r2], #1 │ │ │ │ + ldr r0, [pc, #32] @ 64de4 <__cxa_atexit@plt+0x58d84> │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, pc, ror #25 │ │ │ │ - orreq r5, r4, r8, lsr #18 │ │ │ │ - cmneq r3, r0, ror sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r6, [r4, r8] │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65898 <__cxa_atexit@plt+0x59838> │ │ │ │ - ldr lr, [pc, #44] @ 658a0 <__cxa_atexit@plt+0x59840> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 658a4 <__cxa_atexit@plt+0x59844> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 64ea8 <__cxa_atexit@plt+0x58e48> │ │ │ │ + ldr r0, [pc, #192] @ 64ecc <__cxa_atexit@plt+0x58e6c> │ │ │ │ + ldr r7, [r3, #2] │ │ │ │ + ldr r1, [r3, #6] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r8, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 64e6c <__cxa_atexit@plt+0x58e0c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #16 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 64eb4 <__cxa_atexit@plt+0x58e54> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r0, [r8, #7] │ │ │ │ + sub r3, r0, r2 │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 64e7c <__cxa_atexit@plt+0x58e1c> │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r2], #1 │ │ │ │ + str r0, [r6, #12]! │ │ │ │ + ldr r0, [pc, #116] @ 64ed4 <__cxa_atexit@plt+0x58e74> │ │ │ │ + sub r8, lr, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r6, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x018458b8 │ │ │ │ - cmneq r3, ip, lsl sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #76] @ 64ed0 <__cxa_atexit@plt+0x58e70> │ │ │ │ + mov r0, #1 │ │ │ │ + sub r7, lr, #10 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r8 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r6, r4, ip, lsr r3 │ │ │ │ + orreq r6, r4, r0, ror #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65948 <__cxa_atexit@plt+0x598e8> │ │ │ │ - ldr lr, [pc, #132] @ 65954 <__cxa_atexit@plt+0x598f4> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 65958 <__cxa_atexit@plt+0x598f8> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 6595c <__cxa_atexit@plt+0x598fc> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 65960 <__cxa_atexit@plt+0x59900> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ + bcc 64f60 <__cxa_atexit@plt+0x58f00> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 64f34 <__cxa_atexit@plt+0x58ed4> │ │ │ │ + mov r7, #1 │ │ │ │ + strb r7, [r2], #1 │ │ │ │ + ldr r0, [pc, #88] @ 64f70 <__cxa_atexit@plt+0x58f10> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr lr, [pc, #48] @ 64f6c <__cxa_atexit@plt+0x58f0c> │ │ │ │ + mov r7, #1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r5, r4, ip, lsl #22 │ │ │ │ - orreq r5, r4, r8, asr #16 │ │ │ │ - cmneq r3, r0, ror r9 │ │ │ │ - andeq r0, r4, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r4, r8, lsl #5 │ │ │ │ + orreq r6, r4, r8, lsr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 659a4 <__cxa_atexit@plt+0x59944> │ │ │ │ - ldr r2, [pc, #44] @ 659bc <__cxa_atexit@plt+0x5995c> │ │ │ │ + bcc 64fdc <__cxa_atexit@plt+0x58f7c> │ │ │ │ + ldr r2, [pc, #80] @ 64fec <__cxa_atexit@plt+0x58f8c> │ │ │ │ + ldr lr, [pc, #80] @ 64ff0 <__cxa_atexit@plt+0x58f90> │ │ │ │ + ldr r1, [pc, #80] @ 64ff4 <__cxa_atexit@plt+0x58f94> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r7, r3, #16 │ │ │ │ + add lr, pc, lr │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r2, r6, #14 │ │ │ │ str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 659c0 <__cxa_atexit@plt+0x59960> │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - cmneq r3, r8, ror lr │ │ │ │ - ldrheq r0, [r3, #-236]! @ 0xffffff14 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 65a3c <__cxa_atexit@plt+0x599dc> │ │ │ │ - ldr r2, [pc, #92] @ 65a44 <__cxa_atexit@plt+0x599e4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 65a2c <__cxa_atexit@plt+0x599cc> │ │ │ │ - ldr r7, [pc, #64] @ 65a48 <__cxa_atexit@plt+0x599e8> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + @ instruction: 0xfffffcc8 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffd38 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6503c <__cxa_atexit@plt+0x58fdc> │ │ │ │ + ldr r7, [pc, #52] @ 65050 <__cxa_atexit@plt+0x58ff0> │ │ │ │ + tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 65030 <__cxa_atexit@plt+0x58fd0> │ │ │ │ + mov r7, sl │ │ │ │ + b 65060 <__cxa_atexit@plt+0x59000> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r3, r8, lsr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 65a74 <__cxa_atexit@plt+0x59a14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r3, ip, lsl #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 65aa0 <__cxa_atexit@plt+0x59a40> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 65aa4 <__cxa_atexit@plt+0x59a44> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r5, r4, r8, asr r8 │ │ │ │ - cmneq r3, ip, ror sp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 65b00 <__cxa_atexit@plt+0x59aa0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 65b0c <__cxa_atexit@plt+0x59aac> │ │ │ │ - ldr r2, [pc, #68] @ 65b2c <__cxa_atexit@plt+0x59acc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 65b28 <__cxa_atexit@plt+0x59ac8> │ │ │ │ + ldr r7, [pc, #16] @ 65054 <__cxa_atexit@plt+0x58ff4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, ip, lsl #26 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - cmneq r3, r4, lsr sp │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r3, r4, ror #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #36 @ 0x24 │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 65100 <__cxa_atexit@plt+0x590a0> │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 65188 <__cxa_atexit@plt+0x59128> │ │ │ │ + ldr r0, [pc, #360] @ 651ec <__cxa_atexit@plt+0x5918c> │ │ │ │ + ldr lr, [pc, #360] @ 651f0 <__cxa_atexit@plt+0x59190> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r1, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r8, [pc, #332] @ 651f4 <__cxa_atexit@plt+0x59194> │ │ │ │ + mov r0, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + str r1, [r1, #32] │ │ │ │ + str r8, [r0, #24]! │ │ │ │ + str r2, [r1, #12] │ │ │ │ + add r2, r1, #44 @ 0x2c │ │ │ │ + cmp ip, r2 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r9, [r1, #8] │ │ │ │ + str lr, [r1, #16] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + bcc 65198 <__cxa_atexit@plt+0x59138> │ │ │ │ + ldr r3, [pc, #284] @ 65200 <__cxa_atexit@plt+0x591a0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 65188 <__cxa_atexit@plt+0x59128> │ │ │ │ + ldr r8, [pc, #204] @ 651dc <__cxa_atexit@plt+0x5917c> │ │ │ │ + ldr lr, [pc, #204] @ 651e0 <__cxa_atexit@plt+0x59180> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r7, r6 │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 65b88 <__cxa_atexit@plt+0x59b28> │ │ │ │ - ldr lr, [pc, #64] @ 65b94 <__cxa_atexit@plt+0x59b34> │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r1, [pc, #56] @ 65b98 <__cxa_atexit@plt+0x59b38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r7, #4]! │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + ldr r8, [pc, #180] @ 651e4 <__cxa_atexit@plt+0x59184> │ │ │ │ + sub sl, r3, #15 │ │ │ │ + mov r3, r7 │ │ │ │ + add r0, r7, #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ add lr, pc, lr │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - stmdb r2, {r0, r1, r7} │ │ │ │ - beq 65b7c <__cxa_atexit@plt+0x59b1c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 65ba8 <__cxa_atexit@plt+0x59b48> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + stm r0, {r1, r9, lr} │ │ │ │ + str r8, [r3, #24]! │ │ │ │ + add r1, r7, #44 @ 0x2c │ │ │ │ + cmp ip, r1 │ │ │ │ + str sl, [r2] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + bcc 651b8 <__cxa_atexit@plt+0x59158> │ │ │ │ + ldr r7, [pc, #144] @ 651fc <__cxa_atexit@plt+0x5919c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r6, [pc, #88] @ 651f8 <__cxa_atexit@plt+0x59198> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #40] @ 651e8 <__cxa_atexit@plt+0x59188> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq r5, [r4, r4] │ │ │ │ - cmneq r3, r8, asr #25 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + orreq r6, r4, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + orreq r6, r4, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + orreq r6, r4, r4, asr r0 │ │ │ │ + ldrdeq r6, [r4, ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 65bf0 <__cxa_atexit@plt+0x59b90> │ │ │ │ - add r3, r3, r2 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 65c10 <__cxa_atexit@plt+0x59bb0> │ │ │ │ - ldr r2, [pc, #112] @ 65c48 <__cxa_atexit@plt+0x59be8> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 65c38 <__cxa_atexit@plt+0x59bd8> │ │ │ │ - ldr r3, [pc, #96] @ 65c4c <__cxa_atexit@plt+0x59bec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 65c2c <__cxa_atexit@plt+0x59bcc> │ │ │ │ - ldr r3, [pc, #88] @ 65c50 <__cxa_atexit@plt+0x59bf0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 65c38 <__cxa_atexit@plt+0x59bd8> │ │ │ │ - ldr r3, [pc, #72] @ 65c54 <__cxa_atexit@plt+0x59bf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 65c2c <__cxa_atexit@plt+0x59bcc> │ │ │ │ - ldr r2, [pc, #40] @ 65c40 <__cxa_atexit@plt+0x59be0> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 65c38 <__cxa_atexit@plt+0x59bd8> │ │ │ │ - ldr r3, [pc, #24] @ 65c44 <__cxa_atexit@plt+0x59be4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 65248 <__cxa_atexit@plt+0x591e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 65260 <__cxa_atexit@plt+0x59200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 65264 <__cxa_atexit@plt+0x59204> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strexeq r5, r0, [r4] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 652ac <__cxa_atexit@plt+0x5924c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 652c4 <__cxa_atexit@plt+0x59264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r3, r0, ror #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 65c78 <__cxa_atexit@plt+0x59c18> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ 652c8 <__cxa_atexit@plt+0x59268> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r0, [r3, #-176]! @ 0xffffff50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - cmneq r3, r0, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 65cb4 <__cxa_atexit@plt+0x59c54> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r4, ip, lsr #30 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6532c <__cxa_atexit@plt+0x592cc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 65334 <__cxa_atexit@plt+0x592d4> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 65338 <__cxa_atexit@plt+0x592d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 6531c <__cxa_atexit@plt+0x592bc> │ │ │ │ + ldr r7, [pc, #40] @ 6533c <__cxa_atexit@plt+0x592dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 655b8 <__cxa_atexit@plt+0x59558> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r5, r4, ip, lsr lr │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 65360 <__cxa_atexit@plt+0x59300> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01730b90 │ │ │ │ + b 655b8 <__cxa_atexit@plt+0x59558> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 65cd8 <__cxa_atexit@plt+0x59c78> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 65384 <__cxa_atexit@plt+0x59324> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65d10 <__cxa_atexit@plt+0x59cb0> │ │ │ │ - ldr r2, [pc, #28] @ 65d1c <__cxa_atexit@plt+0x59cbc> │ │ │ │ + bcc 653c8 <__cxa_atexit@plt+0x59368> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 653d4 <__cxa_atexit@plt+0x59374> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r5, r4, r0, asr r7 │ │ │ │ - cmneq r3, r8, lsl fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 65d40 <__cxa_atexit@plt+0x59ce0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r8, ror #21 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r4, r0, lsl lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 65418 <__cxa_atexit@plt+0x593b8> │ │ │ │ + ldr r1, [pc, #44] @ 65420 <__cxa_atexit@plt+0x593c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 65424 <__cxa_atexit@plt+0x593c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r5, r4, r8, lsr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - cmneq r3, r4, lsl fp │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 65d90 <__cxa_atexit@plt+0x59d30> │ │ │ │ - ldr r2, [pc, #24] @ 65d98 <__cxa_atexit@plt+0x59d38> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + bhi 65494 <__cxa_atexit@plt+0x59434> │ │ │ │ + ldr r1, [pc, #68] @ 6549c <__cxa_atexit@plt+0x5943c> │ │ │ │ + ldr r0, [pc, #68] @ 654a0 <__cxa_atexit@plt+0x59440> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 65484 <__cxa_atexit@plt+0x59424> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 9ca1c <__cxa_atexit@plt+0x909bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r3, r8, asr #21 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq r5, [r4, ip] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 65de0 <__cxa_atexit@plt+0x59d80> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 65dec <__cxa_atexit@plt+0x59d8c> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc 65500 <__cxa_atexit@plt+0x594a0> │ │ │ │ + ldr r2, [pc, #44] @ 65510 <__cxa_atexit@plt+0x594b0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd6c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 65584 <__cxa_atexit@plt+0x59524> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6558c <__cxa_atexit@plt+0x5952c> │ │ │ │ + ldr lr, [pc, #88] @ 655a0 <__cxa_atexit@plt+0x59540> │ │ │ │ + ldr r0, [pc, #88] @ 655a4 <__cxa_atexit@plt+0x59544> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 655a8 <__cxa_atexit@plt+0x59548> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 65594 <__cxa_atexit@plt+0x59534> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq r5, r4, ip, ror #23 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6565c <__cxa_atexit@plt+0x595fc> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 6563c <__cxa_atexit@plt+0x595dc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 6566c <__cxa_atexit@plt+0x5960c> │ │ │ │ + ldr r7, [pc, #180] @ 656a0 <__cxa_atexit@plt+0x59640> │ │ │ │ + ldr lr, [pc, #180] @ 656a4 <__cxa_atexit@plt+0x59644> │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r1, [pc, #136] @ 656a8 <__cxa_atexit@plt+0x59648> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 65e38 <__cxa_atexit@plt+0x59dd8> │ │ │ │ - ldr r3, [pc, #56] @ 65e50 <__cxa_atexit@plt+0x59df0> │ │ │ │ - ldr r2, [pc, #56] @ 65e54 <__cxa_atexit@plt+0x59df4> │ │ │ │ - str r8, [r7, #16] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ 65698 <__cxa_atexit@plt+0x59638> │ │ │ │ + ldr r7, [pc, #84] @ 6569c <__cxa_atexit@plt+0x5963c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 65e58 <__cxa_atexit@plt+0x59df8> │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 65694 <__cxa_atexit@plt+0x59634> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff48 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - cmneq r3, r8, asr sl │ │ │ │ - cmneq r3, r8, lsr sl │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #28] @ 65690 <__cxa_atexit@plt+0x59630> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r3, ip, asr #10 │ │ │ │ + cmneq r3, r4, ror r2 │ │ │ │ + orreq r5, r4, r8, ror #22 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0x01845b94 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 65ea8 <__cxa_atexit@plt+0x59e48> │ │ │ │ - ldr r3, [pc, #56] @ 65ec0 <__cxa_atexit@plt+0x59e60> │ │ │ │ - ldr r2, [pc, #56] @ 65ec4 <__cxa_atexit@plt+0x59e64> │ │ │ │ - str r8, [r7, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 65720 <__cxa_atexit@plt+0x596c0> │ │ │ │ + ldr r3, [pc, #100] @ 65738 <__cxa_atexit@plt+0x596d8> │ │ │ │ + ldr r2, [pc, #100] @ 6573c <__cxa_atexit@plt+0x596dc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r8, [r8, #44] @ 0x2c │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r8, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str r3, [r8, #32] │ │ │ │ + ldr r3, [pc, #52] @ 65740 <__cxa_atexit@plt+0x596e0> │ │ │ │ + mov r7, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 65ec8 <__cxa_atexit@plt+0x59e68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - cmneq r3, r8, ror #19 │ │ │ │ - cmneq r3, r8, lsl r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 65f2c <__cxa_atexit@plt+0x59ecc> │ │ │ │ - ldr r7, [pc, #104] @ 65f5c <__cxa_atexit@plt+0x59efc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ + ldr r3, [pc, #28] @ 65744 <__cxa_atexit@plt+0x596e4> │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq r5, r4, r8, lsr #21 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 657a8 <__cxa_atexit@plt+0x59748> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 657b0 <__cxa_atexit@plt+0x59750> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 657b4 <__cxa_atexit@plt+0x59754> │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 65798 <__cxa_atexit@plt+0x59738> │ │ │ │ + ldr r7, [pc, #40] @ 657b8 <__cxa_atexit@plt+0x59758> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp r2, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 65f40 <__cxa_atexit@plt+0x59ee0> │ │ │ │ - ldr r7, [pc, #88] @ 65f68 <__cxa_atexit@plt+0x59f08> │ │ │ │ - ldr r2, [pc, #88] @ 65f6c <__cxa_atexit@plt+0x59f0c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #48] @ 65f64 <__cxa_atexit@plt+0x59f04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 655b8 <__cxa_atexit@plt+0x59558> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 65f60 <__cxa_atexit@plt+0x59f00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x0173029c │ │ │ │ - cmneq r3, ip, ror r9 │ │ │ │ - @ instruction: 0xffff6be4 │ │ │ │ - cmneq r3, r4, lsr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r5, r4, r0, asr #19 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 65fa8 <__cxa_atexit@plt+0x59f48> │ │ │ │ - ldr r2, [pc, #32] @ 65fb4 <__cxa_atexit@plt+0x59f54> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r5, r4, r0, asr #9 │ │ │ │ - cmneq r3, r4, lsr #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 66018 <__cxa_atexit@plt+0x59fb8> │ │ │ │ - ldr r3, [pc, #76] @ 66028 <__cxa_atexit@plt+0x59fc8> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #16] @ 657dc <__cxa_atexit@plt+0x5977c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq 6600c <__cxa_atexit@plt+0x59fac> │ │ │ │ - ldr r2, [pc, #60] @ 6602c <__cxa_atexit@plt+0x59fcc> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 66030 <__cxa_atexit@plt+0x59fd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0173089c │ │ │ │ - cmneq r3, ip, lsr #11 │ │ │ │ + str r3, [r5] │ │ │ │ + b 655b8 <__cxa_atexit@plt+0x59558> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 66058 <__cxa_atexit@plt+0x59ff8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 65800 <__cxa_atexit@plt+0x597a0> │ │ │ │ str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r3, r4, lsl #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 66084 <__cxa_atexit@plt+0x5a024> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 66088 <__cxa_atexit@plt+0x5a028> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r5, r4, r4, ror r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 660b4 <__cxa_atexit@plt+0x5a054> │ │ │ │ - ldr r7, [pc, #24] @ 660c0 <__cxa_atexit@plt+0x5a060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - orreq r5, r4, r0, lsr #1 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66130 <__cxa_atexit@plt+0x5a0d0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6613c <__cxa_atexit@plt+0x5a0dc> │ │ │ │ - ldr lr, [pc, #88] @ 6614c <__cxa_atexit@plt+0x5a0ec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 66150 <__cxa_atexit@plt+0x5a0f0> │ │ │ │ - add r8, r7, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ 66154 <__cxa_atexit@plt+0x5a0f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65844 <__cxa_atexit@plt+0x597e4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 65850 <__cxa_atexit@plt+0x597f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r5, r4, r8, lsr r0 │ │ │ │ - orreq r5, r4, ip, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #36] @ 66194 <__cxa_atexit@plt+0x5a134> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ 66198 <__cxa_atexit@plt+0x5a138> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - bic r2, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r4, r0, ror #31 │ │ │ │ - ldrdeq r4, [r4, r0] │ │ │ │ - cmneq r3, r4, lsr #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01845994 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 661ec <__cxa_atexit@plt+0x5a18c> │ │ │ │ - ldr r3, [pc, #52] @ 661f4 <__cxa_atexit@plt+0x5a194> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 658b4 <__cxa_atexit@plt+0x59854> │ │ │ │ + ldr r2, [pc, #76] @ 658c0 <__cxa_atexit@plt+0x59860> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 658c4 <__cxa_atexit@plt+0x59864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 661e4 <__cxa_atexit@plt+0x5a184> │ │ │ │ - ldr r3, [pc, #32] @ 661f8 <__cxa_atexit@plt+0x5a198> │ │ │ │ + beq 658ac <__cxa_atexit@plt+0x5984c> │ │ │ │ + ldr r3, [pc, #44] @ 658c8 <__cxa_atexit@plt+0x59868> │ │ │ │ mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, r8, asr #7 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x018458bc │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6621c <__cxa_atexit@plt+0x5a1bc> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 658ec <__cxa_atexit@plt+0x5988c> │ │ │ │ mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 66268 <__cxa_atexit@plt+0x5a208> │ │ │ │ - ldr r2, [pc, #52] @ 66280 <__cxa_atexit@plt+0x5a220> │ │ │ │ + bcc 6592c <__cxa_atexit@plt+0x598cc> │ │ │ │ + ldr r1, [pc, #48] @ 65944 <__cxa_atexit@plt+0x598e4> │ │ │ │ + asr r2, r7, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 66284 <__cxa_atexit@plt+0x5a224> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 662d0 <__cxa_atexit@plt+0x5a270> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 662e8 <__cxa_atexit@plt+0x5a288> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 662ec <__cxa_atexit@plt+0x5a28c> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 65948 <__cxa_atexit@plt+0x598e8> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r5, r4, r0, asr #21 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6635c <__cxa_atexit@plt+0x5a2fc> │ │ │ │ - ldr r1, [pc, #88] @ 66364 <__cxa_atexit@plt+0x5a304> │ │ │ │ - ldr r2, [pc, #88] @ 66368 <__cxa_atexit@plt+0x5a308> │ │ │ │ + bhi 659a4 <__cxa_atexit@plt+0x59944> │ │ │ │ + ldr r1, [pc, #68] @ 659ac <__cxa_atexit@plt+0x5994c> │ │ │ │ + ldr r0, [pc, #68] @ 659b0 <__cxa_atexit@plt+0x59950> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 6634c <__cxa_atexit@plt+0x5a2ec> │ │ │ │ - ldr r3, [pc, #56] @ 6636c <__cxa_atexit@plt+0x5a30c> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #48] @ 66370 <__cxa_atexit@plt+0x5a310> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 65994 <__cxa_atexit@plt+0x59934> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r4, r4, r8, lsr #28 │ │ │ │ - orreq r4, r4, r0, lsl lr │ │ │ │ - orreq r4, r4, r0, lsl lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 663a8 <__cxa_atexit@plt+0x5a348> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 663ac <__cxa_atexit@plt+0x5a34c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01844dbc │ │ │ │ - @ instruction: 0x01844dbc │ │ │ │ - cmneq r3, ip, lsl r2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r5, r4, ip, asr #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 66414 <__cxa_atexit@plt+0x5a3b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 66420 <__cxa_atexit@plt+0x5a3c0> │ │ │ │ - ldr r5, [pc, #72] @ 66430 <__cxa_atexit@plt+0x5a3d0> │ │ │ │ - ldr r1, [pc, #72] @ 66434 <__cxa_atexit@plt+0x5a3d4> │ │ │ │ - ldr r0, [pc, #72] @ 66438 <__cxa_atexit@plt+0x5a3d8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r5, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r0, #2 │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r3, ip, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 66474 <__cxa_atexit@plt+0x5a414> │ │ │ │ - ldr r2, [pc, #32] @ 66480 <__cxa_atexit@plt+0x5a420> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 664c4 <__cxa_atexit@plt+0x5a464> │ │ │ │ - ldr r3, [pc, #48] @ 664dc <__cxa_atexit@plt+0x5a47c> │ │ │ │ - ldr r2, [pc, #48] @ 664e0 <__cxa_atexit@plt+0x5a480> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 664e4 <__cxa_atexit@plt+0x5a484> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmneq r3, ip, lsl #8 │ │ │ │ - ldrsheq r0, [r3, #-52]! @ 0xffffffcc │ │ │ │ - ldrsbeq r0, [r3, #-52]! @ 0xffffffcc │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6652c <__cxa_atexit@plt+0x5a4cc> │ │ │ │ - ldr r3, [pc, #48] @ 66544 <__cxa_atexit@plt+0x5a4e4> │ │ │ │ - ldr r2, [pc, #48] @ 66548 <__cxa_atexit@plt+0x5a4e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6654c <__cxa_atexit@plt+0x5a4ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - cmneq r3, r4, lsr #7 │ │ │ │ - cmneq r3, ip, lsl #7 │ │ │ │ - cmneq r3, r8, lsl #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66584 <__cxa_atexit@plt+0x5a524> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6658c <__cxa_atexit@plt+0x5a52c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r4, r4, asr #23 │ │ │ │ - cmneq r3, r0, asr r3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 665f4 <__cxa_atexit@plt+0x5a594> │ │ │ │ - ldr r3, [pc, #64] @ 665fc <__cxa_atexit@plt+0x5a59c> │ │ │ │ + bhi 65ad8 <__cxa_atexit@plt+0x59a78> │ │ │ │ + ldr r0, [pc, #268] @ 65afc <__cxa_atexit@plt+0x59a9c> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 665e8 <__cxa_atexit@plt+0x5a588> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 65ab8 <__cxa_atexit@plt+0x59a58> │ │ │ │ + ldr lr, [pc, #236] @ 65b00 <__cxa_atexit@plt+0x59aa0> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 65ac8 <__cxa_atexit@plt+0x59a68> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 65ae4 <__cxa_atexit@plt+0x59a84> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 65b04 <__cxa_atexit@plt+0x59aa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r3, r0, ror #5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r5, r4, r4, lsr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6665c <__cxa_atexit@plt+0x5a5fc> │ │ │ │ - ldr r3, [pc, #64] @ 66664 <__cxa_atexit@plt+0x5a604> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 65be8 <__cxa_atexit@plt+0x59b88> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 66650 <__cxa_atexit@plt+0x5a5f0> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r3, ip, ror r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 666f8 <__cxa_atexit@plt+0x5a698> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6670c <__cxa_atexit@plt+0x5a6ac> │ │ │ │ - ldr r3, [pc, #160] @ 66738 <__cxa_atexit@plt+0x5a6d8> │ │ │ │ - ldr lr, [pc, #160] @ 6673c <__cxa_atexit@plt+0x5a6dc> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - mov r8, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - add r3, r8, #20 │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - cmp r2, r3 │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - bcc 6671c <__cxa_atexit@plt+0x5a6bc> │ │ │ │ - ldr r7, [pc, #112] @ 66748 <__cxa_atexit@plt+0x5a6e8> │ │ │ │ - ldr r2, [pc, #112] @ 6674c <__cxa_atexit@plt+0x5a6ec> │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #68] @ 66744 <__cxa_atexit@plt+0x5a6e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #28] @ 66740 <__cxa_atexit@plt+0x5a6e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x01730198 │ │ │ │ - orreq r4, r4, r0, lsl #21 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - ldrsbeq r0, [r3, #-28]! @ 0xffffffe4 │ │ │ │ - @ instruction: 0x01730194 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 667c4 <__cxa_atexit@plt+0x5a764> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 667bc <__cxa_atexit@plt+0x5a75c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66790 <__cxa_atexit@plt+0x5a730> │ │ │ │ - ldr r3, [pc, #76] @ 667cc <__cxa_atexit@plt+0x5a76c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #40] @ 667c8 <__cxa_atexit@plt+0x5a768> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 667bc <__cxa_atexit@plt+0x5a75c> │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmneq r3, r4, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66800 <__cxa_atexit@plt+0x5a7a0> │ │ │ │ - ldr r3, [pc, #72] @ 66838 <__cxa_atexit@plt+0x5a7d8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #36] @ 66834 <__cxa_atexit@plt+0x5a7d4> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 6682c <__cxa_atexit@plt+0x5a7cc> │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r3, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 66868 <__cxa_atexit@plt+0x5a808> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 66860 <__cxa_atexit@plt+0x5a800> │ │ │ │ - b 66878 <__cxa_atexit@plt+0x5a818> │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 65bc8 <__cxa_atexit@plt+0x59b68> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 65bd4 <__cxa_atexit@plt+0x59b74> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 65bec <__cxa_atexit@plt+0x59b8c> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r3, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 668f0 <__cxa_atexit@plt+0x5a890> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq r5, r4, r4, lsl r6 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 66924 <__cxa_atexit@plt+0x5a8c4> │ │ │ │ - ldr r9, [pc, #156] @ 66938 <__cxa_atexit@plt+0x5a8d8> │ │ │ │ - ldr r8, [pc, #156] @ 6693c <__cxa_atexit@plt+0x5a8dc> │ │ │ │ - sub sl, r3, #15 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r3, #27 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #140] @ 66940 <__cxa_atexit@plt+0x5a8e0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r9, [r6, #4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #52] @ 66934 <__cxa_atexit@plt+0x5a8d4> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65c88 <__cxa_atexit@plt+0x59c28> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 65c94 <__cxa_atexit@plt+0x59c34> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r4, ip, asr #10 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 65cec <__cxa_atexit@plt+0x59c8c> │ │ │ │ + ldr r2, [pc, #60] @ 65cf8 <__cxa_atexit@plt+0x59c98> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq 6691c <__cxa_atexit@plt+0x5a8bc> │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xfffffcf8 │ │ │ │ - strdeq r4, [r4, r4] │ │ │ │ - orreq r4, r4, r8, asr #17 │ │ │ │ - @ instruction: 0x0172ff94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66978 <__cxa_atexit@plt+0x5a918> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 66980 <__cxa_atexit@plt+0x5a920> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r4, [r4, r0] │ │ │ │ - cmnpeq r2, ip, asr pc @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 669e8 <__cxa_atexit@plt+0x5a988> │ │ │ │ - ldr r3, [pc, #64] @ 669f0 <__cxa_atexit@plt+0x5a990> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 669dc <__cxa_atexit@plt+0x5a97c> │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 65ce0 <__cxa_atexit@plt+0x59c80> │ │ │ │ mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ + b 65d04 <__cxa_atexit@plt+0x59ca4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcbc │ │ │ │ - cmnpeq r2, ip, ror #29 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 66a98 <__cxa_atexit@plt+0x5aa38> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 66aa0 <__cxa_atexit@plt+0x5aa40> │ │ │ │ - ldr lr, [pc, #172] @ 66ad8 <__cxa_atexit@plt+0x5aa78> │ │ │ │ - ldr sl, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - ldr ip, [pc, #160] @ 66adc <__cxa_atexit@plt+0x5aa7c> │ │ │ │ - mov r2, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4]! │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - str sl, [r3, #-8] │ │ │ │ - str r9, [r3, #-4] │ │ │ │ - add r3, r2, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r7, [r2, #12] │ │ │ │ - bcc 66ab8 <__cxa_atexit@plt+0x5aa58> │ │ │ │ - ldr r7, [pc, #108] @ 66ae4 <__cxa_atexit@plt+0x5aa84> │ │ │ │ - ldr r1, [pc, #108] @ 66ae8 <__cxa_atexit@plt+0x5aa88> │ │ │ │ - str r2, [r6, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r2, r6 │ │ │ │ - b 66aa8 <__cxa_atexit@plt+0x5aa48> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 66ae0 <__cxa_atexit@plt+0x5aa80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 65e08 <__cxa_atexit@plt+0x59da8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 65d58 <__cxa_atexit@plt+0x59cf8> │ │ │ │ + ldr lr, [pc, #244] @ 65e24 <__cxa_atexit@plt+0x59dc4> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - ldrsheq pc, [r2, #-220]! @ 0xffffff24 @ │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - cmnpeq r2, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [r2, #-216]! @ 0xffffff28 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 66b18 <__cxa_atexit@plt+0x5aab8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 66b10 <__cxa_atexit@plt+0x5aab0> │ │ │ │ - b 66b28 <__cxa_atexit@plt+0x5aac8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq r2, r8, asr #27 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66b4c <__cxa_atexit@plt+0x5aaec> │ │ │ │ - ldr r3, [pc, #104] @ 66ba4 <__cxa_atexit@plt+0x5ab44> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 66b94 <__cxa_atexit@plt+0x5ab34> │ │ │ │ - ldr r3, [pc, #60] @ 66ba0 <__cxa_atexit@plt+0x5ab40> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #192] @ 65e20 <__cxa_atexit@plt+0x59dc0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 66b88 <__cxa_atexit@plt+0x5ab28> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffb04 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmnpeq r2, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 66bd4 <__cxa_atexit@plt+0x5ab74> │ │ │ │ - tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 66bcc <__cxa_atexit@plt+0x5ab6c> │ │ │ │ - b 66be4 <__cxa_atexit@plt+0x5ab84> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq r2, ip, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 66c58 <__cxa_atexit@plt+0x5abf8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #32 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 66ca0 <__cxa_atexit@plt+0x5ac40> │ │ │ │ - ldr r9, [pc, #184] @ 66cc0 <__cxa_atexit@plt+0x5ac60> │ │ │ │ - ldr r8, [pc, #184] @ 66cc4 <__cxa_atexit@plt+0x5ac64> │ │ │ │ - sub sl, r3, #15 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r1, r3, #27 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #168] @ 66cc8 <__cxa_atexit@plt+0x5ac68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r9, [r6, #4] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r2, [r5, #-16] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r9, r6, #8 │ │ │ │ - stm r9, {r0, r7, r8} │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 65e00 <__cxa_atexit@plt+0x59da0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 65e10 <__cxa_atexit@plt+0x59db0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 65e28 <__cxa_atexit@plt+0x59dc8> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 66cb0 <__cxa_atexit@plt+0x5ac50> │ │ │ │ - ldr r3, [pc, #76] @ 66cbc <__cxa_atexit@plt+0x5ac5c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq 66c94 <__cxa_atexit@plt+0x5ac34> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ + mov r6, #16 │ │ │ │ + b 65e14 <__cxa_atexit@plt+0x59db4> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9f8 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - orreq r4, r4, r8, lsl #13 │ │ │ │ - orreq r4, r4, ip, asr r5 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0x01845494 │ │ │ │ + ldrdeq r5, [r4, r8] │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65ec4 <__cxa_atexit@plt+0x59e64> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 65ed0 <__cxa_atexit@plt+0x59e70> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r4, r0, lsl r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66cfc <__cxa_atexit@plt+0x5ac9c> │ │ │ │ - ldr r2, [pc, #32] @ 66d0c <__cxa_atexit@plt+0x5acac> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 65f4c <__cxa_atexit@plt+0x59eec> │ │ │ │ + ldr r2, [pc, #96] @ 65f5c <__cxa_atexit@plt+0x59efc> │ │ │ │ + ldr lr, [pc, #96] @ 65f60 <__cxa_atexit@plt+0x59f00> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #12] @ 66d10 <__cxa_atexit@plt+0x5acb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmnpeq r2, r4, lsl ip @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [r2, #-176]! @ 0xffffff50 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 66d40 <__cxa_atexit@plt+0x5ace0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 66d38 <__cxa_atexit@plt+0x5acd8> │ │ │ │ - b 66d50 <__cxa_atexit@plt+0x5acf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq r2, r0, asr #23 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 66e18 <__cxa_atexit@plt+0x5adb8> │ │ │ │ - ldr lr, [pc, #200] @ 66e34 <__cxa_atexit@plt+0x5add4> │ │ │ │ - ldr r9, [pc, #200] @ 66e38 <__cxa_atexit@plt+0x5add8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 65f64 <__cxa_atexit@plt+0x59f04> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ - sub r3, r6, #22 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - str lr, [r2, #16] │ │ │ │ - str r3, [r2, #20] │ │ │ │ - str r1, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 66dc4 <__cxa_atexit@plt+0x5ad64> │ │ │ │ - ldr r2, [pc, #140] @ 66e40 <__cxa_atexit@plt+0x5ade0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - sub r3, r6, #9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bhi 66e24 <__cxa_atexit@plt+0x5adc4> │ │ │ │ - ldr r7, [pc, #92] @ 66e3c <__cxa_atexit@plt+0x5addc> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ldr r2, [r6, #-16] │ │ │ │ - ldr r3, [r6, #-20] @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 66e0c <__cxa_atexit@plt+0x5adac> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - @ instruction: 0xfffff88c │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrheq pc, [r2, #-160]! @ 0xffffff60 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 66ea0 <__cxa_atexit@plt+0x5ae40> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 66f54 <__cxa_atexit@plt+0x5aef4> │ │ │ │ - ldr r3, [pc, #344] @ 66fd0 <__cxa_atexit@plt+0x5af70> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - beq 66f48 <__cxa_atexit@plt+0x5aee8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 66674 <__cxa_atexit@plt+0x5a614> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - sub sl, r5, #4 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 66f60 <__cxa_atexit@plt+0x5af00> │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 66020 <__cxa_atexit@plt+0x59fc0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 66f68 <__cxa_atexit@plt+0x5af08> │ │ │ │ - ldr r9, [pc, #236] @ 66fb4 <__cxa_atexit@plt+0x5af54> │ │ │ │ - ldr lr, [pc, #236] @ 66fb8 <__cxa_atexit@plt+0x5af58> │ │ │ │ - ldr r8, [pc, #236] @ 66fbc <__cxa_atexit@plt+0x5af5c> │ │ │ │ - add r9, pc, r9 │ │ │ │ + bcc 66028 <__cxa_atexit@plt+0x59fc8> │ │ │ │ + ldr r0, [pc, #204] @ 66064 <__cxa_atexit@plt+0x5a004> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [pc, #196] @ 66068 <__cxa_atexit@plt+0x5a008> │ │ │ │ + ldr sl, [pc, #196] @ 6606c <__cxa_atexit@plt+0x5a00c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r3, r2 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + ldr r8, [pc, #164] @ 66070 <__cxa_atexit@plt+0x5a010> │ │ │ │ + mov r0, r2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr ip, [r7, #1] │ │ │ │ - ldr r0, [r7, #5] │ │ │ │ - add r3, r8, #1 │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r7, [r7, #9] │ │ │ │ - str r9, [r8, #4]! │ │ │ │ - ldr r2, [pc, #200] @ 66fc0 <__cxa_atexit@plt+0x5af60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r8, #12] │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - add r2, r8, #20 │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r8, [r0, #40]! @ 0x28 │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + add r2, r2, #60 @ 0x3c │ │ │ │ cmp r1, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - stmib r5, {r0, ip} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bcc 66f94 <__cxa_atexit@plt+0x5af34> │ │ │ │ - ldr r7, [pc, #176] @ 66fd4 <__cxa_atexit@plt+0x5af74> │ │ │ │ - ldr r5, [pc, #176] @ 66fd8 <__cxa_atexit@plt+0x5af78> │ │ │ │ - str r8, [r6, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r7, [r6, #20] │ │ │ │ - add r8, r5, #2 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r5, sl │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + bcc 66044 <__cxa_atexit@plt+0x59fe4> │ │ │ │ + ldr r3, [pc, #120] @ 6607c <__cxa_atexit@plt+0x5a01c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 66f70 <__cxa_atexit@plt+0x5af10> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #80] @ 66fc8 <__cxa_atexit@plt+0x5af68> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [pc, #72] @ 66fcc <__cxa_atexit@plt+0x5af6c> │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 66fc4 <__cxa_atexit@plt+0x5af64> │ │ │ │ + b 66030 <__cxa_atexit@plt+0x59fd0> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 66078 <__cxa_atexit@plt+0x5a018> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #40] @ 66074 <__cxa_atexit@plt+0x5a014> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [ip] │ │ │ │ + mov r5, ip │ │ │ │ mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff7a4 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + orreq r5, r4, r8, ror #3 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmnpeq r2, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x018451bc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 660c4 <__cxa_atexit@plt+0x5a064> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 660dc <__cxa_atexit@plt+0x5a07c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa7c │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - @ instruction: 0x01844290 │ │ │ │ - orreq r4, r4, r4, lsr #10 │ │ │ │ - cmnpeq r2, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ - orreq r4, r4, ip, ror #3 │ │ │ │ - @ instruction: 0x01844490 │ │ │ │ - @ instruction: 0xfffff7ec │ │ │ │ - @ instruction: 0xfffff490 │ │ │ │ - @ instruction: 0x0172f990 │ │ │ │ + ldr r3, [pc, #20] @ 660e0 <__cxa_atexit@plt+0x5a080> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r4, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6700c <__cxa_atexit@plt+0x5afac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 67014 <__cxa_atexit@plt+0x5afb4> │ │ │ │ + bhi 6611c <__cxa_atexit@plt+0x5a0bc> │ │ │ │ + ldr r2, [pc, #36] @ 66124 <__cxa_atexit@plt+0x5a0c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 66128 <__cxa_atexit@plt+0x5a0c8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 7da44 <__cxa_atexit@plt+0x719e4> │ │ │ │ + b 8e835c <__cxa_atexit@plt+0x8dc2fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r4, r0, asr #2 │ │ │ │ - ldrsheq pc, [r2, #-136]! @ 0xffffff78 @ │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + orreq r5, r4, ip, lsr r0 │ │ │ │ + orreq r5, r4, ip, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67068 <__cxa_atexit@plt+0x5b008> │ │ │ │ - ldr r2, [pc, #80] @ 6708c <__cxa_atexit@plt+0x5b02c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67078 <__cxa_atexit@plt+0x5b018> │ │ │ │ - ldr r3, [pc, #68] @ 67098 <__cxa_atexit@plt+0x5b038> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - mov r8, sl │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #36] @ 67094 <__cxa_atexit@plt+0x5b034> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 66190 <__cxa_atexit@plt+0x5a130> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [pc, #72] @ 66198 <__cxa_atexit@plt+0x5a138> │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #68] @ 6619c <__cxa_atexit@plt+0x5a13c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + beq 66180 <__cxa_atexit@plt+0x5a120> │ │ │ │ + ldr r7, [pc, #44] @ 661a0 <__cxa_atexit@plt+0x5a140> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 67090 <__cxa_atexit@plt+0x5b030> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ + b 6654c <__cxa_atexit@plt+0x5a4ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x0172f894 │ │ │ │ - ldrheq pc, [r2, #-136]! @ 0xffffff78 @ │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrdeq r4, [r4, ip] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 661c4 <__cxa_atexit@plt+0x5a164> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 6654c <__cxa_atexit@plt+0x5a4ec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 661e8 <__cxa_atexit@plt+0x5a188> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 670d4 <__cxa_atexit@plt+0x5b074> │ │ │ │ - ldr r2, [pc, #32] @ 670e0 <__cxa_atexit@plt+0x5b080> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 6622c <__cxa_atexit@plt+0x5a1cc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 66238 <__cxa_atexit@plt+0x5a1d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmnpeq r2, ip, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r4, ip, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67134 <__cxa_atexit@plt+0x5b0d4> │ │ │ │ - ldr r2, [pc, #80] @ 67158 <__cxa_atexit@plt+0x5b0f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 67144 <__cxa_atexit@plt+0x5b0e4> │ │ │ │ - ldr r3, [pc, #68] @ 67164 <__cxa_atexit@plt+0x5b104> │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r5, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9, sl} │ │ │ │ - mov r8, sl │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #36] @ 67160 <__cxa_atexit@plt+0x5b100> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6715c <__cxa_atexit@plt+0x5b0fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 6627c <__cxa_atexit@plt+0x5a21c> │ │ │ │ + ldr r1, [pc, #44] @ 66284 <__cxa_atexit@plt+0x5a224> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 66288 <__cxa_atexit@plt+0x5a228> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmnpeq r2, r8, asr #15 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, ip, ror #15 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffbf4 │ │ │ │ - cmnpeq r2, ip, asr #15 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq r4, [r4, r4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 671a0 <__cxa_atexit@plt+0x5b140> │ │ │ │ - ldr r2, [pc, #32] @ 671a8 <__cxa_atexit@plt+0x5b148> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 662d4 <__cxa_atexit@plt+0x5a274> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [pc, #20] @ 671ac <__cxa_atexit@plt+0x5b14c> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 662dc <__cxa_atexit@plt+0x5a27c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b e90d8 <__cxa_atexit@plt+0xdd078> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01843fb4 │ │ │ │ - orreq r4, r4, r0, asr #4 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 67214 <__cxa_atexit@plt+0x5b1b4> │ │ │ │ - ldr r3, [pc, #120] @ 67250 <__cxa_atexit@plt+0x5b1f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - str r9, [sl, #8] │ │ │ │ - bhi 6722c <__cxa_atexit@plt+0x5b1cc> │ │ │ │ - ldr r2, [pc, #108] @ 67260 <__cxa_atexit@plt+0x5b200> │ │ │ │ - ldr r1, [pc, #108] @ 67264 <__cxa_atexit@plt+0x5b204> │ │ │ │ + orreq r4, r4, r8, ror lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 66324 <__cxa_atexit@plt+0x5a2c4> │ │ │ │ + ldr r2, [pc, #44] @ 66334 <__cxa_atexit@plt+0x5a2d4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - stmdb r5, {r1, r8, sl} │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #64] @ 6725c <__cxa_atexit@plt+0x5b1fc> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 67254 <__cxa_atexit@plt+0x5b1f4> │ │ │ │ - ldr r7, [pc, #32] @ 67258 <__cxa_atexit@plt+0x5b1f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r3, r3, #2 │ │ │ │ - mov r9, r8 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 663b4 <__cxa_atexit@plt+0x5a354> │ │ │ │ + ldr lr, [pc, #104] @ 663c0 <__cxa_atexit@plt+0x5a360> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [pc, #92] @ 663c4 <__cxa_atexit@plt+0x5a364> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r1, #3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 663a8 <__cxa_atexit@plt+0x5a348> │ │ │ │ + ldr r7, [pc, #56] @ 663c8 <__cxa_atexit@plt+0x5a368> │ │ │ │ + ldr r8, [r1, #3] │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmnpeq r2, ip, ror r6 @ p-variant is OBSOLETE │ │ │ │ - ldrsbeq pc, [r2, #-100]! @ 0xffffff9c @ │ │ │ │ - cmnpeq r2, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - ldrheq pc, [r2, #-108]! @ 0xffffff94 @ │ │ │ │ - cmnpeq r2, ip, asr #13 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 672a0 <__cxa_atexit@plt+0x5b240> │ │ │ │ - ldr r2, [pc, #32] @ 672a8 <__cxa_atexit@plt+0x5b248> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r9, [pc, #20] @ 672ac <__cxa_atexit@plt+0x5b24c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b e90d8 <__cxa_atexit@plt+0xdd078> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01843eb4 │ │ │ │ - orreq r4, r4, r0, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + orreq r4, r4, ip, asr #27 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 663f4 <__cxa_atexit@plt+0x5a394> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 66454 <__cxa_atexit@plt+0x5a3f4> │ │ │ │ + ldr r2, [pc, #68] @ 66460 <__cxa_atexit@plt+0x5a400> │ │ │ │ + ldr lr, [pc, #68] @ 66464 <__cxa_atexit@plt+0x5a404> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 672e0 <__cxa_atexit@plt+0x5b280> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 672e8 <__cxa_atexit@plt+0x5b288> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 664c0 <__cxa_atexit@plt+0x5a460> │ │ │ │ + ldr r1, [pc, #68] @ 664c8 <__cxa_atexit@plt+0x5a468> │ │ │ │ + ldr r0, [pc, #68] @ 664cc <__cxa_atexit@plt+0x5a46c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 664b0 <__cxa_atexit@plt+0x5a450> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 7da44 <__cxa_atexit@plt+0x719e4> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r4, ip, ror #28 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01844cb0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67318 <__cxa_atexit@plt+0x5b2b8> │ │ │ │ - ldr r2, [pc, #28] @ 67328 <__cxa_atexit@plt+0x5b2c8> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6652c <__cxa_atexit@plt+0x5a4cc> │ │ │ │ + ldr r2, [pc, #44] @ 6653c <__cxa_atexit@plt+0x5a4dc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b a0638 <__cxa_atexit@plt+0x945d8> │ │ │ │ - ldr r7, [pc, #12] @ 6732c <__cxa_atexit@plt+0x5b2cc> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq r2, ip, lsr r6 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r4, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 673b0 <__cxa_atexit@plt+0x5b350> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [pc, #128] @ 673e0 <__cxa_atexit@plt+0x5b380> │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #124] @ 673e4 <__cxa_atexit@plt+0x5b384> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - sub r3, r2, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 673c0 <__cxa_atexit@plt+0x5b360> │ │ │ │ - ldr r7, [pc, #100] @ 673f0 <__cxa_atexit@plt+0x5b390> │ │ │ │ - ldr r2, [pc, #100] @ 673f4 <__cxa_atexit@plt+0x5b394> │ │ │ │ - mov r8, sl │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 66618 <__cxa_atexit@plt+0x5a5b8> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 665f8 <__cxa_atexit@plt+0x5a598> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + cmp r0, r3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + bcc 66620 <__cxa_atexit@plt+0x5a5c0> │ │ │ │ + ldr ip, [pc, #192] @ 66650 <__cxa_atexit@plt+0x5a5f0> │ │ │ │ + ldr sl, [pc, #192] @ 66654 <__cxa_atexit@plt+0x5a5f4> │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #136] @ 66658 <__cxa_atexit@plt+0x5a5f8> │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - stmda r5, {r2, r9, sl} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r5, [pc, #32] @ 673e8 <__cxa_atexit@plt+0x5b388> │ │ │ │ - ldr r7, [pc, #32] @ 673ec <__cxa_atexit@plt+0x5b38c> │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #120] @ 6665c <__cxa_atexit@plt+0x5a5fc> │ │ │ │ + sub r8, r3, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #48]! @ 0x30 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #72] @ 66648 <__cxa_atexit@plt+0x5a5e8> │ │ │ │ + ldr r7, [pc, #72] @ 6664c <__cxa_atexit@plt+0x5a5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 66644 <__cxa_atexit@plt+0x5a5e4> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmnpeq r2, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r4, asr #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - cmnpeq r2, r0, lsr #10 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrheq pc, [r2, #-40]! @ 0xffffffd8 @ │ │ │ │ + orreq r4, r4, ip, lsr #23 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + ldrdeq r4, [r4, r4] │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67430 <__cxa_atexit@plt+0x5b3d0> │ │ │ │ - ldr r2, [pc, #32] @ 6743c <__cxa_atexit@plt+0x5b3dc> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bcc 666f0 <__cxa_atexit@plt+0x5a690> │ │ │ │ + ldr r2, [pc, #128] @ 66708 <__cxa_atexit@plt+0x5a6a8> │ │ │ │ + ldr lr, [pc, #128] @ 6670c <__cxa_atexit@plt+0x5a6ac> │ │ │ │ + ldr r8, [pc, #128] @ 66710 <__cxa_atexit@plt+0x5a6b0> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - cmnpeq r2, r4, lsl r5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #24 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + stm r1, {r0, r2, r9, lr} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #52] @ 66714 <__cxa_atexit@plt+0x5a6b4> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #48]! @ 0x30 │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 66718 <__cxa_atexit@plt+0x5a6b8> │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + ldrdeq r4, [r4, r8] │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67470 <__cxa_atexit@plt+0x5b410> │ │ │ │ - ldr r2, [pc, #28] @ 67480 <__cxa_atexit@plt+0x5b420> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + bhi 667a8 <__cxa_atexit@plt+0x5a748> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 667b4 <__cxa_atexit@plt+0x5a754> │ │ │ │ + ldr lr, [pc, #120] @ 667c4 <__cxa_atexit@plt+0x5a764> │ │ │ │ + ldr r0, [pc, #120] @ 667c8 <__cxa_atexit@plt+0x5a768> │ │ │ │ + add r8, r7, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r9, [pc, #100] @ 667cc <__cxa_atexit@plt+0x5a76c> │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + beq 66798 <__cxa_atexit@plt+0x5a738> │ │ │ │ + ldr r3, [pc, #64] @ 667d0 <__cxa_atexit@plt+0x5a770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 6654c <__cxa_atexit@plt+0x5a4ec> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b a0638 <__cxa_atexit@plt+0x945d8> │ │ │ │ - ldr r7, [pc, #12] @ 67484 <__cxa_atexit@plt+0x5b424> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - cmnpeq r2, r4, ror #9 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r4, asr #2 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 674d0 <__cxa_atexit@plt+0x5b470> │ │ │ │ - ldr r7, [pc, #48] @ 674e8 <__cxa_atexit@plt+0x5b488> │ │ │ │ - ldr r2, [pc, #48] @ 674ec <__cxa_atexit@plt+0x5b48c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 674f0 <__cxa_atexit@plt+0x5b490> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffbad8 │ │ │ │ - cmnpeq r2, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [r2, #-8]! @ │ │ │ │ - cmnpeq r2, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 67538 <__cxa_atexit@plt+0x5b4d8> │ │ │ │ - ldr r3, [pc, #48] @ 67550 <__cxa_atexit@plt+0x5b4f0> │ │ │ │ - ldr r2, [pc, #48] @ 67554 <__cxa_atexit@plt+0x5b4f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 67558 <__cxa_atexit@plt+0x5b4f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x0172f398 │ │ │ │ - cmnpeq r2, r0, lsr r4 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r0, lsl r4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + orreq r4, r4, r4, ror #19 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 667f4 <__cxa_atexit@plt+0x5a794> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 6654c <__cxa_atexit@plt+0x5a4ec> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 675a0 <__cxa_atexit@plt+0x5b540> │ │ │ │ - ldr r3, [pc, #48] @ 675b8 <__cxa_atexit@plt+0x5b558> │ │ │ │ - ldr r2, [pc, #48] @ 675bc <__cxa_atexit@plt+0x5b55c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 66818 <__cxa_atexit@plt+0x5a7b8> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 675c0 <__cxa_atexit@plt+0x5b560> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6685c <__cxa_atexit@plt+0x5a7fc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 66868 <__cxa_atexit@plt+0x5a808> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - cmnpeq r2, r0, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r8, asr #7 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq lr, [r2, #-252]! @ 0xffffff04 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r4, ip, ror r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 67618 <__cxa_atexit@plt+0x5b5b8> │ │ │ │ - ldr r3, [pc, #56] @ 67624 <__cxa_atexit@plt+0x5b5c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 668cc <__cxa_atexit@plt+0x5a86c> │ │ │ │ + ldr r2, [pc, #76] @ 668d8 <__cxa_atexit@plt+0x5a878> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 668dc <__cxa_atexit@plt+0x5a87c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 67610 <__cxa_atexit@plt+0x5b5b0> │ │ │ │ - ldr r3, [pc, #36] @ 67628 <__cxa_atexit@plt+0x5b5c8> │ │ │ │ + beq 668c4 <__cxa_atexit@plt+0x5a864> │ │ │ │ + ldr r3, [pc, #44] @ 668e0 <__cxa_atexit@plt+0x5a880> │ │ │ │ mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x0172ef98 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r4, r4, r4, lsr #17 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6764c <__cxa_atexit@plt+0x5b5ec> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 66904 <__cxa_atexit@plt+0x5a8a4> │ │ │ │ mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 6766c <__cxa_atexit@plt+0x5b60c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 66944 <__cxa_atexit@plt+0x5a8e4> │ │ │ │ + ldr r1, [pc, #48] @ 6695c <__cxa_atexit@plt+0x5a8fc> │ │ │ │ + asr r2, r7, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - strdeq r3, [r4, r0] │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 676b0 <__cxa_atexit@plt+0x5b650> │ │ │ │ - ldr r3, [pc, #48] @ 676c8 <__cxa_atexit@plt+0x5b668> │ │ │ │ - ldr r2, [pc, #48] @ 676cc <__cxa_atexit@plt+0x5b66c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 676d0 <__cxa_atexit@plt+0x5b670> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmnpeq r2, r0, lsr #4 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r8, asr #5 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r8, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 67718 <__cxa_atexit@plt+0x5b6b8> │ │ │ │ - ldr r3, [pc, #48] @ 67730 <__cxa_atexit@plt+0x5b6d0> │ │ │ │ - ldr r2, [pc, #48] @ 67734 <__cxa_atexit@plt+0x5b6d4> │ │ │ │ + ldr r3, [pc, #20] @ 66960 <__cxa_atexit@plt+0x5a900> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 67738 <__cxa_atexit@plt+0x5b6d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - ldrheq pc, [r2, #-24]! @ 0xffffffe8 @ │ │ │ │ - cmnpeq r2, r0, ror #4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 6775c <__cxa_atexit@plt+0x5b6fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r4, r0, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r4, r4, r8, lsr #21 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67790 <__cxa_atexit@plt+0x5b730> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 67798 <__cxa_atexit@plt+0x5b738> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 669bc <__cxa_atexit@plt+0x5a95c> │ │ │ │ + ldr r1, [pc, #68] @ 669c4 <__cxa_atexit@plt+0x5a964> │ │ │ │ + ldr r0, [pc, #68] @ 669c8 <__cxa_atexit@plt+0x5a968> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 669ac <__cxa_atexit@plt+0x5a94c> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 7da44 <__cxa_atexit@plt+0x719e4> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018439bc │ │ │ │ - cmnpeq r2, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x018447b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67804 <__cxa_atexit@plt+0x5b7a4> │ │ │ │ - ldr r2, [pc, #116] @ 6783c <__cxa_atexit@plt+0x5b7dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6781c <__cxa_atexit@plt+0x5b7bc> │ │ │ │ - ldr r3, [pc, #108] @ 6784c <__cxa_atexit@plt+0x5b7ec> │ │ │ │ - ldr r1, [pc, #108] @ 67850 <__cxa_atexit@plt+0x5b7f0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - add r1, r1, #2 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #60] @ 67848 <__cxa_atexit@plt+0x5b7e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + bhi 66af0 <__cxa_atexit@plt+0x5aa90> │ │ │ │ + ldr r0, [pc, #268] @ 66b14 <__cxa_atexit@plt+0x5aab4> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 66ad0 <__cxa_atexit@plt+0x5aa70> │ │ │ │ + ldr lr, [pc, #236] @ 66b18 <__cxa_atexit@plt+0x5aab8> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 66ae0 <__cxa_atexit@plt+0x5aa80> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 66afc <__cxa_atexit@plt+0x5aa9c> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 66b1c <__cxa_atexit@plt+0x5aabc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 67840 <__cxa_atexit@plt+0x5b7e0> │ │ │ │ - ldr r7, [pc, #28] @ 67844 <__cxa_atexit@plt+0x5b7e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r4, r4, ip, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 66c00 <__cxa_atexit@plt+0x5aba0> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 66be0 <__cxa_atexit@plt+0x5ab80> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 66bec <__cxa_atexit@plt+0x5ab8c> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 66c04 <__cxa_atexit@plt+0x5aba4> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmnpeq r2, r4, ror r1 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r2, r8, ror #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0172f190 │ │ │ │ - @ instruction: 0xfffff534 │ │ │ │ - ldrheq pc, [r2, #-20]! @ 0xffffffec @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + strdeq r4, [r4, ip] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6788c <__cxa_atexit@plt+0x5b82c> │ │ │ │ - ldr r2, [pc, #32] @ 67898 <__cxa_atexit@plt+0x5b838> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc 66ca0 <__cxa_atexit@plt+0x5ac40> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 66cac <__cxa_atexit@plt+0x5ac4c> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - ldrsheq pc, [r2, #-12]! @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67904 <__cxa_atexit@plt+0x5b8a4> │ │ │ │ - ldr r2, [pc, #116] @ 6793c <__cxa_atexit@plt+0x5b8dc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r4, r4, lsr r5 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 66d04 <__cxa_atexit@plt+0x5aca4> │ │ │ │ + ldr r2, [pc, #60] @ 66d10 <__cxa_atexit@plt+0x5acb0> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6791c <__cxa_atexit@plt+0x5b8bc> │ │ │ │ - ldr r3, [pc, #108] @ 6794c <__cxa_atexit@plt+0x5b8ec> │ │ │ │ - ldr r1, [pc, #108] @ 67950 <__cxa_atexit@plt+0x5b8f0> │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, sl │ │ │ │ - add r1, r1, #2 │ │ │ │ - stm lr, {r1, r9, sl} │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #60] @ 67948 <__cxa_atexit@plt+0x5b8e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 66cf8 <__cxa_atexit@plt+0x5ac98> │ │ │ │ + mov r7, r8 │ │ │ │ + b 66d1c <__cxa_atexit@plt+0x5acbc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ 67940 <__cxa_atexit@plt+0x5b8e0> │ │ │ │ - ldr r7, [pc, #28] @ 67944 <__cxa_atexit@plt+0x5b8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmnpeq r2, r4, ror r0 @ p-variant is OBSOLETE │ │ │ │ - cmneq r2, r8, ror #31 │ │ │ │ - @ instruction: 0x0172f090 │ │ │ │ - @ instruction: 0xfffff434 │ │ │ │ - ldrheq pc, [r2, #-4]! @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 679bc <__cxa_atexit@plt+0x5b95c> │ │ │ │ - ldr r2, [pc, #84] @ 679c4 <__cxa_atexit@plt+0x5b964> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 67998 <__cxa_atexit@plt+0x5b938> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 679a8 <__cxa_atexit@plt+0x5b948> │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 679cc <__cxa_atexit@plt+0x5b96c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 679c8 <__cxa_atexit@plt+0x5b968> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 66e20 <__cxa_atexit@plt+0x5adc0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 66d70 <__cxa_atexit@plt+0x5ad10> │ │ │ │ + ldr lr, [pc, #244] @ 66e3c <__cxa_atexit@plt+0x5addc> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #192] @ 66e38 <__cxa_atexit@plt+0x5add8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 66e18 <__cxa_atexit@plt+0x5adb8> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 66e28 <__cxa_atexit@plt+0x5adc8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 66e40 <__cxa_atexit@plt+0x5ade0> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x018437b8 │ │ │ │ - cmpeq sp, lr, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 66e2c <__cxa_atexit@plt+0x5adcc> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r4, r4, ip, ror r4 │ │ │ │ + orreq r4, r4, r0, asr #7 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 679f8 <__cxa_atexit@plt+0x5b998> │ │ │ │ - ldr r8, [pc, #32] @ 67a10 <__cxa_atexit@plt+0x5b9b0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 67a0c <__cxa_atexit@plt+0x5b9ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r4, r8, ror #14 │ │ │ │ - @ instruction: 0x015d8c9e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67a6c <__cxa_atexit@plt+0x5ba0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67a78 <__cxa_atexit@plt+0x5ba18> │ │ │ │ - ldr r2, [pc, #68] @ 67a88 <__cxa_atexit@plt+0x5ba28> │ │ │ │ - ldr r8, [pc, #68] @ 67a8c <__cxa_atexit@plt+0x5ba2c> │ │ │ │ - ldr r1, [pc, #68] @ 67a90 <__cxa_atexit@plt+0x5ba30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 66edc <__cxa_atexit@plt+0x5ae7c> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 66ee8 <__cxa_atexit@plt+0x5ae88> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, sp, ror sl │ │ │ │ - orreq r3, r4, r8, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67ad0 <__cxa_atexit@plt+0x5ba70> │ │ │ │ - ldr r2, [pc, #40] @ 67ad8 <__cxa_atexit@plt+0x5ba78> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 67adc <__cxa_atexit@plt+0x5ba7c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r3, r4, r0, lsl #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r4, [r4, r8] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67b44 <__cxa_atexit@plt+0x5bae4> │ │ │ │ - ldr lr, [pc, #76] @ 67b50 <__cxa_atexit@plt+0x5baf0> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 66f64 <__cxa_atexit@plt+0x5af04> │ │ │ │ + ldr r2, [pc, #96] @ 66f74 <__cxa_atexit@plt+0x5af14> │ │ │ │ + ldr lr, [pc, #96] @ 66f78 <__cxa_atexit@plt+0x5af18> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 66f7c <__cxa_atexit@plt+0x5af1c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 67b54 <__cxa_atexit@plt+0x5baf4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - strdeq r3, [r4, r0] │ │ │ │ - cmneq r2, r4, asr #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 67bc4 <__cxa_atexit@plt+0x5bb64> │ │ │ │ - ldr r2, [pc, #88] @ 67bd4 <__cxa_atexit@plt+0x5bb74> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 67bb4 <__cxa_atexit@plt+0x5bb54> │ │ │ │ - ldr r2, [pc, #68] @ 67bd8 <__cxa_atexit@plt+0x5bb78> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 67058 <__cxa_atexit@plt+0x5aff8> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 67060 <__cxa_atexit@plt+0x5b000> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [pc, #236] @ 670a0 <__cxa_atexit@plt+0x5b040> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #228] @ 670a4 <__cxa_atexit@plt+0x5b044> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr fp, [pc, #224] @ 670a8 <__cxa_atexit@plt+0x5b048> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + mov r3, r2 │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r3, #32]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r1, [r2, #64] @ 0x40 │ │ │ │ + ldr sl, [pc, #184] @ 670ac <__cxa_atexit@plt+0x5b04c> │ │ │ │ + mov fp, r2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ + str sl, [fp, #56]! @ 0x38 │ │ │ │ + str fp, [r5, #-8] │ │ │ │ + ldr r0, [pc, #164] @ 670b0 <__cxa_atexit@plt+0x5b050> │ │ │ │ + str r3, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + add r2, r2, #76 @ 0x4c │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 6707c <__cxa_atexit@plt+0x5b01c> │ │ │ │ + ldr r3, [pc, #132] @ 670bc <__cxa_atexit@plt+0x5b05c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str fp, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 67bdc <__cxa_atexit@plt+0x5bb7c> │ │ │ │ + mov r2, r6 │ │ │ │ + b 67068 <__cxa_atexit@plt+0x5b008> │ │ │ │ + mov r7, #68 @ 0x44 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 670b8 <__cxa_atexit@plt+0x5b058> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, ip, lsl #28 │ │ │ │ - cmneq r2, r0, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 67c08 <__cxa_atexit@plt+0x5bba8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x0172e594 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 67c34 <__cxa_atexit@plt+0x5bbd4> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r6, [pc, #48] @ 670b4 <__cxa_atexit@plt+0x5b054> │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, #12 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [ip] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff128 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0xfffff894 │ │ │ │ + orreq r4, r4, r4, asr #3 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq r2, r4, asr #22 │ │ │ │ + orreq r4, r4, r8, lsl #3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 67104 <__cxa_atexit@plt+0x5b0a4> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 6711c <__cxa_atexit@plt+0x5b0bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 67120 <__cxa_atexit@plt+0x5b0c0> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 67c38 <__cxa_atexit@plt+0x5bbd8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r3, r4, r4, asr #13 │ │ │ │ - cmneq r2, r8, asr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 67c84 <__cxa_atexit@plt+0x5bc24> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 67c94 <__cxa_atexit@plt+0x5bc34> │ │ │ │ - ldr r3, [pc, #48] @ 67ca0 <__cxa_atexit@plt+0x5bc40> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r4, lsl #27 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r4, [r4, r4] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67d14 <__cxa_atexit@plt+0x5bcb4> │ │ │ │ - ldr r1, [pc, #88] @ 67d1c <__cxa_atexit@plt+0x5bcbc> │ │ │ │ - ldr r2, [pc, #88] @ 67d20 <__cxa_atexit@plt+0x5bcc0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi 67154 <__cxa_atexit@plt+0x5b0f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6715c <__cxa_atexit@plt+0x5b0fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 841df4 <__cxa_atexit@plt+0x835d94> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r3, [r4, r8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 671c4 <__cxa_atexit@plt+0x5b164> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [pc, #72] @ 671cc <__cxa_atexit@plt+0x5b16c> │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #68] @ 671d0 <__cxa_atexit@plt+0x5b170> │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r8, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 67d04 <__cxa_atexit@plt+0x5bca4> │ │ │ │ - ldr r3, [pc, #56] @ 67d24 <__cxa_atexit@plt+0x5bcc4> │ │ │ │ - ldr r7, [pc, #56] @ 67d28 <__cxa_atexit@plt+0x5bcc8> │ │ │ │ - cmp r1, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + beq 671b4 <__cxa_atexit@plt+0x5b154> │ │ │ │ + ldr r7, [pc, #44] @ 671d4 <__cxa_atexit@plt+0x5b174> │ │ │ │ add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ + b 67580 <__cxa_atexit@plt+0x5b520> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orreq r3, r4, r0, ror r4 │ │ │ │ - ldrsbeq lr, [r2, #-196]! @ 0xffffff3c │ │ │ │ - ldrheq lr, [r2, #-204]! @ 0xffffff34 │ │ │ │ - ldrsheq lr, [r2, #-204]! @ 0xffffff34 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r3, r4, r8, lsr #31 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 671f8 <__cxa_atexit@plt+0x5b198> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 67580 <__cxa_atexit@plt+0x5b520> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 67d64 <__cxa_atexit@plt+0x5bd04> │ │ │ │ - ldr r3, [pc, #36] @ 67d68 <__cxa_atexit@plt+0x5bd08> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6721c <__cxa_atexit@plt+0x5b1bc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r0, lsl #25 │ │ │ │ - cmneq r2, r8, ror #24 │ │ │ │ - cmneq r2, ip, ror ip │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67260 <__cxa_atexit@plt+0x5b200> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6726c <__cxa_atexit@plt+0x5b20c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r4, r8, ror pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67ddc <__cxa_atexit@plt+0x5bd7c> │ │ │ │ - ldr r1, [pc, #88] @ 67de4 <__cxa_atexit@plt+0x5bd84> │ │ │ │ - ldr r2, [pc, #88] @ 67de8 <__cxa_atexit@plt+0x5bd88> │ │ │ │ + bhi 672b0 <__cxa_atexit@plt+0x5b250> │ │ │ │ + ldr r1, [pc, #44] @ 672b8 <__cxa_atexit@plt+0x5b258> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 672bc <__cxa_atexit@plt+0x5b25c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 67dcc <__cxa_atexit@plt+0x5bd6c> │ │ │ │ - ldr r3, [pc, #56] @ 67dec <__cxa_atexit@plt+0x5bd8c> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #48] @ 67df0 <__cxa_atexit@plt+0x5bd90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orreq r3, r4, r8, lsr #7 │ │ │ │ - orreq r3, r4, r0, lsr #13 │ │ │ │ - @ instruction: 0x0184369c │ │ │ │ - ldrsheq lr, [r2, #-180]! @ 0xffffff4c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r3, r4, r0, lsr #29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 67e2c <__cxa_atexit@plt+0x5bdcc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 67e30 <__cxa_atexit@plt+0x5bdd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r4, r8, asr #12 │ │ │ │ - orreq r3, r4, r4, asr #12 │ │ │ │ - cmneq r2, r8, lsr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 67e68 <__cxa_atexit@plt+0x5be08> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 67e70 <__cxa_atexit@plt+0x5be10> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 67308 <__cxa_atexit@plt+0x5b2a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 67310 <__cxa_atexit@plt+0x5b2b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e4224 <__cxa_atexit@plt+0xd81c4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r4, r4, ror #5 │ │ │ │ - cmneq r2, r0, asr #23 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 67ed4 <__cxa_atexit@plt+0x5be74> │ │ │ │ + orreq r3, r4, r4, asr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 67ee0 <__cxa_atexit@plt+0x5be80> │ │ │ │ - ldr r2, [pc, #68] @ 67ef0 <__cxa_atexit@plt+0x5be90> │ │ │ │ - ldr r1, [pc, #68] @ 67ef4 <__cxa_atexit@plt+0x5be94> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc 67358 <__cxa_atexit@plt+0x5b2f8> │ │ │ │ + ldr r2, [pc, #44] @ 67368 <__cxa_atexit@plt+0x5b308> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #4]! │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r7, [r8, #8] │ │ │ │ - ldr r7, [pc, #44] @ 67ef8 <__cxa_atexit@plt+0x5be98> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - orreq r3, r4, ip, ror r5 │ │ │ │ - cmneq r2, ip, lsl fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 67f40 <__cxa_atexit@plt+0x5bee0> │ │ │ │ - ldr r3, [pc, #104] @ 67f84 <__cxa_atexit@plt+0x5bf24> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 67f6c <__cxa_atexit@plt+0x5bf0c> │ │ │ │ - ldr r3, [pc, #84] @ 67f88 <__cxa_atexit@plt+0x5bf28> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r2, [pc, #56] @ 67f80 <__cxa_atexit@plt+0x5bf20> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 67f74 <__cxa_atexit@plt+0x5bf14> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 673e8 <__cxa_atexit@plt+0x5b388> │ │ │ │ + ldr lr, [pc, #104] @ 673f4 <__cxa_atexit@plt+0x5b394> │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [pc, #92] @ 673f8 <__cxa_atexit@plt+0x5b398> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r1, #3 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + beq 673dc <__cxa_atexit@plt+0x5b37c> │ │ │ │ + ldr r7, [pc, #56] @ 673fc <__cxa_atexit@plt+0x5b39c> │ │ │ │ + ldr r8, [r1, #3] │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-20] @ 0xffffffec │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq r2, ip, ror sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 67fac <__cxa_atexit@plt+0x5bf4c> │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x01843d98 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 67428 <__cxa_atexit@plt+0x5b3c8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r8, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 68004 <__cxa_atexit@plt+0x5bfa4> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - str r7, [r2, #4]! │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 68038 <__cxa_atexit@plt+0x5bfd8> │ │ │ │ - ldr r2, [pc, #140] @ 68078 <__cxa_atexit@plt+0x5c018> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68054 <__cxa_atexit@plt+0x5bff4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #80] @ 68074 <__cxa_atexit@plt+0x5c014> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 68070 <__cxa_atexit@plt+0x5c010> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r3, [pc, #16] @ 6806c <__cxa_atexit@plt+0x5c00c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - cmneq r2, r0, ror #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 680c0 <__cxa_atexit@plt+0x5c060> │ │ │ │ - ldr r2, [pc, #48] @ 680d8 <__cxa_atexit@plt+0x5c078> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc 67488 <__cxa_atexit@plt+0x5b428> │ │ │ │ + ldr r2, [pc, #68] @ 67494 <__cxa_atexit@plt+0x5b434> │ │ │ │ + ldr lr, [pc, #68] @ 67498 <__cxa_atexit@plt+0x5b438> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 680dc <__cxa_atexit@plt+0x5c07c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 68124 <__cxa_atexit@plt+0x5c0c4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [pc, #44] @ 6813c <__cxa_atexit@plt+0x5c0dc> │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add lr, pc, lr │ │ │ │ str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 68140 <__cxa_atexit@plt+0x5c0e0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmneq r2, ip, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 681a0 <__cxa_atexit@plt+0x5c140> │ │ │ │ - ldr r3, [pc, #48] @ 681b8 <__cxa_atexit@plt+0x5c158> │ │ │ │ - ldr r2, [pc, #48] @ 681bc <__cxa_atexit@plt+0x5c15c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 681c0 <__cxa_atexit@plt+0x5c160> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - cmneq r2, ip, asr #16 │ │ │ │ - cmneq r2, r4, lsr #17 │ │ │ │ - cmneq r2, r4, lsl #17 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68208 <__cxa_atexit@plt+0x5c1a8> │ │ │ │ - ldr r3, [pc, #48] @ 68220 <__cxa_atexit@plt+0x5c1c0> │ │ │ │ - ldr r2, [pc, #48] @ 68224 <__cxa_atexit@plt+0x5c1c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 68228 <__cxa_atexit@plt+0x5c1c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - cmneq r2, r4, ror #15 │ │ │ │ - cmneq r2, ip, lsr r8 │ │ │ │ - cmneq r2, r8, asr r1 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68268 <__cxa_atexit@plt+0x5c208> │ │ │ │ - ldr r2, [pc, #32] @ 68270 <__cxa_atexit@plt+0x5c210> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r8, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi 674f4 <__cxa_atexit@plt+0x5b494> │ │ │ │ + ldr r1, [pc, #68] @ 674fc <__cxa_atexit@plt+0x5b49c> │ │ │ │ + ldr r0, [pc, #68] @ 67500 <__cxa_atexit@plt+0x5b4a0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 674e4 <__cxa_atexit@plt+0x5b484> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b acb3c <__cxa_atexit@plt+0xa0adc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r3, r4, ip, ror ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 682d8 <__cxa_atexit@plt+0x5c278> │ │ │ │ - ldr r2, [pc, #64] @ 682f0 <__cxa_atexit@plt+0x5c290> │ │ │ │ - ldr r1, [pc, #64] @ 682f4 <__cxa_atexit@plt+0x5c294> │ │ │ │ - str r8, [r3, #12] │ │ │ │ + bcc 67560 <__cxa_atexit@plt+0x5b500> │ │ │ │ + ldr r2, [pc, #44] @ 67570 <__cxa_atexit@plt+0x5b510> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - ldr r3, [pc, #52] @ 682f8 <__cxa_atexit@plt+0x5c298> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ 682fc <__cxa_atexit@plt+0x5c29c> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrheq lr, [r2, #-4]! │ │ │ │ - @ instruction: 0x01843190 │ │ │ │ - cmneq r2, r4, lsl #15 │ │ │ │ - cmneq r2, r0, ror #14 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 68354 <__cxa_atexit@plt+0x5c2f4> │ │ │ │ - ldr r2, [pc, #64] @ 6836c <__cxa_atexit@plt+0x5c30c> │ │ │ │ - ldr r1, [pc, #64] @ 68370 <__cxa_atexit@plt+0x5c310> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - ldr r3, [pc, #52] @ 68374 <__cxa_atexit@plt+0x5c314> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #6 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ 68378 <__cxa_atexit@plt+0x5c318> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6764c <__cxa_atexit@plt+0x5b5ec> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6762c <__cxa_atexit@plt+0x5b5cc> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + cmp r0, r3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r7, r8} │ │ │ │ + bcc 67654 <__cxa_atexit@plt+0x5b5f4> │ │ │ │ + ldr ip, [pc, #192] @ 67684 <__cxa_atexit@plt+0x5b624> │ │ │ │ + ldr sl, [pc, #192] @ 67688 <__cxa_atexit@plt+0x5b628> │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #136] @ 6768c <__cxa_atexit@plt+0x5b62c> │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmneq r2, r8, lsr r0 │ │ │ │ - orreq r3, r4, r4, lsl r1 │ │ │ │ - cmneq r2, r8, lsl #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 683e4 <__cxa_atexit@plt+0x5c384> │ │ │ │ - ldr r2, [pc, #84] @ 683ec <__cxa_atexit@plt+0x5c38c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 683c0 <__cxa_atexit@plt+0x5c360> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 683d0 <__cxa_atexit@plt+0x5c370> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 683f4 <__cxa_atexit@plt+0x5c394> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 683f0 <__cxa_atexit@plt+0x5c390> │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #120] @ 67690 <__cxa_atexit@plt+0x5b630> │ │ │ │ + sub r8, r3, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #48]! @ 0x30 │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r3, [pc, #72] @ 6767c <__cxa_atexit@plt+0x5b61c> │ │ │ │ + ldr r7, [pc, #72] @ 67680 <__cxa_atexit@plt+0x5b620> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01842d90 │ │ │ │ - cmpeq sp, r6, asr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ 67678 <__cxa_atexit@plt+0x5b618> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, r4, lsl #5 │ │ │ │ + orreq r3, r4, r8, ror fp │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + orreq r3, r4, r0, lsr #23 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68420 <__cxa_atexit@plt+0x5c3c0> │ │ │ │ - ldr r8, [pc, #32] @ 68438 <__cxa_atexit@plt+0x5c3d8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 68434 <__cxa_atexit@plt+0x5c3d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r4, r0, asr #26 │ │ │ │ - cmpeq sp, r6, ror r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68494 <__cxa_atexit@plt+0x5c434> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 684a0 <__cxa_atexit@plt+0x5c440> │ │ │ │ - ldr r2, [pc, #68] @ 684b0 <__cxa_atexit@plt+0x5c450> │ │ │ │ - ldr r8, [pc, #68] @ 684b4 <__cxa_atexit@plt+0x5c454> │ │ │ │ - ldr r1, [pc, #68] @ 684b8 <__cxa_atexit@plt+0x5c458> │ │ │ │ + str r7, [r5, #16] │ │ │ │ + bcc 67724 <__cxa_atexit@plt+0x5b6c4> │ │ │ │ + ldr r2, [pc, #128] @ 6773c <__cxa_atexit@plt+0x5b6dc> │ │ │ │ + ldr lr, [pc, #128] @ 67740 <__cxa_atexit@plt+0x5b6e0> │ │ │ │ + ldr r8, [pc, #128] @ 67744 <__cxa_atexit@plt+0x5b6e4> │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r1, r3, #24 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + stm r1, {r0, r2, r9, lr} │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #52] @ 67748 <__cxa_atexit@plt+0x5b6e8> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #48]! @ 0x30 │ │ │ │ + mov r7, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #32] @ 6774c <__cxa_atexit@plt+0x5b6ec> │ │ │ │ + mov r2, #60 @ 0x3c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + orreq r3, r4, r4, lsr #21 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 677dc <__cxa_atexit@plt+0x5b77c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 677e8 <__cxa_atexit@plt+0x5b788> │ │ │ │ + ldr lr, [pc, #120] @ 677f8 <__cxa_atexit@plt+0x5b798> │ │ │ │ + ldr r0, [pc, #120] @ 677fc <__cxa_atexit@plt+0x5b79c> │ │ │ │ + add r8, r7, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + ldr r9, [pc, #100] @ 67800 <__cxa_atexit@plt+0x5b7a0> │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + beq 677cc <__cxa_atexit@plt+0x5b76c> │ │ │ │ + ldr r3, [pc, #64] @ 67804 <__cxa_atexit@plt+0x5b7a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 67580 <__cxa_atexit@plt+0x5b520> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r9 │ │ │ │ - orreq r2, r4, r0, asr #25 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0x018439b0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 67828 <__cxa_atexit@plt+0x5b7c8> │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 67580 <__cxa_atexit@plt+0x5b520> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 684f8 <__cxa_atexit@plt+0x5c498> │ │ │ │ - ldr r2, [pc, #40] @ 68500 <__cxa_atexit@plt+0x5c4a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 68504 <__cxa_atexit@plt+0x5c4a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r4, r8, asr ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6784c <__cxa_atexit@plt+0x5b7ec> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6856c <__cxa_atexit@plt+0x5c50c> │ │ │ │ - ldr lr, [pc, #76] @ 68578 <__cxa_atexit@plt+0x5c518> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6857c <__cxa_atexit@plt+0x5c51c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r2, r4, r8, asr #29 │ │ │ │ - cmneq r2, ip, lsl ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 685ec <__cxa_atexit@plt+0x5c58c> │ │ │ │ - ldr r2, [pc, #88] @ 685fc <__cxa_atexit@plt+0x5c59c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 685dc <__cxa_atexit@plt+0x5c57c> │ │ │ │ - ldr r2, [pc, #68] @ 68600 <__cxa_atexit@plt+0x5c5a0> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 68604 <__cxa_atexit@plt+0x5c5a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 67890 <__cxa_atexit@plt+0x5b830> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6789c <__cxa_atexit@plt+0x5b83c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, ror #9 │ │ │ │ - @ instruction: 0x0172db98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 68630 <__cxa_atexit@plt+0x5c5d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, ror #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6865c <__cxa_atexit@plt+0x5c5fc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 68660 <__cxa_atexit@plt+0x5c600> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01842c9c │ │ │ │ - cmneq r2, r0, lsr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 686ac <__cxa_atexit@plt+0x5c64c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 686bc <__cxa_atexit@plt+0x5c65c> │ │ │ │ - ldr r3, [pc, #48] @ 686c8 <__cxa_atexit@plt+0x5c668> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, ip, ror r4 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r4, r8, asr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6877c <__cxa_atexit@plt+0x5c71c> │ │ │ │ - ldr r7, [pc, #152] @ 68788 <__cxa_atexit@plt+0x5c728> │ │ │ │ - ldr r0, [pc, #152] @ 6878c <__cxa_atexit@plt+0x5c72c> │ │ │ │ - ldr r1, [pc, #152] @ 68790 <__cxa_atexit@plt+0x5c730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - and r2, r1, #3 │ │ │ │ - add r0, pc, #4 │ │ │ │ - ldr r2, [r0, r2, lsl #2] │ │ │ │ - add pc, r0, r2 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 68794 <__cxa_atexit@plt+0x5c734> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #56] @ 68798 <__cxa_atexit@plt+0x5c738> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #52] @ 6879c <__cxa_atexit@plt+0x5c73c> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 67900 <__cxa_atexit@plt+0x5b8a0> │ │ │ │ + ldr r2, [pc, #76] @ 6790c <__cxa_atexit@plt+0x5b8ac> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 67910 <__cxa_atexit@plt+0x5b8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 678f8 <__cxa_atexit@plt+0x5b898> │ │ │ │ + ldr r3, [pc, #44] @ 67914 <__cxa_atexit@plt+0x5b8b4> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0172e390 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r2, r4, ip, lsr sl │ │ │ │ - cmneq r2, r4, asr r3 │ │ │ │ - cmneq r2, ip, asr r3 │ │ │ │ - cmneq r2, r0, asr #6 │ │ │ │ - cmneq r2, r8, lsr #7 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r3, r4, r0, ror r8 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 687f4 <__cxa_atexit@plt+0x5c794> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 68808 <__cxa_atexit@plt+0x5c7a8> │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bne 687fc <__cxa_atexit@plt+0x5c79c> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 68810 <__cxa_atexit@plt+0x5c7b0> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #48] @ 68814 <__cxa_atexit@plt+0x5c7b4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 67938 <__cxa_atexit@plt+0x5b8d8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - b 687fc <__cxa_atexit@plt+0x5c79c> │ │ │ │ - ldr r7, [pc, #16] @ 6880c <__cxa_atexit@plt+0x5c7ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r0, asr #5 │ │ │ │ - cmneq r2, r0, lsr #5 │ │ │ │ - cmneq r2, r0, ror #5 │ │ │ │ - cmneq r2, r4, asr #5 │ │ │ │ - cmneq r2, ip, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68858 <__cxa_atexit@plt+0x5c7f8> │ │ │ │ - ldr r2, [pc, #40] @ 68860 <__cxa_atexit@plt+0x5c800> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 68864 <__cxa_atexit@plt+0x5c804> │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67978 <__cxa_atexit@plt+0x5b918> │ │ │ │ + ldr r1, [pc, #48] @ 67990 <__cxa_atexit@plt+0x5b930> │ │ │ │ + asr r2, r7, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r2, [r4, r4] │ │ │ │ - cmneq r2, r0, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - cmneq r2, r4, ror #4 │ │ │ │ + ldr r3, [pc, #20] @ 67994 <__cxa_atexit@plt+0x5b934> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r4, r4, ror sl │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 688c0 <__cxa_atexit@plt+0x5c860> │ │ │ │ - ldr r2, [pc, #40] @ 688c8 <__cxa_atexit@plt+0x5c868> │ │ │ │ + bhi 679f0 <__cxa_atexit@plt+0x5b990> │ │ │ │ + ldr r1, [pc, #68] @ 679f8 <__cxa_atexit@plt+0x5b998> │ │ │ │ + ldr r0, [pc, #68] @ 679fc <__cxa_atexit@plt+0x5b99c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 688cc <__cxa_atexit@plt+0x5c86c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 679e0 <__cxa_atexit@plt+0x5b980> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r4, ip, lsl #17 │ │ │ │ - cmneq r2, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldrsheq lr, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r3, r4, r0, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68928 <__cxa_atexit@plt+0x5c8c8> │ │ │ │ - ldr r2, [pc, #40] @ 68930 <__cxa_atexit@plt+0x5c8d0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 68934 <__cxa_atexit@plt+0x5c8d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi 67b24 <__cxa_atexit@plt+0x5bac4> │ │ │ │ + ldr r0, [pc, #268] @ 67b48 <__cxa_atexit@plt+0x5bae8> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 67b04 <__cxa_atexit@plt+0x5baa4> │ │ │ │ + ldr lr, [pc, #236] @ 67b4c <__cxa_atexit@plt+0x5baec> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 67b14 <__cxa_atexit@plt+0x5bab4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 67b30 <__cxa_atexit@plt+0x5bad0> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 67b50 <__cxa_atexit@plt+0x5baf0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r4, r4, lsr #16 │ │ │ │ - cmneq r2, r0, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - cmneq r2, ip, lsl #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r8, r6 │ │ │ │ - sub r6, r5, #16 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 689b8 <__cxa_atexit@plt+0x5c958> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 689c4 <__cxa_atexit@plt+0x5c964> │ │ │ │ - ldr r3, [pc, #76] @ 689d4 <__cxa_atexit@plt+0x5c974> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #68] @ 689d8 <__cxa_atexit@plt+0x5c978> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - str r7, [r8, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r7, [pc, #40] @ 689dc <__cxa_atexit@plt+0x5c97c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0x01842a98 │ │ │ │ - cmneq r2, r8, asr r1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68a24 <__cxa_atexit@plt+0x5c9c4> │ │ │ │ - ldr r3, [pc, #104] @ 68a68 <__cxa_atexit@plt+0x5ca08> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 68a50 <__cxa_atexit@plt+0x5c9f0> │ │ │ │ - ldr r3, [pc, #84] @ 68a6c <__cxa_atexit@plt+0x5ca0c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r2, [pc, #56] @ 68a64 <__cxa_atexit@plt+0x5ca04> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 68a58 <__cxa_atexit@plt+0x5c9f8> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #5 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrheq lr, [r2, #-8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 68a90 <__cxa_atexit@plt+0x5ca30> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r4, lsl #1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + ldrdeq r3, [r4, r8] │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68ac4 <__cxa_atexit@plt+0x5ca64> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - ldr r3, [pc, #52] @ 68aec <__cxa_atexit@plt+0x5ca8c> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r3, [pc, #24] @ 68ae4 <__cxa_atexit@plt+0x5ca84> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r2, [pc, #20] @ 68ae8 <__cxa_atexit@plt+0x5ca88> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 67c34 <__cxa_atexit@plt+0x5bbd4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 9eccc <__cxa_atexit@plt+0x92c6c> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq r2, r0, ror #18 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 68b58 <__cxa_atexit@plt+0x5caf8> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 68b30 <__cxa_atexit@plt+0x5cad0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 68b38 <__cxa_atexit@plt+0x5cad8> │ │ │ │ - ldr r3, [pc, #60] @ 68b64 <__cxa_atexit@plt+0x5cb04> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 67c14 <__cxa_atexit@plt+0x5bbb4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 67c20 <__cxa_atexit@plt+0x5bbc0> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 67c38 <__cxa_atexit@plt+0x5bbd8> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 68b5c <__cxa_atexit@plt+0x5cafc> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #24] @ 68b60 <__cxa_atexit@plt+0x5cb00> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 9eccc <__cxa_atexit@plt+0x92c6c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - cmneq r2, ip, ror #17 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq r2, r0, lsr #31 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq r3, r4, r8, asr #11 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 67cd4 <__cxa_atexit@plt+0x5bc74> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 67ce0 <__cxa_atexit@plt+0x5bc80> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r4, r0, lsl #10 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 68b94 <__cxa_atexit@plt+0x5cb34> │ │ │ │ - ldr r3, [pc, #40] @ 68bb4 <__cxa_atexit@plt+0x5cb54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ - ldr r3, [pc, #28] @ 68bb8 <__cxa_atexit@plt+0x5cb58> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #24] @ 68bbc <__cxa_atexit@plt+0x5cb5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 67d38 <__cxa_atexit@plt+0x5bcd8> │ │ │ │ + ldr r2, [pc, #60] @ 67d44 <__cxa_atexit@plt+0x5bce4> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 9eccc <__cxa_atexit@plt+0x92c6c> │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 67d2c <__cxa_atexit@plt+0x5bccc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 67d50 <__cxa_atexit@plt+0x5bcf0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x0172d890 │ │ │ │ - cmneq r2, r4, lsr pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68bf8 <__cxa_atexit@plt+0x5cb98> │ │ │ │ - ldr r3, [pc, #100] @ 68c44 <__cxa_atexit@plt+0x5cbe4> │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r2, [pc, #96] @ 68c48 <__cxa_atexit@plt+0x5cbe8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 9eccc <__cxa_atexit@plt+0x92c6c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 68c34 <__cxa_atexit@plt+0x5cbd4> │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 67e54 <__cxa_atexit@plt+0x5bdf4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 67da4 <__cxa_atexit@plt+0x5bd44> │ │ │ │ + ldr lr, [pc, #244] @ 67e70 <__cxa_atexit@plt+0x5be10> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [pc, #56] @ 68c4c <__cxa_atexit@plt+0x5cbec> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ + str r7, [r6, #12] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #192] @ 67e6c <__cxa_atexit@plt+0x5be0c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 67e4c <__cxa_atexit@plt+0x5bdec> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 67e5c <__cxa_atexit@plt+0x5bdfc> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 67e74 <__cxa_atexit@plt+0x5be14> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ + b 67e60 <__cxa_atexit@plt+0x5be00> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r2, ip, asr #16 │ │ │ │ - @ instruction: 0xfffffcd4 │ │ │ │ - @ instruction: 0x0172de94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r3, r4, r8, asr #8 │ │ │ │ + orreq r3, r4, ip, lsl #7 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68c94 <__cxa_atexit@plt+0x5cc34> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 68ca0 <__cxa_atexit@plt+0x5cc40> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + bcc 67f10 <__cxa_atexit@plt+0x5beb0> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 67f1c <__cxa_atexit@plt+0x5bebc> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc08 │ │ │ │ - cmneq r2, r0, asr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r4, r4, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68ce8 <__cxa_atexit@plt+0x5cc88> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 68cf4 <__cxa_atexit@plt+0x5cc94> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc 67f98 <__cxa_atexit@plt+0x5bf38> │ │ │ │ + ldr r2, [pc, #96] @ 67fa8 <__cxa_atexit@plt+0x5bf48> │ │ │ │ + ldr lr, [pc, #96] @ 67fac <__cxa_atexit@plt+0x5bf4c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 67fb0 <__cxa_atexit@plt+0x5bf50> │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffb4c │ │ │ │ - ldrheq sp, [r2, #-168]! @ 0xffffff58 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68d58 <__cxa_atexit@plt+0x5ccf8> │ │ │ │ - ldr r3, [pc, #52] @ 68d70 <__cxa_atexit@plt+0x5cd10> │ │ │ │ - ldr r2, [pc, #52] @ 68d74 <__cxa_atexit@plt+0x5cd14> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 6808c <__cxa_atexit@plt+0x5c02c> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 68094 <__cxa_atexit@plt+0x5c034> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [pc, #236] @ 680d4 <__cxa_atexit@plt+0x5c074> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #228] @ 680d8 <__cxa_atexit@plt+0x5c078> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr fp, [pc, #224] @ 680dc <__cxa_atexit@plt+0x5c07c> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r1, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 68d78 <__cxa_atexit@plt+0x5cd18> │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + mov r3, r2 │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r3, #32]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r1, [r2, #64] @ 0x40 │ │ │ │ + ldr sl, [pc, #184] @ 680e0 <__cxa_atexit@plt+0x5c080> │ │ │ │ + mov fp, r2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ + str sl, [fp, #56]! @ 0x38 │ │ │ │ + str fp, [r5, #-8] │ │ │ │ + ldr r0, [pc, #164] @ 680e4 <__cxa_atexit@plt+0x5c084> │ │ │ │ + str r3, [r2, #48] @ 0x30 │ │ │ │ + str r1, [r2, #52] @ 0x34 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ + add r2, r2, #76 @ 0x4c │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 680b0 <__cxa_atexit@plt+0x5c050> │ │ │ │ + ldr r3, [pc, #132] @ 680f0 <__cxa_atexit@plt+0x5c090> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str fp, [r6, #76] @ 0x4c │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r7, [r6, #80] @ 0x50 │ │ │ │ + str r3, [r6, #72] @ 0x48 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 6809c <__cxa_atexit@plt+0x5c03c> │ │ │ │ + mov r7, #68 @ 0x44 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #72] @ 680ec <__cxa_atexit@plt+0x5c08c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - @ instruction: 0x0172dd90 │ │ │ │ - cmneq r2, r4, lsl lr │ │ │ │ - ldrsheq sp, [r2, #-212]! @ 0xffffff2c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + ldr r6, [pc, #48] @ 680e8 <__cxa_atexit@plt+0x5c088> │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r5, #12 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + str r6, [ip] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff134 │ │ │ │ + @ instruction: 0xfffff750 │ │ │ │ + @ instruction: 0xfffff894 │ │ │ │ + @ instruction: 0x01843190 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq r2, r4, lsl fp │ │ │ │ + orreq r3, r4, r4, asr r1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 68dc4 <__cxa_atexit@plt+0x5cd64> │ │ │ │ - ldr r3, [pc, #52] @ 68ddc <__cxa_atexit@plt+0x5cd7c> │ │ │ │ - ldr r2, [pc, #52] @ 68de0 <__cxa_atexit@plt+0x5cd80> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 68138 <__cxa_atexit@plt+0x5c0d8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 68150 <__cxa_atexit@plt+0x5c0f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 68de4 <__cxa_atexit@plt+0x5cd84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffbac │ │ │ │ - cmneq r2, r4, lsr #26 │ │ │ │ - cmneq r2, r8, lsr #27 │ │ │ │ - ldrsbeq sp, [r2, #-76]! @ 0xffffffb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r3, [pc, #20] @ 68154 <__cxa_atexit@plt+0x5c0f4> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r4, r0, lsr #1 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 68e34 <__cxa_atexit@plt+0x5cdd4> │ │ │ │ - ldr r2, [pc, #52] @ 68e3c <__cxa_atexit@plt+0x5cddc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 68e40 <__cxa_atexit@plt+0x5cde0> │ │ │ │ + bhi 681b8 <__cxa_atexit@plt+0x5c158> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 681c0 <__cxa_atexit@plt+0x5c160> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 681c4 <__cxa_atexit@plt+0x5c164> │ │ │ │ add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 68e44 <__cxa_atexit@plt+0x5cde4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 681a8 <__cxa_atexit@plt+0x5c148> │ │ │ │ + ldr r7, [pc, #40] @ 681c8 <__cxa_atexit@plt+0x5c168> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 68444 <__cxa_atexit@plt+0x5c3e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r2, r4, r8, lsr #6 │ │ │ │ - strdeq r2, [r4, ip] │ │ │ │ - cmneq r2, r0, ror r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68e74 <__cxa_atexit@plt+0x5ce14> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01842fb0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68ee8 <__cxa_atexit@plt+0x5ce88> │ │ │ │ - ldr r2, [pc, #84] @ 68ef0 <__cxa_atexit@plt+0x5ce90> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 68ec4 <__cxa_atexit@plt+0x5ce64> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 68ed4 <__cxa_atexit@plt+0x5ce74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 68ef8 <__cxa_atexit@plt+0x5ce98> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 681ec <__cxa_atexit@plt+0x5c18c> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 68ef4 <__cxa_atexit@plt+0x5ce94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r2, r4, ip, lsl #5 │ │ │ │ - cmpeq sp, r2, asr #15 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 68444 <__cxa_atexit@plt+0x5c3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 68f24 <__cxa_atexit@plt+0x5cec4> │ │ │ │ - ldr r8, [pc, #32] @ 68f3c <__cxa_atexit@plt+0x5cedc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 68f38 <__cxa_atexit@plt+0x5ced8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r4, ip, lsr r2 │ │ │ │ - cmpeq sp, r2, ror r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #16] @ 68210 <__cxa_atexit@plt+0x5c1b0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 68f98 <__cxa_atexit@plt+0x5cf38> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 68fa4 <__cxa_atexit@plt+0x5cf44> │ │ │ │ - ldr r2, [pc, #68] @ 68fb4 <__cxa_atexit@plt+0x5cf54> │ │ │ │ - ldr r8, [pc, #68] @ 68fb8 <__cxa_atexit@plt+0x5cf58> │ │ │ │ - ldr r1, [pc, #68] @ 68fbc <__cxa_atexit@plt+0x5cf5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 68254 <__cxa_atexit@plt+0x5c1f4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 68260 <__cxa_atexit@plt+0x5c200> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, r4, lsl #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 682a4 <__cxa_atexit@plt+0x5c244> │ │ │ │ + ldr r1, [pc, #44] @ 682ac <__cxa_atexit@plt+0x5c24c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 682b0 <__cxa_atexit@plt+0x5c250> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r2, r4, ip, lsr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsheq r7, [sp, #-72] @ 0xffffffb8 │ │ │ │ - @ instruction: 0x018421bc │ │ │ │ - cmneq r2, r4, lsl #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69004 <__cxa_atexit@plt+0x5cfa4> │ │ │ │ - ldr lr, [pc, #44] @ 6900c <__cxa_atexit@plt+0x5cfac> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + bhi 68320 <__cxa_atexit@plt+0x5c2c0> │ │ │ │ + ldr r1, [pc, #68] @ 68328 <__cxa_atexit@plt+0x5c2c8> │ │ │ │ + ldr r0, [pc, #68] @ 6832c <__cxa_atexit@plt+0x5c2cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 69010 <__cxa_atexit@plt+0x5cfb0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 68310 <__cxa_atexit@plt+0x5c2b0> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r2, r4, ip, asr #2 │ │ │ │ - ldrheq sp, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r2, r4, r0, asr lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 690b4 <__cxa_atexit@plt+0x5d054> │ │ │ │ - ldr lr, [pc, #132] @ 690c0 <__cxa_atexit@plt+0x5d060> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 690c4 <__cxa_atexit@plt+0x5d064> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 690c8 <__cxa_atexit@plt+0x5d068> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 690cc <__cxa_atexit@plt+0x5d06c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r2, r4, r0, lsr #7 │ │ │ │ - ldrdeq r2, [r4, ip] │ │ │ │ - cmneq r2, r4, lsl #4 │ │ │ │ - andeq r0, r4, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 69110 <__cxa_atexit@plt+0x5d0b0> │ │ │ │ - ldr r2, [pc, #44] @ 69128 <__cxa_atexit@plt+0x5d0c8> │ │ │ │ + bcc 6838c <__cxa_atexit@plt+0x5c32c> │ │ │ │ + ldr r2, [pc, #44] @ 6839c <__cxa_atexit@plt+0x5c33c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 6912c <__cxa_atexit@plt+0x5d0cc> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - cmneq r2, r4, ror sl │ │ │ │ - @ instruction: 0x0172da9c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 691a8 <__cxa_atexit@plt+0x5d148> │ │ │ │ - ldr r2, [pc, #92] @ 691b0 <__cxa_atexit@plt+0x5d150> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 69198 <__cxa_atexit@plt+0x5d138> │ │ │ │ - ldr r7, [pc, #64] @ 691b4 <__cxa_atexit@plt+0x5d154> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r2, r8, lsl sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 691e0 <__cxa_atexit@plt+0x5d180> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, ror #19 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6920c <__cxa_atexit@plt+0x5d1ac> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 69210 <__cxa_atexit@plt+0x5d1b0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r2, r4, ip, ror #1 │ │ │ │ - cmneq r2, r8, ror r9 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6926c <__cxa_atexit@plt+0x5d20c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 69278 <__cxa_atexit@plt+0x5d218> │ │ │ │ - ldr r2, [pc, #68] @ 69298 <__cxa_atexit@plt+0x5d238> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 69294 <__cxa_atexit@plt+0x5d234> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68410 <__cxa_atexit@plt+0x5c3b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 68418 <__cxa_atexit@plt+0x5c3b8> │ │ │ │ + ldr lr, [pc, #88] @ 6842c <__cxa_atexit@plt+0x5c3cc> │ │ │ │ + ldr r0, [pc, #88] @ 68430 <__cxa_atexit@plt+0x5c3d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 68434 <__cxa_atexit@plt+0x5c3d4> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r8, lsl #18 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - cmneq r2, r4, lsl #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 692d0 <__cxa_atexit@plt+0x5d270> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 692d8 <__cxa_atexit@plt+0x5d278> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + b 68420 <__cxa_atexit@plt+0x5c3c0> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, ip, ror lr │ │ │ │ - cmneq r2, r4, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq r2, r4, r0, ror #26 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69378 <__cxa_atexit@plt+0x5d318> │ │ │ │ - ldr r2, [pc, #152] @ 69394 <__cxa_atexit@plt+0x5d334> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69358 <__cxa_atexit@plt+0x5d2f8> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 69364 <__cxa_atexit@plt+0x5d304> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 69380 <__cxa_atexit@plt+0x5d320> │ │ │ │ - ldr r3, [pc, #112] @ 6939c <__cxa_atexit@plt+0x5d33c> │ │ │ │ - ldr r1, [pc, #112] @ 693a0 <__cxa_atexit@plt+0x5d340> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ + bhi 684e8 <__cxa_atexit@plt+0x5c488> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 684c8 <__cxa_atexit@plt+0x5c468> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 684f8 <__cxa_atexit@plt+0x5c498> │ │ │ │ + ldr r7, [pc, #180] @ 6852c <__cxa_atexit@plt+0x5c4cc> │ │ │ │ + ldr lr, [pc, #180] @ 68530 <__cxa_atexit@plt+0x5c4d0> │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r1, [pc, #136] @ 68534 <__cxa_atexit@plt+0x5c4d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 69398 <__cxa_atexit@plt+0x5d338> │ │ │ │ + ldr r3, [pc, #84] @ 68524 <__cxa_atexit@plt+0x5c4c4> │ │ │ │ + ldr r7, [pc, #84] @ 68528 <__cxa_atexit@plt+0x5c4c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 68520 <__cxa_atexit@plt+0x5c4c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #28] @ 6851c <__cxa_atexit@plt+0x5c4bc> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r1, r4, r4, lsl lr │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq r1, r4, r8, asr #28 │ │ │ │ - ldrsheq sp, [r2, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69400 <__cxa_atexit@plt+0x5d3a0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 69414 <__cxa_atexit@plt+0x5d3b4> │ │ │ │ - ldr r2, [pc, #84] @ 69428 <__cxa_atexit@plt+0x5d3c8> │ │ │ │ - ldr r1, [pc, #84] @ 6942c <__cxa_atexit@plt+0x5d3cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 69424 <__cxa_atexit@plt+0x5d3c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r4, r8, ror sp │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - orreq r1, r4, r0, lsr #27 │ │ │ │ - cmneq r2, r0, ror r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69464 <__cxa_atexit@plt+0x5d404> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6946c <__cxa_atexit@plt+0x5d40c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r4, r8, ror #25 │ │ │ │ - cmneq r2, r0, lsr r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 694f4 <__cxa_atexit@plt+0x5d494> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 694e0 <__cxa_atexit@plt+0x5d480> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 694fc <__cxa_atexit@plt+0x5d49c> │ │ │ │ - ldr r2, [pc, #112] @ 69524 <__cxa_atexit@plt+0x5d4c4> │ │ │ │ - ldr r1, [pc, #112] @ 69528 <__cxa_atexit@plt+0x5d4c8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 69520 <__cxa_atexit@plt+0x5d4c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 6951c <__cxa_atexit@plt+0x5d4bc> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01841c98 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - orreq r1, r4, r0, asr #25 │ │ │ │ - cmneq r2, r4, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 69580 <__cxa_atexit@plt+0x5d520> │ │ │ │ - ldr r2, [pc, #64] @ 69598 <__cxa_atexit@plt+0x5d538> │ │ │ │ - ldr r1, [pc, #64] @ 6959c <__cxa_atexit@plt+0x5d53c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrsbeq sp, [r2, #-96]! @ 0xffffffa0 │ │ │ │ + cmneq r2, r8, ror #7 │ │ │ │ + ldrdeq r2, [r4, ip] │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + orreq r2, r4, r8, lsl #26 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 685ac <__cxa_atexit@plt+0x5c54c> │ │ │ │ + ldr r3, [pc, #100] @ 685c4 <__cxa_atexit@plt+0x5c564> │ │ │ │ + ldr r2, [pc, #100] @ 685c8 <__cxa_atexit@plt+0x5c568> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r8, [r8, #44] @ 0x2c │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r8, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str r3, [r8, #32] │ │ │ │ + ldr r3, [pc, #52] @ 685cc <__cxa_atexit@plt+0x5c56c> │ │ │ │ + mov r7, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 695a0 <__cxa_atexit@plt+0x5d540> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #28] @ 685d0 <__cxa_atexit@plt+0x5c570> │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r1, r4, ip, lsl ip │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrsheq sp, [r2, #-92]! @ 0xffffffa4 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq r2, r4, ip, lsl ip │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 695d8 <__cxa_atexit@plt+0x5d578> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 695e0 <__cxa_atexit@plt+0x5d580> │ │ │ │ + bhi 6860c <__cxa_atexit@plt+0x5c5ac> │ │ │ │ + ldr r2, [pc, #36] @ 68614 <__cxa_atexit@plt+0x5c5b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 68618 <__cxa_atexit@plt+0x5c5b8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + b 935c74 <__cxa_atexit@plt+0x929c14> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, r4, ror fp │ │ │ │ - ldrheq sp, [r2, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + orreq r2, r4, ip, asr #22 │ │ │ │ + orreq r2, r4, ip, ror #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69680 <__cxa_atexit@plt+0x5d620> │ │ │ │ - ldr r2, [pc, #152] @ 6969c <__cxa_atexit@plt+0x5d63c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + bhi 6867c <__cxa_atexit@plt+0x5c61c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 68684 <__cxa_atexit@plt+0x5c624> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 68688 <__cxa_atexit@plt+0x5c628> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69660 <__cxa_atexit@plt+0x5d600> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6966c <__cxa_atexit@plt+0x5d60c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 69688 <__cxa_atexit@plt+0x5d628> │ │ │ │ - ldr r3, [pc, #112] @ 696a4 <__cxa_atexit@plt+0x5d644> │ │ │ │ - ldr r1, [pc, #112] @ 696a8 <__cxa_atexit@plt+0x5d648> │ │ │ │ - add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 6866c <__cxa_atexit@plt+0x5c60c> │ │ │ │ + ldr r7, [pc, #40] @ 6868c <__cxa_atexit@plt+0x5c62c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 68444 <__cxa_atexit@plt+0x5c3e4> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 696a0 <__cxa_atexit@plt+0x5d640> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r1, r4, ip, lsl #22 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq r1, r4, r0, asr #22 │ │ │ │ - ldrsheq sp, [r2, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r2, r4, ip, ror #21 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 686b0 <__cxa_atexit@plt+0x5c650> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 68444 <__cxa_atexit@plt+0x5c3e4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69708 <__cxa_atexit@plt+0x5d6a8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6971c <__cxa_atexit@plt+0x5d6bc> │ │ │ │ - ldr r2, [pc, #84] @ 69730 <__cxa_atexit@plt+0x5d6d0> │ │ │ │ - ldr r1, [pc, #84] @ 69734 <__cxa_atexit@plt+0x5d6d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6972c <__cxa_atexit@plt+0x5d6cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r4, r0, ror sl │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x01841a98 │ │ │ │ - cmneq r2, r8, ror #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 686d4 <__cxa_atexit@plt+0x5c674> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6976c <__cxa_atexit@plt+0x5d70c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 69774 <__cxa_atexit@plt+0x5d714> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68718 <__cxa_atexit@plt+0x5c6b8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 68724 <__cxa_atexit@plt+0x5c6c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, r0, ror #19 │ │ │ │ - cmneq r2, r8, lsr #8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 697fc <__cxa_atexit@plt+0x5d79c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 697e8 <__cxa_atexit@plt+0x5d788> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69804 <__cxa_atexit@plt+0x5d7a4> │ │ │ │ - ldr r2, [pc, #112] @ 6982c <__cxa_atexit@plt+0x5d7cc> │ │ │ │ - ldr r1, [pc, #112] @ 69830 <__cxa_atexit@plt+0x5d7d0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68788 <__cxa_atexit@plt+0x5c728> │ │ │ │ + ldr r2, [pc, #76] @ 68794 <__cxa_atexit@plt+0x5c734> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 68798 <__cxa_atexit@plt+0x5c738> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 69828 <__cxa_atexit@plt+0x5d7c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 68780 <__cxa_atexit@plt+0x5c720> │ │ │ │ + ldr r3, [pc, #44] @ 6879c <__cxa_atexit@plt+0x5c73c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 69824 <__cxa_atexit@plt+0x5d7c4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x01841990 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x018419b8 │ │ │ │ - cmneq r2, ip, ror #6 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r2, r4, r8, ror #19 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 687c0 <__cxa_atexit@plt+0x5c760> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 69888 <__cxa_atexit@plt+0x5d828> │ │ │ │ - ldr r2, [pc, #64] @ 698a0 <__cxa_atexit@plt+0x5d840> │ │ │ │ - ldr r1, [pc, #64] @ 698a4 <__cxa_atexit@plt+0x5d844> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 68800 <__cxa_atexit@plt+0x5c7a0> │ │ │ │ + ldr r1, [pc, #48] @ 68818 <__cxa_atexit@plt+0x5c7b8> │ │ │ │ + asr r2, r7, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 698a8 <__cxa_atexit@plt+0x5d848> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 6881c <__cxa_atexit@plt+0x5c7bc> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r1, r4, r4, lsl r9 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrsheq sp, [r2, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r2, r4, ip, ror #23 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 698e0 <__cxa_atexit@plt+0x5d880> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 698e8 <__cxa_atexit@plt+0x5d888> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 68878 <__cxa_atexit@plt+0x5c818> │ │ │ │ + ldr r1, [pc, #68] @ 68880 <__cxa_atexit@plt+0x5c820> │ │ │ │ + ldr r0, [pc, #68] @ 68884 <__cxa_atexit@plt+0x5c824> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 68868 <__cxa_atexit@plt+0x5c808> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, ip, ror #16 │ │ │ │ - ldrheq sp, [r2, #-36]! @ 0xffffffdc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq r2, [r4, r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69988 <__cxa_atexit@plt+0x5d928> │ │ │ │ - ldr r2, [pc, #152] @ 699a4 <__cxa_atexit@plt+0x5d944> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69968 <__cxa_atexit@plt+0x5d908> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 69974 <__cxa_atexit@plt+0x5d914> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 69990 <__cxa_atexit@plt+0x5d930> │ │ │ │ - ldr r3, [pc, #112] @ 699ac <__cxa_atexit@plt+0x5d94c> │ │ │ │ - ldr r1, [pc, #112] @ 699b0 <__cxa_atexit@plt+0x5d950> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 689ac <__cxa_atexit@plt+0x5c94c> │ │ │ │ + ldr r0, [pc, #268] @ 689d0 <__cxa_atexit@plt+0x5c970> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 6898c <__cxa_atexit@plt+0x5c92c> │ │ │ │ + ldr lr, [pc, #236] @ 689d4 <__cxa_atexit@plt+0x5c974> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 6899c <__cxa_atexit@plt+0x5c93c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 689b8 <__cxa_atexit@plt+0x5c958> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 689d8 <__cxa_atexit@plt+0x5c978> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 699a8 <__cxa_atexit@plt+0x5d948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r1, r4, r4, lsl #16 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq r1, r4, r8, lsr r8 │ │ │ │ - cmneq r2, ip, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69a10 <__cxa_atexit@plt+0x5d9b0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 69a24 <__cxa_atexit@plt+0x5d9c4> │ │ │ │ - ldr r2, [pc, #84] @ 69a38 <__cxa_atexit@plt+0x5d9d8> │ │ │ │ - ldr r1, [pc, #84] @ 69a3c <__cxa_atexit@plt+0x5d9dc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r2, r4, r0, asr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 68abc <__cxa_atexit@plt+0x5ca5c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 68a9c <__cxa_atexit@plt+0x5ca3c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 68aa8 <__cxa_atexit@plt+0x5ca48> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 68ac0 <__cxa_atexit@plt+0x5ca60> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq r2, r4, r0, asr #14 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68b5c <__cxa_atexit@plt+0x5cafc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 68b68 <__cxa_atexit@plt+0x5cb08> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, r8, ror r6 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 68bc0 <__cxa_atexit@plt+0x5cb60> │ │ │ │ + ldr r2, [pc, #60] @ 68bcc <__cxa_atexit@plt+0x5cb6c> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 68bb4 <__cxa_atexit@plt+0x5cb54> │ │ │ │ + mov r7, r8 │ │ │ │ + b 68bd8 <__cxa_atexit@plt+0x5cb78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 68cdc <__cxa_atexit@plt+0x5cc7c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 68c2c <__cxa_atexit@plt+0x5cbcc> │ │ │ │ + ldr lr, [pc, #244] @ 68cf8 <__cxa_atexit@plt+0x5cc98> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 69a34 <__cxa_atexit@plt+0x5d9d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #192] @ 68cf4 <__cxa_atexit@plt+0x5cc94> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 68cd4 <__cxa_atexit@plt+0x5cc74> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 68ce4 <__cxa_atexit@plt+0x5cc84> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 68cfc <__cxa_atexit@plt+0x5cc9c> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #16 │ │ │ │ + b 68ce8 <__cxa_atexit@plt+0x5cc88> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r4, r8, ror #14 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - @ instruction: 0x01841790 │ │ │ │ - cmneq r2, r0, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69a74 <__cxa_atexit@plt+0x5da14> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 69a7c <__cxa_atexit@plt+0x5da1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r1, [r4, r8] │ │ │ │ - cmneq r2, r0, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69b04 <__cxa_atexit@plt+0x5daa4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69af0 <__cxa_atexit@plt+0x5da90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69b0c <__cxa_atexit@plt+0x5daac> │ │ │ │ - ldr r2, [pc, #112] @ 69b34 <__cxa_atexit@plt+0x5dad4> │ │ │ │ - ldr r1, [pc, #112] @ 69b38 <__cxa_atexit@plt+0x5dad8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r2, r4, r0, asr #11 │ │ │ │ + orreq r2, r4, r4, lsl #10 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68d98 <__cxa_atexit@plt+0x5cd38> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 68da4 <__cxa_atexit@plt+0x5cd44> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, ip, lsr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 68e20 <__cxa_atexit@plt+0x5cdc0> │ │ │ │ + ldr r2, [pc, #96] @ 68e30 <__cxa_atexit@plt+0x5cdd0> │ │ │ │ + ldr lr, [pc, #96] @ 68e34 <__cxa_atexit@plt+0x5cdd4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 68e38 <__cxa_atexit@plt+0x5cdd8> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 69b30 <__cxa_atexit@plt+0x5dad0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 68f08 <__cxa_atexit@plt+0x5cea8> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 68f10 <__cxa_atexit@plt+0x5ceb0> │ │ │ │ + ldr r0, [pc, #224] @ 68f4c <__cxa_atexit@plt+0x5ceec> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #216] @ 68f50 <__cxa_atexit@plt+0x5cef0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #212] @ 68f54 <__cxa_atexit@plt+0x5cef4> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + mov r9, r2 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r1, [r2, #60] @ 0x3c │ │ │ │ + str ip, [r9, #28]! │ │ │ │ + ldr r8, [pc, #168] @ 68f58 <__cxa_atexit@plt+0x5cef8> │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r0, #52]! @ 0x34 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r3, [pc, #148] @ 68f5c <__cxa_atexit@plt+0x5cefc> │ │ │ │ + str r9, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r2, #24] │ │ │ │ + add r2, r2, #72 @ 0x48 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 68f2c <__cxa_atexit@plt+0x5cecc> │ │ │ │ + ldr r3, [pc, #124] @ 68f68 <__cxa_atexit@plt+0x5cf08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r2, r6 │ │ │ │ + b 68f18 <__cxa_atexit@plt+0x5ceb8> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 68f64 <__cxa_atexit@plt+0x5cf04> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 69b2c <__cxa_atexit@plt+0x5dacc> │ │ │ │ - mov r5, #20 │ │ │ │ + ldr r6, [pc, #44] @ 68f60 <__cxa_atexit@plt+0x5cf00> │ │ │ │ + mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r4, r8, lsl #13 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - @ instruction: 0x018416b0 │ │ │ │ - cmneq r2, r4, rrx │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r6, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff760 │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + orreq r2, r4, r8, lsl #6 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, r0, lsr #25 │ │ │ │ + ldrdeq r2, [r4, r4] │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 69b90 <__cxa_atexit@plt+0x5db30> │ │ │ │ - ldr r2, [pc, #64] @ 69ba8 <__cxa_atexit@plt+0x5db48> │ │ │ │ - ldr r1, [pc, #64] @ 69bac <__cxa_atexit@plt+0x5db4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 68fb0 <__cxa_atexit@plt+0x5cf50> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 68fc8 <__cxa_atexit@plt+0x5cf68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 69bb0 <__cxa_atexit@plt+0x5db50> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 68fcc <__cxa_atexit@plt+0x5cf6c> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r1, r4, ip, lsl #12 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq r2, ip, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, r8, lsr #4 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69be8 <__cxa_atexit@plt+0x5db88> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 69bf0 <__cxa_atexit@plt+0x5db90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 69030 <__cxa_atexit@plt+0x5cfd0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 69038 <__cxa_atexit@plt+0x5cfd8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 6903c <__cxa_atexit@plt+0x5cfdc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + tst r9, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 69020 <__cxa_atexit@plt+0x5cfc0> │ │ │ │ + ldr r7, [pc, #40] @ 69040 <__cxa_atexit@plt+0x5cfe0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 692bc <__cxa_atexit@plt+0x5d25c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, r4, ror #10 │ │ │ │ - cmneq r2, ip, lsr #31 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r2, r4, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 69c90 <__cxa_atexit@plt+0x5dc30> │ │ │ │ - ldr r2, [pc, #152] @ 69cac <__cxa_atexit@plt+0x5dc4c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69c70 <__cxa_atexit@plt+0x5dc10> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 69c7c <__cxa_atexit@plt+0x5dc1c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 69c98 <__cxa_atexit@plt+0x5dc38> │ │ │ │ - ldr r3, [pc, #112] @ 69cb4 <__cxa_atexit@plt+0x5dc54> │ │ │ │ - ldr r1, [pc, #112] @ 69cb8 <__cxa_atexit@plt+0x5dc58> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69064 <__cxa_atexit@plt+0x5d004> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + b 692bc <__cxa_atexit@plt+0x5d25c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69088 <__cxa_atexit@plt+0x5d028> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 690cc <__cxa_atexit@plt+0x5d06c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 690d8 <__cxa_atexit@plt+0x5d078> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r4, ip, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6911c <__cxa_atexit@plt+0x5d0bc> │ │ │ │ + ldr r1, [pc, #44] @ 69124 <__cxa_atexit@plt+0x5d0c4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 69128 <__cxa_atexit@plt+0x5d0c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 69cb0 <__cxa_atexit@plt+0x5dc50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r1, [r4, ip] │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq r1, r4, r0, lsr r5 │ │ │ │ - cmneq r2, r4, ror #29 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r2, r4, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69d18 <__cxa_atexit@plt+0x5dcb8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 69d2c <__cxa_atexit@plt+0x5dccc> │ │ │ │ - ldr r2, [pc, #84] @ 69d40 <__cxa_atexit@plt+0x5dce0> │ │ │ │ - ldr r1, [pc, #84] @ 69d44 <__cxa_atexit@plt+0x5dce4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 69d3c <__cxa_atexit@plt+0x5dcdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r4, r0, ror #8 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - orreq r1, r4, r8, lsl #9 │ │ │ │ - cmneq r2, r8, asr lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69d7c <__cxa_atexit@plt+0x5dd1c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 69d84 <__cxa_atexit@plt+0x5dd24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 69198 <__cxa_atexit@plt+0x5d138> │ │ │ │ + ldr r1, [pc, #68] @ 691a0 <__cxa_atexit@plt+0x5d140> │ │ │ │ + ldr r0, [pc, #68] @ 691a4 <__cxa_atexit@plt+0x5d144> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 69188 <__cxa_atexit@plt+0x5d128> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r1, [r4, r0] │ │ │ │ - cmneq r2, r8, lsl lr │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + ldrdeq r1, [r4, r8] │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 69e0c <__cxa_atexit@plt+0x5ddac> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 69df8 <__cxa_atexit@plt+0x5dd98> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 69e14 <__cxa_atexit@plt+0x5ddb4> │ │ │ │ - ldr r2, [pc, #112] @ 69e3c <__cxa_atexit@plt+0x5dddc> │ │ │ │ - ldr r1, [pc, #112] @ 69e40 <__cxa_atexit@plt+0x5dde0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69204 <__cxa_atexit@plt+0x5d1a4> │ │ │ │ + ldr r2, [pc, #44] @ 69214 <__cxa_atexit@plt+0x5d1b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 69288 <__cxa_atexit@plt+0x5d228> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 69290 <__cxa_atexit@plt+0x5d230> │ │ │ │ + ldr lr, [pc, #88] @ 692a4 <__cxa_atexit@plt+0x5d244> │ │ │ │ + ldr r0, [pc, #88] @ 692a8 <__cxa_atexit@plt+0x5d248> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 692ac <__cxa_atexit@plt+0x5d24c> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ + b 69298 <__cxa_atexit@plt+0x5d238> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq r1, r4, r8, ror #29 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69360 <__cxa_atexit@plt+0x5d300> │ │ │ │ + and r7, r9, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 69340 <__cxa_atexit@plt+0x5d2e0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 69370 <__cxa_atexit@plt+0x5d310> │ │ │ │ + ldr r7, [pc, #180] @ 693a4 <__cxa_atexit@plt+0x5d344> │ │ │ │ + ldr lr, [pc, #180] @ 693a8 <__cxa_atexit@plt+0x5d348> │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r1, [pc, #136] @ 693ac <__cxa_atexit@plt+0x5d34c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 69e38 <__cxa_atexit@plt+0x5ddd8> │ │ │ │ + ldr r3, [pc, #84] @ 6939c <__cxa_atexit@plt+0x5d33c> │ │ │ │ + ldr r7, [pc, #84] @ 693a0 <__cxa_atexit@plt+0x5d340> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #48] @ 69398 <__cxa_atexit@plt+0x5d338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 69e34 <__cxa_atexit@plt+0x5ddd4> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r4, r0, lsl #7 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - orreq r1, r4, r8, lsr #7 │ │ │ │ - cmneq r2, ip, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 69e98 <__cxa_atexit@plt+0x5de38> │ │ │ │ - ldr r2, [pc, #64] @ 69eb0 <__cxa_atexit@plt+0x5de50> │ │ │ │ - ldr r1, [pc, #64] @ 69eb4 <__cxa_atexit@plt+0x5de54> │ │ │ │ + ldr r7, [pc, #28] @ 69394 <__cxa_atexit@plt+0x5d334> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, r0, ror #16 │ │ │ │ + cmneq r2, r0, ror r5 │ │ │ │ + orreq r1, r4, r4, ror #28 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0x01841e90 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 69424 <__cxa_atexit@plt+0x5d3c4> │ │ │ │ + ldr r3, [pc, #100] @ 6943c <__cxa_atexit@plt+0x5d3dc> │ │ │ │ + ldr r2, [pc, #100] @ 69440 <__cxa_atexit@plt+0x5d3e0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r8, [r8, #44] @ 0x2c │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r8, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str r3, [r8, #32] │ │ │ │ + ldr r3, [pc, #52] @ 69444 <__cxa_atexit@plt+0x5d3e4> │ │ │ │ + mov r7, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 69eb8 <__cxa_atexit@plt+0x5de58> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #28] @ 69448 <__cxa_atexit@plt+0x5d3e8> │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq r1, r4, r4, lsl #6 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq r2, r4, ror #25 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq r1, r4, r4, lsr #27 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69ef0 <__cxa_atexit@plt+0x5de90> │ │ │ │ + bhi 6947c <__cxa_atexit@plt+0x5d41c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 69ef8 <__cxa_atexit@plt+0x5de98> │ │ │ │ + ldr r2, [pc, #24] @ 69484 <__cxa_atexit@plt+0x5d424> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ + b 8d400c <__cxa_atexit@plt+0x8c7fac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, ip, asr r2 │ │ │ │ - cmneq r2, r4, lsr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + ldrdeq r1, [r4, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 69f98 <__cxa_atexit@plt+0x5df38> │ │ │ │ - ldr r2, [pc, #152] @ 69fb4 <__cxa_atexit@plt+0x5df54> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + bhi 694e8 <__cxa_atexit@plt+0x5d488> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 694f0 <__cxa_atexit@plt+0x5d490> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 694f4 <__cxa_atexit@plt+0x5d494> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 69f78 <__cxa_atexit@plt+0x5df18> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 69f84 <__cxa_atexit@plt+0x5df24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 69fa0 <__cxa_atexit@plt+0x5df40> │ │ │ │ - ldr r3, [pc, #112] @ 69fbc <__cxa_atexit@plt+0x5df5c> │ │ │ │ - ldr r1, [pc, #112] @ 69fc0 <__cxa_atexit@plt+0x5df60> │ │ │ │ - add r3, pc, r3 │ │ │ │ + tst r9, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r2, #2 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 694d8 <__cxa_atexit@plt+0x5d478> │ │ │ │ + ldr r7, [pc, #40] @ 694f8 <__cxa_atexit@plt+0x5d498> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 692bc <__cxa_atexit@plt+0x5d25c> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 69fb8 <__cxa_atexit@plt+0x5df58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq r1, [r4, r4] │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq r1, r4, r8, lsr #4 │ │ │ │ - ldrsbeq ip, [r2, #-188]! @ 0xffffff44 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r4, r0, lsl #25 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6951c <__cxa_atexit@plt+0x5d4bc> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 692bc <__cxa_atexit@plt+0x5d25c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6a020 <__cxa_atexit@plt+0x5dfc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6a034 <__cxa_atexit@plt+0x5dfd4> │ │ │ │ - ldr r2, [pc, #84] @ 6a048 <__cxa_atexit@plt+0x5dfe8> │ │ │ │ - ldr r1, [pc, #84] @ 6a04c <__cxa_atexit@plt+0x5dfec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6a044 <__cxa_atexit@plt+0x5dfe4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r4, r8, asr r1 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - orreq r1, r4, r0, lsl #3 │ │ │ │ - cmneq r2, r0, asr fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69540 <__cxa_atexit@plt+0x5d4e0> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6a084 <__cxa_atexit@plt+0x5e024> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6a08c <__cxa_atexit@plt+0x5e02c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69584 <__cxa_atexit@plt+0x5d524> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 69590 <__cxa_atexit@plt+0x5d530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b bcc84 <__cxa_atexit@plt+0xb0c24> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r4, r8, asr #1 │ │ │ │ - cmneq r2, r0, lsl fp │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r4, r4, asr ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6a114 <__cxa_atexit@plt+0x5e0b4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6a100 <__cxa_atexit@plt+0x5e0a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r2] │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6a11c <__cxa_atexit@plt+0x5e0bc> │ │ │ │ - ldr r2, [pc, #112] @ 6a144 <__cxa_atexit@plt+0x5e0e4> │ │ │ │ - ldr r1, [pc, #112] @ 6a148 <__cxa_atexit@plt+0x5e0e8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 695f4 <__cxa_atexit@plt+0x5d594> │ │ │ │ + ldr r2, [pc, #76] @ 69600 <__cxa_atexit@plt+0x5d5a0> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 69604 <__cxa_atexit@plt+0x5d5a4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 6a140 <__cxa_atexit@plt+0x5e0e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 695ec <__cxa_atexit@plt+0x5d58c> │ │ │ │ + ldr r3, [pc, #44] @ 69608 <__cxa_atexit@plt+0x5d5a8> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 6a13c <__cxa_atexit@plt+0x5e0dc> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r4, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - orreq r1, r4, r0, lsr #1 │ │ │ │ - cmneq r2, r4, asr sl │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r1, r4, ip, ror fp │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6962c <__cxa_atexit@plt+0x5d5cc> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6a1a0 <__cxa_atexit@plt+0x5e140> │ │ │ │ - ldr r2, [pc, #64] @ 6a1b8 <__cxa_atexit@plt+0x5e158> │ │ │ │ - ldr r1, [pc, #64] @ 6a1bc <__cxa_atexit@plt+0x5e15c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 6966c <__cxa_atexit@plt+0x5d60c> │ │ │ │ + ldr r1, [pc, #48] @ 69684 <__cxa_atexit@plt+0x5d624> │ │ │ │ + asr r2, r7, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 6a1c0 <__cxa_atexit@plt+0x5e160> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 69688 <__cxa_atexit@plt+0x5d628> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - strdeq r0, [r4, ip] │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - ldrsheq ip, [r2, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #24 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r1, r4, r0, lsl #27 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a248 <__cxa_atexit@plt+0x5e1e8> │ │ │ │ - ldr r2, [pc, #104] @ 6a250 <__cxa_atexit@plt+0x5e1f0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - beq 6a234 <__cxa_atexit@plt+0x5e1d4> │ │ │ │ - ldr r3, [pc, #64] @ 6a254 <__cxa_atexit@plt+0x5e1f4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 6a258 <__cxa_atexit@plt+0x5e1f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a240 <__cxa_atexit@plt+0x5e1e0> │ │ │ │ - b 6a2ac <__cxa_atexit@plt+0x5e24c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 696e4 <__cxa_atexit@plt+0x5d684> │ │ │ │ + ldr r1, [pc, #68] @ 696ec <__cxa_atexit@plt+0x5d68c> │ │ │ │ + ldr r0, [pc, #68] @ 696f0 <__cxa_atexit@plt+0x5d690> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 696d4 <__cxa_atexit@plt+0x5d674> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r4, ip, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69818 <__cxa_atexit@plt+0x5d7b8> │ │ │ │ + ldr r0, [pc, #268] @ 6983c <__cxa_atexit@plt+0x5d7dc> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 697f8 <__cxa_atexit@plt+0x5d798> │ │ │ │ + ldr lr, [pc, #236] @ 69840 <__cxa_atexit@plt+0x5d7e0> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 69808 <__cxa_atexit@plt+0x5d7a8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 69824 <__cxa_atexit@plt+0x5d7c4> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 69844 <__cxa_atexit@plt+0x5d7e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - strdeq r1, [r4, r4] │ │ │ │ - cmneq r2, r4, ror #18 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r1, r4, r4, ror #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #36] @ 6a298 <__cxa_atexit@plt+0x5e238> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #24] @ 6a29c <__cxa_atexit@plt+0x5e23c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 69928 <__cxa_atexit@plt+0x5d8c8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 6a290 <__cxa_atexit@plt+0x5e230> │ │ │ │ - b 6a2ac <__cxa_atexit@plt+0x5e24c> │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 69908 <__cxa_atexit@plt+0x5d8a8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 69914 <__cxa_atexit@plt+0x5d8b4> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 6992c <__cxa_atexit@plt+0x5d8cc> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x01841198 │ │ │ │ - cmneq r2, ip, lsl #18 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov sl, r6 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r6, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - subs r7, r7, r6 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne 6a338 <__cxa_atexit@plt+0x5e2d8> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + ldrdeq r1, [r4, r4] │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #24 │ │ │ │ - add lr, r5, #8 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6a35c <__cxa_atexit@plt+0x5e2fc> │ │ │ │ - ldr r7, [pc, #144] @ 6a378 <__cxa_atexit@plt+0x5e318> │ │ │ │ - ldr r2, [pc, #144] @ 6a37c <__cxa_atexit@plt+0x5e31c> │ │ │ │ - ldr r1, [pc, #144] @ 6a380 <__cxa_atexit@plt+0x5e320> │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + bcc 699c8 <__cxa_atexit@plt+0x5d968> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 699d4 <__cxa_atexit@plt+0x5d974> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r4, ip, lsl #16 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 69a2c <__cxa_atexit@plt+0x5d9cc> │ │ │ │ + ldr r2, [pc, #60] @ 69a38 <__cxa_atexit@plt+0x5d9d8> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r9, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [sl, #20] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r0, r5, #8 │ │ │ │ - str r1, [r9, #12]! │ │ │ │ - str r3, [sl, #8] │ │ │ │ - stm r0, {r7, r9, sl} │ │ │ │ - ldr r7, [pc, #96] @ 6a384 <__cxa_atexit@plt+0x5e324> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 69a20 <__cxa_atexit@plt+0x5d9c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 69a44 <__cxa_atexit@plt+0x5d9e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 69b48 <__cxa_atexit@plt+0x5dae8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 69a98 <__cxa_atexit@plt+0x5da38> │ │ │ │ + ldr lr, [pc, #244] @ 69b64 <__cxa_atexit@plt+0x5db04> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #192] @ 69b60 <__cxa_atexit@plt+0x5db00> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ - beq 6a350 <__cxa_atexit@plt+0x5e2f0> │ │ │ │ - add r5, r5, #20 │ │ │ │ - mov r8, r7 │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - str r6, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 6a450 <__cxa_atexit@plt+0x5e3f0> │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 69b40 <__cxa_atexit@plt+0x5dae0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 69b50 <__cxa_atexit@plt+0x5daf0> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 69b68 <__cxa_atexit@plt+0x5db08> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #36] @ 6a388 <__cxa_atexit@plt+0x5e328> │ │ │ │ - mov r5, lr │ │ │ │ - mov r1, #24 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - str r0, [lr] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0xfffffc10 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - strdeq r1, [r4, ip] │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq r2, r0, lsr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #16 │ │ │ │ + b 69b54 <__cxa_atexit@plt+0x5daf4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r1, r4, r4, asr r7 │ │ │ │ + @ instruction: 0x01841698 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6a408 <__cxa_atexit@plt+0x5e3a8> │ │ │ │ - ldr r7, [pc, #108] @ 6a420 <__cxa_atexit@plt+0x5e3c0> │ │ │ │ - ldr r3, [pc, #108] @ 6a424 <__cxa_atexit@plt+0x5e3c4> │ │ │ │ - ldr r2, [pc, #108] @ 6a428 <__cxa_atexit@plt+0x5e3c8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - mov r9, sl │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69c04 <__cxa_atexit@plt+0x5dba4> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 69c10 <__cxa_atexit@plt+0x5dbb0> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r1, [r4, r0] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69c8c <__cxa_atexit@plt+0x5dc2c> │ │ │ │ + ldr r2, [pc, #96] @ 69c9c <__cxa_atexit@plt+0x5dc3c> │ │ │ │ + ldr lr, [pc, #96] @ 69ca0 <__cxa_atexit@plt+0x5dc40> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 69ca4 <__cxa_atexit@plt+0x5dc44> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 69d74 <__cxa_atexit@plt+0x5dd14> │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 69d7c <__cxa_atexit@plt+0x5dd1c> │ │ │ │ + ldr r0, [pc, #224] @ 69db8 <__cxa_atexit@plt+0x5dd58> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [pc, #216] @ 69dbc <__cxa_atexit@plt+0x5dd5c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr ip, [pc, #212] @ 69dc0 <__cxa_atexit@plt+0x5dd60> │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r1, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + mov r9, r2 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r1, [r2, #60] @ 0x3c │ │ │ │ + str ip, [r9, #28]! │ │ │ │ + ldr r8, [pc, #168] @ 69dc4 <__cxa_atexit@plt+0x5dd64> │ │ │ │ + mov r0, r2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + str r8, [r0, #52]! @ 0x34 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r3, [pc, #148] @ 69dc8 <__cxa_atexit@plt+0x5dd68> │ │ │ │ + str r9, [r2, #44] @ 0x2c │ │ │ │ + str r1, [r2, #48] @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r2, #24] │ │ │ │ + add r2, r2, #72 @ 0x48 │ │ │ │ + cmp lr, r2 │ │ │ │ + bcc 69d98 <__cxa_atexit@plt+0x5dd38> │ │ │ │ + ldr r3, [pc, #124] @ 69dd4 <__cxa_atexit@plt+0x5dd74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #76] @ 0x4c │ │ │ │ + str r3, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r2, r6 │ │ │ │ + b 69d84 <__cxa_atexit@plt+0x5dd24> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 69dd0 <__cxa_atexit@plt+0x5dd70> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r2, [r9, #12]! │ │ │ │ - str r0, [sl, #8] │ │ │ │ - str r1, [sl, #20] │ │ │ │ - stm r5, {r7, r9, sl} │ │ │ │ - ldr r7, [pc, #64] @ 6a42c <__cxa_atexit@plt+0x5e3cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a400 <__cxa_atexit@plt+0x5e3a0> │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 6a430 <__cxa_atexit@plt+0x5e3d0> │ │ │ │ - mov r2, #24 │ │ │ │ + ldr r6, [pc, #44] @ 69dcc <__cxa_atexit@plt+0x5dd6c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [sl] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + @ instruction: 0x0184149c │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, ip, lsr lr │ │ │ │ + orreq r1, r4, r8, ror #8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 69e1c <__cxa_atexit@plt+0x5ddbc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 69e34 <__cxa_atexit@plt+0x5ddd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 69e38 <__cxa_atexit@plt+0x5ddd8> │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffffb44 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - orreq r1, r4, r4, lsr r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, r0, ror #14 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x018413bc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - mov lr, r8 │ │ │ │ - mov fp, r5 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6a590 <__cxa_atexit@plt+0x5e530> │ │ │ │ - mov r5, fp │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - ldmib r5, {r9, ip} │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 6a4e4 <__cxa_atexit@plt+0x5e484> │ │ │ │ - cmp r1, r3 │ │ │ │ - beq 6a530 <__cxa_atexit@plt+0x5e4d0> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - stm sp, {ip, lr} │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 6a4f8 <__cxa_atexit@plt+0x5e498> │ │ │ │ - ldr r5, [pc, #276] @ 6a5cc <__cxa_atexit@plt+0x5e56c> │ │ │ │ - ldr r3, [pc, #276] @ 6a5d0 <__cxa_atexit@plt+0x5e570> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - ldr r5, [sp] │ │ │ │ - str r9, [sl, #20] │ │ │ │ - mov r9, sl │ │ │ │ - str r5, [sl, #8] │ │ │ │ - add r5, fp, #24 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #12]! │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - ldr r5, [pc, #232] @ 6a5d4 <__cxa_atexit@plt+0x5e574> │ │ │ │ - ldr r3, [pc, #232] @ 6a5d8 <__cxa_atexit@plt+0x5e578> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 6a510 <__cxa_atexit@plt+0x5e4b0> │ │ │ │ - ldm sp, {ip, lr} │ │ │ │ - beq 6a530 <__cxa_atexit@plt+0x5e4d0> │ │ │ │ - ldr r5, [pc, #172] @ 6a5b4 <__cxa_atexit@plt+0x5e554> │ │ │ │ - ldr r3, [pc, #172] @ 6a5b8 <__cxa_atexit@plt+0x5e558> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r5, [sl, #4]! │ │ │ │ - add r5, fp, #24 │ │ │ │ - str r9, [sl, #20] │ │ │ │ - mov r9, sl │ │ │ │ - mov fp, lr │ │ │ │ - str r3, [r9, #12]! │ │ │ │ - str ip, [sl, #8] │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - ldr r3, [pc, #132] @ 6a5bc <__cxa_atexit@plt+0x5e55c> │ │ │ │ - ldr r2, [pc, #132] @ 6a5c0 <__cxa_atexit@plt+0x5e560> │ │ │ │ - ldr r1, [pc, #132] @ 6a5c4 <__cxa_atexit@plt+0x5e564> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69e9c <__cxa_atexit@plt+0x5de3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 69ea4 <__cxa_atexit@plt+0x5de44> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 69ea8 <__cxa_atexit@plt+0x5de48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r9, [sl, #20] │ │ │ │ - mov r9, sl │ │ │ │ - add r0, fp, #12 │ │ │ │ - str r1, [r9, #12]! │ │ │ │ - str ip, [sl, #8] │ │ │ │ - stm r0, {r3, r9, sl} │ │ │ │ - ldr r7, [pc, #92] @ 6a5c8 <__cxa_atexit@plt+0x5e568> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6a584 <__cxa_atexit@plt+0x5e524> │ │ │ │ - add r5, fp, #24 │ │ │ │ - mov r8, r7 │ │ │ │ - mov fp, lr │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, lr │ │ │ │ + tst r9, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 69e8c <__cxa_atexit@plt+0x5de2c> │ │ │ │ + ldr r7, [pc, #40] @ 69eac <__cxa_atexit@plt+0x5de4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 6a128 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #68] @ 6a5dc <__cxa_atexit@plt+0x5e57c> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [fp] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [fp] │ │ │ │ - mov r5, fp │ │ │ │ - mov fp, lr │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xffffedd8 │ │ │ │ - @ instruction: 0xffffef68 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffff0a8 │ │ │ │ - @ instruction: 0xfffff234 │ │ │ │ - @ instruction: 0x01840eb4 │ │ │ │ - @ instruction: 0xfffff438 │ │ │ │ - @ instruction: 0xfffff5ac │ │ │ │ - @ instruction: 0xfffff70c │ │ │ │ - @ instruction: 0xfffff89c │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, ip, asr #11 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r4, ip, asr #5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69ed0 <__cxa_atexit@plt+0x5de70> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 6a128 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 69ef4 <__cxa_atexit@plt+0x5de94> │ │ │ │ str r7, [r5] │ │ │ │ - b 6a450 <__cxa_atexit@plt+0x5e3f0> │ │ │ │ - @ instruction: 0x0172c59c │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 69f38 <__cxa_atexit@plt+0x5ded8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 69f44 <__cxa_atexit@plt+0x5dee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r4, r0, lsr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b a582c <__cxa_atexit@plt+0x997cc> │ │ │ │ - cmneq r2, ip, asr #11 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 69f88 <__cxa_atexit@plt+0x5df28> │ │ │ │ + ldr r1, [pc, #44] @ 69f90 <__cxa_atexit@plt+0x5df30> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 69f94 <__cxa_atexit@plt+0x5df34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r1, r4, r8, asr #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a6f8 <__cxa_atexit@plt+0x5e698> │ │ │ │ - and r2, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6a670 <__cxa_atexit@plt+0x5e610> │ │ │ │ + bhi 6a004 <__cxa_atexit@plt+0x5dfa4> │ │ │ │ + ldr r1, [pc, #68] @ 6a00c <__cxa_atexit@plt+0x5dfac> │ │ │ │ + ldr r0, [pc, #68] @ 6a010 <__cxa_atexit@plt+0x5dfb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 69ff4 <__cxa_atexit@plt+0x5df94> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r4, ip, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a070 <__cxa_atexit@plt+0x5e010> │ │ │ │ + ldr r2, [pc, #44] @ 6a080 <__cxa_atexit@plt+0x5e020> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a0f4 <__cxa_atexit@plt+0x5e094> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - cmp r1, r2 │ │ │ │ - bcs 6a69c <__cxa_atexit@plt+0x5e63c> │ │ │ │ - ldr r6, [pc, #220] @ 6a734 <__cxa_atexit@plt+0x5e6d4> │ │ │ │ - mov r5, #24 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6a0fc <__cxa_atexit@plt+0x5e09c> │ │ │ │ + ldr lr, [pc, #88] @ 6a110 <__cxa_atexit@plt+0x5e0b0> │ │ │ │ + ldr r0, [pc, #88] @ 6a114 <__cxa_atexit@plt+0x5e0b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 6a118 <__cxa_atexit@plt+0x5e0b8> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6a104 <__cxa_atexit@plt+0x5e0a4> │ │ │ │ + mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldr r7, [pc, #180] @ 6a72c <__cxa_atexit@plt+0x5e6cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9, sl} │ │ │ │ - ands r7, sl, #3 │ │ │ │ - beq 6a6d4 <__cxa_atexit@plt+0x5e674> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq r1, r4, ip, ror r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a1cc <__cxa_atexit@plt+0x5e16c> │ │ │ │ + and r7, r9, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 6a6e4 <__cxa_atexit@plt+0x5e684> │ │ │ │ + bne 6a1ac <__cxa_atexit@plt+0x5e14c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #24 │ │ │ │ + add r2, r6, #48 @ 0x30 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 6a708 <__cxa_atexit@plt+0x5e6a8> │ │ │ │ - ldr r7, [pc, #156] @ 6a740 <__cxa_atexit@plt+0x5e6e0> │ │ │ │ - ldr r3, [pc, #156] @ 6a744 <__cxa_atexit@plt+0x5e6e4> │ │ │ │ - str r8, [r6, #8] │ │ │ │ + bcc 6a1dc <__cxa_atexit@plt+0x5e17c> │ │ │ │ + ldr r7, [pc, #180] @ 6a210 <__cxa_atexit@plt+0x5e1b0> │ │ │ │ + ldr lr, [pc, #180] @ 6a214 <__cxa_atexit@plt+0x5e1b4> │ │ │ │ + ldr r1, [r9, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - sub r7, r2, #11 │ │ │ │ - sub r8, r2, #18 │ │ │ │ + ldr r3, [r9, #6] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r1, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + ldr r1, [pc, #136] @ 6a218 <__cxa_atexit@plt+0x5e1b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r6, #16]! │ │ │ │ + mov r8, r6 │ │ │ │ + str r1, [r7, #36]! @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 6a73c <__cxa_atexit@plt+0x5e6dc> │ │ │ │ + ldr r3, [pc, #84] @ 6a208 <__cxa_atexit@plt+0x5e1a8> │ │ │ │ + ldr r7, [pc, #84] @ 6a20c <__cxa_atexit@plt+0x5e1ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 6a738 <__cxa_atexit@plt+0x5e6d8> │ │ │ │ + ldr r7, [pc, #48] @ 6a204 <__cxa_atexit@plt+0x5e1a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 6a730 <__cxa_atexit@plt+0x5e6d0> │ │ │ │ - mov r6, #24 │ │ │ │ + ldr r7, [pc, #28] @ 6a200 <__cxa_atexit@plt+0x5e1a0> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, sl │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - ldrsheq ip, [r2, #-72]! @ 0xffffffb8 │ │ │ │ - orreq r0, r4, ip, asr #21 │ │ │ │ - @ instruction: 0xfffffb24 │ │ │ │ - @ instruction: 0xffffea8c │ │ │ │ - @ instruction: 0x0172c49c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6a7b8 <__cxa_atexit@plt+0x5e758> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrsheq fp, [r2, #-156]! @ 0xffffff64 │ │ │ │ + cmneq r2, r4, lsl #14 │ │ │ │ + strdeq r0, [r4, r8] │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + orreq r1, r4, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 6a290 <__cxa_atexit@plt+0x5e230> │ │ │ │ + ldr r3, [pc, #100] @ 6a2a8 <__cxa_atexit@plt+0x5e248> │ │ │ │ + ldr r2, [pc, #100] @ 6a2ac <__cxa_atexit@plt+0x5e24c> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r3, [r8, #4]! │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r8, [r8, #44] @ 0x2c │ │ │ │ + str r3, [r8, #8] │ │ │ │ + str r8, [r8, #24] │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str r3, [r8, #32] │ │ │ │ + ldr r3, [pc, #52] @ 6a2b0 <__cxa_atexit@plt+0x5e250> │ │ │ │ + mov r7, r8 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r2, [r8, #16]! │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 6a2b4 <__cxa_atexit@plt+0x5e254> │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq r0, r4, r8, lsr pc │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a378 <__cxa_atexit@plt+0x5e318> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [pc, #184] @ 6a398 <__cxa_atexit@plt+0x5e338> │ │ │ │ + cmp r2, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + bne 6a2fc <__cxa_atexit@plt+0x5e29c> │ │ │ │ + ldr r7, [pc, #168] @ 6a39c <__cxa_atexit@plt+0x5e33c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r2, #1 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 6a7cc <__cxa_atexit@plt+0x5e76c> │ │ │ │ - ldr r7, [pc, #120] @ 6a7f0 <__cxa_atexit@plt+0x5e790> │ │ │ │ - ldr lr, [pc, #120] @ 6a7f4 <__cxa_atexit@plt+0x5e794> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 6a384 <__cxa_atexit@plt+0x5e324> │ │ │ │ + ldr lr, [pc, #132] @ 6a3a0 <__cxa_atexit@plt+0x5e340> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr sl, [pc, #112] @ 6a3a4 <__cxa_atexit@plt+0x5e344> │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #108] @ 6a3a8 <__cxa_atexit@plt+0x5e348> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #16] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - sub r8, r3, #18 │ │ │ │ + mov r0, r6 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #44] @ 6a7ec <__cxa_atexit@plt+0x5e78c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + stm r1, {r2, r8, lr} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 6a7e8 <__cxa_atexit@plt+0x5e788> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r0, [r4, r8] │ │ │ │ - @ instruction: 0xffffe9b4 │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - cmneq r2, ip, ror #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r4, r8, asr lr │ │ │ │ + orreq r0, r4, r4, ror lr │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq r0, r4, r0, lsr #28 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub sl, r5, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 6a428 <__cxa_atexit@plt+0x5e3c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6a434 <__cxa_atexit@plt+0x5e3d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #100] @ 6a444 <__cxa_atexit@plt+0x5e3e4> │ │ │ │ + sub r2, r6, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r9, [pc, #72] @ 6a448 <__cxa_atexit@plt+0x5e3e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #64] @ 6a44c <__cxa_atexit@plt+0x5e3ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, sl │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b dff20c <__cxa_atexit@plt+0xdf31ac> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r4, r8, asr sp │ │ │ │ + orreq r0, r4, r4, asr sp │ │ │ │ + ldrdeq r0, [r4, r0] │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6a85c <__cxa_atexit@plt+0x5e7fc> │ │ │ │ - ldr r7, [pc, #84] @ 6a874 <__cxa_atexit@plt+0x5e814> │ │ │ │ - ldr lr, [pc, #84] @ 6a878 <__cxa_atexit@plt+0x5e818> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r8, r6, #18 │ │ │ │ + bcc 6a4d0 <__cxa_atexit@plt+0x5e470> │ │ │ │ + ldr lr, [pc, #104] @ 6a4e0 <__cxa_atexit@plt+0x5e480> │ │ │ │ + add r9, r7, #3 │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ add lr, pc, lr │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ + ldm r9, {r1, r2, r9} │ │ │ │ + ldr sl, [pc, #88] @ 6a4e4 <__cxa_atexit@plt+0x5e484> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #84] @ 6a4e8 <__cxa_atexit@plt+0x5e488> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #24] @ 6a87c <__cxa_atexit@plt+0x5e81c> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xffffe914 │ │ │ │ - @ instruction: 0xfffff98c │ │ │ │ - @ instruction: 0xffffff94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r0, r3 │ │ │ │ + add r7, r3, #28 │ │ │ │ + stm r7, {r1, r2, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + str sl, [r0, #20]! │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + orreq r0, r4, r8, asr #25 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a8e8 <__cxa_atexit@plt+0x5e888> │ │ │ │ - ldr r2, [pc, #84] @ 6a8f0 <__cxa_atexit@plt+0x5e890> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6a8c4 <__cxa_atexit@plt+0x5e864> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6a8d4 <__cxa_atexit@plt+0x5e874> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6a550 <__cxa_atexit@plt+0x5e4f0> │ │ │ │ + ldr lr, [pc, #80] @ 6a558 <__cxa_atexit@plt+0x5e4f8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #64] @ 6a55c <__cxa_atexit@plt+0x5e4fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #56] @ 6a560 <__cxa_atexit@plt+0x5e500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6a8f8 <__cxa_atexit@plt+0x5e898> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6a8f4 <__cxa_atexit@plt+0x5e894> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + b dff12c <__cxa_atexit@plt+0xdf30cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r0, r4, ip, lsl #17 │ │ │ │ - cmpeq sp, r2, asr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r0, r4, ip, lsl ip │ │ │ │ + orreq r0, r4, ip, lsl ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6a924 <__cxa_atexit@plt+0x5e8c4> │ │ │ │ - ldr r8, [pc, #32] @ 6a93c <__cxa_atexit@plt+0x5e8dc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6a938 <__cxa_atexit@plt+0x5e8d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6a638 <__cxa_atexit@plt+0x5e5d8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + subs r8, r7, #1 │ │ │ │ + bmi 6a624 <__cxa_atexit@plt+0x5e5c4> │ │ │ │ + ldr lr, [pc, #208] @ 6a660 <__cxa_atexit@plt+0x5e600> │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r3, #15 │ │ │ │ + add r3, r6, #76 @ 0x4c │ │ │ │ + add r5, r5, #16 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + bcc 6a648 <__cxa_atexit@plt+0x5e5e8> │ │ │ │ + ldr r2, [pc, #164] @ 6a668 <__cxa_atexit@plt+0x5e608> │ │ │ │ + ldr r9, [pc, #164] @ 6a66c <__cxa_atexit@plt+0x5e60c> │ │ │ │ + mov sl, #0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #24]! │ │ │ │ + ldr lr, [pc, #152] @ 6a670 <__cxa_atexit@plt+0x5e610> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r6, #-16] │ │ │ │ + ldr r2, [r6, #-12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [r6, #-8] │ │ │ │ + str r9, [r7, #20]! │ │ │ │ + str r1, [r6, #28] │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r1, {r0, sl, lr} │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #56] @ 6a664 <__cxa_atexit@plt+0x5e604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r4, ip, lsr r8 │ │ │ │ - cmpeq sp, r2, ror sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + orreq r0, r4, ip, lsr fp │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + orreq r0, r4, r4, lsl #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a998 <__cxa_atexit@plt+0x5e938> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6a9a4 <__cxa_atexit@plt+0x5e944> │ │ │ │ - ldr r2, [pc, #68] @ 6a9b4 <__cxa_atexit@plt+0x5e954> │ │ │ │ - ldr r8, [pc, #68] @ 6a9b8 <__cxa_atexit@plt+0x5e958> │ │ │ │ - ldr r1, [pc, #68] @ 6a9bc <__cxa_atexit@plt+0x5e95c> │ │ │ │ + bhi 6a6d4 <__cxa_atexit@plt+0x5e674> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #68] @ 6a6dc <__cxa_atexit@plt+0x5e67c> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #64] @ 6a6e0 <__cxa_atexit@plt+0x5e680> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + tst r9, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + beq 6a6c4 <__cxa_atexit@plt+0x5e664> │ │ │ │ + ldr r7, [pc, #40] @ 6a6e4 <__cxa_atexit@plt+0x5e684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + b 6a128 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r4, ror #21 │ │ │ │ - @ instruction: 0x018407bc │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01840a94 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6a708 <__cxa_atexit@plt+0x5e6a8> │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + mov r9, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 6a128 <__cxa_atexit@plt+0x5e0c8> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 6a72c <__cxa_atexit@plt+0x5e6cc> │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6a770 <__cxa_atexit@plt+0x5e710> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6a77c <__cxa_atexit@plt+0x5e71c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r4, r8, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6a9fc <__cxa_atexit@plt+0x5e99c> │ │ │ │ - ldr r2, [pc, #40] @ 6aa04 <__cxa_atexit@plt+0x5e9a4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6aa08 <__cxa_atexit@plt+0x5e9a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 6a7c0 <__cxa_atexit@plt+0x5e760> │ │ │ │ + ldr r1, [pc, #44] @ 6a7c8 <__cxa_atexit@plt+0x5e768> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6a7cc <__cxa_atexit@plt+0x5e76c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r0, r4, r4, asr r7 │ │ │ │ + @ instruction: 0x01840990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a818 <__cxa_atexit@plt+0x5e7b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 6a820 <__cxa_atexit@plt+0x5e7c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r4, r4, lsr r9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6aa70 <__cxa_atexit@plt+0x5ea10> │ │ │ │ - ldr lr, [pc, #76] @ 6aa7c <__cxa_atexit@plt+0x5ea1c> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 6a868 <__cxa_atexit@plt+0x5e808> │ │ │ │ + ldr r2, [pc, #44] @ 6a878 <__cxa_atexit@plt+0x5e818> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6aa80 <__cxa_atexit@plt+0x5ea20> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r0, r4, r4, asr #19 │ │ │ │ - cmneq r2, r8, lsl r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6aaf0 <__cxa_atexit@plt+0x5ea90> │ │ │ │ - ldr r2, [pc, #88] @ 6ab00 <__cxa_atexit@plt+0x5eaa0> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6aae0 <__cxa_atexit@plt+0x5ea80> │ │ │ │ - ldr r2, [pc, #68] @ 6ab04 <__cxa_atexit@plt+0x5eaa4> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6ab08 <__cxa_atexit@plt+0x5eaa8> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r8, lsl #2 │ │ │ │ - @ instruction: 0x0172b694 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6a8d8 <__cxa_atexit@plt+0x5e878> │ │ │ │ + ldr lr, [pc, #72] @ 6a8e0 <__cxa_atexit@plt+0x5e880> │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #56] @ 6a8e4 <__cxa_atexit@plt+0x5e884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r1, [pc, #48] @ 6a8e8 <__cxa_atexit@plt+0x5e888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub r1, r5, #24 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + stm r1, {r0, r2, lr} │ │ │ │ + b dff0bc <__cxa_atexit@plt+0xdf305c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orreq r0, r4, ip, lsl #17 │ │ │ │ + orreq r0, r4, ip, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6ab34 <__cxa_atexit@plt+0x5ead4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r8, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6ab60 <__cxa_atexit@plt+0x5eb00> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r2, [pc, #16] @ 6a914 <__cxa_atexit@plt+0x5e8b4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6ab64 <__cxa_atexit@plt+0x5eb04> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01840798 │ │ │ │ - cmneq r2, ip, lsr #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6abb0 <__cxa_atexit@plt+0x5eb50> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6abc0 <__cxa_atexit@plt+0x5eb60> │ │ │ │ - ldr r3, [pc, #48] @ 6abcc <__cxa_atexit@plt+0x5eb6c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r0, lsr #32 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ac1c <__cxa_atexit@plt+0x5ebbc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #40] @ 6ac2c <__cxa_atexit@plt+0x5ebcc> │ │ │ │ - sub sl, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - ldr r3, [pc, #28] @ 6ac30 <__cxa_atexit@plt+0x5ebd0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 6a624 <__cxa_atexit@plt+0x5e5c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r4, r4, ror r5 │ │ │ │ - orreq r0, r4, ip, ror #10 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6ac74 <__cxa_atexit@plt+0x5ec14> │ │ │ │ - ldr r3, [pc, #48] @ 6ac8c <__cxa_atexit@plt+0x5ec2c> │ │ │ │ - ldr r2, [pc, #48] @ 6ac90 <__cxa_atexit@plt+0x5ec30> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 6a974 <__cxa_atexit@plt+0x5e914> │ │ │ │ + ldr r2, [pc, #68] @ 6a980 <__cxa_atexit@plt+0x5e920> │ │ │ │ + ldr lr, [pc, #68] @ 6a984 <__cxa_atexit@plt+0x5e924> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6ac94 <__cxa_atexit@plt+0x5ec34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, r0, lsr #31 │ │ │ │ - cmneq r2, r8, lsl #31 │ │ │ │ - cmneq r2, r8, ror #30 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6acdc <__cxa_atexit@plt+0x5ec7c> │ │ │ │ - ldr r3, [pc, #48] @ 6acf4 <__cxa_atexit@plt+0x5ec94> │ │ │ │ - ldr r2, [pc, #48] @ 6acf8 <__cxa_atexit@plt+0x5ec98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6acfc <__cxa_atexit@plt+0x5ec9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - cmneq r2, r8, lsr pc │ │ │ │ - cmneq r2, r0, lsr #30 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ad68 <__cxa_atexit@plt+0x5ed08> │ │ │ │ - ldr r2, [pc, #84] @ 6ad70 <__cxa_atexit@plt+0x5ed10> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6a9e8 <__cxa_atexit@plt+0x5e988> │ │ │ │ + ldr r2, [pc, #76] @ 6a9f4 <__cxa_atexit@plt+0x5e994> │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #72] @ 6a9f8 <__cxa_atexit@plt+0x5e998> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6ad44 <__cxa_atexit@plt+0x5ece4> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6ad54 <__cxa_atexit@plt+0x5ecf4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6a9e0 <__cxa_atexit@plt+0x5e980> │ │ │ │ + ldr r3, [pc, #44] @ 6a9fc <__cxa_atexit@plt+0x5e99c> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6ad78 <__cxa_atexit@plt+0x5ed18> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6ad74 <__cxa_atexit@plt+0x5ed14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r0, r4, ip, lsl #8 │ │ │ │ - cmpeq sp, r2, asr #18 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r0, r4, r8, lsl #15 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6ada4 <__cxa_atexit@plt+0x5ed44> │ │ │ │ - ldr r8, [pc, #32] @ 6adbc <__cxa_atexit@plt+0x5ed5c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6adb8 <__cxa_atexit@plt+0x5ed58> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x018403bc │ │ │ │ - ldrsheq r5, [sp, #-130] @ 0xffffff7e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r3, [pc, #16] @ 6aa20 <__cxa_atexit@plt+0x5e9c0> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1373204 <__cxa_atexit@plt+0x13671a4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ae18 <__cxa_atexit@plt+0x5edb8> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ae24 <__cxa_atexit@plt+0x5edc4> │ │ │ │ - ldr r2, [pc, #68] @ 6ae34 <__cxa_atexit@plt+0x5edd4> │ │ │ │ - ldr r8, [pc, #68] @ 6ae38 <__cxa_atexit@plt+0x5edd8> │ │ │ │ - ldr r1, [pc, #68] @ 6ae3c <__cxa_atexit@plt+0x5eddc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 6aa60 <__cxa_atexit@plt+0x5ea00> │ │ │ │ + ldr r1, [pc, #48] @ 6aa78 <__cxa_atexit@plt+0x5ea18> │ │ │ │ + asr r2, r7, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #12] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 6aa7c <__cxa_atexit@plt+0x5ea1c> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r0, r4, ip, lsl #19 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6aad8 <__cxa_atexit@plt+0x5ea78> │ │ │ │ + ldr r1, [pc, #68] @ 6aae0 <__cxa_atexit@plt+0x5ea80> │ │ │ │ + ldr r0, [pc, #68] @ 6aae4 <__cxa_atexit@plt+0x5ea84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6aac8 <__cxa_atexit@plt+0x5ea68> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r6, asr r6 │ │ │ │ - orreq r0, r4, ip, lsr r3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x01840698 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ae7c <__cxa_atexit@plt+0x5ee1c> │ │ │ │ - ldr r2, [pc, #40] @ 6ae84 <__cxa_atexit@plt+0x5ee24> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6ae88 <__cxa_atexit@plt+0x5ee28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + bhi 6ac0c <__cxa_atexit@plt+0x5ebac> │ │ │ │ + ldr r0, [pc, #268] @ 6ac30 <__cxa_atexit@plt+0x5ebd0> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ + tst r8, #3 │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 6abec <__cxa_atexit@plt+0x5eb8c> │ │ │ │ + ldr lr, [pc, #236] @ 6ac34 <__cxa_atexit@plt+0x5ebd4> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ + beq 6abfc <__cxa_atexit@plt+0x5eb9c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 6ac18 <__cxa_atexit@plt+0x5ebb8> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 6ac38 <__cxa_atexit@plt+0x5ebd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r0, [r4, r4] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r4, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 6ad1c <__cxa_atexit@plt+0x5ecbc> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 6acfc <__cxa_atexit@plt+0x5ec9c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 6ad08 <__cxa_atexit@plt+0x5eca8> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 6ad20 <__cxa_atexit@plt+0x5ecc0> │ │ │ │ + add r0, r0, #8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + orreq r0, r4, r0, ror #9 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6aef0 <__cxa_atexit@plt+0x5ee90> │ │ │ │ - ldr lr, [pc, #76] @ 6aefc <__cxa_atexit@plt+0x5ee9c> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6af00 <__cxa_atexit@plt+0x5eea0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + bcc 6adbc <__cxa_atexit@plt+0x5ed5c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 6adc8 <__cxa_atexit@plt+0x5ed68> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r0, r4, r4, asr #10 │ │ │ │ - @ instruction: 0x0172b298 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r4, r8, lsl r4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6af70 <__cxa_atexit@plt+0x5ef10> │ │ │ │ - ldr r2, [pc, #88] @ 6af80 <__cxa_atexit@plt+0x5ef20> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6af60 <__cxa_atexit@plt+0x5ef00> │ │ │ │ - ldr r2, [pc, #68] @ 6af84 <__cxa_atexit@plt+0x5ef24> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6ae20 <__cxa_atexit@plt+0x5edc0> │ │ │ │ + ldr r2, [pc, #60] @ 6ae2c <__cxa_atexit@plt+0x5edcc> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 6ae14 <__cxa_atexit@plt+0x5edb4> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 6ae38 <__cxa_atexit@plt+0x5edd8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6af88 <__cxa_atexit@plt+0x5ef28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r8, lsr #25 │ │ │ │ - cmneq r2, r4, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6afb4 <__cxa_atexit@plt+0x5ef54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r8, ror #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6afe0 <__cxa_atexit@plt+0x5ef80> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6af3c <__cxa_atexit@plt+0x5eedc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 6ae8c <__cxa_atexit@plt+0x5ee2c> │ │ │ │ + ldr lr, [pc, #244] @ 6af58 <__cxa_atexit@plt+0x5eef8> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #192] @ 6af54 <__cxa_atexit@plt+0x5eef4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6afe4 <__cxa_atexit@plt+0x5ef84> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r0, r4, r8, lsl r3 │ │ │ │ - cmneq r2, ip, lsr #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6b030 <__cxa_atexit@plt+0x5efd0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6b040 <__cxa_atexit@plt+0x5efe0> │ │ │ │ - ldr r3, [pc, #48] @ 6b04c <__cxa_atexit@plt+0x5efec> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 6af34 <__cxa_atexit@plt+0x5eed4> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6af44 <__cxa_atexit@plt+0x5eee4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ + ldr r0, [pc, #72] @ 6af5c <__cxa_atexit@plt+0x5eefc> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 6af48 <__cxa_atexit@plt+0x5eee8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r0, r4, r0, ror #6 │ │ │ │ + orreq r0, r4, r4, lsr #5 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6aff8 <__cxa_atexit@plt+0x5ef98> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 6b004 <__cxa_atexit@plt+0x5efa4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r0, lsr #23 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r4, ip] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b09c <__cxa_atexit@plt+0x5f03c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #40] @ 6b0ac <__cxa_atexit@plt+0x5f04c> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - ldr r3, [pc, #28] @ 6b0b0 <__cxa_atexit@plt+0x5f050> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 6a624 <__cxa_atexit@plt+0x5e5c4> │ │ │ │ + bcc 6b080 <__cxa_atexit@plt+0x5f020> │ │ │ │ + ldr r1, [pc, #96] @ 6b090 <__cxa_atexit@plt+0x5f030> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr lr, [pc, #92] @ 6b094 <__cxa_atexit@plt+0x5f034> │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr r9, [pc, #88] @ 6b098 <__cxa_atexit@plt+0x5f038> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #10 │ │ │ │ + mov r7, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r6, #22 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r4, r4] │ │ │ │ - orreq r0, r4, ip, ror #1 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0xfffffd78 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6b0f4 <__cxa_atexit@plt+0x5f094> │ │ │ │ - ldr r3, [pc, #48] @ 6b10c <__cxa_atexit@plt+0x5f0ac> │ │ │ │ - ldr r2, [pc, #48] @ 6b110 <__cxa_atexit@plt+0x5f0b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6b114 <__cxa_atexit@plt+0x5f0b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r0, r6, #100 @ 0x64 │ │ │ │ + cmp ip, r0 │ │ │ │ + bcc 6b190 <__cxa_atexit@plt+0x5f130> │ │ │ │ + ldr r7, [pc, #264] @ 6b1c8 <__cxa_atexit@plt+0x5f168> │ │ │ │ + ldr r1, [pc, #264] @ 6b1cc <__cxa_atexit@plt+0x5f16c> │ │ │ │ + mov r3, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub r7, r0, #23 │ │ │ │ + str r1, [r3, #72] @ 0x48 │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r7, [r5] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [pc, #196] @ 6b1d0 <__cxa_atexit@plt+0x5f170> │ │ │ │ + mov lr, r3 │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [lr, #88]! @ 0x58 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + ldr r0, [pc, #176] @ 6b1d4 <__cxa_atexit@plt+0x5f174> │ │ │ │ + mov r2, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #20]! │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [pc, #156] @ 6b1d8 <__cxa_atexit@plt+0x5f178> │ │ │ │ + add r2, r3, #108 @ 0x6c │ │ │ │ + cmp ip, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #36]! @ 0x24 │ │ │ │ + str r1, [r3, #80] @ 0x50 │ │ │ │ + ldr r1, [pc, #136] @ 6b1dc <__cxa_atexit@plt+0x5f17c> │ │ │ │ + mov r0, r3 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #60]! @ 0x3c │ │ │ │ + str r0, [r3, #76] @ 0x4c │ │ │ │ + str r3, [r3, #32] │ │ │ │ + bcc 6b1ac <__cxa_atexit@plt+0x5f14c> │ │ │ │ + ldr r0, [pc, #116] @ 6b1e8 <__cxa_atexit@plt+0x5f188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #112] @ 0x70 │ │ │ │ + str lr, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq r2, r0, asr #22 │ │ │ │ - cmneq r2, r8, lsr #22 │ │ │ │ - cmneq r2, r8, lsl #22 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6b15c <__cxa_atexit@plt+0x5f0fc> │ │ │ │ - ldr r3, [pc, #48] @ 6b174 <__cxa_atexit@plt+0x5f114> │ │ │ │ - ldr r2, [pc, #48] @ 6b178 <__cxa_atexit@plt+0x5f118> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6b17c <__cxa_atexit@plt+0x5f11c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #76] @ 6b1e4 <__cxa_atexit@plt+0x5f184> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r6, #100 @ 0x64 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r6, [pc, #44] @ 6b1e0 <__cxa_atexit@plt+0x5f180> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrsbeq fp, [r2, #-168]! @ 0xffffff58 │ │ │ │ - cmneq r2, r0, asr #21 │ │ │ │ - cmneq r2, r8, asr #21 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff428 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + orreq r0, r4, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffff550 │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + @ instruction: 0xfffff830 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, r4, lsr sl │ │ │ │ + orreq r0, r4, ip, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 6b230 <__cxa_atexit@plt+0x5f1d0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #48] @ 6b248 <__cxa_atexit@plt+0x5f1e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 6b24c <__cxa_atexit@plt+0x5f1ec> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r3, r8, lsr #31 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b1b4 <__cxa_atexit@plt+0x5f154> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6b1bc <__cxa_atexit@plt+0x5f15c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 6b288 <__cxa_atexit@plt+0x5f228> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6b290 <__cxa_atexit@plt+0x5f230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a290c <__cxa_atexit@plt+0x968ac> │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strexeq pc, r8, [r3] @ │ │ │ │ - cmneq r2, ip, ror sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + orreq pc, r3, r4, asr #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b1f4 <__cxa_atexit@plt+0x5f194> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 6b1fc <__cxa_atexit@plt+0x5f19c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 6b2cc <__cxa_atexit@plt+0x5f26c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6b2d4 <__cxa_atexit@plt+0x5f274> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a2cc0 <__cxa_atexit@plt+0x96c60> │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, r8, asr pc @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + orreq pc, r3, r0, lsl #29 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b33c <__cxa_atexit@plt+0x5f2dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b270 <__cxa_atexit@plt+0x5f210> │ │ │ │ - ldr r2, [pc, #96] @ 6b288 <__cxa_atexit@plt+0x5f228> │ │ │ │ - ldr r1, [pc, #96] @ 6b28c <__cxa_atexit@plt+0x5f22c> │ │ │ │ - sub sl, r6, #22 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #84] @ 6b290 <__cxa_atexit@plt+0x5f230> │ │ │ │ - mov r0, r3 │ │ │ │ + bcc 6b348 <__cxa_atexit@plt+0x5f2e8> │ │ │ │ + ldr r1, [pc, #80] @ 6b358 <__cxa_atexit@plt+0x5f2f8> │ │ │ │ + ldr r2, [pc, #80] @ 6b35c <__cxa_atexit@plt+0x5f2fc> │ │ │ │ + add r8, r7, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r0, #20]! │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - sub r3, r6, #2 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 6a624 <__cxa_atexit@plt+0x5e5c4> │ │ │ │ - ldr r7, [pc, #28] @ 6b294 <__cxa_atexit@plt+0x5f234> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq pc, r3, r8, lsr pc @ │ │ │ │ - ldrsbeq fp, [r2, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + orreq pc, r3, r8, lsr #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b300 <__cxa_atexit@plt+0x5f2a0> │ │ │ │ - ldr r2, [pc, #84] @ 6b308 <__cxa_atexit@plt+0x5f2a8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6b2dc <__cxa_atexit@plt+0x5f27c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6b2ec <__cxa_atexit@plt+0x5f28c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6b398 <__cxa_atexit@plt+0x5f338> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6b3a0 <__cxa_atexit@plt+0x5f340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6b310 <__cxa_atexit@plt+0x5f2b0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6b30c <__cxa_atexit@plt+0x5f2ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq pc, r3, r4, ror lr @ │ │ │ │ - cmpeq sp, sl, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6b33c <__cxa_atexit@plt+0x5f2dc> │ │ │ │ - ldr r8, [pc, #32] @ 6b354 <__cxa_atexit@plt+0x5f2f4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6b350 <__cxa_atexit@plt+0x5f2f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq pc, r3, r4, lsr #28 │ │ │ │ - cmpeq sp, sl, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x0183fdb4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b3b0 <__cxa_atexit@plt+0x5f350> │ │ │ │ + bhi 6b408 <__cxa_atexit@plt+0x5f3a8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b3bc <__cxa_atexit@plt+0x5f35c> │ │ │ │ - ldr r2, [pc, #68] @ 6b3cc <__cxa_atexit@plt+0x5f36c> │ │ │ │ - ldr r8, [pc, #68] @ 6b3d0 <__cxa_atexit@plt+0x5f370> │ │ │ │ - ldr r1, [pc, #68] @ 6b3d4 <__cxa_atexit@plt+0x5f374> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bcc 6b414 <__cxa_atexit@plt+0x5f3b4> │ │ │ │ + ldr r1, [pc, #80] @ 6b424 <__cxa_atexit@plt+0x5f3c4> │ │ │ │ + ldr r2, [pc, #80] @ 6b428 <__cxa_atexit@plt+0x5f3c8> │ │ │ │ + add r8, r7, #12 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r9, lsr #1 │ │ │ │ - orreq pc, r3, r4, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + orreq pc, r3, ip, asr sp @ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b414 <__cxa_atexit@plt+0x5f3b4> │ │ │ │ - ldr r2, [pc, #40] @ 6b41c <__cxa_atexit@plt+0x5f3bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6b420 <__cxa_atexit@plt+0x5f3c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq pc, r3, ip, lsr sp @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bhi 6b49c <__cxa_atexit@plt+0x5f43c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b488 <__cxa_atexit@plt+0x5f428> │ │ │ │ - ldr lr, [pc, #76] @ 6b494 <__cxa_atexit@plt+0x5f434> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bcc 6b4a8 <__cxa_atexit@plt+0x5f448> │ │ │ │ + ldr lr, [pc, #92] @ 6b4b8 <__cxa_atexit@plt+0x5f458> │ │ │ │ + ldr r2, [pc, #92] @ 6b4bc <__cxa_atexit@plt+0x5f45c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6b498 <__cxa_atexit@plt+0x5f438> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq pc, r3, ip, lsr #31 │ │ │ │ - cmneq r2, r0, lsl #26 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6b508 <__cxa_atexit@plt+0x5f4a8> │ │ │ │ - ldr r2, [pc, #88] @ 6b518 <__cxa_atexit@plt+0x5f4b8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6b4f8 <__cxa_atexit@plt+0x5f498> │ │ │ │ - ldr r2, [pc, #68] @ 6b51c <__cxa_atexit@plt+0x5f4bc> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6b520 <__cxa_atexit@plt+0x5f4c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, ip, asr r7 │ │ │ │ - cmneq r2, ip, ror ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6b54c <__cxa_atexit@plt+0x5f4ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + ldrdeq pc, [r3, r8] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r0, r7 │ │ │ │ + mov r1, r5 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 6b5fc <__cxa_atexit@plt+0x5f59c> │ │ │ │ + ldr r2, [pc, #364] @ 6b650 <__cxa_atexit@plt+0x5f5f0> │ │ │ │ + mov r5, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [r0, #16] │ │ │ │ + ldr r9, [r0, #8] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r0, asr ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6b578 <__cxa_atexit@plt+0x5f518> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r7, [r0, #12] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + and r0, r3, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq 6b570 <__cxa_atexit@plt+0x5f510> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne 6b5b0 <__cxa_atexit@plt+0x5f550> │ │ │ │ + bic r0, r3, #3 │ │ │ │ + ldr r0, [r0] │ │ │ │ + ldrh r0, [r0, #-2] │ │ │ │ + str r7, [r1, #-20] @ 0xffffffec │ │ │ │ + str r9, [r1, #-16] │ │ │ │ + cmp r0, #3 │ │ │ │ + str r3, [r1, #-12] │ │ │ │ + bne 6b5b8 <__cxa_atexit@plt+0x5f558> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 6b61c <__cxa_atexit@plt+0x5f5bc> │ │ │ │ + ldr lr, [pc, #284] @ 6b664 <__cxa_atexit@plt+0x5f604> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + add r3, r3, #5 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + b 6b5f0 <__cxa_atexit@plt+0x5f590> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r1, #-20] @ 0xffffffec │ │ │ │ + str r9, [r1, #-16] │ │ │ │ + str r3, [r1, #-12] │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 6b60c <__cxa_atexit@plt+0x5f5ac> │ │ │ │ + ldr r2, [pc, #192] @ 6b654 <__cxa_atexit@plt+0x5f5f4> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + b 6b5f0 <__cxa_atexit@plt+0x5f590> │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 6b62c <__cxa_atexit@plt+0x5f5cc> │ │ │ │ + ldr r2, [pc, #140] @ 6b65c <__cxa_atexit@plt+0x5f5fc> │ │ │ │ + ldr r8, [r3, #1] │ │ │ │ + ldr r0, [r3, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #9] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + mov r9, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r2, [r4, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [pc, #68] @ 6b658 <__cxa_atexit@plt+0x5f5f8> │ │ │ │ + mov r2, #20 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 6b638 <__cxa_atexit@plt+0x5f5d8> │ │ │ │ + ldr r0, [pc, #68] @ 6b668 <__cxa_atexit@plt+0x5f608> │ │ │ │ + mov r2, #28 │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 6b638 <__cxa_atexit@plt+0x5f5d8> │ │ │ │ + ldr r0, [pc, #44] @ 6b660 <__cxa_atexit@plt+0x5f600> │ │ │ │ + mov r2, #24 │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r0, [lr] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r3, r4, asr ip @ │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 6b6c8 <__cxa_atexit@plt+0x5f668> │ │ │ │ + ldr r3, [pc, #76] @ 6b6e0 <__cxa_atexit@plt+0x5f680> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r0, [r7, #13] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + add lr, r9, #8 │ │ │ │ + stm lr, {r0, r3, r7} │ │ │ │ + str r1, [r9, #20] │ │ │ │ + str r2, [r9, #24] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r3, [pc, #20] @ 6b6e4 <__cxa_atexit@plt+0x5f684> │ │ │ │ + mov r2, #28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6b57c <__cxa_atexit@plt+0x5f51c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq pc, r3, r0, lsl #27 │ │ │ │ - cmneq r2, r4, lsl ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6b5c8 <__cxa_atexit@plt+0x5f568> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6b5d8 <__cxa_atexit@plt+0x5f578> │ │ │ │ - ldr r3, [pc, #48] @ 6b5e4 <__cxa_atexit@plt+0x5f584> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 6b740 <__cxa_atexit@plt+0x5f6e0> │ │ │ │ + ldr r3, [pc, #72] @ 6b758 <__cxa_atexit@plt+0x5f6f8> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r4, lsl #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6b630 <__cxa_atexit@plt+0x5f5d0> │ │ │ │ - ldr r3, [pc, #44] @ 6b63c <__cxa_atexit@plt+0x5f5dc> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 6b640 <__cxa_atexit@plt+0x5f5e0> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + str r2, [r9, #20] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r3, [pc, #20] @ 6b75c <__cxa_atexit@plt+0x5f6fc> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r9, r1, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - b a2370 <__cxa_atexit@plt+0x96310> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r8, lsr ip │ │ │ │ - cmneq r2, r8, lsr r6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r9, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 6b684 <__cxa_atexit@plt+0x5f624> │ │ │ │ - ldr r3, [pc, #48] @ 6b69c <__cxa_atexit@plt+0x5f63c> │ │ │ │ - ldr r2, [pc, #48] @ 6b6a0 <__cxa_atexit@plt+0x5f640> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 6b7b0 <__cxa_atexit@plt+0x5f750> │ │ │ │ + ldr r3, [pc, #64] @ 6b7c8 <__cxa_atexit@plt+0x5f768> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6b6a4 <__cxa_atexit@plt+0x5f644> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r7, [r9, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r3, [pc, #20] @ 6b7cc <__cxa_atexit@plt+0x5f76c> │ │ │ │ + mov r2, #20 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov sl, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 966024 <__cxa_atexit@plt+0x959fc4> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b890 <__cxa_atexit@plt+0x5f830> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6b89c <__cxa_atexit@plt+0x5f83c> │ │ │ │ + ldr lr, [pc, #168] @ 6b8c0 <__cxa_atexit@plt+0x5f860> │ │ │ │ + ldr r1, [pc, #168] @ 6b8c4 <__cxa_atexit@plt+0x5f864> │ │ │ │ + add sl, r7, #12 │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r8, r6, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + ldr r7, [pc, #140] @ 6b8c8 <__cxa_atexit@plt+0x5f868> │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + add lr, r9, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #24] │ │ │ │ + bhi 6b8ac <__cxa_atexit@plt+0x5f84c> │ │ │ │ + ldr r3, [pc, #104] @ 6b8cc <__cxa_atexit@plt+0x5f86c> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + beq 6b880 <__cxa_atexit@plt+0x5f820> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6bbac <__cxa_atexit@plt+0x5fb4c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsheq fp, [r2, #-92]! @ 0xffffffa4 │ │ │ │ - ldrsheq fp, [r2, #-88]! @ 0xffffffa8 │ │ │ │ - ldrsbeq fp, [r2, #-88]! @ 0xffffffa8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6b6ec <__cxa_atexit@plt+0x5f68c> │ │ │ │ - ldr r3, [pc, #48] @ 6b704 <__cxa_atexit@plt+0x5f6a4> │ │ │ │ - ldr r2, [pc, #48] @ 6b708 <__cxa_atexit@plt+0x5f6a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6b70c <__cxa_atexit@plt+0x5f6ac> │ │ │ │ + ldr r7, [pc, #28] @ 6b8d0 <__cxa_atexit@plt+0x5f870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x0172b594 │ │ │ │ - @ instruction: 0x0172b590 │ │ │ │ - cmneq r2, r0, lsl #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + orreq pc, r3, r4, lsl r9 @ │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, ip, lsr r3 │ │ │ │ + cmneq r2, r0, lsr #6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b74c <__cxa_atexit@plt+0x5f6ec> │ │ │ │ - ldr r2, [pc, #32] @ 6b75c <__cxa_atexit@plt+0x5f6fc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9, sl} │ │ │ │ + bhi 6b90c <__cxa_atexit@plt+0x5f8ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6b914 <__cxa_atexit@plt+0x5f8b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, sl │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #12] @ 6b760 <__cxa_atexit@plt+0x5f700> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffb5e0 │ │ │ │ - cmneq r2, r4, asr #3 │ │ │ │ - cmneq r2, ip, lsr #3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6b7a8 <__cxa_atexit@plt+0x5f748> │ │ │ │ - ldr r2, [pc, #48] @ 6b7c0 <__cxa_atexit@plt+0x5f760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #40] @ 6b7c4 <__cxa_atexit@plt+0x5f764> │ │ │ │ - sub r9, r6, #11 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - ldr r7, [pc, #24] @ 6b7c8 <__cxa_atexit@plt+0x5f768> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - orreq pc, r3, r8, ror #24 │ │ │ │ - cmneq r2, ip, ror #9 │ │ │ │ - cmneq r2, r4, asr #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - sub r3, r5, #16 │ │ │ │ + orreq pc, r3, r0, asr #16 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6b818 <__cxa_atexit@plt+0x5f7b8> │ │ │ │ - ldr r2, [pc, #60] @ 6b834 <__cxa_atexit@plt+0x5f7d4> │ │ │ │ - ldr r1, [pc, #60] @ 6b838 <__cxa_atexit@plt+0x5f7d8> │ │ │ │ - mov r8, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r1, r1, #2 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r9, sl} │ │ │ │ + bhi 6b950 <__cxa_atexit@plt+0x5f8f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6b958 <__cxa_atexit@plt+0x5f8f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r3, [pc, #28] @ 6b83c <__cxa_atexit@plt+0x5f7dc> │ │ │ │ - ldr r7, [pc, #28] @ 6b840 <__cxa_atexit@plt+0x5f7e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r3, #2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffb51c │ │ │ │ - @ instruction: 0x0172b19c │ │ │ │ - cmneq r2, r8, ror r1 │ │ │ │ - ldrsheq fp, [r2, #-0]! │ │ │ │ - cmneq r2, ip, asr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + strdeq pc, [r3, ip] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6b9c0 <__cxa_atexit@plt+0x5f960> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6b888 <__cxa_atexit@plt+0x5f828> │ │ │ │ - ldr r2, [pc, #48] @ 6b8a0 <__cxa_atexit@plt+0x5f840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - ldr r3, [pc, #40] @ 6b8a4 <__cxa_atexit@plt+0x5f844> │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - ldr r7, [pc, #24] @ 6b8a8 <__cxa_atexit@plt+0x5f848> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq pc, r3, r8, lsl #23 │ │ │ │ - cmneq r2, r4, lsl r4 │ │ │ │ - cmneq r2, r0, lsl #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6b904 <__cxa_atexit@plt+0x5f8a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6b8fc <__cxa_atexit@plt+0x5f89c> │ │ │ │ - ldr r3, [pc, #44] @ 6b90c <__cxa_atexit@plt+0x5f8ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 6b910 <__cxa_atexit@plt+0x5f8b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - b f2d82c <__cxa_atexit@plt+0xf217cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq pc, r3, r8, asr r8 @ │ │ │ │ - orreq pc, r3, r4, ror fp @ │ │ │ │ - ldrheq fp, [r2, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 6b990 <__cxa_atexit@plt+0x5f930> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6b988 <__cxa_atexit@plt+0x5f928> │ │ │ │ - ldr r3, [pc, #80] @ 6b998 <__cxa_atexit@plt+0x5f938> │ │ │ │ - ldr r2, [pc, #80] @ 6b99c <__cxa_atexit@plt+0x5f93c> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bcc 6b9cc <__cxa_atexit@plt+0x5f96c> │ │ │ │ + ldr r1, [pc, #80] @ 6b9dc <__cxa_atexit@plt+0x5f97c> │ │ │ │ + ldr r2, [pc, #80] @ 6b9e0 <__cxa_atexit@plt+0x5f980> │ │ │ │ + add r8, r7, #12 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #60] @ 6b9a0 <__cxa_atexit@plt+0x5f940> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ - ldr r5, [pc, #52] @ 6b9a4 <__cxa_atexit@plt+0x5f944> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r3, [pc, #48] @ 6b9a8 <__cxa_atexit@plt+0x5f948> │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - mov r9, r3 │ │ │ │ - b 1374e78 <__cxa_atexit@plt+0x1368e18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r3, r8, ror #15 │ │ │ │ - ldrdeq pc, [r3, r8] │ │ │ │ - strdeq pc, [r3, r8] │ │ │ │ - @ instruction: 0x0183fa9c │ │ │ │ - cmneq r2, r0, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6b9d8 <__cxa_atexit@plt+0x5f978> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6b9f0 <__cxa_atexit@plt+0x5f990> │ │ │ │ - ldr r0, [pc, #16] @ 6b9f4 <__cxa_atexit@plt+0x5f994> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq fp, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - ldrsbeq fp, [r2, #-40]! @ 0xffffffd8 │ │ │ │ - cmneq r2, ip, ror #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6ba58 <__cxa_atexit@plt+0x5f9f8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6ba50 <__cxa_atexit@plt+0x5f9f0> │ │ │ │ - ldr r9, [pc, #52] @ 6ba60 <__cxa_atexit@plt+0x5fa00> │ │ │ │ - ldr r3, [pc, #52] @ 6ba64 <__cxa_atexit@plt+0x5fa04> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 6ba68 <__cxa_atexit@plt+0x5fa08> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 13790f4 <__cxa_atexit@plt+0x136d094> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r5, [r9, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrheq fp, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - orreq pc, r3, r4, lsl #14 │ │ │ │ - orreq pc, r3, r4, lsr #14 │ │ │ │ - cmneq r2, r8, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 6bacc <__cxa_atexit@plt+0x5fa6c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 6bac4 <__cxa_atexit@plt+0x5fa64> │ │ │ │ - ldr r8, [pc, #52] @ 6bad4 <__cxa_atexit@plt+0x5fa74> │ │ │ │ - ldr r3, [pc, #52] @ 6bad8 <__cxa_atexit@plt+0x5fa78> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 6badc <__cxa_atexit@plt+0x5fa7c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, asr r2 │ │ │ │ - @ instruction: 0x0183f690 │ │ │ │ - @ instruction: 0x0183f6b0 │ │ │ │ - ldrsheq sl, [r2, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + orreq pc, r3, r4, lsr #15 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bb14 <__cxa_atexit@plt+0x5fab4> │ │ │ │ + bhi 6ba1c <__cxa_atexit@plt+0x5f9bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6bb1c <__cxa_atexit@plt+0x5fabc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ 6ba24 <__cxa_atexit@plt+0x5f9c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, r4, lsr r6 @ │ │ │ │ - ldrheq sl, [r2, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + orreq pc, r3, r0, lsr r7 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bb54 <__cxa_atexit@plt+0x5faf4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6bb5c <__cxa_atexit@plt+0x5fafc> │ │ │ │ + bhi 6ba8c <__cxa_atexit@plt+0x5fa2c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ba98 <__cxa_atexit@plt+0x5fa38> │ │ │ │ + ldr r1, [pc, #80] @ 6baa8 <__cxa_atexit@plt+0x5fa48> │ │ │ │ + ldr r2, [pc, #80] @ 6baac <__cxa_atexit@plt+0x5fa4c> │ │ │ │ + add r8, r7, #12 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + str r1, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r3, r4] │ │ │ │ - ldrsbeq fp, [r2, #-16]! │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r8, r6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrdeq pc, [r3, r8] │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bbc0 <__cxa_atexit@plt+0x5fb60> │ │ │ │ + bhi 6bb20 <__cxa_atexit@plt+0x5fac0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6bbcc <__cxa_atexit@plt+0x5fb6c> │ │ │ │ - ldr r5, [pc, #68] @ 6bbdc <__cxa_atexit@plt+0x5fb7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ 6bbe0 <__cxa_atexit@plt+0x5fb80> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ + bcc 6bb2c <__cxa_atexit@plt+0x5facc> │ │ │ │ + ldr lr, [pc, #92] @ 6bb3c <__cxa_atexit@plt+0x5fadc> │ │ │ │ + ldr r2, [pc, #92] @ 6bb40 <__cxa_atexit@plt+0x5fae0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + orreq pc, r3, r4, asr r6 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6bb88 <__cxa_atexit@plt+0x5fb28> │ │ │ │ + ldr r7, [pc, #52] @ 6bb9c <__cxa_atexit@plt+0x5fb3c> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 6bb7c <__cxa_atexit@plt+0x5fb1c> │ │ │ │ + mov r7, sl │ │ │ │ + b 6bbac <__cxa_atexit@plt+0x5fb4c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmneq r2, ip, asr #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r7, [pc, #16] @ 6bba0 <__cxa_atexit@plt+0x5fb40> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r2, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6bc64 <__cxa_atexit@plt+0x5fc04> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6bc6c <__cxa_atexit@plt+0x5fc0c> │ │ │ │ - ldr r2, [pc, #80] @ 6bc80 <__cxa_atexit@plt+0x5fc20> │ │ │ │ - ldr r1, [pc, #80] @ 6bc84 <__cxa_atexit@plt+0x5fc24> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #72] @ 6bc88 <__cxa_atexit@plt+0x5fc28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ + and r6, r1, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 6bc6c <__cxa_atexit@plt+0x5fc0c> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 6bc80 <__cxa_atexit@plt+0x5fc20> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6bcf4 <__cxa_atexit@plt+0x5fc94> │ │ │ │ + ldr lr, [pc, #284] @ 6bd04 <__cxa_atexit@plt+0x5fca4> │ │ │ │ + mov r9, r3 │ │ │ │ + ldr r0, [r1, #1] │ │ │ │ add lr, pc, lr │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, lr, #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ + ldr r8, [r1, #5] │ │ │ │ + ldr r1, [r1, #9] │ │ │ │ + str lr, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str r1, [r9, #16] │ │ │ │ + and r1, r0, #3 │ │ │ │ + str r8, [r2, #20]! │ │ │ │ + cmp r1, #2 │ │ │ │ + str r7, [r9, #12] │ │ │ │ + beq 6bc90 <__cxa_atexit@plt+0x5fc30> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 6bcb8 <__cxa_atexit@plt+0x5fc58> │ │ │ │ + bic r2, r0, #3 │ │ │ │ + ldr r8, [r0, #1] │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr lr, [r0, #5] │ │ │ │ + ldr r1, [r0, #9] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6bcc8 <__cxa_atexit@plt+0x5fc68> │ │ │ │ + ldr r2, [pc, #196] @ 6bd10 <__cxa_atexit@plt+0x5fcb0> │ │ │ │ + ldr r0, [r0, #13] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #28]! │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + b 6bce8 <__cxa_atexit@plt+0x5fc88> │ │ │ │ + ldr r8, [r1, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ - b 6bc74 <__cxa_atexit@plt+0x5fc14> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r9, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r6, [pc, #112] @ 6bd08 <__cxa_atexit@plt+0x5fca8> │ │ │ │ + ldr r8, [r0, #2] │ │ │ │ + ldr r2, [r0, #6] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r3, #28]! │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + b 6bce8 <__cxa_atexit@plt+0x5fc88> │ │ │ │ + ldr r8, [r0, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [pc, #60] @ 6bd0c <__cxa_atexit@plt+0x5fcac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + mov r6, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r6, #20]! │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6bd54 <__cxa_atexit@plt+0x5fcf4> │ │ │ │ + ldr r1, [pc, #44] @ 6bd5c <__cxa_atexit@plt+0x5fcfc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6bd60 <__cxa_atexit@plt+0x5fd00> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, r0, asr #15 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq pc, [r3, ip] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6bcc0 <__cxa_atexit@plt+0x5fc60> │ │ │ │ - ldr r2, [pc, #28] @ 6bccc <__cxa_atexit@plt+0x5fc6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + bcc 6bdc4 <__cxa_atexit@plt+0x5fd64> │ │ │ │ + ldr r2, [pc, #32] @ 6bdd4 <__cxa_atexit@plt+0x5fd74> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq pc, [r3, r4] │ │ │ │ - cmneq r2, r8, lsl #24 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6bd04 <__cxa_atexit@plt+0x5fca4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6bd0c <__cxa_atexit@plt+0x5fcac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6be44 <__cxa_atexit@plt+0x5fde4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6be50 <__cxa_atexit@plt+0x5fdf0> │ │ │ │ + ldr r1, [pc, #88] @ 6be60 <__cxa_atexit@plt+0x5fe00> │ │ │ │ + ldr r0, [pc, #88] @ 6be64 <__cxa_atexit@plt+0x5fe04> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 6be68 <__cxa_atexit@plt+0x5fe08> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r3, r4, asr #8 │ │ │ │ - cmneq r2, r8, asr #23 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + orreq pc, r3, ip, lsr #6 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldrsheq sl, [r2, #-252]! @ 0xffffff04 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6bd70 <__cxa_atexit@plt+0x5fd10> │ │ │ │ - ldr lr, [pc, #48] @ 6bd78 <__cxa_atexit@plt+0x5fd18> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 6bd7c <__cxa_atexit@plt+0x5fd1c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ + bhi 6beac <__cxa_atexit@plt+0x5fe4c> │ │ │ │ + ldr r1, [pc, #44] @ 6beb4 <__cxa_atexit@plt+0x5fe54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6beb8 <__cxa_atexit@plt+0x5fe58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq pc, r3, r0, ror #7 │ │ │ │ - cmneq r2, r8, asr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6bdc8 <__cxa_atexit@plt+0x5fd68> │ │ │ │ - ldr r3, [pc, #44] @ 6bdd4 <__cxa_atexit@plt+0x5fd74> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, r8, ror #15 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq pc, r3, r4, lsr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6be2c <__cxa_atexit@plt+0x5fdcc> │ │ │ │ - ldr r3, [pc, #56] @ 6be38 <__cxa_atexit@plt+0x5fdd8> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6be24 <__cxa_atexit@plt+0x5fdc4> │ │ │ │ - ldr r3, [pc, #36] @ 6be3c <__cxa_atexit@plt+0x5fddc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6bf1c <__cxa_atexit@plt+0x5febc> │ │ │ │ + ldr r2, [pc, #32] @ 6bf2c <__cxa_atexit@plt+0x5fecc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6bf9c <__cxa_atexit@plt+0x5ff3c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6bfa8 <__cxa_atexit@plt+0x5ff48> │ │ │ │ + ldr r1, [pc, #88] @ 6bfb8 <__cxa_atexit@plt+0x5ff58> │ │ │ │ + ldr r0, [pc, #88] @ 6bfbc <__cxa_atexit@plt+0x5ff5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #68] @ 6bfc0 <__cxa_atexit@plt+0x5ff60> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r5, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + ldrdeq pc, [r3, r4] │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c004 <__cxa_atexit@plt+0x5ffa4> │ │ │ │ + ldr r1, [pc, #44] @ 6c00c <__cxa_atexit@plt+0x5ffac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c010 <__cxa_atexit@plt+0x5ffb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r2, r4, lsl #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6be60 <__cxa_atexit@plt+0x5fe00> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq pc, r3, ip, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 6be80 <__cxa_atexit@plt+0x5fe20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [r3, ip] │ │ │ │ - cmneq r2, ip, lsl #29 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6bec4 <__cxa_atexit@plt+0x5fe64> │ │ │ │ - ldr r3, [pc, #36] @ 6bed0 <__cxa_atexit@plt+0x5fe70> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 6bed4 <__cxa_atexit@plt+0x5fe74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c068 <__cxa_atexit@plt+0x60008> │ │ │ │ + ldr r1, [pc, #44] @ 6c070 <__cxa_atexit@plt+0x60010> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c074 <__cxa_atexit@plt+0x60014> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq pc, r3, ip, lsr #11 │ │ │ │ + orreq pc, r3, r8, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6bf0c <__cxa_atexit@plt+0x5feac> │ │ │ │ - ldr r2, [pc, #28] @ 6bf18 <__cxa_atexit@plt+0x5feb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6c0f4 <__cxa_atexit@plt+0x60094> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c100 <__cxa_atexit@plt+0x600a0> │ │ │ │ + ldr r1, [pc, #64] @ 6c110 <__cxa_atexit@plt+0x600b0> │ │ │ │ + ldr r0, [pc, #64] @ 6c114 <__cxa_atexit@plt+0x600b4> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r3, r8, lsl #7 │ │ │ │ - ldrheq sl, [r2, #-208]! @ 0xffffff30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + orreq pc, r3, r0, rrx │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c15c <__cxa_atexit@plt+0x600fc> │ │ │ │ + ldr r2, [pc, #44] @ 6c16c <__cxa_atexit@plt+0x6010c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 6bf60 <__cxa_atexit@plt+0x5ff00> │ │ │ │ - ldr r3, [pc, #44] @ 6bf6c <__cxa_atexit@plt+0x5ff0c> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 6bf70 <__cxa_atexit@plt+0x5ff10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [pc, #28] @ 6bf74 <__cxa_atexit@plt+0x5ff14> │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1374e78 <__cxa_atexit@plt+0x1368e18> │ │ │ │ + bhi 6c1e0 <__cxa_atexit@plt+0x60180> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c1e8 <__cxa_atexit@plt+0x60188> │ │ │ │ + ldr lr, [pc, #88] @ 6c1fc <__cxa_atexit@plt+0x6019c> │ │ │ │ + ldr r0, [pc, #88] @ 6c200 <__cxa_atexit@plt+0x601a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 6c204 <__cxa_atexit@plt+0x601a4> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6c1f0 <__cxa_atexit@plt+0x60190> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + strexeq lr, r0, [r3] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c248 <__cxa_atexit@plt+0x601e8> │ │ │ │ + ldr r1, [pc, #44] @ 6c250 <__cxa_atexit@plt+0x601f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c254 <__cxa_atexit@plt+0x601f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r3, ip, ror #9 │ │ │ │ - orreq pc, r3, r0, asr #9 │ │ │ │ - cmneq r2, r4, asr #26 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6bfa4 <__cxa_atexit@plt+0x5ff44> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6bfbc <__cxa_atexit@plt+0x5ff5c> │ │ │ │ - ldr r0, [pc, #16] @ 6bfc0 <__cxa_atexit@plt+0x5ff60> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c2ac <__cxa_atexit@plt+0x6024c> │ │ │ │ + ldr r1, [pc, #44] @ 6c2b4 <__cxa_atexit@plt+0x60254> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c2b8 <__cxa_atexit@plt+0x60258> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r4, lsr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r0, lsl sp │ │ │ │ - cmneq r2, ip, lsl #26 │ │ │ │ - cmneq r2, ip, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c010 <__cxa_atexit@plt+0x5ffb0> │ │ │ │ - ldr r2, [pc, #52] @ 6c018 <__cxa_atexit@plt+0x5ffb8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 6c01c <__cxa_atexit@plt+0x5ffbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ 6c020 <__cxa_atexit@plt+0x5ffc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + bhi 6c310 <__cxa_atexit@plt+0x602b0> │ │ │ │ + ldr r1, [pc, #44] @ 6c318 <__cxa_atexit@plt+0x602b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c31c <__cxa_atexit@plt+0x602bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 137c83c <__cxa_atexit@plt+0x13707dc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq pc, r3, r8, asr #2 │ │ │ │ - orreq pc, r3, r8, lsr r4 @ │ │ │ │ - cmneq r2, r0, asr #12 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r0, asr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c048 <__cxa_atexit@plt+0x5ffe8> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 6c050 <__cxa_atexit@plt+0x5fff0> │ │ │ │ - ldr r7, [pc, #12] @ 6c05c <__cxa_atexit@plt+0x5fffc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [r3, r0] │ │ │ │ - ldrsheq sl, [r2, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r4, r5, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6c0a8 <__cxa_atexit@plt+0x60048> │ │ │ │ - cmp r9, #1 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - blt 6c09c <__cxa_atexit@plt+0x6003c> │ │ │ │ - ldr r3, [pc, #44] @ 6c0bc <__cxa_atexit@plt+0x6005c> │ │ │ │ - mov r8, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 6c0b8 <__cxa_atexit@plt+0x60058> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq sl, [r2, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x0172ac94 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c0ec <__cxa_atexit@plt+0x6008c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6c0f0 <__cxa_atexit@plt+0x60090> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r3, r0, ror #6 │ │ │ │ - cmneq r2, r0, ror #24 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6c174 <__cxa_atexit@plt+0x60114> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6c198 <__cxa_atexit@plt+0x60138> │ │ │ │ - ldr r3, [pc, #136] @ 6c1b0 <__cxa_atexit@plt+0x60150> │ │ │ │ - ldr r2, [pc, #136] @ 6c1b4 <__cxa_atexit@plt+0x60154> │ │ │ │ - ldr lr, [pc, #136] @ 6c1b8 <__cxa_atexit@plt+0x60158> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r2, [pc, #112] @ 6c1bc <__cxa_atexit@plt+0x6015c> │ │ │ │ - mov r3, r9 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - add lr, r9, #20 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r9, #32] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - b 13790f4 <__cxa_atexit@plt+0x136d094> │ │ │ │ - ldr r6, [pc, #40] @ 6c1a4 <__cxa_atexit@plt+0x60144> │ │ │ │ - ldr r7, [pc, #40] @ 6c1a8 <__cxa_atexit@plt+0x60148> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r0, [pc, #32] @ 6c1ac <__cxa_atexit@plt+0x6014c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r2, r0, lsl #23 │ │ │ │ - cmneq r2, r8, ror fp │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffdf0 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - orreq pc, r3, r8 │ │ │ │ - @ instruction: 0x0172ab94 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c1ec <__cxa_atexit@plt+0x6018c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6c1f0 <__cxa_atexit@plt+0x60190> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq lr, r3, r4, lsl #31 │ │ │ │ - cmneq r2, r0, ror #22 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - cmneq r2, r8, asr #22 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6c2b0 <__cxa_atexit@plt+0x60250> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #148] @ 6c2dc <__cxa_atexit@plt+0x6027c> │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6c2bc <__cxa_atexit@plt+0x6025c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6c39c <__cxa_atexit@plt+0x6033c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6c2c8 <__cxa_atexit@plt+0x60268> │ │ │ │ - ldr r2, [pc, #108] @ 6c2e0 <__cxa_atexit@plt+0x60280> │ │ │ │ - ldr r1, [pc, #108] @ 6c2e4 <__cxa_atexit@plt+0x60284> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #100] @ 6c2e8 <__cxa_atexit@plt+0x60288> │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c3a8 <__cxa_atexit@plt+0x60348> │ │ │ │ + ldr r1, [pc, #64] @ 6c3b8 <__cxa_atexit@plt+0x60358> │ │ │ │ + ldr r0, [pc, #64] @ 6c3bc <__cxa_atexit@plt+0x6035c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffb58 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq r2, r0, lsr r6 │ │ │ │ - cmneq r2, r8, ror #20 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6c34c <__cxa_atexit@plt+0x602ec> │ │ │ │ - ldr r2, [pc, #68] @ 6c358 <__cxa_atexit@plt+0x602f8> │ │ │ │ - ldr lr, [pc, #68] @ 6c35c <__cxa_atexit@plt+0x602fc> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 6c360 <__cxa_atexit@plt+0x60300> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x0172a594 │ │ │ │ - ldrsheq sl, [r2, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c390 <__cxa_atexit@plt+0x60330> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6c388 <__cxa_atexit@plt+0x60328> │ │ │ │ - b 6c3a0 <__cxa_atexit@plt+0x60340> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r0, asr #19 │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c3f4 <__cxa_atexit@plt+0x60394> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0x0183edb8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c41c <__cxa_atexit@plt+0x603bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6c420 <__cxa_atexit@plt+0x603c0> │ │ │ │ - ldr r7, [pc, #112] @ 6c434 <__cxa_atexit@plt+0x603d4> │ │ │ │ - ldr r2, [pc, #112] @ 6c438 <__cxa_atexit@plt+0x603d8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #88] @ 6c43c <__cxa_atexit@plt+0x603dc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #52] @ 6c430 <__cxa_atexit@plt+0x603d0> │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6c418 <__cxa_atexit@plt+0x603b8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, ror r3 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq pc, r3, r0, asr #32 │ │ │ │ - cmneq r2, r4, lsl r9 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c46c <__cxa_atexit@plt+0x6040c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6c464 <__cxa_atexit@plt+0x60404> │ │ │ │ - b 6c47c <__cxa_atexit@plt+0x6041c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r4, ror #17 │ │ │ │ - andeq r0, r0, r6, asr #4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6c4d0 <__cxa_atexit@plt+0x60470> │ │ │ │ - ldr r2, [pc, #116] @ 6c50c <__cxa_atexit@plt+0x604ac> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c428 <__cxa_atexit@plt+0x603c8> │ │ │ │ + ldr r2, [pc, #72] @ 6c438 <__cxa_atexit@plt+0x603d8> │ │ │ │ + ldr r1, [pc, #72] @ 6c43c <__cxa_atexit@plt+0x603dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - beq 6c4f4 <__cxa_atexit@plt+0x60494> │ │ │ │ - ldr r5, [pc, #88] @ 6c510 <__cxa_atexit@plt+0x604b0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #8]! │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - str r8, [r3, #16] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r3, [pc, #48] @ 6c508 <__cxa_atexit@plt+0x604a8> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6c500 <__cxa_atexit@plt+0x604a0> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r2 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r2, r0, asr #16 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6c540 <__cxa_atexit@plt+0x604e0> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + orreq lr, r3, r4, asr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c48c <__cxa_atexit@plt+0x6042c> │ │ │ │ + ldr r2, [pc, #52] @ 6c49c <__cxa_atexit@plt+0x6043c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r7 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r0, lsl r8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c570 <__cxa_atexit@plt+0x60510> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6c574 <__cxa_atexit@plt+0x60514> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq lr, [r3, ip] │ │ │ │ - ldrsbeq sl, [r2, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c5e4 <__cxa_atexit@plt+0x60584> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6c618 <__cxa_atexit@plt+0x605b8> │ │ │ │ - ldr r1, [pc, #136] @ 6c634 <__cxa_atexit@plt+0x605d4> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #128] @ 6c638 <__cxa_atexit@plt+0x605d8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r2} │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #104] @ 6c63c <__cxa_atexit@plt+0x605dc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6c620 <__cxa_atexit@plt+0x605c0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #52] @ 6c630 <__cxa_atexit@plt+0x605d0> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - b 6c624 <__cxa_atexit@plt+0x605c4> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff4e8 │ │ │ │ - @ instruction: 0xfffff648 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq lr, r3, r0, asr lr │ │ │ │ - cmneq r2, r4, lsl r7 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6c66c <__cxa_atexit@plt+0x6060c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6c664 <__cxa_atexit@plt+0x60604> │ │ │ │ - b 6c67c <__cxa_atexit@plt+0x6061c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r4, ror #13 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c514 <__cxa_atexit@plt+0x604b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6c6f0 <__cxa_atexit@plt+0x60690> │ │ │ │ - add r6, r8, #20 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6c72c <__cxa_atexit@plt+0x606cc> │ │ │ │ - ldr lr, [pc, #152] @ 6c744 <__cxa_atexit@plt+0x606e4> │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + bcc 6c51c <__cxa_atexit@plt+0x604bc> │ │ │ │ + ldr lr, [pc, #92] @ 6c530 <__cxa_atexit@plt+0x604d0> │ │ │ │ + ldr r0, [pc, #92] @ 6c534 <__cxa_atexit@plt+0x604d4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str lr, [r8, #4]! │ │ │ │ - str r8, [r5, #20] │ │ │ │ - str r2, [r8, #8] │ │ │ │ - sub r2, r1, #1 │ │ │ │ - cmp r2, #1 │ │ │ │ - str r0, [r8, #12] │ │ │ │ - str r9, [r8, #16] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - blt 6c720 <__cxa_atexit@plt+0x606c0> │ │ │ │ - ldr r5, [pc, #104] @ 6c74c <__cxa_atexit@plt+0x606ec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 6c538 <__cxa_atexit@plt+0x604d8> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6c524 <__cxa_atexit@plt+0x604c4> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + orreq lr, r3, r0, ror #24 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c57c <__cxa_atexit@plt+0x6051c> │ │ │ │ + ldr r1, [pc, #44] @ 6c584 <__cxa_atexit@plt+0x60524> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c588 <__cxa_atexit@plt+0x60528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - add r6, r8, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6c738 <__cxa_atexit@plt+0x606d8> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #64] @ 6c748 <__cxa_atexit@plt+0x606e8> │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r3, [r8, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq lr, [r3, r4] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff67c │ │ │ │ - @ instruction: 0xfffff5cc │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - cmneq r2, r4, lsl #12 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - cmneq r2, ip, ror #11 │ │ │ │ - andeq r0, r0, r3, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6c224 <__cxa_atexit@plt+0x601c4> │ │ │ │ - cmneq r2, r4, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c7cc <__cxa_atexit@plt+0x6076c> │ │ │ │ - ldr r2, [pc, #52] @ 6c7d4 <__cxa_atexit@plt+0x60774> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6c7d8 <__cxa_atexit@plt+0x60778> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 6c7dc <__cxa_atexit@plt+0x6077c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 6c5e0 <__cxa_atexit@plt+0x60580> │ │ │ │ + ldr r1, [pc, #44] @ 6c5e8 <__cxa_atexit@plt+0x60588> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c5ec <__cxa_atexit@plt+0x6058c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0183e990 │ │ │ │ - orreq lr, r3, r4, ror #24 │ │ │ │ - ldrsbeq r9, [r2, #-168]! @ 0xffffff58 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r0, ror fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c80c <__cxa_atexit@plt+0x607ac> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c880 <__cxa_atexit@plt+0x60820> │ │ │ │ - ldr r2, [pc, #84] @ 6c888 <__cxa_atexit@plt+0x60828> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6c85c <__cxa_atexit@plt+0x607fc> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6c86c <__cxa_atexit@plt+0x6080c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6c644 <__cxa_atexit@plt+0x605e4> │ │ │ │ + ldr r1, [pc, #44] @ 6c64c <__cxa_atexit@plt+0x605ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c650 <__cxa_atexit@plt+0x605f0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6c890 <__cxa_atexit@plt+0x60830> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6c88c <__cxa_atexit@plt+0x6082c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, ip, lsl #22 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6c6a8 <__cxa_atexit@plt+0x60648> │ │ │ │ + ldr r1, [pc, #44] @ 6c6b0 <__cxa_atexit@plt+0x60650> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6c6b4 <__cxa_atexit@plt+0x60654> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq lr, [r3, r4] │ │ │ │ - cmpeq sp, sl, lsr #28 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r8, lsr #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6c8bc <__cxa_atexit@plt+0x6085c> │ │ │ │ - ldr r8, [pc, #32] @ 6c8d4 <__cxa_atexit@plt+0x60874> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6c8d0 <__cxa_atexit@plt+0x60870> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r3, r4, lsr #17 │ │ │ │ - ldrsbeq r3, [sp, #-218] @ 0xffffff26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6c734 <__cxa_atexit@plt+0x606d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c740 <__cxa_atexit@plt+0x606e0> │ │ │ │ + ldr r1, [pc, #64] @ 6c750 <__cxa_atexit@plt+0x606f0> │ │ │ │ + ldr r0, [pc, #64] @ 6c754 <__cxa_atexit@plt+0x606f4> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + orreq lr, r3, r0, lsr #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c930 <__cxa_atexit@plt+0x608d0> │ │ │ │ + bhi 6c7b4 <__cxa_atexit@plt+0x60754> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6c93c <__cxa_atexit@plt+0x608dc> │ │ │ │ - ldr r2, [pc, #68] @ 6c94c <__cxa_atexit@plt+0x608ec> │ │ │ │ - ldr r8, [pc, #68] @ 6c950 <__cxa_atexit@plt+0x608f0> │ │ │ │ - ldr r1, [pc, #68] @ 6c954 <__cxa_atexit@plt+0x608f4> │ │ │ │ + bcc 6c7c0 <__cxa_atexit@plt+0x60760> │ │ │ │ + ldr r2, [pc, #72] @ 6c7d0 <__cxa_atexit@plt+0x60770> │ │ │ │ + ldr r1, [pc, #72] @ 6c7d4 <__cxa_atexit@plt+0x60774> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r8, lsl fp │ │ │ │ - orreq lr, r3, r4, lsr #16 │ │ │ │ - cmneq r2, ip, ror #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + orreq lr, r3, ip, lsr #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6c99c <__cxa_atexit@plt+0x6093c> │ │ │ │ - ldr lr, [pc, #44] @ 6c9a4 <__cxa_atexit@plt+0x60944> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 6c9a8 <__cxa_atexit@plt+0x60948> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 6c83c <__cxa_atexit@plt+0x607dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6c848 <__cxa_atexit@plt+0x607e8> │ │ │ │ + ldr r2, [pc, #80] @ 6c858 <__cxa_atexit@plt+0x607f8> │ │ │ │ + ldr r1, [pc, #80] @ 6c85c <__cxa_atexit@plt+0x607fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0183e7b4 │ │ │ │ - cmneq r2, r8, lsl r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq lr, r3, ip, lsr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ca4c <__cxa_atexit@plt+0x609ec> │ │ │ │ - ldr lr, [pc, #132] @ 6ca58 <__cxa_atexit@plt+0x609f8> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + bcc 6c8b0 <__cxa_atexit@plt+0x60850> │ │ │ │ + ldr lr, [pc, #56] @ 6c8c0 <__cxa_atexit@plt+0x60860> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 6ca5c <__cxa_atexit@plt+0x609fc> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 6ca60 <__cxa_atexit@plt+0x60a00> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 6ca64 <__cxa_atexit@plt+0x60a04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq lr, r3, r8, lsl #20 │ │ │ │ - orreq lr, r3, r4, asr #14 │ │ │ │ - cmneq r2, ip, ror #16 │ │ │ │ - andeq r0, r4, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6caa8 <__cxa_atexit@plt+0x60a48> │ │ │ │ - ldr r2, [pc, #44] @ 6cac0 <__cxa_atexit@plt+0x60a60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 6cac4 <__cxa_atexit@plt+0x60a64> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffecc │ │ │ │ - cmneq r2, r0, ror #5 │ │ │ │ - cmneq r2, r4, asr r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6cb40 <__cxa_atexit@plt+0x60ae0> │ │ │ │ - ldr r2, [pc, #92] @ 6cb48 <__cxa_atexit@plt+0x60ae8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 6cb30 <__cxa_atexit@plt+0x60ad0> │ │ │ │ - ldr r7, [pc, #64] @ 6cb4c <__cxa_atexit@plt+0x60aec> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6c944 <__cxa_atexit@plt+0x608e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6c94c <__cxa_atexit@plt+0x608ec> │ │ │ │ + ldr lr, [pc, #104] @ 6c960 <__cxa_atexit@plt+0x60900> │ │ │ │ + ldr r0, [pc, #104] @ 6c964 <__cxa_atexit@plt+0x60904> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r9, [pc, #72] @ 6c968 <__cxa_atexit@plt+0x60908> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6c954 <__cxa_atexit@plt+0x608f4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrsbeq sl, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6cb78 <__cxa_atexit@plt+0x60b18> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + orreq lr, r3, ip, lsr r8 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + mov r1, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 6cb80 <__cxa_atexit@plt+0x60b20> │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ + ldr r7, [r1, #12] │ │ │ │ + ldr r6, [pc, #580] @ 6cbdc <__cxa_atexit@plt+0x60b7c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 6ca68 <__cxa_atexit@plt+0x60a08> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 6cac8 <__cxa_atexit@plt+0x60a68> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + cmp r6, #3 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bne 6cb0c <__cxa_atexit@plt+0x60aac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #76 @ 0x4c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cbb0 <__cxa_atexit@plt+0x60b50> │ │ │ │ + ldr r8, [pc, #556] @ 6cc14 <__cxa_atexit@plt+0x60bb4> │ │ │ │ + ldr lr, [pc, #556] @ 6cc18 <__cxa_atexit@plt+0x60bb8> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr sl, [pc, #536] @ 6cc1c <__cxa_atexit@plt+0x60bbc> │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r8, [pc, #532] @ 6cc20 <__cxa_atexit@plt+0x60bc0> │ │ │ │ + ldr ip, [pc, #532] @ 6cc24 <__cxa_atexit@plt+0x60bc4> │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + mov r7, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r1, #32]! │ │ │ │ + str sl, [r7, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + str r7, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + str r9, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ + str r8, [r3, #48]! @ 0x30 │ │ │ │ + mov r7, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 6cb90 <__cxa_atexit@plt+0x60b30> │ │ │ │ + ldr r2, [pc, #368] @ 6cbf8 <__cxa_atexit@plt+0x60b98> │ │ │ │ + ldr r8, [pc, #368] @ 6cbfc <__cxa_atexit@plt+0x60b9c> │ │ │ │ + ldr lr, [pc, #368] @ 6cc00 <__cxa_atexit@plt+0x60ba0> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r4, lsr #5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6cba4 <__cxa_atexit@plt+0x60b44> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6cba8 <__cxa_atexit@plt+0x60b48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq lr, r3, r4, asr r7 │ │ │ │ - cmneq r2, r4, ror #3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6cc04 <__cxa_atexit@plt+0x60ba4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6cc10 <__cxa_atexit@plt+0x60bb0> │ │ │ │ - ldr r2, [pc, #68] @ 6cc30 <__cxa_atexit@plt+0x60bd0> │ │ │ │ + str r2, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 6cba0 <__cxa_atexit@plt+0x60b40> │ │ │ │ + ldr r2, [pc, #264] @ 6cbf0 <__cxa_atexit@plt+0x60b90> │ │ │ │ + ldr r1, [pc, #264] @ 6cbf4 <__cxa_atexit@plt+0x60b94> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 6cc2c <__cxa_atexit@plt+0x60bcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cbc0 <__cxa_atexit@plt+0x60b60> │ │ │ │ + ldr sl, [pc, #224] @ 6cc04 <__cxa_atexit@plt+0x60ba4> │ │ │ │ + ldr r9, [pc, #224] @ 6cc08 <__cxa_atexit@plt+0x60ba8> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr lr, [pc, #220] @ 6cc0c <__cxa_atexit@plt+0x60bac> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #216] @ 6cc10 <__cxa_atexit@plt+0x60bb0> │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #24] │ │ │ │ + mov r2, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #32]! │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r4, ror r1 │ │ │ │ - @ instruction: 0xfffffd74 │ │ │ │ - cmneq r2, r4, lsl #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r5, [pc, #76] @ 6cbe4 <__cxa_atexit@plt+0x60b84> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 6cbcc <__cxa_atexit@plt+0x60b6c> │ │ │ │ + ldr r5, [pc, #56] @ 6cbe0 <__cxa_atexit@plt+0x60b80> │ │ │ │ + mov r3, #16 │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 6cbcc <__cxa_atexit@plt+0x60b6c> │ │ │ │ + ldr r5, [pc, #52] @ 6cbec <__cxa_atexit@plt+0x60b8c> │ │ │ │ + mov r3, #76 @ 0x4c │ │ │ │ + add r5, pc, r5 │ │ │ │ + b 6cbcc <__cxa_atexit@plt+0x60b6c> │ │ │ │ + ldr r5, [pc, #32] @ 6cbe8 <__cxa_atexit@plt+0x60b88> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r3, r4, lsr #15 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + muleq r0, r8, r1 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff440 │ │ │ │ + andeq r0, r0, r4, asr r4 │ │ │ │ + @ instruction: 0xfffff534 │ │ │ │ + @ instruction: 0xfffff6d4 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + @ instruction: 0xfffff6dc │ │ │ │ + @ instruction: 0xfffff730 │ │ │ │ + @ instruction: 0xfffff958 │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + @ instruction: 0x000002b0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6cc94 <__cxa_atexit@plt+0x60c34> │ │ │ │ - ldr r2, [pc, #72] @ 6cca0 <__cxa_atexit@plt+0x60c40> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 6cca4 <__cxa_atexit@plt+0x60c44> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6cc8c <__cxa_atexit@plt+0x60c2c> │ │ │ │ - ldr r3, [pc, #40] @ 6cca8 <__cxa_atexit@plt+0x60c48> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #76 @ 0x4c │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6ccdc <__cxa_atexit@plt+0x60c7c> │ │ │ │ + ldr r8, [pc, #160] @ 6ccf4 <__cxa_atexit@plt+0x60c94> │ │ │ │ + ldr lr, [pc, #160] @ 6ccf8 <__cxa_atexit@plt+0x60c98> │ │ │ │ + ldr r9, [r7, #1] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr r0, [r7, #9] │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr sl, [pc, #140] @ 6ccfc <__cxa_atexit@plt+0x60c9c> │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + ldr r8, [pc, #136] @ 6cd00 <__cxa_atexit@plt+0x60ca0> │ │ │ │ + str r7, [r2, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr ip, [pc, #128] @ 6cd04 <__cxa_atexit@plt+0x60ca4> │ │ │ │ + str r1, [r2, #40] @ 0x28 │ │ │ │ + str r0, [r2, #24] │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, pc, sl │ │ │ │ + str lr, [r0, #32]! │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r2, #44] @ 0x2c │ │ │ │ + str r7, [r2, #28] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ + str r1, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ + str r9, [r2, #68] @ 0x44 │ │ │ │ + str r7, [r2, #72] @ 0x48 │ │ │ │ + str r8, [r2, #48]! @ 0x30 │ │ │ │ + str ip, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r3, [pc, #36] @ 6cd08 <__cxa_atexit@plt+0x60ca8> │ │ │ │ + mov r2, #76 @ 0x4c │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff8e4 │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cd4c <__cxa_atexit@plt+0x60cec> │ │ │ │ + ldr r2, [pc, #40] @ 6cd58 <__cxa_atexit@plt+0x60cf8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 6cd5c <__cxa_atexit@plt+0x60cfc> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r3, r8, lsl #9 │ │ │ │ + orreq lr, r3, r4, lsl #9 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cdf0 <__cxa_atexit@plt+0x60d90> │ │ │ │ + ldr sl, [pc, #128] @ 6ce0c <__cxa_atexit@plt+0x60dac> │ │ │ │ + ldr r9, [pc, #128] @ 6ce10 <__cxa_atexit@plt+0x60db0> │ │ │ │ + ldr lr, [pc, #128] @ 6ce14 <__cxa_atexit@plt+0x60db4> │ │ │ │ + ldr r8, [pc, #128] @ 6ce18 <__cxa_atexit@plt+0x60db8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + ldr ip, [r7, #1] │ │ │ │ + ldr r7, [r7, #9] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + mov r1, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + str ip, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #32]! │ │ │ │ + add sl, pc, sl │ │ │ │ + mov r7, r3 │ │ │ │ + str sl, [r2, #8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r5, [pc, #36] @ 6ce1c <__cxa_atexit@plt+0x60dbc> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0xfffff474 │ │ │ │ + @ instruction: 0xfffff4b8 │ │ │ │ + @ instruction: 0xfffff6e4 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ce60 <__cxa_atexit@plt+0x60e00> │ │ │ │ + ldr r2, [pc, #40] @ 6ce6c <__cxa_atexit@plt+0x60e0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 6ce70 <__cxa_atexit@plt+0x60e10> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrdeq lr, [r3, r8] │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r2, ip, lsl #23 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r3, r4, ror r3 │ │ │ │ + orreq lr, r3, r0, ror r3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cee4 <__cxa_atexit@plt+0x60e84> │ │ │ │ + ldr r9, [pc, #96] @ 6cf00 <__cxa_atexit@plt+0x60ea0> │ │ │ │ + ldr r8, [pc, #96] @ 6cf04 <__cxa_atexit@plt+0x60ea4> │ │ │ │ + ldr lr, [pc, #96] @ 6cf08 <__cxa_atexit@plt+0x60ea8> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r5, [pc, #32] @ 6cf0c <__cxa_atexit@plt+0x60eac> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffff11c │ │ │ │ + @ instruction: 0xfffff2b8 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6cccc <__cxa_atexit@plt+0x60c6c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6cf50 <__cxa_atexit@plt+0x60ef0> │ │ │ │ + ldr r2, [pc, #40] @ 6cf5c <__cxa_atexit@plt+0x60efc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 6cf60 <__cxa_atexit@plt+0x60f00> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r3, r4, lsl #5 │ │ │ │ + orreq lr, r3, r0, lsl #5 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + str r7, [r2, #8]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6cfbc <__cxa_atexit@plt+0x60f5c> │ │ │ │ + ldr r1, [pc, #68] @ 6cfd4 <__cxa_atexit@plt+0x60f74> │ │ │ │ + ldr lr, [pc, #68] @ 6cfd8 <__cxa_atexit@plt+0x60f78> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r3, [pc, #24] @ 6cfdc <__cxa_atexit@plt+0x60f7c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 97ca8 <__cxa_atexit@plt+0x8bc48> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, asr fp │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xffffef98 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - ldrsheq r9, [r2, #-176]! @ 0xffffff50 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d020 <__cxa_atexit@plt+0x60fc0> │ │ │ │ + ldr r2, [pc, #40] @ 6d02c <__cxa_atexit@plt+0x60fcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 6d030 <__cxa_atexit@plt+0x60fd0> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0183e1b4 │ │ │ │ + @ instruction: 0x0183e1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d074 <__cxa_atexit@plt+0x61014> │ │ │ │ + ldr r1, [pc, #44] @ 6d07c <__cxa_atexit@plt+0x6101c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldrsbeq r9, [r2, #-184]! @ 0xffffff48 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6d080 <__cxa_atexit@plt+0x61020> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrdeq lr, [r3, ip] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6cd34 <__cxa_atexit@plt+0x60cd4> │ │ │ │ + bhi 6d0d8 <__cxa_atexit@plt+0x61078> │ │ │ │ + ldr r1, [pc, #44] @ 6d0e0 <__cxa_atexit@plt+0x61080> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6cd3c <__cxa_atexit@plt+0x60cdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6d0e4 <__cxa_atexit@plt+0x61084> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r3, r4, lsl r4 │ │ │ │ - ldrsheq r9, [r2, #-240]! @ 0xffffff10 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq lr, r3, r8, ror r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d154 <__cxa_atexit@plt+0x610f4> │ │ │ │ + ldr r1, [pc, #68] @ 6d15c <__cxa_atexit@plt+0x610fc> │ │ │ │ + ldr r0, [pc, #68] @ 6d160 <__cxa_atexit@plt+0x61100> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6d144 <__cxa_atexit@plt+0x610e4> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq lr, r3, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6cda0 <__cxa_atexit@plt+0x60d40> │ │ │ │ + bhi 6d1d8 <__cxa_atexit@plt+0x61178> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6cdac <__cxa_atexit@plt+0x60d4c> │ │ │ │ - ldr r5, [pc, #68] @ 6cdbc <__cxa_atexit@plt+0x60d5c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ 6cdc0 <__cxa_atexit@plt+0x60d60> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ + bcc 6d1e4 <__cxa_atexit@plt+0x61184> │ │ │ │ + ldr r2, [pc, #72] @ 6d1f4 <__cxa_atexit@plt+0x61194> │ │ │ │ + ldr r1, [pc, #72] @ 6d1f8 <__cxa_atexit@plt+0x61198> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - str r2, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r8, lsl #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d248 <__cxa_atexit@plt+0x611e8> │ │ │ │ + ldr r2, [pc, #52] @ 6d258 <__cxa_atexit@plt+0x611f8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r2, ip, ror #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 6ce44 <__cxa_atexit@plt+0x60de4> │ │ │ │ + bhi 6d2d0 <__cxa_atexit@plt+0x61270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6ce4c <__cxa_atexit@plt+0x60dec> │ │ │ │ - ldr r2, [pc, #80] @ 6ce60 <__cxa_atexit@plt+0x60e00> │ │ │ │ - ldr r1, [pc, #80] @ 6ce64 <__cxa_atexit@plt+0x60e04> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #72] @ 6ce68 <__cxa_atexit@plt+0x60e08> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ + bcc 6d2d8 <__cxa_atexit@plt+0x61278> │ │ │ │ + ldr lr, [pc, #92] @ 6d2ec <__cxa_atexit@plt+0x6128c> │ │ │ │ + ldr r0, [pc, #92] @ 6d2f0 <__cxa_atexit@plt+0x61290> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, lr, #2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 6d2f4 <__cxa_atexit@plt+0x61294> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ - b 6ce54 <__cxa_atexit@plt+0x60df4> │ │ │ │ - mov r5, #12 │ │ │ │ + b 6d2e0 <__cxa_atexit@plt+0x61280> │ │ │ │ + mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, r0, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6cea0 <__cxa_atexit@plt+0x60e40> │ │ │ │ - ldr r2, [pc, #28] @ 6ceac <__cxa_atexit@plt+0x60e4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq lr, [r3, r4] │ │ │ │ - cmneq r2, r8, lsr #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - cmneq r2, r0, lsl sl │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq sp, r3, r4, lsr #29 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - cmneq r2, r4, asr #28 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6cf28 <__cxa_atexit@plt+0x60ec8> │ │ │ │ - ldr lr, [pc, #48] @ 6cf30 <__cxa_atexit@plt+0x60ed0> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 6cf34 <__cxa_atexit@plt+0x60ed4> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r2, r7} │ │ │ │ + bhi 6d338 <__cxa_atexit@plt+0x612d8> │ │ │ │ + ldr r1, [pc, #44] @ 6d340 <__cxa_atexit@plt+0x612e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6d344 <__cxa_atexit@plt+0x612e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq lr, r3, r8, lsr #4 │ │ │ │ - cmneq r2, r0, lsr #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6cf80 <__cxa_atexit@plt+0x60f20> │ │ │ │ - ldr r3, [pc, #44] @ 6cf8c <__cxa_atexit@plt+0x60f2c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - str r2, [r8, #8] │ │ │ │ - str r1, [r8, #12] │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, r8, asr #18 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r3, r8, lsl lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6cfc4 <__cxa_atexit@plt+0x60f64> │ │ │ │ + bhi 6d39c <__cxa_atexit@plt+0x6133c> │ │ │ │ + ldr r1, [pc, #44] @ 6d3a4 <__cxa_atexit@plt+0x61344> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 6cfcc <__cxa_atexit@plt+0x60f6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6d3a8 <__cxa_atexit@plt+0x61348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r3, r4, lsl #3 │ │ │ │ - ldrsheq r9, [r2, #-80]! @ 0xffffffb0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d024 <__cxa_atexit@plt+0x60fc4> │ │ │ │ - ldr r3, [pc, #56] @ 6d030 <__cxa_atexit@plt+0x60fd0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d01c <__cxa_atexit@plt+0x60fbc> │ │ │ │ - ldr r3, [pc, #36] @ 6d034 <__cxa_atexit@plt+0x60fd4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r2, ip, lsl #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6d058 <__cxa_atexit@plt+0x60ff8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0183ddb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 6d078 <__cxa_atexit@plt+0x61018> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r3, r4, ror #1 │ │ │ │ - @ instruction: 0x01729c94 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d0bc <__cxa_atexit@plt+0x6105c> │ │ │ │ - ldr r3, [pc, #36] @ 6d0c8 <__cxa_atexit@plt+0x61068> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 6d0cc <__cxa_atexit@plt+0x6106c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d400 <__cxa_atexit@plt+0x613a0> │ │ │ │ + ldr r1, [pc, #44] @ 6d408 <__cxa_atexit@plt+0x613a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6d40c <__cxa_atexit@plt+0x613ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0183e3b4 │ │ │ │ + orreq sp, r3, r0, asr sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6d104 <__cxa_atexit@plt+0x610a4> │ │ │ │ - ldr r2, [pc, #28] @ 6d110 <__cxa_atexit@plt+0x610b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0183e190 │ │ │ │ - ldrheq r9, [r2, #-184]! @ 0xffffff48 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6d158 <__cxa_atexit@plt+0x610f8> │ │ │ │ - ldr r3, [pc, #44] @ 6d164 <__cxa_atexit@plt+0x61104> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 6d168 <__cxa_atexit@plt+0x61108> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [pc, #28] @ 6d16c <__cxa_atexit@plt+0x6110c> │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1374e78 <__cxa_atexit@plt+0x1368e18> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d47c <__cxa_atexit@plt+0x6141c> │ │ │ │ + ldr r1, [pc, #68] @ 6d484 <__cxa_atexit@plt+0x61424> │ │ │ │ + ldr r0, [pc, #68] @ 6d488 <__cxa_atexit@plt+0x61428> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6d46c <__cxa_atexit@plt+0x6140c> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strdeq lr, [r3, r4] │ │ │ │ - orreq lr, r3, r8, asr #5 │ │ │ │ - cmneq r2, ip, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6d19c <__cxa_atexit@plt+0x6113c> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6d1b4 <__cxa_atexit@plt+0x61154> │ │ │ │ - ldr r0, [pc, #16] @ 6d1b8 <__cxa_atexit@plt+0x61158> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, lsl fp │ │ │ │ - cmneq r2, r4, lsl fp │ │ │ │ - ldrheq r9, [r2, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq sp, [r3, r4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d208 <__cxa_atexit@plt+0x611a8> │ │ │ │ - ldr r2, [pc, #52] @ 6d210 <__cxa_atexit@plt+0x611b0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 6d214 <__cxa_atexit@plt+0x611b4> │ │ │ │ + bhi 6d500 <__cxa_atexit@plt+0x614a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d50c <__cxa_atexit@plt+0x614ac> │ │ │ │ + ldr r2, [pc, #72] @ 6d51c <__cxa_atexit@plt+0x614bc> │ │ │ │ + ldr r1, [pc, #72] @ 6d520 <__cxa_atexit@plt+0x614c0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ 6d218 <__cxa_atexit@plt+0x611b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #2 │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 137c83c <__cxa_atexit@plt+0x13707dc> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq sp, r3, r0, asr pc │ │ │ │ - orreq lr, r3, r0, asr #4 │ │ │ │ - cmneq r2, r8, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6d240 <__cxa_atexit@plt+0x611e0> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 6d248 <__cxa_atexit@plt+0x611e8> │ │ │ │ - ldr r7, [pc, #12] @ 6d254 <__cxa_atexit@plt+0x611f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq lr, [r3, r8] │ │ │ │ - ldrheq r9, [r2, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r0, ror #24 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6d288 <__cxa_atexit@plt+0x61228> │ │ │ │ - ldr r3, [pc, #20] @ 6d290 <__cxa_atexit@plt+0x61230> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 9ca1c <__cxa_atexit@plt+0x909bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, r4, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6d2b8 <__cxa_atexit@plt+0x61258> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, lsr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d2e8 <__cxa_atexit@plt+0x61288> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6d2ec <__cxa_atexit@plt+0x6128c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq lr, r3, r4, ror #2 │ │ │ │ - cmneq r2, r8, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6d370 <__cxa_atexit@plt+0x61310> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6d394 <__cxa_atexit@plt+0x61334> │ │ │ │ - ldr r3, [pc, #136] @ 6d3ac <__cxa_atexit@plt+0x6134c> │ │ │ │ - ldr r2, [pc, #136] @ 6d3b0 <__cxa_atexit@plt+0x61350> │ │ │ │ - ldr lr, [pc, #136] @ 6d3b4 <__cxa_atexit@plt+0x61354> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 6d588 <__cxa_atexit@plt+0x61528> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d594 <__cxa_atexit@plt+0x61534> │ │ │ │ + ldr r2, [pc, #80] @ 6d5a4 <__cxa_atexit@plt+0x61544> │ │ │ │ + ldr r1, [pc, #80] @ 6d5a8 <__cxa_atexit@plt+0x61548> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ldr r2, [pc, #112] @ 6d3b8 <__cxa_atexit@plt+0x61358> │ │ │ │ - mov r3, r9 │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - add lr, r9, #20 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - str r0, [r9, #32] │ │ │ │ - str r3, [r9, #36] @ 0x24 │ │ │ │ - b 13790f4 <__cxa_atexit@plt+0x136d094> │ │ │ │ - ldr r6, [pc, #40] @ 6d3a0 <__cxa_atexit@plt+0x61340> │ │ │ │ - ldr r7, [pc, #40] @ 6d3a4 <__cxa_atexit@plt+0x61344> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r0, [pc, #32] @ 6d3a8 <__cxa_atexit@plt+0x61348> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r2, r4, lsl #19 │ │ │ │ - cmneq r2, ip, ror r9 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - orreq sp, r3, ip, lsl #28 │ │ │ │ - cmneq r2, r4, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d3e8 <__cxa_atexit@plt+0x61388> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6d3ec <__cxa_atexit@plt+0x6138c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq sp, r3, r8, lsl #27 │ │ │ │ - ldrsheq r9, [r2, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ - ldrsbeq r9, [r2, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ - ldr r3, [r5] │ │ │ │ - mov fp, r7 │ │ │ │ - and r7, r3, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6d4ac <__cxa_atexit@plt+0x6144c> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #220] @ 6d520 <__cxa_atexit@plt+0x614c0> │ │ │ │ - mov r2, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6d4e4 <__cxa_atexit@plt+0x61484> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6d508 <__cxa_atexit@plt+0x614a8> │ │ │ │ - ldr r2, [pc, #184] @ 6d528 <__cxa_atexit@plt+0x614c8> │ │ │ │ - ldr r1, [pc, #184] @ 6d52c <__cxa_atexit@plt+0x614cc> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr lr, [pc, #176] @ 6d530 <__cxa_atexit@plt+0x614d0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 6d4f0 <__cxa_atexit@plt+0x61490> │ │ │ │ - ldr r2, [pc, #88] @ 6d524 <__cxa_atexit@plt+0x614c4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 6d51c <__cxa_atexit@plt+0x614bc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - b 6d510 <__cxa_atexit@plt+0x614b0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsl #12 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffff76c │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - cmneq r2, r4, lsr r4 │ │ │ │ - cmneq r2, ip, lsr #17 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r0, ror #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6d594 <__cxa_atexit@plt+0x61534> │ │ │ │ - ldr r2, [pc, #68] @ 6d5a0 <__cxa_atexit@plt+0x61540> │ │ │ │ - ldr lr, [pc, #68] @ 6d5a4 <__cxa_atexit@plt+0x61544> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #60] @ 6d5a8 <__cxa_atexit@plt+0x61548> │ │ │ │ + bcc 6d5fc <__cxa_atexit@plt+0x6159c> │ │ │ │ + ldr lr, [pc, #56] @ 6d60c <__cxa_atexit@plt+0x615ac> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, ip, asr #6 │ │ │ │ - cmneq r2, r4, lsr r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d5d8 <__cxa_atexit@plt+0x61578> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d5d0 <__cxa_atexit@plt+0x61570> │ │ │ │ - b 6d5e8 <__cxa_atexit@plt+0x61588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r4, lsl #16 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6d63c <__cxa_atexit@plt+0x615dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6d668 <__cxa_atexit@plt+0x61608> │ │ │ │ - ldr r7, [pc, #112] @ 6d67c <__cxa_atexit@plt+0x6161c> │ │ │ │ - ldr r2, [pc, #112] @ 6d680 <__cxa_atexit@plt+0x61620> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #88] @ 6d684 <__cxa_atexit@plt+0x61624> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #52] @ 6d678 <__cxa_atexit@plt+0x61618> │ │ │ │ - ldr r7, [r5, #12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d660 <__cxa_atexit@plt+0x61600> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6d690 <__cxa_atexit@plt+0x61630> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6d698 <__cxa_atexit@plt+0x61638> │ │ │ │ + ldr lr, [pc, #104] @ 6d6ac <__cxa_atexit@plt+0x6164c> │ │ │ │ + ldr r0, [pc, #104] @ 6d6b0 <__cxa_atexit@plt+0x61650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r9, [pc, #72] @ 6d6b4 <__cxa_atexit@plt+0x61654> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsr #9 │ │ │ │ - @ instruction: 0xfffffa74 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strdeq sp, [r3, r8] │ │ │ │ - cmneq r2, r8, asr r7 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d6b4 <__cxa_atexit@plt+0x61654> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d6ac <__cxa_atexit@plt+0x6164c> │ │ │ │ - b 6d6c4 <__cxa_atexit@plt+0x61664> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 6d6a0 <__cxa_atexit@plt+0x61640> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r8, lsr #14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + strdeq sp, [r3, r0] │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 6d714 <__cxa_atexit@plt+0x616b4> │ │ │ │ - ldr r2, [pc, #112] @ 6d750 <__cxa_atexit@plt+0x616f0> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6d700 <__cxa_atexit@plt+0x616a0> │ │ │ │ + ldr r2, [pc, #48] @ 6d70c <__cxa_atexit@plt+0x616ac> │ │ │ │ + tst r8, #3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - beq 6d738 <__cxa_atexit@plt+0x616d8> │ │ │ │ - ldr r5, [pc, #84] @ 6d754 <__cxa_atexit@plt+0x616f4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #8]! │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r2, r7, r9} │ │ │ │ + beq 6d6f4 <__cxa_atexit@plt+0x61694> │ │ │ │ mov r7, r8 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r3, [pc, #48] @ 6d74c <__cxa_atexit@plt+0x616ec> │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d744 <__cxa_atexit@plt+0x616e4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ + b 6d718 <__cxa_atexit@plt+0x616b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x000003b0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq r2, r8, ror r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [pc, #16] @ 6d780 <__cxa_atexit@plt+0x61720> │ │ │ │ - mov r8, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, lsr r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d7b0 <__cxa_atexit@plt+0x61750> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 6d7b4 <__cxa_atexit@plt+0x61754> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0183dc9c │ │ │ │ - ldrsheq r9, [r2, #-84]! @ 0xffffffac │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6d828 <__cxa_atexit@plt+0x617c8> │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6d884 <__cxa_atexit@plt+0x61824> │ │ │ │ - ldr r2, [pc, #220] @ 6d8c8 <__cxa_atexit@plt+0x61868> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #212] @ 6d8cc <__cxa_atexit@plt+0x6186c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #184] @ 6d8d0 <__cxa_atexit@plt+0x61870> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 6d88c <__cxa_atexit@plt+0x6182c> │ │ │ │ - ldr lr, [pc, #128] @ 6d8bc <__cxa_atexit@plt+0x6185c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ - mov r7, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r3, [r2, #8]! │ │ │ │ - str lr, [r7, #4]! │ │ │ │ - str r7, [r2] │ │ │ │ - str r3, [r7, #12] │ │ │ │ - add r3, r7, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r1, [r7, #8] │ │ │ │ - bcc 6d89c <__cxa_atexit@plt+0x6183c> │ │ │ │ - ldr r2, [pc, #88] @ 6d8c4 <__cxa_atexit@plt+0x61864> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - b 6d890 <__cxa_atexit@plt+0x61830> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r6, [pc, #28] @ 6d8c0 <__cxa_atexit@plt+0x61860> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff4ac │ │ │ │ - andeq r0, r0, r4, asr r2 │ │ │ │ - @ instruction: 0xfffff3cc │ │ │ │ - @ instruction: 0xfffff5e8 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - orreq sp, r3, ip, lsl #24 │ │ │ │ - cmneq r2, r4, asr #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6d900 <__cxa_atexit@plt+0x618a0> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6d8f8 <__cxa_atexit@plt+0x61898> │ │ │ │ - b 6d910 <__cxa_atexit@plt+0x618b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x01729494 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r3, #12]! │ │ │ │ - mov sl, r6 │ │ │ │ - ldr r1, [r3, #-4] │ │ │ │ - and r6, r7, #3 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + mov r1, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + and r6, r1, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 6d9ac <__cxa_atexit@plt+0x6194c> │ │ │ │ - add r6, sl, #36 @ 0x24 │ │ │ │ + bne 6d7c4 <__cxa_atexit@plt+0x61764> │ │ │ │ + add r6, r7, #72 @ 0x48 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 6d9fc <__cxa_atexit@plt+0x6199c> │ │ │ │ - ldr r8, [pc, #268] @ 6da50 <__cxa_atexit@plt+0x619f0> │ │ │ │ - ldr lr, [pc, #268] @ 6da54 <__cxa_atexit@plt+0x619f4> │ │ │ │ - ldr r9, [pc, #268] @ 6da58 <__cxa_atexit@plt+0x619f8> │ │ │ │ + bcc 6d830 <__cxa_atexit@plt+0x617d0> │ │ │ │ + ldr r8, [pc, #272] @ 6d860 <__cxa_atexit@plt+0x61800> │ │ │ │ + ldr sl, [pc, #272] @ 6d864 <__cxa_atexit@plt+0x61804> │ │ │ │ + ldr r9, [pc, #272] @ 6d868 <__cxa_atexit@plt+0x61808> │ │ │ │ + ldr r0, [r1, #6] │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [r1, #2] │ │ │ │ + ldr r1, [r1, #10] │ │ │ │ + str sl, [r7, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str lr, [sl, #4]! │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, sl │ │ │ │ + str r0, [r7, #24] │ │ │ │ + mov r0, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r9, [r8, #20]! │ │ │ │ - str r2, [sl, #32] │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r1, [sl, #28] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str ip, [sl, #16] │ │ │ │ - bhi 6da14 <__cxa_atexit@plt+0x619b4> │ │ │ │ - ldr r3, [pc, #208] @ 6da64 <__cxa_atexit@plt+0x61a04> │ │ │ │ - mov r2, #63 @ 0x3f │ │ │ │ - str r8, [r5] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r8, [r2, #4] │ │ │ │ + str lr, [r7, #68] @ 0x44 │ │ │ │ + str ip, [r7, #28] │ │ │ │ + str ip, [r7, #12] │ │ │ │ + str r9, [r0, #16]! │ │ │ │ + ldr r8, [pc, #212] @ 6d86c <__cxa_atexit@plt+0x6180c> │ │ │ │ + mov r1, r7 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + add lr, r7, #48 @ 0x30 │ │ │ │ + str r8, [r1, #60]! @ 0x3c │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + stm lr, {r0, r3, ip} │ │ │ │ + ldr r3, [pc, #180] @ 6d870 <__cxa_atexit@plt+0x61810> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, sl │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc 6da08 <__cxa_atexit@plt+0x619a8> │ │ │ │ - ldr r6, [pc, #136] @ 6da48 <__cxa_atexit@plt+0x619e8> │ │ │ │ - mov r7, sl │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7, #4]! │ │ │ │ - add r6, r7, #24 │ │ │ │ + str r3, [r7, #32]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + add r6, r7, #52 @ 0x34 │ │ │ │ cmp r0, r6 │ │ │ │ - str r7, [r3] │ │ │ │ + bcc 6d83c <__cxa_atexit@plt+0x617dc> │ │ │ │ + ldr sl, [pc, #120] @ 6d850 <__cxa_atexit@plt+0x617f0> │ │ │ │ + ldr r8, [pc, #120] @ 6d854 <__cxa_atexit@plt+0x617f4> │ │ │ │ + ldr r9, [pc, #120] @ 6d858 <__cxa_atexit@plt+0x617f8> │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r1, #7] │ │ │ │ + str r8, [r7, #4]! │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ str r1, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - bcc 6da2c <__cxa_atexit@plt+0x619cc> │ │ │ │ - ldr r3, [pc, #120] @ 6da60 <__cxa_atexit@plt+0x61a00> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #20]! │ │ │ │ - str r7, [sl, #8] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #64] @ 6da5c <__cxa_atexit@plt+0x619fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, #63 @ 0x3f │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #24] @ 6da4c <__cxa_atexit@plt+0x619ec> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff4f4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0xfffff598 │ │ │ │ - @ instruction: 0xfffff634 │ │ │ │ - cmneq r2, ip, ror #6 │ │ │ │ - @ instruction: 0xfffff250 │ │ │ │ - @ instruction: 0xffffe72c │ │ │ │ - ldrsbeq r8, [r2, #-208]! @ 0xffffff30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str ip, [r7, #12] │ │ │ │ + ldr r1, [pc, #84] @ 6d85c <__cxa_atexit@plt+0x617fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r0, [r7, #32] │ │ │ │ + str ip, [r7, #36] @ 0x24 │ │ │ │ + str r9, [r7, #16]! │ │ │ │ + str r1, [r3, #40]! @ 0x28 │ │ │ │ + str r3, [r2, #8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r7, #72 @ 0x48 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + b 6d844 <__cxa_atexit@plt+0x617e4> │ │ │ │ + mov r5, #52 @ 0x34 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffff854 │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + orreq sp, r3, ip, lsr #19 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffbe8 │ │ │ │ + orreq sp, r3, r0, lsr #20 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6daa8 <__cxa_atexit@plt+0x61a48> │ │ │ │ - ldr r2, [pc, #44] @ 6dac0 <__cxa_atexit@plt+0x61a60> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 6d8b4 <__cxa_atexit@plt+0x61854> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6d8c0 <__cxa_atexit@plt+0x61860> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6dac4 <__cxa_atexit@plt+0x61a64> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff1a4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ - cmneq r2, r0, lsl #6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r3, r4, lsr #18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 6d420 <__cxa_atexit@plt+0x613c0> │ │ │ │ - cmneq r2, r0, asr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6db38 <__cxa_atexit@plt+0x61ad8> │ │ │ │ - ldr r2, [pc, #44] @ 6db50 <__cxa_atexit@plt+0x61af0> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc 6d904 <__cxa_atexit@plt+0x618a4> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6d910 <__cxa_atexit@plt+0x618b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6db54 <__cxa_atexit@plt+0x61af4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff114 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6dba0 <__cxa_atexit@plt+0x61b40> │ │ │ │ - ldr r3, [pc, #56] @ 6dbb8 <__cxa_atexit@plt+0x61b58> │ │ │ │ - ldr r2, [pc, #56] @ 6dbbc <__cxa_atexit@plt+0x61b5c> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq sp, [r3, r4] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6d9bc <__cxa_atexit@plt+0x6195c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6d9c8 <__cxa_atexit@plt+0x61968> │ │ │ │ + ldr r2, [pc, #168] @ 6d9ec <__cxa_atexit@plt+0x6198c> │ │ │ │ + ldr r1, [pc, #168] @ 6d9f0 <__cxa_atexit@plt+0x61990> │ │ │ │ + sub r8, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6dbc0 <__cxa_atexit@plt+0x61b60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [pc, #140] @ 6d9f4 <__cxa_atexit@plt+0x61994> │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + add r0, pc, r0 │ │ │ │ + cmp fp, r7 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #16] │ │ │ │ + str r1, [r9, #20] │ │ │ │ + bhi 6d9d8 <__cxa_atexit@plt+0x61978> │ │ │ │ + ldr r3, [pc, #104] @ 6d9f8 <__cxa_atexit@plt+0x61998> │ │ │ │ + sub lr, r5, #20 │ │ │ │ + tst sl, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + beq 6d9ac <__cxa_atexit@plt+0x6194c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 6bbac <__cxa_atexit@plt+0x5fb4c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6dc │ │ │ │ - @ instruction: 0xffffef48 │ │ │ │ - cmneq r2, ip, lsl #5 │ │ │ │ - cmneq r2, ip, ror #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6dc10 <__cxa_atexit@plt+0x61bb0> │ │ │ │ - ldr r3, [pc, #56] @ 6dc28 <__cxa_atexit@plt+0x61bc8> │ │ │ │ - ldr r2, [pc, #56] @ 6dc2c <__cxa_atexit@plt+0x61bcc> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6dc30 <__cxa_atexit@plt+0x61bd0> │ │ │ │ + ldr r7, [pc, #28] @ 6d9fc <__cxa_atexit@plt+0x6199c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff66c │ │ │ │ - @ instruction: 0xffffeed8 │ │ │ │ - cmneq r2, ip, lsl r2 │ │ │ │ - @ instruction: 0x01728690 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xfffff024 │ │ │ │ + orreq sp, r3, ip, ror #15 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + @ instruction: 0xffffe210 │ │ │ │ + ldrsheq r8, [r2, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6dc80 <__cxa_atexit@plt+0x61c20> │ │ │ │ - ldr r2, [pc, #52] @ 6dc88 <__cxa_atexit@plt+0x61c28> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6dc8c <__cxa_atexit@plt+0x61c2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 6dc90 <__cxa_atexit@plt+0x61c30> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 6da40 <__cxa_atexit@plt+0x619e0> │ │ │ │ + ldr r1, [pc, #44] @ 6da48 <__cxa_atexit@plt+0x619e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6da4c <__cxa_atexit@plt+0x619ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrdeq sp, [r3, ip] │ │ │ │ - @ instruction: 0x0183d7b0 │ │ │ │ - cmneq r2, r4, lsr #12 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r3, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6dcc0 <__cxa_atexit@plt+0x61c60> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6dd60 <__cxa_atexit@plt+0x61d00> │ │ │ │ - ldr r2, [pc, #132] @ 6dd78 <__cxa_atexit@plt+0x61d18> │ │ │ │ - ldr lr, [pc, #132] @ 6dd7c <__cxa_atexit@plt+0x61d1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [pc, #124] @ 6dd80 <__cxa_atexit@plt+0x61d20> │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #100] @ 6dd84 <__cxa_atexit@plt+0x61d24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 6dd88 <__cxa_atexit@plt+0x61d28> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #88] @ 6dd8c <__cxa_atexit@plt+0x61d2c> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #80] @ 6dd90 <__cxa_atexit@plt+0x61d30> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - add r3, r3, #24 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #44] @ 6dd94 <__cxa_atexit@plt+0x61d34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq r2, ip, asr #2 │ │ │ │ - orreq sp, r3, r4, ror r4 │ │ │ │ - orreq sp, r3, r8, asr #8 │ │ │ │ - orreq sp, r3, r0, asr #14 │ │ │ │ - orreq sp, r3, r0, ror #13 │ │ │ │ - orreq sp, r3, ip, lsr r4 │ │ │ │ - ldrsheq r9, [r2, #-8]! │ │ │ │ - cmneq r2, r8, ror #15 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6dde8 <__cxa_atexit@plt+0x61d88> │ │ │ │ - ldr r3, [pc, #52] @ 6ddf0 <__cxa_atexit@plt+0x61d90> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6dde0 <__cxa_atexit@plt+0x61d80> │ │ │ │ - ldr r3, [pc, #32] @ 6ddf4 <__cxa_atexit@plt+0x61d94> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6dabc <__cxa_atexit@plt+0x61a5c> │ │ │ │ + ldr r1, [pc, #68] @ 6dac4 <__cxa_atexit@plt+0x61a64> │ │ │ │ + ldr r0, [pc, #68] @ 6dac8 <__cxa_atexit@plt+0x61a68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6daac <__cxa_atexit@plt+0x61a4c> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, ip, lsl #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6de18 <__cxa_atexit@plt+0x61db8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0x0183d6b4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6de84 <__cxa_atexit@plt+0x61e24> │ │ │ │ - ldr lr, [pc, #84] @ 6de9c <__cxa_atexit@plt+0x61e3c> │ │ │ │ - sub r2, r6, #25 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [pc, #72] @ 6dea0 <__cxa_atexit@plt+0x61e40> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [pc, #68] @ 6dea4 <__cxa_atexit@plt+0x61e44> │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str ip, [r3, #4] │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r8, r9, sl} │ │ │ │ - add r8, r3, #20 │ │ │ │ - stm r8, {r2, r7, lr} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc 6db28 <__cxa_atexit@plt+0x61ac8> │ │ │ │ + ldr r2, [pc, #44] @ 6db38 <__cxa_atexit@plt+0x61ad8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 6dea8 <__cxa_atexit@plt+0x61e48> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - orreq sp, r3, r4, lsr r4 │ │ │ │ - ldrdeq sp, [r3, r4] │ │ │ │ - ldrdeq sp, [r3, r0] │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6df18 <__cxa_atexit@plt+0x61eb8> │ │ │ │ - ldr r9, [pc, #96] @ 6df30 <__cxa_atexit@plt+0x61ed0> │ │ │ │ - sub sl, r6, #25 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #84] @ 6df34 <__cxa_atexit@plt+0x61ed4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #80] @ 6df38 <__cxa_atexit@plt+0x61ed8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - add r9, r3, #8 │ │ │ │ - stm r9, {r2, r7, r8, sl} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ 6df3c <__cxa_atexit@plt+0x61edc> │ │ │ │ - mov r2, #32 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - orreq sp, r3, r8, asr r5 │ │ │ │ - orreq sp, r3, ip, asr #10 │ │ │ │ - @ instruction: 0x0183d39c │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6df9c <__cxa_atexit@plt+0x61f3c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 6dfa4 <__cxa_atexit@plt+0x61f44> │ │ │ │ - ldr r7, [pc, #76] @ 6dfc0 <__cxa_atexit@plt+0x61f60> │ │ │ │ - ldr r1, [pc, #76] @ 6dfc4 <__cxa_atexit@plt+0x61f64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #60] @ 6dfc8 <__cxa_atexit@plt+0x61f68> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r3 │ │ │ │ - b 6dfac <__cxa_atexit@plt+0x61f4c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 6dfbc <__cxa_atexit@plt+0x61f5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r4, asr #29 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0183d498 │ │ │ │ - @ instruction: 0x01728e94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ 6e034 <__cxa_atexit@plt+0x61fd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 6e024 <__cxa_atexit@plt+0x61fc4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e02c <__cxa_atexit@plt+0x61fcc> │ │ │ │ - ldr r3, [pc, #60] @ 6e038 <__cxa_atexit@plt+0x61fd8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6e024 <__cxa_atexit@plt+0x61fc4> │ │ │ │ - ldr r3, [pc, #40] @ 6e03c <__cxa_atexit@plt+0x61fdc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmneq r2, r0, lsr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e088 <__cxa_atexit@plt+0x62028> │ │ │ │ - ldr r3, [pc, #56] @ 6e098 <__cxa_atexit@plt+0x62038> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6e090 <__cxa_atexit@plt+0x62030> │ │ │ │ - ldr r3, [pc, #36] @ 6e09c <__cxa_atexit@plt+0x6203c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, r0, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6e0c4 <__cxa_atexit@plt+0x62064> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x01728d98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - bic r3, r3, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e180 <__cxa_atexit@plt+0x62120> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6e188 <__cxa_atexit@plt+0x62128> │ │ │ │ - ldr r2, [pc, #152] @ 6e1a8 <__cxa_atexit@plt+0x62148> │ │ │ │ - ldr lr, [pc, #152] @ 6e1ac <__cxa_atexit@plt+0x6214c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [pc, #144] @ 6e1b0 <__cxa_atexit@plt+0x62150> │ │ │ │ - sub r2, r3, #30 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6dbac <__cxa_atexit@plt+0x61b4c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6dbb4 <__cxa_atexit@plt+0x61b54> │ │ │ │ + ldr lr, [pc, #88] @ 6dbc8 <__cxa_atexit@plt+0x61b68> │ │ │ │ + ldr r0, [pc, #88] @ 6dbcc <__cxa_atexit@plt+0x61b6c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #120] @ 6e1b4 <__cxa_atexit@plt+0x62154> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #116] @ 6e1b8 <__cxa_atexit@plt+0x62158> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #108] @ 6e1bc <__cxa_atexit@plt+0x6215c> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #100] @ 6e1c0 <__cxa_atexit@plt+0x62160> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - add r6, r6, #24 │ │ │ │ - stm r6, {r0, r1, r2, lr} │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6e1a4 <__cxa_atexit@plt+0x62144> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [pc, #64] @ 6dbd0 <__cxa_atexit@plt+0x61b70> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #16 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ + b 6dbbc <__cxa_atexit@plt+0x61b5c> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r2, ip, asr #25 │ │ │ │ - @ instruction: 0xfffffb28 │ │ │ │ - cmneq r2, r0, lsr sp │ │ │ │ - orreq sp, r3, r8, asr r0 │ │ │ │ - orreq sp, r3, ip, lsr #32 │ │ │ │ - orreq sp, r3, r4, lsr #6 │ │ │ │ - orreq sp, r3, r4, asr #5 │ │ │ │ - orreq sp, r3, r0, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + orreq sp, r3, r4, asr #11 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6e22c <__cxa_atexit@plt+0x621cc> │ │ │ │ - ldr r2, [pc, #84] @ 6e234 <__cxa_atexit@plt+0x621d4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6e208 <__cxa_atexit@plt+0x621a8> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6e218 <__cxa_atexit@plt+0x621b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6dc14 <__cxa_atexit@plt+0x61bb4> │ │ │ │ + ldr r1, [pc, #44] @ 6dc1c <__cxa_atexit@plt+0x61bbc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6dc20 <__cxa_atexit@plt+0x61bc0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6e23c <__cxa_atexit@plt+0x621dc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6e238 <__cxa_atexit@plt+0x621d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq ip, r3, r8, asr #30 │ │ │ │ - cmpeq sp, lr, ror r4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r3, ip, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e268 <__cxa_atexit@plt+0x62208> │ │ │ │ - ldr r8, [pc, #32] @ 6e280 <__cxa_atexit@plt+0x62220> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6e27c <__cxa_atexit@plt+0x6221c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strdeq ip, [r3, r8] │ │ │ │ - cmpeq sp, lr, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6e2dc <__cxa_atexit@plt+0x6227c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e2e8 <__cxa_atexit@plt+0x62288> │ │ │ │ - ldr r2, [pc, #68] @ 6e2f8 <__cxa_atexit@plt+0x62298> │ │ │ │ - ldr r8, [pc, #68] @ 6e2fc <__cxa_atexit@plt+0x6229c> │ │ │ │ - ldr r1, [pc, #68] @ 6e300 <__cxa_atexit@plt+0x622a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r2, asr r1 │ │ │ │ - orreq ip, r3, r8, ror lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6e340 <__cxa_atexit@plt+0x622e0> │ │ │ │ - ldr r2, [pc, #40] @ 6e348 <__cxa_atexit@plt+0x622e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6e34c <__cxa_atexit@plt+0x622ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 6dc78 <__cxa_atexit@plt+0x61c18> │ │ │ │ + ldr r1, [pc, #44] @ 6dc80 <__cxa_atexit@plt+0x61c20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6dc84 <__cxa_atexit@plt+0x61c24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r3, r0, lsl lr │ │ │ │ + ldrdeq sp, [r3, r8] │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e3b4 <__cxa_atexit@plt+0x62354> │ │ │ │ - ldr lr, [pc, #76] @ 6e3c0 <__cxa_atexit@plt+0x62360> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6e3c4 <__cxa_atexit@plt+0x62364> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq sp, r3, r0, lsl #1 │ │ │ │ - ldrsbeq r7, [r2, #-212]! @ 0xffffff2c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6e434 <__cxa_atexit@plt+0x623d4> │ │ │ │ - ldr r2, [pc, #88] @ 6e444 <__cxa_atexit@plt+0x623e4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6e424 <__cxa_atexit@plt+0x623c4> │ │ │ │ - ldr r2, [pc, #68] @ 6e448 <__cxa_atexit@plt+0x623e8> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6e44c <__cxa_atexit@plt+0x623ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, asr sl │ │ │ │ - cmneq r2, r0, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6e478 <__cxa_atexit@plt+0x62418> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r4, lsr #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6e4a4 <__cxa_atexit@plt+0x62444> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6e4a8 <__cxa_atexit@plt+0x62448> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r3, r4, asr lr │ │ │ │ - cmneq r2, r8, ror #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6e4f4 <__cxa_atexit@plt+0x62494> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e504 <__cxa_atexit@plt+0x624a4> │ │ │ │ - ldr r3, [pc, #48] @ 6e510 <__cxa_atexit@plt+0x624b0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r8, lsl #19 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6e58c <__cxa_atexit@plt+0x6252c> │ │ │ │ - ldr r2, [pc, #92] @ 6e594 <__cxa_atexit@plt+0x62534> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 6e57c <__cxa_atexit@plt+0x6251c> │ │ │ │ - ldr r7, [pc, #64] @ 6e598 <__cxa_atexit@plt+0x62538> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ + bhi 6dcf4 <__cxa_atexit@plt+0x61c94> │ │ │ │ + ldr r1, [pc, #68] @ 6dcfc <__cxa_atexit@plt+0x61c9c> │ │ │ │ + ldr r0, [pc, #68] @ 6dd00 <__cxa_atexit@plt+0x61ca0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6dce4 <__cxa_atexit@plt+0x61c84> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq r2, r4, lsl #18 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq sp, r3, ip, ror r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6e5c4 <__cxa_atexit@plt+0x62564> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsbeq r8, [r2, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6e5f0 <__cxa_atexit@plt+0x62590> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6e5f4 <__cxa_atexit@plt+0x62594> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r3, r8, lsl #26 │ │ │ │ - @ instruction: 0x01728898 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 6e670 <__cxa_atexit@plt+0x62610> │ │ │ │ - ldr r7, [pc, #136] @ 6e6a0 <__cxa_atexit@plt+0x62640> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - bhi 6e67c <__cxa_atexit@plt+0x6261c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 6e684 <__cxa_atexit@plt+0x62624> │ │ │ │ - ldr r7, [pc, #100] @ 6e6a8 <__cxa_atexit@plt+0x62648> │ │ │ │ - ldr r1, [pc, #100] @ 6e6ac <__cxa_atexit@plt+0x6264c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - ldr r7, [pc, #84] @ 6e6b0 <__cxa_atexit@plt+0x62650> │ │ │ │ + bhi 6dd78 <__cxa_atexit@plt+0x61d18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6dd84 <__cxa_atexit@plt+0x61d24> │ │ │ │ + ldr r2, [pc, #72] @ 6dd94 <__cxa_atexit@plt+0x61d34> │ │ │ │ + ldr r1, [pc, #72] @ 6dd98 <__cxa_atexit@plt+0x61d38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r2, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r2, r6 │ │ │ │ - b 6e68c <__cxa_atexit@plt+0x6262c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6e6a4 <__cxa_atexit@plt+0x62644> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - cmneq r2, r0, ror #15 │ │ │ │ - @ instruction: 0xfffff75c │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - orreq ip, r3, r4, asr #27 │ │ │ │ - cmneq r2, r0, ror #21 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldrheq r7, [r2, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae66c <__cxa_atexit@plt+0xa260c> │ │ │ │ - cmneq r2, r4, lsr #23 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r8, ror #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6e73c <__cxa_atexit@plt+0x626dc> │ │ │ │ - ldr r2, [pc, #56] @ 6e74c <__cxa_atexit@plt+0x626ec> │ │ │ │ + bcc 6dde8 <__cxa_atexit@plt+0x61d88> │ │ │ │ + ldr r2, [pc, #52] @ 6ddf8 <__cxa_atexit@plt+0x61d98> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 6e750 <__cxa_atexit@plt+0x626f0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - cmneq r2, ip, asr fp │ │ │ │ - cmneq r2, ip, asr r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 6e7e4 <__cxa_atexit@plt+0x62784> │ │ │ │ - ldr r3, [pc, #152] @ 6e814 <__cxa_atexit@plt+0x627b4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r1, #-4] │ │ │ │ - sub r2, r1, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r3, [r1, #-12] │ │ │ │ - str r8, [r1, #-8] │ │ │ │ - bhi 6e7f0 <__cxa_atexit@plt+0x62790> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6e7f8 <__cxa_atexit@plt+0x62798> │ │ │ │ - ldr r7, [pc, #104] @ 6e81c <__cxa_atexit@plt+0x627bc> │ │ │ │ - ldr r5, [pc, #104] @ 6e820 <__cxa_atexit@plt+0x627c0> │ │ │ │ - str r8, [r1, #-16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r5, [r1, #-20] @ 0xffffffec │ │ │ │ - ldr r7, [pc, #84] @ 6e824 <__cxa_atexit@plt+0x627c4> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xffffff54 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - b 6e800 <__cxa_atexit@plt+0x627a0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 6e818 <__cxa_atexit@plt+0x627b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6de70 <__cxa_atexit@plt+0x61e10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6de78 <__cxa_atexit@plt+0x61e18> │ │ │ │ + ldr lr, [pc, #92] @ 6de8c <__cxa_atexit@plt+0x61e2c> │ │ │ │ + ldr r0, [pc, #92] @ 6de90 <__cxa_atexit@plt+0x61e30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r7, r7, #12 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #68] @ 6de94 <__cxa_atexit@plt+0x61e34> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r8, pc, r8 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 6de80 <__cxa_atexit@plt+0x61e20> │ │ │ │ + mov r5, #32 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq r2, ip, ror #12 │ │ │ │ - @ instruction: 0xfffff5e8 │ │ │ │ - @ instruction: 0xfffff814 │ │ │ │ - orreq ip, r3, r0, asr ip │ │ │ │ - cmneq r2, ip, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6e884 <__cxa_atexit@plt+0x62824> │ │ │ │ - ldr r7, [pc, #64] @ 6e890 <__cxa_atexit@plt+0x62830> │ │ │ │ - ldr r2, [pc, #64] @ 6e894 <__cxa_atexit@plt+0x62834> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + orreq sp, r3, r4, lsl #6 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e8dc <__cxa_atexit@plt+0x6287c> │ │ │ │ - ldr r3, [pc, #52] @ 6e8f4 <__cxa_atexit@plt+0x62894> │ │ │ │ - ldr r2, [pc, #52] @ 6e8f8 <__cxa_atexit@plt+0x62898> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6e8fc <__cxa_atexit@plt+0x6289c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ded8 <__cxa_atexit@plt+0x61e78> │ │ │ │ + ldr r1, [pc, #44] @ 6dee0 <__cxa_atexit@plt+0x61e80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6dee4 <__cxa_atexit@plt+0x61e84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - cmneq r2, r4, asr #11 │ │ │ │ - cmneq r2, r0, ror #11 │ │ │ │ - cmneq r2, r0, asr #11 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r3, r8, ror r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6e948 <__cxa_atexit@plt+0x628e8> │ │ │ │ - ldr r3, [pc, #52] @ 6e960 <__cxa_atexit@plt+0x62900> │ │ │ │ - ldr r2, [pc, #52] @ 6e964 <__cxa_atexit@plt+0x62904> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6e968 <__cxa_atexit@plt+0x62908> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - cmneq r2, r8, asr r5 │ │ │ │ - cmneq r2, r4, ror r5 │ │ │ │ - cmneq r2, r8, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6e9b8 <__cxa_atexit@plt+0x62958> │ │ │ │ - ldr r2, [pc, #52] @ 6e9c0 <__cxa_atexit@plt+0x62960> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6e9c4 <__cxa_atexit@plt+0x62964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 6e9c8 <__cxa_atexit@plt+0x62968> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi 6df3c <__cxa_atexit@plt+0x61edc> │ │ │ │ + ldr r1, [pc, #44] @ 6df44 <__cxa_atexit@plt+0x61ee4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6df48 <__cxa_atexit@plt+0x61ee8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq ip, r3, r4, lsr #15 │ │ │ │ - orreq ip, r3, r8, ror sl │ │ │ │ - cmneq r2, ip, ror #17 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r3, r4, lsl r2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6e9f8 <__cxa_atexit@plt+0x62998> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6ea90 <__cxa_atexit@plt+0x62a30> │ │ │ │ - ldr r2, [pc, #124] @ 6eaa8 <__cxa_atexit@plt+0x62a48> │ │ │ │ - ldr lr, [pc, #124] @ 6eaac <__cxa_atexit@plt+0x62a4c> │ │ │ │ - ldr r9, [pc, #124] @ 6eab0 <__cxa_atexit@plt+0x62a50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r1, [pc, #116] @ 6eab4 <__cxa_atexit@plt+0x62a54> │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #88] @ 6eab8 <__cxa_atexit@plt+0x62a58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #84] @ 6eabc <__cxa_atexit@plt+0x62a5c> │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #76] @ 6eac0 <__cxa_atexit@plt+0x62a60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - add r8, r3, #12 │ │ │ │ - stm r8, {r0, r3, sl} │ │ │ │ - sub r8, r6, #23 │ │ │ │ - add r0, r3, #24 │ │ │ │ - stm r0, {r1, r2, r9, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #44] @ 6eac4 <__cxa_atexit@plt+0x62a64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - ldrheq r8, [r2, #-64]! @ 0xffffffc0 │ │ │ │ - cmneq r2, r0, lsr #9 │ │ │ │ - orreq ip, r3, r4, lsr r7 │ │ │ │ - orreq ip, r3, ip, lsl #20 │ │ │ │ - orreq ip, r3, ip, lsr #19 │ │ │ │ - orreq ip, r3, r8, lsl #14 │ │ │ │ - cmneq r2, ip, ror #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6eb30 <__cxa_atexit@plt+0x62ad0> │ │ │ │ - ldr r2, [pc, #84] @ 6eb38 <__cxa_atexit@plt+0x62ad8> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6eb0c <__cxa_atexit@plt+0x62aac> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6eb1c <__cxa_atexit@plt+0x62abc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6dfa0 <__cxa_atexit@plt+0x61f40> │ │ │ │ + ldr r1, [pc, #44] @ 6dfa8 <__cxa_atexit@plt+0x61f48> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6dfac <__cxa_atexit@plt+0x61f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6eb40 <__cxa_atexit@plt+0x62ae0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6eb3c <__cxa_atexit@plt+0x62adc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq ip, r3, r4, asr #12 │ │ │ │ - cmpeq sp, sl, ror fp │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0183d1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6eb6c <__cxa_atexit@plt+0x62b0c> │ │ │ │ - ldr r8, [pc, #32] @ 6eb84 <__cxa_atexit@plt+0x62b24> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6eb80 <__cxa_atexit@plt+0x62b20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e01c <__cxa_atexit@plt+0x61fbc> │ │ │ │ + ldr r1, [pc, #68] @ 6e024 <__cxa_atexit@plt+0x61fc4> │ │ │ │ + ldr r0, [pc, #68] @ 6e028 <__cxa_atexit@plt+0x61fc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6e00c <__cxa_atexit@plt+0x61fac> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq ip, [r3, r4] │ │ │ │ - cmpeq sp, sl, lsr #22 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq sp, r3, r4, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ebe0 <__cxa_atexit@plt+0x62b80> │ │ │ │ + bhi 6e0a0 <__cxa_atexit@plt+0x62040> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ebec <__cxa_atexit@plt+0x62b8c> │ │ │ │ - ldr r2, [pc, #68] @ 6ebfc <__cxa_atexit@plt+0x62b9c> │ │ │ │ - ldr r8, [pc, #68] @ 6ec00 <__cxa_atexit@plt+0x62ba0> │ │ │ │ - ldr r1, [pc, #68] @ 6ec04 <__cxa_atexit@plt+0x62ba4> │ │ │ │ + bcc 6e0ac <__cxa_atexit@plt+0x6204c> │ │ │ │ + ldr r2, [pc, #72] @ 6e0bc <__cxa_atexit@plt+0x6205c> │ │ │ │ + ldr r1, [pc, #72] @ 6e0c0 <__cxa_atexit@plt+0x62060> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, lr, lsr r8 │ │ │ │ - orreq ip, r3, r4, ror r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r0, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ec44 <__cxa_atexit@plt+0x62be4> │ │ │ │ - ldr r2, [pc, #40] @ 6ec4c <__cxa_atexit@plt+0x62bec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6ec50 <__cxa_atexit@plt+0x62bf0> │ │ │ │ + bhi 6e128 <__cxa_atexit@plt+0x620c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6e134 <__cxa_atexit@plt+0x620d4> │ │ │ │ + ldr r2, [pc, #80] @ 6e144 <__cxa_atexit@plt+0x620e4> │ │ │ │ + ldr r1, [pc, #80] @ 6e148 <__cxa_atexit@plt+0x620e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r3, ip, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r3, r0, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6ecb8 <__cxa_atexit@plt+0x62c58> │ │ │ │ - ldr lr, [pc, #76] @ 6ecc4 <__cxa_atexit@plt+0x62c64> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 6e19c <__cxa_atexit@plt+0x6213c> │ │ │ │ + ldr lr, [pc, #56] @ 6e1ac <__cxa_atexit@plt+0x6214c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6ecc8 <__cxa_atexit@plt+0x62c68> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq ip, r3, ip, ror r7 │ │ │ │ - ldrsbeq r7, [r2, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6ed38 <__cxa_atexit@plt+0x62cd8> │ │ │ │ - ldr r2, [pc, #88] @ 6ed48 <__cxa_atexit@plt+0x62ce8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6ed28 <__cxa_atexit@plt+0x62cc8> │ │ │ │ - ldr r2, [pc, #68] @ 6ed4c <__cxa_atexit@plt+0x62cec> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6ed50 <__cxa_atexit@plt+0x62cf0> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, ror #3 │ │ │ │ - cmneq r2, ip, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6ed7c <__cxa_atexit@plt+0x62d1c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r0, lsr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6eda8 <__cxa_atexit@plt+0x62d48> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6edac <__cxa_atexit@plt+0x62d4c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r3, r0, asr r5 │ │ │ │ - cmneq r2, r4, ror #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6edf8 <__cxa_atexit@plt+0x62d98> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6ee08 <__cxa_atexit@plt+0x62da8> │ │ │ │ - ldr r3, [pc, #48] @ 6ee14 <__cxa_atexit@plt+0x62db4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r2, r5, #12 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6ee84 <__cxa_atexit@plt+0x62e24> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e230 <__cxa_atexit@plt+0x621d0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 6ee90 <__cxa_atexit@plt+0x62e30> │ │ │ │ - ldr lr, [pc, #88] @ 6eea0 <__cxa_atexit@plt+0x62e40> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #84] @ 6eea4 <__cxa_atexit@plt+0x62e44> │ │ │ │ - add r8, r7, #8 │ │ │ │ + bcc 6e238 <__cxa_atexit@plt+0x621d8> │ │ │ │ + ldr lr, [pc, #104] @ 6e24c <__cxa_atexit@plt+0x621ec> │ │ │ │ + ldr r0, [pc, #104] @ 6e250 <__cxa_atexit@plt+0x621f0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ 6eea8 <__cxa_atexit@plt+0x62e48> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - sub r9, r6, #5 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r9, [pc, #72] @ 6e254 <__cxa_atexit@plt+0x621f4> │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm lr, {r0, r7, r9} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ mov r6, r3 │ │ │ │ + b 6e240 <__cxa_atexit@plt+0x621e0> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + orreq ip, r3, r0, asr pc │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e298 <__cxa_atexit@plt+0x62238> │ │ │ │ + ldr r1, [pc, #44] @ 6e2a0 <__cxa_atexit@plt+0x62240> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6e2a4 <__cxa_atexit@plt+0x62244> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq ip, r3, r4, ror #5 │ │ │ │ - orreq ip, r3, r8, asr #11 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0183ceb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #36] @ 6eee8 <__cxa_atexit@plt+0x62e88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ 6eeec <__cxa_atexit@plt+0x62e8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - bic r2, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, ip, lsl #5 │ │ │ │ - orreq ip, r3, ip, ror r2 │ │ │ │ - ldrsbeq r7, [r2, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6ef40 <__cxa_atexit@plt+0x62ee0> │ │ │ │ - ldr r3, [pc, #52] @ 6ef48 <__cxa_atexit@plt+0x62ee8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 6ef38 <__cxa_atexit@plt+0x62ed8> │ │ │ │ - ldr r3, [pc, #32] @ 6ef4c <__cxa_atexit@plt+0x62eec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 6e2fc <__cxa_atexit@plt+0x6229c> │ │ │ │ + ldr r1, [pc, #44] @ 6e304 <__cxa_atexit@plt+0x622a4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6e308 <__cxa_atexit@plt+0x622a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r2, r4, ror r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 6ef70 <__cxa_atexit@plt+0x62f10> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq ip, r3, r4, asr lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6efbc <__cxa_atexit@plt+0x62f5c> │ │ │ │ - ldr r2, [pc, #52] @ 6efd4 <__cxa_atexit@plt+0x62f74> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6efd8 <__cxa_atexit@plt+0x62f78> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 6f024 <__cxa_atexit@plt+0x62fc4> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #56] @ 6f03c <__cxa_atexit@plt+0x62fdc> │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldmdb r5, {r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 6f040 <__cxa_atexit@plt+0x62fe0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe10 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - cmneq r2, ip, lsr r2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae66c <__cxa_atexit@plt+0xa260c> │ │ │ │ - ldrsbeq r7, [r2, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f0d0 <__cxa_atexit@plt+0x63070> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 6f0dc <__cxa_atexit@plt+0x6307c> │ │ │ │ - ldr r1, [pc, #84] @ 6f0ec <__cxa_atexit@plt+0x6308c> │ │ │ │ - ldr lr, [pc, #84] @ 6f0f0 <__cxa_atexit@plt+0x63090> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r8, [pc, #76] @ 6f0f4 <__cxa_atexit@plt+0x63094> │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi 6e360 <__cxa_atexit@plt+0x62300> │ │ │ │ + ldr r1, [pc, #44] @ 6e368 <__cxa_atexit@plt+0x62308> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6e36c <__cxa_atexit@plt+0x6230c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r8, #2 │ │ │ │ mov r5, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r2, r4, lsl r5 │ │ │ │ - cmneq r2, ip, lsr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 6f124 <__cxa_atexit@plt+0x630c4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6f11c <__cxa_atexit@plt+0x630bc> │ │ │ │ - b 6f134 <__cxa_atexit@plt+0x630d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strdeq ip, [r3, r0] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsheq r7, [r2, #-220]! @ 0xffffff24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6f184 <__cxa_atexit@plt+0x63124> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6f208 <__cxa_atexit@plt+0x631a8> │ │ │ │ - ldr r7, [pc, #248] @ 6f254 <__cxa_atexit@plt+0x631f4> │ │ │ │ - ldr r2, [pc, #248] @ 6f258 <__cxa_atexit@plt+0x631f8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6f218 <__cxa_atexit@plt+0x631b8> │ │ │ │ - ldr r2, [pc, #152] @ 6f238 <__cxa_atexit@plt+0x631d8> │ │ │ │ - ldr lr, [pc, #152] @ 6f23c <__cxa_atexit@plt+0x631dc> │ │ │ │ - ldr r9, [pc, #152] @ 6f240 <__cxa_atexit@plt+0x631e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r1, [pc, #144] @ 6f244 <__cxa_atexit@plt+0x631e4> │ │ │ │ - sub r2, r3, #30 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #116] @ 6f248 <__cxa_atexit@plt+0x631e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr sl, [pc, #112] @ 6f24c <__cxa_atexit@plt+0x631ec> │ │ │ │ - add r2, r2, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #104] @ 6f250 <__cxa_atexit@plt+0x631f0> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6e3c4 <__cxa_atexit@plt+0x62364> │ │ │ │ + ldr r1, [pc, #44] @ 6e3cc <__cxa_atexit@plt+0x6236c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [pc, #36] @ 6e3d0 <__cxa_atexit@plt+0x62370> │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r8, r6, #12 │ │ │ │ - stm r8, {r0, r6, sl} │ │ │ │ - add r0, r6, #24 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - stm r0, {r1, r2, r9, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #20] @ 6f234 <__cxa_atexit@plt+0x631d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, r0, ror #25 │ │ │ │ - @ instruction: 0xfffff7cc │ │ │ │ - cmneq r2, ip, lsr sp │ │ │ │ - cmneq r2, ip, lsr #26 │ │ │ │ - orreq fp, r3, r0, asr #31 │ │ │ │ - @ instruction: 0x0183c298 │ │ │ │ - orreq ip, r3, r8, lsr r2 │ │ │ │ - strexeq fp, r4, [r3] │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - cmneq r2, ip, lsl r1 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6f29c <__cxa_atexit@plt+0x6323c> │ │ │ │ - ldr r3, [pc, #48] @ 6f2b4 <__cxa_atexit@plt+0x63254> │ │ │ │ - ldr r2, [pc, #48] @ 6f2b8 <__cxa_atexit@plt+0x63258> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6f2bc <__cxa_atexit@plt+0x6325c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0x01727c98 │ │ │ │ - cmneq r2, r8, lsr #25 │ │ │ │ - cmneq r2, r8, lsl #25 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq ip, r3, ip, lsl #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6f304 <__cxa_atexit@plt+0x632a4> │ │ │ │ - ldr r3, [pc, #48] @ 6f31c <__cxa_atexit@plt+0x632bc> │ │ │ │ - ldr r2, [pc, #48] @ 6f320 <__cxa_atexit@plt+0x632c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6f324 <__cxa_atexit@plt+0x632c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - cmneq r2, r0, lsr ip │ │ │ │ - cmneq r2, r0, asr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f390 <__cxa_atexit@plt+0x63330> │ │ │ │ - ldr r2, [pc, #84] @ 6f398 <__cxa_atexit@plt+0x63338> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6f36c <__cxa_atexit@plt+0x6330c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6f37c <__cxa_atexit@plt+0x6331c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6e440 <__cxa_atexit@plt+0x623e0> │ │ │ │ + ldr r1, [pc, #68] @ 6e448 <__cxa_atexit@plt+0x623e8> │ │ │ │ + ldr r0, [pc, #68] @ 6e44c <__cxa_atexit@plt+0x623ec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6e430 <__cxa_atexit@plt+0x623d0> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6f3a0 <__cxa_atexit@plt+0x63340> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6f39c <__cxa_atexit@plt+0x6333c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq fp, r3, r4, ror #27 │ │ │ │ - cmpeq sp, sl, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6f3cc <__cxa_atexit@plt+0x6336c> │ │ │ │ - ldr r8, [pc, #32] @ 6f3e4 <__cxa_atexit@plt+0x63384> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6f3e0 <__cxa_atexit@plt+0x63380> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0183bd94 │ │ │ │ - cmpeq sp, sl, asr #5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq ip, r3, r0, lsr sp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f440 <__cxa_atexit@plt+0x633e0> │ │ │ │ + bhi 6e4c4 <__cxa_atexit@plt+0x62464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f44c <__cxa_atexit@plt+0x633ec> │ │ │ │ - ldr r2, [pc, #68] @ 6f45c <__cxa_atexit@plt+0x633fc> │ │ │ │ - ldr r8, [pc, #68] @ 6f460 <__cxa_atexit@plt+0x63400> │ │ │ │ - ldr r1, [pc, #68] @ 6f464 <__cxa_atexit@plt+0x63404> │ │ │ │ + bcc 6e4d0 <__cxa_atexit@plt+0x62470> │ │ │ │ + ldr r2, [pc, #72] @ 6e4e0 <__cxa_atexit@plt+0x62480> │ │ │ │ + ldr r1, [pc, #72] @ 6e4e4 <__cxa_atexit@plt+0x62484> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrheq r0, [sp, #-246] @ 0xffffff0a │ │ │ │ - orreq fp, r3, r4, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0x0183cc9c │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f4a4 <__cxa_atexit@plt+0x63444> │ │ │ │ - ldr r2, [pc, #40] @ 6f4ac <__cxa_atexit@plt+0x6344c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6f4b0 <__cxa_atexit@plt+0x63450> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq fp, r3, ip, lsr #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bhi 6e54c <__cxa_atexit@plt+0x624ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f518 <__cxa_atexit@plt+0x634b8> │ │ │ │ - ldr lr, [pc, #76] @ 6f524 <__cxa_atexit@plt+0x634c4> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6f528 <__cxa_atexit@plt+0x634c8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r3, ip, lsl pc │ │ │ │ - cmneq r2, r0, ror ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f598 <__cxa_atexit@plt+0x63538> │ │ │ │ - ldr r2, [pc, #88] @ 6f5a8 <__cxa_atexit@plt+0x63548> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6f588 <__cxa_atexit@plt+0x63528> │ │ │ │ - ldr r2, [pc, #68] @ 6f5ac <__cxa_atexit@plt+0x6354c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + bcc 6e558 <__cxa_atexit@plt+0x624f8> │ │ │ │ + ldr r2, [pc, #80] @ 6e568 <__cxa_atexit@plt+0x62508> │ │ │ │ + ldr r1, [pc, #80] @ 6e56c <__cxa_atexit@plt+0x6250c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6f5b0 <__cxa_atexit@plt+0x63550> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r8, asr #19 │ │ │ │ - cmneq r2, ip, ror #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6f5dc <__cxa_atexit@plt+0x6357c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r0, asr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6f608 <__cxa_atexit@plt+0x635a8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6f60c <__cxa_atexit@plt+0x635ac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq fp, [r3, r0] │ │ │ │ - cmneq r2, r4, lsl #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6f658 <__cxa_atexit@plt+0x635f8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6f668 <__cxa_atexit@plt+0x63608> │ │ │ │ - ldr r3, [pc, #48] @ 6f674 <__cxa_atexit@plt+0x63614> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6f6e0 <__cxa_atexit@plt+0x63680> │ │ │ │ - ldr r2, [pc, #84] @ 6f6e8 <__cxa_atexit@plt+0x63688> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 6f6bc <__cxa_atexit@plt+0x6365c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 6f6cc <__cxa_atexit@plt+0x6366c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 6f6f0 <__cxa_atexit@plt+0x63690> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 6f6ec <__cxa_atexit@plt+0x6368c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x0183ba94 │ │ │ │ - cmpeq sp, sl, asr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6f71c <__cxa_atexit@plt+0x636bc> │ │ │ │ - ldr r8, [pc, #32] @ 6f734 <__cxa_atexit@plt+0x636d4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 6f730 <__cxa_atexit@plt+0x636d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r3, r4, asr #20 │ │ │ │ - cmpeq sp, sl, ror pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq ip, r3, ip, lsl ip │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 6f790 <__cxa_atexit@plt+0x63730> │ │ │ │ + bhi 6e5d8 <__cxa_atexit@plt+0x62578> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f79c <__cxa_atexit@plt+0x6373c> │ │ │ │ - ldr r2, [pc, #68] @ 6f7ac <__cxa_atexit@plt+0x6374c> │ │ │ │ - ldr r8, [pc, #68] @ 6f7b0 <__cxa_atexit@plt+0x63750> │ │ │ │ - ldr r1, [pc, #68] @ 6f7b4 <__cxa_atexit@plt+0x63754> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 6e5e4 <__cxa_atexit@plt+0x62584> │ │ │ │ + ldr lr, [pc, #84] @ 6e5f4 <__cxa_atexit@plt+0x62594> │ │ │ │ + ldr r1, [pc, #84] @ 6e5f8 <__cxa_atexit@plt+0x62598> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + add r7, r7, #16 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r2, [r8, #20] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r2, asr ip │ │ │ │ - orreq fp, r3, r4, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6f7f4 <__cxa_atexit@plt+0x63794> │ │ │ │ - ldr r2, [pc, #40] @ 6f7fc <__cxa_atexit@plt+0x6379c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 6f800 <__cxa_atexit@plt+0x637a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq fp, r3, ip, asr r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0x0183cb94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6f868 <__cxa_atexit@plt+0x63808> │ │ │ │ - ldr lr, [pc, #76] @ 6f874 <__cxa_atexit@plt+0x63814> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 6e650 <__cxa_atexit@plt+0x625f0> │ │ │ │ + ldr lr, [pc, #60] @ 6e660 <__cxa_atexit@plt+0x62600> │ │ │ │ + add r9, r7, #7 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 6f878 <__cxa_atexit@plt+0x63818> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r3, ip, asr #23 │ │ │ │ - cmneq r2, r0, lsr #18 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6f8e8 <__cxa_atexit@plt+0x63888> │ │ │ │ - ldr r2, [pc, #88] @ 6f8f8 <__cxa_atexit@plt+0x63898> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 6f8d8 <__cxa_atexit@plt+0x63878> │ │ │ │ - ldr r2, [pc, #68] @ 6f8fc <__cxa_atexit@plt+0x6389c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r8, [r3, #8] │ │ │ │ mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 6f900 <__cxa_atexit@plt+0x638a0> │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, lsl #13 │ │ │ │ - @ instruction: 0x0172689c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 6f92c <__cxa_atexit@plt+0x638cc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r0, ror r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 6f958 <__cxa_atexit@plt+0x638f8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 6f95c <__cxa_atexit@plt+0x638fc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r3, r0, lsr #19 │ │ │ │ - cmneq r2, r4, lsr r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 6f9a8 <__cxa_atexit@plt+0x63948> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6f9b8 <__cxa_atexit@plt+0x63958> │ │ │ │ - ldr r3, [pc, #48] @ 6f9c4 <__cxa_atexit@plt+0x63964> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r8, lsr #11 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e6ec <__cxa_atexit@plt+0x6268c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 6e6f4 <__cxa_atexit@plt+0x62694> │ │ │ │ + ldr lr, [pc, #112] @ 6e708 <__cxa_atexit@plt+0x626a8> │ │ │ │ + ldr r0, [pc, #112] @ 6e70c <__cxa_atexit@plt+0x626ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r8, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 6e710 <__cxa_atexit@plt+0x626b0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add lr, pc, lr │ │ │ │ + stm sl, {r0, r7, lr} │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 6e6fc <__cxa_atexit@plt+0x6269c> │ │ │ │ + mov r5, #40 @ 0x28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0x0183ca9c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + ldrsbeq r7, [r2, #-20]! @ 0xffffffec │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6f9fc <__cxa_atexit@plt+0x6399c> │ │ │ │ - ldr r3, [pc, #24] @ 6fa04 <__cxa_atexit@plt+0x639a4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6e76c <__cxa_atexit@plt+0x6270c> │ │ │ │ + ldr lr, [pc, #64] @ 6e778 <__cxa_atexit@plt+0x62718> │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #56] @ 6e77c <__cxa_atexit@plt+0x6271c> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + beq 6e760 <__cxa_atexit@plt+0x62700> │ │ │ │ + mov r7, r3 │ │ │ │ + b 6e78c <__cxa_atexit@plt+0x6272c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, ip, ror #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 6fa2c <__cxa_atexit@plt+0x639cc> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r4, asr #10 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strdeq ip, [r3, r0] │ │ │ │ + cmneq r2, r8, ror #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 6fa7c <__cxa_atexit@plt+0x63a1c> │ │ │ │ - ldr r2, [pc, #52] @ 6fa94 <__cxa_atexit@plt+0x63a34> │ │ │ │ - ldr r1, [pc, #52] @ 6fa98 <__cxa_atexit@plt+0x63a38> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - sub r9, r6, #5 │ │ │ │ - mov r8, r7 │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 6fa9c <__cxa_atexit@plt+0x63a3c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - orreq fp, r3, r8, asr #19 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsbeq r7, [r2, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r2, #4]! │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 6e8a8 <__cxa_atexit@plt+0x62848> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 6e8e8 <__cxa_atexit@plt+0x62888> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r3, #112 @ 0x70 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 6faf0 <__cxa_atexit@plt+0x63a90> │ │ │ │ - ldr lr, [pc, #64] @ 6fb08 <__cxa_atexit@plt+0x63aa8> │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #60] @ 6fb0c <__cxa_atexit@plt+0x63aac> │ │ │ │ - sub r9, r6, #5 │ │ │ │ + bcc 6ea34 <__cxa_atexit@plt+0x629d4> │ │ │ │ + ldr lr, [pc, #656] @ 6ea54 <__cxa_atexit@plt+0x629f4> │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + ldr r2, [r7, #5] │ │ │ │ + ldr r1, [r7, #9] │ │ │ │ + mov r7, r3 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r2, [r7, #12] │ │ │ │ + and r2, r0, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + beq 6e904 <__cxa_atexit@plt+0x628a4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6e96c <__cxa_atexit@plt+0x6290c> │ │ │ │ + bic r2, r0, #3 │ │ │ │ + ldr lr, [r0, #1] │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr r8, [r0, #9] │ │ │ │ + ldrh r1, [r2, #-2] │ │ │ │ + ldr r2, [r0, #5] │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 6e9b8 <__cxa_atexit@plt+0x62958> │ │ │ │ + ldr r1, [pc, #596] @ 6ea74 <__cxa_atexit@plt+0x62a14> │ │ │ │ + ldr sl, [pc, #596] @ 6ea78 <__cxa_atexit@plt+0x62a18> │ │ │ │ + ldr ip, [pc, #596] @ 6ea7c <__cxa_atexit@plt+0x62a1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r0, #13] │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + mov r1, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 6fb10 <__cxa_atexit@plt+0x63ab0> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq fp, r3, r8, asr r9 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - cmneq r2, r0, ror #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 6fb48 <__cxa_atexit@plt+0x63ae8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 6fb7c <__cxa_atexit@plt+0x63b1c> │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 6fb80 <__cxa_atexit@plt+0x63b20> │ │ │ │ - ldr r7, [pc, #64] @ 6fba0 <__cxa_atexit@plt+0x63b40> │ │ │ │ - ldr r2, [pc, #64] @ 6fba4 <__cxa_atexit@plt+0x63b44> │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r0, r3 │ │ │ │ + add sl, pc, sl │ │ │ │ + add ip, pc, ip │ │ │ │ + str sl, [r0, #32]! │ │ │ │ + str ip, [r1, #16]! │ │ │ │ + str r7, [r3, #88] @ 0x58 │ │ │ │ + str r7, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r9, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + str r1, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ + str lr, [r3, #72] @ 0x48 │ │ │ │ + str r9, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [pc, #508] @ 6ea80 <__cxa_atexit@plt+0x62a20> │ │ │ │ + mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - ldr r7, [pc, #20] @ 6fb9c <__cxa_atexit@plt+0x63b3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r7, #48]! @ 0x30 │ │ │ │ + ldr r2, [pc, #496] @ 6ea84 <__cxa_atexit@plt+0x62a24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #80]! @ 0x50 │ │ │ │ + ldr r2, [pc, #488] @ 6ea88 <__cxa_atexit@plt+0x62a28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 6ea40 <__cxa_atexit@plt+0x629e0> │ │ │ │ + ldr r5, [pc, #460] @ 6ea8c <__cxa_atexit@plt+0x62a2c> │ │ │ │ + ldr r0, [pc, #460] @ 6ea90 <__cxa_atexit@plt+0x62a30> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r5, [r2] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + str r9, [r3, #12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #348] @ 6ea4c <__cxa_atexit@plt+0x629ec> │ │ │ │ + ldr r0, [pc, #348] @ 6ea50 <__cxa_atexit@plt+0x629f0> │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, ror #7 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, r4, lsl #8 │ │ │ │ - cmneq r2, r8, asr #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6fc14 <__cxa_atexit@plt+0x63bb4> │ │ │ │ - ldr r3, [pc, #108] @ 6fc38 <__cxa_atexit@plt+0x63bd8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - bcc 6fc1c <__cxa_atexit@plt+0x63bbc> │ │ │ │ - ldr r7, [pc, #80] @ 6fc40 <__cxa_atexit@plt+0x63be0> │ │ │ │ - ldr r2, [pc, #80] @ 6fc44 <__cxa_atexit@plt+0x63be4> │ │ │ │ - str r8, [r6, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #344] @ 6ea64 <__cxa_atexit@plt+0x62a04> │ │ │ │ + ldr r2, [pc, #344] @ 6ea68 <__cxa_atexit@plt+0x62a08> │ │ │ │ + ldr lr, [pc, #344] @ 6ea6c <__cxa_atexit@plt+0x62a0c> │ │ │ │ + ldr r1, [r0, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r8} │ │ │ │ - str r7, [r6, #12] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 6fc3c <__cxa_atexit@plt+0x63bdc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r0, #6] │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r0, [pc, #312] @ 6ea70 <__cxa_atexit@plt+0x62a10> │ │ │ │ + add lr, pc, lr │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r2, r0, ror #13 │ │ │ │ - @ instruction: 0xfffee540 │ │ │ │ - @ instruction: 0xfffee3d0 │ │ │ │ - cmneq r2, ip, lsr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 6fc7c <__cxa_atexit@plt+0x63c1c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6fc74 <__cxa_atexit@plt+0x63c14> │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrsheq r7, [r2, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6fd18 <__cxa_atexit@plt+0x63cb8> │ │ │ │ - ldr r7, [pc, #144] @ 6fd44 <__cxa_atexit@plt+0x63ce4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 6fd24 <__cxa_atexit@plt+0x63cc4> │ │ │ │ - ldr r2, [pc, #112] @ 6fd48 <__cxa_atexit@plt+0x63ce8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 6fd30 <__cxa_atexit@plt+0x63cd0> │ │ │ │ - ldr r3, [pc, #84] @ 6fd50 <__cxa_atexit@plt+0x63cf0> │ │ │ │ - ldr r7, [pc, #84] @ 6fd54 <__cxa_atexit@plt+0x63cf4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #68] @ 6fd58 <__cxa_atexit@plt+0x63cf8> │ │ │ │ + mov r2, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 6fd4c <__cxa_atexit@plt+0x63cec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01726a94 │ │ │ │ - @ instruction: 0xffff5224 │ │ │ │ - cmneq r2, r0, lsr #21 │ │ │ │ - @ instruction: 0x01726a94 │ │ │ │ - cmneq r2, r8, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 6fdc4 <__cxa_atexit@plt+0x63d64> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + str r7, [r6, #48]! @ 0x30 │ │ │ │ + mov r7, r3 │ │ │ │ + str r0, [r2, #40]! @ 0x28 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r6, [pc, #228] @ 6ea58 <__cxa_atexit@plt+0x629f8> │ │ │ │ + ldr r2, [pc, #228] @ 6ea5c <__cxa_atexit@plt+0x629fc> │ │ │ │ + ldr r1, [r0, #3] │ │ │ │ + add r6, pc, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2], #-16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 6fdb0 <__cxa_atexit@plt+0x63d50> │ │ │ │ - ldr r3, [pc, #52] @ 6fdc8 <__cxa_atexit@plt+0x63d68> │ │ │ │ - ldr r7, [pc, #52] @ 6fdcc <__cxa_atexit@plt+0x63d6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #36] @ 6fdd0 <__cxa_atexit@plt+0x63d70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 6fdd4 <__cxa_atexit@plt+0x63d74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff518c │ │ │ │ - cmneq r2, r8, lsl #20 │ │ │ │ - ldrsheq r6, [r2, #-156]! @ 0xffffff64 │ │ │ │ - cmneq r2, r4, lsl sl │ │ │ │ - @ instruction: 0x0172719c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6fe40 <__cxa_atexit@plt+0x63de0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 6fe6c <__cxa_atexit@plt+0x63e0c> │ │ │ │ - ldr r7, [pc, #120] @ 6fe80 <__cxa_atexit@plt+0x63e20> │ │ │ │ - ldr r2, [pc, #120] @ 6fe84 <__cxa_atexit@plt+0x63e24> │ │ │ │ - ldr lr, [pc, #120] @ 6fe88 <__cxa_atexit@plt+0x63e28> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, lr, #2 │ │ │ │ + str r2, [r3, #24]! │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + ldr r2, [pc, #200] @ 6ea60 <__cxa_atexit@plt+0x62a00> │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #52] @ 6fe7c <__cxa_atexit@plt+0x63e1c> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6fe64 <__cxa_atexit@plt+0x63e04> │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r1, #20]! │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [pc, #212] @ 6ea94 <__cxa_atexit@plt+0x62a34> │ │ │ │ + ldr r1, [pc, #212] @ 6ea98 <__cxa_atexit@plt+0x62a38> │ │ │ │ + ldr r6, [pc, #212] @ 6ea9c <__cxa_atexit@plt+0x62a3c> │ │ │ │ + ldr sl, [pc, #212] @ 6eaa0 <__cxa_atexit@plt+0x62a40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #24]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + mov r0, r3 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r6, [r0, #16]! │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + ldr r1, [pc, #168] @ 6eaa4 <__cxa_atexit@plt+0x62a44> │ │ │ │ + add sl, pc, sl │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r2, r8, asr r1 │ │ │ │ - cmneq r2, r8, ror #1 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 6fec4 <__cxa_atexit@plt+0x63e64> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 6febc <__cxa_atexit@plt+0x63e5c> │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, ip, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - @ instruction: 0x01727094 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b 6fc98 <__cxa_atexit@plt+0x63c38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 6ff38 <__cxa_atexit@plt+0x63ed8> │ │ │ │ - ldr r3, [pc, #48] @ 6ff50 <__cxa_atexit@plt+0x63ef0> │ │ │ │ - ldr r2, [pc, #48] @ 6ff54 <__cxa_atexit@plt+0x63ef4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 6ff58 <__cxa_atexit@plt+0x63ef8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r9, [r3, #56] @ 0x38 │ │ │ │ + str sl, [r3, #32]! │ │ │ │ + str r7, [r6, #68]! @ 0x44 │ │ │ │ + mov r7, r3 │ │ │ │ + str r1, [r2, #60]! @ 0x3c │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc90 │ │ │ │ - cmneq r2, r4, asr #32 │ │ │ │ - cmneq r2, r4, lsr r0 │ │ │ │ - cmneq r2, r8, ror #6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r6, [r2, #-248]! @ 0xffffff08 │ │ │ │ + ldrsheq r6, [r2, #-240]! @ 0xffffff10 │ │ │ │ + @ instruction: 0xfffff144 │ │ │ │ + andeq r0, r0, r0, lsr #4 │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ + orreq ip, r3, r0, lsr #16 │ │ │ │ + andeq r0, r0, r8, lsr #4 │ │ │ │ + @ instruction: 0xfffff2c0 │ │ │ │ + @ instruction: 0xfffff4c8 │ │ │ │ + orreq ip, r3, r8, ror r8 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + orreq ip, r3, r8, lsr #18 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, r4, lsr #6 │ │ │ │ + @ instruction: 0xffffd510 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + @ instruction: 0xfffff4d0 │ │ │ │ + @ instruction: 0xfffff520 │ │ │ │ + @ instruction: 0xfffff7b8 │ │ │ │ + @ instruction: 0x0183c7b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 6ffa8 <__cxa_atexit@plt+0x63f48> │ │ │ │ - ldr r2, [pc, #52] @ 6ffb0 <__cxa_atexit@plt+0x63f50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 6ffb4 <__cxa_atexit@plt+0x63f54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 6ffb8 <__cxa_atexit@plt+0x63f58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x0183b1b4 │ │ │ │ - orreq fp, r3, r8, lsl #9 │ │ │ │ - ldrsheq r6, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 6ffe8 <__cxa_atexit@plt+0x63f88> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6eae8 <__cxa_atexit@plt+0x62a88> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6eaf4 <__cxa_atexit@plt+0x62a94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq ip, [r3, r0] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70088 <__cxa_atexit@plt+0x64028> │ │ │ │ - ldr r2, [pc, #132] @ 700a0 <__cxa_atexit@plt+0x64040> │ │ │ │ - ldr lr, [pc, #132] @ 700a4 <__cxa_atexit@plt+0x64044> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [pc, #124] @ 700a8 <__cxa_atexit@plt+0x64048> │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #100] @ 700ac <__cxa_atexit@plt+0x6404c> │ │ │ │ + bcc 6eb38 <__cxa_atexit@plt+0x62ad8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6eb44 <__cxa_atexit@plt+0x62ae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 700b0 <__cxa_atexit@plt+0x64050> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #88] @ 700b4 <__cxa_atexit@plt+0x64054> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #80] @ 700b8 <__cxa_atexit@plt+0x64058> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - add r3, r3, #24 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #44] @ 700bc <__cxa_atexit@plt+0x6405c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r3, r0, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6eb88 <__cxa_atexit@plt+0x62b28> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6eb94 <__cxa_atexit@plt+0x62b34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq r2, r8, asr #29 │ │ │ │ - orreq fp, r3, ip, asr #2 │ │ │ │ - orreq fp, r3, r0, lsr #2 │ │ │ │ - orreq fp, r3, r8, lsl r4 │ │ │ │ - @ instruction: 0x0183b3b8 │ │ │ │ - orreq fp, r3, r4, lsl r1 │ │ │ │ - cmneq r2, ip, lsl #30 │ │ │ │ - cmneq r2, r4, lsl #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r3, r0, asr r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7010c <__cxa_atexit@plt+0x640ac> │ │ │ │ - ldr r2, [pc, #52] @ 70114 <__cxa_atexit@plt+0x640b4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 70118 <__cxa_atexit@plt+0x640b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 7011c <__cxa_atexit@plt+0x640bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6ebd8 <__cxa_atexit@plt+0x62b78> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6ebe4 <__cxa_atexit@plt+0x62b84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq fp, r3, r0, asr r0 │ │ │ │ - orreq fp, r3, r4, lsr #6 │ │ │ │ - @ instruction: 0x01726198 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r3, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7014c <__cxa_atexit@plt+0x640ec> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 701ec <__cxa_atexit@plt+0x6418c> │ │ │ │ - ldr r2, [pc, #132] @ 70204 <__cxa_atexit@plt+0x641a4> │ │ │ │ - ldr lr, [pc, #132] @ 70208 <__cxa_atexit@plt+0x641a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [pc, #124] @ 7020c <__cxa_atexit@plt+0x641ac> │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #100] @ 70210 <__cxa_atexit@plt+0x641b0> │ │ │ │ + bcc 6ec28 <__cxa_atexit@plt+0x62bc8> │ │ │ │ + ldr r2, [pc, #40] @ 6ec34 <__cxa_atexit@plt+0x62bd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #96] @ 70214 <__cxa_atexit@plt+0x641b4> │ │ │ │ + ldr r1, [pc, #36] @ 6ec38 <__cxa_atexit@plt+0x62bd8> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #88] @ 70218 <__cxa_atexit@plt+0x641b8> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #80] @ 7021c <__cxa_atexit@plt+0x641bc> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - add r3, r3, #24 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #44] @ 70220 <__cxa_atexit@plt+0x641c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq r2, r4, lsr #28 │ │ │ │ - orreq sl, r3, r8, ror #31 │ │ │ │ - @ instruction: 0x0183afbc │ │ │ │ - @ instruction: 0x0183b2b4 │ │ │ │ - orreq fp, r3, r4, asr r2 │ │ │ │ - @ instruction: 0x0183afb0 │ │ │ │ - ldrsbeq r6, [r2, #-208]! @ 0xffffff30 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r3, ip, lsr #11 │ │ │ │ + orreq ip, r3, r8, lsr #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7028c <__cxa_atexit@plt+0x6422c> │ │ │ │ - ldr r2, [pc, #84] @ 70294 <__cxa_atexit@plt+0x64234> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ + bhi 6ecec <__cxa_atexit@plt+0x62c8c> │ │ │ │ + ldr r1, [pc, #176] @ 6ed0c <__cxa_atexit@plt+0x62cac> │ │ │ │ + ldr r7, [pc, #176] @ 6ed10 <__cxa_atexit@plt+0x62cb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 6ecc0 <__cxa_atexit@plt+0x62c60> │ │ │ │ cmp r2, #2 │ │ │ │ - beq 70268 <__cxa_atexit@plt+0x64208> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 70278 <__cxa_atexit@plt+0x64218> │ │ │ │ + beq 6eccc <__cxa_atexit@plt+0x62c6c> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne 6ecdc <__cxa_atexit@plt+0x62c7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6ecf8 <__cxa_atexit@plt+0x62c98> │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r1, [pc, #116] @ 6ed1c <__cxa_atexit@plt+0x62cbc> │ │ │ │ + asr r3, r7, #31 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 7029c <__cxa_atexit@plt+0x6423c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 70298 <__cxa_atexit@plt+0x64238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #68] @ 6ed18 <__cxa_atexit@plt+0x62cb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r7, [pc, #48] @ 6ed14 <__cxa_atexit@plt+0x62cb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq sl, r3, r8, ror #29 │ │ │ │ - cmpeq sp, lr, lsl r4 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq ip, [r3, r8] │ │ │ │ + ldrsheq r6, [r2, #-236]! @ 0xffffff14 │ │ │ │ + cmneq r2, r8, lsl pc │ │ │ │ + orreq ip, r3, ip, lsr #14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 702c8 <__cxa_atexit@plt+0x64268> │ │ │ │ - ldr r8, [pc, #32] @ 702e0 <__cxa_atexit@plt+0x64280> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 702dc <__cxa_atexit@plt+0x6427c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0183ae98 │ │ │ │ - cmpeq sp, lr, asr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7033c <__cxa_atexit@plt+0x642dc> │ │ │ │ + beq 6ed74 <__cxa_atexit@plt+0x62d14> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 6ed80 <__cxa_atexit@plt+0x62d20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70348 <__cxa_atexit@plt+0x642e8> │ │ │ │ - ldr r2, [pc, #68] @ 70358 <__cxa_atexit@plt+0x642f8> │ │ │ │ - ldr r8, [pc, #68] @ 7035c <__cxa_atexit@plt+0x642fc> │ │ │ │ - ldr r1, [pc, #68] @ 70360 <__cxa_atexit@plt+0x64300> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ed94 <__cxa_atexit@plt+0x62d34> │ │ │ │ + ldr r7, [r7, #13] │ │ │ │ + ldr r1, [pc, #84] @ 6edac <__cxa_atexit@plt+0x62d4c> │ │ │ │ + asr r2, r7, #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ 6eda8 <__cxa_atexit@plt+0x62d48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 6ed88 <__cxa_atexit@plt+0x62d28> │ │ │ │ + ldr r7, [pc, #28] @ 6eda4 <__cxa_atexit@plt+0x62d44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sp, r0, ror r0 │ │ │ │ - orreq sl, r3, r8, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r2, r8, asr lr │ │ │ │ + cmneq r2, r0, ror lr │ │ │ │ + orreq ip, r3, ip, ror r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 703a0 <__cxa_atexit@plt+0x64340> │ │ │ │ - ldr r2, [pc, #40] @ 703a8 <__cxa_atexit@plt+0x64348> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 703ac <__cxa_atexit@plt+0x6434c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 6ee08 <__cxa_atexit@plt+0x62da8> │ │ │ │ + ldr r1, [pc, #68] @ 6ee10 <__cxa_atexit@plt+0x62db0> │ │ │ │ + ldr r0, [pc, #68] @ 6ee14 <__cxa_atexit@plt+0x62db4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + beq 6edf8 <__cxa_atexit@plt+0x62d98> │ │ │ │ + ldr r7, [r2, #7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0183adb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq ip, r3, r8, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70414 <__cxa_atexit@plt+0x643b4> │ │ │ │ - ldr lr, [pc, #76] @ 70420 <__cxa_atexit@plt+0x643c0> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 70424 <__cxa_atexit@plt+0x643c4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r3, r0, lsr #32 │ │ │ │ - cmneq r2, r4, ror sp │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70494 <__cxa_atexit@plt+0x64434> │ │ │ │ - ldr r2, [pc, #88] @ 704a4 <__cxa_atexit@plt+0x64444> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 6ef3c <__cxa_atexit@plt+0x62edc> │ │ │ │ + ldr r0, [pc, #268] @ 6ef60 <__cxa_atexit@plt+0x62f00> │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + mov r1, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 70484 <__cxa_atexit@plt+0x64424> │ │ │ │ - ldr r2, [pc, #68] @ 704a8 <__cxa_atexit@plt+0x64448> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + stmib r1, {r2, r7} │ │ │ │ + beq 6ef1c <__cxa_atexit@plt+0x62ebc> │ │ │ │ + ldr lr, [pc, #236] @ 6ef64 <__cxa_atexit@plt+0x62f04> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r2, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + beq 6ef2c <__cxa_atexit@plt+0x62ecc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 6ef48 <__cxa_atexit@plt+0x62ee8> │ │ │ │ + ldr r0, [r2, #3] │ │ │ │ + ldr r3, [r2, #7] │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r2, r0, #8 │ │ │ │ + rev r3, r3 │ │ │ │ + str r2, [sp] │ │ │ │ + lsr r2, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + lsr r9, r3, #8 │ │ │ │ + strb r3, [r1] │ │ │ │ + mov r3, r1 │ │ │ │ + lsr sl, r0, #16 │ │ │ │ + strb r0, [r3, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r0, [r3, #3] │ │ │ │ + ldr r0, [sp] │ │ │ │ + strb sl, [r3, #2] │ │ │ │ + strb r2, [r1, #3] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ + strb ip, [r1, #2] │ │ │ │ + strb r9, [r1, #1] │ │ │ │ + add r0, r1, #8 │ │ │ │ + ldr r1, [pc, #100] @ 6ef68 <__cxa_atexit@plt+0x62f08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r8, lr, #7 │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 704ac <__cxa_atexit@plt+0x6444c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, asr #22 │ │ │ │ - ldrsheq r5, [r2, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 704d8 <__cxa_atexit@plt+0x64478> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, r4, asr #25 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq ip, r3, r0, asr #5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 70504 <__cxa_atexit@plt+0x644a4> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [pc, #200] @ 6f04c <__cxa_atexit@plt+0x62fec> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 70508 <__cxa_atexit@plt+0x644a8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq sl, [r3, r4] │ │ │ │ - cmneq r2, r8, lsl #25 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 70554 <__cxa_atexit@plt+0x644f4> │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 6f02c <__cxa_atexit@plt+0x62fcc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70564 <__cxa_atexit@plt+0x64504> │ │ │ │ - ldr r3, [pc, #48] @ 70570 <__cxa_atexit@plt+0x64510> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r3, lr │ │ │ │ + bcc 6f038 <__cxa_atexit@plt+0x62fd8> │ │ │ │ + ldrd r2, [r7, #3] │ │ │ │ + rev r3, r3 │ │ │ │ + lsr sl, r3, #24 │ │ │ │ + lsr ip, r3, #16 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr fp, r3, #8 │ │ │ │ + strb r3, [r0] │ │ │ │ + mov r3, r0 │ │ │ │ + rev r2, r2 │ │ │ │ + lsr r9, r2, #8 │ │ │ │ + lsr r8, r2, #16 │ │ │ │ + strb r2, [r3, #4]! │ │ │ │ + lsr r2, r2, #24 │ │ │ │ + strb r8, [r3, #2] │ │ │ │ + strb r2, [r3, #3] │ │ │ │ + strb r9, [r0, #5] │ │ │ │ + strb sl, [r0, #3] │ │ │ │ + strb ip, [r0, #2] │ │ │ │ + strb fp, [r0, #1] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ + ldr r2, [pc, #72] @ 6f050 <__cxa_atexit@plt+0x62ff0> │ │ │ │ + add r0, r0, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r8, ror #20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 705c8 <__cxa_atexit@plt+0x64568> │ │ │ │ - ldr r3, [pc, #56] @ 705d0 <__cxa_atexit@plt+0x64570> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 705c0 <__cxa_atexit@plt+0x64560> │ │ │ │ - ldr r3, [pc, #32] @ 705d4 <__cxa_atexit@plt+0x64574> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ + sub r8, lr, #7 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, lr │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r2, r8, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 705f8 <__cxa_atexit@plt+0x64598> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r4, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 70648 <__cxa_atexit@plt+0x645e8> │ │ │ │ - ldr r2, [pc, #52] @ 70660 <__cxa_atexit@plt+0x64600> │ │ │ │ - ldr r1, [pc, #52] @ 70664 <__cxa_atexit@plt+0x64604> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - sub r9, r6, #5 │ │ │ │ - mov r8, r7 │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 70668 <__cxa_atexit@plt+0x64608> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq sl, [r3, ip] │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, r4, ror r9 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + @ instruction: 0x0183c1b0 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 706bc <__cxa_atexit@plt+0x6465c> │ │ │ │ - ldr lr, [pc, #64] @ 706d4 <__cxa_atexit@plt+0x64674> │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #60] @ 706d8 <__cxa_atexit@plt+0x64678> │ │ │ │ - sub r9, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 706dc <__cxa_atexit@plt+0x6467c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq sl, r3, ip, lsl #27 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - cmneq r2, r0, lsl #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 70734 <__cxa_atexit@plt+0x646d4> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 70768 <__cxa_atexit@plt+0x64708> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 707f8 <__cxa_atexit@plt+0x64798> │ │ │ │ - ldr r2, [pc, #300] @ 70854 <__cxa_atexit@plt+0x647f4> │ │ │ │ - ldr lr, [pc, #300] @ 70858 <__cxa_atexit@plt+0x647f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - b 70788 <__cxa_atexit@plt+0x64728> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 70804 <__cxa_atexit@plt+0x647a4> │ │ │ │ - ldr r7, [pc, #276] @ 70860 <__cxa_atexit@plt+0x64800> │ │ │ │ - ldr r2, [pc, #276] @ 70864 <__cxa_atexit@plt+0x64804> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 70814 <__cxa_atexit@plt+0x647b4> │ │ │ │ - ldr r2, [pc, #176] @ 70830 <__cxa_atexit@plt+0x647d0> │ │ │ │ - ldr lr, [pc, #176] @ 70834 <__cxa_atexit@plt+0x647d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r0, [pc, #164] @ 70838 <__cxa_atexit@plt+0x647d8> │ │ │ │ - sub r2, r3, #30 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #144] @ 7083c <__cxa_atexit@plt+0x647dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #140] @ 70840 <__cxa_atexit@plt+0x647e0> │ │ │ │ - add r2, r2, #1 │ │ │ │ + bcc 6f0ec <__cxa_atexit@plt+0x6308c> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ 6f0f8 <__cxa_atexit@plt+0x63098> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #132] @ 70844 <__cxa_atexit@plt+0x647e4> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #124] @ 70848 <__cxa_atexit@plt+0x647e8> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r8, r3, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #92] @ 7085c <__cxa_atexit@plt+0x647fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 7081c <__cxa_atexit@plt+0x647bc> │ │ │ │ - ldr r7, [pc, #68] @ 70850 <__cxa_atexit@plt+0x647f0> │ │ │ │ - mov r6, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 70820 <__cxa_atexit@plt+0x647c0> │ │ │ │ - ldr r7, [pc, #48] @ 7084c <__cxa_atexit@plt+0x647ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, #48 @ 0x30 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff7e0 │ │ │ │ - cmneq r2, r0, ror r7 │ │ │ │ - orreq sl, r3, r8, ror #19 │ │ │ │ - @ instruction: 0x0183a9bc │ │ │ │ - @ instruction: 0x0183acb4 │ │ │ │ - orreq sl, r3, r4, asr ip │ │ │ │ - @ instruction: 0x0183a9b0 │ │ │ │ - cmneq r2, r8, lsl #15 │ │ │ │ - cmneq r2, ip, ror #14 │ │ │ │ - @ instruction: 0xfffff99c │ │ │ │ - cmneq r2, r8, lsl #17 │ │ │ │ - cmneq r2, ip, asr #15 │ │ │ │ - @ instruction: 0xfffff464 │ │ │ │ - cmneq r2, r8, lsl r8 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 708a8 <__cxa_atexit@plt+0x64848> │ │ │ │ - ldr r3, [pc, #48] @ 708c0 <__cxa_atexit@plt+0x64860> │ │ │ │ - ldr r2, [pc, #48] @ 708c4 <__cxa_atexit@plt+0x64864> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 708c8 <__cxa_atexit@plt+0x64868> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - cmneq r2, r8, asr #14 │ │ │ │ - cmneq r2, r4, asr #14 │ │ │ │ - cmneq r2, r4, lsr #14 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r3, r8, ror #1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70910 <__cxa_atexit@plt+0x648b0> │ │ │ │ - ldr r3, [pc, #48] @ 70928 <__cxa_atexit@plt+0x648c8> │ │ │ │ - ldr r2, [pc, #48] @ 7092c <__cxa_atexit@plt+0x648cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f150 <__cxa_atexit@plt+0x630f0> │ │ │ │ + ldr r2, [pc, #60] @ 6f15c <__cxa_atexit@plt+0x630fc> │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 70930 <__cxa_atexit@plt+0x648d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + tst r8, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r7} │ │ │ │ + beq 6f144 <__cxa_atexit@plt+0x630e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 6f168 <__cxa_atexit@plt+0x63108> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - cmneq r2, r0, ror #13 │ │ │ │ - ldrsbeq r6, [r2, #-108]! @ 0xffffff94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7099c <__cxa_atexit@plt+0x6493c> │ │ │ │ - ldr r2, [pc, #84] @ 709a4 <__cxa_atexit@plt+0x64944> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 70978 <__cxa_atexit@plt+0x64918> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 70988 <__cxa_atexit@plt+0x64928> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 709ac <__cxa_atexit@plt+0x6494c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 709a8 <__cxa_atexit@plt+0x64948> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f26c <__cxa_atexit@plt+0x6320c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + sub r7, r1, r2 │ │ │ │ + cmp r7, #8 │ │ │ │ + bge 6f1bc <__cxa_atexit@plt+0x6315c> │ │ │ │ + ldr lr, [pc, #244] @ 6f288 <__cxa_atexit@plt+0x63228> │ │ │ │ + mov r7, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r3, #10 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [pc, #192] @ 6f284 <__cxa_atexit@plt+0x63224> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 6f264 <__cxa_atexit@plt+0x63204> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 6f274 <__cxa_atexit@plt+0x63214> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov lr, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + rev r7, r7 │ │ │ │ + str fp, [sp] │ │ │ │ + lsr r8, r0, #8 │ │ │ │ + lsr r9, r7, #24 │ │ │ │ + lsr sl, r7, #16 │ │ │ │ + lsr ip, r7, #8 │ │ │ │ + lsr fp, r0, #16 │ │ │ │ + strb r0, [lr, #4]! │ │ │ │ + lsr r0, r0, #24 │ │ │ │ + strb r7, [r2] │ │ │ │ + strb r8, [r2, #5] │ │ │ │ + strb r0, [lr, #3] │ │ │ │ + strb fp, [lr, #2] │ │ │ │ + strb r9, [r2, #3] │ │ │ │ + strb sl, [r2, #2] │ │ │ │ + strb ip, [r2, #1] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r0, [pc, #72] @ 6f28c <__cxa_atexit@plt+0x6322c> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq sl, [r3, r8] │ │ │ │ - cmppeq ip, lr, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #16 │ │ │ │ + b 6f278 <__cxa_atexit@plt+0x63218> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq ip, r3, r0, lsr r0 │ │ │ │ + orreq fp, r3, r4, ror pc │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 709d8 <__cxa_atexit@plt+0x64978> │ │ │ │ - ldr r8, [pc, #32] @ 709f0 <__cxa_atexit@plt+0x64990> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 709ec <__cxa_atexit@plt+0x6498c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r3, r8, lsl #15 │ │ │ │ - ldrheq pc, [ip, #-206] @ 0xffffff32 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70a4c <__cxa_atexit@plt+0x649ec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov sl, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70a58 <__cxa_atexit@plt+0x649f8> │ │ │ │ - ldr r2, [pc, #68] @ 70a68 <__cxa_atexit@plt+0x64a08> │ │ │ │ - ldr r8, [pc, #68] @ 70a6c <__cxa_atexit@plt+0x64a0c> │ │ │ │ - ldr r1, [pc, #68] @ 70a70 <__cxa_atexit@plt+0x64a10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc 6f328 <__cxa_atexit@plt+0x632c8> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov r1, r2 │ │ │ │ + rev r0, r0 │ │ │ │ + lsr r8, r0, #24 │ │ │ │ + strb r0, [r1, #4]! │ │ │ │ + rev r3, r9 │ │ │ │ + strb r8, [r1, #3] │ │ │ │ + lsr r8, r0, #16 │ │ │ │ + strb r8, [r1, #2] │ │ │ │ + lsr r9, r3, #16 │ │ │ │ + lsr r1, r3, #8 │ │ │ │ + strb r3, [r2] │ │ │ │ + lsr r3, r3, #24 │ │ │ │ + lsr r0, r0, #8 │ │ │ │ + strb r0, [r2, #5] │ │ │ │ + strb r3, [r2, #3] │ │ │ │ + strb r9, [r2, #2] │ │ │ │ + strb r1, [r2, #1] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r1, [pc, #40] @ 6f334 <__cxa_atexit@plt+0x632d4> │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + add r0, r2, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + str lr, [sl, #12] │ │ │ │ + str r1, [sl, #4] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmppeq ip, r0, asr r9 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, r3, r8, lsl #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70ab0 <__cxa_atexit@plt+0x64a50> │ │ │ │ - ldr r2, [pc, #40] @ 70ab8 <__cxa_atexit@plt+0x64a58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 70abc <__cxa_atexit@plt+0x64a5c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sl, r3, r0, lsr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r3, ip, lsr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 70b24 <__cxa_atexit@plt+0x64ac4> │ │ │ │ - ldr lr, [pc, #76] @ 70b30 <__cxa_atexit@plt+0x64ad0> │ │ │ │ - add r9, r7, #11 │ │ │ │ + bcc 6f3b0 <__cxa_atexit@plt+0x63350> │ │ │ │ + ldr r2, [pc, #96] @ 6f3c0 <__cxa_atexit@plt+0x63360> │ │ │ │ + ldr lr, [pc, #96] @ 6f3c4 <__cxa_atexit@plt+0x63364> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #84] @ 6f3c8 <__cxa_atexit@plt+0x63368> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #22 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #10 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 70b34 <__cxa_atexit@plt+0x64ad4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq sl, r3, r0, lsl r9 │ │ │ │ - cmneq r2, r4, ror #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffa4c │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffab4 │ │ │ │ + cmneq r2, r8, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 70ba4 <__cxa_atexit@plt+0x64b44> │ │ │ │ - ldr r2, [pc, #88] @ 70bb4 <__cxa_atexit@plt+0x64b54> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 70b94 <__cxa_atexit@plt+0x64b34> │ │ │ │ - ldr r2, [pc, #68] @ 70bb8 <__cxa_atexit@plt+0x64b58> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 6f488 <__cxa_atexit@plt+0x63428> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 6f490 <__cxa_atexit@plt+0x63430> │ │ │ │ + ldr r0, [pc, #204] @ 6f4cc <__cxa_atexit@plt+0x6346c> │ │ │ │ + sub r7, r2, #19 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [pc, #196] @ 6f4d0 <__cxa_atexit@plt+0x63470> │ │ │ │ + ldr sl, [pc, #196] @ 6f4d4 <__cxa_atexit@plt+0x63474> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + mov r3, r2 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + ldr r8, [pc, #164] @ 6f4d8 <__cxa_atexit@plt+0x63478> │ │ │ │ + mov r0, r2 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r8, [r0, #40]! @ 0x28 │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r3, [r2, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + add r2, r2, #60 @ 0x3c │ │ │ │ + cmp r1, r2 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + bcc 6f4ac <__cxa_atexit@plt+0x6344c> │ │ │ │ + ldr r3, [pc, #120] @ 6f4e4 <__cxa_atexit@plt+0x63484> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 70bbc <__cxa_atexit@plt+0x64b5c> │ │ │ │ + mov r2, r6 │ │ │ │ + b 6f498 <__cxa_atexit@plt+0x63438> │ │ │ │ + mov r7, #52 @ 0x34 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #64] @ 6f4e0 <__cxa_atexit@plt+0x63480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r4, ror #8 │ │ │ │ - cmneq r2, r0, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 70be8 <__cxa_atexit@plt+0x64b88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrheq r5, [r2, #-84]! @ 0xffffffac │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 70c14 <__cxa_atexit@plt+0x64bb4> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r6, [pc, #40] @ 6f4dc <__cxa_atexit@plt+0x6347c> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [ip] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff30c │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + @ instruction: 0xfffff824 │ │ │ │ + orreq fp, r3, r0, lsl #27 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r2, r0, asr r7 │ │ │ │ + orreq fp, r3, r4, asr sp │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + bcc 6f52c <__cxa_atexit@plt+0x634cc> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 6f544 <__cxa_atexit@plt+0x634e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 6f548 <__cxa_atexit@plt+0x634e8> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 70c18 <__cxa_atexit@plt+0x64bb8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sl, r3, r4, ror #13 │ │ │ │ - cmneq r2, r8, ror r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r3, ip, lsr #25 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r2, r4, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 70c64 <__cxa_atexit@plt+0x64c04> │ │ │ │ + sub r6, r5, #28 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 6f5a8 <__cxa_atexit@plt+0x63548> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 70c74 <__cxa_atexit@plt+0x64c14> │ │ │ │ - ldr r3, [pc, #48] @ 70c80 <__cxa_atexit@plt+0x64c20> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + bcc 6f5b4 <__cxa_atexit@plt+0x63554> │ │ │ │ + ldr r3, [pc, #68] @ 6f5c4 <__cxa_atexit@plt+0x63564> │ │ │ │ + ldr r2, [pc, #68] @ 6f5c8 <__cxa_atexit@plt+0x63568> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70cc4 <__cxa_atexit@plt+0x64c64> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 70cd8 <__cxa_atexit@plt+0x64c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r3, r0, ror #10 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70d1c <__cxa_atexit@plt+0x64cbc> │ │ │ │ - ldr lr, [pc, #44] @ 70d24 <__cxa_atexit@plt+0x64cc4> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [pc, #56] @ 6f5cc <__cxa_atexit@plt+0x6356c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r8, #8] │ │ │ │ + b bbfeec <__cxa_atexit@plt+0xbb3e8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 70d88 <__cxa_atexit@plt+0x64d28> │ │ │ │ - ldr r7, [pc, #72] @ 70d94 <__cxa_atexit@plt+0x64d34> │ │ │ │ - ldr r8, [pc, #72] @ 70d98 <__cxa_atexit@plt+0x64d38> │ │ │ │ - ldr lr, [pc, #72] @ 70d9c <__cxa_atexit@plt+0x64d3c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2} │ │ │ │ - str r7, [r5] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrdeq sl, [r3, r4] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0x0183bbb4 │ │ │ │ + orreq fp, r3, r4, lsr lr │ │ │ │ + cmneq r2, r0, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f620 <__cxa_atexit@plt+0x635c0> │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [r2, #10] │ │ │ │ + ldr r0, [r2, #14] │ │ │ │ + ldr lr, [pc, #56] @ 6f63c <__cxa_atexit@plt+0x635dc> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6f634 <__cxa_atexit@plt+0x635d4> │ │ │ │ + b 6f650 <__cxa_atexit@plt+0x635f0> │ │ │ │ + ldr r7, [pc, #24] @ 6f640 <__cxa_atexit@plt+0x635e0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, asr r2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 70e10 <__cxa_atexit@plt+0x64db0> │ │ │ │ - ldr r3, [pc, #60] @ 70e18 <__cxa_atexit@plt+0x64db8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrheq r6, [r2, #-60]! @ 0xffffffc4 │ │ │ │ + ldrheq r6, [r2, #-60]! @ 0xffffffc4 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6f6a4 <__cxa_atexit@plt+0x63644> │ │ │ │ + ldr r3, [r7, #14] │ │ │ │ + adds r9, r3, r2 │ │ │ │ + bmi 6f6e4 <__cxa_atexit@plt+0x63684> │ │ │ │ + ldr r2, [pc, #160] @ 6f714 <__cxa_atexit@plt+0x636b4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 70e08 <__cxa_atexit@plt+0x64da8> │ │ │ │ - ldr r3, [pc, #32] @ 70e1c <__cxa_atexit@plt+0x64dbc> │ │ │ │ - mov r8, r7 │ │ │ │ + str r9, [r3, #4] │ │ │ │ + beq 6f6f8 <__cxa_atexit@plt+0x63698> │ │ │ │ + ldr r3, [pc, #132] @ 6f718 <__cxa_atexit@plt+0x636b8> │ │ │ │ + ldr r8, [r5, #16]! │ │ │ │ + mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6f704 <__cxa_atexit@plt+0x636a4> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr lr, [pc, #96] @ 6f720 <__cxa_atexit@plt+0x636c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 6f71c <__cxa_atexit@plt+0x636bc> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq r6, [r2, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq fp, r3, r0, lsr #22 │ │ │ │ + orreq fp, r3, r0, asr #22 │ │ │ │ + ldrsbeq r6, [r2, #-32]! @ 0xffffffe0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 70e40 <__cxa_atexit@plt+0x64de0> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ 6f74c <__cxa_atexit@plt+0x636ec> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r8, lsl #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b b8685c <__cxa_atexit@plt+0xb7a7fc> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 70e98 <__cxa_atexit@plt+0x64e38> │ │ │ │ - ldr r1, [pc, #60] @ 70eb0 <__cxa_atexit@plt+0x64e50> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r3, [pc, #20] @ 70eb4 <__cxa_atexit@plt+0x64e54> │ │ │ │ - mov r2, #20 │ │ │ │ + bcc 6f7a0 <__cxa_atexit@plt+0x63740> │ │ │ │ + ldr lr, [pc, #60] @ 6f7b8 <__cxa_atexit@plt+0x63758> │ │ │ │ + sub r2, r6, #17 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #52] @ 6f7bc <__cxa_atexit@plt+0x6375c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r8, lr} │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r2, r7, r9} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 6f7c0 <__cxa_atexit@plt+0x63760> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq fp, r3, r0, lsl #21 │ │ │ │ + orreq fp, r3, ip, ror sl │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01725394 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70f08 <__cxa_atexit@plt+0x64ea8> │ │ │ │ - ldr r3, [pc, #64] @ 70f20 <__cxa_atexit@plt+0x64ec0> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r5, r5, #20 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r3, [pc, #20] @ 70f24 <__cxa_atexit@plt+0x64ec4> │ │ │ │ - mov r2, #20 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 6f81c <__cxa_atexit@plt+0x637bc> │ │ │ │ + ldr r8, [pc, #76] @ 6f834 <__cxa_atexit@plt+0x637d4> │ │ │ │ + sub r0, r6, #17 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #68] @ 6f838 <__cxa_atexit@plt+0x637d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldmdb r5, {r1, r2, r7} │ │ │ │ + str r7, [r3, #20] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #24] @ 6f83c <__cxa_atexit@plt+0x637dc> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70f6c <__cxa_atexit@plt+0x64f0c> │ │ │ │ - ldr r3, [pc, #52] @ 70f84 <__cxa_atexit@plt+0x64f24> │ │ │ │ - ldr r2, [pc, #52] @ 70f88 <__cxa_atexit@plt+0x64f28> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 70f8c <__cxa_atexit@plt+0x64f2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe6c │ │ │ │ - ldrheq r6, [r2, #-8]! │ │ │ │ - ldrheq r6, [r2, #-0]! │ │ │ │ - @ instruction: 0x01726090 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 70fd8 <__cxa_atexit@plt+0x64f78> │ │ │ │ - ldr r3, [pc, #52] @ 70ff0 <__cxa_atexit@plt+0x64f90> │ │ │ │ - ldr r2, [pc, #52] @ 70ff4 <__cxa_atexit@plt+0x64f94> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 70ff8 <__cxa_atexit@plt+0x64f98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - cmneq r2, ip, asr #32 │ │ │ │ - cmneq r2, r4, asr #32 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq fp, r3, r8, lsl sl │ │ │ │ + orreq fp, r3, ip, lsl #20 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71064 <__cxa_atexit@plt+0x65004> │ │ │ │ - ldr r2, [pc, #84] @ 7106c <__cxa_atexit@plt+0x6500c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 71040 <__cxa_atexit@plt+0x64fe0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 71050 <__cxa_atexit@plt+0x64ff0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 6f870 <__cxa_atexit@plt+0x63810> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 6f878 <__cxa_atexit@plt+0x63818> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 71074 <__cxa_atexit@plt+0x65014> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 71070 <__cxa_atexit@plt+0x65010> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + b b535ec <__cxa_atexit@plt+0xb4758c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq sl, r3, r0, lsl r1 │ │ │ │ - cmppeq ip, r6, asr #12 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 710a0 <__cxa_atexit@plt+0x65040> │ │ │ │ - ldr r8, [pc, #32] @ 710b8 <__cxa_atexit@plt+0x65058> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 710b4 <__cxa_atexit@plt+0x65054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r3, r0, asr #1 │ │ │ │ - ldrsheq pc, [ip, #-86] @ 0xffffffaa @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + ldrdeq fp, [r3, ip] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71114 <__cxa_atexit@plt+0x650b4> │ │ │ │ + bhi 6f8e4 <__cxa_atexit@plt+0x63884> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 71120 <__cxa_atexit@plt+0x650c0> │ │ │ │ - ldr r2, [pc, #68] @ 71130 <__cxa_atexit@plt+0x650d0> │ │ │ │ - ldr r8, [pc, #68] @ 71134 <__cxa_atexit@plt+0x650d4> │ │ │ │ - ldr r1, [pc, #68] @ 71138 <__cxa_atexit@plt+0x650d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + bcc 6f8f0 <__cxa_atexit@plt+0x63890> │ │ │ │ + ldr r1, [pc, #84] @ 6f900 <__cxa_atexit@plt+0x638a0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #80] @ 6f904 <__cxa_atexit@plt+0x638a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 6f908 <__cxa_atexit@plt+0x638a8> │ │ │ │ + str r1, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmppeq ip, r7, ror r2 @ p-variant is OBSOLETE │ │ │ │ - orreq sl, r3, r0, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71178 <__cxa_atexit@plt+0x65118> │ │ │ │ - ldr r2, [pc, #40] @ 71180 <__cxa_atexit@plt+0x65120> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 71184 <__cxa_atexit@plt+0x65124> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r9, [r3, r8] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq fp, r3, r4, lsl #17 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 711ec <__cxa_atexit@plt+0x6518c> │ │ │ │ - ldr lr, [pc, #76] @ 711f8 <__cxa_atexit@plt+0x65198> │ │ │ │ - add r9, r7, #11 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6f9b0 <__cxa_atexit@plt+0x63950> │ │ │ │ + ldr r1, [pc, #120] @ 6f9bc <__cxa_atexit@plt+0x6395c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + mov r3, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + beq 6f998 <__cxa_atexit@plt+0x63938> │ │ │ │ + ldr lr, [pc, #88] @ 6f9c0 <__cxa_atexit@plt+0x63960> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 711fc <__cxa_atexit@plt+0x6519c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq sl, r3, r8, asr #4 │ │ │ │ - @ instruction: 0x01724f9c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7126c <__cxa_atexit@plt+0x6520c> │ │ │ │ - ldr r2, [pc, #88] @ 7127c <__cxa_atexit@plt+0x6521c> │ │ │ │ - mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 7125c <__cxa_atexit@plt+0x651fc> │ │ │ │ - ldr r2, [pc, #68] @ 71280 <__cxa_atexit@plt+0x65220> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ + str r7, [r2, #-4] │ │ │ │ + str lr, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + str r3, [r2, #-16] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + beq 6f9a4 <__cxa_atexit@plt+0x63944> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 6fa18 <__cxa_atexit@plt+0x639b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 71284 <__cxa_atexit@plt+0x65224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, ip, asr #27 │ │ │ │ - cmneq r2, r8, lsl pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 712b0 <__cxa_atexit@plt+0x65250> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 712dc <__cxa_atexit@plt+0x6527c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 712e0 <__cxa_atexit@plt+0x65280> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq sl, r3, ip, lsl r0 │ │ │ │ - ldrheq r4, [r2, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7132c <__cxa_atexit@plt+0x652cc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7133c <__cxa_atexit@plt+0x652dc> │ │ │ │ - ldr r3, [pc, #48] @ 71348 <__cxa_atexit@plt+0x652e8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #56] @ 6fa0c <__cxa_atexit@plt+0x639ac> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 713b4 <__cxa_atexit@plt+0x65354> │ │ │ │ - ldr r2, [pc, #84] @ 713bc <__cxa_atexit@plt+0x6535c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 71390 <__cxa_atexit@plt+0x65330> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 713a0 <__cxa_atexit@plt+0x65340> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + str r0, [r5] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 6fa04 <__cxa_atexit@plt+0x639a4> │ │ │ │ + b 6fa18 <__cxa_atexit@plt+0x639b8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 713c4 <__cxa_atexit@plt+0x65364> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 713c0 <__cxa_atexit@plt+0x65360> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r9, r3, r0, asr #27 │ │ │ │ - ldrsheq pc, [ip, #-38] @ 0xffffffda @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 713f0 <__cxa_atexit@plt+0x65390> │ │ │ │ - ldr r8, [pc, #32] @ 71408 <__cxa_atexit@plt+0x653a8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 71404 <__cxa_atexit@plt+0x653a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r9, r3, r0, ror sp │ │ │ │ - cmppeq ip, r6, lsr #5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71464 <__cxa_atexit@plt+0x65404> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71470 <__cxa_atexit@plt+0x65410> │ │ │ │ - ldr r2, [pc, #68] @ 71480 <__cxa_atexit@plt+0x65420> │ │ │ │ - ldr r8, [pc, #68] @ 71484 <__cxa_atexit@plt+0x65424> │ │ │ │ - ldr r1, [pc, #68] @ 71488 <__cxa_atexit@plt+0x65428> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + mov lr, fp │ │ │ │ + cmp r7, r9 │ │ │ │ + bcc 6fae4 <__cxa_atexit@plt+0x63a84> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + mov r2, #241 @ 0xf1 │ │ │ │ + orr r2, r2, #7936 @ 0x1f00 │ │ │ │ + cmp sl, r2 │ │ │ │ + bge 6fa84 <__cxa_atexit@plt+0x63a24> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr fp, [r3, #7] │ │ │ │ + ldr r1, [r2, #12]! │ │ │ │ + sub r0, fp, r8 │ │ │ │ + cmp sl, r0 │ │ │ │ + ble 6fab0 <__cxa_atexit@plt+0x63a50> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r0, r5, #12 │ │ │ │ + stm r0, {r7, r8, fp} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + mov fp, lr │ │ │ │ + b bb18dc <__cxa_atexit@plt+0xba587c> │ │ │ │ + ldr r3, [pc, #116] @ 6fb00 <__cxa_atexit@plt+0x63aa0> │ │ │ │ + add r1, r6, #8 │ │ │ │ + mov fp, lr │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ mov r6, r9 │ │ │ │ + stm r1, {r2, r7, r8} │ │ │ │ + sub r7, r9, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq ip, r5, lsl #30 │ │ │ │ - strdeq r9, [r3, r0] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 714c8 <__cxa_atexit@plt+0x65468> │ │ │ │ - ldr r2, [pc, #40] @ 714d0 <__cxa_atexit@plt+0x65470> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 714d4 <__cxa_atexit@plt+0x65474> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r9, r3, r8, lsl #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r2, sl │ │ │ │ + str lr, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + str fp, [r6, #12]! │ │ │ │ + ldr r2, [pc, #48] @ 6fafc <__cxa_atexit@plt+0x63a9c> │ │ │ │ + add r3, r8, sl │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r9, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + stmdb r6, {r2, r3} │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r3, ip, ror #13 │ │ │ │ + orreq fp, r3, r0, asr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7153c <__cxa_atexit@plt+0x654dc> │ │ │ │ - ldr lr, [pc, #76] @ 71548 <__cxa_atexit@plt+0x654e8> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 7154c <__cxa_atexit@plt+0x654ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - strdeq r9, [r3, r8] │ │ │ │ - cmneq r2, ip, asr #24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 715bc <__cxa_atexit@plt+0x6555c> │ │ │ │ - ldr r2, [pc, #88] @ 715cc <__cxa_atexit@plt+0x6556c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 715ac <__cxa_atexit@plt+0x6554c> │ │ │ │ - ldr r2, [pc, #68] @ 715d0 <__cxa_atexit@plt+0x65570> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 715d4 <__cxa_atexit@plt+0x65574> │ │ │ │ + bcc 6fb44 <__cxa_atexit@plt+0x63ae4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ 6fb54 <__cxa_atexit@plt+0x63af4> │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x01725a98 │ │ │ │ - cmneq r2, r8, asr #23 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + ldrheq r5, [r2, #-228]! @ 0xffffff1c │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 71600 <__cxa_atexit@plt+0x655a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0x01724b9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7162c <__cxa_atexit@plt+0x655cc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 71630 <__cxa_atexit@plt+0x655d0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r3, ip, asr #25 │ │ │ │ - cmneq r2, r0, ror #22 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7167c <__cxa_atexit@plt+0x6561c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7168c <__cxa_atexit@plt+0x6562c> │ │ │ │ - ldr r3, [pc, #48] @ 71698 <__cxa_atexit@plt+0x65638> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ + bcc 6fbc4 <__cxa_atexit@plt+0x63b64> │ │ │ │ + ldr r3, [pc, #88] @ 6fbdc <__cxa_atexit@plt+0x63b7c> │ │ │ │ + ldr r2, [pc, #88] @ 6fbe0 <__cxa_atexit@plt+0x63b80> │ │ │ │ + ldr r1, [pc, #88] @ 6fbe4 <__cxa_atexit@plt+0x63b84> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71704 <__cxa_atexit@plt+0x656a4> │ │ │ │ - ldr r2, [pc, #84] @ 7170c <__cxa_atexit@plt+0x656ac> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 716e0 <__cxa_atexit@plt+0x65680> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 716f0 <__cxa_atexit@plt+0x65690> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 71714 <__cxa_atexit@plt+0x656b4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 71710 <__cxa_atexit@plt+0x656b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + mov r3, r7 │ │ │ │ + add r1, pc, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str r7, [r7, #32] │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #28] @ 6fbe8 <__cxa_atexit@plt+0x63b88> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r9, r3, r0, ror sl │ │ │ │ - cmpeq ip, r6, lsr #31 │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + cmneq r2, ip, lsr #32 │ │ │ │ + cmneq r2, r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71740 <__cxa_atexit@plt+0x656e0> │ │ │ │ - ldr r8, [pc, #32] @ 71758 <__cxa_atexit@plt+0x656f8> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 71754 <__cxa_atexit@plt+0x656f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r9, r3, r0, lsr #20 │ │ │ │ - cmpeq ip, r6, asr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 717b4 <__cxa_atexit@plt+0x65754> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 717c0 <__cxa_atexit@plt+0x65760> │ │ │ │ - ldr r2, [pc, #68] @ 717d0 <__cxa_atexit@plt+0x65770> │ │ │ │ - ldr r8, [pc, #68] @ 717d4 <__cxa_atexit@plt+0x65774> │ │ │ │ - ldr r1, [pc, #68] @ 717d8 <__cxa_atexit@plt+0x65778> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 6fca0 <__cxa_atexit@plt+0x63c40> │ │ │ │ + ldr r7, [pc, #212] @ 6fce4 <__cxa_atexit@plt+0x63c84> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + add r7, pc, r7 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r7, [r1] │ │ │ │ + bcc 6fcb0 <__cxa_atexit@plt+0x63c50> │ │ │ │ + ldr r7, [pc, #188] @ 6fce8 <__cxa_atexit@plt+0x63c88> │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [pc, #184] @ 6fcec <__cxa_atexit@plt+0x63c8c> │ │ │ │ + ldr sl, [pc, #184] @ 6fcf0 <__cxa_atexit@plt+0x63c90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + mov r7, r2 │ │ │ │ + add sl, pc, sl │ │ │ │ + add lr, pc, lr │ │ │ │ + str sl, [r7, #12]! │ │ │ │ + str r7, [r2, #36] @ 0x24 │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r8, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ + add r2, r2, #48 @ 0x30 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 6fcd0 <__cxa_atexit@plt+0x63c70> │ │ │ │ + ldr r3, [pc, #128] @ 6fcfc <__cxa_atexit@plt+0x63c9c> │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [pc, #116] @ 6fd00 <__cxa_atexit@plt+0x63ca0> │ │ │ │ + add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r5] │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + sub r7, r2, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #80] @ 6fcf8 <__cxa_atexit@plt+0x63c98> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0x015ceb9e │ │ │ │ - orreq r9, r3, r0, lsr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71818 <__cxa_atexit@plt+0x657b8> │ │ │ │ - ldr r2, [pc, #40] @ 71820 <__cxa_atexit@plt+0x657c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 71824 <__cxa_atexit@plt+0x657c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #60] @ 6fcf4 <__cxa_atexit@plt+0x63c94> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r9, r3, r8, lsr r9 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + cmneq r2, ip, lsr pc │ │ │ │ + cmneq r2, ip, asr pc │ │ │ │ + orreq fp, r3, r4, lsr r5 │ │ │ │ + orreq fp, r3, r0, lsr r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7188c <__cxa_atexit@plt+0x6582c> │ │ │ │ - ldr lr, [pc, #76] @ 71898 <__cxa_atexit@plt+0x65838> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 7189c <__cxa_atexit@plt+0x6583c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + bcc 6fd44 <__cxa_atexit@plt+0x63ce4> │ │ │ │ + ldr r2, [pc, #40] @ 6fd50 <__cxa_atexit@plt+0x63cf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #36] @ 6fd54 <__cxa_atexit@plt+0x63cf4> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r9, r3, r8, lsr #23 │ │ │ │ - ldrsheq r4, [r2, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0183b490 │ │ │ │ + orreq fp, r3, ip, lsl #9 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7190c <__cxa_atexit@plt+0x658ac> │ │ │ │ - ldr r2, [pc, #88] @ 7191c <__cxa_atexit@plt+0x658bc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 718fc <__cxa_atexit@plt+0x6589c> │ │ │ │ - ldr r2, [pc, #68] @ 71920 <__cxa_atexit@plt+0x658c0> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ + bhi 6fd88 <__cxa_atexit@plt+0x63d28> │ │ │ │ + ldr r3, [pc, #32] @ 6fd98 <__cxa_atexit@plt+0x63d38> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 71924 <__cxa_atexit@plt+0x658c4> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 6fd9c <__cxa_atexit@plt+0x63d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, asr r7 │ │ │ │ - cmneq r2, r8, ror r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 71950 <__cxa_atexit@plt+0x658f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7197c <__cxa_atexit@plt+0x6591c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 71980 <__cxa_atexit@plt+0x65920> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r3, ip, ror r9 │ │ │ │ - cmneq r2, r0, lsl r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 719cc <__cxa_atexit@plt+0x6596c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 719dc <__cxa_atexit@plt+0x6597c> │ │ │ │ - ldr r3, [pc, #48] @ 719e8 <__cxa_atexit@plt+0x65988> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r2, ip, ror lr │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71a54 <__cxa_atexit@plt+0x659f4> │ │ │ │ - ldr r2, [pc, #84] @ 71a5c <__cxa_atexit@plt+0x659fc> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 71a30 <__cxa_atexit@plt+0x659d0> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 71a40 <__cxa_atexit@plt+0x659e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 71a64 <__cxa_atexit@plt+0x65a04> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 71a60 <__cxa_atexit@plt+0x65a00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r9, r3, r0, lsr #14 │ │ │ │ - cmpeq ip, r6, asr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 71a90 <__cxa_atexit@plt+0x65a30> │ │ │ │ - ldr r8, [pc, #32] @ 71aa8 <__cxa_atexit@plt+0x65a48> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 71aa4 <__cxa_atexit@plt+0x65a44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r9, [r3, r0] │ │ │ │ - cmpeq ip, r6, lsl #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71b04 <__cxa_atexit@plt+0x65aa4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 71b10 <__cxa_atexit@plt+0x65ab0> │ │ │ │ - ldr r2, [pc, #68] @ 71b20 <__cxa_atexit@plt+0x65ac0> │ │ │ │ - ldr r8, [pc, #68] @ 71b24 <__cxa_atexit@plt+0x65ac4> │ │ │ │ - ldr r1, [pc, #68] @ 71b28 <__cxa_atexit@plt+0x65ac8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 6fde0 <__cxa_atexit@plt+0x63d80> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 6fdec <__cxa_atexit@plt+0x63d8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq fp, [r3, r8] │ │ │ │ + cmpeq sp, ip, asr r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq ip, r5, asr #16 │ │ │ │ - orreq r9, r3, r0, asr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + cmneq r2, r4, lsl #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71b68 <__cxa_atexit@plt+0x65b08> │ │ │ │ - ldr r2, [pc, #40] @ 71b70 <__cxa_atexit@plt+0x65b10> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 71b74 <__cxa_atexit@plt+0x65b14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi 6fe3c <__cxa_atexit@plt+0x63ddc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 6fe44 <__cxa_atexit@plt+0x63de4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b bc1b08 <__cxa_atexit@plt+0xbb5aa8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r9, r3, r8, ror #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 71bdc <__cxa_atexit@plt+0x65b7c> │ │ │ │ - ldr lr, [pc, #76] @ 71be8 <__cxa_atexit@plt+0x65b88> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 71bec <__cxa_atexit@plt+0x65b8c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r9, r3, r8, asr r8 │ │ │ │ - cmneq r2, ip, lsr #11 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + orreq fp, r3, ip, lsl #6 │ │ │ │ + cmneq r2, r0, asr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 71c5c <__cxa_atexit@plt+0x65bfc> │ │ │ │ - ldr r2, [pc, #88] @ 71c6c <__cxa_atexit@plt+0x65c0c> │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 6fe90 <__cxa_atexit@plt+0x63e30> │ │ │ │ + ldr r7, [pc, #52] @ 6fea4 <__cxa_atexit@plt+0x63e44> │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 71c4c <__cxa_atexit@plt+0x65bec> │ │ │ │ - ldr r2, [pc, #68] @ 71c70 <__cxa_atexit@plt+0x65c10> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 6fe84 <__cxa_atexit@plt+0x63e24> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 71c74 <__cxa_atexit@plt+0x65c14> │ │ │ │ + ldr r7, [pc, #16] @ 6fea8 <__cxa_atexit@plt+0x63e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r8, lsl #8 │ │ │ │ - cmneq r2, r8, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 71ca0 <__cxa_atexit@plt+0x65c40> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrsheq r4, [r2, #-76]! @ 0xffffffb4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r2, r0, lsl #27 │ │ │ │ + cmneq r2, r0, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 71ccc <__cxa_atexit@plt+0x65c6c> │ │ │ │ - mov r8, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ff30 <__cxa_atexit@plt+0x63ed0> │ │ │ │ + ldr r3, [pc, #144] @ 6ff5c <__cxa_atexit@plt+0x63efc> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 71cd0 <__cxa_atexit@plt+0x65c70> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r3, ip, lsr #12 │ │ │ │ - cmneq r2, r0, asr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 71d1c <__cxa_atexit@plt+0x65cbc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71d2c <__cxa_atexit@plt+0x65ccc> │ │ │ │ - ldr r3, [pc, #48] @ 71d38 <__cxa_atexit@plt+0x65cd8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, ip, asr #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 71dbc <__cxa_atexit@plt+0x65d5c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 71dcc <__cxa_atexit@plt+0x65d6c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 71dd0 <__cxa_atexit@plt+0x65d70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 71dd4 <__cxa_atexit@plt+0x65d74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r9, r3, r0, lsl r5 │ │ │ │ - orreq r9, r3, ip, asr #9 │ │ │ │ - @ instruction: 0x018393b4 │ │ │ │ - @ instruction: 0x01724494 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - cmneq r2, ip, lsr r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71e54 <__cxa_atexit@plt+0x65df4> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 6ff44 <__cxa_atexit@plt+0x63ee4> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ff30 <__cxa_atexit@plt+0x63ed0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 71e60 <__cxa_atexit@plt+0x65e00> │ │ │ │ - ldr r1, [pc, #72] @ 71e70 <__cxa_atexit@plt+0x65e10> │ │ │ │ - ldr r0, [pc, #72] @ 71e74 <__cxa_atexit@plt+0x65e14> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 6ff4c <__cxa_atexit@plt+0x63eec> │ │ │ │ + ldr r1, [pc, #96] @ 6ff64 <__cxa_atexit@plt+0x63f04> │ │ │ │ + ldr lr, [pc, #96] @ 6ff68 <__cxa_atexit@plt+0x63f08> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 71e78 <__cxa_atexit@plt+0x65e18> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r2, r7, lr} │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 6ff60 <__cxa_atexit@plt+0x63f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r9, r3, r8, lsr #12 │ │ │ │ - cmneq r2, r4, ror r2 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq fp, r3, r8, asr #4 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + orreq fp, r3, r0, ror r2 │ │ │ │ + cmneq r2, r0, lsr #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r4, ror #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 12ceab0 <__cxa_atexit@plt+0x12c2a50> │ │ │ │ - cmneq r2, r8, asr r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 71f10 <__cxa_atexit@plt+0x65eb0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 71f1c <__cxa_atexit@plt+0x65ebc> │ │ │ │ - ldr r1, [pc, #72] @ 71f2c <__cxa_atexit@plt+0x65ecc> │ │ │ │ - ldr r0, [pc, #72] @ 71f30 <__cxa_atexit@plt+0x65ed0> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 6ffd0 <__cxa_atexit@plt+0x63f70> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 6ffe4 <__cxa_atexit@plt+0x63f84> │ │ │ │ + ldr r2, [pc, #92] @ 6fff8 <__cxa_atexit@plt+0x63f98> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 71f34 <__cxa_atexit@plt+0x65ed4> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #76] @ 6fffc <__cxa_atexit@plt+0x63f9c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 6fff4 <__cxa_atexit@plt+0x63f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r3, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + orreq fp, r3, ip, asr #3 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 70050 <__cxa_atexit@plt+0x63ff0> │ │ │ │ + add sl, r5, #8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldm sl, {r1, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 70068 <__cxa_atexit@plt+0x64008> │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #32] │ │ │ │ + add r5, r5, #24 │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 7006c <__cxa_atexit@plt+0x6400c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r9, r3, ip, ror #10 │ │ │ │ - ldrheq r5, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r8, ror #2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 7e9d0 <__cxa_atexit@plt+0x72970> │ │ │ │ - cmneq r2, r0, asr #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + cmneq r2, r8, asr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 71f98 <__cxa_atexit@plt+0x65f38> │ │ │ │ - ldr r3, [pc, #20] @ 71fa0 <__cxa_atexit@plt+0x65f40> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b a1de4 <__cxa_atexit@plt+0x95d84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 700a4 <__cxa_atexit@plt+0x64044> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 700ac <__cxa_atexit@plt+0x6404c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - ldrsheq r5, [r2, #-12]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 71fd4 <__cxa_atexit@plt+0x65f74> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 71fd8 <__cxa_atexit@plt+0x65f78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r3, r4, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + orreq fp, r3, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 700e4 <__cxa_atexit@plt+0x64084> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 700ec <__cxa_atexit@plt+0x6408c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [r2, #-4]! │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + orreq fp, r3, r8, rrx │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 72054 <__cxa_atexit@plt+0x65ff4> │ │ │ │ - ldr lr, [pc, #72] @ 72064 <__cxa_atexit@plt+0x66004> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 72068 <__cxa_atexit@plt+0x66008> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 70138 <__cxa_atexit@plt+0x640d8> │ │ │ │ + ldr r1, [pc, #48] @ 70148 <__cxa_atexit@plt+0x640e8> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #40] @ 7206c <__cxa_atexit@plt+0x6600c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - orreq r9, r3, r8, lsr #8 │ │ │ │ - cmneq r2, ip, rrx │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r0, sl │ │ │ │ + sub ip, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 720c4 <__cxa_atexit@plt+0x66064> │ │ │ │ - ldr r2, [pc, #56] @ 720d4 <__cxa_atexit@plt+0x66074> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 720d8 <__cxa_atexit@plt+0x66078> │ │ │ │ + mov sl, r4 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 701e0 <__cxa_atexit@plt+0x64180> │ │ │ │ + ldr r1, [sl, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 701e8 <__cxa_atexit@plt+0x64188> │ │ │ │ + ldr r2, [pc, #120] @ 70200 <__cxa_atexit@plt+0x641a0> │ │ │ │ + stm sp, {r0, fp} │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr fp, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldm r5, {r2, lr} │ │ │ │ str r7, [r3, #12] │ │ │ │ + str lr, [r3, #8] │ │ │ │ + ldr r0, [pc, #80] @ 70204 <__cxa_atexit@plt+0x641a4> │ │ │ │ + mov r7, r3 │ │ │ │ + str r4, [r3, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + str r0, [r7, #16]! │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + mov r4, sl │ │ │ │ + mov r7, fp │ │ │ │ + mov r5, ip │ │ │ │ + ldm sp, {sl, fp} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 701f0 <__cxa_atexit@plt+0x64190> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [sl, #828] @ 0x33c │ │ │ │ + ldr r1, [sl, #-8] │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r0 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7027c <__cxa_atexit@plt+0x6421c> │ │ │ │ + ldr lr, [pc, #96] @ 7029c <__cxa_atexit@plt+0x6423c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldmib r5, {r2, ip} │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, ip │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 702a0 <__cxa_atexit@plt+0x64240> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x01724f94 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ - cmneq r2, r0, lsr pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0x0172599c │ │ │ │ + mov r7, r5 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r8, [r7, #8]! │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70310 <__cxa_atexit@plt+0x642b0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 72140 <__cxa_atexit@plt+0x660e0> │ │ │ │ - ldr r7, [pc, #52] @ 72158 <__cxa_atexit@plt+0x660f8> │ │ │ │ - ldr r2, [pc, #52] @ 7215c <__cxa_atexit@plt+0x660fc> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 72160 <__cxa_atexit@plt+0x66100> │ │ │ │ + bcc 70324 <__cxa_atexit@plt+0x642c4> │ │ │ │ + ldm r5, {r7, ip} │ │ │ │ + ldr lr, [pc, #132] @ 70358 <__cxa_atexit@plt+0x642f8> │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r2, [pc, #104] @ 7035c <__cxa_atexit@plt+0x642fc> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #60] @ 70354 <__cxa_atexit@plt+0x642f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffec98 │ │ │ │ - cmneq r2, r4, ror #29 │ │ │ │ - ldrsbeq r4, [r2, #-236]! @ 0xffffff14 │ │ │ │ - cmneq r2, r8, lsl #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 721b8 <__cxa_atexit@plt+0x66158> │ │ │ │ - ldr r2, [pc, #56] @ 721c8 <__cxa_atexit@plt+0x66168> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #32] @ 721cc <__cxa_atexit@plt+0x6616c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r7, [pc, #28] @ 7034c <__cxa_atexit@plt+0x642ec> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #24] @ 70350 <__cxa_atexit@plt+0x642f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r3, r3, #2 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - orreq r9, r3, r4, asr #5 │ │ │ │ - cmneq r2, r8, asr #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 72270 <__cxa_atexit@plt+0x66210> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7227c <__cxa_atexit@plt+0x6621c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr sl, [pc, #116] @ 7228c <__cxa_atexit@plt+0x6622c> │ │ │ │ - ldr ip, [pc, #116] @ 72290 <__cxa_atexit@plt+0x66230> │ │ │ │ - str r7, [r2, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r3, [pc, #88] @ 72294 <__cxa_atexit@plt+0x66234> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #24] │ │ │ │ - ldr r1, [pc, #72] @ 72298 <__cxa_atexit@plt+0x66238> │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r5, lr │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + ldrsheq r5, [r2, #-128]! @ 0xffffff80 │ │ │ │ + orreq fp, r3, r4, lsr #1 │ │ │ │ + cmneq r2, ip, lsl #18 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + orreq fp, r3, r8, ror #1 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 703ec <__cxa_atexit@plt+0x6438c> │ │ │ │ + str sl, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #20 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 70404 <__cxa_atexit@plt+0x643a4> │ │ │ │ + ldr lr, [pc, #160] @ 70440 <__cxa_atexit@plt+0x643e0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldm r5, {r3, ip} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #16] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r2, [pc, #136] @ 70444 <__cxa_atexit@plt+0x643e4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + add r2, r2, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, ip │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #72] @ 7043c <__cxa_atexit@plt+0x643dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r7, [pc, #36] @ 70434 <__cxa_atexit@plt+0x643d4> │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [pc, #32] @ 70438 <__cxa_atexit@plt+0x643d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r6, r6, #2 │ │ │ │ + str r6, [r5, #-16]! │ │ │ │ + mov r6, r1 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsheq r4, [r2, #-212]! @ 0xffffff2c │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 722c0 <__cxa_atexit@plt+0x66260> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r4, [r2, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq r2, r0, lsl r8 │ │ │ │ + orreq sl, r3, r4, asr #31 │ │ │ │ + cmneq r2, r0, lsr r8 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + orreq fp, r3, r0, lsr #32 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72314 <__cxa_atexit@plt+0x662b4> │ │ │ │ - ldr r7, [pc, #52] @ 72320 <__cxa_atexit@plt+0x662c0> │ │ │ │ - ldr r2, [pc, #52] @ 72324 <__cxa_atexit@plt+0x662c4> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01724b9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #88] @ 72398 <__cxa_atexit@plt+0x66338> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72380 <__cxa_atexit@plt+0x66320> │ │ │ │ - ldr r3, [pc, #56] @ 7239c <__cxa_atexit@plt+0x6633c> │ │ │ │ - ldr r2, [pc, #56] @ 723a0 <__cxa_atexit@plt+0x66340> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #28] @ 723a4 <__cxa_atexit@plt+0x66344> │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 70484 <__cxa_atexit@plt+0x64424> │ │ │ │ + ldm r5, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r1, [pc, #52] @ 7049c <__cxa_atexit@plt+0x6443c> │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 704a0 <__cxa_atexit@plt+0x64440> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffc3f4 │ │ │ │ - cmneq r2, r0, lsr #22 │ │ │ │ - cmneq r2, ip, lsr fp │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, ip, asr #27 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x0172579c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldmib r7, {r3, r7} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7243c <__cxa_atexit@plt+0x663dc> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 7244c <__cxa_atexit@plt+0x663ec> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 72450 <__cxa_atexit@plt+0x663f0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 72454 <__cxa_atexit@plt+0x663f4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01838e90 │ │ │ │ - orreq r8, r3, ip, asr #28 │ │ │ │ - orreq r8, r3, r4, lsr sp │ │ │ │ - cmneq r2, r4, lsl lr │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - ldrheq r4, [r2, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 724d4 <__cxa_atexit@plt+0x66474> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 724e0 <__cxa_atexit@plt+0x66480> │ │ │ │ - ldr r1, [pc, #72] @ 724f0 <__cxa_atexit@plt+0x66490> │ │ │ │ - ldr r0, [pc, #72] @ 724f4 <__cxa_atexit@plt+0x66494> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bcc 70524 <__cxa_atexit@plt+0x644c4> │ │ │ │ + ldr r1, [pc, #84] @ 70544 <__cxa_atexit@plt+0x644e4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 724f8 <__cxa_atexit@plt+0x66498> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 70548 <__cxa_atexit@plt+0x644e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r8, r3, r8, lsr #31 │ │ │ │ - ldrsheq r4, [r2, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r4, ror #23 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 12ceab0 <__cxa_atexit@plt+0x12c2a50> │ │ │ │ - ldrsbeq r4, [r2, #-184]! @ 0xffffff48 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldrsheq r5, [r2, #-108]! @ 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72590 <__cxa_atexit@plt+0x66530> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7259c <__cxa_atexit@plt+0x6653c> │ │ │ │ - ldr r1, [pc, #72] @ 725ac <__cxa_atexit@plt+0x6654c> │ │ │ │ - ldr r0, [pc, #72] @ 725b0 <__cxa_atexit@plt+0x66550> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 725b4 <__cxa_atexit@plt+0x66554> │ │ │ │ + bhi 70584 <__cxa_atexit@plt+0x64524> │ │ │ │ + ldr r8, [pc, #36] @ 7058c <__cxa_atexit@plt+0x6452c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ 70590 <__cxa_atexit@plt+0x64530> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmpeq sp, r6, ror r0 │ │ │ │ + orreq sl, r3, r8, asr #23 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r3, [pc, #24] @ 705c0 <__cxa_atexit@plt+0x64560> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + orreq sl, r3, r0, asr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7060c <__cxa_atexit@plt+0x645ac> │ │ │ │ + ldr r3, [pc, #56] @ 70624 <__cxa_atexit@plt+0x645c4> │ │ │ │ + ldr r2, [pc, #56] @ 70628 <__cxa_atexit@plt+0x645c8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7062c <__cxa_atexit@plt+0x645cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #20 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r8, r3, ip, ror #29 │ │ │ │ - cmneq r2, r8, lsr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r8, ror #21 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 7e9d0 <__cxa_atexit@plt+0x72970> │ │ │ │ - cmneq r2, r0, asr #21 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + cmneq r2, r8, lsl r6 │ │ │ │ + ldrsheq r5, [r2, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #24] @ 70660 <__cxa_atexit@plt+0x64600> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 70664 <__cxa_atexit@plt+0x64604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r2, r8, ror #11 │ │ │ │ + orreq sl, r3, r4, lsl fp │ │ │ │ + ldrheq r5, [r2, #-80]! @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 72618 <__cxa_atexit@plt+0x665b8> │ │ │ │ - ldr r3, [pc, #20] @ 72620 <__cxa_atexit@plt+0x665c0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + bhi 706d4 <__cxa_atexit@plt+0x64674> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 706f0 <__cxa_atexit@plt+0x64690> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 706dc <__cxa_atexit@plt+0x6467c> │ │ │ │ + ldr r3, [pc, #76] @ 706f4 <__cxa_atexit@plt+0x64694> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b a1de4 <__cxa_atexit@plt+0x95d84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 706c4 <__cxa_atexit@plt+0x64664> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, ip, ror sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 72654 <__cxa_atexit@plt+0x665f4> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 72658 <__cxa_atexit@plt+0x665f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r8, r3, r4, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r4, asr sl │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r7, [pc, #20] @ 706f8 <__cxa_atexit@plt+0x64698> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + orreq sl, r3, ip, lsr #21 │ │ │ │ + @ instruction: 0xfffff804 │ │ │ │ + cmneq r2, r4, lsr r5 │ │ │ │ + cmneq r2, r8, lsl r5 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 726d4 <__cxa_atexit@plt+0x66674> │ │ │ │ - ldr lr, [pc, #72] @ 726e4 <__cxa_atexit@plt+0x66684> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 726e8 <__cxa_atexit@plt+0x66688> │ │ │ │ + bcc 7076c <__cxa_atexit@plt+0x6470c> │ │ │ │ + ldr lr, [pc, #84] @ 7077c <__cxa_atexit@plt+0x6471c> │ │ │ │ + sub r2, r6, #22 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr r2, [pc, #52] @ 70780 <__cxa_atexit@plt+0x64720> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #40] @ 726ec <__cxa_atexit@plt+0x6668c> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - orreq r8, r3, r8, lsr #27 │ │ │ │ - cmneq r2, ip, ror #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq sl, r3, r4, lsl sl │ │ │ │ + ldrsbeq r5, [r2, #-76]! @ 0xffffffb4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72744 <__cxa_atexit@plt+0x666e4> │ │ │ │ - ldr r2, [pc, #56] @ 72754 <__cxa_atexit@plt+0x666f4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 72758 <__cxa_atexit@plt+0x666f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 70854 <__cxa_atexit@plt+0x647f4> │ │ │ │ + str sl, [sp] │ │ │ │ + ldr sl, [pc, #196] @ 70878 <__cxa_atexit@plt+0x64818> │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str sl, [r0, #4]! │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r2, [r0, #4] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + bhi 7086c <__cxa_atexit@plt+0x6480c> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 70864 <__cxa_atexit@plt+0x64804> │ │ │ │ + ldr sl, [pc, #128] @ 7087c <__cxa_atexit@plt+0x6481c> │ │ │ │ + ldr ip, [pc, #128] @ 70880 <__cxa_atexit@plt+0x64820> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #20]! │ │ │ │ + ldr lr, [r5] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r0, #16]! │ │ │ │ str r7, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq r2, r4, lsl r9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ - ldrheq r4, [r2, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 727c0 <__cxa_atexit@plt+0x66760> │ │ │ │ - ldr r7, [pc, #52] @ 727d8 <__cxa_atexit@plt+0x66778> │ │ │ │ - ldr r2, [pc, #52] @ 727dc <__cxa_atexit@plt+0x6677c> │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + ldr r7, [pc, #68] @ 70884 <__cxa_atexit@plt+0x64824> │ │ │ │ + ldr sl, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 727e0 <__cxa_atexit@plt+0x66780> │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffe618 │ │ │ │ - cmneq r2, r4, ror #16 │ │ │ │ - cmneq r2, ip, asr r8 │ │ │ │ - cmneq r2, r8, lsl #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72838 <__cxa_atexit@plt+0x667d8> │ │ │ │ - ldr r2, [pc, #56] @ 72848 <__cxa_atexit@plt+0x667e8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #32] @ 7284c <__cxa_atexit@plt+0x667ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [sp] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - orreq r8, r3, r4, asr #24 │ │ │ │ - cmneq r2, r8, asr #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 728f0 <__cxa_atexit@plt+0x66890> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 728fc <__cxa_atexit@plt+0x6689c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr sl, [pc, #116] @ 7290c <__cxa_atexit@plt+0x668ac> │ │ │ │ - ldr ip, [pc, #116] @ 72910 <__cxa_atexit@plt+0x668b0> │ │ │ │ - str r7, [r2, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r3, [pc, #88] @ 72914 <__cxa_atexit@plt+0x668b4> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #24] │ │ │ │ - ldr r1, [pc, #72] @ 72918 <__cxa_atexit@plt+0x668b8> │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + cmneq r2, ip, lsl #8 │ │ │ │ + @ instruction: 0x01725390 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 708f4 <__cxa_atexit@plt+0x64894> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 70910 <__cxa_atexit@plt+0x648b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 708fc <__cxa_atexit@plt+0x6489c> │ │ │ │ + ldr r3, [pc, #76] @ 70914 <__cxa_atexit@plt+0x648b4> │ │ │ │ + tst r8, #3 │ │ │ │ str r9, [r5, #-12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r5, lr │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 708e4 <__cxa_atexit@plt+0x64884> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, r4, ror r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 72940 <__cxa_atexit@plt+0x668e0> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, lsr r7 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72994 <__cxa_atexit@plt+0x66934> │ │ │ │ - ldr r7, [pc, #52] @ 729a0 <__cxa_atexit@plt+0x66940> │ │ │ │ - ldr r2, [pc, #52] @ 729a4 <__cxa_atexit@plt+0x66944> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, ip, lsl r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #88] @ 72a18 <__cxa_atexit@plt+0x669b8> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r7, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72a00 <__cxa_atexit@plt+0x669a0> │ │ │ │ - ldr r3, [pc, #56] @ 72a1c <__cxa_atexit@plt+0x669bc> │ │ │ │ - ldr r2, [pc, #56] @ 72a20 <__cxa_atexit@plt+0x669c0> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #28] @ 72a24 <__cxa_atexit@plt+0x669c4> │ │ │ │ + ldr r7, [pc, #20] @ 70918 <__cxa_atexit@plt+0x648b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffbd74 │ │ │ │ - cmneq r2, r0, lsr #9 │ │ │ │ - ldrheq r4, [r2, #-76]! @ 0xffffffb4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, ror r7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + orreq sl, r3, ip, lsl #17 │ │ │ │ + @ instruction: 0xfffff5e4 │ │ │ │ + cmneq r2, r4, lsl r3 │ │ │ │ + cmneq r2, ip, lsr r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 72a98 <__cxa_atexit@plt+0x66a38> │ │ │ │ - ldr r2, [pc, #64] @ 72aa4 <__cxa_atexit@plt+0x66a44> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + bhi 709b4 <__cxa_atexit@plt+0x64954> │ │ │ │ + ldr r0, [pc, #128] @ 709c0 <__cxa_atexit@plt+0x64960> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 709c4 <__cxa_atexit@plt+0x64964> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 7099c <__cxa_atexit@plt+0x6493c> │ │ │ │ + ldr lr, [pc, #84] @ 709c8 <__cxa_atexit@plt+0x64968> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ - stmib r5, {r3, r7} │ │ │ │ - beq 72a90 <__cxa_atexit@plt+0x66a30> │ │ │ │ - ldr r3, [pc, #36] @ 72aa8 <__cxa_atexit@plt+0x66a48> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e7f34 <__cxa_atexit@plt+0xdbed4> │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 709ac <__cxa_atexit@plt+0x6494c> │ │ │ │ + b 70a24 <__cxa_atexit@plt+0x649c4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, ip, lsl #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 72acc <__cxa_atexit@plt+0x66a6c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e7f34 <__cxa_atexit@plt+0xdbed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r4, [r2, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq sl, r3, r0, ror #15 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r2, ip, lsl #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 72b0c <__cxa_atexit@plt+0x66aac> │ │ │ │ + ldr lr, [pc, #52] @ 70a14 <__cxa_atexit@plt+0x649b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 72b04 <__cxa_atexit@plt+0x66aa4> │ │ │ │ - ldr r3, [pc, #24] @ 72b10 <__cxa_atexit@plt+0x66ab0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ + beq 70a0c <__cxa_atexit@plt+0x649ac> │ │ │ │ + b 70a24 <__cxa_atexit@plt+0x649c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01724694 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r2, r0, asr #4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 72b34 <__cxa_atexit@plt+0x66ad4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 70a64 <__cxa_atexit@plt+0x64a04> │ │ │ │ + ldr r3, [pc, #80] @ 70a88 <__cxa_atexit@plt+0x64a28> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r0, ror #12 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + beq 70a80 <__cxa_atexit@plt+0x64a20> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 70ac4 <__cxa_atexit@plt+0x64a64> │ │ │ │ + ldr r2, [pc, #32] @ 70a8c <__cxa_atexit@plt+0x64a2c> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 70ac4 <__cxa_atexit@plt+0x64a64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq sl, r3, ip, lsl #16 │ │ │ │ + cmneq r2, r8, asr #3 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 72b64 <__cxa_atexit@plt+0x66b04> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r0, lsr r6 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 70ac4 <__cxa_atexit@plt+0x64a64> │ │ │ │ + cmneq r2, r0, lsr #3 │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 72bbc <__cxa_atexit@plt+0x66b5c> │ │ │ │ - ldr lr, [pc, #56] @ 72bc8 <__cxa_atexit@plt+0x66b68> │ │ │ │ - ldr r1, [pc, #56] @ 72bcc <__cxa_atexit@plt+0x66b6c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff828 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r2, ip, lsr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 72c04 <__cxa_atexit@plt+0x66ba4> │ │ │ │ - ldr r3, [pc, #32] @ 72c08 <__cxa_atexit@plt+0x66ba8> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 72c0c <__cxa_atexit@plt+0x66bac> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 70b60 <__cxa_atexit@plt+0x64b00> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 70b10 <__cxa_atexit@plt+0x64ab0> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 70b40 <__cxa_atexit@plt+0x64ae0> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 70b4c <__cxa_atexit@plt+0x64aec> │ │ │ │ + ldr r3, [pc, #140] @ 70b88 <__cxa_atexit@plt+0x64b28> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 70b80 <__cxa_atexit@plt+0x64b20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, r4, asr r4 │ │ │ │ - cmneq r2, ip, asr #8 │ │ │ │ - cmneq r2, r8, asr r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 72c5c <__cxa_atexit@plt+0x66bfc> │ │ │ │ - ldr r2, [pc, #56] @ 72c60 <__cxa_atexit@plt+0x66c00> │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 72c64 <__cxa_atexit@plt+0x66c04> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 72c68 <__cxa_atexit@plt+0x66c08> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 145df2c <__cxa_atexit@plt+0x1451ecc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r8, r3, r8, asr #16 │ │ │ │ - orreq r8, r3, r8, lsl #10 │ │ │ │ - orreq r8, r3, r4, lsr #16 │ │ │ │ - cmneq r2, r8, ror #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 72c9c <__cxa_atexit@plt+0x66c3c> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 72ca0 <__cxa_atexit@plt+0x66c40> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 70b7c <__cxa_atexit@plt+0x64b1c> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 70b84 <__cxa_atexit@plt+0x64b24> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq sl, r3, r4, lsr #13 │ │ │ │ + orreq sl, r3, r4, ror #13 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 70c28 <__cxa_atexit@plt+0x64bc8> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 70c34 <__cxa_atexit@plt+0x64bd4> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r8, r3, r8, asr #12 │ │ │ │ - cmneq r2, r0, lsr #9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 70c38 <__cxa_atexit@plt+0x64bd8> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r3, r8, lsl r6 │ │ │ │ + strdeq sl, [r3, r8] │ │ │ │ + cmneq r2, r4, lsr #32 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 72d08 <__cxa_atexit@plt+0x66ca8> │ │ │ │ - ldr lr, [pc, #72] @ 72d14 <__cxa_atexit@plt+0x66cb4> │ │ │ │ - ldr r8, [pc, #72] @ 72d18 <__cxa_atexit@plt+0x66cb8> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ + bcc 70cb4 <__cxa_atexit@plt+0x64c54> │ │ │ │ + ldr lr, [pc, #92] @ 70cc4 <__cxa_atexit@plt+0x64c64> │ │ │ │ + ldr r8, [pc, #92] @ 70cc8 <__cxa_atexit@plt+0x64c68> │ │ │ │ + ldr r2, [pc, #92] @ 70ccc <__cxa_atexit@plt+0x64c6c> │ │ │ │ + add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldmib r7, {r0, r2, ip} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + mov r8, r3 │ │ │ │ str r7, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, r3 │ │ │ │ str r0, [r3, #28] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffb68 │ │ │ │ - @ instruction: 0xfffff7a4 │ │ │ │ - cmneq r2, ip, ror #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 72d9c <__cxa_atexit@plt+0x66d3c> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ 72dac <__cxa_atexit@plt+0x66d4c> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ 72db0 <__cxa_atexit@plt+0x66d50> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ 72db4 <__cxa_atexit@plt+0x66d54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, r0, lsr r5 │ │ │ │ - orreq r8, r3, ip, ror #9 │ │ │ │ - ldrdeq r8, [r3, r4] │ │ │ │ - ldrheq r3, [r2, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - cmneq r2, ip, asr r3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + strdeq sl, [r3, r0] │ │ │ │ + @ instruction: 0x01724f90 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72e34 <__cxa_atexit@plt+0x66dd4> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 70d68 <__cxa_atexit@plt+0x64d08> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 72e40 <__cxa_atexit@plt+0x66de0> │ │ │ │ - ldr r1, [pc, #72] @ 72e50 <__cxa_atexit@plt+0x66df0> │ │ │ │ - ldr r0, [pc, #72] @ 72e54 <__cxa_atexit@plt+0x66df4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bcc 70d70 <__cxa_atexit@plt+0x64d10> │ │ │ │ + ldr r1, [pc, #120] @ 70d84 <__cxa_atexit@plt+0x64d24> │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 72e58 <__cxa_atexit@plt+0x66df8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r8, r3, r8, asr #12 │ │ │ │ - @ instruction: 0x01724294 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r4, lsl #5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b 12ceab0 <__cxa_atexit@plt+0x12c2a50> │ │ │ │ - cmneq r2, r8, ror r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72ef0 <__cxa_atexit@plt+0x66e90> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 72efc <__cxa_atexit@plt+0x66e9c> │ │ │ │ - ldr r1, [pc, #72] @ 72f0c <__cxa_atexit@plt+0x66eac> │ │ │ │ - ldr r0, [pc, #72] @ 72f10 <__cxa_atexit@plt+0x66eb0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r1, [pc, #76] @ 70d88 <__cxa_atexit@plt+0x64d28> │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - stmib r2, {r1, r7} │ │ │ │ - ldr r7, [pc, #52] @ 72f14 <__cxa_atexit@plt+0x66eb4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + ldr r7, [pc, #56] @ 70d8c <__cxa_atexit@plt+0x64d2c> │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 70d78 <__cxa_atexit@plt+0x64d18> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r8, r3, ip, lsl #11 │ │ │ │ - ldrsbeq r4, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - cmneq r2, r8, lsl #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 7e9d0 <__cxa_atexit@plt+0x72970> │ │ │ │ - cmneq r2, r0, ror #2 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 72f78 <__cxa_atexit@plt+0x66f18> │ │ │ │ - ldr r3, [pc, #20] @ 72f80 <__cxa_atexit@plt+0x66f20> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b a1de4 <__cxa_atexit@plt+0x95d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + ldrsheq r4, [r2, #-236]! @ 0xffffff14 │ │ │ │ + ldrsbeq r4, [r2, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 72fb4 <__cxa_atexit@plt+0x66f54> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70e48 <__cxa_atexit@plt+0x64de8> │ │ │ │ + ldr r3, [pc, #196] @ 70e80 <__cxa_atexit@plt+0x64e20> │ │ │ │ + mov r1, r5 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr lr, [r1], #4 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 72fb8 <__cxa_atexit@plt+0x66f58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r8, r3, r4, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r4, [r2, #-4]! │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73034 <__cxa_atexit@plt+0x66fd4> │ │ │ │ - ldr lr, [pc, #72] @ 73044 <__cxa_atexit@plt+0x66fe4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ 73048 <__cxa_atexit@plt+0x66fe8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r3, [pc, #40] @ 7304c <__cxa_atexit@plt+0x66fec> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - orreq r8, r3, r8, asr #8 │ │ │ │ - cmneq r2, ip, lsl #1 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 730a4 <__cxa_atexit@plt+0x67044> │ │ │ │ - ldr r2, [pc, #56] @ 730b4 <__cxa_atexit@plt+0x67054> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 730b8 <__cxa_atexit@plt+0x67058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + str r8, [r7, #4] │ │ │ │ + bhi 70e68 <__cxa_atexit@plt+0x64e08> │ │ │ │ + add r6, r2, #44 @ 0x2c │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 70e60 <__cxa_atexit@plt+0x64e00> │ │ │ │ + ldr r0, [pc, #156] @ 70e88 <__cxa_atexit@plt+0x64e28> │ │ │ │ + ldr ip, [pc, #156] @ 70e8c <__cxa_atexit@plt+0x64e2c> │ │ │ │ + ldr r8, [pc, #156] @ 70e90 <__cxa_atexit@plt+0x64e30> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - ldrheq r3, [r2, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ - cmneq r2, r0, asr pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 73120 <__cxa_atexit@plt+0x670c0> │ │ │ │ - ldr r7, [pc, #52] @ 73138 <__cxa_atexit@plt+0x670d8> │ │ │ │ - ldr r2, [pc, #52] @ 7313c <__cxa_atexit@plt+0x670dc> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 73140 <__cxa_atexit@plt+0x670e0> │ │ │ │ + str r0, [r2, #12]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r0, r2 │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r2, #12] │ │ │ │ + str ip, [r0, #16]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str sl, [r2, #32] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + str r1, [r2, #28] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + add r2, r8, #2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, lr │ │ │ │ + str r3, [r5] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #52] @ 70e84 <__cxa_atexit@plt+0x64e24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdcb8 │ │ │ │ - cmneq r2, r4, lsl #30 │ │ │ │ - ldrsheq r3, [r2, #-236]! @ 0xffffff14 │ │ │ │ - cmneq r2, r8, lsr #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73198 <__cxa_atexit@plt+0x67138> │ │ │ │ - ldr r2, [pc, #56] @ 731a8 <__cxa_atexit@plt+0x67148> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [pc, #32] @ 731ac <__cxa_atexit@plt+0x6714c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov r5, r1 │ │ │ │ + mov sl, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - orreq r8, r3, r4, ror #5 │ │ │ │ - cmneq r2, r8, ror #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #20 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 73250 <__cxa_atexit@plt+0x671f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7325c <__cxa_atexit@plt+0x671fc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr sl, [pc, #116] @ 7326c <__cxa_atexit@plt+0x6720c> │ │ │ │ - ldr ip, [pc, #116] @ 73270 <__cxa_atexit@plt+0x67210> │ │ │ │ - str r7, [r2, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #4] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r7, [r2, #20] │ │ │ │ - ldr r3, [pc, #88] @ 73274 <__cxa_atexit@plt+0x67214> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r1, [r2, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #24] │ │ │ │ - ldr r1, [pc, #72] @ 73278 <__cxa_atexit@plt+0x67218> │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + cmneq r2, r4, lsr #28 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + cmneq r2, r0, asr #28 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 70ec0 <__cxa_atexit@plt+0x64e60> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [pc, #32] @ 70ed0 <__cxa_atexit@plt+0x64e70> │ │ │ │ + str r2, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - mov r5, lr │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 70ed4 <__cxa_atexit@plt+0x64e74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0xfffffc94 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r2, r4, lsl lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 732a0 <__cxa_atexit@plt+0x67240> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrheq r4, [r2, #-216]! @ 0xffffff28 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + @ instruction: 0x01724d90 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 70f18 <__cxa_atexit@plt+0x64eb8> │ │ │ │ + ldr r3, [pc, #44] @ 70f30 <__cxa_atexit@plt+0x64ed0> │ │ │ │ + str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 12ce2c0 <__cxa_atexit@plt+0x12c2260> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r3, [r2, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 732f4 <__cxa_atexit@plt+0x67294> │ │ │ │ - ldr r7, [pc, #52] @ 73300 <__cxa_atexit@plt+0x672a0> │ │ │ │ - ldr r2, [pc, #52] @ 73304 <__cxa_atexit@plt+0x672a4> │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ + stmdb r5, {r3, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #20] @ 70f34 <__cxa_atexit@plt+0x64ed4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrheq r3, [r2, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq r2, ip, asr sp │ │ │ │ + cmneq r2, ip, lsr sp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #88] @ 73378 <__cxa_atexit@plt+0x67318> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr ip, [r5, #-4]! │ │ │ │ + ldr r7, [r2, #-8] │ │ │ │ + ldr sl, [r2, #-12] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r7, #12 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73360 <__cxa_atexit@plt+0x67300> │ │ │ │ - ldr r3, [pc, #56] @ 7337c <__cxa_atexit@plt+0x6731c> │ │ │ │ - ldr r2, [pc, #56] @ 73380 <__cxa_atexit@plt+0x67320> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + str ip, [r2] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 71008 <__cxa_atexit@plt+0x64fa8> │ │ │ │ + stm sp, {r7, r9} │ │ │ │ + ldr lr, [pc, #180] @ 71040 <__cxa_atexit@plt+0x64fe0> │ │ │ │ + mov r7, r1 │ │ │ │ + cmp fp, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + bhi 71028 <__cxa_atexit@plt+0x64fc8> │ │ │ │ + add r6, r1, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71020 <__cxa_atexit@plt+0x64fc0> │ │ │ │ + ldr r3, [pc, #148] @ 71048 <__cxa_atexit@plt+0x64fe8> │ │ │ │ + ldr r9, [pc, #148] @ 7104c <__cxa_atexit@plt+0x64fec> │ │ │ │ + ldr lr, [pc, #148] @ 71050 <__cxa_atexit@plt+0x64ff0> │ │ │ │ + ldr r2, [r0, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #28] @ 73384 <__cxa_atexit@plt+0x67324> │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + str sl, [r1, #32] │ │ │ │ + stmib r1, {r2, sl} │ │ │ │ + ldr r7, [r1, #-4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r0, #20] │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str ip, [r1, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ + str r9, [r1, #16]! │ │ │ │ + add r9, lr, #2 │ │ │ │ + str ip, [r0, #12] │ │ │ │ + str r1, [r0, #16] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #52] @ 71044 <__cxa_atexit@plt+0x64fe4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffb414 │ │ │ │ - cmneq r2, r0, asr #22 │ │ │ │ - cmneq r2, ip, asr fp │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r9, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r8, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r8, lsl lr │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + cmneq r2, r4, ror #24 │ │ │ │ + @ instruction: 0xfffff7d0 │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + cmneq r2, r0, ror ip │ │ │ │ + cmneq r2, r4, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 733d4 <__cxa_atexit@plt+0x67374> │ │ │ │ - ldr r3, [pc, #28] @ 733dc <__cxa_atexit@plt+0x6737c> │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + bhi 710c0 <__cxa_atexit@plt+0x65060> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 710dc <__cxa_atexit@plt+0x6507c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 710c8 <__cxa_atexit@plt+0x65068> │ │ │ │ + ldr r3, [pc, #76] @ 710e0 <__cxa_atexit@plt+0x65080> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - stmib r5, {r1, r2} │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 710b0 <__cxa_atexit@plt+0x65050> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 710e4 <__cxa_atexit@plt+0x65084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbeq r3, [r2, #-216]! @ 0xffffff28 │ │ │ │ + orreq sl, r3, r0, asr #1 │ │ │ │ + @ instruction: 0xffffee18 │ │ │ │ + cmneq r2, r8, asr #22 │ │ │ │ + cmneq r2, r0, ror fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 73488 <__cxa_atexit@plt+0x67428> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 73434 <__cxa_atexit@plt+0x673d4> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne 73458 <__cxa_atexit@plt+0x673f8> │ │ │ │ - ldr r3, [pc, #140] @ 734a8 <__cxa_atexit@plt+0x67448> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 73480 <__cxa_atexit@plt+0x67420> │ │ │ │ - ldr r3, [pc, #124] @ 734ac <__cxa_atexit@plt+0x6744c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 73474 <__cxa_atexit@plt+0x67414> │ │ │ │ - ldr r2, [pc, #104] @ 734a4 <__cxa_atexit@plt+0x67444> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ - ldr r3, [pc, #60] @ 7349c <__cxa_atexit@plt+0x6743c> │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71180 <__cxa_atexit@plt+0x65120> │ │ │ │ + ldr r0, [pc, #128] @ 7118c <__cxa_atexit@plt+0x6512c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 71190 <__cxa_atexit@plt+0x65130> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 71168 <__cxa_atexit@plt+0x65108> │ │ │ │ + ldr lr, [pc, #84] @ 71194 <__cxa_atexit@plt+0x65134> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 73480 <__cxa_atexit@plt+0x67420> │ │ │ │ - ldr r3, [pc, #44] @ 734a0 <__cxa_atexit@plt+0x67440> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - b e7f34 <__cxa_atexit@plt+0xdbed4> │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 71178 <__cxa_atexit@plt+0x65118> │ │ │ │ + b 711f0 <__cxa_atexit@plt+0x65190> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r4, asr #5 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff604 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq r2, r8, lsl #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 734d0 <__cxa_atexit@plt+0x67470> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e7f34 <__cxa_atexit@plt+0xdbed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrsbeq r3, [r2, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq sl, r3, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r2, r0, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 73510 <__cxa_atexit@plt+0x674b0> │ │ │ │ + ldr lr, [pc, #52] @ 711e0 <__cxa_atexit@plt+0x65180> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 73508 <__cxa_atexit@plt+0x674a8> │ │ │ │ - ldr r3, [pc, #24] @ 73514 <__cxa_atexit@plt+0x674b4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ + beq 711d8 <__cxa_atexit@plt+0x65178> │ │ │ │ + b 711f0 <__cxa_atexit@plt+0x65190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x01723c90 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r2, r4, ror sl │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 73538 <__cxa_atexit@plt+0x674d8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71230 <__cxa_atexit@plt+0x651d0> │ │ │ │ + ldr r3, [pc, #80] @ 71254 <__cxa_atexit@plt+0x651f4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, asr ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + beq 7124c <__cxa_atexit@plt+0x651ec> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 71290 <__cxa_atexit@plt+0x65230> │ │ │ │ + ldr r2, [pc, #32] @ 71258 <__cxa_atexit@plt+0x651f8> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 71290 <__cxa_atexit@plt+0x65230> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq sl, r3, r0, asr #32 │ │ │ │ + ldrsheq r4, [r2, #-156]! @ 0xffffff64 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 73568 <__cxa_atexit@plt+0x67508> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, lsr #24 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 71290 <__cxa_atexit@plt+0x65230> │ │ │ │ + ldrsbeq r4, [r2, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7132c <__cxa_atexit@plt+0x652cc> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 712dc <__cxa_atexit@plt+0x6527c> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 7130c <__cxa_atexit@plt+0x652ac> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 71318 <__cxa_atexit@plt+0x652b8> │ │ │ │ + ldr r3, [pc, #140] @ 71354 <__cxa_atexit@plt+0x652f4> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 7134c <__cxa_atexit@plt+0x652ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 71348 <__cxa_atexit@plt+0x652e8> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 71350 <__cxa_atexit@plt+0x652f0> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldrdeq r9, [r3, r8] │ │ │ │ + orreq r9, r3, r8, lsl pc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 713f4 <__cxa_atexit@plt+0x65394> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 71400 <__cxa_atexit@plt+0x653a0> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 71404 <__cxa_atexit@plt+0x653a4> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r3, ip, asr #28 │ │ │ │ + orreq r9, r3, ip, lsr #28 │ │ │ │ + cmneq r2, r8, asr r8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 735c0 <__cxa_atexit@plt+0x67560> │ │ │ │ - ldr lr, [pc, #56] @ 735cc <__cxa_atexit@plt+0x6756c> │ │ │ │ - ldr r1, [pc, #56] @ 735d0 <__cxa_atexit@plt+0x67570> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7146c <__cxa_atexit@plt+0x6540c> │ │ │ │ + ldr r7, [pc, #80] @ 71484 <__cxa_atexit@plt+0x65424> │ │ │ │ + ldr r1, [pc, #80] @ 71488 <__cxa_atexit@plt+0x65428> │ │ │ │ + ldm r5!, {r0, r2} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r8, r3 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + mov r7, r9 │ │ │ │ + str r1, [r8, #16]! │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + ldr r7, [pc, #24] @ 7148c <__cxa_atexit@plt+0x6542c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff784 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r2, r8, lsr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 73608 <__cxa_atexit@plt+0x675a8> │ │ │ │ - ldr r3, [pc, #32] @ 7360c <__cxa_atexit@plt+0x675ac> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 73610 <__cxa_atexit@plt+0x675b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, r0, asr sl │ │ │ │ - cmneq r2, r8, asr #20 │ │ │ │ - cmneq r2, r4, asr fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 73660 <__cxa_atexit@plt+0x67600> │ │ │ │ - ldr r2, [pc, #56] @ 73664 <__cxa_atexit@plt+0x67604> │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 73668 <__cxa_atexit@plt+0x67608> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 7366c <__cxa_atexit@plt+0x6760c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 145df2c <__cxa_atexit@plt+0x1451ecc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r7, r3, r4, asr #28 │ │ │ │ - orreq r7, r3, r4, lsl #22 │ │ │ │ - orreq r7, r3, r0, lsr #28 │ │ │ │ - cmneq r2, r4, ror #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 736a0 <__cxa_atexit@plt+0x67640> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 736a4 <__cxa_atexit@plt+0x67644> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r7, r3, r4, asr #24 │ │ │ │ - @ instruction: 0x01723a9c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + cmneq r2, r0, lsl r8 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7370c <__cxa_atexit@plt+0x676ac> │ │ │ │ - ldr lr, [pc, #72] @ 73718 <__cxa_atexit@plt+0x676b8> │ │ │ │ - ldr r8, [pc, #72] @ 7371c <__cxa_atexit@plt+0x676bc> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - add r8, pc, r8 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + mov ip, r4 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 71540 <__cxa_atexit@plt+0x654e0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + sub lr, r6, #45 @ 0x2d │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldmib r5, {r7, r8} │ │ │ │ + ldr r1, [pc, #156] @ 7155c <__cxa_atexit@plt+0x654fc> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str fp, [sp] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + sub r1, r6, #30 │ │ │ │ + ldmdb r5, {r2, sl} │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr r9, [pc, #124] @ 71560 <__cxa_atexit@plt+0x65500> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - add lr, pc, lr │ │ │ │ + str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - @ instruction: 0xfffff700 │ │ │ │ - @ instruction: 0x01723a98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 73740 <__cxa_atexit@plt+0x676e0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e7f34 <__cxa_atexit@plt+0xdbed4> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r4, ror #20 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 73780 <__cxa_atexit@plt+0x67720> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 73778 <__cxa_atexit@plt+0x67718> │ │ │ │ - ldr r3, [pc, #24] @ 73784 <__cxa_atexit@plt+0x67724> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + ldr r7, [pc, #96] @ 71564 <__cxa_atexit@plt+0x65504> │ │ │ │ + str r4, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + ldr r7, [pc, #76] @ 71568 <__cxa_atexit@plt+0x65508> │ │ │ │ + str fp, [r3, #-8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r9, r9, #2 │ │ │ │ + mov r4, ip │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #36] @ 7156c <__cxa_atexit@plt+0x6550c> │ │ │ │ + ldr r0, [ip, #-8] │ │ │ │ + mov r4, #52 @ 0x34 │ │ │ │ + str r4, [ip, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r4, ip │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #11 │ │ │ │ + cmneq r2, r4, lsr #14 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + cmneq r2, r0, asr #14 │ │ │ │ + cmneq r2, r0, lsl r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 715e8 <__cxa_atexit@plt+0x65588> │ │ │ │ + ldr r8, [r2, #1] │ │ │ │ + ldr r7, [r2, #5] │ │ │ │ + ldr r2, [r2, #9] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 715f8 <__cxa_atexit@plt+0x65598> │ │ │ │ + ldr r1, [pc, #104] @ 71624 <__cxa_atexit@plt+0x655c4> │ │ │ │ + ldr r0, [pc, #104] @ 71628 <__cxa_atexit@plt+0x655c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r3, #28] │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r8, #16]! │ │ │ │ + mov r9, r3 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ 71620 <__cxa_atexit@plt+0x655c0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r7 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r2, r0, lsr #20 │ │ │ │ + cmneq r2, r4, lsl #13 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + cmneq r2, ip, ror #11 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 737a8 <__cxa_atexit@plt+0x67748> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71698 <__cxa_atexit@plt+0x65638> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 716b4 <__cxa_atexit@plt+0x65654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 716a0 <__cxa_atexit@plt+0x65640> │ │ │ │ + ldr r3, [pc, #76] @ 716b8 <__cxa_atexit@plt+0x65658> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, ip, ror #19 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 71688 <__cxa_atexit@plt+0x65628> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 716bc <__cxa_atexit@plt+0x6565c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + orreq r9, r3, r8, ror #21 │ │ │ │ + @ instruction: 0xffffe840 │ │ │ │ + cmneq r2, r0, ror r5 │ │ │ │ + cmneq r2, r4, asr r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ 737d8 <__cxa_atexit@plt+0x67778> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r3, [r2, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r1, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73830 <__cxa_atexit@plt+0x677d0> │ │ │ │ - ldr lr, [pc, #56] @ 7383c <__cxa_atexit@plt+0x677dc> │ │ │ │ - ldr r1, [pc, #56] @ 73840 <__cxa_atexit@plt+0x677e0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 7170c <__cxa_atexit@plt+0x656ac> │ │ │ │ + ldr r1, [pc, #48] @ 7171c <__cxa_atexit@plt+0x656bc> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffe534 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq r2, r8, lsr r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + cmneq r2, r8, lsr r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 73878 <__cxa_atexit@plt+0x67818> │ │ │ │ - ldr r3, [pc, #32] @ 7387c <__cxa_atexit@plt+0x6781c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 73880 <__cxa_atexit@plt+0x67820> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 717b8 <__cxa_atexit@plt+0x65758> │ │ │ │ + ldr r0, [pc, #128] @ 717c4 <__cxa_atexit@plt+0x65764> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 717c8 <__cxa_atexit@plt+0x65768> │ │ │ │ + tst r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 717a0 <__cxa_atexit@plt+0x65740> │ │ │ │ + ldr lr, [pc, #84] @ 717cc <__cxa_atexit@plt+0x6576c> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 717b0 <__cxa_atexit@plt+0x65750> │ │ │ │ + b 71828 <__cxa_atexit@plt+0x657c8> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r9, [r3, ip] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r2, r8, lsl #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #52] @ 71818 <__cxa_atexit@plt+0x657b8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71810 <__cxa_atexit@plt+0x657b0> │ │ │ │ + b 71828 <__cxa_atexit@plt+0x657c8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r2, r0, ror #15 │ │ │ │ - ldrsbeq r3, [r2, #-120]! @ 0xffffff88 │ │ │ │ - cmneq r2, r4, ror #17 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + cmneq r2, ip, lsr r4 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 738d0 <__cxa_atexit@plt+0x67870> │ │ │ │ - ldr r2, [pc, #56] @ 738d4 <__cxa_atexit@plt+0x67874> │ │ │ │ - mov sl, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 71868 <__cxa_atexit@plt+0x65808> │ │ │ │ + ldr r3, [pc, #80] @ 7188c <__cxa_atexit@plt+0x6582c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 71884 <__cxa_atexit@plt+0x65824> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 718c8 <__cxa_atexit@plt+0x65868> │ │ │ │ + ldr r2, [pc, #32] @ 71890 <__cxa_atexit@plt+0x65830> │ │ │ │ + mov r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 738d8 <__cxa_atexit@plt+0x67878> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #16] @ 738dc <__cxa_atexit@plt+0x6787c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 145df2c <__cxa_atexit@plt+0x1451ecc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrdeq r7, [r3, r4] │ │ │ │ - @ instruction: 0x01837894 │ │ │ │ - @ instruction: 0x01837bb0 │ │ │ │ - cmneq r2, r4, ror r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 718c8 <__cxa_atexit@plt+0x65868> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq r9, r3, r8, lsl #20 │ │ │ │ + cmneq r2, r4, asr #7 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 73910 <__cxa_atexit@plt+0x678b0> │ │ │ │ - str r8, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 73914 <__cxa_atexit@plt+0x678b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f4aa0 <__cxa_atexit@plt+0xe8a40> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r7, [r3, r4] │ │ │ │ - cmneq r2, ip, lsr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 718c8 <__cxa_atexit@plt+0x65868> │ │ │ │ + @ instruction: 0x0172439c │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7397c <__cxa_atexit@plt+0x6791c> │ │ │ │ - ldr lr, [pc, #72] @ 73988 <__cxa_atexit@plt+0x67928> │ │ │ │ - ldr r8, [pc, #72] @ 7398c <__cxa_atexit@plt+0x6792c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldmib r5, {r0, r2} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #15 │ │ │ │ - sub r8, r6, #22 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #28 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 71964 <__cxa_atexit@plt+0x65904> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 71914 <__cxa_atexit@plt+0x658b4> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 71944 <__cxa_atexit@plt+0x658e4> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 71950 <__cxa_atexit@plt+0x658f0> │ │ │ │ + ldr r3, [pc, #140] @ 7198c <__cxa_atexit@plt+0x6592c> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 71984 <__cxa_atexit@plt+0x65924> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 71980 <__cxa_atexit@plt+0x65920> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 71988 <__cxa_atexit@plt+0x65928> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r9, r3, r0, lsr #17 │ │ │ │ + orreq r9, r3, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 71a2c <__cxa_atexit@plt+0x659cc> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 71a38 <__cxa_atexit@plt+0x659d8> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 71a3c <__cxa_atexit@plt+0x659dc> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffe874 │ │ │ │ - @ instruction: 0xffffe4b0 │ │ │ │ - cmneq r2, r4, lsr r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r3, r4, lsl r8 │ │ │ │ + strdeq r9, [r3, r4] │ │ │ │ + cmneq r2, r4, lsl r2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 739e4 <__cxa_atexit@plt+0x67984> │ │ │ │ - ldr r2, [pc, #56] @ 739f4 <__cxa_atexit@plt+0x67994> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 739f8 <__cxa_atexit@plt+0x67998> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 71aa0 <__cxa_atexit@plt+0x65a40> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 71aac <__cxa_atexit@plt+0x65a4c> │ │ │ │ + ldr lr, [pc, #68] @ 71abc <__cxa_atexit@plt+0x65a5c> │ │ │ │ + ldmib r7, {r0, r1, r8, ip} │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r8, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9e0 │ │ │ │ - @ instruction: 0x01723690 │ │ │ │ - ldrsbeq r3, [r2, #-120]! @ 0xffffff88 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73a50 <__cxa_atexit@plt+0x679f0> │ │ │ │ - ldr r2, [pc, #56] @ 73a60 <__cxa_atexit@plt+0x67a00> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #48] @ 73a64 <__cxa_atexit@plt+0x67a04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r0, #2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq r2, ip, lsr #12 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73aac <__cxa_atexit@plt+0x67a4c> │ │ │ │ - ldr r3, [pc, #52] @ 73ac4 <__cxa_atexit@plt+0x67a64> │ │ │ │ - ldr r2, [pc, #52] @ 73ac8 <__cxa_atexit@plt+0x67a68> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + bcc 71b80 <__cxa_atexit@plt+0x65b20> │ │ │ │ + ldr r3, [pc, #172] @ 71ba0 <__cxa_atexit@plt+0x65b40> │ │ │ │ + sub lr, r6, #30 │ │ │ │ + str fp, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 73acc <__cxa_atexit@plt+0x67a6c> │ │ │ │ + str r3, [r7, #32]! │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str lr, [r5, #16] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r2, [r5, #8]! │ │ │ │ + ldr ip, [pc, #128] @ 71ba4 <__cxa_atexit@plt+0x65b44> │ │ │ │ + str sl, [r7, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r7, #-20] @ 0xffffffec │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r7, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r7, #-16] │ │ │ │ + ldr r1, [pc, #108] @ 71ba8 <__cxa_atexit@plt+0x65b48> │ │ │ │ + str r0, [r7, #-4] │ │ │ │ + sub r0, r6, #45 @ 0x2d │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-12] │ │ │ │ + str r3, [r7, #-8] │ │ │ │ + str sl, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r0, [r7, #12] │ │ │ │ + str lr, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + ldr r7, [pc, #68] @ 71bac <__cxa_atexit@plt+0x65b4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #40] @ 71bb0 <__cxa_atexit@plt+0x65b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - ldrsbeq r3, [r2, #-84]! @ 0xffffffac │ │ │ │ - cmneq r2, r4, lsr r7 │ │ │ │ - cmneq r2, r4, lsl r7 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xfffffa50 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + cmneq r2, ip, ror #1 │ │ │ │ + cmneq r2, r4, lsl #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 73b18 <__cxa_atexit@plt+0x67ab8> │ │ │ │ - ldr r3, [pc, #52] @ 73b30 <__cxa_atexit@plt+0x67ad0> │ │ │ │ - ldr r2, [pc, #52] @ 73b34 <__cxa_atexit@plt+0x67ad4> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 73b38 <__cxa_atexit@plt+0x67ad8> │ │ │ │ + bcc 71bec <__cxa_atexit@plt+0x65b8c> │ │ │ │ + ldr r3, [pc, #40] @ 71c04 <__cxa_atexit@plt+0x65ba4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 71c08 <__cxa_atexit@plt+0x65ba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmneq r2, r8, ror #10 │ │ │ │ - cmneq r2, r8, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73ba4 <__cxa_atexit@plt+0x67b44> │ │ │ │ - ldr r2, [pc, #84] @ 73bac <__cxa_atexit@plt+0x67b4c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 73b80 <__cxa_atexit@plt+0x67b20> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 73b90 <__cxa_atexit@plt+0x67b30> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 73bb4 <__cxa_atexit@plt+0x67b54> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 73bb0 <__cxa_atexit@plt+0x67b50> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r3, r0] │ │ │ │ - cmpeq ip, r6, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 73be0 <__cxa_atexit@plt+0x67b80> │ │ │ │ - ldr r8, [pc, #32] @ 73bf8 <__cxa_atexit@plt+0x67b98> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 73bf4 <__cxa_atexit@plt+0x67b94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r3, r0, lsl #11 │ │ │ │ - ldrheq ip, [ip, #-166] @ 0xffffff5a │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + orreq r9, r3, r4, lsl #11 │ │ │ │ + cmneq r2, ip, lsr #1 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 72410 <__cxa_atexit@plt+0x663b0> │ │ │ │ + cmneq r2, r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 73c54 <__cxa_atexit@plt+0x67bf4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 73c60 <__cxa_atexit@plt+0x67c00> │ │ │ │ - ldr r2, [pc, #68] @ 73c70 <__cxa_atexit@plt+0x67c10> │ │ │ │ - ldr r8, [pc, #68] @ 73c74 <__cxa_atexit@plt+0x67c14> │ │ │ │ - ldr r1, [pc, #68] @ 73c78 <__cxa_atexit@plt+0x67c18> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bhi 71c80 <__cxa_atexit@plt+0x65c20> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 71c9c <__cxa_atexit@plt+0x65c3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71c88 <__cxa_atexit@plt+0x65c28> │ │ │ │ + ldr r3, [pc, #76] @ 71ca0 <__cxa_atexit@plt+0x65c40> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 71c70 <__cxa_atexit@plt+0x65c10> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq ip, r2, ror #13 │ │ │ │ - orreq r7, r3, r0, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 73cb8 <__cxa_atexit@plt+0x67c58> │ │ │ │ - ldr r2, [pc, #40] @ 73cc0 <__cxa_atexit@plt+0x67c60> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 73cc4 <__cxa_atexit@plt+0x67c64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r7, [pc, #20] @ 71ca4 <__cxa_atexit@plt+0x65c44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x01837498 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + orreq r9, r3, r0, lsl #10 │ │ │ │ + @ instruction: 0xffffe258 │ │ │ │ + cmneq r2, r8, lsl #31 │ │ │ │ + cmneq r2, ip, ror #30 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 73d2c <__cxa_atexit@plt+0x67ccc> │ │ │ │ - ldr lr, [pc, #76] @ 73d38 <__cxa_atexit@plt+0x67cd8> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + bcc 71d18 <__cxa_atexit@plt+0x65cb8> │ │ │ │ + ldr lr, [pc, #84] @ 71d28 <__cxa_atexit@plt+0x65cc8> │ │ │ │ + sub r2, r6, #22 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 73d3c <__cxa_atexit@plt+0x67cdc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr r2, [pc, #52] @ 71d2c <__cxa_atexit@plt+0x65ccc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq r7, r3, r8, lsl #14 │ │ │ │ - cmneq r2, ip, asr r4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 73dac <__cxa_atexit@plt+0x67d4c> │ │ │ │ - ldr r2, [pc, #88] @ 73dbc <__cxa_atexit@plt+0x67d5c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 73d9c <__cxa_atexit@plt+0x67d3c> │ │ │ │ - ldr r2, [pc, #68] @ 73dc0 <__cxa_atexit@plt+0x67d60> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 73dc4 <__cxa_atexit@plt+0x67d64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq r9, r3, r8, ror #8 │ │ │ │ + cmneq r2, r0, lsr pc │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 71e00 <__cxa_atexit@plt+0x65da0> │ │ │ │ + str sl, [sp] │ │ │ │ + ldr sl, [pc, #196] @ 71e24 <__cxa_atexit@plt+0x65dc4> │ │ │ │ + mov r0, r3 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str sl, [r0, #4]! │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r2, [r0, #4] │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str lr, [r0, #12] │ │ │ │ + bhi 71e18 <__cxa_atexit@plt+0x65db8> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp ip, r6 │ │ │ │ + bcc 71e10 <__cxa_atexit@plt+0x65db0> │ │ │ │ + ldr sl, [pc, #128] @ 71e28 <__cxa_atexit@plt+0x65dc8> │ │ │ │ + ldr ip, [pc, #128] @ 71e2c <__cxa_atexit@plt+0x65dcc> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r3, #20]! │ │ │ │ + ldr lr, [r5] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + mov r0, r3 │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r0, #16]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + ldr r7, [pc, #68] @ 71e30 <__cxa_atexit@plt+0x65dd0> │ │ │ │ + ldr sl, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r2, r0, asr r4 │ │ │ │ - ldrsbeq r2, [r2, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 73df0 <__cxa_atexit@plt+0x67d90> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq r2, ip, lsr #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 73e1c <__cxa_atexit@plt+0x67dbc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 73e20 <__cxa_atexit@plt+0x67dc0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r7, [r3, ip] │ │ │ │ - cmneq r2, r0, ror r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 73e6c <__cxa_atexit@plt+0x67e0c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 73e7c <__cxa_atexit@plt+0x67e1c> │ │ │ │ - ldr r3, [pc, #48] @ 73e88 <__cxa_atexit@plt+0x67e28> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r2, r0, asr r7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [sp] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, ip, lsr #8 │ │ │ │ + cmneq r2, r0, ror #28 │ │ │ │ + cmneq r2, r4, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 71ea0 <__cxa_atexit@plt+0x65e40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 71ebc <__cxa_atexit@plt+0x65e5c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 73eec <__cxa_atexit@plt+0x67e8c> │ │ │ │ - ldr r3, [pc, #76] @ 73efc <__cxa_atexit@plt+0x67e9c> │ │ │ │ + bhi 71ea8 <__cxa_atexit@plt+0x65e48> │ │ │ │ + ldr r3, [pc, #76] @ 71ec0 <__cxa_atexit@plt+0x65e60> │ │ │ │ tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq 73ee0 <__cxa_atexit@plt+0x67e80> │ │ │ │ - ldr r2, [pc, #60] @ 73f00 <__cxa_atexit@plt+0x67ea0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 71e90 <__cxa_atexit@plt+0x65e30> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 73f04 <__cxa_atexit@plt+0x67ea4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 71ec4 <__cxa_atexit@plt+0x65e64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq r2, r8, lsl r3 │ │ │ │ - ldrsbeq r2, [r2, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + orreq r9, r3, r0, ror #5 │ │ │ │ + @ instruction: 0xffffe038 │ │ │ │ + cmneq r2, r8, ror #26 │ │ │ │ + @ instruction: 0x01723d90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 71f60 <__cxa_atexit@plt+0x65f00> │ │ │ │ + ldr r0, [pc, #128] @ 71f6c <__cxa_atexit@plt+0x65f0c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 71f70 <__cxa_atexit@plt+0x65f10> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 71f48 <__cxa_atexit@plt+0x65ee8> │ │ │ │ + ldr lr, [pc, #84] @ 71f74 <__cxa_atexit@plt+0x65f14> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 71f58 <__cxa_atexit@plt+0x65ef8> │ │ │ │ + b 71fd0 <__cxa_atexit@plt+0x65f70> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r9, r3, r4, lsr r2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r2, r0, ror #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 73f2c <__cxa_atexit@plt+0x67ecc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ + ldr lr, [pc, #52] @ 71fc0 <__cxa_atexit@plt+0x65f60> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 71fb8 <__cxa_atexit@plt+0x65f58> │ │ │ │ + b 71fd0 <__cxa_atexit@plt+0x65f70> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x01723c94 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 72010 <__cxa_atexit@plt+0x65fb0> │ │ │ │ + ldr r3, [pc, #80] @ 72034 <__cxa_atexit@plt+0x65fd4> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrheq r2, [r2, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7202c <__cxa_atexit@plt+0x65fcc> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 72070 <__cxa_atexit@plt+0x66010> │ │ │ │ + ldr r2, [pc, #32] @ 72038 <__cxa_atexit@plt+0x65fd8> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 72070 <__cxa_atexit@plt+0x66010> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq r9, r3, r0, ror #4 │ │ │ │ + cmneq r2, ip, lsl ip │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 73f58 <__cxa_atexit@plt+0x67ef8> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 72070 <__cxa_atexit@plt+0x66010> │ │ │ │ + ldrsheq r3, [r2, #-180]! @ 0xffffff4c │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7210c <__cxa_atexit@plt+0x660ac> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 720bc <__cxa_atexit@plt+0x6605c> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 720ec <__cxa_atexit@plt+0x6608c> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 720f8 <__cxa_atexit@plt+0x66098> │ │ │ │ + ldr r3, [pc, #140] @ 72134 <__cxa_atexit@plt+0x660d4> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 73f5c <__cxa_atexit@plt+0x67efc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r7, r3, r0, lsr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 73f88 <__cxa_atexit@plt+0x67f28> │ │ │ │ - ldr r7, [pc, #24] @ 73f94 <__cxa_atexit@plt+0x67f34> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 7212c <__cxa_atexit@plt+0x660cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - orreq r7, r3, ip, lsr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74018 <__cxa_atexit@plt+0x67fb8> │ │ │ │ - ldr r2, [pc, #128] @ 74034 <__cxa_atexit@plt+0x67fd4> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7400c <__cxa_atexit@plt+0x67fac> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 74020 <__cxa_atexit@plt+0x67fc0> │ │ │ │ - ldr r3, [pc, #92] @ 74038 <__cxa_atexit@plt+0x67fd8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #80] @ 7403c <__cxa_atexit@plt+0x67fdc> │ │ │ │ - add r3, r3, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 72128 <__cxa_atexit@plt+0x660c8> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + ldr r6, [pc, #28] @ 72130 <__cxa_atexit@plt+0x660d0> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + strdeq r9, [r3, r8] │ │ │ │ + orreq r9, r3, r8, lsr r1 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r7, r3, r4, ror r1 │ │ │ │ - orreq r7, r3, r4, ror #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 721d4 <__cxa_atexit@plt+0x66174> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 721e0 <__cxa_atexit@plt+0x66180> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 721e4 <__cxa_atexit@plt+0x66184> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r3, ip, rrx │ │ │ │ + orreq r9, r3, ip, asr #32 │ │ │ │ + cmneq r2, r8, ror sl │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74090 <__cxa_atexit@plt+0x68030> │ │ │ │ - ldr r2, [pc, #56] @ 7409c <__cxa_atexit@plt+0x6803c> │ │ │ │ + bcc 72260 <__cxa_atexit@plt+0x66200> │ │ │ │ + ldr lr, [pc, #92] @ 72270 <__cxa_atexit@plt+0x66210> │ │ │ │ + ldr r8, [pc, #92] @ 72274 <__cxa_atexit@plt+0x66214> │ │ │ │ + ldr r2, [pc, #92] @ 72278 <__cxa_atexit@plt+0x66218> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #44] @ 740a0 <__cxa_atexit@plt+0x68040> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldmib r7, {r0, r2, ip} │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + mov r8, r3 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, r3 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r7, r3, ip, ror #1 │ │ │ │ - orreq r7, r3, ip, asr r3 │ │ │ │ - cmneq r2, ip, lsl #3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + orreq r8, r3, r4, asr #30 │ │ │ │ + cmneq r2, r4, ror #19 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74108 <__cxa_atexit@plt+0x680a8> │ │ │ │ - ldr r2, [pc, #100] @ 74130 <__cxa_atexit@plt+0x680d0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 74114 <__cxa_atexit@plt+0x680b4> │ │ │ │ - ldr r7, [pc, #76] @ 74138 <__cxa_atexit@plt+0x680d8> │ │ │ │ - ldr r2, [pc, #76] @ 7413c <__cxa_atexit@plt+0x680dc> │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72314 <__cxa_atexit@plt+0x662b4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7231c <__cxa_atexit@plt+0x662bc> │ │ │ │ + ldr r1, [pc, #120] @ 72330 <__cxa_atexit@plt+0x662d0> │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r1, [pc, #76] @ 72334 <__cxa_atexit@plt+0x662d4> │ │ │ │ + mov r7, r3 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + ldr r7, [pc, #56] @ 72338 <__cxa_atexit@plt+0x662d8> │ │ │ │ + mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, ip │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + b 72324 <__cxa_atexit@plt+0x662c4> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 74134 <__cxa_atexit@plt+0x680d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + cmneq r2, r0, asr r9 │ │ │ │ + cmneq r2, r4, lsr #18 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + ldr r1, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 723d0 <__cxa_atexit@plt+0x66370> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 723d8 <__cxa_atexit@plt+0x66378> │ │ │ │ + ldr r0, [pc, #108] @ 723ec <__cxa_atexit@plt+0x6638c> │ │ │ │ + ldr ip, [pc, #108] @ 723f0 <__cxa_atexit@plt+0x66390> │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str ip, [r3, #16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r7, [pc, #48] @ 723f4 <__cxa_atexit@plt+0x66394> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r9, r7, #2 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ mov r6, r3 │ │ │ │ + b 723e0 <__cxa_atexit@plt+0x66380> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq r2, r8, asr #1 │ │ │ │ - @ instruction: 0xfffe8a08 │ │ │ │ - cmneq r2, r8, asr #1 │ │ │ │ - ldrsheq r2, [r2, #-4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 741ac <__cxa_atexit@plt+0x6814c> │ │ │ │ - ldr r3, [pc, #116] @ 741d8 <__cxa_atexit@plt+0x68178> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0x01723890 │ │ │ │ + @ instruction: 0xfffff7fc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r2, r0, ror #16 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 724b0 <__cxa_atexit@plt+0x66450> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 724b8 <__cxa_atexit@plt+0x66458> │ │ │ │ + ldr r3, [pc, #220] @ 72510 <__cxa_atexit@plt+0x664b0> │ │ │ │ + ldr r0, [pc, #220] @ 72514 <__cxa_atexit@plt+0x664b4> │ │ │ │ + mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r3, r9, #20 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - bcc 741bc <__cxa_atexit@plt+0x6815c> │ │ │ │ - ldr r7, [pc, #84] @ 741e0 <__cxa_atexit@plt+0x68180> │ │ │ │ - ldr r2, [pc, #84] @ 741e4 <__cxa_atexit@plt+0x68184> │ │ │ │ - add lr, r6, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r1, #4]! │ │ │ │ + add r0, pc, r0 │ │ │ │ + add lr, r1, #32 │ │ │ │ + str r8, [r1, #4] │ │ │ │ + str r1, [r1, #12] │ │ │ │ + str r0, [r1, #8]! │ │ │ │ + cmp r7, lr │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + bcc 724dc <__cxa_atexit@plt+0x6647c> │ │ │ │ + ldr ip, [pc, #188] @ 72524 <__cxa_atexit@plt+0x664c4> │ │ │ │ + ldr r2, [pc, #188] @ 72528 <__cxa_atexit@plt+0x664c8> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str ip, [r6, #20]! │ │ │ │ + ldr r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #24] @ 741dc <__cxa_atexit@plt+0x6817c> │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + add r6, r6, #8 │ │ │ │ + add r2, r2, #2 │ │ │ │ + stm r6, {r0, r1, r2} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, lr │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r3, r6 │ │ │ │ + b 724c0 <__cxa_atexit@plt+0x66460> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ 72520 <__cxa_atexit@plt+0x664c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - cmneq r2, ip, rrx │ │ │ │ - @ instruction: 0xfffe911c │ │ │ │ - cmneq r2, r0, ror r0 │ │ │ │ - cmneq r2, r8, ror r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - cmneq r2, r4, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7427c <__cxa_atexit@plt+0x6821c> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #104] @ 74294 <__cxa_atexit@plt+0x68234> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74288 <__cxa_atexit@plt+0x68228> │ │ │ │ - ldr r3, [pc, #84] @ 74298 <__cxa_atexit@plt+0x68238> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 74270 <__cxa_atexit@plt+0x68210> │ │ │ │ - mov r7, r8 │ │ │ │ - b 743bc <__cxa_atexit@plt+0x6835c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [pc, #52] @ 72518 <__cxa_atexit@plt+0x664b8> │ │ │ │ + ldr r7, [pc, #52] @ 7251c <__cxa_atexit@plt+0x664bc> │ │ │ │ + mov r0, #20 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #2 │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, lr │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + ldrheq r3, [r2, #-124]! @ 0xffffff84 │ │ │ │ + cmneq r2, r8, lsr #14 │ │ │ │ + ldrsbeq r3, [r2, #-124]! @ 0xffffff84 │ │ │ │ + @ instruction: 0xffffdce4 │ │ │ │ + cmneq r2, r8, lsr #16 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 72564 <__cxa_atexit@plt+0x66504> │ │ │ │ + ldm r5, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 7257c <__cxa_atexit@plt+0x6651c> │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 72580 <__cxa_atexit@plt+0x66520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, r0, lsl pc │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - cmneq r2, ip, lsr r6 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmneq r2, r0, asr #14 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 742d0 <__cxa_atexit@plt+0x68270> │ │ │ │ + bhi 725b8 <__cxa_atexit@plt+0x66558> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 742d8 <__cxa_atexit@plt+0x68278> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 725c0 <__cxa_atexit@plt+0x66560> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, r8, ror lr │ │ │ │ - cmneq r2, r4, ror #30 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x01838b94 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 74324 <__cxa_atexit@plt+0x682c4> │ │ │ │ - ldr r7, [pc, #48] @ 7433c <__cxa_atexit@plt+0x682dc> │ │ │ │ - ldr r2, [pc, #48] @ 74340 <__cxa_atexit@plt+0x682e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r7, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 74344 <__cxa_atexit@plt+0x682e4> │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7260c <__cxa_atexit@plt+0x665ac> │ │ │ │ + ldr r1, [pc, #48] @ 7261c <__cxa_atexit@plt+0x665bc> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #19 │ │ │ │ - ldrsheq r2, [r2, #-228]! @ 0xffffff1c │ │ │ │ - cmneq r2, r8, lsl pc │ │ │ │ - ldrsheq r2, [r2, #-232]! @ 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 743a4 <__cxa_atexit@plt+0x68344> │ │ │ │ - ldr r3, [pc, #64] @ 743ac <__cxa_atexit@plt+0x6834c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 74398 <__cxa_atexit@plt+0x68338> │ │ │ │ - mov r7, r8 │ │ │ │ - b 743bc <__cxa_atexit@plt+0x6835c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 72684 <__cxa_atexit@plt+0x66624> │ │ │ │ + ldr r1, [pc, #80] @ 726a4 <__cxa_atexit@plt+0x66644> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmib r7, {r0, r8} │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 726a8 <__cxa_atexit@plt+0x66648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - @ instruction: 0x01722e94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74434 <__cxa_atexit@plt+0x683d4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #136] @ 7445c <__cxa_atexit@plt+0x683fc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 74440 <__cxa_atexit@plt+0x683e0> │ │ │ │ - ldr r2, [pc, #108] @ 74460 <__cxa_atexit@plt+0x68400> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2], #-16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 74448 <__cxa_atexit@plt+0x683e8> │ │ │ │ - ldr r3, [pc, #80] @ 74468 <__cxa_atexit@plt+0x68408> │ │ │ │ - ldr r7, [pc, #80] @ 7446c <__cxa_atexit@plt+0x6840c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #64] @ 74470 <__cxa_atexit@plt+0x68410> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 74464 <__cxa_atexit@plt+0x68404> │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq r2, r0, lsr #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 726ec <__cxa_atexit@plt+0x6668c> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #52] @ 72704 <__cxa_atexit@plt+0x666a4> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 72708 <__cxa_atexit@plt+0x666a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - cmneq r2, ip, ror r3 │ │ │ │ - @ instruction: 0xffff0b08 │ │ │ │ - cmneq r2, r4, lsl #7 │ │ │ │ - cmneq r2, r8, ror r3 │ │ │ │ - ldrsbeq r2, [r2, #-208]! @ 0xffffff30 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r2, ip, asr #11 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 744dc <__cxa_atexit@plt+0x6847c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r2], #-16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 744c8 <__cxa_atexit@plt+0x68468> │ │ │ │ - ldr r3, [pc, #52] @ 744e0 <__cxa_atexit@plt+0x68480> │ │ │ │ - ldr r7, [pc, #52] @ 744e4 <__cxa_atexit@plt+0x68484> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r0, [pc, #36] @ 744e8 <__cxa_atexit@plt+0x68488> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72744 <__cxa_atexit@plt+0x666e4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 744ec <__cxa_atexit@plt+0x6848c> │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 727b4 <__cxa_atexit@plt+0x66754> │ │ │ │ + ldr lr, [pc, #84] @ 727d4 <__cxa_atexit@plt+0x66774> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmib r7, {r0, r1, r9} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 727d8 <__cxa_atexit@plt+0x66778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xffff0a74 │ │ │ │ - ldrsheq r2, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - cmneq r2, r4, ror #5 │ │ │ │ - ldrsheq r2, [r2, #-44]! @ 0xffffffd4 │ │ │ │ - cmneq r2, r4, asr sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74588 <__cxa_atexit@plt+0x68528> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 745bc <__cxa_atexit@plt+0x6855c> │ │ │ │ - ldr r2, [pc, #172] @ 745d4 <__cxa_atexit@plt+0x68574> │ │ │ │ - ldr lr, [pc, #172] @ 745d8 <__cxa_atexit@plt+0x68578> │ │ │ │ - ldr r8, [pc, #172] @ 745dc <__cxa_atexit@plt+0x6857c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - ldr r9, [pc, #156] @ 745e0 <__cxa_atexit@plt+0x68580> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq r2, r4, lsl #10 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 72824 <__cxa_atexit@plt+0x667c4> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 7283c <__cxa_atexit@plt+0x667dc> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ add lr, pc, lr │ │ │ │ - mov r2, r6 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub sl, r3, #15 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - add r7, r6, #24 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - stm r7, {r0, r1, lr} │ │ │ │ - add lr, r6, #36 @ 0x24 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - str r8, [r2, #16]! │ │ │ │ - stm lr, {r2, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #64] @ 745d0 <__cxa_atexit@plt+0x68570> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 745b4 <__cxa_atexit@plt+0x68554> │ │ │ │ - b 743bc <__cxa_atexit@plt+0x6835c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 72840 <__cxa_atexit@plt+0x667e0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffffcd8 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - @ instruction: 0xfffffd58 │ │ │ │ - orreq r6, r3, r0, lsl ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + @ instruction: 0x01723498 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74664 <__cxa_atexit@plt+0x68604> │ │ │ │ - ldr r2, [pc, #128] @ 74680 <__cxa_atexit@plt+0x68620> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 74658 <__cxa_atexit@plt+0x685f8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7466c <__cxa_atexit@plt+0x6860c> │ │ │ │ - ldr r3, [pc, #92] @ 74684 <__cxa_atexit@plt+0x68624> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #80] @ 74688 <__cxa_atexit@plt+0x68628> │ │ │ │ - add r3, r3, #2 │ │ │ │ + bhi 72878 <__cxa_atexit@plt+0x66818> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 72880 <__cxa_atexit@plt+0x66820> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - stmib r6, {r1, r3} │ │ │ │ - sub r7, r2, #15 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r6, r3, r8, lsr #22 │ │ │ │ - @ instruction: 0x01836d98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrdeq r8, [r3, r4] │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 746dc <__cxa_atexit@plt+0x6867c> │ │ │ │ - ldr r2, [pc, #56] @ 746e8 <__cxa_atexit@plt+0x68688> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #44] @ 746ec <__cxa_atexit@plt+0x6868c> │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r6, r3, r0, lsr #21 │ │ │ │ - orreq r6, r3, r0, lsl sp │ │ │ │ - cmneq r2, r0, asr #22 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 74754 <__cxa_atexit@plt+0x686f4> │ │ │ │ - ldr r2, [pc, #100] @ 7477c <__cxa_atexit@plt+0x6871c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 74760 <__cxa_atexit@plt+0x68700> │ │ │ │ - ldr r7, [pc, #76] @ 74784 <__cxa_atexit@plt+0x68724> │ │ │ │ - ldr r2, [pc, #76] @ 74788 <__cxa_atexit@plt+0x68728> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + bcc 728cc <__cxa_atexit@plt+0x6686c> │ │ │ │ + ldr r1, [pc, #48] @ 728dc <__cxa_atexit@plt+0x6687c> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 74780 <__cxa_atexit@plt+0x68720> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72944 <__cxa_atexit@plt+0x668e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72950 <__cxa_atexit@plt+0x668f0> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + ldr ip, [pc, #56] @ 72960 <__cxa_atexit@plt+0x66900> │ │ │ │ + stmda r5, {r1, fp} │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq r2, ip, ror sl │ │ │ │ - @ instruction: 0xfffe83bc │ │ │ │ - cmneq r2, ip, ror sl │ │ │ │ - cmneq r2, r8, lsr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 747f8 <__cxa_atexit@plt+0x68798> │ │ │ │ - ldr r3, [pc, #116] @ 74824 <__cxa_atexit@plt+0x687c4> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r3, r9, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 729d4 <__cxa_atexit@plt+0x66974> │ │ │ │ + ldr lr, [pc, #92] @ 729f4 <__cxa_atexit@plt+0x66994> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - bcc 74808 <__cxa_atexit@plt+0x687a8> │ │ │ │ - ldr r7, [pc, #84] @ 7482c <__cxa_atexit@plt+0x687cc> │ │ │ │ - ldr r2, [pc, #84] @ 74830 <__cxa_atexit@plt+0x687d0> │ │ │ │ - add lr, r6, #16 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 729f8 <__cxa_atexit@plt+0x66998> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm lr, {r7, r8, r9} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #24] @ 74828 <__cxa_atexit@plt+0x687c8> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmneq r2, r8, ror #5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 72a3c <__cxa_atexit@plt+0x669dc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #52] @ 72a54 <__cxa_atexit@plt+0x669f4> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 72a58 <__cxa_atexit@plt+0x669f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - cmneq r2, r0, lsr #20 │ │ │ │ - @ instruction: 0xfffe8ad0 │ │ │ │ - cmneq r2, r4, lsr #20 │ │ │ │ - cmneq r2, ip, lsl #20 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r2, r4, lsl #5 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 74888 <__cxa_atexit@plt+0x68828> │ │ │ │ - ldr r3, [pc, #56] @ 74890 <__cxa_atexit@plt+0x68830> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ + bhi 72ae8 <__cxa_atexit@plt+0x66a88> │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldm r5, {r2, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 74880 <__cxa_atexit@plt+0x68820> │ │ │ │ - ldr r3, [pc, #32] @ 74894 <__cxa_atexit@plt+0x68834> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq r2, ip, lsr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 748b8 <__cxa_atexit@plt+0x68858> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ada9c <__cxa_atexit@plt+0xa1a3c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r2, r8, lsl #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 74908 <__cxa_atexit@plt+0x688a8> │ │ │ │ - ldr r2, [pc, #52] @ 74920 <__cxa_atexit@plt+0x688c0> │ │ │ │ - ldr r1, [pc, #52] @ 74924 <__cxa_atexit@plt+0x688c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r8, r9} │ │ │ │ - sub r9, r6, #5 │ │ │ │ - mov r8, r7 │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 74928 <__cxa_atexit@plt+0x688c8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - orreq r6, r3, ip, lsr fp │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r2, r8, lsl r9 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7497c <__cxa_atexit@plt+0x6891c> │ │ │ │ - ldr lr, [pc, #64] @ 74994 <__cxa_atexit@plt+0x68934> │ │ │ │ - ldr r8, [r5, #12]! │ │ │ │ - ldr r1, [pc, #60] @ 74998 <__cxa_atexit@plt+0x68938> │ │ │ │ - sub r9, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldmdb r5, {r0, r2} │ │ │ │ - str lr, [r5] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b a2eb4 <__cxa_atexit@plt+0x96e54> │ │ │ │ - ldr r3, [pc, #24] @ 7499c <__cxa_atexit@plt+0x6893c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r6, r3, ip, asr #21 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - cmneq r2, r4, lsr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + str r3, [sp] │ │ │ │ + beq 72ac4 <__cxa_atexit@plt+0x66a64> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 749f4 <__cxa_atexit@plt+0x68994> │ │ │ │ - cmp r2, #3 │ │ │ │ - bne 74a38 <__cxa_atexit@plt+0x689d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74a4c <__cxa_atexit@plt+0x689ec> │ │ │ │ - ldr r7, [pc, #132] @ 74a6c <__cxa_atexit@plt+0x68a0c> │ │ │ │ - ldr r2, [pc, #132] @ 74a70 <__cxa_atexit@plt+0x68a10> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 74a14 <__cxa_atexit@plt+0x689b4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 74a4c <__cxa_atexit@plt+0x689ec> │ │ │ │ - ldr r7, [pc, #84] @ 74a60 <__cxa_atexit@plt+0x68a00> │ │ │ │ - ldr r2, [pc, #84] @ 74a64 <__cxa_atexit@plt+0x68a04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, #76] @ 74a68 <__cxa_atexit@plt+0x68a08> │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r5, [pc, #28] @ 74a5c <__cxa_atexit@plt+0x689fc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - @ instruction: 0xfffff6a0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r2, ip, ror #15 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsheq r1, [r2, #-112]! @ 0xffffff90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 74a94 <__cxa_atexit@plt+0x68a34> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldrh lr, [r3, #-10] │ │ │ │ + cmp lr, #7 │ │ │ │ + bne 72ac4 <__cxa_atexit@plt+0x66a64> │ │ │ │ + str r9, [r5, #4] │ │ │ │ + stmda r5, {r2, ip} │ │ │ │ + str sl, [r5, #-8]! │ │ │ │ + mov r9, r0 │ │ │ │ + mov sl, r1 │ │ │ │ + bx r3 │ │ │ │ + ldr r3, [pc, #44] @ 72af8 <__cxa_atexit@plt+0x66a98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r2, ip} │ │ │ │ + stm r5, {r3, r9} │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r9, r0 │ │ │ │ + mov sl, r1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + mov r8, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r2 │ │ │ │ + orreq r8, r3, r4, ror r6 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74acc <__cxa_atexit@plt+0x68a6c> │ │ │ │ - ldr r2, [pc, #28] @ 74ad8 <__cxa_atexit@plt+0x68a78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r6, r3, r8, asr #15 │ │ │ │ - cmneq r2, r8, ror #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r7, r6 │ │ │ │ - ldr r6, [pc, #88] @ 74b4c <__cxa_atexit@plt+0x68aec> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r7, #16 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 74b34 <__cxa_atexit@plt+0x68ad4> │ │ │ │ - ldr r3, [pc, #60] @ 74b50 <__cxa_atexit@plt+0x68af0> │ │ │ │ - ldr r2, [pc, #60] @ 74b54 <__cxa_atexit@plt+0x68af4> │ │ │ │ - str r8, [r7, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r2, r8} │ │ │ │ - str r3, [r7, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #28] @ 74b58 <__cxa_atexit@plt+0x68af8> │ │ │ │ + bcc 72b64 <__cxa_atexit@plt+0x66b04> │ │ │ │ + ldr lr, [pc, #84] @ 72b84 <__cxa_atexit@plt+0x66b24> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmib r7, {r0, r1, r9} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 72b88 <__cxa_atexit@plt+0x66b28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0xfffe961c │ │ │ │ - @ instruction: 0xfffe94ac │ │ │ │ - cmneq r2, ip, asr #15 │ │ │ │ - cmneq r2, r8, ror #13 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + cmneq r2, ip, asr r1 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldm r5, {r3, r8, r9, sl} │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + @ instruction: 0xffffffd0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + mov r3, sl │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr sl, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r2, r8, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 74c20 <__cxa_atexit@plt+0x68bc0> │ │ │ │ - ldr r9, [pc, #180] @ 74c3c <__cxa_atexit@plt+0x68bdc> │ │ │ │ - ldr sl, [pc, #180] @ 74c40 <__cxa_atexit@plt+0x68be0> │ │ │ │ - ldr r2, [pc, #180] @ 74c44 <__cxa_atexit@plt+0x68be4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72c1c <__cxa_atexit@plt+0x66bbc> │ │ │ │ + ldr r2, [pc, #36] @ 72c24 <__cxa_atexit@plt+0x66bc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr ip, [pc, #164] @ 74c48 <__cxa_atexit@plt+0x68be8> │ │ │ │ - sub lr, r6, #27 │ │ │ │ - add r0, r2, #1 │ │ │ │ - sub r2, r6, #18 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r1, [r3, #4]! │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r9, [r3] │ │ │ │ - add r9, r7, #8 │ │ │ │ - stm r9, {r1, ip, lr} │ │ │ │ - str r0, [r7, #20] │ │ │ │ - ldr r0, [pc, #124] @ 74c4c <__cxa_atexit@plt+0x68bec> │ │ │ │ - add lr, r7, #24 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm lr, {r0, r1, r2} │ │ │ │ - sub r1, r3, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 74c30 <__cxa_atexit@plt+0x68bd0> │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - ldr r7, [r6, #-4] │ │ │ │ - ldr r3, [pc, #88] @ 74c50 <__cxa_atexit@plt+0x68bf0> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq 74c14 <__cxa_atexit@plt+0x68bb4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 743bc <__cxa_atexit@plt+0x6835c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ 72c28 <__cxa_atexit@plt+0x66bc8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 13facb8 <__cxa_atexit@plt+0x13eec58> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #32 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + orreq r8, r3, ip, lsr r5 │ │ │ │ + orreq r8, r3, r8, asr #13 │ │ │ │ + cmneq r2, ip, lsl #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 72ca4 <__cxa_atexit@plt+0x66c44> │ │ │ │ + ldr r1, [pc, #96] @ 72cb0 <__cxa_atexit@plt+0x66c50> │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r1, [pc, #84] @ 72cb4 <__cxa_atexit@plt+0x66c54> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + beq 72c9c <__cxa_atexit@plt+0x66c3c> │ │ │ │ + ldr r2, [pc, #68] @ 72cb8 <__cxa_atexit@plt+0x66c58> │ │ │ │ + ldr r1, [pc, #68] @ 72cbc <__cxa_atexit@plt+0x66c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r3] │ │ │ │ + b bd1b3c <__cxa_atexit@plt+0xbc5adc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - orreq r6, r3, ip, asr #11 │ │ │ │ - @ instruction: 0x018365b0 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - @ instruction: 0xfffff7b8 │ │ │ │ - ldrsbeq r2, [r2, #-84]! @ 0xffffffac │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrdeq r8, [r3, r8] │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + orreq r8, r3, ip, ror #9 │ │ │ │ + cmneq r2, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 74c80 <__cxa_atexit@plt+0x68c20> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #36] @ 72cf8 <__cxa_atexit@plt+0x66c98> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 74c84 <__cxa_atexit@plt+0x68c24> │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r3, [pc, #16] @ 72cfc <__cxa_atexit@plt+0x66c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 898d8 <__cxa_atexit@plt+0x7d878> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r6, r3, r0, asr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 74ca4 <__cxa_atexit@plt+0x68c44> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - cmneq r2, ip, ror r5 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b bd1b3c <__cxa_atexit@plt+0xbc5adc> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r8, r3, ip, ror r4 │ │ │ │ + cmneq r2, r8, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 72d24 <__cxa_atexit@plt+0x66cc4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 13facb8 <__cxa_atexit@plt+0x13eec58> │ │ │ │ + orreq r8, r3, r8, asr #13 │ │ │ │ + cmneq r2, r0, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 74cdc <__cxa_atexit@plt+0x68c7c> │ │ │ │ - ldr r2, [pc, #28] @ 74ce8 <__cxa_atexit@plt+0x68c88> │ │ │ │ + bcc 72d88 <__cxa_atexit@plt+0x66d28> │ │ │ │ + ldr r2, [pc, #72] @ 72d98 <__cxa_atexit@plt+0x66d38> │ │ │ │ + ldr r8, [pc, #72] @ 72d9c <__cxa_atexit@plt+0x66d3c> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #60] @ 72da0 <__cxa_atexit@plt+0x66d40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + sub r9, r6, #6 │ │ │ │ + add lr, r3, #12 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [pc, #44] @ 72da4 <__cxa_atexit@plt+0x66d44> │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x018365b8 │ │ │ │ - cmneq r2, r4, asr r5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + cmpeq ip, r4, asr r8 │ │ │ │ + orreq r8, r3, r8, ror #10 │ │ │ │ + orreq r8, r3, r4, ror #7 │ │ │ │ + @ instruction: 0x01722f90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - sub r6, r5, #8 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 74d4c <__cxa_atexit@plt+0x68cec> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 74d58 <__cxa_atexit@plt+0x68cf8> │ │ │ │ - ldr r2, [pc, #68] @ 74d68 <__cxa_atexit@plt+0x68d08> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #64] @ 74d6c <__cxa_atexit@plt+0x68d0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #48] @ 74d70 <__cxa_atexit@plt+0x68d10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 72e18 <__cxa_atexit@plt+0x66db8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 72e24 <__cxa_atexit@plt+0x66dc4> │ │ │ │ + ldr lr, [pc, #88] @ 72e34 <__cxa_atexit@plt+0x66dd4> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r9, [pc, #76] @ 72e38 <__cxa_atexit@plt+0x66dd8> │ │ │ │ + ldr sl, [pc, #76] @ 72e3c <__cxa_atexit@plt+0x66ddc> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + b 13f6014 <__cxa_atexit@plt+0x13e9fb4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffb14 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r6, r3, r8, ror #13 │ │ │ │ - cmneq r2, r8, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 74da0 <__cxa_atexit@plt+0x68d40> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74d98 <__cxa_atexit@plt+0x68d38> │ │ │ │ - b 74db0 <__cxa_atexit@plt+0x68d50> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r2, r8, ror r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + orreq r8, r3, r8, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ + cmneq r2, r8, ror #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74dd0 <__cxa_atexit@plt+0x68d70> │ │ │ │ - ldr r7, [pc, #120] @ 74e3c <__cxa_atexit@plt+0x68ddc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #92] @ 74e34 <__cxa_atexit@plt+0x68dd4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 74e20 <__cxa_atexit@plt+0x68dc0> │ │ │ │ - ldr r2, [pc, #72] @ 74e38 <__cxa_atexit@plt+0x68dd8> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 74dbc <__cxa_atexit@plt+0x68d5c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74e2c <__cxa_atexit@plt+0x68dcc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 72ea0 <__cxa_atexit@plt+0x66e40> │ │ │ │ + ldr r7, [pc, #52] @ 72eb4 <__cxa_atexit@plt+0x66e54> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 72e94 <__cxa_atexit@plt+0x66e34> │ │ │ │ + mov r7, r9 │ │ │ │ + b 72ec8 <__cxa_atexit@plt+0x66e68> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq r6, [r3, r4] │ │ │ │ - ldrsbeq r2, [r2, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 74ea4 <__cxa_atexit@plt+0x68e44> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r8, [r5] │ │ │ │ - beq 74e88 <__cxa_atexit@plt+0x68e28> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 74e9c <__cxa_atexit@plt+0x68e3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 72eb8 <__cxa_atexit@plt+0x66e58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 74ea8 <__cxa_atexit@plt+0x68e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r6, r3, r8, lsr #6 │ │ │ │ - cmneq r2, r0, ror r3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r2, ip, lsr #29 │ │ │ │ + cmneq r2, r8, lsl #29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 74ed8 <__cxa_atexit@plt+0x68e78> │ │ │ │ - ldr r7, [pc, #24] @ 74ee4 <__cxa_atexit@plt+0x68e84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 88958 <__cxa_atexit@plt+0x7c8f8> │ │ │ │ - orreq r6, r3, ip, ror #5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq 72f24 <__cxa_atexit@plt+0x66ec4> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne 72f40 <__cxa_atexit@plt+0x66ee0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 74f28 <__cxa_atexit@plt+0x68ec8> │ │ │ │ - ldr r3, [pc, #48] @ 74f40 <__cxa_atexit@plt+0x68ee0> │ │ │ │ - ldr r2, [pc, #48] @ 74f44 <__cxa_atexit@plt+0x68ee4> │ │ │ │ + bcc 72f94 <__cxa_atexit@plt+0x66f34> │ │ │ │ + ldr r3, [pc, #204] @ 72fc4 <__cxa_atexit@plt+0x66f64> │ │ │ │ + ldr r8, [pc, #204] @ 72fc8 <__cxa_atexit@plt+0x66f68> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 74f48 <__cxa_atexit@plt+0x68ee8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r1, [r7, #5] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r2, [r9, #16] │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r7, [pc, #128] @ 72fac <__cxa_atexit@plt+0x66f4c> │ │ │ │ + ldr r0, [pc, #128] @ 72fb0 <__cxa_atexit@plt+0x66f50> │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - ldrsheq r2, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - cmneq r2, r4, lsl r3 │ │ │ │ - ldrsheq r2, [r2, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r9, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 74f90 <__cxa_atexit@plt+0x68f30> │ │ │ │ - ldr r3, [pc, #48] @ 74fa8 <__cxa_atexit@plt+0x68f48> │ │ │ │ - ldr r2, [pc, #48] @ 74fac <__cxa_atexit@plt+0x68f4c> │ │ │ │ + bcc 72fa0 <__cxa_atexit@plt+0x66f40> │ │ │ │ + ldr r3, [pc, #92] @ 72fb4 <__cxa_atexit@plt+0x66f54> │ │ │ │ + ldr r8, [pc, #92] @ 72fb8 <__cxa_atexit@plt+0x66f58> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 74fb0 <__cxa_atexit@plt+0x68f50> │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + ldr r3, [pc, #80] @ 72fbc <__cxa_atexit@plt+0x66f5c> │ │ │ │ + add lr, r9, #12 │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r1, [pc, #64] @ 72fc0 <__cxa_atexit@plt+0x66f60> │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + sub r9, r6, #6 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r2, [r2, #-216]! @ 0xffffff28 │ │ │ │ + ldrsheq r2, [r2, #-208]! @ 0xffffff30 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + cmpeq ip, r0, asr r6 │ │ │ │ + orreq r8, r3, r0, ror #6 │ │ │ │ + ldrdeq r8, [r3, ip] │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + cmpeq ip, sl, lsr #13 │ │ │ │ + cmneq r2, r4, lsl #27 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73034 <__cxa_atexit@plt+0x66fd4> │ │ │ │ + ldr r7, [pc, #108] @ 7305c <__cxa_atexit@plt+0x66ffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73044 <__cxa_atexit@plt+0x66fe4> │ │ │ │ + ldr r3, [pc, #88] @ 73060 <__cxa_atexit@plt+0x67000> │ │ │ │ + tst sl, #3 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + beq 73024 <__cxa_atexit@plt+0x66fc4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 72ec8 <__cxa_atexit@plt+0x66e68> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 73068 <__cxa_atexit@plt+0x67008> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - cmneq r2, r8, lsl #5 │ │ │ │ - cmneq r2, ip, lsr #5 │ │ │ │ - cmneq r2, r0, lsr #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 74fec <__cxa_atexit@plt+0x68f8c> │ │ │ │ - ldr r2, [pc, #28] @ 74ff4 <__cxa_atexit@plt+0x68f94> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b a0638 <__cxa_atexit@plt+0x945d8> │ │ │ │ + ldr r7, [pc, #24] @ 73064 <__cxa_atexit@plt+0x67004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq r2, ip, asr #18 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + cmneq r2, r8, lsl #26 │ │ │ │ + cmneq r2, r4, lsr #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r7, #4] │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 75074 <__cxa_atexit@plt+0x69014> │ │ │ │ - ldr r2, [pc, #128] @ 750b0 <__cxa_atexit@plt+0x69050> │ │ │ │ + mov r8, r7 │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ + cmneq r2, ip, asr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 730f4 <__cxa_atexit@plt+0x67094> │ │ │ │ + ldr r2, [pc, #112] @ 73118 <__cxa_atexit@plt+0x670b8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - sub r2, r7, #8 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - str r9, [sl, #8] │ │ │ │ - bhi 75090 <__cxa_atexit@plt+0x69030> │ │ │ │ - ldr r5, [pc, #116] @ 750c0 <__cxa_atexit@plt+0x69060> │ │ │ │ - ldr r1, [pc, #116] @ 750c4 <__cxa_atexit@plt+0x69064> │ │ │ │ - sub lr, r7, #4 │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r5, [r7, #-8] │ │ │ │ + bhi 730fc <__cxa_atexit@plt+0x6709c> │ │ │ │ + ldr r7, [pc, #84] @ 7311c <__cxa_atexit@plt+0x670bc> │ │ │ │ + tst r8, #3 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + beq 730e4 <__cxa_atexit@plt+0x67084> │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, sl │ │ │ │ - add r1, r1, #2 │ │ │ │ - stm lr, {r1, r3, sl} │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #64] @ 750bc <__cxa_atexit@plt+0x6905c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 72ec8 <__cxa_atexit@plt+0x66e68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 750b4 <__cxa_atexit@plt+0x69054> │ │ │ │ - ldr r7, [pc, #28] @ 750b8 <__cxa_atexit@plt+0x69058> │ │ │ │ + ldr r7, [pc, #28] @ 73120 <__cxa_atexit@plt+0x670c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff2140 │ │ │ │ - cmneq r2, r8, lsl r8 │ │ │ │ - cmneq r2, r8, ror r8 │ │ │ │ - cmneq r2, r8, asr #17 │ │ │ │ - @ instruction: 0xffff1cc8 │ │ │ │ - cmneq r2, r0, ror #16 │ │ │ │ - cmneq r2, ip, lsl #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + cmneq r2, r0, asr ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ + cmneq r2, r4, lsl ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7510c <__cxa_atexit@plt+0x690ac> │ │ │ │ - ldr r2, [pc, #48] @ 75124 <__cxa_atexit@plt+0x690c4> │ │ │ │ - sub r9, r6, #3 │ │ │ │ + bcc 73174 <__cxa_atexit@plt+0x67114> │ │ │ │ + ldr r2, [pc, #36] @ 7318c <__cxa_atexit@plt+0x6712c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #36] @ 75128 <__cxa_atexit@plt+0x690c8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - ldr r7, [pc, #24] @ 7512c <__cxa_atexit@plt+0x690cc> │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + ldr r7, [pc, #20] @ 73190 <__cxa_atexit@plt+0x67130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - orreq r6, r3, r4, lsl #6 │ │ │ │ - cmneq r2, r0, ror r1 │ │ │ │ - cmneq r2, r0, lsl r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 751a0 <__cxa_atexit@plt+0x69140> │ │ │ │ - ldr r2, [pc, #120] @ 751dc <__cxa_atexit@plt+0x6917c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - str r9, [sl, #8] │ │ │ │ - bhi 751bc <__cxa_atexit@plt+0x6915c> │ │ │ │ - ldr r1, [pc, #108] @ 751ec <__cxa_atexit@plt+0x6918c> │ │ │ │ - ldr r0, [pc, #108] @ 751f0 <__cxa_atexit@plt+0x69190> │ │ │ │ - mov r8, sl │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r0, r0, #2 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - stmdb r5, {r0, r3, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #64] @ 751e8 <__cxa_atexit@plt+0x69188> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 751e0 <__cxa_atexit@plt+0x69180> │ │ │ │ - ldr r7, [pc, #28] @ 751e4 <__cxa_atexit@plt+0x69184> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffff200c │ │ │ │ - cmneq r2, ip, ror #13 │ │ │ │ - cmneq r2, ip, asr #14 │ │ │ │ - @ instruction: 0x0172179c │ │ │ │ - @ instruction: 0xffff1b94 │ │ │ │ - cmneq r2, ip, lsr #14 │ │ │ │ - cmneq r2, ip, asr #14 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + cmneq r2, r8, ror #23 │ │ │ │ + cmneq r2, ip, asr #23 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 75238 <__cxa_atexit@plt+0x691d8> │ │ │ │ - ldr r2, [pc, #48] @ 75250 <__cxa_atexit@plt+0x691f0> │ │ │ │ + bcc 731d8 <__cxa_atexit@plt+0x67178> │ │ │ │ + ldr r2, [pc, #36] @ 731f0 <__cxa_atexit@plt+0x67190> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - ldr r3, [pc, #40] @ 75254 <__cxa_atexit@plt+0x691f4> │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 7df50 <__cxa_atexit@plt+0x71ef0> │ │ │ │ - ldr r7, [pc, #24] @ 75258 <__cxa_atexit@plt+0x691f8> │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + ldr r7, [pc, #20] @ 731f4 <__cxa_atexit@plt+0x67194> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - ldrdeq r6, [r3, r8] │ │ │ │ - cmneq r2, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 752b0 <__cxa_atexit@plt+0x69250> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 752a8 <__cxa_atexit@plt+0x69248> │ │ │ │ - ldr r3, [pc, #44] @ 752b8 <__cxa_atexit@plt+0x69258> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 752bc <__cxa_atexit@plt+0x6925c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 15dcf28 <__cxa_atexit@plt+0x15d0ec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r5, r3, ip, lsr #29 │ │ │ │ - orreq r6, r3, r4, ror #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7534c <__cxa_atexit@plt+0x692ec> │ │ │ │ - ldr r3, [pc, #124] @ 7535c <__cxa_atexit@plt+0x692fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7532c <__cxa_atexit@plt+0x692cc> │ │ │ │ - ldr r2, [pc, #108] @ 75360 <__cxa_atexit@plt+0x69300> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7533c <__cxa_atexit@plt+0x692dc> │ │ │ │ - ldr r1, [pc, #84] @ 75364 <__cxa_atexit@plt+0x69304> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 75368 <__cxa_atexit@plt+0x69308> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + cmneq r2, r4, lsl #23 │ │ │ │ + cmneq r2, r8, asr fp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73248 <__cxa_atexit@plt+0x671e8> │ │ │ │ + ldr r7, [pc, #52] @ 7325c <__cxa_atexit@plt+0x671fc> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 7323c <__cxa_atexit@plt+0x671dc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 72ec8 <__cxa_atexit@plt+0x66e68> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7536c <__cxa_atexit@plt+0x6930c> │ │ │ │ + ldr r7, [pc, #16] @ 73260 <__cxa_atexit@plt+0x67200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - orreq r5, r3, r4, lsr lr │ │ │ │ - orreq r5, r3, r4, lsr lr │ │ │ │ - cmneq r2, r4, asr pc │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + cmneq r2, r4, lsl #22 │ │ │ │ + ldrsheq r2, [r2, #-164]! @ 0xffffff5c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 753cc <__cxa_atexit@plt+0x6936c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 732e8 <__cxa_atexit@plt+0x67288> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 732f8 <__cxa_atexit@plt+0x67298> │ │ │ │ + ldr r7, [pc, #132] @ 73328 <__cxa_atexit@plt+0x672c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 73310 <__cxa_atexit@plt+0x672b0> │ │ │ │ + ldr r2, [pc, #112] @ 7332c <__cxa_atexit@plt+0x672cc> │ │ │ │ + tst r3, #3 │ │ │ │ + str r8, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 753c4 <__cxa_atexit@plt+0x69364> │ │ │ │ - ldr r1, [pc, #40] @ 753d0 <__cxa_atexit@plt+0x69370> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 753d4 <__cxa_atexit@plt+0x69374> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + beq 732d8 <__cxa_atexit@plt+0x67278> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + b 72ec8 <__cxa_atexit@plt+0x66e68> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x01835d9c │ │ │ │ - @ instruction: 0x01835d9c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 75414 <__cxa_atexit@plt+0x693b4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 75418 <__cxa_atexit@plt+0x693b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #52] @ 73334 <__cxa_atexit@plt+0x672d4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, r8, asr sp │ │ │ │ - orreq r5, r3, r8, asr sp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #24] @ 73330 <__cxa_atexit@plt+0x672d0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r9, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + cmneq r2, ip, lsr sl │ │ │ │ + cmneq r2, ip, asr sl │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 754a0 <__cxa_atexit@plt+0x69440> │ │ │ │ - ldr r3, [pc, #116] @ 754b0 <__cxa_atexit@plt+0x69450> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 75480 <__cxa_atexit@plt+0x69420> │ │ │ │ - ldr r2, [pc, #100] @ 754b4 <__cxa_atexit@plt+0x69454> │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 733b0 <__cxa_atexit@plt+0x67350> │ │ │ │ + ldr sl, [pc, #104] @ 733c8 <__cxa_atexit@plt+0x67368> │ │ │ │ + ldr r2, [pc, #104] @ 733cc <__cxa_atexit@plt+0x6736c> │ │ │ │ + ldr r9, [pc, #104] @ 733d0 <__cxa_atexit@plt+0x67370> │ │ │ │ + ldr lr, [pc, #104] @ 733d4 <__cxa_atexit@plt+0x67374> │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 75490 <__cxa_atexit@plt+0x69430> │ │ │ │ - ldr r7, [pc, #76] @ 754b8 <__cxa_atexit@plt+0x69458> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + sub r3, r6, #27 │ │ │ │ + str r1, [r7, #40] @ 0x28 │ │ │ │ + sub r1, r6, #17 │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 754bc <__cxa_atexit@plt+0x6945c> │ │ │ │ + ldr r7, [pc, #32] @ 733d8 <__cxa_atexit@plt+0x67378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r5, [r3, ip] │ │ │ │ - cmneq r2, r4, lsl #28 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + orreq r8, r3, r0, ror r0 │ │ │ │ + ldrheq r2, [r2, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 73414 <__cxa_atexit@plt+0x673b4> │ │ │ │ + ldr r2, [pc, #32] @ 7341c <__cxa_atexit@plt+0x673bc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 75514 <__cxa_atexit@plt+0x694b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - sub r1, r3, #1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - beq 7550c <__cxa_atexit@plt+0x694ac> │ │ │ │ - ldr r7, [pc, #32] @ 75518 <__cxa_atexit@plt+0x694b8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + mov r9, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7345c <__cxa_atexit@plt+0x673fc> │ │ │ │ + ldr r7, [pc, #56] @ 73474 <__cxa_atexit@plt+0x67414> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 73450 <__cxa_atexit@plt+0x673f0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 73524 <__cxa_atexit@plt+0x674c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 73478 <__cxa_atexit@plt+0x67418> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r5, r3, r0, asr ip │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 7554c <__cxa_atexit@plt+0x694ec> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + cmneq r2, r8, lsl r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 734b0 <__cxa_atexit@plt+0x67450> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 734b8 <__cxa_atexit@plt+0x67458> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, r8, lsl ip │ │ │ │ + @ instruction: 0x01837c9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 755ec <__cxa_atexit@plt+0x6958c> │ │ │ │ - ldr r3, [pc, #172] @ 7561c <__cxa_atexit@plt+0x695bc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 755cc <__cxa_atexit@plt+0x6956c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 755fc <__cxa_atexit@plt+0x6959c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 75620 <__cxa_atexit@plt+0x695c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 755dc <__cxa_atexit@plt+0x6957c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7560c <__cxa_atexit@plt+0x695ac> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 75624 <__cxa_atexit@plt+0x695c4> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 75628 <__cxa_atexit@plt+0x695c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73500 <__cxa_atexit@plt+0x674a0> │ │ │ │ + ldr r7, [pc, #52] @ 73514 <__cxa_atexit@plt+0x674b4> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8} │ │ │ │ + beq 734f4 <__cxa_atexit@plt+0x67494> │ │ │ │ + mov r7, r9 │ │ │ │ + b 73524 <__cxa_atexit@plt+0x674c4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7562c <__cxa_atexit@plt+0x695cc> │ │ │ │ + ldr r7, [pc, #16] @ 73518 <__cxa_atexit@plt+0x674b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 75588 <__cxa_atexit@plt+0x69528> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 755a8 <__cxa_atexit@plt+0x69548> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x01835b94 │ │ │ │ - @ instruction: 0x01835b94 │ │ │ │ - cmneq r2, ip, asr #25 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r2, r8, ror r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7569c <__cxa_atexit@plt+0x6963c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 756bc <__cxa_atexit@plt+0x6965c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 75694 <__cxa_atexit@plt+0x69634> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 756ac <__cxa_atexit@plt+0x6964c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 756c0 <__cxa_atexit@plt+0x69660> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 756c4 <__cxa_atexit@plt+0x69664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 73588 <__cxa_atexit@plt+0x67528> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 735d0 <__cxa_atexit@plt+0x67570> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 735d8 <__cxa_atexit@plt+0x67578> │ │ │ │ + ldr lr, [pc, #164] @ 735f8 <__cxa_atexit@plt+0x67598> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + ldr lr, [pc, #144] @ 735fc <__cxa_atexit@plt+0x6759c> │ │ │ │ + add r8, r6, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #24] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #5 │ │ │ │ + mov r6, r3 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 735e0 <__cxa_atexit@plt+0x67580> │ │ │ │ + ldr lr, [pc, #80] @ 735f0 <__cxa_atexit@plt+0x67590> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r8, [pc, #72] @ 735f4 <__cxa_atexit@plt+0x67594> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 75650 <__cxa_atexit@plt+0x695f0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 75670 <__cxa_atexit@plt+0x69610> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r5, r3, ip, asr #21 │ │ │ │ - orreq r5, r3, ip, asr #21 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 75708 <__cxa_atexit@plt+0x696a8> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 75718 <__cxa_atexit@plt+0x696b8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 7571c <__cxa_atexit@plt+0x696bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 756e4 <__cxa_atexit@plt+0x69684> │ │ │ │ - orreq r5, r3, r8, asr sl │ │ │ │ - orreq r5, r3, r8, asr sl │ │ │ │ + mov r6, #28 │ │ │ │ + b 735e4 <__cxa_atexit@plt+0x67584> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + orreq r7, r3, r8, asr ip │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + orreq r7, r3, r4, ror #25 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 73680 <__cxa_atexit@plt+0x67620> │ │ │ │ + ldr r3, [pc, #108] @ 736a8 <__cxa_atexit@plt+0x67648> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ sub r7, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 757b4 <__cxa_atexit@plt+0x69754> │ │ │ │ - ldr r3, [pc, #164] @ 757e4 <__cxa_atexit@plt+0x69784> │ │ │ │ + bhi 73698 <__cxa_atexit@plt+0x67638> │ │ │ │ + ldr r3, [pc, #84] @ 736ac <__cxa_atexit@plt+0x6764c> │ │ │ │ + tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 75794 <__cxa_atexit@plt+0x69734> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 757c4 <__cxa_atexit@plt+0x69764> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 757e8 <__cxa_atexit@plt+0x69788> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 757a4 <__cxa_atexit@plt+0x69744> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 757d4 <__cxa_atexit@plt+0x69774> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 757ec <__cxa_atexit@plt+0x6978c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + beq 73670 <__cxa_atexit@plt+0x67610> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + b 73524 <__cxa_atexit@plt+0x674c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 757f0 <__cxa_atexit@plt+0x69790> │ │ │ │ + ldr r7, [pc, #44] @ 736b4 <__cxa_atexit@plt+0x67654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 75758 <__cxa_atexit@plt+0x696f8> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 75778 <__cxa_atexit@plt+0x69718> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq r5, r3, r8, asr #19 │ │ │ │ - cmneq r2, r8, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 75858 <__cxa_atexit@plt+0x697f8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 75878 <__cxa_atexit@plt+0x69818> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 75850 <__cxa_atexit@plt+0x697f0> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 75868 <__cxa_atexit@plt+0x69808> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 7587c <__cxa_atexit@plt+0x6981c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r7, [pc, #16] @ 736b0 <__cxa_atexit@plt+0x67650> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffffcc │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + cmneq r2, r4, ror #13 │ │ │ │ + ldrsheq r2, [r2, #-108]! @ 0xffffff94 │ │ │ │ + cmneq r2, r0, ror #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 7370c <__cxa_atexit@plt+0x676ac> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 73704 <__cxa_atexit@plt+0x676a4> │ │ │ │ + ldr r8, [pc, #40] @ 73714 <__cxa_atexit@plt+0x676b4> │ │ │ │ + ldr r3, [pc, #40] @ 73718 <__cxa_atexit@plt+0x676b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + mov r5, r9 │ │ │ │ + b f94db0 <__cxa_atexit@plt+0xf88d50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 75814 <__cxa_atexit@plt+0x697b4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 75834 <__cxa_atexit@plt+0x697d4> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r5, r3, ip, lsl #18 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 758b8 <__cxa_atexit@plt+0x69858> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 758c8 <__cxa_atexit@plt+0x69868> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7589c <__cxa_atexit@plt+0x6983c> │ │ │ │ - orreq r5, r3, r4, lsr #17 │ │ │ │ + @ instruction: 0x015cce9f │ │ │ │ + orreq r7, r3, r4, asr #20 │ │ │ │ + cmneq r2, r0, lsr #13 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75910 <__cxa_atexit@plt+0x698b0> │ │ │ │ - ldr r7, [pc, #52] @ 75920 <__cxa_atexit@plt+0x698c0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 75904 <__cxa_atexit@plt+0x698a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75930 <__cxa_atexit@plt+0x698d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75924 <__cxa_atexit@plt+0x698c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, r0, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #168] @ 759f4 <__cxa_atexit@plt+0x69994> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r2, #3 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 759c8 <__cxa_atexit@plt+0x69968> │ │ │ │ - ldr lr, [pc, #136] @ 759f8 <__cxa_atexit@plt+0x69998> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - beq 759d8 <__cxa_atexit@plt+0x69978> │ │ │ │ - ldr r7, [pc, #84] @ 759fc <__cxa_atexit@plt+0x6999c> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - tst r3, #3 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73794 <__cxa_atexit@plt+0x67734> │ │ │ │ + ldr r7, [pc, #100] @ 737a8 <__cxa_atexit@plt+0x67748> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 759e4 <__cxa_atexit@plt+0x69984> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 75acc <__cxa_atexit@plt+0x69a6c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + beq 73778 <__cxa_atexit@plt+0x67718> │ │ │ │ + ldr r2, [pc, #80] @ 737ac <__cxa_atexit@plt+0x6774c> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + beq 73788 <__cxa_atexit@plt+0x67728> │ │ │ │ + mov r7, r9 │ │ │ │ + b 73804 <__cxa_atexit@plt+0x677a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr lr, [pc, #84] @ 75a7c <__cxa_atexit@plt+0x69a1c> │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - stmda r3, {r0, r5} │ │ │ │ + ldr r7, [pc, #20] @ 737b0 <__cxa_atexit@plt+0x67750> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - beq 75a68 <__cxa_atexit@plt+0x69a08> │ │ │ │ - ldr r2, [pc, #48] @ 75a80 <__cxa_atexit@plt+0x69a20> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq 75a74 <__cxa_atexit@plt+0x69a14> │ │ │ │ - b 75acc <__cxa_atexit@plt+0x69a6c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq r2, r4, lsr r6 │ │ │ │ + cmneq r2, ip, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 737f4 <__cxa_atexit@plt+0x67794> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 75ac0 <__cxa_atexit@plt+0x69a60> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 75ab8 <__cxa_atexit@plt+0x69a58> │ │ │ │ - b 75acc <__cxa_atexit@plt+0x69a6c> │ │ │ │ + beq 737ec <__cxa_atexit@plt+0x6778c> │ │ │ │ + b 73804 <__cxa_atexit@plt+0x677a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ + cmneq r2, r8, asr #11 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 75b1c <__cxa_atexit@plt+0x69abc> │ │ │ │ - ldr r3, [pc, #80] @ 75b38 <__cxa_atexit@plt+0x69ad8> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 75b30 <__cxa_atexit@plt+0x69ad0> │ │ │ │ - ldr r2, [pc, #60] @ 75b3c <__cxa_atexit@plt+0x69adc> │ │ │ │ + bne 73864 <__cxa_atexit@plt+0x67804> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ 73898 <__cxa_atexit@plt+0x67838> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 73878 <__cxa_atexit@plt+0x67818> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 73884 <__cxa_atexit@plt+0x67824> │ │ │ │ + ldr r2, [pc, #88] @ 7389c <__cxa_atexit@plt+0x6783c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 75b30 <__cxa_atexit@plt+0x69ad0> │ │ │ │ - b 75b8c <__cxa_atexit@plt+0x69b2c> │ │ │ │ - ldr r7, [pc, #28] @ 75b40 <__cxa_atexit@plt+0x69ae0> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + beq 73878 <__cxa_atexit@plt+0x67818> │ │ │ │ + mov r5, r3 │ │ │ │ + b 73914 <__cxa_atexit@plt+0x678b4> │ │ │ │ + ldr r7, [pc, #52] @ 738a0 <__cxa_atexit@plt+0x67840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r3, r4, lsr #12 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 75b80 <__cxa_atexit@plt+0x69b20> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 75b78 <__cxa_atexit@plt+0x69b18> │ │ │ │ - b 75b8c <__cxa_atexit@plt+0x69b2c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 738a4 <__cxa_atexit@plt+0x67844> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 75bdc <__cxa_atexit@plt+0x69b7c> │ │ │ │ - ldr r3, [pc, #80] @ 75bf8 <__cxa_atexit@plt+0x69b98> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq r7, [r3, ip] │ │ │ │ + orreq r7, r3, r4, asr #17 │ │ │ │ + cmneq r2, r8, lsl r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 738e4 <__cxa_atexit@plt+0x67884> │ │ │ │ + ldr r3, [pc, #56] @ 73900 <__cxa_atexit@plt+0x678a0> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 75bf0 <__cxa_atexit@plt+0x69b90> │ │ │ │ - ldr r2, [pc, #60] @ 75bfc <__cxa_atexit@plt+0x69b9c> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 75bf0 <__cxa_atexit@plt+0x69b90> │ │ │ │ - b 75c4c <__cxa_atexit@plt+0x69bec> │ │ │ │ - ldr r7, [pc, #28] @ 75c00 <__cxa_atexit@plt+0x69ba0> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 738f8 <__cxa_atexit@plt+0x67898> │ │ │ │ + b 73914 <__cxa_atexit@plt+0x678b4> │ │ │ │ + ldr r7, [pc, #24] @ 73904 <__cxa_atexit@plt+0x678a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r3, r4, ror #10 │ │ │ │ - andeq r0, r0, r7, lsl #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orreq r7, r3, r4, ror #16 │ │ │ │ + ldrheq r2, [r2, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73964 <__cxa_atexit@plt+0x67904> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #104] @ 73994 <__cxa_atexit@plt+0x67934> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r1, r3, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 7397c <__cxa_atexit@plt+0x6791c> │ │ │ │ + ldr r3, [pc, #76] @ 73998 <__cxa_atexit@plt+0x67938> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + sub r3, r1, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 7398c <__cxa_atexit@plt+0x6792c> │ │ │ │ + b 739f4 <__cxa_atexit@plt+0x67994> │ │ │ │ + ldr r7, [pc, #48] @ 7399c <__cxa_atexit@plt+0x6793c> │ │ │ │ + ldr r0, [pc, #48] @ 739a0 <__cxa_atexit@plt+0x67940> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq r2, r8, lsr r4 │ │ │ │ + cmneq r2, r4, lsr r4 │ │ │ │ + cmneq r2, r0, lsl r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 739e4 <__cxa_atexit@plt+0x67984> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 75c40 <__cxa_atexit@plt+0x69be0> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 75c38 <__cxa_atexit@plt+0x69bd8> │ │ │ │ - b 75c4c <__cxa_atexit@plt+0x69bec> │ │ │ │ + beq 739dc <__cxa_atexit@plt+0x6797c> │ │ │ │ + b 739f4 <__cxa_atexit@plt+0x67994> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ + cmneq r2, ip, asr #7 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 75cb8 <__cxa_atexit@plt+0x69c58> │ │ │ │ - ldr r3, [pc, #120] @ 75ce0 <__cxa_atexit@plt+0x69c80> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 73a64 <__cxa_atexit@plt+0x67a04> │ │ │ │ + ldr r2, [pc, #152] @ 73aac <__cxa_atexit@plt+0x67a4c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 75ccc <__cxa_atexit@plt+0x69c6c> │ │ │ │ - ldr r7, [pc, #100] @ 75ce4 <__cxa_atexit@plt+0x69c84> │ │ │ │ + beq 73a58 <__cxa_atexit@plt+0x679f8> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 73a78 <__cxa_atexit@plt+0x67a18> │ │ │ │ mov r3, r5 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 75cd4 <__cxa_atexit@plt+0x69c74> │ │ │ │ - ldr r7, [pc, #68] @ 75ce8 <__cxa_atexit@plt+0x69c88> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r2, [pc, #120] @ 73ab0 <__cxa_atexit@plt+0x67a50> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r3, {r2, r8} │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 73a8c <__cxa_atexit@plt+0x67a2c> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 73a98 <__cxa_atexit@plt+0x67a38> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 75cec <__cxa_atexit@plt+0x69c8c> │ │ │ │ + ldr r7, [pc, #76] @ 73ab8 <__cxa_atexit@plt+0x67a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 73abc <__cxa_atexit@plt+0x67a5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ + ldr r7, [pc, #20] @ 73ab4 <__cxa_atexit@plt+0x67a54> │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r5, r3, r4, lsr #9 │ │ │ │ - orreq r5, r3, r8, lsl #9 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ 75d48 <__cxa_atexit@plt+0x69ce8> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orreq r7, r3, r8, asr #18 │ │ │ │ + ldrdeq r7, [r3, ip] │ │ │ │ + ldrdeq r7, [r3, r0] │ │ │ │ + ldrsheq r2, [r2, #-36]! @ 0xffffffdc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73b10 <__cxa_atexit@plt+0x67ab0> │ │ │ │ mov r3, r5 │ │ │ │ + ldr r2, [pc, #96] @ 73b44 <__cxa_atexit@plt+0x67ae4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ + stm r3, {r2, r8} │ │ │ │ and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 75d3c <__cxa_atexit@plt+0x69cdc> │ │ │ │ - ldr r7, [pc, #36] @ 75d4c <__cxa_atexit@plt+0x69cec> │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 73b24 <__cxa_atexit@plt+0x67ac4> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 73b30 <__cxa_atexit@plt+0x67ad0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #52] @ 73b4c <__cxa_atexit@plt+0x67aec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - addeq r7, r7, #4 │ │ │ │ - ldr r7, [r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ + ldr r7, [pc, #16] @ 73b48 <__cxa_atexit@plt+0x67ae8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r5, r3, r0, lsr #8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 75d80 <__cxa_atexit@plt+0x69d20> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - cmp r2, r7 │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + @ instruction: 0x018378b0 │ │ │ │ + orreq r7, r3, r8, lsr r6 │ │ │ │ + cmneq r2, r4, ror #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73b78 <__cxa_atexit@plt+0x67b18> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 15a6f5c <__cxa_atexit@plt+0x159aefc> │ │ │ │ + ldr r7, [pc, #12] @ 73b8c <__cxa_atexit@plt+0x67b2c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, r4, ror #7 │ │ │ │ + orreq r7, r3, r8, ror #16 │ │ │ │ + cmneq r2, ip, lsr #4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 75dc8 <__cxa_atexit@plt+0x69d68> │ │ │ │ - ldr r7, [pc, #52] @ 75dd8 <__cxa_atexit@plt+0x69d78> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 75dbc <__cxa_atexit@plt+0x69d5c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 75de8 <__cxa_atexit@plt+0x69d88> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 75ddc <__cxa_atexit@plt+0x69d7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, ip, lsl #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr lr, [pc, #168] @ 75eac <__cxa_atexit@plt+0x69e4c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - stmdb r5, {r0, r3} │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r2, #3 │ │ │ │ - stm r5, {r1, r7} │ │ │ │ - beq 75e80 <__cxa_atexit@plt+0x69e20> │ │ │ │ - ldr lr, [pc, #136] @ 75eb0 <__cxa_atexit@plt+0x69e50> │ │ │ │ - ldr r3, [r2, #3] │ │ │ │ - ldr r8, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - str r3, [r2, #28] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - beq 75e90 <__cxa_atexit@plt+0x69e30> │ │ │ │ - ldr r7, [pc, #84] @ 75eb4 <__cxa_atexit@plt+0x69e54> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - tst r3, #3 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 73c08 <__cxa_atexit@plt+0x67ba8> │ │ │ │ + ldr r7, [pc, #100] @ 73c1c <__cxa_atexit@plt+0x67bbc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r7, [r5, #-24] @ 0xffffffe8 │ │ │ │ - beq 75e9c <__cxa_atexit@plt+0x69e3c> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 75f84 <__cxa_atexit@plt+0x69f24> │ │ │ │ - ldr r0, [r2] │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + ands r7, r8, #3 │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + beq 73bec <__cxa_atexit@plt+0x67b8c> │ │ │ │ + ldr r2, [pc, #80] @ 73c20 <__cxa_atexit@plt+0x67bc0> │ │ │ │ + sub r7, r7, #1 │ │ │ │ + tst r9, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3] │ │ │ │ + str r2, [r5] │ │ │ │ + beq 73bfc <__cxa_atexit@plt+0x67b9c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 73c78 <__cxa_atexit@plt+0x67c18> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r5, [r2, #7] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - ldr lr, [pc, #84] @ 75f34 <__cxa_atexit@plt+0x69ed4> │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ - stmda r3, {r0, r5} │ │ │ │ + ldr r7, [pc, #20] @ 73c24 <__cxa_atexit@plt+0x67bc4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r7, [r3, #16] │ │ │ │ - beq 75f20 <__cxa_atexit@plt+0x69ec0> │ │ │ │ - ldr r2, [pc, #48] @ 75f38 <__cxa_atexit@plt+0x69ed8> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq 75f2c <__cxa_atexit@plt+0x69ecc> │ │ │ │ - b 75f84 <__cxa_atexit@plt+0x69f24> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq r2, r8, asr #3 │ │ │ │ + @ instruction: 0x01722198 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 73c68 <__cxa_atexit@plt+0x67c08> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 75f78 <__cxa_atexit@plt+0x69f18> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 75f70 <__cxa_atexit@plt+0x69f10> │ │ │ │ - b 75f84 <__cxa_atexit@plt+0x69f24> │ │ │ │ + beq 73c60 <__cxa_atexit@plt+0x67c00> │ │ │ │ + b 73c78 <__cxa_atexit@plt+0x67c18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ + cmneq r2, r4, asr r1 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 75fd4 <__cxa_atexit@plt+0x69f74> │ │ │ │ - ldr r3, [pc, #80] @ 75ff0 <__cxa_atexit@plt+0x69f90> │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 75fe8 <__cxa_atexit@plt+0x69f88> │ │ │ │ - ldr r2, [pc, #60] @ 75ff4 <__cxa_atexit@plt+0x69f94> │ │ │ │ + bne 73cd8 <__cxa_atexit@plt+0x67c78> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #116] @ 73d0c <__cxa_atexit@plt+0x67cac> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq 73cec <__cxa_atexit@plt+0x67c8c> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 73cf8 <__cxa_atexit@plt+0x67c98> │ │ │ │ + ldr r2, [pc, #88] @ 73d10 <__cxa_atexit@plt+0x67cb0> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 75fe8 <__cxa_atexit@plt+0x69f88> │ │ │ │ - b 76044 <__cxa_atexit@plt+0x69fe4> │ │ │ │ - ldr r7, [pc, #28] @ 75ff8 <__cxa_atexit@plt+0x69f98> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + beq 73cec <__cxa_atexit@plt+0x67c8c> │ │ │ │ + mov r5, r3 │ │ │ │ + b 73d88 <__cxa_atexit@plt+0x67d28> │ │ │ │ + ldr r7, [pc, #52] @ 73d14 <__cxa_atexit@plt+0x67cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r5, r3, r4, ror r1 │ │ │ │ - andeq r0, r0, r7, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 76038 <__cxa_atexit@plt+0x69fd8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - beq 76030 <__cxa_atexit@plt+0x69fd0> │ │ │ │ - b 76044 <__cxa_atexit@plt+0x69fe4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 73d18 <__cxa_atexit@plt+0x67cb8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsl #25 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 76094 <__cxa_atexit@plt+0x6a034> │ │ │ │ - ldr r3, [pc, #80] @ 760b0 <__cxa_atexit@plt+0x6a050> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + orreq r7, r3, r0, ror r4 │ │ │ │ + orreq r7, r3, r8, asr #8 │ │ │ │ + cmneq r2, r4, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73d58 <__cxa_atexit@plt+0x67cf8> │ │ │ │ + ldr r3, [pc, #56] @ 73d74 <__cxa_atexit@plt+0x67d14> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 760a8 <__cxa_atexit@plt+0x6a048> │ │ │ │ - ldr r2, [pc, #60] @ 760b4 <__cxa_atexit@plt+0x6a054> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - sub r3, r3, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 760a8 <__cxa_atexit@plt+0x6a048> │ │ │ │ - b 76104 <__cxa_atexit@plt+0x6a0a4> │ │ │ │ - ldr r7, [pc, #28] @ 760b8 <__cxa_atexit@plt+0x6a058> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 73d6c <__cxa_atexit@plt+0x67d0c> │ │ │ │ + b 73d88 <__cxa_atexit@plt+0x67d28> │ │ │ │ + ldr r7, [pc, #24] @ 73d78 <__cxa_atexit@plt+0x67d18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r5, [r3, r4] │ │ │ │ - andeq r0, r0, r7, lsl #27 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orreq r7, r3, r8, ror #7 │ │ │ │ + cmneq r2, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73dd8 <__cxa_atexit@plt+0x67d78> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #104] @ 73e08 <__cxa_atexit@plt+0x67da8> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + mov r2, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + ands r1, r3, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 73df0 <__cxa_atexit@plt+0x67d90> │ │ │ │ + ldr r3, [pc, #76] @ 73e0c <__cxa_atexit@plt+0x67dac> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + sub r3, r1, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + beq 73e00 <__cxa_atexit@plt+0x67da0> │ │ │ │ + b 73e68 <__cxa_atexit@plt+0x67e08> │ │ │ │ + ldr r7, [pc, #48] @ 73e10 <__cxa_atexit@plt+0x67db0> │ │ │ │ + ldr r0, [pc, #48] @ 73e14 <__cxa_atexit@plt+0x67db4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq r2, r4, asr #31 │ │ │ │ + cmneq r2, r0, asr #31 │ │ │ │ + @ instruction: 0x01721f9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #44] @ 73e58 <__cxa_atexit@plt+0x67df8> │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ 760f8 <__cxa_atexit@plt+0x6a098> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ sub r3, r3, #1 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - str r2, [r5] │ │ │ │ - beq 760f0 <__cxa_atexit@plt+0x6a090> │ │ │ │ - b 76104 <__cxa_atexit@plt+0x6a0a4> │ │ │ │ + beq 73e50 <__cxa_atexit@plt+0x67df0> │ │ │ │ + b 73e68 <__cxa_atexit@plt+0x67e08> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ + cmneq r2, r8, asr pc │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ and r7, r7, #3 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 76178 <__cxa_atexit@plt+0x6a118> │ │ │ │ - ldr r3, [pc, #128] @ 761a0 <__cxa_atexit@plt+0x6a140> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ + bne 73ec4 <__cxa_atexit@plt+0x67e64> │ │ │ │ + ldr r2, [pc, #120] @ 73f00 <__cxa_atexit@plt+0x67ea0> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ ands r2, r7, #3 │ │ │ │ + beq 73ed8 <__cxa_atexit@plt+0x67e78> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 73ee4 <__cxa_atexit@plt+0x67e84> │ │ │ │ + ldr r3, [pc, #92] @ 73f04 <__cxa_atexit@plt+0x67ea4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 7618c <__cxa_atexit@plt+0x6a12c> │ │ │ │ - ldr r7, [pc, #108] @ 761a4 <__cxa_atexit@plt+0x6a144> │ │ │ │ - mov r3, r5 │ │ │ │ - sub r1, r2, #1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #20]! │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 76194 <__cxa_atexit@plt+0x6a134> │ │ │ │ - ldr r3, [pc, #76] @ 761a8 <__cxa_atexit@plt+0x6a148> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #68] @ 761ac <__cxa_atexit@plt+0x6a14c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 73ef8 <__cxa_atexit@plt+0x67e98> │ │ │ │ + b 73f7c <__cxa_atexit@plt+0x67f1c> │ │ │ │ + ldr r7, [pc, #60] @ 73f08 <__cxa_atexit@plt+0x67ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 761b0 <__cxa_atexit@plt+0x6a150> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 73f0c <__cxa_atexit@plt+0x67eac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r7, r3, r4, lsl #5 │ │ │ │ + orreq r7, r3, ip, asr r2 │ │ │ │ + cmneq r2, r4, lsr #29 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73f4c <__cxa_atexit@plt+0x67eec> │ │ │ │ + ldr r3, [pc, #56] @ 73f68 <__cxa_atexit@plt+0x67f08> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 73f60 <__cxa_atexit@plt+0x67f00> │ │ │ │ + b 73f7c <__cxa_atexit@plt+0x67f1c> │ │ │ │ + ldr r7, [pc, #24] @ 73f6c <__cxa_atexit@plt+0x67f0c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r4, r3, r8, ror #31 │ │ │ │ - orreq r4, r3, r8, ror #31 │ │ │ │ - ldrdeq r4, [r3, r0] │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 76214 <__cxa_atexit@plt+0x6a1b4> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r7, [r3, r4] │ │ │ │ + cmneq r2, r4, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 73fe4 <__cxa_atexit@plt+0x67f84> │ │ │ │ + ldr r2, [pc, #124] @ 7400c <__cxa_atexit@plt+0x67fac> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #20]! │ │ │ │ - and r2, r7, #3 │ │ │ │ - ldr r7, [r3, #-16] │ │ │ │ - sub r1, r2, #1 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 76208 <__cxa_atexit@plt+0x6a1a8> │ │ │ │ - ldr r3, [pc, #44] @ 76218 <__cxa_atexit@plt+0x6a1b8> │ │ │ │ - cmp r2, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 7621c <__cxa_atexit@plt+0x6a1bc> │ │ │ │ + tst r3, #3 │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + beq 73ff8 <__cxa_atexit@plt+0x67f98> │ │ │ │ + ldr r2, [pc, #100] @ 74010 <__cxa_atexit@plt+0x67fb0> │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 74004 <__cxa_atexit@plt+0x67fa4> │ │ │ │ + ldr r2, [pc, #80] @ 74014 <__cxa_atexit@plt+0x67fb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #76] @ 74018 <__cxa_atexit@plt+0x67fb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #48] @ 7401c <__cxa_atexit@plt+0x67fbc> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r3, r8, asr pc │ │ │ │ - orreq r4, r3, r8, asr pc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq r7, r3, r4, lsl #3 │ │ │ │ + orreq r7, r3, r4, lsl #3 │ │ │ │ + strdeq r7, [r3, ip] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 7625c <__cxa_atexit@plt+0x6a1fc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ + ldr r2, [pc, #68] @ 74074 <__cxa_atexit@plt+0x68014> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7406c <__cxa_atexit@plt+0x6800c> │ │ │ │ + ldr r2, [pc, #44] @ 74078 <__cxa_atexit@plt+0x68018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 76260 <__cxa_atexit@plt+0x6a200> │ │ │ │ + ldr r1, [pc, #40] @ 7407c <__cxa_atexit@plt+0x6801c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r7, r1, #2 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + cmp r3, r0 │ │ │ │ + addeq r7, r2, #1 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + strdeq r7, [r3, ip] │ │ │ │ + strdeq r7, [r3, ip] │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 740b4 <__cxa_atexit@plt+0x68054> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r1, r7 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r3, r0, lsl pc │ │ │ │ - orreq r4, r3, r0, lsl pc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76300 <__cxa_atexit@plt+0x6a2a0> │ │ │ │ - ldr r3, [pc, #172] @ 76330 <__cxa_atexit@plt+0x6a2d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 762e0 <__cxa_atexit@plt+0x6a280> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 76310 <__cxa_atexit@plt+0x6a2b0> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 76334 <__cxa_atexit@plt+0x6a2d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 762f0 <__cxa_atexit@plt+0x6a290> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76320 <__cxa_atexit@plt+0x6a2c0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 76338 <__cxa_atexit@plt+0x6a2d8> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 7633c <__cxa_atexit@plt+0x6a2dc> │ │ │ │ + ldr r7, [pc, #20] @ 740b8 <__cxa_atexit@plt+0x68058> │ │ │ │ + cmp r1, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + strheq r7, [r3, r8] │ │ │ │ + orreq r7, r3, r8, lsr #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7416c <__cxa_atexit@plt+0x6810c> │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr r0, [pc, #128] @ 74178 <__cxa_atexit@plt+0x68118> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + tst r1, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 7417c <__cxa_atexit@plt+0x6811c> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + beq 7413c <__cxa_atexit@plt+0x680dc> │ │ │ │ + ldr r3, [r1, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 7414c <__cxa_atexit@plt+0x680ec> │ │ │ │ + ldr r7, [pc, #84] @ 74184 <__cxa_atexit@plt+0x68124> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r3, [pc, #44] @ 74180 <__cxa_atexit@plt+0x68120> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 74164 <__cxa_atexit@plt+0x68104> │ │ │ │ + b 741e4 <__cxa_atexit@plt+0x68184> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 76340 <__cxa_atexit@plt+0x6a2e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7629c <__cxa_atexit@plt+0x6a23c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 762bc <__cxa_atexit@plt+0x6a25c> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - orreq r4, r3, r0, lsl #29 │ │ │ │ - orreq r4, r3, r0, lsl #29 │ │ │ │ - cmneq r2, r8, ror #31 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r7, r3, r8, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq r7, r3, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 763b0 <__cxa_atexit@plt+0x6a350> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 763d0 <__cxa_atexit@plt+0x6a370> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 763a8 <__cxa_atexit@plt+0x6a348> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 763c0 <__cxa_atexit@plt+0x6a360> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 763d4 <__cxa_atexit@plt+0x6a374> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 763d8 <__cxa_atexit@plt+0x6a378> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 741b0 <__cxa_atexit@plt+0x68150> │ │ │ │ + ldr r7, [pc, #52] @ 741d8 <__cxa_atexit@plt+0x68178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #28] @ 741d4 <__cxa_atexit@plt+0x68174> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 741cc <__cxa_atexit@plt+0x6816c> │ │ │ │ + b 741e4 <__cxa_atexit@plt+0x68184> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76364 <__cxa_atexit@plt+0x6a304> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 76384 <__cxa_atexit@plt+0x6a324> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x01834db8 │ │ │ │ - @ instruction: 0x01834db8 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7641c <__cxa_atexit@plt+0x6a3bc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 7642c <__cxa_atexit@plt+0x6a3cc> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 76430 <__cxa_atexit@plt+0x6a3d0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 763f8 <__cxa_atexit@plt+0x6a398> │ │ │ │ - orreq r4, r3, r4, asr #26 │ │ │ │ - orreq r4, r3, r4, asr #26 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orreq r6, r3, r4, lsr #31 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 764c8 <__cxa_atexit@plt+0x6a468> │ │ │ │ - ldr r3, [pc, #164] @ 764f8 <__cxa_atexit@plt+0x6a498> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74250 <__cxa_atexit@plt+0x681f0> │ │ │ │ + ldr r3, [pc, #116] @ 7426c <__cxa_atexit@plt+0x6820c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 764a8 <__cxa_atexit@plt+0x6a448> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 764d8 <__cxa_atexit@plt+0x6a478> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 764fc <__cxa_atexit@plt+0x6a49c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 764b8 <__cxa_atexit@plt+0x6a458> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 764e8 <__cxa_atexit@plt+0x6a488> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 76500 <__cxa_atexit@plt+0x6a4a0> │ │ │ │ - cmp r3, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 74264 <__cxa_atexit@plt+0x68204> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 74250 <__cxa_atexit@plt+0x681f0> │ │ │ │ + ldr r3, [pc, #88] @ 74270 <__cxa_atexit@plt+0x68210> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 74264 <__cxa_atexit@plt+0x68204> │ │ │ │ + ldr r3, [pc, #68] @ 74274 <__cxa_atexit@plt+0x68214> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #64] @ 74278 <__cxa_atexit@plt+0x68218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #36] @ 7427c <__cxa_atexit@plt+0x6821c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 76504 <__cxa_atexit@plt+0x6a4a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7646c <__cxa_atexit@plt+0x6a40c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7648c <__cxa_atexit@plt+0x6a42c> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x01834cb4 │ │ │ │ - cmneq r2, r4, lsr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + orreq r6, r3, r0, lsr #30 │ │ │ │ + orreq r6, r3, r0, lsl pc │ │ │ │ + strdeq r6, [r3, r8] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7656c <__cxa_atexit@plt+0x6a50c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 7658c <__cxa_atexit@plt+0x6a52c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 76564 <__cxa_atexit@plt+0x6a504> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7657c <__cxa_atexit@plt+0x6a51c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 76590 <__cxa_atexit@plt+0x6a530> │ │ │ │ - cmp r3, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 742d4 <__cxa_atexit@plt+0x68274> │ │ │ │ + ldr r3, [pc, #84] @ 742f0 <__cxa_atexit@plt+0x68290> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 742e8 <__cxa_atexit@plt+0x68288> │ │ │ │ + ldr r3, [pc, #64] @ 742f4 <__cxa_atexit@plt+0x68294> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #60] @ 742f8 <__cxa_atexit@plt+0x68298> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 742fc <__cxa_atexit@plt+0x6829c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76528 <__cxa_atexit@plt+0x6a4c8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 76548 <__cxa_atexit@plt+0x6a4e8> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq r4, [r3, r8] │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0x01836e9c │ │ │ │ + orreq r6, r3, ip, lsl #29 │ │ │ │ + orreq r6, r3, r4, ror lr │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 765cc <__cxa_atexit@plt+0x6a56c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 765dc <__cxa_atexit@plt+0x6a57c> │ │ │ │ - cmp r3, r7 │ │ │ │ + ldr r3, [pc, #32] @ 74330 <__cxa_atexit@plt+0x682d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 74334 <__cxa_atexit@plt+0x682d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r7, r2, #1 │ │ │ │ + cmp r1, #0 │ │ │ │ + addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 765b0 <__cxa_atexit@plt+0x6a550> │ │ │ │ - @ instruction: 0x01834b90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + orreq r6, r3, r0, asr #28 │ │ │ │ + orreq r6, r3, r0, lsr lr │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 76628 <__cxa_atexit@plt+0x6a5c8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 76634 <__cxa_atexit@plt+0x6a5d4> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #56] @ 76648 <__cxa_atexit@plt+0x6a5e8> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #52] @ 7664c <__cxa_atexit@plt+0x6a5ec> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 74378 <__cxa_atexit@plt+0x68318> │ │ │ │ + ldr r2, [pc, #48] @ 74390 <__cxa_atexit@plt+0x68330> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #20] @ 76644 <__cxa_atexit@plt+0x6a5e4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #4] @ 76640 <__cxa_atexit@plt+0x6a5e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, sp, lsl #10 │ │ │ │ - cmpeq ip, ip, lsl #10 │ │ │ │ - cmpeq ip, ip, lsl #10 │ │ │ │ - cmpeq ip, r2, lsl r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 74394 <__cxa_atexit@plt+0x68334> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + cmneq r2, r4, ror sl │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 766e8 <__cxa_atexit@plt+0x6a688> │ │ │ │ - ldr r3, [pc, #136] @ 766f8 <__cxa_atexit@plt+0x6a698> │ │ │ │ - ldr r8, [pc, #136] @ 766fc <__cxa_atexit@plt+0x6a69c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - and r3, r9, #3 │ │ │ │ - add r2, pc, #8 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #76] @ 76700 <__cxa_atexit@plt+0x6a6a0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 766dc <__cxa_atexit@plt+0x6a67c> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #60] @ 76704 <__cxa_atexit@plt+0x6a6a4> │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r8, [pc, #56] @ 76708 <__cxa_atexit@plt+0x6a6a8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r7, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #28] @ 7670c <__cxa_atexit@plt+0x6a6ac> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + add r6, r6, #16 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 743e4 <__cxa_atexit@plt+0x68384> │ │ │ │ + ldr r1, [pc, #48] @ 743fc <__cxa_atexit@plt+0x6839c> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 74400 <__cxa_atexit@plt+0x683a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, r1, asr #9 │ │ │ │ - cmpeq ip, r8, lsl #9 │ │ │ │ - cmpeq ip, r4, asr r4 │ │ │ │ - cmpeq ip, sl, asr r4 │ │ │ │ - cmneq r2, ip, lsl ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 76740 <__cxa_atexit@plt+0x6a6e0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7676c <__cxa_atexit@plt+0x6a70c> │ │ │ │ - ldr r8, [pc, #72] @ 76780 <__cxa_atexit@plt+0x6a720> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #48] @ 76784 <__cxa_atexit@plt+0x6a724> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 76788 <__cxa_atexit@plt+0x6a728> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #8] @ 7677c <__cxa_atexit@plt+0x6a71c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldrsbeq sl, [ip, #-49] @ 0xffffffcf │ │ │ │ - cmpeq ip, r0, lsl #8 │ │ │ │ - cmpeq ip, r8, asr #7 │ │ │ │ - cmpeq ip, lr, asr #7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + cmneq r2, r8, lsl #20 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76824 <__cxa_atexit@plt+0x6a7c4> │ │ │ │ - ldr r2, [pc, #136] @ 76834 <__cxa_atexit@plt+0x6a7d4> │ │ │ │ - ldr r3, [pc, #136] @ 76838 <__cxa_atexit@plt+0x6a7d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 7683c <__cxa_atexit@plt+0x6a7dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 76818 <__cxa_atexit@plt+0x6a7b8> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r2, [pc, #60] @ 76840 <__cxa_atexit@plt+0x6a7e0> │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r3, [pc, #56] @ 76844 <__cxa_atexit@plt+0x6a7e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r3, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #28] @ 76848 <__cxa_atexit@plt+0x6a7e8> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + add r6, r6, #16 │ │ │ │ + str r7, [r5, #4]! │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74450 <__cxa_atexit@plt+0x683f0> │ │ │ │ + ldr r1, [pc, #48] @ 74468 <__cxa_atexit@plt+0x68408> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 7446c <__cxa_atexit@plt+0x6840c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, r5, lsl #7 │ │ │ │ - cmpeq ip, ip, asr #6 │ │ │ │ - cmpeq ip, r8, lsl r3 │ │ │ │ - cmpeq ip, lr, lsl r3 │ │ │ │ - cmneq r2, r4, ror #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7687c <__cxa_atexit@plt+0x6a81c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 768a8 <__cxa_atexit@plt+0x6a848> │ │ │ │ - ldr r8, [pc, #72] @ 768bc <__cxa_atexit@plt+0x6a85c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #48] @ 768c0 <__cxa_atexit@plt+0x6a860> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 768c4 <__cxa_atexit@plt+0x6a864> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #8] @ 768b8 <__cxa_atexit@plt+0x6a858> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - @ instruction: 0x015ca295 │ │ │ │ - cmpeq ip, r4, asr #5 │ │ │ │ - cmpeq ip, ip, lsl #5 │ │ │ │ - @ instruction: 0x015ca292 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 768ec <__cxa_atexit@plt+0x6a88c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq r2, r0, lsr sl │ │ │ │ - cmneq r2, r0, ror sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7698c <__cxa_atexit@plt+0x6a92c> │ │ │ │ - ldr r2, [pc, #136] @ 7699c <__cxa_atexit@plt+0x6a93c> │ │ │ │ - ldr r7, [pc, #136] @ 769a0 <__cxa_atexit@plt+0x6a940> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 769a4 <__cxa_atexit@plt+0x6a944> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + @ instruction: 0x0172199c │ │ │ │ + cmneq r2, r8, ror #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 74508 <__cxa_atexit@plt+0x684a8> │ │ │ │ + ldr r0, [pc, #128] @ 74514 <__cxa_atexit@plt+0x684b4> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 74518 <__cxa_atexit@plt+0x684b8> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 744f0 <__cxa_atexit@plt+0x68490> │ │ │ │ + ldr lr, [pc, #84] @ 7451c <__cxa_atexit@plt+0x684bc> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 74500 <__cxa_atexit@plt+0x684a0> │ │ │ │ + b 74578 <__cxa_atexit@plt+0x68518> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #56] @ 769a8 <__cxa_atexit@plt+0x6a948> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #52] @ 769ac <__cxa_atexit@plt+0x6a94c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 769b0 <__cxa_atexit@plt+0x6a950> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r6, r3, ip, lsl #25 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsheq r0, [r2, #-144]! @ 0xffffff70 │ │ │ │ - ldrsbeq r0, [r2, #-152]! @ 0xffffff68 │ │ │ │ - cmneq r2, r0, ror #19 │ │ │ │ - cmneq r2, r4, asr #19 │ │ │ │ - cmneq r2, ip, ror #19 │ │ │ │ - ldrheq r0, [r2, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmneq r2, r8, lsr r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 76a08 <__cxa_atexit@plt+0x6a9a8> │ │ │ │ + ldr lr, [pc, #52] @ 74568 <__cxa_atexit@plt+0x68508> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 76a1c <__cxa_atexit@plt+0x6a9bc> │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bne 76a10 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 76a24 <__cxa_atexit@plt+0x6a9c4> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #48] @ 76a28 <__cxa_atexit@plt+0x6a9c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - b 76a10 <__cxa_atexit@plt+0x6a9b0> │ │ │ │ - ldr r7, [pc, #16] @ 76a20 <__cxa_atexit@plt+0x6a9c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 74560 <__cxa_atexit@plt+0x68500> │ │ │ │ + b 74578 <__cxa_atexit@plt+0x68518> │ │ │ │ ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - cmneq r2, r0, asr #18 │ │ │ │ - cmneq r2, r0, lsr #18 │ │ │ │ - cmneq r2, r0, ror #18 │ │ │ │ - cmneq r2, r4, asr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76ac0 <__cxa_atexit@plt+0x6aa60> │ │ │ │ - ldr r3, [pc, #164] @ 76af0 <__cxa_atexit@plt+0x6aa90> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r2, ip, ror #13 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 745b8 <__cxa_atexit@plt+0x68558> │ │ │ │ + ldr r3, [pc, #80] @ 745dc <__cxa_atexit@plt+0x6857c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 76aa0 <__cxa_atexit@plt+0x6aa40> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 76ad0 <__cxa_atexit@plt+0x6aa70> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 76af4 <__cxa_atexit@plt+0x6aa94> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 76ab0 <__cxa_atexit@plt+0x6aa50> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76ae0 <__cxa_atexit@plt+0x6aa80> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 76af8 <__cxa_atexit@plt+0x6aa98> │ │ │ │ - cmp r3, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 745d4 <__cxa_atexit@plt+0x68574> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 74618 <__cxa_atexit@plt+0x685b8> │ │ │ │ + ldr r2, [pc, #32] @ 745e0 <__cxa_atexit@plt+0x68580> │ │ │ │ + mov r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 74618 <__cxa_atexit@plt+0x685b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 76afc <__cxa_atexit@plt+0x6aa9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01836cb8 │ │ │ │ + cmneq r2, r4, ror r6 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 74618 <__cxa_atexit@plt+0x685b8> │ │ │ │ + cmneq r2, ip, asr #12 │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 746b4 <__cxa_atexit@plt+0x68654> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 74664 <__cxa_atexit@plt+0x68604> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 74694 <__cxa_atexit@plt+0x68634> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 746a0 <__cxa_atexit@plt+0x68640> │ │ │ │ + ldr r3, [pc, #140] @ 746dc <__cxa_atexit@plt+0x6867c> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 746d4 <__cxa_atexit@plt+0x68674> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76a64 <__cxa_atexit@plt+0x6aa04> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 76a84 <__cxa_atexit@plt+0x6aa24> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - @ instruction: 0x018346bc │ │ │ │ - ldrsbeq r0, [r2, #-132]! @ 0xffffff7c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76b64 <__cxa_atexit@plt+0x6ab04> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 76b84 <__cxa_atexit@plt+0x6ab24> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 76b5c <__cxa_atexit@plt+0x6aafc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76b74 <__cxa_atexit@plt+0x6ab14> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 76b88 <__cxa_atexit@plt+0x6ab28> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 746d0 <__cxa_atexit@plt+0x68670> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76b20 <__cxa_atexit@plt+0x6aac0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 76b40 <__cxa_atexit@plt+0x6aae0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r4, r3, r0, lsl #12 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r6, [pc, #28] @ 746d8 <__cxa_atexit@plt+0x68678> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r6, r3, r0, asr fp │ │ │ │ + @ instruction: 0x01836b90 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76bc4 <__cxa_atexit@plt+0x6ab64> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 76bd4 <__cxa_atexit@plt+0x6ab74> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7477c <__cxa_atexit@plt+0x6871c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 74788 <__cxa_atexit@plt+0x68728> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 7478c <__cxa_atexit@plt+0x6872c> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 76ba8 <__cxa_atexit@plt+0x6ab48> │ │ │ │ - @ instruction: 0x01834598 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 76c1c <__cxa_atexit@plt+0x6abbc> │ │ │ │ - ldr r7, [pc, #52] @ 76c30 <__cxa_atexit@plt+0x6abd0> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r3, r4, asr #21 │ │ │ │ + orreq r6, r3, r4, lsr #21 │ │ │ │ + cmneq r2, r4, lsl #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [pc, #4] @ 747ac <__cxa_atexit@plt+0x6874c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 109a9e8 <__cxa_atexit@plt+0x108e988> │ │ │ │ + cmneq r2, r4, ror r6 │ │ │ │ + cmneq r2, ip, lsl #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74830 <__cxa_atexit@plt+0x687d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7483c <__cxa_atexit@plt+0x687dc> │ │ │ │ + ldr r2, [pc, #104] @ 7484c <__cxa_atexit@plt+0x687ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r1, [pc, #96] @ 74850 <__cxa_atexit@plt+0x687f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r9, [r5, #-4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ tst r8, #3 │ │ │ │ + str r7, [r9, #8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 74820 <__cxa_atexit@plt+0x687c0> │ │ │ │ + ldr r7, [pc, #64] @ 74854 <__cxa_atexit@plt+0x687f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 76c10 <__cxa_atexit@plt+0x6abb0> │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 76c40 <__cxa_atexit@plt+0x6abe0> │ │ │ │ + b 109ae90 <__cxa_atexit@plt+0x108ee30> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 76c34 <__cxa_atexit@plt+0x6abd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r2, r8, ror r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + ldrsbeq r1, [r2, #-80]! @ 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76c9c <__cxa_atexit@plt+0x6ac3c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 76ce8 <__cxa_atexit@plt+0x6ac88> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 76c94 <__cxa_atexit@plt+0x6ac34> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76cac <__cxa_atexit@plt+0x6ac4c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 76cc0 <__cxa_atexit@plt+0x6ac60> │ │ │ │ - ldr r7, [pc, #104] @ 76cf0 <__cxa_atexit@plt+0x6ac90> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 7487c <__cxa_atexit@plt+0x6881c> │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 109ae90 <__cxa_atexit@plt+0x108ee30> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmneq r2, r8, lsr #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [pc, #12] @ 748a0 <__cxa_atexit@plt+0x68840> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + b 111efe8 <__cxa_atexit@plt+0x1112f88> │ │ │ │ + @ instruction: 0x01721594 │ │ │ │ + cmneq r2, r8, lsr #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r9, r6 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 74954 <__cxa_atexit@plt+0x688f4> │ │ │ │ + ldr r6, [pc, #168] @ 74974 <__cxa_atexit@plt+0x68914> │ │ │ │ + ldr r7, [pc, #168] @ 74978 <__cxa_atexit@plt+0x68918> │ │ │ │ + add r6, pc, r6 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ands r6, r7, #3 │ │ │ │ + beq 7492c <__cxa_atexit@plt+0x688cc> │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 7493c <__cxa_atexit@plt+0x688dc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74964 <__cxa_atexit@plt+0x68904> │ │ │ │ + ldr r3, [pc, #120] @ 74984 <__cxa_atexit@plt+0x68924> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #112] @ 74988 <__cxa_atexit@plt+0x68928> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76c58 <__cxa_atexit@plt+0x6abf8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 76c80 <__cxa_atexit@plt+0x6ac20> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 76cd8 <__cxa_atexit@plt+0x6ac78> │ │ │ │ - ldr r7, [pc, #28] @ 76cec <__cxa_atexit@plt+0x6ac8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 76cf4 <__cxa_atexit@plt+0x6ac94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orreq r4, r3, r0, lsr #9 │ │ │ │ - orreq r4, r3, ip, ror #9 │ │ │ │ - @ instruction: 0x01834498 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76d30 <__cxa_atexit@plt+0x6acd0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 76d44 <__cxa_atexit@plt+0x6ace4> │ │ │ │ - ldr r7, [pc, #76] @ 76d70 <__cxa_atexit@plt+0x6ad10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 76d1c <__cxa_atexit@plt+0x6acbc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 76d5c <__cxa_atexit@plt+0x6acfc> │ │ │ │ - ldr r7, [pc, #24] @ 76d6c <__cxa_atexit@plt+0x6ad0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #56] @ 7497c <__cxa_atexit@plt+0x6891c> │ │ │ │ + ldr r0, [pc, #56] @ 74980 <__cxa_atexit@plt+0x68920> │ │ │ │ + mov r6, r9 │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 76d74 <__cxa_atexit@plt+0x6ad14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, ip, lsl r4 │ │ │ │ - orreq r4, r3, r0, asr r4 │ │ │ │ - orreq r4, r3, r4, lsl r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + orreq r6, r3, r8, ror #16 │ │ │ │ + ldrheq r1, [r2, #-76]! @ 0xffffffb4 │ │ │ │ + ldrheq r1, [r2, #-72]! @ 0xffffffb8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + cmpeq ip, r7, asr ip │ │ │ │ + cmneq r2, r0, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76e14 <__cxa_atexit@plt+0x6adb4> │ │ │ │ - ldr r3, [pc, #172] @ 76e44 <__cxa_atexit@plt+0x6ade4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 749e4 <__cxa_atexit@plt+0x68984> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74a00 <__cxa_atexit@plt+0x689a0> │ │ │ │ + ldr r3, [pc, #84] @ 74a14 <__cxa_atexit@plt+0x689b4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r8, [pc, #76] @ 74a18 <__cxa_atexit@plt+0x689b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 76df4 <__cxa_atexit@plt+0x6ad94> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 76e24 <__cxa_atexit@plt+0x6adc4> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 76e48 <__cxa_atexit@plt+0x6ade8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 76e04 <__cxa_atexit@plt+0x6ada4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76e34 <__cxa_atexit@plt+0x6add4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 76e4c <__cxa_atexit@plt+0x6adec> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 76e50 <__cxa_atexit@plt+0x6adf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #4 │ │ │ │ + str r2, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r7, [pc, #32] @ 74a0c <__cxa_atexit@plt+0x689ac> │ │ │ │ + ldr r0, [pc, #32] @ 74a10 <__cxa_atexit@plt+0x689b0> │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r2, r4, lsl r4 │ │ │ │ + cmneq r2, ip, lsl #8 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + cmpeq ip, r3, lsr #23 │ │ │ │ + cmneq r2, r0, lsr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 74aa8 <__cxa_atexit@plt+0x68a48> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 74ab0 <__cxa_atexit@plt+0x68a50> │ │ │ │ + ldr r1, [pc, #112] @ 74ac4 <__cxa_atexit@plt+0x68a64> │ │ │ │ + ldr r0, [pc, #112] @ 74ac8 <__cxa_atexit@plt+0x68a68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 74acc <__cxa_atexit@plt+0x68a6c> │ │ │ │ + sub r1, r6, #18 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #80] @ 74ad0 <__cxa_atexit@plt+0x68a70> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + b 10a8168 <__cxa_atexit@plt+0x109c108> │ │ │ │ + mov r6, r3 │ │ │ │ + b 74ab8 <__cxa_atexit@plt+0x68a58> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + orreq r6, r3, r0, ror #13 │ │ │ │ + orreq r6, r3, r8, ror #13 │ │ │ │ + orreq r6, r3, r8, ror #13 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 74b38 <__cxa_atexit@plt+0x68ad8> │ │ │ │ + ldr r7, [pc, #84] @ 74b50 <__cxa_atexit@plt+0x68af0> │ │ │ │ + ldr r1, [pc, #84] @ 74b54 <__cxa_atexit@plt+0x68af4> │ │ │ │ + mov r2, r5 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + ldr r0, [r2, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 76e54 <__cxa_atexit@plt+0x6adf4> │ │ │ │ + ldr r7, [pc, #24] @ 74b58 <__cxa_atexit@plt+0x68af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76db0 <__cxa_atexit@plt+0x6ad50> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 76dd0 <__cxa_atexit@plt+0x6ad70> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - orreq r4, r3, ip, ror #6 │ │ │ │ - orreq r4, r3, ip, ror #6 │ │ │ │ - cmneq r2, r8, lsl #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76ec4 <__cxa_atexit@plt+0x6ae64> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 76ee4 <__cxa_atexit@plt+0x6ae84> │ │ │ │ + @ instruction: 0xfffff974 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmneq r2, ip, lsl r3 │ │ │ │ + ldrsheq r1, [r2, #-44]! @ 0xffffffd4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #184] @ 74c2c <__cxa_atexit@plt+0x68bcc> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r7, [r1, #4]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r1] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 74bf8 <__cxa_atexit@plt+0x68b98> │ │ │ │ + ldr r2, [pc, #144] @ 74c30 <__cxa_atexit@plt+0x68bd0> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [pc, #140] @ 74c34 <__cxa_atexit@plt+0x68bd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 76ebc <__cxa_atexit@plt+0x6ae5c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76ed4 <__cxa_atexit@plt+0x6ae74> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 76ee8 <__cxa_atexit@plt+0x6ae88> │ │ │ │ - cmp r3, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #28] │ │ │ │ + mov r7, r3 │ │ │ │ + add r2, r3, #40 @ 0x28 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + cmp r0, r2 │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + bcc 74c14 <__cxa_atexit@plt+0x68bb4> │ │ │ │ + ldr r1, [pc, #96] @ 74c3c <__cxa_atexit@plt+0x68bdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 76eec <__cxa_atexit@plt+0x6ae8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 74c38 <__cxa_atexit@plt+0x68bd8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 76e78 <__cxa_atexit@plt+0x6ae18> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 76e98 <__cxa_atexit@plt+0x6ae38> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r4, r3, r4, lsr #5 │ │ │ │ - orreq r4, r3, r4, lsr #5 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + @ instruction: 0xfffff8d0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + cmneq r2, r8, asr r2 │ │ │ │ + orreq r6, r3, r4, lsl r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76f30 <__cxa_atexit@plt+0x6aed0> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 76f40 <__cxa_atexit@plt+0x6aee0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 76f44 <__cxa_atexit@plt+0x6aee4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74c74 <__cxa_atexit@plt+0x68c14> │ │ │ │ + ldr r2, [pc, #28] @ 74c80 <__cxa_atexit@plt+0x68c20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 76f0c <__cxa_atexit@plt+0x6aeac> │ │ │ │ - orreq r4, r3, r0, lsr r2 │ │ │ │ - orreq r4, r3, r0, lsr r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + orreq r6, r3, ip, lsl #15 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 74cbc <__cxa_atexit@plt+0x68c5c> │ │ │ │ + ldm r5, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 74cd4 <__cxa_atexit@plt+0x68c74> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 74cd8 <__cxa_atexit@plt+0x68c78> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrheq r1, [r2, #-16]! │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74d28 <__cxa_atexit@plt+0x68cc8> │ │ │ │ + ldr lr, [pc, #52] @ 74d38 <__cxa_atexit@plt+0x68cd8> │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1624efc <__cxa_atexit@plt+0x1618e9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r3, r8, asr r4 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 76fe0 <__cxa_atexit@plt+0x6af80> │ │ │ │ - ldr r2, [pc, #168] @ 77010 <__cxa_atexit@plt+0x6afb0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 76fb0 <__cxa_atexit@plt+0x6af50> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 76ff0 <__cxa_atexit@plt+0x6af90> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 77014 <__cxa_atexit@plt+0x6afb4> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74da0 <__cxa_atexit@plt+0x68d40> │ │ │ │ + ldr r1, [pc, #80] @ 74dc0 <__cxa_atexit@plt+0x68d60> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 76fc0 <__cxa_atexit@plt+0x6af60> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r7, {r0, r8} │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 77000 <__cxa_atexit@plt+0x6afa0> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r9, r8 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77018 <__cxa_atexit@plt+0x6afb8> │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 74dc4 <__cxa_atexit@plt+0x68d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 76f88 <__cxa_atexit@plt+0x6af28> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 76fcc <__cxa_atexit@plt+0x6af6c> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq r2, r0, asr #7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7708c <__cxa_atexit@plt+0x6b02c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 770ac <__cxa_atexit@plt+0x6b04c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + cmneq r2, ip, asr #1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 74e00 <__cxa_atexit@plt+0x68da0> │ │ │ │ + ldm r5, {r2, r7, r8, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 74e18 <__cxa_atexit@plt+0x68db8> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 77080 <__cxa_atexit@plt+0x6b020> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 7709c <__cxa_atexit@plt+0x6b03c> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r3, r7 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 7703c <__cxa_atexit@plt+0x6afdc> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 77068 <__cxa_atexit@plt+0x6b008> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 770e8 <__cxa_atexit@plt+0x6b088> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #24] │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 74e1c <__cxa_atexit@plt+0x68dbc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 770d0 <__cxa_atexit@plt+0x6b070> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + cmneq r2, ip, rrx │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 77194 <__cxa_atexit@plt+0x6b134> │ │ │ │ - ldr r3, [pc, #172] @ 771c4 <__cxa_atexit@plt+0x6b164> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 77174 <__cxa_atexit@plt+0x6b114> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 771a4 <__cxa_atexit@plt+0x6b144> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 771c8 <__cxa_atexit@plt+0x6b168> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 77184 <__cxa_atexit@plt+0x6b124> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 771b4 <__cxa_atexit@plt+0x6b154> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 771cc <__cxa_atexit@plt+0x6b16c> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 771d0 <__cxa_atexit@plt+0x6b170> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74e84 <__cxa_atexit@plt+0x68e24> │ │ │ │ + ldr r1, [pc, #80] @ 74ea4 <__cxa_atexit@plt+0x68e44> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r7, {r0, r8} │ │ │ │ mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 771d4 <__cxa_atexit@plt+0x6b174> │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 74ea8 <__cxa_atexit@plt+0x68e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 77130 <__cxa_atexit@plt+0x6b0d0> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 77150 <__cxa_atexit@plt+0x6b0f0> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - orreq r3, r3, ip, ror #31 │ │ │ │ - orreq r3, r3, ip, ror #31 │ │ │ │ - cmneq r2, r0, lsl r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 77244 <__cxa_atexit@plt+0x6b1e4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 77264 <__cxa_atexit@plt+0x6b204> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7723c <__cxa_atexit@plt+0x6b1dc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 77254 <__cxa_atexit@plt+0x6b1f4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 77268 <__cxa_atexit@plt+0x6b208> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 7726c <__cxa_atexit@plt+0x6b20c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + cmneq r2, r8, ror #31 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 74ef0 <__cxa_atexit@plt+0x68e90> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #48] @ 74f08 <__cxa_atexit@plt+0x68ea8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 771f8 <__cxa_atexit@plt+0x6b198> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 77218 <__cxa_atexit@plt+0x6b1b8> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r3, r3, r4, lsr #30 │ │ │ │ - orreq r3, r3, r4, lsr #30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 772b0 <__cxa_atexit@plt+0x6b250> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 772c0 <__cxa_atexit@plt+0x6b260> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 772c4 <__cxa_atexit@plt+0x6b264> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ + ldr r7, [pc, #20] @ 74f0c <__cxa_atexit@plt+0x68eac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7728c <__cxa_atexit@plt+0x6b22c> │ │ │ │ - @ instruction: 0x01833eb0 │ │ │ │ - @ instruction: 0x01833eb0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + orreq r6, r3, ip, ror r3 │ │ │ │ + cmneq r2, r4, lsl #31 │ │ │ │ + cmneq r2, r8, asr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7735c <__cxa_atexit@plt+0x6b2fc> │ │ │ │ - ldr r3, [pc, #164] @ 7738c <__cxa_atexit@plt+0x6b32c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 7733c <__cxa_atexit@plt+0x6b2dc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7736c <__cxa_atexit@plt+0x6b30c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 77390 <__cxa_atexit@plt+0x6b330> │ │ │ │ + bhi 74f94 <__cxa_atexit@plt+0x68f34> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 74f9c <__cxa_atexit@plt+0x68f3c> │ │ │ │ + ldr r2, [pc, #112] @ 74fb8 <__cxa_atexit@plt+0x68f58> │ │ │ │ + ldr r1, [pc, #112] @ 74fbc <__cxa_atexit@plt+0x68f5c> │ │ │ │ + ldr r0, [pc, #112] @ 74fc0 <__cxa_atexit@plt+0x68f60> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7734c <__cxa_atexit@plt+0x6b2ec> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7737c <__cxa_atexit@plt+0x6b31c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 77394 <__cxa_atexit@plt+0x6b334> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r9} │ │ │ │ + ldr r3, [pc, #96] @ 74fc4 <__cxa_atexit@plt+0x68f64> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + ldr r5, [pc, #80] @ 74fc8 <__cxa_atexit@plt+0x68f68> │ │ │ │ + sub r3, r6, #2 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 77398 <__cxa_atexit@plt+0x6b338> │ │ │ │ + mov r8, sl │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 74fa4 <__cxa_atexit@plt+0x68f44> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 74fb4 <__cxa_atexit@plt+0x68f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 77300 <__cxa_atexit@plt+0x6b2a0> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 77320 <__cxa_atexit@plt+0x6b2c0> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq r3, r3, r0, lsr #28 │ │ │ │ - cmneq r2, ip, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 77400 <__cxa_atexit@plt+0x6b3a0> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 77420 <__cxa_atexit@plt+0x6b3c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 773f8 <__cxa_atexit@plt+0x6b398> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 77410 <__cxa_atexit@plt+0x6b3b0> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 77424 <__cxa_atexit@plt+0x6b3c4> │ │ │ │ - cmp r3, r7 │ │ │ │ + ldrsheq r0, [r2, #-232]! @ 0xffffff18 │ │ │ │ + cmneq r2, r4, lsr pc │ │ │ │ + cmneq r2, r0, lsr #30 │ │ │ │ + @ instruction: 0x018362b0 │ │ │ │ + orreq r6, r3, r8, lsl #4 │ │ │ │ + orreq r6, r3, r4, lsl #4 │ │ │ │ + ldrsbeq r0, [r2, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + mov lr, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 75054 <__cxa_atexit@plt+0x68ff4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7505c <__cxa_atexit@plt+0x68ffc> │ │ │ │ + ldr r1, [pc, #132] @ 7508c <__cxa_atexit@plt+0x6902c> │ │ │ │ + ldr r0, [pc, #132] @ 75090 <__cxa_atexit@plt+0x69030> │ │ │ │ + ldr r2, [pc, #132] @ 75094 <__cxa_atexit@plt+0x69034> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub sl, r6, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 773bc <__cxa_atexit@plt+0x6b35c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 773dc <__cxa_atexit@plt+0x6b37c> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r3, r3, r4, ror #26 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 77460 <__cxa_atexit@plt+0x6b400> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 77470 <__cxa_atexit@plt+0x6b410> │ │ │ │ - cmp r3, r7 │ │ │ │ + add r9, r2, #1 │ │ │ │ + ldr r2, [pc, #112] @ 75098 <__cxa_atexit@plt+0x69038> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmib r3, {r2, r9} │ │ │ │ + ldr r2, [pc, #104] @ 7509c <__cxa_atexit@plt+0x6903c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 75064 <__cxa_atexit@plt+0x69004> │ │ │ │ + mov r0, #8 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 75084 <__cxa_atexit@plt+0x69024> │ │ │ │ + ldr r0, [pc, #24] @ 75088 <__cxa_atexit@plt+0x69028> │ │ │ │ + mov sl, lr │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 77444 <__cxa_atexit@plt+0x6b3e4> │ │ │ │ - strdeq r3, [r3, ip] │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r2, r4, lsr lr │ │ │ │ + orreq r6, r3, r8, lsl #2 │ │ │ │ + cmneq r2, r4, ror #28 │ │ │ │ + cmneq r2, r0, ror lr │ │ │ │ + orreq r6, r3, r4, ror #2 │ │ │ │ + orreq r6, r3, r0, ror #3 │ │ │ │ + orreq r6, r3, r8, lsr r1 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + str r3, [r5, #4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r2, r8, ror r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7750c <__cxa_atexit@plt+0x6b4ac> │ │ │ │ - ldr r2, [pc, #168] @ 7753c <__cxa_atexit@plt+0x6b4dc> │ │ │ │ + bhi 751a0 <__cxa_atexit@plt+0x69140> │ │ │ │ + ldr r3, [pc, #172] @ 751b0 <__cxa_atexit@plt+0x69150> │ │ │ │ + mov r7, r5 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + ands r3, r8, #3 │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + beq 75170 <__cxa_atexit@plt+0x69110> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 75180 <__cxa_atexit@plt+0x69120> │ │ │ │ + ldr r2, [pc, #140] @ 751b4 <__cxa_atexit@plt+0x69154> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 774dc <__cxa_atexit@plt+0x6b47c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7751c <__cxa_atexit@plt+0x6b4bc> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 77540 <__cxa_atexit@plt+0x6b4e0> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 774ec <__cxa_atexit@plt+0x6b48c> │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3, #4] │ │ │ │ + beq 75194 <__cxa_atexit@plt+0x69134> │ │ │ │ + ldr r3, [pc, #112] @ 751b8 <__cxa_atexit@plt+0x69158> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #56] @ 751c0 <__cxa_atexit@plt+0x69160> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7752c <__cxa_atexit@plt+0x6b4cc> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r8, r9 │ │ │ │ - bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 77544 <__cxa_atexit@plt+0x6b4e4> │ │ │ │ + ldr r7, [pc, #20] @ 751bc <__cxa_atexit@plt+0x6915c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 774b4 <__cxa_atexit@plt+0x6b454> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 774f8 <__cxa_atexit@plt+0x6b498> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - cmnpeq r1, r0, lsr #29 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + cmneq r2, r8, asr #31 │ │ │ │ + strdeq r5, [r3, r8] │ │ │ │ + @ instruction: 0x01720f98 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 775b8 <__cxa_atexit@plt+0x6b558> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 775d8 <__cxa_atexit@plt+0x6b578> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7522c <__cxa_atexit@plt+0x691cc> │ │ │ │ + ldr r2, [pc, #104] @ 7524c <__cxa_atexit@plt+0x691ec> │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 775ac <__cxa_atexit@plt+0x6b54c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 775c8 <__cxa_atexit@plt+0x6b568> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r7, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75240 <__cxa_atexit@plt+0x691e0> │ │ │ │ + ldr r3, [pc, #76] @ 75250 <__cxa_atexit@plt+0x691f0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ + ldr r7, [pc, #32] @ 75254 <__cxa_atexit@plt+0x691f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 77568 <__cxa_atexit@plt+0x6b508> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 77594 <__cxa_atexit@plt+0x6b534> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 77614 <__cxa_atexit@plt+0x6b5b4> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + orreq r5, r3, ip, asr #30 │ │ │ │ + cmneq r2, r4, lsl #30 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #28] @ 75294 <__cxa_atexit@plt+0x69234> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #-4]! │ │ │ │ + b 137b8fc <__cxa_atexit@plt+0x136f89c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmneq r2, r4, asr #29 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 752c4 <__cxa_atexit@plt+0x69264> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 752c8 <__cxa_atexit@plt+0x69268> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + orreq r5, r3, ip, lsr #29 │ │ │ │ + @ instruction: 0x01720e90 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 752ec <__cxa_atexit@plt+0x6928c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmneq r2, r8, ror #18 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5], #-12 │ │ │ │ + b 75314 <__cxa_atexit@plt+0x692b4> │ │ │ │ + cmneq r2, r0, asr r9 │ │ │ │ + andeq r0, r0, r7, asr #19 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 753c4 <__cxa_atexit@plt+0x69364> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 75360 <__cxa_atexit@plt+0x69300> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 753a4 <__cxa_atexit@plt+0x69344> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 753b0 <__cxa_atexit@plt+0x69350> │ │ │ │ + ldr r3, [pc, #164] @ 753f0 <__cxa_atexit@plt+0x69390> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r8, [pc, #124] @ 753e4 <__cxa_atexit@plt+0x69384> │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #116] @ 753e8 <__cxa_atexit@plt+0x69388> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #32]! │ │ │ │ + str r8, [r6, #4] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 753e0 <__cxa_atexit@plt+0x69380> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 775fc <__cxa_atexit@plt+0x6b59c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7769c <__cxa_atexit@plt+0x6b63c> │ │ │ │ - ldr r7, [pc, #152] @ 776dc <__cxa_atexit@plt+0x6b67c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 7768c <__cxa_atexit@plt+0x6b62c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 776ac <__cxa_atexit@plt+0x6b64c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 776bc <__cxa_atexit@plt+0x6b65c> │ │ │ │ - ldr r3, [pc, #112] @ 776e8 <__cxa_atexit@plt+0x6b688> │ │ │ │ + ldr r6, [pc, #32] @ 753ec <__cxa_atexit@plt+0x6938c> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r5, r3, r0, asr #28 │ │ │ │ + @ instruction: 0x01835e94 │ │ │ │ + orreq r5, r3, r8, lsl #28 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r7, asr #23 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7549c <__cxa_atexit@plt+0x6943c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #96] @ 754a8 <__cxa_atexit@plt+0x69448> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r1, [pc, #72] @ 754ac <__cxa_atexit@plt+0x6944c> │ │ │ │ + sub r3, r6, #25 │ │ │ │ + add lr, r8, #12 │ │ │ │ + sub r7, r6, #19 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #56] @ 754b0 <__cxa_atexit@plt+0x69450> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + str r7, [r8, #32] │ │ │ │ + stm lr, {r2, r3, sl} │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + str r1, [r8, #28] │ │ │ │ + str r3, [r8, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01835db4 │ │ │ │ + orreq r5, r3, ip, lsl #26 │ │ │ │ + orreq r5, r3, r8, lsl #27 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 75560 <__cxa_atexit@plt+0x69500> │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr lr, [pc, #152] @ 75578 <__cxa_atexit@plt+0x69518> │ │ │ │ + ldr r8, [pc, #152] @ 7557c <__cxa_atexit@plt+0x6951c> │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr ip, [r5, #28] │ │ │ │ + ldr lr, [pc, #132] @ 75580 <__cxa_atexit@plt+0x69520> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str r0, [r7, #32] │ │ │ │ + str lr, [r7, #28] │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + stm lr, {r8, r9, ip} │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r1, [r7, #36] @ 0x24 │ │ │ │ + sub r1, r6, #50 @ 0x32 │ │ │ │ + add lr, r7, #52 @ 0x34 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + str r3, [r7, #8] │ │ │ │ + stm lr, {r1, r2, r3, sl} │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r7, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #60] @ 75584 <__cxa_atexit@plt+0x69524> │ │ │ │ + sub r3, r6, #39 @ 0x27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + str r3, [r7, #80] @ 0x50 │ │ │ │ + str r1, [r7, #76] @ 0x4c │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 776e4 <__cxa_atexit@plt+0x6b684> │ │ │ │ + ldr r7, [pc, #32] @ 75588 <__cxa_atexit@plt+0x69528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7765c <__cxa_atexit@plt+0x6b5fc> │ │ │ │ - ldr r6, [pc, #28] @ 776e0 <__cxa_atexit@plt+0x6b680> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmnpeq r1, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ - ldrdeq r3, [r3, ip] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 77734 <__cxa_atexit@plt+0x6b6d4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 77744 <__cxa_atexit@plt+0x6b6e4> │ │ │ │ - ldr r2, [pc, #68] @ 77764 <__cxa_atexit@plt+0x6b704> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + orreq r5, r3, r0, ror #24 │ │ │ │ + orreq r5, r3, r0, asr #25 │ │ │ │ + cmneq r2, r0, lsl #25 │ │ │ │ + cmneq r2, ip, asr #24 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 755dc <__cxa_atexit@plt+0x6957c> │ │ │ │ + ldr r3, [pc, #56] @ 755e4 <__cxa_atexit@plt+0x69584> │ │ │ │ + add sl, r7, #12 │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r3, [pc, #32] @ 755e8 <__cxa_atexit@plt+0x69588> │ │ │ │ + add lr, r5, #16 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r1, sl} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + b 750f0 <__cxa_atexit@plt+0x69090> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 77704 <__cxa_atexit@plt+0x6b6a4> │ │ │ │ - ldr r6, [pc, #20] @ 77760 <__cxa_atexit@plt+0x6b700> │ │ │ │ - mov r2, #8 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orreq r5, r3, r0, ror fp │ │ │ │ + ldrsbeq r0, [r2, #-188]! @ 0xffffff44 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7564c <__cxa_atexit@plt+0x695ec> │ │ │ │ + ldr r2, [pc, #68] @ 75658 <__cxa_atexit@plt+0x695f8> │ │ │ │ + ldr lr, [pc, #68] @ 7565c <__cxa_atexit@plt+0x695fc> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 75660 <__cxa_atexit@plt+0x69600> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r5, r3, r0, asr #22 │ │ │ │ + orreq r5, r3, r4, lsr #22 │ │ │ │ + cmneq r2, r4, ror #22 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 75684 <__cxa_atexit@plt+0x69624> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmneq r2, r0, lsr fp │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + bcc 75714 <__cxa_atexit@plt+0x696b4> │ │ │ │ + ldr r1, [pc, #112] @ 7572c <__cxa_atexit@plt+0x696cc> │ │ │ │ + ldr ip, [pc, #112] @ 75730 <__cxa_atexit@plt+0x696d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, r1, #2 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr sl, [pc, #100] @ 75734 <__cxa_atexit@plt+0x696d4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #12]! │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r0, [pc, #80] @ 75738 <__cxa_atexit@plt+0x696d8> │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub sl, r6, #18 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + stmib r3, {ip, lr} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #32] @ 7573c <__cxa_atexit@plt+0x696dc> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orreq r3, r3, r4, lsr sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + cmneq r2, r4, ror #21 │ │ │ │ + orreq r5, r3, r0, asr #22 │ │ │ │ + orreq r5, r3, r0, lsr fp │ │ │ │ + cmneq r2, r4, ror sl │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmneq r2, r8, ror sl │ │ │ │ + andeq r0, r0, r6, lsr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ + bcc 757c8 <__cxa_atexit@plt+0x69768> │ │ │ │ + ldr r8, [pc, #120] @ 757e0 <__cxa_atexit@plt+0x69780> │ │ │ │ + ldr r7, [pc, #120] @ 757e4 <__cxa_atexit@plt+0x69784> │ │ │ │ + ldr sl, [pc, #120] @ 757e8 <__cxa_atexit@plt+0x69788> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr lr, [pc, #104] @ 757ec <__cxa_atexit@plt+0x6978c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r9, [r5, #20]! │ │ │ │ + str sl, [r3, #4] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 777a0 <__cxa_atexit@plt+0x6b740> │ │ │ │ - ldr r2, [pc, #40] @ 777b8 <__cxa_atexit@plt+0x6b758> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 777bc <__cxa_atexit@plt+0x6b75c> │ │ │ │ - mov r2, #8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub sl, r6, #18 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #32] @ 757f0 <__cxa_atexit@plt+0x69790> │ │ │ │ + mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r3, r3, r4, asr #19 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 77818 <__cxa_atexit@plt+0x6b7b8> │ │ │ │ - ldr r2, [pc, #68] @ 77820 <__cxa_atexit@plt+0x6b7c0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + cmneq r2, ip, lsl #20 │ │ │ │ + cmneq r2, r0, lsr sl │ │ │ │ + orreq r5, r3, ip, lsl #21 │ │ │ │ + orreq r5, r3, ip, ror sl │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + ldrsheq r0, [r2, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 758b4 <__cxa_atexit@plt+0x69854> │ │ │ │ + ldr lr, [pc, #164] @ 758c4 <__cxa_atexit@plt+0x69864> │ │ │ │ + ldr r0, [r2, #11] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + ldr ip, [r2, #7] │ │ │ │ + ldr sl, [r2, #15] │ │ │ │ + ldr r7, [r2, #23] │ │ │ │ + ldr r1, [r2, #31] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + ldr r0, [r2, #19] │ │ │ │ + ldr r2, [r2, #27] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str ip, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r7, [r3, #-32] @ 0xffffffe0 │ │ │ │ + beq 75898 <__cxa_atexit@plt+0x69838> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 758a4 <__cxa_atexit@plt+0x69844> │ │ │ │ + ldr r2, [pc, #72] @ 758c8 <__cxa_atexit@plt+0x69868> │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7780c <__cxa_atexit@plt+0x6b7ac> │ │ │ │ - ldr r3, [pc, #44] @ 77824 <__cxa_atexit@plt+0x6b7c4> │ │ │ │ - ldr r8, [pc, #44] @ 77828 <__cxa_atexit@plt+0x6b7c8> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ + str r1, [r3, #-32] @ 0xffffffe0 │ │ │ │ + beq 758ac <__cxa_atexit@plt+0x6984c> │ │ │ │ + b 75928 <__cxa_atexit@plt+0x698c8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsbeq r9, [ip, #-32] @ 0xffffffe0 │ │ │ │ - ldrsbeq r9, [ip, #-34] @ 0xffffffde │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 77860 <__cxa_atexit@plt+0x6b800> │ │ │ │ - ldr r8, [pc, #36] @ 77864 <__cxa_atexit@plt+0x6b804> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq r2, ip, lsl r9 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #1 │ │ │ │ + blt 75904 <__cxa_atexit@plt+0x698a4> │ │ │ │ + ldr r2, [pc, #44] @ 75918 <__cxa_atexit@plt+0x698b8> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, r4, lsl #5 │ │ │ │ - cmpeq ip, r6, lsl #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 778ac <__cxa_atexit@plt+0x6b84c> │ │ │ │ - ldr r3, [pc, #48] @ 778bc <__cxa_atexit@plt+0x6b85c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #40] @ 778c0 <__cxa_atexit@plt+0x6b860> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 75910 <__cxa_atexit@plt+0x698b0> │ │ │ │ + b 75928 <__cxa_atexit@plt+0x698c8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r2, ip, asr #17 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 759a0 <__cxa_atexit@plt+0x69940> │ │ │ │ + ldr r3, [pc, #148] @ 759d0 <__cxa_atexit@plt+0x69970> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 759b8 <__cxa_atexit@plt+0x69958> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 759c0 <__cxa_atexit@plt+0x69960> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [pc, #108] @ 759d8 <__cxa_atexit@plt+0x69978> │ │ │ │ + sub r9, r3, #11 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + sub r1, r3, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #92] @ 759dc <__cxa_atexit@plt+0x6997c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + str r1, [r5] │ │ │ │ + b 75a54 <__cxa_atexit@plt+0x699f4> │ │ │ │ + ldr r3, [pc, #44] @ 759d4 <__cxa_atexit@plt+0x69974> │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 75a54 <__cxa_atexit@plt+0x699f4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + ldrdeq r5, [r3, r4] │ │ │ │ + orreq r5, r3, r4, lsl #16 │ │ │ │ + ldrdeq r5, [r3, r4] │ │ │ │ + cmneq r2, r8, lsl #16 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75a40 <__cxa_atexit@plt+0x699e0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [pc, #60] @ 75a4c <__cxa_atexit@plt+0x699ec> │ │ │ │ + sub r9, r6, #11 │ │ │ │ + sub r1, r6, #2 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #44] @ 75a50 <__cxa_atexit@plt+0x699f0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r8, fp │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 75a54 <__cxa_atexit@plt+0x699f4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r3, r0, ror #14 │ │ │ │ + orreq r5, r3, r0, lsr r7 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + ldr r1, [r3, #12]! │ │ │ │ + mov r0, r8 │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + sub fp, r1, r7 │ │ │ │ + cmp fp, #1 │ │ │ │ + blt 75b44 <__cxa_atexit@plt+0x69ae4> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + str r4, [sp] │ │ │ │ + mov r4, r1 │ │ │ │ + str r1, [r5, #24] │ │ │ │ + add r1, r6, #84 @ 0x54 │ │ │ │ + cmp lr, r1 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str fp, [r5, #20] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + bcc 75b60 <__cxa_atexit@plt+0x69b00> │ │ │ │ + ldr r3, [pc, #192] @ 75b88 <__cxa_atexit@plt+0x69b28> │ │ │ │ + ldr lr, [pc, #192] @ 75b8c <__cxa_atexit@plt+0x69b2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r2, [pc, #184] @ 75b90 <__cxa_atexit@plt+0x69b30> │ │ │ │ + sub r3, r1, #39 @ 0x27 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str fp, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r3, [pc, #160] @ 75b94 <__cxa_atexit@plt+0x69b34> │ │ │ │ + add fp, r6, #28 │ │ │ │ + sub r2, r1, #50 @ 0x32 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + stm fp, {r3, r9, sl, lr} │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r1, #2 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - cmpeq ip, sp, lsr r2 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7794c <__cxa_atexit@plt+0x6b8ec> │ │ │ │ + ldr r7, [pc, #80] @ 75b9c <__cxa_atexit@plt+0x69b3c> │ │ │ │ + str ip, [r5, #20] │ │ │ │ + mov fp, r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 750f0 <__cxa_atexit@plt+0x69090> │ │ │ │ + ldr r7, [pc, #48] @ 75b98 <__cxa_atexit@plt+0x69b38> │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str ip, [r2] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r3] │ │ │ │ + b 75b38 <__cxa_atexit@plt+0x69ad8> │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + orreq r5, r3, ip, lsr #14 │ │ │ │ + orreq r5, r3, r4, ror #12 │ │ │ │ + cmneq r2, r0, lsl #13 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq r2, ip, lsl #12 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77958 <__cxa_atexit@plt+0x6b8f8> │ │ │ │ - ldr lr, [pc, #116] @ 77968 <__cxa_atexit@plt+0x6b908> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #104] @ 7796c <__cxa_atexit@plt+0x6b90c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + bcc 75c00 <__cxa_atexit@plt+0x69ba0> │ │ │ │ + ldr r2, [pc, #68] @ 75c0c <__cxa_atexit@plt+0x69bac> │ │ │ │ + ldr lr, [pc, #68] @ 75c10 <__cxa_atexit@plt+0x69bb0> │ │ │ │ + sub r8, r6, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - beq 77940 <__cxa_atexit@plt+0x6b8e0> │ │ │ │ - ldr r3, [pc, #68] @ 77970 <__cxa_atexit@plt+0x6b910> │ │ │ │ - cmp r2, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 75c14 <__cxa_atexit@plt+0x69bb4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #60] @ 77974 <__cxa_atexit@plt+0x6b914> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - orreq r3, r3, r4, asr fp │ │ │ │ - orreq r3, r3, r0, asr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r5, r3, ip, lsl #11 │ │ │ │ + orreq r5, r3, r0, ror r5 │ │ │ │ + @ instruction: 0x01720594 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 75c38 <__cxa_atexit@plt+0x69bd8> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 779ac <__cxa_atexit@plt+0x6b94c> │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #16] @ 779b0 <__cxa_atexit@plt+0x6b950> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + cmp r1, r6 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r8, [r5] │ │ │ │ + bcc 75cc8 <__cxa_atexit@plt+0x69c68> │ │ │ │ + str fp, [sp] │ │ │ │ + ldmib r5, {r1, lr} │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr fp, [r5, #20] │ │ │ │ + ldr sl, [pc, #96] @ 75ce0 <__cxa_atexit@plt+0x69c80> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #72] @ 75ce4 <__cxa_atexit@plt+0x69c84> │ │ │ │ + mov r9, fp │ │ │ │ + sub sl, r6, #2 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - orreq r3, r3, ip, ror #21 │ │ │ │ - orreq r3, r3, r4, ror #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + mov r7, ip │ │ │ │ + str lr, [r2, #24] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #24] @ 75ce8 <__cxa_atexit@plt+0x69c88> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r5, r3, ip, ror r5 │ │ │ │ + orreq r5, r3, r0, ror #10 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r7, lsr #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 75d60 <__cxa_atexit@plt+0x69d00> │ │ │ │ + ldr sl, [pc, #104] @ 75d78 <__cxa_atexit@plt+0x69d18> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 75d7c <__cxa_atexit@plt+0x69d1c> │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #24] @ 75d80 <__cxa_atexit@plt+0x69d20> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r5, r3, ip, ror #9 │ │ │ │ + @ instruction: 0x018354b4 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffff718 │ │ │ │ + andeq r0, r0, r8, lsl #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 77a00 <__cxa_atexit@plt+0x6b9a0> │ │ │ │ - ldr r3, [pc, #56] @ 77a10 <__cxa_atexit@plt+0x6b9b0> │ │ │ │ + bcc 75e44 <__cxa_atexit@plt+0x69de4> │ │ │ │ + ldr ip, [pc, #172] @ 75e64 <__cxa_atexit@plt+0x69e04> │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldr lr, [pc, #168] @ 75e68 <__cxa_atexit@plt+0x69e08> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r7, #4]! │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldm r3, {r0, r2, r3} │ │ │ │ + ldr ip, [pc, #152] @ 75e6c <__cxa_atexit@plt+0x69e0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r1, r6, #50 @ 0x32 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r7, #8] │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str ip, [r7, #28] │ │ │ │ + str sl, [r7, #36] @ 0x24 │ │ │ │ + str lr, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #52] @ 0x34 │ │ │ │ + str r9, [r7, #56] @ 0x38 │ │ │ │ + str r8, [r7, #64] @ 0x40 │ │ │ │ + str r7, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #68] @ 75e70 <__cxa_atexit@plt+0x69e10> │ │ │ │ + sub r3, r6, #39 @ 0x27 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ + str r3, [r7, #80] @ 0x50 │ │ │ │ + str r1, [r7, #76] @ 0x4c │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 75e74 <__cxa_atexit@plt+0x69e14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7d4 │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + orreq r5, r3, r8, lsl #7 │ │ │ │ + ldrdeq r5, [r3, ip] │ │ │ │ + @ instruction: 0x0172039c │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + cmneq r2, r8, asr r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 75ed0 <__cxa_atexit@plt+0x69e70> │ │ │ │ + ldr r3, [pc, #56] @ 75ed8 <__cxa_atexit@plt+0x69e78> │ │ │ │ + add sl, r7, #12 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #44] @ 77a14 <__cxa_atexit@plt+0x6b9b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + ldr r3, [pc, #32] @ 75edc <__cxa_atexit@plt+0x69e7c> │ │ │ │ + add lr, r5, #16 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + stm lr, {r1, r3, r7} │ │ │ │ + b 750f0 <__cxa_atexit@plt+0x69090> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - ldrsheq r9, [ip, #-13] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + orreq r5, r3, ip, ror r2 │ │ │ │ + cmneq r2, r8, ror #5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 77aa4 <__cxa_atexit@plt+0x6ba44> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77ab0 <__cxa_atexit@plt+0x6ba50> │ │ │ │ - ldr lr, [pc, #120] @ 77ac0 <__cxa_atexit@plt+0x6ba60> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r7, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - ldr r3, [pc, #104] @ 77ac4 <__cxa_atexit@plt+0x6ba64> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #12] │ │ │ │ - beq 77a98 <__cxa_atexit@plt+0x6ba38> │ │ │ │ - ldr r3, [pc, #68] @ 77ac8 <__cxa_atexit@plt+0x6ba68> │ │ │ │ - cmp r2, #2 │ │ │ │ + bcc 75f40 <__cxa_atexit@plt+0x69ee0> │ │ │ │ + ldr r2, [pc, #68] @ 75f4c <__cxa_atexit@plt+0x69eec> │ │ │ │ + ldr r1, [pc, #68] @ 75f50 <__cxa_atexit@plt+0x69ef0> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 75f54 <__cxa_atexit@plt+0x69ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #60] @ 77acc <__cxa_atexit@plt+0x6ba6c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - strdeq r3, [r3, ip] │ │ │ │ - strdeq r3, [r3, r8] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 77b04 <__cxa_atexit@plt+0x6baa4> │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #16] @ 77b08 <__cxa_atexit@plt+0x6baa8> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - @ instruction: 0x01833994 │ │ │ │ - orreq r3, r3, ip, lsl #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 77b60 <__cxa_atexit@plt+0x6bb00> │ │ │ │ - ldr lr, [pc, #64] @ 77b70 <__cxa_atexit@plt+0x6bb10> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ 77b74 <__cxa_atexit@plt+0x6bb14> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - ldrheq r8, [ip, #-241] @ 0xffffff0f │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 77c0c <__cxa_atexit@plt+0x6bbac> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r5, r3, ip, asr #4 │ │ │ │ + orreq r5, r3, r0, lsr r2 │ │ │ │ + cmneq r2, r0, ror r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 75f78 <__cxa_atexit@plt+0x69f18> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + cmneq r2, ip, lsr r2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77c18 <__cxa_atexit@plt+0x6bbb8> │ │ │ │ - ldr lr, [pc, #128] @ 77c28 <__cxa_atexit@plt+0x6bbc8> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 75fe8 <__cxa_atexit@plt+0x69f88> │ │ │ │ + ldr r2, [pc, #84] @ 76000 <__cxa_atexit@plt+0x69fa0> │ │ │ │ + ldr r1, [pc, #84] @ 76004 <__cxa_atexit@plt+0x69fa4> │ │ │ │ + ldr r0, [pc, #84] @ 76008 <__cxa_atexit@plt+0x69fa8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stmib r3, {r0, r8} │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add r3, r2, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #28] @ 7600c <__cxa_atexit@plt+0x69fac> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldrsheq r0, [r2, #-16]! │ │ │ │ + cmneq r2, r4, asr #3 │ │ │ │ + orreq r5, r3, r4, asr #4 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmneq r2, r8, lsr #3 │ │ │ │ + andeq r0, r0, r6, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7607c <__cxa_atexit@plt+0x6a01c> │ │ │ │ + ldr lr, [pc, #92] @ 76094 <__cxa_atexit@plt+0x6a034> │ │ │ │ + ldr r7, [pc, #92] @ 76098 <__cxa_atexit@plt+0x6a038> │ │ │ │ + ldr r8, [pc, #92] @ 7609c <__cxa_atexit@plt+0x6a03c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - ldr r0, [pc, #108] @ 77c2c <__cxa_atexit@plt+0x6bbcc> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #4]! │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - beq 77c00 <__cxa_atexit@plt+0x6bba0> │ │ │ │ - ldr r3, [pc, #68] @ 77c30 <__cxa_atexit@plt+0x6bbd0> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [pc, #60] @ 77c34 <__cxa_atexit@plt+0x6bbd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - moveq r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ + ldr sl, [r5, #20]! │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + add lr, r3, #8 │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #28] @ 760a0 <__cxa_atexit@plt+0x6a040> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + cmneq r2, ip, lsr r1 │ │ │ │ + cmneq r2, r0, ror #2 │ │ │ │ + @ instruction: 0x018351b4 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmneq r2, r0, asr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r7 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76158 <__cxa_atexit@plt+0x6a0f8> │ │ │ │ + add ip, r7, #7 │ │ │ │ + ldr lr, [pc, #148] @ 76164 <__cxa_atexit@plt+0x6a104> │ │ │ │ + ldm ip, {r0, r2, ip} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #31] │ │ │ │ + ldr r1, [r7, #19] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r3, #16 │ │ │ │ + tst r8, #3 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ + beq 7613c <__cxa_atexit@plt+0x6a0dc> │ │ │ │ + ldr r1, [r8, #11] │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 76148 <__cxa_atexit@plt+0x6a0e8> │ │ │ │ + ldr r2, [pc, #68] @ 76168 <__cxa_atexit@plt+0x6a108> │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ + beq 76150 <__cxa_atexit@plt+0x6a0f0> │ │ │ │ + b 761d0 <__cxa_atexit@plt+0x6a170> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x01833894 │ │ │ │ - @ instruction: 0x01833890 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [pc, #32] @ 77c6c <__cxa_atexit@plt+0x6bc0c> │ │ │ │ - add r3, r5, #8 │ │ │ │ - and r5, r7, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #16] @ 77c70 <__cxa_atexit@plt+0x6bc10> │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq r2, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 761ac <__cxa_atexit@plt+0x6a14c> │ │ │ │ + ldr r2, [pc, #48] @ 761c0 <__cxa_atexit@plt+0x6a160> │ │ │ │ + str r7, [r5, #24] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #28] │ │ │ │ + beq 761b8 <__cxa_atexit@plt+0x6a158> │ │ │ │ + b 761d0 <__cxa_atexit@plt+0x6a170> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq r2, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76248 <__cxa_atexit@plt+0x6a1e8> │ │ │ │ + ldr r3, [pc, #148] @ 76278 <__cxa_atexit@plt+0x6a218> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 76260 <__cxa_atexit@plt+0x6a200> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76268 <__cxa_atexit@plt+0x6a208> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [pc, #108] @ 76280 <__cxa_atexit@plt+0x6a220> │ │ │ │ + sub r9, r3, #11 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + sub r1, r3, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #92] @ 76284 <__cxa_atexit@plt+0x6a224> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - orreq r3, r3, ip, lsr #16 │ │ │ │ - orreq r3, r3, r4, lsr #16 │ │ │ │ - andeq r0, r5, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + str r1, [r5] │ │ │ │ + b 762fc <__cxa_atexit@plt+0x6a29c> │ │ │ │ + ldr r3, [pc, #44] @ 7627c <__cxa_atexit@plt+0x6a21c> │ │ │ │ + mov r8, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + b 762fc <__cxa_atexit@plt+0x6a29c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + orreq r4, r3, ip, lsr #30 │ │ │ │ + orreq r4, r3, ip, asr pc │ │ │ │ + orreq r4, r3, ip, lsr #30 │ │ │ │ + cmnpeq r1, r0, ror #30 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, lsr #8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 77cc4 <__cxa_atexit@plt+0x6bc64> │ │ │ │ - ldr r1, [pc, #64] @ 77cdc <__cxa_atexit@plt+0x6bc7c> │ │ │ │ - ldr lr, [pc, #64] @ 77ce0 <__cxa_atexit@plt+0x6bc80> │ │ │ │ - ldm r5!, {r0, r2} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r8, r9, sl} │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 77ce4 <__cxa_atexit@plt+0x6bc84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 762e8 <__cxa_atexit@plt+0x6a288> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [pc, #60] @ 762f4 <__cxa_atexit@plt+0x6a294> │ │ │ │ + sub r9, r6, #11 │ │ │ │ + sub r1, r6, #2 │ │ │ │ + sub r0, r0, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #44] @ 762f8 <__cxa_atexit@plt+0x6a298> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + mov r8, fp │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + b 762fc <__cxa_atexit@plt+0x6a29c> │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - cmpeq ip, fp, asr lr │ │ │ │ - cmnpeq r1, r4, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 77e04 <__cxa_atexit@plt+0x6bda4> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01834eb8 │ │ │ │ + orreq r4, r3, r8, lsl #29 │ │ │ │ + mov r3, r5 │ │ │ │ + add sl, r5, #24 │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + mov fp, r8 │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r8, [r7, #8]! │ │ │ │ + sub r1, r1, r2 │ │ │ │ + cmp r1, #1 │ │ │ │ + blt 763e0 <__cxa_atexit@plt+0x6a380> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #84 @ 0x54 │ │ │ │ + str r9, [r5, #16] │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 77d9c <__cxa_atexit@plt+0x6bd3c> │ │ │ │ - ldr ip, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp ip, r6 │ │ │ │ - bcc 77da8 <__cxa_atexit@plt+0x6bd48> │ │ │ │ - stm sp, {r2, fp} │ │ │ │ - ldr r0, [pc, #176] @ 77dd4 <__cxa_atexit@plt+0x6bd74> │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r2, [pc, #160] @ 77dd8 <__cxa_atexit@plt+0x6bd78> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ - ldr r1, [r7, #24] │ │ │ │ - ldr fp, [pc, #144] @ 77ddc <__cxa_atexit@plt+0x6bd7c> │ │ │ │ - add lr, r2, #1 │ │ │ │ - sub r2, r6, #6 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + bcc 763f8 <__cxa_atexit@plt+0x6a398> │ │ │ │ + ldr r3, [pc, #184] @ 7641c <__cxa_atexit@plt+0x6a3bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr fp, [pc, #176] @ 76420 <__cxa_atexit@plt+0x6a3c0> │ │ │ │ + sub r3, r2, #39 @ 0x27 │ │ │ │ ldr fp, [pc, fp] │ │ │ │ - cmp ip, r6 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmdb r5, {r0, r2} │ │ │ │ - stmib r3, {fp, lr} │ │ │ │ - bcc 77db8 <__cxa_atexit@plt+0x6bd58> │ │ │ │ - ldr r1, [pc, #112] @ 77de4 <__cxa_atexit@plt+0x6bd84> │ │ │ │ - ldr lr, [pc, #112] @ 77de8 <__cxa_atexit@plt+0x6bd88> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #16]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r2, r8, r9, sl} │ │ │ │ - mov r8, lr │ │ │ │ - mov r9, r3 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #80] @ 0x50 │ │ │ │ + str fp, [r6, #76] @ 0x4c │ │ │ │ + ldr r3, [pc, #156] @ 76424 <__cxa_atexit@plt+0x6a3c4> │ │ │ │ + add fp, r6, #28 │ │ │ │ + sub r1, r2, #50 @ 0x32 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + stm fp, {r3, r9, sl} │ │ │ │ + ldr r3, [pc, #120] @ 76428 <__cxa_atexit@plt+0x6a3c8> │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + add lr, r6, #48 @ 0x30 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r6, #60] @ 0x3c │ │ │ │ + str r3, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + sub r7, r2, #2 │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 77de0 <__cxa_atexit@plt+0x6bd80> │ │ │ │ + ldr r3, [pc, #72] @ 76430 <__cxa_atexit@plt+0x6a3d0> │ │ │ │ + str ip, [r5, #24] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r5, r7 │ │ │ │ + b 750f0 <__cxa_atexit@plt+0x69090> │ │ │ │ + ldr r7, [pc, #44] @ 7642c <__cxa_atexit@plt+0x6a3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str sl, [r5, #12] │ │ │ │ + str ip, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldm sp, {r5, fp} │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r3, r4, lsl r4 │ │ │ │ - orreq r3, r3, r4, lsr #8 │ │ │ │ - orreq r3, r3, r8, lsl #8 │ │ │ │ - cmnpeq r1, ip, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - cmpeq ip, r3, lsl #27 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r6, r0 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, #84 @ 0x54 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + b 763d4 <__cxa_atexit@plt+0x6a374> │ │ │ │ + @ instruction: 0xfffff230 │ │ │ │ + @ instruction: 0x01834e98 │ │ │ │ + ldrdeq r4, [r3, r0] │ │ │ │ + @ instruction: 0xfffff448 │ │ │ │ + cmnpeq r1, r4, ror #27 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmnpeq r1, r8, ror sp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76494 <__cxa_atexit@plt+0x6a434> │ │ │ │ + ldr r2, [pc, #68] @ 764a0 <__cxa_atexit@plt+0x6a440> │ │ │ │ + ldr lr, [pc, #68] @ 764a4 <__cxa_atexit@plt+0x6a444> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r3, [pc, #28] @ 764a8 <__cxa_atexit@plt+0x6a448> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + strdeq r4, [r3, r8] │ │ │ │ + ldrdeq r4, [r3, ip] │ │ │ │ + cmnpeq r1, r0, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 764cc <__cxa_atexit@plt+0x6a46c> │ │ │ │ + mov r8, r7 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b bc2c50 <__cxa_atexit@plt+0xbb6bf0> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + cmp r1, r6 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r9, [r5] │ │ │ │ + bcc 76560 <__cxa_atexit@plt+0x6a500> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr lr, [r5, #16] │ │ │ │ + ldr fp, [r5, #24] │ │ │ │ + ldr sl, [pc, #96] @ 76578 <__cxa_atexit@plt+0x6a518> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + ldr r7, [pc, #72] @ 7657c <__cxa_atexit@plt+0x6a51c> │ │ │ │ + mov r9, fp │ │ │ │ + sub sl, r6, #2 │ │ │ │ + mov r8, r0 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, ip │ │ │ │ + str lr, [r2, #24] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #24] @ 76580 <__cxa_atexit@plt+0x6a520> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r3, r4, ror #25 │ │ │ │ + orreq r4, r3, r8, asr #25 │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r7, lsr #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 765f0 <__cxa_atexit@plt+0x6a590> │ │ │ │ + ldr sl, [pc, #96] @ 76608 <__cxa_atexit@plt+0x6a5a8> │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r7, lr} │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str sl, [r3, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r0, [pc, #44] @ 7660c <__cxa_atexit@plt+0x6a5ac> │ │ │ │ + sub sl, r6, #2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #24] @ 76610 <__cxa_atexit@plt+0x6a5b0> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r3, r4, asr ip │ │ │ │ + orreq r4, r3, r4, lsr #24 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xfffff84c │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmnpeq r1, r8, asr #23 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - mov r1, r8 │ │ │ │ - cmp r3, r2 │ │ │ │ - bcc 77ecc <__cxa_atexit@plt+0x6be6c> │ │ │ │ - mov r0, r5 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76710 <__cxa_atexit@plt+0x6a6b0> │ │ │ │ ldr lr, [r5] │ │ │ │ - ldr r8, [r0, #4]! │ │ │ │ - cmp r1, #10 │ │ │ │ - ble 77e80 <__cxa_atexit@plt+0x6be20> │ │ │ │ - ldr r1, [pc, #228] @ 77f18 <__cxa_atexit@plt+0x6beb8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr ip, [r5, #12] │ │ │ │ + ldr r1, [pc, #216] @ 76730 <__cxa_atexit@plt+0x6a6d0> │ │ │ │ + str lr, [r3, #28]! │ │ │ │ + mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r3, [pc, #212] @ 77f1c <__cxa_atexit@plt+0x6bebc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #208] @ 77f20 <__cxa_atexit@plt+0x6bec0> │ │ │ │ - add r3, r3, #1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r3, r2 │ │ │ │ - str r9, [r0] │ │ │ │ - bcc 77ef0 <__cxa_atexit@plt+0x6be90> │ │ │ │ - ldr r0, [pc, #144] @ 77f28 <__cxa_atexit@plt+0x6bec8> │ │ │ │ - ldr r1, [pc, #144] @ 77f2c <__cxa_atexit@plt+0x6becc> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ + str r1, [r0, #-24]! @ 0xffffffe8 │ │ │ │ + and r1, r2, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str ip, [r3, #-12] │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + bne 766fc <__cxa_atexit@plt+0x6a69c> │ │ │ │ + ldr r2, [r2, #2] │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r3, r6, #50 @ 0x32 │ │ │ │ + str ip, [r7, #64] @ 0x40 │ │ │ │ + str r1, [sp, #8] │ │ │ │ + str fp, [sp, #4] │ │ │ │ + str r3, [sp] │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ + str r8, [r7, #76] @ 0x4c │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r0, [pc, #128] @ 76734 <__cxa_atexit@plt+0x6a6d4> │ │ │ │ + sub r1, r6, #39 @ 0x27 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r7, #84] @ 0x54 │ │ │ │ + add r1, r7, #32 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #108] @ 76738 <__cxa_atexit@plt+0x6a6d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stm r1, {r0, r9, sl} │ │ │ │ + ldr r0, [pc, #100] @ 7673c <__cxa_atexit@plt+0x6a6dc> │ │ │ │ + add r1, r7, #44 @ 0x2c │ │ │ │ + str lr, [r7, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r0, {r3, r8, lr} │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str sl, [r6, #20] │ │ │ │ - mov r9, r6 │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #80] @ 77f24 <__cxa_atexit@plt+0x6bec4> │ │ │ │ + stm r1, {r0, r3, fp} │ │ │ │ + ldr r0, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r0, #3 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 76740 <__cxa_atexit@plt+0x6a6e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 77f14 <__cxa_atexit@plt+0x6beb4> │ │ │ │ - ldr r3, [r4, #-8] │ │ │ │ - mov r5, r0 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + orreq r4, r3, r4, asr fp │ │ │ │ + @ instruction: 0x01834a94 │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + cmnpeq r1, r0, ror #21 @ p-variant is OBSOLETE │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 76770 <__cxa_atexit@plt+0x6a710> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r3, [pc, #40] @ 76780 <__cxa_atexit@plt+0x6a720> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 76768 <__cxa_atexit@plt+0x6a708> │ │ │ │ + b 76800 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 76784 <__cxa_atexit@plt+0x6a724> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r9, lr │ │ │ │ - mov r1, #28 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - bx r3 │ │ │ │ - cmnpeq r1, r8, ror #9 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffebc │ │ │ │ - orreq r3, r3, ip, lsl r3 │ │ │ │ - orreq r3, r3, ip, lsl #6 │ │ │ │ - cmnpeq r1, r8, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - cmpeq ip, pc, asr ip │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmnpeq r1, ip, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmnpeq r1, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r2, r5 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 77fb8 <__cxa_atexit@plt+0x6bf58> │ │ │ │ - ldr r7, [pc, #120] @ 77fcc <__cxa_atexit@plt+0x6bf6c> │ │ │ │ + bhi 767d8 <__cxa_atexit@plt+0x6a778> │ │ │ │ + ldr r7, [pc, #52] @ 767ec <__cxa_atexit@plt+0x6a78c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r9, sl} │ │ │ │ - beq 77fa0 <__cxa_atexit@plt+0x6bf40> │ │ │ │ - ldr r7, [pc, #104] @ 77fd0 <__cxa_atexit@plt+0x6bf70> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - str r8, [r2, #-8] │ │ │ │ - beq 77fac <__cxa_atexit@plt+0x6bf4c> │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - b 77e04 <__cxa_atexit@plt+0x6bda4> │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 767cc <__cxa_atexit@plt+0x6a76c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 76800 <__cxa_atexit@plt+0x6a7a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 77fd4 <__cxa_atexit@plt+0x6bf74> │ │ │ │ + ldr r7, [pc, #16] @ 767f0 <__cxa_atexit@plt+0x6a790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmnpeq r1, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 78020 <__cxa_atexit@plt+0x6bfc0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmnpeq r1, r0, lsr #20 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r1, r4, lsl #20 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #144] @ 76898 <__cxa_atexit@plt+0x6a838> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76864 <__cxa_atexit@plt+0x6a804> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r8, r3, r2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7686c <__cxa_atexit@plt+0x6a80c> │ │ │ │ + ldr r3, [pc, #100] @ 7689c <__cxa_atexit@plt+0x6a83c> │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 78018 <__cxa_atexit@plt+0x6bfb8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 77e04 <__cxa_atexit@plt+0x6bda4> │ │ │ │ + beq 7688c <__cxa_atexit@plt+0x6a82c> │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r3, [pc, #76] @ 768a0 <__cxa_atexit@plt+0x6a840> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + orreq r4, r3, ip, lsl #18 │ │ │ │ + cmnpeq r1, r4, asr r9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r8, r3, r2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 768fc <__cxa_atexit@plt+0x6a89c> │ │ │ │ + ldr r3, [pc, #88] @ 76928 <__cxa_atexit@plt+0x6a8c8> │ │ │ │ + tst sl, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + beq 7691c <__cxa_atexit@plt+0x6a8bc> │ │ │ │ + str sl, [r5, #12] │ │ │ │ + ldr r3, [pc, #64] @ 7692c <__cxa_atexit@plt+0x6a8cc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + mov r8, r7 │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + orreq r4, r3, r4, ror r8 │ │ │ │ + cmnpeq r1, r8, asr #17 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 77e04 <__cxa_atexit@plt+0x6bda4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r1, r5, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi 780fc <__cxa_atexit@plt+0x6c09c> │ │ │ │ - ldr r7, [pc, #244] @ 78160 <__cxa_atexit@plt+0x6c100> │ │ │ │ - mov r0, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - str r9, [r0, #4] │ │ │ │ - beq 780ec <__cxa_atexit@plt+0x6c08c> │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - ldr r2, [r8, #15] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ + ldr r7, [pc, #12] @ 7695c <__cxa_atexit@plt+0x6a8fc> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r4, r3, r4, lsl r8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r1] │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r1 │ │ │ │ - str r2, [r0] │ │ │ │ - bcc 7810c <__cxa_atexit@plt+0x6c0ac> │ │ │ │ - add r1, r6, #28 │ │ │ │ - cmp r7, r1 │ │ │ │ - str lr, [r0] │ │ │ │ - bcc 78138 <__cxa_atexit@plt+0x6c0d8> │ │ │ │ - ldr r7, [pc, #176] @ 78170 <__cxa_atexit@plt+0x6c110> │ │ │ │ - ldr r0, [pc, #176] @ 78174 <__cxa_atexit@plt+0x6c114> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 769d8 <__cxa_atexit@plt+0x6a978> │ │ │ │ + ldm r5, {r7, r8} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [pc, #104] @ 769f0 <__cxa_atexit@plt+0x6a990> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + sub r0, r6, #26 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub lr, r6, #10 │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r1, [pc, #60] @ 769f4 <__cxa_atexit@plt+0x6a994> │ │ │ │ + add lr, r3, #20 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm lr, {r1, r8, ip} │ │ │ │ + ldr r3, [pc, #44] @ 769f8 <__cxa_atexit@plt+0x6a998> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 769fc <__cxa_atexit@plt+0x6a99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r7, r6, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r9, [r6, #8] │ │ │ │ - stm r7, {r2, r3, sl, lr} │ │ │ │ - mov r9, r6 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r4 │ │ │ │ + andeq r0, r0, r0, lsl r5 │ │ │ │ + cmnpeq r1, r4, lsl #5 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r1, r8, lsr #16 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r1, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76a6c <__cxa_atexit@plt+0x6aa0c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 76a88 <__cxa_atexit@plt+0x6aa28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76a74 <__cxa_atexit@plt+0x6aa14> │ │ │ │ + ldr r3, [pc, #76] @ 76a8c <__cxa_atexit@plt+0x6aa2c> │ │ │ │ + tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 76a5c <__cxa_atexit@plt+0x6a9fc> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r0 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r1, [r8] │ │ │ │ - mov r5, r0 │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r7, [pc, #104] @ 7816c <__cxa_atexit@plt+0x6c10c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - ldr r7, [pc, #80] @ 78168 <__cxa_atexit@plt+0x6c108> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 76a90 <__cxa_atexit@plt+0x6aa30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 78164 <__cxa_atexit@plt+0x6c104> │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - bx ip │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - @ instruction: 0x0171f29c │ │ │ │ - cmnpeq r1, r4, asr #5 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r1, ip, ror #5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffab8 │ │ │ │ - cmpeq ip, fp, lsr sl │ │ │ │ + orreq r4, r3, r4, lsl r7 │ │ │ │ + @ instruction: 0xffff946c │ │ │ │ + @ instruction: 0x0171f19c │ │ │ │ + cmnpeq r1, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 76b2c <__cxa_atexit@plt+0x6aacc> │ │ │ │ + ldr r0, [pc, #128] @ 76b38 <__cxa_atexit@plt+0x6aad8> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #108] @ 76b3c <__cxa_atexit@plt+0x6aadc> │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + beq 76b14 <__cxa_atexit@plt+0x6aab4> │ │ │ │ + ldr lr, [pc, #84] @ 76b40 <__cxa_atexit@plt+0x6aae0> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r2, [r3, #11] │ │ │ │ + tst r7, #3 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + beq 76b24 <__cxa_atexit@plt+0x6aac4> │ │ │ │ + b 76b9c <__cxa_atexit@plt+0x6ab3c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r4, r3, r8, ror #12 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmnpeq r1, r4, lsl r1 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #52] @ 76b8c <__cxa_atexit@plt+0x6ab2c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 76b84 <__cxa_atexit@plt+0x6ab24> │ │ │ │ + b 76b9c <__cxa_atexit@plt+0x6ab3c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmnpeq r1, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 76bdc <__cxa_atexit@plt+0x6ab7c> │ │ │ │ + ldr r3, [pc, #80] @ 76c00 <__cxa_atexit@plt+0x6aba0> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 76bf8 <__cxa_atexit@plt+0x6ab98> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 76c3c <__cxa_atexit@plt+0x6abdc> │ │ │ │ + ldr r2, [pc, #32] @ 76c04 <__cxa_atexit@plt+0x6aba4> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + stmdb r5, {r2, r3} │ │ │ │ + str r3, [r5], #-12 │ │ │ │ + b 76c3c <__cxa_atexit@plt+0x6abdc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0x01834694 │ │ │ │ + cmnpeq r1, r0, asr r0 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b 76c3c <__cxa_atexit@plt+0x6abdc> │ │ │ │ + cmnpeq r1, r8, lsr #32 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r7, asr #13 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 76cd8 <__cxa_atexit@plt+0x6ac78> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq 76c88 <__cxa_atexit@plt+0x6ac28> │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 76cb8 <__cxa_atexit@plt+0x6ac58> │ │ │ │ + adds r7, r1, r2 │ │ │ │ + bmi 76cc4 <__cxa_atexit@plt+0x6ac64> │ │ │ │ + ldr r3, [pc, #140] @ 76d00 <__cxa_atexit@plt+0x6aca0> │ │ │ │ + str r1, [r5, #28] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr lr, [pc, #100] @ 76cf8 <__cxa_atexit@plt+0x6ac98> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 76cf4 <__cxa_atexit@plt+0x6ac94> │ │ │ │ + add r5, r5, #32 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #28] @ 76cfc <__cxa_atexit@plt+0x6ac9c> │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r3, ip, lsr #10 │ │ │ │ + orreq r4, r3, ip, ror #10 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r7, asr #29 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76da0 <__cxa_atexit@plt+0x6ad40> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + mov r0, sl │ │ │ │ + mov r2, r9 │ │ │ │ + str fp, [sp, #12] │ │ │ │ + str r3, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr r3, [pc, #80] @ 76dac <__cxa_atexit@plt+0x6ad4c> │ │ │ │ + add r0, r9, sl │ │ │ │ + mov r1, fp │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [sp] │ │ │ │ + stmib r8, {r3, r7} │ │ │ │ + bl b394 │ │ │ │ + ldr r4, [pc, #56] @ 76db0 <__cxa_atexit@plt+0x6ad50> │ │ │ │ + sub r7, r6, #17 │ │ │ │ + add lr, r8, #12 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr r0, [r5, #32]! │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + stm lr, {r4, r7, sl} │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r3, r0, lsr #9 │ │ │ │ + orreq r4, r3, r0, lsl #9 │ │ │ │ + cmneq r1, ip, lsr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r8, [r5] │ │ │ │ - bcc 781f0 <__cxa_atexit@plt+0x6c190> │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r1, [r5] │ │ │ │ - bcc 78214 <__cxa_atexit@plt+0x6c1b4> │ │ │ │ - ldr r0, [pc, #112] @ 78234 <__cxa_atexit@plt+0x6c1d4> │ │ │ │ - ldr lr, [pc, #112] @ 78238 <__cxa_atexit@plt+0x6c1d8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - add r0, r3, #8 │ │ │ │ + bcc 76e18 <__cxa_atexit@plt+0x6adb8> │ │ │ │ + ldr r1, [pc, #72] @ 76e28 <__cxa_atexit@plt+0x6adc8> │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + ldr lr, [pc, #64] @ 76e2c <__cxa_atexit@plt+0x6adcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r8, r3 │ │ │ │ add lr, pc, lr │ │ │ │ - stm r0, {r2, r8, r9, sl} │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str lr, [r8, #16]! │ │ │ │ + mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - str r1, [r3, #24] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #56] @ 78230 <__cxa_atexit@plt+0x6c1d0> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r1, sl} │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7822c <__cxa_atexit@plt+0x6c1cc> │ │ │ │ + str r0, [r3, #28] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, r4, asr #3 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r1, r0, ror #3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffff9b0 │ │ │ │ - cmpeq ip, r3, lsr r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 78260 <__cxa_atexit@plt+0x6c200> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - @ instruction: 0x0171f19c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + cmneq r1, r8, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 76e9c <__cxa_atexit@plt+0x6ae3c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #96] @ 76eb8 <__cxa_atexit@plt+0x6ae58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 78324 <__cxa_atexit@plt+0x6c2c4> │ │ │ │ - ldr r3, [pc, #256] @ 78384 <__cxa_atexit@plt+0x6c324> │ │ │ │ - mov r7, r5 │ │ │ │ + bhi 76ea4 <__cxa_atexit@plt+0x6ae44> │ │ │ │ + ldr r3, [pc, #76] @ 76ebc <__cxa_atexit@plt+0x6ae5c> │ │ │ │ tst r8, #3 │ │ │ │ + str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq 78314 <__cxa_atexit@plt+0x6c2b4> │ │ │ │ - ldr r3, [r8, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r8, #11] │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - str r9, [r2, #-4] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r1, [pc, #204] @ 78388 <__cxa_atexit@plt+0x6c328> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r7, r1, #1 │ │ │ │ - add r1, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r1 │ │ │ │ - str r7, [r2, #4] │ │ │ │ - bcc 78334 <__cxa_atexit@plt+0x6c2d4> │ │ │ │ - add r1, r6, #28 │ │ │ │ - cmp r0, r1 │ │ │ │ - str lr, [r2] │ │ │ │ - bcc 78360 <__cxa_atexit@plt+0x6c300> │ │ │ │ - ldr r0, [pc, #176] @ 78398 <__cxa_atexit@plt+0x6c338> │ │ │ │ - ldr r2, [pc, #176] @ 7839c <__cxa_atexit@plt+0x6c33c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - add r0, r6, #12 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - stm r0, {r3, r9, sl, lr} │ │ │ │ - mov r9, r6 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + beq 76e8c <__cxa_atexit@plt+0x6ae2c> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 6feb8 <__cxa_atexit@plt+0x63e58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #104] @ 78394 <__cxa_atexit@plt+0x6c334> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - ldr r7, [pc, #80] @ 78390 <__cxa_atexit@plt+0x6c330> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r1 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7838c <__cxa_atexit@plt+0x6c32c> │ │ │ │ + ldr r7, [pc, #20] @ 76ec0 <__cxa_atexit@plt+0x6ae60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - orreq r2, r3, ip, lsr #29 │ │ │ │ - cmnpeq r1, r4, ror r0 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0171f09c │ │ │ │ - ldrsbeq pc, [r1, #-4]! @ │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - cmpeq ip, r3, lsl r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + orreq r4, r3, r4, ror #5 │ │ │ │ + @ instruction: 0xffff903c │ │ │ │ + cmneq r1, ip, ror #26 │ │ │ │ + cmneq r1, r0, asr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r6, [pc, #180] @ 78468 <__cxa_atexit@plt+0x6c408> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r0, r6, #1 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - str r8, [r2, #-4]! │ │ │ │ - cmp r1, r6 │ │ │ │ - str r0, [r5] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - bcc 78424 <__cxa_atexit@plt+0x6c3c4> │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - str lr, [r2] │ │ │ │ - bcc 7844c <__cxa_atexit@plt+0x6c3ec> │ │ │ │ - ldr r1, [pc, #116] @ 78474 <__cxa_atexit@plt+0x6c414> │ │ │ │ - ldr r2, [pc, #116] @ 78478 <__cxa_atexit@plt+0x6c418> │ │ │ │ - add r5, r5, #4 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 76f14 <__cxa_atexit@plt+0x6aeb4> │ │ │ │ + ldr r1, [pc, #52] @ 76f24 <__cxa_atexit@plt+0x6aec4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - add r1, r3, #8 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r1, {r0, r8, r9, sl, lr} │ │ │ │ - mov r8, r2 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r0, #40 @ 0x28 │ │ │ │ - ldr r7, [pc, #64] @ 78470 <__cxa_atexit@plt+0x6c410> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str sl, [r5, #8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7846c <__cxa_atexit@plt+0x6c40c> │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r0, lsr sp │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 76fc4 <__cxa_atexit@plt+0x6af64> │ │ │ │ + ldr ip, [pc, #136] @ 76fe4 <__cxa_atexit@plt+0x6af84> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #10 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [pc, #88] @ 76fe8 <__cxa_atexit@plt+0x6af88> │ │ │ │ + str sl, [r7, #32] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + ldr r7, [pc, #68] @ 76fec <__cxa_atexit@plt+0x6af8c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #36] @ 76ff0 <__cxa_atexit@plt+0x6af90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01832db0 │ │ │ │ - cmneq r1, r8, lsl #31 │ │ │ │ - cmneq r1, ip, lsr #31 │ │ │ │ - @ instruction: 0xfffff774 │ │ │ │ - ldrsheq r8, [ip, #-103] @ 0xffffff99 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r9 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 784c4 <__cxa_atexit@plt+0x6c464> │ │ │ │ - ldr r3, [pc, #56] @ 784dc <__cxa_atexit@plt+0x6c47c> │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + cmneq r1, r4, lsr #25 │ │ │ │ + cmnpeq r1, ip, lsr r2 @ p-variant is OBSOLETE │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7706c <__cxa_atexit@plt+0x6b00c> │ │ │ │ + ldm r5, {r7, r8} │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r9, [pc, #104] @ 77084 <__cxa_atexit@plt+0x6b024> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + sub r0, r6, #26 │ │ │ │ + add r9, pc, r9 │ │ │ │ + sub lr, r6, #10 │ │ │ │ + ldr ip, [r5, #20] │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r9, [r3, #4] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r1, [pc, #60] @ 77088 <__cxa_atexit@plt+0x6b028> │ │ │ │ + add lr, r3, #20 │ │ │ │ + str r2, [r3, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm lr, {r1, r8, ip} │ │ │ │ + ldr r3, [pc, #44] @ 7708c <__cxa_atexit@plt+0x6b02c> │ │ │ │ + add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ 784e0 <__cxa_atexit@plt+0x6c480> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #40] @ 784e4 <__cxa_atexit@plt+0x6c484> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ 784e8 <__cxa_atexit@plt+0x6c488> │ │ │ │ + add r9, r3, #2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 77090 <__cxa_atexit@plt+0x6b030> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq r2, [r3, ip] │ │ │ │ - orreq r2, r3, r4, lsr #29 │ │ │ │ - @ instruction: 0x0171ef9c │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + ldrsheq lr, [r1, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0x0171f194 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmnpeq r1, r8, ror #2 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78520 <__cxa_atexit@plt+0x6c4c0> │ │ │ │ - ldr r2, [pc, #28] @ 7852c <__cxa_atexit@plt+0x6c4cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 77130 <__cxa_atexit@plt+0x6b0d0> │ │ │ │ + ldr ip, [pc, #136] @ 77150 <__cxa_atexit@plt+0x6b0f0> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r2, r6, #26 │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r6, #10 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str ip, [r7, #4] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [pc, #88] @ 77154 <__cxa_atexit@plt+0x6b0f4> │ │ │ │ + str sl, [r7, #32] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r0, [r7, #28] │ │ │ │ + ldr r7, [pc, #68] @ 77158 <__cxa_atexit@plt+0x6b0f8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #36] @ 7715c <__cxa_atexit@plt+0x6b0fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r3, r8, ror ip │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcf0 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + cmneq r1, r8, lsr fp │ │ │ │ + ldrsbeq pc, [r1, #-0]! @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 78594 <__cxa_atexit@plt+0x6c534> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7859c <__cxa_atexit@plt+0x6c53c> │ │ │ │ - ldr r1, [pc, #76] @ 785b0 <__cxa_atexit@plt+0x6c550> │ │ │ │ - add lr, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #52] @ 785b4 <__cxa_atexit@plt+0x6c554> │ │ │ │ + bhi 771dc <__cxa_atexit@plt+0x6b17c> │ │ │ │ + ldr lr, [pc, #104] @ 771ec <__cxa_atexit@plt+0x6b18c> │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r0, [pc, #96] @ 771f0 <__cxa_atexit@plt+0x6b190> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r1, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - mov r6, r3 │ │ │ │ - b 785a4 <__cxa_atexit@plt+0x6c544> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r2, [r3, r4] │ │ │ │ - orreq r2, r3, r4, asr lr │ │ │ │ - cmneq r1, r4, ror pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 785fc <__cxa_atexit@plt+0x6c59c> │ │ │ │ - ldr r2, [pc, #40] @ 78604 <__cxa_atexit@plt+0x6c5a4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 78608 <__cxa_atexit@plt+0x6c5a8> │ │ │ │ + str lr, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r2} │ │ │ │ + beq 771c8 <__cxa_atexit@plt+0x6b168> │ │ │ │ + ldr r2, [pc, #68] @ 771f4 <__cxa_atexit@plt+0x6b194> │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + beq 771d4 <__cxa_atexit@plt+0x6b174> │ │ │ │ + b 77238 <__cxa_atexit@plt+0x6b1d8> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, r4, lsl #30 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orreq r3, r3, r4, lsr #31 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78634 <__cxa_atexit@plt+0x6c5d4> │ │ │ │ + ldr r3, [pc, #36] @ 7722c <__cxa_atexit@plt+0x6b1cc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + beq 77224 <__cxa_atexit@plt+0x6b1c4> │ │ │ │ + b 77238 <__cxa_atexit@plt+0x6b1d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78648 <__cxa_atexit@plt+0x6c5e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 77260 <__cxa_atexit@plt+0x6b200> │ │ │ │ + ldr r3, [pc, #92] @ 772a8 <__cxa_atexit@plt+0x6b248> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 77290 <__cxa_atexit@plt+0x6b230> │ │ │ │ + b 772b8 <__cxa_atexit@plt+0x6b258> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77298 <__cxa_atexit@plt+0x6b238> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r3, r0, asr fp │ │ │ │ - ldrsheq lr, [r1, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 786c0 <__cxa_atexit@plt+0x6c660> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 786c8 <__cxa_atexit@plt+0x6c668> │ │ │ │ - ldr lr, [pc, #88] @ 786dc <__cxa_atexit@plt+0x6c67c> │ │ │ │ - ldr r0, [pc, #88] @ 786e0 <__cxa_atexit@plt+0x6c680> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r9, {r0, r1, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ 786e4 <__cxa_atexit@plt+0x6c684> │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #44] @ 772ac <__cxa_atexit@plt+0x6b24c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 786d0 <__cxa_atexit@plt+0x6c670> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - orreq r2, r3, ip, lsr #21 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + ldrdeq r3, [r3, r4] │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 7730c <__cxa_atexit@plt+0x6b2ac> │ │ │ │ + ldr r3, [pc, #144] @ 7735c <__cxa_atexit@plt+0x6b2fc> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 77340 <__cxa_atexit@plt+0x6b2e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77348 <__cxa_atexit@plt+0x6b2e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 77360 <__cxa_atexit@plt+0x6b300> │ │ │ │ + add r7, r7, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + b 77330 <__cxa_atexit@plt+0x6b2d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77348 <__cxa_atexit@plt+0x6b2e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #44] @ 77358 <__cxa_atexit@plt+0x6b2f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, ip, ror #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq r1, r0, lsr lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, r8, lsr #28 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq r3, r3, r0, asr lr │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 787ac <__cxa_atexit@plt+0x6c74c> │ │ │ │ - ldr r0, [pc, #116] @ 787bc <__cxa_atexit@plt+0x6c75c> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - ldr r9, [pc, #100] @ 787c0 <__cxa_atexit@plt+0x6c760> │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr sl, [pc, #96] @ 787c4 <__cxa_atexit@plt+0x6c764> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #68] @ 787c8 <__cxa_atexit@plt+0x6c768> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add sl, r3, #8 │ │ │ │ + bcc 773a4 <__cxa_atexit@plt+0x6b344> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ 773b0 <__cxa_atexit@plt+0x6b350> │ │ │ │ + add r7, r7, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01833dbc │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 773fc <__cxa_atexit@plt+0x6b39c> │ │ │ │ + ldr r7, [pc, #56] @ 77414 <__cxa_atexit@plt+0x6b3b4> │ │ │ │ + ldr r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 77418 <__cxa_atexit@plt+0x6b3b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq r1, r4, lsl lr │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 77464 <__cxa_atexit@plt+0x6b404> │ │ │ │ + ldr r7, [pc, #56] @ 7747c <__cxa_atexit@plt+0x6b41c> │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #4]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 77480 <__cxa_atexit@plt+0x6b420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - orreq r2, r3, r8, lsl sl │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0x0171ed94 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 78868 <__cxa_atexit@plt+0x6c808> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 78874 <__cxa_atexit@plt+0x6c814> │ │ │ │ - ldr lr, [pc, #132] @ 78884 <__cxa_atexit@plt+0x6c824> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ 78888 <__cxa_atexit@plt+0x6c828> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r1, r3, r9} │ │ │ │ - ldr r0, [pc, #104] @ 7888c <__cxa_atexit@plt+0x6c82c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #88] @ 78890 <__cxa_atexit@plt+0x6c830> │ │ │ │ - ldr r8, [pc, #88] @ 78894 <__cxa_atexit@plt+0x6c834> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - add lr, r2, #12 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - ldr r5, [pc, #72] @ 78898 <__cxa_atexit@plt+0x6c838> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r0, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + cmneq r1, ip, lsr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 774ac <__cxa_atexit@plt+0x6b44c> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 774c0 <__cxa_atexit@plt+0x6b460> │ │ │ │ + ldr r7, [pc, #8] @ 774bc <__cxa_atexit@plt+0x6b45c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmneq r1, r0, ror sp │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 7750c <__cxa_atexit@plt+0x6b4ac> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 7752c <__cxa_atexit@plt+0x6b4cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7755c <__cxa_atexit@plt+0x6b4fc> │ │ │ │ + ldr r2, [pc, #164] @ 77598 <__cxa_atexit@plt+0x6b538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - orreq r2, r3, ip, lsr #18 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r1, r0, lsr #24 │ │ │ │ - cmneq r1, r4, ror ip │ │ │ │ - orreq r2, r3, r0, lsl r9 │ │ │ │ + ldr r3, [pc, #116] @ 77588 <__cxa_atexit@plt+0x6b528> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #104] @ 7758c <__cxa_atexit@plt+0x6b52c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77568 <__cxa_atexit@plt+0x6b508> │ │ │ │ + ldr r2, [pc, #80] @ 77594 <__cxa_atexit@plt+0x6b534> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #44] @ 77590 <__cxa_atexit@plt+0x6b530> │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 77570 <__cxa_atexit@plt+0x6b510> │ │ │ │ + ldr r6, [pc, #20] @ 77584 <__cxa_atexit@plt+0x6b524> │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + orreq r3, r3, r4, asr #26 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0x01833c90 │ │ │ │ + @ instruction: 0x01833d90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 788d0 <__cxa_atexit@plt+0x6c870> │ │ │ │ - ldr r2, [pc, #28] @ 788dc <__cxa_atexit@plt+0x6c87c> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 775d8 <__cxa_atexit@plt+0x6b578> │ │ │ │ + ldr r2, [pc, #44] @ 775f0 <__cxa_atexit@plt+0x6b590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r3, r8, asr #17 │ │ │ │ - cmneq r1, ip, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78924 <__cxa_atexit@plt+0x6c8c4> │ │ │ │ - ldr r2, [pc, #40] @ 7892c <__cxa_atexit@plt+0x6c8cc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 78930 <__cxa_atexit@plt+0x6c8d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + ldr r3, [pc, #20] @ 775f4 <__cxa_atexit@plt+0x6b594> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, r0, asr #25 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 774c0 <__cxa_atexit@plt+0x6b460> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 77648 <__cxa_atexit@plt+0x6b5e8> │ │ │ │ + ldr r2, [pc, #44] @ 77660 <__cxa_atexit@plt+0x6b600> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 77664 <__cxa_atexit@plt+0x6b604> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, r0, lsr #23 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 776ac <__cxa_atexit@plt+0x6b64c> │ │ │ │ + ldr r7, [pc, #52] @ 776c0 <__cxa_atexit@plt+0x6b660> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 776a0 <__cxa_atexit@plt+0x6b640> │ │ │ │ + mov r7, r8 │ │ │ │ + b 776d0 <__cxa_atexit@plt+0x6b670> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 776c4 <__cxa_atexit@plt+0x6b664> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, r0, lsl #23 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r1, r0, ror fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7895c <__cxa_atexit@plt+0x6c8fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78970 <__cxa_atexit@plt+0x6c910> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 77714 <__cxa_atexit@plt+0x6b6b4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 77758 <__cxa_atexit@plt+0x6b6f8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 777b4 <__cxa_atexit@plt+0x6b754> │ │ │ │ + ldr r2, [pc, #208] @ 777cc <__cxa_atexit@plt+0x6b76c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, r8, lsr #16 │ │ │ │ - cmneq r1, r4, lsl #24 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 789e8 <__cxa_atexit@plt+0x6c988> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 789f0 <__cxa_atexit@plt+0x6c990> │ │ │ │ - ldr lr, [pc, #88] @ 78a04 <__cxa_atexit@plt+0x6c9a4> │ │ │ │ - ldr r0, [pc, #88] @ 78a08 <__cxa_atexit@plt+0x6c9a8> │ │ │ │ - add r8, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ 78a0c <__cxa_atexit@plt+0x6c9ac> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + ldr r1, [pc, #164] @ 777c4 <__cxa_atexit@plt+0x6b764> │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ands r1, r3, #3 │ │ │ │ + str r7, [r2] │ │ │ │ + beq 77788 <__cxa_atexit@plt+0x6b728> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77794 <__cxa_atexit@plt+0x6b734> │ │ │ │ + ldr r2, [pc, #128] @ 777c8 <__cxa_atexit@plt+0x6b768> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 777b4 <__cxa_atexit@plt+0x6b754> │ │ │ │ + ldr r2, [pc, #96] @ 777d0 <__cxa_atexit@plt+0x6b770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 789f8 <__cxa_atexit@plt+0x6c998> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - orreq r2, r3, r4, lsl #15 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r5, [pc, #56] @ 777d4 <__cxa_atexit@plt+0x6b774> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #48] @ 777d8 <__cxa_atexit@plt+0x6b778> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + orreq r3, r3, r8, lsl #23 │ │ │ │ + orreq r3, r3, r4, ror #20 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + orreq r3, r3, r0, asr #21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77814 <__cxa_atexit@plt+0x6b7b4> │ │ │ │ + ldr r2, [pc, #56] @ 7783c <__cxa_atexit@plt+0x6b7dc> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r5, [pc, #24] @ 77834 <__cxa_atexit@plt+0x6b7d4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #16] @ 77838 <__cxa_atexit@plt+0x6b7d8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r3, r3, r0, asr #20 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 77868 <__cxa_atexit@plt+0x6b808> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 77860 <__cxa_atexit@plt+0x6b800> │ │ │ │ + b 776d0 <__cxa_atexit@plt+0x6b670> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, asr #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq r1, r0, lsr fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 78ac8 <__cxa_atexit@plt+0x6ca68> │ │ │ │ - ldr r0, [pc, #104] @ 78ad8 <__cxa_atexit@plt+0x6ca78> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr lr, [pc, #100] @ 78adc <__cxa_atexit@plt+0x6ca7c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - ldr r9, [pc, #92] @ 78ae0 <__cxa_atexit@plt+0x6ca80> │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [pc, #88] @ 78ae4 <__cxa_atexit@plt+0x6ca84> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7788c <__cxa_atexit@plt+0x6b82c> │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5] │ │ │ │ + b 774c0 <__cxa_atexit@plt+0x6b460> │ │ │ │ + ldr r7, [pc, #12] @ 778a0 <__cxa_atexit@plt+0x6b840> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + cmneq r1, ip, lsl #19 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 77960 <__cxa_atexit@plt+0x6b900> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 7790c <__cxa_atexit@plt+0x6b8ac> │ │ │ │ + mov r3, r5 │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 77928 <__cxa_atexit@plt+0x6b8c8> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 77970 <__cxa_atexit@plt+0x6b910> │ │ │ │ + ldr r7, [pc, #196] @ 779b4 <__cxa_atexit@plt+0x6b954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r3, [sl, #1] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r2, r8, sl} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - strdeq r2, [r3, r0] │ │ │ │ - cmneq r1, r0, lsr #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi 78b84 <__cxa_atexit@plt+0x6cb24> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 78b90 <__cxa_atexit@plt+0x6cb30> │ │ │ │ - ldr lr, [pc, #132] @ 78ba0 <__cxa_atexit@plt+0x6cb40> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ 78ba4 <__cxa_atexit@plt+0x6cb44> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [pc, #104] @ 78ba8 <__cxa_atexit@plt+0x6cb48> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r9, [pc, #100] @ 78bac <__cxa_atexit@plt+0x6cb4c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r8, [pc, #88] @ 78bb0 <__cxa_atexit@plt+0x6cb50> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ldr r5, [pc, #72] @ 78bb4 <__cxa_atexit@plt+0x6cb54> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r9, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [pc, #144] @ 779a4 <__cxa_atexit@plt+0x6b944> │ │ │ │ + ldr r7, [sl, #2] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7797c <__cxa_atexit@plt+0x6b91c> │ │ │ │ + ldr r7, [pc, #108] @ 779b0 <__cxa_atexit@plt+0x6b950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 779ac <__cxa_atexit@plt+0x6b94c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - orreq r2, r3, r4, lsl r6 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq r1, r4, lsl #18 │ │ │ │ - cmneq r1, r4, asr #18 │ │ │ │ - strdeq r2, [r3, r4] │ │ │ │ + ldr r7, [pc, #48] @ 779a8 <__cxa_atexit@plt+0x6b948> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 77984 <__cxa_atexit@plt+0x6b924> │ │ │ │ + ldr r7, [pc, #28] @ 779a0 <__cxa_atexit@plt+0x6b940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq r1, r4, asr #17 │ │ │ │ + @ instruction: 0x01833890 │ │ │ │ + @ instruction: 0x01833994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78bec <__cxa_atexit@plt+0x6cb8c> │ │ │ │ - ldr r2, [pc, #28] @ 78bf8 <__cxa_atexit@plt+0x6cb98> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 779f4 <__cxa_atexit@plt+0x6b994> │ │ │ │ + ldr r2, [pc, #44] @ 77a0c <__cxa_atexit@plt+0x6b9ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r3, ip, lsr #11 │ │ │ │ - cmneq r1, r0, lsr #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78c40 <__cxa_atexit@plt+0x6cbe0> │ │ │ │ - ldr r2, [pc, #40] @ 78c48 <__cxa_atexit@plt+0x6cbe8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 78c4c <__cxa_atexit@plt+0x6cbec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, r4, ror #16 │ │ │ │ + ldr r3, [pc, #20] @ 77a10 <__cxa_atexit@plt+0x6b9b0> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, r4, lsr #17 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78c78 <__cxa_atexit@plt+0x6cc18> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77a50 <__cxa_atexit@plt+0x6b9f0> │ │ │ │ + ldr r7, [pc, #56] @ 77a68 <__cxa_atexit@plt+0x6ba08> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 77a44 <__cxa_atexit@plt+0x6b9e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 776d0 <__cxa_atexit@plt+0x6b670> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 77a6c <__cxa_atexit@plt+0x6ba0c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78c8c <__cxa_atexit@plt+0x6cc2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xfffffc98 │ │ │ │ + cmneq r1, r8, asr #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 77aac <__cxa_atexit@plt+0x6ba4c> │ │ │ │ + ldr r2, [pc, #44] @ 77ac4 <__cxa_atexit@plt+0x6ba64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r3, ip, lsl #10 │ │ │ │ - ldrsheq lr, [r1, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + ldr r3, [pc, #20] @ 77ac8 <__cxa_atexit@plt+0x6ba68> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, ip, lsr r7 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 78d04 <__cxa_atexit@plt+0x6cca4> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 77b28 <__cxa_atexit@plt+0x6bac8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 78d0c <__cxa_atexit@plt+0x6ccac> │ │ │ │ - ldr lr, [pc, #88] @ 78d20 <__cxa_atexit@plt+0x6ccc0> │ │ │ │ - ldr r0, [pc, #88] @ 78d24 <__cxa_atexit@plt+0x6ccc4> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc 77b34 <__cxa_atexit@plt+0x6bad4> │ │ │ │ + ldr r1, [pc, #72] @ 77b44 <__cxa_atexit@plt+0x6bae4> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #60] @ 77b48 <__cxa_atexit@plt+0x6bae8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #52] @ 77b4c <__cxa_atexit@plt+0x6baec> │ │ │ │ + add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #64] @ 78d28 <__cxa_atexit@plt+0x6ccc8> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 78d14 <__cxa_atexit@plt+0x6ccb4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - orreq r2, r3, ip, ror #8 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ + orreq r3, r3, ip, lsr r6 │ │ │ │ + orreq r3, r3, ip, asr r6 │ │ │ │ + orreq r3, r3, r4, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 77b78 <__cxa_atexit@plt+0x6bb18> │ │ │ │ + str r8, [r7] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, fp │ │ │ │ + b 77b8c <__cxa_atexit@plt+0x6bb2c> │ │ │ │ + ldr r7, [pc, #8] @ 77b88 <__cxa_atexit@plt+0x6bb28> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + ldrheq lr, [r1, #-108]! @ 0xffffff94 │ │ │ │ + mov fp, r7 │ │ │ │ + ldr r7, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 77c04 <__cxa_atexit@plt+0x6bba4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 77c24 <__cxa_atexit@plt+0x6bbc4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77c54 <__cxa_atexit@plt+0x6bbf4> │ │ │ │ + ldr r2, [pc, #212] @ 77c94 <__cxa_atexit@plt+0x6bc34> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #192] @ 77c98 <__cxa_atexit@plt+0x6bc38> │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #184] @ 77c9c <__cxa_atexit@plt+0x6bc3c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #120] @ 77c84 <__cxa_atexit@plt+0x6bc24> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #108] @ 77c88 <__cxa_atexit@plt+0x6bc28> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 77c64 <__cxa_atexit@plt+0x6bc04> │ │ │ │ + ldr r2, [pc, #84] @ 77c90 <__cxa_atexit@plt+0x6bc30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, lsr #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq r1, r4, lsr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + ldr r6, [pc, #48] @ 77c8c <__cxa_atexit@plt+0x6bc2c> │ │ │ │ + mov r2, #32 │ │ │ │ + add r6, pc, r6 │ │ │ │ + b 77c70 <__cxa_atexit@plt+0x6bc10> │ │ │ │ + ldr r6, [pc, #20] @ 77c80 <__cxa_atexit@plt+0x6bc20> │ │ │ │ + mov r2, #8 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + orreq r3, r3, ip, asr #12 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0x01833598 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + orreq r3, r3, r8, lsr #13 │ │ │ │ + @ instruction: 0x018336bc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78de8 <__cxa_atexit@plt+0x6cd88> │ │ │ │ - ldr r2, [pc, #108] @ 78df8 <__cxa_atexit@plt+0x6cd98> │ │ │ │ - ldr lr, [pc, #108] @ 78dfc <__cxa_atexit@plt+0x6cd9c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 77d08 <__cxa_atexit@plt+0x6bca8> │ │ │ │ + ldr r2, [pc, #88] @ 77d20 <__cxa_atexit@plt+0x6bcc0> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #96] @ 78e00 <__cxa_atexit@plt+0x6cda0> │ │ │ │ str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #84] @ 78e04 <__cxa_atexit@plt+0x6cda4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #16] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #68] @ 77d24 <__cxa_atexit@plt+0x6bcc4> │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #60] @ 77d28 <__cxa_atexit@plt+0x6bcc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r7, r3, #16 │ │ │ │ + stm r7, {r1, r3, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - orreq r2, r3, ip, asr #7 │ │ │ │ - @ instruction: 0x0171e790 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi 78e9c <__cxa_atexit@plt+0x6ce3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 78ea8 <__cxa_atexit@plt+0x6ce48> │ │ │ │ - ldr sl, [pc, #124] @ 78eb8 <__cxa_atexit@plt+0x6ce58> │ │ │ │ - ldr r9, [pc, #124] @ 78ebc <__cxa_atexit@plt+0x6ce5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 78ec0 <__cxa_atexit@plt+0x6ce60> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr ip, [pc, #92] @ 78ec4 <__cxa_atexit@plt+0x6ce64> │ │ │ │ - ldr r8, [pc, #92] @ 78ec8 <__cxa_atexit@plt+0x6ce68> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ldr r0, [pc, #72] @ 78ecc <__cxa_atexit@plt+0x6ce6c> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, ip, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, lr │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r2, r3, r8, ror #5 │ │ │ │ - cmneq r1, ip, ror #11 │ │ │ │ - cmneq r1, r8, lsl r6 │ │ │ │ - ldrdeq r2, [r3, ip] │ │ │ │ + ldr r3, [pc, #28] @ 77d2c <__cxa_atexit@plt+0x6bccc> │ │ │ │ + mov r2, #32 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + orreq r3, r3, r0, lsr #11 │ │ │ │ + @ instruction: 0x018335b4 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 77b8c <__cxa_atexit@plt+0x6bb2c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 78f04 <__cxa_atexit@plt+0x6cea4> │ │ │ │ - ldr r2, [pc, #28] @ 78f10 <__cxa_atexit@plt+0x6ceb0> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 77d80 <__cxa_atexit@plt+0x6bd20> │ │ │ │ + ldr r2, [pc, #44] @ 77d98 <__cxa_atexit@plt+0x6bd38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01832294 │ │ │ │ - cmneq r1, r8, lsl #12 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 78f58 <__cxa_atexit@plt+0x6cef8> │ │ │ │ - ldr r2, [pc, #40] @ 78f60 <__cxa_atexit@plt+0x6cf00> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 78f64 <__cxa_atexit@plt+0x6cf04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, ip, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 78f90 <__cxa_atexit@plt+0x6cf30> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 78fa4 <__cxa_atexit@plt+0x6cf44> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - strdeq r2, [r3, r4] │ │ │ │ - ldrsheq lr, [r1, #-80]! @ 0xffffffb0 │ │ │ │ + ldr r3, [pc, #20] @ 77d9c <__cxa_atexit@plt+0x6bd3c> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r3, r8, ror #8 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 79014 <__cxa_atexit@plt+0x6cfb4> │ │ │ │ + bhi 77df8 <__cxa_atexit@plt+0x6bd98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 79020 <__cxa_atexit@plt+0x6cfc0> │ │ │ │ - ldr lr, [pc, #84] @ 79030 <__cxa_atexit@plt+0x6cfd0> │ │ │ │ - ldr r0, [pc, #84] @ 79034 <__cxa_atexit@plt+0x6cfd4> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + bcc 77e04 <__cxa_atexit@plt+0x6bda4> │ │ │ │ + ldr r1, [pc, #68] @ 77e14 <__cxa_atexit@plt+0x6bdb4> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ 79038 <__cxa_atexit@plt+0x6cfd8> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #48] @ 77e18 <__cxa_atexit@plt+0x6bdb8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r0, r5} │ │ │ │ mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - orreq r2, r3, r4, asr r1 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0171e498 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq r1, r4, lsr #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 790f0 <__cxa_atexit@plt+0x6d090> │ │ │ │ - ldr r2, [pc, #100] @ 79100 <__cxa_atexit@plt+0x6d0a0> │ │ │ │ - ldr lr, [pc, #100] @ 79104 <__cxa_atexit@plt+0x6d0a4> │ │ │ │ - ldr r9, [pc, #100] @ 79108 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr sl, [pc, #88] @ 7910c <__cxa_atexit@plt+0x6d0ac> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + orreq r3, r3, r8, ror #6 │ │ │ │ + orreq r3, r3, r8, ror r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 77e60 <__cxa_atexit@plt+0x6be00> │ │ │ │ + ldr r7, [pc, #52] @ 77e74 <__cxa_atexit@plt+0x6be14> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + beq 77e54 <__cxa_atexit@plt+0x6bdf4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77e84 <__cxa_atexit@plt+0x6be24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 77e78 <__cxa_atexit@plt+0x6be18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - orreq r2, r3, r8, asr #1 │ │ │ │ - @ instruction: 0x0171e498 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + ldrsbeq lr, [r1, #-52]! @ 0xffffffcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7919c <__cxa_atexit@plt+0x6d13c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 77f00 <__cxa_atexit@plt+0x6bea0> │ │ │ │ + cmp r1, #3 │ │ │ │ + bne 77f3c <__cxa_atexit@plt+0x6bedc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 791a8 <__cxa_atexit@plt+0x6d148> │ │ │ │ - ldr r9, [pc, #116] @ 791b8 <__cxa_atexit@plt+0x6d158> │ │ │ │ - ldr r0, [pc, #116] @ 791bc <__cxa_atexit@plt+0x6d15c> │ │ │ │ - ldr lr, [pc, #116] @ 791c0 <__cxa_atexit@plt+0x6d160> │ │ │ │ - ldr r8, [pc, #116] @ 791c4 <__cxa_atexit@plt+0x6d164> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ 791c8 <__cxa_atexit@plt+0x6d168> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ + add r2, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 77f9c <__cxa_atexit@plt+0x6bf3c> │ │ │ │ + ldr lr, [pc, #272] @ 77fcc <__cxa_atexit@plt+0x6bf6c> │ │ │ │ + ldr r1, [r3, #1] │ │ │ │ + ldr r3, [r3, #5] │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #64] @ 791cc <__cxa_atexit@plt+0x6d16c> │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [pc, #252] @ 77fd0 <__cxa_atexit@plt+0x6bf70> │ │ │ │ + add r9, r6, #8 │ │ │ │ + sub r0, r2, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #240] @ 77fd4 <__cxa_atexit@plt+0x6bf74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + stm r9, {r3, r7, r8} │ │ │ │ + add r3, r6, #20 │ │ │ │ + stm r3, {r1, r6, lr} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq r1, r0, lsl r3 │ │ │ │ - ldrsheq lr, [r1, #-36]! @ 0xffffffdc │ │ │ │ - ldrdeq r1, [r3, r8] │ │ │ │ - ldrdeq r1, [r3, r8] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 79204 <__cxa_atexit@plt+0x6d1a4> │ │ │ │ - ldr r2, [pc, #28] @ 79210 <__cxa_atexit@plt+0x6d1b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strexeq r1, r4, [r3] │ │ │ │ - ldrsheq lr, [r1, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 79258 <__cxa_atexit@plt+0x6d1f8> │ │ │ │ - ldr r2, [pc, #40] @ 79260 <__cxa_atexit@plt+0x6d200> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 79264 <__cxa_atexit@plt+0x6d204> │ │ │ │ + bx ip │ │ │ │ + ldr r1, [pc, #176] @ 77fb8 <__cxa_atexit@plt+0x6bf58> │ │ │ │ + ldr r3, [r3, #2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 77f70 <__cxa_atexit@plt+0x6bf10> │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 77f78 <__cxa_atexit@plt+0x6bf18> │ │ │ │ + ldr r2, [pc, #148] @ 77fbc <__cxa_atexit@plt+0x6bf5c> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 77fa4 <__cxa_atexit@plt+0x6bf44> │ │ │ │ + ldr r7, [pc, #108] @ 77fc0 <__cxa_atexit@plt+0x6bf60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, r8, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79290 <__cxa_atexit@plt+0x6d230> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 792a4 <__cxa_atexit@plt+0x6d244> │ │ │ │ + ldr r7, [pc, #68] @ 77fc4 <__cxa_atexit@plt+0x6bf64> │ │ │ │ + mov r5, r2 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2] │ │ │ │ + ldr r7, [pc, #56] @ 77fc8 <__cxa_atexit@plt+0x6bf68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r1, [r3, r4] │ │ │ │ - cmneq r1, r0, lsl r3 │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + b 77fa8 <__cxa_atexit@plt+0x6bf48> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + orreq r3, r3, r0, lsl #5 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrdeq r3, [r3, r8] │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + orreq r3, r3, r8, lsr #7 │ │ │ │ + @ instruction: 0x018333bc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 79310 <__cxa_atexit@plt+0x6d2b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7931c <__cxa_atexit@plt+0x6d2bc> │ │ │ │ - ldr r1, [pc, #80] @ 7932c <__cxa_atexit@plt+0x6d2cc> │ │ │ │ - ldr lr, [pc, #80] @ 79330 <__cxa_atexit@plt+0x6d2d0> │ │ │ │ - ldr r0, [pc, #80] @ 79334 <__cxa_atexit@plt+0x6d2d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r2, #4]! │ │ │ │ + and r1, r3, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 78010 <__cxa_atexit@plt+0x6bfb0> │ │ │ │ + ldr r2, [pc, #56] @ 78038 <__cxa_atexit@plt+0x6bfd8> │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r5, [pc, #24] @ 78030 <__cxa_atexit@plt+0x6bfd0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #16] @ 78034 <__cxa_atexit@plt+0x6bfd4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - orreq r1, r3, ip, asr #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r3, r3, r4, asr #4 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 78064 <__cxa_atexit@plt+0x6c004> │ │ │ │ + tst r7, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7805c <__cxa_atexit@plt+0x6bffc> │ │ │ │ + b 77e84 <__cxa_atexit@plt+0x6be24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0171e19c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - @ instruction: 0x0171e190 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 793b0 <__cxa_atexit@plt+0x6d350> │ │ │ │ - ldr r2, [pc, #40] @ 793b8 <__cxa_atexit@plt+0x6d358> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 793bc <__cxa_atexit@plt+0x6d35c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0171e090 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ 793e8 <__cxa_atexit@plt+0x6d388> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78088 <__cxa_atexit@plt+0x6c028> │ │ │ │ + mov r7, fp │ │ │ │ + str r8, [r5] │ │ │ │ + b 77b8c <__cxa_atexit@plt+0x6bb2c> │ │ │ │ + ldr r7, [pc, #12] @ 7809c <__cxa_atexit@plt+0x6c03c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01831db0 │ │ │ │ - ldrsbeq lr, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + cmneq r1, r8, lsr #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 79490 <__cxa_atexit@plt+0x6d430> │ │ │ │ + bhi 78110 <__cxa_atexit@plt+0x6c0b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 79498 <__cxa_atexit@plt+0x6d438> │ │ │ │ - ldr r1, [pc, #136] @ 794ac <__cxa_atexit@plt+0x6d44c> │ │ │ │ - ldr lr, [pc, #136] @ 794b0 <__cxa_atexit@plt+0x6d450> │ │ │ │ - ldr r8, [pc, #136] @ 794b4 <__cxa_atexit@plt+0x6d454> │ │ │ │ - ldr r9, [pc, #136] @ 794b8 <__cxa_atexit@plt+0x6d458> │ │ │ │ - ldr r0, [pc, #136] @ 794bc <__cxa_atexit@plt+0x6d45c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #96] @ 794c0 <__cxa_atexit@plt+0x6d460> │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + bcc 78118 <__cxa_atexit@plt+0x6c0b8> │ │ │ │ + ldr r1, [pc, #88] @ 7812c <__cxa_atexit@plt+0x6c0cc> │ │ │ │ + sub lr, r6, #18 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #64] @ 78130 <__cxa_atexit@plt+0x6c0d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #6 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ mov r6, r3 │ │ │ │ - b 794a0 <__cxa_atexit@plt+0x6d440> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ + b 78120 <__cxa_atexit@plt+0x6c0c0> │ │ │ │ + mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - strdeq r1, [r3, ip] │ │ │ │ - orreq r1, r3, r0, lsr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r0, lsl r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq r1, ip, asr #1 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + orreq r3, r3, r4, rrx │ │ │ │ + orreq r3, r3, r0, ror r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7821c <__cxa_atexit@plt+0x6c1bc> │ │ │ │ + and r7, sl, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq 781c8 <__cxa_atexit@plt+0x6c168> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne 781e0 <__cxa_atexit@plt+0x6c180> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7958c <__cxa_atexit@plt+0x6d52c> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 79574 <__cxa_atexit@plt+0x6d514> │ │ │ │ - ldr r7, [pc, #120] @ 795a4 <__cxa_atexit@plt+0x6d544> │ │ │ │ - ldr lr, [pc, #120] @ 795a8 <__cxa_atexit@plt+0x6d548> │ │ │ │ - ldr r8, [pc, #120] @ 795ac <__cxa_atexit@plt+0x6d54c> │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7822c <__cxa_atexit@plt+0x6c1cc> │ │ │ │ + ldr r7, [pc, #248] @ 78274 <__cxa_atexit@plt+0x6c214> │ │ │ │ + ldr r3, [sl, #1] │ │ │ │ + ldr r1, [sl, #5] │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #108] @ 795b0 <__cxa_atexit@plt+0x6d550> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 795b8 <__cxa_atexit@plt+0x6d558> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 795b4 <__cxa_atexit@plt+0x6d554> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr lr, [pc, #228] @ 78278 <__cxa_atexit@plt+0x6c218> │ │ │ │ + sub r7, r2, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [pc, #220] @ 7827c <__cxa_atexit@plt+0x6c21c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add r1, r6, #24 │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + stm r1, {r3, r6, lr} │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - orreq r1, r3, r8, lsr ip │ │ │ │ - cmneq r1, r4, asr #32 │ │ │ │ - orreq r1, r3, ip, lsl #24 │ │ │ │ - cmneq r1, r8, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79680 <__cxa_atexit@plt+0x6d620> │ │ │ │ - ldr r3, [pc, #204] @ 796ac <__cxa_atexit@plt+0x6d64c> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #148] @ 78264 <__cxa_atexit@plt+0x6c204> │ │ │ │ + ldr r7, [sl, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 7965c <__cxa_atexit@plt+0x6d5fc> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 79690 <__cxa_atexit@plt+0x6d630> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 7966c <__cxa_atexit@plt+0x6d60c> │ │ │ │ - ldr r7, [pc, #160] @ 796b0 <__cxa_atexit@plt+0x6d650> │ │ │ │ - ldr lr, [pc, #160] @ 796b4 <__cxa_atexit@plt+0x6d654> │ │ │ │ - ldr r8, [pc, #160] @ 796b8 <__cxa_atexit@plt+0x6d658> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #148] @ 796bc <__cxa_atexit@plt+0x6d65c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 796c8 <__cxa_atexit@plt+0x6d668> │ │ │ │ + add r2, r6, #8 │ │ │ │ + str sl, [r3, #-4]! │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 7823c <__cxa_atexit@plt+0x6c1dc> │ │ │ │ + ldr r7, [pc, #112] @ 78270 <__cxa_atexit@plt+0x6c210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 796c4 <__cxa_atexit@plt+0x6d664> │ │ │ │ + ldr r7, [pc, #72] @ 7826c <__cxa_atexit@plt+0x6c20c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 796c0 <__cxa_atexit@plt+0x6d660> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #52] @ 78268 <__cxa_atexit@plt+0x6c208> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - orreq r1, r3, r4, asr fp │ │ │ │ - cmneq r1, ip, lsr pc │ │ │ │ - cmneq r1, ip, asr pc │ │ │ │ - orreq r1, r3, r8, lsl fp │ │ │ │ - cmneq r1, ip, lsl #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 79768 <__cxa_atexit@plt+0x6d708> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge 79754 <__cxa_atexit@plt+0x6d6f4> │ │ │ │ - ldr r7, [pc, #124] @ 79784 <__cxa_atexit@plt+0x6d724> │ │ │ │ - ldr lr, [pc, #124] @ 79788 <__cxa_atexit@plt+0x6d728> │ │ │ │ - ldr r8, [pc, #124] @ 7978c <__cxa_atexit@plt+0x6d72c> │ │ │ │ + b 78248 <__cxa_atexit@plt+0x6c1e8> │ │ │ │ + ldr r7, [pc, #28] @ 78260 <__cxa_atexit@plt+0x6c200> │ │ │ │ + mov r6, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #112] @ 79790 <__cxa_atexit@plt+0x6d730> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 79798 <__cxa_atexit@plt+0x6d738> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 79794 <__cxa_atexit@plt+0x6d734> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - orreq r1, r3, ip, asr sl │ │ │ │ - cmneq r1, r4, ror #28 │ │ │ │ - orreq r1, r3, r0, lsr sl │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 797dc <__cxa_atexit@plt+0x6d77c> │ │ │ │ - ldr r3, [pc, #48] @ 797f8 <__cxa_atexit@plt+0x6d798> │ │ │ │ - ldr r2, [pc, #48] @ 797fc <__cxa_atexit@plt+0x6d79c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ 79800 <__cxa_atexit@plt+0x6d7a0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r1, r8, lsl lr │ │ │ │ - cmneq r1, r4, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmneq r1, r0, lsr #32 │ │ │ │ + ldrdeq r2, [r3, r4] │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + orreq r3, r3, ip, ror #1 │ │ │ │ + orreq r3, r3, r0, lsl #2 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 79838 <__cxa_atexit@plt+0x6d7d8> │ │ │ │ - ldr r2, [pc, #28] @ 79844 <__cxa_atexit@plt+0x6d7e4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + bcc 782f4 <__cxa_atexit@plt+0x6c294> │ │ │ │ + ldr r2, [pc, #100] @ 7830c <__cxa_atexit@plt+0x6c2ac> │ │ │ │ + ldr r8, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [pc, #80] @ 78310 <__cxa_atexit@plt+0x6c2b0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r9, [pc, #60] @ 78314 <__cxa_atexit@plt+0x6c2b4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + stm sl, {r0, r1, r7, r9} │ │ │ │ sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r3, r0, ror #18 │ │ │ │ - cmneq r1, r0, lsr #27 │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ 78318 <__cxa_atexit@plt+0x6c2b8> │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0x01832fbc │ │ │ │ + orreq r2, r3, r8, asr #31 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 798a0 <__cxa_atexit@plt+0x6d840> │ │ │ │ - ldr r2, [pc, #64] @ 798a8 <__cxa_atexit@plt+0x6d848> │ │ │ │ - ldr r1, [pc, #64] @ 798ac <__cxa_atexit@plt+0x6d84c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ 798b0 <__cxa_atexit@plt+0x6d850> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r1, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 798b4 <__cxa_atexit@plt+0x6d854> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78358 <__cxa_atexit@plt+0x6c2f8> │ │ │ │ + ldr r7, [pc, #56] @ 78370 <__cxa_atexit@plt+0x6c310> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 7834c <__cxa_atexit@plt+0x6c2ec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 77e84 <__cxa_atexit@plt+0x6be24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, r4, ror sp │ │ │ │ - @ instruction: 0x018318bc │ │ │ │ - orreq r1, r3, r4, lsl #18 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [pc, #16] @ 78374 <__cxa_atexit@plt+0x6c314> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + ldrsbeq sp, [r1, #-232]! @ 0xffffff18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 798ec <__cxa_atexit@plt+0x6d88c> │ │ │ │ - ldr r2, [pc, #28] @ 798f8 <__cxa_atexit@plt+0x6d898> │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 783b4 <__cxa_atexit@plt+0x6c354> │ │ │ │ + ldr r2, [pc, #44] @ 783cc <__cxa_atexit@plt+0x6c36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r3, ip, lsr #17 │ │ │ │ - cmneq r1, r8, ror #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #20] @ 783d0 <__cxa_atexit@plt+0x6c370> │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r3, r4, lsr lr │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 79944 <__cxa_atexit@plt+0x6d8e4> │ │ │ │ - ldr r7, [pc, #52] @ 7995c <__cxa_atexit@plt+0x6d8fc> │ │ │ │ + bcc 7841c <__cxa_atexit@plt+0x6c3bc> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 78434 <__cxa_atexit@plt+0x6c3d4> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 78438 <__cxa_atexit@plt+0x6c3d8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 79960 <__cxa_atexit@plt+0x6d900> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 79964 <__cxa_atexit@plt+0x6d904> │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r1, r0, lsr #28 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 78488 <__cxa_atexit@plt+0x6c428> │ │ │ │ + ldr lr, [pc, #52] @ 78498 <__cxa_atexit@plt+0x6c438> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - orreq r1, r3, r8, asr r8 │ │ │ │ - cmneq r1, ip, lsr #25 │ │ │ │ - @ instruction: 0x0171dc98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 799c0 <__cxa_atexit@plt+0x6d960> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 799b8 <__cxa_atexit@plt+0x6d958> │ │ │ │ - ldr r3, [pc, #44] @ 799c8 <__cxa_atexit@plt+0x6d968> │ │ │ │ - ldr r2, [pc, #44] @ 799cc <__cxa_atexit@plt+0x6d96c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + orreq r2, r3, r8, lsr lr │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 78500 <__cxa_atexit@plt+0x6c4a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7850c <__cxa_atexit@plt+0x6c4ac> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldm r5, {r1, lr} │ │ │ │ + ldr ip, [pc, #56] @ 7851c <__cxa_atexit@plt+0x6c4bc> │ │ │ │ + stmda r5, {r1, fp} │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + stmib r3, {r0, lr} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, asr ip │ │ │ │ - @ instruction: 0x01831790 │ │ │ │ - cmneq r1, r0, asr #24 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 79a3c <__cxa_atexit@plt+0x6d9dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 79a34 <__cxa_atexit@plt+0x6d9d4> │ │ │ │ - ldr r7, [pc, #64] @ 79a44 <__cxa_atexit@plt+0x6d9e4> │ │ │ │ - ldr r3, [pc, #64] @ 79a48 <__cxa_atexit@plt+0x6d9e8> │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78590 <__cxa_atexit@plt+0x6c530> │ │ │ │ + ldr lr, [pc, #92] @ 785b0 <__cxa_atexit@plt+0x6c550> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 785b4 <__cxa_atexit@plt+0x6c554> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ 79a4c <__cxa_atexit@plt+0x6d9ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 79a50 <__cxa_atexit@plt+0x6d9f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmneq r1, ip, lsr #25 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78600 <__cxa_atexit@plt+0x6c5a0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 78618 <__cxa_atexit@plt+0x6c5b8> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 7861c <__cxa_atexit@plt+0x6c5bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, lsl ip │ │ │ │ - orreq r1, r3, ip, lsr #14 │ │ │ │ - orreq r1, r3, ip, ror r7 │ │ │ │ - orreq r1, r3, r8, ror #14 │ │ │ │ - cmneq r1, r8, asr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 79a74 <__cxa_atexit@plt+0x6da14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - ldrheq sp, [r1, #-184]! @ 0xffffff48 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + cmneq r1, ip, lsr ip │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 79b24 <__cxa_atexit@plt+0x6dac4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - bne 79ad4 <__cxa_atexit@plt+0x6da74> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 79af0 <__cxa_atexit@plt+0x6da90> │ │ │ │ - ldr r7, [pc, #124] @ 79b44 <__cxa_atexit@plt+0x6dae4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 79af0 <__cxa_atexit@plt+0x6da90> │ │ │ │ - ldr r7, [pc, #92] @ 79b40 <__cxa_atexit@plt+0x6dae0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 79b3c <__cxa_atexit@plt+0x6dadc> │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 79b14 <__cxa_atexit@plt+0x6dab4> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 79b54 <__cxa_atexit@plt+0x6daf4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 79b48 <__cxa_atexit@plt+0x6dae8> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78690 <__cxa_atexit@plt+0x6c630> │ │ │ │ + ldr lr, [pc, #92] @ 786b0 <__cxa_atexit@plt+0x6c650> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 786b4 <__cxa_atexit@plt+0x6c654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r3, ip, ror #12 │ │ │ │ - orreq r1, r3, r0, lsl #13 │ │ │ │ - cmneq r1, r4, lsr #22 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 79b9c <__cxa_atexit@plt+0x6db3c> │ │ │ │ - ldr r3, [pc, #116] @ 79be8 <__cxa_atexit@plt+0x6db88> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 79bc0 <__cxa_atexit@plt+0x6db60> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 79bb8 <__cxa_atexit@plt+0x6db58> │ │ │ │ - ldr r7, [pc, #92] @ 79bec <__cxa_atexit@plt+0x6db8c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + cmneq r1, ip, lsr #23 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 786f8 <__cxa_atexit@plt+0x6c698> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #56] @ 78710 <__cxa_atexit@plt+0x6c6b0> │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 78714 <__cxa_atexit@plt+0x6c6b4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 79be0 <__cxa_atexit@plt+0x6db80> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq r1, ip, asr #22 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r0, r5, #24 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi 787c4 <__cxa_atexit@plt+0x6c764> │ │ │ │ + ldr ip, [r1, #12] │ │ │ │ + ldmib r1, {r7, lr} │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r2, [pc, #136] @ 787d0 <__cxa_atexit@plt+0x6c770> │ │ │ │ + str ip, [r1, #-20]! @ 0xffffffec │ │ │ │ + stmib r1, {r7, r8, r9, sl} │ │ │ │ + ldr r3, [r1, #24] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #-4] │ │ │ │ + ands r2, r3, #3 │ │ │ │ + str lr, [r1, #24] │ │ │ │ + beq 78774 <__cxa_atexit@plt+0x6c714> │ │ │ │ cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 79bcc <__cxa_atexit@plt+0x6db6c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 79bc0 <__cxa_atexit@plt+0x6db60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 79c60 <__cxa_atexit@plt+0x6dc00> │ │ │ │ - ldr r7, [pc, #16] @ 79be4 <__cxa_atexit@plt+0x6db84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + bne 78784 <__cxa_atexit@plt+0x6c724> │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r1, [r3] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [pc, #72] @ 787d4 <__cxa_atexit@plt+0x6c774> │ │ │ │ + tst ip, #3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1] │ │ │ │ + beq 787b4 <__cxa_atexit@plt+0x6c754> │ │ │ │ + ldr r0, [pc, #56] @ 787d8 <__cxa_atexit@plt+0x6c778> │ │ │ │ + mov r8, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str ip, [r5] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [ip] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r1, r3, ip, ror r5 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0x018315b8 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79c10 <__cxa_atexit@plt+0x6dbb0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 79c60 <__cxa_atexit@plt+0x6dc00> │ │ │ │ - ldr r7, [pc, #12] @ 79c24 <__cxa_atexit@plt+0x6dbc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r3, r0, lsr r5 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + ldrdeq r2, [r3, ip] │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79c50 <__cxa_atexit@plt+0x6dbf0> │ │ │ │ - ldr r7, [pc, #24] @ 79c5c <__cxa_atexit@plt+0x6dbfc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 79c60 <__cxa_atexit@plt+0x6dc00> │ │ │ │ - orreq r1, r3, ip, lsl #10 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [pc, #92] @ 79cc8 <__cxa_atexit@plt+0x6dc68> │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 79cc0 <__cxa_atexit@plt+0x6dc60> │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ and r3, r7, #3 │ │ │ │ - bne 79ca8 <__cxa_atexit@plt+0x6dc48> │ │ │ │ - ldr r2, [pc, #56] @ 79cd0 <__cxa_atexit@plt+0x6dc70> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 79cc0 <__cxa_atexit@plt+0x6dc60> │ │ │ │ - b 79d3c <__cxa_atexit@plt+0x6dcdc> │ │ │ │ - ldr r2, [pc, #28] @ 79ccc <__cxa_atexit@plt+0x6dc6c> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 79cc0 <__cxa_atexit@plt+0x6dc60> │ │ │ │ - b 79e5c <__cxa_atexit@plt+0x6ddfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 79d0c <__cxa_atexit@plt+0x6dcac> │ │ │ │ - ldr r3, [pc, #52] @ 79d30 <__cxa_atexit@plt+0x6dcd0> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 79d24 <__cxa_atexit@plt+0x6dcc4> │ │ │ │ - b 79d3c <__cxa_atexit@plt+0x6dcdc> │ │ │ │ - ldr r3, [pc, #24] @ 79d2c <__cxa_atexit@plt+0x6dccc> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 79d24 <__cxa_atexit@plt+0x6dcc4> │ │ │ │ - b 79e5c <__cxa_atexit@plt+0x6ddfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79d88 <__cxa_atexit@plt+0x6dd28> │ │ │ │ - ldr r7, [pc, #108] @ 79dbc <__cxa_atexit@plt+0x6dd5c> │ │ │ │ + bne 78808 <__cxa_atexit@plt+0x6c7a8> │ │ │ │ + add sl, r5, #8 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + ldm sl, {r3, r8, r9, sl} │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 79d9c <__cxa_atexit@plt+0x6dd3c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 79da8 <__cxa_atexit@plt+0x6dd48> │ │ │ │ - add r3, r5, #20 │ │ │ │ - ldr r2, [pc, #72] @ 79dc0 <__cxa_atexit@plt+0x6dd60> │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r2, [pc, #64] @ 78854 <__cxa_atexit@plt+0x6c7f4> │ │ │ │ + ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 79d9c <__cxa_atexit@plt+0x6dd3c> │ │ │ │ - ldr r7, [pc, #52] @ 79dc4 <__cxa_atexit@plt+0x6dd64> │ │ │ │ + beq 78848 <__cxa_atexit@plt+0x6c7e8> │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r7, [pc, #40] @ 78858 <__cxa_atexit@plt+0x6c7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x018313b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orreq r2, r3, r0, asr r9 │ │ │ │ + andeq r0, r0, r6, asr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79e0c <__cxa_atexit@plt+0x6ddac> │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #68] @ 79e2c <__cxa_atexit@plt+0x6ddcc> │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 79e20 <__cxa_atexit@plt+0x6ddc0> │ │ │ │ - ldr r7, [pc, #48] @ 79e30 <__cxa_atexit@plt+0x6ddd0> │ │ │ │ + str r7, [r5, #20]! │ │ │ │ + ldr r7, [pc, #24] @ 78888 <__cxa_atexit@plt+0x6c828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r1, r3, r8, asr #6 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + orreq r2, r3, r0, lsl r9 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 79e50 <__cxa_atexit@plt+0x6ddf0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r3, r4, lsl #6 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79e7c <__cxa_atexit@plt+0x6de1c> │ │ │ │ - ldr r7, [pc, #140] @ 79efc <__cxa_atexit@plt+0x6de9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 79ef0 <__cxa_atexit@plt+0x6de90> │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 788f8 <__cxa_atexit@plt+0x6c898> │ │ │ │ + ldr lr, [pc, #88] @ 78918 <__cxa_atexit@plt+0x6c8b8> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r7, {r0, r9} │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 7891c <__cxa_atexit@plt+0x6c8bc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #16]! │ │ │ │ - ldr r7, [r3, #-12] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 79ed0 <__cxa_atexit@plt+0x6de70> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 79edc <__cxa_atexit@plt+0x6de7c> │ │ │ │ - add r3, r5, #20 │ │ │ │ - ldr r2, [pc, #72] @ 79ef4 <__cxa_atexit@plt+0x6de94> │ │ │ │ - ldr r7, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 79ed0 <__cxa_atexit@plt+0x6de70> │ │ │ │ - ldr r7, [pc, #52] @ 79ef8 <__cxa_atexit@plt+0x6de98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - orreq r1, r3, r4, lsl #5 │ │ │ │ - orreq r1, r3, r0, ror #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 79f44 <__cxa_atexit@plt+0x6dee4> │ │ │ │ - add r3, r5, #4 │ │ │ │ - ldr r2, [pc, #68] @ 79f64 <__cxa_atexit@plt+0x6df04> │ │ │ │ - ldr r7, [r3] │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + cmneq r1, ip, asr #18 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78960 <__cxa_atexit@plt+0x6c900> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #56] @ 78978 <__cxa_atexit@plt+0x6c918> │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 79f58 <__cxa_atexit@plt+0x6def8> │ │ │ │ - ldr r7, [pc, #48] @ 79f68 <__cxa_atexit@plt+0x6df08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 7897c <__cxa_atexit@plt+0x6c91c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r1, r3, r0, lsl r2 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + cmneq r1, r4, ror #17 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 79f88 <__cxa_atexit@plt+0x6df28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r3, ip, asr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a014 <__cxa_atexit@plt+0x6dfb4> │ │ │ │ - ldr r3, [pc, #120] @ 7a024 <__cxa_atexit@plt+0x6dfc4> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 79ff8 <__cxa_atexit@plt+0x6df98> │ │ │ │ - ldr r7, [pc, #96] @ 7a028 <__cxa_atexit@plt+0x6dfc8> │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - beq 7a008 <__cxa_atexit@plt+0x6dfa8> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a084 <__cxa_atexit@plt+0x6e024> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 789ec <__cxa_atexit@plt+0x6c98c> │ │ │ │ + ldr lr, [pc, #88] @ 78a0c <__cxa_atexit@plt+0x6c9ac> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + stmib r7, {r0, r9} │ │ │ │ + str r1, [r7, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a02c <__cxa_atexit@plt+0x6dfcc> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 78a10 <__cxa_atexit@plt+0x6c9b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r1, ip, lsr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 7a078 <__cxa_atexit@plt+0x6e018> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - beq 7a070 <__cxa_atexit@plt+0x6e010> │ │ │ │ - b 7a084 <__cxa_atexit@plt+0x6e024> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr lr, [pc, #116] @ 7a114 <__cxa_atexit@plt+0x6e0b4> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - beq 7a0f8 <__cxa_atexit@plt+0x6e098> │ │ │ │ - ldr lr, [pc, #80] @ 7a118 <__cxa_atexit@plt+0x6e0b8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - beq 7a108 <__cxa_atexit@plt+0x6e0a8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + cmneq r1, r8, asr r8 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78a58 <__cxa_atexit@plt+0x6c9f8> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #60] @ 78a70 <__cxa_atexit@plt+0x6ca10> │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 78a74 <__cxa_atexit@plt+0x6ca14> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrsheq sp, [r1, #-116]! @ 0xffffff8c │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub ip, r5, #24 │ │ │ │ + mov r0, r7 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi 78b20 <__cxa_atexit@plt+0x6cac0> │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ + ldr lr, [r0, #4] │ │ │ │ + ldr r7, [r0, #8] │ │ │ │ + ldr r1, [pc, #132] @ 78b2c <__cxa_atexit@plt+0x6cacc> │ │ │ │ + mov r0, r5 │ │ │ │ + str r2, [r0, #-20]! @ 0xffffffec │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #-4] │ │ │ │ + ldr r1, [r0, #24] │ │ │ │ + stmib r0, {r7, r8, r9, sl} │ │ │ │ + ands r3, r1, #3 │ │ │ │ + str lr, [r0, #24] │ │ │ │ + beq 78ad8 <__cxa_atexit@plt+0x6ca78> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78ae8 <__cxa_atexit@plt+0x6ca88> │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ + ldr r3, [pc, #64] @ 78b30 <__cxa_atexit@plt+0x6cad0> │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + beq 78b10 <__cxa_atexit@plt+0x6cab0> │ │ │ │ + mov r8, lr │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r1, [r2] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 7a178 <__cxa_atexit@plt+0x6e118> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 78b60 <__cxa_atexit@plt+0x6cb00> │ │ │ │ + add sl, r5, #8 │ │ │ │ str r7, [r5, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldm sl, {r3, r8, r9, sl} │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r1, [pc, #80] @ 78bb8 <__cxa_atexit@plt+0x6cb58> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #4]! │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2] │ │ │ │ + mov r1, r2 │ │ │ │ tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7a16c <__cxa_atexit@plt+0x6e10c> │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ + str r7, [r1, #20]! │ │ │ │ + beq 78ba8 <__cxa_atexit@plt+0x6cb48> │ │ │ │ + str r3, [r5, #24] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b 7a1d4 <__cxa_atexit@plt+0x6e174> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a260 <__cxa_atexit@plt+0x6e200> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r3, r3, #3 │ │ │ │ - bne 7a210 <__cxa_atexit@plt+0x6e1b0> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7a22c <__cxa_atexit@plt+0x6e1cc> │ │ │ │ - ldr r7, [pc, #124] @ 7a280 <__cxa_atexit@plt+0x6e220> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a22c <__cxa_atexit@plt+0x6e1cc> │ │ │ │ - ldr r7, [pc, #92] @ 7a27c <__cxa_atexit@plt+0x6e21c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78c54 <__cxa_atexit@plt+0x6cbf4> │ │ │ │ + ldr lr, [pc, #92] @ 78c74 <__cxa_atexit@plt+0x6cc14> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r5] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 78c78 <__cxa_atexit@plt+0x6cc18> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 7a278 <__cxa_atexit@plt+0x6e218> │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 7a250 <__cxa_atexit@plt+0x6e1f0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a290 <__cxa_atexit@plt+0x6e230> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + ldrsheq sp, [r1, #-88]! @ 0xffffffa8 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 78cc0 <__cxa_atexit@plt+0x6cc60> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #60] @ 78cd8 <__cxa_atexit@plt+0x6cc78> │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 78cdc <__cxa_atexit@plt+0x6cc7c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7a284 <__cxa_atexit@plt+0x6e224> │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + cmneq r1, ip, lsl #11 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 78d50 <__cxa_atexit@plt+0x6ccf0> │ │ │ │ + ldr lr, [pc, #92] @ 78d70 <__cxa_atexit@plt+0x6cd10> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r5] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r2, #4]! │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 78d74 <__cxa_atexit@plt+0x6cd14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r0, r3, r4, asr pc │ │ │ │ - orreq r0, r3, r4, ror pc │ │ │ │ - ldrsheq sp, [r1, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 7a2d4 <__cxa_atexit@plt+0x6e274> │ │ │ │ - ldr r3, [pc, #152] @ 7a348 <__cxa_atexit@plt+0x6e2e8> │ │ │ │ - cmp r2, #0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a334 <__cxa_atexit@plt+0x6e2d4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7a304 <__cxa_atexit@plt+0x6e2a4> │ │ │ │ - ldr r3, [pc, #128] @ 7a34c <__cxa_atexit@plt+0x6e2ec> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 7a324 <__cxa_atexit@plt+0x6e2c4> │ │ │ │ - ldr r3, [pc, #96] @ 7a33c <__cxa_atexit@plt+0x6e2dc> │ │ │ │ - cmp r2, #0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + ldrsheq sp, [r1, #-76]! @ 0xffffffb4 │ │ │ │ + cmneq r1, r0, ror #9 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [pc, #24] @ 78da8 <__cxa_atexit@plt+0x6cd48> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ 78dac <__cxa_atexit@plt+0x6cd4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a334 <__cxa_atexit@plt+0x6e2d4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7a318 <__cxa_atexit@plt+0x6e2b8> │ │ │ │ - ldr r7, [pc, #76] @ 7a344 <__cxa_atexit@plt+0x6e2e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 7a350 <__cxa_atexit@plt+0x6e2f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r1, ip, asr #9 │ │ │ │ + orreq r2, r3, ip, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 78e18 <__cxa_atexit@plt+0x6cdb8> │ │ │ │ + ldr r1, [pc, #84] @ 78e20 <__cxa_atexit@plt+0x6cdc0> │ │ │ │ + ldr r2, [pc, #84] @ 78e24 <__cxa_atexit@plt+0x6cdc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 78e08 <__cxa_atexit@plt+0x6cda8> │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + ldr r3, [pc, #48] @ 78e28 <__cxa_atexit@plt+0x6cdc8> │ │ │ │ + cmp r7, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + addle r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 7a340 <__cxa_atexit@plt+0x6e2e0> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a334 <__cxa_atexit@plt+0x6e2d4> │ │ │ │ - b 7a404 <__cxa_atexit@plt+0x6e3a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - orreq r0, r3, ip, ror lr │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq r0, r3, ip, ror #28 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + orreq r2, r3, r8, ror #6 │ │ │ │ + orreq r2, r3, r0, asr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a384 <__cxa_atexit@plt+0x6e324> │ │ │ │ - ldr r3, [pc, #48] @ 7a3a0 <__cxa_atexit@plt+0x6e340> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ 78e54 <__cxa_atexit@plt+0x6cdf4> │ │ │ │ + cmp r7, #0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + addle r3, r3, #4 │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + orreq r2, r3, r8, lsl #6 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r0, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + mov r1, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 78ef0 <__cxa_atexit@plt+0x6ce90> │ │ │ │ + ldr lr, [pc, #132] @ 78f00 <__cxa_atexit@plt+0x6cea0> │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r1, #8] │ │ │ │ + ldr r8, [r1, #16] │ │ │ │ + ldr lr, [pc, #108] @ 78f04 <__cxa_atexit@plt+0x6cea4> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + stmib r3, {r7, r8, lr} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + beq 78ed8 <__cxa_atexit@plt+0x6ce78> │ │ │ │ + ldr lr, [pc, #88] @ 78f08 <__cxa_atexit@plt+0x6cea8> │ │ │ │ + ldr r1, [r2, #3] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a398 <__cxa_atexit@plt+0x6e338> │ │ │ │ - b 7a404 <__cxa_atexit@plt+0x6e3a4> │ │ │ │ - ldr r7, [pc, #24] @ 7a3a4 <__cxa_atexit@plt+0x6e344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r0, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r0, #28 │ │ │ │ + ldr r8, [r2, #7] │ │ │ │ + ldr r3, [r2, #11] │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r2, [r0, #-16] │ │ │ │ + beq 78ee8 <__cxa_atexit@plt+0x6ce88> │ │ │ │ + b 78f5c <__cxa_atexit@plt+0x6cefc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r2, [r4, #-12] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r0, r3, ip, ror #27 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 7a3d0 <__cxa_atexit@plt+0x6e370> │ │ │ │ - ldr r7, [pc, #52] @ 7a3f8 <__cxa_atexit@plt+0x6e398> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 7a3f4 <__cxa_atexit@plt+0x6e394> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a3ec <__cxa_atexit@plt+0x6e38c> │ │ │ │ - b 7a404 <__cxa_atexit@plt+0x6e3a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01830db0 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + orreq r2, r3, r0, lsr #5 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #52] @ 78f50 <__cxa_atexit@plt+0x6cef0> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - and r2, r7, #3 │ │ │ │ - bne 7a44c <__cxa_atexit@plt+0x6e3ec> │ │ │ │ - ldr r3, [pc, #120] @ 7a49c <__cxa_atexit@plt+0x6e43c> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a470 <__cxa_atexit@plt+0x6e410> │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 7a468 <__cxa_atexit@plt+0x6e408> │ │ │ │ - ldr r7, [pc, #96] @ 7a4a0 <__cxa_atexit@plt+0x6e440> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #64] @ 7a494 <__cxa_atexit@plt+0x6e434> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 7a480 <__cxa_atexit@plt+0x6e420> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7a470 <__cxa_atexit@plt+0x6e410> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 78f48 <__cxa_atexit@plt+0x6cee8> │ │ │ │ + b 78f5c <__cxa_atexit@plt+0x6cefc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15be0e0 <__cxa_atexit@plt+0x15b2080> │ │ │ │ - ldr r7, [pc, #16] @ 7a498 <__cxa_atexit@plt+0x6e438> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq r0, r3, ip, ror #25 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r0, r3, r8, lsr sp │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 7a4c8 <__cxa_atexit@plt+0x6e468> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15be0e0 <__cxa_atexit@plt+0x15b2080> │ │ │ │ - ldr r7, [pc, #12] @ 7a4dc <__cxa_atexit@plt+0x6e47c> │ │ │ │ + bne 78fa8 <__cxa_atexit@plt+0x6cf48> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79054 <__cxa_atexit@plt+0x6cff4> │ │ │ │ + ldr r7, [pc, #248] @ 7907c <__cxa_atexit@plt+0x6d01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #244] @ 79080 <__cxa_atexit@plt+0x6d020> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r3, r8, lsr #25 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7a508 <__cxa_atexit@plt+0x6e4a8> │ │ │ │ - ldr r7, [pc, #28] @ 7a518 <__cxa_atexit@plt+0x6e4b8> │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7905c <__cxa_atexit@plt+0x6cffc> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + cmp r1, r7 │ │ │ │ + ble 79028 <__cxa_atexit@plt+0x6cfc8> │ │ │ │ + ldr r8, [pc, #168] @ 79074 <__cxa_atexit@plt+0x6d014> │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #156] @ 79078 <__cxa_atexit@plt+0x6d018> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + sub lr, r1, r7 │ │ │ │ + add r1, r0, r7 │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #60] @ 7906c <__cxa_atexit@plt+0x6d00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + ldr r7, [pc, #44] @ 79070 <__cxa_atexit@plt+0x6d010> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + sub r7, r3, #39 @ 0x27 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15be0e0 <__cxa_atexit@plt+0x15b2080> │ │ │ │ - orreq r0, r3, r8, ror ip │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a5a4 <__cxa_atexit@plt+0x6e544> │ │ │ │ - ldr r3, [pc, #120] @ 7a5b4 <__cxa_atexit@plt+0x6e554> │ │ │ │ - mov r7, r5 │ │ │ │ + mov r6, #12 │ │ │ │ + b 79060 <__cxa_atexit@plt+0x6d000> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r3, r8, lsr r2 │ │ │ │ + orreq r2, r3, ip, asr r2 │ │ │ │ + orreq r2, r3, ip, lsr #4 │ │ │ │ + orreq r2, r3, r4, asr #5 │ │ │ │ + orreq r2, r3, r4, ror #5 │ │ │ │ + orreq r2, r3, r0, lsl r3 │ │ │ │ + cmneq r1, ip, lsr #4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 79118 <__cxa_atexit@plt+0x6d0b8> │ │ │ │ + ldr lr, [pc, #120] @ 79120 <__cxa_atexit@plt+0x6d0c0> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + add r7, r7, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r9, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + beq 790f8 <__cxa_atexit@plt+0x6d098> │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 79108 <__cxa_atexit@plt+0x6d0a8> │ │ │ │ + ldr r3, [pc, #64] @ 79124 <__cxa_atexit@plt+0x6d0c4> │ │ │ │ + ldr r2, [pc, #64] @ 79128 <__cxa_atexit@plt+0x6d0c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 7a588 <__cxa_atexit@plt+0x6e528> │ │ │ │ - ldr r7, [pc, #96] @ 7a5b8 <__cxa_atexit@plt+0x6e558> │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - beq 7a598 <__cxa_atexit@plt+0x6e538> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7a614 <__cxa_atexit@plt+0x6e5b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a5bc <__cxa_atexit@plt+0x6e55c> │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrheq sp, [r1, #-4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 7a608 <__cxa_atexit@plt+0x6e5a8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - beq 7a600 <__cxa_atexit@plt+0x6e5a0> │ │ │ │ - b 7a614 <__cxa_atexit@plt+0x6e5b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrsbeq sp, [r1, #-20]! @ 0xffffffec │ │ │ │ + orreq r2, r3, ip, ror r0 │ │ │ │ + cmneq r1, r8, lsl #3 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 79170 <__cxa_atexit@plt+0x6d110> │ │ │ │ + ldr r3, [pc, #44] @ 79184 <__cxa_atexit@plt+0x6d124> │ │ │ │ + ldr r7, [r5, #24]! │ │ │ │ + ldr r2, [pc, #40] @ 79188 <__cxa_atexit@plt+0x6d128> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r1, ip, asr r1 │ │ │ │ + orreq r2, r3, r4 │ │ │ │ + cmneq r1, r4, lsr #2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r2, r8 │ │ │ │ + sub ip, r5, #28 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr lr, [pc, #116] @ 7a6a4 <__cxa_atexit@plt+0x6e644> │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + mov r8, r6 │ │ │ │ + cmp fp, ip │ │ │ │ + str sl, [sp, #8] │ │ │ │ + bhi 792c8 <__cxa_atexit@plt+0x6d268> │ │ │ │ + ldr r6, [pc, #312] @ 792f8 <__cxa_atexit@plt+0x6d298> │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr sl, [r3, #4] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr lr, [r3, #16] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, r2} │ │ │ │ - beq 7a688 <__cxa_atexit@plt+0x6e628> │ │ │ │ - ldr lr, [pc, #80] @ 7a6a8 <__cxa_atexit@plt+0x6e648> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - beq 7a698 <__cxa_atexit@plt+0x6e638> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 7a1d4 <__cxa_atexit@plt+0x6e174> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r6, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 792b4 <__cxa_atexit@plt+0x6d254> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #72 @ 0x48 │ │ │ │ + cmp fp, r6 │ │ │ │ + bcc 792e0 <__cxa_atexit@plt+0x6d280> │ │ │ │ + ldr fp, [pc, #212] @ 792fc <__cxa_atexit@plt+0x6d29c> │ │ │ │ + stmda r5, {r1, r7} │ │ │ │ + ldr ip, [r1, #3] │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str fp, [r8, #4]! │ │ │ │ + mov r0, r8 │ │ │ │ + str lr, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + ldr r1, [pc, #176] @ 79300 <__cxa_atexit@plt+0x6d2a0> │ │ │ │ + sub fp, r6, #35 @ 0x23 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #40]! @ 0x28 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r5, [pc, #160] @ 79304 <__cxa_atexit@plt+0x6d2a4> │ │ │ │ + mov r1, r8 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str fp, [r8, #48] @ 0x30 │ │ │ │ + str sl, [r8, #52] @ 0x34 │ │ │ │ + str r5, [r1, #20]! │ │ │ │ + str r1, [r8, #44] @ 0x2c │ │ │ │ + str r7, [r8, #56] @ 0x38 │ │ │ │ + str r8, [r8, #68] @ 0x44 │ │ │ │ + str r8, [r8, #28] │ │ │ │ + ldr r7, [pc, #124] @ 79308 <__cxa_atexit@plt+0x6d2a8> │ │ │ │ + add r5, r2, ip │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r5, [r8, #36] @ 0x24 │ │ │ │ + str r7, [r8, #32] │ │ │ │ + ldr r5, [pc, #108] @ 7930c <__cxa_atexit@plt+0x6d2ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldmib sp, {r7, sl} │ │ │ │ + str r5, [r8, #60]! @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r2, [r1] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + mov r6, r8 │ │ │ │ + mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 7a708 <__cxa_atexit@plt+0x6e6a8> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r7, #72 @ 0x48 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + orreq r2, r3, r0, ror #1 │ │ │ │ + orreq r1, r3, r4, asr #29 │ │ │ │ + orreq r1, r3, ip, lsl pc │ │ │ │ + cmneq r1, r4, lsr #31 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 793d4 <__cxa_atexit@plt+0x6d374> │ │ │ │ + ldr r1, [pc, #168] @ 793e0 <__cxa_atexit@plt+0x6d380> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r8, [pc, #152] @ 793e4 <__cxa_atexit@plt+0x6d384> │ │ │ │ + sub r9, r6, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldmib r5, {r0, ip} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r0, [pc, #120] @ 793e8 <__cxa_atexit@plt+0x6d388> │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r2, #20]! │ │ │ │ + add r0, r3, #44 @ 0x2c │ │ │ │ + stm r0, {r2, r9, sl, ip} │ │ │ │ + add r2, r1, lr │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [pc, #80] @ 793ec <__cxa_atexit@plt+0x6d38c> │ │ │ │ + mov r8, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #60]! @ 0x3c │ │ │ │ + ldr r2, [pc, #68] @ 793f0 <__cxa_atexit@plt+0x6d390> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7a6fc <__cxa_atexit@plt+0x6e69c> │ │ │ │ - ldr r2, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldmdb r5, {r1, lr} │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - b 7a1d4 <__cxa_atexit@plt+0x6e174> │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r2, [r3, #40]! @ 0x28 │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r5, #32] │ │ │ │ + ldr sl, [r2, #24]! │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r3, [r2, #4] │ │ │ │ + ldr r9, [r2, #-4] │ │ │ │ + stm r2, {r7, ip} │ │ │ │ mov r7, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + orreq r1, r3, r4, lsl #28 │ │ │ │ + ldrdeq r1, [r3, r4] │ │ │ │ + orreq r1, r3, ip, lsl lr │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 79468 <__cxa_atexit@plt+0x6d408> │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr lr, [r2, #12] │ │ │ │ + ldr r9, [r2, #20] │ │ │ │ + ldr r1, [pc, #76] @ 79478 <__cxa_atexit@plt+0x6d418> │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + ldr r1, [r2, #24] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ + ldr r0, [pc, #56] @ 7947c <__cxa_atexit@plt+0x6d41c> │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + sub r2, r3, #32 │ │ │ │ + str r9, [r3, #-20] @ 0xffffffec │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + beq 79460 <__cxa_atexit@plt+0x6d400> │ │ │ │ + b 79488 <__cxa_atexit@plt+0x6d428> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - b 7a1d4 <__cxa_atexit@plt+0x6e174> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7a7cc <__cxa_atexit@plt+0x6e76c> │ │ │ │ - ldr r3, [pc, #120] @ 7a7dc <__cxa_atexit@plt+0x6e77c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 7a7b0 <__cxa_atexit@plt+0x6e750> │ │ │ │ - ldr r7, [pc, #96] @ 7a7e0 <__cxa_atexit@plt+0x6e780> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - beq 7a7c0 <__cxa_atexit@plt+0x6e760> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7a83c <__cxa_atexit@plt+0x6e7dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7a7e4 <__cxa_atexit@plt+0x6e784> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0171ce90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + orreq r1, r3, ip, lsl #26 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r5, lsr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 7a830 <__cxa_atexit@plt+0x6e7d0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 794d4 <__cxa_atexit@plt+0x6d474> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79578 <__cxa_atexit@plt+0x6d518> │ │ │ │ + ldr r7, [pc, #240] @ 795a0 <__cxa_atexit@plt+0x6d540> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [pc, #236] @ 795a4 <__cxa_atexit@plt+0x6d544> │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r2, [r6, #12] │ │ │ │ + stmib r6, {r1, r7} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 79580 <__cxa_atexit@plt+0x6d520> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - beq 7a828 <__cxa_atexit@plt+0x6e7c8> │ │ │ │ - b 7a83c <__cxa_atexit@plt+0x6e7dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + cmp r1, r7 │ │ │ │ + ble 7954c <__cxa_atexit@plt+0x6d4ec> │ │ │ │ + ldr r8, [pc, #160] @ 79598 <__cxa_atexit@plt+0x6d538> │ │ │ │ + sub r0, r3, #23 │ │ │ │ + sub r2, r3, #39 @ 0x27 │ │ │ │ + add r9, r6, #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #144] @ 7959c <__cxa_atexit@plt+0x6d53c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + sub lr, r1, r7 │ │ │ │ + add r1, r2, r7 │ │ │ │ + stm r9, {r0, r1, lr} │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #60] @ 79590 <__cxa_atexit@plt+0x6d530> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #12]! │ │ │ │ + ldr r7, [pc, #44] @ 79594 <__cxa_atexit@plt+0x6d534> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r7, [r6, #-8] │ │ │ │ + sub r7, r3, #39 @ 0x27 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + mov r6, #12 │ │ │ │ + b 79584 <__cxa_atexit@plt+0x6d524> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r3, r4, lsl sp │ │ │ │ + orreq r1, r3, r8, lsr sp │ │ │ │ + strdeq r1, [r3, ip] │ │ │ │ + @ instruction: 0x01831d94 │ │ │ │ + @ instruction: 0x01831db8 │ │ │ │ + orreq r1, r3, r4, ror #27 │ │ │ │ + cmneq r1, r8, lsl #26 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r3, [pc, #140] @ 7a8e4 <__cxa_atexit@plt+0x6e884> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7963c <__cxa_atexit@plt+0x6d5dc> │ │ │ │ + ldr lr, [pc, #120] @ 79644 <__cxa_atexit@plt+0x6d5e4> │ │ │ │ + ldr r3, [r7, #4] │ │ │ │ + add r7, r7, #8 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - beq 7a8c8 <__cxa_atexit@plt+0x6e868> │ │ │ │ - ldr r9, [pc, #96] @ 7a8e8 <__cxa_atexit@plt+0x6e888> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - beq 7a8d8 <__cxa_atexit@plt+0x6e878> │ │ │ │ - ldr r2, [pc, #76] @ 7a8ec <__cxa_atexit@plt+0x6e88c> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ + beq 7961c <__cxa_atexit@plt+0x6d5bc> │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 7962c <__cxa_atexit@plt+0x6d5cc> │ │ │ │ + ldr r3, [pc, #64] @ 79648 <__cxa_atexit@plt+0x6d5e8> │ │ │ │ + ldr r2, [pc, #64] @ 7964c <__cxa_atexit@plt+0x6d5ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + str r0, [r5] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrheq ip, [r1, #-192]! @ 0xffffff40 │ │ │ │ + orreq r1, r3, r8, asr fp │ │ │ │ + cmneq r1, r4, ror #24 │ │ │ │ andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 7a954 <__cxa_atexit@plt+0x6e8f4> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7a948 <__cxa_atexit@plt+0x6e8e8> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #56] @ 7a958 <__cxa_atexit@plt+0x6e8f8> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r5, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 7a998 <__cxa_atexit@plt+0x6e938> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #20] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7a9d0 <__cxa_atexit@plt+0x6e970> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7a9d4 <__cxa_atexit@plt+0x6e974> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01830794 │ │ │ │ - @ instruction: 0x01830794 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7aa64 <__cxa_atexit@plt+0x6ea04> │ │ │ │ - ldr r3, [pc, #124] @ 7aa74 <__cxa_atexit@plt+0x6ea14> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 79694 <__cxa_atexit@plt+0x6d634> │ │ │ │ + ldr r3, [pc, #44] @ 796a8 <__cxa_atexit@plt+0x6d648> │ │ │ │ + ldr r7, [r5, #24]! │ │ │ │ + ldr r2, [pc, #40] @ 796ac <__cxa_atexit@plt+0x6d64c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 7aa48 <__cxa_atexit@plt+0x6e9e8> │ │ │ │ - ldr r7, [pc, #100] @ 7aa78 <__cxa_atexit@plt+0x6ea18> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r7, [r5, #24]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r8, [r5, #-16] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + cmneq r1, r8, lsr ip │ │ │ │ + orreq r1, r3, r0, ror #21 │ │ │ │ + cmneq r1, r4, lsr #24 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79768 <__cxa_atexit@plt+0x6d708> │ │ │ │ + ldr r2, [pc, #156] @ 79770 <__cxa_atexit@plt+0x6d710> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-24]! @ 0xffffffe8 │ │ │ │ + add lr, r3, #8 │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + stm lr, {r0, r8, r9, sl} │ │ │ │ + beq 7972c <__cxa_atexit@plt+0x6d6cc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 79738 <__cxa_atexit@plt+0x6d6d8> │ │ │ │ + ldr r2, [pc, #100] @ 79774 <__cxa_atexit@plt+0x6d714> │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - beq 7aa58 <__cxa_atexit@plt+0x6e9f8> │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + beq 79758 <__cxa_atexit@plt+0x6d6f8> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 7aadc <__cxa_atexit@plt+0x6ea7c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + b 79808 <__cxa_atexit@plt+0x6d7a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #56] @ 79778 <__cxa_atexit@plt+0x6d718> │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + ldr r2, [pc, #52] @ 7977c <__cxa_atexit@plt+0x6d71c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7aa7c <__cxa_atexit@plt+0x6ea1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrsheq ip, [r1, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 7aad0 <__cxa_atexit@plt+0x6ea70> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7aac8 <__cxa_atexit@plt+0x6ea68> │ │ │ │ - b 7aadc <__cxa_atexit@plt+0x6ea7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [pc, #152] @ 7ab80 <__cxa_atexit@plt+0x6eb20> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + cmneq r1, r0, ror #22 │ │ │ │ + orreq r1, r3, ip, lsl sl │ │ │ │ + cmneq r1, r8, asr fp │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #-16]! │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 797bc <__cxa_atexit@plt+0x6d75c> │ │ │ │ + ldr r3, [pc, #76] @ 797f0 <__cxa_atexit@plt+0x6d790> │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq 7ab64 <__cxa_atexit@plt+0x6eb04> │ │ │ │ - ldr r9, [pc, #88] @ 7ab84 <__cxa_atexit@plt+0x6eb24> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 7ab74 <__cxa_atexit@plt+0x6eb14> │ │ │ │ - ldr ip, [pc, #68] @ 7ab88 <__cxa_atexit@plt+0x6eb28> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add ip, pc, ip │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str ip, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ + str r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 797e4 <__cxa_atexit@plt+0x6d784> │ │ │ │ + mov r7, r8 │ │ │ │ + b 79808 <__cxa_atexit@plt+0x6d7a8> │ │ │ │ + ldr r7, [r5, #28]! │ │ │ │ + ldr r3, [pc, #44] @ 797f4 <__cxa_atexit@plt+0x6d794> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 797f8 <__cxa_atexit@plt+0x6d798> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrsbeq ip, [r1, #-164]! @ 0xffffff5c │ │ │ │ + @ instruction: 0x01831990 │ │ │ │ + cmneq r1, ip, asr #21 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7abf8 <__cxa_atexit@plt+0x6eb98> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r1, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 799c0 <__cxa_atexit@plt+0x6d960> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + sub r8, sl, r2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7989c <__cxa_atexit@plt+0x6d83c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #428] @ 799e8 <__cxa_atexit@plt+0x6d988> │ │ │ │ + ldr lr, [r3, #8]! │ │ │ │ + ldr r9, [pc, #424] @ 799ec <__cxa_atexit@plt+0x6d98c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7abec <__cxa_atexit@plt+0x6eb8c> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #64] @ 7abfc <__cxa_atexit@plt+0x6eb9c> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r3, #24] │ │ │ │ + add r9, pc, r9 │ │ │ │ + stm r3, {r2, r8} │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ + str r9, [r1, #4]! │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr ip, [r3, #20] │ │ │ │ + tst r2, #3 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + stmib r1, {r0, ip} │ │ │ │ + str r9, [r1, #12] │ │ │ │ + str lr, [r1, #16] │ │ │ │ + str sl, [r1, #20] │ │ │ │ + beq 7999c <__cxa_atexit@plt+0x6d93c> │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r3, [pc, #356] @ 799f0 <__cxa_atexit@plt+0x6d990> │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r6, [pc, #336] @ 799f4 <__cxa_atexit@plt+0x6d994> │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr lr, [r8, #24]! │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [ip, #-12]! │ │ │ │ + tst lr, #3 │ │ │ │ + str r7, [r8] │ │ │ │ + stmda r5, {r0, r2, r9} │ │ │ │ + beq 799ac <__cxa_atexit@plt+0x6d94c> │ │ │ │ + str fp, [sp, #8] │ │ │ │ + add fp, r1, #84 @ 0x54 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 799cc <__cxa_atexit@plt+0x6d96c> │ │ │ │ + ldr ip, [pc, #276] @ 799f8 <__cxa_atexit@plt+0x6d998> │ │ │ │ + ldr r3, [lr, #3] │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [sp, #4] │ │ │ │ + sub r3, fp, #35 @ 0x23 │ │ │ │ + str ip, [r1, #4]! │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [pc, #252] @ 799fc <__cxa_atexit@plt+0x6d99c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + add r0, r1, #16 │ │ │ │ + str r3, [r1, #44] @ 0x2c │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r1, #28] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + ldr ip, [r5, #28] │ │ │ │ + stm r0, {r3, r9, sl} │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ + ldr r0, [pc, #212] @ 79a00 <__cxa_atexit@plt+0x6d9a0> │ │ │ │ + mov r2, r1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r2, #32]! │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + stm r2, {r0, r6, ip} │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + mov r6, fp │ │ │ │ + add r0, sl, r0 │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [pc, #168] @ 79a04 <__cxa_atexit@plt+0x6d9a4> │ │ │ │ + mov r0, r1 │ │ │ │ + str r1, [r1, #40] @ 0x28 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r0, #52]! @ 0x34 │ │ │ │ + str r0, [r5, #32] │ │ │ │ + str r1, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [pc, #144] @ 79a08 <__cxa_atexit@plt+0x6d9a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + str r0, [r1, #72]! @ 0x48 │ │ │ │ + str lr, [r5, #24] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r8, r1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #36] @ 7ac38 <__cxa_atexit@plt+0x6ebd8> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r8, r9, sl} │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + ldr r0, [lr] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, lr │ │ │ │ bx r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, lr │ │ │ │ + mov r0, #84 @ 0x54 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #6 │ │ │ │ + @ instruction: 0xfffff94c │ │ │ │ + ldrdeq r1, [r3, r4] │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + orreq r1, r3, r4, asr r8 │ │ │ │ + orreq r1, r3, r8, lsl sl │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + orreq r1, r3, r4, asr #16 │ │ │ │ + cmneq r1, r8, lsr #17 │ │ │ │ + andeq r0, r0, fp, asr #9 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + mov ip, r7 │ │ │ │ + mov r2, r4 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79b18 <__cxa_atexit@plt+0x6dab8> │ │ │ │ + ldr r7, [ip, #3] │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + str r3, [r8, #64] @ 0x40 │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [r5, #36]! @ 0x24 │ │ │ │ + ldr r3, [pc, #220] @ 79b2c <__cxa_atexit@plt+0x6dacc> │ │ │ │ + mov r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r8, #48] @ 0x30 │ │ │ │ + ldr r3, [pc, #204] @ 79b30 <__cxa_atexit@plt+0x6dad0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r0, #36]! @ 0x24 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldmdb r5, {r2, r4} │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str r0, [r8, #60] @ 0x3c │ │ │ │ + ldr r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldr r0, [pc, #148] @ 79b34 <__cxa_atexit@plt+0x6dad4> │ │ │ │ + add r4, r8, #12 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r9, #4]! │ │ │ │ + ldr r0, [pc, #136] @ 79b38 <__cxa_atexit@plt+0x6dad8> │ │ │ │ + str r7, [r8, #32] │ │ │ │ + ldr r7, [sp] │ │ │ │ + stm r4, {r3, sl, lr} │ │ │ │ + add r4, fp, r7 │ │ │ │ + str r4, [r8, #52] @ 0x34 │ │ │ │ + mov r4, r8 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r4, #56]! @ 0x38 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r9, [r8, #44] @ 0x2c │ │ │ │ + str r1, [r8, #24] │ │ │ │ + str fp, [r8, #28] │ │ │ │ + str ip, [r5] │ │ │ │ + str r4, [r5, #8] │ │ │ │ + ldr r4, [pc, #80] @ 79b3c <__cxa_atexit@plt+0x6dadc> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + ldr sl, [sp, #8] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + str r4, [r8, #76]! @ 0x4c │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r9, [r8, #8] │ │ │ │ + mov r9, r2 │ │ │ │ + str r3, [r8, #-4] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r4, #84 @ 0x54 │ │ │ │ + str r4, [r2, #828] @ 0x33c │ │ │ │ + mov r4, r2 │ │ │ │ + mov r7, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r1, [r3, ip] │ │ │ │ + orreq r1, r3, r4, ror #17 │ │ │ │ + @ instruction: 0xfffff954 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + ldrdeq r1, [r3, r0] │ │ │ │ + ldrheq ip, [r1, #-104]! @ 0xffffff98 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 79b6c <__cxa_atexit@plt+0x6db0c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r1, r3, r4, lsl #12 │ │ │ │ + cmneq r1, r4, ror #14 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ace8 <__cxa_atexit@plt+0x6ec88> │ │ │ │ - ldr r3, [pc, #120] @ 7acf8 <__cxa_atexit@plt+0x6ec98> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79bc4 <__cxa_atexit@plt+0x6db64> │ │ │ │ + ldr r3, [pc, #64] @ 79bdc <__cxa_atexit@plt+0x6db7c> │ │ │ │ + ldr r2, [pc, #64] @ 79be0 <__cxa_atexit@plt+0x6db80> │ │ │ │ + ldr r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 7accc <__cxa_atexit@plt+0x6ec6c> │ │ │ │ - ldr r7, [pc, #96] @ 7acfc <__cxa_atexit@plt+0x6ec9c> │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add lr, r5, #8 │ │ │ │ - tst r9, #3 │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - stm lr, {r0, r2, r3} │ │ │ │ - beq 7acdc <__cxa_atexit@plt+0x6ec7c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7ad58 <__cxa_atexit@plt+0x6ecf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ad00 <__cxa_atexit@plt+0x6eca0> │ │ │ │ + ldr r7, [pc, #24] @ 79be4 <__cxa_atexit@plt+0x6db84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r1, ip, ror r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #15] │ │ │ │ - ldr lr, [pc, #40] @ 7ad4c <__cxa_atexit@plt+0x6ecec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + @ instruction: 0xfffff210 │ │ │ │ + @ instruction: 0xfffffb10 │ │ │ │ + cmneq r1, ip, lsl r7 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 79c30 <__cxa_atexit@plt+0x6dbd0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 79c48 <__cxa_atexit@plt+0x6dbe8> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ add lr, pc, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stm r1, {r0, r2, r3} │ │ │ │ - beq 7ad44 <__cxa_atexit@plt+0x6ece4> │ │ │ │ - b 7ad58 <__cxa_atexit@plt+0x6ecf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 79c4c <__cxa_atexit@plt+0x6dbec> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r1, [r3, #15] │ │ │ │ - ldr r3, [pc, #140] @ 7ae00 <__cxa_atexit@plt+0x6eda0> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq ip, [r1, #-104]! @ 0xffffff98 │ │ │ │ + @ instruction: 0x0171c694 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r1, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + mov r2, r8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 79cec <__cxa_atexit@plt+0x6dc8c> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldm r6, {r3, r8} │ │ │ │ + ldr ip, [pc, #140] @ 79d20 <__cxa_atexit@plt+0x6dcc0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + str r3, [r6, #-4] │ │ │ │ + str ip, [r6, #-20] @ 0xffffffec │ │ │ │ + sub ip, r6, #16 │ │ │ │ + stm r6, {r0, r7} │ │ │ │ + add r6, r1, #28 │ │ │ │ + cmp lr, r6 │ │ │ │ + stm ip, {r2, r9, sl} │ │ │ │ + bcc 79d00 <__cxa_atexit@plt+0x6dca0> │ │ │ │ + ldr r7, [pc, #104] @ 79d28 <__cxa_atexit@plt+0x6dcc8> │ │ │ │ + ldr r3, [pc, #104] @ 79d2c <__cxa_atexit@plt+0x6dccc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - beq 7ade4 <__cxa_atexit@plt+0x6ed84> │ │ │ │ - ldr r9, [pc, #96] @ 7ae04 <__cxa_atexit@plt+0x6eda4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - beq 7adf4 <__cxa_atexit@plt+0x6ed94> │ │ │ │ - ldr r2, [pc, #76] @ 7ae08 <__cxa_atexit@plt+0x6eda8> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + str fp, [r1, #16] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + str r8, [r1, #24] │ │ │ │ + str r3, [r1, #12]! │ │ │ │ + mov r7, r1 │ │ │ │ + b 1623454 <__cxa_atexit@plt+0x16173f4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #28] @ 79d24 <__cxa_atexit@plt+0x6dcc4> │ │ │ │ + mov r9, fp │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 7ae70 <__cxa_atexit@plt+0x6ee10> │ │ │ │ - ldr r3, [r5, #28] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7ae64 <__cxa_atexit@plt+0x6ee04> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #56] @ 7ae74 <__cxa_atexit@plt+0x6ee14> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldmib r5, {r1, sl} │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - add r1, r5, #12 │ │ │ │ + orreq r1, r3, r0, ror #14 │ │ │ │ + ldrsbeq ip, [r1, #-92]! @ 0xffffffa4 │ │ │ │ + @ instruction: 0xfffff0f0 │ │ │ │ + @ instruction: 0xfffff9f0 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + cmneq r1, ip, lsr #11 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79da0 <__cxa_atexit@plt+0x6dd40> │ │ │ │ + ldr lr, [pc, #92] @ 79dc0 <__cxa_atexit@plt+0x6dd60> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ - stm r1, {r0, r8, lr} │ │ │ │ - mov r8, r7 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 79dc4 <__cxa_atexit@plt+0x6dd64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #40] @ 7aeb4 <__cxa_atexit@plt+0x6ee54> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + cmneq r1, r8, asr #10 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 79e10 <__cxa_atexit@plt+0x6ddb0> │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldmib r5, {r2, r8, r9, sl} │ │ │ │ + ldr lr, [pc, #60] @ 79e28 <__cxa_atexit@plt+0x6ddc8> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #20] │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7aeec <__cxa_atexit@plt+0x6ee8c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7aef0 <__cxa_atexit@plt+0x6ee90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #20] @ 79e2c <__cxa_atexit@plt+0x6ddcc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r0, r3, r8, ror r2 │ │ │ │ - orreq r0, r3, r8, ror r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + ldrsbeq ip, [r1, #-72]! @ 0xffffffb8 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldrheq ip, [r1, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 79ea0 <__cxa_atexit@plt+0x6de40> │ │ │ │ + ldr lr, [pc, #92] @ 79ec0 <__cxa_atexit@plt+0x6de60> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r7, #4]! │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r9, [r7, #4] │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r1, [r7, #12] │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 79f98 <__cxa_atexit@plt+0x6df38> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7af9c <__cxa_atexit@plt+0x6ef3c> │ │ │ │ - ldr r3, [pc, #124] @ 7afac <__cxa_atexit@plt+0x6ef4c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 7af80 <__cxa_atexit@plt+0x6ef20> │ │ │ │ - ldr r7, [pc, #100] @ 7afb0 <__cxa_atexit@plt+0x6ef50> │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ + mov r8, sl │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #28] @ 79ec4 <__cxa_atexit@plt+0x6de64> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add lr, r5, #12 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - stm lr, {r0, r3, r9} │ │ │ │ - beq 7af90 <__cxa_atexit@plt+0x6ef30> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b014 <__cxa_atexit@plt+0x6efb4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7afb4 <__cxa_atexit@plt+0x6ef54> │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + cmneq r1, r8, asr #8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79efc <__cxa_atexit@plt+0x6de9c> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r1, [pc, #40] @ 79f0c <__cxa_atexit@plt+0x6deac> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ + ldr r7, [pc, #12] @ 79f10 <__cxa_atexit@plt+0x6deb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - ldrsbeq ip, [r1, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #64] @ 7b008 <__cxa_atexit@plt+0x6efa8> │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r5, #-16]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 7b000 <__cxa_atexit@plt+0x6efa0> │ │ │ │ - b 7b014 <__cxa_atexit@plt+0x6efb4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r9, [pc, #152] @ 7b0b8 <__cxa_atexit@plt+0x6f058> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #-16]! │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str lr, [r5, #-4] │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - beq 7b09c <__cxa_atexit@plt+0x6f03c> │ │ │ │ - ldr r9, [pc, #88] @ 7b0bc <__cxa_atexit@plt+0x6f05c> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - beq 7b0ac <__cxa_atexit@plt+0x6f04c> │ │ │ │ - ldr ip, [pc, #68] @ 7b0c0 <__cxa_atexit@plt+0x6f060> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldmib r5, {r9, sl} │ │ │ │ - add ip, pc, ip │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + cmneq r1, r0, lsl #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 79f44 <__cxa_atexit@plt+0x6dee4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 79f4c <__cxa_atexit@plt+0x6deec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r5, {r0, lr} │ │ │ │ - str ip, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ + b b4e034 <__cxa_atexit@plt+0xb41fd4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + orreq r1, r3, r4, lsl #4 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 79f9c <__cxa_atexit@plt+0x6df3c> │ │ │ │ + ldr r1, [pc, #52] @ 79fb4 <__cxa_atexit@plt+0x6df54> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ + ldr r7, [pc, #20] @ 79fb8 <__cxa_atexit@plt+0x6df58> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq r1, ip, asr r3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 7b130 <__cxa_atexit@plt+0x6f0d0> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 7b124 <__cxa_atexit@plt+0x6f0c4> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr lr, [pc, #64] @ 7b134 <__cxa_atexit@plt+0x6f0d4> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a01c <__cxa_atexit@plt+0x6dfbc> │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr r1, [pc, #68] @ 7a028 <__cxa_atexit@plt+0x6dfc8> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r8, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r1, [pc, #44] @ 7a02c <__cxa_atexit@plt+0x6dfcc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0x018311b8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7a064 <__cxa_atexit@plt+0x6e004> │ │ │ │ + ldr r9, [r5] │ │ │ │ + ldr r1, [pc, #40] @ 7a074 <__cxa_atexit@plt+0x6e014> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ + ldr r7, [pc, #12] @ 7a078 <__cxa_atexit@plt+0x6e018> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr lr, [pc, #36] @ 7b170 <__cxa_atexit@plt+0x6f110> │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldmib r5, {r0, r8, r9, sl} │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str lr, [r5, #20] │ │ │ │ - b 79a98 <__cxa_atexit@plt+0x6da38> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #8 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0x0171c298 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 7b1e0 <__cxa_atexit@plt+0x6f180> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7b1ec <__cxa_atexit@plt+0x6f18c> │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #56] @ 7b200 <__cxa_atexit@plt+0x6f1a0> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #52] @ 7b204 <__cxa_atexit@plt+0x6f1a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #20] @ 7b1fc <__cxa_atexit@plt+0x6f19c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #4] @ 7b1f8 <__cxa_atexit@plt+0x6f198> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - @ instruction: 0x015c589a │ │ │ │ - @ instruction: 0x015c589c │ │ │ │ - cmpeq ip, r2, lsr #17 │ │ │ │ - cmpeq ip, r3, lsr #17 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b2a0 <__cxa_atexit@plt+0x6f240> │ │ │ │ - ldr r3, [pc, #136] @ 7b2b0 <__cxa_atexit@plt+0x6f250> │ │ │ │ - ldr r8, [pc, #136] @ 7b2b4 <__cxa_atexit@plt+0x6f254> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - and r3, r9, #3 │ │ │ │ - add r2, pc, #8 │ │ │ │ - ldr r3, [r2, r3, lsl #2] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add pc, r2, r3 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #76] @ 7b2b8 <__cxa_atexit@plt+0x6f258> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 7b294 <__cxa_atexit@plt+0x6f234> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #60] @ 7b2bc <__cxa_atexit@plt+0x6f25c> │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r8, [pc, #56] @ 7b2c0 <__cxa_atexit@plt+0x6f260> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r7, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #28] @ 7b2c4 <__cxa_atexit@plt+0x6f264> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7a0c8 <__cxa_atexit@plt+0x6e068> │ │ │ │ + ldr r1, [pc, #52] @ 7a0e0 <__cxa_atexit@plt+0x6e080> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r3, [r5, #8] │ │ │ │ + stmdb r5, {r1, sl} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1385578 <__cxa_atexit@plt+0x1379518> │ │ │ │ + ldr r7, [pc, #20] @ 7a0e4 <__cxa_atexit@plt+0x6e084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, lr, asr #16 │ │ │ │ - cmpeq ip, r8, lsl r8 │ │ │ │ - cmpeq ip, sl, ror #15 │ │ │ │ - cmpeq ip, fp, ror #15 │ │ │ │ - ldrsheq ip, [r1, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7b2f8 <__cxa_atexit@plt+0x6f298> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7b324 <__cxa_atexit@plt+0x6f2c4> │ │ │ │ - ldr r8, [pc, #72] @ 7b338 <__cxa_atexit@plt+0x6f2d8> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #48] @ 7b33c <__cxa_atexit@plt+0x6f2dc> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 7b340 <__cxa_atexit@plt+0x6f2e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #8] @ 7b334 <__cxa_atexit@plt+0x6f2d4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, lr, asr r7 │ │ │ │ - @ instruction: 0x015c5790 │ │ │ │ - cmpeq ip, lr, asr r7 │ │ │ │ - cmpeq ip, pc, asr r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b3dc <__cxa_atexit@plt+0x6f37c> │ │ │ │ - ldr r2, [pc, #136] @ 7b3ec <__cxa_atexit@plt+0x6f38c> │ │ │ │ - ldr r3, [pc, #136] @ 7b3f0 <__cxa_atexit@plt+0x6f390> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 7b3f4 <__cxa_atexit@plt+0x6f394> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 7b3d0 <__cxa_atexit@plt+0x6f370> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r2, [pc, #60] @ 7b3f8 <__cxa_atexit@plt+0x6f398> │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - ldr r3, [pc, #56] @ 7b3fc <__cxa_atexit@plt+0x6f39c> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmneq r1, r0, lsr r2 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a12c <__cxa_atexit@plt+0x6e0cc> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #60] @ 7a144 <__cxa_atexit@plt+0x6e0e4> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ - cmp r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r3, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #28] @ 7b400 <__cxa_atexit@plt+0x6f3a0> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #20]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 7a148 <__cxa_atexit@plt+0x6e0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, r2, lsl r7 │ │ │ │ - ldrsbeq r5, [ip, #-108] @ 0xffffff94 │ │ │ │ - cmpeq ip, lr, lsr #13 │ │ │ │ - cmpeq ip, pc, lsr #13 │ │ │ │ - cmneq r1, r4, asr #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7b434 <__cxa_atexit@plt+0x6f3d4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7b460 <__cxa_atexit@plt+0x6f400> │ │ │ │ - ldr r8, [pc, #72] @ 7b474 <__cxa_atexit@plt+0x6f414> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - bic r3, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldr r2, [pc, #48] @ 7b478 <__cxa_atexit@plt+0x6f418> │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - ldr r8, [pc, #44] @ 7b47c <__cxa_atexit@plt+0x6f41c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r3, #3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - moveq r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r8, [pc, #8] @ 7b470 <__cxa_atexit@plt+0x6f410> │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, r2, lsr #12 │ │ │ │ - cmpeq ip, r4, asr r6 │ │ │ │ - cmpeq ip, r2, lsr #12 │ │ │ │ - cmpeq ip, r3, lsr #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 7b4a4 <__cxa_atexit@plt+0x6f444> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq r1, r0, lsl r2 │ │ │ │ - cmneq r1, r0, asr r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrsbeq ip, [r1, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7b544 <__cxa_atexit@plt+0x6f4e4> │ │ │ │ - ldr r2, [pc, #136] @ 7b554 <__cxa_atexit@plt+0x6f4f4> │ │ │ │ - ldr r7, [pc, #136] @ 7b558 <__cxa_atexit@plt+0x6f4f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r8, #3 │ │ │ │ - add r1, pc, #8 │ │ │ │ - ldr r2, [r1, r2, lsl #2] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add pc, r1, r2 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi 7a17c <__cxa_atexit@plt+0x6e11c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 7a184 <__cxa_atexit@plt+0x6e124> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 7b55c <__cxa_atexit@plt+0x6f4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #56] @ 7b560 <__cxa_atexit@plt+0x6f500> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #52] @ 7b564 <__cxa_atexit@plt+0x6f504> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7b568 <__cxa_atexit@plt+0x6f508> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b b4e5d0 <__cxa_atexit@plt+0xb42570> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrsbeq ip, [r1, #-16]! │ │ │ │ - ldrheq ip, [r1, #-24]! @ 0xffffffe8 │ │ │ │ - cmneq r1, r0, asr #3 │ │ │ │ - cmneq r1, r4, lsr #3 │ │ │ │ - cmneq r1, ip, asr #3 │ │ │ │ - @ instruction: 0x0171c190 │ │ │ │ + orreq r0, r3, ip, asr #31 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7b5c0 <__cxa_atexit@plt+0x6f560> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #68] @ 7b5d4 <__cxa_atexit@plt+0x6f574> │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bne 7b5c8 <__cxa_atexit@plt+0x6f568> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #52] @ 7b5dc <__cxa_atexit@plt+0x6f57c> │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #48] @ 7b5e0 <__cxa_atexit@plt+0x6f580> │ │ │ │ - add r3, pc, r3 │ │ │ │ - cmp r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r3 │ │ │ │ - b 7b5c8 <__cxa_atexit@plt+0x6f568> │ │ │ │ - ldr r7, [pc, #16] @ 7b5d8 <__cxa_atexit@plt+0x6f578> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r0, lsr #2 │ │ │ │ - cmneq r1, r0, lsl #2 │ │ │ │ - cmneq r1, r0, asr #2 │ │ │ │ - cmneq r1, r4, lsr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b678 <__cxa_atexit@plt+0x6f618> │ │ │ │ - ldr r3, [pc, #164] @ 7b6a8 <__cxa_atexit@plt+0x6f648> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7b658 <__cxa_atexit@plt+0x6f5f8> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7b688 <__cxa_atexit@plt+0x6f628> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 7b6ac <__cxa_atexit@plt+0x6f64c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7b668 <__cxa_atexit@plt+0x6f608> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b698 <__cxa_atexit@plt+0x6f638> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 7b6b0 <__cxa_atexit@plt+0x6f650> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7b6b4 <__cxa_atexit@plt+0x6f654> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a1ec <__cxa_atexit@plt+0x6e18c> │ │ │ │ + ldr r1, [pc, #80] @ 7a20c <__cxa_atexit@plt+0x6e1ac> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + str r0, [r5, #8]! │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #28] @ 7a210 <__cxa_atexit@plt+0x6e1b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7b61c <__cxa_atexit@plt+0x6f5bc> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7b63c <__cxa_atexit@plt+0x6f5dc> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq pc, r2, r4, lsl #22 │ │ │ │ - ldrheq ip, [r1, #-4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b71c <__cxa_atexit@plt+0x6f6bc> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 7b73c <__cxa_atexit@plt+0x6f6dc> │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmneq r1, r4, lsl r1 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a258 <__cxa_atexit@plt+0x6e1f8> │ │ │ │ + ldm r5, {r7, r8, r9} │ │ │ │ + ldr r2, [pc, #60] @ 7a270 <__cxa_atexit@plt+0x6e210> │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7b714 <__cxa_atexit@plt+0x6f6b4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b72c <__cxa_atexit@plt+0x6f6cc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 7b740 <__cxa_atexit@plt+0x6f6e0> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7b6d8 <__cxa_atexit@plt+0x6f678> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7b6f8 <__cxa_atexit@plt+0x6f698> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r2, r8, asr #20 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b77c <__cxa_atexit@plt+0x6f71c> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 7b78c <__cxa_atexit@plt+0x6f72c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r1, [r5, #20]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #20] @ 7a274 <__cxa_atexit@plt+0x6e214> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #16 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7b760 <__cxa_atexit@plt+0x6f700> │ │ │ │ - orreq pc, r2, r0, ror #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + cmneq r1, r8, lsr #1 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7b7d4 <__cxa_atexit@plt+0x6f774> │ │ │ │ - ldr r7, [pc, #52] @ 7b7e8 <__cxa_atexit@plt+0x6f788> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 7b7c8 <__cxa_atexit@plt+0x6f768> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7b7f8 <__cxa_atexit@plt+0x6f798> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b7ec <__cxa_atexit@plt+0x6f78c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 7a2dc <__cxa_atexit@plt+0x6e27c> │ │ │ │ + ldr r1, [pc, #80] @ 7a2fc <__cxa_atexit@plt+0x6e29c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r9, [r2, #12] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + str r0, [r5, #8]! │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [pc, #28] @ 7a300 <__cxa_atexit@plt+0x6e2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r1, r8, asr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b854 <__cxa_atexit@plt+0x6f7f4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #136] @ 7b8a0 <__cxa_atexit@plt+0x6f840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7b84c <__cxa_atexit@plt+0x6f7ec> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b864 <__cxa_atexit@plt+0x6f804> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 7b878 <__cxa_atexit@plt+0x6f818> │ │ │ │ - ldr r7, [pc, #104] @ 7b8a8 <__cxa_atexit@plt+0x6f848> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7b810 <__cxa_atexit@plt+0x6f7b0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 7b838 <__cxa_atexit@plt+0x6f7d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bne 7b890 <__cxa_atexit@plt+0x6f830> │ │ │ │ - ldr r7, [pc, #28] @ 7b8a4 <__cxa_atexit@plt+0x6f844> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + cmneq r1, r4, lsr #32 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7a654 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7a360 <__cxa_atexit@plt+0x6e300> │ │ │ │ + ldr lr, [pc, #64] @ 7a36c <__cxa_atexit@plt+0x6e30c> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #56] @ 7a370 <__cxa_atexit@plt+0x6e310> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r3, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + beq 7a354 <__cxa_atexit@plt+0x6e2f4> │ │ │ │ + mov r7, r3 │ │ │ │ + b 7a37c <__cxa_atexit@plt+0x6e31c> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7b8ac <__cxa_atexit@plt+0x6f84c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - orreq pc, r2, r8, ror #17 │ │ │ │ - orreq pc, r2, r4, lsr r9 @ │ │ │ │ - orreq pc, r2, r0, ror #17 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq r0, [r3, ip] │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b8e8 <__cxa_atexit@plt+0x6f888> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - cmp r3, r7 │ │ │ │ - bge 7b8fc <__cxa_atexit@plt+0x6f89c> │ │ │ │ - ldr r7, [pc, #76] @ 7b928 <__cxa_atexit@plt+0x6f8c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7a3f0 <__cxa_atexit@plt+0x6e390> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 7a3e8 <__cxa_atexit@plt+0x6e388> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + cmp r1, r2 │ │ │ │ + ble 7a3dc <__cxa_atexit@plt+0x6e37c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr lr, [pc, #76] @ 7a404 <__cxa_atexit@plt+0x6e3a4> │ │ │ │ + sub r1, r1, r2 │ │ │ │ + add r2, r7, r2 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #28] @ 7a400 <__cxa_atexit@plt+0x6e3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r3, r7 │ │ │ │ - blt 7b8d4 <__cxa_atexit@plt+0x6f874> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - bne 7b914 <__cxa_atexit@plt+0x6f8b4> │ │ │ │ - ldr r7, [pc, #24] @ 7b924 <__cxa_atexit@plt+0x6f8c4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7b92c <__cxa_atexit@plt+0x6f8cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r3, r4, lsl #29 │ │ │ │ + orreq r0, r3, ip, lsr lr │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub lr, r5, #16 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7a4c4 <__cxa_atexit@plt+0x6e464> │ │ │ │ + ldr r6, [pc, #176] @ 7a4e0 <__cxa_atexit@plt+0x6e480> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + tst r3, #3 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r0, [r5] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + beq 7a4b0 <__cxa_atexit@plt+0x6e450> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7a4cc <__cxa_atexit@plt+0x6e46c> │ │ │ │ + ldr lr, [pc, #120] @ 7a4e4 <__cxa_atexit@plt+0x6e484> │ │ │ │ + ldr r2, [pc, #120] @ 7a4e8 <__cxa_atexit@plt+0x6e488> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add ip, r2, #1 │ │ │ │ + sub r2, r6, #19 │ │ │ │ + stm r5, {r2, ip} │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str lr, [r1, #12]! │ │ │ │ + ldr r3, [pc, #88] @ 7a4ec <__cxa_atexit@plt+0x6e48c> │ │ │ │ + add r2, r2, r0 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + mov r8, r1 │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #-8] │ │ │ │ + str r2, [r1, #-4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, r4, ror #16 │ │ │ │ - @ instruction: 0x0182f898 │ │ │ │ - orreq pc, r2, ip, asr r8 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7b9cc <__cxa_atexit@plt+0x6f96c> │ │ │ │ - ldr r3, [pc, #172] @ 7b9fc <__cxa_atexit@plt+0x6f99c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 7a4b8 <__cxa_atexit@plt+0x6e458> │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r3 │ │ │ │ + mov r0, #24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + orreq r0, r3, r4, asr #26 │ │ │ │ + @ instruction: 0x01830cbc │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a560 <__cxa_atexit@plt+0x6e500> │ │ │ │ + ldr r3, [pc, #88] @ 7a56c <__cxa_atexit@plt+0x6e50c> │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 7b9ac <__cxa_atexit@plt+0x6f94c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7b9dc <__cxa_atexit@plt+0x6f97c> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 7ba00 <__cxa_atexit@plt+0x6f9a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7b9bc <__cxa_atexit@plt+0x6f95c> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7b9ec <__cxa_atexit@plt+0x6f98c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 7ba04 <__cxa_atexit@plt+0x6f9a4> │ │ │ │ - cmp r3, r2 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r8, #12]! │ │ │ │ + ldr r7, [pc, #64] @ 7a570 <__cxa_atexit@plt+0x6e510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + ldr r7, [pc, #56] @ 7a574 <__cxa_atexit@plt+0x6e514> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add r3, r7, #1 │ │ │ │ + ldmdb r5, {r7, r9, sl} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r3, r1, r2 │ │ │ │ + str r3, [r8, #-4] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + orreq r0, r3, r4, lsr #24 │ │ │ │ + orreq r0, r3, ip, ror ip │ │ │ │ + andeq r0, r3, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7a610 <__cxa_atexit@plt+0x6e5b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7a618 <__cxa_atexit@plt+0x6e5b8> │ │ │ │ + ldr r1, [pc, #136] @ 7a630 <__cxa_atexit@plt+0x6e5d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 7ba08 <__cxa_atexit@plt+0x6f9a8> │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 7a5f8 <__cxa_atexit@plt+0x6e598> │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + cmp r1, r2 │ │ │ │ + ble 7a600 <__cxa_atexit@plt+0x6e5a0> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr lr, [pc, #100] @ 7a638 <__cxa_atexit@plt+0x6e5d8> │ │ │ │ + sub r1, r1, r2 │ │ │ │ + add r2, r7, r2 │ │ │ │ + sub r7, r3, #11 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r7, [pc, #44] @ 7a634 <__cxa_atexit@plt+0x6e5d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r3, r6 │ │ │ │ + b 7a620 <__cxa_atexit@plt+0x6e5c0> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0x01830b94 │ │ │ │ + orreq r0, r3, r0, ror #24 │ │ │ │ + orreq r0, r3, r0, lsr #24 │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + ldrheq fp, [r1, #-176]! @ 0xffffff50 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7a7d8 <__cxa_atexit@plt+0x6e778> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #12 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 7a7e0 <__cxa_atexit@plt+0x6e780> │ │ │ │ + ldr r0, [r9, #11] │ │ │ │ + sub r2, r8, r0 │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 7a6e8 <__cxa_atexit@plt+0x6e688> │ │ │ │ + ldr r0, [pc, #404] @ 7a81c <__cxa_atexit@plt+0x6e7bc> │ │ │ │ + ldr r1, [pc, #404] @ 7a820 <__cxa_atexit@plt+0x6e7c0> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + stmib r6, {r3, r8} │ │ │ │ + str r6, [r5, #12] │ │ │ │ + mov r6, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r6, #-4]! │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r5] │ │ │ │ + beq 7a7b8 <__cxa_atexit@plt+0x6e758> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r0, [pc, #336] @ 7a824 <__cxa_atexit@plt+0x6e7c4> │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r2 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, r0, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + mov r2, r5 │ │ │ │ + stmib sp, {sl, fp} │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + ldr ip, [r9, #7] │ │ │ │ + str r8, [r2, #8]! │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + ldr fp, [pc, #288] @ 7a828 <__cxa_atexit@plt+0x6e7c8> │ │ │ │ + str r9, [r2, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + add fp, pc, fp │ │ │ │ + str fp, [r2, #-28] @ 0xffffffe4 │ │ │ │ + mov fp, ip │ │ │ │ + mov ip, sl │ │ │ │ + ldr sl, [sp, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + str fp, [r2, #-20] @ 0xffffffec │ │ │ │ + str ip, [r2, #-16] │ │ │ │ + str sl, [r2, #-4] │ │ │ │ + beq 7a7c8 <__cxa_atexit@plt+0x6e768> │ │ │ │ + str lr, [sp] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 7a804 <__cxa_atexit@plt+0x6e7a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r9, [pc, #204] @ 7a830 <__cxa_atexit@plt+0x6e7d0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r3, [pc, #200] @ 7a834 <__cxa_atexit@plt+0x6e7d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r9, [r6, #4] │ │ │ │ + add r0, r3, #1 │ │ │ │ + sub r3, lr, #31 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add r0, r1, r8 │ │ │ │ + ldr fp, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + ldr r0, [pc, #160] @ 7a838 <__cxa_atexit@plt+0x6e7d8> │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, fp │ │ │ │ + ldr r8, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7ba0c <__cxa_atexit@plt+0x6f9ac> │ │ │ │ + mov lr, r6 │ │ │ │ + b 7a7e8 <__cxa_atexit@plt+0x6e788> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #60] @ 7a82c <__cxa_atexit@plt+0x6e7cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, lr │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7b968 <__cxa_atexit@plt+0x6f908> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7b988 <__cxa_atexit@plt+0x6f928> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - @ instruction: 0x0182f7b4 │ │ │ │ - @ instruction: 0x0182f7b4 │ │ │ │ - cmneq r1, r8, ror #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + andeq r0, r0, ip, lsr r2 │ │ │ │ + orreq r0, r3, r8, lsl #21 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + cmneq r1, r0, lsr #22 │ │ │ │ + strdeq r0, [r3, r0] │ │ │ │ + orreq r0, r3, ip, asr #20 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + andeq r0, r0, r8, asr #18 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7ba7c <__cxa_atexit@plt+0x6fa1c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 7ba9c <__cxa_atexit@plt+0x6fa3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7ba74 <__cxa_atexit@plt+0x6fa14> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7ba8c <__cxa_atexit@plt+0x6fa2c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 7baa0 <__cxa_atexit@plt+0x6fa40> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 7baa4 <__cxa_atexit@plt+0x6fa44> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7a8c8 <__cxa_atexit@plt+0x6e868> │ │ │ │ + ldr r3, [pc, #116] @ 7a8d4 <__cxa_atexit@plt+0x6e874> │ │ │ │ + ldr r2, [r5, #28]! │ │ │ │ + sub r1, r6, #31 │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r3, [r8, #12]! │ │ │ │ + ldr r3, [pc, #92] @ 7a8d8 <__cxa_atexit@plt+0x6e878> │ │ │ │ + add r1, r1, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #84] @ 7a8dc <__cxa_atexit@plt+0x6e87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7ba30 <__cxa_atexit@plt+0x6f9d0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7ba50 <__cxa_atexit@plt+0x6f9f0> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq pc, r2, ip, ror #13 │ │ │ │ - orreq pc, r2, ip, ror #13 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str r1, [r8, #-4] │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + add r0, r7, #1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r8, #-8] │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r8, #8] │ │ │ │ + add r0, r8, #16 │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + ldrdeq r0, [r3, r4] │ │ │ │ + orreq r0, r3, r0, lsr r9 │ │ │ │ + cmneq r1, r8, lsl r9 │ │ │ │ + andeq r0, r0, r6, asr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bae8 <__cxa_atexit@plt+0x6fa88> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 7baf8 <__cxa_atexit@plt+0x6fa98> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 7bafc <__cxa_atexit@plt+0x6fa9c> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + ldr r7, [pc, #8] @ 7a90c <__cxa_atexit@plt+0x6e8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7bac4 <__cxa_atexit@plt+0x6fa64> │ │ │ │ - orreq pc, r2, r8, ror r6 @ │ │ │ │ - orreq pc, r2, r8, ror r6 @ │ │ │ │ - andeq r0, r2, pc │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r0, r3, r4, ror #16 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7a930 <__cxa_atexit@plt+0x6e8d0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, ip, ror #19 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7bb98 <__cxa_atexit@plt+0x6fb38> │ │ │ │ - ldr r2, [pc, #168] @ 7bbc8 <__cxa_atexit@plt+0x6fb68> │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 7bb68 <__cxa_atexit@plt+0x6fb08> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bba8 <__cxa_atexit@plt+0x6fb48> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 7bbcc <__cxa_atexit@plt+0x6fb6c> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7bb78 <__cxa_atexit@plt+0x6fb18> │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7a990 <__cxa_atexit@plt+0x6e930> │ │ │ │ + ldr r7, [pc, #92] @ 7a9a4 <__cxa_atexit@plt+0x6e944> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7a978 <__cxa_atexit@plt+0x6e918> │ │ │ │ + ldr r7, [pc, #76] @ 7a9a8 <__cxa_atexit@plt+0x6e948> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + beq 7a984 <__cxa_atexit@plt+0x6e924> │ │ │ │ + mov r5, r3 │ │ │ │ + b 7a654 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7bbb8 <__cxa_atexit@plt+0x6fb58> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r9, r8 │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7bbd0 <__cxa_atexit@plt+0x6fb70> │ │ │ │ + ldr r7, [pc, #20] @ 7a9ac <__cxa_atexit@plt+0x6e94c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 7bb40 <__cxa_atexit@plt+0x6fae0> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7bb84 <__cxa_atexit@plt+0x6fb24> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq r1, r0, lsr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bc44 <__cxa_atexit@plt+0x6fbe4> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 7bc64 <__cxa_atexit@plt+0x6fc04> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7bc38 <__cxa_atexit@plt+0x6fbd8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 7bc54 <__cxa_atexit@plt+0x6fbf4> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r3, r7 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 7bbf4 <__cxa_atexit@plt+0x6fb94> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 7bc20 <__cxa_atexit@plt+0x6fbc0> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 7bca0 <__cxa_atexit@plt+0x6fc40> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r2, r3 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7bc88 <__cxa_atexit@plt+0x6fc28> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7bd4c <__cxa_atexit@plt+0x6fcec> │ │ │ │ - ldr r3, [pc, #172] @ 7bd7c <__cxa_atexit@plt+0x6fd1c> │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmneq r1, r0, lsl #19 │ │ │ │ + cmneq r1, r0, ror #18 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ 7a9f0 <__cxa_atexit@plt+0x6e990> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7bd2c <__cxa_atexit@plt+0x6fccc> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7bd5c <__cxa_atexit@plt+0x6fcfc> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #144] @ 7bd80 <__cxa_atexit@plt+0x6fd20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7bd3c <__cxa_atexit@plt+0x6fcdc> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bd6c <__cxa_atexit@plt+0x6fd0c> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #116] @ 7bd84 <__cxa_atexit@plt+0x6fd24> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #108] @ 7bd88 <__cxa_atexit@plt+0x6fd28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addcc r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + tst r9, #3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + beq 7a9e4 <__cxa_atexit@plt+0x6e984> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7a654 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7bd8c <__cxa_atexit@plt+0x6fd2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7bce8 <__cxa_atexit@plt+0x6fc88> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7bd08 <__cxa_atexit@plt+0x6fca8> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - orreq pc, r2, r4, lsr r4 @ │ │ │ │ - orreq pc, r2, r4, lsr r4 @ │ │ │ │ - ldrsheq fp, [r1, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bdfc <__cxa_atexit@plt+0x6fd9c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #100] @ 7be1c <__cxa_atexit@plt+0x6fdbc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7bdf4 <__cxa_atexit@plt+0x6fd94> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7be0c <__cxa_atexit@plt+0x6fdac> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #72] @ 7be20 <__cxa_atexit@plt+0x6fdc0> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #64] @ 7be24 <__cxa_atexit@plt+0x6fdc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7bdb0 <__cxa_atexit@plt+0x6fd50> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7bdd0 <__cxa_atexit@plt+0x6fd70> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq pc, r2, ip, ror #6 │ │ │ │ - orreq pc, r2, ip, ror #6 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7be68 <__cxa_atexit@plt+0x6fe08> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #44] @ 7be78 <__cxa_atexit@plt+0x6fe18> │ │ │ │ - cmp r3, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #36] @ 7be7c <__cxa_atexit@plt+0x6fe1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addlt r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - b 7be44 <__cxa_atexit@plt+0x6fde4> │ │ │ │ - strdeq pc, [r2, r8] │ │ │ │ - strdeq pc, [r2, r8] │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r1, ip, lsl r9 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7a654 <__cxa_atexit@plt+0x6e5f4> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7a930 <__cxa_atexit@plt+0x6e8d0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + ldrsheq fp, [r1, #-132]! @ 0xffffff7c │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7bf14 <__cxa_atexit@plt+0x6feb4> │ │ │ │ - ldr r3, [pc, #164] @ 7bf44 <__cxa_atexit@plt+0x6fee4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 7bef4 <__cxa_atexit@plt+0x6fe94> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7bf24 <__cxa_atexit@plt+0x6fec4> │ │ │ │ - sub r3, r3, #1 │ │ │ │ - ldr r2, [pc, #136] @ 7bf48 <__cxa_atexit@plt+0x6fee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3} │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7bf04 <__cxa_atexit@plt+0x6fea4> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bf34 <__cxa_atexit@plt+0x6fed4> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #108] @ 7bf4c <__cxa_atexit@plt+0x6feec> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7bf50 <__cxa_atexit@plt+0x6fef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r9, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7beb8 <__cxa_atexit@plt+0x6fe58> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7bed8 <__cxa_atexit@plt+0x6fe78> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq pc, r2, r8, ror #4 │ │ │ │ - cmneq r1, ip, lsr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bfb8 <__cxa_atexit@plt+0x6ff58> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #92] @ 7bfd8 <__cxa_atexit@plt+0x6ff78> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 7bfb0 <__cxa_atexit@plt+0x6ff50> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7bfc8 <__cxa_atexit@plt+0x6ff68> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 7bfdc <__cxa_atexit@plt+0x6ff7c> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 7a930 <__cxa_atexit@plt+0x6e8d0> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7ae14 <__cxa_atexit@plt+0x6edb4> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7aac4 <__cxa_atexit@plt+0x6ea64> │ │ │ │ + ldr lr, [pc, #136] @ 7aae4 <__cxa_atexit@plt+0x6ea84> │ │ │ │ + ldr r0, [pc, #136] @ 7aae8 <__cxa_atexit@plt+0x6ea88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 7aab8 <__cxa_atexit@plt+0x6ea58> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 7aad0 <__cxa_atexit@plt+0x6ea70> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [pc, #72] @ 7aaec <__cxa_atexit@plt+0x6ea8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + stmib r6, {r0, r3, r7} │ │ │ │ + sub r7, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 7bf74 <__cxa_atexit@plt+0x6ff14> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7bf94 <__cxa_atexit@plt+0x6ff34> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq pc, r2, ip, lsr #3 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7c018 <__cxa_atexit@plt+0x6ffb8> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #36] @ 7c028 <__cxa_atexit@plt+0x6ffc8> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addlt r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7bffc <__cxa_atexit@plt+0x6ff9c> │ │ │ │ - orreq pc, r2, r4, asr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c0c4 <__cxa_atexit@plt+0x70064> │ │ │ │ - ldr r2, [pc, #168] @ 7c0f4 <__cxa_atexit@plt+0x70094> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ - ands r2, r9, #3 │ │ │ │ - stmib r3, {r8, r9} │ │ │ │ - beq 7c094 <__cxa_atexit@plt+0x70034> │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7c0d4 <__cxa_atexit@plt+0x70074> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #132] @ 7c0f8 <__cxa_atexit@plt+0x70098> │ │ │ │ - str r2, [r3] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r7] │ │ │ │ - bne 7c0a4 <__cxa_atexit@plt+0x70044> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7c0e4 <__cxa_atexit@plt+0x70084> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ - movcc r8, r9 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7c0fc <__cxa_atexit@plt+0x7009c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - bic r2, r9, #3 │ │ │ │ - ldr r2, [r2] │ │ │ │ - ldrh r2, [r2, #-2] │ │ │ │ - b 7c06c <__cxa_atexit@plt+0x7000c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7c0b0 <__cxa_atexit@plt+0x70050> │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - cmneq r1, r0, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 7c170 <__cxa_atexit@plt+0x70110> │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r1, [pc, #104] @ 7c190 <__cxa_atexit@plt+0x70130> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 7c164 <__cxa_atexit@plt+0x70104> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r1, #3 │ │ │ │ - beq 7c180 <__cxa_atexit@plt+0x70120> │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ - movlt r7, r3 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r2, [r3, #-2] │ │ │ │ - b 7c120 <__cxa_atexit@plt+0x700c0> │ │ │ │ - bic r1, r7, #3 │ │ │ │ - ldr r1, [r1] │ │ │ │ - ldrh r1, [r1, #-2] │ │ │ │ - b 7c14c <__cxa_atexit@plt+0x700ec> │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r3, r8] │ │ │ │ + orreq r0, r3, ip, asr r7 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - and r0, r7, #3 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, #3 │ │ │ │ - beq 7c1cc <__cxa_atexit@plt+0x7016c> │ │ │ │ - sub r7, r0, #1 │ │ │ │ - cmp r1, r7 │ │ │ │ - movlt r3, r2 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ab3c <__cxa_atexit@plt+0x6eadc> │ │ │ │ + ldr lr, [pc, #52] @ 7ab48 <__cxa_atexit@plt+0x6eae8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7c1b4 <__cxa_atexit@plt+0x70154> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r3, ip, ror #13 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7c254 <__cxa_atexit@plt+0x701f4> │ │ │ │ - ldr r7, [pc, #152] @ 7c294 <__cxa_atexit@plt+0x70234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 7c244 <__cxa_atexit@plt+0x701e4> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 7c264 <__cxa_atexit@plt+0x70204> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - str r7, [r3] │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc 7c274 <__cxa_atexit@plt+0x70214> │ │ │ │ - ldr r3, [pc, #112] @ 7c2a0 <__cxa_atexit@plt+0x70240> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #3 │ │ │ │ + bhi 7abe8 <__cxa_atexit@plt+0x6eb88> │ │ │ │ + ldr lr, [pc, #156] @ 7ac08 <__cxa_atexit@plt+0x6eba8> │ │ │ │ + ldr r0, [pc, #156] @ 7ac0c <__cxa_atexit@plt+0x6ebac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + ldr r1, [r2, #12] │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + beq 7abdc <__cxa_atexit@plt+0x6eb7c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 7abf4 <__cxa_atexit@plt+0x6eb94> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #88] @ 7ac10 <__cxa_atexit@plt+0x6ebb0> │ │ │ │ + add r0, r0, r1 │ │ │ │ + sub r7, r7, r1 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r7, r2, #11 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 7c29c <__cxa_atexit@plt+0x7023c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7c214 <__cxa_atexit@plt+0x701b4> │ │ │ │ - ldr r6, [pc, #28] @ 7c298 <__cxa_atexit@plt+0x70238> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq r1, ip, lsl r5 │ │ │ │ - orreq lr, r2, r4, lsr #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7c2ec <__cxa_atexit@plt+0x7028c> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r7, [r5] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7c2fc <__cxa_atexit@plt+0x7029c> │ │ │ │ - ldr r2, [pc, #68] @ 7c31c <__cxa_atexit@plt+0x702bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 7c2bc <__cxa_atexit@plt+0x7025c> │ │ │ │ - ldr r6, [pc, #20] @ 7c318 <__cxa_atexit@plt+0x702b8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - orreq lr, r2, ip, ror lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + orreq r0, r3, r8, asr #11 │ │ │ │ + orreq r0, r3, r0, asr #12 │ │ │ │ + andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ + bcc 7ac68 <__cxa_atexit@plt+0x6ec08> │ │ │ │ + ldr lr, [pc, #60] @ 7ac74 <__cxa_atexit@plt+0x6ec14> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r7, r7, r0 │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + add r0, r2, r0 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + bx ip │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r3, r4, asr #11 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub lr, r5, #16 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 7ad40 <__cxa_atexit@plt+0x6ece0> │ │ │ │ + ldr r6, [pc, #188] @ 7ad5c <__cxa_atexit@plt+0x6ecfc> │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r6, pc, r6 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + tst r3, #3 │ │ │ │ + str r6, [r5, #-16] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 7c358 <__cxa_atexit@plt+0x702f8> │ │ │ │ - ldr r2, [pc, #40] @ 7c370 <__cxa_atexit@plt+0x70310> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7c374 <__cxa_atexit@plt+0x70314> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq lr, r2, ip, lsl #28 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c3d8 <__cxa_atexit@plt+0x70378> │ │ │ │ - ldr r3, [pc, #80] @ 7c3e8 <__cxa_atexit@plt+0x70388> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 7c3c8 <__cxa_atexit@plt+0x70368> │ │ │ │ - ldr r7, [pc, #64] @ 7c3ec <__cxa_atexit@plt+0x7038c> │ │ │ │ - ldr r8, [pc, #64] @ 7c3f0 <__cxa_atexit@plt+0x70390> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + beq 7ad2c <__cxa_atexit@plt+0x6eccc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ad48 <__cxa_atexit@plt+0x6ece8> │ │ │ │ + ldr r8, [pc, #132] @ 7ad60 <__cxa_atexit@plt+0x6ed00> │ │ │ │ + ldr lr, [pc, #132] @ 7ad64 <__cxa_atexit@plt+0x6ed04> │ │ │ │ + sub r2, r6, #19 │ │ │ │ add r8, pc, r8 │ │ │ │ - moveq r8, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str ip, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + ldr r3, [pc, #96] @ 7ad68 <__cxa_atexit@plt+0x6ed08> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r0, r2 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str ip, [r1, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ + str r3, [r1, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ + str lr, [r1, #24]! │ │ │ │ + mov r8, r1 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7c3f4 <__cxa_atexit@plt+0x70394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmpeq ip, r4, lsr #13 │ │ │ │ - cmpeq ip, lr, lsr #13 │ │ │ │ - @ instruction: 0x0171b39c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 7ad34 <__cxa_atexit@plt+0x6ecd4> │ │ │ │ + mov r5, lr │ │ │ │ + mov r7, r3 │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + orreq r0, r3, r4, asr #8 │ │ │ │ + andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c42c <__cxa_atexit@plt+0x703cc> │ │ │ │ - ldr r8, [pc, #36] @ 7c430 <__cxa_atexit@plt+0x703d0> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7ade4 <__cxa_atexit@plt+0x6ed84> │ │ │ │ + ldr r2, [pc, #96] @ 7adf0 <__cxa_atexit@plt+0x6ed90> │ │ │ │ + ldr r3, [r5, #16]! │ │ │ │ + sub r1, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, r0, asr #12 │ │ │ │ - cmpeq ip, sl, asr #12 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7c494 <__cxa_atexit@plt+0x70434> │ │ │ │ - ldr r3, [pc, #80] @ 7c4a4 <__cxa_atexit@plt+0x70444> │ │ │ │ - ands r2, r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq 7c484 <__cxa_atexit@plt+0x70424> │ │ │ │ - ldr r7, [pc, #64] @ 7c4a8 <__cxa_atexit@plt+0x70448> │ │ │ │ - ldr r3, [pc, #64] @ 7c4ac <__cxa_atexit@plt+0x7044c> │ │ │ │ - cmp r2, #2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r3, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7c4b0 <__cxa_atexit@plt+0x70450> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmpeq ip, r8, ror #11 │ │ │ │ - ldrsheq r4, [ip, #-82] @ 0xffffffae │ │ │ │ - cmneq r1, r4, ror #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c4e8 <__cxa_atexit@plt+0x70488> │ │ │ │ - ldr r8, [pc, #36] @ 7c4ec <__cxa_atexit@plt+0x7048c> │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, r5, #8 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr lr, [pc, #72] @ 7adf4 <__cxa_atexit@plt+0x6ed94> │ │ │ │ + add ip, r8, #8 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmdb r5, {r1, r9, sl} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [pc, #56] @ 7adf8 <__cxa_atexit@plt+0x6ed98> │ │ │ │ + add r7, r1, r7 │ │ │ │ + str r7, [r8, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r8, r2 │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq ip, r4, lsl #11 │ │ │ │ - cmpeq ip, lr, lsl #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 7c514 <__cxa_atexit@plt+0x704b4> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq r1, r8, ror r2 │ │ │ │ - @ instruction: 0x0171b290 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + str r1, [r8, #36] @ 0x24 │ │ │ │ + str r2, [r8, #24]! │ │ │ │ + mov r7, r3 │ │ │ │ + stm ip, {r0, r1, lr} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffca8 │ │ │ │ + orreq r0, r3, r4, lsr #7 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, lsr r5 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + sub r7, r2, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7c578 <__cxa_atexit@plt+0x70518> │ │ │ │ - ldr r3, [pc, #76] @ 7c588 <__cxa_atexit@plt+0x70528> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7c568 <__cxa_atexit@plt+0x70508> │ │ │ │ - ldr r2, [pc, #60] @ 7c58c <__cxa_atexit@plt+0x7052c> │ │ │ │ - ldr r7, [pc, #60] @ 7c590 <__cxa_atexit@plt+0x70530> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - moveq r7, r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7c594 <__cxa_atexit@plt+0x70534> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi 7aeb8 <__cxa_atexit@plt+0x6ee58> │ │ │ │ + ldr r7, [pc, #156] @ 7aecc <__cxa_atexit@plt+0x6ee6c> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq r1, r8, asr #4 │ │ │ │ - cmneq r1, r0, lsr r2 │ │ │ │ - cmneq r1, r0, asr #4 │ │ │ │ - cmneq r1, r4, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c5d0 <__cxa_atexit@plt+0x70570> │ │ │ │ - ldr r3, [pc, #36] @ 7c5d4 <__cxa_atexit@plt+0x70574> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + stmdb r2, {r7, r9, sl} │ │ │ │ + beq 7ae68 <__cxa_atexit@plt+0x6ee08> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 7ae74 <__cxa_atexit@plt+0x6ee14> │ │ │ │ + ldr r3, [pc, #128] @ 7aed0 <__cxa_atexit@plt+0x6ee70> │ │ │ │ + tst r9, #3 │ │ │ │ + str r7, [r2, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, r2 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, ip, ror #3 │ │ │ │ - ldrsbeq fp, [r1, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c698 <__cxa_atexit@plt+0x70638> │ │ │ │ - ldr r2, [pc, #176] @ 7c6a8 <__cxa_atexit@plt+0x70648> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7c640 <__cxa_atexit@plt+0x705e0> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7c650 <__cxa_atexit@plt+0x705f0> │ │ │ │ - ldr r2, [pc, #152] @ 7c6b8 <__cxa_atexit@plt+0x70658> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7c688 <__cxa_atexit@plt+0x70628> │ │ │ │ - ldr r7, [pc, #136] @ 7c6bc <__cxa_atexit@plt+0x7065c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + beq 7aeac <__cxa_atexit@plt+0x6ee4c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7af64 <__cxa_atexit@plt+0x6ef04> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 7c6ac <__cxa_atexit@plt+0x7064c> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7c688 <__cxa_atexit@plt+0x70628> │ │ │ │ - ldr r2, [pc, #68] @ 7c6b0 <__cxa_atexit@plt+0x70650> │ │ │ │ - cmp r3, #2 │ │ │ │ + ldr r1, [pc, #88] @ 7aed4 <__cxa_atexit@plt+0x6ee74> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r3, [r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r2, [pc, #68] @ 7aed8 <__cxa_atexit@plt+0x6ee78> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 7c6b4 <__cxa_atexit@plt+0x70654> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7c6c0 <__cxa_atexit@plt+0x70660> │ │ │ │ + ldr r7, [pc, #28] @ 7aedc <__cxa_atexit@plt+0x6ee7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r2, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq lr, r2, r0, ror #21 │ │ │ │ - ldrdeq lr, [r2, r0] │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - orreq lr, r2, r4, lsl fp │ │ │ │ - cmneq r1, ip, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 7c710 <__cxa_atexit@plt+0x706b0> │ │ │ │ - ldr r2, [pc, #112] @ 7c760 <__cxa_atexit@plt+0x70700> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7c748 <__cxa_atexit@plt+0x706e8> │ │ │ │ - ldr r7, [pc, #96] @ 7c764 <__cxa_atexit@plt+0x70704> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + cmneq r1, ip, lsr #9 │ │ │ │ + orreq r0, r3, r8, asr #5 │ │ │ │ + cmneq r1, ip, lsl #9 │ │ │ │ + cmneq r1, ip, asr r4 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + cmp r7, #0 │ │ │ │ + bmi 7af18 <__cxa_atexit@plt+0x6eeb8> │ │ │ │ + ldr r3, [pc, #72] @ 7af4c <__cxa_atexit@plt+0x6eeec> │ │ │ │ + tst r8, #3 │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + beq 7af40 <__cxa_atexit@plt+0x6eee0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7af64 <__cxa_atexit@plt+0x6ef04> │ │ │ │ + ldr r7, [r5, #20]! │ │ │ │ + ldr r3, [pc, #44] @ 7af50 <__cxa_atexit@plt+0x6eef0> │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r2, [pc, #36] @ 7af54 <__cxa_atexit@plt+0x6eef4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 7c754 <__cxa_atexit@plt+0x706f4> │ │ │ │ - cmp r1, #0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + cmneq r1, r0, lsl #8 │ │ │ │ + orreq r0, r3, r4, lsr r2 │ │ │ │ + cmneq r1, r0, lsr #5 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7b0b8 <__cxa_atexit@plt+0x6f058> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r8, r0, r2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7afe0 <__cxa_atexit@plt+0x6ef80> │ │ │ │ + ldr r2, [pc, #332] @ 7b0dc <__cxa_atexit@plt+0x6f07c> │ │ │ │ + ldr lr, [pc, #332] @ 7b0e0 <__cxa_atexit@plt+0x6f080> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7c748 <__cxa_atexit@plt+0x706e8> │ │ │ │ - ldr r3, [pc, #44] @ 7c758 <__cxa_atexit@plt+0x706f8> │ │ │ │ - cmp r1, #2 │ │ │ │ + stm r5, {r2, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + beq 7b09c <__cxa_atexit@plt+0x6f03c> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r6, [pc, #280] @ 7b0e4 <__cxa_atexit@plt+0x6f084> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #256] @ 7b0e8 <__cxa_atexit@plt+0x6f088> │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + str r8, [ip, #20]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + beq 7b0ac <__cxa_atexit@plt+0x6f04c> │ │ │ │ + add lr, r6, #40 @ 0x28 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 7b0c8 <__cxa_atexit@plt+0x6f068> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, r2, r0 │ │ │ │ + add r3, r0, r8 │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r1, [sp] │ │ │ │ + str r3, [r6, #36] @ 0x24 │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r3, [pc, #156] @ 7b0ec <__cxa_atexit@plt+0x6f08c> │ │ │ │ + sub r1, lr, #35 @ 0x23 │ │ │ │ + sub r2, lr, #19 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 7c75c <__cxa_atexit@plt+0x706fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + stmib r6, {r3, r9} │ │ │ │ + str r0, [r6, #16] │ │ │ │ + add r1, r0, r7 │ │ │ │ + ldr r0, [pc, #120] @ 7b0f0 <__cxa_atexit@plt+0x6f090> │ │ │ │ + add r2, r6, #20 │ │ │ │ + mov r7, sl │ │ │ │ + sub r8, lr, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr sl, [sp] │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, lr │ │ │ │ + stm r2, {r0, r1, r3, r9} │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - orreq lr, r2, r0, lsr #20 │ │ │ │ - orreq lr, r2, r0, lsl sl │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq lr, r2, r4, asr #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + @ instruction: 0x01830194 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + orreq r0, r3, r8, lsr #3 │ │ │ │ + ldrdeq r0, [r3, r0] │ │ │ │ + andeq r0, r0, r7, ror #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7c784 <__cxa_atexit@plt+0x70724> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b194 <__cxa_atexit@plt+0x6f134> │ │ │ │ + ldr r8, [pc, #136] @ 7b1a0 <__cxa_atexit@plt+0x6f140> │ │ │ │ + sub r2, r6, #35 @ 0x23 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r1, [r5, #24]! │ │ │ │ + str fp, [sp] │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + ldr ip, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r9, [r5, #-12] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + add r2, lr, r1 │ │ │ │ + ldr r1, [pc, #60] @ 7b1a4 <__cxa_atexit@plt+0x6f144> │ │ │ │ + add fp, lr, fp │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str fp, [r3, #24] │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + sub r1, ip, lr │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r3, r4, ror #1 │ │ │ │ + orreq pc, r2, r8, ror #31 │ │ │ │ + cmneq r1, r0, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7b1d4 <__cxa_atexit@plt+0x6f174> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq lr, [r2, r0] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c7bc <__cxa_atexit@plt+0x7075c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7c7c0 <__cxa_atexit@plt+0x70760> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #1 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0182e9b0 │ │ │ │ - orreq lr, r2, r0, lsr #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7c894 <__cxa_atexit@plt+0x70834> │ │ │ │ - ldr r2, [pc, #192] @ 7c8a4 <__cxa_atexit@plt+0x70844> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7c83c <__cxa_atexit@plt+0x707dc> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7c84c <__cxa_atexit@plt+0x707ec> │ │ │ │ - ldr r2, [pc, #168] @ 7c8b4 <__cxa_atexit@plt+0x70854> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7c884 <__cxa_atexit@plt+0x70824> │ │ │ │ - ldr r2, [pc, #152] @ 7c8b8 <__cxa_atexit@plt+0x70858> │ │ │ │ - cmp r3, #2 │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + strexeq pc, ip, [r2] @ │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b218 <__cxa_atexit@plt+0x6f1b8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 7b22c <__cxa_atexit@plt+0x6f1cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ 7c8bc <__cxa_atexit@plt+0x7085c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r2, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 7c8a8 <__cxa_atexit@plt+0x70848> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7c884 <__cxa_atexit@plt+0x70824> │ │ │ │ - ldr r2, [pc, #68] @ 7c8ac <__cxa_atexit@plt+0x7084c> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 7c8b0 <__cxa_atexit@plt+0x70850> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ + strdeq r0, [r3, r0] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7b29c <__cxa_atexit@plt+0x6f23c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b2a8 <__cxa_atexit@plt+0x6f248> │ │ │ │ + ldr lr, [pc, #88] @ 7b2b8 <__cxa_atexit@plt+0x6f258> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7b2bc <__cxa_atexit@plt+0x6f25c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7b2c0 <__cxa_atexit@plt+0x6f260> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7c8c0 <__cxa_atexit@plt+0x70860> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orreq pc, r2, ip, asr #29 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - orreq lr, r2, r8, lsl #18 │ │ │ │ - strdeq lr, [r2, ip] │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - orreq lr, r2, ip, asr #18 │ │ │ │ - orreq lr, r2, ip, asr #18 │ │ │ │ - cmneq r1, r4, asr #30 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 7c920 <__cxa_atexit@plt+0x708c0> │ │ │ │ - ldr r2, [pc, #128] @ 7c970 <__cxa_atexit@plt+0x70910> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7c958 <__cxa_atexit@plt+0x708f8> │ │ │ │ - ldr r3, [pc, #112] @ 7c974 <__cxa_atexit@plt+0x70914> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #104] @ 7c978 <__cxa_atexit@plt+0x70918> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 7c964 <__cxa_atexit@plt+0x70904> │ │ │ │ - cmp r1, #0 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7b328 <__cxa_atexit@plt+0x6f2c8> │ │ │ │ + ldr r2, [pc, #52] @ 7b334 <__cxa_atexit@plt+0x6f2d4> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7c958 <__cxa_atexit@plt+0x708f8> │ │ │ │ - ldr r3, [pc, #44] @ 7c968 <__cxa_atexit@plt+0x70908> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 7c96c <__cxa_atexit@plt+0x7090c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7b320 <__cxa_atexit@plt+0x6f2c0> │ │ │ │ + b 7b340 <__cxa_atexit@plt+0x6f2e0> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq lr, r2, r4, lsr r8 │ │ │ │ - orreq lr, r2, r8, lsr #16 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq lr, r2, r8, ror #16 │ │ │ │ - orreq lr, r2, r8, ror #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c9b0 <__cxa_atexit@plt+0x70950> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7c9b4 <__cxa_atexit@plt+0x70954> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #3 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [pc, #176] @ 7b3f8 <__cxa_atexit@plt+0x6f398> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7b3e0 <__cxa_atexit@plt+0x6f380> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7b3e8 <__cxa_atexit@plt+0x6f388> │ │ │ │ + ldr lr, [pc, #132] @ 7b3fc <__cxa_atexit@plt+0x6f39c> │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub ip, r3, #19 │ │ │ │ + str ip, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #96] @ 7b400 <__cxa_atexit@plt+0x6f3a0> │ │ │ │ + add r2, r2, #4 │ │ │ │ + add lr, r1, #4 │ │ │ │ + sub r8, r8, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r1, [pc, #64] @ 7b404 <__cxa_atexit@plt+0x6f3a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq lr, [r2, ip] │ │ │ │ - ldrdeq lr, [r2, ip] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + orreq pc, r2, r8, lsr #27 │ │ │ │ + orreq pc, r2, ip, lsr lr @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7c9ec <__cxa_atexit@plt+0x7098c> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7c9f0 <__cxa_atexit@plt+0x70990> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r2, r4, lsr #15 │ │ │ │ - @ instruction: 0x0182e798 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cab4 <__cxa_atexit@plt+0x70a54> │ │ │ │ - ldr r2, [pc, #176] @ 7cac4 <__cxa_atexit@plt+0x70a64> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7ca5c <__cxa_atexit@plt+0x709fc> │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7ca6c <__cxa_atexit@plt+0x70a0c> │ │ │ │ - ldr r2, [pc, #152] @ 7cad4 <__cxa_atexit@plt+0x70a74> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7caa4 <__cxa_atexit@plt+0x70a44> │ │ │ │ - ldr r7, [pc, #136] @ 7cad8 <__cxa_atexit@plt+0x70a78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 7cac8 <__cxa_atexit@plt+0x70a68> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7caa4 <__cxa_atexit@plt+0x70a44> │ │ │ │ - ldr r2, [pc, #68] @ 7cacc <__cxa_atexit@plt+0x70a6c> │ │ │ │ - cmp r3, #2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b498 <__cxa_atexit@plt+0x6f438> │ │ │ │ + ldr lr, [pc, #120] @ 7b4a4 <__cxa_atexit@plt+0x6f444> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #76] @ 7b4a8 <__cxa_atexit@plt+0x6f448> │ │ │ │ + add lr, r0, #4 │ │ │ │ + sub r8, r8, #4 │ │ │ │ + add r2, r2, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #52] @ 7b4ac <__cxa_atexit@plt+0x6f44c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0x0182fd98 │ │ │ │ + ldrdeq pc, [r2, ip] │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b4f0 <__cxa_atexit@plt+0x6f490> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 7b504 <__cxa_atexit@plt+0x6f4a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 7cad0 <__cxa_atexit@plt+0x70a70> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7cadc <__cxa_atexit@plt+0x70a7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x0182e6bc │ │ │ │ - @ instruction: 0x0182e6bc │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - orreq lr, r2, r0, lsl #14 │ │ │ │ - cmneq r1, r8, lsr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 7cb2c <__cxa_atexit@plt+0x70acc> │ │ │ │ - ldr r2, [pc, #112] @ 7cb7c <__cxa_atexit@plt+0x70b1c> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7cb64 <__cxa_atexit@plt+0x70b04> │ │ │ │ - ldr r7, [pc, #96] @ 7cb80 <__cxa_atexit@plt+0x70b20> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 7cb70 <__cxa_atexit@plt+0x70b10> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7cb64 <__cxa_atexit@plt+0x70b04> │ │ │ │ - ldr r3, [pc, #44] @ 7cb74 <__cxa_atexit@plt+0x70b14> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 7cb78 <__cxa_atexit@plt+0x70b18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + orreq pc, r2, r8, lsl pc @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7b574 <__cxa_atexit@plt+0x6f514> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b580 <__cxa_atexit@plt+0x6f520> │ │ │ │ + ldr lr, [pc, #88] @ 7b590 <__cxa_atexit@plt+0x6f530> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7b594 <__cxa_atexit@plt+0x6f534> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7b598 <__cxa_atexit@plt+0x6f538> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq lr, [r2, ip] │ │ │ │ - strdeq lr, [r2, ip] │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq lr, r2, r0, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7cba0 <__cxa_atexit@plt+0x70b40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0182e5bc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + strdeq pc, [r2, r4] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7cbd8 <__cxa_atexit@plt+0x70b78> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7cbdc <__cxa_atexit@plt+0x70b7c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, ip, lsl #11 │ │ │ │ - orreq lr, r2, ip, lsl #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r1, r0, asr #24 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cc70 <__cxa_atexit@plt+0x70c10> │ │ │ │ - ldr r2, [pc, #128] @ 7cc80 <__cxa_atexit@plt+0x70c20> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7cc44 <__cxa_atexit@plt+0x70be4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7cc54 <__cxa_atexit@plt+0x70bf4> │ │ │ │ - ldr r3, [pc, #96] @ 7cc84 <__cxa_atexit@plt+0x70c24> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b5fc <__cxa_atexit@plt+0x6f59c> │ │ │ │ + ldr r7, [pc, #52] @ 7b60c <__cxa_atexit@plt+0x6f5ac> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7cc60 <__cxa_atexit@plt+0x70c00> │ │ │ │ - ldr r7, [pc, #80] @ 7cc88 <__cxa_atexit@plt+0x70c28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7b5f0 <__cxa_atexit@plt+0x6f590> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b620 <__cxa_atexit@plt+0x6f5c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7cc8c <__cxa_atexit@plt+0x70c2c> │ │ │ │ + ldr r7, [pc, #12] @ 7b610 <__cxa_atexit@plt+0x6f5b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - orreq lr, r2, r8, asr r8 │ │ │ │ - cmneq r1, r0, ror fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, asr sp │ │ │ │ + cmneq r1, r4, ror #23 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7b77c <__cxa_atexit@plt+0x6f71c> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7b69c <__cxa_atexit@plt+0x6f63c> │ │ │ │ + ldr r1, [pc, #344] @ 7b7a0 <__cxa_atexit@plt+0x6f740> │ │ │ │ + ldr lr, [pc, #344] @ 7b7a4 <__cxa_atexit@plt+0x6f744> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7b75c <__cxa_atexit@plt+0x6f6fc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #288] @ 7b7a8 <__cxa_atexit@plt+0x6f748> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #264] @ 7b7ac <__cxa_atexit@plt+0x6f74c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7ccd8 <__cxa_atexit@plt+0x70c78> │ │ │ │ - ldr r2, [pc, #60] @ 7ccf4 <__cxa_atexit@plt+0x70c94> │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq 7b770 <__cxa_atexit@plt+0x6f710> │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 7b78c <__cxa_atexit@plt+0x6f72c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r2, [pc, #184] @ 7b7b0 <__cxa_atexit@plt+0x6f750> │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r1, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7cce8 <__cxa_atexit@plt+0x70c88> │ │ │ │ - ldr r7, [pc, #44] @ 7ccf8 <__cxa_atexit@plt+0x70c98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #164] @ 7b7b4 <__cxa_atexit@plt+0x6f754> │ │ │ │ + add r7, r7, #4 │ │ │ │ + sub r0, r0, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r5, [pc, #148] @ 7b7b8 <__cxa_atexit@plt+0x6f758> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r8, ip, #11 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - orreq lr, r2, r4, asr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + ldrdeq pc, [r2, r8] │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + orreq pc, r2, r4, ror #21 │ │ │ │ + orreq pc, r2, r0, lsr sl @ │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7cd18 <__cxa_atexit@plt+0x70cb8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r2, r4, lsl #15 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cddc <__cxa_atexit@plt+0x70d7c> │ │ │ │ - ldr r2, [pc, #176] @ 7cdec <__cxa_atexit@plt+0x70d8c> │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r8, #3 │ │ │ │ - beq 7cd84 <__cxa_atexit@plt+0x70d24> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7cd94 <__cxa_atexit@plt+0x70d34> │ │ │ │ - ldr r2, [pc, #152] @ 7cdfc <__cxa_atexit@plt+0x70d9c> │ │ │ │ - cmp r3, #0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b84c <__cxa_atexit@plt+0x6f7ec> │ │ │ │ + ldr r2, [pc, #120] @ 7b858 <__cxa_atexit@plt+0x6f7f8> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7cdcc <__cxa_atexit@plt+0x70d6c> │ │ │ │ - ldr r7, [pc, #136] @ 7ce00 <__cxa_atexit@plt+0x70da0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 7b85c <__cxa_atexit@plt+0x6f7fc> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + add lr, r7, #4 │ │ │ │ + add ip, r1, #4 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 7b860 <__cxa_atexit@plt+0x6f800> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r2, r2, #4 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + orreq pc, r2, ip, asr #18 │ │ │ │ + orreq pc, r2, r8, asr #19 │ │ │ │ + @ instruction: 0x0171a994 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7b890 <__cxa_atexit@plt+0x6f830> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq pc, r2, r0, ror #17 │ │ │ │ + ldrheq sl, [r1, #-172]! @ 0xffffff54 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7b8dc <__cxa_atexit@plt+0x6f87c> │ │ │ │ + ldr r7, [pc, #52] @ 7b8ec <__cxa_atexit@plt+0x6f88c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7b8d0 <__cxa_atexit@plt+0x6f870> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7b620 <__cxa_atexit@plt+0x6f5c0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 7cdf0 <__cxa_atexit@plt+0x70d90> │ │ │ │ - cmp r3, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 7cdcc <__cxa_atexit@plt+0x70d6c> │ │ │ │ - ldr r2, [pc, #68] @ 7cdf4 <__cxa_atexit@plt+0x70d94> │ │ │ │ - cmp r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 7cdf8 <__cxa_atexit@plt+0x70d98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 7ce04 <__cxa_atexit@plt+0x70da4> │ │ │ │ + ldr r7, [pc, #12] @ 7b8f0 <__cxa_atexit@plt+0x6f890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0x0182e394 │ │ │ │ - @ instruction: 0x0182e394 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - ldrdeq lr, [r2, r8] │ │ │ │ - cmneq r1, r8, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne 7ce54 <__cxa_atexit@plt+0x70df4> │ │ │ │ - ldr r2, [pc, #112] @ 7cea4 <__cxa_atexit@plt+0x70e44> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7ce8c <__cxa_atexit@plt+0x70e2c> │ │ │ │ - ldr r7, [pc, #96] @ 7cea8 <__cxa_atexit@plt+0x70e48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq r1, r4, ror sl │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7b938 <__cxa_atexit@plt+0x6f8d8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 7b94c <__cxa_atexit@plt+0x6f8ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 7ce98 <__cxa_atexit@plt+0x70e38> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7ce8c <__cxa_atexit@plt+0x70e2c> │ │ │ │ - ldr r3, [pc, #44] @ 7ce9c <__cxa_atexit@plt+0x70e3c> │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 7cea0 <__cxa_atexit@plt+0x70e40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldrdeq pc, [r2, r8] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7b9bc <__cxa_atexit@plt+0x6f95c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7b9c8 <__cxa_atexit@plt+0x6f968> │ │ │ │ + ldr lr, [pc, #88] @ 7b9d8 <__cxa_atexit@plt+0x6f978> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7b9dc <__cxa_atexit@plt+0x6f97c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7b9e0 <__cxa_atexit@plt+0x6f980> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - ldrdeq lr, [r2, r4] │ │ │ │ - ldrdeq lr, [r2, r4] │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq lr, r2, r8, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7cec8 <__cxa_atexit@plt+0x70e68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0182e294 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + orreq pc, r2, ip, lsr #15 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 7cf00 <__cxa_atexit@plt+0x70ea0> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 7cf04 <__cxa_atexit@plt+0x70ea4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r2, r4, ror #4 │ │ │ │ - orreq lr, r2, r4, ror #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r7 │ │ │ │ - b 7c5e4 <__cxa_atexit@plt+0x70584> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7cfb4 <__cxa_atexit@plt+0x70f54> │ │ │ │ - ldr r2, [pc, #128] @ 7cfc4 <__cxa_atexit@plt+0x70f64> │ │ │ │ - mov r7, r5 │ │ │ │ - str r8, [r7, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4] │ │ │ │ - ands r2, r9, #3 │ │ │ │ - beq 7cf6c <__cxa_atexit@plt+0x70f0c> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7cf7c <__cxa_atexit@plt+0x70f1c> │ │ │ │ - bic r7, r8, #3 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 7cfc8 <__cxa_atexit@plt+0x70f68> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7cfa4 <__cxa_atexit@plt+0x70f44> │ │ │ │ - ldr r7, [pc, #52] @ 7cfcc <__cxa_atexit@plt+0x70f6c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7cfd0 <__cxa_atexit@plt+0x70f70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq lr, [r2, ip] │ │ │ │ - cmneq r1, r8, lsr r8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 7d004 <__cxa_atexit@plt+0x70fa4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 7d038 <__cxa_atexit@plt+0x70fd8> │ │ │ │ - tst r7, #3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7ba48 <__cxa_atexit@plt+0x6f9e8> │ │ │ │ + ldr r2, [pc, #52] @ 7ba54 <__cxa_atexit@plt+0x6f9f4> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7d02c <__cxa_atexit@plt+0x70fcc> │ │ │ │ - ldr r7, [pc, #28] @ 7d03c <__cxa_atexit@plt+0x70fdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7ba40 <__cxa_atexit@plt+0x6f9e0> │ │ │ │ + b 7ba60 <__cxa_atexit@plt+0x6fa00> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq lr, r2, r4, ror r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d05c <__cxa_atexit@plt+0x70ffc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r2, r4, asr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d0d0 <__cxa_atexit@plt+0x71070> │ │ │ │ - ldr r7, [pc, #128] @ 7d100 <__cxa_atexit@plt+0x710a0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 7d0c0 <__cxa_atexit@plt+0x71060> │ │ │ │ + ldr r3, [pc, #176] @ 7bb18 <__cxa_atexit@plt+0x6fab8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7bb00 <__cxa_atexit@plt+0x6faa0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r3, r6, #8 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bcc 7d0e0 <__cxa_atexit@plt+0x71080> │ │ │ │ - ldr r2, [pc, #96] @ 7d10c <__cxa_atexit@plt+0x710ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + bcc 7bb08 <__cxa_atexit@plt+0x6faa8> │ │ │ │ + ldr lr, [pc, #132] @ 7bb1c <__cxa_atexit@plt+0x6fabc> │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub ip, r3, #19 │ │ │ │ + str ip, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #96] @ 7bb20 <__cxa_atexit@plt+0x6fac0> │ │ │ │ + add r2, r2, #2 │ │ │ │ + add lr, r1, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r1, [pc, #64] @ 7bb24 <__cxa_atexit@plt+0x6fac4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7d108 <__cxa_atexit@plt+0x710a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 7d104 <__cxa_atexit@plt+0x710a4> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r1, r8, asr #14 │ │ │ │ - orreq lr, r2, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + orreq pc, r2, r8, lsl #13 │ │ │ │ + orreq pc, r2, ip, lsl r7 @ │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7d150 <__cxa_atexit@plt+0x710f0> │ │ │ │ - ldr r2, [pc, #40] @ 7d168 <__cxa_atexit@plt+0x71108> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7d16c <__cxa_atexit@plt+0x7110c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq lr, r2, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + bcc 7bbb8 <__cxa_atexit@plt+0x6fb58> │ │ │ │ + ldr lr, [pc, #120] @ 7bbc4 <__cxa_atexit@plt+0x6fb64> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #76] @ 7bbc8 <__cxa_atexit@plt+0x6fb68> │ │ │ │ + add lr, r0, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + add r2, r2, #2 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #52] @ 7bbcc <__cxa_atexit@plt+0x6fb6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + orreq pc, r2, r8, ror r6 @ │ │ │ │ + @ instruction: 0x0182f5bc │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 7d1a8 <__cxa_atexit@plt+0x71148> │ │ │ │ - ldr r2, [pc, #40] @ 7d1c0 <__cxa_atexit@plt+0x71160> │ │ │ │ + bcc 7bc14 <__cxa_atexit@plt+0x6fbb4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrh r7, [r7] │ │ │ │ + ldr r2, [pc, #40] @ 7bc28 <__cxa_atexit@plt+0x6fbc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ + str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 7d1c4 <__cxa_atexit@plt+0x71164> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0x0182dfbc │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r7, r8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7d23c <__cxa_atexit@plt+0x711dc> │ │ │ │ - ldr r3, [pc, #60] @ 7d24c <__cxa_atexit@plt+0x711ec> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7d22c <__cxa_atexit@plt+0x711cc> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + strdeq pc, [r2, ip] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7bc98 <__cxa_atexit@plt+0x6fc38> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7bca4 <__cxa_atexit@plt+0x6fc44> │ │ │ │ + ldr lr, [pc, #88] @ 7bcb4 <__cxa_atexit@plt+0x6fc54> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7bcb8 <__cxa_atexit@plt+0x6fc58> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7bcbc <__cxa_atexit@plt+0x6fc5c> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d250 <__cxa_atexit@plt+0x711f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, r8, ror #11 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + ldrdeq pc, [r2, r0] │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq r1, ip, lsl r5 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7d2bc <__cxa_atexit@plt+0x7125c> │ │ │ │ - ldr r3, [pc, #60] @ 7d2cc <__cxa_atexit@plt+0x7126c> │ │ │ │ + bhi 7bd20 <__cxa_atexit@plt+0x6fcc0> │ │ │ │ + ldr r7, [pc, #52] @ 7bd30 <__cxa_atexit@plt+0x6fcd0> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7d2ac <__cxa_atexit@plt+0x7124c> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7bd14 <__cxa_atexit@plt+0x6fcb4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7bd44 <__cxa_atexit@plt+0x6fce4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d2d0 <__cxa_atexit@plt+0x71270> │ │ │ │ + ldr r7, [pc, #12] @ 7bd34 <__cxa_atexit@plt+0x6fcd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, ip, ror #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r0, asr #12 │ │ │ │ + cmneq r1, r0, asr #9 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7bea0 <__cxa_atexit@plt+0x6fe40> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7bdc0 <__cxa_atexit@plt+0x6fd60> │ │ │ │ + ldr r1, [pc, #344] @ 7bec4 <__cxa_atexit@plt+0x6fe64> │ │ │ │ + ldr lr, [pc, #344] @ 7bec8 <__cxa_atexit@plt+0x6fe68> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7be80 <__cxa_atexit@plt+0x6fe20> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #288] @ 7becc <__cxa_atexit@plt+0x6fe6c> │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #264] @ 7bed0 <__cxa_atexit@plt+0x6fe70> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq 7be94 <__cxa_atexit@plt+0x6fe34> │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 7beb0 <__cxa_atexit@plt+0x6fe50> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r2, [pc, #184] @ 7bed4 <__cxa_atexit@plt+0x6fe74> │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #164] @ 7bed8 <__cxa_atexit@plt+0x6fe78> │ │ │ │ + add r7, r7, #2 │ │ │ │ + sub r0, r0, #2 │ │ │ │ + add r1, r8, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r5, [pc, #148] @ 7bedc <__cxa_atexit@plt+0x6fe7c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r8, ip, #11 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + @ instruction: 0x0182f3b4 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + orreq pc, r2, r0, asr #7 │ │ │ │ + orreq pc, r2, ip, lsl #6 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7bf70 <__cxa_atexit@plt+0x6ff10> │ │ │ │ + ldr r2, [pc, #120] @ 7bf7c <__cxa_atexit@plt+0x6ff1c> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 7bf80 <__cxa_atexit@plt+0x6ff20> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + add lr, r7, #2 │ │ │ │ + add ip, r1, #2 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 7bf84 <__cxa_atexit@plt+0x6ff24> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r2, r2, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + orreq pc, r2, r8, lsr #4 │ │ │ │ + orreq pc, r2, r4, lsr #5 │ │ │ │ + cmneq r1, r0, ror r2 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7bfb4 <__cxa_atexit@plt+0x6ff54> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + @ instruction: 0x0182f1bc │ │ │ │ + cmneq r1, r8, lsr #7 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7d33c <__cxa_atexit@plt+0x712dc> │ │ │ │ - ldr r3, [pc, #60] @ 7d34c <__cxa_atexit@plt+0x712ec> │ │ │ │ + bhi 7c000 <__cxa_atexit@plt+0x6ffa0> │ │ │ │ + ldr r7, [pc, #52] @ 7c010 <__cxa_atexit@plt+0x6ffb0> │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7d32c <__cxa_atexit@plt+0x712cc> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7bff4 <__cxa_atexit@plt+0x6ff94> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7bd44 <__cxa_atexit@plt+0x6fce4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d350 <__cxa_atexit@plt+0x712f0> │ │ │ │ + ldr r7, [pc, #12] @ 7c014 <__cxa_atexit@plt+0x6ffb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrsheq sl, [r1, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq r1, r0, ror #6 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c058 <__cxa_atexit@plt+0x6fff8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 7c06c <__cxa_atexit@plt+0x7000c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7d3bc <__cxa_atexit@plt+0x7135c> │ │ │ │ - ldr r3, [pc, #60] @ 7d3cc <__cxa_atexit@plt+0x7136c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7d3ac <__cxa_atexit@plt+0x7134c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + orreq pc, r2, ip, asr #3 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 7c0dc <__cxa_atexit@plt+0x7007c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 7c0e8 <__cxa_atexit@plt+0x70088> │ │ │ │ + ldr lr, [pc, #88] @ 7c0f8 <__cxa_atexit@plt+0x70098> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7c0fc <__cxa_atexit@plt+0x7009c> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7c100 <__cxa_atexit@plt+0x700a0> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 7d3d0 <__cxa_atexit@plt+0x71370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r1, r4, ror r4 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + orreq pc, r2, ip, lsl #1 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d428 <__cxa_atexit@plt+0x713c8> │ │ │ │ - ldr r2, [pc, #40] @ 7d438 <__cxa_atexit@plt+0x713d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 7d43c <__cxa_atexit@plt+0x713dc> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d364 <__cxa_atexit@plt+0x1111304> │ │ │ │ - ldr r7, [pc, #16] @ 7d440 <__cxa_atexit@plt+0x713e0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7c168 <__cxa_atexit@plt+0x70108> │ │ │ │ + ldr r2, [pc, #52] @ 7c174 <__cxa_atexit@plt+0x70114> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7c160 <__cxa_atexit@plt+0x70100> │ │ │ │ + b 7c180 <__cxa_atexit@plt+0x70120> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, r0, ror sp │ │ │ │ - orreq sp, r2, r4, lsr #26 │ │ │ │ - cmneq r1, ip, lsl #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d47c <__cxa_atexit@plt+0x7141c> │ │ │ │ - ldr r2, [pc, #40] @ 7d48c <__cxa_atexit@plt+0x7142c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #36] @ 7d490 <__cxa_atexit@plt+0x71430> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d364 <__cxa_atexit@plt+0x1111304> │ │ │ │ - ldr r7, [pc, #16] @ 7d494 <__cxa_atexit@plt+0x71434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - orreq sp, r2, ip, lsl sp │ │ │ │ - ldrdeq sp, [r2, r0] │ │ │ │ - ldrheq sl, [r1, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d4e4 <__cxa_atexit@plt+0x71484> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 7d4ec <__cxa_atexit@plt+0x7148c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 7d4f0 <__cxa_atexit@plt+0x71490> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 7d4f4 <__cxa_atexit@plt+0x71494> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 111d364 <__cxa_atexit@plt+0x1111304> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, r4, lsl #25 │ │ │ │ - @ instruction: 0x0182dcbc │ │ │ │ - orreq sp, r2, ip, ror #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d594 <__cxa_atexit@plt+0x71534> │ │ │ │ - ldr r3, [pc, #156] @ 7d5b4 <__cxa_atexit@plt+0x71554> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #176] @ 7c238 <__cxa_atexit@plt+0x701d8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7d570 <__cxa_atexit@plt+0x71510> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d580 <__cxa_atexit@plt+0x71520> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7c220 <__cxa_atexit@plt+0x701c0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 7d59c <__cxa_atexit@plt+0x7153c> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr lr, [pc, #108] @ 7d5bc <__cxa_atexit@plt+0x7155c> │ │ │ │ - sub r2, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #100] @ 7d5c0 <__cxa_atexit@plt+0x71560> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc 7c228 <__cxa_atexit@plt+0x701c8> │ │ │ │ + ldr lr, [pc, #132] @ 7c23c <__cxa_atexit@plt+0x701dc> │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub ip, r3, #19 │ │ │ │ + str ip, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #96] @ 7c240 <__cxa_atexit@plt+0x701e0> │ │ │ │ + add r2, r2, #4 │ │ │ │ + add lr, r1, #4 │ │ │ │ + sub r8, r8, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - stmib r6, {r0, r1, r7, lr} │ │ │ │ - sub r7, r3, #2 │ │ │ │ + ldr r1, [pc, #64] @ 7c244 <__cxa_atexit@plt+0x701e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 7d5b8 <__cxa_atexit@plt+0x71558> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strdeq sp, [r2, r8] │ │ │ │ - orreq sp, r2, r8, lsr #24 │ │ │ │ - orreq sp, r2, r4, asr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + orreq lr, r2, r8, ror #30 │ │ │ │ + strdeq lr, [r2, ip] │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d628 <__cxa_atexit@plt+0x715c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7d63c <__cxa_atexit@plt+0x715dc> │ │ │ │ - ldr lr, [pc, #96] @ 7d650 <__cxa_atexit@plt+0x715f0> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #80] @ 7d654 <__cxa_atexit@plt+0x715f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7d64c <__cxa_atexit@plt+0x715ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sp, r2, r0, asr fp │ │ │ │ - orreq sp, r2, ip, lsr #25 │ │ │ │ - orreq sp, r2, r8, ror fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7d6c0 <__cxa_atexit@plt+0x71660> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7d6c8 <__cxa_atexit@plt+0x71668> │ │ │ │ - ldr r1, [pc, #88] @ 7d6e4 <__cxa_atexit@plt+0x71684> │ │ │ │ - ldr sl, [pc, #88] @ 7d6e8 <__cxa_atexit@plt+0x71688> │ │ │ │ - ldr lr, [pc, #88] @ 7d6ec <__cxa_atexit@plt+0x7168c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - mov r5, r2 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c2d8 <__cxa_atexit@plt+0x70278> │ │ │ │ + ldr lr, [pc, #120] @ 7c2e4 <__cxa_atexit@plt+0x70284> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 111d2e4 <__cxa_atexit@plt+0x1111284> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7d6d0 <__cxa_atexit@plt+0x71670> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7d6e0 <__cxa_atexit@plt+0x71680> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #76] @ 7c2e8 <__cxa_atexit@plt+0x70288> │ │ │ │ + add lr, r0, #4 │ │ │ │ + sub r8, r8, #4 │ │ │ │ + add r2, r2, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #52] @ 7c2ec <__cxa_atexit@plt+0x7028c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + orreq lr, r2, r8, asr pc │ │ │ │ + @ instruction: 0x0182ee9c │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c330 <__cxa_atexit@plt+0x702d0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r7, [r7] │ │ │ │ + ldr r2, [pc, #36] @ 7c344 <__cxa_atexit@plt+0x702e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, ip, ror #2 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 7d70c <__cxa_atexit@plt+0x716ac> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5] │ │ │ │ - b 111d594 <__cxa_atexit@plt+0x1111534> │ │ │ │ - orreq sp, r2, r0, asr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ + bx r0 │ │ │ │ + strdeq lr, [r2, r4] │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7d778 <__cxa_atexit@plt+0x71718> │ │ │ │ + bhi 7c3b4 <__cxa_atexit@plt+0x70354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7d780 <__cxa_atexit@plt+0x71720> │ │ │ │ - ldr r1, [pc, #88] @ 7d79c <__cxa_atexit@plt+0x7173c> │ │ │ │ - ldr sl, [pc, #88] @ 7d7a0 <__cxa_atexit@plt+0x71740> │ │ │ │ - ldr lr, [pc, #88] @ 7d7a4 <__cxa_atexit@plt+0x71744> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 7c3c0 <__cxa_atexit@plt+0x70360> │ │ │ │ + ldr lr, [pc, #88] @ 7c3d0 <__cxa_atexit@plt+0x70370> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7c3d4 <__cxa_atexit@plt+0x70374> │ │ │ │ + sub r8, r6, #3 │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 111d2e4 <__cxa_atexit@plt+0x1111284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7c3d8 <__cxa_atexit@plt+0x70378> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7d788 <__cxa_atexit@plt+0x71728> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7d798 <__cxa_atexit@plt+0x71738> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrheq sl, [r1, #-4]! │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xfffffd4c │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d810 <__cxa_atexit@plt+0x717b0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #96] @ 7d82c <__cxa_atexit@plt+0x717cc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7d818 <__cxa_atexit@plt+0x717b8> │ │ │ │ - ldr r3, [pc, #76] @ 7d830 <__cxa_atexit@plt+0x717d0> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - beq 7d800 <__cxa_atexit@plt+0x717a0> │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 7d8a0 <__cxa_atexit@plt+0x71840> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7d834 <__cxa_atexit@plt+0x717d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + @ instruction: 0x0182edb4 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, r0, ror r9 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r1, r8, lsr #32 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r1, r0, lsl #28 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7d87c <__cxa_atexit@plt+0x7181c> │ │ │ │ - ldr r7, [pc, #52] @ 7d890 <__cxa_atexit@plt+0x71830> │ │ │ │ - tst r9, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7c43c <__cxa_atexit@plt+0x703dc> │ │ │ │ + ldr r7, [pc, #52] @ 7c44c <__cxa_atexit@plt+0x703ec> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - beq 7d870 <__cxa_atexit@plt+0x71810> │ │ │ │ - mov r7, r9 │ │ │ │ - b 7d8a0 <__cxa_atexit@plt+0x71840> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7c430 <__cxa_atexit@plt+0x703d0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7c460 <__cxa_atexit@plt+0x70400> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7d894 <__cxa_atexit@plt+0x71834> │ │ │ │ + ldr r7, [pc, #12] @ 7c450 <__cxa_atexit@plt+0x703f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r1, r4, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7d91c <__cxa_atexit@plt+0x718bc> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, lsr pc │ │ │ │ + cmneq r1, r4, lsr #27 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 7d940 <__cxa_atexit@plt+0x718e0> │ │ │ │ - ldr lr, [pc, #168] @ 7d970 <__cxa_atexit@plt+0x71910> │ │ │ │ - ldr r9, [pc, #168] @ 7d974 <__cxa_atexit@plt+0x71914> │ │ │ │ - sub r1, r3, #2 │ │ │ │ + bcc 7c5bc <__cxa_atexit@plt+0x7055c> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7c4dc <__cxa_atexit@plt+0x7047c> │ │ │ │ + ldr r1, [pc, #344] @ 7c5e0 <__cxa_atexit@plt+0x70580> │ │ │ │ + ldr lr, [pc, #344] @ 7c5e4 <__cxa_atexit@plt+0x70584> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - str r9, [r5] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #136] @ 7d978 <__cxa_atexit@plt+0x71918> │ │ │ │ - sub r1, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r9, [pc, #128] @ 7d97c <__cxa_atexit@plt+0x7191c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - add r2, r6, #20 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #16] │ │ │ │ - stm r2, {r0, r6, lr} │ │ │ │ - str r1, [r6, #32] │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7c59c <__cxa_atexit@plt+0x7053c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #288] @ 7c5e8 <__cxa_atexit@plt+0x70588> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 111d364 <__cxa_atexit@plt+0x1111304> │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7d950 <__cxa_atexit@plt+0x718f0> │ │ │ │ - ldr r3, [pc, #60] @ 7d968 <__cxa_atexit@plt+0x71908> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #56] @ 7d96c <__cxa_atexit@plt+0x7190c> │ │ │ │ - add r3, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #264] @ 7c5ec <__cxa_atexit@plt+0x7058c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq 7c5b0 <__cxa_atexit@plt+0x70550> │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 7c5cc <__cxa_atexit@plt+0x7056c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r2, [pc, #184] @ 7c5f0 <__cxa_atexit@plt+0x70590> │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #164] @ 7c5f4 <__cxa_atexit@plt+0x70594> │ │ │ │ + add r7, r7, #4 │ │ │ │ + sub r0, r0, #4 │ │ │ │ + add r1, r8, #4 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 111d364 <__cxa_atexit@plt+0x1111304> │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #148] @ 7c5f8 <__cxa_atexit@plt+0x70598> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r8, ip, #11 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #12] @ 7d964 <__cxa_atexit@plt+0x71904> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, ror #29 │ │ │ │ - orreq sp, r2, r4, asr r8 │ │ │ │ - orreq sp, r2, r8, lsl #16 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq sp, r2, ip, ror #16 │ │ │ │ - orreq sp, r2, r8, lsl #17 │ │ │ │ - orreq sp, r2, r4, lsr #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7d9c0 <__cxa_atexit@plt+0x71960> │ │ │ │ - ldr r2, [pc, #48] @ 7d9d0 <__cxa_atexit@plt+0x71970> │ │ │ │ - ldr r1, [pc, #48] @ 7d9d4 <__cxa_atexit@plt+0x71974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r7, [pc, #16] @ 7d9d8 <__cxa_atexit@plt+0x71978> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, lsl #29 │ │ │ │ - @ instruction: 0x0182d798 │ │ │ │ - cmneq r1, r8, lsl #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7da1c <__cxa_atexit@plt+0x719bc> │ │ │ │ - ldr r2, [pc, #48] @ 7da2c <__cxa_atexit@plt+0x719cc> │ │ │ │ - ldr r1, [pc, #48] @ 7da30 <__cxa_atexit@plt+0x719d0> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + @ instruction: 0x0182ec98 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + orreq lr, r2, r4, lsr #25 │ │ │ │ + strdeq lr, [r2, r0] │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c68c <__cxa_atexit@plt+0x7062c> │ │ │ │ + ldr r2, [pc, #120] @ 7c698 <__cxa_atexit@plt+0x70638> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 7c69c <__cxa_atexit@plt+0x7063c> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + add lr, r7, #4 │ │ │ │ + add ip, r1, #4 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 7c6a0 <__cxa_atexit@plt+0x70640> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r2, r2, #4 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r7, [pc, #16] @ 7da34 <__cxa_atexit@plt+0x719d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r8, lsr #28 │ │ │ │ - orreq sp, r2, ip, lsr r7 │ │ │ │ - cmneq r1, ip, lsr #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + orreq lr, r2, ip, lsl #22 │ │ │ │ + orreq lr, r2, r8, lsl #23 │ │ │ │ + cmneq r1, r4, asr fp │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7c6d0 <__cxa_atexit@plt+0x70670> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq lr, r2, r0, lsr #21 │ │ │ │ + @ instruction: 0x01719c9c │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7dad4 <__cxa_atexit@plt+0x71a74> │ │ │ │ - ldr r3, [pc, #164] @ 7dafc <__cxa_atexit@plt+0x71a9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7dab0 <__cxa_atexit@plt+0x71a50> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7dac0 <__cxa_atexit@plt+0x71a60> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7dae4 <__cxa_atexit@plt+0x71a84> │ │ │ │ - ldr r7, [pc, #132] @ 7db08 <__cxa_atexit@plt+0x71aa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #128] @ 7db0c <__cxa_atexit@plt+0x71aac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi 7c71c <__cxa_atexit@plt+0x706bc> │ │ │ │ + ldr r7, [pc, #52] @ 7c72c <__cxa_atexit@plt+0x706cc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7c710 <__cxa_atexit@plt+0x706b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7c460 <__cxa_atexit@plt+0x70400> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 7db04 <__cxa_atexit@plt+0x71aa4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7db00 <__cxa_atexit@plt+0x71aa0> │ │ │ │ + ldr r7, [pc, #12] @ 7c730 <__cxa_atexit@plt+0x706d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmneq r1, ip, ror sp │ │ │ │ - @ instruction: 0x0182d6b8 │ │ │ │ - strdeq sp, [r2, r8] │ │ │ │ - orreq sp, r2, r0, lsr r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7db68 <__cxa_atexit@plt+0x71b08> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq r1, r4, asr ip │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7db7c <__cxa_atexit@plt+0x71b1c> │ │ │ │ - ldr r2, [pc, #84] @ 7db90 <__cxa_atexit@plt+0x71b30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 7db94 <__cxa_atexit@plt+0x71b34> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7db8c <__cxa_atexit@plt+0x71b2c> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7c77c <__cxa_atexit@plt+0x7071c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrd r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 7c790 <__cxa_atexit@plt+0x70730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sp, r2, r0, lsl r6 │ │ │ │ - orreq sp, r2, r0, asr #12 │ │ │ │ - orreq sp, r2, r8, ror r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7dbd0 <__cxa_atexit@plt+0x71b70> │ │ │ │ - ldr r2, [pc, #40] @ 7dbe0 <__cxa_atexit@plt+0x71b80> │ │ │ │ - ldr r1, [pc, #40] @ 7dbe4 <__cxa_atexit@plt+0x71b84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r2, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d594 <__cxa_atexit@plt+0x1111534> │ │ │ │ - ldr r7, [pc, #16] @ 7dbe8 <__cxa_atexit@plt+0x71b88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, lsr #25 │ │ │ │ - orreq sp, r2, r0, lsl #11 │ │ │ │ - cmneq r1, r4, lsl #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7dc38 <__cxa_atexit@plt+0x71bd8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 7dc40 <__cxa_atexit@plt+0x71be0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 7dc44 <__cxa_atexit@plt+0x71be4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 7dc48 <__cxa_atexit@plt+0x71be8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, r0, lsr r5 │ │ │ │ - orreq sp, r2, r0, asr r5 │ │ │ │ - orreq sp, r2, r8, lsl r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ + orreq lr, r2, r4, ror ip │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7dcb0 <__cxa_atexit@plt+0x71c50> │ │ │ │ + bhi 7c800 <__cxa_atexit@plt+0x707a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7dcbc <__cxa_atexit@plt+0x71c5c> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #68] @ 7dccc <__cxa_atexit@plt+0x71c6c> │ │ │ │ - sub r1, r6, #6 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #60] @ 7dcd0 <__cxa_atexit@plt+0x71c70> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r9 │ │ │ │ + bcc 7c80c <__cxa_atexit@plt+0x707ac> │ │ │ │ + ldr lr, [pc, #88] @ 7c81c <__cxa_atexit@plt+0x707bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7c820 <__cxa_atexit@plt+0x707c0> │ │ │ │ + sub r8, r6, #3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7c824 <__cxa_atexit@plt+0x707c4> │ │ │ │ str lr, [r3, #4] │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - str sl, [r3, #8] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrdeq sp, [r2, r4] │ │ │ │ - orreq sp, r2, ip, lsr #9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7dd60 <__cxa_atexit@plt+0x71d00> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #152] @ 7dd90 <__cxa_atexit@plt+0x71d30> │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - bhi 7dd68 <__cxa_atexit@plt+0x71d08> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #24 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 7dd70 <__cxa_atexit@plt+0x71d10> │ │ │ │ - ldr sl, [pc, #120] @ 7dd98 <__cxa_atexit@plt+0x71d38> │ │ │ │ - ldr lr, [pc, #120] @ 7dd9c <__cxa_atexit@plt+0x71d3c> │ │ │ │ - ldr r0, [pc, #120] @ 7dda0 <__cxa_atexit@plt+0x71d40> │ │ │ │ - add sl, pc, sl │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r3, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r8, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 7dd78 <__cxa_atexit@plt+0x71d18> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7dd94 <__cxa_atexit@plt+0x71d34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + orreq lr, r2, r8, ror #18 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, ip, lsr r4 │ │ │ │ - ldrsbeq r9, [r1, #-172]! @ 0xffffff54 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq sp, r2, r0, lsl r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 7ddf4 <__cxa_atexit@plt+0x71d94> │ │ │ │ - ldr r2, [pc, #56] @ 7de00 <__cxa_atexit@plt+0x71da0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + bhi 7c88c <__cxa_atexit@plt+0x7082c> │ │ │ │ + ldr r2, [pc, #52] @ 7c898 <__cxa_atexit@plt+0x70838> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq 7dde8 <__cxa_atexit@plt+0x71d88> │ │ │ │ - mov r7, r8 │ │ │ │ - b 7de0c <__cxa_atexit@plt+0x71dac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7c884 <__cxa_atexit@plt+0x70824> │ │ │ │ + b 7c8a4 <__cxa_atexit@plt+0x70844> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7de90 <__cxa_atexit@plt+0x71e30> │ │ │ │ - ldr r3, [pc, #148] @ 7deb4 <__cxa_atexit@plt+0x71e54> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #176] @ 7c95c <__cxa_atexit@plt+0x708fc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 7de9c <__cxa_atexit@plt+0x71e3c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 7dea4 <__cxa_atexit@plt+0x71e44> │ │ │ │ - ldr lr, [pc, #112] @ 7deb8 <__cxa_atexit@plt+0x71e58> │ │ │ │ - ldr r8, [pc, #112] @ 7debc <__cxa_atexit@plt+0x71e5c> │ │ │ │ - ldr r0, [pc, #112] @ 7dec0 <__cxa_atexit@plt+0x71e60> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7c944 <__cxa_atexit@plt+0x708e4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7c94c <__cxa_atexit@plt+0x708ec> │ │ │ │ + ldr lr, [pc, #132] @ 7c960 <__cxa_atexit@plt+0x70900> │ │ │ │ + add r8, r7, #3 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r8, [r6, #16]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + ldm r8, {r0, r1, r8} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + sub ip, r3, #19 │ │ │ │ + str ip, [r5] │ │ │ │ str r6, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #96] @ 7c964 <__cxa_atexit@plt+0x70904> │ │ │ │ + add r2, r2, #8 │ │ │ │ + add lr, r1, #8 │ │ │ │ + sub r8, r8, #8 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #-12] │ │ │ │ - stmdb r6, {r2, r8} │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r1, [pc, #64] @ 7c968 <__cxa_atexit@plt+0x70908> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + sub r8, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r3, #23 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - orreq sp, r2, ip, ror #5 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + orreq lr, r2, r4, asr #16 │ │ │ │ + ldrdeq lr, [r2, r8] │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7df2c <__cxa_atexit@plt+0x71ecc> │ │ │ │ - ldr lr, [pc, #80] @ 7df38 <__cxa_atexit@plt+0x71ed8> │ │ │ │ - ldr r8, [pc, #80] @ 7df3c <__cxa_atexit@plt+0x71edc> │ │ │ │ - ldr r0, [pc, #80] @ 7df40 <__cxa_atexit@plt+0x71ee0> │ │ │ │ + bcc 7c9fc <__cxa_atexit@plt+0x7099c> │ │ │ │ + ldr lr, [pc, #120] @ 7ca08 <__cxa_atexit@plt+0x709a8> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r3, #28 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #76] @ 7ca0c <__cxa_atexit@plt+0x709ac> │ │ │ │ + add lr, r0, #8 │ │ │ │ + sub r8, r8, #8 │ │ │ │ + add r2, r2, #8 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #52] @ 7ca10 <__cxa_atexit@plt+0x709b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str lr, [r3, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - orreq sp, r2, ip, asr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + orreq lr, r2, r4, lsr r8 │ │ │ │ + orreq lr, r2, r8, ror r7 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7dfb4 <__cxa_atexit@plt+0x71f54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7dfbc <__cxa_atexit@plt+0x71f5c> │ │ │ │ - ldr sl, [pc, #96] @ 7dfd8 <__cxa_atexit@plt+0x71f78> │ │ │ │ - ldr lr, [pc, #96] @ 7dfdc <__cxa_atexit@plt+0x71f7c> │ │ │ │ - ldr r0, [pc, #96] @ 7dfe0 <__cxa_atexit@plt+0x71f80> │ │ │ │ - add sl, pc, sl │ │ │ │ - sub r1, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r3 │ │ │ │ - b 7dfc4 <__cxa_atexit@plt+0x71f64> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7dfd4 <__cxa_atexit@plt+0x71f74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01719894 │ │ │ │ - @ instruction: 0xfffffc70 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0x0182d1b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e030 <__cxa_atexit@plt+0x71fd0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #52] @ 7e038 <__cxa_atexit@plt+0x71fd8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ 7e03c <__cxa_atexit@plt+0x71fdc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #32] @ 7e040 <__cxa_atexit@plt+0x71fe0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq sp, r2, r8, lsr r1 │ │ │ │ - orreq sp, r2, r8, lsr r1 │ │ │ │ - orreq sp, r2, r0, lsr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e0a0 <__cxa_atexit@plt+0x72040> │ │ │ │ - ldr r2, [pc, #68] @ 7e0a8 <__cxa_atexit@plt+0x72048> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 7e090 <__cxa_atexit@plt+0x72030> │ │ │ │ - mov r2, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r2, #4 │ │ │ │ - ldr r7, [r3, r2] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ca5c <__cxa_atexit@plt+0x709fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrd r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 7ca70 <__cxa_atexit@plt+0x70a10> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - mov r3, #8 │ │ │ │ - cmp r7, #2 │ │ │ │ - moveq r3, #4 │ │ │ │ - ldr r7, [r5, r3] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + @ instruction: 0x0182e994 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7e140 <__cxa_atexit@plt+0x720e0> │ │ │ │ + bhi 7cae0 <__cxa_atexit@plt+0x70a80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7e148 <__cxa_atexit@plt+0x720e8> │ │ │ │ - ldr ip, [pc, #96] @ 7e164 <__cxa_atexit@plt+0x72104> │ │ │ │ - ldr lr, [pc, #96] @ 7e168 <__cxa_atexit@plt+0x72108> │ │ │ │ - ldr r0, [pc, #96] @ 7e16c <__cxa_atexit@plt+0x7210c> │ │ │ │ - add ip, pc, ip │ │ │ │ - sub r1, r6, #7 │ │ │ │ + bcc 7caec <__cxa_atexit@plt+0x70a8c> │ │ │ │ + ldr lr, [pc, #88] @ 7cafc <__cxa_atexit@plt+0x70a9c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 7cb00 <__cxa_atexit@plt+0x70aa0> │ │ │ │ + sub r8, r6, #3 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7cb04 <__cxa_atexit@plt+0x70aa4> │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + add r0, pc, r0 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ + mov r7, r1 │ │ │ │ + b 161aa74 <__cxa_atexit@plt+0x160ea14> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7e150 <__cxa_atexit@plt+0x720f0> │ │ │ │ - mov r7, #24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7e160 <__cxa_atexit@plt+0x72100> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, ip, lsl #14 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - orreq sp, r2, ip, lsr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e1d8 <__cxa_atexit@plt+0x72178> │ │ │ │ - ldr r2, [pc, #84] @ 7e1e0 <__cxa_atexit@plt+0x72180> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7e1b4 <__cxa_atexit@plt+0x72154> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7e1c4 <__cxa_atexit@plt+0x72164> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 7e1e8 <__cxa_atexit@plt+0x72188> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 7e1e4 <__cxa_atexit@plt+0x72184> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strexeq ip, ip, [r2] │ │ │ │ - @ instruction: 0x015c2896 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + orreq lr, r2, r8, lsl #13 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e214 <__cxa_atexit@plt+0x721b4> │ │ │ │ - ldr r8, [pc, #32] @ 7e22c <__cxa_atexit@plt+0x721cc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 7e228 <__cxa_atexit@plt+0x721c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r2, ip, asr #30 │ │ │ │ - cmpeq ip, r6, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e284 <__cxa_atexit@plt+0x72224> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e290 <__cxa_atexit@plt+0x72230> │ │ │ │ - ldr r2, [pc, #64] @ 7e2a0 <__cxa_atexit@plt+0x72240> │ │ │ │ - ldr r1, [pc, #64] @ 7e2a4 <__cxa_atexit@plt+0x72244> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrdeq ip, [r2, r4] │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldrsbeq r9, [r1, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e354 <__cxa_atexit@plt+0x722f4> │ │ │ │ - ldr r7, [pc, #180] @ 7e37c <__cxa_atexit@plt+0x7231c> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7cb68 <__cxa_atexit@plt+0x70b08> │ │ │ │ + ldr r7, [pc, #52] @ 7cb78 <__cxa_atexit@plt+0x70b18> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - beq 7e344 <__cxa_atexit@plt+0x722e4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #44 @ 0x2c │ │ │ │ - cmp r7, lr │ │ │ │ - bcc 7e364 <__cxa_atexit@plt+0x72304> │ │ │ │ - ldr ip, [pc, #152] @ 7e384 <__cxa_atexit@plt+0x72324> │ │ │ │ - ldr r2, [r8, #23] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - ldr sl, [r8, #19] │ │ │ │ - str ip, [r6, #4]! │ │ │ │ - ldr ip, [r5] │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #112] @ 7e388 <__cxa_atexit@plt+0x72328> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r3, [r6, #20] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str sl, [r6, #36] @ 0x24 │ │ │ │ - sub r7, lr, #23 │ │ │ │ - mov r6, lr │ │ │ │ - bx ip │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7cb5c <__cxa_atexit@plt+0x70afc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7cb8c <__cxa_atexit@plt+0x70b2c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 7e380 <__cxa_atexit@plt+0x72320> │ │ │ │ + ldr r7, [pc, #12] @ 7cb7c <__cxa_atexit@plt+0x70b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, lr │ │ │ │ - mov r7, r8 │ │ │ │ - mov r0, #44 @ 0x2c │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq r1, ip, lsl #10 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - orreq sp, r2, r0, lsl #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, lsl r8 │ │ │ │ + cmneq r1, r8, ror r6 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e3f4 <__cxa_atexit@plt+0x72394> │ │ │ │ - ldr lr, [pc, #80] @ 7e400 <__cxa_atexit@plt+0x723a0> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7cce8 <__cxa_atexit@plt+0x70c88> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7cc08 <__cxa_atexit@plt+0x70ba8> │ │ │ │ + ldr r1, [pc, #344] @ 7cd0c <__cxa_atexit@plt+0x70cac> │ │ │ │ + ldr lr, [pc, #344] @ 7cd10 <__cxa_atexit@plt+0x70cb0> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #40] @ 7e404 <__cxa_atexit@plt+0x723a4> │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - stm lr, {r0, r1, r7, sl} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - orreq sp, r2, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e470 <__cxa_atexit@plt+0x72410> │ │ │ │ - ldr r2, [pc, #84] @ 7e478 <__cxa_atexit@plt+0x72418> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7e44c <__cxa_atexit@plt+0x723ec> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 7e45c <__cxa_atexit@plt+0x723fc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 7e480 <__cxa_atexit@plt+0x72420> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 7e47c <__cxa_atexit@plt+0x7241c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq ip, r2, r4, lsl #26 │ │ │ │ - ldrsheq r2, [ip, #-94] @ 0xffffffa2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7ccc8 <__cxa_atexit@plt+0x70c68> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #288] @ 7cd14 <__cxa_atexit@plt+0x70cb4> │ │ │ │ add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7e4ac <__cxa_atexit@plt+0x7244c> │ │ │ │ - ldr r8, [pc, #32] @ 7e4c4 <__cxa_atexit@plt+0x72464> │ │ │ │ mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 7e4c0 <__cxa_atexit@plt+0x72460> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x0182ccb4 │ │ │ │ - cmpeq ip, lr, lsr #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e520 <__cxa_atexit@plt+0x724c0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e52c <__cxa_atexit@plt+0x724cc> │ │ │ │ - ldr r2, [pc, #68] @ 7e53c <__cxa_atexit@plt+0x724dc> │ │ │ │ - ldr r8, [pc, #68] @ 7e540 <__cxa_atexit@plt+0x724e0> │ │ │ │ - ldr r1, [pc, #68] @ 7e544 <__cxa_atexit@plt+0x724e4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #264] @ 7cd18 <__cxa_atexit@plt+0x70cb8> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq 7ccdc <__cxa_atexit@plt+0x70c7c> │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 7ccf8 <__cxa_atexit@plt+0x70c98> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r2, [pc, #184] @ 7cd1c <__cxa_atexit@plt+0x70cbc> │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r1, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #164] @ 7cd20 <__cxa_atexit@plt+0x70cc0> │ │ │ │ + add r7, r7, #8 │ │ │ │ + sub r0, r0, #8 │ │ │ │ + add r1, r8, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r5, [pc, #148] @ 7cd24 <__cxa_atexit@plt+0x70cc4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r8, ip, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq ip, r9, asr #10 │ │ │ │ - orreq ip, r2, r4, lsr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7e584 <__cxa_atexit@plt+0x72524> │ │ │ │ - ldr r2, [pc, #40] @ 7e58c <__cxa_atexit@plt+0x7252c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 7e590 <__cxa_atexit@plt+0x72530> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r2, ip, asr #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + orreq lr, r2, ip, ror #10 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + orreq lr, r2, r8, ror r5 │ │ │ │ + orreq lr, r2, r4, asr #9 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e5f8 <__cxa_atexit@plt+0x72598> │ │ │ │ - ldr lr, [pc, #76] @ 7e604 <__cxa_atexit@plt+0x725a4> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 7e608 <__cxa_atexit@plt+0x725a8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ + bcc 7cdb8 <__cxa_atexit@plt+0x70d58> │ │ │ │ + ldr r2, [pc, #120] @ 7cdc4 <__cxa_atexit@plt+0x70d64> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 7cdc8 <__cxa_atexit@plt+0x70d68> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + add lr, r7, #8 │ │ │ │ + add ip, r1, #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 7cdcc <__cxa_atexit@plt+0x70d6c> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r2, r2, #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq ip, r2, ip, lsr lr │ │ │ │ - cmneq r1, ip, ror #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + orreq lr, r2, r0, ror #7 │ │ │ │ + orreq lr, r2, ip, asr r4 │ │ │ │ + cmneq r1, r8, lsr #8 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7cdfc <__cxa_atexit@plt+0x70d9c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq lr, r2, r4, ror r3 │ │ │ │ + cmneq r1, r0, lsl #11 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7e678 <__cxa_atexit@plt+0x72618> │ │ │ │ - ldr r2, [pc, #88] @ 7e688 <__cxa_atexit@plt+0x72628> │ │ │ │ - mov r3, r5 │ │ │ │ + bhi 7ce48 <__cxa_atexit@plt+0x70de8> │ │ │ │ + ldr r7, [pc, #52] @ 7ce58 <__cxa_atexit@plt+0x70df8> │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 7e668 <__cxa_atexit@plt+0x72608> │ │ │ │ - ldr r2, [pc, #68] @ 7e68c <__cxa_atexit@plt+0x7262c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7ce3c <__cxa_atexit@plt+0x70ddc> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 7cb8c <__cxa_atexit@plt+0x70b2c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7e690 <__cxa_atexit@plt+0x72630> │ │ │ │ + ldr r7, [pc, #12] @ 7ce5c <__cxa_atexit@plt+0x70dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq r1, r4, lsl r2 │ │ │ │ - cmneq r1, r8, ror #3 │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq r1, r8, lsr r5 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7ce88 <__cxa_atexit@plt+0x70e28> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 7e6bc <__cxa_atexit@plt+0x7265c> │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7ceb4 <__cxa_atexit@plt+0x70e54> │ │ │ │ + ldr r2, [pc, #40] @ 7cec4 <__cxa_atexit@plt+0x70e64> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - ldrheq r9, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 7e6e8 <__cxa_atexit@plt+0x72688> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 7e6ec <__cxa_atexit@plt+0x7268c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r2, r0, lsl ip │ │ │ │ - cmneq r1, r0, lsl #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 7e738 <__cxa_atexit@plt+0x726d8> │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r1, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r1, r0, r8, lsr #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7e748 <__cxa_atexit@plt+0x726e8> │ │ │ │ - ldr r3, [pc, #48] @ 7e754 <__cxa_atexit@plt+0x726f4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ + bcc 7cfb8 <__cxa_atexit@plt+0x70f58> │ │ │ │ + ldr r3, [r5, #28]! │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str fp, [sp, #28] │ │ │ │ + ldr fp, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + mov r0, sl │ │ │ │ + mov r1, r9 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + bl b394 │ │ │ │ + ldr lr, [pc, #136] @ 7cfc4 <__cxa_atexit@plt+0x70f64> │ │ │ │ + sub r0, r6, #19 │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + sub r2, r6, #41 @ 0x29 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [pc, #120] @ 7cfc8 <__cxa_atexit@plt+0x70f68> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r3, r9, fp │ │ │ │ + sub r0, r0, fp │ │ │ │ + str lr, [r8, #36] @ 0x24 │ │ │ │ + str lr, [r8, #12] │ │ │ │ + add lr, r8, #16 │ │ │ │ + str r0, [r8, #48] @ 0x30 │ │ │ │ + str r1, [r8, #40] @ 0x28 │ │ │ │ + str r3, [r8, #44] @ 0x2c │ │ │ │ + str ip, [r8, #4] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + stm lr, {r2, sl, fp} │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ + ldr r7, [pc, #56] @ 7cfcc <__cxa_atexit@plt+0x70f6c> │ │ │ │ + add r0, r0, fp │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r9, [sp, #24] │ │ │ │ + ldr sl, [sp, #20] │ │ │ │ + str r7, [r8, #28] │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq r1, ip, lsr r1 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 7e7d4 <__cxa_atexit@plt+0x72774> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7e7e0 <__cxa_atexit@plt+0x72780> │ │ │ │ - ldr r2, [pc, #96] @ 7e7f0 <__cxa_atexit@plt+0x72790> │ │ │ │ - ldr lr, [pc, #96] @ 7e7f4 <__cxa_atexit@plt+0x72794> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [pc, #84] @ 7e7f8 <__cxa_atexit@plt+0x72798> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0182e2b8 │ │ │ │ + @ instruction: 0x0182e2b4 │ │ │ │ + @ instruction: 0x0182e1bc │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d01c <__cxa_atexit@plt+0x70fbc> │ │ │ │ + ldr r2, [pc, #52] @ 7d028 <__cxa_atexit@plt+0x70fc8> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - add r1, r1, #8 │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add sl, lr, #1 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b 12d2360 <__cxa_atexit@plt+0x12c6300> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7d014 <__cxa_atexit@plt+0x70fb4> │ │ │ │ + b 7d034 <__cxa_atexit@plt+0x70fd4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq r1, r8, asr #1 │ │ │ │ - @ instruction: 0x0182cab4 │ │ │ │ - @ instruction: 0x0171909c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 7e870 <__cxa_atexit@plt+0x72810> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 7d0c8 <__cxa_atexit@plt+0x71068> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 7e854 <__cxa_atexit@plt+0x727f4> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7d0ac <__cxa_atexit@plt+0x7104c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 7e85c <__cxa_atexit@plt+0x727fc> │ │ │ │ - ldr r3, [pc, #68] @ 7e874 <__cxa_atexit@plt+0x72814> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 7e878 <__cxa_atexit@plt+0x72818> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + bhi 7d0b4 <__cxa_atexit@plt+0x71054> │ │ │ │ + ldr r0, [pc, #64] @ 7d0cc <__cxa_atexit@plt+0x7106c> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, lr} │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7e87c <__cxa_atexit@plt+0x7281c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - orreq ip, r2, r8, lsl #18 │ │ │ │ - orreq ip, r2, r4, asr r9 │ │ │ │ - cmneq r1, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - ble 7e8c4 <__cxa_atexit@plt+0x72864> │ │ │ │ - ldr r3, [pc, #60] @ 7e8dc <__cxa_atexit@plt+0x7287c> │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #44] @ 7e8e0 <__cxa_atexit@plt+0x72880> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 12d3fc4 <__cxa_atexit@plt+0x12c7f64> │ │ │ │ - ldr r7, [pc, #12] @ 7e8d8 <__cxa_atexit@plt+0x72878> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r2, ip, ror #17 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x0182c898 │ │ │ │ - ldrheq r8, [r1, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7e914 <__cxa_atexit@plt+0x728b4> │ │ │ │ - ldr r2, [pc, #28] @ 7e918 <__cxa_atexit@plt+0x728b8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add sl, r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 12d2360 <__cxa_atexit@plt+0x12c6300> │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - cmneq r1, ip, ror #30 │ │ │ │ - cmneq r1, r8, ror pc │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 7e960 <__cxa_atexit@plt+0x72900> │ │ │ │ - ldr r2, [pc, #40] @ 7e968 <__cxa_atexit@plt+0x72908> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + bhi 7d134 <__cxa_atexit@plt+0x710d4> │ │ │ │ + ldr r0, [pc, #52] @ 7d148 <__cxa_atexit@plt+0x710e8> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, lr} │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, #131072 @ 0x20000 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r1, ip, lsr #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + cmneq r1, r4, ror #3 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d1dc <__cxa_atexit@plt+0x7117c> │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 7d198 <__cxa_atexit@plt+0x71138> │ │ │ │ + ldr r7, [pc, #108] @ 7d1f0 <__cxa_atexit@plt+0x71190> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r2, {r7, r8, sl} │ │ │ │ + beq 7d1d0 <__cxa_atexit@plt+0x71170> │ │ │ │ + mov r7, r9 │ │ │ │ + b 7d20c <__cxa_atexit@plt+0x711ac> │ │ │ │ + ldr r1, [pc, #84] @ 7d1f4 <__cxa_atexit@plt+0x71194> │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r3, [r2] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #12] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + ldr r2, [pc, #64] @ 7d1f8 <__cxa_atexit@plt+0x71198> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 7d1fc <__cxa_atexit@plt+0x7119c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r2, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r1, r8, lsl #3 │ │ │ │ + orreq sp, r2, r4, lsr #31 │ │ │ │ + ldrheq r9, [r1, #-16]! │ │ │ │ + ldrsheq r8, [r1, #-248]! @ 0xffffff08 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7e9b4 <__cxa_atexit@plt+0x72954> │ │ │ │ - ldr r2, [pc, #44] @ 7e9c0 <__cxa_atexit@plt+0x72960> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, r3, #8 │ │ │ │ + bcc 7d344 <__cxa_atexit@plt+0x712e4> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r8, [pc, #320] @ 7d36c <__cxa_atexit@plt+0x7130c> │ │ │ │ + mov lr, r5 │ │ │ │ + mov r2, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [lr, #4]! │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + str r8, [r2, #4]! │ │ │ │ + mov r9, r2 │ │ │ │ + ldr r1, [lr, #20] │ │ │ │ + sub r8, r0, ip │ │ │ │ + str r0, [r9, #8]! │ │ │ │ + cmp r8, #1 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + blt 7d2b4 <__cxa_atexit@plt+0x71254> │ │ │ │ + ldr r1, [pc, #260] @ 7d370 <__cxa_atexit@plt+0x71310> │ │ │ │ + ldr r0, [pc, #260] @ 7d374 <__cxa_atexit@plt+0x71314> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r3, [r5, #24] │ │ │ │ str r2, [r3, #4] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ + beq 7d324 <__cxa_atexit@plt+0x712c4> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r3, [pc, #216] @ 7d378 <__cxa_atexit@plt+0x71318> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r0, [pc, #192] @ 7d37c <__cxa_atexit@plt+0x7131c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + stm r5, {r0, ip} │ │ │ │ + str fp, [r5, #16] │ │ │ │ + beq 7d334 <__cxa_atexit@plt+0x712d4> │ │ │ │ + add r0, r5, #16 │ │ │ │ + stm r0, {sl, fp, ip} │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr fp, [sp] │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 7d350 <__cxa_atexit@plt+0x712f0> │ │ │ │ + ldr lr, [pc, #124] @ 7d380 <__cxa_atexit@plt+0x71320> │ │ │ │ + ldmib r2, {r1, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + stm r5, {r1, r3, r8} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r1] │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + ldr fp, [sp] │ │ │ │ + mov r6, r9 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ea08 <__cxa_atexit@plt+0x729a8> │ │ │ │ - ldr r3, [pc, #52] @ 7ea20 <__cxa_atexit@plt+0x729c0> │ │ │ │ - ldr r2, [pc, #52] @ 7ea24 <__cxa_atexit@plt+0x729c4> │ │ │ │ - str r8, [r7, #12] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r3, r8} │ │ │ │ + str r0, [r5, #12] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + orreq sp, r2, r0, asr #29 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + @ instruction: 0xfffffbc4 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + add r7, r3, #12 │ │ │ │ + ldr r9, [r9, #3] │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r3, #12 │ │ │ │ + ldmib r3, {r8, lr} │ │ │ │ + cmp fp, r2 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + bhi 7d3e0 <__cxa_atexit@plt+0x71380> │ │ │ │ + ldr r0, [pc, #44] @ 7d3f4 <__cxa_atexit@plt+0x71394> │ │ │ │ + ldmib r7, {r1, r7} │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + stm r5, {r1, r8, lr} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1616c08 <__cxa_atexit@plt+0x160aba8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r8, lr} │ │ │ │ + str r9, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + cmneq r1, r0, lsl #28 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7d424 <__cxa_atexit@plt+0x713c4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq sp, r2, ip, asr #26 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d45c <__cxa_atexit@plt+0x713fc> │ │ │ │ + ldm r5, {r7, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ 7d46c <__cxa_atexit@plt+0x7140c> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 7ea28 <__cxa_atexit@plt+0x729c8> │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7d454 <__cxa_atexit@plt+0x713f4> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 7d470 <__cxa_atexit@plt+0x71410> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmneq r1, r0, lsr #29 │ │ │ │ - @ instruction: 0x01718e98 │ │ │ │ - cmneq r1, r8, ror lr │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + cmneq r1, ip, lsr pc │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, lsl pc │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ea74 <__cxa_atexit@plt+0x72a14> │ │ │ │ - ldr r3, [pc, #52] @ 7ea8c <__cxa_atexit@plt+0x72a2c> │ │ │ │ - ldr r2, [pc, #52] @ 7ea90 <__cxa_atexit@plt+0x72a30> │ │ │ │ - str r8, [r7, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ 7ea94 <__cxa_atexit@plt+0x72a34> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d4c8 <__cxa_atexit@plt+0x71468> │ │ │ │ + ldr r7, [pc, #56] @ 7d4dc <__cxa_atexit@plt+0x7147c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7d4bc <__cxa_atexit@plt+0x7145c> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7d4e0 <__cxa_atexit@plt+0x71480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - cmneq r1, r4, lsr lr │ │ │ │ - cmneq r1, ip, lsr #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7ead8 <__cxa_atexit@plt+0x72a78> │ │ │ │ - ldr r2, [pc, #44] @ 7eae0 <__cxa_atexit@plt+0x72a80> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq r1, ip, asr #29 │ │ │ │ + ldrheq r8, [r1, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d534 <__cxa_atexit@plt+0x714d4> │ │ │ │ + ldm r5, {r7, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ 7d544 <__cxa_atexit@plt+0x714e4> │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 7eacc <__cxa_atexit@plt+0x72a6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7d52c <__cxa_atexit@plt+0x714cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 11a90f8 <__cxa_atexit@plt+0x119d098> │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 7d548 <__cxa_atexit@plt+0x714e8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + @ instruction: 0xffffffd4 │ │ │ │ + cmneq r1, r4, ror #28 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, asr #28 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 11a90f8 <__cxa_atexit@plt+0x119d098> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7d5a0 <__cxa_atexit@plt+0x71540> │ │ │ │ + ldr r7, [pc, #56] @ 7d5b4 <__cxa_atexit@plt+0x71554> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7d594 <__cxa_atexit@plt+0x71534> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7d5b8 <__cxa_atexit@plt+0x71558> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + ldrsheq r8, [r1, #-212]! @ 0xffffff2c │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 7eb34 <__cxa_atexit@plt+0x72ad4> │ │ │ │ - ldr r3, [pc, #40] @ 7eb44 <__cxa_atexit@plt+0x72ae4> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + bcc 7d5fc <__cxa_atexit@plt+0x7159c> │ │ │ │ + ldr r3, [pc, #60] @ 7d614 <__cxa_atexit@plt+0x715b4> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - str r2, [r9, #8] │ │ │ │ - ldr r8, [pc, #24] @ 7eb48 <__cxa_atexit@plt+0x72ae8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r7, [pc, #20] @ 7d618 <__cxa_atexit@plt+0x715b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq ip, r2, r8, ror #18 │ │ │ │ - ldrsheq r8, [r1, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmneq r1, r8, lsr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ebb0 <__cxa_atexit@plt+0x72b50> │ │ │ │ + bhi 7d678 <__cxa_atexit@plt+0x71618> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 7ebb8 <__cxa_atexit@plt+0x72b58> │ │ │ │ - ldr lr, [pc, #80] @ 7ebd4 <__cxa_atexit@plt+0x72b74> │ │ │ │ - ldr r0, [pc, #80] @ 7ebd8 <__cxa_atexit@plt+0x72b78> │ │ │ │ - ldr r1, [pc, #80] @ 7ebdc <__cxa_atexit@plt+0x72b7c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ + bcc 7d684 <__cxa_atexit@plt+0x71624> │ │ │ │ + ldr r1, [pc, #72] @ 7d694 <__cxa_atexit@plt+0x71634> │ │ │ │ + sub r8, r6, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - sub r0, r5, #16 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #60] @ 7d698 <__cxa_atexit@plt+0x71638> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #52] @ 7d69c <__cxa_atexit@plt+0x7163c> │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - stm r0, {r1, sl, lr} │ │ │ │ - str r9, [r3, #8] │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 7ebc0 <__cxa_atexit@plt+0x72b60> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7ebd0 <__cxa_atexit@plt+0x72b70> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01718d94 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - orreq ip, r2, ip, lsr #11 │ │ │ │ - cmneq r1, r8, ror #26 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq sp, r2, ip, ror #21 │ │ │ │ + orreq sp, r2, ip, lsl #22 │ │ │ │ + strdeq sp, [r2, r4] │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec04 <__cxa_atexit@plt+0x72ba4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r1, r0, asr #26 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7d6e0 <__cxa_atexit@plt+0x71680> │ │ │ │ + ldr r2, [pc, #40] @ 7d6f0 <__cxa_atexit@plt+0x71690> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + @ instruction: 0xfffffeb0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0x01718c94 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ec2c <__cxa_atexit@plt+0x72bcc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7d74c <__cxa_atexit@plt+0x716ec> │ │ │ │ + ldr r3, [pc, #60] @ 7d764 <__cxa_atexit@plt+0x71704> │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, r8, lsl sp │ │ │ │ - cmneq r1, r4, lsr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr sl, [r5, #12] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r7, [r5, #28] │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r2, [r7, #4] │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r7, [pc, #20] @ 7d768 <__cxa_atexit@plt+0x71708> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq r1, r8, asr ip │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7d78c <__cxa_atexit@plt+0x7172c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, ip, lsr #24 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ecdc <__cxa_atexit@plt+0x72c7c> │ │ │ │ - ldr r3, [pc, #192] @ 7ed14 <__cxa_atexit@plt+0x72cb4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7eccc <__cxa_atexit@plt+0x72c6c> │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr sl, [r8, #11] │ │ │ │ sub r2, r5, #16 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 7ecec <__cxa_atexit@plt+0x72c8c> │ │ │ │ + bhi 7d7fc <__cxa_atexit@plt+0x7179c> │ │ │ │ + ldr r7, [pc, #144] @ 7d834 <__cxa_atexit@plt+0x717d4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + beq 7d7ec <__cxa_atexit@plt+0x7178c> │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r1, r6, #12 │ │ │ │ - cmp r7, r1 │ │ │ │ - bcc 7ecf4 <__cxa_atexit@plt+0x72c94> │ │ │ │ - ldr r7, [pc, #144] @ 7ed20 <__cxa_atexit@plt+0x72cc0> │ │ │ │ - ldr r0, [pc, #144] @ 7ed24 <__cxa_atexit@plt+0x72cc4> │ │ │ │ - ldr r3, [pc, #144] @ 7ed28 <__cxa_atexit@plt+0x72cc8> │ │ │ │ + add r3, r6, #8 │ │ │ │ + strd r0, [r2] │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 7d814 <__cxa_atexit@plt+0x717b4> │ │ │ │ + ldr r7, [pc, #112] @ 7d840 <__cxa_atexit@plt+0x717e0> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + mov r8, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r6, [r5, #-4] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r1 │ │ │ │ - mov r8, lr │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7ed1c <__cxa_atexit@plt+0x72cbc> │ │ │ │ + ldr r7, [pc, #56] @ 7d83c <__cxa_atexit@plt+0x717dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r1, r6 │ │ │ │ - b 7ecfc <__cxa_atexit@plt+0x72c9c> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 7ed18 <__cxa_atexit@plt+0x72cb8> │ │ │ │ + ldr r7, [pc, #28] @ 7d838 <__cxa_atexit@plt+0x717d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, lr │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmneq r1, r4, asr ip │ │ │ │ - cmneq r1, r0, lsl #25 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - orreq ip, r2, r0, lsr #9 │ │ │ │ - cmneq r1, ip, lsr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ed90 <__cxa_atexit@plt+0x72d30> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 7ed98 <__cxa_atexit@plt+0x72d38> │ │ │ │ - ldr lr, [pc, #80] @ 7edb8 <__cxa_atexit@plt+0x72d58> │ │ │ │ - ldr r0, [pc, #80] @ 7edbc <__cxa_atexit@plt+0x72d5c> │ │ │ │ - ldr r1, [pc, #80] @ 7edc0 <__cxa_atexit@plt+0x72d60> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ mov r6, r3 │ │ │ │ - b 7eda0 <__cxa_atexit@plt+0x72d40> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 7edb4 <__cxa_atexit@plt+0x72d54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r1, ip, lsl #23 │ │ │ │ ldrheq r8, [r1, #-176]! @ 0xffffff50 │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - orreq ip, r2, r8, asr #7 │ │ │ │ - cmneq r1, r0, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7ee1c <__cxa_atexit@plt+0x72dbc> │ │ │ │ - ldr r3, [pc, #68] @ 7ee2c <__cxa_atexit@plt+0x72dcc> │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 7ee0c <__cxa_atexit@plt+0x72dac> │ │ │ │ - ldr r7, [pc, #48] @ 7ee30 <__cxa_atexit@plt+0x72dd0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b fef3c <__cxa_atexit@plt+0xf2edc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 7ee34 <__cxa_atexit@plt+0x72dd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r1, r8, asr fp │ │ │ │ - cmneq r1, r0, lsr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + cmneq r1, r8, ror #22 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ee5c <__cxa_atexit@plt+0x72dfc> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + str r0, [r3, #-4]! │ │ │ │ + cmp r7, r6 │ │ │ │ + str r1, [r5] │ │ │ │ + bcc 7d89c <__cxa_atexit@plt+0x7183c> │ │ │ │ + ldr r7, [pc, #60] @ 7d8b8 <__cxa_atexit@plt+0x71858> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r8, r0 │ │ │ │ + str r3, [r2, #4] │ │ │ │ + b 7d164 <__cxa_atexit@plt+0x71104> │ │ │ │ + ldr r7, [pc, #24] @ 7d8bc <__cxa_atexit@plt+0x7185c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + cmneq r1, r4, lsl #22 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7d78c <__cxa_atexit@plt+0x7172c> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r0, ror #21 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 7d78c <__cxa_atexit@plt+0x7172c> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 7d988 <__cxa_atexit@plt+0x71928> │ │ │ │ + ldr r0, [pc, #132] @ 7d990 <__cxa_atexit@plt+0x71930> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + ldr r1, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #-16]! │ │ │ │ + tst r1, #3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r7, [r5] │ │ │ │ + beq 7d978 <__cxa_atexit@plt+0x71918> │ │ │ │ + ldr lr, [pc, #92] @ 7d994 <__cxa_atexit@plt+0x71934> │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + tst r1, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + beq 7d978 <__cxa_atexit@plt+0x71918> │ │ │ │ + ldr lr, [pc, #64] @ 7d998 <__cxa_atexit@plt+0x71938> │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + ldr r2, [r1, #7] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + mov r5, r3 │ │ │ │ + ldr r1, [r1, #11] │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + b 1616b6c <__cxa_atexit@plt+0x160ab0c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #72] @ 7d9f4 <__cxa_atexit@plt+0x71994> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b fef3c <__cxa_atexit@plt+0xf2edc> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + beq 7d9ec <__cxa_atexit@plt+0x7198c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #32] @ 7d9f8 <__cxa_atexit@plt+0x71998> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 1616b6c <__cxa_atexit@plt+0x160ab0c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r5, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [pc, #20] @ 7da2c <__cxa_atexit@plt+0x719cc> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + b 1616b6c <__cxa_atexit@plt+0x160ab0c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq r1, r8, ror #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7ee84 <__cxa_atexit@plt+0x72e24> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, r0, asr #21 │ │ │ │ - cmneq r1, ip, ror #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r1, r0, r8, asr #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7db00 <__cxa_atexit@plt+0x71aa0> │ │ │ │ + str fp, [sp, #28] │ │ │ │ + ldr fp, [r5, #28]! │ │ │ │ + add r0, r7, #8 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + mov r2, fp │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r1, r9 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + bl b394 │ │ │ │ + ldr lr, [pc, #108] @ 7db0c <__cxa_atexit@plt+0x71aac> │ │ │ │ + sub r0, r6, #27 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + add r4, sl, fp │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #92] @ 7db10 <__cxa_atexit@plt+0x71ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #88] @ 7db14 <__cxa_atexit@plt+0x71ab4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r8, {r1, r7} │ │ │ │ + add r1, r8, #12 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + sub r0, r0, fp │ │ │ │ + add r3, r9, fp │ │ │ │ + stm r1, {r2, r4, lr} │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + add fp, sp, #16 │ │ │ │ + str r7, [r8, #24] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldm fp, {r7, r9, sl, fp} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r2, r4, asr r7 │ │ │ │ + orreq sp, r2, r0, lsr #13 │ │ │ │ + orreq sp, r2, r4, asr #18 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + andeq r0, r0, r7, lsr #32 │ │ │ │ + cmneq r1, r8, lsl r8 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r1, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ef1c <__cxa_atexit@plt+0x72ebc> │ │ │ │ - ldr r7, [pc, #152] @ 7ef48 <__cxa_atexit@plt+0x72ee8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7ef00 <__cxa_atexit@plt+0x72ea0> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - sub r2, r1, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7ef30 <__cxa_atexit@plt+0x72ed0> │ │ │ │ - ldr r7, [pc, #116] @ 7ef4c <__cxa_atexit@plt+0x72eec> │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7dbac <__cxa_atexit@plt+0x71b4c> │ │ │ │ + cmp r8, #0 │ │ │ │ + bmi 7db64 <__cxa_atexit@plt+0x71b04> │ │ │ │ + ldr r7, [pc, #120] @ 7dbc4 <__cxa_atexit@plt+0x71b64> │ │ │ │ tst r9, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - beq 7ef0c <__cxa_atexit@plt+0x72eac> │ │ │ │ - ldr r7, [pc, #96] @ 7ef50 <__cxa_atexit@plt+0x72ef0> │ │ │ │ - mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + beq 7dba0 <__cxa_atexit@plt+0x71b40> │ │ │ │ mov r7, r9 │ │ │ │ - b fef3c <__cxa_atexit@plt+0xf2edc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + b 7dbe0 <__cxa_atexit@plt+0x71b80> │ │ │ │ + ldr r1, [pc, #92] @ 7dbc8 <__cxa_atexit@plt+0x71b68> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + ldr r5, [pc, #72] @ 7dbcc <__cxa_atexit@plt+0x71b6c> │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r3 │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r5, r5, #1 │ │ │ │ + str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 7ef58 <__cxa_atexit@plt+0x72ef8> │ │ │ │ + ldr r7, [pc, #28] @ 7dbd0 <__cxa_atexit@plt+0x71b70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7ef54 <__cxa_atexit@plt+0x72ef4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrheq r8, [r1, #-124]! @ 0xffffff84 │ │ │ │ + ldrdeq sp, [r2, r8] │ │ │ │ + cmneq r1, r0, lsl r8 │ │ │ │ + cmneq r1, r4, lsr #12 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7dcc0 <__cxa_atexit@plt+0x71c60> │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + sub r8, r2, r1 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7dc58 <__cxa_atexit@plt+0x71bf8> │ │ │ │ + ldr r1, [pc, #196] @ 7dcd0 <__cxa_atexit@plt+0x71c70> │ │ │ │ + ldr lr, [pc, #196] @ 7dcd4 <__cxa_atexit@plt+0x71c74> │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stm r5, {r1, r8} │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + beq 7dca4 <__cxa_atexit@plt+0x71c44> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r6, [pc, #148] @ 7dcd8 <__cxa_atexit@plt+0x71c78> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #124] @ 7dcdc <__cxa_atexit@plt+0x71c7c> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r3, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + beq 7dcb4 <__cxa_atexit@plt+0x71c54> │ │ │ │ + ldr r3, [pc, #80] @ 7dce0 <__cxa_atexit@plt+0x71c80> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616b6c <__cxa_atexit@plt+0x160ab0c> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmneq r1, r0, asr #20 │ │ │ │ - cmneq r1, ip, asr sl │ │ │ │ - cmneq r1, ip, lsl sl │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror #3 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + orreq sp, r2, ip, lsl r5 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r7, ror #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [pc, #16] @ 7dd08 <__cxa_atexit@plt+0x71ca8> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + b 1616b6c <__cxa_atexit@plt+0x160ab0c> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r8, ror #17 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 7dddc <__cxa_atexit@plt+0x71d7c> │ │ │ │ + str fp, [sp, #20] │ │ │ │ + ldr fp, [r5, #28]! │ │ │ │ + add r0, r7, #8 │ │ │ │ + ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + mov r1, fp │ │ │ │ + str r3, [sp] │ │ │ │ + ldr r3, [r5, #-12] │ │ │ │ + mov r2, r9 │ │ │ │ + ldr sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [sp, #16] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [sp, #12] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + bl b394 │ │ │ │ + ldr lr, [pc, #112] @ 7dde8 <__cxa_atexit@plt+0x71d88> │ │ │ │ + sub r0, r6, #27 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr ip, [pc, #100] @ 7ddec <__cxa_atexit@plt+0x71d8c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r1, [pc, #96] @ 7ddf0 <__cxa_atexit@plt+0x71d90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r3, [r5] │ │ │ │ + add r3, fp, r9 │ │ │ │ + stmib r8, {r1, r7, ip} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, sl, r9 │ │ │ │ + add r2, r2, r9 │ │ │ │ + str r7, [r8, #24] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + ldr r9, [sp, #16] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + ldr fp, [sp, #20] │ │ │ │ + str r2, [r8, #16] │ │ │ │ + str lr, [r8, #20] │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r2, r0, lsl #9 │ │ │ │ + orreq sp, r2, ip, asr #7 │ │ │ │ + orreq sp, r2, r0, ror r6 │ │ │ │ + cmneq r1, r4, lsl #8 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7efb4 <__cxa_atexit@plt+0x72f54> │ │ │ │ - ldr r3, [pc, #68] @ 7efc8 <__cxa_atexit@plt+0x72f68> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7de20 <__cxa_atexit@plt+0x71dc0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq sp, r2, r0, asr r3 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7de58 <__cxa_atexit@plt+0x71df8> │ │ │ │ + ldm r5, {r7, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ 7de68 <__cxa_atexit@plt+0x71e08> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - beq 7efa4 <__cxa_atexit@plt+0x72f44> │ │ │ │ - ldr r7, [pc, #52] @ 7efcc <__cxa_atexit@plt+0x72f6c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ - b fef3c <__cxa_atexit@plt+0xf2edc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7de50 <__cxa_atexit@plt+0x71df0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7efd0 <__cxa_atexit@plt+0x72f70> │ │ │ │ + ldr r7, [pc, #12] @ 7de6c <__cxa_atexit@plt+0x71e0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - ldrheq r8, [r1, #-156]! @ 0xffffff64 │ │ │ │ - cmneq r1, r0, ror r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + cmneq r1, r0, ror r5 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r8, asr #10 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f018 <__cxa_atexit@plt+0x72fb8> │ │ │ │ - ldr r2, [pc, #48] @ 7f028 <__cxa_atexit@plt+0x72fc8> │ │ │ │ - ldr r1, [pc, #48] @ 7f02c <__cxa_atexit@plt+0x72fcc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7dec4 <__cxa_atexit@plt+0x71e64> │ │ │ │ + ldr r7, [pc, #56] @ 7ded8 <__cxa_atexit@plt+0x71e78> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7deb8 <__cxa_atexit@plt+0x71e58> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r7, [pc, #16] @ 7f030 <__cxa_atexit@plt+0x72fd0> │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7dedc <__cxa_atexit@plt+0x71e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq ip, r2, r0, asr #2 │ │ │ │ - cmneq r1, ip, ror #18 │ │ │ │ - cmneq r1, r4, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq r1, r0, lsl #10 │ │ │ │ + cmneq r1, r4, ror #9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7f058 <__cxa_atexit@plt+0x72ff8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, ip, ror #17 │ │ │ │ - cmneq r1, r8, lsr #18 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7f0e4 <__cxa_atexit@plt+0x73084> │ │ │ │ - ldr r3, [pc, #140] @ 7f10c <__cxa_atexit@plt+0x730ac> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7df30 <__cxa_atexit@plt+0x71ed0> │ │ │ │ + ldm r5, {r7, r9, sl} │ │ │ │ + ldr r3, [pc, #48] @ 7df40 <__cxa_atexit@plt+0x71ee0> │ │ │ │ + tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - ands r3, r9, #3 │ │ │ │ - beq 7f09c <__cxa_atexit@plt+0x7303c> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f0ac <__cxa_atexit@plt+0x7304c> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r3, [r5] │ │ │ │ + beq 7df28 <__cxa_atexit@plt+0x71ec8> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7f0f4 <__cxa_atexit@plt+0x73094> │ │ │ │ - ldr r2, [pc, #84] @ 7f118 <__cxa_atexit@plt+0x730b8> │ │ │ │ - ldr r1, [pc, #84] @ 7f11c <__cxa_atexit@plt+0x730bc> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r7, [pc, #40] @ 7f114 <__cxa_atexit@plt+0x730b4> │ │ │ │ + ldr r7, [pc, #12] @ 7df44 <__cxa_atexit@plt+0x71ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7f110 <__cxa_atexit@plt+0x730b0> │ │ │ │ + @ instruction: 0xffffffd4 │ │ │ │ + @ instruction: 0x01718498 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r8, ror r4 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7df9c <__cxa_atexit@plt+0x71f3c> │ │ │ │ + ldr r7, [pc, #56] @ 7dfb0 <__cxa_atexit@plt+0x71f50> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + beq 7df90 <__cxa_atexit@plt+0x71f30> │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 7db30 <__cxa_atexit@plt+0x71ad0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 7dfb4 <__cxa_atexit@plt+0x71f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r8 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq r1, ip, lsl #17 │ │ │ │ - cmneq r1, r8, lsr #17 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - orreq ip, r2, r4, ror r0 │ │ │ │ - cmneq r1, r8, ror #16 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq r1, r8, lsr #8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f144 <__cxa_atexit@plt+0x730e4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f17c <__cxa_atexit@plt+0x7311c> │ │ │ │ - ldr r2, [pc, #52] @ 7f194 <__cxa_atexit@plt+0x73134> │ │ │ │ - ldr r1, [pc, #52] @ 7f198 <__cxa_atexit@plt+0x73138> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e004 <__cxa_atexit@plt+0x71fa4> │ │ │ │ + ldr r2, [pc, #52] @ 7e010 <__cxa_atexit@plt+0x71fb0> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r9 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r7, [pc, #12] @ 7f190 <__cxa_atexit@plt+0x73130> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7dffc <__cxa_atexit@plt+0x71f9c> │ │ │ │ + b 7e01c <__cxa_atexit@plt+0x71fbc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, lsl #16 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - ldrdeq fp, [r2, r8] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f1c4 <__cxa_atexit@plt+0x73164> │ │ │ │ - ldr r3, [pc, #24] @ 7f1d4 <__cxa_atexit@plt+0x73174> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r7, [pc, #12] @ 7f1d8 <__cxa_atexit@plt+0x73178> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq r8, [r1, #-112]! @ 0xffffff90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7f204 <__cxa_atexit@plt+0x731a4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 7f208 <__cxa_atexit@plt+0x731a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r2, ip, ror #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 7f234 <__cxa_atexit@plt+0x731d4> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #176] @ 7e0d4 <__cxa_atexit@plt+0x72074> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 7f238 <__cxa_atexit@plt+0x731d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1376be4 <__cxa_atexit@plt+0x136ab84> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq ip, r2, r0, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ 7f2f0 <__cxa_atexit@plt+0x73290> │ │ │ │ - mov r2, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 7f2b4 <__cxa_atexit@plt+0x73254> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f2c0 <__cxa_atexit@plt+0x73260> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7e0bc <__cxa_atexit@plt+0x7205c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 7f2dc <__cxa_atexit@plt+0x7327c> │ │ │ │ - ldr r2, [pc, #124] @ 7f2fc <__cxa_atexit@plt+0x7329c> │ │ │ │ - ldr r1, [pc, #124] @ 7f300 <__cxa_atexit@plt+0x732a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #116] @ 7f304 <__cxa_atexit@plt+0x732a4> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r6, {r0, r1, r8} │ │ │ │ - ldr r6, [pc, #100] @ 7f308 <__cxa_atexit@plt+0x732a8> │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ + bcc 7e0c4 <__cxa_atexit@plt+0x72064> │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub r9, r3, #27 │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm r5, {r1, r9} │ │ │ │ + sub r1, r8, #1 │ │ │ │ + ldrb r8, [r0], #1 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr ip, [pc, #88] @ 7e0d8 <__cxa_atexit@plt+0x72078> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str ip, [r6, #12] │ │ │ │ + ldr r2, [pc, #76] @ 7e0dc <__cxa_atexit@plt+0x7207c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + ldr r2, [pc, #56] @ 7e0e0 <__cxa_atexit@plt+0x72080> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strb r8, [r6, #8] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + str r2, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 7f2f4 <__cxa_atexit@plt+0x73294> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #36] @ 7f2f8 <__cxa_atexit@plt+0x73298> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - @ instruction: 0x0182be94 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - orreq ip, r2, r8, lsl r2 │ │ │ │ - orreq fp, r2, ip, asr #29 │ │ │ │ - orreq fp, r2, r0, asr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrdeq sp, [r2, r4] │ │ │ │ + orreq sp, r2, r0, ror r1 │ │ │ │ + orreq sp, r2, ip, asr r3 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f374 <__cxa_atexit@plt+0x73314> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 7f390 <__cxa_atexit@plt+0x73330> │ │ │ │ - ldr r2, [pc, #108] @ 7f3ac <__cxa_atexit@plt+0x7334c> │ │ │ │ - ldr r1, [pc, #108] @ 7f3b0 <__cxa_atexit@plt+0x73350> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #100] @ 7f3b4 <__cxa_atexit@plt+0x73354> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e188 <__cxa_atexit@plt+0x72128> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ str r2, [r5] │ │ │ │ - stmib r6, {r0, r1, r8} │ │ │ │ - ldr r6, [pc, #84] @ 7f3b8 <__cxa_atexit@plt+0x73358> │ │ │ │ - sub r8, r3, #6 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r9, r6, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - ldr r3, [pc, #40] @ 7f3a4 <__cxa_atexit@plt+0x73344> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ 7f3a8 <__cxa_atexit@plt+0x73348> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - orreq fp, r2, r0, ror #27 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - orreq ip, r2, r8, asr r1 │ │ │ │ - orreq fp, r2, ip, lsl #28 │ │ │ │ - orreq fp, r2, r0, lsl #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldrb ip, [r1], #1 │ │ │ │ + sub r2, r8, #1 │ │ │ │ + ldr r8, [pc, #84] @ 7e194 <__cxa_atexit@plt+0x72134> │ │ │ │ + mov lr, fp │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr fp, [pc, #72] @ 7e198 <__cxa_atexit@plt+0x72138> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str fp, [r3, #4] │ │ │ │ + ldr r0, [pc, #56] @ 7e19c <__cxa_atexit@plt+0x7213c> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov fp, lr │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + strb ip, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r2, ip │ │ │ │ + @ instruction: 0x0182d2b4 │ │ │ │ + @ instruction: 0x0182d094 │ │ │ │ + cmneq r1, r4, asr r0 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7f454 <__cxa_atexit@plt+0x733f4> │ │ │ │ - ldr r7, [pc, #120] @ 7f47c <__cxa_atexit@plt+0x7341c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - beq 7f444 <__cxa_atexit@plt+0x733e4> │ │ │ │ - ldr r7, [pc, #104] @ 7f480 <__cxa_atexit@plt+0x73420> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #12 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7f464 <__cxa_atexit@plt+0x73404> │ │ │ │ - ldr r7, [pc, #88] @ 7f48c <__cxa_atexit@plt+0x7342c> │ │ │ │ + bhi 7e1e8 <__cxa_atexit@plt+0x72188> │ │ │ │ + ldr r7, [pc, #52] @ 7e1f8 <__cxa_atexit@plt+0x72198> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7e1dc <__cxa_atexit@plt+0x7217c> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + b 7e20c <__cxa_atexit@plt+0x721ac> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 7f488 <__cxa_atexit@plt+0x73428> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7f484 <__cxa_atexit@plt+0x73424> │ │ │ │ + ldr r7, [pc, #12] @ 7e1fc <__cxa_atexit@plt+0x7219c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq r1, ip, lsr #10 │ │ │ │ - cmneq r1, r4, asr #10 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 7f4d4 <__cxa_atexit@plt+0x73474> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrsheq r8, [r1, #-16]! │ │ │ │ + ldrsheq r7, [r1, #-248]! @ 0xffffff08 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e370 <__cxa_atexit@plt+0x72310> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #1 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7e288 <__cxa_atexit@plt+0x72228> │ │ │ │ + ldr r1, [pc, #352] @ 7e394 <__cxa_atexit@plt+0x72334> │ │ │ │ + ldr lr, [pc, #352] @ 7e398 <__cxa_atexit@plt+0x72338> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7e350 <__cxa_atexit@plt+0x722f0> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #296] @ 7e39c <__cxa_atexit@plt+0x7233c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #272] @ 7e3a0 <__cxa_atexit@plt+0x72340> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2], #-8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 7f4c4 <__cxa_atexit@plt+0x73464> │ │ │ │ - ldr r3, [pc, #28] @ 7f4d8 <__cxa_atexit@plt+0x73478> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r7, [pc, #16] @ 7f4dc <__cxa_atexit@plt+0x7347c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + str r3, [ip, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 7e364 <__cxa_atexit@plt+0x72304> │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 7e380 <__cxa_atexit@plt+0x72320> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldrb r7, [r3], #1 │ │ │ │ + sub r9, lr, #19 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [pc, #180] @ 7e3a4 <__cxa_atexit@plt+0x72344> │ │ │ │ + sub r0, r0, #1 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + sub r1, lr, #27 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r2, [pc, #148] @ 7e3a8 <__cxa_atexit@plt+0x72348> │ │ │ │ + mov r7, sl │ │ │ │ + mov r5, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + ldr r1, [pc, #128] @ 7e3ac <__cxa_atexit@plt+0x7234c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r8, lr, #11 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - ldrsbeq r8, [r1, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + andeq r0, r0, ip, lsl #4 │ │ │ │ + orreq ip, r2, ip, ror #29 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + orreq sp, r2, r0, lsl r1 │ │ │ │ + orreq ip, r2, r8, lsr lr │ │ │ │ + ldrdeq ip, [r2, r4] │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7f514 <__cxa_atexit@plt+0x734b4> │ │ │ │ - ldr r2, [pc, #28] @ 7f520 <__cxa_atexit@plt+0x734c0> │ │ │ │ + bcc 7e440 <__cxa_atexit@plt+0x723e0> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r7, [sp] │ │ │ │ + ldmdb r5, {r0, r9, sl, lr} │ │ │ │ + ldrb r7, [r1], #1 │ │ │ │ + ldr r2, [pc, #80] @ 7e44c <__cxa_atexit@plt+0x723ec> │ │ │ │ + add r8, r8, #1 │ │ │ │ + sub r0, r0, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr ip, [pc, #68] @ 7e450 <__cxa_atexit@plt+0x723f0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + ldr r2, [pc, #52] @ 7e454 <__cxa_atexit@plt+0x723f4> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + ldr r7, [sp] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq fp, r2, ip, asr #30 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7f594 <__cxa_atexit@plt+0x73534> │ │ │ │ - ldr r3, [pc, #96] @ 7f5a4 <__cxa_atexit@plt+0x73544> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 7f584 <__cxa_atexit@plt+0x73524> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 7f5a8 <__cxa_atexit@plt+0x73548> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrh r2, [r7, #-2] │ │ │ │ - ldr r7, [pc, #64] @ 7f5ac <__cxa_atexit@plt+0x7354c> │ │ │ │ - bic r2, r2, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, r0, asr sp │ │ │ │ + strdeq ip, [r2, r8] │ │ │ │ + ldrdeq ip, [r2, ip] │ │ │ │ + cmneq r1, r0, lsr #27 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7e484 <__cxa_atexit@plt+0x72424> │ │ │ │ + add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq ip, r2, ip, ror #25 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e4d4 <__cxa_atexit@plt+0x72474> │ │ │ │ + ldr r2, [pc, #52] @ 7e4e0 <__cxa_atexit@plt+0x72480> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7e4cc <__cxa_atexit@plt+0x7246c> │ │ │ │ + b 7e4ec <__cxa_atexit@plt+0x7248c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7f5b0 <__cxa_atexit@plt+0x73550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq fp, [r2, r0] │ │ │ │ - ldrdeq fp, [r2, r4] │ │ │ │ - cmneq r1, r8, lsl #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #36] @ 7f5f0 <__cxa_atexit@plt+0x73590> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ 7f5f4 <__cxa_atexit@plt+0x73594> │ │ │ │ + ldr r3, [pc, #196] @ 7e5b8 <__cxa_atexit@plt+0x72558> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7e5a0 <__cxa_atexit@plt+0x72540> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7e5a8 <__cxa_atexit@plt+0x72548> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub ip, r3, #27 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + ldrb ip, [r0] │ │ │ │ + ldrb r1, [r0, #1] │ │ │ │ + ldr lr, [pc, #108] @ 7e5bc <__cxa_atexit@plt+0x7255c> │ │ │ │ + add r2, r2, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + ldr r2, [pc, #84] @ 7e5c0 <__cxa_atexit@plt+0x72560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - bic r2, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + orr r2, r1, ip, lsl #8 │ │ │ │ + ldr r1, [pc, #60] @ 7e5c4 <__cxa_atexit@plt+0x72564> │ │ │ │ + sub r8, r3, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, r4, lsl #23 │ │ │ │ - orreq fp, r2, r4, ror fp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + strdeq ip, [r2, r8] │ │ │ │ + @ instruction: 0x0182cc94 │ │ │ │ + orreq ip, r2, ip, ror lr │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7e66c <__cxa_atexit@plt+0x7260c> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + orr r0, r0, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #80] @ 7e678 <__cxa_atexit@plt+0x72618> │ │ │ │ + add lr, r1, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #64] @ 7e67c <__cxa_atexit@plt+0x7261c> │ │ │ │ + add r2, ip, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 7e680 <__cxa_atexit@plt+0x72620> │ │ │ │ + add r1, r3, #20 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + stm r1, {r2, r9, lr} │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq ip, [r2, r8] │ │ │ │ + orreq ip, r2, r4, lsl fp │ │ │ │ + orreq ip, r2, ip, lsr #23 │ │ │ │ + cmneq r1, r0, ror fp │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7f680 <__cxa_atexit@plt+0x73620> │ │ │ │ - ldr r3, [pc, #120] @ 7f690 <__cxa_atexit@plt+0x73630> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7f654 <__cxa_atexit@plt+0x735f4> │ │ │ │ - ldr r7, [pc, #104] @ 7f694 <__cxa_atexit@plt+0x73634> │ │ │ │ - cmp r3, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - beq 7f664 <__cxa_atexit@plt+0x73604> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 7f678 <__cxa_atexit@plt+0x73618> │ │ │ │ - ldr r7, [pc, #80] @ 7f698 <__cxa_atexit@plt+0x73638> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + bhi 7e6cc <__cxa_atexit@plt+0x7266c> │ │ │ │ + ldr r7, [pc, #52] @ 7e6dc <__cxa_atexit@plt+0x7267c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7e6c0 <__cxa_atexit@plt+0x72660> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7e6f0 <__cxa_atexit@plt+0x72690> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r3, r8, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 7f640 <__cxa_atexit@plt+0x735e0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7f69c <__cxa_atexit@plt+0x7363c> │ │ │ │ + ldr r7, [pc, #12] @ 7e6e0 <__cxa_atexit@plt+0x72680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq fp, r2, r8, lsl fp │ │ │ │ - orreq fp, r2, r8, lsl #22 │ │ │ │ - cmneq r1, r0, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 7f6e0 <__cxa_atexit@plt+0x73680> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #52] @ 7f6f4 <__cxa_atexit@plt+0x73694> │ │ │ │ - cmp r2, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bne 7f6ec <__cxa_atexit@plt+0x7368c> │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 7f6ec <__cxa_atexit@plt+0x7368c> │ │ │ │ - ldr r7, [pc, #16] @ 7f6f8 <__cxa_atexit@plt+0x73698> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r2, r4, lsl #21 │ │ │ │ - orreq fp, r2, r8, ror #20 │ │ │ │ - cmneq r1, r8, lsr #5 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7f72c <__cxa_atexit@plt+0x736cc> │ │ │ │ - ldr r3, [pc, #20] @ 7f734 <__cxa_atexit@plt+0x736d4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, lsl sp │ │ │ │ + cmneq r1, r4, lsl fp │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7e860 <__cxa_atexit@plt+0x72800> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7e76c <__cxa_atexit@plt+0x7270c> │ │ │ │ + ldr r1, [pc, #364] @ 7e884 <__cxa_atexit@plt+0x72824> │ │ │ │ + ldr lr, [pc, #364] @ 7e888 <__cxa_atexit@plt+0x72828> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7e840 <__cxa_atexit@plt+0x727e0> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #308] @ 7e88c <__cxa_atexit@plt+0x7282c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #284] @ 7e890 <__cxa_atexit@plt+0x72830> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + str r3, [ip, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 7e854 <__cxa_atexit@plt+0x727f4> │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 7e870 <__cxa_atexit@plt+0x72810> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldrb r2, [r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r9, lr, #19 │ │ │ │ + str r1, [sp] │ │ │ │ + ldrb r1, [r3, #1] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + orr r1, r1, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #180] @ 7e894 <__cxa_atexit@plt+0x72834> │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r2, lr, #27 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r5, [pc, #156] @ 7e898 <__cxa_atexit@plt+0x72838> │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r2, [pc, #136] @ 7e89c <__cxa_atexit@plt+0x7283c> │ │ │ │ + mov r5, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + sub r8, lr, #11 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r1, r0, ror r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 7f768 <__cxa_atexit@plt+0x73708> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 7f76c <__cxa_atexit@plt+0x7370c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strdeq fp, [r2, r0] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + orreq ip, r2, r8, lsl #20 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + orreq ip, r2, r4, lsr #24 │ │ │ │ + orreq ip, r2, r0, asr r9 │ │ │ │ + orreq ip, r2, r8, ror #19 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov sl, r9 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7f7c8 <__cxa_atexit@plt+0x73768> │ │ │ │ - ldr r2, [pc, #52] @ 7f7e4 <__cxa_atexit@plt+0x73784> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #44] @ 7f7e8 <__cxa_atexit@plt+0x73788> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ 7f7ec <__cxa_atexit@plt+0x7378c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 7e934 <__cxa_atexit@plt+0x728d4> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldmdb r5, {r1, r9, sl, ip} │ │ │ │ + orr r0, r2, r0, lsl #8 │ │ │ │ + ldr r2, [pc, #76] @ 7e940 <__cxa_atexit@plt+0x728e0> │ │ │ │ + add lr, lr, #2 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 7e944 <__cxa_atexit@plt+0x728e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 7e948 <__cxa_atexit@plt+0x728e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x0182bcb4 │ │ │ │ - cmneq r1, r4, ror #3 │ │ │ │ - cmneq r1, r0, asr #3 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - mov sl, r9 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 7f838 <__cxa_atexit@plt+0x737d8> │ │ │ │ - ldr r2, [pc, #52] @ 7f854 <__cxa_atexit@plt+0x737f4> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, ip, lsl #22 │ │ │ │ + orreq ip, r2, ip, asr #16 │ │ │ │ + orreq ip, r2, r8, ror #17 │ │ │ │ + cmneq r1, ip, lsr #17 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7e978 <__cxa_atexit@plt+0x72918> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + strdeq ip, [r2, r8] │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7e9c8 <__cxa_atexit@plt+0x72968> │ │ │ │ + ldr r2, [pc, #52] @ 7e9d4 <__cxa_atexit@plt+0x72974> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #44] @ 7f858 <__cxa_atexit@plt+0x737f8> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ 7f85c <__cxa_atexit@plt+0x737fc> │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7e9c0 <__cxa_atexit@plt+0x72960> │ │ │ │ + b 7e9e0 <__cxa_atexit@plt+0x72980> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - orreq fp, r2, r4, asr #24 │ │ │ │ - cmneq r1, r4, ror r1 │ │ │ │ - cmneq r1, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7f8c0 <__cxa_atexit@plt+0x73860> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7f8b8 <__cxa_atexit@plt+0x73858> │ │ │ │ - ldr r3, [pc, #52] @ 7f8c8 <__cxa_atexit@plt+0x73868> │ │ │ │ - ldr r9, [pc, #52] @ 7f8cc <__cxa_atexit@plt+0x7386c> │ │ │ │ - ldr r2, [pc, #52] @ 7f8d0 <__cxa_atexit@plt+0x73870> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #196] @ 7eaac <__cxa_atexit@plt+0x72a4c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7ea94 <__cxa_atexit@plt+0x72a34> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 7ea9c <__cxa_atexit@plt+0x72a3c> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub ip, r3, #27 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + ldrb ip, [r0] │ │ │ │ + ldrb r1, [r0, #1] │ │ │ │ + ldr lr, [pc, #108] @ 7eab0 <__cxa_atexit@plt+0x72a50> │ │ │ │ + add r2, r2, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + ldr r2, [pc, #84] @ 7eab4 <__cxa_atexit@plt+0x72a54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + orr r2, ip, r1, lsl #8 │ │ │ │ + ldr r1, [pc, #60] @ 7eab8 <__cxa_atexit@plt+0x72a58> │ │ │ │ + sub r8, r3, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r8, ror #2 │ │ │ │ - cmneq r1, r8, ror r1 │ │ │ │ - @ instruction: 0x0182b890 │ │ │ │ - cmneq r1, r0, ror #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq ip, r2, r4, lsl #14 │ │ │ │ + orreq ip, r2, r0, lsr #15 │ │ │ │ + orreq ip, r2, r8, lsl #19 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7eb60 <__cxa_atexit@plt+0x72b00> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + orr r0, r2, r0, lsl #8 │ │ │ │ + ldr r2, [pc, #80] @ 7eb6c <__cxa_atexit@plt+0x72b0c> │ │ │ │ + add lr, r1, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #64] @ 7eb70 <__cxa_atexit@plt+0x72b10> │ │ │ │ + add r2, ip, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 7eb74 <__cxa_atexit@plt+0x72b14> │ │ │ │ + add r1, r3, #20 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + stm r1, {r2, r9, lr} │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, r4, ror #17 │ │ │ │ + orreq ip, r2, r0, lsr #12 │ │ │ │ + @ instruction: 0x0182c6b8 │ │ │ │ + cmneq r1, ip, ror r6 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7f93c <__cxa_atexit@plt+0x738dc> │ │ │ │ - ldr r3, [pc, #84] @ 7f94c <__cxa_atexit@plt+0x738ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7f92c <__cxa_atexit@plt+0x738cc> │ │ │ │ - ldr r7, [pc, #68] @ 7f950 <__cxa_atexit@plt+0x738f0> │ │ │ │ - ldr r2, [pc, #68] @ 7f954 <__cxa_atexit@plt+0x738f4> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 7ebc0 <__cxa_atexit@plt+0x72b60> │ │ │ │ + ldr r7, [pc, #52] @ 7ebd0 <__cxa_atexit@plt+0x72b70> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r7 │ │ │ │ - moveq r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7ebb4 <__cxa_atexit@plt+0x72b54> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7ebe4 <__cxa_atexit@plt+0x72b84> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7f958 <__cxa_atexit@plt+0x738f8> │ │ │ │ + ldr r7, [pc, #12] @ 7ebd4 <__cxa_atexit@plt+0x72b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq r1, ip, lsr #2 │ │ │ │ - orreq fp, r2, r4, ror fp │ │ │ │ - cmneq r1, r8, lsl #2 │ │ │ │ - ldrsbeq r8, [r1, #-12]! │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, lsr #16 │ │ │ │ + cmneq r1, r0, lsr #12 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #44] @ 7f99c <__cxa_atexit@plt+0x7393c> │ │ │ │ - ldr r2, [pc, #44] @ 7f9a0 <__cxa_atexit@plt+0x73940> │ │ │ │ - and r7, r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7ed54 <__cxa_atexit@plt+0x72cf4> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7ec60 <__cxa_atexit@plt+0x72c00> │ │ │ │ + ldr r1, [pc, #364] @ 7ed78 <__cxa_atexit@plt+0x72d18> │ │ │ │ + ldr lr, [pc, #364] @ 7ed7c <__cxa_atexit@plt+0x72d1c> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7ed34 <__cxa_atexit@plt+0x72cd4> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #308] @ 7ed80 <__cxa_atexit@plt+0x72d20> │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ - mov r3, r1 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #284] @ 7ed84 <__cxa_atexit@plt+0x72d24> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + str r3, [ip, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 7ed48 <__cxa_atexit@plt+0x72ce8> │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 7ed64 <__cxa_atexit@plt+0x72d04> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldrb r2, [r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r9, lr, #19 │ │ │ │ + str r1, [sp] │ │ │ │ + ldrb r1, [r3, #1] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + orr r1, r2, r1, lsl #8 │ │ │ │ + ldr r2, [pc, #176] @ 7ed88 <__cxa_atexit@plt+0x72d28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - moveq r3, r5 │ │ │ │ - ldr r0, [r3] │ │ │ │ - addeq r1, r2, #1 │ │ │ │ - mov r7, r1 │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r2, lr, #27 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r5, [pc, #156] @ 7ed8c <__cxa_atexit@plt+0x72d2c> │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r2, [pc, #136] @ 7ed90 <__cxa_atexit@plt+0x72d30> │ │ │ │ + mov r5, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + sub r8, lr, #11 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, asr #1 │ │ │ │ - orreq fp, r2, ip, lsl #22 │ │ │ │ - cmneq r1, r0, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7fa04 <__cxa_atexit@plt+0x739a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7f9fc <__cxa_atexit@plt+0x7399c> │ │ │ │ - ldr r3, [pc, #52] @ 7fa0c <__cxa_atexit@plt+0x739ac> │ │ │ │ - ldr r9, [pc, #52] @ 7fa10 <__cxa_atexit@plt+0x739b0> │ │ │ │ - ldr r2, [pc, #52] @ 7fa14 <__cxa_atexit@plt+0x739b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + orreq ip, r2, r4, lsl r5 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + orreq ip, r2, r0, lsr r7 │ │ │ │ + orreq ip, r2, ip, asr r4 │ │ │ │ + strdeq ip, [r2, r4] │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ee28 <__cxa_atexit@plt+0x72dc8> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldmdb r5, {r1, r9, sl, ip} │ │ │ │ + orr r0, r0, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #76] @ 7ee34 <__cxa_atexit@plt+0x72dd4> │ │ │ │ + add lr, lr, #2 │ │ │ │ + sub r1, r1, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 7ee38 <__cxa_atexit@plt+0x72dd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 7ee3c <__cxa_atexit@plt+0x72ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, r8, lsl r6 │ │ │ │ + orreq ip, r2, r8, asr r3 │ │ │ │ + strdeq ip, [r2, r4] │ │ │ │ + ldrheq r7, [r1, #-56]! @ 0xffffffc8 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7ee6c <__cxa_atexit@plt+0x72e0c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq ip, r2, r4, lsl #6 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7eedc <__cxa_atexit@plt+0x72e7c> │ │ │ │ + ldr r2, [pc, #84] @ 7eee8 <__cxa_atexit@plt+0x72e88> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7eed4 <__cxa_atexit@plt+0x72e74> │ │ │ │ + ldr r2, [pc, #52] @ 7eeec <__cxa_atexit@plt+0x72e8c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 7eed4 <__cxa_atexit@plt+0x72e74> │ │ │ │ + b 7ef30 <__cxa_atexit@plt+0x72ed0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, lsr #32 │ │ │ │ - cmneq r1, r4, ror r0 │ │ │ │ - orreq fp, r2, ip, asr #14 │ │ │ │ - cmneq r1, ip, asr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7ef24 <__cxa_atexit@plt+0x72ec4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7ef1c <__cxa_atexit@plt+0x72ebc> │ │ │ │ + b 7ef30 <__cxa_atexit@plt+0x72ed0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7eff4 <__cxa_atexit@plt+0x72f94> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + ldrb ip, [r1, #2] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ + orr r2, r2, r8, lsl #24 │ │ │ │ + ldr r8, [pc, #136] @ 7f004 <__cxa_atexit@plt+0x72fa4> │ │ │ │ + sub r9, r0, #4 │ │ │ │ + orr r2, r2, r4 │ │ │ │ + orr r2, r2, ip, lsl #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + add r1, r1, #4 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr ip, [pc, #100] @ 7f008 <__cxa_atexit@plt+0x72fa8> │ │ │ │ + add r4, lr, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r4, [pc, #76] @ 7f00c <__cxa_atexit@plt+0x72fac> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + sub r4, r6, #27 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r0 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, ip, asr #3 │ │ │ │ + orreq ip, r2, r4, ror #8 │ │ │ │ + orreq ip, r2, ip, lsr r2 │ │ │ │ + cmneq r1, r4, ror #3 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 7fa80 <__cxa_atexit@plt+0x73a20> │ │ │ │ - ldr r3, [pc, #84] @ 7fa90 <__cxa_atexit@plt+0x73a30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 7fa70 <__cxa_atexit@plt+0x73a10> │ │ │ │ - ldr r7, [pc, #68] @ 7fa94 <__cxa_atexit@plt+0x73a34> │ │ │ │ - ldr r2, [pc, #68] @ 7fa98 <__cxa_atexit@plt+0x73a38> │ │ │ │ - cmp r3, #2 │ │ │ │ + bhi 7f058 <__cxa_atexit@plt+0x72ff8> │ │ │ │ + ldr r7, [pc, #52] @ 7f068 <__cxa_atexit@plt+0x73008> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - moveq r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - addne r7, r2, #2 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7f04c <__cxa_atexit@plt+0x72fec> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f07c <__cxa_atexit@plt+0x7301c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 7fa9c <__cxa_atexit@plt+0x73a3c> │ │ │ │ + ldr r7, [pc, #12] @ 7f06c <__cxa_atexit@plt+0x7300c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq r1, r8, lsr #32 │ │ │ │ - orreq fp, r2, ip, lsr #20 │ │ │ │ - cmneq r1, r4 │ │ │ │ - ldrsbeq r7, [r1, #-248]! @ 0xffffff08 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01717398 │ │ │ │ + cmneq r1, r8, lsl #3 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 7fae0 <__cxa_atexit@plt+0x73a80> │ │ │ │ - ldr r2, [pc, #44] @ 7fae4 <__cxa_atexit@plt+0x73a84> │ │ │ │ - and r7, r7, #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f144 <__cxa_atexit@plt+0x730e4> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7f0f8 <__cxa_atexit@plt+0x73098> │ │ │ │ + ldr r1, [pc, #176] @ 7f154 <__cxa_atexit@plt+0x730f4> │ │ │ │ + ldr lr, [pc, #176] @ 7f158 <__cxa_atexit@plt+0x730f8> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7f128 <__cxa_atexit@plt+0x730c8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 7f15c <__cxa_atexit@plt+0x730fc> │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r7, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 7f160 <__cxa_atexit@plt+0x73100> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - moveq r7, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - addne r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrheq r7, [r1, #-252]! @ 0xffffff04 │ │ │ │ - orreq fp, r2, r4, asr #19 │ │ │ │ - cmneq r1, r8, lsr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 7fb44 <__cxa_atexit@plt+0x73ae4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7fb3c <__cxa_atexit@plt+0x73adc> │ │ │ │ - ldr sl, [pc, #48] @ 7fb4c <__cxa_atexit@plt+0x73aec> │ │ │ │ - ldr r3, [pc, #48] @ 7fb50 <__cxa_atexit@plt+0x73af0> │ │ │ │ - mov r9, #1 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7f13c <__cxa_atexit@plt+0x730dc> │ │ │ │ + b 7f16c <__cxa_atexit@plt+0x7310c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, ror pc │ │ │ │ - orreq fp, r2, r0, lsl r6 │ │ │ │ - cmneq r1, r0, asr pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 7fbb0 <__cxa_atexit@plt+0x73b50> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 7fba8 <__cxa_atexit@plt+0x73b48> │ │ │ │ - ldr r8, [pc, #48] @ 7fbb8 <__cxa_atexit@plt+0x73b58> │ │ │ │ - ldr r9, [pc, #48] @ 7fbbc <__cxa_atexit@plt+0x73b5c> │ │ │ │ - ldr r3, [pc, #48] @ 7fbc0 <__cxa_atexit@plt+0x73b60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmpeq ip, fp, lsl #27 │ │ │ │ - cmneq r1, r8, lsl pc │ │ │ │ - orreq fp, r2, r0, lsr #11 │ │ │ │ - ldrsheq r7, [r1, #-224]! @ 0xffffff20 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr sl, [pc, #12] @ 7fbe4 <__cxa_atexit@plt+0x73b84> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ - ldrsbeq r7, [r1, #-236]! @ 0xffffff14 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 7fc44 <__cxa_atexit@plt+0x73be4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + orreq ip, r2, ip, ror r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7fc4c <__cxa_atexit@plt+0x73bec> │ │ │ │ - ldr r5, [pc, #76] @ 7fc68 <__cxa_atexit@plt+0x73c08> │ │ │ │ - ldr r1, [pc, #76] @ 7fc6c <__cxa_atexit@plt+0x73c0c> │ │ │ │ - ldr r2, [pc, #76] @ 7fc70 <__cxa_atexit@plt+0x73c10> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + bcc 7f228 <__cxa_atexit@plt+0x731c8> │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + add ip, r2, #4 │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r1, [r2] │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldrb r9, [r2, #2] │ │ │ │ + ldrb r8, [r2, #3] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + orr r0, r0, r1, lsl #24 │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 7f238 <__cxa_atexit@plt+0x731d8> │ │ │ │ + add lr, r7, #4 │ │ │ │ + orr r0, r0, r8 │ │ │ │ + orr r0, r0, r9, lsl #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [pc, #88] @ 7f23c <__cxa_atexit@plt+0x731dc> │ │ │ │ + sub r2, r2, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + add r4, r3, #8 │ │ │ │ + stm r4, {r0, r1, lr} │ │ │ │ + ldr r4, [pc, #64] @ 7f240 <__cxa_atexit@plt+0x731e0> │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r4, fp, ip} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ + ldmib sp, {r9, fp} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, ip, ror pc │ │ │ │ + orreq ip, r2, r0, lsr #4 │ │ │ │ + strdeq fp, [r2, ip] │ │ │ │ + ldrheq r6, [r1, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7f270 <__cxa_atexit@plt+0x73210> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq fp, r2, r0, lsl #30 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 7f2e0 <__cxa_atexit@plt+0x73280> │ │ │ │ + ldr r2, [pc, #84] @ 7f2ec <__cxa_atexit@plt+0x7328c> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7fc54 <__cxa_atexit@plt+0x73bf4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 7fc64 <__cxa_atexit@plt+0x73c04> │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7f2d8 <__cxa_atexit@plt+0x73278> │ │ │ │ + ldr r2, [pc, #52] @ 7f2f0 <__cxa_atexit@plt+0x73290> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 7f2d8 <__cxa_atexit@plt+0x73278> │ │ │ │ + b 7f334 <__cxa_atexit@plt+0x732d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, ip, ror lr │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmpeq ip, r9, asr #25 │ │ │ │ - cmneq r1, r0, asr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 7fc98 <__cxa_atexit@plt+0x73c38> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7f328 <__cxa_atexit@plt+0x732c8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, r4, ror sp │ │ │ │ - cmneq r1, r4, lsr lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7f320 <__cxa_atexit@plt+0x732c0> │ │ │ │ + b 7f334 <__cxa_atexit@plt+0x732d4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7f3ec <__cxa_atexit@plt+0x7338c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ + ldrb ip, [r1] │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + orr r0, r2, r0, lsl #24 │ │ │ │ + ldrb r8, [r1, #1] │ │ │ │ + orr r0, r0, ip │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + sub r4, r9, #4 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + orr r0, r0, r8, lsl #8 │ │ │ │ + ldr r8, [pc, #100] @ 7f3fc <__cxa_atexit@plt+0x7339c> │ │ │ │ + add lr, lr, #4 │ │ │ │ + add r1, r1, #4 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r0, [pc, #80] @ 7f400 <__cxa_atexit@plt+0x733a0> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #24 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #60] @ 7f404 <__cxa_atexit@plt+0x733a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r0, r1, r4} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r2, ip, rrx │ │ │ │ + orreq fp, r2, r0, lsr #27 │ │ │ │ + orreq fp, r2, r8, lsr lr │ │ │ │ + cmneq r1, ip, ror #27 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7fd28 <__cxa_atexit@plt+0x73cc8> │ │ │ │ - ldr r7, [pc, #152] @ 7fd60 <__cxa_atexit@plt+0x73d00> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7f450 <__cxa_atexit@plt+0x733f0> │ │ │ │ + ldr r7, [pc, #52] @ 7f460 <__cxa_atexit@plt+0x73400> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 7fd18 <__cxa_atexit@plt+0x73cb8> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 7fd40 <__cxa_atexit@plt+0x73ce0> │ │ │ │ - ldr r7, [pc, #124] @ 7fd6c <__cxa_atexit@plt+0x73d0c> │ │ │ │ - ldr r1, [pc, #124] @ 7fd70 <__cxa_atexit@plt+0x73d10> │ │ │ │ - ldr r2, [pc, #124] @ 7fd74 <__cxa_atexit@plt+0x73d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7f444 <__cxa_atexit@plt+0x733e4> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 7f474 <__cxa_atexit@plt+0x73414> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 7fd68 <__cxa_atexit@plt+0x73d08> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 7fd64 <__cxa_atexit@plt+0x73d04> │ │ │ │ + ldr r7, [pc, #12] @ 7f464 <__cxa_atexit@plt+0x73404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmneq r1, r8, lsl #27 │ │ │ │ - ldrheq r7, [r1, #-212]! @ 0xffffff2c │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - ldrsheq r0, [ip, #-185] @ 0xffffff47 │ │ │ │ - cmneq r1, ip, asr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, lsr #31 │ │ │ │ + @ instruction: 0x01716d90 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7fdd0 <__cxa_atexit@plt+0x73d70> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7fdd8 <__cxa_atexit@plt+0x73d78> │ │ │ │ - ldr r2, [pc, #76] @ 7fdf8 <__cxa_atexit@plt+0x73d98> │ │ │ │ - ldr r1, [pc, #76] @ 7fdfc <__cxa_atexit@plt+0x73d9c> │ │ │ │ - ldr r3, [pc, #76] @ 7fe00 <__cxa_atexit@plt+0x73da0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f53c <__cxa_atexit@plt+0x734dc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7f4f0 <__cxa_atexit@plt+0x73490> │ │ │ │ + ldr r1, [pc, #176] @ 7f54c <__cxa_atexit@plt+0x734ec> │ │ │ │ + ldr lr, [pc, #176] @ 7f550 <__cxa_atexit@plt+0x734f0> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7fde0 <__cxa_atexit@plt+0x73d80> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 7fdf4 <__cxa_atexit@plt+0x73d94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7f520 <__cxa_atexit@plt+0x734c0> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 7f554 <__cxa_atexit@plt+0x734f4> │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, ip, ror #25 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - cmpeq ip, r9, lsr fp │ │ │ │ - cmneq r1, ip, asr #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 7feb8 <__cxa_atexit@plt+0x73e58> │ │ │ │ - ldr r6, [pc, #188] @ 7fee8 <__cxa_atexit@plt+0x73e88> │ │ │ │ - tst r8, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - beq 7fe60 <__cxa_atexit@plt+0x73e00> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #2 │ │ │ │ - bcs 7fe74 <__cxa_atexit@plt+0x73e14> │ │ │ │ - ldr r6, [pc, #164] @ 7fef0 <__cxa_atexit@plt+0x73e90> │ │ │ │ - lsl r7, r3, #2 │ │ │ │ + mov r9, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 7f558 <__cxa_atexit@plt+0x734f8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7f534 <__cxa_atexit@plt+0x734d4> │ │ │ │ + b 7f564 <__cxa_atexit@plt+0x73504> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + orreq fp, r2, r4, lsl #25 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 7fecc <__cxa_atexit@plt+0x73e6c> │ │ │ │ - ldr r5, [pc, #108] @ 7fef8 <__cxa_atexit@plt+0x73e98> │ │ │ │ - ldr r1, [pc, #108] @ 7fefc <__cxa_atexit@plt+0x73e9c> │ │ │ │ - ldr r2, [pc, #108] @ 7ff00 <__cxa_atexit@plt+0x73ea0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #52] @ 7fef4 <__cxa_atexit@plt+0x73e94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 7feec <__cxa_atexit@plt+0x73e8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmneq r1, r0, lsl #24 │ │ │ │ - orreq fp, r2, r4, asr r6 │ │ │ │ - cmneq r1, ip, lsr #24 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - cmpeq ip, sp, asr sl │ │ │ │ - ldrsbeq r7, [r1, #-176]! @ 0xffffff50 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bcc 7f620 <__cxa_atexit@plt+0x735c0> │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + add ip, r2, #4 │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r1, [r2, #3] │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldrb r8, [r2] │ │ │ │ + orr r0, r0, r1, lsl #24 │ │ │ │ + ldrb r9, [r2, #1] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 7f630 <__cxa_atexit@plt+0x735d0> │ │ │ │ + add lr, r7, #4 │ │ │ │ + orr r0, r0, r8 │ │ │ │ + orr r0, r0, r9, lsl #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [pc, #88] @ 7f634 <__cxa_atexit@plt+0x735d4> │ │ │ │ + sub r2, r2, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + add r4, r3, #8 │ │ │ │ + stm r4, {r0, r1, lr} │ │ │ │ + ldr r4, [pc, #64] @ 7f638 <__cxa_atexit@plt+0x735d8> │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r4, fp, ip} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ + ldmib sp, {r9, fp} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, r4, lsl #23 │ │ │ │ + orreq fp, r2, r8, lsr #28 │ │ │ │ + orreq fp, r2, r4, lsl #24 │ │ │ │ + ldrheq r6, [r1, #-188]! @ 0xffffff44 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ - cmp r8, #2 │ │ │ │ - bcs 7ff3c <__cxa_atexit@plt+0x73edc> │ │ │ │ - ldr r6, [pc, #128] @ 7ffa8 <__cxa_atexit@plt+0x73f48> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 7ff80 <__cxa_atexit@plt+0x73f20> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 7ff88 <__cxa_atexit@plt+0x73f28> │ │ │ │ - ldr r2, [pc, #80] @ 7ffac <__cxa_atexit@plt+0x73f4c> │ │ │ │ - ldr r1, [pc, #80] @ 7ffb0 <__cxa_atexit@plt+0x73f50> │ │ │ │ - ldr r3, [pc, #80] @ 7ffb4 <__cxa_atexit@plt+0x73f54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 7ff90 <__cxa_atexit@plt+0x73f30> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 7ffa4 <__cxa_atexit@plt+0x73f44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, ip, lsr fp │ │ │ │ - orreq fp, r2, r8, ror r5 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - cmpeq ip, r9, lsl #19 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7f668 <__cxa_atexit@plt+0x73608> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq fp, r2, r8, lsl #22 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 80054 <__cxa_atexit@plt+0x73ff4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 8007c <__cxa_atexit@plt+0x7401c> │ │ │ │ - cmp r7, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bne 7fffc <__cxa_atexit@plt+0x73f9c> │ │ │ │ - ldr r7, [pc, #144] @ 80084 <__cxa_atexit@plt+0x74024> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 80060 <__cxa_atexit@plt+0x74000> │ │ │ │ - ldr r7, [pc, #112] @ 80088 <__cxa_atexit@plt+0x74028> │ │ │ │ - ldr r2, [pc, #112] @ 8008c <__cxa_atexit@plt+0x7402c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 80090 <__cxa_atexit@plt+0x74030> │ │ │ │ - mov r1, r6 │ │ │ │ + bhi 7f6d8 <__cxa_atexit@plt+0x73678> │ │ │ │ + ldr r2, [pc, #84] @ 7f6e4 <__cxa_atexit@plt+0x73684> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7f6d0 <__cxa_atexit@plt+0x73670> │ │ │ │ + ldr r2, [pc, #52] @ 7f6e8 <__cxa_atexit@plt+0x73688> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 7f6d0 <__cxa_atexit@plt+0x73670> │ │ │ │ + b 7f72c <__cxa_atexit@plt+0x736cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 80080 <__cxa_atexit@plt+0x74020> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, r8, asr r1 │ │ │ │ - cmneq r1, r8, lsl #21 │ │ │ │ - orreq fp, r2, r4, ror r1 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq fp, r2, r0, lsr r1 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 800d4 <__cxa_atexit@plt+0x74074> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 800dc <__cxa_atexit@plt+0x7407c> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 800e0 <__cxa_atexit@plt+0x74080> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7f720 <__cxa_atexit@plt+0x736c0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7f718 <__cxa_atexit@plt+0x736b8> │ │ │ │ + b 7f72c <__cxa_atexit@plt+0x736cc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, r0, lsl #1 │ │ │ │ - ldrdeq fp, [r2, ip] │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 80144 <__cxa_atexit@plt+0x740e4> │ │ │ │ - ldr r3, [pc, #80] @ 8015c <__cxa_atexit@plt+0x740fc> │ │ │ │ - ldr r2, [pc, #80] @ 80160 <__cxa_atexit@plt+0x74100> │ │ │ │ - ldr r1, [pc, #80] @ 80164 <__cxa_atexit@plt+0x74104> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7f7fc <__cxa_atexit@plt+0x7379c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldrb r0, [r1, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + ldrb r9, [r1, #2] │ │ │ │ + lsl r0, r0, #24 │ │ │ │ + orr sl, r0, r2, lsl #16 │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + ldrb ip, [r1, #3] │ │ │ │ + ldrb r8, [r1, #6] │ │ │ │ + ldrb lr, [r1, #7] │ │ │ │ + sub r7, r7, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldr r1, [pc, #112] @ 7f808 <__cxa_atexit@plt+0x737a8> │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + orr r0, r0, r2, lsl #24 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r7, #24 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 80168 <__cxa_atexit@plt+0x74108> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + orr r2, sl, lr │ │ │ │ + orr fp, r0, r9, lsl #8 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + ldr r1, [pc, #88] @ 7f80c <__cxa_atexit@plt+0x737ac> │ │ │ │ + orr r2, r2, r8, lsl #8 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #64] @ 7f810 <__cxa_atexit@plt+0x737b0> │ │ │ │ + add r1, r1, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + orr r1, fp, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r3, r6, #31 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - orreq fp, r2, r4, asr #32 │ │ │ │ - cmneq r1, r8, lsr #19 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, r0, ror #20 │ │ │ │ + @ instruction: 0x0182b998 │ │ │ │ + orreq fp, r2, ip, lsr ip │ │ │ │ + cmneq r1, r0, ror #19 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8021c <__cxa_atexit@plt+0x741bc> │ │ │ │ - ldr r3, [pc, #188] @ 80248 <__cxa_atexit@plt+0x741e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 801b4 <__cxa_atexit@plt+0x74154> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 801c4 <__cxa_atexit@plt+0x74164> │ │ │ │ - ldr r7, [pc, #168] @ 80250 <__cxa_atexit@plt+0x741f0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + bhi 7f85c <__cxa_atexit@plt+0x737fc> │ │ │ │ + ldr r7, [pc, #52] @ 7f86c <__cxa_atexit@plt+0x7380c> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7f850 <__cxa_atexit@plt+0x737f0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7f880 <__cxa_atexit@plt+0x73820> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8022c <__cxa_atexit@plt+0x741cc> │ │ │ │ - ldr r7, [pc, #120] @ 80258 <__cxa_atexit@plt+0x741f8> │ │ │ │ - ldr r2, [pc, #120] @ 8025c <__cxa_atexit@plt+0x741fc> │ │ │ │ - ldr r1, [pc, #120] @ 80260 <__cxa_atexit@plt+0x74200> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 80254 <__cxa_atexit@plt+0x741f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 8024c <__cxa_atexit@plt+0x741ec> │ │ │ │ + ldr r7, [pc, #12] @ 7f870 <__cxa_atexit@plt+0x73810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrheq r7, [r1, #-140]! @ 0xffffff74 │ │ │ │ - orreq sl, r2, r0, asr #31 │ │ │ │ - ldrsbeq r7, [r1, #-136]! @ 0xffffff78 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - orreq sl, r2, r0, ror pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 8028c <__cxa_atexit@plt+0x7422c> │ │ │ │ - ldr r7, [pc, #136] @ 80308 <__cxa_atexit@plt+0x742a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - sub r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, lsr #23 │ │ │ │ + cmneq r1, r4, lsl #19 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7f948 <__cxa_atexit@plt+0x738e8> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7f8fc <__cxa_atexit@plt+0x7389c> │ │ │ │ + ldr r1, [pc, #176] @ 7f958 <__cxa_atexit@plt+0x738f8> │ │ │ │ + ldr lr, [pc, #176] @ 7f95c <__cxa_atexit@plt+0x738fc> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7f92c <__cxa_atexit@plt+0x738cc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 7f960 <__cxa_atexit@plt+0x73900> │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 802e8 <__cxa_atexit@plt+0x74288> │ │ │ │ - ldr r7, [pc, #96] @ 8030c <__cxa_atexit@plt+0x742ac> │ │ │ │ - ldr r2, [pc, #96] @ 80310 <__cxa_atexit@plt+0x742b0> │ │ │ │ - ldr r1, [pc, #96] @ 80314 <__cxa_atexit@plt+0x742b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 7f964 <__cxa_atexit@plt+0x73904> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7f940 <__cxa_atexit@plt+0x738e0> │ │ │ │ + b 7f970 <__cxa_atexit@plt+0x73910> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 80304 <__cxa_atexit@plt+0x742a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r0, lsl #16 │ │ │ │ - orreq sl, r2, r8, ror #29 │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - orreq sl, r2, r4, lsr #29 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + orreq fp, r2, r8, ror r8 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7fa60 <__cxa_atexit@plt+0x73a00> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r0, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldrb fp, [r1, #2] │ │ │ │ + ldrb ip, [r1, #6] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r9, [r1, #7] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ + ldrb lr, [r1, #4] │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r4, [pc, #136] @ 7fa6c <__cxa_atexit@plt+0x73a0c> │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + sub r1, r1, #8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + orr r2, r2, r8, lsl #24 │ │ │ │ + str r4, [r3, #24] │ │ │ │ + add r4, r7, #8 │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [pc, #108] @ 7fa70 <__cxa_atexit@plt+0x73a10> │ │ │ │ + lsl r7, lr, #24 │ │ │ │ + orr r7, r7, r0, lsl #16 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + orr r7, r7, r9 │ │ │ │ + orr r2, r2, fp, lsl #8 │ │ │ │ + str r4, [r3, #16] │ │ │ │ + orr r4, r7, ip, lsl #8 │ │ │ │ + ldr r7, [pc, #80] @ 7fa74 <__cxa_atexit@plt+0x73a14> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r4, r6, #31 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + ldmib sp, {r4, sl} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, r4, lsl r8 │ │ │ │ + orreq fp, r2, r8, asr #14 │ │ │ │ + orreq fp, r2, r8, ror #19 │ │ │ │ + cmneq r1, r0, lsl #15 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7faa4 <__cxa_atexit@plt+0x73a44> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq fp, r2, ip, asr #13 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 803d8 <__cxa_atexit@plt+0x74378> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 80400 <__cxa_atexit@plt+0x743a0> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 803e4 <__cxa_atexit@plt+0x74384> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 8039c <__cxa_atexit@plt+0x7433c> │ │ │ │ - ldr r2, [pc, #148] @ 80404 <__cxa_atexit@plt+0x743a4> │ │ │ │ - ldr r1, [pc, #148] @ 80408 <__cxa_atexit@plt+0x743a8> │ │ │ │ + bhi 7fb14 <__cxa_atexit@plt+0x73ab4> │ │ │ │ + ldr r2, [pc, #84] @ 7fb20 <__cxa_atexit@plt+0x73ac0> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 8040c <__cxa_atexit@plt+0x743ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80414 <__cxa_atexit@plt+0x743b4> │ │ │ │ - ldr r1, [pc, #112] @ 80418 <__cxa_atexit@plt+0x743b8> │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 7fb0c <__cxa_atexit@plt+0x73aac> │ │ │ │ + ldr r2, [pc, #52] @ 7fb24 <__cxa_atexit@plt+0x73ac4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 8041c <__cxa_atexit@plt+0x743bc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 7fb0c <__cxa_atexit@plt+0x73aac> │ │ │ │ + b 7fb68 <__cxa_atexit@plt+0x73b08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80410 <__cxa_atexit@plt+0x743b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - strdeq sl, [r2, r0] │ │ │ │ - ldrdeq sl, [r2, r8] │ │ │ │ - cmneq r1, ip, lsl #14 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq sl, r2, r4, lsr #27 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80460 <__cxa_atexit@plt+0x74400> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80468 <__cxa_atexit@plt+0x74408> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 8046c <__cxa_atexit@plt+0x7440c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - orreq fp, r2, r0, asr r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 804b0 <__cxa_atexit@plt+0x74450> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 804b8 <__cxa_atexit@plt+0x74458> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 804bc <__cxa_atexit@plt+0x7445c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 7fb5c <__cxa_atexit@plt+0x73afc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 7fb54 <__cxa_atexit@plt+0x73af4> │ │ │ │ + b 7fb68 <__cxa_atexit@plt+0x73b08> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, lsr #25 │ │ │ │ - orreq fp, r2, r0 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 80564 <__cxa_atexit@plt+0x74504> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 80528 <__cxa_atexit@plt+0x744c8> │ │ │ │ - ldr r2, [pc, #136] @ 8057c <__cxa_atexit@plt+0x7451c> │ │ │ │ - ldr r1, [pc, #136] @ 80580 <__cxa_atexit@plt+0x74520> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 80584 <__cxa_atexit@plt+0x74524> │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7fc38 <__cxa_atexit@plt+0x73bd8> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ + ldrb lr, [r1, #6] │ │ │ │ + lsl r2, r2, #24 │ │ │ │ + orr sl, r2, r0, lsl #16 │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + ldrb fp, [r1, #1] │ │ │ │ + ldrb ip, [r1, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + sub r7, r7, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + lsl r1, lr, #16 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + orr r1, r1, r0, lsl #24 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldr r0, [pc, #104] @ 7fc44 <__cxa_atexit@plt+0x73be4> │ │ │ │ + orr lr, r1, r2, lsl #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r1, [pc, #92] @ 7fc48 <__cxa_atexit@plt+0x73be8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 8058c <__cxa_atexit@plt+0x7452c> │ │ │ │ - ldr r1, [pc, #92] @ 80590 <__cxa_atexit@plt+0x74530> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 80594 <__cxa_atexit@plt+0x74534> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + orr r1, sl, r8 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [pc, #72] @ 7fc4c <__cxa_atexit@plt+0x73bec> │ │ │ │ + orr r1, r1, fp, lsl #8 │ │ │ │ + sub r8, r6, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r0, r0, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + orr r2, lr, ip │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r3, r6, #31 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, r0, lsr #12 │ │ │ │ + orreq fp, r2, r8, ror #10 │ │ │ │ + orreq fp, r2, r4, lsl #16 │ │ │ │ + cmneq r1, r4, lsr #11 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 7fc98 <__cxa_atexit@plt+0x73c38> │ │ │ │ + ldr r7, [pc, #52] @ 7fca8 <__cxa_atexit@plt+0x73c48> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 7fc8c <__cxa_atexit@plt+0x73c2c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 7fcbc <__cxa_atexit@plt+0x73c5c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 80588 <__cxa_atexit@plt+0x74528> │ │ │ │ + ldr r7, [pc, #12] @ 7fcac <__cxa_atexit@plt+0x73c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq sl, r2, ip, ror #24 │ │ │ │ - orreq sl, r2, r0, asr ip │ │ │ │ - @ instruction: 0x01717590 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq sl, r2, r4, lsl ip │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80658 <__cxa_atexit@plt+0x745f8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 80664 <__cxa_atexit@plt+0x74604> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 8061c <__cxa_atexit@plt+0x745bc> │ │ │ │ - ldr r2, [pc, #148] @ 80684 <__cxa_atexit@plt+0x74624> │ │ │ │ - ldr r1, [pc, #148] @ 80688 <__cxa_atexit@plt+0x74628> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 8068c <__cxa_atexit@plt+0x7462c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80694 <__cxa_atexit@plt+0x74634> │ │ │ │ - ldr r1, [pc, #112] @ 80698 <__cxa_atexit@plt+0x74638> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 8069c <__cxa_atexit@plt+0x7463c> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r0, ror r7 │ │ │ │ + cmneq r1, r8, asr #10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 7fd84 <__cxa_atexit@plt+0x73d24> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 7fd38 <__cxa_atexit@plt+0x73cd8> │ │ │ │ + ldr r1, [pc, #176] @ 7fd94 <__cxa_atexit@plt+0x73d34> │ │ │ │ + ldr lr, [pc, #176] @ 7fd98 <__cxa_atexit@plt+0x73d38> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 7fd68 <__cxa_atexit@plt+0x73d08> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 7fd9c <__cxa_atexit@plt+0x73d3c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 7fda0 <__cxa_atexit@plt+0x73d40> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7fd7c <__cxa_atexit@plt+0x73d1c> │ │ │ │ + b 7fdac <__cxa_atexit@plt+0x73d4c> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80690 <__cxa_atexit@plt+0x74630> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r2, r4, ror fp │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq sl, r2, r0, ror fp │ │ │ │ - orreq sl, r2, r8, asr fp │ │ │ │ - @ instruction: 0x01717490 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq sl, r2, r4, lsr #22 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + orreq fp, r2, ip, lsr r4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7fe9c <__cxa_atexit@plt+0x73e3c> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + ldrb ip, [r1, #1] │ │ │ │ + str r2, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldrb r9, [r1, #2] │ │ │ │ + ldrb fp, [r1, #3] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ + ldrb lr, [r1, #6] │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r4, [pc, #136] @ 7fea8 <__cxa_atexit@plt+0x73e48> │ │ │ │ + sub r1, r1, #8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + add r4, r7, #8 │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [pc, #116] @ 7feac <__cxa_atexit@plt+0x73e4c> │ │ │ │ + lsl r7, lr, #16 │ │ │ │ + orr r7, r7, r0, lsl #24 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + orr r4, r7, r2, lsl #8 │ │ │ │ + lsl r7, fp, #24 │ │ │ │ + orr r7, r7, r9, lsl #16 │ │ │ │ + orr r7, r7, r8 │ │ │ │ + orr r2, r7, ip, lsl #8 │ │ │ │ + ldr r7, [pc, #80] @ 7feb0 <__cxa_atexit@plt+0x73e50> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + orr r4, r4, r1 │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r4, r6, #31 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + ldmib sp, {r4, sl} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq fp, [r2, ip] │ │ │ │ + orreq fp, r2, r4, lsl r3 │ │ │ │ + orreq fp, r2, ip, lsr #11 │ │ │ │ + cmneq r1, r4, asr #6 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 7fee0 <__cxa_atexit@plt+0x73e80> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + @ instruction: 0x0182b290 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 806e0 <__cxa_atexit@plt+0x74680> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 806e8 <__cxa_atexit@plt+0x74688> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 806ec <__cxa_atexit@plt+0x7468c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + bhi 7ff64 <__cxa_atexit@plt+0x73f04> │ │ │ │ + ldr r1, [pc, #128] @ 7ff84 <__cxa_atexit@plt+0x73f24> │ │ │ │ + ldr r7, [pc, #128] @ 7ff88 <__cxa_atexit@plt+0x73f28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 7ff58 <__cxa_atexit@plt+0x73ef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 7ff70 <__cxa_atexit@plt+0x73f10> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r3, [pc, #72] @ 7ff8c <__cxa_atexit@plt+0x73f2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r2, #3 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + mov r6, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, ror sl │ │ │ │ - ldrdeq sl, [r2, r0] │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80730 <__cxa_atexit@plt+0x746d0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80738 <__cxa_atexit@plt+0x746d8> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 8073c <__cxa_atexit@plt+0x746dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, lsr #20 │ │ │ │ - orreq sl, r2, r0, lsl #27 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq fp, r2, r0, lsr r2 │ │ │ │ + orreq fp, r2, r0, lsl #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 807e4 <__cxa_atexit@plt+0x74784> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 807a8 <__cxa_atexit@plt+0x74748> │ │ │ │ - ldr r2, [pc, #136] @ 807fc <__cxa_atexit@plt+0x7479c> │ │ │ │ - ldr r1, [pc, #136] @ 80800 <__cxa_atexit@plt+0x747a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 80804 <__cxa_atexit@plt+0x747a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 8080c <__cxa_atexit@plt+0x747ac> │ │ │ │ - ldr r1, [pc, #92] @ 80810 <__cxa_atexit@plt+0x747b0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 80814 <__cxa_atexit@plt+0x747b4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 7ffd0 <__cxa_atexit@plt+0x73f70> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #36] @ 7ffdc <__cxa_atexit@plt+0x73f7c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 80808 <__cxa_atexit@plt+0x747a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq sl, r2, ip, ror #19 │ │ │ │ - ldrdeq sl, [r2, r0] │ │ │ │ - cmneq r1, r4, lsl r3 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x0182a994 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 808d8 <__cxa_atexit@plt+0x74878> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 80900 <__cxa_atexit@plt+0x748a0> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 808e4 <__cxa_atexit@plt+0x74884> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 8089c <__cxa_atexit@plt+0x7483c> │ │ │ │ - ldr r2, [pc, #148] @ 80904 <__cxa_atexit@plt+0x748a4> │ │ │ │ - ldr r1, [pc, #148] @ 80908 <__cxa_atexit@plt+0x748a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 8090c <__cxa_atexit@plt+0x748ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80914 <__cxa_atexit@plt+0x748b4> │ │ │ │ - ldr r1, [pc, #112] @ 80918 <__cxa_atexit@plt+0x748b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 8091c <__cxa_atexit@plt+0x748bc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, ip, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 80070 <__cxa_atexit@plt+0x74010> │ │ │ │ + ldr r1, [pc, #144] @ 80090 <__cxa_atexit@plt+0x74030> │ │ │ │ + ldr r7, [pc, #144] @ 80094 <__cxa_atexit@plt+0x74034> │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 80064 <__cxa_atexit@plt+0x74004> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8007c <__cxa_atexit@plt+0x7401c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #84] @ 80098 <__cxa_atexit@plt+0x74038> │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r7, r7, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #11 │ │ │ │ + stmib r6, {r0, r3} │ │ │ │ + mov r6, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80910 <__cxa_atexit@plt+0x748b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - strdeq sl, [r2, r0] │ │ │ │ - ldrdeq sl, [r2, r8] │ │ │ │ - cmneq r1, r4, lsl r2 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq sl, r2, r4, lsr #17 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80960 <__cxa_atexit@plt+0x74900> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80968 <__cxa_atexit@plt+0x74908> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 8096c <__cxa_atexit@plt+0x7490c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - orreq sl, r2, r0, asr fp │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 809b0 <__cxa_atexit@plt+0x74950> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 809b8 <__cxa_atexit@plt+0x74958> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 809bc <__cxa_atexit@plt+0x7495c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r2, r4, lsr #15 │ │ │ │ - orreq sl, r2, r0, lsl #22 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + orreq fp, r2, r4, lsr r1 │ │ │ │ + @ instruction: 0x0182b1b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 80a64 <__cxa_atexit@plt+0x74a04> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 80a28 <__cxa_atexit@plt+0x749c8> │ │ │ │ - ldr r2, [pc, #136] @ 80a7c <__cxa_atexit@plt+0x74a1c> │ │ │ │ - ldr r1, [pc, #136] @ 80a80 <__cxa_atexit@plt+0x74a20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 80a84 <__cxa_atexit@plt+0x74a24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 800e8 <__cxa_atexit@plt+0x74088> │ │ │ │ + ldr lr, [pc, #52] @ 800f4 <__cxa_atexit@plt+0x74094> │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldm r7, {r1, r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + sub r7, r7, #1 │ │ │ │ + add lr, r3, #8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 80a8c <__cxa_atexit@plt+0x74a2c> │ │ │ │ - ldr r1, [pc, #92] @ 80a90 <__cxa_atexit@plt+0x74a30> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 80a94 <__cxa_atexit@plt+0x74a34> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r2, ip, lsr r1 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + mov r1, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 801ac <__cxa_atexit@plt+0x7414c> │ │ │ │ + ldr r6, [pc, #176] @ 801cc <__cxa_atexit@plt+0x7416c> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + add r6, pc, r6 │ │ │ │ + tst r3, #3 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r6, [r5, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + beq 80198 <__cxa_atexit@plt+0x74138> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 801b8 <__cxa_atexit@plt+0x74158> │ │ │ │ + ldr r8, [pc, #128] @ 801d0 <__cxa_atexit@plt+0x74170> │ │ │ │ + ldr lr, [pc, #128] @ 801d4 <__cxa_atexit@plt+0x74174> │ │ │ │ + sub r2, r6, #15 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + str r8, [r1, #4]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str r0, [r1, #28] │ │ │ │ + ldr r3, [pc, #96] @ 801d8 <__cxa_atexit@plt+0x74178> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r2, [r1, #16] │ │ │ │ + str r3, [r1, #12] │ │ │ │ + str lr, [r1, #20]! │ │ │ │ + mov r8, r1 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 80a88 <__cxa_atexit@plt+0x74a28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq sl, r2, ip, ror #14 │ │ │ │ - orreq sl, r2, r0, asr r7 │ │ │ │ - @ instruction: 0x01717098 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq sl, r2, r4, lsl r7 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80b58 <__cxa_atexit@plt+0x74af8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 80b80 <__cxa_atexit@plt+0x74b20> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 80b64 <__cxa_atexit@plt+0x74b04> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 80b1c <__cxa_atexit@plt+0x74abc> │ │ │ │ - ldr r2, [pc, #148] @ 80b84 <__cxa_atexit@plt+0x74b24> │ │ │ │ - ldr r1, [pc, #148] @ 80b88 <__cxa_atexit@plt+0x74b28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 80b8c <__cxa_atexit@plt+0x74b2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80b94 <__cxa_atexit@plt+0x74b34> │ │ │ │ - ldr r1, [pc, #112] @ 80b98 <__cxa_atexit@plt+0x74b38> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + ldrdeq sl, [r2, r4] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r8, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 80250 <__cxa_atexit@plt+0x741f0> │ │ │ │ + ldr r2, [pc, #92] @ 8025c <__cxa_atexit@plt+0x741fc> │ │ │ │ + ldr r1, [pc, #92] @ 80260 <__cxa_atexit@plt+0x74200> │ │ │ │ + ldr r3, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 80b9c <__cxa_atexit@plt+0x74b3c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r0, r6, #15 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r0, [pc, #56] @ 80264 <__cxa_atexit@plt+0x74204> │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r7, [r8, #16] │ │ │ │ + str r2, [r8, #28] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + str r1, [r8, #20]! │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffce0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + orreq sl, r2, r0, lsr #30 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 802c0 <__cxa_atexit@plt+0x74260> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 802cc <__cxa_atexit@plt+0x7426c> │ │ │ │ + ldr r1, [pc, #68] @ 802dc <__cxa_atexit@plt+0x7427c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldrb r7, [r7] │ │ │ │ + ldr r5, [pc, #52] @ 802e0 <__cxa_atexit@plt+0x74280> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + str r5, [r3, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq sl, r2, r4, lsr #29 │ │ │ │ + orreq fp, r2, r8, lsl r0 │ │ │ │ + cmneq r1, r0, lsl pc │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8032c <__cxa_atexit@plt+0x742cc> │ │ │ │ + ldr r7, [pc, #52] @ 8033c <__cxa_atexit@plt+0x742dc> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 80320 <__cxa_atexit@plt+0x742c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 80350 <__cxa_atexit@plt+0x742f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80b90 <__cxa_atexit@plt+0x74b30> │ │ │ │ + ldr r7, [pc, #12] @ 80340 <__cxa_atexit@plt+0x742e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, ror r6 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq sl, r2, r0, ror r6 │ │ │ │ - orreq sl, r2, r8, asr r6 │ │ │ │ - @ instruction: 0x01716f98 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq sl, r2, r4, lsr #12 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80be0 <__cxa_atexit@plt+0x74b80> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80be8 <__cxa_atexit@plt+0x74b88> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, ror #1 │ │ │ │ + ldrheq r5, [r1, #-228]! @ 0xffffff1c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 804ac <__cxa_atexit@plt+0x7444c> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #1 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 803cc <__cxa_atexit@plt+0x7436c> │ │ │ │ + ldr r1, [pc, #344] @ 804d0 <__cxa_atexit@plt+0x74470> │ │ │ │ + ldr lr, [pc, #344] @ 804d4 <__cxa_atexit@plt+0x74474> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 8048c <__cxa_atexit@plt+0x7442c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #288] @ 804d8 <__cxa_atexit@plt+0x74478> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #264] @ 804dc <__cxa_atexit@plt+0x7447c> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r1, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r3, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str lr, [r5, #12] │ │ │ │ + beq 804a0 <__cxa_atexit@plt+0x74440> │ │ │ │ + add ip, r6, #40 @ 0x28 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 804bc <__cxa_atexit@plt+0x7445c> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r2, [pc, #184] @ 804e0 <__cxa_atexit@plt+0x74480> │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #20] │ │ │ │ + ldr r2, [pc, #164] @ 804e4 <__cxa_atexit@plt+0x74484> │ │ │ │ + add r7, r7, #1 │ │ │ │ + sub r0, r0, #1 │ │ │ │ + add r1, r8, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 80bec <__cxa_atexit@plt+0x74b8c> │ │ │ │ + ldr r5, [pc, #148] @ 804e8 <__cxa_atexit@plt+0x74488> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r8, ip, #11 │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, ip │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, ror r5 │ │ │ │ - ldrdeq sl, [r2, r0] │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80c30 <__cxa_atexit@plt+0x74bd0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80c38 <__cxa_atexit@plt+0x74bd8> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 80c3c <__cxa_atexit@plt+0x74bdc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, lsr #10 │ │ │ │ - orreq sl, r2, r0, lsl #17 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + andeq r0, r0, r4, lsl #4 │ │ │ │ + orreq sl, r2, r8, lsr #27 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0x0182adb4 │ │ │ │ + orreq sl, r2, r0, lsl #26 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 80ce4 <__cxa_atexit@plt+0x74c84> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 80ca8 <__cxa_atexit@plt+0x74c48> │ │ │ │ - ldr r2, [pc, #136] @ 80cfc <__cxa_atexit@plt+0x74c9c> │ │ │ │ - ldr r1, [pc, #136] @ 80d00 <__cxa_atexit@plt+0x74ca0> │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8057c <__cxa_atexit@plt+0x7451c> │ │ │ │ + ldr r2, [pc, #120] @ 80588 <__cxa_atexit@plt+0x74528> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + sub r0, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r8, [pc, #96] @ 8058c <__cxa_atexit@plt+0x7452c> │ │ │ │ + sub sl, r5, #16 │ │ │ │ + add lr, r7, #1 │ │ │ │ + add ip, r1, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + ldm sl, {r2, r9, sl} │ │ │ │ + ldr r1, [pc, #48] @ 80590 <__cxa_atexit@plt+0x74530> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + sub r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 80d04 <__cxa_atexit@plt+0x74ca4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 80d0c <__cxa_atexit@plt+0x74cac> │ │ │ │ - ldr r1, [pc, #92] @ 80d10 <__cxa_atexit@plt+0x74cb0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 80d14 <__cxa_atexit@plt+0x74cb4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 80d08 <__cxa_atexit@plt+0x74ca8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq sl, r2, ip, ror #9 │ │ │ │ - ldrdeq sl, [r2, r0] │ │ │ │ - cmneq r1, ip, lsl lr │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - @ instruction: 0x0182a494 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + orreq sl, r2, ip, lsl ip │ │ │ │ + @ instruction: 0x0182ac98 │ │ │ │ + cmneq r1, r4, ror #24 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 805c0 <__cxa_atexit@plt+0x74560> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + @ instruction: 0x0182abb0 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 80dd8 <__cxa_atexit@plt+0x74d78> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 80e00 <__cxa_atexit@plt+0x74da0> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 80de4 <__cxa_atexit@plt+0x74d84> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 80d9c <__cxa_atexit@plt+0x74d3c> │ │ │ │ - ldr r2, [pc, #148] @ 80e04 <__cxa_atexit@plt+0x74da4> │ │ │ │ - ldr r1, [pc, #148] @ 80e08 <__cxa_atexit@plt+0x74da8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 80e0c <__cxa_atexit@plt+0x74dac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80e14 <__cxa_atexit@plt+0x74db4> │ │ │ │ - ldr r1, [pc, #112] @ 80e18 <__cxa_atexit@plt+0x74db8> │ │ │ │ + bhi 805f0 <__cxa_atexit@plt+0x74590> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 80600 <__cxa_atexit@plt+0x745a0> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 80e1c <__cxa_atexit@plt+0x74dbc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 805e8 <__cxa_atexit@plt+0x74588> │ │ │ │ + b 80b54 <__cxa_atexit@plt+0x74af4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80e10 <__cxa_atexit@plt+0x74db0> │ │ │ │ + ldr r7, [pc, #12] @ 80604 <__cxa_atexit@plt+0x745a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - strdeq sl, [r2, r0] │ │ │ │ - ldrdeq sl, [r2, r8] │ │ │ │ - cmneq r1, r0, lsl sp │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - orreq sl, r2, r4, lsr #7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80e60 <__cxa_atexit@plt+0x74e00> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80e68 <__cxa_atexit@plt+0x74e08> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 80e6c <__cxa_atexit@plt+0x74e0c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [r2, r4] │ │ │ │ - orreq sl, r2, r0, asr r6 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 80eb0 <__cxa_atexit@plt+0x74e50> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 80eb8 <__cxa_atexit@plt+0x74e58> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 80ebc <__cxa_atexit@plt+0x74e5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, r4, lsr #5 │ │ │ │ - orreq sl, r2, r0, lsl #12 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 80f80 <__cxa_atexit@plt+0x74f20> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 80fa8 <__cxa_atexit@plt+0x74f48> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 80f8c <__cxa_atexit@plt+0x74f2c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 80f44 <__cxa_atexit@plt+0x74ee4> │ │ │ │ - ldr r2, [pc, #148] @ 80fac <__cxa_atexit@plt+0x74f4c> │ │ │ │ - ldr r1, [pc, #148] @ 80fb0 <__cxa_atexit@plt+0x74f50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 80fb4 <__cxa_atexit@plt+0x74f54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 80fbc <__cxa_atexit@plt+0x74f5c> │ │ │ │ - ldr r1, [pc, #112] @ 80fc0 <__cxa_atexit@plt+0x74f60> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 80fc4 <__cxa_atexit@plt+0x74f64> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + andeq r0, r0, r4, ror r5 │ │ │ │ + cmneq r1, r8, lsr #28 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8064c <__cxa_atexit@plt+0x745ec> │ │ │ │ + ldr r2, [pc, #44] @ 8065c <__cxa_atexit@plt+0x745fc> │ │ │ │ + sub r0, r6, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 80fb8 <__cxa_atexit@plt+0x74f58> │ │ │ │ + orreq sl, r2, r8, asr #22 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 807c0 <__cxa_atexit@plt+0x74760> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldrb r0, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 80728 <__cxa_atexit@plt+0x746c8> │ │ │ │ + stmib sp, {r2, fp} │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr fp, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + stm r1, {r8, r9, sl} │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp lr, r1 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str fp, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 807d0 <__cxa_atexit@plt+0x74770> │ │ │ │ + stm sp, {r8, r9} │ │ │ │ + sub r8, r1, #19 │ │ │ │ + add r9, sl, #1 │ │ │ │ + ldmib r5, {sl, lr} │ │ │ │ + stm r5, {r8, ip} │ │ │ │ + str fp, [r5, #8] │ │ │ │ + ldr r0, [pc, #300] @ 80820 <__cxa_atexit@plt+0x747c0> │ │ │ │ + add r3, r3, #1 │ │ │ │ + sub r2, lr, #1 │ │ │ │ + sub r8, r1, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r9} │ │ │ │ + ldr r0, [pc, #280] @ 80824 <__cxa_atexit@plt+0x747c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r3, [r6, #20] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + ldm sp, {r9, sl, fp} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + bcc 807f8 <__cxa_atexit@plt+0x74798> │ │ │ │ + mov lr, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [pc, #196] @ 80828 <__cxa_atexit@plt+0x747c8> │ │ │ │ + sub r1, r2, #19 │ │ │ │ + add r0, sl, #1 │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r3, [pc, #168] @ 8082c <__cxa_atexit@plt+0x747cc> │ │ │ │ + sub r1, r1, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [pc, #144] @ 80830 <__cxa_atexit@plt+0x747d0> │ │ │ │ + sub r8, r2, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 80818 <__cxa_atexit@plt+0x747b8> │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + ldr r7, [pc, #28] @ 8081c <__cxa_atexit@plt+0x747bc> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq sl, r2, ip, asr #4 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - orreq sl, r2, r8, asr #4 │ │ │ │ - orreq sl, r2, r0, lsr r2 │ │ │ │ - cmneq r1, ip, ror #22 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, #0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + orreq sl, r2, r4, asr sl │ │ │ │ + strdeq sl, [r2, r4] │ │ │ │ + orreq sl, r2, r4, ror #19 │ │ │ │ + strdeq sl, [r2, r8] │ │ │ │ + orreq sl, r2, ip, asr sl │ │ │ │ + andeq r1, r0, r8, lsl #14 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + bcc 808c0 <__cxa_atexit@plt+0x74860> │ │ │ │ + ldr r7, [pc, #124] @ 808d8 <__cxa_atexit@plt+0x74878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [pc, #116] @ 808dc <__cxa_atexit@plt+0x7487c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [r5, #28]! │ │ │ │ + sub sl, r5, #24 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #92] @ 808e0 <__cxa_atexit@plt+0x74880> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add r8, r7, #1 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + sub r8, r6, #11 │ │ │ │ + add r0, r0, #1 │ │ │ │ + add r1, r1, #1 │ │ │ │ + sub r2, r2, #1 │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r3, [pc, #28] @ 808e4 <__cxa_atexit@plt+0x74884> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strdeq sl, [r2, r8] │ │ │ │ + @ instruction: 0x0182a998 │ │ │ │ strdeq sl, [r2, ip] │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + andeq r5, r0, sl, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + str r7, [r5, #28] │ │ │ │ + bcc 80978 <__cxa_atexit@plt+0x74918> │ │ │ │ + ldr r7, [pc, #128] @ 80990 <__cxa_atexit@plt+0x74930> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [pc, #116] @ 80994 <__cxa_atexit@plt+0x74934> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r8, #1 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r3, [pc, #24] @ 80998 <__cxa_atexit@plt+0x74938> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq sl, r2, r0, asr #16 │ │ │ │ + orreq sl, r2, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 81008 <__cxa_atexit@plt+0x74fa8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 81010 <__cxa_atexit@plt+0x74fb0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 81014 <__cxa_atexit@plt+0x74fb4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + bhi 80a48 <__cxa_atexit@plt+0x749e8> │ │ │ │ + ldr r2, [pc, #148] @ 80a50 <__cxa_atexit@plt+0x749f0> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r2, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 80a28 <__cxa_atexit@plt+0x749c8> │ │ │ │ + ldr lr, [pc, #108] @ 80a54 <__cxa_atexit@plt+0x749f4> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r0, #3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 80a38 <__cxa_atexit@plt+0x749d8> │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ + ldr lr, [r0, #3] │ │ │ │ + ldr r0, [r0, #11] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, ip, asr #2 │ │ │ │ - orreq sl, r2, r8, lsr #9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81058 <__cxa_atexit@plt+0x74ff8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 81060 <__cxa_atexit@plt+0x75000> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 81064 <__cxa_atexit@plt+0x75004> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r1, [r0] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq sl, [r2, ip] │ │ │ │ - orreq sl, r2, r8, asr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 80aac <__cxa_atexit@plt+0x74a4c> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + beq 80aa4 <__cxa_atexit@plt+0x74a44> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r0, lsl r7 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 810d8 <__cxa_atexit@plt+0x75078> │ │ │ │ - ldr r7, [pc, #96] @ 810ec <__cxa_atexit@plt+0x7508c> │ │ │ │ + bhi 80b2c <__cxa_atexit@plt+0x74acc> │ │ │ │ + ldr r7, [pc, #52] @ 80b40 <__cxa_atexit@plt+0x74ae0> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 810c0 <__cxa_atexit@plt+0x75060> │ │ │ │ - ldr r2, [pc, #80] @ 810f0 <__cxa_atexit@plt+0x75090> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 810cc <__cxa_atexit@plt+0x7506c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8115c <__cxa_atexit@plt+0x750fc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 80b20 <__cxa_atexit@plt+0x74ac0> │ │ │ │ + mov r7, r9 │ │ │ │ + b 80b54 <__cxa_atexit@plt+0x74af4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 810f4 <__cxa_atexit@plt+0x75094> │ │ │ │ + ldr r7, [pc, #16] @ 80b44 <__cxa_atexit@plt+0x74ae4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq r1, ip, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, ror #17 │ │ │ │ + ldrheq r5, [r1, #-96]! @ 0xffffffa0 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 80c74 <__cxa_atexit@plt+0x74c14> │ │ │ │ + ldr r8, [pc, #280] @ 80c84 <__cxa_atexit@plt+0x74c24> │ │ │ │ + mov r2, r6 │ │ │ │ + add lr, r7, #3 │ │ │ │ + mov r3, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [pc, #244] @ 80c88 <__cxa_atexit@plt+0x74c28> │ │ │ │ + str r6, [r3, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r8, [r3, #8]! │ │ │ │ + rsb r8, lr, #1 │ │ │ │ + str r1, [r6, #24]! │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 80c0c <__cxa_atexit@plt+0x74bac> │ │ │ │ + ldr r6, [pc, #200] @ 80c8c <__cxa_atexit@plt+0x74c2c> │ │ │ │ + ldr r0, [pc, #200] @ 80c90 <__cxa_atexit@plt+0x74c30> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r6, pc, r6 │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #32]! │ │ │ │ + tst r1, #3 │ │ │ │ + stm r5, {r6, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + beq 80c5c <__cxa_atexit@plt+0x74bfc> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r6, [pc, #156] @ 80c94 <__cxa_atexit@plt+0x74c34> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + mov r1, r5 │ │ │ │ + ldr r0, [pc, #128] @ 80c98 <__cxa_atexit@plt+0x74c38> │ │ │ │ + ldr r7, [r1, #16]! │ │ │ │ + str ip, [r5, #20] │ │ │ │ + add r0, pc, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str sl, [r1] │ │ │ │ + beq 80c6c <__cxa_atexit@plt+0x74c0c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffa98 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq sl, r2, ip, ror #10 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #52] @ 8113c <__cxa_atexit@plt+0x750dc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldmdb r5, {r1, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 80680 <__cxa_atexit@plt+0x74620> │ │ │ │ + cmneq r1, r4, lsr r5 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 80cf0 <__cxa_atexit@plt+0x74c90> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq sl, r2, r0, lsl #9 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 80d20 <__cxa_atexit@plt+0x74cc0> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 80d30 <__cxa_atexit@plt+0x74cd0> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r3, #1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 81134 <__cxa_atexit@plt+0x750d4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8115c <__cxa_atexit@plt+0x750fc> │ │ │ │ + beq 80d18 <__cxa_atexit@plt+0x74cb8> │ │ │ │ + b 80b54 <__cxa_atexit@plt+0x74af4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8115c <__cxa_atexit@plt+0x750fc> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8125c <__cxa_atexit@plt+0x751fc> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 8119c <__cxa_atexit@plt+0x7513c> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 81204 <__cxa_atexit@plt+0x751a4> │ │ │ │ - ldr lr, [pc, #256] @ 81290 <__cxa_atexit@plt+0x75230> │ │ │ │ - ldr r1, [pc, #256] @ 81294 <__cxa_atexit@plt+0x75234> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 811c8 <__cxa_atexit@plt+0x75168> │ │ │ │ - cmp r7, #1 │ │ │ │ - ble 811b8 <__cxa_atexit@plt+0x75158> │ │ │ │ - cmp r2, #1 │ │ │ │ - bgt 81248 <__cxa_atexit@plt+0x751e8> │ │ │ │ - ldr r7, [pc, #208] @ 81284 <__cxa_atexit@plt+0x75224> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 81214 <__cxa_atexit@plt+0x751b4> │ │ │ │ - ldr lr, [pc, #184] @ 81278 <__cxa_atexit@plt+0x75218> │ │ │ │ - ldr r1, [pc, #184] @ 8127c <__cxa_atexit@plt+0x7521c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #176] @ 81280 <__cxa_atexit@plt+0x75220> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 81248 <__cxa_atexit@plt+0x751e8> │ │ │ │ - ldr r7, [pc, #132] @ 81298 <__cxa_atexit@plt+0x75238> │ │ │ │ + ldr r7, [pc, #12] @ 80d34 <__cxa_atexit@plt+0x74cd4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ 81288 <__cxa_atexit@plt+0x75228> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ 8128c <__cxa_atexit@plt+0x7522c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #22 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 812a0 <__cxa_atexit@plt+0x75240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 8129c <__cxa_atexit@plt+0x7523c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffffc60 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - strexeq r9, r0, [r2] │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - orreq r9, r2, r4, asr #30 │ │ │ │ - orreq r9, r2, r0, lsr pc │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0xfffffe08 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r9, r2, r8, lsl pc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8115c <__cxa_atexit@plt+0x750fc> │ │ │ │ - cmneq r1, r8, asr r8 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + ldrsheq r5, [r1, #-104]! @ 0xffffff98 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + ldrsbeq r5, [r1, #-104]! @ 0xffffff98 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 8137c <__cxa_atexit@plt+0x7531c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 813a4 <__cxa_atexit@plt+0x75344> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 81388 <__cxa_atexit@plt+0x75328> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 81340 <__cxa_atexit@plt+0x752e0> │ │ │ │ - ldr r2, [pc, #148] @ 813a8 <__cxa_atexit@plt+0x75348> │ │ │ │ - ldr r1, [pc, #148] @ 813ac <__cxa_atexit@plt+0x7534c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 813b0 <__cxa_atexit@plt+0x75350> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 813b8 <__cxa_atexit@plt+0x75358> │ │ │ │ - ldr r1, [pc, #112] @ 813bc <__cxa_atexit@plt+0x7535c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 813c0 <__cxa_atexit@plt+0x75360> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + bhi 80d88 <__cxa_atexit@plt+0x74d28> │ │ │ │ + ldr r7, [pc, #52] @ 80d9c <__cxa_atexit@plt+0x74d3c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 80d7c <__cxa_atexit@plt+0x74d1c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 80b54 <__cxa_atexit@plt+0x74af4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 813b4 <__cxa_atexit@plt+0x75354> │ │ │ │ + ldr r7, [pc, #16] @ 80da0 <__cxa_atexit@plt+0x74d40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, r0, asr lr │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - orreq r9, r2, ip, asr #28 │ │ │ │ - orreq r9, r2, r4, lsr lr │ │ │ │ - cmneq r1, ip, ror r7 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r9, r2, r0, lsl #28 │ │ │ │ - cmneq r1, r0, lsl r7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + cmneq r1, ip, lsl #13 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 81464 <__cxa_atexit@plt+0x75404> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81494 <__cxa_atexit@plt+0x75434> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81418 <__cxa_atexit@plt+0x753b8> │ │ │ │ - ldr r6, [pc, #148] @ 8149c <__cxa_atexit@plt+0x7543c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81474 <__cxa_atexit@plt+0x75414> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8147c <__cxa_atexit@plt+0x7541c> │ │ │ │ - ldr r5, [pc, #100] @ 814a0 <__cxa_atexit@plt+0x75440> │ │ │ │ - ldr r1, [pc, #100] @ 814a4 <__cxa_atexit@plt+0x75444> │ │ │ │ - ldr r2, [pc, #100] @ 814a8 <__cxa_atexit@plt+0x75448> │ │ │ │ - add r5, pc, r5 │ │ │ │ + bhi 80dd8 <__cxa_atexit@plt+0x74d78> │ │ │ │ + ldmib r5, {r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #44] @ 80de8 <__cxa_atexit@plt+0x74d88> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + beq 80dd0 <__cxa_atexit@plt+0x74d70> │ │ │ │ + b 8139c <__cxa_atexit@plt+0x7533c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81484 <__cxa_atexit@plt+0x75424> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81498 <__cxa_atexit@plt+0x75438> │ │ │ │ + ldr r7, [pc, #12] @ 80dec <__cxa_atexit@plt+0x74d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, r4, asr #26 │ │ │ │ - cmneq r1, ip, asr #12 │ │ │ │ - @ instruction: 0x0182a098 │ │ │ │ - @ instruction: 0xffffe838 │ │ │ │ - @ instruction: 0xffffe784 │ │ │ │ - cmppeq fp, r9, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - cmneq r1, r8, lsr #12 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8154c <__cxa_atexit@plt+0x754ec> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 8157c <__cxa_atexit@plt+0x7551c> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81500 <__cxa_atexit@plt+0x754a0> │ │ │ │ - ldr r6, [pc, #148] @ 81584 <__cxa_atexit@plt+0x75524> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8155c <__cxa_atexit@plt+0x754fc> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + cmneq r1, r0, asr r6 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81564 <__cxa_atexit@plt+0x75504> │ │ │ │ - ldr r5, [pc, #100] @ 81588 <__cxa_atexit@plt+0x75528> │ │ │ │ - ldr r1, [pc, #100] @ 8158c <__cxa_atexit@plt+0x7552c> │ │ │ │ - ldr r2, [pc, #100] @ 81590 <__cxa_atexit@plt+0x75530> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 8156c <__cxa_atexit@plt+0x7550c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81580 <__cxa_atexit@plt+0x75520> │ │ │ │ + bcc 80e34 <__cxa_atexit@plt+0x74dd4> │ │ │ │ + ldr r2, [pc, #44] @ 80e44 <__cxa_atexit@plt+0x74de4> │ │ │ │ + sub r0, r6, #3 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, ip, asr ip │ │ │ │ - cmneq r1, r4, ror #10 │ │ │ │ - @ instruction: 0x01829fb0 │ │ │ │ - @ instruction: 0xffffe750 │ │ │ │ - @ instruction: 0xffffe69c │ │ │ │ - cmppeq fp, r1, asr #7 @ p-variant is OBSOLETE │ │ │ │ - cmneq r1, ip, lsr r5 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x0182a3b8 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8163c <__cxa_atexit@plt+0x755dc> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 81600 <__cxa_atexit@plt+0x755a0> │ │ │ │ - ldr r2, [pc, #136] @ 81654 <__cxa_atexit@plt+0x755f4> │ │ │ │ - ldr r1, [pc, #136] @ 81658 <__cxa_atexit@plt+0x755f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 8165c <__cxa_atexit@plt+0x755fc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 81664 <__cxa_atexit@plt+0x75604> │ │ │ │ - ldr r1, [pc, #92] @ 81668 <__cxa_atexit@plt+0x75608> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 8166c <__cxa_atexit@plt+0x7560c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 80e8c <__cxa_atexit@plt+0x74e2c> │ │ │ │ + ldr r2, [pc, #44] @ 80e9c <__cxa_atexit@plt+0x74e3c> │ │ │ │ + sub r0, r6, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81660 <__cxa_atexit@plt+0x75600> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x01829b94 │ │ │ │ - orreq r9, r2, r8, ror fp │ │ │ │ - cmneq r1, ip, asr #9 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r9, r2, ip, lsr fp │ │ │ │ - cmneq r1, r8, lsr #9 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81734 <__cxa_atexit@plt+0x756d4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 8175c <__cxa_atexit@plt+0x756fc> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 81740 <__cxa_atexit@plt+0x756e0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 816f8 <__cxa_atexit@plt+0x75698> │ │ │ │ - ldr r2, [pc, #148] @ 81760 <__cxa_atexit@plt+0x75700> │ │ │ │ - ldr r1, [pc, #148] @ 81764 <__cxa_atexit@plt+0x75704> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 81768 <__cxa_atexit@plt+0x75708> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 81770 <__cxa_atexit@plt+0x75710> │ │ │ │ - ldr r1, [pc, #112] @ 81774 <__cxa_atexit@plt+0x75714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 81778 <__cxa_atexit@plt+0x75718> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + orreq sl, r2, r0, lsl r4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81008 <__cxa_atexit@plt+0x74fa8> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + stmib sp, {r9, fp} │ │ │ │ + ldrb r0, [r2] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 80f70 <__cxa_atexit@plt+0x74f10> │ │ │ │ + ldr fp, [r7, #16] │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + sub r1, r5, #16 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + stm r1, {r8, r9, sl} │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp lr, r1 │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str fp, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bcc 81018 <__cxa_atexit@plt+0x74fb8> │ │ │ │ + str r8, [sp] │ │ │ │ + sub r8, r1, #19 │ │ │ │ + add r9, sl, #1 │ │ │ │ + ldmib r5, {sl, lr} │ │ │ │ + stm r5, {r8, ip} │ │ │ │ + str fp, [r5, #8] │ │ │ │ + ldr r0, [pc, #300] @ 81064 <__cxa_atexit@plt+0x75004> │ │ │ │ + add r2, r2, #1 │ │ │ │ + sub r3, lr, #1 │ │ │ │ + sub r8, r1, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r9} │ │ │ │ + ldr r0, [pc, #280] @ 81068 <__cxa_atexit@plt+0x75008> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + ldmib sp, {sl, fp} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr lr, [r4, #804] @ 0x324 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + add r1, r6, #24 │ │ │ │ + cmp lr, r1 │ │ │ │ + str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + bcc 81040 <__cxa_atexit@plt+0x74fe0> │ │ │ │ + mov fp, r8 │ │ │ │ + sub r8, r1, #19 │ │ │ │ + add r3, sl, #1 │ │ │ │ + ldmib r5, {sl, lr} │ │ │ │ + stm r5, {r8, ip} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r2, [pc, #160] @ 81070 <__cxa_atexit@plt+0x75010> │ │ │ │ + sub r0, lr, #1 │ │ │ │ + sub r8, r1, #11 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8176c <__cxa_atexit@plt+0x7570c> │ │ │ │ + stmib r6, {r2, r3} │ │ │ │ + ldr r3, [pc, #144] @ 81074 <__cxa_atexit@plt+0x75014> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + mov r7, r9 │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, fp │ │ │ │ + ldmib sp, {sl, fp} │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ 8106c <__cxa_atexit@plt+0x7500c> │ │ │ │ + ldr r5, [sp] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + ldr r7, [pc, #48] @ 81078 <__cxa_atexit@plt+0x75018> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01829a98 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - @ instruction: 0x01829a94 │ │ │ │ - orreq r9, r2, ip, ror sl │ │ │ │ - cmneq r1, ip, asr #7 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r9, r2, r8, asr #20 │ │ │ │ - cmneq r1, r8, asr r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8181c <__cxa_atexit@plt+0x757bc> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 8184c <__cxa_atexit@plt+0x757ec> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 817d0 <__cxa_atexit@plt+0x75770> │ │ │ │ - ldr r6, [pc, #148] @ 81854 <__cxa_atexit@plt+0x757f4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8182c <__cxa_atexit@plt+0x757cc> │ │ │ │ + str r7, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, #0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq sl, r2, r0, lsl r2 │ │ │ │ + @ instruction: 0x0182a2b0 │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + orreq sl, r2, ip, ror r1 │ │ │ │ + orreq sl, r2, ip, lsl r2 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r5, r0, sl, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81834 <__cxa_atexit@plt+0x757d4> │ │ │ │ - ldr r5, [pc, #100] @ 81858 <__cxa_atexit@plt+0x757f8> │ │ │ │ - ldr r1, [pc, #100] @ 8185c <__cxa_atexit@plt+0x757fc> │ │ │ │ - ldr r2, [pc, #100] @ 81860 <__cxa_atexit@plt+0x75800> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 8183c <__cxa_atexit@plt+0x757dc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81850 <__cxa_atexit@plt+0x757f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - orreq r9, r2, ip, lsl #19 │ │ │ │ - @ instruction: 0x01716294 │ │ │ │ - orreq r9, r2, r0, ror #25 │ │ │ │ - @ instruction: 0xffffe480 │ │ │ │ - @ instruction: 0xffffe3cc │ │ │ │ - ldrsheq pc, [fp, #-1] @ │ │ │ │ - cmneq r1, r0, ror r2 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81904 <__cxa_atexit@plt+0x758a4> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81934 <__cxa_atexit@plt+0x758d4> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 818b8 <__cxa_atexit@plt+0x75858> │ │ │ │ - ldr r6, [pc, #148] @ 8193c <__cxa_atexit@plt+0x758dc> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81914 <__cxa_atexit@plt+0x758b4> │ │ │ │ + str r7, [r5, #28] │ │ │ │ + bcc 8110c <__cxa_atexit@plt+0x750ac> │ │ │ │ + ldr r7, [pc, #128] @ 81124 <__cxa_atexit@plt+0x750c4> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [pc, #116] @ 81128 <__cxa_atexit@plt+0x750c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r8, #1 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r3, [pc, #24] @ 8112c <__cxa_atexit@plt+0x750cc> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq sl, r2, ip, lsr #1 │ │ │ │ + orreq sl, r2, ip, asr #2 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r5, r0, sl, lsl #24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8191c <__cxa_atexit@plt+0x758bc> │ │ │ │ - ldr r5, [pc, #100] @ 81940 <__cxa_atexit@plt+0x758e0> │ │ │ │ - ldr r1, [pc, #100] @ 81944 <__cxa_atexit@plt+0x758e4> │ │ │ │ - ldr r2, [pc, #100] @ 81948 <__cxa_atexit@plt+0x758e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + str r7, [r5, #28] │ │ │ │ + bcc 811c0 <__cxa_atexit@plt+0x75160> │ │ │ │ + ldr r7, [pc, #128] @ 811d8 <__cxa_atexit@plt+0x75178> │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [pc, #116] @ 811dc <__cxa_atexit@plt+0x7517c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r5, #32]! │ │ │ │ + ldr r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5] │ │ │ │ + add r1, r2, #1 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ + ldr r9, [r5, #-16] │ │ │ │ + ldr sl, [r5, #-12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #-20] @ 0xffffffec │ │ │ │ + add r2, r8, #1 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r0, #1 │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str lr, [r5, #8] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r3, [pc, #24] @ 811e0 <__cxa_atexit@plt+0x75180> │ │ │ │ + mov r2, #24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strdeq r9, [r2, r8] │ │ │ │ + @ instruction: 0x0182a098 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 81290 <__cxa_atexit@plt+0x75230> │ │ │ │ + ldr r2, [pc, #148] @ 81298 <__cxa_atexit@plt+0x75238> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r2, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 81270 <__cxa_atexit@plt+0x75210> │ │ │ │ + ldr lr, [pc, #108] @ 8129c <__cxa_atexit@plt+0x7523c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r0, #3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 81280 <__cxa_atexit@plt+0x75220> │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ + ldr lr, [r0, #3] │ │ │ │ + ldr r0, [r0, #11] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81924 <__cxa_atexit@plt+0x758c4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81938 <__cxa_atexit@plt+0x758d8> │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, r4, lsr #17 │ │ │ │ - cmneq r1, ip, lsr #3 │ │ │ │ - strdeq r9, [r2, r8] │ │ │ │ - @ instruction: 0xffffe398 │ │ │ │ - @ instruction: 0xffffe2e4 │ │ │ │ - cmppeq fp, r9 @ p-variant is OBSOLETE │ │ │ │ - cmneq r1, r4, lsl #3 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 812f4 <__cxa_atexit@plt+0x75294> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + beq 812ec <__cxa_atexit@plt+0x7528c> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + cmneq r1, r8, asr #29 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 819f4 <__cxa_atexit@plt+0x75994> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 819b8 <__cxa_atexit@plt+0x75958> │ │ │ │ - ldr r2, [pc, #136] @ 81a0c <__cxa_atexit@plt+0x759ac> │ │ │ │ - ldr r1, [pc, #136] @ 81a10 <__cxa_atexit@plt+0x759b0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 81a14 <__cxa_atexit@plt+0x759b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 81a1c <__cxa_atexit@plt+0x759bc> │ │ │ │ - ldr r1, [pc, #92] @ 81a20 <__cxa_atexit@plt+0x759c0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 81a24 <__cxa_atexit@plt+0x759c4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 81374 <__cxa_atexit@plt+0x75314> │ │ │ │ + ldr r7, [pc, #52] @ 81388 <__cxa_atexit@plt+0x75328> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 81368 <__cxa_atexit@plt+0x75308> │ │ │ │ + mov r7, sl │ │ │ │ + b 8139c <__cxa_atexit@plt+0x7533c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 81a18 <__cxa_atexit@plt+0x759b8> │ │ │ │ + ldr r7, [pc, #16] @ 8138c <__cxa_atexit@plt+0x7532c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - ldrdeq r9, [r2, ip] │ │ │ │ - orreq r9, r2, r0, asr #15 │ │ │ │ - cmneq r1, ip, lsl r1 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r9, r2, r4, lsl #15 │ │ │ │ - cmneq r1, r8, ror #1 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrheq r5, [r1, #-0]! │ │ │ │ + cmneq r1, r8, ror #28 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r9 │ │ │ │ + bcc 81514 <__cxa_atexit@plt+0x754b4> │ │ │ │ + ldr sl, [pc, #368] @ 81524 <__cxa_atexit@plt+0x754c4> │ │ │ │ + ldr r8, [pc, #368] @ 81528 <__cxa_atexit@plt+0x754c8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81af0 <__cxa_atexit@plt+0x75a90> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 81b18 <__cxa_atexit@plt+0x75ab8> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 81afc <__cxa_atexit@plt+0x75a9c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 81ab4 <__cxa_atexit@plt+0x75a54> │ │ │ │ - ldr r2, [pc, #148] @ 81b1c <__cxa_atexit@plt+0x75abc> │ │ │ │ - ldr r1, [pc, #148] @ 81b20 <__cxa_atexit@plt+0x75ac0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 81b24 <__cxa_atexit@plt+0x75ac4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 81b2c <__cxa_atexit@plt+0x75acc> │ │ │ │ - ldr r1, [pc, #112] @ 81b30 <__cxa_atexit@plt+0x75ad0> │ │ │ │ + mov r2, r6 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + str r0, [sp, #4] │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + str sl, [r2, #4]! │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [r3, #24] │ │ │ │ + mov r1, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r1, #8]! │ │ │ │ + str fp, [r2, #12] │ │ │ │ + str fp, [r2, #4] │ │ │ │ + ldr r8, [r3, #4] │ │ │ │ + ldr sl, [r3, #20] │ │ │ │ + ldr fp, [pc, #292] @ 8152c <__cxa_atexit@plt+0x754cc> │ │ │ │ + str r0, [r2, #28] │ │ │ │ + mov r0, r2 │ │ │ │ + add fp, pc, fp │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ + str r1, [r2, #32] │ │ │ │ + str r8, [r2, #36]! @ 0x24 │ │ │ │ + rsb r8, ip, #1 │ │ │ │ + str fp, [r0, #16]! │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 81484 <__cxa_atexit@plt+0x75424> │ │ │ │ + ldr r2, [pc, #248] @ 81530 <__cxa_atexit@plt+0x754d0> │ │ │ │ + ldr r1, [pc, #248] @ 81534 <__cxa_atexit@plt+0x754d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 81b34 <__cxa_atexit@plt+0x75ad4> │ │ │ │ + stmib r5, {r2, r8} │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r6, #44]! @ 0x2c │ │ │ │ + tst r2, #3 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + str r6, [r5, #28] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + beq 814e8 <__cxa_atexit@plt+0x75488> │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r6, [pc, #204] @ 81538 <__cxa_atexit@plt+0x754d8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov fp, lr │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r7 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r9, [pc, #172] @ 8153c <__cxa_atexit@plt+0x754dc> │ │ │ │ + ldr r7, [r6, #20]! │ │ │ │ + ldr r8, [sp] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + add r9, pc, r9 │ │ │ │ + tst r7, #3 │ │ │ │ + str r8, [r6] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str ip, [r6, #-12] │ │ │ │ + beq 81500 <__cxa_atexit@plt+0x754a0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + add r1, r5, #20 │ │ │ │ + stm r1, {r7, r8, ip} │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r8, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r2 │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 81b28 <__cxa_atexit@plt+0x75ac8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + @ instruction: 0xfffffaac │ │ │ │ + andeq r0, r0, r4, lsr r1 │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + strdeq r9, [r2, r4] │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldmdb r5, {r1, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 80ec0 <__cxa_atexit@plt+0x74e60> │ │ │ │ + @ instruction: 0x01714c90 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 81594 <__cxa_atexit@plt+0x75534> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ ldrdeq r9, [r2, ip] │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - ldrdeq r9, [r2, r8] │ │ │ │ - orreq r9, r2, r0, asr #13 │ │ │ │ - cmneq r1, r8 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - orreq r9, r2, ip, lsl #13 │ │ │ │ - @ instruction: 0x01715f9c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 81bd8 <__cxa_atexit@plt+0x75b78> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81c08 <__cxa_atexit@plt+0x75ba8> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81b8c <__cxa_atexit@plt+0x75b2c> │ │ │ │ - ldr r6, [pc, #148] @ 81c10 <__cxa_atexit@plt+0x75bb0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81be8 <__cxa_atexit@plt+0x75b88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81bf0 <__cxa_atexit@plt+0x75b90> │ │ │ │ - ldr r5, [pc, #100] @ 81c14 <__cxa_atexit@plt+0x75bb4> │ │ │ │ - ldr r1, [pc, #100] @ 81c18 <__cxa_atexit@plt+0x75bb8> │ │ │ │ - ldr r2, [pc, #100] @ 81c1c <__cxa_atexit@plt+0x75bbc> │ │ │ │ - add r5, pc, r5 │ │ │ │ + bhi 815cc <__cxa_atexit@plt+0x7556c> │ │ │ │ + ldmib r5, {r2, r7} │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r1, [pc, #44] @ 815dc <__cxa_atexit@plt+0x7557c> │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + beq 815c4 <__cxa_atexit@plt+0x75564> │ │ │ │ + b 8139c <__cxa_atexit@plt+0x7533c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81bf8 <__cxa_atexit@plt+0x75b98> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81c0c <__cxa_atexit@plt+0x75bac> │ │ │ │ + ldr r7, [pc, #12] @ 815e0 <__cxa_atexit@plt+0x75580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [r2, r0] │ │ │ │ - ldrsbeq r5, [r1, #-232]! @ 0xffffff18 │ │ │ │ - orreq r9, r2, r4, lsr #18 │ │ │ │ - @ instruction: 0xffffe0c4 │ │ │ │ - @ instruction: 0xffffe010 │ │ │ │ - cmpeq fp, r5, lsr sp │ │ │ │ - ldrheq r5, [r1, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + cmneq r1, ip, asr lr │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + cmneq r1, ip, lsr lr │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 81cc0 <__cxa_atexit@plt+0x75c60> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81cf0 <__cxa_atexit@plt+0x75c90> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81c74 <__cxa_atexit@plt+0x75c14> │ │ │ │ - ldr r6, [pc, #148] @ 81cf8 <__cxa_atexit@plt+0x75c98> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81cd0 <__cxa_atexit@plt+0x75c70> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81cd8 <__cxa_atexit@plt+0x75c78> │ │ │ │ - ldr r5, [pc, #100] @ 81cfc <__cxa_atexit@plt+0x75c9c> │ │ │ │ - ldr r1, [pc, #100] @ 81d00 <__cxa_atexit@plt+0x75ca0> │ │ │ │ - ldr r2, [pc, #100] @ 81d04 <__cxa_atexit@plt+0x75ca4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + bhi 81634 <__cxa_atexit@plt+0x755d4> │ │ │ │ + ldr r7, [pc, #52] @ 81648 <__cxa_atexit@plt+0x755e8> │ │ │ │ + tst sl, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + beq 81628 <__cxa_atexit@plt+0x755c8> │ │ │ │ + mov r7, sl │ │ │ │ + b 8139c <__cxa_atexit@plt+0x7533c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81ce0 <__cxa_atexit@plt+0x75c80> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81cf4 <__cxa_atexit@plt+0x75c94> │ │ │ │ + ldr r7, [pc, #16] @ 8164c <__cxa_atexit@plt+0x755ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, r8, ror #9 │ │ │ │ - ldrsheq r5, [r1, #-208]! @ 0xffffff30 │ │ │ │ - orreq r9, r2, ip, lsr r8 │ │ │ │ - @ instruction: 0xffffdfdc │ │ │ │ - @ instruction: 0xffffdf28 │ │ │ │ - cmpeq fp, sp, asr #24 │ │ │ │ - cmneq r1, r0, lsl lr │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + ldrsheq r4, [r1, #-208]! @ 0xffffff30 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 81dd0 <__cxa_atexit@plt+0x75d70> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 81df8 <__cxa_atexit@plt+0x75d98> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 81ddc <__cxa_atexit@plt+0x75d7c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 81d94 <__cxa_atexit@plt+0x75d34> │ │ │ │ - ldr r2, [pc, #148] @ 81dfc <__cxa_atexit@plt+0x75d9c> │ │ │ │ - ldr r1, [pc, #148] @ 81e00 <__cxa_atexit@plt+0x75da0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 81e04 <__cxa_atexit@plt+0x75da4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 81e0c <__cxa_atexit@plt+0x75dac> │ │ │ │ - ldr r1, [pc, #112] @ 81e10 <__cxa_atexit@plt+0x75db0> │ │ │ │ + bhi 8169c <__cxa_atexit@plt+0x7563c> │ │ │ │ + ldr r2, [pc, #52] @ 816a8 <__cxa_atexit@plt+0x75648> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 81e14 <__cxa_atexit@plt+0x75db4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 81694 <__cxa_atexit@plt+0x75634> │ │ │ │ + b 816b4 <__cxa_atexit@plt+0x75654> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #196] @ 81780 <__cxa_atexit@plt+0x75720> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 81768 <__cxa_atexit@plt+0x75708> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81770 <__cxa_atexit@plt+0x75710> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub ip, r3, #27 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + ldrb ip, [r0] │ │ │ │ + ldrb r1, [r0, #1] │ │ │ │ + ldr lr, [pc, #108] @ 81784 <__cxa_atexit@plt+0x75724> │ │ │ │ + add r2, r2, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + ldr r2, [pc, #84] @ 81788 <__cxa_atexit@plt+0x75728> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + orr r2, r1, ip, lsl #8 │ │ │ │ + ldr r1, [pc, #60] @ 8178c <__cxa_atexit@plt+0x7572c> │ │ │ │ + sub r8, r3, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 81e08 <__cxa_atexit@plt+0x75da8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r9, [r2, ip] │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - strdeq r9, [r2, r8] │ │ │ │ - orreq r9, r2, r0, ror #7 │ │ │ │ - cmneq r1, r0, lsr sp │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff8cc │ │ │ │ - orreq r9, r2, ip, lsr #7 │ │ │ │ - ldrheq r5, [r1, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81eb8 <__cxa_atexit@plt+0x75e58> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81ee8 <__cxa_atexit@plt+0x75e88> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81e6c <__cxa_atexit@plt+0x75e0c> │ │ │ │ - ldr r6, [pc, #148] @ 81ef0 <__cxa_atexit@plt+0x75e90> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81ec8 <__cxa_atexit@plt+0x75e68> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq r9, r2, r0, lsr sl │ │ │ │ + orreq r9, r2, ip, asr #21 │ │ │ │ + orreq r9, r2, r8, lsr #25 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 81ed0 <__cxa_atexit@plt+0x75e70> │ │ │ │ - ldr r5, [pc, #100] @ 81ef4 <__cxa_atexit@plt+0x75e94> │ │ │ │ - ldr r1, [pc, #100] @ 81ef8 <__cxa_atexit@plt+0x75e98> │ │ │ │ - ldr r2, [pc, #100] @ 81efc <__cxa_atexit@plt+0x75e9c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 81834 <__cxa_atexit@plt+0x757d4> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + str r2, [r5] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + orr r0, r0, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #80] @ 81840 <__cxa_atexit@plt+0x757e0> │ │ │ │ + add lr, r1, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #64] @ 81844 <__cxa_atexit@plt+0x757e4> │ │ │ │ + add r2, ip, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 81848 <__cxa_atexit@plt+0x757e8> │ │ │ │ + add r1, r3, #20 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + stm r1, {r2, r9, lr} │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r2, r4, lsl #24 │ │ │ │ + orreq r9, r2, ip, asr #18 │ │ │ │ + orreq r9, r2, r4, ror #19 │ │ │ │ + cmneq r1, r8, lsr #19 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81894 <__cxa_atexit@plt+0x75834> │ │ │ │ + ldr r7, [pc, #52] @ 818a4 <__cxa_atexit@plt+0x75844> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 81888 <__cxa_atexit@plt+0x75828> │ │ │ │ + mov r7, r8 │ │ │ │ + b 818b8 <__cxa_atexit@plt+0x75858> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81ed8 <__cxa_atexit@plt+0x75e78> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81eec <__cxa_atexit@plt+0x75e8c> │ │ │ │ + ldr r7, [pc, #12] @ 818a8 <__cxa_atexit@plt+0x75848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r9, [r2, r0] │ │ │ │ - ldrsheq r5, [r1, #-184]! @ 0xffffff48 │ │ │ │ - orreq r9, r2, r4, asr #12 │ │ │ │ - @ instruction: 0xffffdde4 │ │ │ │ - @ instruction: 0xffffdd30 │ │ │ │ - cmpeq fp, r5, asr sl │ │ │ │ - ldrsbeq r5, [r1, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 81fa0 <__cxa_atexit@plt+0x75f40> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 81fd0 <__cxa_atexit@plt+0x75f70> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 81f54 <__cxa_atexit@plt+0x75ef4> │ │ │ │ - ldr r6, [pc, #148] @ 81fd8 <__cxa_atexit@plt+0x75f78> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 81fb0 <__cxa_atexit@plt+0x75f50> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, lsr #23 │ │ │ │ + cmneq r1, ip, asr #18 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 81fb8 <__cxa_atexit@plt+0x75f58> │ │ │ │ - ldr r5, [pc, #100] @ 81fdc <__cxa_atexit@plt+0x75f7c> │ │ │ │ - ldr r1, [pc, #100] @ 81fe0 <__cxa_atexit@plt+0x75f80> │ │ │ │ - ldr r2, [pc, #100] @ 81fe4 <__cxa_atexit@plt+0x75f84> │ │ │ │ - add r5, pc, r5 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 81a28 <__cxa_atexit@plt+0x759c8> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 81934 <__cxa_atexit@plt+0x758d4> │ │ │ │ + ldr r1, [pc, #364] @ 81a4c <__cxa_atexit@plt+0x759ec> │ │ │ │ + ldr lr, [pc, #364] @ 81a50 <__cxa_atexit@plt+0x759f0> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 81a08 <__cxa_atexit@plt+0x759a8> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #308] @ 81a54 <__cxa_atexit@plt+0x759f4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #284] @ 81a58 <__cxa_atexit@plt+0x759f8> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r1, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + str r3, [ip, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 81a1c <__cxa_atexit@plt+0x759bc> │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 81a38 <__cxa_atexit@plt+0x759d8> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldrb r2, [r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r9, lr, #19 │ │ │ │ + str r1, [sp] │ │ │ │ + ldrb r1, [r3, #1] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + orr r1, r1, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #180] @ 81a5c <__cxa_atexit@plt+0x759fc> │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r2, lr, #27 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r5, [pc, #156] @ 81a60 <__cxa_atexit@plt+0x75a00> │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r2, [pc, #136] @ 81a64 <__cxa_atexit@plt+0x75a04> │ │ │ │ + mov r5, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + sub r8, lr, #11 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 81fc0 <__cxa_atexit@plt+0x75f60> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 81fd4 <__cxa_atexit@plt+0x75f74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, r8, lsl #4 │ │ │ │ - cmneq r1, r0, lsl fp │ │ │ │ - orreq r9, r2, ip, asr r5 │ │ │ │ - @ instruction: 0xffffdcfc │ │ │ │ - @ instruction: 0xffffdc48 │ │ │ │ - cmpeq fp, sp, ror #18 │ │ │ │ - cmneq r1, r4, lsr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + orreq r9, r2, r0, asr #16 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + orreq r9, r2, r0, asr sl │ │ │ │ + orreq r9, r2, r8, lsl #15 │ │ │ │ + orreq r9, r2, r0, lsr #16 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81afc <__cxa_atexit@plt+0x75a9c> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldmdb r5, {r1, r9, sl, ip} │ │ │ │ + orr r0, r2, r0, lsl #8 │ │ │ │ + ldr r2, [pc, #76] @ 81b08 <__cxa_atexit@plt+0x75aa8> │ │ │ │ + add lr, lr, #2 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 81b0c <__cxa_atexit@plt+0x75aac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 81b10 <__cxa_atexit@plt+0x75ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r2, r8, lsr r9 │ │ │ │ + orreq r9, r2, r4, lsl #13 │ │ │ │ + orreq r9, r2, r0, lsr #14 │ │ │ │ + cmneq r1, r4, ror #13 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 81b40 <__cxa_atexit@plt+0x75ae0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r9, r2, r0, lsr r6 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82088 <__cxa_atexit@plt+0x76028> │ │ │ │ - ldr r7, [pc, #140] @ 8209c <__cxa_atexit@plt+0x7603c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 82064 <__cxa_atexit@plt+0x76004> │ │ │ │ - ldr r2, [pc, #124] @ 820a0 <__cxa_atexit@plt+0x76040> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ands r7, r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - beq 82070 <__cxa_atexit@plt+0x76010> │ │ │ │ - ldr r2, [pc, #100] @ 820a4 <__cxa_atexit@plt+0x76044> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ands r7, sl, #3 │ │ │ │ + bhi 81b90 <__cxa_atexit@plt+0x75b30> │ │ │ │ + ldr r2, [pc, #52] @ 81b9c <__cxa_atexit@plt+0x75b3c> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ str r2, [r3, #-12] │ │ │ │ - beq 8207c <__cxa_atexit@plt+0x7601c> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8218c <__cxa_atexit@plt+0x7612c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + str r1, [r3] │ │ │ │ + beq 81b88 <__cxa_atexit@plt+0x75b28> │ │ │ │ + b 81ba8 <__cxa_atexit@plt+0x75b48> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 820a8 <__cxa_atexit@plt+0x76048> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq r1, r4, lsr #21 │ │ │ │ - cmneq r1, r4, ror sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #84] @ 82114 <__cxa_atexit@plt+0x760b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8210c <__cxa_atexit@plt+0x760ac> │ │ │ │ - ldr r2, [pc, #52] @ 82118 <__cxa_atexit@plt+0x760b8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 8210c <__cxa_atexit@plt+0x760ac> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8218c <__cxa_atexit@plt+0x7612c> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #196] @ 81c74 <__cxa_atexit@plt+0x75c14> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 81c5c <__cxa_atexit@plt+0x75bfc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 81c64 <__cxa_atexit@plt+0x75c04> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r1, r3, #19 │ │ │ │ + sub ip, r3, #27 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + stm r5, {r1, ip} │ │ │ │ + ldrb ip, [r0] │ │ │ │ + ldrb r1, [r0, #1] │ │ │ │ + ldr lr, [pc, #108] @ 81c78 <__cxa_atexit@plt+0x75c18> │ │ │ │ + add r2, r2, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + add r0, r0, #2 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + ldr r2, [pc, #84] @ 81c7c <__cxa_atexit@plt+0x75c1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str fp, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + orr r2, ip, r1, lsl #8 │ │ │ │ + ldr r1, [pc, #60] @ 81c80 <__cxa_atexit@plt+0x75c20> │ │ │ │ + sub r8, r3, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr fp, [sp] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq r1, r4, lsl #20 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #52] @ 82168 <__cxa_atexit@plt+0x76108> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r3, r3, #3 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq r9, r2, ip, lsr r5 │ │ │ │ + ldrdeq r9, [r2, r8] │ │ │ │ + @ instruction: 0x018297b4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81d28 <__cxa_atexit@plt+0x75cc8> │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ str r2, [r5] │ │ │ │ - beq 82160 <__cxa_atexit@plt+0x76100> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8218c <__cxa_atexit@plt+0x7612c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r0, [sp] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + orr r0, r2, r0, lsl #8 │ │ │ │ + ldr r2, [pc, #80] @ 81d34 <__cxa_atexit@plt+0x75cd4> │ │ │ │ + add lr, r1, #2 │ │ │ │ + sub r8, r8, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r1, [pc, #64] @ 81d38 <__cxa_atexit@plt+0x75cd8> │ │ │ │ + add r2, ip, #2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 81d3c <__cxa_atexit@plt+0x75cdc> │ │ │ │ + add r1, r3, #20 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + stm r1, {r2, r9, lr} │ │ │ │ + ldr r9, [sp] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r2, r0, lsl r7 │ │ │ │ + orreq r9, r2, r8, asr r4 │ │ │ │ + strdeq r9, [r2, r0] │ │ │ │ + ldrheq r4, [r1, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 81d88 <__cxa_atexit@plt+0x75d28> │ │ │ │ + ldr r7, [pc, #52] @ 81d98 <__cxa_atexit@plt+0x75d38> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 81d7c <__cxa_atexit@plt+0x75d1c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 81dac <__cxa_atexit@plt+0x75d4c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrheq r5, [r1, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr r7, [pc, #12] @ 81d9c <__cxa_atexit@plt+0x75d3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrheq r4, [r1, #-104]! @ 0xffffff98 │ │ │ │ + cmneq r1, r8, asr r4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8218c <__cxa_atexit@plt+0x7612c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 82294 <__cxa_atexit@plt+0x76234> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 821d0 <__cxa_atexit@plt+0x76170> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble 821f4 <__cxa_atexit@plt+0x76194> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt 821e0 <__cxa_atexit@plt+0x76180> │ │ │ │ - ldr r7, [pc, #240] @ 822bc <__cxa_atexit@plt+0x7625c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 82260 <__cxa_atexit@plt+0x76200> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 82208 <__cxa_atexit@plt+0x761a8> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 82258 <__cxa_atexit@plt+0x761f8> │ │ │ │ - ldr r7, [pc, #224] @ 822c8 <__cxa_atexit@plt+0x76268> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #180] @ 822b0 <__cxa_atexit@plt+0x76250> │ │ │ │ - ldr r8, [pc, #180] @ 822b4 <__cxa_atexit@plt+0x76254> │ │ │ │ + bcc 81f1c <__cxa_atexit@plt+0x75ebc> │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + rsb r8, r0, #2 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 81e28 <__cxa_atexit@plt+0x75dc8> │ │ │ │ + ldr r1, [pc, #364] @ 81f40 <__cxa_atexit@plt+0x75ee0> │ │ │ │ + ldr lr, [pc, #364] @ 81f44 <__cxa_atexit@plt+0x75ee4> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 82218 <__cxa_atexit@plt+0x761b8> │ │ │ │ - ldr lr, [pc, #188] @ 822cc <__cxa_atexit@plt+0x7626c> │ │ │ │ - ldr r8, [pc, #188] @ 822d0 <__cxa_atexit@plt+0x76270> │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 81efc <__cxa_atexit@plt+0x75e9c> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #308] @ 81f48 <__cxa_atexit@plt+0x75ee8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr lr, [pc, #284] @ 81f4c <__cxa_atexit@plt+0x75eec> │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + mov ip, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + mov r1, r5 │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #152] @ 822b8 <__cxa_atexit@plt+0x76258> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r1, #20]! │ │ │ │ + str lr, [r1, #-4]! │ │ │ │ + str r3, [ip, #16]! │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5] │ │ │ │ + str r8, [r5, #12] │ │ │ │ + beq 81f10 <__cxa_atexit@plt+0x75eb0> │ │ │ │ + add lr, r6, #32 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 81f2c <__cxa_atexit@plt+0x75ecc> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldrb r2, [r3] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + str r1, [sp, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r9, lr, #19 │ │ │ │ + str r1, [sp] │ │ │ │ + ldrb r1, [r3, #1] │ │ │ │ + sub r0, r0, #2 │ │ │ │ + add r3, r3, #2 │ │ │ │ + orr r1, r2, r1, lsl #8 │ │ │ │ + ldr r2, [pc, #176] @ 81f50 <__cxa_atexit@plt+0x75ef0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + sub r2, lr, #27 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r5, [pc, #156] @ 81f54 <__cxa_atexit@plt+0x75ef4> │ │ │ │ + add r2, r7, #2 │ │ │ │ + mov r7, sl │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ str r2, [r6, #16] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r5, [r6, #12] │ │ │ │ + ldr r2, [pc, #136] @ 81f58 <__cxa_atexit@plt+0x75ef8> │ │ │ │ + mov r5, ip │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr sl, [sp] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + sub r8, lr, #11 │ │ │ │ + mov r6, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 822d4 <__cxa_atexit@plt+0x76274> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ 822c0 <__cxa_atexit@plt+0x76260> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ 822c4 <__cxa_atexit@plt+0x76264> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 822d8 <__cxa_atexit@plt+0x76278> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff940 │ │ │ │ - @ instruction: 0xfffff82c │ │ │ │ - orreq r8, r2, r0, asr #30 │ │ │ │ - @ instruction: 0xfffffa5c │ │ │ │ - strdeq r8, [r2, r8] │ │ │ │ - orreq r8, r2, r4, ror #29 │ │ │ │ - orreq r8, r2, r0, lsl #31 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - @ instruction: 0xfffffaf8 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, r4, asr #16 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #32 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + andeq r0, r0, ip, lsl r2 │ │ │ │ + orreq r9, r2, ip, asr #6 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + orreq r9, r2, ip, asr r5 │ │ │ │ + @ instruction: 0x01829294 │ │ │ │ + orreq r9, r2, ip, lsr #6 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 81ff0 <__cxa_atexit@plt+0x75f90> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + sub r7, r6, #19 │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8218c <__cxa_atexit@plt+0x7612c> │ │ │ │ - cmneq r1, r8, asr #16 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldrb r0, [r1] │ │ │ │ + add r8, r1, #2 │ │ │ │ + ldmdb r5, {r1, r9, sl, ip} │ │ │ │ + orr r0, r0, r2, lsl #8 │ │ │ │ + ldr r2, [pc, #76] @ 81ffc <__cxa_atexit@plt+0x75f9c> │ │ │ │ + add lr, lr, #2 │ │ │ │ + sub r1, r1, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #60] @ 82000 <__cxa_atexit@plt+0x75fa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + ldr r2, [pc, #48] @ 82004 <__cxa_atexit@plt+0x75fa4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str ip, [r3, #24] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r2, r4, asr #8 │ │ │ │ + @ instruction: 0x01829190 │ │ │ │ + orreq r9, r2, ip, lsr #4 │ │ │ │ + ldrsheq r4, [r1, #-16]! │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 82034 <__cxa_atexit@plt+0x75fd4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r9, r2, ip, lsr r1 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82398 <__cxa_atexit@plt+0x76338> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #160] @ 823c0 <__cxa_atexit@plt+0x76360> │ │ │ │ - cmp r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - bne 8233c <__cxa_atexit@plt+0x762dc> │ │ │ │ - ldr r7, [pc, #148] @ 823c8 <__cxa_atexit@plt+0x76368> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r9, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 823a4 <__cxa_atexit@plt+0x76344> │ │ │ │ - ldr r7, [pc, #116] @ 823cc <__cxa_atexit@plt+0x7636c> │ │ │ │ - ldr r2, [pc, #116] @ 823d0 <__cxa_atexit@plt+0x76370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #108] @ 823d4 <__cxa_atexit@plt+0x76374> │ │ │ │ - mov r1, r6 │ │ │ │ + bhi 820a4 <__cxa_atexit@plt+0x76044> │ │ │ │ + ldr r2, [pc, #84] @ 820b0 <__cxa_atexit@plt+0x76050> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 823c4 <__cxa_atexit@plt+0x76364> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r8, r2, r8, lsl lr │ │ │ │ - cmneq r1, ip, lsl #15 │ │ │ │ - orreq r8, r2, r4, lsr lr │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strdeq r8, [r2, r0] │ │ │ │ - ldrsheq r5, [r1, #-108]! @ 0xffffff94 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82478 <__cxa_atexit@plt+0x76418> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 824a8 <__cxa_atexit@plt+0x76448> │ │ │ │ - cmp r8, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 8242c <__cxa_atexit@plt+0x763cc> │ │ │ │ - ldr r6, [pc, #148] @ 824b0 <__cxa_atexit@plt+0x76450> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82488 <__cxa_atexit@plt+0x76428> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82490 <__cxa_atexit@plt+0x76430> │ │ │ │ - ldr r5, [pc, #100] @ 824b4 <__cxa_atexit@plt+0x76454> │ │ │ │ - ldr r1, [pc, #100] @ 824b8 <__cxa_atexit@plt+0x76458> │ │ │ │ - ldr r2, [pc, #100] @ 824bc <__cxa_atexit@plt+0x7645c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 8209c <__cxa_atexit@plt+0x7603c> │ │ │ │ + ldr r2, [pc, #52] @ 820b4 <__cxa_atexit@plt+0x76054> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 8209c <__cxa_atexit@plt+0x7603c> │ │ │ │ + b 820f8 <__cxa_atexit@plt+0x76098> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 82498 <__cxa_atexit@plt+0x76438> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 824ac <__cxa_atexit@plt+0x7644c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, r0, lsr sp │ │ │ │ - cmneq r1, r8, lsr r6 │ │ │ │ - orreq r9, r2, r4, lsl #1 │ │ │ │ - @ instruction: 0xffffd824 │ │ │ │ - @ instruction: 0xffffd770 │ │ │ │ - @ instruction: 0x015be495 │ │ │ │ - cmneq r1, r0, lsl r6 │ │ │ │ - andeq r0, r2, ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 82528 <__cxa_atexit@plt+0x764c8> │ │ │ │ - ldr r3, [pc, #84] @ 82540 <__cxa_atexit@plt+0x764e0> │ │ │ │ - ldr r2, [pc, #84] @ 82544 <__cxa_atexit@plt+0x764e4> │ │ │ │ - ldr r1, [pc, #84] @ 82548 <__cxa_atexit@plt+0x764e8> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 820ec <__cxa_atexit@plt+0x7608c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r7, #28 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8254c <__cxa_atexit@plt+0x764ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 820e4 <__cxa_atexit@plt+0x76084> │ │ │ │ + b 820f8 <__cxa_atexit@plt+0x76098> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - orreq r8, r2, r4, ror #24 │ │ │ │ - cmneq r1, ip, lsl #12 │ │ │ │ - cmneq r1, r8, ror #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 821bc <__cxa_atexit@plt+0x7615c> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + ldrb ip, [r1, #2] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ + orr r2, r2, r8, lsl #24 │ │ │ │ + ldr r8, [pc, #136] @ 821cc <__cxa_atexit@plt+0x7616c> │ │ │ │ + sub r9, r0, #4 │ │ │ │ + orr r2, r2, r4 │ │ │ │ + orr r2, r2, ip, lsl #8 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + add r1, r1, #4 │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr ip, [pc, #100] @ 821d0 <__cxa_atexit@plt+0x76170> │ │ │ │ + add r4, lr, #4 │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + ldr r4, [pc, #76] @ 821d4 <__cxa_atexit@plt+0x76174> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + ldr r9, [sp] │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [sp, #4] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + sub r4, r6, #27 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r0 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r2, r4 │ │ │ │ + orreq r9, r2, r4, lsr #1 │ │ │ │ + orreq r9, r2, r4, ror r0 │ │ │ │ + cmneq r1, ip, lsl r0 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82598 <__cxa_atexit@plt+0x76538> │ │ │ │ - ldr r7, [pc, #52] @ 825ac <__cxa_atexit@plt+0x7654c> │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 82220 <__cxa_atexit@plt+0x761c0> │ │ │ │ + ldr r7, [pc, #52] @ 82230 <__cxa_atexit@plt+0x761d0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 8258c <__cxa_atexit@plt+0x7652c> │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 82214 <__cxa_atexit@plt+0x761b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 825c0 <__cxa_atexit@plt+0x76560> │ │ │ │ + b 82244 <__cxa_atexit@plt+0x761e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 825b0 <__cxa_atexit@plt+0x76550> │ │ │ │ + ldr r7, [pc, #12] @ 82234 <__cxa_atexit@plt+0x761d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, r4, lsr #11 │ │ │ │ - cmneq r1, r8, lsl #11 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + cmneq r1, r8, lsr #4 │ │ │ │ + cmneq r1, r0, asr #31 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #188] @ 82684 <__cxa_atexit@plt+0x76624> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - sub r9, r2, #1 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm r5, {r1, r9} │ │ │ │ - beq 82600 <__cxa_atexit@plt+0x765a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bls 82608 <__cxa_atexit@plt+0x765a8> │ │ │ │ - ldr r7, [pc, #152] @ 8268c <__cxa_atexit@plt+0x7662c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + bcc 8230c <__cxa_atexit@plt+0x762ac> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 822c0 <__cxa_atexit@plt+0x76260> │ │ │ │ + ldr r1, [pc, #176] @ 8231c <__cxa_atexit@plt+0x762bc> │ │ │ │ + ldr lr, [pc, #176] @ 82320 <__cxa_atexit@plt+0x762c0> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 822f0 <__cxa_atexit@plt+0x76290> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 82324 <__cxa_atexit@plt+0x762c4> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 82328 <__cxa_atexit@plt+0x762c8> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82304 <__cxa_atexit@plt+0x762a4> │ │ │ │ + b 82334 <__cxa_atexit@plt+0x762d4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 82668 <__cxa_atexit@plt+0x76608> │ │ │ │ - ldr r7, [pc, #104] @ 82690 <__cxa_atexit@plt+0x76630> │ │ │ │ - ldr r2, [pc, #104] @ 82694 <__cxa_atexit@plt+0x76634> │ │ │ │ - ldr r1, [pc, #104] @ 82698 <__cxa_atexit@plt+0x76638> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 82688 <__cxa_atexit@plt+0x76628> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq r1, r8, asr #9 │ │ │ │ - orreq r8, r2, r4, ror fp │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - orreq r8, r2, r8, lsr #22 │ │ │ │ - cmneq r1, r0, lsr #9 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x01828eb4 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 823f0 <__cxa_atexit@plt+0x76390> │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + add ip, r2, #4 │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r1, [r2] │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldrb r9, [r2, #2] │ │ │ │ + ldrb r8, [r2, #3] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + orr r0, r0, r1, lsl #24 │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 82400 <__cxa_atexit@plt+0x763a0> │ │ │ │ + add lr, r7, #4 │ │ │ │ + orr r0, r0, r8 │ │ │ │ + orr r0, r0, r9, lsl #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [pc, #88] @ 82404 <__cxa_atexit@plt+0x763a4> │ │ │ │ + sub r2, r2, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + add r4, r3, #8 │ │ │ │ + stm r4, {r0, r1, lr} │ │ │ │ + ldr r4, [pc, #64] @ 82408 <__cxa_atexit@plt+0x763a8> │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r4, fp, ip} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ + ldmib sp, {r9, fp} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01828db4 │ │ │ │ + orreq r8, r2, r0, ror #28 │ │ │ │ + orreq r8, r2, r4, lsr lr │ │ │ │ + cmneq r1, ip, ror #27 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r9, r7 │ │ │ │ - bge 82718 <__cxa_atexit@plt+0x766b8> │ │ │ │ - sub r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 82438 <__cxa_atexit@plt+0x763d8> │ │ │ │ add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8272c <__cxa_atexit@plt+0x766cc> │ │ │ │ - ldr r7, [pc, #120] @ 82750 <__cxa_atexit@plt+0x766f0> │ │ │ │ - ldr r2, [pc, #120] @ 82754 <__cxa_atexit@plt+0x766f4> │ │ │ │ - ldr r1, [pc, #120] @ 82758 <__cxa_atexit@plt+0x766f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 8274c <__cxa_atexit@plt+0x766ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r8, r2, r8, lsr sp │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 824a8 <__cxa_atexit@plt+0x76448> │ │ │ │ + ldr r2, [pc, #84] @ 824b4 <__cxa_atexit@plt+0x76454> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 824a0 <__cxa_atexit@plt+0x76440> │ │ │ │ + ldr r2, [pc, #52] @ 824b8 <__cxa_atexit@plt+0x76458> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 824a0 <__cxa_atexit@plt+0x76440> │ │ │ │ + b 824fc <__cxa_atexit@plt+0x7649c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 82748 <__cxa_atexit@plt+0x766e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, lsl #8 │ │ │ │ - orreq r8, r2, r8, asr #20 │ │ │ │ - @ instruction: 0xfffffd00 │ │ │ │ - @ instruction: 0xfffffc18 │ │ │ │ - orreq r8, r2, r8, ror sl │ │ │ │ - cmneq r1, ip, ror #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 827bc <__cxa_atexit@plt+0x7675c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 827b4 <__cxa_atexit@plt+0x76754> │ │ │ │ - ldr r3, [pc, #52] @ 827c4 <__cxa_atexit@plt+0x76764> │ │ │ │ - ldr r9, [pc, #52] @ 827c8 <__cxa_atexit@plt+0x76768> │ │ │ │ - ldr r2, [pc, #52] @ 827cc <__cxa_atexit@plt+0x7676c> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 824f0 <__cxa_atexit@plt+0x76490> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 824e8 <__cxa_atexit@plt+0x76488> │ │ │ │ + b 824fc <__cxa_atexit@plt+0x7649c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r0, lsl r4 │ │ │ │ - cmneq r1, r0, lsr #8 │ │ │ │ - @ instruction: 0x01828994 │ │ │ │ - cmneq r1, r8, lsl #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 825b4 <__cxa_atexit@plt+0x76554> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ + ldrb ip, [r1] │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + orr r0, r2, r0, lsl #24 │ │ │ │ + ldrb r8, [r1, #1] │ │ │ │ + orr r0, r0, ip │ │ │ │ + str r4, [sp] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + sub r4, r9, #4 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + orr r0, r0, r8, lsl #8 │ │ │ │ + ldr r8, [pc, #100] @ 825c4 <__cxa_atexit@plt+0x76564> │ │ │ │ + add lr, lr, #4 │ │ │ │ + add r1, r1, #4 │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + ldr r0, [pc, #80] @ 825c8 <__cxa_atexit@plt+0x76568> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + add lr, r3, #24 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + ldr r0, [pc, #60] @ 825cc <__cxa_atexit@plt+0x7656c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + ldr r0, [sp] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r0, r1, r4} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + mov sl, r2 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r2, ip, lsr #25 │ │ │ │ + ldrdeq r8, [r2, r8] │ │ │ │ + orreq r8, r2, r0, ror ip │ │ │ │ + cmneq r1, r4, lsr #24 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 82850 <__cxa_atexit@plt+0x767f0> │ │ │ │ - ldr r3, [pc, #124] @ 82870 <__cxa_atexit@plt+0x76810> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 8281c <__cxa_atexit@plt+0x767bc> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8282c <__cxa_atexit@plt+0x767cc> │ │ │ │ - ldr r7, [pc, #104] @ 82878 <__cxa_atexit@plt+0x76818> │ │ │ │ - ldr r0, [pc, #104] @ 8287c <__cxa_atexit@plt+0x7681c> │ │ │ │ + bhi 82618 <__cxa_atexit@plt+0x765b8> │ │ │ │ + ldr r7, [pc, #52] @ 82628 <__cxa_atexit@plt+0x765c8> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 8260c <__cxa_atexit@plt+0x765ac> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8263c <__cxa_atexit@plt+0x765dc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 82860 <__cxa_atexit@plt+0x76800> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ 82874 <__cxa_atexit@plt+0x76814> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 82880 <__cxa_atexit@plt+0x76820> │ │ │ │ + ldr r7, [pc, #12] @ 8262c <__cxa_atexit@plt+0x765cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 82838 <__cxa_atexit@plt+0x767d8> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - orreq r8, r2, r8, ror #24 │ │ │ │ - ldrsbeq r5, [r1, #-48]! @ 0xffffffd0 │ │ │ │ - cmneq r1, ip, asr #7 │ │ │ │ - @ instruction: 0x01715398 │ │ │ │ - cmneq r1, r8, asr r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, lsr lr │ │ │ │ + cmneq r1, r8, asr #23 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 828b4 <__cxa_atexit@plt+0x76854> │ │ │ │ - ldr r7, [pc, #72] @ 828ec <__cxa_atexit@plt+0x7688c> │ │ │ │ - ldr r0, [pc, #72] @ 828f0 <__cxa_atexit@plt+0x76890> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82704 <__cxa_atexit@plt+0x766a4> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #4 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 826b8 <__cxa_atexit@plt+0x76658> │ │ │ │ + ldr r1, [pc, #176] @ 82714 <__cxa_atexit@plt+0x766b4> │ │ │ │ + ldr lr, [pc, #176] @ 82718 <__cxa_atexit@plt+0x766b8> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 826e8 <__cxa_atexit@plt+0x76688> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 8271c <__cxa_atexit@plt+0x766bc> │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 82720 <__cxa_atexit@plt+0x766c0> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 826fc <__cxa_atexit@plt+0x7669c> │ │ │ │ + b 8272c <__cxa_atexit@plt+0x766cc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 828d8 <__cxa_atexit@plt+0x76878> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 828e8 <__cxa_atexit@plt+0x76888> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 828c0 <__cxa_atexit@plt+0x76860> │ │ │ │ - orreq r8, r2, r0, ror #23 │ │ │ │ - cmneq r1, r8, lsr r3 │ │ │ │ - cmneq r1, r4, lsr r3 │ │ │ │ - cmneq r1, r4, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 82954 <__cxa_atexit@plt+0x768f4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8294c <__cxa_atexit@plt+0x768ec> │ │ │ │ - ldr r3, [pc, #52] @ 8295c <__cxa_atexit@plt+0x768fc> │ │ │ │ - ldr r9, [pc, #52] @ 82960 <__cxa_atexit@plt+0x76900> │ │ │ │ - ldr r2, [pc, #52] @ 82964 <__cxa_atexit@plt+0x76904> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + @ instruction: 0x01828abc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + mov sl, r4 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 827e8 <__cxa_atexit@plt+0x76788> │ │ │ │ + ldr r2, [r5, #20]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + add ip, r2, #4 │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r1, [r2, #3] │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + str r4, [sp] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + ldrb r8, [r2] │ │ │ │ + orr r0, r0, r1, lsl #24 │ │ │ │ + ldrb r9, [r2, #1] │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr fp, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 827f8 <__cxa_atexit@plt+0x76798> │ │ │ │ + add lr, r7, #4 │ │ │ │ + orr r0, r0, r8 │ │ │ │ + orr r0, r0, r9, lsl #8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r4, [pc, #88] @ 827fc <__cxa_atexit@plt+0x7679c> │ │ │ │ + sub r2, r2, #4 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ + add r4, r3, #8 │ │ │ │ + stm r4, {r0, r1, lr} │ │ │ │ + ldr r4, [pc, #64] @ 82800 <__cxa_atexit@plt+0x767a0> │ │ │ │ + add lr, r3, #20 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r2, [r3, #32] │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm lr, {r4, fp, ip} │ │ │ │ + sub r4, r6, #27 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + mov r4, sl │ │ │ │ + ldr sl, [sp] │ │ │ │ + ldmib sp, {r9, fp} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r4, #32 │ │ │ │ + str r4, [sl, #828] @ 0x33c │ │ │ │ + mov r4, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x018289bc │ │ │ │ + orreq r8, r2, r8, ror #20 │ │ │ │ + orreq r8, r2, ip, lsr sl │ │ │ │ + ldrsheq r3, [r1, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 82830 <__cxa_atexit@plt+0x767d0> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r8, r2, r0, asr #18 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 828a0 <__cxa_atexit@plt+0x76840> │ │ │ │ + ldr r2, [pc, #84] @ 828ac <__cxa_atexit@plt+0x7684c> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 82898 <__cxa_atexit@plt+0x76838> │ │ │ │ + ldr r2, [pc, #52] @ 828b0 <__cxa_atexit@plt+0x76850> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 82898 <__cxa_atexit@plt+0x76838> │ │ │ │ + b 828f4 <__cxa_atexit@plt+0x76894> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, ror r2 │ │ │ │ - cmneq r1, r8, asr #5 │ │ │ │ - strdeq r8, [r2, ip] │ │ │ │ - ldrheq r5, [r1, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 828e8 <__cxa_atexit@plt+0x76888> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 828e0 <__cxa_atexit@plt+0x76880> │ │ │ │ + b 828f4 <__cxa_atexit@plt+0x76894> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 829c4 <__cxa_atexit@plt+0x76964> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldrb r0, [r1, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + ldrb r9, [r1, #2] │ │ │ │ + lsl r0, r0, #24 │ │ │ │ + orr sl, r0, r2, lsl #16 │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ + ldrb r2, [r1] │ │ │ │ + ldrb ip, [r1, #3] │ │ │ │ + ldrb r8, [r1, #6] │ │ │ │ + ldrb lr, [r1, #7] │ │ │ │ + sub r7, r7, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str fp, [r3, #28] │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldr r1, [pc, #112] @ 829d0 <__cxa_atexit@plt+0x76970> │ │ │ │ + lsl r0, r0, #16 │ │ │ │ + orr r0, r0, r2, lsl #24 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + orr r2, sl, lr │ │ │ │ + orr fp, r0, r9, lsl #8 │ │ │ │ + str r1, [r3, #24] │ │ │ │ + ldr r1, [pc, #88] @ 829d4 <__cxa_atexit@plt+0x76974> │ │ │ │ + orr r2, r2, r8, lsl #8 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [pc, #64] @ 829d8 <__cxa_atexit@plt+0x76978> │ │ │ │ + add r1, r1, #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + orr r1, fp, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r3, r6, #31 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01828898 │ │ │ │ + ldrdeq r8, [r2, r0] │ │ │ │ + orreq r8, r2, ip, lsr sl │ │ │ │ + cmneq r1, r8, lsl r8 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 829f0 <__cxa_atexit@plt+0x76990> │ │ │ │ - ldr r3, [pc, #116] @ 82a00 <__cxa_atexit@plt+0x769a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 829c0 <__cxa_atexit@plt+0x76960> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 829d0 <__cxa_atexit@plt+0x76970> │ │ │ │ - ldr r7, [pc, #84] @ 82a08 <__cxa_atexit@plt+0x769a8> │ │ │ │ - ldr r0, [pc, #84] @ 82a0c <__cxa_atexit@plt+0x769ac> │ │ │ │ + bhi 82a24 <__cxa_atexit@plt+0x769c4> │ │ │ │ + ldr r7, [pc, #52] @ 82a34 <__cxa_atexit@plt+0x769d4> │ │ │ │ + tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 82a18 <__cxa_atexit@plt+0x769b8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 82a48 <__cxa_atexit@plt+0x769e8> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - addeq r3, r7, #1 │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r3, [pc, #32] @ 82a04 <__cxa_atexit@plt+0x769a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 82a10 <__cxa_atexit@plt+0x769b0> │ │ │ │ + ldr r7, [pc, #12] @ 82a38 <__cxa_atexit@plt+0x769d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r8, r2, r4, asr #21 │ │ │ │ - cmneq r1, ip, ror #4 │ │ │ │ - cmneq r1, r8, ror #4 │ │ │ │ - cmneq r1, r8, lsr r2 │ │ │ │ - cmneq r1, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r4, lsr sl │ │ │ │ + ldrheq r3, [r1, #-124]! @ 0xffffff84 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 82a4c <__cxa_atexit@plt+0x769ec> │ │ │ │ - ldr r7, [pc, #56] @ 82a74 <__cxa_atexit@plt+0x76a14> │ │ │ │ - ldr r0, [pc, #56] @ 82a78 <__cxa_atexit@plt+0x76a18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 82b10 <__cxa_atexit@plt+0x76ab0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 82ac4 <__cxa_atexit@plt+0x76a64> │ │ │ │ + ldr r1, [pc, #176] @ 82b20 <__cxa_atexit@plt+0x76ac0> │ │ │ │ + ldr lr, [pc, #176] @ 82b24 <__cxa_atexit@plt+0x76ac4> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + mov r6, r5 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 82af4 <__cxa_atexit@plt+0x76a94> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 82b28 <__cxa_atexit@plt+0x76ac8> │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 82b2c <__cxa_atexit@plt+0x76acc> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 82b08 <__cxa_atexit@plt+0x76aa8> │ │ │ │ + b 82b38 <__cxa_atexit@plt+0x76ad8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 82a70 <__cxa_atexit@plt+0x76a10> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, r4, asr #20 │ │ │ │ - cmneq r1, r0, ror #3 │ │ │ │ - ldrsbeq r5, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - cmneq r1, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #8 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi 82ad8 <__cxa_atexit@plt+0x76a78> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 82ad0 <__cxa_atexit@plt+0x76a70> │ │ │ │ - ldr sl, [pc, #48] @ 82ae0 <__cxa_atexit@plt+0x76a80> │ │ │ │ - ldr r3, [pc, #48] @ 82ae4 <__cxa_atexit@plt+0x76a84> │ │ │ │ - mov r9, #3 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r8, #0 │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0x018286b0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 82c28 <__cxa_atexit@plt+0x76bc8> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ + ldrb r2, [r1, #1] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + str r0, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldrb fp, [r1, #2] │ │ │ │ + ldrb ip, [r1, #6] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r9, [r1, #7] │ │ │ │ + ldrb r0, [r1, #5] │ │ │ │ + ldrb lr, [r1, #4] │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r4, [pc, #136] @ 82c34 <__cxa_atexit@plt+0x76bd4> │ │ │ │ + lsl r2, r2, #16 │ │ │ │ + sub r1, r1, #8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + orr r2, r2, r8, lsl #24 │ │ │ │ + str r4, [r3, #24] │ │ │ │ + add r4, r7, #8 │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [pc, #108] @ 82c38 <__cxa_atexit@plt+0x76bd8> │ │ │ │ + lsl r7, lr, #24 │ │ │ │ + orr r7, r7, r0, lsl #16 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + orr r7, r7, r9 │ │ │ │ + orr r2, r2, fp, lsl #8 │ │ │ │ + str r4, [r3, #16] │ │ │ │ + orr r4, r7, ip, lsl #8 │ │ │ │ + ldr r7, [pc, #80] @ 82c3c <__cxa_atexit@plt+0x76bdc> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + orr r2, r2, r1 │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + str r4, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r4, r6, #31 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + ldmib sp, {r4, sl} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r2, ip, asr #12 │ │ │ │ + orreq r8, r2, r0, lsl #11 │ │ │ │ + orreq r8, r2, r8, ror #15 │ │ │ │ + ldrheq r3, [r1, #-88]! @ 0xffffffa8 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 82c6c <__cxa_atexit@plt+0x76c0c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r8, r2, r4, lsl #10 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 82c9c <__cxa_atexit@plt+0x76c3c> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 82cac <__cxa_atexit@plt+0x76c4c> │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 82c94 <__cxa_atexit@plt+0x76c34> │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #12] @ 82cb0 <__cxa_atexit@plt+0x76c50> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, ror #31 │ │ │ │ - orreq r8, r2, ip, ror r6 │ │ │ │ - cmneq r1, ip, asr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 82b44 <__cxa_atexit@plt+0x76ae4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 82b3c <__cxa_atexit@plt+0x76adc> │ │ │ │ - ldr r8, [pc, #48] @ 82b4c <__cxa_atexit@plt+0x76aec> │ │ │ │ - ldr r9, [pc, #48] @ 82b50 <__cxa_atexit@plt+0x76af0> │ │ │ │ - ldr r3, [pc, #48] @ 82b54 <__cxa_atexit@plt+0x76af4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsr r7 │ │ │ │ + cmneq r1, r4, asr #15 │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + b 82ed0 <__cxa_atexit@plt+0x76e70> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #36 @ 0x24 │ │ │ │ + mov r1, sl │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 82d2c <__cxa_atexit@plt+0x76ccc> │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov sl, r6 │ │ │ │ + ldmib r7, {r6, ip} │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r3, [r7, #24] │ │ │ │ + ldr r7, [pc, #52] @ 82d38 <__cxa_atexit@plt+0x76cd8> │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r0, r5, #32 │ │ │ │ + stm r0, {r2, r6, ip} │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, sl │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, sl, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #12 │ │ │ │ + cmp ip, r9 │ │ │ │ + bcc 82e74 <__cxa_atexit@plt+0x76e14> │ │ │ │ + str r4, [sp, #16] │ │ │ │ + str fp, [sp, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + ldr r7, [pc, #324] @ 82eac <__cxa_atexit@plt+0x76e4c> │ │ │ │ + add r1, r5, #12 │ │ │ │ + mov r0, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr lr, [r0, #4]! │ │ │ │ + ldr r8, [r2, #32]! │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r7, [r2, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r1, #8] │ │ │ │ + str lr, [r1] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + ldr fp, [r2, #-28] @ 0xffffffe4 │ │ │ │ + ldmdb r2, {r3, r4} │ │ │ │ + str r1, [sp, #20] │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + str fp, [r6, #12] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + str r1, [r2] │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r2, #-12] │ │ │ │ + ldr fp, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + str r4, [r2, #-8] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + sub r4, r9, #6 │ │ │ │ + cmp ip, r3 │ │ │ │ + str r7, [r2, #8] │ │ │ │ + str sl, [r0] │ │ │ │ + str fp, [r2, #4] │ │ │ │ + str r8, [sp, #12] │ │ │ │ + str r8, [r2, #-4] │ │ │ │ + bcc 82e84 <__cxa_atexit@plt+0x76e24> │ │ │ │ + mov r8, r4 │ │ │ │ + orrs r1, lr, sl │ │ │ │ + beq 82e50 <__cxa_atexit@plt+0x76df0> │ │ │ │ + ldr r0, [pc, #184] @ 82eb4 <__cxa_atexit@plt+0x76e54> │ │ │ │ + ldr r1, [sp, #20] │ │ │ │ + ldr r4, [sp] │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r9, [sp, #4] │ │ │ │ + ldr r7, [r1, #4] │ │ │ │ + str r0, [r6, #16]! │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ + subs r5, lr, #1 │ │ │ │ + sbc r0, sl, #0 │ │ │ │ + str fp, [r6, #4] │ │ │ │ + str r4, [r6, #8] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #88] @ 82eb0 <__cxa_atexit@plt+0x76e50> │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r0] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, r9 │ │ │ │ + b 13775b8 <__cxa_atexit@plt+0x136b558> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + str r4, [r1] │ │ │ │ + ldr r4, [sp, #16] │ │ │ │ + mov r7, #28 │ │ │ │ + ldr fp, [sp, #24] │ │ │ │ + mov r5, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldrsheq sp, [fp, #-215] @ 0xffffff29 │ │ │ │ - cmneq r1, r4, lsl r1 │ │ │ │ - orreq r8, r2, ip, lsl #12 │ │ │ │ - cmneq r1, ip, ror #1 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr sl, [pc, #12] @ 82b78 <__cxa_atexit@plt+0x76b18> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ - ldrsbeq r5, [r1, #-8]! │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 82bd8 <__cxa_atexit@plt+0x76b78> │ │ │ │ + orreq r8, r2, ip, ror #7 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + andeq r0, r0, r9, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + mov ip, r8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 82be0 <__cxa_atexit@plt+0x76b80> │ │ │ │ - ldr r5, [pc, #76] @ 82bfc <__cxa_atexit@plt+0x76b9c> │ │ │ │ - ldr r1, [pc, #76] @ 82c00 <__cxa_atexit@plt+0x76ba0> │ │ │ │ - ldr r2, [pc, #76] @ 82c04 <__cxa_atexit@plt+0x76ba4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + bcc 82f60 <__cxa_atexit@plt+0x76f00> │ │ │ │ + ldrd r0, [r5] │ │ │ │ + orrs r2, r0, r1 │ │ │ │ + beq 82f48 <__cxa_atexit@plt+0x76ee8> │ │ │ │ + ldr lr, [pc, #124] @ 82f78 <__cxa_atexit@plt+0x76f18> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + subs r0, r0, #1 │ │ │ │ + sbc r2, r1, #0 │ │ │ │ + add sl, r5, #8 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, fp │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr fp, [sp] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + add r5, r5, #20 │ │ │ │ + stmib r3, {r1, lr} │ │ │ │ + str ip, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r6, [pc, #36] @ 82f74 <__cxa_atexit@plt+0x76f14> │ │ │ │ + mov r8, ip │ │ │ │ + add r6, pc, r6 │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 13775b8 <__cxa_atexit@plt+0x136b558> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str ip, [r5, #-4]! │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + andeq r0, r0, r6, lsl #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + str r3, [r5, #20]! │ │ │ │ + sub sl, r5, #16 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + mov r7, r3 │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + str r9, [sp, #48] @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r8, [sp, #44] @ 0x2c │ │ │ │ + bhi 8318c <__cxa_atexit@plt+0x7712c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc 83194 <__cxa_atexit@plt+0x77134> │ │ │ │ + str r4, [sp, #36] @ 0x24 │ │ │ │ + ldr r4, [r5] │ │ │ │ + str fp, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #24] │ │ │ │ + str r2, [sp, #28] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [sp, #32] │ │ │ │ + ldrb r2, [r4] │ │ │ │ + ldr lr, [r7, #4] │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + str r2, [sp, #20] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ + ldrb fp, [r4, #7] │ │ │ │ + ldrb r9, [r4, #5] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldrb r2, [r4, #2] │ │ │ │ + add r8, sl, #8 │ │ │ │ + sub r0, r0, #8 │ │ │ │ + str r2, [sp, #16] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ + str r2, [sp, #12] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ + ldr sl, [pc, #400] @ 831e8 <__cxa_atexit@plt+0x77188> │ │ │ │ + add r4, r4, #8 │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #4] │ │ │ │ + ldr r7, [pc, #384] @ 831ec <__cxa_atexit@plt+0x7718c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r4, [r6, #20] │ │ │ │ + ldr r4, [sp, #44] @ 0x2c │ │ │ │ + str r1, [r6, #16] │ │ │ │ + sub r1, ip, #19 │ │ │ │ + str r4, [r5, #-8] │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ + str r3, [sp] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + lsl r1, r2, #24 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + orr r1, r1, r9, lsl #16 │ │ │ │ + orr r1, r1, fp │ │ │ │ + orr sl, r1, r7, lsl #8 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + sub r0, ip, #11 │ │ │ │ + lsl r1, r7, #16 │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r4, [r5, #-4] │ │ │ │ + orr r1, r1, r7, lsl #24 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + orr r1, r1, r7, lsl #8 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + orr fp, r1, r7 │ │ │ │ + ldr r7, [sp, #24] │ │ │ │ + add r1, r6, #52 @ 0x34 │ │ │ │ + strd sl, [r7] │ │ │ │ + ldr r7, [sp, #28] │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 831b8 <__cxa_atexit@plt+0x77158> │ │ │ │ + orrs r7, sl, fp │ │ │ │ + beq 83160 <__cxa_atexit@plt+0x77100> │ │ │ │ + ldr r4, [pc, #252] @ 831fc <__cxa_atexit@plt+0x7719c> │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ + mov r8, lr │ │ │ │ + add r4, pc, r4 │ │ │ │ + subs lr, sl, #1 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r4, [r6, #28]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + ldr r2, [pc, #224] @ 83200 <__cxa_atexit@plt+0x771a0> │ │ │ │ + sbc r9, fp, #0 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r4, [sp] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + ldr r9, [sp, #44] @ 0x2c │ │ │ │ + str r4, [r6, #8] │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr sl, [sp, #48] @ 0x30 │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r8, [r6, #4] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r0 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #136] @ 831f0 <__cxa_atexit@plt+0x77190> │ │ │ │ + mov r6, ip │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #124] @ 831f4 <__cxa_atexit@plt+0x77194> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + b 13775b8 <__cxa_atexit@plt+0x136b558> │ │ │ │ + mov ip, r6 │ │ │ │ + b 8319c <__cxa_atexit@plt+0x7713c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r6, [sp, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r5, #-12]! │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ + stmib r5, {r6, sl} │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldr r4, [sp, #36] @ 0x24 │ │ │ │ + mov r7, #28 │ │ │ │ + mov r6, r1 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #40] @ 831f8 <__cxa_atexit@plt+0x77198> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #40] @ 0x28 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [sp, #32] │ │ │ │ + bx r0 │ │ │ │ + strdeq r8, [r2, r8] │ │ │ │ + @ instruction: 0x01828194 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + strdeq r7, [r2, r0] │ │ │ │ + strexeq r7, r8, [r2] │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + orreq r8, r2, r4, asr #32 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 832b0 <__cxa_atexit@plt+0x77250> │ │ │ │ + ldr r2, [pc, #148] @ 832b8 <__cxa_atexit@plt+0x77258> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r2, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 83290 <__cxa_atexit@plt+0x77230> │ │ │ │ + ldr lr, [pc, #108] @ 832bc <__cxa_atexit@plt+0x7725c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r0, #3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 832a0 <__cxa_atexit@plt+0x77240> │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ + ldr lr, [r0, #3] │ │ │ │ + ldr r0, [r0, #11] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 82be8 <__cxa_atexit@plt+0x76b88> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 82bf8 <__cxa_atexit@plt+0x76b98> │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [r0] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, ror r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0x015bdc90 │ │ │ │ - cmneq r1, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 82c2c <__cxa_atexit@plt+0x76bcc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 83314 <__cxa_atexit@plt+0x772b4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, r4, lsl #31 │ │ │ │ - cmneq r1, r0, lsr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + beq 8330c <__cxa_atexit@plt+0x772ac> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + @ instruction: 0xfffff914 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r8, lsr #29 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82cbc <__cxa_atexit@plt+0x76c5c> │ │ │ │ - ldr r7, [pc, #152] @ 82cf4 <__cxa_atexit@plt+0x76c94> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 82cac <__cxa_atexit@plt+0x76c4c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 82cd4 <__cxa_atexit@plt+0x76c74> │ │ │ │ - ldr r7, [pc, #124] @ 82d00 <__cxa_atexit@plt+0x76ca0> │ │ │ │ - ldr r1, [pc, #124] @ 82d04 <__cxa_atexit@plt+0x76ca4> │ │ │ │ - ldr r2, [pc, #124] @ 82d08 <__cxa_atexit@plt+0x76ca8> │ │ │ │ + bhi 83394 <__cxa_atexit@plt+0x77334> │ │ │ │ + ldr r7, [pc, #52] @ 833a8 <__cxa_atexit@plt+0x77348> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 83388 <__cxa_atexit@plt+0x77328> │ │ │ │ + mov r7, r9 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 82cfc <__cxa_atexit@plt+0x76c9c> │ │ │ │ + ldr r7, [pc, #16] @ 833ac <__cxa_atexit@plt+0x7734c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 82cf8 <__cxa_atexit@plt+0x76c98> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r8, asr #1 │ │ │ │ + cmneq r1, r8, asr #28 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 834d4 <__cxa_atexit@plt+0x77474> │ │ │ │ + ldr r8, [pc, #264] @ 834e0 <__cxa_atexit@plt+0x77480> │ │ │ │ + add lr, r7, #3 │ │ │ │ + mov r3, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldm lr, {r9, ip, lr} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r8, [pc, #232] @ 834e4 <__cxa_atexit@plt+0x77484> │ │ │ │ + str r0, [r3, #4] │ │ │ │ + mov r0, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r0, #8]! │ │ │ │ + rsb r8, lr, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + blt 8346c <__cxa_atexit@plt+0x7740c> │ │ │ │ + ldr r3, [pc, #192] @ 834e8 <__cxa_atexit@plt+0x77488> │ │ │ │ + ldr lr, [pc, #192] @ 834ec <__cxa_atexit@plt+0x7748c> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + tst r1, #3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + beq 834c0 <__cxa_atexit@plt+0x77460> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r3, [pc, #148] @ 834f0 <__cxa_atexit@plt+0x77490> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #124] @ 834f4 <__cxa_atexit@plt+0x77494> │ │ │ │ + ldr r7, [r2, #16]! │ │ │ │ + add r6, r3, #20 │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str ip, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + str r9, [r2] │ │ │ │ + beq 834cc <__cxa_atexit@plt+0x7746c> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str lr, [r5, #24] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmneq r1, r4, lsl #31 │ │ │ │ - ldrheq r4, [r1, #-240]! @ 0xffffff10 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmpeq fp, r0, asr #23 │ │ │ │ - cmneq r1, r8, asr pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + orreq r7, r2, r4, lsl #26 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldmdb r5, {r1, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 82fc4 <__cxa_atexit@plt+0x76f64> │ │ │ │ + ldrsbeq r2, [r1, #-200]! @ 0xffffff38 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 8354c <__cxa_atexit@plt+0x774ec> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r7, r2, r4, lsr #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82d64 <__cxa_atexit@plt+0x76d04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 82d6c <__cxa_atexit@plt+0x76d0c> │ │ │ │ - ldr r2, [pc, #76] @ 82d8c <__cxa_atexit@plt+0x76d2c> │ │ │ │ - ldr r1, [pc, #76] @ 82d90 <__cxa_atexit@plt+0x76d30> │ │ │ │ - ldr r3, [pc, #76] @ 82d94 <__cxa_atexit@plt+0x76d34> │ │ │ │ + bhi 8357c <__cxa_atexit@plt+0x7751c> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 8358c <__cxa_atexit@plt+0x7752c> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 82d74 <__cxa_atexit@plt+0x76d14> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 82d88 <__cxa_atexit@plt+0x76d28> │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 83574 <__cxa_atexit@plt+0x77514> │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 83590 <__cxa_atexit@plt+0x77530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, ror #29 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - cmpeq fp, r0, lsl #22 │ │ │ │ - cmneq r1, r8, asr #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + cmneq r1, r4, ror #29 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, asr #29 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 82e4c <__cxa_atexit@plt+0x76dec> │ │ │ │ - ldr r6, [pc, #188] @ 82e7c <__cxa_atexit@plt+0x76e1c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - beq 82df4 <__cxa_atexit@plt+0x76d94> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #4 │ │ │ │ - bcs 82e08 <__cxa_atexit@plt+0x76da8> │ │ │ │ - ldr r6, [pc, #164] @ 82e84 <__cxa_atexit@plt+0x76e24> │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 82e60 <__cxa_atexit@plt+0x76e00> │ │ │ │ - ldr r5, [pc, #108] @ 82e8c <__cxa_atexit@plt+0x76e2c> │ │ │ │ - ldr r1, [pc, #108] @ 82e90 <__cxa_atexit@plt+0x76e30> │ │ │ │ - ldr r2, [pc, #108] @ 82e94 <__cxa_atexit@plt+0x76e34> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #52] @ 82e88 <__cxa_atexit@plt+0x76e28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 835e4 <__cxa_atexit@plt+0x77584> │ │ │ │ + ldr r7, [pc, #52] @ 835f8 <__cxa_atexit@plt+0x77598> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 835d8 <__cxa_atexit@plt+0x77578> │ │ │ │ + mov r7, r9 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 82e80 <__cxa_atexit@plt+0x76e20> │ │ │ │ + ldr r7, [pc, #16] @ 835fc <__cxa_atexit@plt+0x7759c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - ldrsheq r4, [r1, #-220]! @ 0xffffff24 │ │ │ │ - orreq r8, r2, r4, asr #13 │ │ │ │ - cmneq r1, r8, lsr #28 │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - cmpeq fp, r4, lsr #20 │ │ │ │ - cmneq r1, ip, asr #27 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + cmneq r1, r8, ror lr │ │ │ │ + cmneq r1, r0, lsl pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs 82ed0 <__cxa_atexit@plt+0x76e70> │ │ │ │ - ldr r6, [pc, #128] @ 82f3c <__cxa_atexit@plt+0x76edc> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 82f14 <__cxa_atexit@plt+0x76eb4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 82f1c <__cxa_atexit@plt+0x76ebc> │ │ │ │ - ldr r2, [pc, #80] @ 82f40 <__cxa_atexit@plt+0x76ee0> │ │ │ │ - ldr r1, [pc, #80] @ 82f44 <__cxa_atexit@plt+0x76ee4> │ │ │ │ - ldr r3, [pc, #80] @ 82f48 <__cxa_atexit@plt+0x76ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub sl, r5, #8 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 83660 <__cxa_atexit@plt+0x77600> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 83658 <__cxa_atexit@plt+0x775f8> │ │ │ │ + ldr r3, [pc, #52] @ 83668 <__cxa_atexit@plt+0x77608> │ │ │ │ + ldr r9, [pc, #52] @ 8366c <__cxa_atexit@plt+0x7760c> │ │ │ │ + ldr r2, [pc, #52] @ 83670 <__cxa_atexit@plt+0x77610> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 82f24 <__cxa_atexit@plt+0x76ec4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 82f38 <__cxa_atexit@plt+0x76ed8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r8, r3, #2 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, sl │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, lsr sp │ │ │ │ - orreq r8, r2, r8, ror #11 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - cmpeq fp, r0, asr r9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r2, [r1, #-228]! @ 0xffffff1c │ │ │ │ + cmneq r1, r4, asr #29 │ │ │ │ + strdeq r7, [r2, r0] │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 82fe8 <__cxa_atexit@plt+0x76f88> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 83010 <__cxa_atexit@plt+0x76fb0> │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bne 82f90 <__cxa_atexit@plt+0x76f30> │ │ │ │ - ldr r7, [pc, #144] @ 83018 <__cxa_atexit@plt+0x76fb8> │ │ │ │ + bhi 83714 <__cxa_atexit@plt+0x776b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #160] @ 8373c <__cxa_atexit@plt+0x776dc> │ │ │ │ + cmp r2, r8 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + bne 836b8 <__cxa_atexit@plt+0x77658> │ │ │ │ + ldr r7, [pc, #148] @ 83744 <__cxa_atexit@plt+0x776e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - add r8, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ + add r9, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 82ff4 <__cxa_atexit@plt+0x76f94> │ │ │ │ - ldr r7, [pc, #112] @ 8301c <__cxa_atexit@plt+0x76fbc> │ │ │ │ - ldr r2, [pc, #112] @ 83020 <__cxa_atexit@plt+0x76fc0> │ │ │ │ + bcc 83720 <__cxa_atexit@plt+0x776c0> │ │ │ │ + ldr r7, [pc, #116] @ 83748 <__cxa_atexit@plt+0x776e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 83024 <__cxa_atexit@plt+0x76fc4> │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #12]! │ │ │ │ + ldr r2, [pc, #108] @ 8374c <__cxa_atexit@plt+0x776ec> │ │ │ │ + sub r7, r3, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #100] @ 83750 <__cxa_atexit@plt+0x776f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r7, [r6, #28] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #28] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 83014 <__cxa_atexit@plt+0x76fb4> │ │ │ │ + ldr r7, [pc, #24] @ 83740 <__cxa_atexit@plt+0x776e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, r4, asr #3 │ │ │ │ - cmneq r1, r4, lsl #25 │ │ │ │ - orreq r8, r2, r0, ror #3 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x0182819c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83068 <__cxa_atexit@plt+0x77008> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83070 <__cxa_atexit@plt+0x77010> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83074 <__cxa_atexit@plt+0x77014> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r8, r2, ip, ror #1 │ │ │ │ - orreq r8, r2, ip, asr #8 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ + @ instruction: 0x01827a9c │ │ │ │ + cmneq r1, r8, lsl #28 │ │ │ │ + @ instruction: 0x01827ab8 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + orreq r7, r2, ip, ror sl │ │ │ │ + orreq r7, r2, r8, ror #20 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 830d8 <__cxa_atexit@plt+0x77078> │ │ │ │ - ldr r3, [pc, #80] @ 830f0 <__cxa_atexit@plt+0x77090> │ │ │ │ - ldr r2, [pc, #80] @ 830f4 <__cxa_atexit@plt+0x77094> │ │ │ │ - ldr r1, [pc, #80] @ 830f8 <__cxa_atexit@plt+0x77098> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ + bcc 837b8 <__cxa_atexit@plt+0x77758> │ │ │ │ + ldr r3, [pc, #84] @ 837d0 <__cxa_atexit@plt+0x77770> │ │ │ │ ldr r0, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + ldr r2, [pc, #72] @ 837d4 <__cxa_atexit@plt+0x77774> │ │ │ │ add lr, r7, #24 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ + sub r3, r6, #15 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ 837d8 <__cxa_atexit@plt+0x77778> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 830fc <__cxa_atexit@plt+0x7709c> │ │ │ │ + ldr r7, [pc, #28] @ 837dc <__cxa_atexit@plt+0x7777c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - strheq r8, [r2, r0] │ │ │ │ - cmneq r1, r4, lsr #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8319c <__cxa_atexit@plt+0x7713c> │ │ │ │ - ldr r3, [pc, #208] @ 831f0 <__cxa_atexit@plt+0x77190> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 8318c <__cxa_atexit@plt+0x7712c> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 831ac <__cxa_atexit@plt+0x7714c> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + orreq r7, r2, ip, asr #19 │ │ │ │ + @ instruction: 0x018279b8 │ │ │ │ + cmneq r1, r4, ror sp │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 83c2c <__cxa_atexit@plt+0x77bcc> │ │ │ │ + cmneq r1, ip, lsr sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83844 <__cxa_atexit@plt+0x777e4> │ │ │ │ + ldr lr, [pc, #68] @ 8384c <__cxa_atexit@plt+0x777ec> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #56] @ 83850 <__cxa_atexit@plt+0x777f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #48] @ 83854 <__cxa_atexit@plt+0x777f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1318344 <__cxa_atexit@plt+0x130c2e4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orreq r7, r2, r0, lsr #18 │ │ │ │ + orreq r7, r2, ip, lsl r9 │ │ │ │ + cmneq r1, ip, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + bmi 838e4 <__cxa_atexit@plt+0x77884> │ │ │ │ + beq 838fc <__cxa_atexit@plt+0x7789c> │ │ │ │ + ldr r7, [pc, #184] @ 83934 <__cxa_atexit@plt+0x778d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 831d4 <__cxa_atexit@plt+0x77174> │ │ │ │ - ldr r7, [pc, #176] @ 83200 <__cxa_atexit@plt+0x771a0> │ │ │ │ - ldr r2, [pc, #176] @ 83204 <__cxa_atexit@plt+0x771a4> │ │ │ │ - ldr r1, [pc, #176] @ 83208 <__cxa_atexit@plt+0x771a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ + cmp r2, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + bcc 83914 <__cxa_atexit@plt+0x778b4> │ │ │ │ + ldr r7, [pc, #172] @ 83948 <__cxa_atexit@plt+0x778e8> │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r2, [pc, #156] @ 8394c <__cxa_atexit@plt+0x778ec> │ │ │ │ + sub r7, r3, #15 │ │ │ │ + add lr, r6, #16 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #140] @ 83950 <__cxa_atexit@plt+0x778f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + sub r8, r3, #6 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stm lr, {r0, r1, r2, r7} │ │ │ │ + str r6, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 831fc <__cxa_atexit@plt+0x7719c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 13790ec <__cxa_atexit@plt+0x136d08c> │ │ │ │ + ldr r7, [pc, #84] @ 83940 <__cxa_atexit@plt+0x778e0> │ │ │ │ + ldr r0, [pc, #84] @ 83944 <__cxa_atexit@plt+0x778e4> │ │ │ │ + add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #3 │ │ │ │ - bls 83138 <__cxa_atexit@plt+0x770d8> │ │ │ │ - ldr r7, [pc, #48] @ 831f8 <__cxa_atexit@plt+0x77198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 831f4 <__cxa_atexit@plt+0x77194> │ │ │ │ + ldr r3, [pc, #56] @ 8393c <__cxa_atexit@plt+0x778dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 13790ec <__cxa_atexit@plt+0x136d08c> │ │ │ │ + ldr r7, [pc, #28] @ 83938 <__cxa_atexit@plt+0x778d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r9, #0 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r1, r4, lsr #21 │ │ │ │ - orreq r7, r2, r0, lsr #31 │ │ │ │ - cmneq r1, r8, ror #21 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - orreq r8, r2, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmneq r1, r4, lsl ip │ │ │ │ + orreq r7, r2, r4, ror #16 │ │ │ │ + cmneq r1, r8, lsr ip │ │ │ │ + cmneq r1, r4, lsr ip │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq r7, r2, r4, lsr #17 │ │ │ │ + @ instruction: 0x01827890 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8327c <__cxa_atexit@plt+0x7721c> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 832a4 <__cxa_atexit@plt+0x77244> │ │ │ │ - ldr r7, [pc, #136] @ 832c8 <__cxa_atexit@plt+0x77268> │ │ │ │ - ldr r2, [pc, #136] @ 832cc <__cxa_atexit@plt+0x7726c> │ │ │ │ - ldr r1, [pc, #136] @ 832d0 <__cxa_atexit@plt+0x77270> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r8, r7 │ │ │ │ + b 13790ec <__cxa_atexit@plt+0x136d08c> │ │ │ │ + ldrheq r2, [r1, #-184]! @ 0xffffff48 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r2, r7 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 83a18 <__cxa_atexit@plt+0x779b8> │ │ │ │ + ldr lr, [pc, #164] @ 83a38 <__cxa_atexit@plt+0x779d8> │ │ │ │ + ldr r7, [r2, #20] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + ldr r0, [r2, #12] │ │ │ │ + ldr r8, [r2, #16] │ │ │ │ + ldr r9, [pc, #148] @ 83a3c <__cxa_atexit@plt+0x779dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r7, #3 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str r8, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + beq 83a10 <__cxa_atexit@plt+0x779b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #20 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc 83a28 <__cxa_atexit@plt+0x779c8> │ │ │ │ + ldr r9, [pc, #92] @ 83a40 <__cxa_atexit@plt+0x779e0> │ │ │ │ + ldr r2, [pc, #92] @ 83a44 <__cxa_atexit@plt+0x779e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r6, [r3, #-12] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + mov r6, lr │ │ │ │ + str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + b dff19c <__cxa_atexit@plt+0xdf313c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, lr │ │ │ │ + mov r0, #20 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + orreq r7, r2, ip, lsl #15 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + strdeq r7, [r2, r0] │ │ │ │ + ldrsbeq r2, [r1, #-172]! @ 0xffffff54 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83a9c <__cxa_atexit@plt+0x77a3c> │ │ │ │ + ldr r2, [pc, #56] @ 83aa8 <__cxa_atexit@plt+0x77a48> │ │ │ │ + ldr r1, [pc, #56] @ 83aac <__cxa_atexit@plt+0x77a4c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r1, [r5] │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + b dff19c <__cxa_atexit@plt+0xdf313c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + orreq r7, r2, r4, ror #18 │ │ │ │ + cmneq r1, r0, ror sl │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83b04 <__cxa_atexit@plt+0x77aa4> │ │ │ │ + ldr lr, [pc, #56] @ 83b14 <__cxa_atexit@plt+0x77ab4> │ │ │ │ + ldmib r7, {r1, ip} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stm lr, {r0, r1, ip} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmneq r1, ip, lsl sl │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 83bcc <__cxa_atexit@plt+0x77b6c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83bd8 <__cxa_atexit@plt+0x77b78> │ │ │ │ + add lr, r7, #8 │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldm lr, {r0, r2, lr} │ │ │ │ + ldr r7, [r7, #20] │ │ │ │ + ldr ip, [pc, #168] @ 83c08 <__cxa_atexit@plt+0x77ba8> │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldm r5, {sl, ip} │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + bhi 83be8 <__cxa_atexit@plt+0x77b88> │ │ │ │ + ldr r0, [pc, #112] @ 83c0c <__cxa_atexit@plt+0x77bac> │ │ │ │ + tst r8, #3 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + beq 83bbc <__cxa_atexit@plt+0x77b5c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #3 │ │ │ │ - bls 83224 <__cxa_atexit@plt+0x771c4> │ │ │ │ - ldr r7, [pc, #44] @ 832c4 <__cxa_atexit@plt+0x77264> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 832c0 <__cxa_atexit@plt+0x77260> │ │ │ │ + ldr r7, [pc, #32] @ 83c10 <__cxa_atexit@plt+0x77bb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffff814 │ │ │ │ + cmneq r1, r4, ror r8 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + cmneq r1, r8, lsl r9 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + mov ip, r8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 83cac <__cxa_atexit@plt+0x77c4c> │ │ │ │ + ldr lr, [pc, #176] @ 83cf8 <__cxa_atexit@plt+0x77c98> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + mov r0, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add lr, r0, #12 │ │ │ │ + ldm r5, {r3, r8} │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + add r2, r0, #36 @ 0x24 │ │ │ │ + cmp r1, r2 │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str ip, [r0, #4] │ │ │ │ + str r9, [r0, #8] │ │ │ │ + bcc 83cd0 <__cxa_atexit@plt+0x77c70> │ │ │ │ + ldr r1, [pc, #128] @ 83d04 <__cxa_atexit@plt+0x77ca4> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #28]! │ │ │ │ + str r6, [r5, #24] │ │ │ │ + stmib r6, {r0, r7, sl} │ │ │ │ + mov r7, sl │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r2 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #76] @ 83d00 <__cxa_atexit@plt+0x77ca0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str ip, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r4, [r1, #-148]! @ 0xffffff6c │ │ │ │ - ldrdeq r7, [r2, r0] │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - orreq r7, r2, r0, lsl pc │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 83394 <__cxa_atexit@plt+0x77334> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + ldr r7, [pc, #36] @ 83cfc <__cxa_atexit@plt+0x77c9c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str sl, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmneq r1, r8, ror #10 │ │ │ │ + cmneq r1, ip, lsl #17 │ │ │ │ + @ instruction: 0xffff4818 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 83c2c <__cxa_atexit@plt+0x77bcc> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, sl │ │ │ │ + cmneq r1, ip, lsr #16 │ │ │ │ + andeq r0, sl, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 83c2c <__cxa_atexit@plt+0x77bcc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 833a0 <__cxa_atexit@plt+0x77340> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 83358 <__cxa_atexit@plt+0x772f8> │ │ │ │ - ldr r2, [pc, #148] @ 833c0 <__cxa_atexit@plt+0x77360> │ │ │ │ - ldr r1, [pc, #148] @ 833c4 <__cxa_atexit@plt+0x77364> │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 83d84 <__cxa_atexit@plt+0x77d24> │ │ │ │ + ldm r5, {r7, r8, r9, sl} │ │ │ │ + ldr r2, [pc, #80] @ 83d9c <__cxa_atexit@plt+0x77d3c> │ │ │ │ + ldr lr, [pc, #80] @ 83da0 <__cxa_atexit@plt+0x77d40> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 833c8 <__cxa_atexit@plt+0x77368> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 833d0 <__cxa_atexit@plt+0x77370> │ │ │ │ - ldr r1, [pc, #112] @ 833d4 <__cxa_atexit@plt+0x77374> │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #24] @ 83da4 <__cxa_atexit@plt+0x77d44> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + cmneq r1, ip, asr #15 │ │ │ │ + cmneq r1, ip, lsr #15 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 83e18 <__cxa_atexit@plt+0x77db8> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str sl, [r3] │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 83e20 <__cxa_atexit@plt+0x77dc0> │ │ │ │ + ldr r2, [pc, #104] @ 83e4c <__cxa_atexit@plt+0x77dec> │ │ │ │ + ldr lr, [pc, #104] @ 83e50 <__cxa_atexit@plt+0x77df0> │ │ │ │ + ldmib r5, {r0, r1} │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 833d8 <__cxa_atexit@plt+0x77378> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r2, r6 │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 833cc <__cxa_atexit@plt+0x7736c> │ │ │ │ + ldr r2, [pc, #32] @ 83e48 <__cxa_atexit@plt+0x77de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #24 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, lsr lr │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r7, r2, r4, lsr lr │ │ │ │ - orreq r7, r2, ip, lsl lr │ │ │ │ - cmneq r1, r0, ror #17 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r7, r2, r8, ror #27 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + cmneq r1, r0, lsr r7 │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83ea0 <__cxa_atexit@plt+0x77e40> │ │ │ │ + ldr lr, [pc, #52] @ 83eb0 <__cxa_atexit@plt+0x77e50> │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01827594 │ │ │ │ + cmneq r1, ip, lsr #11 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #8 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 83f50 <__cxa_atexit@plt+0x77ef0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 83f5c <__cxa_atexit@plt+0x77efc> │ │ │ │ + ldmib r7, {r1, ip} │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr lr, [pc, #152] @ 83f8c <__cxa_atexit@plt+0x77f2c> │ │ │ │ + ldm r5, {r0, r2} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8341c <__cxa_atexit@plt+0x773bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83424 <__cxa_atexit@plt+0x773c4> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83428 <__cxa_atexit@plt+0x773c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + bhi 83f6c <__cxa_atexit@plt+0x77f0c> │ │ │ │ + ldr r7, [pc, #112] @ 83f90 <__cxa_atexit@plt+0x77f30> │ │ │ │ + tst r8, #3 │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + beq 83f40 <__cxa_atexit@plt+0x77ee0> │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, lsr sp │ │ │ │ - @ instruction: 0x01828098 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8346c <__cxa_atexit@plt+0x7740c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83474 <__cxa_atexit@plt+0x77414> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83478 <__cxa_atexit@plt+0x77418> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 83f94 <__cxa_atexit@plt+0x77f34> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str ip, [r5, #-20] @ 0xffffffec │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, ror #25 │ │ │ │ - orreq r8, r2, r8, asr #32 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xfffff490 │ │ │ │ + ldrsheq r2, [r1, #-64]! @ 0xffffffc0 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r0, asr #9 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84018 <__cxa_atexit@plt+0x77fb8> │ │ │ │ + ldr r2, [pc, #108] @ 84038 <__cxa_atexit@plt+0x77fd8> │ │ │ │ + ldr lr, [pc, #108] @ 8403c <__cxa_atexit@plt+0x77fdc> │ │ │ │ + ldr r3, [r5] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov r2, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r0, [r7, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #32] @ 84040 <__cxa_atexit@plt+0x77fe0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + cmneq r1, r8, lsr r5 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 83520 <__cxa_atexit@plt+0x774c0> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 834e4 <__cxa_atexit@plt+0x77484> │ │ │ │ - ldr r2, [pc, #136] @ 83538 <__cxa_atexit@plt+0x774d8> │ │ │ │ - ldr r1, [pc, #136] @ 8353c <__cxa_atexit@plt+0x774dc> │ │ │ │ + bcc 8409c <__cxa_atexit@plt+0x7803c> │ │ │ │ + ldm r5, {r7, r8, r9, sl} │ │ │ │ + ldr r2, [pc, #80] @ 840b4 <__cxa_atexit@plt+0x78054> │ │ │ │ + ldr lr, [pc, #80] @ 840b8 <__cxa_atexit@plt+0x78058> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 83540 <__cxa_atexit@plt+0x774e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r5, r5, #16 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #24] @ 840bc <__cxa_atexit@plt+0x7805c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #24 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 83548 <__cxa_atexit@plt+0x774e8> │ │ │ │ - ldr r1, [pc, #92] @ 8354c <__cxa_atexit@plt+0x774ec> │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + ldrheq r2, [r1, #-68]! @ 0xffffffbc │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, ip, lsl #9 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84140 <__cxa_atexit@plt+0x780e0> │ │ │ │ + ldr r2, [pc, #108] @ 84160 <__cxa_atexit@plt+0x78100> │ │ │ │ + ldr lr, [pc, #108] @ 84164 <__cxa_atexit@plt+0x78104> │ │ │ │ + ldr r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 83550 <__cxa_atexit@plt+0x774f0> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 83544 <__cxa_atexit@plt+0x774e4> │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + mov r2, r7 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #8]! │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r1, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + str r0, [r7, #20] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov sl, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #32] @ 84168 <__cxa_atexit@plt+0x78108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x01827cb0 │ │ │ │ - @ instruction: 0x01827c94 │ │ │ │ - cmneq r1, r4, ror #14 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq r7, r2, r8, asr ip │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 83614 <__cxa_atexit@plt+0x775b4> │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + cmneq r1, r0, lsl r4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 842c8 <__cxa_atexit@plt+0x78268> │ │ │ │ + ldrsheq r2, [r1, #-52]! @ 0xffffffcc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 841a8 <__cxa_atexit@plt+0x78148> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 8363c <__cxa_atexit@plt+0x775dc> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 83620 <__cxa_atexit@plt+0x775c0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 835d8 <__cxa_atexit@plt+0x77578> │ │ │ │ - ldr r2, [pc, #148] @ 83640 <__cxa_atexit@plt+0x775e0> │ │ │ │ - ldr r1, [pc, #148] @ 83644 <__cxa_atexit@plt+0x775e4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 83648 <__cxa_atexit@plt+0x775e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 83650 <__cxa_atexit@plt+0x775f0> │ │ │ │ - ldr r1, [pc, #112] @ 83654 <__cxa_atexit@plt+0x775f4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 83658 <__cxa_atexit@plt+0x775f8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldr r2, [pc, #20] @ 841b0 <__cxa_atexit@plt+0x78150> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 923fcc <__cxa_atexit@plt+0x917f6c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8364c <__cxa_atexit@plt+0x775ec> │ │ │ │ + orreq r6, r2, r0, lsr #31 │ │ │ │ + ldrheq r2, [r1, #-48]! @ 0xffffffd0 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84200 <__cxa_atexit@plt+0x781a0> │ │ │ │ + ldr r1, [pc, #48] @ 84210 <__cxa_atexit@plt+0x781b0> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 84274 <__cxa_atexit@plt+0x78214> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 84280 <__cxa_atexit@plt+0x78220> │ │ │ │ + ldr lr, [pc, #88] @ 842ac <__cxa_atexit@plt+0x7824c> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #32] @ 842a8 <__cxa_atexit@plt+0x78248> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01827bb8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x01827bb4 │ │ │ │ - @ instruction: 0x01827b9c │ │ │ │ - cmneq r1, r4, ror #12 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r7, r2, r8, ror #22 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8369c <__cxa_atexit@plt+0x7763c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 836a4 <__cxa_atexit@plt+0x77644> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 836a8 <__cxa_atexit@plt+0x77648> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrheq r1, [r1, #-252]! @ 0xffffff04 │ │ │ │ + @ instruction: 0xffff424c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 84348 <__cxa_atexit@plt+0x782e8> │ │ │ │ + ldr r2, [pc, #164] @ 84388 <__cxa_atexit@plt+0x78328> │ │ │ │ + ldr lr, [pc, #164] @ 8438c <__cxa_atexit@plt+0x7832c> │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r5, #4 │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str lr, [r3, #12]! │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 84368 <__cxa_atexit@plt+0x78308> │ │ │ │ + ldr r1, [pc, #108] @ 84390 <__cxa_atexit@plt+0x78330> │ │ │ │ + tst r7, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + beq 8433c <__cxa_atexit@plt+0x782dc> │ │ │ │ + mov r5, r2 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01827ab8 │ │ │ │ - orreq r7, r2, r8, lsl lr │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r7, [pc, #72] @ 84398 <__cxa_atexit@plt+0x78338> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr lr, [pc, #36] @ 84394 <__cxa_atexit@plt+0x78334> │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, lr │ │ │ │ + bx r1 │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + @ instruction: 0xfffff08c │ │ │ │ + ldrsheq r2, [r1, #-4]! │ │ │ │ + cmneq r1, r4, lsr #4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 842c8 <__cxa_atexit@plt+0x78268> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + cmneq r1, r4, asr #3 │ │ │ │ + andeq r0, r9, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 842c8 <__cxa_atexit@plt+0x78268> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8450c <__cxa_atexit@plt+0x784ac> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 836ec <__cxa_atexit@plt+0x7768c> │ │ │ │ + bhi 843f8 <__cxa_atexit@plt+0x78398> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 836f4 <__cxa_atexit@plt+0x77694> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + ldr r2, [pc, #24] @ 84400 <__cxa_atexit@plt+0x783a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 836f8 <__cxa_atexit@plt+0x77698> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 8b9234 <__cxa_atexit@plt+0x8ad1d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, ror #20 │ │ │ │ - orreq r7, r2, r8, asr #27 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + orreq r6, r2, r4, asr sp │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 837a0 <__cxa_atexit@plt+0x77740> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 83764 <__cxa_atexit@plt+0x77704> │ │ │ │ - ldr r2, [pc, #136] @ 837b8 <__cxa_atexit@plt+0x77758> │ │ │ │ - ldr r1, [pc, #136] @ 837bc <__cxa_atexit@plt+0x7775c> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84444 <__cxa_atexit@plt+0x783e4> │ │ │ │ + ldr r2, [pc, #40] @ 84454 <__cxa_atexit@plt+0x783f4> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 837c0 <__cxa_atexit@plt+0x77760> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 844b8 <__cxa_atexit@plt+0x78458> │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 844c4 <__cxa_atexit@plt+0x78464> │ │ │ │ + ldr lr, [pc, #88] @ 844f0 <__cxa_atexit@plt+0x78490> │ │ │ │ + ldmib r5, {r0, r2} │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 837c8 <__cxa_atexit@plt+0x77768> │ │ │ │ - ldr r1, [pc, #92] @ 837cc <__cxa_atexit@plt+0x7776c> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #32] @ 844ec <__cxa_atexit@plt+0x7848c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 837d0 <__cxa_atexit@plt+0x77770> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + stmib r5, {r1, r8} │ │ │ │ + bx r0 │ │ │ │ + cmneq r1, r8, ror sp │ │ │ │ + @ instruction: 0xffff4008 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + cmneq r1, r4, ror #30 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 84594 <__cxa_atexit@plt+0x78534> │ │ │ │ + ldr r7, [pc, #168] @ 845d0 <__cxa_atexit@plt+0x78570> │ │ │ │ + ldr r3, [pc, #168] @ 845d4 <__cxa_atexit@plt+0x78574> │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #4]! │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r3, [r2, #8]! │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 845b4 <__cxa_atexit@plt+0x78554> │ │ │ │ + ldr r7, [pc, #116] @ 845d8 <__cxa_atexit@plt+0x78578> │ │ │ │ + tst sl, #3 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5] │ │ │ │ + beq 84584 <__cxa_atexit@plt+0x78524> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 837c4 <__cxa_atexit@plt+0x77764> │ │ │ │ + ldr r7, [pc, #68] @ 845e0 <__cxa_atexit@plt+0x78580> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq r7, r2, r0, lsr sl │ │ │ │ - orreq r7, r2, r4, lsl sl │ │ │ │ - cmneq r1, r8, ror #9 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrdeq r7, [r2, r8] │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 83894 <__cxa_atexit@plt+0x77834> │ │ │ │ + ldr r7, [pc, #32] @ 845dc <__cxa_atexit@plt+0x7857c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, sl} │ │ │ │ + str r1, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + @ instruction: 0xffffee4c │ │ │ │ + cmneq r1, r4, lsr #29 │ │ │ │ + ldrsheq r1, [r1, #-240]! @ 0xffffff10 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8450c <__cxa_atexit@plt+0x784ac> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + @ instruction: 0x01711f94 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 8450c <__cxa_atexit@plt+0x784ac> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 846c8 <__cxa_atexit@plt+0x78668> │ │ │ │ + cmneq r1, ip, lsl #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 84644 <__cxa_atexit@plt+0x785e4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 838bc <__cxa_atexit@plt+0x7785c> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 838a0 <__cxa_atexit@plt+0x77840> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 83858 <__cxa_atexit@plt+0x777f8> │ │ │ │ - ldr r2, [pc, #148] @ 838c0 <__cxa_atexit@plt+0x77860> │ │ │ │ - ldr r1, [pc, #148] @ 838c4 <__cxa_atexit@plt+0x77864> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 838c8 <__cxa_atexit@plt+0x77868> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 838d0 <__cxa_atexit@plt+0x77870> │ │ │ │ - ldr r1, [pc, #112] @ 838d4 <__cxa_atexit@plt+0x77874> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 838d8 <__cxa_atexit@plt+0x77878> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldr r2, [pc, #20] @ 8464c <__cxa_atexit@plt+0x785ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 952f30 <__cxa_atexit@plt+0x946ed0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 838cc <__cxa_atexit@plt+0x7786c> │ │ │ │ + orreq r6, r2, r4, lsl #22 │ │ │ │ + cmneq r1, r8, asr #30 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8469c <__cxa_atexit@plt+0x7863c> │ │ │ │ + ldr r1, [pc, #48] @ 846ac <__cxa_atexit@plt+0x7864c> │ │ │ │ + ldmib r7, {r2, r7} │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + mov r7, r2 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, lsr r9 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r7, r2, r4, lsr r9 │ │ │ │ - orreq r7, r2, ip, lsl r9 │ │ │ │ - cmneq r1, r8, ror #7 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r7, r2, r8, ror #17 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 84738 <__cxa_atexit@plt+0x786d8> │ │ │ │ + ldr r3, [pc, #144] @ 84774 <__cxa_atexit@plt+0x78714> │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8391c <__cxa_atexit@plt+0x778bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83924 <__cxa_atexit@plt+0x778c4> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83928 <__cxa_atexit@plt+0x778c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + stmib r7, {r1, r8} │ │ │ │ + bhi 84758 <__cxa_atexit@plt+0x786f8> │ │ │ │ + ldr r7, [pc, #108] @ 84778 <__cxa_atexit@plt+0x78718> │ │ │ │ + tst sl, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9} │ │ │ │ + beq 84728 <__cxa_atexit@plt+0x786c8> │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, sl │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, lsr r8 │ │ │ │ - @ instruction: 0x01827b98 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r7, [pc, #64] @ 84780 <__cxa_atexit@plt+0x78720> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 8477c <__cxa_atexit@plt+0x7871c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + str r2, [r5] │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffeca4 │ │ │ │ + cmneq r1, r0, lsl #26 │ │ │ │ + cmneq r1, r8, ror #28 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 846c8 <__cxa_atexit@plt+0x78668> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + cmneq r1, r0, lsl lr │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 846c8 <__cxa_atexit@plt+0x78668> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 84858 <__cxa_atexit@plt+0x787f8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8396c <__cxa_atexit@plt+0x7790c> │ │ │ │ + bhi 847e0 <__cxa_atexit@plt+0x78780> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83974 <__cxa_atexit@plt+0x77914> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + ldr r2, [pc, #24] @ 847e8 <__cxa_atexit@plt+0x78788> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83978 <__cxa_atexit@plt+0x77918> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 8e4908 <__cxa_atexit@plt+0x8d88a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, ror #15 │ │ │ │ - orreq r7, r2, r8, asr #22 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + orreq r6, r2, ip, ror #18 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 83a20 <__cxa_atexit@plt+0x779c0> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 839e4 <__cxa_atexit@plt+0x77984> │ │ │ │ - ldr r2, [pc, #136] @ 83a38 <__cxa_atexit@plt+0x779d8> │ │ │ │ - ldr r1, [pc, #136] @ 83a3c <__cxa_atexit@plt+0x779dc> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8482c <__cxa_atexit@plt+0x787cc> │ │ │ │ + ldr r2, [pc, #40] @ 8483c <__cxa_atexit@plt+0x787dc> │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 83a40 <__cxa_atexit@plt+0x779e0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 83a48 <__cxa_atexit@plt+0x779e8> │ │ │ │ - ldr r1, [pc, #92] @ 83a4c <__cxa_atexit@plt+0x779ec> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 83a50 <__cxa_atexit@plt+0x779f0> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r8, lsl ip │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 848c0 <__cxa_atexit@plt+0x78860> │ │ │ │ + ldr r3, [pc, #132] @ 848f8 <__cxa_atexit@plt+0x78898> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + bhi 848e0 <__cxa_atexit@plt+0x78880> │ │ │ │ + ldr r7, [pc, #100] @ 848fc <__cxa_atexit@plt+0x7889c> │ │ │ │ + tst r9, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, sl} │ │ │ │ + beq 848b0 <__cxa_atexit@plt+0x78850> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 833bc <__cxa_atexit@plt+0x7735c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 83a44 <__cxa_atexit@plt+0x779e4> │ │ │ │ + ldr r7, [pc, #60] @ 84904 <__cxa_atexit@plt+0x788a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 84900 <__cxa_atexit@plt+0x788a0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x018277b0 │ │ │ │ - @ instruction: 0x01827794 │ │ │ │ - cmneq r1, ip, ror #4 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq r7, r2, r8, asr r7 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + @ instruction: 0xffffeb1c │ │ │ │ + cmneq r1, ip, ror fp │ │ │ │ + ldrsheq r1, [r1, #-200]! @ 0xffffff38 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 84858 <__cxa_atexit@plt+0x787f8> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, lsr #25 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 84858 <__cxa_atexit@plt+0x787f8> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 83b14 <__cxa_atexit@plt+0x77ab4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 83b3c <__cxa_atexit@plt+0x77adc> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 83b20 <__cxa_atexit@plt+0x77ac0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 83ad8 <__cxa_atexit@plt+0x77a78> │ │ │ │ - ldr r2, [pc, #148] @ 83b40 <__cxa_atexit@plt+0x77ae0> │ │ │ │ - ldr r1, [pc, #148] @ 83b44 <__cxa_atexit@plt+0x77ae4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 83b48 <__cxa_atexit@plt+0x77ae8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 83b50 <__cxa_atexit@plt+0x77af0> │ │ │ │ - ldr r1, [pc, #112] @ 83b54 <__cxa_atexit@plt+0x77af4> │ │ │ │ + bhi 84958 <__cxa_atexit@plt+0x788f8> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 84968 <__cxa_atexit@plt+0x78908> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 83b58 <__cxa_atexit@plt+0x77af8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + beq 84950 <__cxa_atexit@plt+0x788f0> │ │ │ │ + b 85010 <__cxa_atexit@plt+0x78fb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 83b4c <__cxa_atexit@plt+0x77aec> │ │ │ │ + ldr r7, [pc, #12] @ 8496c <__cxa_atexit@plt+0x7890c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x018276b8 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x018276b4 │ │ │ │ - @ instruction: 0x0182769c │ │ │ │ - cmneq r1, ip, ror #2 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r7, r2, r8, ror #12 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83b9c <__cxa_atexit@plt+0x77b3c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83ba4 <__cxa_atexit@plt+0x77b44> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83ba8 <__cxa_atexit@plt+0x77b48> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018275b8 │ │ │ │ - orreq r7, r2, r8, lsl r9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83bec <__cxa_atexit@plt+0x77b8c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83bf4 <__cxa_atexit@plt+0x77b94> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83bf8 <__cxa_atexit@plt+0x77b98> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #13 │ │ │ │ + cmneq r1, r4, ror ip │ │ │ │ + ldr r8, [r5], #4 │ │ │ │ + b 84b34 <__cxa_atexit@plt+0x78ad4> │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 849dc <__cxa_atexit@plt+0x7897c> │ │ │ │ + ldr r3, [pc, #76] @ 849e4 <__cxa_atexit@plt+0x78984> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + add sl, r7, #8 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [r7, #4] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ldr r3, [r7, #20] │ │ │ │ + ldm sl, {r1, r2, sl} │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, sl │ │ │ │ + b aa64cc <__cxa_atexit@plt+0xa9a46c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, ror #10 │ │ │ │ - orreq r7, r2, r8, asr #17 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r9, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str fp, [sp, #28] │ │ │ │ + str r7, [sp, #20] │ │ │ │ + add r7, r6, #28 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 83ca0 <__cxa_atexit@plt+0x77c40> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 83c64 <__cxa_atexit@plt+0x77c04> │ │ │ │ - ldr r2, [pc, #136] @ 83cb8 <__cxa_atexit@plt+0x77c58> │ │ │ │ - ldr r1, [pc, #136] @ 83cbc <__cxa_atexit@plt+0x77c5c> │ │ │ │ + mov r0, r5 │ │ │ │ + ldr r6, [r5, #28]! │ │ │ │ + str r7, [sp, #16] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + str r4, [sp, #24] │ │ │ │ + str r1, [sp] │ │ │ │ + mov r2, r5 │ │ │ │ + mov r1, r5 │ │ │ │ + str r9, [sp, #4] │ │ │ │ + str sl, [sp, #8] │ │ │ │ + str r6, [sp, #12] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr lr, [r5, #-16] │ │ │ │ + ldr fp, [r5, #-12] │ │ │ │ + ldr ip, [r1, #4]! │ │ │ │ + ldr r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ + ldr r4, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + cmp r4, r6 │ │ │ │ + str fp, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str ip, [r5] │ │ │ │ + str r8, [r1] │ │ │ │ + bcc 84af0 <__cxa_atexit@plt+0x78a90> │ │ │ │ + orrs r2, lr, fp │ │ │ │ + beq 84acc <__cxa_atexit@plt+0x78a6c> │ │ │ │ + ldr r2, [pc, #148] @ 84b18 <__cxa_atexit@plt+0x78ab8> │ │ │ │ + ldr r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 83cc0 <__cxa_atexit@plt+0x77c60> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + ldr r1, [r4, #4] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + subs r2, lr, #1 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + str r3, [r0, #36] @ 0x24 │ │ │ │ + sbc r0, fp, #0 │ │ │ │ + str r4, [r3, #12] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + str r8, [r3, #4] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + mov r7, r1 │ │ │ │ + ldmib sp, {r8, r9, sl} │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r6, [sp, #20] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ + mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 83cc8 <__cxa_atexit@plt+0x77c68> │ │ │ │ - ldr r1, [pc, #92] @ 83ccc <__cxa_atexit@plt+0x77c6c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 83cd0 <__cxa_atexit@plt+0x77c70> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 83cc4 <__cxa_atexit@plt+0x77c64> │ │ │ │ + ldmib sp, {r8, r9, sl} │ │ │ │ + str ip, [r0, #32] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + ldr r7, [sp, #20] │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ + ldr fp, [sp, #28] │ │ │ │ + str r7, [r2] │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq r7, r2, r0, lsr r5 │ │ │ │ - orreq r7, r2, r4, lsl r5 │ │ │ │ - ldrsheq r3, [r1, #-240]! @ 0xffffff10 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - ldrdeq r7, [r2, r8] │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 83d94 <__cxa_atexit@plt+0x77d34> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 83dbc <__cxa_atexit@plt+0x77d5c> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 83da0 <__cxa_atexit@plt+0x77d40> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 83d58 <__cxa_atexit@plt+0x77cf8> │ │ │ │ - ldr r2, [pc, #148] @ 83dc0 <__cxa_atexit@plt+0x77d60> │ │ │ │ - ldr r1, [pc, #148] @ 83dc4 <__cxa_atexit@plt+0x77d64> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 83dc8 <__cxa_atexit@plt+0x77d68> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 83dd0 <__cxa_atexit@plt+0x77d70> │ │ │ │ - ldr r1, [pc, #112] @ 83dd4 <__cxa_atexit@plt+0x77d74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 83dd8 <__cxa_atexit@plt+0x77d78> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r9, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r8, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #28 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r8 │ │ │ │ + mov sl, r7 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 84bd0 <__cxa_atexit@plt+0x78b70> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldm r5, {r0, r2, r8, r9, fp} │ │ │ │ + orrs r1, r0, r2 │ │ │ │ + beq 84bb4 <__cxa_atexit@plt+0x78b54> │ │ │ │ + ldr r1, [sl, #4] │ │ │ │ + subs r0, r0, #1 │ │ │ │ + sbc r2, r2, #0 │ │ │ │ + stm sp, {r1, lr} │ │ │ │ + mov lr, ip │ │ │ │ + ldr ip, [r5, #24] │ │ │ │ + ldr r1, [pc, #104] @ 84bec <__cxa_atexit@plt+0x78b8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + add r1, r3, #8 │ │ │ │ + stm r1, {r7, sl, lr} │ │ │ │ + mov sl, fp │ │ │ │ + ldr r7, [sp] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + str r3, [r5, #28] │ │ │ │ + add r5, r5, #20 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r6, [r5, #20] │ │ │ │ + mov sl, fp │ │ │ │ + mov fp, lr │ │ │ │ + str r6, [r5, #24]! │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 83dcc <__cxa_atexit@plt+0x77d6c> │ │ │ │ + str ip, [r5, #4] │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r0, #28 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r2, r8, lsr r4 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - orreq r7, r2, r4, lsr r4 │ │ │ │ - orreq r7, r2, ip, lsl r4 │ │ │ │ - cmneq r1, r4, ror #29 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - orreq r7, r2, r8, ror #7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83e1c <__cxa_atexit@plt+0x77dbc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83e24 <__cxa_atexit@plt+0x77dc4> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83e28 <__cxa_atexit@plt+0x77dc8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str ip, [r5, #-4]! │ │ │ │ + mov r7, sl │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r8, lsr r3 │ │ │ │ - @ instruction: 0x01827698 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 83e6c <__cxa_atexit@plt+0x77e0c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83e74 <__cxa_atexit@plt+0x77e14> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, lsl #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + mov r1, sl │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 84de8 <__cxa_atexit@plt+0x78d88> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 84df0 <__cxa_atexit@plt+0x78d90> │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ + str fp, [sp, #60] @ 0x3c │ │ │ │ + str r3, [sp, #52] @ 0x34 │ │ │ │ + ldmib r7, {sl, fp} │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldrb r3, [r2] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ + str r7, [sp, #4] │ │ │ │ + str r3, [sp, #48] @ 0x30 │ │ │ │ + ldrb r3, [r2, #1] │ │ │ │ + ldrb r7, [r2, #4] │ │ │ │ + add ip, r1, #8 │ │ │ │ + str r3, [sp, #36] @ 0x24 │ │ │ │ + ldrb r3, [r2, #2] │ │ │ │ + mov r1, r5 │ │ │ │ + str r3, [sp, #44] @ 0x2c │ │ │ │ + ldrb r3, [r2, #3] │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ + ldrb r3, [r2, #6] │ │ │ │ + str r3, [sp, #32] │ │ │ │ + ldrb r3, [r2, #7] │ │ │ │ + str r3, [sp, #28] │ │ │ │ + ldrb r3, [r2, #5] │ │ │ │ + str r3, [sp, #20] │ │ │ │ + sub r3, r4, #8 │ │ │ │ + add r4, r2, #8 │ │ │ │ + ldr r2, [pc, #412] @ 84e40 <__cxa_atexit@plt+0x78de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str lr, [sp, #16] │ │ │ │ + str r0, [sp, #24] │ │ │ │ + ldr lr, [r1, #4]! │ │ │ │ + ldr r0, [pc, #396] @ 84e44 <__cxa_atexit@plt+0x78de4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r2, r8 │ │ │ │ + str sl, [sp] │ │ │ │ + str r3, [r6, #24] │ │ │ │ + ldr r3, [sp, #52] @ 0x34 │ │ │ │ + str r2, [sp, #8] │ │ │ │ + str r9, [sp, #12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83e78 <__cxa_atexit@plt+0x77e18> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r2, r8, ror #5 │ │ │ │ - orreq r7, r2, r8, asr #12 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 83f3c <__cxa_atexit@plt+0x77edc> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 83f64 <__cxa_atexit@plt+0x77f04> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 83f48 <__cxa_atexit@plt+0x77ee8> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 83f00 <__cxa_atexit@plt+0x77ea0> │ │ │ │ - ldr r2, [pc, #148] @ 83f68 <__cxa_atexit@plt+0x77f08> │ │ │ │ - ldr r1, [pc, #148] @ 83f6c <__cxa_atexit@plt+0x77f0c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 83f70 <__cxa_atexit@plt+0x77f10> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 83f78 <__cxa_atexit@plt+0x77f18> │ │ │ │ - ldr r1, [pc, #112] @ 83f7c <__cxa_atexit@plt+0x77f1c> │ │ │ │ + ldr r2, [sp, #36] @ 0x24 │ │ │ │ + str r4, [r6, #20] │ │ │ │ + lsl r4, r7, #24 │ │ │ │ + lsl r7, r2, #16 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ + stmib r6, {r0, ip} │ │ │ │ + ldr r0, [sp, #20] │ │ │ │ + orr r7, r7, r2, lsl #24 │ │ │ │ + ldr r2, [sp, #44] @ 0x2c │ │ │ │ + orr r4, r4, r0, lsl #16 │ │ │ │ + ldr r0, [sp, #28] │ │ │ │ + orr r7, r7, r2, lsl #8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ + orr r4, r4, r0 │ │ │ │ + ldr r0, [sp, #32] │ │ │ │ + str sl, [r1] │ │ │ │ + sub sl, r3, #19 │ │ │ │ + stmda r5, {r9, sl} │ │ │ │ + orr r9, r7, r2 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ + orr r0, r4, r0, lsl #8 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + stm r2, {r0, r9} │ │ │ │ + ldr r2, [sp, #24] │ │ │ │ + add ip, r6, #52 @ 0x34 │ │ │ │ + str lr, [r6, #16] │ │ │ │ + cmp r2, ip │ │ │ │ + str fp, [r5, #8] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + bcc 84e10 <__cxa_atexit@plt+0x78db0> │ │ │ │ + mov lr, fp │ │ │ │ + ldr fp, [sp, #60] @ 0x3c │ │ │ │ + orrs r7, r0, r9 │ │ │ │ + beq 84db8 <__cxa_atexit@plt+0x78d58> │ │ │ │ + ldr r2, [pc, #232] @ 84e50 <__cxa_atexit@plt+0x78df0> │ │ │ │ + ldr r3, [sp, #4] │ │ │ │ + subs sl, r0, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 83f80 <__cxa_atexit@plt+0x77f20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + sbc r4, r9, #0 │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + str r6, [r5, #8] │ │ │ │ + ldr r2, [pc, #204] @ 84e54 <__cxa_atexit@plt+0x78df4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [sp] │ │ │ │ + str sl, [r6, #20] │ │ │ │ + str r4, [r6, #24] │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmib r6, {r0, lr} │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + mov r6, ip │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #136] @ 84e48 <__cxa_atexit@plt+0x78de8> │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 83f74 <__cxa_atexit@plt+0x77f14> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r9, [sp, #8] │ │ │ │ + ldr sl, [sp, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r7, lr │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, r6 │ │ │ │ + b 84df8 <__cxa_atexit@plt+0x78d98> │ │ │ │ + mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01827290 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - orreq r7, r2, ip, lsl #5 │ │ │ │ - orreq r7, r2, r4, ror r2 │ │ │ │ - cmneq r1, r0, asr #26 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - orreq r7, r2, r0, asr #4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ + mov r7, #28 │ │ │ │ + mov r6, ip │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #36] @ 84e4c <__cxa_atexit@plt+0x78dec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr fp, [sp, #60] @ 0x3c │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r2, ip, asr r5 │ │ │ │ + @ instruction: 0x0182649c │ │ │ │ + orreq r6, r2, r4, asr r6 │ │ │ │ + strdeq r6, [r2, r0] │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0x01826690 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 83fc4 <__cxa_atexit@plt+0x77f64> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 83fcc <__cxa_atexit@plt+0x77f6c> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 83fd0 <__cxa_atexit@plt+0x77f70> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + bhi 84f04 <__cxa_atexit@plt+0x78ea4> │ │ │ │ + ldr r2, [pc, #148] @ 84f0c <__cxa_atexit@plt+0x78eac> │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str sl, [r2, #-4]! │ │ │ │ + tst r1, #3 │ │ │ │ + str r7, [r5] │ │ │ │ + beq 84ee4 <__cxa_atexit@plt+0x78e84> │ │ │ │ + ldr lr, [pc, #108] @ 84f10 <__cxa_atexit@plt+0x78eb0> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r1, [r1, #3] │ │ │ │ + add lr, pc, lr │ │ │ │ + tst r0, #3 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + beq 84ef4 <__cxa_atexit@plt+0x78e94> │ │ │ │ + ldr r3, [r0, #7] │ │ │ │ + ldr lr, [r0, #3] │ │ │ │ + ldr r0, [r0, #11] │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str r0, [r5, #4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01827190 │ │ │ │ - strdeq r7, [r2, r0] │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84014 <__cxa_atexit@plt+0x77fb4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 8401c <__cxa_atexit@plt+0x77fbc> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 84020 <__cxa_atexit@plt+0x77fc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + ldr r1, [r0] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r0 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, r0, asr #2 │ │ │ │ - orreq r7, r2, r0, lsr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 84f68 <__cxa_atexit@plt+0x78f08> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str sl, [r5, #16] │ │ │ │ + beq 84f60 <__cxa_atexit@plt+0x78f00> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldmib r5, {r7, sl} │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + cmneq r1, r4, asr r2 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 840a4 <__cxa_atexit@plt+0x78044> │ │ │ │ - ldr r7, [pc, #144] @ 840d8 <__cxa_atexit@plt+0x78078> │ │ │ │ + bhi 84fe8 <__cxa_atexit@plt+0x78f88> │ │ │ │ + ldr r7, [pc, #52] @ 84ffc <__cxa_atexit@plt+0x78f9c> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 8408c <__cxa_atexit@plt+0x7802c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 840b8 <__cxa_atexit@plt+0x78058> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r2, [pc, #116] @ 840dc <__cxa_atexit@plt+0x7807c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 84098 <__cxa_atexit@plt+0x78038> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 840c8 <__cxa_atexit@plt+0x78068> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 84190 <__cxa_atexit@plt+0x78130> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 84fdc <__cxa_atexit@plt+0x78f7c> │ │ │ │ + mov r7, r9 │ │ │ │ + b 85010 <__cxa_atexit@plt+0x78fb0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 840e0 <__cxa_atexit@plt+0x78080> │ │ │ │ + ldr r7, [pc, #16] @ 85000 <__cxa_atexit@plt+0x78fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 84060 <__cxa_atexit@plt+0x78000> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 84080 <__cxa_atexit@plt+0x78020> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r1, r0, ror #11 │ │ │ │ + ldrsheq r1, [r1, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r2, r6 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 85128 <__cxa_atexit@plt+0x790c8> │ │ │ │ + ldr r8, [pc, #264] @ 85134 <__cxa_atexit@plt+0x790d4> │ │ │ │ + add lr, r7, #3 │ │ │ │ + mov r3, r2 │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldm lr, {r9, ip, lr} │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r8, [pc, #232] @ 85138 <__cxa_atexit@plt+0x790d8> │ │ │ │ + str r0, [r3, #4] │ │ │ │ + mov r0, r3 │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r0, #8]! │ │ │ │ + rsb r8, lr, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + blt 850c0 <__cxa_atexit@plt+0x79060> │ │ │ │ + ldr r3, [pc, #192] @ 8513c <__cxa_atexit@plt+0x790dc> │ │ │ │ + ldr lr, [pc, #192] @ 85140 <__cxa_atexit@plt+0x790e0> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r2, #28]! │ │ │ │ + tst r1, #3 │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + str r7, [r5, #12] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + beq 85114 <__cxa_atexit@plt+0x790b4> │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r3, [pc, #148] @ 85144 <__cxa_atexit@plt+0x790e4> │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #124] @ 85148 <__cxa_atexit@plt+0x790e8> │ │ │ │ + ldr r7, [r2, #16]! │ │ │ │ + add r6, r3, #20 │ │ │ │ + add r1, pc, r1 │ │ │ │ + tst r7, #3 │ │ │ │ + str ip, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + str r9, [r2] │ │ │ │ + beq 85120 <__cxa_atexit@plt+0x790c0> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str ip, [r5, #16] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r0 │ │ │ │ + mov r9, r1 │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + ldr r0, [r1] │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - ldrsheq r3, [r1, #-176]! @ 0xffffff50 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + strheq r6, [r2, r0] │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 84138 <__cxa_atexit@plt+0x780d8> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #76] @ 84158 <__cxa_atexit@plt+0x780f8> │ │ │ │ + ldr r2, [r5, #16]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + ldmdb r5, {r1, r8, r9} │ │ │ │ + mov r7, r3 │ │ │ │ + stm r5, {r0, r2} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + b 84c10 <__cxa_atexit@plt+0x78bb0> │ │ │ │ + cmneq r1, r4, lsl #1 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 851a0 <__cxa_atexit@plt+0x79140> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldrdeq r5, [r2, r0] │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 851d0 <__cxa_atexit@plt+0x79170> │ │ │ │ + ldm r5, {r3, r7} │ │ │ │ + ldr r2, [pc, #40] @ 851e0 <__cxa_atexit@plt+0x79180> │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 84130 <__cxa_atexit@plt+0x780d0> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 84148 <__cxa_atexit@plt+0x780e8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 84190 <__cxa_atexit@plt+0x78130> │ │ │ │ + beq 851c8 <__cxa_atexit@plt+0x79168> │ │ │ │ + b 85010 <__cxa_atexit@plt+0x78fb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 84104 <__cxa_atexit@plt+0x780a4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 84124 <__cxa_atexit@plt+0x780c4> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 84180 <__cxa_atexit@plt+0x78120> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 84190 <__cxa_atexit@plt+0x78130> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 84174 <__cxa_atexit@plt+0x78114> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 84290 <__cxa_atexit@plt+0x78230> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 841d0 <__cxa_atexit@plt+0x78170> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 84238 <__cxa_atexit@plt+0x781d8> │ │ │ │ - ldr lr, [pc, #256] @ 842c4 <__cxa_atexit@plt+0x78264> │ │ │ │ - ldr r1, [pc, #256] @ 842c8 <__cxa_atexit@plt+0x78268> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 841fc <__cxa_atexit@plt+0x7819c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 841ec <__cxa_atexit@plt+0x7818c> │ │ │ │ - cmp r2, #3 │ │ │ │ - bgt 8427c <__cxa_atexit@plt+0x7821c> │ │ │ │ - ldr r7, [pc, #208] @ 842b8 <__cxa_atexit@plt+0x78258> │ │ │ │ + ldr r7, [pc, #12] @ 851e4 <__cxa_atexit@plt+0x79184> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b 84248 <__cxa_atexit@plt+0x781e8> │ │ │ │ - ldr lr, [pc, #184] @ 842ac <__cxa_atexit@plt+0x7824c> │ │ │ │ - ldr r1, [pc, #184] @ 842b0 <__cxa_atexit@plt+0x78250> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #176] @ 842b4 <__cxa_atexit@plt+0x78254> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 8427c <__cxa_atexit@plt+0x7821c> │ │ │ │ - ldr r7, [pc, #132] @ 842cc <__cxa_atexit@plt+0x7826c> │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + ldrsheq r1, [r1, #-60]! @ 0xffffffc4 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + ldrsbeq r1, [r1, #-60]! @ 0xffffffc4 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 85238 <__cxa_atexit@plt+0x791d8> │ │ │ │ + ldr r7, [pc, #52] @ 8524c <__cxa_atexit@plt+0x791ec> │ │ │ │ + tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ 842bc <__cxa_atexit@plt+0x7825c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ 842c0 <__cxa_atexit@plt+0x78260> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #22 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + beq 8522c <__cxa_atexit@plt+0x791cc> │ │ │ │ + mov r7, r9 │ │ │ │ + b 85010 <__cxa_atexit@plt+0x78fb0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 842d4 <__cxa_atexit@plt+0x78274> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #16] @ 85250 <__cxa_atexit@plt+0x791f0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmdb r3, {r8, r9, sl} │ │ │ │ + add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 842d0 <__cxa_atexit@plt+0x78270> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - orreq r6, r2, ip, asr pc │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - orreq r6, r2, r0, lsl pc │ │ │ │ - strdeq r6, [r2, ip] │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r6, r2, r4, ror #29 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 84190 <__cxa_atexit@plt+0x78130> │ │ │ │ - ldrheq r3, [r1, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0x01711390 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 843b0 <__cxa_atexit@plt+0x78350> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 843d8 <__cxa_atexit@plt+0x78378> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 843bc <__cxa_atexit@plt+0x7835c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 84374 <__cxa_atexit@plt+0x78314> │ │ │ │ - ldr r2, [pc, #148] @ 843dc <__cxa_atexit@plt+0x7837c> │ │ │ │ - ldr r1, [pc, #148] @ 843e0 <__cxa_atexit@plt+0x78380> │ │ │ │ + bhi 852c0 <__cxa_atexit@plt+0x79260> │ │ │ │ + ldr r2, [pc, #84] @ 852cc <__cxa_atexit@plt+0x7926c> │ │ │ │ + ldr r1, [r7, #4] │ │ │ │ + ldr r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 843e4 <__cxa_atexit@plt+0x78384> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 843ec <__cxa_atexit@plt+0x7838c> │ │ │ │ - ldr r1, [pc, #112] @ 843f0 <__cxa_atexit@plt+0x78390> │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3] │ │ │ │ + beq 852b8 <__cxa_atexit@plt+0x79258> │ │ │ │ + ldr r2, [pc, #52] @ 852d0 <__cxa_atexit@plt+0x79270> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 843f4 <__cxa_atexit@plt+0x78394> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + beq 852b8 <__cxa_atexit@plt+0x79258> │ │ │ │ + b 85314 <__cxa_atexit@plt+0x792b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 843e8 <__cxa_atexit@plt+0x78388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, ip, lsl lr │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - orreq r6, r2, r8, lsl lr │ │ │ │ - orreq r6, r2, r0, lsl #28 │ │ │ │ - ldrsbeq r3, [r1, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r6, r2, ip, asr #27 │ │ │ │ - cmneq r1, ip, ror #16 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84498 <__cxa_atexit@plt+0x78438> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 844c8 <__cxa_atexit@plt+0x78468> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 8444c <__cxa_atexit@plt+0x783ec> │ │ │ │ - ldr r6, [pc, #148] @ 844d0 <__cxa_atexit@plt+0x78470> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 844a8 <__cxa_atexit@plt+0x78448> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 85308 <__cxa_atexit@plt+0x792a8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + str r2, [r5, #16] │ │ │ │ + beq 85300 <__cxa_atexit@plt+0x792a0> │ │ │ │ + b 85314 <__cxa_atexit@plt+0x792b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 844b0 <__cxa_atexit@plt+0x78450> │ │ │ │ - ldr r5, [pc, #100] @ 844d4 <__cxa_atexit@plt+0x78474> │ │ │ │ - ldr r1, [pc, #100] @ 844d8 <__cxa_atexit@plt+0x78478> │ │ │ │ - ldr r2, [pc, #100] @ 844dc <__cxa_atexit@plt+0x7847c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 853e4 <__cxa_atexit@plt+0x79384> │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str fp, [sp] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ + ldrb lr, [r1, #6] │ │ │ │ + lsl r2, r2, #24 │ │ │ │ + orr sl, r2, r0, lsl #16 │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + ldrb fp, [r1, #1] │ │ │ │ + ldrb ip, [r1, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + sub r7, r7, #8 │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + lsl r1, lr, #16 │ │ │ │ + str r9, [r3, #28] │ │ │ │ + orr r1, r1, r0, lsl #24 │ │ │ │ + ldr r7, [r5, #12]! │ │ │ │ + ldr r0, [pc, #104] @ 853f0 <__cxa_atexit@plt+0x79390> │ │ │ │ + orr lr, r1, r2, lsl #8 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + ldr r1, [pc, #92] @ 853f4 <__cxa_atexit@plt+0x79394> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + orr r1, sl, r8 │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + ldr r2, [pc, #72] @ 853f8 <__cxa_atexit@plt+0x79398> │ │ │ │ + orr r1, r1, fp, lsl #8 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr fp, [sp] │ │ │ │ + add r0, r0, #8 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + orr r2, lr, ip │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r2, r6, #19 │ │ │ │ + str r0, [r3, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + sub r3, r6, #31 │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r2, r4, ror lr │ │ │ │ + @ instruction: 0x01825dbc │ │ │ │ + orreq r6, r2, r0, lsr #32 │ │ │ │ + ldrsheq r0, [r1, #-216]! @ 0xffffff28 │ │ │ │ + andeq r0, r6, sl, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 85444 <__cxa_atexit@plt+0x793e4> │ │ │ │ + ldr r7, [pc, #52] @ 85454 <__cxa_atexit@plt+0x793f4> │ │ │ │ + tst r8, #3 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + beq 85438 <__cxa_atexit@plt+0x793d8> │ │ │ │ + mov r7, r8 │ │ │ │ + b 85468 <__cxa_atexit@plt+0x79408> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 844b8 <__cxa_atexit@plt+0x78458> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 844cc <__cxa_atexit@plt+0x7846c> │ │ │ │ + ldr r7, [pc, #12] @ 85458 <__cxa_atexit@plt+0x793f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, r0, lsl sp │ │ │ │ - cmneq r1, r8, lsr #15 │ │ │ │ - orreq r7, r2, r8, rrx │ │ │ │ - @ instruction: 0xffffe798 │ │ │ │ - @ instruction: 0xffffe6e4 │ │ │ │ - ldrsbeq ip, [fp, #-48] @ 0xffffffd0 │ │ │ │ - cmneq r1, r4, lsl #15 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x01711198 │ │ │ │ + @ instruction: 0x01710d9c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85530 <__cxa_atexit@plt+0x794d0> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + rsb r8, r2, #8 │ │ │ │ + cmp r8, #1 │ │ │ │ + blt 854e4 <__cxa_atexit@plt+0x79484> │ │ │ │ + ldr r1, [pc, #176] @ 85540 <__cxa_atexit@plt+0x794e0> │ │ │ │ + ldr lr, [pc, #176] @ 85544 <__cxa_atexit@plt+0x794e4> │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r0, [r6, #4] │ │ │ │ mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84580 <__cxa_atexit@plt+0x78520> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 845b0 <__cxa_atexit@plt+0x78550> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84534 <__cxa_atexit@plt+0x784d4> │ │ │ │ - ldr r6, [pc, #148] @ 845b8 <__cxa_atexit@plt+0x78558> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + add lr, pc, lr │ │ │ │ + str lr, [r6, #-4]! │ │ │ │ + tst r2, #3 │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + beq 85514 <__cxa_atexit@plt+0x794b4> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr r6, [pc, #120] @ 85548 <__cxa_atexit@plt+0x794e8> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84590 <__cxa_atexit@plt+0x78530> │ │ │ │ + add sl, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + ldr r3, [pc, #96] @ 8554c <__cxa_atexit@plt+0x794ec> │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85528 <__cxa_atexit@plt+0x794c8> │ │ │ │ + b 85558 <__cxa_atexit@plt+0x794f8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + @ instruction: 0x01825c90 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r6, lsr #4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 84598 <__cxa_atexit@plt+0x78538> │ │ │ │ - ldr r5, [pc, #100] @ 845bc <__cxa_atexit@plt+0x7855c> │ │ │ │ - ldr r1, [pc, #100] @ 845c0 <__cxa_atexit@plt+0x78560> │ │ │ │ - ldr r2, [pc, #100] @ 845c4 <__cxa_atexit@plt+0x78564> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + bcc 85648 <__cxa_atexit@plt+0x795e8> │ │ │ │ + ldr r1, [r5, #20]! │ │ │ │ + str fp, [sp, #16] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ + ldrb r8, [r1] │ │ │ │ + ldrb ip, [r1, #1] │ │ │ │ + str r2, [sp] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldrb r9, [r1, #2] │ │ │ │ + ldrb fp, [r1, #3] │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r4, [r5, #-8] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ + ldrb lr, [r1, #6] │ │ │ │ + add r1, r1, #8 │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldr r4, [pc, #136] @ 85654 <__cxa_atexit@plt+0x795f4> │ │ │ │ + sub r1, r1, #8 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #24] │ │ │ │ + add r4, r7, #8 │ │ │ │ + str r4, [r3, #20] │ │ │ │ + ldr r4, [pc, #116] @ 85658 <__cxa_atexit@plt+0x795f8> │ │ │ │ + lsl r7, lr, #16 │ │ │ │ + orr r7, r7, r0, lsl #24 │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r3, #16] │ │ │ │ + orr r4, r7, r2, lsl #8 │ │ │ │ + lsl r7, fp, #24 │ │ │ │ + orr r7, r7, r9, lsl #16 │ │ │ │ + orr r7, r7, r8 │ │ │ │ + orr r2, r7, ip, lsl #8 │ │ │ │ + ldr r7, [pc, #80] @ 8565c <__cxa_atexit@plt+0x795fc> │ │ │ │ + sub r8, r6, #11 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + orr r4, r4, r1 │ │ │ │ + ldr r9, [sp, #12] │ │ │ │ + ldr fp, [sp, #16] │ │ │ │ + str r4, [r3, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + sub r4, r6, #31 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stm r5, {r3, r4} │ │ │ │ + ldmib sp, {r4, sl} │ │ │ │ + b 1625074 <__cxa_atexit@plt+0x1619014> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r2, r0, lsr ip │ │ │ │ + orreq r5, r2, r8, ror #22 │ │ │ │ + orreq r5, r2, r8, asr #27 │ │ │ │ + @ instruction: 0x01710b98 │ │ │ │ + andeq r0, r0, r6, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [pc, #12] @ 8568c <__cxa_atexit@plt+0x7962c> │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + b 7662c <__cxa_atexit@plt+0x6a5cc> │ │ │ │ + orreq r5, r2, r4, ror #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 856ec <__cxa_atexit@plt+0x7968c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 856f8 <__cxa_atexit@plt+0x79698> │ │ │ │ + ldr r1, [pc, #72] @ 85708 <__cxa_atexit@plt+0x796a8> │ │ │ │ + sub r8, r6, #6 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #60] @ 8570c <__cxa_atexit@plt+0x796ac> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #52] @ 85710 <__cxa_atexit@plt+0x796b0> │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 845a0 <__cxa_atexit@plt+0x78540> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 845b4 <__cxa_atexit@plt+0x78554> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, r8, lsr #24 │ │ │ │ - cmneq r1, r0, asr #13 │ │ │ │ - orreq r6, r2, r0, lsl #31 │ │ │ │ - @ instruction: 0xffffe6b0 │ │ │ │ - @ instruction: 0xffffe5fc │ │ │ │ - cmpeq fp, r8, ror #5 │ │ │ │ - @ instruction: 0x01713698 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + orreq r5, r2, r8, ror sl │ │ │ │ + @ instruction: 0x01825a98 │ │ │ │ + orreq r5, r2, r0, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 84670 <__cxa_atexit@plt+0x78610> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 84634 <__cxa_atexit@plt+0x785d4> │ │ │ │ - ldr r2, [pc, #136] @ 84688 <__cxa_atexit@plt+0x78628> │ │ │ │ - ldr r1, [pc, #136] @ 8468c <__cxa_atexit@plt+0x7862c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 84690 <__cxa_atexit@plt+0x78630> │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 85770 <__cxa_atexit@plt+0x79710> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8577c <__cxa_atexit@plt+0x7971c> │ │ │ │ + ldr r1, [pc, #72] @ 8578c <__cxa_atexit@plt+0x7972c> │ │ │ │ + sub r8, r6, #6 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [pc, #60] @ 85790 <__cxa_atexit@plt+0x79730> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [pc, #52] @ 85794 <__cxa_atexit@plt+0x79734> │ │ │ │ + add r5, r5, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r1, r5} │ │ │ │ + mov r5, r2 │ │ │ │ + b b7b100 <__cxa_atexit@plt+0xb6f0a0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 84698 <__cxa_atexit@plt+0x78638> │ │ │ │ - ldr r1, [pc, #92] @ 8469c <__cxa_atexit@plt+0x7863c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 846a0 <__cxa_atexit@plt+0x78640> │ │ │ │ - add lr, r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + strdeq r5, [r2, r4] │ │ │ │ + orreq r5, r2, r4, lsl sl │ │ │ │ + strdeq r5, [r2, ip] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 857fc <__cxa_atexit@plt+0x7979c> │ │ │ │ + ldr r1, [pc, #80] @ 85804 <__cxa_atexit@plt+0x797a4> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r1, [pc, #64] @ 85808 <__cxa_atexit@plt+0x797a8> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r0, r1, r7} │ │ │ │ + beq 857f0 <__cxa_atexit@plt+0x79790> │ │ │ │ + mov r7, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, fp │ │ │ │ + b 85828 <__cxa_atexit@plt+0x797c8> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 84694 <__cxa_atexit@plt+0x78634> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - orreq r6, r2, r0, ror #22 │ │ │ │ - orreq r6, r2, r4, asr #22 │ │ │ │ - cmneq r1, r8, lsr #12 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r6, r2, r8, lsl #22 │ │ │ │ - cmneq r1, r4, lsl #12 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r5, r2, r0, ror r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 85828 <__cxa_atexit@plt+0x797c8> │ │ │ │ + mov lr, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [lr, #8]! │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, r7 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 85884 <__cxa_atexit@plt+0x79824> │ │ │ │ + ldr r8, [pc, #172] @ 85900 <__cxa_atexit@plt+0x798a0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r2, #6] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + str r8, [r5] │ │ │ │ + adds r0, r0, r2 │ │ │ │ + adc r1, r1, r2, asr #31 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + strd r0, [r3] │ │ │ │ + beq 858e4 <__cxa_atexit@plt+0x79884> │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r2, r7 │ │ │ │ + stm r5, {r0, r1, r7} │ │ │ │ + beq 85854 <__cxa_atexit@plt+0x797f4> │ │ │ │ + ldr r2, [pc, #120] @ 85904 <__cxa_atexit@plt+0x798a4> │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84768 <__cxa_atexit@plt+0x78708> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 84790 <__cxa_atexit@plt+0x78730> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 84774 <__cxa_atexit@plt+0x78714> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 8472c <__cxa_atexit@plt+0x786cc> │ │ │ │ - ldr r2, [pc, #148] @ 84794 <__cxa_atexit@plt+0x78734> │ │ │ │ - ldr r1, [pc, #148] @ 84798 <__cxa_atexit@plt+0x78738> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 8479c <__cxa_atexit@plt+0x7873c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 847a4 <__cxa_atexit@plt+0x78744> │ │ │ │ - ldr r1, [pc, #112] @ 847a8 <__cxa_atexit@plt+0x78748> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 847ac <__cxa_atexit@plt+0x7874c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + strd r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 858d8 <__cxa_atexit@plt+0x79878> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 858ec <__cxa_atexit@plt+0x7988c> │ │ │ │ + ldr r3, [pc, #76] @ 85908 <__cxa_atexit@plt+0x798a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + sub r7, r0, r7 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 847a0 <__cxa_atexit@plt+0x78740> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, r4, ror #20 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - orreq r6, r2, r0, ror #20 │ │ │ │ - orreq r6, r2, r8, asr #20 │ │ │ │ - cmneq r1, r8, lsr #10 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r6, r2, r4, lsl sl │ │ │ │ - ldrheq r3, [r1, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84850 <__cxa_atexit@plt+0x787f0> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 84880 <__cxa_atexit@plt+0x78820> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84804 <__cxa_atexit@plt+0x787a4> │ │ │ │ - ldr r6, [pc, #148] @ 84888 <__cxa_atexit@plt+0x78828> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84860 <__cxa_atexit@plt+0x78800> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x01825898 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + stm r5, {r0, r1, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 85828 <__cxa_atexit@plt+0x797c8> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 84868 <__cxa_atexit@plt+0x78808> │ │ │ │ - ldr r5, [pc, #100] @ 8488c <__cxa_atexit@plt+0x7882c> │ │ │ │ - ldr r1, [pc, #100] @ 84890 <__cxa_atexit@plt+0x78830> │ │ │ │ - ldr r2, [pc, #100] @ 84894 <__cxa_atexit@plt+0x78834> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 85964 <__cxa_atexit@plt+0x79904> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #28] @ 85970 <__cxa_atexit@plt+0x79910> │ │ │ │ + sub r7, r2, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84870 <__cxa_atexit@plt+0x78810> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 84884 <__cxa_atexit@plt+0x78824> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r5, [r2, ip] │ │ │ │ + cmneq r1, r4, ror ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 859a8 <__cxa_atexit@plt+0x79948> │ │ │ │ + ldr r3, [pc, #32] @ 859b8 <__cxa_atexit@plt+0x79958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r9 │ │ │ │ + b b5c218 <__cxa_atexit@plt+0xb501b8> │ │ │ │ + ldr r7, [pc, #12] @ 859bc <__cxa_atexit@plt+0x7995c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, r8, asr r9 │ │ │ │ - ldrsheq r3, [r1, #-48]! @ 0xffffffd0 │ │ │ │ - @ instruction: 0x01826cb0 │ │ │ │ - @ instruction: 0xffffe3e0 │ │ │ │ - @ instruction: 0xffffe32c │ │ │ │ - cmpeq fp, r8, lsl r0 │ │ │ │ - cmneq r1, ip, asr #7 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84938 <__cxa_atexit@plt+0x788d8> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 84968 <__cxa_atexit@plt+0x78908> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 848ec <__cxa_atexit@plt+0x7888c> │ │ │ │ - ldr r6, [pc, #148] @ 84970 <__cxa_atexit@plt+0x78910> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84948 <__cxa_atexit@plt+0x788e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84950 <__cxa_atexit@plt+0x788f0> │ │ │ │ - ldr r5, [pc, #100] @ 84974 <__cxa_atexit@plt+0x78914> │ │ │ │ - ldr r1, [pc, #100] @ 84978 <__cxa_atexit@plt+0x78918> │ │ │ │ - ldr r2, [pc, #100] @ 8497c <__cxa_atexit@plt+0x7891c> │ │ │ │ - add r5, pc, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r1, r0, asr ip │ │ │ │ + cmneq r1, ip, lsr #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 859fc <__cxa_atexit@plt+0x7999c> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #116] @ 85a5c <__cxa_atexit@plt+0x799fc> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 85a54 <__cxa_atexit@plt+0x799f4> │ │ │ │ + b 85a88 <__cxa_atexit@plt+0x79a28> │ │ │ │ + ldr r3, [pc, #92] @ 85a60 <__cxa_atexit@plt+0x79a00> │ │ │ │ + ldr r2, [pc, #92] @ 85a64 <__cxa_atexit@plt+0x79a04> │ │ │ │ + ldr r1, [pc, #92] @ 85a68 <__cxa_atexit@plt+0x79a08> │ │ │ │ + ldr r0, [pc, #92] @ 85a6c <__cxa_atexit@plt+0x79a0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84958 <__cxa_atexit@plt+0x788f8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 8496c <__cxa_atexit@plt+0x7890c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #72] @ 85a70 <__cxa_atexit@plt+0x79a10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #52] @ 85a74 <__cxa_atexit@plt+0x79a14> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #44] @ 85a78 <__cxa_atexit@plt+0x79a18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, r0, ror r8 │ │ │ │ - cmneq r1, r8, lsl #6 │ │ │ │ - orreq r6, r2, r8, asr #23 │ │ │ │ - @ instruction: 0xffffe2f8 │ │ │ │ - @ instruction: 0xffffe244 │ │ │ │ - cmpeq fp, r0, lsr pc │ │ │ │ - cmneq r1, r0, ror #5 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 84a28 <__cxa_atexit@plt+0x789c8> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 849ec <__cxa_atexit@plt+0x7898c> │ │ │ │ - ldr r2, [pc, #136] @ 84a40 <__cxa_atexit@plt+0x789e0> │ │ │ │ - ldr r1, [pc, #136] @ 84a44 <__cxa_atexit@plt+0x789e4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmneq r1, ip, ror #8 │ │ │ │ + cmneq r1, r0, ror #8 │ │ │ │ + cmneq r1, r8, asr #23 │ │ │ │ + orreq r5, r2, ip, lsr r7 │ │ │ │ + orreq r5, r2, r8, lsr #16 │ │ │ │ + orreq r5, r2, r4, lsr r7 │ │ │ │ + cmneq r1, r0, ror fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 85b38 <__cxa_atexit@plt+0x79ad8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 85b84 <__cxa_atexit@plt+0x79b24> │ │ │ │ + ldr r1, [pc, #248] @ 85bb0 <__cxa_atexit@plt+0x79b50> │ │ │ │ + ldr ip, [pc, #248] @ 85bb4 <__cxa_atexit@plt+0x79b54> │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [pc, #228] @ 85bb8 <__cxa_atexit@plt+0x79b58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub ip, r3, #10 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #216] @ 85bbc <__cxa_atexit@plt+0x79b5c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #208] @ 85bc0 <__cxa_atexit@plt+0x79b60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #200] @ 85bc4 <__cxa_atexit@plt+0x79b64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r5, {r1, r2, sl} │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r6, r9, ip} │ │ │ │ + ldr r6, [pc, #176] @ 85bc8 <__cxa_atexit@plt+0x79b68> │ │ │ │ + sub sl, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #129 @ 0x81 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r6, [pc, #160] @ 85bcc <__cxa_atexit@plt+0x79b6c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r3, [pc, #88] @ 85b98 <__cxa_atexit@plt+0x79b38> │ │ │ │ + ldr r2, [pc, #88] @ 85b9c <__cxa_atexit@plt+0x79b3c> │ │ │ │ + ldr lr, [pc, #88] @ 85ba0 <__cxa_atexit@plt+0x79b40> │ │ │ │ + ldr r0, [pc, #88] @ 85ba4 <__cxa_atexit@plt+0x79b44> │ │ │ │ + ldr r1, [pc, #88] @ 85ba8 <__cxa_atexit@plt+0x79b48> │ │ │ │ add r2, pc, r2 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 84a48 <__cxa_atexit@plt+0x789e8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + ldr r0, [pc, #56] @ 85bac <__cxa_atexit@plt+0x79b4c> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, lr, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 84a50 <__cxa_atexit@plt+0x789f0> │ │ │ │ - ldr r1, [pc, #92] @ 84a54 <__cxa_atexit@plt+0x789f4> │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r1, ip, lsl r3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r1, ip, ror sl │ │ │ │ + cmneq r1, r0, lsr r3 │ │ │ │ + orreq r5, r2, r0, lsl r6 │ │ │ │ + orreq r5, r2, r4, lsl #12 │ │ │ │ + cmneq r1, r0, lsr #7 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + orreq r5, r2, ip, lsr #14 │ │ │ │ + @ instruction: 0x01825698 │ │ │ │ + @ instruction: 0x01710394 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r5, r2, r0, asr r6 │ │ │ │ + orreq r5, r2, r4, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 78140 <__cxa_atexit@plt+0x6c0e0> │ │ │ │ + cmneq r1, r0, asr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 85c68 <__cxa_atexit@plt+0x79c08> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 85c7c <__cxa_atexit@plt+0x79c1c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85cac <__cxa_atexit@plt+0x79c4c> │ │ │ │ + ldr r2, [pc, #168] @ 85ccc <__cxa_atexit@plt+0x79c6c> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 84a58 <__cxa_atexit@plt+0x789f8> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #148] @ 85cd0 <__cxa_atexit@plt+0x79c70> │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #140] @ 85cd4 <__cxa_atexit@plt+0x79c74> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 84a4c <__cxa_atexit@plt+0x789ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #84] @ 85cc4 <__cxa_atexit@plt+0x79c64> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - orreq r6, r2, r8, lsr #15 │ │ │ │ - orreq r6, r2, ip, lsl #15 │ │ │ │ - cmneq r1, r8, ror r2 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r6, r2, r0, asr r7 │ │ │ │ - cmneq r1, r4, asr #4 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84b24 <__cxa_atexit@plt+0x78ac4> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 84b4c <__cxa_atexit@plt+0x78aec> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 84b30 <__cxa_atexit@plt+0x78ad0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 84ae8 <__cxa_atexit@plt+0x78a88> │ │ │ │ - ldr r2, [pc, #148] @ 84b50 <__cxa_atexit@plt+0x78af0> │ │ │ │ - ldr r1, [pc, #148] @ 84b54 <__cxa_atexit@plt+0x78af4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 84b58 <__cxa_atexit@plt+0x78af8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 84b60 <__cxa_atexit@plt+0x78b00> │ │ │ │ - ldr r1, [pc, #112] @ 84b64 <__cxa_atexit@plt+0x78b04> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 84b68 <__cxa_atexit@plt+0x78b08> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85cb4 <__cxa_atexit@plt+0x79c54> │ │ │ │ + ldr r2, [pc, #52] @ 85cc8 <__cxa_atexit@plt+0x79c68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 84b5c <__cxa_atexit@plt+0x78afc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #32 │ │ │ │ + b 85cb8 <__cxa_atexit@plt+0x79c58> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r6, r2, r8, lsr #13 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - orreq r6, r2, r4, lsr #13 │ │ │ │ - orreq r6, r2, ip, lsl #13 │ │ │ │ - cmneq r1, r4, ror #2 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - orreq r6, r2, r8, asr r6 │ │ │ │ - ldrsheq r3, [r1, #-8]! │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84c0c <__cxa_atexit@plt+0x78bac> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 84c3c <__cxa_atexit@plt+0x78bdc> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84bc0 <__cxa_atexit@plt+0x78b60> │ │ │ │ - ldr r6, [pc, #148] @ 84c44 <__cxa_atexit@plt+0x78be4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84c1c <__cxa_atexit@plt+0x78bbc> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq r1, r0, asr #11 │ │ │ │ + orreq r5, r2, r0, asr #10 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + orreq r5, r2, r4, asr #12 │ │ │ │ + orreq r5, r2, r8, asr r6 │ │ │ │ + cmneq r1, r4, asr r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 85d54 <__cxa_atexit@plt+0x79cf4> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 85d68 <__cxa_atexit@plt+0x79d08> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84c24 <__cxa_atexit@plt+0x78bc4> │ │ │ │ - ldr r5, [pc, #100] @ 84c48 <__cxa_atexit@plt+0x78be8> │ │ │ │ - ldr r1, [pc, #100] @ 84c4c <__cxa_atexit@plt+0x78bec> │ │ │ │ - ldr r2, [pc, #100] @ 84c50 <__cxa_atexit@plt+0x78bf0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85d98 <__cxa_atexit@plt+0x79d38> │ │ │ │ + ldr r2, [pc, #168] @ 85db8 <__cxa_atexit@plt+0x79d58> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr lr, [pc, #148] @ 85dbc <__cxa_atexit@plt+0x79d5c> │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [pc, #140] @ 85dc0 <__cxa_atexit@plt+0x79d60> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #16 │ │ │ │ + stm r7, {r1, r6, lr} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84c2c <__cxa_atexit@plt+0x78bcc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 84c40 <__cxa_atexit@plt+0x78be0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #84] @ 85db0 <__cxa_atexit@plt+0x79d50> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x0182659c │ │ │ │ - cmneq r1, r4, lsr r0 │ │ │ │ - strdeq r6, [r2, r4] │ │ │ │ - @ instruction: 0xffffe024 │ │ │ │ - @ instruction: 0xffffdf70 │ │ │ │ - cmpeq fp, ip, asr ip │ │ │ │ - cmneq r1, r0, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84cf4 <__cxa_atexit@plt+0x78c94> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 84d24 <__cxa_atexit@plt+0x78cc4> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84ca8 <__cxa_atexit@plt+0x78c48> │ │ │ │ - ldr r6, [pc, #148] @ 84d2c <__cxa_atexit@plt+0x78ccc> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84d04 <__cxa_atexit@plt+0x78ca4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84d0c <__cxa_atexit@plt+0x78cac> │ │ │ │ - ldr r5, [pc, #100] @ 84d30 <__cxa_atexit@plt+0x78cd0> │ │ │ │ - ldr r1, [pc, #100] @ 84d34 <__cxa_atexit@plt+0x78cd4> │ │ │ │ - ldr r2, [pc, #100] @ 84d38 <__cxa_atexit@plt+0x78cd8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84d14 <__cxa_atexit@plt+0x78cb4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 84d28 <__cxa_atexit@plt+0x78cc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x018264b4 │ │ │ │ - cmneq r1, ip, asr #30 │ │ │ │ - orreq r6, r2, ip, lsl #16 │ │ │ │ - @ instruction: 0xffffdf3c │ │ │ │ - @ instruction: 0xffffde88 │ │ │ │ - cmpeq fp, r4, ror fp │ │ │ │ - cmneq r1, ip, ror #30 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84e04 <__cxa_atexit@plt+0x78da4> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 84e2c <__cxa_atexit@plt+0x78dcc> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 84e10 <__cxa_atexit@plt+0x78db0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 84dc8 <__cxa_atexit@plt+0x78d68> │ │ │ │ - ldr r2, [pc, #148] @ 84e30 <__cxa_atexit@plt+0x78dd0> │ │ │ │ - ldr r1, [pc, #148] @ 84e34 <__cxa_atexit@plt+0x78dd4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 84e38 <__cxa_atexit@plt+0x78dd8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 84e40 <__cxa_atexit@plt+0x78de0> │ │ │ │ - ldr r1, [pc, #112] @ 84e44 <__cxa_atexit@plt+0x78de4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 84e48 <__cxa_atexit@plt+0x78de8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 85da0 <__cxa_atexit@plt+0x79d40> │ │ │ │ + ldr r2, [pc, #52] @ 85db4 <__cxa_atexit@plt+0x79d54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 84e3c <__cxa_atexit@plt+0x78ddc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + mov r6, #32 │ │ │ │ + b 85da4 <__cxa_atexit@plt+0x79d44> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r6, r2, r8, asr #7 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - orreq r6, r2, r4, asr #7 │ │ │ │ - orreq r6, r2, ip, lsr #7 │ │ │ │ - cmneq r1, ip, lsl #29 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff8cc │ │ │ │ - orreq r6, r2, r8, ror r3 │ │ │ │ - cmneq r1, r8, lsl lr │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84eec <__cxa_atexit@plt+0x78e8c> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 84f1c <__cxa_atexit@plt+0x78ebc> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84ea0 <__cxa_atexit@plt+0x78e40> │ │ │ │ - ldr r6, [pc, #148] @ 84f24 <__cxa_atexit@plt+0x78ec4> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsbeq r0, [r1, #-68]! @ 0xffffffbc │ │ │ │ + orreq r5, r2, r4, asr r4 │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + orreq r5, r2, r8, asr r5 │ │ │ │ + orreq r5, r2, ip, ror #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 84efc <__cxa_atexit@plt+0x78e9c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84f04 <__cxa_atexit@plt+0x78ea4> │ │ │ │ - ldr r5, [pc, #100] @ 84f28 <__cxa_atexit@plt+0x78ec8> │ │ │ │ - ldr r1, [pc, #100] @ 84f2c <__cxa_atexit@plt+0x78ecc> │ │ │ │ - ldr r2, [pc, #100] @ 84f30 <__cxa_atexit@plt+0x78ed0> │ │ │ │ - add r5, pc, r5 │ │ │ │ + bhi 85e28 <__cxa_atexit@plt+0x79dc8> │ │ │ │ + ldr r1, [pc, #80] @ 85e30 <__cxa_atexit@plt+0x79dd0> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r1, [pc, #64] @ 85e34 <__cxa_atexit@plt+0x79dd4> │ │ │ │ + tst r2, #3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r0, r1, r7} │ │ │ │ + beq 85e1c <__cxa_atexit@plt+0x79dbc> │ │ │ │ + mov r7, #0 │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r3] │ │ │ │ + str r7, [r3, #4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, fp │ │ │ │ + b 85e54 <__cxa_atexit@plt+0x79df4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84f0c <__cxa_atexit@plt+0x78eac> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 84f20 <__cxa_atexit@plt+0x78ec0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018262bc │ │ │ │ - cmneq r1, r4, asr sp │ │ │ │ - orreq r6, r2, r4, lsl r6 │ │ │ │ - @ instruction: 0xffffdd44 │ │ │ │ - @ instruction: 0xffffdc90 │ │ │ │ - cmpeq fp, ip, ror r9 │ │ │ │ - cmneq r1, r0, lsr sp │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 84fd4 <__cxa_atexit@plt+0x78f74> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 85004 <__cxa_atexit@plt+0x78fa4> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 84f88 <__cxa_atexit@plt+0x78f28> │ │ │ │ - ldr r6, [pc, #148] @ 8500c <__cxa_atexit@plt+0x78fac> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 84fe4 <__cxa_atexit@plt+0x78f84> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 84fec <__cxa_atexit@plt+0x78f8c> │ │ │ │ - ldr r5, [pc, #100] @ 85010 <__cxa_atexit@plt+0x78fb0> │ │ │ │ - ldr r1, [pc, #100] @ 85014 <__cxa_atexit@plt+0x78fb4> │ │ │ │ - ldr r2, [pc, #100] @ 85018 <__cxa_atexit@plt+0x78fb8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + orreq r5, r2, r4, asr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r7, fp │ │ │ │ + b 85e54 <__cxa_atexit@plt+0x79df4> │ │ │ │ + mov lr, r5 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [lr, #8]! │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, r7 │ │ │ │ + and r7, r2, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 85eb0 <__cxa_atexit@plt+0x79e50> │ │ │ │ + ldr r8, [pc, #172] @ 85f2c <__cxa_atexit@plt+0x79ecc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r2, #6] │ │ │ │ + ldr r2, [r2, #14] │ │ │ │ + str r8, [r5] │ │ │ │ + adds r0, r0, r2 │ │ │ │ + adc r1, r1, r2, asr #31 │ │ │ │ + ands r2, r7, #3 │ │ │ │ + strd r0, [r3] │ │ │ │ + beq 85f10 <__cxa_atexit@plt+0x79eb0> │ │ │ │ + cmp r2, #2 │ │ │ │ + mov r2, r7 │ │ │ │ + stm r5, {r0, r1, r7} │ │ │ │ + beq 85e80 <__cxa_atexit@plt+0x79e20> │ │ │ │ + ldr r2, [pc, #120] @ 85f30 <__cxa_atexit@plt+0x79ed0> │ │ │ │ + mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + strd r0, [lr] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 85f04 <__cxa_atexit@plt+0x79ea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 85f18 <__cxa_atexit@plt+0x79eb8> │ │ │ │ + ldr r3, [pc, #76] @ 85f34 <__cxa_atexit@plt+0x79ed4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [r5, #16]! │ │ │ │ + sub r7, r0, r7 │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r1 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 84ff4 <__cxa_atexit@plt+0x78f94> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 85008 <__cxa_atexit@plt+0x78fa8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r6, [r2, r4] │ │ │ │ - cmneq r1, ip, ror #24 │ │ │ │ - orreq r6, r2, ip, lsr #10 │ │ │ │ - @ instruction: 0xffffdc5c │ │ │ │ - @ instruction: 0xffffdba8 │ │ │ │ - @ instruction: 0x015bb894 │ │ │ │ - @ instruction: 0x01712c90 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq r5, r2, ip, ror #4 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + stm r5, {r0, r1, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 85e54 <__cxa_atexit@plt+0x79df4> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 85f90 <__cxa_atexit@plt+0x79f30> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #28] @ 85f9c <__cxa_atexit@plt+0x79f3c> │ │ │ │ + sub r7, r2, r7 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r5, [r2, r0] │ │ │ │ + cmneq r1, r0, ror #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85064 <__cxa_atexit@plt+0x79004> │ │ │ │ - ldr r7, [pc, #52] @ 85078 <__cxa_atexit@plt+0x79018> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 85058 <__cxa_atexit@plt+0x78ff8> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8508c <__cxa_atexit@plt+0x7902c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 8507c <__cxa_atexit@plt+0x7901c> │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 85fd4 <__cxa_atexit@plt+0x79f74> │ │ │ │ + ldr r3, [pc, #32] @ 85fe4 <__cxa_atexit@plt+0x79f84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r8, r9 │ │ │ │ + b b5c218 <__cxa_atexit@plt+0xb501b8> │ │ │ │ + ldr r7, [pc, #12] @ 85fe8 <__cxa_atexit@plt+0x79f88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, r8, asr ip │ │ │ │ - cmneq r1, r0, lsr ip │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq r1, ip, lsr r6 │ │ │ │ + cmneq r1, r8, lsl r6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8510c <__cxa_atexit@plt+0x790ac> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #144] @ 8513c <__cxa_atexit@plt+0x790dc> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86028 <__cxa_atexit@plt+0x79fc8> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #116] @ 86088 <__cxa_atexit@plt+0x7a028> │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 850f8 <__cxa_atexit@plt+0x79098> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8511c <__cxa_atexit@plt+0x790bc> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #112] @ 85140 <__cxa_atexit@plt+0x790e0> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r7, r3, #3 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + beq 86080 <__cxa_atexit@plt+0x7a020> │ │ │ │ + b 860b4 <__cxa_atexit@plt+0x7a054> │ │ │ │ + ldr r3, [pc, #92] @ 8608c <__cxa_atexit@plt+0x7a02c> │ │ │ │ + ldr r2, [pc, #92] @ 86090 <__cxa_atexit@plt+0x7a030> │ │ │ │ + ldr r1, [pc, #92] @ 86094 <__cxa_atexit@plt+0x7a034> │ │ │ │ + ldr r0, [pc, #92] @ 86098 <__cxa_atexit@plt+0x7a038> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 85100 <__cxa_atexit@plt+0x790a0> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 8512c <__cxa_atexit@plt+0x790cc> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 851fc <__cxa_atexit@plt+0x7919c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #72] @ 8609c <__cxa_atexit@plt+0x7a03c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add sl, r0, #1 │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #129 @ 0x81 │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r3, [pc, #52] @ 860a0 <__cxa_atexit@plt+0x7a040> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #44] @ 860a4 <__cxa_atexit@plt+0x7a044> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 850a4 <__cxa_atexit@plt+0x79044> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 850c8 <__cxa_atexit@plt+0x79068> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 850ec <__cxa_atexit@plt+0x7908c> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmneq r1, ip, ror #22 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + muleq r0, r4, r2 │ │ │ │ + cmnpeq r0, r0, asr #28 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, r4, lsr lr @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x0171059c │ │ │ │ + orreq r5, r2, r0, lsl r1 │ │ │ │ + strdeq r5, [r2, ip] │ │ │ │ + orreq r5, r2, r8, lsl #2 │ │ │ │ + cmneq r1, ip, asr r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + mov r2, r7 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 851a0 <__cxa_atexit@plt+0x79140> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ 851c0 <__cxa_atexit@plt+0x79160> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86164 <__cxa_atexit@plt+0x7a104> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 861b0 <__cxa_atexit@plt+0x7a150> │ │ │ │ + ldr r1, [pc, #248] @ 861dc <__cxa_atexit@plt+0x7a17c> │ │ │ │ + ldr ip, [pc, #248] @ 861e0 <__cxa_atexit@plt+0x7a180> │ │ │ │ + ldr sl, [r2, #2] │ │ │ │ + ldr r2, [r2, #6] │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [pc, #228] @ 861e4 <__cxa_atexit@plt+0x7a184> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub ip, r3, #10 │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr lr, [pc, #216] @ 861e8 <__cxa_atexit@plt+0x7a188> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r1, [pc, #208] @ 861ec <__cxa_atexit@plt+0x7a18c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [pc, #200] @ 861f0 <__cxa_atexit@plt+0x7a190> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r5, {r1, r2, sl} │ │ │ │ + add r1, r6, #8 │ │ │ │ + stm r1, {r0, r8, lr} │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r6, r9, ip} │ │ │ │ + ldr r6, [pc, #176] @ 861f4 <__cxa_atexit@plt+0x7a194> │ │ │ │ + sub sl, r3, #2 │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r6, r6, #129 @ 0x81 │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + ldr r6, [pc, #160] @ 861f8 <__cxa_atexit@plt+0x7a198> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r3, [pc, #88] @ 861c4 <__cxa_atexit@plt+0x7a164> │ │ │ │ + ldr r2, [pc, #88] @ 861c8 <__cxa_atexit@plt+0x7a168> │ │ │ │ + ldr lr, [pc, #88] @ 861cc <__cxa_atexit@plt+0x7a16c> │ │ │ │ + ldr r0, [pc, #88] @ 861d0 <__cxa_atexit@plt+0x7a170> │ │ │ │ + ldr r1, [pc, #88] @ 861d4 <__cxa_atexit@plt+0x7a174> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 85198 <__cxa_atexit@plt+0x79138> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 851b0 <__cxa_atexit@plt+0x79150> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 851fc <__cxa_atexit@plt+0x7919c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 85168 <__cxa_atexit@plt+0x79108> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 8518c <__cxa_atexit@plt+0x7912c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq r1, ip, ror #21 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + ldr r0, [pc, #56] @ 861d8 <__cxa_atexit@plt+0x7a178> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, lr, #1 │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r9, r0, #1 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq pc, [r0, #-192]! @ 0xffffff40 @ │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r1, r0, asr r4 │ │ │ │ + cmnpeq r0, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r4, ror #31 │ │ │ │ + ldrdeq r4, [r2, r8] │ │ │ │ + cmnpeq r0, r4, ror sp @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + orreq r5, r2, r0, lsl #2 │ │ │ │ + orreq r5, r2, ip, rrx │ │ │ │ + cmnpeq r0, r8, ror #26 @ p-variant is OBSOLETE │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r5, r2, r4, lsr #32 │ │ │ │ + orreq r5, r2, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov sl, r7 │ │ │ │ + b 778b0 <__cxa_atexit@plt+0x6b850> │ │ │ │ + cmnpeq r0, ip, ror ip @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 86268 <__cxa_atexit@plt+0x7a208> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 851ec <__cxa_atexit@plt+0x7918c> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 851fc <__cxa_atexit@plt+0x7919c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 851e0 <__cxa_atexit@plt+0x79180> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ + bne 8627c <__cxa_atexit@plt+0x7a21c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 85304 <__cxa_atexit@plt+0x792a4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 85240 <__cxa_atexit@plt+0x791e0> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble 85264 <__cxa_atexit@plt+0x79204> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt 85250 <__cxa_atexit@plt+0x791f0> │ │ │ │ - ldr r7, [pc, #240] @ 8532c <__cxa_atexit@plt+0x792cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 852d0 <__cxa_atexit@plt+0x79270> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 85278 <__cxa_atexit@plt+0x79218> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 852c8 <__cxa_atexit@plt+0x79268> │ │ │ │ - ldr r7, [pc, #224] @ 85338 <__cxa_atexit@plt+0x792d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #180] @ 85320 <__cxa_atexit@plt+0x792c0> │ │ │ │ - ldr r8, [pc, #180] @ 85324 <__cxa_atexit@plt+0x792c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 85288 <__cxa_atexit@plt+0x79228> │ │ │ │ - ldr lr, [pc, #188] @ 8533c <__cxa_atexit@plt+0x792dc> │ │ │ │ - ldr r8, [pc, #188] @ 85340 <__cxa_atexit@plt+0x792e0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #152] @ 85328 <__cxa_atexit@plt+0x792c8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 862ac <__cxa_atexit@plt+0x7a24c> │ │ │ │ + ldr r2, [pc, #112] @ 862c0 <__cxa_atexit@plt+0x7a260> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 85344 <__cxa_atexit@plt+0x792e4> │ │ │ │ + ldr r7, [pc, #76] @ 862bc <__cxa_atexit@plt+0x7a25c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ 85330 <__cxa_atexit@plt+0x792d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ 85334 <__cxa_atexit@plt+0x792d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 85348 <__cxa_atexit@plt+0x792e8> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 862ac <__cxa_atexit@plt+0x7a24c> │ │ │ │ + ldr r2, [pc, #48] @ 862c4 <__cxa_atexit@plt+0x7a264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff904 │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - ldrdeq r5, [r2, r0] │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - orreq r5, r2, r8, lsl #29 │ │ │ │ - orreq r5, r2, r4, ror lr │ │ │ │ - orreq r5, r2, r0, lsl pc │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, r4, ror #18 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmnpeq r0, r8, lsr #24 @ p-variant is OBSOLETE │ │ │ │ + orreq r5, r2, r4, lsr r0 │ │ │ │ + orreq r4, r2, r0, asr #30 │ │ │ │ + cmnpeq r0, ip, asr #23 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 851fc <__cxa_atexit@plt+0x7919c> │ │ │ │ - cmneq r1, r8, ror #18 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85408 <__cxa_atexit@plt+0x793a8> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #160] @ 85430 <__cxa_atexit@plt+0x793d0> │ │ │ │ - cmp r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - bne 853ac <__cxa_atexit@plt+0x7934c> │ │ │ │ - ldr r7, [pc, #148] @ 85438 <__cxa_atexit@plt+0x793d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r9, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 85414 <__cxa_atexit@plt+0x793b4> │ │ │ │ - ldr r7, [pc, #116] @ 8543c <__cxa_atexit@plt+0x793dc> │ │ │ │ - ldr r2, [pc, #116] @ 85440 <__cxa_atexit@plt+0x793e0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #108] @ 85444 <__cxa_atexit@plt+0x793e4> │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 86318 <__cxa_atexit@plt+0x7a2b8> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 8632c <__cxa_atexit@plt+0x7a2cc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8635c <__cxa_atexit@plt+0x7a2fc> │ │ │ │ + ldr r2, [pc, #112] @ 86370 <__cxa_atexit@plt+0x7a310> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85434 <__cxa_atexit@plt+0x793d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #76] @ 8636c <__cxa_atexit@plt+0x7a30c> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8635c <__cxa_atexit@plt+0x7a2fc> │ │ │ │ + ldr r2, [pc, #48] @ 86374 <__cxa_atexit@plt+0x7a314> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, r8, lsr #27 │ │ │ │ - cmneq r1, ip, lsr #17 │ │ │ │ - orreq r5, r2, r4, asr #27 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r5, r2, r0, lsl #27 │ │ │ │ - cmneq r1, ip, lsl r8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 854e8 <__cxa_atexit@plt+0x79488> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 85518 <__cxa_atexit@plt+0x794b8> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 8549c <__cxa_atexit@plt+0x7943c> │ │ │ │ - ldr r6, [pc, #148] @ 85520 <__cxa_atexit@plt+0x794c0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmnpeq r0, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r4, lsl #31 │ │ │ │ + @ instruction: 0x01824e90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 854f8 <__cxa_atexit@plt+0x79498> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 85500 <__cxa_atexit@plt+0x794a0> │ │ │ │ - ldr r5, [pc, #100] @ 85524 <__cxa_atexit@plt+0x794c4> │ │ │ │ - ldr r1, [pc, #100] @ 85528 <__cxa_atexit@plt+0x794c8> │ │ │ │ - ldr r2, [pc, #100] @ 8552c <__cxa_atexit@plt+0x794cc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bhi 863a8 <__cxa_atexit@plt+0x7a348> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 863b0 <__cxa_atexit@plt+0x7a350> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b b4e034 <__cxa_atexit@plt+0xb41fd4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 85508 <__cxa_atexit@plt+0x794a8> │ │ │ │ - mov r7, #12 │ │ │ │ + orreq r4, r2, r0, lsr #27 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + mov ip, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 86454 <__cxa_atexit@plt+0x7a3f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8645c <__cxa_atexit@plt+0x7a3fc> │ │ │ │ + ldr r9, [pc, #144] @ 8647c <__cxa_atexit@plt+0x7a41c> │ │ │ │ + ldr r1, [pc, #144] @ 86480 <__cxa_atexit@plt+0x7a420> │ │ │ │ + ldr r0, [pc, #144] @ 86484 <__cxa_atexit@plt+0x7a424> │ │ │ │ + ldr lr, [pc, #144] @ 86488 <__cxa_atexit@plt+0x7a428> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r1, pc, r1 │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + add r2, lr, #129 @ 0x81 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #108] @ 8648c <__cxa_atexit@plt+0x7a42c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + ldr r5, [pc, #92] @ 86490 <__cxa_atexit@plt+0x7a430> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + ldr r5, [pc, #84] @ 86494 <__cxa_atexit@plt+0x7a434> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + mov r6, r3 │ │ │ │ + b 86464 <__cxa_atexit@plt+0x7a404> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 8551c <__cxa_atexit@plt+0x794bc> │ │ │ │ + ldr r7, [pc, #12] @ 86478 <__cxa_atexit@plt+0x7a418> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r9, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, r0, asr #25 │ │ │ │ - cmneq r1, r8, asr r7 │ │ │ │ - orreq r6, r2, r8, lsl r0 │ │ │ │ - @ instruction: 0xffffd748 │ │ │ │ - @ instruction: 0xffffd694 │ │ │ │ - cmpeq fp, r0, lsl #7 │ │ │ │ - cmneq r1, r0, lsr r7 │ │ │ │ - andeq r0, r2, ip │ │ │ │ + ldrheq r0, [r1, #-16]! │ │ │ │ + cmnpeq r0, ip, lsl #21 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r4, r2, r8, ror #26 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + orreq r4, r2, ip, asr #26 │ │ │ │ + ldrheq r0, [r1, #-16]! │ │ │ │ + cmnpeq r0, r8, lsl sl @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 85598 <__cxa_atexit@plt+0x79538> │ │ │ │ - ldr r3, [pc, #84] @ 855b0 <__cxa_atexit@plt+0x79550> │ │ │ │ - ldr r2, [pc, #84] @ 855b4 <__cxa_atexit@plt+0x79554> │ │ │ │ - ldr r1, [pc, #84] @ 855b8 <__cxa_atexit@plt+0x79558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r7, #28 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 855bc <__cxa_atexit@plt+0x7955c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 864fc <__cxa_atexit@plt+0x7a49c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne 86510 <__cxa_atexit@plt+0x7a4b0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 86540 <__cxa_atexit@plt+0x7a4e0> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr lr, [pc, #132] @ 86560 <__cxa_atexit@plt+0x7a500> │ │ │ │ + sub r1, r3, #15 │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #124] @ 86564 <__cxa_atexit@plt+0x7a504> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + stmib r6, {r0, r2, r7, lr} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #84] @ 86558 <__cxa_atexit@plt+0x7a4f8> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - strdeq r5, [r2, r4] │ │ │ │ - cmneq r1, ip, lsr #14 │ │ │ │ - cmneq r1, r8, lsl #14 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 86548 <__cxa_atexit@plt+0x7a4e8> │ │ │ │ + ldr r2, [pc, #52] @ 8655c <__cxa_atexit@plt+0x7a4fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + b 8654c <__cxa_atexit@plt+0x7a4ec> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq pc, [r0, #-144]! @ 0xffffff70 @ │ │ │ │ + orreq r4, r2, ip, lsr #25 │ │ │ │ + orreq r4, r2, r4, lsr #27 │ │ │ │ + @ instruction: 0x01824db8 │ │ │ │ + @ instruction: 0x01710098 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85608 <__cxa_atexit@plt+0x795a8> │ │ │ │ - ldr r7, [pc, #52] @ 8561c <__cxa_atexit@plt+0x795bc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 855fc <__cxa_atexit@plt+0x7959c> │ │ │ │ - mov r7, r8 │ │ │ │ - b 85630 <__cxa_atexit@plt+0x795d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 865e0 <__cxa_atexit@plt+0x7a580> │ │ │ │ + ldr r3, [pc, #100] @ 865f0 <__cxa_atexit@plt+0x7a590> │ │ │ │ + ldr r2, [pc, #100] @ 865f4 <__cxa_atexit@plt+0x7a594> │ │ │ │ + ldr lr, [pc, #100] @ 865f8 <__cxa_atexit@plt+0x7a598> │ │ │ │ + ldr r0, [pc, #100] @ 865fc <__cxa_atexit@plt+0x7a59c> │ │ │ │ + ldr r1, [pc, #100] @ 86600 <__cxa_atexit@plt+0x7a5a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + add r1, r1, #129 @ 0x81 │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r0, [pc, #68] @ 86604 <__cxa_atexit@plt+0x7a5a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 85620 <__cxa_atexit@plt+0x795c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add sl, lr, #1 │ │ │ │ + mov r8, r9 │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1625218 <__cxa_atexit@plt+0x16191b8> │ │ │ │ + ldr r7, [pc, #32] @ 86608 <__cxa_atexit@plt+0x7a5a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r1, r4, asr #13 │ │ │ │ - cmneq r1, r8, lsr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldrsbeq pc, [r0, #-136]! @ 0xffffff78 @ │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmneq r1, r0, lsr r0 │ │ │ │ + cmnpeq r0, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r4, asr #23 │ │ │ │ + @ instruction: 0x01824bb4 │ │ │ │ + cmneq r1, r8, asr #32 │ │ │ │ + cmnpeq r0, r8, lsl #17 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 856e8 <__cxa_atexit@plt+0x79688> │ │ │ │ - sub r9, r2, #1 │ │ │ │ - ldr r3, [pc, #212] @ 85724 <__cxa_atexit@plt+0x796c4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 85688 <__cxa_atexit@plt+0x79628> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 8665c <__cxa_atexit@plt+0x7a5fc> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 856f8 <__cxa_atexit@plt+0x79698> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - ble 85690 <__cxa_atexit@plt+0x79630> │ │ │ │ - ldr r7, [pc, #176] @ 8572c <__cxa_atexit@plt+0x796cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne 86670 <__cxa_atexit@plt+0x7a610> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 866a0 <__cxa_atexit@plt+0x7a640> │ │ │ │ + ldr r2, [pc, #112] @ 866b4 <__cxa_atexit@plt+0x7a654> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #1] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 85708 <__cxa_atexit@plt+0x796a8> │ │ │ │ - ldr r7, [pc, #136] @ 85730 <__cxa_atexit@plt+0x796d0> │ │ │ │ - ldr r2, [pc, #136] @ 85734 <__cxa_atexit@plt+0x796d4> │ │ │ │ - ldr r1, [pc, #136] @ 85738 <__cxa_atexit@plt+0x796d8> │ │ │ │ + ldr r7, [pc, #76] @ 866b0 <__cxa_atexit@plt+0x7a650> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 866a0 <__cxa_atexit@plt+0x7a640> │ │ │ │ + ldr r2, [pc, #48] @ 866b8 <__cxa_atexit@plt+0x7a658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - b 85648 <__cxa_atexit@plt+0x795e8> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 85668 <__cxa_atexit@plt+0x79608> │ │ │ │ - ldr r7, [pc, #24] @ 85728 <__cxa_atexit@plt+0x796c8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrheq r2, [r1, #-88]! @ 0xffffffa8 │ │ │ │ - orreq r5, r2, ip, ror #21 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - orreq r5, r2, r8, lsr #21 │ │ │ │ - @ instruction: 0x01712590 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 857d4 <__cxa_atexit@plt+0x79774> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - ble 8577c <__cxa_atexit@plt+0x7971c> │ │ │ │ - ldr r7, [pc, #148] @ 85804 <__cxa_atexit@plt+0x797a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 857e4 <__cxa_atexit@plt+0x79784> │ │ │ │ - ldr r7, [pc, #116] @ 85808 <__cxa_atexit@plt+0x797a8> │ │ │ │ - ldr r2, [pc, #116] @ 8580c <__cxa_atexit@plt+0x797ac> │ │ │ │ - ldr r1, [pc, #116] @ 85810 <__cxa_atexit@plt+0x797b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmnpeq r0, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r0, asr #24 │ │ │ │ + orreq r4, r2, ip, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 866f4 <__cxa_atexit@plt+0x7a694> │ │ │ │ + ldr r3, [pc, #40] @ 8670c <__cxa_atexit@plt+0x7a6ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 8575c <__cxa_atexit@plt+0x796fc> │ │ │ │ - ldr r7, [pc, #20] @ 85800 <__cxa_atexit@plt+0x797a0> │ │ │ │ + ldr r7, [pc, #20] @ 86710 <__cxa_atexit@plt+0x7a6b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r2, [r1, #-76]! @ 0xffffffb4 │ │ │ │ - strdeq r5, [r2, r8] │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - @ instruction: 0x018259bc │ │ │ │ - cmneq r1, ip, lsr r5 │ │ │ │ + orreq r4, r2, r4, lsr #22 │ │ │ │ + cmnpeq r0, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 85874 <__cxa_atexit@plt+0x79814> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8586c <__cxa_atexit@plt+0x7980c> │ │ │ │ - ldr r3, [pc, #52] @ 8587c <__cxa_atexit@plt+0x7981c> │ │ │ │ - ldr r9, [pc, #52] @ 85880 <__cxa_atexit@plt+0x79820> │ │ │ │ - ldr r2, [pc, #52] @ 85884 <__cxa_atexit@plt+0x79824> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8674c <__cxa_atexit@plt+0x7a6ec> │ │ │ │ + ldr r3, [pc, #40] @ 86764 <__cxa_atexit@plt+0x7a704> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ 86768 <__cxa_atexit@plt+0x7a708> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, ror #9 │ │ │ │ - ldrsheq r2, [r1, #-64]! @ 0xffffffc0 │ │ │ │ - ldrdeq r5, [r2, ip] │ │ │ │ - ldrsbeq r2, [r1, #-72]! @ 0xffffffb8 │ │ │ │ + @ instruction: 0x01824cb4 │ │ │ │ + cmnpeq r0, r4, ror #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85908 <__cxa_atexit@plt+0x798a8> │ │ │ │ - ldr r3, [pc, #124] @ 85928 <__cxa_atexit@plt+0x798c8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 858d4 <__cxa_atexit@plt+0x79874> │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 858e4 <__cxa_atexit@plt+0x79884> │ │ │ │ - ldr r7, [pc, #104] @ 85930 <__cxa_atexit@plt+0x798d0> │ │ │ │ - ldr r0, [pc, #104] @ 85934 <__cxa_atexit@plt+0x798d4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 85918 <__cxa_atexit@plt+0x798b8> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #52] @ 8592c <__cxa_atexit@plt+0x798cc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 867a4 <__cxa_atexit@plt+0x7a744> │ │ │ │ + ldr r3, [pc, #40] @ 867bc <__cxa_atexit@plt+0x7a75c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 85938 <__cxa_atexit@plt+0x798d8> │ │ │ │ + ldr r7, [pc, #20] @ 867c0 <__cxa_atexit@plt+0x7a760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 858f0 <__cxa_atexit@plt+0x79890> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0x01825bb4 │ │ │ │ - cmneq r1, r0, lsr #9 │ │ │ │ - @ instruction: 0x0171249c │ │ │ │ - cmneq r1, r8, ror #8 │ │ │ │ - cmneq r1, r8, lsr #8 │ │ │ │ + orreq r4, r2, r8, ror sl │ │ │ │ + @ instruction: 0x0170fe90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne 8596c <__cxa_atexit@plt+0x7990c> │ │ │ │ - ldr r7, [pc, #72] @ 859a4 <__cxa_atexit@plt+0x79944> │ │ │ │ - ldr r0, [pc, #72] @ 859a8 <__cxa_atexit@plt+0x79948> │ │ │ │ - add r5, r5, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r7, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 867fc <__cxa_atexit@plt+0x7a79c> │ │ │ │ + ldr r3, [pc, #40] @ 86814 <__cxa_atexit@plt+0x7a7b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + sub r7, r6, #5 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 86818 <__cxa_atexit@plt+0x7a7b8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 85990 <__cxa_atexit@plt+0x79930> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - ldr r3, [pc, #32] @ 859a0 <__cxa_atexit@plt+0x79940> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r3, r7, lsl #2 │ │ │ │ - ldr r7, [r7, #-4] │ │ │ │ + orreq r4, r2, r8, ror #20 │ │ │ │ + cmnpeq r0, ip, lsr lr @ p-variant is OBSOLETE │ │ │ │ + ldrsbeq r9, [fp, #-211] @ 0xffffff2d │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 85978 <__cxa_atexit@plt+0x79918> │ │ │ │ - orreq r5, r2, ip, lsr #22 │ │ │ │ - cmneq r1, r8, lsl #8 │ │ │ │ - cmneq r1, r4, lsl #8 │ │ │ │ - cmneq r1, r4, ror #7 │ │ │ │ + ldrsheq r9, [fp, #-221] @ 0xffffff23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, r9, lsr #28 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, pc, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #2 │ │ │ │ + bx r0 │ │ │ │ + cmpeq fp, r8, ror lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + ldr r0, [r5] │ │ │ │ + add r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ + cmnpeq r0, r4, ror #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 85a0c <__cxa_atexit@plt+0x799ac> │ │ │ │ + bhi 868f4 <__cxa_atexit@plt+0x7a894> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 85a04 <__cxa_atexit@plt+0x799a4> │ │ │ │ - ldr r3, [pc, #52] @ 85a14 <__cxa_atexit@plt+0x799b4> │ │ │ │ - ldr r9, [pc, #52] @ 85a18 <__cxa_atexit@plt+0x799b8> │ │ │ │ - ldr r2, [pc, #52] @ 85a1c <__cxa_atexit@plt+0x799bc> │ │ │ │ + beq 868ec <__cxa_atexit@plt+0x7a88c> │ │ │ │ + ldr r3, [pc, #52] @ 868fc <__cxa_atexit@plt+0x7a89c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #48] @ 86900 <__cxa_atexit@plt+0x7a8a0> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r2, [pc, #44] @ 86904 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ mov r5, sl │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ + b 119b158 <__cxa_atexit@plt+0x118f0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r8, asr #6 │ │ │ │ - @ instruction: 0x01712398 │ │ │ │ - orreq r5, r2, r4, asr #14 │ │ │ │ - cmneq r1, r0, lsl #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x0170fe90 │ │ │ │ + @ instruction: 0x0170fe9c │ │ │ │ + orreq r4, r2, r0, ror #16 │ │ │ │ + cmneq r1, r4 │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85aa8 <__cxa_atexit@plt+0x79a48> │ │ │ │ - ldr r3, [pc, #116] @ 85ab8 <__cxa_atexit@plt+0x79a58> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 85a78 <__cxa_atexit@plt+0x79a18> │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - cmp r7, #3 │ │ │ │ - bne 85a88 <__cxa_atexit@plt+0x79a28> │ │ │ │ - ldr r7, [pc, #84] @ 85ac0 <__cxa_atexit@plt+0x79a60> │ │ │ │ - ldr r0, [pc, #84] @ 85ac4 <__cxa_atexit@plt+0x79a64> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - cmp r3, #3 │ │ │ │ - addeq r3, r7, #1 │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r3, [pc, #32] @ 85abc <__cxa_atexit@plt+0x79a5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85ac8 <__cxa_atexit@plt+0x79a68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r5, r2, r0, lsl sl │ │ │ │ - cmneq r1, ip, lsr r3 │ │ │ │ - cmneq r1, r8, lsr r3 │ │ │ │ - cmneq r1, r8, lsl #6 │ │ │ │ - ldrsbeq r2, [r1, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - bic r3, r7, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 85b04 <__cxa_atexit@plt+0x79aa4> │ │ │ │ - ldr r7, [pc, #56] @ 85b2c <__cxa_atexit@plt+0x79acc> │ │ │ │ - ldr r0, [pc, #56] @ 85b30 <__cxa_atexit@plt+0x79ad0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #3 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - ldr r3, [pc, #16] @ 85b28 <__cxa_atexit@plt+0x79ac8> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r3] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01825990 │ │ │ │ - ldrheq r2, [r1, #-32]! @ 0xffffffe0 │ │ │ │ - cmneq r1, ip, lsr #5 │ │ │ │ - cmneq r1, r0, lsl r1 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - ldr sl, [pc, #12] @ 85b54 <__cxa_atexit@plt+0x79af4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - mov r8, #0 │ │ │ │ - add sl, pc, sl │ │ │ │ - b 13fc684 <__cxa_atexit@plt+0x13f0624> │ │ │ │ - ldrsheq r2, [r1, #-12]! │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 85bb4 <__cxa_atexit@plt+0x79b54> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 85bbc <__cxa_atexit@plt+0x79b5c> │ │ │ │ - ldr r5, [pc, #76] @ 85bd8 <__cxa_atexit@plt+0x79b78> │ │ │ │ - ldr r1, [pc, #76] @ 85bdc <__cxa_atexit@plt+0x79b7c> │ │ │ │ - ldr r2, [pc, #76] @ 85be0 <__cxa_atexit@plt+0x79b80> │ │ │ │ + bhi 86938 <__cxa_atexit@plt+0x7a8d8> │ │ │ │ + ldr r5, [pc, #28] @ 86948 <__cxa_atexit@plt+0x7a8e8> │ │ │ │ add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 85bc4 <__cxa_atexit@plt+0x79b64> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 85bd4 <__cxa_atexit@plt+0x79b74> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r7, [pc, #12] @ 8694c <__cxa_atexit@plt+0x7a8ec> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, lsl #4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmpeq fp, fp, lsl ip │ │ │ │ - ldrsbeq r2, [r1, #-24]! @ 0xffffffe8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmnpeq r0, r8, ror #31 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, r0, asr #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 85c08 <__cxa_atexit@plt+0x79ba8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #28] @ 86980 <__cxa_atexit@plt+0x7a920> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 86984 <__cxa_atexit@plt+0x7a924> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 119b160 <__cxa_atexit@plt+0x118f100> │ │ │ │ - cmneq r1, r0, lsr r1 │ │ │ │ - ldrheq r2, [r1, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov sl, r7 │ │ │ │ + b d0de0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + cmnpeq r0, r0, lsr #31 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0x01824ab0 │ │ │ │ + ldrsbeq pc, [r0, #-248]! @ 0xffffff08 @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85c98 <__cxa_atexit@plt+0x79c38> │ │ │ │ - ldr r7, [pc, #152] @ 85cd0 <__cxa_atexit@plt+0x79c70> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 85c88 <__cxa_atexit@plt+0x79c28> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 85cb0 <__cxa_atexit@plt+0x79c50> │ │ │ │ - ldr r7, [pc, #124] @ 85cdc <__cxa_atexit@plt+0x79c7c> │ │ │ │ - ldr r1, [pc, #124] @ 85ce0 <__cxa_atexit@plt+0x79c80> │ │ │ │ - ldr r2, [pc, #124] @ 85ce4 <__cxa_atexit@plt+0x79c84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 85cd8 <__cxa_atexit@plt+0x79c78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 869c0 <__cxa_atexit@plt+0x7a960> │ │ │ │ + ldr r5, [pc, #36] @ 869d4 <__cxa_atexit@plt+0x7a974> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r7, [pc, #16] @ 869d8 <__cxa_atexit@plt+0x7a978> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 85cd4 <__cxa_atexit@plt+0x79c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - cmneq r1, r0, lsl r1 │ │ │ │ - cmneq r1, ip, lsr r1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmpeq fp, fp, asr #22 │ │ │ │ - cmneq r1, r4, ror #1 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrheq pc, [r0, #-244]! @ 0xffffff0c @ │ │ │ │ + cmnpeq r0, r8, lsl #31 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85d40 <__cxa_atexit@plt+0x79ce0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 85d48 <__cxa_atexit@plt+0x79ce8> │ │ │ │ - ldr r2, [pc, #76] @ 85d68 <__cxa_atexit@plt+0x79d08> │ │ │ │ - ldr r1, [pc, #76] @ 85d6c <__cxa_atexit@plt+0x79d0c> │ │ │ │ - ldr r3, [pc, #76] @ 85d70 <__cxa_atexit@plt+0x79d10> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 86a0c <__cxa_atexit@plt+0x7a9ac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 85d50 <__cxa_atexit@plt+0x79cf0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 85d64 <__cxa_atexit@plt+0x79d04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #24] @ 86a10 <__cxa_atexit@plt+0x7a9b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r1, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - cmpeq fp, fp, lsl #21 │ │ │ │ - cmneq r1, r4, asr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b d0de0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + cmnpeq r0, r8, ror #30 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r4, lsr #20 │ │ │ │ + cmnpeq r0, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 85e28 <__cxa_atexit@plt+0x79dc8> │ │ │ │ - ldr r6, [pc, #188] @ 85e58 <__cxa_atexit@plt+0x79df8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r7] │ │ │ │ - beq 85dd0 <__cxa_atexit@plt+0x79d70> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #4 │ │ │ │ - bcs 85de4 <__cxa_atexit@plt+0x79d84> │ │ │ │ - ldr r6, [pc, #164] @ 85e60 <__cxa_atexit@plt+0x79e00> │ │ │ │ - lsl r7, r3, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 85e3c <__cxa_atexit@plt+0x79ddc> │ │ │ │ - ldr r5, [pc, #108] @ 85e68 <__cxa_atexit@plt+0x79e08> │ │ │ │ - ldr r1, [pc, #108] @ 85e6c <__cxa_atexit@plt+0x79e0c> │ │ │ │ - ldr r2, [pc, #108] @ 85e70 <__cxa_atexit@plt+0x79e10> │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86a44 <__cxa_atexit@plt+0x7a9e4> │ │ │ │ + ldr r5, [pc, #28] @ 86a54 <__cxa_atexit@plt+0x7a9f4> │ │ │ │ add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r7] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #52] @ 85e64 <__cxa_atexit@plt+0x79e04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r7, [pc, #12] @ 86a58 <__cxa_atexit@plt+0x7a9f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85e5c <__cxa_atexit@plt+0x79dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmneq r1, r8, lsl #31 │ │ │ │ - orreq r5, r2, ip, ror #13 │ │ │ │ - ldrheq r1, [r1, #-244]! @ 0xffffff0c │ │ │ │ - @ instruction: 0xfffffde8 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - cmpeq fp, pc, lsr #19 │ │ │ │ - cmneq r1, r8, asr pc │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmnpeq r0, r8, lsr pc @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r9, r6 │ │ │ │ - cmp r8, #4 │ │ │ │ - bcs 85eac <__cxa_atexit@plt+0x79e4c> │ │ │ │ - ldr r6, [pc, #128] @ 85f18 <__cxa_atexit@plt+0x79eb8> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 85ef0 <__cxa_atexit@plt+0x79e90> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 85ef8 <__cxa_atexit@plt+0x79e98> │ │ │ │ - ldr r2, [pc, #80] @ 85f1c <__cxa_atexit@plt+0x79ebc> │ │ │ │ - ldr r1, [pc, #80] @ 85f20 <__cxa_atexit@plt+0x79ec0> │ │ │ │ - ldr r3, [pc, #80] @ 85f24 <__cxa_atexit@plt+0x79ec4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + ldr r3, [pc, #28] @ 86a8c <__cxa_atexit@plt+0x7aa2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b 85f00 <__cxa_atexit@plt+0x79ea0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 85f14 <__cxa_atexit@plt+0x79eb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #24] @ 86a90 <__cxa_atexit@plt+0x7aa30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b d0de0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + cmnpeq r0, r8, ror #29 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r4, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86ac8 <__cxa_atexit@plt+0x7aa68> │ │ │ │ + ldr r3, [pc, #32] @ 86ad0 <__cxa_atexit@plt+0x7aa70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 86ad4 <__cxa_atexit@plt+0x7aa74> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r4, asr #29 │ │ │ │ - orreq r5, r2, r0, lsl r6 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffc64 │ │ │ │ - ldrsbeq sl, [fp, #-139] @ 0xffffff75 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r4, r2, ip, ror r6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 86b04 <__cxa_atexit@plt+0x7aaa4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 86b08 <__cxa_atexit@plt+0x7aaa8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + cmnpeq r0, r4, ror #22 @ p-variant is OBSOLETE │ │ │ │ + orreq r4, r2, r8, asr #12 │ │ │ │ + cmnpeq r0, r8, ror #28 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 85fc4 <__cxa_atexit@plt+0x79f64> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #156] @ 85fec <__cxa_atexit@plt+0x79f8c> │ │ │ │ - cmp r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - bne 85f6c <__cxa_atexit@plt+0x79f0c> │ │ │ │ - ldr r7, [pc, #144] @ 85ff4 <__cxa_atexit@plt+0x79f94> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 85fd0 <__cxa_atexit@plt+0x79f70> │ │ │ │ - ldr r7, [pc, #112] @ 85ff8 <__cxa_atexit@plt+0x79f98> │ │ │ │ - ldr r2, [pc, #112] @ 85ffc <__cxa_atexit@plt+0x79f9c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #104] @ 86000 <__cxa_atexit@plt+0x79fa0> │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + bhi 86ba8 <__cxa_atexit@plt+0x7ab48> │ │ │ │ + ldr r1, [pc, #156] @ 86bcc <__cxa_atexit@plt+0x7ab6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 86b80 <__cxa_atexit@plt+0x7ab20> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #120] @ 86bd4 <__cxa_atexit@plt+0x7ab74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86ba0 <__cxa_atexit@plt+0x7ab40> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r5, r2, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86bb4 <__cxa_atexit@plt+0x7ab54> │ │ │ │ + ldr r3, [pc, #72] @ 86bd8 <__cxa_atexit@plt+0x7ab78> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, #0 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 85ff0 <__cxa_atexit@plt+0x79f90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 86bd0 <__cxa_atexit@plt+0x7ab70> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, r8, ror #3 │ │ │ │ - cmneq r1, r0, lsl lr │ │ │ │ - orreq r5, r2, r4, lsl #4 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orreq r5, r2, r0, asr #3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + orreq r4, r2, ip, lsl #12 │ │ │ │ + cmnpeq r0, r0, asr #27 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmnpeq r0, r0, lsr sp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86044 <__cxa_atexit@plt+0x79fe4> │ │ │ │ + bhi 86c48 <__cxa_atexit@plt+0x7abe8> │ │ │ │ + ldr lr, [pc, #64] @ 86c50 <__cxa_atexit@plt+0x7abf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r9, [pc, #44] @ 86c54 <__cxa_atexit@plt+0x7abf4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 8604c <__cxa_atexit@plt+0x79fec> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86050 <__cxa_atexit@plt+0x79ff0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, r0, lsl r1 │ │ │ │ - orreq r5, r2, r4, ror r4 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 860b4 <__cxa_atexit@plt+0x7a054> │ │ │ │ - ldr r3, [pc, #80] @ 860cc <__cxa_atexit@plt+0x7a06c> │ │ │ │ - ldr r2, [pc, #80] @ 860d0 <__cxa_atexit@plt+0x7a070> │ │ │ │ - ldr r1, [pc, #80] @ 860d4 <__cxa_atexit@plt+0x7a074> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r4, r2, r4, lsl r5 │ │ │ │ + cmnpeq r0, r8, asr #25 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + sub r8, r9, #1 │ │ │ │ + cmp r9, #0 │ │ │ │ + beq 86cb8 <__cxa_atexit@plt+0x7ac58> │ │ │ │ + ldr r3, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + add r2, r2, r8 │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + ldr r2, [pc, #112] @ 86cfc <__cxa_atexit@plt+0x7ac9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r7, #24 │ │ │ │ - str r3, [r2, #12]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r8, [r7, #20] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 86cd8 <__cxa_atexit@plt+0x7ac78> │ │ │ │ + ldr r2, [pc, #84] @ 86d00 <__cxa_atexit@plt+0x7aca0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86ce4 <__cxa_atexit@plt+0x7ac84> │ │ │ │ + ldr r5, [pc, #56] @ 86d04 <__cxa_atexit@plt+0x7aca4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 860d8 <__cxa_atexit@plt+0x7a078> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + ldr r7, [pc, #12] @ 86cf8 <__cxa_atexit@plt+0x7ac98> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - ldrdeq r5, [r2, r4] │ │ │ │ - cmneq r1, r0, lsr sp │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 86178 <__cxa_atexit@plt+0x7a118> │ │ │ │ - ldr r3, [pc, #208] @ 861cc <__cxa_atexit@plt+0x7a16c> │ │ │ │ + cmnpeq r0, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 86d24 <__cxa_atexit@plt+0x7acc4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq 86168 <__cxa_atexit@plt+0x7a108> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 86188 <__cxa_atexit@plt+0x7a128> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 861b0 <__cxa_atexit@plt+0x7a150> │ │ │ │ - ldr r7, [pc, #176] @ 861dc <__cxa_atexit@plt+0x7a17c> │ │ │ │ - ldr r2, [pc, #176] @ 861e0 <__cxa_atexit@plt+0x7a180> │ │ │ │ - ldr r1, [pc, #176] @ 861e4 <__cxa_atexit@plt+0x7a184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 86d68 <__cxa_atexit@plt+0x7ad08> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 86d74 <__cxa_atexit@plt+0x7ad14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r4, [r2, r0] │ │ │ │ + cmnpeq r0, r8, lsr #23 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #16 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi 86dfc <__cxa_atexit@plt+0x7ad9c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 86e08 <__cxa_atexit@plt+0x7ada8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #104] @ 86e18 <__cxa_atexit@plt+0x7adb8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r2, [pc, #76] @ 86e1c <__cxa_atexit@plt+0x7adbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [pc, #68] @ 86e20 <__cxa_atexit@plt+0x7adc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r5, sl │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 861d8 <__cxa_atexit@plt+0x7a178> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + orreq r4, r2, ip, lsl #7 │ │ │ │ + orreq r4, r2, r0, ror r3 │ │ │ │ + @ instruction: 0xfffffe1c │ │ │ │ + cmnpeq r0, r8, asr fp @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86ec0 <__cxa_atexit@plt+0x7ae60> │ │ │ │ + ldr r1, [pc, #152] @ 86ee0 <__cxa_atexit@plt+0x7ae80> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + mov r3, r2 │ │ │ │ + str r1, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r8, r9 │ │ │ │ + bcs 86ea0 <__cxa_atexit@plt+0x7ae40> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r7, r7, r8 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #108] @ 86ee8 <__cxa_atexit@plt+0x7ae88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 86eb8 <__cxa_atexit@plt+0x7ae58> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r5, r2, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 86ecc <__cxa_atexit@plt+0x7ae6c> │ │ │ │ + ldr r3, [pc, #60] @ 86eec <__cxa_atexit@plt+0x7ae8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #3 │ │ │ │ - bls 86114 <__cxa_atexit@plt+0x7a0b4> │ │ │ │ - ldr r7, [pc, #48] @ 861d4 <__cxa_atexit@plt+0x7a174> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 861d0 <__cxa_atexit@plt+0x7a170> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 86ee4 <__cxa_atexit@plt+0x7ae84> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r1, r0, lsr ip │ │ │ │ - orreq r4, r2, r4, asr #31 │ │ │ │ - cmneq r1, r4, ror ip │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - orreq r5, r2, r4, lsr #32 │ │ │ │ + strdeq r4, [r2, r4] │ │ │ │ + ldrheq pc, [r0, #-160]! @ 0xffffff60 @ │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 86258 <__cxa_atexit@plt+0x7a1f8> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 86280 <__cxa_atexit@plt+0x7a220> │ │ │ │ - ldr r7, [pc, #136] @ 862a4 <__cxa_atexit@plt+0x7a244> │ │ │ │ - ldr r2, [pc, #136] @ 862a8 <__cxa_atexit@plt+0x7a248> │ │ │ │ - ldr r1, [pc, #136] @ 862ac <__cxa_atexit@plt+0x7a24c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmnpeq r0, r4, ror sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r3, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 86f74 <__cxa_atexit@plt+0x7af14> │ │ │ │ + ldr lr, [pc, #84] @ 86f7c <__cxa_atexit@plt+0x7af1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str lr, [r5, #-36]! @ 0xffffffdc │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + str r2, [r5, #32] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + ldr r7, [r7, #31] │ │ │ │ + str r7, [r5, #28] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + ldrsheq pc, [r0, #-156]! @ 0xffffff64 @ │ │ │ │ + andeq r0, r0, r8, lsl #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 86fb8 <__cxa_atexit@plt+0x7af58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r3, [pc, #12] @ 86fbc <__cxa_atexit@plt+0x7af5c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0x01824194 │ │ │ │ + ldrheq pc, [r0, #-156]! @ 0xffffff64 @ │ │ │ │ + andeq r0, r0, r8, lsl #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 86ff4 <__cxa_atexit@plt+0x7af94> │ │ │ │ + add r3, r5, #28 │ │ │ │ + ldr r2, [pc, #36] @ 87008 <__cxa_atexit@plt+0x7afa8> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r3, [r5, #28] │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ + b 87034 <__cxa_atexit@plt+0x7afd4> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + cmnpeq r0, r4, asr r9 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, lsl #29 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ - str r7, [r2, #12]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - cmp r8, #3 │ │ │ │ - bls 86200 <__cxa_atexit@plt+0x7a1a0> │ │ │ │ - ldr r7, [pc, #44] @ 862a0 <__cxa_atexit@plt+0x7a240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 87120 <__cxa_atexit@plt+0x7b0c0> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #28]! │ │ │ │ + ldr r1, [r2, #-16] │ │ │ │ + ldr r0, [r2, #-12] │ │ │ │ + ldr r9, [r2, #-8] │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + cmp r8, r3 │ │ │ │ + ble 870ac <__cxa_atexit@plt+0x7b04c> │ │ │ │ + ldr sl, [pc, #244] @ 87160 <__cxa_atexit@plt+0x7b100> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #240] @ 87164 <__cxa_atexit@plt+0x7b104> │ │ │ │ + add ip, pc, ip │ │ │ │ + add r3, r8, r3 │ │ │ │ + asr r3, r3, #1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str ip, [r6, #4]! │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r0, r1, r3, r9} │ │ │ │ + stmdb r5, {r2, r6, sl} │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #200] @ 87168 <__cxa_atexit@plt+0x7b108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + mov r6, lr │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + cmp r8, r9 │ │ │ │ + bcs 870f4 <__cxa_atexit@plt+0x7b094> │ │ │ │ + add r7, r8, r1 │ │ │ │ + add r7, r0, r7, lsl #2 │ │ │ │ + ldr r5, [pc, #144] @ 87154 <__cxa_atexit@plt+0x7b0f4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r5, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 87114 <__cxa_atexit@plt+0x7b0b4> │ │ │ │ + ldr r5, [pc, #116] @ 87158 <__cxa_atexit@plt+0x7b0f8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + add r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8713c <__cxa_atexit@plt+0x7b0dc> │ │ │ │ + ldr r5, [pc, #100] @ 8716c <__cxa_atexit@plt+0x7b10c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 8629c <__cxa_atexit@plt+0x7a23c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [pc, #52] @ 8715c <__cxa_atexit@plt+0x7b0fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + mov r6, lr │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r7, [pc, #12] @ 87150 <__cxa_atexit@plt+0x7b0f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, r0, ror #22 │ │ │ │ - strdeq r4, [r2, r4] │ │ │ │ - @ instruction: 0xfffffde4 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - orreq r4, r2, r4, lsr pc │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + cmnpeq r0, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + orreq r4, r2, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffff95c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 8718c <__cxa_atexit@plt+0x7b12c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldrsbeq pc, [r0, #-112]! @ 0xffffff90 @ │ │ │ │ + andeq r1, r0, r9, lsr #26 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86370 <__cxa_atexit@plt+0x7a310> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 86398 <__cxa_atexit@plt+0x7a338> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8637c <__cxa_atexit@plt+0x7a31c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 86334 <__cxa_atexit@plt+0x7a2d4> │ │ │ │ - ldr r2, [pc, #148] @ 8639c <__cxa_atexit@plt+0x7a33c> │ │ │ │ - ldr r1, [pc, #148] @ 863a0 <__cxa_atexit@plt+0x7a340> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 871d4 <__cxa_atexit@plt+0x7b174> │ │ │ │ + str r2, [r3, #28] │ │ │ │ + b 87034 <__cxa_atexit@plt+0x7afd4> │ │ │ │ + ldr r1, [r3, #32] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 863a4 <__cxa_atexit@plt+0x7a344> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 863ac <__cxa_atexit@plt+0x7a34c> │ │ │ │ - ldr r1, [pc, #112] @ 863b0 <__cxa_atexit@plt+0x7a350> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 863b4 <__cxa_atexit@plt+0x7a354> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 863a8 <__cxa_atexit@plt+0x7a348> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmp r2, r1 │ │ │ │ + strgt r2, [r3, #32] │ │ │ │ + strle r1, [r3, #32] │ │ │ │ + b 87034 <__cxa_atexit@plt+0x7afd4> │ │ │ │ + cmnpeq r0, ip, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r3, r5 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87260 <__cxa_atexit@plt+0x7b200> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add sl, r7, #6 │ │ │ │ + ldm sl, {r0, r2, sl} │ │ │ │ + str fp, [sp] │ │ │ │ + add lr, r7, #18 │ │ │ │ + ldm lr, {fp, ip, lr} │ │ │ │ + ldr r7, [r7, #30] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #56] @ 87270 <__cxa_atexit@plt+0x7b210> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r2, sl} │ │ │ │ + add r0, r3, #24 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + sub r8, r6, #31 │ │ │ │ + mov r7, fp │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, asr lr │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r4, r2, r8, asr lr │ │ │ │ - orreq r4, r2, r0, asr #28 │ │ │ │ - cmneq r1, ip, ror #20 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r4, r2, ip, lsl #28 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 863f8 <__cxa_atexit@plt+0x7a398> │ │ │ │ + bhi 872dc <__cxa_atexit@plt+0x7b27c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #76] @ 872e4 <__cxa_atexit@plt+0x7b284> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86400 <__cxa_atexit@plt+0x7a3a0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + add r7, r2, r1, lsl #2 │ │ │ │ + ldr r2, [pc, #64] @ 872e8 <__cxa_atexit@plt+0x7b288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86404 <__cxa_atexit@plt+0x7a3a4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 872d0 <__cxa_atexit@plt+0x7b270> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, asr sp │ │ │ │ - orreq r5, r2, r0, asr #1 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0x01823e94 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86448 <__cxa_atexit@plt+0x7a3e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86450 <__cxa_atexit@plt+0x7a3f0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi 87334 <__cxa_atexit@plt+0x7b2d4> │ │ │ │ + ldr r2, [pc, #28] @ 8733c <__cxa_atexit@plt+0x7b2dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86454 <__cxa_atexit@plt+0x7a3f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, lsl #26 │ │ │ │ - orreq r5, r2, r0, ror r0 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + cmnpeq r0, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 873b8 <__cxa_atexit@plt+0x7b358> │ │ │ │ + ldr r2, [pc, #68] @ 873c4 <__cxa_atexit@plt+0x7b364> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 873ac <__cxa_atexit@plt+0x7b34c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 873d4 <__cxa_atexit@plt+0x7b374> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrheq pc, [r0, #-92]! @ 0xffffffa4 @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 864fc <__cxa_atexit@plt+0x7a49c> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 864c0 <__cxa_atexit@plt+0x7a460> │ │ │ │ - ldr r2, [pc, #136] @ 86514 <__cxa_atexit@plt+0x7a4b4> │ │ │ │ - ldr r1, [pc, #136] @ 86518 <__cxa_atexit@plt+0x7a4b8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #84 @ 0x54 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 874c8 <__cxa_atexit@plt+0x7b468> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 87438 <__cxa_atexit@plt+0x7b3d8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + cmp r2, #1 │ │ │ │ + bne 8744c <__cxa_atexit@plt+0x7b3ec> │ │ │ │ + ldr r2, [pc, #216] @ 874e4 <__cxa_atexit@plt+0x7b484> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 8651c <__cxa_atexit@plt+0x7a4bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ + ldr lr, [pc, #212] @ 874e8 <__cxa_atexit@plt+0x7b488> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #8 │ │ │ │ + stm r2, {r1, r7, lr} │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r3, r3, #20 │ │ │ │ + sub r7, r6, #62 @ 0x3e │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 86524 <__cxa_atexit@plt+0x7a4c4> │ │ │ │ - ldr r1, [pc, #92] @ 86528 <__cxa_atexit@plt+0x7a4c8> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #160] @ 874e0 <__cxa_atexit@plt+0x7b480> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r9, [pc, #128] @ 874d4 <__cxa_atexit@plt+0x7b474> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #124] @ 874d8 <__cxa_atexit@plt+0x7b478> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #120] @ 874dc <__cxa_atexit@plt+0x7b47c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldmib r5, {sl, ip} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r9, r2, #1 │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str ip, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + str lr, [r3, #48] @ 0x30 │ │ │ │ + str sl, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r8, [r1, #20]! │ │ │ │ + str r3, [r3, #60] @ 0x3c │ │ │ │ + add lr, r3, #64 @ 0x40 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ + str r9, [r3, #80] @ 0x50 │ │ │ │ + sub r7, r6, #30 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + mov r3, #84 @ 0x54 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff6c0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + cmnpeq r0, r4, asr r3 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0x0170f494 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87544 <__cxa_atexit@plt+0x7b4e4> │ │ │ │ + ldr r3, [pc, #68] @ 8755c <__cxa_atexit@plt+0x7b4fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #64] @ 87560 <__cxa_atexit@plt+0x7b500> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 8652c <__cxa_atexit@plt+0x7a4cc> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str sl, [r7, #24] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 86520 <__cxa_atexit@plt+0x7a4c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #24] @ 87564 <__cxa_atexit@plt+0x7b504> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - ldrdeq r4, [r2, r4] │ │ │ │ - @ instruction: 0x01824cb8 │ │ │ │ - ldrsheq r1, [r1, #-128]! @ 0xffffff80 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq r4, r2, ip, ror ip │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffff580 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + cmnpeq r0, r8, asr r4 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, r4, lsr r4 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 865f0 <__cxa_atexit@plt+0x7a590> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 86618 <__cxa_atexit@plt+0x7a5b8> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + bhi 875dc <__cxa_atexit@plt+0x7b57c> │ │ │ │ + ldr r2, [pc, #120] @ 87604 <__cxa_atexit@plt+0x7b5a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 865fc <__cxa_atexit@plt+0x7a59c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 865b4 <__cxa_atexit@plt+0x7a554> │ │ │ │ - ldr r2, [pc, #148] @ 8661c <__cxa_atexit@plt+0x7a5bc> │ │ │ │ - ldr r1, [pc, #148] @ 86620 <__cxa_atexit@plt+0x7a5c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 86624 <__cxa_atexit@plt+0x7a5c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 8662c <__cxa_atexit@plt+0x7a5cc> │ │ │ │ - ldr r1, [pc, #112] @ 86630 <__cxa_atexit@plt+0x7a5d0> │ │ │ │ + bcc 875e8 <__cxa_atexit@plt+0x7b588> │ │ │ │ + ldr r7, [pc, #92] @ 8760c <__cxa_atexit@plt+0x7b5ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #88] @ 87610 <__cxa_atexit@plt+0x7b5b0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 86634 <__cxa_atexit@plt+0x7a5d4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 86628 <__cxa_atexit@plt+0x7a5c8> │ │ │ │ + ldr r7, [pc, #24] @ 87608 <__cxa_atexit@plt+0x7b5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r4, [r2, ip] │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r4, [r2, r8] │ │ │ │ - orreq r4, r2, r0, asr #23 │ │ │ │ - ldrsheq r1, [r1, #-112]! @ 0xffffff90 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r4, r2, ip, lsl #23 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86678 <__cxa_atexit@plt+0x7a618> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86680 <__cxa_atexit@plt+0x7a620> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86684 <__cxa_atexit@plt+0x7a624> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r4, [r2, ip] │ │ │ │ - orreq r4, r2, r0, asr #28 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 866c8 <__cxa_atexit@plt+0x7a668> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 866d0 <__cxa_atexit@plt+0x7a670> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 866d4 <__cxa_atexit@plt+0x7a674> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r2, ip, lsl #21 │ │ │ │ - strdeq r4, [r2, r0] │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8677c <__cxa_atexit@plt+0x7a71c> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 86740 <__cxa_atexit@plt+0x7a6e0> │ │ │ │ - ldr r2, [pc, #136] @ 86794 <__cxa_atexit@plt+0x7a734> │ │ │ │ - ldr r1, [pc, #136] @ 86798 <__cxa_atexit@plt+0x7a738> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 8679c <__cxa_atexit@plt+0x7a73c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 867a4 <__cxa_atexit@plt+0x7a744> │ │ │ │ - ldr r1, [pc, #92] @ 867a8 <__cxa_atexit@plt+0x7a748> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 867ac <__cxa_atexit@plt+0x7a74c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 867a0 <__cxa_atexit@plt+0x7a740> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq r4, r2, r4, asr sl │ │ │ │ - orreq r4, r2, r8, lsr sl │ │ │ │ - cmneq r1, r4, ror r6 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - strdeq r4, [r2, ip] │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0x01823bb0 │ │ │ │ + ldrheq pc, [r0, #-52]! @ 0xffffffcc @ │ │ │ │ + @ instruction: 0xfffff4e8 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + cmnpeq r0, r8, lsl #7 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 86870 <__cxa_atexit@plt+0x7a810> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 86898 <__cxa_atexit@plt+0x7a838> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + bhi 87688 <__cxa_atexit@plt+0x7b628> │ │ │ │ + ldr r2, [pc, #120] @ 876b0 <__cxa_atexit@plt+0x7b650> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + add r3, r6, #28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 8687c <__cxa_atexit@plt+0x7a81c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 86834 <__cxa_atexit@plt+0x7a7d4> │ │ │ │ - ldr r2, [pc, #148] @ 8689c <__cxa_atexit@plt+0x7a83c> │ │ │ │ - ldr r1, [pc, #148] @ 868a0 <__cxa_atexit@plt+0x7a840> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 868a4 <__cxa_atexit@plt+0x7a844> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 868ac <__cxa_atexit@plt+0x7a84c> │ │ │ │ - ldr r1, [pc, #112] @ 868b0 <__cxa_atexit@plt+0x7a850> │ │ │ │ + bcc 87694 <__cxa_atexit@plt+0x7b634> │ │ │ │ + ldr r7, [pc, #92] @ 876b8 <__cxa_atexit@plt+0x7b658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #88] @ 876bc <__cxa_atexit@plt+0x7b65c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 868b4 <__cxa_atexit@plt+0x7a854> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 868a8 <__cxa_atexit@plt+0x7a848> │ │ │ │ + ldr r7, [pc, #24] @ 876b4 <__cxa_atexit@plt+0x7b654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, asr r9 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r4, r2, r8, asr r9 │ │ │ │ - orreq r4, r2, r0, asr #18 │ │ │ │ - cmneq r1, r4, ror r5 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r4, r2, ip, lsl #18 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 868f8 <__cxa_atexit@plt+0x7a898> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86900 <__cxa_atexit@plt+0x7a8a0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86904 <__cxa_atexit@plt+0x7a8a4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r2, ip, asr r8 │ │ │ │ - orreq r4, r2, r0, asr #23 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86948 <__cxa_atexit@plt+0x7a8e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86950 <__cxa_atexit@plt+0x7a8f0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86954 <__cxa_atexit@plt+0x7a8f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r2, ip, lsl #16 │ │ │ │ - orreq r4, r2, r0, ror fp │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + orreq r3, r2, r4, lsl #22 │ │ │ │ + cmnpeq r0, r8, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffff43c │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + ldrsbeq pc, [r0, #-40]! @ 0xffffffd8 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 869fc <__cxa_atexit@plt+0x7a99c> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 869c0 <__cxa_atexit@plt+0x7a960> │ │ │ │ - ldr r2, [pc, #136] @ 86a14 <__cxa_atexit@plt+0x7a9b4> │ │ │ │ - ldr r1, [pc, #136] @ 86a18 <__cxa_atexit@plt+0x7a9b8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8772c <__cxa_atexit@plt+0x7b6cc> │ │ │ │ + ldr r3, [pc, #88] @ 87744 <__cxa_atexit@plt+0x7b6e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 87748 <__cxa_atexit@plt+0x7b6e8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 8774c <__cxa_atexit@plt+0x7b6ec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 86a1c <__cxa_atexit@plt+0x7a9bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 86a24 <__cxa_atexit@plt+0x7a9c4> │ │ │ │ - ldr r1, [pc, #92] @ 86a28 <__cxa_atexit@plt+0x7a9c8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 86a2c <__cxa_atexit@plt+0x7a9cc> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + mov r2, r7 │ │ │ │ + str r3, [r2, #20]! │ │ │ │ + add lr, r7, #28 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add lr, r7, #40 @ 0x28 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 86a20 <__cxa_atexit@plt+0x7a9c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #28] @ 87750 <__cxa_atexit@plt+0x7b6f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - ldrdeq r4, [r2, r4] │ │ │ │ - @ instruction: 0x018247b8 │ │ │ │ - ldrsheq r1, [r1, #-56]! @ 0xffffffc8 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - orreq r4, r2, ip, ror r7 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86af0 <__cxa_atexit@plt+0x7aa90> │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + orreq r3, r2, r8, lsr #26 │ │ │ │ + cmnpeq r0, r8, ror r2 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 87784 <__cxa_atexit@plt+0x7b724> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 86b18 <__cxa_atexit@plt+0x7aab8> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 86afc <__cxa_atexit@plt+0x7aa9c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 86ab4 <__cxa_atexit@plt+0x7aa54> │ │ │ │ - ldr r2, [pc, #148] @ 86b1c <__cxa_atexit@plt+0x7aabc> │ │ │ │ - ldr r1, [pc, #148] @ 86b20 <__cxa_atexit@plt+0x7aac0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 86b24 <__cxa_atexit@plt+0x7aac4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 86b2c <__cxa_atexit@plt+0x7aacc> │ │ │ │ - ldr r1, [pc, #112] @ 86b30 <__cxa_atexit@plt+0x7aad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 86b34 <__cxa_atexit@plt+0x7aad4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldr r2, [pc, #20] @ 8778c <__cxa_atexit@plt+0x7b72c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b f8432c <__cxa_atexit@plt+0xf782cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 86b28 <__cxa_atexit@plt+0x7aac8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + orreq r3, r2, r4, asr #19 │ │ │ │ + cmnpeq r0, r8, lsl r2 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87808 <__cxa_atexit@plt+0x7b7a8> │ │ │ │ + ldr r3, [pc, #100] @ 87818 <__cxa_atexit@plt+0x7b7b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 877f8 <__cxa_atexit@plt+0x7b798> │ │ │ │ + ldr r3, [pc, #76] @ 8781c <__cxa_atexit@plt+0x7b7bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r8, [pc, #44] @ 87820 <__cxa_atexit@plt+0x7b7c0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 87824 <__cxa_atexit@plt+0x7b7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r4, [r2, ip] │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - ldrdeq r4, [r2, r8] │ │ │ │ - orreq r4, r2, r0, asr #13 │ │ │ │ - ldrsheq r1, [r1, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r4, r2, ip, lsl #13 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86b78 <__cxa_atexit@plt+0x7ab18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86b80 <__cxa_atexit@plt+0x7ab20> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86b84 <__cxa_atexit@plt+0x7ab24> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r4, [r2, ip] │ │ │ │ - orreq r4, r2, r0, asr #18 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86bc8 <__cxa_atexit@plt+0x7ab68> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86bd0 <__cxa_atexit@plt+0x7ab70> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r3, r2, ip, asr #20 │ │ │ │ + ldrheq pc, [r0, #-16]! @ │ │ │ │ + cmnpeq r0, r4, lsl #3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #28] @ 87864 <__cxa_atexit@plt+0x7b804> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #8] @ 87868 <__cxa_atexit@plt+0x7b808> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r3, r2, r0, ror #19 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #24] @ 87898 <__cxa_atexit@plt+0x7b838> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86bd4 <__cxa_atexit@plt+0x7ab74> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b 878a4 <__cxa_atexit@plt+0x7b844> │ │ │ │ + @ instruction: 0x018239b8 │ │ │ │ + andeq r0, r0, r8, asr #21 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + str r7, [sp, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r0, [pc, #388] @ 87a40 <__cxa_atexit@plt+0x7b9e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r0, [ip, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 879fc <__cxa_atexit@plt+0x7b99c> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #20]! │ │ │ │ + ldr fp, [r3, #-12] │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + cmp sl, r2 │ │ │ │ + bge 879a4 <__cxa_atexit@plt+0x7b944> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + add r2, r2, sl │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #304] @ 87a44 <__cxa_atexit@plt+0x7b9e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + ldr r0, [pc, #296] @ 87a48 <__cxa_atexit@plt+0x7b9e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r0] │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 87988 <__cxa_atexit@plt+0x7b928> │ │ │ │ + add r3, r9, #12 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 87940 <__cxa_atexit@plt+0x7b8e0> │ │ │ │ + add r3, r3, fp, lsr #7 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r0, [pc, #236] @ 87a4c <__cxa_atexit@plt+0x7b9ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r2, lsl #2] │ │ │ │ + add r3, sl, #1 │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + b 878c4 <__cxa_atexit@plt+0x7b864> │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, ip │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 87934 <__cxa_atexit@plt+0x7b8d4> │ │ │ │ + ldr r0, [pc, #164] @ 87a50 <__cxa_atexit@plt+0x7b9f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [ip, #804] @ 0x324 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str fp, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87a20 <__cxa_atexit@plt+0x7b9c0> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + ldr r2, [pc, #124] @ 87a5c <__cxa_atexit@plt+0x7b9fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r8, {r2, r7} │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, lsl #11 │ │ │ │ - strdeq r4, [r2, r0] │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + ldr r1, [pc, #84] @ 87a58 <__cxa_atexit@plt+0x7b9f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [ip, #828] @ 0x33c │ │ │ │ + str r1, [r5] │ │ │ │ + mov r4, ip │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov fp, lr │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r0, [pc, #44] @ 87a54 <__cxa_atexit@plt+0x7b9f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [ip, #828] @ 0x33c │ │ │ │ + str r0, [r3] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + b 87a14 <__cxa_atexit@plt+0x7b9b4> │ │ │ │ + orreq r3, r2, ip, ror r9 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + orreq r3, r2, r4, lsr #18 │ │ │ │ + orreq r3, r2, r8, ror #17 │ │ │ │ + orreq r3, r2, r0, lsr #17 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + orreq r3, r2, r0, ror r8 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87aa8 <__cxa_atexit@plt+0x7ba48> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 87ac0 <__cxa_atexit@plt+0x7ba60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 87ac4 <__cxa_atexit@plt+0x7ba64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0x018237bc │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmneq r0, r0, ror #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87b40 <__cxa_atexit@plt+0x7bae0> │ │ │ │ + ldr r3, [pc, #100] @ 87b50 <__cxa_atexit@plt+0x7baf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 87b30 <__cxa_atexit@plt+0x7bad0> │ │ │ │ + ldr r3, [pc, #76] @ 87b54 <__cxa_atexit@plt+0x7baf4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + ldr r1, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r8, [pc, #44] @ 87b58 <__cxa_atexit@plt+0x7baf8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 87b5c <__cxa_atexit@plt+0x7bafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r3, r2, r4, lsl r7 │ │ │ │ + cmneq r0, r0, lsl #29 │ │ │ │ + cmneq r0, ip, asr #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #28] @ 87b9c <__cxa_atexit@plt+0x7bb3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #8] @ 87ba0 <__cxa_atexit@plt+0x7bb40> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r3, r2, r8, lsr #13 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #24] @ 87bd0 <__cxa_atexit@plt+0x7bb70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b 87bdc <__cxa_atexit@plt+0x7bb7c> │ │ │ │ + orreq r3, r2, r0, lsl #13 │ │ │ │ + andeq r0, r0, r8, asr #21 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 86c7c <__cxa_atexit@plt+0x7ac1c> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 86c40 <__cxa_atexit@plt+0x7abe0> │ │ │ │ - ldr r2, [pc, #136] @ 86c94 <__cxa_atexit@plt+0x7ac34> │ │ │ │ - ldr r1, [pc, #136] @ 86c98 <__cxa_atexit@plt+0x7ac38> │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov ip, r4 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r0, [pc, #388] @ 87d78 <__cxa_atexit@plt+0x7bd18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr r2, [ip, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87d34 <__cxa_atexit@plt+0x7bcd4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + cmp r9, r1 │ │ │ │ + bge 87ce8 <__cxa_atexit@plt+0x7bc88> │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + add r1, r1, r9 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #312] @ 87d7c <__cxa_atexit@plt+0x7bd1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 86c9c <__cxa_atexit@plt+0x7ac3c> │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #304] @ 87d80 <__cxa_atexit@plt+0x7bd20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 86ca4 <__cxa_atexit@plt+0x7ac44> │ │ │ │ - ldr r1, [pc, #92] @ 86ca8 <__cxa_atexit@plt+0x7ac48> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 86cac <__cxa_atexit@plt+0x7ac4c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r2, [pc, #292] @ 87d84 <__cxa_atexit@plt+0x7bd24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 87ccc <__cxa_atexit@plt+0x7bc6c> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add r3, sl, #12 │ │ │ │ + add r1, r3, r8, lsl #2 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r2, [r1] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 87c84 <__cxa_atexit@plt+0x7bc24> │ │ │ │ + add r3, r3, r8, lsr #7 │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r0, [pc, #228] @ 87d88 <__cxa_atexit@plt+0x7bd28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [sl] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r2, lsl #2] │ │ │ │ + add r3, r9, #1 │ │ │ │ + add r2, r8, #1 │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + b 87bf8 <__cxa_atexit@plt+0x7bb98> │ │ │ │ + add r3, sl, r8, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, ip │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 87c74 <__cxa_atexit@plt+0x7bc14> │ │ │ │ + str r8, [r5, #32] │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87d54 <__cxa_atexit@plt+0x7bcf4> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #140] @ 87d94 <__cxa_atexit@plt+0x7bd34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r7] │ │ │ │ + ldr r2, [pc, #132] @ 87d98 <__cxa_atexit@plt+0x7bd38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + mov r1, #0 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 86ca0 <__cxa_atexit@plt+0x7ac40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [pc, #84] @ 87d90 <__cxa_atexit@plt+0x7bd30> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [ip, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r7, [pc, #48] @ 87d8c <__cxa_atexit@plt+0x7bd2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - orreq r4, r2, r4, asr r5 │ │ │ │ - orreq r4, r2, r8, lsr r5 │ │ │ │ - cmneq r1, ip, ror r1 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffdd4 │ │ │ │ - strdeq r4, [r2, ip] │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86d70 <__cxa_atexit@plt+0x7ad10> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 86d98 <__cxa_atexit@plt+0x7ad38> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #3 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [ip, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r4, ip │ │ │ │ + mov r7, r8 │ │ │ │ + mov fp, lr │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r2, r4, asr #12 │ │ │ │ + orreq r3, r2, r8, ror r5 │ │ │ │ + strdeq r3, [r2, r4] │ │ │ │ + orreq r3, r2, r0, asr #12 │ │ │ │ + orreq r3, r2, r4, lsr #11 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + orreq r3, r2, r4, asr #10 │ │ │ │ + orreq r3, r2, ip, lsr r5 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 87dec <__cxa_atexit@plt+0x7bd8c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #56] @ 87e04 <__cxa_atexit@plt+0x7bda4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #48] @ 87e08 <__cxa_atexit@plt+0x7bda8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov lr, #0 │ │ │ │ + stmib r3, {r1, r2, lr} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 87e0c <__cxa_atexit@plt+0x7bdac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r2, r0, lsl #9 │ │ │ │ + orreq r3, r2, r8, ror r4 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 87e30 <__cxa_atexit@plt+0x7bdd0> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 87ec4 <__cxa_atexit@plt+0x7be64> │ │ │ │ + mov r7, #0 │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 86d7c <__cxa_atexit@plt+0x7ad1c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 86d34 <__cxa_atexit@plt+0x7acd4> │ │ │ │ - ldr r2, [pc, #148] @ 86d9c <__cxa_atexit@plt+0x7ad3c> │ │ │ │ - ldr r1, [pc, #148] @ 86da0 <__cxa_atexit@plt+0x7ad40> │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 87ee0 <__cxa_atexit@plt+0x7be80> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 87eac <__cxa_atexit@plt+0x7be4c> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5] │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #136] @ 87f08 <__cxa_atexit@plt+0x7bea8> │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #120] @ 87f0c <__cxa_atexit@plt+0x7beac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 86da4 <__cxa_atexit@plt+0x7ad44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 86dac <__cxa_atexit@plt+0x7ad4c> │ │ │ │ - ldr r1, [pc, #112] @ 86db0 <__cxa_atexit@plt+0x7ad50> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 86db4 <__cxa_atexit@plt+0x7ad54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #72] @ 87efc <__cxa_atexit@plt+0x7be9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 86da8 <__cxa_atexit@plt+0x7ad48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #56] @ 87f04 <__cxa_atexit@plt+0x7bea4> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, asr r4 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - orreq r4, r2, r8, asr r4 │ │ │ │ - orreq r4, r2, r0, asr #8 │ │ │ │ - cmneq r1, r0, ror r0 │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - orreq r4, r2, ip, lsl #8 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86df8 <__cxa_atexit@plt+0x7ad98> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86e00 <__cxa_atexit@plt+0x7ada0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86e04 <__cxa_atexit@plt+0x7ada4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r4, r2, ip, asr r3 │ │ │ │ - orreq r4, r2, r0, asr #13 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 86e48 <__cxa_atexit@plt+0x7ade8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86e50 <__cxa_atexit@plt+0x7adf0> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + ldr r7, [pc, #24] @ 87f00 <__cxa_atexit@plt+0x7bea0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, #0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0x01823294 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r4, lsl fp │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0x018234b4 │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 87f98 <__cxa_atexit@plt+0x7bf38> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + cmp r7, r3 │ │ │ │ + bge 87f80 <__cxa_atexit@plt+0x7bf20> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + add r7, r2, r7 │ │ │ │ + add r7, r1, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #96] @ 87fb8 <__cxa_atexit@plt+0x7bf58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #76] @ 87fbc <__cxa_atexit@plt+0x7bf5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86e54 <__cxa_atexit@plt+0x7adf4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #40] @ 87fb0 <__cxa_atexit@plt+0x7bf50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, ip, lsl #6 │ │ │ │ - orreq r4, r2, r0, ror r6 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 86f18 <__cxa_atexit@plt+0x7aeb8> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #192] @ 86f40 <__cxa_atexit@plt+0x7aee0> │ │ │ │ - sub r8, sl, r2 │ │ │ │ - rsb r9, r8, #0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ + ldr r3, [pc, #20] @ 87fb4 <__cxa_atexit@plt+0x7bf54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r2, r0, asr #3 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrdeq r3, [r2, r8] │ │ │ │ + andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 87fe8 <__cxa_atexit@plt+0x7bf88> │ │ │ │ + ldr r7, [pc, #172] @ 8808c <__cxa_atexit@plt+0x7c02c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + b 88060 <__cxa_atexit@plt+0x7c000> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8806c <__cxa_atexit@plt+0x7c00c> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 86f24 <__cxa_atexit@plt+0x7aec4> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 86edc <__cxa_atexit@plt+0x7ae7c> │ │ │ │ - ldr r2, [pc, #148] @ 86f44 <__cxa_atexit@plt+0x7aee4> │ │ │ │ - ldr r1, [pc, #148] @ 86f48 <__cxa_atexit@plt+0x7aee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 86f4c <__cxa_atexit@plt+0x7aeec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 86f54 <__cxa_atexit@plt+0x7aef4> │ │ │ │ - ldr r1, [pc, #112] @ 86f58 <__cxa_atexit@plt+0x7aef8> │ │ │ │ + bge 88054 <__cxa_atexit@plt+0x7bff4> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + add r7, r2, r7 │ │ │ │ + add r7, r1, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #100] @ 88090 <__cxa_atexit@plt+0x7c030> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 86f5c <__cxa_atexit@plt+0x7aefc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #80] @ 88094 <__cxa_atexit@plt+0x7c034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 86f50 <__cxa_atexit@plt+0x7aef0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #40] @ 88084 <__cxa_atexit@plt+0x7c024> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018242b4 │ │ │ │ - @ instruction: 0xfffffa58 │ │ │ │ - @ instruction: 0x018242b0 │ │ │ │ - @ instruction: 0x01824298 │ │ │ │ - cmneq r1, ip, asr #29 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - @ instruction: 0xfffff8c0 │ │ │ │ - orreq r4, r2, r4, ror #4 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ 88088 <__cxa_atexit@plt+0x7c028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r2, ip, ror #1 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + orreq r3, r2, r0, ror r1 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + orreq r3, r2, r4, lsl #6 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86fa0 <__cxa_atexit@plt+0x7af40> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86fa8 <__cxa_atexit@plt+0x7af48> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86fac <__cxa_atexit@plt+0x7af4c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + bhi 880d0 <__cxa_atexit@plt+0x7c070> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #28] @ 880d8 <__cxa_atexit@plt+0x7c078> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 88160 <__cxa_atexit@plt+0x7c100> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018241b4 │ │ │ │ - orreq r4, r2, r8, lsl r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + orreq r3, r2, r0, lsl #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 86ff0 <__cxa_atexit@plt+0x7af90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #36] @ 86ff8 <__cxa_atexit@plt+0x7af98> │ │ │ │ - lsl r7, r7, #2 │ │ │ │ + bhi 88130 <__cxa_atexit@plt+0x7c0d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8813c <__cxa_atexit@plt+0x7c0dc> │ │ │ │ + ldr r2, [pc, #64] @ 8814c <__cxa_atexit@plt+0x7c0ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #24] @ 86ffc <__cxa_atexit@plt+0x7af9c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, r5] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 88150 <__cxa_atexit@plt+0x7c0f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, r4, ror #2 │ │ │ │ - orreq r4, r2, r8, asr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87080 <__cxa_atexit@plt+0x7b020> │ │ │ │ - ldr r7, [pc, #144] @ 870b4 <__cxa_atexit@plt+0x7b054> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq 87068 <__cxa_atexit@plt+0x7b008> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 87094 <__cxa_atexit@plt+0x7b034> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - ldr r2, [pc, #116] @ 870b8 <__cxa_atexit@plt+0x7b058> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r7} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 87074 <__cxa_atexit@plt+0x7b014> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 870a4 <__cxa_atexit@plt+0x7b044> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8716c <__cxa_atexit@plt+0x7b10c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + orreq r3, r2, r0, lsr r0 │ │ │ │ + orreq r3, r2, r8, lsr #4 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 88200 <__cxa_atexit@plt+0x7c1a0> │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 881e8 <__cxa_atexit@plt+0x7c188> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + add r0, r0, r8 │ │ │ │ + add r1, r1, r0, lsl #2 │ │ │ │ + ldr r9, [pc, #120] @ 88214 <__cxa_atexit@plt+0x7c1b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #116] @ 88218 <__cxa_atexit@plt+0x7c1b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #96] @ 8821c <__cxa_atexit@plt+0x7c1bc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 88210 <__cxa_atexit@plt+0x7c1b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 870bc <__cxa_atexit@plt+0x7b05c> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 8703c <__cxa_atexit@plt+0x7afdc> │ │ │ │ - bic r7, r9, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 8705c <__cxa_atexit@plt+0x7affc> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmneq r1, ip, ror sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 87114 <__cxa_atexit@plt+0x7b0b4> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #76] @ 87134 <__cxa_atexit@plt+0x7b0d4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8710c <__cxa_atexit@plt+0x7b0ac> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 87124 <__cxa_atexit@plt+0x7b0c4> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8716c <__cxa_atexit@plt+0x7b10c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + orreq r2, r2, r8, ror pc │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + orreq r2, r2, r4, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 88274 <__cxa_atexit@plt+0x7c214> │ │ │ │ + ldr lr, [pc, #64] @ 88280 <__cxa_atexit@plt+0x7c220> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + ldr r1, [pc, #52] @ 88284 <__cxa_atexit@plt+0x7c224> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + stmdb r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 88268 <__cxa_atexit@plt+0x7c208> │ │ │ │ + mov r7, r3 │ │ │ │ + b 88290 <__cxa_atexit@plt+0x7c230> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 870e0 <__cxa_atexit@plt+0x7b080> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87100 <__cxa_atexit@plt+0x7b0a0> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r2, r2, ip, ror #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8715c <__cxa_atexit@plt+0x7b0fc> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8716c <__cxa_atexit@plt+0x7b10c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 87150 <__cxa_atexit@plt+0x7b0f0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8726c <__cxa_atexit@plt+0x7b20c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r7 │ │ │ │ - ble 871ac <__cxa_atexit@plt+0x7b14c> │ │ │ │ - cmp r7, #0 │ │ │ │ - bmi 87214 <__cxa_atexit@plt+0x7b1b4> │ │ │ │ - ldr lr, [pc, #256] @ 872a0 <__cxa_atexit@plt+0x7b240> │ │ │ │ - ldr r1, [pc, #256] @ 872a4 <__cxa_atexit@plt+0x7b244> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - b 871d8 <__cxa_atexit@plt+0x7b178> │ │ │ │ - cmp r7, #3 │ │ │ │ - ble 871c8 <__cxa_atexit@plt+0x7b168> │ │ │ │ - cmp r2, #3 │ │ │ │ - bgt 87258 <__cxa_atexit@plt+0x7b1f8> │ │ │ │ - ldr r7, [pc, #208] @ 87294 <__cxa_atexit@plt+0x7b234> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 87224 <__cxa_atexit@plt+0x7b1c4> │ │ │ │ - ldr lr, [pc, #184] @ 87288 <__cxa_atexit@plt+0x7b228> │ │ │ │ - ldr r1, [pc, #184] @ 8728c <__cxa_atexit@plt+0x7b22c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #20 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 88368 <__cxa_atexit@plt+0x7c308> │ │ │ │ + ldr lr, [pc, #232] @ 88390 <__cxa_atexit@plt+0x7c330> │ │ │ │ add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r8, [pc, #176] @ 87290 <__cxa_atexit@plt+0x7b230> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str lr, [r1, #16]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ - str r2, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmp r2, #0 │ │ │ │ - bmi 87258 <__cxa_atexit@plt+0x7b1f8> │ │ │ │ - ldr r7, [pc, #132] @ 872a8 <__cxa_atexit@plt+0x7b248> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #108] @ 87298 <__cxa_atexit@plt+0x7b238> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #84] @ 8729c <__cxa_atexit@plt+0x7b23c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #22 │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r7, r8, #15 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 88378 <__cxa_atexit@plt+0x7c318> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 88350 <__cxa_atexit@plt+0x7c2f0> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ + add r1, r1, r0, lsl #2 │ │ │ │ + ldr r0, [pc, #152] @ 88398 <__cxa_atexit@plt+0x7c338> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #148] @ 8839c <__cxa_atexit@plt+0x7c33c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #24]! │ │ │ │ + ldr r9, [pc, #128] @ 883a0 <__cxa_atexit@plt+0x7c340> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r3, r9} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 872b0 <__cxa_atexit@plt+0x7b250> │ │ │ │ + ldr r7, [pc, #60] @ 88394 <__cxa_atexit@plt+0x7c334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 872ac <__cxa_atexit@plt+0x7b24c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffffadc │ │ │ │ - orreq r3, r2, r0, lsl #31 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - orreq r3, r2, r4, lsr pc │ │ │ │ - orreq r3, r2, r0, lsr #30 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r2, r8, lsl #30 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8716c <__cxa_atexit@plt+0x7b10c> │ │ │ │ - cmneq r1, r0, asr #22 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8738c <__cxa_atexit@plt+0x7b32c> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 873b4 <__cxa_atexit@plt+0x7b354> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 87398 <__cxa_atexit@plt+0x7b338> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 87350 <__cxa_atexit@plt+0x7b2f0> │ │ │ │ - ldr r2, [pc, #148] @ 873b8 <__cxa_atexit@plt+0x7b358> │ │ │ │ - ldr r1, [pc, #148] @ 873bc <__cxa_atexit@plt+0x7b35c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 873c0 <__cxa_atexit@plt+0x7b360> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 873c8 <__cxa_atexit@plt+0x7b368> │ │ │ │ - ldr r1, [pc, #112] @ 873cc <__cxa_atexit@plt+0x7b36c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 873d0 <__cxa_atexit@plt+0x7b370> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 873c4 <__cxa_atexit@plt+0x7b364> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, r0, asr #28 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - orreq r3, r2, ip, lsr lr │ │ │ │ - orreq r3, r2, r4, lsr #28 │ │ │ │ - cmneq r1, r4, ror #20 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - strdeq r3, [r2, r0] │ │ │ │ - ldrsheq r0, [r1, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87474 <__cxa_atexit@plt+0x7b414> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 874a4 <__cxa_atexit@plt+0x7b444> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87428 <__cxa_atexit@plt+0x7b3c8> │ │ │ │ - ldr r6, [pc, #148] @ 874ac <__cxa_atexit@plt+0x7b44c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87484 <__cxa_atexit@plt+0x7b424> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8748c <__cxa_atexit@plt+0x7b42c> │ │ │ │ - ldr r5, [pc, #100] @ 874b0 <__cxa_atexit@plt+0x7b450> │ │ │ │ - ldr r1, [pc, #100] @ 874b4 <__cxa_atexit@plt+0x7b454> │ │ │ │ - ldr r2, [pc, #100] @ 874b8 <__cxa_atexit@plt+0x7b458> │ │ │ │ - add r5, pc, r5 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + orreq r2, r2, r0, lsl lr │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + orreq r2, r2, r0, asr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 883f8 <__cxa_atexit@plt+0x7c398> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 88400 <__cxa_atexit@plt+0x7c3a0> │ │ │ │ + ldr r1, [pc, #68] @ 8841c <__cxa_atexit@plt+0x7c3bc> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87494 <__cxa_atexit@plt+0x7b434> │ │ │ │ - mov r7, #12 │ │ │ │ + ldr r0, [pc, #64] @ 88420 <__cxa_atexit@plt+0x7c3c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111cb2c <__cxa_atexit@plt+0x1110acc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 88408 <__cxa_atexit@plt+0x7c3a8> │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 874a8 <__cxa_atexit@plt+0x7b448> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #8] @ 88418 <__cxa_atexit@plt+0x7c3b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, r4, lsr sp │ │ │ │ - cmneq r1, r4, lsr r9 │ │ │ │ - @ instruction: 0x01824090 │ │ │ │ - @ instruction: 0xffffe798 │ │ │ │ - @ instruction: 0xffffe6e4 │ │ │ │ - cmpeq fp, fp, asr r3 │ │ │ │ - cmneq r1, r0, lsl r9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + ldrsbeq lr, [r0, #-84]! @ 0xffffffac │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + orreq r2, r2, r0, ror #26 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8755c <__cxa_atexit@plt+0x7b4fc> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 8758c <__cxa_atexit@plt+0x7b52c> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87510 <__cxa_atexit@plt+0x7b4b0> │ │ │ │ - ldr r6, [pc, #148] @ 87594 <__cxa_atexit@plt+0x7b534> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8756c <__cxa_atexit@plt+0x7b50c> │ │ │ │ + bhi 88480 <__cxa_atexit@plt+0x7c420> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87574 <__cxa_atexit@plt+0x7b514> │ │ │ │ - ldr r5, [pc, #100] @ 87598 <__cxa_atexit@plt+0x7b538> │ │ │ │ - ldr r1, [pc, #100] @ 8759c <__cxa_atexit@plt+0x7b53c> │ │ │ │ - ldr r2, [pc, #100] @ 875a0 <__cxa_atexit@plt+0x7b540> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bcc 8848c <__cxa_atexit@plt+0x7c42c> │ │ │ │ + ldr r2, [pc, #72] @ 8849c <__cxa_atexit@plt+0x7c43c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #52] @ 884a0 <__cxa_atexit@plt+0x7c440> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 8757c <__cxa_atexit@plt+0x7b51c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87590 <__cxa_atexit@plt+0x7b530> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, ip, asr #24 │ │ │ │ - cmneq r1, ip, asr #16 │ │ │ │ - orreq r3, r2, r8, lsr #31 │ │ │ │ - @ instruction: 0xffffe6b0 │ │ │ │ - @ instruction: 0xffffe5fc │ │ │ │ - cmpeq fp, r3, ror r2 │ │ │ │ - cmneq r1, r4, lsr #16 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + orreq r2, r2, r8, ror #25 │ │ │ │ + ldrdeq r2, [r2, ip] │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8764c <__cxa_atexit@plt+0x7b5ec> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 87610 <__cxa_atexit@plt+0x7b5b0> │ │ │ │ - ldr r2, [pc, #136] @ 87664 <__cxa_atexit@plt+0x7b604> │ │ │ │ - ldr r1, [pc, #136] @ 87668 <__cxa_atexit@plt+0x7b608> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 8766c <__cxa_atexit@plt+0x7b60c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 87674 <__cxa_atexit@plt+0x7b614> │ │ │ │ - ldr r1, [pc, #92] @ 87678 <__cxa_atexit@plt+0x7b618> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8851c <__cxa_atexit@plt+0x7c4bc> │ │ │ │ + ldr r2, [pc, #104] @ 8852c <__cxa_atexit@plt+0x7c4cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 8767c <__cxa_atexit@plt+0x7b61c> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8850c <__cxa_atexit@plt+0x7c4ac> │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r2, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 88570 <__cxa_atexit@plt+0x7c510> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 87670 <__cxa_atexit@plt+0x7b610> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r7, [pc, #12] @ 88530 <__cxa_atexit@plt+0x7c4d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - orreq r3, r2, r4, lsl #23 │ │ │ │ - orreq r3, r2, r8, ror #22 │ │ │ │ - ldrheq r0, [r1, #-116]! @ 0xffffff8c │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r3, r2, ip, lsr #22 │ │ │ │ - @ instruction: 0x01710790 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87744 <__cxa_atexit@plt+0x7b6e4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #188] @ 8776c <__cxa_atexit@plt+0x7b70c> │ │ │ │ - add sl, r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 87750 <__cxa_atexit@plt+0x7b6f0> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 87708 <__cxa_atexit@plt+0x7b6a8> │ │ │ │ - ldr r2, [pc, #148] @ 87770 <__cxa_atexit@plt+0x7b710> │ │ │ │ - ldr r1, [pc, #148] @ 87774 <__cxa_atexit@plt+0x7b714> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 87778 <__cxa_atexit@plt+0x7b718> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 87780 <__cxa_atexit@plt+0x7b720> │ │ │ │ - ldr r1, [pc, #112] @ 87784 <__cxa_atexit@plt+0x7b724> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 87788 <__cxa_atexit@plt+0x7b728> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + cmneq r0, ip, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r0, [r5], #-16 │ │ │ │ + b 88570 <__cxa_atexit@plt+0x7c510> │ │ │ │ + andeq r0, r0, r6, asr #10 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r8, [pc, #152] @ 88614 <__cxa_atexit@plt+0x7c5b4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, r9 │ │ │ │ + add r2, r3, #20 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 885f8 <__cxa_atexit@plt+0x7c598> │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + cmp r0, r1 │ │ │ │ + bge 885e8 <__cxa_atexit@plt+0x7c588> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r1, ip, r1, lsl #2 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #4]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add r9, r9, #20 │ │ │ │ + b 88580 <__cxa_atexit@plt+0x7c520> │ │ │ │ + add r5, r5, #28 │ │ │ │ mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r6, [pc, #24] @ 88618 <__cxa_atexit@plt+0x7c5b8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq r0, r4, ror #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 88670 <__cxa_atexit@plt+0x7c610> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 88668 <__cxa_atexit@plt+0x7c608> │ │ │ │ + ldr r8, [pc, #40] @ 88678 <__cxa_atexit@plt+0x7c618> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8867c <__cxa_atexit@plt+0x7c61c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8777c <__cxa_atexit@plt+0x7b71c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmneq r0, r4, lsr #7 │ │ │ │ + orreq r2, r2, r0, ror #21 │ │ │ │ + ldm r5, {r0, r1, lr} │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 886b4 <__cxa_atexit@plt+0x7c654> │ │ │ │ + ldr r2, [pc, #48] @ 886c8 <__cxa_atexit@plt+0x7c668> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + stmda r5, {r0, r1, lr} │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 88900 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ + ldr r7, [pc, #16] @ 886cc <__cxa_atexit@plt+0x7c66c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r2, r8, lsl #21 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - orreq r3, r2, r4, lsl #21 │ │ │ │ - orreq r3, r2, ip, ror #20 │ │ │ │ - ldrheq r0, [r1, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - orreq r3, r2, r8, lsr sl │ │ │ │ - cmneq r1, r0, asr #12 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + stm r5, {r0, r1, lr} │ │ │ │ + bx r2 │ │ │ │ + orreq r2, r2, r8, ror #21 │ │ │ │ + cmneq r0, ip, ror #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8782c <__cxa_atexit@plt+0x7b7cc> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 8785c <__cxa_atexit@plt+0x7b7fc> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 877e0 <__cxa_atexit@plt+0x7b780> │ │ │ │ - ldr r6, [pc, #148] @ 87864 <__cxa_atexit@plt+0x7b804> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 887ac <__cxa_atexit@plt+0x7c74c> │ │ │ │ + ldr lr, [pc, #208] @ 887c4 <__cxa_atexit@plt+0x7c764> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r3, #8] │ │ │ │ + ldr r0, [r3, #12] │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + ldr r6, [pc, #192] @ 887c8 <__cxa_atexit@plt+0x7c768> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8783c <__cxa_atexit@plt+0x7b7dc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r6, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + ands r1, r7, #3 │ │ │ │ + beq 88764 <__cxa_atexit@plt+0x7c704> │ │ │ │ + mov r6, r5 │ │ │ │ + ldr r3, [r6, #-12]! │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 88774 <__cxa_atexit@plt+0x7c714> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87844 <__cxa_atexit@plt+0x7b7e4> │ │ │ │ - ldr r5, [pc, #100] @ 87868 <__cxa_atexit@plt+0x7b808> │ │ │ │ - ldr r1, [pc, #100] @ 8786c <__cxa_atexit@plt+0x7b80c> │ │ │ │ - ldr r2, [pc, #100] @ 87870 <__cxa_atexit@plt+0x7b810> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 887b4 <__cxa_atexit@plt+0x7c754> │ │ │ │ + ldr r2, [pc, #132] @ 887d0 <__cxa_atexit@plt+0x7c770> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r3, [r9, #8] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 8784c <__cxa_atexit@plt+0x7b7ec> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87860 <__cxa_atexit@plt+0x7b800> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #80] @ 887cc <__cxa_atexit@plt+0x7c76c> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r6] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 88798 <__cxa_atexit@plt+0x7c738> │ │ │ │ + ldr r7, [r3, #7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, ip, ror r9 │ │ │ │ - cmneq r1, ip, ror r5 │ │ │ │ - ldrdeq r3, [r2, r8] │ │ │ │ - @ instruction: 0xffffe3e0 │ │ │ │ - @ instruction: 0xffffe32c │ │ │ │ - cmpeq fp, r3, lsr #31 │ │ │ │ - cmneq r1, r8, asr r5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + b 887a0 <__cxa_atexit@plt+0x7c740> │ │ │ │ + mov r5, #12 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + orreq r2, r2, r4, lsr sl │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + strdeq r2, [r2, ip] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87914 <__cxa_atexit@plt+0x7b8b4> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 87944 <__cxa_atexit@plt+0x7b8e4> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 878c8 <__cxa_atexit@plt+0x7b868> │ │ │ │ - ldr r6, [pc, #148] @ 8794c <__cxa_atexit@plt+0x7b8ec> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87924 <__cxa_atexit@plt+0x7b8c4> │ │ │ │ + ldr r7, [r6, #8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8882c <__cxa_atexit@plt+0x7c7cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8792c <__cxa_atexit@plt+0x7b8cc> │ │ │ │ - ldr r5, [pc, #100] @ 87950 <__cxa_atexit@plt+0x7b8f0> │ │ │ │ - ldr r1, [pc, #100] @ 87954 <__cxa_atexit@plt+0x7b8f4> │ │ │ │ - ldr r2, [pc, #100] @ 87958 <__cxa_atexit@plt+0x7b8f8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 88860 <__cxa_atexit@plt+0x7c800> │ │ │ │ + ldr r2, [pc, #100] @ 88874 <__cxa_atexit@plt+0x7c814> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r3, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r3, [pc, #60] @ 88870 <__cxa_atexit@plt+0x7c810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 88850 <__cxa_atexit@plt+0x7c7f0> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87934 <__cxa_atexit@plt+0x7b8d4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87948 <__cxa_atexit@plt+0x7b8e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01823894 │ │ │ │ - @ instruction: 0x01710494 │ │ │ │ - strdeq r3, [r2, r0] │ │ │ │ - @ instruction: 0xffffe2f8 │ │ │ │ - @ instruction: 0xffffe244 │ │ │ │ - ldrheq r8, [fp, #-235] @ 0xffffff15 │ │ │ │ - cmneq r1, ip, ror #8 │ │ │ │ - andeq r0, r3, r0, lsl r0 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orreq r2, r2, r8, lsr fp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmneq r0, r8, ror r1 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 87a04 <__cxa_atexit@plt+0x7b9a4> │ │ │ │ - add r7, r3, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 879c8 <__cxa_atexit@plt+0x7b968> │ │ │ │ - ldr r2, [pc, #136] @ 87a1c <__cxa_atexit@plt+0x7b9bc> │ │ │ │ - ldr r1, [pc, #136] @ 87a20 <__cxa_atexit@plt+0x7b9c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 888d4 <__cxa_atexit@plt+0x7c874> │ │ │ │ + ldr r2, [pc, #52] @ 888ec <__cxa_atexit@plt+0x7c88c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #0 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 88900 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ + ldr r7, [pc, #20] @ 888f0 <__cxa_atexit@plt+0x7c890> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + orreq r2, r2, r8, asr #17 │ │ │ │ + cmneq r0, ip, asr #2 │ │ │ │ + cmneq r0, ip, lsl r1 │ │ │ │ + andeq r0, r0, r6, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + mov sl, r6 │ │ │ │ + mov fp, #0 │ │ │ │ + ldr r8, [pc, #244] @ 88a08 <__cxa_atexit@plt+0x7c9a8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #240] @ 88a0c <__cxa_atexit@plt+0x7c9ac> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, sl, ip │ │ │ │ + add r2, r6, #28 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 889e8 <__cxa_atexit@plt+0x7c988> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge 88994 <__cxa_atexit@plt+0x7c934> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + add r0, r0, r1 │ │ │ │ + add r0, lr, r0, lsl #2 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r3, #24]! │ │ │ │ - ldr r1, [pc, #116] @ 87a24 <__cxa_atexit@plt+0x7b9c4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - sub r7, r6, #26 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #4]! │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r3, [r7, #8] │ │ │ │ + add lr, r7, #12 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + add r7, r7, #22 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + add ip, ip, #28 │ │ │ │ + b 88920 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ + ldr r3, [pc, #116] @ 88a10 <__cxa_atexit@plt+0x7c9b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #24]! │ │ │ │ + and r3, r2, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 889cc <__cxa_atexit@plt+0x7c96c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 889d4 <__cxa_atexit@plt+0x7c974> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #92] @ 87a2c <__cxa_atexit@plt+0x7b9cc> │ │ │ │ - ldr r1, [pc, #92] @ 87a30 <__cxa_atexit@plt+0x7b9d0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #80] @ 87a34 <__cxa_atexit@plt+0x7b9d4> │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r3, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r3, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str sl, [r3, #8] │ │ │ │ + ldr r7, [r2, #2] │ │ │ │ + b 889dc <__cxa_atexit@plt+0x7c97c> │ │ │ │ + ldr r7, [pc, #56] @ 88a14 <__cxa_atexit@plt+0x7c9b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #28 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #40] @ 88a18 <__cxa_atexit@plt+0x7c9b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + orreq r2, r2, r0, ror #16 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + ldrsheq sp, [r0, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 88a44 <__cxa_atexit@plt+0x7c9e4> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldrsbeq sp, [r0, #-252]! @ 0xffffff04 │ │ │ │ + ldrsbeq sp, [r0, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88ad0 <__cxa_atexit@plt+0x7ca70> │ │ │ │ + ldr r3, [pc, #140] @ 88af8 <__cxa_atexit@plt+0x7ca98> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 88ac0 <__cxa_atexit@plt+0x7ca60> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88ae0 <__cxa_atexit@plt+0x7ca80> │ │ │ │ + ldr r0, [pc, #100] @ 88b04 <__cxa_atexit@plt+0x7caa4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + stm r8, {r1, r2, r3, lr} │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 88900 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 87a28 <__cxa_atexit@plt+0x7b9c8> │ │ │ │ + ldr r7, [pc, #40] @ 88b00 <__cxa_atexit@plt+0x7caa0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 88afc <__cxa_atexit@plt+0x7ca9c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - orreq r3, r2, ip, asr #15 │ │ │ │ - @ instruction: 0x018237b0 │ │ │ │ - cmneq r1, r4, lsl #8 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - orreq r3, r2, r4, ror r7 │ │ │ │ - ldrsbeq r0, [r1, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87b00 <__cxa_atexit@plt+0x7baa0> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 87b28 <__cxa_atexit@plt+0x7bac8> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 87b0c <__cxa_atexit@plt+0x7baac> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - bge 87ac4 <__cxa_atexit@plt+0x7ba64> │ │ │ │ - ldr r2, [pc, #148] @ 87b2c <__cxa_atexit@plt+0x7bacc> │ │ │ │ - ldr r1, [pc, #148] @ 87b30 <__cxa_atexit@plt+0x7bad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r0, r0, asr #30 │ │ │ │ + cmneq r0, r8, asr pc │ │ │ │ + orreq r2, r2, r0, ror #13 │ │ │ │ + cmneq r0, r8, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88b58 <__cxa_atexit@plt+0x7caf8> │ │ │ │ + ldr r1, [pc, #52] @ 88b70 <__cxa_atexit@plt+0x7cb10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 87b34 <__cxa_atexit@plt+0x7bad4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 87b3c <__cxa_atexit@plt+0x7badc> │ │ │ │ - ldr r1, [pc, #112] @ 87b40 <__cxa_atexit@plt+0x7bae0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 87b44 <__cxa_atexit@plt+0x7bae4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, #0 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r8} │ │ │ │ + str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 87b38 <__cxa_atexit@plt+0x7bad8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + b 88900 <__cxa_atexit@plt+0x7c8a0> │ │ │ │ + ldr r7, [pc, #20] @ 88b74 <__cxa_atexit@plt+0x7cb14> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, ip, asr #13 │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - orreq r3, r2, r8, asr #13 │ │ │ │ - @ instruction: 0x018236b0 │ │ │ │ - ldrsheq r0, [r1, #-32]! @ 0xffffffe0 │ │ │ │ - @ instruction: 0xfffff90c │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - orreq r3, r2, ip, ror r6 │ │ │ │ - cmneq r1, r4, lsl #5 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87be8 <__cxa_atexit@plt+0x7bb88> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 87c18 <__cxa_atexit@plt+0x7bbb8> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87b9c <__cxa_atexit@plt+0x7bb3c> │ │ │ │ - ldr r6, [pc, #148] @ 87c20 <__cxa_atexit@plt+0x7bbc0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + orreq r2, r2, r4, asr #12 │ │ │ │ + cmneq r0, r8, asr #29 │ │ │ │ + ldm r5, {r0, lr} │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88bac <__cxa_atexit@plt+0x7cb4c> │ │ │ │ + ldr r2, [pc, #48] @ 88bc4 <__cxa_atexit@plt+0x7cb64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + stmda r5, {r0, r1, r8} │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + mov r5, r3 │ │ │ │ + b 88d68 <__cxa_atexit@plt+0x7cd08> │ │ │ │ + ldr r7, [pc, #20] @ 88bc8 <__cxa_atexit@plt+0x7cb68> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + stm r5, {r0, lr} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + bx r2 │ │ │ │ + orreq r2, r2, r8, ror r7 │ │ │ │ + cmneq r0, r4, lsl #29 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87bf8 <__cxa_atexit@plt+0x7bb98> │ │ │ │ + bhi 88c28 <__cxa_atexit@plt+0x7cbc8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 87c00 <__cxa_atexit@plt+0x7bba0> │ │ │ │ - ldr r5, [pc, #100] @ 87c24 <__cxa_atexit@plt+0x7bbc4> │ │ │ │ - ldr r1, [pc, #100] @ 87c28 <__cxa_atexit@plt+0x7bbc8> │ │ │ │ - ldr r2, [pc, #100] @ 87c2c <__cxa_atexit@plt+0x7bbcc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bcc 88c34 <__cxa_atexit@plt+0x7cbd4> │ │ │ │ + ldr r2, [pc, #72] @ 88c44 <__cxa_atexit@plt+0x7cbe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #52] @ 88c48 <__cxa_atexit@plt+0x7cbe8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r8 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87c08 <__cxa_atexit@plt+0x7bba8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87c1c <__cxa_atexit@plt+0x7bbbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, r0, asr #11 │ │ │ │ - cmneq r1, r0, asr #3 │ │ │ │ - orreq r3, r2, ip, lsl r9 │ │ │ │ - @ instruction: 0xffffe024 │ │ │ │ - @ instruction: 0xffffdf70 │ │ │ │ - cmpeq fp, r7, ror #23 │ │ │ │ - @ instruction: 0x0171019c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87cd0 <__cxa_atexit@plt+0x7bc70> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 87d00 <__cxa_atexit@plt+0x7bca0> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87c84 <__cxa_atexit@plt+0x7bc24> │ │ │ │ - ldr r6, [pc, #148] @ 87d08 <__cxa_atexit@plt+0x7bca8> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + orreq r2, r2, r0, asr #10 │ │ │ │ + orreq r2, r2, r4, lsr r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87ce0 <__cxa_atexit@plt+0x7bc80> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87ce8 <__cxa_atexit@plt+0x7bc88> │ │ │ │ - ldr r5, [pc, #100] @ 87d0c <__cxa_atexit@plt+0x7bcac> │ │ │ │ - ldr r1, [pc, #100] @ 87d10 <__cxa_atexit@plt+0x7bcb0> │ │ │ │ - ldr r2, [pc, #100] @ 87d14 <__cxa_atexit@plt+0x7bcb4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ + bhi 88c94 <__cxa_atexit@plt+0x7cc34> │ │ │ │ + ldr r2, [pc, #48] @ 88c9c <__cxa_atexit@plt+0x7cc3c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87cf0 <__cxa_atexit@plt+0x7bc90> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87d04 <__cxa_atexit@plt+0x7bca4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r3, [r2, r8] │ │ │ │ - ldrsbeq r0, [r1, #-8]! │ │ │ │ - orreq r3, r2, r4, lsr r8 │ │ │ │ - @ instruction: 0xffffdf3c │ │ │ │ - @ instruction: 0xffffde88 │ │ │ │ - ldrsheq r8, [fp, #-175] @ 0xffffff51 │ │ │ │ - ldrsheq r0, [r1, #-8]! │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87de0 <__cxa_atexit@plt+0x7bd80> │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r0, [pc, #192] @ 87e08 <__cxa_atexit@plt+0x7bda8> │ │ │ │ - sub r8, sl, r1 │ │ │ │ - sub r9, r2, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r3, {r0, r7} │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 87dec <__cxa_atexit@plt+0x7bd8c> │ │ │ │ - add r7, r6, #4 │ │ │ │ - cmp sl, r9 │ │ │ │ - ble 87da4 <__cxa_atexit@plt+0x7bd44> │ │ │ │ - ldr r2, [pc, #148] @ 87e0c <__cxa_atexit@plt+0x7bdac> │ │ │ │ - ldr r1, [pc, #148] @ 87e10 <__cxa_atexit@plt+0x7bdb0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r6, #24]! │ │ │ │ - ldr r1, [pc, #132] @ 87e14 <__cxa_atexit@plt+0x7bdb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str sl, [r6, #-12] │ │ │ │ - str r2, [r6, #-20] @ 0xffffffec │ │ │ │ - stmdb r6, {r1, r7} │ │ │ │ - sub r7, r3, #26 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r2, [pc, #112] @ 87e1c <__cxa_atexit@plt+0x7bdbc> │ │ │ │ - ldr r1, [pc, #112] @ 87e20 <__cxa_atexit@plt+0x7bdc0> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 88ce8 <__cxa_atexit@plt+0x7cc88> │ │ │ │ + ldr r2, [pc, #48] @ 88cf4 <__cxa_atexit@plt+0x7cc94> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #24]! │ │ │ │ - ldr r2, [pc, #104] @ 87e24 <__cxa_atexit@plt+0x7bdc4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r6, #12 │ │ │ │ + ldmib r5, {r1, r3} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r1, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 88d40 <__cxa_atexit@plt+0x7cce0> │ │ │ │ + ldr r2, [pc, #52] @ 88d58 <__cxa_atexit@plt+0x7ccf8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r6, {r8, r9, sl} │ │ │ │ - stm lr, {r2, r6, r7} │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str sl, [r6, #8] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + mov r1, #0 │ │ │ │ + str r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str sl, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 87e18 <__cxa_atexit@plt+0x7bdb8> │ │ │ │ + b 88d68 <__cxa_atexit@plt+0x7cd08> │ │ │ │ + ldr r7, [pc, #20] @ 88d5c <__cxa_atexit@plt+0x7ccfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + orreq r2, r2, r8, ror #11 │ │ │ │ + ldrsheq sp, [r0, #-192]! @ 0xffffff40 │ │ │ │ + andeq r0, r0, r7, asr #9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + stm sp, {r7, fp} │ │ │ │ + mov fp, #0 │ │ │ │ + ldr r9, [pc, #160] @ 88e18 <__cxa_atexit@plt+0x7cdb8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, sl │ │ │ │ + add r2, r3, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 88df8 <__cxa_atexit@plt+0x7cd98> │ │ │ │ + add r8, r5, #12 │ │ │ │ + ldm r8, {r0, r2, r8} │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + cmp r0, r1 │ │ │ │ + bge 88de4 <__cxa_atexit@plt+0x7cd84> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr lr, [r5, #28] │ │ │ │ + add r1, r1, r0 │ │ │ │ + add r1, lr, r1, lsl #2 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, fp, cr7, cr10, {5} │ │ │ │ + add r7, r3, #5 │ │ │ │ + add r0, r0, #1 │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r7, r8} │ │ │ │ + stmib r3, {r9, ip} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + add sl, sl, #16 │ │ │ │ + b 88d7c <__cxa_atexit@plt+0x7cd1c> │ │ │ │ + add r5, r5, #32 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #28] @ 88e1c <__cxa_atexit@plt+0x7cdbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r2 │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88ea8 <__cxa_atexit@plt+0x7ce48> │ │ │ │ + ldr r3, [pc, #144] @ 88ed0 <__cxa_atexit@plt+0x7ce70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 88e98 <__cxa_atexit@plt+0x7ce38> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + ldmdb r5, {r1, r2} │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 88eb8 <__cxa_atexit@plt+0x7ce58> │ │ │ │ + ldr r0, [pc, #104] @ 88edc <__cxa_atexit@plt+0x7ce7c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + sub r8, r5, #28 │ │ │ │ + stm r8, {r1, r3, lr} │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 88d68 <__cxa_atexit@plt+0x7cd08> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 88ed8 <__cxa_atexit@plt+0x7ce78> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, ip, ror #7 │ │ │ │ - @ instruction: 0xfffffb00 │ │ │ │ - orreq r3, r2, r8, ror #7 │ │ │ │ - ldrdeq r3, [r2, r0] │ │ │ │ - cmneq r1, r8, lsl r0 │ │ │ │ - @ instruction: 0xfffff9e4 │ │ │ │ - @ instruction: 0xfffff8cc │ │ │ │ - @ instruction: 0x0182339c │ │ │ │ - cmnpeq r0, r4, lsr #31 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 87ec8 <__cxa_atexit@plt+0x7be68> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 87ef8 <__cxa_atexit@plt+0x7be98> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87e7c <__cxa_atexit@plt+0x7be1c> │ │ │ │ - ldr r6, [pc, #148] @ 87f00 <__cxa_atexit@plt+0x7bea0> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ + ldr r7, [pc, #20] @ 88ed4 <__cxa_atexit@plt+0x7ce74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq r0, r8, ror fp │ │ │ │ + cmneq r0, ip, lsl #23 │ │ │ │ + @ instruction: 0x01822498 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 87ed8 <__cxa_atexit@plt+0x7be78> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87ee0 <__cxa_atexit@plt+0x7be80> │ │ │ │ - ldr r5, [pc, #100] @ 87f04 <__cxa_atexit@plt+0x7bea4> │ │ │ │ - ldr r1, [pc, #100] @ 87f08 <__cxa_atexit@plt+0x7bea8> │ │ │ │ - ldr r2, [pc, #100] @ 87f0c <__cxa_atexit@plt+0x7beac> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ + bhi 88f38 <__cxa_atexit@plt+0x7ced8> │ │ │ │ + ldr r1, [pc, #60] @ 88f50 <__cxa_atexit@plt+0x7cef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r8, #0 │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87ee8 <__cxa_atexit@plt+0x7be88> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87efc <__cxa_atexit@plt+0x7be9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 88d68 <__cxa_atexit@plt+0x7cd08> │ │ │ │ + ldr r7, [pc, #20] @ 88f54 <__cxa_atexit@plt+0x7cef4> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmda r5, {r0, r2} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, r0, ror #5 │ │ │ │ - cmnpeq r0, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ - orreq r3, r2, ip, lsr r6 │ │ │ │ - @ instruction: 0xffffdd44 │ │ │ │ - @ instruction: 0xffffdc90 │ │ │ │ - cmpeq fp, r7, lsl #18 │ │ │ │ - ldrheq pc, [r0, #-236]! @ 0xffffff14 @ │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - mov r6, r5 │ │ │ │ + strdeq r2, [r2, r8] │ │ │ │ + ldrsheq sp, [r0, #-168]! @ 0xffffff58 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 87fb0 <__cxa_atexit@plt+0x7bf50> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 87fe0 <__cxa_atexit@plt+0x7bf80> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 87f64 <__cxa_atexit@plt+0x7bf04> │ │ │ │ - ldr r6, [pc, #148] @ 87fe8 <__cxa_atexit@plt+0x7bf88> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ + bhi 88fd4 <__cxa_atexit@plt+0x7cf74> │ │ │ │ + ldr lr, [pc, #164] @ 89020 <__cxa_atexit@plt+0x7cfc0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str lr, [r2, #-8] │ │ │ │ + str r9, [r2, #-4] │ │ │ │ + sub r1, r2, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 88fe8 <__cxa_atexit@plt+0x7cf88> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 88ff4 <__cxa_atexit@plt+0x7cf94> │ │ │ │ + ldr r0, [pc, #136] @ 89030 <__cxa_atexit@plt+0x7cfd0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r2, #-16] │ │ │ │ + str r6, [r2, #-12] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + ldr r6, [pc, #112] @ 89034 <__cxa_atexit@plt+0x7cfd4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 87fc0 <__cxa_atexit@plt+0x7bf60> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 87fc8 <__cxa_atexit@plt+0x7bf68> │ │ │ │ - ldr r5, [pc, #100] @ 87fec <__cxa_atexit@plt+0x7bf8c> │ │ │ │ - ldr r1, [pc, #100] @ 87ff0 <__cxa_atexit@plt+0x7bf90> │ │ │ │ - ldr r2, [pc, #100] @ 87ff4 <__cxa_atexit@plt+0x7bf94> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 111cb2c <__cxa_atexit@plt+0x1110acc> │ │ │ │ + ldr r7, [pc, #80] @ 8902c <__cxa_atexit@plt+0x7cfcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 87fd0 <__cxa_atexit@plt+0x7bf70> │ │ │ │ - mov r7, #12 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + b 89000 <__cxa_atexit@plt+0x7cfa0> │ │ │ │ + mov r9, r8 │ │ │ │ + mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 87fe4 <__cxa_atexit@plt+0x7bf84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ 89024 <__cxa_atexit@plt+0x7cfc4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #24] @ 89028 <__cxa_atexit@plt+0x7cfc8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [r2, r8] │ │ │ │ - ldrsheq pc, [r0, #-216]! @ 0xffffff28 @ │ │ │ │ - orreq r3, r2, r4, asr r5 │ │ │ │ - @ instruction: 0xffffdc5c │ │ │ │ - @ instruction: 0xffffdba8 │ │ │ │ - cmpeq fp, pc, lsl r8 │ │ │ │ - cmnpeq r0, ip, lsl lr @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + orreq r2, r2, r4, asr #3 │ │ │ │ + ldrsbeq sp, [r0, #-156]! @ 0xffffff64 │ │ │ │ + orreq r2, r2, r8, lsl r4 │ │ │ │ + cmneq r0, r4, ror #20 │ │ │ │ + @ instruction: 0xfffff27c │ │ │ │ + orreq r2, r2, r4, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 88040 <__cxa_atexit@plt+0x7bfe0> │ │ │ │ - ldr r7, [pc, #52] @ 88054 <__cxa_atexit@plt+0x7bff4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 890a4 <__cxa_atexit@plt+0x7d044> │ │ │ │ + ldr r3, [pc, #92] @ 890b4 <__cxa_atexit@plt+0x7d054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq 88034 <__cxa_atexit@plt+0x7bfd4> │ │ │ │ - mov r7, r8 │ │ │ │ - b 88068 <__cxa_atexit@plt+0x7c008> │ │ │ │ + beq 89084 <__cxa_atexit@plt+0x7d024> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + cmp r7, #1 │ │ │ │ + blt 89094 <__cxa_atexit@plt+0x7d034> │ │ │ │ + ldr r7, [pc, #68] @ 890c0 <__cxa_atexit@plt+0x7d060> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 88058 <__cxa_atexit@plt+0x7bff8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #28] @ 890b8 <__cxa_atexit@plt+0x7d058> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmnpeq r0, r4, ror #27 @ p-variant is OBSOLETE │ │ │ │ - ldrheq pc, [r0, #-220]! @ 0xffffff24 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 880e8 <__cxa_atexit@plt+0x7c088> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #144] @ 88118 <__cxa_atexit@plt+0x7c0b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 880d4 <__cxa_atexit@plt+0x7c074> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 880f8 <__cxa_atexit@plt+0x7c098> │ │ │ │ - sub r7, r2, #1 │ │ │ │ - ldr r2, [pc, #112] @ 8811c <__cxa_atexit@plt+0x7c0bc> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ands r7, r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 880dc <__cxa_atexit@plt+0x7c07c> │ │ │ │ - cmp r7, #3 │ │ │ │ - beq 88108 <__cxa_atexit@plt+0x7c0a8> │ │ │ │ - sub r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 881d8 <__cxa_atexit@plt+0x7c178> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ 890bc <__cxa_atexit@plt+0x7d05c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq r2, [r2, r4] │ │ │ │ + cmneq r0, r0, lsr #19 │ │ │ │ + orreq r2, r2, ip, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ 890f4 <__cxa_atexit@plt+0x7d094> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [pc, #28] @ 890f8 <__cxa_atexit@plt+0x7d098> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + add r7, r2, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + cmp r1, #1 │ │ │ │ + addlt r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 88080 <__cxa_atexit@plt+0x7c020> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 880a4 <__cxa_atexit@plt+0x7c044> │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 880c8 <__cxa_atexit@plt+0x7c068> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrsheq pc, [r0, #-200]! @ 0xffffff38 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 8817c <__cxa_atexit@plt+0x7c11c> │ │ │ │ - sub r3, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ 8819c <__cxa_atexit@plt+0x7c13c> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 88174 <__cxa_atexit@plt+0x7c114> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 8818c <__cxa_atexit@plt+0x7c12c> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 881d8 <__cxa_atexit@plt+0x7c178> │ │ │ │ + orreq r2, r2, ip, ror r0 │ │ │ │ + orreq r2, r2, ip, rrx │ │ │ │ + cmneq r0, r0, ror #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89150 <__cxa_atexit@plt+0x7d0f0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 89148 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ + ldr r8, [pc, #40] @ 89158 <__cxa_atexit@plt+0x7d0f8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8915c <__cxa_atexit@plt+0x7d0fc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r3, [r3, #-2] │ │ │ │ - b 88144 <__cxa_atexit@plt+0x7c0e4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 88168 <__cxa_atexit@plt+0x7c108> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmnpeq r0, r8, ror ip @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 881c8 <__cxa_atexit@plt+0x7c168> │ │ │ │ - sub r7, r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 881d8 <__cxa_atexit@plt+0x7c178> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r7, [r7, #-2] │ │ │ │ - b 881bc <__cxa_atexit@plt+0x7c15c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 882e0 <__cxa_atexit@plt+0x7c280> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, r2 │ │ │ │ - bge 8821c <__cxa_atexit@plt+0x7c1bc> │ │ │ │ - cmp r7, r1 │ │ │ │ - ble 88240 <__cxa_atexit@plt+0x7c1e0> │ │ │ │ - cmp r7, r2 │ │ │ │ - bgt 8822c <__cxa_atexit@plt+0x7c1cc> │ │ │ │ - ldr r7, [pc, #240] @ 88308 <__cxa_atexit@plt+0x7c2a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 882ac <__cxa_atexit@plt+0x7c24c> │ │ │ │ - cmp r7, r1 │ │ │ │ - bge 88254 <__cxa_atexit@plt+0x7c1f4> │ │ │ │ - cmp r7, r2 │ │ │ │ - bge 882a4 <__cxa_atexit@plt+0x7c244> │ │ │ │ - ldr r7, [pc, #224] @ 88314 <__cxa_atexit@plt+0x7c2b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #180] @ 882fc <__cxa_atexit@plt+0x7c29c> │ │ │ │ - ldr r8, [pc, #180] @ 88300 <__cxa_atexit@plt+0x7c2a0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 88264 <__cxa_atexit@plt+0x7c204> │ │ │ │ - ldr lr, [pc, #188] @ 88318 <__cxa_atexit@plt+0x7c2b8> │ │ │ │ - ldr r8, [pc, #188] @ 8831c <__cxa_atexit@plt+0x7c2bc> │ │ │ │ + cmneq r0, r0, lsr #18 │ │ │ │ + orreq r2, r2, r0 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 89348 <__cxa_atexit@plt+0x7d2e8> │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 891bc <__cxa_atexit@plt+0x7d15c> │ │ │ │ + ldr lr, [pc, #64] @ 891c4 <__cxa_atexit@plt+0x7d164> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, #152] @ 88304 <__cxa_atexit@plt+0x7c2a4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - mov r1, r6 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r1, #20]! │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r2, [r6, #28] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r1, [r6, #36] @ 0x24 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 88320 <__cxa_atexit@plt+0x7c2c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, #88] @ 8830c <__cxa_atexit@plt+0x7c2ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - ldr r7, [pc, #64] @ 88310 <__cxa_atexit@plt+0x7c2b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r6, #20]! │ │ │ │ - sub r7, r3, #26 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #60] @ 88324 <__cxa_atexit@plt+0x7c2c4> │ │ │ │ - mov r2, #44 @ 0x2c │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff904 │ │ │ │ - @ instruction: 0xfffff7f0 │ │ │ │ - strdeq r2, [r2, r4] │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - orreq r2, r2, ip, lsr #29 │ │ │ │ - @ instruction: 0x01822e98 │ │ │ │ - orreq r2, r2, r4, lsr pc │ │ │ │ - @ instruction: 0xfffffbd0 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - @ instruction: 0xfffffc6c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq pc, [r0, #-160]! @ 0xffffff60 @ │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 881d8 <__cxa_atexit@plt+0x7c178> │ │ │ │ - ldrsheq pc, [r0, #-164]! @ 0xffffff5c @ │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 883e4 <__cxa_atexit@plt+0x7c384> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #160] @ 8840c <__cxa_atexit@plt+0x7c3ac> │ │ │ │ - cmp r2, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - bne 88388 <__cxa_atexit@plt+0x7c328> │ │ │ │ - ldr r7, [pc, #148] @ 88414 <__cxa_atexit@plt+0x7c3b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r9, r2, #1 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 883f0 <__cxa_atexit@plt+0x7c390> │ │ │ │ - ldr r7, [pc, #116] @ 88418 <__cxa_atexit@plt+0x7c3b8> │ │ │ │ - ldr r2, [pc, #116] @ 8841c <__cxa_atexit@plt+0x7c3bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #108] @ 88420 <__cxa_atexit@plt+0x7c3c0> │ │ │ │ - mov r1, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r7, [r6, #28] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r1, r9, sl} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #48] @ 891c8 <__cxa_atexit@plt+0x7d168> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + add r8, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b 89290 <__cxa_atexit@plt+0x7d230> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 88410 <__cxa_atexit@plt+0x7c3b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r2, ip, asr #27 │ │ │ │ - cmnpeq r0, r8, lsr sl @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r2, r8, ror #27 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r2, r2, r4, lsr #27 │ │ │ │ - cmnpeq r0, r8, lsr #19 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + orreq r1, r2, r4, lsr #31 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 884c4 <__cxa_atexit@plt+0x7c464> │ │ │ │ - str r7, [r6, #-4] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r3, [pc, #160] @ 884f4 <__cxa_atexit@plt+0x7c494> │ │ │ │ - cmp r8, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - bcs 88478 <__cxa_atexit@plt+0x7c418> │ │ │ │ - ldr r6, [pc, #148] @ 884fc <__cxa_atexit@plt+0x7c49c> │ │ │ │ - lsl r7, r8, #2 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r7, [r7, r6] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - sub r3, r6, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 884d4 <__cxa_atexit@plt+0x7c474> │ │ │ │ + ldr r7, [r6, #8]! │ │ │ │ + and r2, r3, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 89224 <__cxa_atexit@plt+0x7d1c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 884dc <__cxa_atexit@plt+0x7c47c> │ │ │ │ - ldr r5, [pc, #100] @ 88500 <__cxa_atexit@plt+0x7c4a0> │ │ │ │ - ldr r1, [pc, #100] @ 88504 <__cxa_atexit@plt+0x7c4a4> │ │ │ │ - ldr r2, [pc, #100] @ 88508 <__cxa_atexit@plt+0x7c4a8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r8, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc 89258 <__cxa_atexit@plt+0x7d1f8> │ │ │ │ + ldr r2, [pc, #100] @ 8926c <__cxa_atexit@plt+0x7d20c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r9, [r3, #2] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r3, [pc, #60] @ 89268 <__cxa_atexit@plt+0x7d208> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 89248 <__cxa_atexit@plt+0x7d1e8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r6 │ │ │ │ - mov r6, r9 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b 884e4 <__cxa_atexit@plt+0x7c484> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 884f8 <__cxa_atexit@plt+0x7c498> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r2, r4, ror #25 │ │ │ │ - cmnpeq r0, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ - orreq r3, r2, r0, asr #32 │ │ │ │ - @ instruction: 0xffffd748 │ │ │ │ - @ instruction: 0xffffd694 │ │ │ │ - cmpeq fp, fp, lsl #6 │ │ │ │ - ldrheq pc, [r0, #-140]! @ 0xffffff74 @ │ │ │ │ - andeq r0, r2, ip │ │ │ │ + mov r7, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + orreq r2, r2, r0, asr #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 88574 <__cxa_atexit@plt+0x7c514> │ │ │ │ - ldr r3, [pc, #84] @ 8858c <__cxa_atexit@plt+0x7c52c> │ │ │ │ - ldr r2, [pc, #84] @ 88590 <__cxa_atexit@plt+0x7c530> │ │ │ │ - ldr r1, [pc, #84] @ 88594 <__cxa_atexit@plt+0x7c534> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r2, sp │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 89318 <__cxa_atexit@plt+0x7d2b8> │ │ │ │ + ldr r2, [r7, #14] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 89308 <__cxa_atexit@plt+0x7d2a8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r0, [r7, #10] │ │ │ │ + add r0, r0, r8 │ │ │ │ + add r1, r1, r0, lsl #2 │ │ │ │ + ldr lr, [pc, #92] @ 89328 <__cxa_atexit@plt+0x7d2c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #72] @ 8932c <__cxa_atexit@plt+0x7d2cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ - add lr, r7, #28 │ │ │ │ - str r3, [r2, #16]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - str r9, [r7, #24] │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r1, r3, #20 │ │ │ │ + stm r1, {r7, r8, lr} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r9, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 88598 <__cxa_atexit@plt+0x7c538> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeec │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - orreq r2, r2, r8, lsl ip │ │ │ │ - ldrheq pc, [r0, #-136]! @ 0xffffff78 @ │ │ │ │ - @ instruction: 0x0170f894 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0x01821e98 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmneq r0, r0, lsr r7 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 885e4 <__cxa_atexit@plt+0x7c584> │ │ │ │ - ldr r7, [pc, #52] @ 885f8 <__cxa_atexit@plt+0x7c598> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq 885d8 <__cxa_atexit@plt+0x7c578> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8860c <__cxa_atexit@plt+0x7c5ac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 885fc <__cxa_atexit@plt+0x7c59c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 89414 <__cxa_atexit@plt+0x7d3b4> │ │ │ │ + ldr r7, [pc, #252] @ 8945c <__cxa_atexit@plt+0x7d3fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmnpeq r0, r0, asr r8 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r0, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #3 │ │ │ │ - beq 886c4 <__cxa_atexit@plt+0x7c664> │ │ │ │ - sub r9, r2, #1 │ │ │ │ - ldr r3, [pc, #212] @ 88700 <__cxa_atexit@plt+0x7c6a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 88664 <__cxa_atexit@plt+0x7c604> │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 886d4 <__cxa_atexit@plt+0x7c674> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - ble 8866c <__cxa_atexit@plt+0x7c60c> │ │ │ │ - ldr r7, [pc, #176] @ 88708 <__cxa_atexit@plt+0x7c6a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #248] @ 89460 <__cxa_atexit@plt+0x7d400> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + add lr, r6, #12 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + sub r7, r3, #14 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 89438 <__cxa_atexit@plt+0x7d3d8> │ │ │ │ + cmp sl, #1 │ │ │ │ + blt 893f8 <__cxa_atexit@plt+0x7d398> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ + add r1, r1, r0, lsl #2 │ │ │ │ + ldr r0, [pc, #196] @ 89470 <__cxa_atexit@plt+0x7d410> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov lr, #0 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #24]! │ │ │ │ + ldr r8, [pc, #176] @ 89474 <__cxa_atexit@plt+0x7d414> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + ldr r0, [pc, #168] @ 89478 <__cxa_atexit@plt+0x7d418> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r1, r6, #16 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + sub r7, r2, #2 │ │ │ │ + mov r6, r2 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #100] @ 89464 <__cxa_atexit@plt+0x7d404> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 886e4 <__cxa_atexit@plt+0x7c684> │ │ │ │ - ldr r7, [pc, #136] @ 8870c <__cxa_atexit@plt+0x7c6ac> │ │ │ │ - ldr r2, [pc, #136] @ 88710 <__cxa_atexit@plt+0x7c6b0> │ │ │ │ - ldr r1, [pc, #136] @ 88714 <__cxa_atexit@plt+0x7c6b4> │ │ │ │ + ldr r7, [pc, #80] @ 8946c <__cxa_atexit@plt+0x7d40c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - bic r3, r3, #3 │ │ │ │ - ldr r3, [r3] │ │ │ │ - ldrh r9, [r3, #-2] │ │ │ │ - b 88624 <__cxa_atexit@plt+0x7c5c4> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 88644 <__cxa_atexit@plt+0x7c5e4> │ │ │ │ - ldr r7, [pc, #24] @ 88704 <__cxa_atexit@plt+0x7c6a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r6, [pc, #32] @ 89468 <__cxa_atexit@plt+0x7d408> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r9, r6, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmnpeq r0, r4, asr #14 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r2, r0, lsl fp │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - orreq r2, r2, ip, asr #21 │ │ │ │ - cmnpeq r0, ip, lsl r7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + orreq r1, r2, r0, lsl #27 │ │ │ │ + orreq r1, r2, r8, lsr sp │ │ │ │ + cmneq r0, r8, ror #12 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0x01821db8 │ │ │ │ + @ instruction: 0x01821db0 │ │ │ │ + ldrsheq sp, [r0, #-80]! @ 0xffffffb0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ - cmp r3, #3 │ │ │ │ - beq 887b0 <__cxa_atexit@plt+0x7c750> │ │ │ │ - sub r8, r3, #1 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r9, r8 │ │ │ │ - ble 88758 <__cxa_atexit@plt+0x7c6f8> │ │ │ │ - ldr r7, [pc, #148] @ 887e0 <__cxa_atexit@plt+0x7c780> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 887c0 <__cxa_atexit@plt+0x7c760> │ │ │ │ - ldr r7, [pc, #116] @ 887e4 <__cxa_atexit@plt+0x7c784> │ │ │ │ - ldr r2, [pc, #116] @ 887e8 <__cxa_atexit@plt+0x7c788> │ │ │ │ - ldr r1, [pc, #116] @ 887ec <__cxa_atexit@plt+0x7c78c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - mov r2, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add lr, r6, #28 │ │ │ │ - str r7, [r2, #16]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r9, [r6, #24] │ │ │ │ - stm lr, {r1, r2, r6} │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldrh r8, [r7, #-2] │ │ │ │ - b 88738 <__cxa_atexit@plt+0x7c6d8> │ │ │ │ - ldr r7, [pc, #20] @ 887dc <__cxa_atexit@plt+0x7c77c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmnpeq r0, r8, ror #12 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r2, ip, lsl sl │ │ │ │ - @ instruction: 0xfffffcb4 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - orreq r2, r2, r0, ror #19 │ │ │ │ - cmnpeq r0, r8, lsl fp @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 894a4 <__cxa_atexit@plt+0x7d444> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldrsbeq sp, [r0, #-88]! @ 0xffffffa8 │ │ │ │ + ldrsbeq sp, [r0, #-80]! @ 0xffffffb0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 88850 <__cxa_atexit@plt+0x7c7f0> │ │ │ │ - ldr r3, [pc, #76] @ 88860 <__cxa_atexit@plt+0x7c800> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 89500 <__cxa_atexit@plt+0x7d4a0> │ │ │ │ + ldr r3, [pc, #68] @ 89510 <__cxa_atexit@plt+0x7d4b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq 88844 <__cxa_atexit@plt+0x7c7e4> │ │ │ │ - ldr r2, [pc, #60] @ 88864 <__cxa_atexit@plt+0x7c804> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 894f0 <__cxa_atexit@plt+0x7d490> │ │ │ │ + add sl, r9, #3 │ │ │ │ + ldm sl, {r3, r7, sl} │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 89348 <__cxa_atexit@plt+0x7d2e8> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 88868 <__cxa_atexit@plt+0x7c808> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ 89514 <__cxa_atexit@plt+0x7d4b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmnpeq r0, r8, asr #21 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq r0, r0, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 88890 <__cxa_atexit@plt+0x7c830> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmnpeq r0, r8, ror sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq r0, r4, lsl #11 │ │ │ │ + cmneq r0, r4, ror #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 888bc <__cxa_atexit@plt+0x7c85c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 888c0 <__cxa_atexit@plt+0x7c860> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r2, r2, ip, lsr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 888ec <__cxa_atexit@plt+0x7c88c> │ │ │ │ - ldr r7, [pc, #24] @ 888f8 <__cxa_atexit@plt+0x7c898> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 89348 <__cxa_atexit@plt+0x7d2e8> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89578 <__cxa_atexit@plt+0x7d518> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 89580 <__cxa_atexit@plt+0x7d520> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 89584 <__cxa_atexit@plt+0x7d524> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldrdeq r2, [r2, r8] │ │ │ │ - cmnpeq r0, ip, lsl sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #12] @ 88920 <__cxa_atexit@plt+0x7c8c0> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmnpeq r0, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [r0, #-156]! @ 0xffffff64 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #12] @ 88948 <__cxa_atexit@plt+0x7c8e8> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - cmnpeq r0, r4, ror #19 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #24] @ 88978 <__cxa_atexit@plt+0x7c918> │ │ │ │ - ldr r2, [pc, #24] @ 8897c <__cxa_atexit@plt+0x7c91c> │ │ │ │ - mov sl, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - cmnpeq r0, ip, lsl #20 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r2, r0, asr #22 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + orreq r1, r2, r0, ror #23 │ │ │ │ + ldrdeq r1, [r2, ip] │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 889b0 <__cxa_atexit@plt+0x7c950> │ │ │ │ - ldr r3, [pc, #24] @ 889bc <__cxa_atexit@plt+0x7c95c> │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 895dc <__cxa_atexit@plt+0x7d57c> │ │ │ │ + ldr r2, [pc, #60] @ 895e4 <__cxa_atexit@plt+0x7d584> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 895cc <__cxa_atexit@plt+0x7d56c> │ │ │ │ + add sl, r8, #3 │ │ │ │ + ldm sl, {r7, r9, sl} │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + b 87e30 <__cxa_atexit@plt+0x7bdd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 889f4 <__cxa_atexit@plt+0x7c994> │ │ │ │ - ldr r2, [pc, #28] @ 88a00 <__cxa_atexit@plt+0x7c9a0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r2, r0, lsr #17 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 87e30 <__cxa_atexit@plt+0x7bdd0> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 88a60 <__cxa_atexit@plt+0x7ca00> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 88a68 <__cxa_atexit@plt+0x7ca08> │ │ │ │ - ldr r3, [pc, #76] @ 88a84 <__cxa_atexit@plt+0x7ca24> │ │ │ │ - ldr r2, [pc, #76] @ 88a88 <__cxa_atexit@plt+0x7ca28> │ │ │ │ + bcc 89654 <__cxa_atexit@plt+0x7d5f4> │ │ │ │ + ldr r3, [pc, #64] @ 8966c <__cxa_atexit@plt+0x7d60c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 89670 <__cxa_atexit@plt+0x7d610> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ 88a8c <__cxa_atexit@plt+0x7ca2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 88a70 <__cxa_atexit@plt+0x7ca10> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 88a80 <__cxa_atexit@plt+0x7ca20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmnpeq r0, r0, lsr #18 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq r2, [r2, r4] │ │ │ │ - ldrsheq pc, [r0, #-128]! @ 0xffffff80 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #80] @ 88af4 <__cxa_atexit@plt+0x7ca94> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 88ac8 <__cxa_atexit@plt+0x7ca68> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88ad4 <__cxa_atexit@plt+0x7ca74> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [pc, #24] @ 89674 <__cxa_atexit@plt+0x7d614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + cmneq r0, r8, lsr r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 896d4 <__cxa_atexit@plt+0x7d674> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 896e0 <__cxa_atexit@plt+0x7d680> │ │ │ │ + ldr r2, [pc, #72] @ 896f0 <__cxa_atexit@plt+0x7d690> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r5, [pc, #52] @ 896f4 <__cxa_atexit@plt+0x7d694> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + str r7, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 88af8 <__cxa_atexit@plt+0x7ca98> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmnpeq r0, r4, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 88b20 <__cxa_atexit@plt+0x7cac0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 88b3c <__cxa_atexit@plt+0x7cadc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + @ instruction: 0x01821a94 │ │ │ │ + orreq r1, r2, r8, lsl #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 897a0 <__cxa_atexit@plt+0x7d740> │ │ │ │ + ldr r3, [pc, #152] @ 897b0 <__cxa_atexit@plt+0x7d750> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmnpeq r0, r0, asr #16 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #12 │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 88b6c <__cxa_atexit@plt+0x7cb0c> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 8978c <__cxa_atexit@plt+0x7d72c> │ │ │ │ + ldr r7, [pc, #128] @ 897b4 <__cxa_atexit@plt+0x7d754> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + ldr r1, [sl, #7] │ │ │ │ + ldr r0, [sl, #11] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r2, r7, r8} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 8979c <__cxa_atexit@plt+0x7d73c> │ │ │ │ + add r7, r3, r1, lsl #2 │ │ │ │ + ldr r3, [pc, #72] @ 897bc <__cxa_atexit@plt+0x7d75c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #16] @ 897b8 <__cxa_atexit@plt+0x7d758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 88b8c <__cxa_atexit@plt+0x7cb2c> │ │ │ │ - ldr r1, [pc, #24] @ 88b90 <__cxa_atexit@plt+0x7cb30> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq r1, [r2, r8] │ │ │ │ + ldrsheq sp, [r0, #-32]! @ 0xffffffe0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 89838 <__cxa_atexit@plt+0x7d7d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r2, r3, #1 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + str r0, [r5] │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 8982c <__cxa_atexit@plt+0x7d7cc> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + ldr r2, [pc, #40] @ 8983c <__cxa_atexit@plt+0x7d7dc> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [r3, #8] │ │ │ │ - add r9, r1, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldrsheq pc, [r0, #-124]! @ 0xffffff84 @ │ │ │ │ - orreq r2, r2, r0, lsr r9 │ │ │ │ - ldrsheq pc, [r0, #-124]! @ 0xffffff84 @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #12 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi 88bf4 <__cxa_atexit@plt+0x7cb94> │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r3, [r5, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + orreq r1, r2, ip, lsr fp │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r7, asr #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 88bfc <__cxa_atexit@plt+0x7cb9c> │ │ │ │ - ldr r3, [pc, #76] @ 88c18 <__cxa_atexit@plt+0x7cbb8> │ │ │ │ - ldr r2, [pc, #76] @ 88c1c <__cxa_atexit@plt+0x7cbbc> │ │ │ │ + bcc 898d8 <__cxa_atexit@plt+0x7d878> │ │ │ │ + ldr lr, [pc, #128] @ 898e4 <__cxa_atexit@plt+0x7d884> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r8, [r5, #16] │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r7, r0 │ │ │ │ + bge 898cc <__cxa_atexit@plt+0x7d86c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + add r7, r2, r7 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #56] @ 898e8 <__cxa_atexit@plt+0x7d888> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #56] @ 88c20 <__cxa_atexit@plt+0x7cbc0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b 88c04 <__cxa_atexit@plt+0x7cba4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 88c14 <__cxa_atexit@plt+0x7cbb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r2, r3} │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 89918 <__cxa_atexit@plt+0x7d8b8> │ │ │ │ + ldr r1, [pc, #40] @ 89930 <__cxa_atexit@plt+0x7d8d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + b 111c9cc <__cxa_atexit@plt+0x111096c> │ │ │ │ + ldr r7, [pc, #20] @ 89934 <__cxa_atexit@plt+0x7d8d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - cmnpeq r0, ip, lsl #15 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - orreq r2, r2, r0, asr #16 │ │ │ │ + andeq r0, r0, r0, ror #3 │ │ │ │ + cmneq r0, ip, ror r1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89968 <__cxa_atexit@plt+0x7d908> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 89970 <__cxa_atexit@plt+0x7d910> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111ca4c <__cxa_atexit@plt+0x11109ec> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r2, r4, ror #15 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 88cc8 <__cxa_atexit@plt+0x7cc68> │ │ │ │ - ldr lr, [pc, #164] @ 88ce8 <__cxa_atexit@plt+0x7cc88> │ │ │ │ - ldr r0, [pc, #164] @ 88cec <__cxa_atexit@plt+0x7cc8c> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - ldr r1, [r2, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq 88cbc <__cxa_atexit@plt+0x7cc5c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #28 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 88cd4 <__cxa_atexit@plt+0x7cc74> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r8, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [pc, #88] @ 88cf0 <__cxa_atexit@plt+0x7cc90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - add lr, r6, #20 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ - stm lr, {r1, r8, r9} │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 899c8 <__cxa_atexit@plt+0x7d968> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 899d4 <__cxa_atexit@plt+0x7d974> │ │ │ │ + ldr r2, [pc, #64] @ 899e4 <__cxa_atexit@plt+0x7d984> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r2, [pc, #48] @ 899e8 <__cxa_atexit@plt+0x7d988> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r2, [r2, r0] │ │ │ │ - orreq r2, r2, r0, lsl #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x01821798 │ │ │ │ + @ instruction: 0x01821990 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 88d54 <__cxa_atexit@plt+0x7ccf4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr lr, [r7, #19] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #48] @ 88d60 <__cxa_atexit@plt+0x7cd00> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 89a64 <__cxa_atexit@plt+0x7da04> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89a70 <__cxa_atexit@plt+0x7da10> │ │ │ │ + ldr lr, [pc, #100] @ 89a80 <__cxa_atexit@plt+0x7da20> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ 89a84 <__cxa_atexit@plt+0x7da24> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r0, [pc, #68] @ 89a88 <__cxa_atexit@plt+0x7da28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - add r1, r3, #16 │ │ │ │ - stm r1, {r0, r7, lr} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - bx ip │ │ │ │ - mov r3, #28 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111cb9c <__cxa_atexit@plt+0x1110b3c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r2, r8, ror #13 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + orreq r1, r2, r4, lsl r7 │ │ │ │ + orreq r1, r2, r0, lsl #14 │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89ac4 <__cxa_atexit@plt+0x7da64> │ │ │ │ + ldr r3, [pc, #36] @ 89adc <__cxa_atexit@plt+0x7da7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 111c9cc <__cxa_atexit@plt+0x111096c> │ │ │ │ + ldr r7, [pc, #20] @ 89ae0 <__cxa_atexit@plt+0x7da80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldrsbeq ip, [r0, #-240]! @ 0xffffff10 │ │ │ │ + andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 88db4 <__cxa_atexit@plt+0x7cd54> │ │ │ │ - ldr r3, [pc, #64] @ 88dcc <__cxa_atexit@plt+0x7cd6c> │ │ │ │ - ldr r2, [pc, #64] @ 88dd0 <__cxa_atexit@plt+0x7cd70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [sl, #12] │ │ │ │ - str r9, [sl, #8] │ │ │ │ - ldr r3, [pc, #44] @ 88dd4 <__cxa_atexit@plt+0x7cd74> │ │ │ │ - add r8, r2, #2 │ │ │ │ + bcc 89b78 <__cxa_atexit@plt+0x7db18> │ │ │ │ + ldr r1, [pc, #124] @ 89b84 <__cxa_atexit@plt+0x7db24> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov lr, #0 │ │ │ │ + str lr, [r5] │ │ │ │ + ldr r3, [pc, #112] @ 89b88 <__cxa_atexit@plt+0x7db28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r7, [pc, #28] @ 88dd8 <__cxa_atexit@plt+0x7cd78> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + str r0, [r8, #8] │ │ │ │ + cmp r2, #1 │ │ │ │ + blt 89b6c <__cxa_atexit@plt+0x7db0c> │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + add r0, r1, r0, lsl #2 │ │ │ │ + ldr r1, [pc, #56] @ 89b8c <__cxa_atexit@plt+0x7db2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + add r5, r5, #24 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - cmnpeq r0, r0, asr #12 @ p-variant is OBSOLETE │ │ │ │ - orreq r2, r2, r4, lsl #14 │ │ │ │ - cmnpeq r0, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 88e0c <__cxa_atexit@plt+0x7cdac> │ │ │ │ - ldr r3, [pc, #24] @ 88e18 <__cxa_atexit@plt+0x7cdb8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + strdeq r1, [r2, r4] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r8, lsl #25 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89c30 <__cxa_atexit@plt+0x7dbd0> │ │ │ │ + ldr lr, [pc, #136] @ 89c3c <__cxa_atexit@plt+0x7dbdc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str r7, [r8, #20] │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + cmp r7, r9 │ │ │ │ + bge 89c24 <__cxa_atexit@plt+0x7dbc4> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #56] @ 89c40 <__cxa_atexit@plt+0x7dbe0> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89cc4 <__cxa_atexit@plt+0x7dc64> │ │ │ │ + ldr r3, [pc, #136] @ 89cec <__cxa_atexit@plt+0x7dc8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq 89cb4 <__cxa_atexit@plt+0x7dc54> │ │ │ │ + ldr r7, [sl, #3] │ │ │ │ + ldr r3, [sl, #7] │ │ │ │ + ldr r1, [sl, #11] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89cd4 <__cxa_atexit@plt+0x7dc74> │ │ │ │ + ldr r7, [pc, #92] @ 89cf8 <__cxa_atexit@plt+0x7dc98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r7, sl │ │ │ │ + b 111c9cc <__cxa_atexit@plt+0x111096c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 89cf4 <__cxa_atexit@plt+0x7dc94> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #20] @ 89cf0 <__cxa_atexit@plt+0x7dc90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq r0, r0, asr #27 │ │ │ │ + ldrsbeq ip, [r0, #-212]! @ 0xffffff2c │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 88e50 <__cxa_atexit@plt+0x7cdf0> │ │ │ │ - ldr r2, [pc, #28] @ 88e5c <__cxa_atexit@plt+0x7cdfc> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + sub r1, r5, #24 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 89d40 <__cxa_atexit@plt+0x7dce0> │ │ │ │ + ldr r1, [pc, #40] @ 89d58 <__cxa_atexit@plt+0x7dcf8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + b 111c9cc <__cxa_atexit@plt+0x111096c> │ │ │ │ + ldr r7, [pc, #20] @ 89d5c <__cxa_atexit@plt+0x7dcfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5, #-8]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + cmneq r0, r4, asr sp │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 89e54 <__cxa_atexit@plt+0x7ddf4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 89d98 <__cxa_atexit@plt+0x7dd38> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 89da0 <__cxa_atexit@plt+0x7dd40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 10b3958 <__cxa_atexit@plt+0x10a78f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0x018213b4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 89e14 <__cxa_atexit@plt+0x7ddb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 89e20 <__cxa_atexit@plt+0x7ddc0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 89e30 <__cxa_atexit@plt+0x7ddd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [pc, #68] @ 89e34 <__cxa_atexit@plt+0x7ddd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #60] @ 89e38 <__cxa_atexit@plt+0x7ddd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r2, r4, asr #8 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r2, r4, ror #6 │ │ │ │ + orreq r1, r2, r4, asr r3 │ │ │ │ + orreq r1, r2, ip, asr #10 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 88ebc <__cxa_atexit@plt+0x7ce5c> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 89ee8 <__cxa_atexit@plt+0x7de88> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 88ec4 <__cxa_atexit@plt+0x7ce64> │ │ │ │ - ldr r7, [pc, #76] @ 88ee0 <__cxa_atexit@plt+0x7ce80> │ │ │ │ - ldr r1, [pc, #76] @ 88ee4 <__cxa_atexit@plt+0x7ce84> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - stmib r3, {r7, sl} │ │ │ │ - ldr r7, [pc, #60] @ 88ee8 <__cxa_atexit@plt+0x7ce88> │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 89ef0 <__cxa_atexit@plt+0x7de90> │ │ │ │ + ldr r2, [pc, #148] @ 89f10 <__cxa_atexit@plt+0x7deb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #144] @ 89f14 <__cxa_atexit@plt+0x7deb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + add r1, r7, #1 │ │ │ │ + mov r7, #0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + cmp sl, #1 │ │ │ │ + blt 89ed8 <__cxa_atexit@plt+0x7de78> │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r2, r1, r2, lsl #2 │ │ │ │ + ldr r1, [pc, #92] @ 89f1c <__cxa_atexit@plt+0x7debc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r6, r3 │ │ │ │ - b 88ecc <__cxa_atexit@plt+0x7ce6c> │ │ │ │ - mov r7, #8 │ │ │ │ + b 89ef8 <__cxa_atexit@plt+0x7de98> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 88edc <__cxa_atexit@plt+0x7ce7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ 89f18 <__cxa_atexit@plt+0x7deb8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmnpeq r0, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r2, r2, r8, ror r5 │ │ │ │ - cmnpeq r0, ip, lsl #10 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 88f44 <__cxa_atexit@plt+0x7cee4> │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + orreq r1, r2, r8, lsl #9 │ │ │ │ + cmneq r0, r4, lsr #23 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 89fb8 <__cxa_atexit@plt+0x7df58> │ │ │ │ + ldr lr, [pc, #128] @ 89fc4 <__cxa_atexit@plt+0x7df64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge 89fac <__cxa_atexit@plt+0x7df4c> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #56] @ 89fc8 <__cxa_atexit@plt+0x7df68> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 88f20 <__cxa_atexit@plt+0x7cec0> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 88f28 <__cxa_atexit@plt+0x7cec8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 88f48 <__cxa_atexit@plt+0x7cee8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a020 <__cxa_atexit@plt+0x7dfc0> │ │ │ │ + ldr r3, [pc, #68] @ 8a030 <__cxa_atexit@plt+0x7dfd0> │ │ │ │ add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8a010 <__cxa_atexit@plt+0x7dfb0> │ │ │ │ + add sl, r9, #3 │ │ │ │ + ldm sl, {r3, r7, sl} │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmnpeq r0, ip, lsr #9 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 88f70 <__cxa_atexit@plt+0x7cf10> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r9, r7 │ │ │ │ + b 89e54 <__cxa_atexit@plt+0x7ddf4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 88f8c <__cxa_atexit@plt+0x7cf2c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #12] @ 8a034 <__cxa_atexit@plt+0x7dfd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmneq r0, r0, lsl #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmnpeq r0, r8, ror #8 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89000 <__cxa_atexit@plt+0x7cfa0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 89020 <__cxa_atexit@plt+0x7cfc0> │ │ │ │ - ldr r2, [pc, #124] @ 8904c <__cxa_atexit@plt+0x7cfec> │ │ │ │ - ldr r1, [pc, #124] @ 89050 <__cxa_atexit@plt+0x7cff0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - ldr r2, [pc, #104] @ 89054 <__cxa_atexit@plt+0x7cff4> │ │ │ │ - mov sl, r6 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r3, [pc, #60] @ 89044 <__cxa_atexit@plt+0x7cfe4> │ │ │ │ - ldr r2, [pc, #60] @ 89048 <__cxa_atexit@plt+0x7cfe8> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + b 89e54 <__cxa_atexit@plt+0x7ddf4> │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8a148 <__cxa_atexit@plt+0x7e0e8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8a08c <__cxa_atexit@plt+0x7e02c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 8a094 <__cxa_atexit@plt+0x7e034> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r7, [pc, #24] @ 89040 <__cxa_atexit@plt+0x7cfe0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 10b473c <__cxa_atexit@plt+0x10a86dc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r2, r0, asr #1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8a108 <__cxa_atexit@plt+0x7e0a8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8a114 <__cxa_atexit@plt+0x7e0b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #88] @ 8a124 <__cxa_atexit@plt+0x7e0c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r1, [pc, #68] @ 8a128 <__cxa_atexit@plt+0x7e0c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #60] @ 8a12c <__cxa_atexit@plt+0x7e0cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1384e88 <__cxa_atexit@plt+0x1378e28> │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, sl │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq pc, [r0, #-56]! @ 0xffffffc8 @ │ │ │ │ - cmnpeq r0, r4, ror #6 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x01822498 │ │ │ │ - @ instruction: 0xfffffc54 │ │ │ │ - ldrsheq pc, [r0, #-60]! @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x018224b8 │ │ │ │ - cmnpeq r0, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r2, r0, ror r0 │ │ │ │ + orreq r1, r2, r0, rrx │ │ │ │ + orreq r1, r2, r8, asr r2 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 890b8 <__cxa_atexit@plt+0x7d058> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a1dc <__cxa_atexit@plt+0x7e17c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 890c0 <__cxa_atexit@plt+0x7d060> │ │ │ │ - ldr r7, [pc, #76] @ 890dc <__cxa_atexit@plt+0x7d07c> │ │ │ │ - ldr r1, [pc, #76] @ 890e0 <__cxa_atexit@plt+0x7d080> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - stmib r3, {r7, sl} │ │ │ │ - ldr r7, [pc, #60] @ 890e4 <__cxa_atexit@plt+0x7d084> │ │ │ │ - mov r5, r2 │ │ │ │ + bcc 8a1e4 <__cxa_atexit@plt+0x7e184> │ │ │ │ + ldr r2, [pc, #148] @ 8a204 <__cxa_atexit@plt+0x7e1a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #144] @ 8a208 <__cxa_atexit@plt+0x7e1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + add r1, r7, #1 │ │ │ │ + mov r7, #0 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + cmp sl, #1 │ │ │ │ + blt 8a1cc <__cxa_atexit@plt+0x7e16c> │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5] │ │ │ │ + add r2, r1, r2, lsl #2 │ │ │ │ + ldr r1, [pc, #92] @ 8a210 <__cxa_atexit@plt+0x7e1b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r2, [r5, #24] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r6, r3 │ │ │ │ - b 890c8 <__cxa_atexit@plt+0x7d068> │ │ │ │ - mov r7, #8 │ │ │ │ + b 8a1ec <__cxa_atexit@plt+0x7e18c> │ │ │ │ + mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 890d8 <__cxa_atexit@plt+0x7d078> │ │ │ │ + ldr r7, [pc, #24] @ 8a20c <__cxa_atexit@plt+0x7e1ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ + @ instruction: 0x01821194 │ │ │ │ + ldrheq ip, [r0, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8a2ac <__cxa_atexit@plt+0x7e24c> │ │ │ │ + ldr lr, [pc, #128] @ 8a2b8 <__cxa_atexit@plt+0x7e258> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + str r8, [r5, #24] │ │ │ │ + str r2, [r8, #8] │ │ │ │ + str r7, [r8, #12] │ │ │ │ + str r3, [r8, #16] │ │ │ │ + add r7, r0, #1 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge 8a2a0 <__cxa_atexit@plt+0x7e240> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r3, [pc, #56] @ 8a2bc <__cxa_atexit@plt+0x7e25c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + str r7, [r5, #24] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a314 <__cxa_atexit@plt+0x7e2b4> │ │ │ │ + ldr r3, [pc, #68] @ 8a324 <__cxa_atexit@plt+0x7e2c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8a304 <__cxa_atexit@plt+0x7e2a4> │ │ │ │ + add sl, r9, #3 │ │ │ │ + ldm sl, {r3, r7, sl} │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 8a148 <__cxa_atexit@plt+0x7e0e8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 8a328 <__cxa_atexit@plt+0x7e2c8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r0, ip, lsr r3 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - orreq r2, r2, ip, ror r3 │ │ │ │ - cmnpeq r0, r8, lsr r3 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0x0170c794 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 8a148 <__cxa_atexit@plt+0x7e0e8> │ │ │ │ + cmneq r0, r8, ror r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 8913c <__cxa_atexit@plt+0x7d0dc> │ │ │ │ + bhi 8a39c <__cxa_atexit@plt+0x7e33c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 89134 <__cxa_atexit@plt+0x7d0d4> │ │ │ │ - ldr r8, [pc, #40] @ 89144 <__cxa_atexit@plt+0x7d0e4> │ │ │ │ - ldr r3, [pc, #40] @ 89148 <__cxa_atexit@plt+0x7d0e8> │ │ │ │ + beq 8a394 <__cxa_atexit@plt+0x7e334> │ │ │ │ + ldr r8, [pc, #40] @ 8a3a4 <__cxa_atexit@plt+0x7e344> │ │ │ │ add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8a3a8 <__cxa_atexit@plt+0x7e348> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ - b f94db8 <__cxa_atexit@plt+0xf88d58> │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, sp, lsl #11 │ │ │ │ - orreq r2, r2, r4, lsl r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 8917c <__cxa_atexit@plt+0x7d11c> │ │ │ │ - ldr r3, [pc, #24] @ 89188 <__cxa_atexit@plt+0x7d128> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + cmneq r0, r8, lsr r7 │ │ │ │ + @ instruction: 0x01820db4 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a3f0 <__cxa_atexit@plt+0x7e390> │ │ │ │ + ldr r7, [pc, #64] @ 8a408 <__cxa_atexit@plt+0x7e3a8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #56] @ 8a40c <__cxa_atexit@plt+0x7e3ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + stmda r5, {r1, r2, lr} │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 8a5e0 <__cxa_atexit@plt+0x7e580> │ │ │ │ + ldr r7, [pc, #24] @ 8a410 <__cxa_atexit@plt+0x7e3b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 891c0 <__cxa_atexit@plt+0x7d160> │ │ │ │ - ldr r2, [pc, #28] @ 891cc <__cxa_atexit@plt+0x7d16c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r2, [r2, r4] │ │ │ │ - cmnpeq r0, r8, ror #4 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89274 <__cxa_atexit@plt+0x7d214> │ │ │ │ - ldr r7, [pc, #164] @ 8929c <__cxa_atexit@plt+0x7d23c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r2, {r7, r8, r9} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq 8925c <__cxa_atexit@plt+0x7d1fc> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 89268 <__cxa_atexit@plt+0x7d208> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 89288 <__cxa_atexit@plt+0x7d228> │ │ │ │ - ldr lr, [pc, #128] @ 892a4 <__cxa_atexit@plt+0x7d244> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r7, [pc, #120] @ 892a8 <__cxa_atexit@plt+0x7d248> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - str r0, [r2, #-4] │ │ │ │ - ldr r7, [pc, #96] @ 892ac <__cxa_atexit@plt+0x7d24c> │ │ │ │ + @ instruction: 0x01820db8 │ │ │ │ + orreq r0, r2, r8, lsr pc │ │ │ │ + ldrsheq ip, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov ip, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8a4d0 <__cxa_atexit@plt+0x7e470> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 8a4dc <__cxa_atexit@plt+0x7e47c> │ │ │ │ + ldr r0, [pc, #168] @ 8a4ec <__cxa_atexit@plt+0x7e48c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-8]! │ │ │ │ + str r7, [r1, #4] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #144] @ 8a4f0 <__cxa_atexit@plt+0x7e490> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r0, ip │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + mov r3, r0 │ │ │ │ + str sl, [r3, #8]! │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8a4b4 <__cxa_atexit@plt+0x7e454> │ │ │ │ + ldr r1, [pc, #112] @ 8a4f4 <__cxa_atexit@plt+0x7e494> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r6, [pc, #104] @ 8a4f8 <__cxa_atexit@plt+0x7e498> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ + b 15a641c <__cxa_atexit@plt+0x159a3bc> │ │ │ │ + ldr r7, [pc, #64] @ 8a4fc <__cxa_atexit@plt+0x7e49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [ip, #16] │ │ │ │ + str r0, [ip, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + mov r5, r1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #36] @ 892a0 <__cxa_atexit@plt+0x7d240> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrsbeq pc, [r0, #-16]! @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrdeq r2, [r2, r8] │ │ │ │ - cmnpeq r0, ip, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89318 <__cxa_atexit@plt+0x7d2b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 89324 <__cxa_atexit@plt+0x7d2c4> │ │ │ │ - ldr r2, [pc, #84] @ 89334 <__cxa_atexit@plt+0x7d2d4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #76] @ 89338 <__cxa_atexit@plt+0x7d2d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #52] @ 8933c <__cxa_atexit@plt+0x7d2dc> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r2, ip, lsl r1 │ │ │ │ - ldrsheq pc, [r0, #-12]! @ │ │ │ │ + strdeq r0, [r2, r8] │ │ │ │ + orreq r0, r2, r8, ror #29 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x01820cb4 │ │ │ │ + orreq r0, r2, r0, asr #25 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ 893e0 <__cxa_atexit@plt+0x7d380> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 893bc <__cxa_atexit@plt+0x7d35c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 893c4 <__cxa_atexit@plt+0x7d364> │ │ │ │ + bne 8a520 <__cxa_atexit@plt+0x7e4c0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 893d0 <__cxa_atexit@plt+0x7d370> │ │ │ │ - ldr r2, [pc, #96] @ 893e4 <__cxa_atexit@plt+0x7d384> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #88] @ 893e8 <__cxa_atexit@plt+0x7d388> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #64] @ 893ec <__cxa_atexit@plt+0x7d38c> │ │ │ │ + bcc 8a550 <__cxa_atexit@plt+0x7e4f0> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8a560 <__cxa_atexit@plt+0x7e500> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - orreq r2, r2, r8, ror r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89420 <__cxa_atexit@plt+0x7d3c0> │ │ │ │ - ldr r3, [pc, #24] @ 8942c <__cxa_atexit@plt+0x7d3cc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 89464 <__cxa_atexit@plt+0x7d404> │ │ │ │ - ldr r2, [pc, #28] @ 89470 <__cxa_atexit@plt+0x7d410> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r2, r0, lsr lr │ │ │ │ - ldrsbeq lr, [r0, #-252]! @ 0xffffff04 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r2, ip, lsr ip │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmneq r0, r0, ror #10 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 894a0 <__cxa_atexit@plt+0x7d440> │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r7, [pc, #8] @ 894b0 <__cxa_atexit@plt+0x7d450> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, asr #31 │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, r8 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89540 <__cxa_atexit@plt+0x7d4e0> │ │ │ │ - ldr r3, [pc, #316] @ 8960c <__cxa_atexit@plt+0x7d5ac> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 895b4 <__cxa_atexit@plt+0x7d554> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 895c0 <__cxa_atexit@plt+0x7d560> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 895e4 <__cxa_atexit@plt+0x7d584> │ │ │ │ - ldr lr, [pc, #276] @ 89620 <__cxa_atexit@plt+0x7d5c0> │ │ │ │ - ldr r0, [r1, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - ldr r7, [pc, #268] @ 89624 <__cxa_atexit@plt+0x7d5c4> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r6, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - ldr r7, [pc, #244] @ 89628 <__cxa_atexit@plt+0x7d5c8> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 89598 <__cxa_atexit@plt+0x7d538> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 895a4 <__cxa_atexit@plt+0x7d544> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 895c8 <__cxa_atexit@plt+0x7d568> │ │ │ │ - ldr r2, [pc, #168] @ 89614 <__cxa_atexit@plt+0x7d5b4> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #160] @ 89618 <__cxa_atexit@plt+0x7d5b8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #136] @ 8961c <__cxa_atexit@plt+0x7d5bc> │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a5bc <__cxa_atexit@plt+0x7e55c> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #64] @ 8a5d4 <__cxa_atexit@plt+0x7e574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #56] @ 89608 <__cxa_atexit@plt+0x7d5a8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #36] @ 89610 <__cxa_atexit@plt+0x7d5b0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r3, [pc, #56] @ 8a5d8 <__cxa_atexit@plt+0x7e578> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8a5e0 <__cxa_atexit@plt+0x7e580> │ │ │ │ + ldr r7, [pc, #24] @ 8a5dc <__cxa_atexit@plt+0x7e57c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r1 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - @ instruction: 0xfffffe80 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - @ instruction: 0x01821e90 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r4, asr #4 │ │ │ │ - orreq r1, r2, ip, ror #29 │ │ │ │ - cmneq r0, r8, lsr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 8969c <__cxa_atexit@plt+0x7d63c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 896a8 <__cxa_atexit@plt+0x7d648> │ │ │ │ - ldr r2, [pc, #100] @ 896c8 <__cxa_atexit@plt+0x7d668> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #92] @ 896cc <__cxa_atexit@plt+0x7d66c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #68] @ 896d0 <__cxa_atexit@plt+0x7d670> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 896c4 <__cxa_atexit@plt+0x7d664> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - @ instruction: 0x01821d98 │ │ │ │ - cmneq r0, r0, lsl #27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc 89734 <__cxa_atexit@plt+0x7d6d4> │ │ │ │ - ldr r2, [pc, #76] @ 8974c <__cxa_atexit@plt+0x7d6ec> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #68] @ 89750 <__cxa_atexit@plt+0x7d6f0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - ldr r7, [pc, #44] @ 89754 <__cxa_atexit@plt+0x7d6f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #28] @ 89758 <__cxa_atexit@plt+0x7d6f8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r2, r0, lsl #26 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrsheq lr, [r0, #-200]! @ 0xffffff38 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 897bc <__cxa_atexit@plt+0x7d75c> │ │ │ │ - ldr r2, [pc, #92] @ 897e0 <__cxa_atexit@plt+0x7d780> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 897cc <__cxa_atexit@plt+0x7d76c> │ │ │ │ - ldr r1, [pc, #76] @ 897e4 <__cxa_atexit@plt+0x7d784> │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - beq 897d4 <__cxa_atexit@plt+0x7d774> │ │ │ │ - str r7, [r3, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - ldr r9, [r3, #8] │ │ │ │ - add r5, r3, #12 │ │ │ │ - b 891e0 <__cxa_atexit@plt+0x7d180> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq r0, ip, ror #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 89824 <__cxa_atexit@plt+0x7d7c4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8981c <__cxa_atexit@plt+0x7d7bc> │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, ip, lsr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89874 <__cxa_atexit@plt+0x7d814> │ │ │ │ - ldr r3, [pc, #24] @ 89880 <__cxa_atexit@plt+0x7d820> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 898b8 <__cxa_atexit@plt+0x7d858> │ │ │ │ - ldr r2, [pc, #28] @ 898c4 <__cxa_atexit@plt+0x7d864> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r1, [r2, ip] │ │ │ │ - cmneq r0, r8, lsr #23 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 89950 <__cxa_atexit@plt+0x7d8f0> │ │ │ │ - and r3, r9, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 89948 <__cxa_atexit@plt+0x7d8e8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 89960 <__cxa_atexit@plt+0x7d900> │ │ │ │ - ldr lr, [pc, #124] @ 89988 <__cxa_atexit@plt+0x7d928> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r7, [pc, #116] @ 8998c <__cxa_atexit@plt+0x7d92c> │ │ │ │ + orreq r0, r2, ip, ror #23 │ │ │ │ + orreq r0, r2, ip, ror #26 │ │ │ │ + cmneq r0, r4, lsr #10 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr sl, [pc, #224] @ 8a6d0 <__cxa_atexit@plt+0x7e670> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #220] @ 8a6d4 <__cxa_atexit@plt+0x7e674> │ │ │ │ add lr, pc, lr │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #92] @ 89990 <__cxa_atexit@plt+0x7d930> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge 8a684 <__cxa_atexit@plt+0x7e624> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r1, r3, r1 │ │ │ │ + add r1, r7, r1, lsl #2 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + mov r7, r5 │ │ │ │ + str sl, [r7, #-4]! │ │ │ │ + str r1, [r7, #24] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8a6a4 <__cxa_atexit@plt+0x7e644> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, ip │ │ │ │ + add r3, r2, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8a6b8 <__cxa_atexit@plt+0x7e658> │ │ │ │ ldr r0, [r5] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + add r0, r3, #1 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add ip, ip, #20 │ │ │ │ + b 8a5fc <__cxa_atexit@plt+0x7e59c> │ │ │ │ + add r3, r5, #24 │ │ │ │ + ldr r2, [pc, #72] @ 8a6d8 <__cxa_atexit@plt+0x7e678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r6, r6, ip │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + add r6, r6, ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 89984 <__cxa_atexit@plt+0x7d924> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 89980 <__cxa_atexit@plt+0x7d920> │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, r0, lsr fp │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r1, r2, ip, ror #21 │ │ │ │ - cmneq r0, r0, ror #21 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsheq ip, [r0, #-52]! @ 0xffffffcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8a704 <__cxa_atexit@plt+0x7e6a4> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldrsbeq ip, [r0, #-60]! @ 0xffffffc4 │ │ │ │ + cmneq r0, r8, asr #7 │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 899f0 <__cxa_atexit@plt+0x7d990> │ │ │ │ - ldr r2, [pc, #76] @ 89a08 <__cxa_atexit@plt+0x7d9a8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #68] @ 89a0c <__cxa_atexit@plt+0x7d9ac> │ │ │ │ + bcc 8a760 <__cxa_atexit@plt+0x7e700> │ │ │ │ + ldr r2, [pc, #60] @ 8a76c <__cxa_atexit@plt+0x7e70c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ str r1, [r3, #8] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 89a10 <__cxa_atexit@plt+0x7d9b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #28] @ 89a14 <__cxa_atexit@plt+0x7d9b4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r2, r4, asr #20 │ │ │ │ - @ instruction: 0xffffff9c │ │ │ │ - cmneq r0, r4, asr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #108] @ 89a9c <__cxa_atexit@plt+0x7da3c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 89a70 <__cxa_atexit@plt+0x7da10> │ │ │ │ - ldr r7, [pc, #92] @ 89aa0 <__cxa_atexit@plt+0x7da40> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq 89a7c <__cxa_atexit@plt+0x7da1c> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89a88 <__cxa_atexit@plt+0x7da28> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89aa4 <__cxa_atexit@plt+0x7da44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrsbeq lr, [r0, #-156]! @ 0xffffff64 │ │ │ │ - cmneq r0, r4, asr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 89b0c <__cxa_atexit@plt+0x7daac> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq 89aec <__cxa_atexit@plt+0x7da8c> │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89af8 <__cxa_atexit@plt+0x7da98> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89b10 <__cxa_atexit@plt+0x7dab0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq r0, ip, ror #18 │ │ │ │ - cmneq r0, r8, asr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89b44 <__cxa_atexit@plt+0x7dae4> │ │ │ │ - stm r5, {r8, r9} │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r7, [pc, #12] @ 89b58 <__cxa_atexit@plt+0x7daf8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r0, lsr #18 │ │ │ │ - cmneq r0, ip, lsl #18 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b 8a5e0 <__cxa_atexit@plt+0x7e580> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + cmneq r0, ip, ror #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 89bf8 <__cxa_atexit@plt+0x7db98> │ │ │ │ - ldr r2, [pc, #156] @ 89c1c <__cxa_atexit@plt+0x7dbbc> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r9, [r3, #-4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq 89bd8 <__cxa_atexit@plt+0x7db78> │ │ │ │ - ldr r2, [pc, #132] @ 89c20 <__cxa_atexit@plt+0x7dbc0> │ │ │ │ + bhi 8a804 <__cxa_atexit@plt+0x7e7a4> │ │ │ │ + ldr r3, [pc, #152] @ 8a82c <__cxa_atexit@plt+0x7e7cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ tst r9, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - beq 89be8 <__cxa_atexit@plt+0x7db88> │ │ │ │ - ldr r7, [pc, #112] @ 89c24 <__cxa_atexit@plt+0x7dbc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 8a7f4 <__cxa_atexit@plt+0x7e794> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 89c08 <__cxa_atexit@plt+0x7dba8> │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - str r9, [r5, #4] │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + bhi 8a814 <__cxa_atexit@plt+0x7e7b4> │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #108] @ 8a838 <__cxa_atexit@plt+0x7e7d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #100] @ 8a83c <__cxa_atexit@plt+0x7e7dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r0, #0 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8a5e0 <__cxa_atexit@plt+0x7e580> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 89c2c <__cxa_atexit@plt+0x7dbcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 8a834 <__cxa_atexit@plt+0x7e7d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 89c28 <__cxa_atexit@plt+0x7dbc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - cmneq r0, ip, asr r8 │ │ │ │ - @ instruction: 0x0170e890 │ │ │ │ - cmneq r0, ip, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #96] @ 89cac <__cxa_atexit@plt+0x7dc4c> │ │ │ │ - ldr r9, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3] │ │ │ │ - beq 89c8c <__cxa_atexit@plt+0x7dc2c> │ │ │ │ - ldr r7, [pc, #72] @ 89cb0 <__cxa_atexit@plt+0x7dc50> │ │ │ │ + ldr r7, [pc, #20] @ 8a830 <__cxa_atexit@plt+0x7e7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89c98 <__cxa_atexit@plt+0x7dc38> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89cb4 <__cxa_atexit@plt+0x7dc54> │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq r0, ip, asr #15 │ │ │ │ - ldrheq lr, [r0, #-116]! @ 0xffffff8c │ │ │ │ + cmneq r0, ip, asr #5 │ │ │ │ + cmneq r0, r4, ror #5 │ │ │ │ + @ instruction: 0x018209b4 │ │ │ │ + orreq r0, r2, r4, lsr fp │ │ │ │ + cmneq r0, r0, lsr #5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #60] @ 89d10 <__cxa_atexit@plt+0x7dcb0> │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 89cfc <__cxa_atexit@plt+0x7dc9c> │ │ │ │ - str r9, [r5] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, fp │ │ │ │ - b 894b4 <__cxa_atexit@plt+0x7d454> │ │ │ │ - ldr r7, [pc, #16] @ 89d14 <__cxa_atexit@plt+0x7dcb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a89c <__cxa_atexit@plt+0x7e83c> │ │ │ │ + ldr r7, [pc, #68] @ 8a8b4 <__cxa_atexit@plt+0x7e854> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #60] @ 8a8b8 <__cxa_atexit@plt+0x7e858> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, fp │ │ │ │ + b 8a5e0 <__cxa_atexit@plt+0x7e580> │ │ │ │ + ldr r7, [pc, #24] @ 8a8bc <__cxa_atexit@plt+0x7e85c> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq r0, r8, ror #14 │ │ │ │ + orreq r0, r2, r0, lsl r9 │ │ │ │ + @ instruction: 0x01820a90 │ │ │ │ + cmneq r0, r4, asr #4 │ │ │ │ + cmneq r0, r4, asr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89d34 <__cxa_atexit@plt+0x7dcd4> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 8a914 <__cxa_atexit@plt+0x7e8b4> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 8a90c <__cxa_atexit@plt+0x7e8ac> │ │ │ │ + ldr r8, [pc, #40] @ 8a91c <__cxa_atexit@plt+0x7e8bc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [pc, #36] @ 8a920 <__cxa_atexit@plt+0x7e8c0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r9 │ │ │ │ + b 119b1fc <__cxa_atexit@plt+0x118f19c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsl #4 │ │ │ │ + orreq r0, r2, ip, lsr r8 │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8a968 <__cxa_atexit@plt+0x7e908> │ │ │ │ + ldr r7, [pc, #64] @ 8a980 <__cxa_atexit@plt+0x7e920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01821490 │ │ │ │ - cmneq r0, r8, asr #14 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89d80 <__cxa_atexit@plt+0x7dd20> │ │ │ │ - ldr r7, [pc, #52] @ 89d94 <__cxa_atexit@plt+0x7dd34> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r0, [pc, #56] @ 8a984 <__cxa_atexit@plt+0x7e924> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + stmda r5, {r1, r2, lr} │ │ │ │ + stmib r5, {r0, r7} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 8ab58 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ + ldr r7, [pc, #24] @ 8a988 <__cxa_atexit@plt+0x7e928> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 89d74 <__cxa_atexit@plt+0x7dd14> │ │ │ │ - mov r7, r8 │ │ │ │ - b 89da8 <__cxa_atexit@plt+0x7dd48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89d98 <__cxa_atexit@plt+0x7dd38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, r8, lsl r7 │ │ │ │ - cmneq r0, r8, ror #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #196] @ 89e78 <__cxa_atexit@plt+0x7de18> │ │ │ │ - mov r2, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2], #-8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 89e3c <__cxa_atexit@plt+0x7dddc> │ │ │ │ - and r7, r9, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 89e28 <__cxa_atexit@plt+0x7ddc8> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 89e58 <__cxa_atexit@plt+0x7ddf8> │ │ │ │ - ldr lr, [pc, #160] @ 89e8c <__cxa_atexit@plt+0x7de2c> │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r0, [r9, #6] │ │ │ │ - ldr r7, [pc, #152] @ 89e90 <__cxa_atexit@plt+0x7de30> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - ldr r7, [pc, #128] @ 89e94 <__cxa_atexit@plt+0x7de34> │ │ │ │ - mov r5, r2 │ │ │ │ + orreq r0, r2, r0, asr #16 │ │ │ │ + orreq r0, r2, r0, asr #19 │ │ │ │ + ldrheq ip, [r0, #-28]! @ 0xffffffe4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov ip, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi 8aa48 <__cxa_atexit@plt+0x7e9e8> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, ip, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 8aa54 <__cxa_atexit@plt+0x7e9f4> │ │ │ │ + ldr r0, [pc, #168] @ 8aa64 <__cxa_atexit@plt+0x7ea04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r5 │ │ │ │ + str r0, [r1, #-8]! │ │ │ │ + str r7, [r1, #4] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r3, [pc, #144] @ 8aa68 <__cxa_atexit@plt+0x7ea08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r0, ip │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + mov r3, r0 │ │ │ │ + str sl, [r3, #8]! │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne 8aa2c <__cxa_atexit@plt+0x7e9cc> │ │ │ │ + ldr r1, [pc, #112] @ 8aa6c <__cxa_atexit@plt+0x7ea0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r9, #2] │ │ │ │ + ldr r6, [pc, #104] @ 8aa70 <__cxa_atexit@plt+0x7ea10> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + ldr r7, [pc, #64] @ 8aa74 <__cxa_atexit@plt+0x7ea14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #88] @ 89e88 <__cxa_atexit@plt+0x7de28> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [ip, #16] │ │ │ │ + str r0, [ip, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + mov r5, r1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, ip │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 89e80 <__cxa_atexit@plt+0x7de20> │ │ │ │ - ldr r3, [pc, #60] @ 89e84 <__cxa_atexit@plt+0x7de24> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r2, r0, lsl #15 │ │ │ │ + orreq r0, r2, r0, ror r9 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r0, r2, ip, lsr r7 │ │ │ │ + orreq r0, r2, r8, asr #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8aa98 <__cxa_atexit@plt+0x7ea38> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8aac8 <__cxa_atexit@plt+0x7ea68> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r2, [pc, #32] @ 8aad8 <__cxa_atexit@plt+0x7ea78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 89e7c <__cxa_atexit@plt+0x7de1c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - cmneq r0, r4, asr #12 │ │ │ │ - orreq r1, r2, ip, ror #6 │ │ │ │ - orreq r1, r2, r8, lsl #7 │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - @ instruction: 0xfffffc20 │ │ │ │ - orreq r1, r2, ip, lsl #12 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r2, r4, asr #13 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmneq r0, ip, lsr #32 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 89eb4 <__cxa_atexit@plt+0x7de54> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ab34 <__cxa_atexit@plt+0x7ead4> │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #64] @ 8ab4c <__cxa_atexit@plt+0x7eaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r2, r0, lsl r3 │ │ │ │ - cmneq r0, r4, ror #11 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89f00 <__cxa_atexit@plt+0x7dea0> │ │ │ │ - ldr r7, [pc, #52] @ 89f14 <__cxa_atexit@plt+0x7deb4> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r3, [pc, #56] @ 8ab50 <__cxa_atexit@plt+0x7eaf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8ab58 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ + ldr r7, [pc, #24] @ 8ab54 <__cxa_atexit@plt+0x7eaf4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 89ef4 <__cxa_atexit@plt+0x7de94> │ │ │ │ - mov r7, r8 │ │ │ │ - b 89da8 <__cxa_atexit@plt+0x7dd48> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 89f18 <__cxa_atexit@plt+0x7deb8> │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0x0170e598 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 89fcc <__cxa_atexit@plt+0x7df6c> │ │ │ │ - ldr r2, [pc, #160] @ 89fe0 <__cxa_atexit@plt+0x7df80> │ │ │ │ - mov r7, r3 │ │ │ │ + orreq r0, r2, r4, ror r6 │ │ │ │ + strdeq r0, [r2, r4] │ │ │ │ + ldrsheq fp, [r0, #-240]! @ 0xffffff10 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr sl, [pc, #224] @ 8ac48 <__cxa_atexit@plt+0x7ebe8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #220] @ 8ac4c <__cxa_atexit@plt+0x7ebec> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov ip, #0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + cmp r1, r3 │ │ │ │ + bge 8abfc <__cxa_atexit@plt+0x7eb9c> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r1, r3, r1 │ │ │ │ + add r1, r7, r1, lsl #2 │ │ │ │ + ldr r1, [r1, #12] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + mov r7, r5 │ │ │ │ + str sl, [r7, #-4]! │ │ │ │ + str r1, [r7, #24] │ │ │ │ tst r8, #3 │ │ │ │ + beq 8ac1c <__cxa_atexit@plt+0x7ebbc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, ip │ │ │ │ + add r3, r2, #20 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8ac30 <__cxa_atexit@plt+0x7ebd0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + mov r1, r2 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r7, [r2, #20] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + add r0, r3, #1 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + add ip, ip, #20 │ │ │ │ + b 8ab74 <__cxa_atexit@plt+0x7eb14> │ │ │ │ + add r3, r5, #24 │ │ │ │ + ldr r2, [pc, #72] @ 8ac50 <__cxa_atexit@plt+0x7ebf0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq 89fb0 <__cxa_atexit@plt+0x7df50> │ │ │ │ - ldr r2, [pc, #136] @ 89fe4 <__cxa_atexit@plt+0x7df84> │ │ │ │ - ldr r1, [r8, #23] │ │ │ │ - ldr ip, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - ldr r0, [r8, #11] │ │ │ │ - ldr lr, [r8, #15] │ │ │ │ - str r2, [r3, #-36] @ 0xffffffdc │ │ │ │ - ldr r2, [r8, #27] │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [r8, #31] │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ - str ip, [r3, #-8] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r2, [r3, #-16] │ │ │ │ - str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ - beq 89fc0 <__cxa_atexit@plt+0x7df60> │ │ │ │ - mov r7, r9 │ │ │ │ - b 8a060 <__cxa_atexit@plt+0x7e000> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r2, [r5, #24] │ │ │ │ + add r6, r6, ip │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + add r6, r6, ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq r0, r0, asr #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 8ac7c <__cxa_atexit@plt+0x7ec1c> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq r0, r8, lsr #29 │ │ │ │ + @ instruction: 0x0170be94 │ │ │ │ + andeq r0, r0, r7, asr #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8acd8 <__cxa_atexit@plt+0x7ec78> │ │ │ │ + ldr r2, [pc, #60] @ 8ace4 <__cxa_atexit@plt+0x7ec84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b 8ab58 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffce8 │ │ │ │ + cmneq r0, r8, lsr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ad7c <__cxa_atexit@plt+0x7ed1c> │ │ │ │ + ldr r3, [pc, #152] @ 8ada4 <__cxa_atexit@plt+0x7ed44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 8ad6c <__cxa_atexit@plt+0x7ed0c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r3, [r9, #11] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ad8c <__cxa_atexit@plt+0x7ed2c> │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [pc, #108] @ 8adb0 <__cxa_atexit@plt+0x7ed50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #100] @ 8adb4 <__cxa_atexit@plt+0x7ed54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + mov r0, #0 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8ab58 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 89fe8 <__cxa_atexit@plt+0x7df88> │ │ │ │ + ldr r7, [pc, #40] @ 8adac <__cxa_atexit@plt+0x7ed4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8ada8 <__cxa_atexit@plt+0x7ed48> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r1, [r5, #-16]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - ldrsbeq lr, [r0, #-76]! @ 0xffffffb4 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0170bd98 │ │ │ │ + ldrheq fp, [r0, #-208]! @ 0xffffff30 │ │ │ │ + orreq r0, r2, ip, lsr r4 │ │ │ │ + @ instruction: 0x018205bc │ │ │ │ + cmneq r0, ip, ror #26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr lr, [r7, #7] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r3, [r7, #27] │ │ │ │ - ldr r1, [r7, #31] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str sl, [r5, #4] │ │ │ │ - ldr r0, [pc, #40] @ 8a054 <__cxa_atexit@plt+0x7dff4> │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r8, [r5, #-20] @ 0xffffffec │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r7, #3 │ │ │ │ - beq 8a04c <__cxa_atexit@plt+0x7dfec> │ │ │ │ - b 8a060 <__cxa_atexit@plt+0x7e000> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8a154 <__cxa_atexit@plt+0x7e0f4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #27] │ │ │ │ - add sl, r7, #11 │ │ │ │ - str r1, [sp, #12] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [r7, #23] │ │ │ │ - ldr r7, [r7, #31] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r4, [sp, #16] │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ - ldm sl, {r1, r8, sl} │ │ │ │ - str fp, [sp, #20] │ │ │ │ - mov fp, #253 @ 0xfd │ │ │ │ - lsl lr, r7, #2 │ │ │ │ - orr fp, fp, #65280 @ 0xff00 │ │ │ │ - str r4, [sp] │ │ │ │ - str fp, [lr, r1] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ - add r2, r3, #24 │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str sl, [r2] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add lr, r5, #20 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - strd sl, [r2, #36] @ 0x24 │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldm lr, {r4, ip, lr} │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr r1, [pc, #92] @ 8a160 <__cxa_atexit@plt+0x7e100> │ │ │ │ - add r2, r7, #1 │ │ │ │ - sub r8, r6, #67 @ 0x43 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [sp] │ │ │ │ - ldr fp, [sp, #20] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str r7, [r3, #56] @ 0x38 │ │ │ │ - add r7, r4, #1 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ - str r7, [r3, #68] @ 0x44 │ │ │ │ - sub r7, r6, #31 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #48] @ 0x30 │ │ │ │ - str ip, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r2, r8, lsr #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 8a184 <__cxa_atexit@plt+0x7e124> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8ae14 <__cxa_atexit@plt+0x7edb4> │ │ │ │ + ldr r7, [pc, #68] @ 8ae2c <__cxa_atexit@plt+0x7edcc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [pc, #60] @ 8ae30 <__cxa_atexit@plt+0x7edd0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov lr, #0 │ │ │ │ + sub r8, r5, #16 │ │ │ │ + stm r8, {r1, r2, lr} │ │ │ │ + stmda r5, {r0, r7} │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r7, fp │ │ │ │ + b 8ab58 <__cxa_atexit@plt+0x7eaf8> │ │ │ │ + ldr r7, [pc, #24] @ 8ae34 <__cxa_atexit@plt+0x7edd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r0, asr #6 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0x01820398 │ │ │ │ + orreq r0, r2, r8, lsl r5 │ │ │ │ + cmneq r0, r0, lsl sp │ │ │ │ + andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 8a1cc <__cxa_atexit@plt+0x7e16c> │ │ │ │ - ldr r7, [pc, #52] @ 8a1dc <__cxa_atexit@plt+0x7e17c> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 8ae7c <__cxa_atexit@plt+0x7ee1c> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #48] @ 8ae8c <__cxa_atexit@plt+0x7ee2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #40] @ 8ae90 <__cxa_atexit@plt+0x7ee30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ + ldr r7, [pc, #16] @ 8ae94 <__cxa_atexit@plt+0x7ee34> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 8a1c0 <__cxa_atexit@plt+0x7e160> │ │ │ │ - mov r7, r8 │ │ │ │ - b 8a1ec <__cxa_atexit@plt+0x7e18c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 8a1e0 <__cxa_atexit@plt+0x7e180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, r4, lsl #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add lr, r7, #11 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr fp, [r7, #31] │ │ │ │ - ldm lr, {r1, r9, sl, ip, lr} │ │ │ │ - sub r0, r5, #28 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - stm r0, {r2, r3, r9, sl, ip, lr} │ │ │ │ - str fp, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r0, [pc, #200] @ 8a2f0 <__cxa_atexit@plt+0x7e290> │ │ │ │ - mov r2, r5 │ │ │ │ + orreq r0, r2, r0, lsl r3 │ │ │ │ + orreq r0, r2, r4, lsr #9 │ │ │ │ + ldrheq fp, [r0, #-200]! @ 0xffffff38 │ │ │ │ + mov fp, r7 │ │ │ │ + add r3, r6, #5 │ │ │ │ + add r6, r6, #8 │ │ │ │ + ldr r2, [pc, #156] @ 8af48 <__cxa_atexit@plt+0x7eee8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #152] @ 8af4c <__cxa_atexit@plt+0x7eeec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + cmp r0, r7 │ │ │ │ + bge 8af10 <__cxa_atexit@plt+0x7eeb0> │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - beq 8a2a4 <__cxa_atexit@plt+0x7e244> │ │ │ │ + beq 8af20 <__cxa_atexit@plt+0x7eec0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r4, [sp] │ │ │ │ - add r4, r6, #36 @ 0x24 │ │ │ │ - cmp r0, r4 │ │ │ │ - bcc 8a2d0 <__cxa_atexit@plt+0x7e270> │ │ │ │ - lsl r0, lr, #2 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ - cmp r0, #63 @ 0x3f │ │ │ │ - bne 8a2b8 <__cxa_atexit@plt+0x7e258> │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #140] @ 8a2f4 <__cxa_atexit@plt+0x7e294> │ │ │ │ - add r7, lr, #1 │ │ │ │ - add lr, r6, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - str r4, [r6, #8] │ │ │ │ - ldr r4, [sp] │ │ │ │ - sub r7, r0, #31 │ │ │ │ - mov r6, r0 │ │ │ │ - stm lr, {r1, r9, sl, ip} │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r5, r2 │ │ │ │ + add r1, r3, #3 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 8af34 <__cxa_atexit@plt+0x7eed4> │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str lr, [r6, #-4] │ │ │ │ + str r0, [r6], #8 │ │ │ │ + add r0, r1, #1 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + add r3, r3, #8 │ │ │ │ + b 8aeb4 <__cxa_atexit@plt+0x7ee54> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r6, r6, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + sub r6, r6, #8 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r0, #63 @ 0x3f │ │ │ │ - str r0, [r1, lr, lsl #2] │ │ │ │ - bx r2 │ │ │ │ - mov r6, r4 │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - mov r5, r2 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + mov r5, #8 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r1, r2, r4, asr #4 │ │ │ │ - andeq r1, r0, r9, lsl #31 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + orreq r0, r2, r0, lsr #5 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc 8a394 <__cxa_atexit@plt+0x7e334> │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ - lsl r7, r1, #2 │ │ │ │ - ldr r7, [r7, r2] │ │ │ │ - cmp r7, #63 @ 0x3f │ │ │ │ - bne 8a380 <__cxa_atexit@plt+0x7e320> │ │ │ │ - ldr r7, [r5, #40]! @ 0x28 │ │ │ │ - sub lr, r5, #28 │ │ │ │ - ldr ip, [r5, #-12] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r8, [sp] │ │ │ │ - str ip, [r6, #36] @ 0x24 │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r7, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ - ldm lr, {r8, sl, lr} │ │ │ │ - ldr r1, [pc, #76] @ 8a3a8 <__cxa_atexit@plt+0x7e348> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - add r1, r6, #12 │ │ │ │ - stm r1, {r0, r2, r8, sl, lr} │ │ │ │ - ldr r8, [sp] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - sub r7, r3, #31 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8afa0 <__cxa_atexit@plt+0x7ef40> │ │ │ │ + ldr r2, [pc, #56] @ 8afac <__cxa_atexit@plt+0x7ef4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r7, r1, #1 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r7, fp │ │ │ │ + b 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r2, r0, ror #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b028 <__cxa_atexit@plt+0x7efc8> │ │ │ │ + ldr r3, [pc, #120] @ 8b048 <__cxa_atexit@plt+0x7efe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b018 <__cxa_atexit@plt+0x7efb8> │ │ │ │ + ldr r8, [r8, #11] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b038 <__cxa_atexit@plt+0x7efd8> │ │ │ │ + str r8, [r5, #-16]! │ │ │ │ + ldr r7, [pc, #92] @ 8b054 <__cxa_atexit@plt+0x7eff4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #84] @ 8b058 <__cxa_atexit@plt+0x7eff8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + stmib r5, {r2, r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - mov r3, #63 @ 0x3f │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str r3, [r2, r1, lsl #2] │ │ │ │ + ldr r7, [pc, #32] @ 8b050 <__cxa_atexit@plt+0x7eff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r2, r8, asr r1 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r7, [pc, #12] @ 8b04c <__cxa_atexit@plt+0x7efec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + ldrsheq fp, [r0, #-172]! @ 0xffffff54 │ │ │ │ + cmneq r0, r0, lsl fp │ │ │ │ + orreq r0, r2, r4, ror r1 │ │ │ │ + orreq r0, r2, r8, lsl #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 8a3cc <__cxa_atexit@plt+0x7e36c> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b0a0 <__cxa_atexit@plt+0x7f040> │ │ │ │ + ldr r7, [pc, #56] @ 8b0b4 <__cxa_atexit@plt+0x7f054> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + ldr r3, [pc, #48] @ 8b0b8 <__cxa_atexit@plt+0x7f058> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + stmda r5, {r2, r3, r7} │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + mov r7, fp │ │ │ │ + b 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ + ldr r7, [pc, #20] @ 8b0bc <__cxa_atexit@plt+0x7f05c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, ip, lsl r1 │ │ │ │ - cmneq r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + strdeq r0, [r2, r0] │ │ │ │ + orreq r0, r2, r4, lsl #5 │ │ │ │ + @ instruction: 0x0170ba94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 8a41c <__cxa_atexit@plt+0x7e3bc> │ │ │ │ - ldr r2, [pc, #52] @ 8a424 <__cxa_atexit@plt+0x7e3c4> │ │ │ │ - ldr r1, [pc, #52] @ 8a428 <__cxa_atexit@plt+0x7e3c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #48] @ 8a42c <__cxa_atexit@plt+0x7e3cc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ + bhi 8b0f0 <__cxa_atexit@plt+0x7f090> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 8b0f8 <__cxa_atexit@plt+0x7f098> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + b 8b108 <__cxa_atexit@plt+0x7f0a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r0, r4, lsl #2 │ │ │ │ - orreq r0, r2, r4, lsr sp │ │ │ │ - cmneq r0, r0, asr r5 │ │ │ │ + orreq r0, r2, r8, asr r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b188 <__cxa_atexit@plt+0x7f128> │ │ │ │ + ldr r3, [pc, #148] @ 8b1b0 <__cxa_atexit@plt+0x7f150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + ands r3, r8, #3 │ │ │ │ + beq 8b16c <__cxa_atexit@plt+0x7f10c> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8a45c <__cxa_atexit@plt+0x7e3fc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bne 8b17c <__cxa_atexit@plt+0x7f11c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8b198 <__cxa_atexit@plt+0x7f138> │ │ │ │ + ldr r1, [pc, #108] @ 8b1b8 <__cxa_atexit@plt+0x7f158> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r0, [r8, #6] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - cmneq r0, r0, lsr #1 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a520 <__cxa_atexit@plt+0x7e4c0> │ │ │ │ - ldr r7, [pc, #188] @ 8a548 <__cxa_atexit@plt+0x7e4e8> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #36] @ 8b1b4 <__cxa_atexit@plt+0x7f154> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9} │ │ │ │ - beq 8a510 <__cxa_atexit@plt+0x7e4b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #48 @ 0x30 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc 8a530 <__cxa_atexit@plt+0x7e4d0> │ │ │ │ - ldr sl, [pc, #160] @ 8a550 <__cxa_atexit@plt+0x7e4f0> │ │ │ │ - ldr r0, [r8, #19] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [r8, #7] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr lr, [r8, #15] │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - sub r1, r2, #30 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r8, [pc, #116] @ 8a554 <__cxa_atexit@plt+0x7e4f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #112] @ 8a558 <__cxa_atexit@plt+0x7e4f8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - add r9, r6, #12 │ │ │ │ - str r7, [r6, #32] │ │ │ │ - stm r9, {r1, r6, r8} │ │ │ │ - str r3, [r6, #24] │ │ │ │ - str ip, [r6, #28] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + ldrheq fp, [r0, #-148]! @ 0xffffff6c │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 8b210 <__cxa_atexit@plt+0x7f1b0> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8b224 <__cxa_atexit@plt+0x7f1c4> │ │ │ │ + ldr r1, [pc, #64] @ 8b230 <__cxa_atexit@plt+0x7f1d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r2, [r8, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + add r5, r5, #8 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 8a54c <__cxa_atexit@plt+0x7e4ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #48 @ 0x30 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8b26c <__cxa_atexit@plt+0x7f20c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #28] @ 8b274 <__cxa_atexit@plt+0x7f214> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrsheq sp, [r0, #-252]! @ 0xffffff04 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - orreq r0, r2, r8, lsr pc │ │ │ │ - @ instruction: 0x01820c94 │ │ │ │ - ldrheq sp, [r0, #-240]! @ 0xffffff10 │ │ │ │ + mov r7, r2 │ │ │ │ + b 8b2d4 <__cxa_atexit@plt+0x7f274> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq pc, r1, r4, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b2b4 <__cxa_atexit@plt+0x7f254> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 8b2c4 <__cxa_atexit@plt+0x7f264> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0181feb8 │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8a5dc <__cxa_atexit@plt+0x7e57c> │ │ │ │ - ldr lr, [pc, #100] @ 8a5e8 <__cxa_atexit@plt+0x7e588> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ + bcc 8b384 <__cxa_atexit@plt+0x7f324> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 8b36c <__cxa_atexit@plt+0x7f30c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r1, r1, r8 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #140] @ 8b398 <__cxa_atexit@plt+0x7f338> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #136] @ 8b39c <__cxa_atexit@plt+0x7f33c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - ldm r9, {r1, r2, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r0, r6, #30 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr lr, [pc, #56] @ 8a5ec <__cxa_atexit@plt+0x7e58c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #52] @ 8a5f0 <__cxa_atexit@plt+0x7e590> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r9, [pc, #112] @ 8b3a0 <__cxa_atexit@plt+0x7f340> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ - add r7, r3, #12 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - stm r7, {r0, r3, lr} │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r1, r2, r9} │ │ │ │ - bx ip │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r8, [pc, #96] @ 8b3a4 <__cxa_atexit@plt+0x7f344> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r3 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r9, [r3, #36] @ 0x24 │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8b394 <__cxa_atexit@plt+0x7f334> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - orreq r0, r2, r4, ror #28 │ │ │ │ - orreq r0, r2, r0, asr #23 │ │ │ │ - cmneq r0, r4, lsr pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 8a64c <__cxa_atexit@plt+0x7e5ec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8a644 <__cxa_atexit@plt+0x7e5e4> │ │ │ │ - ldr r3, [pc, #44] @ 8a654 <__cxa_atexit@plt+0x7e5f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 8a658 <__cxa_atexit@plt+0x7e5f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 1139a0 <__cxa_atexit@plt+0x107940> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r2, r0, lsl fp │ │ │ │ - orreq r0, r2, r0, lsl #29 │ │ │ │ + strdeq pc, [r1, r4] │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + orreq pc, r1, r0, lsr lr @ │ │ │ │ + orreq r0, r2, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a690 <__cxa_atexit@plt+0x7e630> │ │ │ │ - ldr r5, [pc, #36] @ 8a6a0 <__cxa_atexit@plt+0x7e640> │ │ │ │ - ldr r7, [pc, #36] @ 8a6a4 <__cxa_atexit@plt+0x7e644> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #16] @ 8a6a8 <__cxa_atexit@plt+0x7e648> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8b3ec <__cxa_atexit@plt+0x7f38c> │ │ │ │ + ldr r7, [pc, #52] @ 8b400 <__cxa_atexit@plt+0x7f3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b3e0 <__cxa_atexit@plt+0x7f380> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8b410 <__cxa_atexit@plt+0x7f3b0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrheq sp, [r0, #-228]! @ 0xffffff1c │ │ │ │ - ldrheq sp, [r0, #-224]! @ 0xffffff20 │ │ │ │ - ldrheq sp, [r0, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8a6d8 <__cxa_atexit@plt+0x7e678> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ec40 <__cxa_atexit@plt+0x72be0> │ │ │ │ - cmneq r0, r0, ror lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 8a73c <__cxa_atexit@plt+0x7e6dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8a734 <__cxa_atexit@plt+0x7e6d4> │ │ │ │ - ldr r3, [pc, #44] @ 8a744 <__cxa_atexit@plt+0x7e6e4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 8a748 <__cxa_atexit@plt+0x7e6e8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 10fd20 <__cxa_atexit@plt+0x103cc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r2, r0, lsr #20 │ │ │ │ - @ instruction: 0x01820d90 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 8a780 <__cxa_atexit@plt+0x7e720> │ │ │ │ - ldr r5, [pc, #36] @ 8a790 <__cxa_atexit@plt+0x7e730> │ │ │ │ - ldr r7, [pc, #36] @ 8a794 <__cxa_atexit@plt+0x7e734> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + ldr r7, [pc, #16] @ 8b404 <__cxa_atexit@plt+0x7f3a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #16] @ 8a798 <__cxa_atexit@plt+0x7e738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrsheq sp, [r0, #-208]! @ 0xffffff30 │ │ │ │ - cmneq r0, ip, ror #27 │ │ │ │ - cmneq r0, r4, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8a7c8 <__cxa_atexit@plt+0x7e768> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ec40 <__cxa_atexit@plt+0x72be0> │ │ │ │ - cmneq r0, r0, asr #27 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r0, r4, asr r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 8a83c <__cxa_atexit@plt+0x7e7dc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8a834 <__cxa_atexit@plt+0x7e7d4> │ │ │ │ - ldr r3, [pc, #60] @ 8a844 <__cxa_atexit@plt+0x7e7e4> │ │ │ │ - ldr r7, [pc, #60] @ 8a848 <__cxa_atexit@plt+0x7e7e8> │ │ │ │ - ldr r8, [pc, #60] @ 8a84c <__cxa_atexit@plt+0x7e7ec> │ │ │ │ - ldr r2, [pc, #60] @ 8a850 <__cxa_atexit@plt+0x7e7f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r9, r6, #16 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc 8b4fc <__cxa_atexit@plt+0x7f49c> │ │ │ │ + ldr lr, [pc, #252] @ 8b524 <__cxa_atexit@plt+0x7f4c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r7, [pc, #236] @ 8b528 <__cxa_atexit@plt+0x7f4c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + sub r7, r9, #11 │ │ │ │ + add r2, r6, #64 @ 0x40 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8b50c <__cxa_atexit@plt+0x7f4ac> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 8b4e0 <__cxa_atexit@plt+0x7f480> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ + add r3, r3, r1, lsl #2 │ │ │ │ + ldr r0, [pc, #180] @ 8b530 <__cxa_atexit@plt+0x7f4d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #176] @ 8b534 <__cxa_atexit@plt+0x7f4d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + sub r1, r2, #15 │ │ │ │ + ldr r9, [pc, #152] @ 8b538 <__cxa_atexit@plt+0x7f4d8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r8, [pc, #136] @ 8b53c <__cxa_atexit@plt+0x7f4dc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r7, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #68] @ 8b52c <__cxa_atexit@plt+0x7f4cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + b 8b108 <__cxa_atexit@plt+0x7f0a8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, r0, asr sp │ │ │ │ - cmneq r0, ip, ror #26 │ │ │ │ - orreq r0, r2, r8, lsl r9 │ │ │ │ - cmneq r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + orreq pc, r1, r0, lsl #25 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + orreq pc, r1, r0, asr #25 │ │ │ │ + @ instruction: 0x0181fe94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8a880 <__cxa_atexit@plt+0x7e820> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 8b560 <__cxa_atexit@plt+0x7f500> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r9, r3, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + b 8b108 <__cxa_atexit@plt+0x7f0a8> │ │ │ │ + orreq pc, r1, r8, lsl ip @ │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8b62c <__cxa_atexit@plt+0x7f5cc> │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [pc, #192] @ 8b650 <__cxa_atexit@plt+0x7f5f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r2, {r0, r3} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r8, r1, #1 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 8b63c <__cxa_atexit@plt+0x7f5dc> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 8b61c <__cxa_atexit@plt+0x7f5bc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r1, r1, r8 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #140] @ 8b658 <__cxa_atexit@plt+0x7f5f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr lr, [pc, #120] @ 8b65c <__cxa_atexit@plt+0x7f5fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + ldr r7, [pc, #104] @ 8b660 <__cxa_atexit@plt+0x7f600> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #152] @ 8a920 <__cxa_atexit@plt+0x7e8c0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8a8f0 <__cxa_atexit@plt+0x7e890> │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8a8f8 <__cxa_atexit@plt+0x7e898> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8a900 <__cxa_atexit@plt+0x7e8a0> │ │ │ │ - ldr lr, [pc, #100] @ 8a928 <__cxa_atexit@plt+0x7e8c8> │ │ │ │ - ldr r0, [pc, #100] @ 8a92c <__cxa_atexit@plt+0x7e8cc> │ │ │ │ - ldr r1, [pc, #100] @ 8a930 <__cxa_atexit@plt+0x7e8d0> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ + ldr r7, [pc, #48] @ 8b654 <__cxa_atexit@plt+0x7f5f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 8a908 <__cxa_atexit@plt+0x7e8a8> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 8a924 <__cxa_atexit@plt+0x7e8c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r0, r8, asr #32 │ │ │ │ - @ instruction: 0xffff431c │ │ │ │ - @ instruction: 0xffff422c │ │ │ │ - orreq r0, r2, ip, ror #16 │ │ │ │ - cmneq r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + orreq pc, r1, ip, lsr #23 │ │ │ │ + orreq pc, r1, r4, asr #22 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + orreq pc, r1, ip, ror fp @ │ │ │ │ + orreq pc, r1, r0, asr sp @ │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8a998 <__cxa_atexit@plt+0x7e938> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 8a9a0 <__cxa_atexit@plt+0x7e940> │ │ │ │ - ldr lr, [pc, #80] @ 8a9c0 <__cxa_atexit@plt+0x7e960> │ │ │ │ - ldr r0, [pc, #80] @ 8a9c4 <__cxa_atexit@plt+0x7e964> │ │ │ │ - ldr r1, [pc, #80] @ 8a9c8 <__cxa_atexit@plt+0x7e968> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8b70c <__cxa_atexit@plt+0x7f6ac> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 8b6f4 <__cxa_atexit@plt+0x7f694> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r1, r1, r8 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r1, [pc, #120] @ 8b720 <__cxa_atexit@plt+0x7f6c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr lr, [pc, #100] @ 8b724 <__cxa_atexit@plt+0x7f6c4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + ldr r7, [pc, #84] @ 8b728 <__cxa_atexit@plt+0x7f6c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r1, r3 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 8b71c <__cxa_atexit@plt+0x7f6bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b 8a9a8 <__cxa_atexit@plt+0x7e948> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 8a9bc <__cxa_atexit@plt+0x7e95c> │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq r0, r8, lsr #31 │ │ │ │ - @ instruction: 0xffff4270 │ │ │ │ - @ instruction: 0xffff4180 │ │ │ │ - orreq r0, r2, r0, asr #15 │ │ │ │ - cmneq r0, r0, lsl #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 8aa34 <__cxa_atexit@plt+0x7e9d4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8aa2c <__cxa_atexit@plt+0x7e9cc> │ │ │ │ - ldr r3, [pc, #60] @ 8aa3c <__cxa_atexit@plt+0x7e9dc> │ │ │ │ - ldr r7, [pc, #60] @ 8aa40 <__cxa_atexit@plt+0x7e9e0> │ │ │ │ - ldr r8, [pc, #60] @ 8aa44 <__cxa_atexit@plt+0x7e9e4> │ │ │ │ - ldr r2, [pc, #60] @ 8aa48 <__cxa_atexit@plt+0x7e9e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + orreq pc, r1, ip, ror #20 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + orreq pc, r1, r0, lsr #21 │ │ │ │ + orreq pc, r1, r4, ror ip @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8b778 <__cxa_atexit@plt+0x7f718> │ │ │ │ + ldr r2, [pc, #56] @ 8b784 <__cxa_atexit@plt+0x7f724> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 8b788 <__cxa_atexit@plt+0x7f728> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b770 <__cxa_atexit@plt+0x7f710> │ │ │ │ + b 8b794 <__cxa_atexit@plt+0x7f734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, r8, asr fp │ │ │ │ - cmneq r0, ip, lsr #23 │ │ │ │ - orreq r0, r2, r0, lsr #14 │ │ │ │ - cmneq r0, ip, lsl #30 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orreq pc, r1, r4, ror #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8aa78 <__cxa_atexit@plt+0x7ea18> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #152] @ 8ab18 <__cxa_atexit@plt+0x7eab8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8aae8 <__cxa_atexit@plt+0x7ea88> │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 8aaf0 <__cxa_atexit@plt+0x7ea90> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 8aaf8 <__cxa_atexit@plt+0x7ea98> │ │ │ │ - ldr lr, [pc, #100] @ 8ab20 <__cxa_atexit@plt+0x7eac0> │ │ │ │ - ldr r0, [pc, #100] @ 8ab24 <__cxa_atexit@plt+0x7eac4> │ │ │ │ - ldr r1, [pc, #100] @ 8ab28 <__cxa_atexit@plt+0x7eac8> │ │ │ │ + add r8, r6, #16 │ │ │ │ + cmp r1, r8 │ │ │ │ + bcc 8b860 <__cxa_atexit@plt+0x7f800> │ │ │ │ + ldr lr, [pc, #220] @ 8b888 <__cxa_atexit@plt+0x7f828> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r7, r8, #11 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8b870 <__cxa_atexit@plt+0x7f810> │ │ │ │ + cmp r0, #1 │ │ │ │ + blt 8b848 <__cxa_atexit@plt+0x7f7e8> │ │ │ │ + ldr r3, [r6, #8] │ │ │ │ + ldr r1, [r6, #12] │ │ │ │ + add r3, r3, r1, lsl #2 │ │ │ │ + ldr r0, [pc, #152] @ 8b890 <__cxa_atexit@plt+0x7f830> │ │ │ │ add r0, pc, r0 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r0, [r6, #20]! │ │ │ │ + ldr lr, [pc, #132] @ 8b894 <__cxa_atexit@plt+0x7f834> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r1, [pc, #116] @ 8b898 <__cxa_atexit@plt+0x7f838> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r6 │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + str r3, [r6, #24] │ │ │ │ + str lr, [r6, #28] │ │ │ │ + str r7, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + sub r7, r2, #6 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 8ab00 <__cxa_atexit@plt+0x7eaa0> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 8ab1c <__cxa_atexit@plt+0x7eabc> │ │ │ │ + ldr r7, [pc, #60] @ 8b88c <__cxa_atexit@plt+0x7f82c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq r0, r0, asr lr │ │ │ │ - @ instruction: 0xffff4124 │ │ │ │ - @ instruction: 0xffff4034 │ │ │ │ - orreq r0, r2, r4, ror r6 │ │ │ │ - cmneq r0, ip, lsr #28 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + orreq pc, r1, r8, lsl r9 @ │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + orreq pc, r1, r0, asr r9 @ │ │ │ │ + orreq pc, r1, r4, lsr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 8ab90 <__cxa_atexit@plt+0x7eb30> │ │ │ │ + bhi 8b8ec <__cxa_atexit@plt+0x7f88c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 8ab98 <__cxa_atexit@plt+0x7eb38> │ │ │ │ - ldr lr, [pc, #80] @ 8abb8 <__cxa_atexit@plt+0x7eb58> │ │ │ │ - ldr r0, [pc, #80] @ 8abbc <__cxa_atexit@plt+0x7eb5c> │ │ │ │ - ldr r1, [pc, #80] @ 8abc0 <__cxa_atexit@plt+0x7eb60> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ + bcc 8b8f4 <__cxa_atexit@plt+0x7f894> │ │ │ │ + ldr r1, [pc, #64] @ 8b910 <__cxa_atexit@plt+0x7f8b0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ 8b914 <__cxa_atexit@plt+0x7f8b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ str r9, [r3, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ mov r5, r2 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ + b 111cb2c <__cxa_atexit@plt+0x1110acc> │ │ │ │ mov r6, r3 │ │ │ │ - b 8aba0 <__cxa_atexit@plt+0x7eb40> │ │ │ │ + b 8b8fc <__cxa_atexit@plt+0x7f89c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 8abb4 <__cxa_atexit@plt+0x7eb54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #8] @ 8b90c <__cxa_atexit@plt+0x7f8ac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrheq ip, [r0, #-208]! @ 0xffffff30 │ │ │ │ - @ instruction: 0xffff4078 │ │ │ │ - @ instruction: 0xffff3f88 │ │ │ │ - orreq r0, r2, r8, asr #11 │ │ │ │ - cmneq r0, r8, lsr #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq r0, r8, asr #4 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + orreq pc, r1, r8, ror #16 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + cmneq r0, r0, lsl #1 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 8ac7c <__cxa_atexit@plt+0x7ec1c> │ │ │ │ - ldr r3, [pc, #164] @ 8ac8c <__cxa_atexit@plt+0x7ec2c> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - ands r3, r9, #3 │ │ │ │ - str r8, [r7, #4] │ │ │ │ - beq 8ac54 <__cxa_atexit@plt+0x7ebf4> │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8ac64 <__cxa_atexit@plt+0x7ec04> │ │ │ │ - ldr r2, [pc, #132] @ 8ac90 <__cxa_atexit@plt+0x7ec30> │ │ │ │ - ldr r7, [r9, #2] │ │ │ │ mov r3, r5 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8b994 <__cxa_atexit@plt+0x7f934> │ │ │ │ + ldr r7, [pc, #76] @ 8b9a4 <__cxa_atexit@plt+0x7f944> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8b980 <__cxa_atexit@plt+0x7f920> │ │ │ │ + ldr r2, [pc, #60] @ 8b9a8 <__cxa_atexit@plt+0x7f948> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [r9, #6] │ │ │ │ - str r2, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - beq 8ac70 <__cxa_atexit@plt+0x7ec10> │ │ │ │ - ldr r2, [pc, #100] @ 8ac94 <__cxa_atexit@plt+0x7ec34> │ │ │ │ - ldr r3, [pc, #100] @ 8ac98 <__cxa_atexit@plt+0x7ec38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #80] @ 8ac9c <__cxa_atexit@plt+0x7ec3c> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8b98c <__cxa_atexit@plt+0x7f92c> │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 8aca0 <__cxa_atexit@plt+0x7ec40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ 8b9ac <__cxa_atexit@plt+0x7f94c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - cmneq r0, r0, ror r9 │ │ │ │ - cmneq r0, r0, ror #18 │ │ │ │ - cmneq r0, r0, lsl #19 │ │ │ │ - cmneq r0, ip, asr #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r0, r0, lsl #4 │ │ │ │ + ldrsheq sl, [r0, #-252]! @ 0xffffff04 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8ad10 <__cxa_atexit@plt+0x7ecb0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 8ad30 <__cxa_atexit@plt+0x7ecd0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 8ad24 <__cxa_atexit@plt+0x7ecc4> │ │ │ │ - ldr r2, [pc, #72] @ 8ad34 <__cxa_atexit@plt+0x7ecd4> │ │ │ │ - ldr r3, [pc, #72] @ 8ad38 <__cxa_atexit@plt+0x7ecd8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + ldr r3, [pc, #28] @ 8b9e0 <__cxa_atexit@plt+0x7f980> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r0, [pc, #52] @ 8ad3c <__cxa_atexit@plt+0x7ecdc> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8b9d8 <__cxa_atexit@plt+0x7f978> │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - ldrheq sp, [r0, #-132]! @ 0xffffff7c │ │ │ │ - cmneq r0, r4, lsr #17 │ │ │ │ - ldrheq sp, [r0, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r0, r8, asr #31 │ │ │ │ + andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 8ad74 <__cxa_atexit@plt+0x7ed14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #28] @ 8ad78 <__cxa_atexit@plt+0x7ed18> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 8ad7c <__cxa_atexit@plt+0x7ed1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r0, [pc, #512] @ 8bc04 <__cxa_atexit@plt+0x7fba4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, r4, asr #16 │ │ │ │ - cmneq r0, r0, asr #16 │ │ │ │ - cmneq r0, r0, ror #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r8, #4]! │ │ │ │ - ldr r7, [r8, #4] │ │ │ │ - cmp r3, sl │ │ │ │ - bne 8ade8 <__cxa_atexit@plt+0x7ed88> │ │ │ │ - ldr r2, [pc, #256] @ 8aeac <__cxa_atexit@plt+0x7ee4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8ae78 <__cxa_atexit@plt+0x7ee18> │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r8] │ │ │ │ - bne 8ae84 <__cxa_atexit@plt+0x7ee24> │ │ │ │ - ldr r2, [pc, #228] @ 8aeb0 <__cxa_atexit@plt+0x7ee50> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8baf8 <__cxa_atexit@plt+0x7fa98> │ │ │ │ + ldr fp, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r2, [sl, #4] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8ae10 <__cxa_atexit@plt+0x7edb0> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, sl, #8 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8ae34 <__cxa_atexit@plt+0x7edd4> │ │ │ │ - ldr r3, [pc, #156] @ 8aeb4 <__cxa_atexit@plt+0x7ee54> │ │ │ │ - ldr r7, [pc, #156] @ 8aeb8 <__cxa_atexit@plt+0x7ee58> │ │ │ │ - stmda r5, {r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #144] @ 8aebc <__cxa_atexit@plt+0x7ee5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + add r1, r8, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + bgt 8bb1c <__cxa_atexit@plt+0x7fabc> │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r0, [pc, #448] @ 8bc08 <__cxa_atexit@plt+0x7fba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r0] │ │ │ │ + add r8, r8, sl │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8bad4 <__cxa_atexit@plt+0x7fa74> │ │ │ │ + add r3, r9, #12 │ │ │ │ + add r2, r3, r8, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, fp, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8ba68 <__cxa_atexit@plt+0x7fa08> │ │ │ │ + add r0, r3, r8, lsr #7 │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r1, [pc, #388] @ 8bc0c <__cxa_atexit@plt+0x7fbac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r3, lsl #2] │ │ │ │ + ldr r0, [pc, #372] @ 8bc10 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, sl} │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8bb40 <__cxa_atexit@plt+0x7fae0> │ │ │ │ + ldr r0, [pc, #340] @ 8bc18 <__cxa_atexit@plt+0x7fbb8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 8ba0c <__cxa_atexit@plt+0x7f9ac> │ │ │ │ + b 8bb50 <__cxa_atexit@plt+0x7faf0> │ │ │ │ + add r3, r9, r8, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 8ba58 <__cxa_atexit@plt+0x7f9f8> │ │ │ │ + ldr r7, [pc, #308] @ 8bc34 <__cxa_atexit@plt+0x7fbd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r9] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #104] @ 8aea4 <__cxa_atexit@plt+0x7ee44> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 8ae78 <__cxa_atexit@plt+0x7ee18> │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r8] │ │ │ │ - bne 8ae84 <__cxa_atexit@plt+0x7ee24> │ │ │ │ - ldr r2, [pc, #76] @ 8aea8 <__cxa_atexit@plt+0x7ee48> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq 8ae98 <__cxa_atexit@plt+0x7ee38> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + sub r2, r1, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r6, #2 │ │ │ │ + bge 8bb64 <__cxa_atexit@plt+0x7fb04> │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 8bbc0 <__cxa_atexit@plt+0x7fb60> │ │ │ │ + ldr r0, [pc, #244] @ 8bc30 <__cxa_atexit@plt+0x7fbd0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 8bb8c <__cxa_atexit@plt+0x7fb2c> │ │ │ │ + ldr r7, [pc, #204] @ 8bc14 <__cxa_atexit@plt+0x7fbb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8bb54 <__cxa_atexit@plt+0x7faf4> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x000013b8 │ │ │ │ - andeq r1, r0, ip, ror #7 │ │ │ │ - andeq r0, r0, ip, lsl r1 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - strdeq r2, [r0], -ip │ │ │ │ - ldrheq sp, [r0, #-124]! @ 0xffffff84 │ │ │ │ - ldrheq sp, [r0, #-120]! @ 0xffffff88 │ │ │ │ - cmneq r0, r0, lsr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ + cmp r6, r2 │ │ │ │ + ble 8bb84 <__cxa_atexit@plt+0x7fb24> │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [pc, #164] @ 8bc1c <__cxa_atexit@plt+0x7fbbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + lsl r2, r6, #1 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + b 8bbd4 <__cxa_atexit@plt+0x7fb74> │ │ │ │ + ldr r0, [pc, #152] @ 8bc24 <__cxa_atexit@plt+0x7fbc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bne 8af04 <__cxa_atexit@plt+0x7eea4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8af18 <__cxa_atexit@plt+0x7eeb8> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [pc, #128] @ 8bc28 <__cxa_atexit@plt+0x7fbc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [pc, #96] @ 8bc2c <__cxa_atexit@plt+0x7fbcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + add r2, r6, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #52] @ 8bc20 <__cxa_atexit@plt+0x7fbc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + orreq pc, r1, r4, lsr r8 @ │ │ │ │ + strdeq pc, [r1, ip] │ │ │ │ + orreq pc, r1, r0, asr #15 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + strdeq pc, [r1, r0] │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + orreq pc, r1, r4, asr r6 @ │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + @ instruction: 0x0181f698 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orreq pc, r1, ip, asr #14 │ │ │ │ + cmneq r0, r4, ror sp │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8bc70 <__cxa_atexit@plt+0x7fc10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r9, [r5, #24] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 8af10 <__cxa_atexit@plt+0x7eeb0> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq r0, r4, asr #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + cmneq r0, r8, lsr sp │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ mov r8, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r8, #4]! │ │ │ │ - str fp, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - ldr r6, [pc, #232] @ 8b030 <__cxa_atexit@plt+0x7efd0> │ │ │ │ - add fp, r9, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 8af64 <__cxa_atexit@plt+0x7ef04> │ │ │ │ - ldr r4, [pc, #228] @ 8b044 <__cxa_atexit@plt+0x7efe4> │ │ │ │ - add r4, pc, r4 │ │ │ │ - b 8af94 <__cxa_atexit@plt+0x7ef34> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8afd8 <__cxa_atexit@plt+0x7ef78> │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 8afd8 <__cxa_atexit@plt+0x7ef78> │ │ │ │ - ldr r4, [pc, #172] @ 8b040 <__cxa_atexit@plt+0x7efe0> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r8] │ │ │ │ - ands r4, r7, #3 │ │ │ │ - beq 8b000 <__cxa_atexit@plt+0x7efa0> │ │ │ │ - cmp r4, #2 │ │ │ │ - str r7, [r8] │ │ │ │ - bne 8b010 <__cxa_atexit@plt+0x7efb0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bne 8af4c <__cxa_atexit@plt+0x7eeec> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 8b034 <__cxa_atexit@plt+0x7efd4> │ │ │ │ - ldr r7, [pc, #84] @ 8b038 <__cxa_atexit@plt+0x7efd8> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r4, [r5] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #68] @ 8b03c <__cxa_atexit@plt+0x7efdc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b 8b020 <__cxa_atexit@plt+0x7efc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 8b024 <__cxa_atexit@plt+0x7efc4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - ldrsheq sp, [r0, #-80]! @ 0xffffffb0 │ │ │ │ - cmneq r0, ip, ror #11 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x0170d598 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 8b08c <__cxa_atexit@plt+0x7f02c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8b0a0 <__cxa_atexit@plt+0x7f040> │ │ │ │ + ldr r7, [pc, #240] @ 8bd84 <__cxa_atexit@plt+0x7fd24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8bd68 <__cxa_atexit@plt+0x7fd08> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8bcc8 <__cxa_atexit@plt+0x7fc68> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8bd88 <__cxa_atexit@plt+0x7fd28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8bd8c <__cxa_atexit@plt+0x7fd2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8bd90 <__cxa_atexit@plt+0x7fd30> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8bd50 <__cxa_atexit@plt+0x7fcf0> │ │ │ │ + ldr r0, [pc, #96] @ 8bd94 <__cxa_atexit@plt+0x7fd34> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8b098 <__cxa_atexit@plt+0x7f038> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + beq 8bd58 <__cxa_atexit@plt+0x7fcf8> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8bd5c <__cxa_atexit@plt+0x7fcfc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - cmneq r0, ip, lsr r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8bcb8 <__cxa_atexit@plt+0x7fc58> │ │ │ │ + @ instruction: 0x0181f5b0 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + orreq pc, r1, r8, asr r5 @ │ │ │ │ + orreq pc, r1, r8, lsl r5 @ │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + cmneq r0, r4, lsl ip │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 8b0e8 <__cxa_atexit@plt+0x7f088> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8b0fc <__cxa_atexit@plt+0x7f09c> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8bdd0 <__cxa_atexit@plt+0x7fd70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r9, [r5, #24] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 8b0f4 <__cxa_atexit@plt+0x7f094> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - cmneq r0, r0, ror #9 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq sl, [r0, #-184]! @ 0xffffff48 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ mov r8, r5 │ │ │ │ - mov r1, fp │ │ │ │ - ldr fp, [r8, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r8, #12] │ │ │ │ - cmp fp, r9 │ │ │ │ - bne 8b148 <__cxa_atexit@plt+0x7f0e8> │ │ │ │ - ldr r3, [pc, #292] @ 8b254 <__cxa_atexit@plt+0x7f1f4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 8b1d0 <__cxa_atexit@plt+0x7f170> │ │ │ │ - mov fp, r1 │ │ │ │ - b 8b2b4 <__cxa_atexit@plt+0x7f254> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr r0, [sl, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8b1b4 <__cxa_atexit@plt+0x7f154> │ │ │ │ - stm sp, {r0, r4} │ │ │ │ - mov r4, r1 │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r9, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8b1dc <__cxa_atexit@plt+0x7f17c> │ │ │ │ - ldr r3, [pc, #212] @ 8b258 <__cxa_atexit@plt+0x7f1f8> │ │ │ │ - ldr r2, [sp] │ │ │ │ + ldr r7, [pc, #240] @ 8bee4 <__cxa_atexit@plt+0x7fe84> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8bec8 <__cxa_atexit@plt+0x7fe68> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8be28 <__cxa_atexit@plt+0x7fdc8> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8bee8 <__cxa_atexit@plt+0x7fe88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8b228 <__cxa_atexit@plt+0x7f1c8> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r3, [pc, #160] @ 8b25c <__cxa_atexit@plt+0x7f1fc> │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8beec <__cxa_atexit@plt+0x7fe8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8bef0 <__cxa_atexit@plt+0x7fe90> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ tst r0, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - beq 8b214 <__cxa_atexit@plt+0x7f1b4> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 8b200 <__cxa_atexit@plt+0x7f1a0> │ │ │ │ + beq 8beb0 <__cxa_atexit@plt+0x7fe50> │ │ │ │ + ldr r0, [pc, #96] @ 8bef4 <__cxa_atexit@plt+0x7fe94> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8beb8 <__cxa_atexit@plt+0x7fe58> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8bebc <__cxa_atexit@plt+0x7fe5c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, r1 │ │ │ │ - bx r0 │ │ │ │ - mov r1, r4 │ │ │ │ - ldm sp, {r2, r4} │ │ │ │ - beq 8b128 <__cxa_atexit@plt+0x7f0c8> │ │ │ │ - ldr r3, [pc, #96] @ 8b250 <__cxa_atexit@plt+0x7f1f0> │ │ │ │ - tst r2, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - beq 8b23c <__cxa_atexit@plt+0x7f1dc> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r1 │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r2, [r0] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r1 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #9 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq r0, r0, lsl #7 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, ip, asr r3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, r8, lsr r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8be18 <__cxa_atexit@plt+0x7fdb8> │ │ │ │ + orreq pc, r1, r0, asr r4 @ │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + strdeq pc, [r1, r8] │ │ │ │ + @ instruction: 0x0181f3b8 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + ldrheq sl, [r0, #-164]! @ 0xffffff5c │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8b2e8 <__cxa_atexit@plt+0x7f288> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 8b334 <__cxa_atexit@plt+0x7f2d4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 8b324 <__cxa_atexit@plt+0x7f2c4> │ │ │ │ - b 8b344 <__cxa_atexit@plt+0x7f2e4> │ │ │ │ - ldr r3, [pc, #60] @ 8b32c <__cxa_atexit@plt+0x7f2cc> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8bf30 <__cxa_atexit@plt+0x7fed0> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8b324 <__cxa_atexit@plt+0x7f2c4> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 8b330 <__cxa_atexit@plt+0x7f2d0> │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8, ror sl │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8c044 <__cxa_atexit@plt+0x7ffe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8c028 <__cxa_atexit@plt+0x7ffc8> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8bf88 <__cxa_atexit@plt+0x7ff28> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8c048 <__cxa_atexit@plt+0x7ffe8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8c04c <__cxa_atexit@plt+0x7ffec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8c050 <__cxa_atexit@plt+0x7fff0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8c010 <__cxa_atexit@plt+0x7ffb0> │ │ │ │ + ldr r0, [pc, #96] @ 8c054 <__cxa_atexit@plt+0x7fff4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c018 <__cxa_atexit@plt+0x7ffb8> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8c01c <__cxa_atexit@plt+0x7ffbc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - orreq pc, r1, r8, asr lr @ │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8bf78 <__cxa_atexit@plt+0x7ff18> │ │ │ │ + strdeq pc, [r1, r0] │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + @ instruction: 0x0181f298 │ │ │ │ + orreq pc, r1, r8, asr r2 @ │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + cmneq r0, r4, asr r9 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 8b390 <__cxa_atexit@plt+0x7f330> │ │ │ │ - ldr r2, [pc, #400] @ 8b4f4 <__cxa_atexit@plt+0x7f494> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8b44c <__cxa_atexit@plt+0x7f3ec> │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 8b400 <__cxa_atexit@plt+0x7f3a0> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8b458 <__cxa_atexit@plt+0x7f3f8> │ │ │ │ - ldr r3, [pc, #296] @ 8b4e4 <__cxa_atexit@plt+0x7f484> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8c090 <__cxa_atexit@plt+0x80030> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8b4a8 <__cxa_atexit@plt+0x7f448> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b4b0 <__cxa_atexit@plt+0x7f450> │ │ │ │ - ldr r2, [pc, #264] @ 8b4e8 <__cxa_atexit@plt+0x7f488> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8b4c0 <__cxa_atexit@plt+0x7f460> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r3, [pc, #228] @ 8b4ec <__cxa_atexit@plt+0x7f48c> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8, lsl r9 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8c1a4 <__cxa_atexit@plt+0x80144> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8c188 <__cxa_atexit@plt+0x80128> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8c0e8 <__cxa_atexit@plt+0x80088> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8c1a8 <__cxa_atexit@plt+0x80148> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b4a8 <__cxa_atexit@plt+0x7f448> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b4b0 <__cxa_atexit@plt+0x7f450> │ │ │ │ - ldr r2, [pc, #196] @ 8b4f0 <__cxa_atexit@plt+0x7f490> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8b4c0 <__cxa_atexit@plt+0x7f460> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8c1ac <__cxa_atexit@plt+0x8014c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8c1b0 <__cxa_atexit@plt+0x80150> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8c170 <__cxa_atexit@plt+0x80110> │ │ │ │ + ldr r0, [pc, #96] @ 8c1b4 <__cxa_atexit@plt+0x80154> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8c178 <__cxa_atexit@plt+0x80118> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8b9f0 <__cxa_atexit@plt+0x7f990> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8c17c <__cxa_atexit@plt+0x8011c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8c0d8 <__cxa_atexit@plt+0x80078> │ │ │ │ + @ instruction: 0x0181f190 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + orreq pc, r1, r8, lsr r1 @ │ │ │ │ + strdeq pc, [r1, r8] │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + ldrsbeq sl, [r0, #-152]! @ 0xffffff68 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c224 <__cxa_atexit@plt+0x801c4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c22c <__cxa_atexit@plt+0x801cc> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #84] @ 8c248 <__cxa_atexit@plt+0x801e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + ldr r7, [pc, #60] @ 8c24c <__cxa_atexit@plt+0x801ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + mov r6, r7 │ │ │ │ + b 8c234 <__cxa_atexit@plt+0x801d4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8c244 <__cxa_atexit@plt+0x801e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - beq 8b4cc <__cxa_atexit@plt+0x7f46c> │ │ │ │ - ldr r3, [pc, #116] @ 8b4d8 <__cxa_atexit@plt+0x7f478> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8b4a8 <__cxa_atexit@plt+0x7f448> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b4b0 <__cxa_atexit@plt+0x7f450> │ │ │ │ - ldr r2, [pc, #84] @ 8b4dc <__cxa_atexit@plt+0x7f47c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + cmneq r0, r8, ror #18 │ │ │ │ + orreq pc, r1, r4, asr r0 @ │ │ │ │ + orreq pc, r1, r8, lsr #32 │ │ │ │ + cmneq r0, r8, asr #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c2fc <__cxa_atexit@plt+0x8029c> │ │ │ │ + ldr r2, [pc, #192] @ 8c334 <__cxa_atexit@plt+0x802d4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8b4c0 <__cxa_atexit@plt+0x7f460> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 8b4e0 <__cxa_atexit@plt+0x7f480> │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8c2ec <__cxa_atexit@plt+0x8028c> │ │ │ │ + ldr r2, [pc, #172] @ 8c338 <__cxa_atexit@plt+0x802d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 8b364 <__cxa_atexit@plt+0x7f304> │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - cmneq r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b568 <__cxa_atexit@plt+0x7f508> │ │ │ │ - ldr r3, [pc, #48] @ 8b578 <__cxa_atexit@plt+0x7f518> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8b570 <__cxa_atexit@plt+0x7f510> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c30c <__cxa_atexit@plt+0x802ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8c314 <__cxa_atexit@plt+0x802b4> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [pc, #144] @ 8c344 <__cxa_atexit@plt+0x802e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr r6, [pc, #116] @ 8c348 <__cxa_atexit@plt+0x802e8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add r8, r6, #1 │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - cmneq r0, r4, rrx │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b5c8 <__cxa_atexit@plt+0x7f568> │ │ │ │ - ldr r3, [pc, #48] @ 8b5d8 <__cxa_atexit@plt+0x7f578> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8b5d0 <__cxa_atexit@plt+0x7f570> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #60] @ 8c340 <__cxa_atexit@plt+0x802e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - cmneq r0, r4 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, r0, ror #31 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8b64c <__cxa_atexit@plt+0x7f5ec> │ │ │ │ - ldr r3, [pc, #48] @ 8b65c <__cxa_atexit@plt+0x7f5fc> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8b654 <__cxa_atexit@plt+0x7f5f4> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + b 8c31c <__cxa_atexit@plt+0x802bc> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ 8c33c <__cxa_atexit@plt+0x802dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - cmneq r0, r0, lsl #31 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, ip, ror #2 │ │ │ │ + cmneq r0, r0, lsl #17 │ │ │ │ + cmneq r0, r8, lsr #17 │ │ │ │ + strexeq lr, r4, [r1] │ │ │ │ + orreq lr, r1, r4, ror #30 │ │ │ │ + cmneq r0, r0, asr r8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #20] @ 8b690 <__cxa_atexit@plt+0x7f630> │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r6, [pc, #124] @ 8c3e4 <__cxa_atexit@plt+0x80384> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r6, [r3], #-12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c3c4 <__cxa_atexit@plt+0x80364> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r7, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c3cc <__cxa_atexit@plt+0x8036c> │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #88] @ 8c3ec <__cxa_atexit@plt+0x8038c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r7, #4]! │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ + ldr r7, [pc, #64] @ 8c3f0 <__cxa_atexit@plt+0x80390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + mov r6, r7 │ │ │ │ + b 8c3d4 <__cxa_atexit@plt+0x80374> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 8c3e8 <__cxa_atexit@plt+0x80388> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmneq r0, r8, asr #15 │ │ │ │ + @ instruction: 0x0181eeb4 │ │ │ │ + orreq lr, r1, r8, lsl #29 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - orreq pc, r1, ip, ror #21 │ │ │ │ - cmneq r0, ip, asr #30 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8b6f4 <__cxa_atexit@plt+0x7f694> │ │ │ │ - ldr r2, [pc, #156] @ 8b770 <__cxa_atexit@plt+0x7f710> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8b744 <__cxa_atexit@plt+0x7f6e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8b788 <__cxa_atexit@plt+0x7f728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8b750 <__cxa_atexit@plt+0x7f6f0> │ │ │ │ - ldr lr, [pc, #104] @ 8b774 <__cxa_atexit@plt+0x7f714> │ │ │ │ - sub r7, r3, #15 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c444 <__cxa_atexit@plt+0x803e4> │ │ │ │ + ldr lr, [pc, #60] @ 8c45c <__cxa_atexit@plt+0x803fc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ 8b778 <__cxa_atexit@plt+0x7f718> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 8b76c <__cxa_atexit@plt+0x7f70c> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 8c460 <__cxa_atexit@plt+0x80400> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsl sl │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq pc, r1, r0, asr #26 │ │ │ │ - orreq pc, r1, r0, asr #20 │ │ │ │ - cmneq r0, r4, ror #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8b7c0 <__cxa_atexit@plt+0x7f760> │ │ │ │ - ldr r3, [pc, #132] @ 8b82c <__cxa_atexit@plt+0x7f7cc> │ │ │ │ - tst r7, #3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq lr, r1, r0, lsr lr │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c4ac <__cxa_atexit@plt+0x8044c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8c4c4 <__cxa_atexit@plt+0x80464> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8c4c8 <__cxa_atexit@plt+0x80468> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 8b820 <__cxa_atexit@plt+0x7f7c0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 8b7e8 <__cxa_atexit@plt+0x7f788> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8b80c <__cxa_atexit@plt+0x7f7ac> │ │ │ │ - ldr r3, [pc, #64] @ 8b830 <__cxa_atexit@plt+0x7f7d0> │ │ │ │ - ldr r7, [pc, #64] @ 8b834 <__cxa_atexit@plt+0x7f7d4> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #52] @ 8b838 <__cxa_atexit@plt+0x7f7d8> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0x0181edb8 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8c504 <__cxa_atexit@plt+0x804a4> │ │ │ │ + ldr r3, [pc, #40] @ 8c51c <__cxa_atexit@plt+0x804bc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 8c520 <__cxa_atexit@plt+0x804c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8b828 <__cxa_atexit@plt+0x7f7c8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 8b7b4 <__cxa_atexit@plt+0x7f754> │ │ │ │ - ldr r0, [r7] │ │ │ │ + orreq lr, r1, ip, ror #24 │ │ │ │ + cmneq r0, r8, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c570 <__cxa_atexit@plt+0x80510> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8c578 <__cxa_atexit@plt+0x80518> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8c57c <__cxa_atexit@plt+0x8051c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8c580 <__cxa_atexit@plt+0x80520> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d35c <__cxa_atexit@plt+0x11112fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq r0, r4, ror #27 │ │ │ │ - cmneq r0, r0, ror #27 │ │ │ │ - cmneq r0, r4, lsr #27 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, r8, lsl #27 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, ip, ror #26 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 8b89c <__cxa_atexit@plt+0x7f83c> │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8bb40 <__cxa_atexit@plt+0x7fae0> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8b8b0 <__cxa_atexit@plt+0x7f850> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8ba80 <__cxa_atexit@plt+0x7fa20> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r0, [r8, #16]! │ │ │ │ - mov r9, r8 │ │ │ │ - ldr fp, [r8, #-12] │ │ │ │ - ldr lr, [r8, #4] │ │ │ │ - ldr r7, [r8, #12] │ │ │ │ - ldr r2, [r9, #-8]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8b98c <__cxa_atexit@plt+0x7f92c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - cmp r3, fp │ │ │ │ - beq 8ba60 <__cxa_atexit@plt+0x7fa00> │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r3, [sp] │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8b9e0 <__cxa_atexit@plt+0x7f980> │ │ │ │ - ldr r3, [pc, #388] @ 8baac <__cxa_atexit@plt+0x7fa4c> │ │ │ │ - ldr r0, [pc, #388] @ 8bab0 <__cxa_atexit@plt+0x7fa50> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + strdeq lr, [r1, r8] │ │ │ │ + orreq lr, r1, r8, lsl ip │ │ │ │ + orreq lr, r1, r0, ror #23 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c5bc <__cxa_atexit@plt+0x8055c> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #28] @ 8c5c4 <__cxa_atexit@plt+0x80564> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #372] @ 8bab4 <__cxa_atexit@plt+0x7fa54> │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 8c758 <__cxa_atexit@plt+0x806f8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0181eb94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c604 <__cxa_atexit@plt+0x805a4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 8c614 <__cxa_atexit@plt+0x805b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 8ba74 <__cxa_atexit@plt+0x7fa14> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr fp, [pc, #292] @ 8bab8 <__cxa_atexit@plt+0x7fa58> │ │ │ │ - ldr r3, [pc, #292] @ 8babc <__cxa_atexit@plt+0x7fa5c> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - add fp, pc, fp │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r1, r8, lsr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8c6b4 <__cxa_atexit@plt+0x80654> │ │ │ │ + ldr r1, [pc, #156] @ 8c6d4 <__cxa_atexit@plt+0x80674> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #136] @ 8c6d8 <__cxa_atexit@plt+0x80678> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r3} │ │ │ │ tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #276] @ 8bac0 <__cxa_atexit@plt+0x7fa60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - stmib sl, {r2, lr} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str fp, [r5, #8] │ │ │ │ - beq 8ba50 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8ba44 <__cxa_atexit@plt+0x7f9e4> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - beq 8ba60 <__cxa_atexit@plt+0x7fa00> │ │ │ │ - ldr lr, [pc, #172] @ 8baa0 <__cxa_atexit@plt+0x7fa40> │ │ │ │ - ldr r3, [pc, #172] @ 8baa4 <__cxa_atexit@plt+0x7fa44> │ │ │ │ - sub r1, r6, #15 │ │ │ │ + beq 8c6a8 <__cxa_atexit@plt+0x80648> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8c6c0 <__cxa_atexit@plt+0x80660> │ │ │ │ + ldr lr, [pc, #104] @ 8c6dc <__cxa_atexit@plt+0x8067c> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #156] @ 8baa8 <__cxa_atexit@plt+0x7fa48> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [pc, #92] @ 8c6e0 <__cxa_atexit@plt+0x80680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 8ba50 <__cxa_atexit@plt+0x7f9f0> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, ip │ │ │ │ - bx r1 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, ip │ │ │ │ - str fp, [r9] │ │ │ │ - b 8bb40 <__cxa_atexit@plt+0x7fae0> │ │ │ │ + str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ + sub r2, r3, #3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #56] @ 8bac4 <__cxa_atexit@plt+0x7fa64> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov fp, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, asr #14 │ │ │ │ - orreq pc, r1, ip, asr r7 @ │ │ │ │ - orreq pc, r1, r4, asr #20 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq pc, r1, r8, lsr #16 │ │ │ │ - orreq pc, r1, r0, lsl fp @ │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x0181f7bc │ │ │ │ - orreq pc, r1, r4, lsr #21 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r0, r8, lsl fp │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8b8b0 <__cxa_atexit@plt+0x7f850> │ │ │ │ - cmneq r0, r0, lsl #22 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldrsbeq ip, [r0, #-160]! @ 0xffffff60 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - subs r7, r2, r7 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne 8bbdc <__cxa_atexit@plt+0x7fb7c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8bbf0 <__cxa_atexit@plt+0x7fb90> │ │ │ │ - ldr r0, [pc, #144] @ 8bc08 <__cxa_atexit@plt+0x7fba8> │ │ │ │ - ldr lr, [pc, #144] @ 8bc0c <__cxa_atexit@plt+0x7fbac> │ │ │ │ - mov r3, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #128] @ 8bc10 <__cxa_atexit@plt+0x7fbb0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + orreq lr, r1, ip, ror #21 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + orreq lr, r1, r0, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c738 <__cxa_atexit@plt+0x806d8> │ │ │ │ + ldr lr, [pc, #60] @ 8c744 <__cxa_atexit@plt+0x806e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ 8c748 <__cxa_atexit@plt+0x806e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + orreq lr, r1, r4, lsl sl │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c80c <__cxa_atexit@plt+0x807ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8c818 <__cxa_atexit@plt+0x807b8> │ │ │ │ + ldr r1, [r7, #23] │ │ │ │ + cmp r8, r1 │ │ │ │ + bge 8c800 <__cxa_atexit@plt+0x807a0> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #19] │ │ │ │ + add r0, r0, r8 │ │ │ │ + add r0, r1, r0, lsl #2 │ │ │ │ + ldr ip, [pc, #132] @ 8c828 <__cxa_atexit@plt+0x807c8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #128] @ 8c82c <__cxa_atexit@plt+0x807cc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add r1, ip, #2 │ │ │ │ + ldr ip, [pc, #108] @ 8c830 <__cxa_atexit@plt+0x807d0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str sl, [r3, #4]! │ │ │ │ + ldr sl, [pc, #100] @ 8c834 <__cxa_atexit@plt+0x807d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str sl, [r0, #16]! │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, lr │ │ │ │ + b 111d43c <__cxa_atexit@plt+0x11113dc> │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, lsl r4 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + orreq lr, r1, r8, lsl ip │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8c8f8 <__cxa_atexit@plt+0x80898> │ │ │ │ + ldr lr, [pc, #192] @ 8c918 <__cxa_atexit@plt+0x808b8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r3, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #180] @ 8c91c <__cxa_atexit@plt+0x808bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r6, #6 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str sl, [r9, #20] │ │ │ │ - beq 8bbe8 <__cxa_atexit@plt+0x7fb88> │ │ │ │ + beq 8c8ec <__cxa_atexit@plt+0x8088c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8c904 <__cxa_atexit@plt+0x808a4> │ │ │ │ + ldr r2, [pc, #132] @ 8c920 <__cxa_atexit@plt+0x808c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #116] @ 8c924 <__cxa_atexit@plt+0x808c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r0, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r6, r8} │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + b 8c758 <__cxa_atexit@plt+0x806f8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrdeq lr, [r1, r4] │ │ │ │ + @ instruction: 0xfffffc8c │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8c998 <__cxa_atexit@plt+0x80938> │ │ │ │ + ldr r2, [pc, #88] @ 8c9a4 <__cxa_atexit@plt+0x80944> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #72] @ 8c9a8 <__cxa_atexit@plt+0x80948> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r7, r6, #23 │ │ │ │ + mov r8, #0 │ │ │ │ + b 8c758 <__cxa_atexit@plt+0x806f8> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbdc │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + ldrsheq sl, [r0, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8c9dc <__cxa_atexit@plt+0x8097c> │ │ │ │ + ldr r2, [pc, #28] @ 8c9ec <__cxa_atexit@plt+0x8098c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8bd08 <__cxa_atexit@plt+0x7fca8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 111d2dc <__cxa_atexit@plt+0x111127c> │ │ │ │ + ldr r7, [pc, #12] @ 8c9f0 <__cxa_atexit@plt+0x80990> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8bc14 <__cxa_atexit@plt+0x7fbb4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - ldrdeq pc, [r1, r8] │ │ │ │ - orreq pc, r1, r0, asr #17 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq r0, r8, asr #19 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq sl, [r0, #-20]! @ 0xffffffec │ │ │ │ + ldrheq sl, [r0, #-16]! │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 8bcb0 <__cxa_atexit@plt+0x7fc50> │ │ │ │ - ldr r1, [pc, #136] @ 8bcc8 <__cxa_atexit@plt+0x7fc68> │ │ │ │ - ldr lr, [pc, #136] @ 8bccc <__cxa_atexit@plt+0x7fc6c> │ │ │ │ - mov r2, r5 │ │ │ │ + bcc 8ca58 <__cxa_atexit@plt+0x809f8> │ │ │ │ + ldr lr, [pc, #72] @ 8ca64 <__cxa_atexit@plt+0x80a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #68] @ 8ca68 <__cxa_atexit@plt+0x80a08> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [pc, #112] @ 8bcd0 <__cxa_atexit@plt+0x7fc70> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [pc, #64] @ 8ca6c <__cxa_atexit@plt+0x80a0c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 8bca8 <__cxa_atexit@plt+0x7fc48> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8bcd4 <__cxa_atexit@plt+0x7fc74> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - orreq pc, r1, r0, lsl #16 │ │ │ │ - strdeq pc, [r1, ip] │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq r0, r8, lsl #18 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 8bf7c <__cxa_atexit@plt+0x7ff1c> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r3, [sl, #4]! │ │ │ │ - ldr fp, [sl, #12] │ │ │ │ - ldr r7, [sl, #20] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 8bdc8 <__cxa_atexit@plt+0x7fd68> │ │ │ │ - mov r1, r5 │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + cmneq r0, r8, lsl #3 │ │ │ │ + orreq lr, r1, r8, lsl r7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r0, [r1, #12]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - beq 8bea4 <__cxa_atexit@plt+0x7fe44> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8be28 <__cxa_atexit@plt+0x7fdc8> │ │ │ │ - ldr r2, [pc, #580] @ 8bfb4 <__cxa_atexit@plt+0x7ff54> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8bf08 <__cxa_atexit@plt+0x7fea8> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8bf18 <__cxa_atexit@plt+0x7feb8> │ │ │ │ - ldr r2, [pc, #540] @ 8bfb8 <__cxa_atexit@plt+0x7ff58> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 8be78 <__cxa_atexit@plt+0x7fe18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ + bhi 8cabc <__cxa_atexit@plt+0x80a5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ 8cac4 <__cxa_atexit@plt+0x80a64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ 8cac8 <__cxa_atexit@plt+0x80a68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ 8cacc <__cxa_atexit@plt+0x80a6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d35c <__cxa_atexit@plt+0x11112fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #492] @ 8bfbc <__cxa_atexit@plt+0x7ff5c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8be88 <__cxa_atexit@plt+0x7fe28> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 8be98 <__cxa_atexit@plt+0x7fe38> │ │ │ │ - ldr r1, [pc, #448] @ 8bfc0 <__cxa_atexit@plt+0x7ff60> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8bf2c <__cxa_atexit@plt+0x7fecc> │ │ │ │ + orreq lr, r1, ip, lsr #13 │ │ │ │ + orreq lr, r1, ip, asr #13 │ │ │ │ + @ instruction: 0x0181e694 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cb08 <__cxa_atexit@plt+0x80aa8> │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #28] @ 8cb10 <__cxa_atexit@plt+0x80ab0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - beq 8bea4 <__cxa_atexit@plt+0x7fe44> │ │ │ │ - ldr r2, [pc, #364] @ 8bfa0 <__cxa_atexit@plt+0x7ff40> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8be88 <__cxa_atexit@plt+0x7fe28> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8bf40 <__cxa_atexit@plt+0x7fee0> │ │ │ │ - ldr r2, [pc, #324] @ 8bfa4 <__cxa_atexit@plt+0x7ff44> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8bf68 <__cxa_atexit@plt+0x7ff08> │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - ldr r1, [r7] │ │ │ │ + b 8cd20 <__cxa_atexit@plt+0x80cc0> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r1, r8, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cb48 <__cxa_atexit@plt+0x80ae8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 8cb50 <__cxa_atexit@plt+0x80af0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 8bf48 <__cxa_atexit@plt+0x7fee8> │ │ │ │ - ldr lr, [pc, #252] @ 8bfa8 <__cxa_atexit@plt+0x7ff48> │ │ │ │ - ldr r2, [pc, #252] @ 8bfac <__cxa_atexit@plt+0x7ff4c> │ │ │ │ - sub r3, r9, #15 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r1, r4, lsl #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8cb90 <__cxa_atexit@plt+0x80b30> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ 8cba0 <__cxa_atexit@plt+0x80b40> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r1, ip, lsl r7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8cc60 <__cxa_atexit@plt+0x80c00> │ │ │ │ + ldr lr, [pc, #184] @ 8cc80 <__cxa_atexit@plt+0x80c20> │ │ │ │ add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r7} │ │ │ │ + ldr r8, [pc, #172] @ 8cc84 <__cxa_atexit@plt+0x80c24> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + str r2, [r3, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #236] @ 8bfb0 <__cxa_atexit@plt+0x7ff50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ + beq 8cc58 <__cxa_atexit@plt+0x80bf8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 8cc70 <__cxa_atexit@plt+0x80c10> │ │ │ │ + ldr lr, [pc, #124] @ 8cc88 <__cxa_atexit@plt+0x80c28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #120] @ 8cc8c <__cxa_atexit@plt+0x80c2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r9, [r3, #-16] │ │ │ │ + ldr r8, [r3, #-12] │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r0, r2, #3 │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r3, #-12] │ │ │ │ + ldr r3, [pc, #80] @ 8cc90 <__cxa_atexit@plt+0x80c30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ str r0, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - beq 8bf54 <__cxa_atexit@plt+0x7fef4> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 8bfc4 <__cxa_atexit@plt+0x7ff64> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq pc, r1, r4, lsr #5 │ │ │ │ - orreq pc, r1, ip, lsl #11 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff180 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - @ instruction: 0xfffff11c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, r8, lsl r6 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8bd08 <__cxa_atexit@plt+0x7fca8> │ │ │ │ - cmneq r0, r0, lsl #12 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8c030 <__cxa_atexit@plt+0x7ffd0> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8c040 <__cxa_atexit@plt+0x7ffe0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8c038 <__cxa_atexit@plt+0x7ffd8> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef08 │ │ │ │ - @ instruction: 0x0170c59c │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8c094 <__cxa_atexit@plt+0x80034> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8c0a4 <__cxa_atexit@plt+0x80044> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8c09c <__cxa_atexit@plt+0x8003c> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + orreq lr, r1, r4, ror #10 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + orreq lr, r1, r0, lsr r5 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8ccfc <__cxa_atexit@plt+0x80c9c> │ │ │ │ + ldr r9, [pc, #80] @ 8cd08 <__cxa_atexit@plt+0x80ca8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #76] @ 8cd0c <__cxa_atexit@plt+0x80cac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r1, r6, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r9, [pc, #48] @ 8cd10 <__cxa_atexit@plt+0x80cb0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + orreq lr, r1, r4, lsl #9 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r1, r4 │ │ │ │ + andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8cde0 <__cxa_atexit@plt+0x80d80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8cdec <__cxa_atexit@plt+0x80d8c> │ │ │ │ + ldr r1, [r7, #27] │ │ │ │ + cmp r8, r1 │ │ │ │ + bge 8cdd4 <__cxa_atexit@plt+0x80d74> │ │ │ │ + ldr r0, [r7, #23] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + add r0, r0, r8 │ │ │ │ + add r0, r1, r0, lsl #2 │ │ │ │ + ldr ip, [pc, #136] @ 8cdfc <__cxa_atexit@plt+0x80d9c> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + add lr, ip, #2 │ │ │ │ + ldr ip, [pc, #116] @ 8ce00 <__cxa_atexit@plt+0x80da0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str ip, [r3, #4]! │ │ │ │ + ldr ip, [pc, #108] @ 8ce04 <__cxa_atexit@plt+0x80da4> │ │ │ │ + add ip, pc, ip │ │ │ │ + str sl, [r3, #24] │ │ │ │ + str r9, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r0, r3 │ │ │ │ + str ip, [r0, #16]! │ │ │ │ + ldr r1, [pc, #76] @ 8ce08 <__cxa_atexit@plt+0x80da8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 111d43c <__cxa_atexit@plt+0x11113dc> │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - cmneq r0, r8, lsr r5 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - cmneq r0, r8, lsl #10 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8c128 <__cxa_atexit@plt+0x800c8> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8c138 <__cxa_atexit@plt+0x800d8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, asr #28 │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + orreq lr, r1, r0, lsr #12 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r2, r7 │ │ │ │ + sub r8, r5, #24 │ │ │ │ + cmp fp, r8 │ │ │ │ + bhi 8ced8 <__cxa_atexit@plt+0x80e78> │ │ │ │ + ldr lr, [pc, #204] @ 8cef8 <__cxa_atexit@plt+0x80e98> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r7, r2, #8 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr r9, [pc, #192] @ 8cefc <__cxa_atexit@plt+0x80e9c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8c130 <__cxa_atexit@plt+0x800d0> │ │ │ │ - b 8af28 <__cxa_atexit@plt+0x7eec8> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 8cecc <__cxa_atexit@plt+0x80e6c> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r2 │ │ │ │ + bcc 8cee4 <__cxa_atexit@plt+0x80e84> │ │ │ │ + ldr r3, [pc, #140] @ 8cf00 <__cxa_atexit@plt+0x80ea0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #124] @ 8cf04 <__cxa_atexit@plt+0x80ea4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r7, r2, #27 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + b 8cd20 <__cxa_atexit@plt+0x80cc0> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffee10 │ │ │ │ - cmneq r0, r4, lsr #9 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8b6b8 <__cxa_atexit@plt+0x7f658> │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + orreq lr, r1, r0, lsl #6 │ │ │ │ + @ instruction: 0xfffffc00 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 8c1c8 <__cxa_atexit@plt+0x80168> │ │ │ │ - ldr r8, [pc, #76] @ 8c1e0 <__cxa_atexit@plt+0x80180> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 8c1e4 <__cxa_atexit@plt+0x80184> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + bcc 8cf80 <__cxa_atexit@plt+0x80f20> │ │ │ │ + ldr r2, [pc, #96] @ 8cf8c <__cxa_atexit@plt+0x80f2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr lr, [pc, #80] @ 8cf90 <__cxa_atexit@plt+0x80f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + str r7, [r3, #40] @ 0x28 │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 8c1e8 <__cxa_atexit@plt+0x80188> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0181f2b8 │ │ │ │ - orreq lr, r1, r0, asr #31 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - ldrsheq ip, [r0, #-52]! @ 0xffffffcc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 8c230 <__cxa_atexit@plt+0x801d0> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8c244 <__cxa_atexit@plt+0x801e4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r0, r2, r9} │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r8, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r7, r6, #27 │ │ │ │ + mov r8, #0 │ │ │ │ + b 8cd20 <__cxa_atexit@plt+0x80cc0> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + cmneq r0, ip, lsl #24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8cfc4 <__cxa_atexit@plt+0x80f64> │ │ │ │ + ldr r2, [pc, #28] @ 8cfd4 <__cxa_atexit@plt+0x80f74> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8c23c <__cxa_atexit@plt+0x801dc> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d2dc <__cxa_atexit@plt+0x111127c> │ │ │ │ + ldr r7, [pc, #12] @ 8cfd8 <__cxa_atexit@plt+0x80f78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0170c398 │ │ │ │ + ldrsheq r9, [r0, #-180]! @ 0xffffff4c │ │ │ │ + cmneq r0, r8, asr #23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r8, #4]! │ │ │ │ - str fp, [sp, #12] │ │ │ │ - stmib sp, {r4, r6} │ │ │ │ - ldr r9, [r8, #4] │ │ │ │ - ldr r6, [pc, #232] @ 8c35c <__cxa_atexit@plt+0x802fc> │ │ │ │ - add fp, r9, #8 │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 8c290 <__cxa_atexit@plt+0x80230> │ │ │ │ - ldr r4, [pc, #228] @ 8c370 <__cxa_atexit@plt+0x80310> │ │ │ │ - add r4, pc, r4 │ │ │ │ - b 8c2c0 <__cxa_atexit@plt+0x80260> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8c304 <__cxa_atexit@plt+0x802a4> │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r1, fp │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 8c304 <__cxa_atexit@plt+0x802a4> │ │ │ │ - ldr r4, [pc, #172] @ 8c36c <__cxa_atexit@plt+0x8030c> │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r8] │ │ │ │ - ands r4, r7, #3 │ │ │ │ - beq 8c32c <__cxa_atexit@plt+0x802cc> │ │ │ │ - cmp r4, #2 │ │ │ │ - str r7, [r8] │ │ │ │ - bne 8c33c <__cxa_atexit@plt+0x802dc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r6, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bne 8c278 <__cxa_atexit@plt+0x80218> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #84] @ 8c360 <__cxa_atexit@plt+0x80300> │ │ │ │ - ldr r7, [pc, #84] @ 8c364 <__cxa_atexit@plt+0x80304> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r4, [r5] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #68] @ 8c368 <__cxa_atexit@plt+0x80308> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d048 <__cxa_atexit@plt+0x80fe8> │ │ │ │ + ldr r2, [pc, #80] @ 8d054 <__cxa_atexit@plt+0x80ff4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #76] @ 8d058 <__cxa_atexit@plt+0x80ff8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r1, [pc, #68] @ 8d05c <__cxa_atexit@plt+0x80ffc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, lr, #1 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ + mov r8, r7 │ │ │ │ + b 111d58c <__cxa_atexit@plt+0x111152c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + cmneq r0, r0, lsr #23 │ │ │ │ + orreq lr, r1, ip, lsr #2 │ │ │ │ + cmneq r0, r4, asr fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d090 <__cxa_atexit@plt+0x81030> │ │ │ │ + ldr r2, [pc, #28] @ 8d0a0 <__cxa_atexit@plt+0x81040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d10c <__cxa_atexit@plt+0x11110ac> │ │ │ │ + ldr r7, [pc, #12] @ 8d0a4 <__cxa_atexit@plt+0x81044> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b 8c34c <__cxa_atexit@plt+0x802ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - mov r5, r8 │ │ │ │ - b 8c350 <__cxa_atexit@plt+0x802f0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #16 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - cmneq r0, r4, asr #5 │ │ │ │ - cmneq r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r0, ip, ror #4 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r0, lsr fp │ │ │ │ + cmneq r0, r0, lsl fp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 8c3b8 <__cxa_atexit@plt+0x80358> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8c3cc <__cxa_atexit@plt+0x8036c> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8c3c4 <__cxa_atexit@plt+0x80364> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d0e4 <__cxa_atexit@plt+0x81084> │ │ │ │ + ldr r3, [pc, #40] @ 8d0f8 <__cxa_atexit@plt+0x81098> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 111d2dc <__cxa_atexit@plt+0x111127c> │ │ │ │ + ldr r7, [pc, #16] @ 8d0fc <__cxa_atexit@plt+0x8109c> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - cmneq r0, r0, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5] │ │ │ │ - bne 8c414 <__cxa_atexit@plt+0x803b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #40] @ 8c428 <__cxa_atexit@plt+0x803c8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + ldrsbeq r9, [r0, #-164]! @ 0xffffff5c │ │ │ │ + cmneq r0, ip, lsr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d130 <__cxa_atexit@plt+0x810d0> │ │ │ │ + ldr r2, [pc, #28] @ 8d140 <__cxa_atexit@plt+0x810e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq 8c420 <__cxa_atexit@plt+0x803c0> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d10c <__cxa_atexit@plt+0x11110ac> │ │ │ │ + ldr r7, [pc, #12] @ 8d144 <__cxa_atexit@plt+0x810e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe48 │ │ │ │ - ldrheq ip, [r0, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x01709a98 │ │ │ │ + cmneq r0, r8, ror #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - mov r1, fp │ │ │ │ - ldr fp, [r8, #8]! │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r8, #12] │ │ │ │ - cmp fp, r9 │ │ │ │ - bne 8c474 <__cxa_atexit@plt+0x80414> │ │ │ │ - ldr r3, [pc, #292] @ 8c580 <__cxa_atexit@plt+0x80520> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str r9, [r5, #16] │ │ │ │ - beq 8c4fc <__cxa_atexit@plt+0x8049c> │ │ │ │ - mov fp, r1 │ │ │ │ - b 8c5e0 <__cxa_atexit@plt+0x80580> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - ldr r2, [sl, #4]! │ │ │ │ - ldr r0, [sl, #8] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8c4e0 <__cxa_atexit@plt+0x80480> │ │ │ │ - stm sp, {r0, r4} │ │ │ │ - mov r4, r1 │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r9, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8c508 <__cxa_atexit@plt+0x804a8> │ │ │ │ - ldr r3, [pc, #212] @ 8c584 <__cxa_atexit@plt+0x80524> │ │ │ │ - ldr r2, [sp] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - mov r3, r4 │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq 8c554 <__cxa_atexit@plt+0x804f4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r3, [pc, #160] @ 8c588 <__cxa_atexit@plt+0x80528> │ │ │ │ - tst r0, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d184 <__cxa_atexit@plt+0x81124> │ │ │ │ + ldr r3, [pc, #40] @ 8d198 <__cxa_atexit@plt+0x81138> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - beq 8c540 <__cxa_atexit@plt+0x804e0> │ │ │ │ - str r0, [r5, #20] │ │ │ │ - b 8c52c <__cxa_atexit@plt+0x804cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, r1 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 111d2dc <__cxa_atexit@plt+0x111127c> │ │ │ │ + ldr r7, [pc, #16] @ 8d19c <__cxa_atexit@plt+0x8113c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r1, r4 │ │ │ │ - ldm sp, {r2, r4} │ │ │ │ - beq 8c454 <__cxa_atexit@plt+0x803f4> │ │ │ │ - ldr r3, [pc, #96] @ 8c57c <__cxa_atexit@plt+0x8051c> │ │ │ │ - tst r2, #3 │ │ │ │ + @ instruction: 0xfffff88c │ │ │ │ + cmneq r0, ip, lsr #20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d1d4 <__cxa_atexit@plt+0x81174> │ │ │ │ + ldr r3, [pc, #32] @ 8d1dc <__cxa_atexit@plt+0x8117c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl] │ │ │ │ - beq 8c568 <__cxa_atexit@plt+0x80508> │ │ │ │ - str r2, [r5, #20] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str fp, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r1 │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r2, [r0] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r0 │ │ │ │ - mov fp, r1 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r1 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 8d1e0 <__cxa_atexit@plt+0x81180> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #9 │ │ │ │ - andeq r0, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmneq r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmneq r0, ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8c614 <__cxa_atexit@plt+0x805b4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 8c660 <__cxa_atexit@plt+0x80600> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 8c650 <__cxa_atexit@plt+0x805f0> │ │ │ │ - b 8c670 <__cxa_atexit@plt+0x80610> │ │ │ │ - ldr r3, [pc, #60] @ 8c658 <__cxa_atexit@plt+0x805f8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sp, r1, r0, ror pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8d210 <__cxa_atexit@plt+0x811b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - beq 8c650 <__cxa_atexit@plt+0x805f0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #32] @ 8c65c <__cxa_atexit@plt+0x805fc> │ │ │ │ + ldr r3, [pc, #16] @ 8d214 <__cxa_atexit@plt+0x811b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + cmneq r0, r4, lsl #20 │ │ │ │ + orreq sp, r1, ip, lsr pc │ │ │ │ + @ instruction: 0x01709790 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov lr, fp │ │ │ │ + mov r3, r9 │ │ │ │ + mov sl, r6 │ │ │ │ + mov ip, r5 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 8d37c <__cxa_atexit@plt+0x8131c> │ │ │ │ + ldr r7, [pc, #336] @ 8d3a4 <__cxa_atexit@plt+0x81344> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #332] @ 8d3a8 <__cxa_atexit@plt+0x81348> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [sl, #4]! │ │ │ │ + ldr r1, [pc, #324] @ 8d3ac <__cxa_atexit@plt+0x8134c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, #2 │ │ │ │ + mov r4, #1 │ │ │ │ + str r4, [sl, #4] │ │ │ │ + str r0, [sl, #8] │ │ │ │ + mov r4, sl │ │ │ │ + str r7, [r4, #20]! │ │ │ │ + str r8, [sl, #28] │ │ │ │ + str r1, [sl, #32] │ │ │ │ + str r4, [sl, #36] @ 0x24 │ │ │ │ + str r3, [sl, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #280] @ 8d3b0 <__cxa_atexit@plt+0x81350> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r7, sl │ │ │ │ + str r0, [r7, #12]! │ │ │ │ + ldr r0, [pc, #268] @ 8d3b4 <__cxa_atexit@plt+0x81354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + and r0, r0, #3 │ │ │ │ + mov r8, #0 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8d354 <__cxa_atexit@plt+0x812f4> │ │ │ │ + mov r1, r2 │ │ │ │ + sub r9, r6, #7 │ │ │ │ + ldr r0, [pc, #236] @ 8d3b8 <__cxa_atexit@plt+0x81358> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + and r4, r0, #3 │ │ │ │ + mov r0, #1 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr fp, [pc, #216] @ 8d3bc <__cxa_atexit@plt+0x8135c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r3, [fp] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8d328 <__cxa_atexit@plt+0x812c8> │ │ │ │ + add r3, r7, r8, lsl #2 │ │ │ │ + mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r3] │ │ │ │ + strex r2, r9, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 8d2f8 <__cxa_atexit@plt+0x81298> │ │ │ │ + add r3, r7, r8, lsr #7 │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + str r1, [sl] │ │ │ │ + strb r0, [r3, r2, lsl #2] │ │ │ │ + add r8, r8, #1 │ │ │ │ + cmp r4, #2 │ │ │ │ + beq 8d2e4 <__cxa_atexit@plt+0x81284> │ │ │ │ + b 8d354 <__cxa_atexit@plt+0x812f4> │ │ │ │ + lsl r3, r8, #2 │ │ │ │ + str r6, [sp] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r1, [r3, r7] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + mov r0, #1 │ │ │ │ + mov r1, r6 │ │ │ │ + ldm sp, {r6, ip, lr} │ │ │ │ + b 8d2f0 <__cxa_atexit@plt+0x81290> │ │ │ │ + ldr r7, [pc, #100] @ 8d3c0 <__cxa_atexit@plt+0x81360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [sl] │ │ │ │ + ldr r0, [ip] │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + mov r5, ip │ │ │ │ + mov r7, #0 │ │ │ │ + mov r9, sl │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ 8d3c4 <__cxa_atexit@plt+0x81364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r1, #44 @ 0x2c │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + mov r5, ip │ │ │ │ + mov r9, r3 │ │ │ │ + mov fp, lr │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + orreq sp, r1, ip, ror #31 │ │ │ │ + orreq lr, r1, r8, lsr r0 │ │ │ │ + orreq sp, r1, r8, lsr #31 │ │ │ │ + orreq sp, r1, r8, lsr #29 │ │ │ │ + orreq sp, r1, ip, ror lr │ │ │ │ + orreq sp, r1, r0, ror #30 │ │ │ │ + strdeq sp, [r1, r0] │ │ │ │ + cmneq r0, ip, ror r8 │ │ │ │ + cmneq r0, ip, lsr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d3f4 <__cxa_atexit@plt+0x81394> │ │ │ │ + ldr r7, [pc, #24] @ 8d404 <__cxa_atexit@plt+0x813a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 8d228 <__cxa_atexit@plt+0x811c8> │ │ │ │ + ldr r7, [pc, #12] @ 8d408 <__cxa_atexit@plt+0x813a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + cmneq r0, ip, lsl #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d45c <__cxa_atexit@plt+0x813fc> │ │ │ │ + ldr lr, [pc, #60] @ 8d474 <__cxa_atexit@plt+0x81414> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r3 │ │ │ │ - orreq lr, r1, ip, lsr #22 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq r0, ip, ror pc │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 8c6bc <__cxa_atexit@plt+0x8065c> │ │ │ │ - ldr r2, [pc, #400] @ 8c820 <__cxa_atexit@plt+0x807c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8c778 <__cxa_atexit@plt+0x80718> │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 8c72c <__cxa_atexit@plt+0x806cc> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8c784 <__cxa_atexit@plt+0x80724> │ │ │ │ - ldr r3, [pc, #296] @ 8c810 <__cxa_atexit@plt+0x807b0> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r3, [pc, #20] @ 8d478 <__cxa_atexit@plt+0x81418> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8c7d4 <__cxa_atexit@plt+0x80774> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c7dc <__cxa_atexit@plt+0x8077c> │ │ │ │ - ldr r2, [pc, #264] @ 8c814 <__cxa_atexit@plt+0x807b4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8c7ec <__cxa_atexit@plt+0x8078c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r3, [pc, #228] @ 8c818 <__cxa_atexit@plt+0x807b8> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq sp, r1, r8, lsl lr │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8d4c4 <__cxa_atexit@plt+0x81464> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 8d4dc <__cxa_atexit@plt+0x8147c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 8d4e0 <__cxa_atexit@plt+0x81480> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 8c7d4 <__cxa_atexit@plt+0x80774> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c7dc <__cxa_atexit@plt+0x8077c> │ │ │ │ - ldr r2, [pc, #196] @ 8c81c <__cxa_atexit@plt+0x807bc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8c7ec <__cxa_atexit@plt+0x8078c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq sp, r1, r0, lsr #27 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d510 <__cxa_atexit@plt+0x814b0> │ │ │ │ + ldr r5, [pc, #28] @ 8d520 <__cxa_atexit@plt+0x814c0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ + b 15cd970 <__cxa_atexit@plt+0x15c1910> │ │ │ │ + ldr r7, [pc, #12] @ 8d524 <__cxa_atexit@plt+0x814c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - beq 8c7f8 <__cxa_atexit@plt+0x80798> │ │ │ │ - ldr r3, [pc, #116] @ 8c804 <__cxa_atexit@plt+0x807a4> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8c7d4 <__cxa_atexit@plt+0x80774> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c7dc <__cxa_atexit@plt+0x8077c> │ │ │ │ - ldr r2, [pc, #84] @ 8c808 <__cxa_atexit@plt+0x807a8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq 8c7ec <__cxa_atexit@plt+0x8078c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrsheq r9, [r0, #-104]! @ 0xffffff98 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ 8d548 <__cxa_atexit@plt+0x814e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + strdeq sp, [r1, r0] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d578 <__cxa_atexit@plt+0x81518> │ │ │ │ + ldr r5, [pc, #28] @ 8d588 <__cxa_atexit@plt+0x81528> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cd970 <__cxa_atexit@plt+0x15c1910> │ │ │ │ + ldr r7, [pc, #12] @ 8d58c <__cxa_atexit@plt+0x8152c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0x01709694 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #12] @ 8d5b0 <__cxa_atexit@plt+0x81550> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + orreq sp, r1, ip, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8d600 <__cxa_atexit@plt+0x815a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #64] @ 8d61c <__cxa_atexit@plt+0x815bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d60c <__cxa_atexit@plt+0x815ac> │ │ │ │ + ldr r5, [pc, #48] @ 8d624 <__cxa_atexit@plt+0x815c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cd970 <__cxa_atexit@plt+0x15c1910> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #12] @ 8d620 <__cxa_atexit@plt+0x815c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orreq sp, r1, r0, ror #22 │ │ │ │ + ldrsheq r9, [r0, #-92]! @ 0xffffffa4 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8d674 <__cxa_atexit@plt+0x81614> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #64] @ 8d690 <__cxa_atexit@plt+0x81630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8d680 <__cxa_atexit@plt+0x81620> │ │ │ │ + ldr r5, [pc, #48] @ 8d698 <__cxa_atexit@plt+0x81638> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15cd970 <__cxa_atexit@plt+0x15c1910> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 8c80c <__cxa_atexit@plt+0x807ac> │ │ │ │ + ldr r7, [pc, #12] @ 8d694 <__cxa_atexit@plt+0x81634> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orreq sp, r1, ip, ror #21 │ │ │ │ + cmneq r0, ip, lsl #11 │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 8d704 <__cxa_atexit@plt+0x816a4> │ │ │ │ + ldr r3, [pc, #88] @ 8d71c <__cxa_atexit@plt+0x816bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #84] @ 8d720 <__cxa_atexit@plt+0x816c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 8c690 <__cxa_atexit@plt+0x80630> │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0xfffffa94 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0xfffffaf0 │ │ │ │ - muleq r0, ip, r1 │ │ │ │ - ldrheq fp, [r0, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - @ instruction: 0x0170bd98 │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c894 <__cxa_atexit@plt+0x80834> │ │ │ │ - ldr r3, [pc, #48] @ 8c8a4 <__cxa_atexit@plt+0x80844> │ │ │ │ + ldr r1, [pc, #80] @ 8d724 <__cxa_atexit@plt+0x816c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8c89c <__cxa_atexit@plt+0x8083c> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r2, #16]! │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r9, [r7, #28] │ │ │ │ + add lr, r7, #32 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - cmneq r0, r8, lsr sp │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c8f4 <__cxa_atexit@plt+0x80894> │ │ │ │ - ldr r3, [pc, #48] @ 8c904 <__cxa_atexit@plt+0x808a4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ + ldr r7, [pc, #28] @ 8d728 <__cxa_atexit@plt+0x816c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + orreq sp, r1, r0, ror #26 │ │ │ │ + cmneq r0, ip, lsl #10 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8d74c <__cxa_atexit@plt+0x816ec> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + cmneq r0, ip, ror #4 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8d7a8 <__cxa_atexit@plt+0x81748> │ │ │ │ + ldr r7, [pc, #76] @ 8d7b8 <__cxa_atexit@plt+0x81758> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8d794 <__cxa_atexit@plt+0x81734> │ │ │ │ + ldr r2, [pc, #60] @ 8d7bc <__cxa_atexit@plt+0x8175c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8c8fc <__cxa_atexit@plt+0x8089c> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 8d7a0 <__cxa_atexit@plt+0x81740> │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff974 │ │ │ │ - ldrsbeq fp, [r0, #-200]! @ 0xffffff38 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldrheq fp, [r0, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r0, r6, asr #11 │ │ │ │ + ldr r7, [pc, #16] @ 8d7c0 <__cxa_atexit@plt+0x81760> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r0, ip, ror #8 │ │ │ │ + cmneq r0, r8, ror #3 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8c978 <__cxa_atexit@plt+0x80918> │ │ │ │ - ldr r3, [pc, #48] @ 8c988 <__cxa_atexit@plt+0x80928> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #28] @ 8d7f4 <__cxa_atexit@plt+0x81794> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq 8c980 <__cxa_atexit@plt+0x80920> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 8d7ec <__cxa_atexit@plt+0x8178c> │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8f0 │ │ │ │ - cmneq r0, r4, asr ip │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #20] @ 8c9bc <__cxa_atexit@plt+0x8095c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - orreq lr, r1, r0, asr #15 │ │ │ │ - cmneq r0, r0, lsr #24 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldrheq r9, [r0, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8ca20 <__cxa_atexit@plt+0x809c0> │ │ │ │ - ldr r2, [pc, #156] @ 8ca9c <__cxa_atexit@plt+0x80a3c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r0, [pc, #560] @ 8da48 <__cxa_atexit@plt+0x819e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8d908 <__cxa_atexit@plt+0x818a8> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8ca70 <__cxa_atexit@plt+0x80a10> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8cab4 <__cxa_atexit@plt+0x80a54> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8ca7c <__cxa_atexit@plt+0x80a1c> │ │ │ │ - ldr lr, [pc, #104] @ 8caa0 <__cxa_atexit@plt+0x80a40> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r8, [pc, #88] @ 8caa4 <__cxa_atexit@plt+0x80a44> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + add r1, r2, #1 │ │ │ │ + cmp r1, fp │ │ │ │ + bgt 8d950 <__cxa_atexit@plt+0x818f0> │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r0, [pc, #496] @ 8da4c <__cxa_atexit@plt+0x819ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r0] │ │ │ │ + add sl, r2, r6 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8d8e4 <__cxa_atexit@plt+0x81884> │ │ │ │ + add r3, r8, #12 │ │ │ │ + add r2, r3, sl, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r9, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8d87c <__cxa_atexit@plt+0x8181c> │ │ │ │ + add r0, r3, sl, lsr #7 │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r1, [pc, #436] @ 8da50 <__cxa_atexit@plt+0x819f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r3, lsl #2] │ │ │ │ + ldr r0, [pc, #420] @ 8da54 <__cxa_atexit@plt+0x819f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, r6, fp} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ + str r7, [r5, #20] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8d974 <__cxa_atexit@plt+0x81914> │ │ │ │ + ldr r0, [pc, #392] @ 8da5c <__cxa_atexit@plt+0x819fc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 8d820 <__cxa_atexit@plt+0x817c0> │ │ │ │ + b 8d984 <__cxa_atexit@plt+0x81924> │ │ │ │ + add r3, r8, sl, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 8d86c <__cxa_atexit@plt+0x8180c> │ │ │ │ + ldr r0, [lr, #804] @ 0x324 │ │ │ │ + add r3, ip, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8da30 <__cxa_atexit@plt+0x819d0> │ │ │ │ + ldr r7, [pc, #344] @ 8da78 <__cxa_atexit@plt+0x81a18> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [pc, #332] @ 8da7c <__cxa_atexit@plt+0x81a1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib ip, {r7, r8} │ │ │ │ + str r6, [ip, #12] │ │ │ │ + str r2, [ip, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + sub r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, #2 │ │ │ │ + bge 8d998 <__cxa_atexit@plt+0x81938> │ │ │ │ + cmp r0, #0 │ │ │ │ + ble 8d9f0 <__cxa_atexit@plt+0x81990> │ │ │ │ + ldr r0, [pc, #260] @ 8da74 <__cxa_atexit@plt+0x81a14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 8d9bc <__cxa_atexit@plt+0x8195c> │ │ │ │ + ldr r7, [pc, #220] @ 8da58 <__cxa_atexit@plt+0x819f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8d988 <__cxa_atexit@plt+0x81928> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 8ca98 <__cxa_atexit@plt+0x80a38> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + cmp fp, r0 │ │ │ │ + ble 8d9b4 <__cxa_atexit@plt+0x81954> │ │ │ │ + ldr r0, [pc, #184] @ 8da60 <__cxa_atexit@plt+0x81a00> │ │ │ │ + add r0, pc, r0 │ │ │ │ + lsl r2, fp, #1 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 8da00 <__cxa_atexit@plt+0x819a0> │ │ │ │ + ldr r0, [pc, #172] @ 8da68 <__cxa_atexit@plt+0x81a08> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #148] @ 8da6c <__cxa_atexit@plt+0x81a0c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [pc, #120] @ 8da70 <__cxa_atexit@plt+0x81a10> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + add r2, fp, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #76] @ 8da64 <__cxa_atexit@plt+0x81a04> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsl sl │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq lr, r1, r4, lsl sl │ │ │ │ - orreq lr, r1, r4, lsl r7 │ │ │ │ - cmneq r0, r8, lsr fp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r1, r0, lsr #20 │ │ │ │ + orreq sp, r1, r8, ror #19 │ │ │ │ + orreq sp, r1, ip, lsr #19 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0x0181d8bc │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + orreq sp, r1, r8, lsr #16 │ │ │ │ + andeq r0, r0, ip, lsl #7 │ │ │ │ + orreq sp, r1, r8, ror #16 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orreq sp, r1, ip, lsr #18 │ │ │ │ + orreq sp, r1, r0, lsr #18 │ │ │ │ + cmneq r0, ip, lsr #30 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8caec <__cxa_atexit@plt+0x80a8c> │ │ │ │ - ldr r3, [pc, #132] @ 8cb58 <__cxa_atexit@plt+0x80af8> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8dab8 <__cxa_atexit@plt+0x81a58> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8cb4c <__cxa_atexit@plt+0x80aec> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 8cb14 <__cxa_atexit@plt+0x80ab4> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8cb38 <__cxa_atexit@plt+0x80ad8> │ │ │ │ - ldr r3, [pc, #64] @ 8cb5c <__cxa_atexit@plt+0x80afc> │ │ │ │ - ldr r7, [pc, #64] @ 8cb60 <__cxa_atexit@plt+0x80b00> │ │ │ │ - stmda r5, {r8, r9} │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsheq r8, [r0, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8dbcc <__cxa_atexit@plt+0x81b6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8dbb0 <__cxa_atexit@plt+0x81b50> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8db10 <__cxa_atexit@plt+0x81ab0> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8dbd0 <__cxa_atexit@plt+0x81b70> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #52] @ 8cb64 <__cxa_atexit@plt+0x80b04> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 8cb54 <__cxa_atexit@plt+0x80af4> │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8dbd4 <__cxa_atexit@plt+0x81b74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8dbd8 <__cxa_atexit@plt+0x81b78> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8db98 <__cxa_atexit@plt+0x81b38> │ │ │ │ + ldr r0, [pc, #96] @ 8dbdc <__cxa_atexit@plt+0x81b7c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 8cae0 <__cxa_atexit@plt+0x80a80> │ │ │ │ + beq 8dba0 <__cxa_atexit@plt+0x81b40> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8dba4 <__cxa_atexit@plt+0x81b44> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrheq fp, [r0, #-168]! @ 0xffffff58 │ │ │ │ - ldrheq fp, [r0, #-164]! @ 0xffffff5c │ │ │ │ - cmneq r0, r8, ror sl │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmneq r0, ip, asr sl │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8db00 <__cxa_atexit@plt+0x81aa0> │ │ │ │ + orreq sp, r1, r8, ror #14 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + orreq sp, r1, r0, lsl r7 │ │ │ │ + ldrdeq sp, [r1, r0] │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + cmneq r0, ip, asr #27 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmneq r0, r0, asr #20 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8dc18 <__cxa_atexit@plt+0x81bb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x01708d90 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne 8cbc8 <__cxa_atexit@plt+0x80b68> │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8ce6c <__cxa_atexit@plt+0x80e0c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #0 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8cbdc <__cxa_atexit@plt+0x80b7c> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8cdac <__cxa_atexit@plt+0x80d4c> │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ mov r8, r5 │ │ │ │ - ldr r0, [r8, #16]! │ │ │ │ - mov r9, r8 │ │ │ │ - ldr fp, [r8, #-12] │ │ │ │ - ldr lr, [r8, #4] │ │ │ │ - ldr r7, [r8, #12] │ │ │ │ - ldr r2, [r9, #-8]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8ccb8 <__cxa_atexit@plt+0x80c58> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str lr, [sp, #4] │ │ │ │ - cmp r3, fp │ │ │ │ - beq 8cd8c <__cxa_atexit@plt+0x80d2c> │ │ │ │ - str r0, [sp, #8] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r3, [sp] │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8cd0c <__cxa_atexit@plt+0x80cac> │ │ │ │ - ldr r3, [pc, #388] @ 8cdd8 <__cxa_atexit@plt+0x80d78> │ │ │ │ - ldr r0, [pc, #388] @ 8cddc <__cxa_atexit@plt+0x80d7c> │ │ │ │ - sub r1, r6, #15 │ │ │ │ + ldr r7, [pc, #240] @ 8dd2c <__cxa_atexit@plt+0x81ccc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8dd10 <__cxa_atexit@plt+0x81cb0> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8dc70 <__cxa_atexit@plt+0x81c10> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8dd30 <__cxa_atexit@plt+0x81cd0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8dd34 <__cxa_atexit@plt+0x81cd4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8dd38 <__cxa_atexit@plt+0x81cd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8dcf8 <__cxa_atexit@plt+0x81c98> │ │ │ │ + ldr r0, [pc, #96] @ 8dd3c <__cxa_atexit@plt+0x81cdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #372] @ 8cde0 <__cxa_atexit@plt+0x80d80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r2, [sl, #20] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 8cda0 <__cxa_atexit@plt+0x80d40> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr fp, [pc, #292] @ 8cde4 <__cxa_atexit@plt+0x80d84> │ │ │ │ - ldr r3, [pc, #292] @ 8cde8 <__cxa_atexit@plt+0x80d88> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - add fp, pc, fp │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #276] @ 8cdec <__cxa_atexit@plt+0x80d8c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - stmib sl, {r2, lr} │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - str fp, [r5, #8] │ │ │ │ - beq 8cd7c <__cxa_atexit@plt+0x80d1c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8cd70 <__cxa_atexit@plt+0x80d10> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - beq 8cd8c <__cxa_atexit@plt+0x80d2c> │ │ │ │ - ldr lr, [pc, #172] @ 8cdcc <__cxa_atexit@plt+0x80d6c> │ │ │ │ - ldr r3, [pc, #172] @ 8cdd0 <__cxa_atexit@plt+0x80d70> │ │ │ │ - sub r1, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #156] @ 8cdd4 <__cxa_atexit@plt+0x80d74> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [sl, #12] │ │ │ │ - str r1, [sl, #16] │ │ │ │ - str r2, [sl, #4] │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - str r0, [sl, #20] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r2, [sl, #8] │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq 8cd7c <__cxa_atexit@plt+0x80d1c> │ │ │ │ - str r7, [r5, #28] │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, ip │ │ │ │ - bx r1 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, ip │ │ │ │ - str fp, [r9] │ │ │ │ - b 8ce6c <__cxa_atexit@plt+0x80e0c> │ │ │ │ + beq 8dd00 <__cxa_atexit@plt+0x81ca0> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8dd04 <__cxa_atexit@plt+0x81ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r9 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - mov r7, #20 │ │ │ │ - ldr r3, [pc, #56] @ 8cdf0 <__cxa_atexit@plt+0x80d90> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov fp, ip │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, asr #14 │ │ │ │ - orreq lr, r1, r0, lsr r4 │ │ │ │ - orreq lr, r1, r8, lsl r7 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - strdeq lr, [r1, ip] │ │ │ │ - orreq lr, r1, r4, ror #15 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0x0181e490 │ │ │ │ - orreq lr, r1, r8, ror r7 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r0, ip, ror #15 │ │ │ │ - andeq r0, r0, r7, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8cbdc <__cxa_atexit@plt+0x80b7c> │ │ │ │ - ldrsbeq fp, [r0, #-116]! @ 0xffffff8c │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8dc60 <__cxa_atexit@plt+0x81c00> │ │ │ │ + orreq sp, r1, r8, lsl #12 │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + @ instruction: 0x0181d5b0 │ │ │ │ + orreq sp, r1, r0, ror r5 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + cmneq r0, ip, ror #24 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8dd78 <__cxa_atexit@plt+0x81d18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - cmneq r0, r4, lsr #15 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r0, lsr ip │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - subs r7, r2, r7 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne 8cf08 <__cxa_atexit@plt+0x80ea8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 8cf1c <__cxa_atexit@plt+0x80ebc> │ │ │ │ - ldr r0, [pc, #144] @ 8cf34 <__cxa_atexit@plt+0x80ed4> │ │ │ │ - ldr lr, [pc, #144] @ 8cf38 <__cxa_atexit@plt+0x80ed8> │ │ │ │ - mov r3, r5 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8de8c <__cxa_atexit@plt+0x81e2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8de70 <__cxa_atexit@plt+0x81e10> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8ddd0 <__cxa_atexit@plt+0x81d70> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8de90 <__cxa_atexit@plt+0x81e30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8de94 <__cxa_atexit@plt+0x81e34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8de98 <__cxa_atexit@plt+0x81e38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8de58 <__cxa_atexit@plt+0x81df8> │ │ │ │ + ldr r0, [pc, #96] @ 8de9c <__cxa_atexit@plt+0x81e3c> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r1, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r8, [pc, #128] @ 8cf3c <__cxa_atexit@plt+0x80edc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - str r0, [r5] │ │ │ │ - sub r0, r6, #6 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r8, [r9, #4] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str lr, [r9, #12] │ │ │ │ - str r1, [r9, #16] │ │ │ │ - str sl, [r9, #20] │ │ │ │ - beq 8cf14 <__cxa_atexit@plt+0x80eb4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8d034 <__cxa_atexit@plt+0x80fd4> │ │ │ │ + beq 8de60 <__cxa_atexit@plt+0x81e00> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8de64 <__cxa_atexit@plt+0x81e04> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8cf40 <__cxa_atexit@plt+0x80ee0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8ddc0 <__cxa_atexit@plt+0x81d60> │ │ │ │ + orreq sp, r1, r8, lsr #9 │ │ │ │ + @ instruction: 0xfffff9e0 │ │ │ │ + orreq sp, r1, r0, asr r4 │ │ │ │ + orreq sp, r1, r0, lsl r4 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + cmneq r0, ip, lsl #22 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8ded8 <__cxa_atexit@plt+0x81e78> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, ror #2 │ │ │ │ - orreq lr, r1, ip, lsr #5 │ │ │ │ - @ instruction: 0x0181e594 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0x0170b69c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + ldrsbeq r8, [r0, #-160]! @ 0xffffff60 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8cfdc <__cxa_atexit@plt+0x80f7c> │ │ │ │ - ldr r1, [pc, #136] @ 8cff4 <__cxa_atexit@plt+0x80f94> │ │ │ │ - ldr lr, [pc, #136] @ 8cff8 <__cxa_atexit@plt+0x80f98> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8dfec <__cxa_atexit@plt+0x81f8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - ldr r8, [pc, #112] @ 8cffc <__cxa_atexit@plt+0x80f9c> │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8dfd0 <__cxa_atexit@plt+0x81f70> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8df30 <__cxa_atexit@plt+0x81ed0> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8dff0 <__cxa_atexit@plt+0x81f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8dff4 <__cxa_atexit@plt+0x81f94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8dff8 <__cxa_atexit@plt+0x81f98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8dfb8 <__cxa_atexit@plt+0x81f58> │ │ │ │ + ldr r0, [pc, #96] @ 8dffc <__cxa_atexit@plt+0x81f9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 8cfd4 <__cxa_atexit@plt+0x80f74> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ + beq 8dfc0 <__cxa_atexit@plt+0x81f60> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8d804 <__cxa_atexit@plt+0x817a4> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8dfc4 <__cxa_atexit@plt+0x81f64> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8d000 <__cxa_atexit@plt+0x80fa0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - ldrdeq lr, [r1, r4] │ │ │ │ - ldrdeq lr, [r1, r0] │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrsbeq fp, [r0, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 8d2a8 <__cxa_atexit@plt+0x81248> │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r3, [sl, #4]! │ │ │ │ - ldr fp, [sl, #12] │ │ │ │ - ldr r7, [sl, #20] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 8d0f4 <__cxa_atexit@plt+0x81094> │ │ │ │ - mov r1, r5 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8df20 <__cxa_atexit@plt+0x81ec0> │ │ │ │ + orreq sp, r1, r8, asr #6 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + strdeq sp, [r1, r0] │ │ │ │ + @ instruction: 0x0181d2b0 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r0, [r1, #12]! │ │ │ │ - str r0, [sp, #4] │ │ │ │ - str r1, [sp] │ │ │ │ - beq 8d1d0 <__cxa_atexit@plt+0x81170> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8d154 <__cxa_atexit@plt+0x810f4> │ │ │ │ - ldr r2, [pc, #580] @ 8d2e0 <__cxa_atexit@plt+0x81280> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d234 <__cxa_atexit@plt+0x811d4> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8d244 <__cxa_atexit@plt+0x811e4> │ │ │ │ - ldr r2, [pc, #540] @ 8d2e4 <__cxa_atexit@plt+0x81284> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 8d1a4 <__cxa_atexit@plt+0x81144> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #492] @ 8d2e8 <__cxa_atexit@plt+0x81288> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d1b4 <__cxa_atexit@plt+0x81154> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #12]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 8d1c4 <__cxa_atexit@plt+0x81164> │ │ │ │ - ldr r1, [pc, #448] @ 8d2ec <__cxa_atexit@plt+0x8128c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8d258 <__cxa_atexit@plt+0x811f8> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - beq 8d1d0 <__cxa_atexit@plt+0x81170> │ │ │ │ - ldr r2, [pc, #364] @ 8d2cc <__cxa_atexit@plt+0x8126c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8d1b4 <__cxa_atexit@plt+0x81154> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8d26c <__cxa_atexit@plt+0x8120c> │ │ │ │ - ldr r2, [pc, #324] @ 8d2d0 <__cxa_atexit@plt+0x81270> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8d294 <__cxa_atexit@plt+0x81234> │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 8d274 <__cxa_atexit@plt+0x81214> │ │ │ │ - ldr lr, [pc, #252] @ 8d2d4 <__cxa_atexit@plt+0x81274> │ │ │ │ - ldr r2, [pc, #252] @ 8d2d8 <__cxa_atexit@plt+0x81278> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #236] @ 8d2dc <__cxa_atexit@plt+0x8127c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - str r0, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - beq 8d280 <__cxa_atexit@plt+0x81220> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r6, [r5, #12] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi 8e04c <__cxa_atexit@plt+0x81fec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8e054 <__cxa_atexit@plt+0x81ff4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8e058 <__cxa_atexit@plt+0x81ff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - ldr r5, [sp] │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, r8 │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 8d2f0 <__cxa_atexit@plt+0x81290> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, r8 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xfffff0bc │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq sp, r1, r8, ror pc │ │ │ │ - orreq lr, r1, r0, ror #4 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffff180 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - @ instruction: 0xfffff11c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq r0, ip, ror #5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8d034 <__cxa_atexit@plt+0x80fd4> │ │ │ │ - ldrsbeq fp, [r0, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8d35c <__cxa_atexit@plt+0x812fc> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8d36c <__cxa_atexit@plt+0x8130c> │ │ │ │ + orreq sp, r1, r4, lsl r1 │ │ │ │ + orreq sp, r1, r4, lsl r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8e118 <__cxa_atexit@plt+0x820b8> │ │ │ │ + ldr r3, [pc, #184] @ 8e134 <__cxa_atexit@plt+0x820d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e0fc <__cxa_atexit@plt+0x8209c> │ │ │ │ + ldr r3, [pc, #164] @ 8e138 <__cxa_atexit@plt+0x820d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8d364 <__cxa_atexit@plt+0x81304> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8e10c <__cxa_atexit@plt+0x820ac> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8e120 <__cxa_atexit@plt+0x820c0> │ │ │ │ + ldr lr, [pc, #120] @ 8e13c <__cxa_atexit@plt+0x820dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 8e140 <__cxa_atexit@plt+0x820e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef08 │ │ │ │ - cmneq r0, r0, ror r2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8d3c0 <__cxa_atexit@plt+0x81360> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8d3d0 <__cxa_atexit@plt+0x81370> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8d3c8 <__cxa_atexit@plt+0x81368> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeea4 │ │ │ │ - cmneq r0, ip, lsl #4 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - ldrsbeq fp, [r0, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 8d454 <__cxa_atexit@plt+0x813f4> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8d464 <__cxa_atexit@plt+0x81404> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq sp, r1, r0, asr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #136] @ 8e1dc <__cxa_atexit@plt+0x8217c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - beq 8d45c <__cxa_atexit@plt+0x813fc> │ │ │ │ - b 8c254 <__cxa_atexit@plt+0x801f4> │ │ │ │ - add r5, r3, #20 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 8e1c4 <__cxa_atexit@plt+0x82164> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8e1cc <__cxa_atexit@plt+0x8216c> │ │ │ │ + ldr lr, [pc, #92] @ 8e1e0 <__cxa_atexit@plt+0x82180> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 8e1e4 <__cxa_atexit@plt+0x82184> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffee10 │ │ │ │ - cmneq r0, r8, ror r1 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b 8c9e4 <__cxa_atexit@plt+0x80984> │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq sp, r1, r0, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bcc 8d4f4 <__cxa_atexit@plt+0x81494> │ │ │ │ - ldr r8, [pc, #76] @ 8d50c <__cxa_atexit@plt+0x814ac> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 8d510 <__cxa_atexit@plt+0x814b0> │ │ │ │ + bcc 8e248 <__cxa_atexit@plt+0x821e8> │ │ │ │ + ldr r2, [pc, #72] @ 8e254 <__cxa_atexit@plt+0x821f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 8e258 <__cxa_atexit@plt+0x821f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq sp, r1, r4, ror r0 │ │ │ │ + cmneq r0, r0, asr #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8e2c8 <__cxa_atexit@plt+0x82268> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8e2d4 <__cxa_atexit@plt+0x82274> │ │ │ │ + ldr lr, [pc, #84] @ 8e2e4 <__cxa_atexit@plt+0x82284> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 8e2e8 <__cxa_atexit@plt+0x82288> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 8e2ec <__cxa_atexit@plt+0x8228c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 8d514 <__cxa_atexit@plt+0x814b4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sp, r1, ip, lsl #31 │ │ │ │ - @ instruction: 0x0181dc94 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr sl, [r3, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r1, sl │ │ │ │ - bne 8d554 <__cxa_atexit@plt+0x814f4> │ │ │ │ - ldr r3, [pc, #228] @ 8d624 <__cxa_atexit@plt+0x815c4> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - str sl, [r5, #16] │ │ │ │ - beq 8d5d8 <__cxa_atexit@plt+0x81578> │ │ │ │ - b 8f9d0 <__cxa_atexit@plt+0x83970> │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r3, [sl, #4] │ │ │ │ - ldr r2, [r8, #4]! │ │ │ │ - ldr r9, [r8, #12] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8d5ac <__cxa_atexit@plt+0x8154c> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, sl, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8d5e0 <__cxa_atexit@plt+0x81580> │ │ │ │ - ldr r3, [pc, #160] @ 8d628 <__cxa_atexit@plt+0x815c8> │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 8d610 <__cxa_atexit@plt+0x815b0> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r3, [pc, #120] @ 8d62c <__cxa_atexit@plt+0x815cc> │ │ │ │ - tst r9, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 8d610 <__cxa_atexit@plt+0x815b0> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq ip, r1, r0, lsr #29 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, ip, lsr #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8e314 <__cxa_atexit@plt+0x822b4> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 8e31c <__cxa_atexit@plt+0x822bc> │ │ │ │ + ldr r7, [pc, #12] @ 8e328 <__cxa_atexit@plt+0x822c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - beq 8d538 <__cxa_atexit@plt+0x814d8> │ │ │ │ - ldr r3, [pc, #52] @ 8d620 <__cxa_atexit@plt+0x815c0> │ │ │ │ + orreq sp, r1, ip, lsl r1 │ │ │ │ + ldrsheq r8, [r0, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e3ac <__cxa_atexit@plt+0x8234c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8e3b4 <__cxa_atexit@plt+0x82354> │ │ │ │ + ldr r2, [pc, #104] @ 8e3cc <__cxa_atexit@plt+0x8236c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #100] @ 8e3d0 <__cxa_atexit@plt+0x82370> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, #0 │ │ │ │ + str r5, [r3, #4] │ │ │ │ + str r5, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ - str sl, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq 8d610 <__cxa_atexit@plt+0x815b0> │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r9, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + beq 8e39c <__cxa_atexit@plt+0x8233c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 8e3e4 <__cxa_atexit@plt+0x82384> │ │ │ │ ldr r0, [r9] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r9, r0, r4, lsl r2 │ │ │ │ - andeq r2, r0, r8, lsl #9 │ │ │ │ - andeq r1, r0, r0, ror r2 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + mov r6, r3 │ │ │ │ + b 8e3bc <__cxa_atexit@plt+0x8235c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 8e3d4 <__cxa_atexit@plt+0x82374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrdeq ip, [r1, ip] │ │ │ │ + cmneq r0, ip, ror r8 │ │ │ │ + cmneq r0, r0, asr r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8d688 <__cxa_atexit@plt+0x81628> │ │ │ │ - ldr r2, [pc, #156] @ 8d704 <__cxa_atexit@plt+0x816a4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + bne 8e464 <__cxa_atexit@plt+0x82404> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8e490 <__cxa_atexit@plt+0x82430> │ │ │ │ + ldr lr, [pc, #156] @ 8e4a8 <__cxa_atexit@plt+0x82448> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 8d6d8 <__cxa_atexit@plt+0x81678> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8d718 <__cxa_atexit@plt+0x816b8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8d6e4 <__cxa_atexit@plt+0x81684> │ │ │ │ - ldr lr, [pc, #104] @ 8d708 <__cxa_atexit@plt+0x816a8> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 8d70c <__cxa_atexit@plt+0x816ac> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 8e4ac <__cxa_atexit@plt+0x8244c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #88] @ 8e4b0 <__cxa_atexit@plt+0x82450> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 8d700 <__cxa_atexit@plt+0x816a0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + b 8e484 <__cxa_atexit@plt+0x82424> │ │ │ │ + ldr r7, [pc, #52] @ 8e4a0 <__cxa_atexit@plt+0x82440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 8e4a4 <__cxa_atexit@plt+0x82444> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8d74c <__cxa_atexit@plt+0x816ec> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq sp, r1, ip, lsr #27 │ │ │ │ - orreq sp, r1, ip, lsr #21 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8d750 <__cxa_atexit@plt+0x816f0> │ │ │ │ - ldr r3, [pc, #360] @ 8d8a0 <__cxa_atexit@plt+0x81840> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq ip, [r1, ip] │ │ │ │ + @ instruction: 0x0181cdb8 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + orreq ip, r1, r8, lsr #26 │ │ │ │ + orreq ip, r1, r0, ror #27 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 8e4d4 <__cxa_atexit@plt+0x82474> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + cmneq r0, r4, ror #9 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 8e530 <__cxa_atexit@plt+0x824d0> │ │ │ │ + ldr r7, [pc, #76] @ 8e540 <__cxa_atexit@plt+0x824e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8e51c <__cxa_atexit@plt+0x824bc> │ │ │ │ + ldr r2, [pc, #60] @ 8e544 <__cxa_atexit@plt+0x824e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ + beq 8e528 <__cxa_atexit@plt+0x824c8> │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 8e548 <__cxa_atexit@plt+0x824e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r0, r0, lsl r7 │ │ │ │ + cmneq r0, r0, ror #8 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 8e57c <__cxa_atexit@plt+0x8251c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8d850 <__cxa_atexit@plt+0x817f0> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 8d77c <__cxa_atexit@plt+0x8171c> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8d83c <__cxa_atexit@plt+0x817dc> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 8d81c <__cxa_atexit@plt+0x817bc> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 8d830 <__cxa_atexit@plt+0x817d0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8d868 <__cxa_atexit@plt+0x81808> │ │ │ │ - ldr r0, [pc, #208] @ 8d88c <__cxa_atexit@plt+0x8182c> │ │ │ │ - ldr sl, [pc, #208] @ 8d890 <__cxa_atexit@plt+0x81830> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 8d894 <__cxa_atexit@plt+0x81834> │ │ │ │ - sub lr, r2, #15 │ │ │ │ tst r7, #3 │ │ │ │ + beq 8e574 <__cxa_atexit@plt+0x82514> │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r0, ip, lsr #8 │ │ │ │ + andeq r0, r0, r5, ror #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r0, [pc, #560] @ 8e7d0 <__cxa_atexit@plt+0x82770> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 8d858 <__cxa_atexit@plt+0x817f8> │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r6, [r5, #4] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 8e690 <__cxa_atexit@plt+0x82630> │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + add r1, r2, #1 │ │ │ │ + cmp r1, fp │ │ │ │ + bgt 8e6d8 <__cxa_atexit@plt+0x82678> │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r0, [pc, #496] @ 8e7d4 <__cxa_atexit@plt+0x82774> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r0] │ │ │ │ + add sl, r2, r6 │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8e66c <__cxa_atexit@plt+0x8260c> │ │ │ │ + add r3, r8, #12 │ │ │ │ + add r2, r3, sl, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r9, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8e604 <__cxa_atexit@plt+0x825a4> │ │ │ │ + add r0, r3, sl, lsr #7 │ │ │ │ + ldr r3, [r8, #4] │ │ │ │ + ldr r1, [pc, #436] @ 8e7d8 <__cxa_atexit@plt+0x82778> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r8] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r3, lsl #2] │ │ │ │ + ldr r0, [pc, #420] @ 8e7dc <__cxa_atexit@plt+0x8277c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, r6, fp} │ │ │ │ + str r8, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8d8d4 <__cxa_atexit@plt+0x81874> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 8dcac <__cxa_atexit@plt+0x81c4c> │ │ │ │ - ldr r3, [pc, #88] @ 8d89c <__cxa_atexit@plt+0x8183c> │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8e6fc <__cxa_atexit@plt+0x8269c> │ │ │ │ + ldr r0, [pc, #392] @ 8e7e4 <__cxa_atexit@plt+0x82784> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 8d744 <__cxa_atexit@plt+0x816e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne 8e5a8 <__cxa_atexit@plt+0x82548> │ │ │ │ + b 8e70c <__cxa_atexit@plt+0x826ac> │ │ │ │ + add r3, r8, sl, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 8e5f4 <__cxa_atexit@plt+0x82594> │ │ │ │ + ldr r0, [lr, #804] @ 0x324 │ │ │ │ + add r3, ip, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8e7b8 <__cxa_atexit@plt+0x82758> │ │ │ │ + ldr r7, [pc, #344] @ 8e800 <__cxa_atexit@plt+0x827a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr r7, [pc, #332] @ 8e804 <__cxa_atexit@plt+0x827a4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib ip, {r7, r8} │ │ │ │ + str r6, [ip, #12] │ │ │ │ + str r2, [ip, #16] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ + sub r0, r1, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, #2 │ │ │ │ + bge 8e720 <__cxa_atexit@plt+0x826c0> │ │ │ │ + cmp r0, #0 │ │ │ │ + ble 8e778 <__cxa_atexit@plt+0x82718> │ │ │ │ + ldr r0, [pc, #260] @ 8e7fc <__cxa_atexit@plt+0x8279c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 8e744 <__cxa_atexit@plt+0x826e4> │ │ │ │ + ldr r7, [pc, #220] @ 8e7e0 <__cxa_atexit@plt+0x82780> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8e710 <__cxa_atexit@plt+0x826b0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8d898 <__cxa_atexit@plt+0x81838> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + cmp fp, r0 │ │ │ │ + ble 8e73c <__cxa_atexit@plt+0x826dc> │ │ │ │ + ldr r0, [pc, #184] @ 8e7e8 <__cxa_atexit@plt+0x82788> │ │ │ │ + add r0, pc, r0 │ │ │ │ + lsl r2, fp, #1 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + b 8e788 <__cxa_atexit@plt+0x82728> │ │ │ │ + ldr r0, [pc, #172] @ 8e7f0 <__cxa_atexit@plt+0x82790> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #148] @ 8e7f4 <__cxa_atexit@plt+0x82794> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, ip │ │ │ │ mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - orreq sp, r1, r4, lsl #25 │ │ │ │ - orreq sp, r1, r0, ror r9 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8db00 <__cxa_atexit@plt+0x81aa0> │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [pc, #120] @ 8e7f8 <__cxa_atexit@plt+0x82798> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r9, [r5, #20] │ │ │ │ + add r2, fp, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #76] @ 8e7ec <__cxa_atexit@plt+0x8278c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [lr, #828] @ 0x33c │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0181cc98 │ │ │ │ + orreq ip, r1, r0, ror #24 │ │ │ │ + orreq ip, r1, r4, lsr #24 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + orreq ip, r1, r4, lsr fp │ │ │ │ + @ instruction: 0xffffff2c │ │ │ │ + andeq r0, r0, r0, lsl #10 │ │ │ │ + orreq ip, r1, r0, lsr #21 │ │ │ │ + andeq r0, r0, ip, lsl #7 │ │ │ │ + orreq ip, r1, r0, ror #21 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orreq ip, r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x0181cb98 │ │ │ │ + cmneq r0, r4, lsr #3 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8e840 <__cxa_atexit@plt+0x827e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8, ror #2 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ + ldr r7, [pc, #240] @ 8e954 <__cxa_atexit@plt+0x828f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8d9a4 <__cxa_atexit@plt+0x81944> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 8da60 <__cxa_atexit@plt+0x81a00> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8d9fc <__cxa_atexit@plt+0x8199c> │ │ │ │ - ldr r2, [pc, #500] @ 8db38 <__cxa_atexit@plt+0x81ad8> │ │ │ │ - ldr r3, [pc, #500] @ 8db3c <__cxa_atexit@plt+0x81adc> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 8db40 <__cxa_atexit@plt+0x81ae0> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8e938 <__cxa_atexit@plt+0x828d8> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8e898 <__cxa_atexit@plt+0x82838> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8e958 <__cxa_atexit@plt+0x828f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8e95c <__cxa_atexit@plt+0x828fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8dae4 <__cxa_atexit@plt+0x81a84> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr lr, [pc, #408] @ 8db44 <__cxa_atexit@plt+0x81ae4> │ │ │ │ - ldr r3, [pc, #408] @ 8db48 <__cxa_atexit@plt+0x81ae8> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 8db4c <__cxa_atexit@plt+0x81aec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8dad4 <__cxa_atexit@plt+0x81a74> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8dac8 <__cxa_atexit@plt+0x81a68> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 8da60 <__cxa_atexit@plt+0x81a00> │ │ │ │ - ldr lr, [pc, #272] @ 8db20 <__cxa_atexit@plt+0x81ac0> │ │ │ │ - ldr r3, [pc, #272] @ 8db24 <__cxa_atexit@plt+0x81ac4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 8db28 <__cxa_atexit@plt+0x81ac8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8dad4 <__cxa_atexit@plt+0x81a74> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 8dac8 <__cxa_atexit@plt+0x81a68> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 8daf0 <__cxa_atexit@plt+0x81a90> │ │ │ │ - ldr lr, [pc, #172] @ 8db2c <__cxa_atexit@plt+0x81acc> │ │ │ │ - ldr sl, [pc, #172] @ 8db30 <__cxa_atexit@plt+0x81ad0> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8e960 <__cxa_atexit@plt+0x82900> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8e920 <__cxa_atexit@plt+0x828c0> │ │ │ │ + ldr r0, [pc, #96] @ 8e964 <__cxa_atexit@plt+0x82904> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 8db34 <__cxa_atexit@plt+0x81ad4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - beq 8dad4 <__cxa_atexit@plt+0x81a74> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ + beq 8e928 <__cxa_atexit@plt+0x828c8> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8e92c <__cxa_atexit@plt+0x828cc> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 8dcac <__cxa_atexit@plt+0x81c4c> │ │ │ │ - ldr r7, [pc, #72] @ 8db50 <__cxa_atexit@plt+0x81af0> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq sp, r1, r0, asr #14 │ │ │ │ - orreq sp, r1, r8, lsr #20 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrdeq sp, [r1, r0] │ │ │ │ - @ instruction: 0x0181d9b8 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq sp, r1, ip, lsl #16 │ │ │ │ - strdeq sp, [r1, r4] │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - orreq sp, r1, r4, lsr #15 │ │ │ │ - orreq sp, r1, ip, lsl #21 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d8d4 <__cxa_atexit@plt+0x81874> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8dc58 <__cxa_atexit@plt+0x81bf8> │ │ │ │ - ldr r1, [pc, #136] @ 8dc70 <__cxa_atexit@plt+0x81c10> │ │ │ │ - ldr lr, [pc, #136] @ 8dc74 <__cxa_atexit@plt+0x81c14> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8e888 <__cxa_atexit@plt+0x82828> │ │ │ │ + orreq ip, r1, r0, ror #19 │ │ │ │ + @ instruction: 0xfffffca0 │ │ │ │ + orreq ip, r1, r8, lsl #19 │ │ │ │ + orreq ip, r1, r8, asr #18 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + cmneq r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8e9a0 <__cxa_atexit@plt+0x82940> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 8dc78 <__cxa_atexit@plt+0x81c18> │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8eab4 <__cxa_atexit@plt+0x82a54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ea98 <__cxa_atexit@plt+0x82a38> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8e9f8 <__cxa_atexit@plt+0x82998> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8eab8 <__cxa_atexit@plt+0x82a58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8eabc <__cxa_atexit@plt+0x82a5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8eac0 <__cxa_atexit@plt+0x82a60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8ea80 <__cxa_atexit@plt+0x82a20> │ │ │ │ + ldr r0, [pc, #96] @ 8eac4 <__cxa_atexit@plt+0x82a64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 8dc50 <__cxa_atexit@plt+0x81bf0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ + beq 8ea88 <__cxa_atexit@plt+0x82a28> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8ea8c <__cxa_atexit@plt+0x82a2c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8dc7c <__cxa_atexit@plt+0x81c1c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8e9e8 <__cxa_atexit@plt+0x82988> │ │ │ │ + orreq ip, r1, r0, lsl #17 │ │ │ │ + @ instruction: 0xfffffb40 │ │ │ │ + orreq ip, r1, r8, lsr #16 │ │ │ │ + orreq ip, r1, r8, ror #15 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + cmneq r0, r4, ror #29 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8eb00 <__cxa_atexit@plt+0x82aa0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq sp, r1, r8, asr r8 │ │ │ │ - orreq sp, r1, r4, asr r5 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 8df14 <__cxa_atexit@plt+0x81eb4> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 8dd64 <__cxa_atexit@plt+0x81d04> │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8, lsr #29 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ mov r8, r5 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 8de40 <__cxa_atexit@plt+0x81de0> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8ddc4 <__cxa_atexit@plt+0x81d64> │ │ │ │ - ldr r2, [pc, #576] @ 8df4c <__cxa_atexit@plt+0x81eec> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8dea4 <__cxa_atexit@plt+0x81e44> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8deb4 <__cxa_atexit@plt+0x81e54> │ │ │ │ - ldr r2, [pc, #536] @ 8df50 <__cxa_atexit@plt+0x81ef0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 8de14 <__cxa_atexit@plt+0x81db4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 8df54 <__cxa_atexit@plt+0x81ef4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8de24 <__cxa_atexit@plt+0x81dc4> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bne 8de34 <__cxa_atexit@plt+0x81dd4> │ │ │ │ - ldr r1, [pc, #444] @ 8df58 <__cxa_atexit@plt+0x81ef8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8dec8 <__cxa_atexit@plt+0x81e68> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - beq 8de40 <__cxa_atexit@plt+0x81de0> │ │ │ │ - ldr r2, [pc, #360] @ 8df38 <__cxa_atexit@plt+0x81ed8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8de24 <__cxa_atexit@plt+0x81dc4> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8dedc <__cxa_atexit@plt+0x81e7c> │ │ │ │ - ldr r2, [pc, #320] @ 8df3c <__cxa_atexit@plt+0x81edc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8df00 <__cxa_atexit@plt+0x81ea0> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 8dee4 <__cxa_atexit@plt+0x81e84> │ │ │ │ - ldr lr, [pc, #248] @ 8df40 <__cxa_atexit@plt+0x81ee0> │ │ │ │ - ldr r2, [pc, #248] @ 8df44 <__cxa_atexit@plt+0x81ee4> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 8df48 <__cxa_atexit@plt+0x81ee8> │ │ │ │ + ldr r7, [pc, #240] @ 8ec14 <__cxa_atexit@plt+0x82bb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ebf8 <__cxa_atexit@plt+0x82b98> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8eb58 <__cxa_atexit@plt+0x82af8> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8ec18 <__cxa_atexit@plt+0x82bb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8ec1c <__cxa_atexit@plt+0x82bbc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - beq 8def0 <__cxa_atexit@plt+0x81e90> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 8df5c <__cxa_atexit@plt+0x81efc> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq sp, r1, r8, lsl #6 │ │ │ │ - strdeq sp, [r1, r0] │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8dcac <__cxa_atexit@plt+0x81c4c> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8dfc0 <__cxa_atexit@plt+0x81f60> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8dfd0 <__cxa_atexit@plt+0x81f70> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8ec20 <__cxa_atexit@plt+0x82bc0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8ebe0 <__cxa_atexit@plt+0x82b80> │ │ │ │ + ldr r0, [pc, #96] @ 8ec24 <__cxa_atexit@plt+0x82bc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8dfc8 <__cxa_atexit@plt+0x81f68> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 8ebe8 <__cxa_atexit@plt+0x82b88> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8ebec <__cxa_atexit@plt+0x82b8c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8e020 <__cxa_atexit@plt+0x81fc0> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8e030 <__cxa_atexit@plt+0x81fd0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8eb48 <__cxa_atexit@plt+0x82ae8> │ │ │ │ + orreq ip, r1, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffff9e0 │ │ │ │ + orreq ip, r1, r8, asr #13 │ │ │ │ + orreq ip, r1, r8, lsl #13 │ │ │ │ + @ instruction: 0xfffff9c4 │ │ │ │ + cmneq r0, r4, lsl #27 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 8ec60 <__cxa_atexit@plt+0x82c00> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, r8, asr #26 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 8ed74 <__cxa_atexit@plt+0x82d14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 8ed58 <__cxa_atexit@plt+0x82cf8> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 8ecb8 <__cxa_atexit@plt+0x82c58> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 8ed78 <__cxa_atexit@plt+0x82d18> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 8ed7c <__cxa_atexit@plt+0x82d1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 8ed80 <__cxa_atexit@plt+0x82d20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 8ed40 <__cxa_atexit@plt+0x82ce0> │ │ │ │ + ldr r0, [pc, #96] @ 8ed84 <__cxa_atexit@plt+0x82d24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8e028 <__cxa_atexit@plt+0x81fc8> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 8ed48 <__cxa_atexit@plt+0x82ce8> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 8e58c <__cxa_atexit@plt+0x8252c> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 8ed4c <__cxa_atexit@plt+0x82cec> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 8eca8 <__cxa_atexit@plt+0x82c48> │ │ │ │ + orreq ip, r1, r0, asr #11 │ │ │ │ + @ instruction: 0xfffff880 │ │ │ │ + orreq ip, r1, r8, ror #10 │ │ │ │ + orreq ip, r1, r8, lsr #10 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8edd4 <__cxa_atexit@plt+0x82d74> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8eddc <__cxa_atexit@plt+0x82d7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8ede0 <__cxa_atexit@plt+0x82d80> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8e0ac <__cxa_atexit@plt+0x8204c> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8e0bc <__cxa_atexit@plt+0x8205c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8e0b4 <__cxa_atexit@plt+0x82054> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 8e268 <__cxa_atexit@plt+0x82208> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 8e108 <__cxa_atexit@plt+0x820a8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8e1bc <__cxa_atexit@plt+0x8215c> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 8e134 <__cxa_atexit@plt+0x820d4> │ │ │ │ - ldr r6, [pc, #356] @ 8e280 <__cxa_atexit@plt+0x82220> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 8e25c <__cxa_atexit@plt+0x821fc> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 8e0f0 <__cxa_atexit@plt+0x82090> │ │ │ │ - b 8e200 <__cxa_atexit@plt+0x821a0> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8e18c <__cxa_atexit@plt+0x8212c> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 8e18c <__cxa_atexit@plt+0x8212c> │ │ │ │ - ldr r6, [pc, #272] @ 8e27c <__cxa_atexit@plt+0x8221c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 8e25c <__cxa_atexit@plt+0x821fc> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 8e0f0 <__cxa_atexit@plt+0x82090> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 8e25c <__cxa_atexit@plt+0x821fc> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 8e1d0 <__cxa_atexit@plt+0x82170> │ │ │ │ - ldr r7, [pc, #212] @ 8e270 <__cxa_atexit@plt+0x82210> │ │ │ │ + orreq ip, r1, ip, lsl #7 │ │ │ │ + orreq ip, r1, ip, lsl #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8eea0 <__cxa_atexit@plt+0x82e40> │ │ │ │ + ldr r3, [pc, #184] @ 8eebc <__cxa_atexit@plt+0x82e5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8e21c <__cxa_atexit@plt+0x821bc> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 8e374 <__cxa_atexit@plt+0x82314> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8e210 <__cxa_atexit@plt+0x821b0> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8e230 <__cxa_atexit@plt+0x821d0> │ │ │ │ - ldr r6, [pc, #120] @ 8e274 <__cxa_atexit@plt+0x82214> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 8e23c <__cxa_atexit@plt+0x821dc> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 8e25c <__cxa_atexit@plt+0x821fc> │ │ │ │ - ldr r6, [pc, #96] @ 8e278 <__cxa_atexit@plt+0x82218> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 8e23c <__cxa_atexit@plt+0x821dc> │ │ │ │ + beq 8ee84 <__cxa_atexit@plt+0x82e24> │ │ │ │ + ldr r3, [pc, #164] @ 8eec0 <__cxa_atexit@plt+0x82e60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ee94 <__cxa_atexit@plt+0x82e34> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8eea8 <__cxa_atexit@plt+0x82e48> │ │ │ │ + ldr lr, [pc, #120] @ 8eec4 <__cxa_atexit@plt+0x82e64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 8eec8 <__cxa_atexit@plt+0x82e68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 8e194 <__cxa_atexit@plt+0x82134> │ │ │ │ - ldr r6, [pc, #48] @ 8e26c <__cxa_atexit@plt+0x8220c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 8e25c <__cxa_atexit@plt+0x821fc> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq ip, r1, r8, lsr r4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 8e2c4 <__cxa_atexit@plt+0x82264> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 8e2d8 <__cxa_atexit@plt+0x82278> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r3, [pc, #136] @ 8ef64 <__cxa_atexit@plt+0x82f04> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 8e2d0 <__cxa_atexit@plt+0x82270> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8ef4c <__cxa_atexit@plt+0x82eec> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8ef54 <__cxa_atexit@plt+0x82ef4> │ │ │ │ + ldr lr, [pc, #92] @ 8ef68 <__cxa_atexit@plt+0x82f08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 8ef6c <__cxa_atexit@plt+0x82f0c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq ip, r1, r8, ror r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8efd0 <__cxa_atexit@plt+0x82f70> │ │ │ │ + ldr r2, [pc, #72] @ 8efdc <__cxa_atexit@plt+0x82f7c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 8efe0 <__cxa_atexit@plt+0x82f80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq ip, r1, ip, ror #5 │ │ │ │ + cmneq r0, r8, lsr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f050 <__cxa_atexit@plt+0x82ff0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f05c <__cxa_atexit@plt+0x82ffc> │ │ │ │ + ldr lr, [pc, #84] @ 8f06c <__cxa_atexit@plt+0x8300c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 8f070 <__cxa_atexit@plt+0x83010> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 8f074 <__cxa_atexit@plt+0x83014> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq ip, r1, r8, lsl r1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, r4, lsr #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 8e31c <__cxa_atexit@plt+0x822bc> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 8e330 <__cxa_atexit@plt+0x822d0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8e328 <__cxa_atexit@plt+0x822c8> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ + bne 8f09c <__cxa_atexit@plt+0x8303c> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ + b 8f0a4 <__cxa_atexit@plt+0x83044> │ │ │ │ + ldr r7, [pc, #12] @ 8f0b0 <__cxa_atexit@plt+0x83050> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8e3a8 <__cxa_atexit@plt+0x82348> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 8e3f4 <__cxa_atexit@plt+0x82394> │ │ │ │ - tst r7, #3 │ │ │ │ + @ instruction: 0x0181c394 │ │ │ │ + @ instruction: 0x01707b94 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f140 <__cxa_atexit@plt+0x830e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f14c <__cxa_atexit@plt+0x830ec> │ │ │ │ + ldr r1, [pc, #116] @ 8f15c <__cxa_atexit@plt+0x830fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 8e3e4 <__cxa_atexit@plt+0x82384> │ │ │ │ - b 8e400 <__cxa_atexit@plt+0x823a0> │ │ │ │ - ldr r3, [pc, #60] @ 8e3ec <__cxa_atexit@plt+0x8238c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8e3e4 <__cxa_atexit@plt+0x82384> │ │ │ │ - ldr r3, [pc, #40] @ 8e3f0 <__cxa_atexit@plt+0x82390> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - orreq ip, r1, r0, lsr #27 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 8e448 <__cxa_atexit@plt+0x823e8> │ │ │ │ - ldr r2, [pc, #396] @ 8e5ac <__cxa_atexit@plt+0x8254c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 8f160 <__cxa_atexit@plt+0x83100> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 8f164 <__cxa_atexit@plt+0x83104> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8e504 <__cxa_atexit@plt+0x824a4> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 8e4b8 <__cxa_atexit@plt+0x82458> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8e510 <__cxa_atexit@plt+0x824b0> │ │ │ │ - ldr r3, [pc, #296] @ 8e59c <__cxa_atexit@plt+0x8253c> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8e560 <__cxa_atexit@plt+0x82500> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e568 <__cxa_atexit@plt+0x82508> │ │ │ │ - ldr r2, [pc, #264] @ 8e5a0 <__cxa_atexit@plt+0x82540> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8e578 <__cxa_atexit@plt+0x82518> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - ldr r3, [pc, #228] @ 8e5a4 <__cxa_atexit@plt+0x82544> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8e560 <__cxa_atexit@plt+0x82500> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e568 <__cxa_atexit@plt+0x82508> │ │ │ │ - ldr r2, [pc, #196] @ 8e5a8 <__cxa_atexit@plt+0x82548> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8e578 <__cxa_atexit@plt+0x82518> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 8f134 <__cxa_atexit@plt+0x830d4> │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - beq 8e584 <__cxa_atexit@plt+0x82524> │ │ │ │ - ldr r3, [pc, #116] @ 8e590 <__cxa_atexit@plt+0x82530> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8e560 <__cxa_atexit@plt+0x82500> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e568 <__cxa_atexit@plt+0x82508> │ │ │ │ - ldr r2, [pc, #84] @ 8e594 <__cxa_atexit@plt+0x82534> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8e578 <__cxa_atexit@plt+0x82518> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ + b 8f174 <__cxa_atexit@plt+0x83114> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 8e598 <__cxa_atexit@plt+0x82538> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 8e420 <__cxa_atexit@plt+0x823c0> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e618 <__cxa_atexit@plt+0x825b8> │ │ │ │ - ldr r3, [pc, #48] @ 8e628 <__cxa_atexit@plt+0x825c8> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq ip, r1, r8, asr #32 │ │ │ │ + orreq ip, r1, ip, lsr r1 │ │ │ │ + cmneq r0, r0, ror #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f1f4 <__cxa_atexit@plt+0x83194> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8f220 <__cxa_atexit@plt+0x831c0> │ │ │ │ + ldr lr, [pc, #156] @ 8f238 <__cxa_atexit@plt+0x831d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r3, #6 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 8e620 <__cxa_atexit@plt+0x825c0> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 8f23c <__cxa_atexit@plt+0x831dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #88] @ 8f240 <__cxa_atexit@plt+0x831e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f214 <__cxa_atexit@plt+0x831b4> │ │ │ │ + ldr r7, [pc, #52] @ 8f230 <__cxa_atexit@plt+0x831d0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 8f234 <__cxa_atexit@plt+0x831d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8e4d4 <__cxa_atexit@plt+0x82474> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r1, ip, ror #30 │ │ │ │ + orreq ip, r1, r8, lsr #32 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + strexeq fp, r8, [r1] │ │ │ │ + orreq ip, r1, r0, asr r0 │ │ │ │ + cmneq r0, r0, lsl #20 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f2a0 <__cxa_atexit@plt+0x83240> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f2a8 <__cxa_atexit@plt+0x83248> │ │ │ │ + ldr r1, [pc, #72] @ 8f2c4 <__cxa_atexit@plt+0x83264> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 8f2c8 <__cxa_atexit@plt+0x83268> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f2b0 <__cxa_atexit@plt+0x83250> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8f2c0 <__cxa_atexit@plt+0x83260> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e674 <__cxa_atexit@plt+0x82614> │ │ │ │ - ldr r3, [pc, #48] @ 8e684 <__cxa_atexit@plt+0x82624> │ │ │ │ - mov r2, r7 │ │ │ │ + cmneq r0, r8, lsr #19 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + @ instruction: 0x0181bebc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f318 <__cxa_atexit@plt+0x832b8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8f320 <__cxa_atexit@plt+0x832c0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8f324 <__cxa_atexit@plt+0x832c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq fp, r1, r8, asr #28 │ │ │ │ + orreq fp, r1, r8, asr #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f3e4 <__cxa_atexit@plt+0x83384> │ │ │ │ + ldr r3, [pc, #184] @ 8f400 <__cxa_atexit@plt+0x833a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f3c8 <__cxa_atexit@plt+0x83368> │ │ │ │ + ldr r3, [pc, #164] @ 8f404 <__cxa_atexit@plt+0x833a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8e67c <__cxa_atexit@plt+0x8261c> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 8f3d8 <__cxa_atexit@plt+0x83378> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8f3ec <__cxa_atexit@plt+0x8338c> │ │ │ │ + ldr lr, [pc, #120] @ 8f408 <__cxa_atexit@plt+0x833a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 8f40c <__cxa_atexit@plt+0x833ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + strdeq fp, [r1, r4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8e6f0 <__cxa_atexit@plt+0x82690> │ │ │ │ - ldr r3, [pc, #48] @ 8e700 <__cxa_atexit@plt+0x826a0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #136] @ 8f4a8 <__cxa_atexit@plt+0x83448> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 8e6f8 <__cxa_atexit@plt+0x82698> │ │ │ │ - b 8e0c8 <__cxa_atexit@plt+0x82068> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f490 <__cxa_atexit@plt+0x83430> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8f498 <__cxa_atexit@plt+0x83438> │ │ │ │ + ldr lr, [pc, #92] @ 8f4ac <__cxa_atexit@plt+0x8344c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 8f4b0 <__cxa_atexit@plt+0x83450> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8e730 <__cxa_atexit@plt+0x826d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - orreq ip, r1, r4, asr sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8d64c <__cxa_atexit@plt+0x815ec> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq fp, r1, r4, lsr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 8e7d8 <__cxa_atexit@plt+0x82778> │ │ │ │ - ldr r8, [pc, #76] @ 8e7f0 <__cxa_atexit@plt+0x82790> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 8e7f4 <__cxa_atexit@plt+0x82794> │ │ │ │ + bcc 8f514 <__cxa_atexit@plt+0x834b4> │ │ │ │ + ldr r2, [pc, #72] @ 8f520 <__cxa_atexit@plt+0x834c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 8f524 <__cxa_atexit@plt+0x834c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq fp, r1, r8, lsr #27 │ │ │ │ + ldrsheq r7, [r0, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f594 <__cxa_atexit@plt+0x83534> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f5a0 <__cxa_atexit@plt+0x83540> │ │ │ │ + ldr lr, [pc, #84] @ 8f5b0 <__cxa_atexit@plt+0x83550> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 8f5b4 <__cxa_atexit@plt+0x83554> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 8f5b8 <__cxa_atexit@plt+0x83558> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 8e7f8 <__cxa_atexit@plt+0x82798> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq ip, r1, r8, lsr #25 │ │ │ │ - @ instruction: 0x0181c9b0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + ldrdeq fp, [r1, r4] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, r0, ror #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8e854 <__cxa_atexit@plt+0x827f4> │ │ │ │ - ldr r2, [pc, #156] @ 8e8d0 <__cxa_atexit@plt+0x82870> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + bne 8f5e0 <__cxa_atexit@plt+0x83580> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 8e8a4 <__cxa_atexit@plt+0x82844> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8e8e4 <__cxa_atexit@plt+0x82884> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8e8b0 <__cxa_atexit@plt+0x82850> │ │ │ │ - ldr lr, [pc, #104] @ 8e8d4 <__cxa_atexit@plt+0x82874> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 8e8d8 <__cxa_atexit@plt+0x82878> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 8e8cc <__cxa_atexit@plt+0x8286c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq ip, r1, r0, ror #23 │ │ │ │ - orreq ip, r1, r0, ror #17 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8e91c <__cxa_atexit@plt+0x828bc> │ │ │ │ - ldr r3, [pc, #360] @ 8ea6c <__cxa_atexit@plt+0x82a0c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8ea1c <__cxa_atexit@plt+0x829bc> │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 8f5e8 <__cxa_atexit@plt+0x83588> │ │ │ │ + ldr r7, [pc, #12] @ 8f5f4 <__cxa_atexit@plt+0x83594> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 8e948 <__cxa_atexit@plt+0x828e8> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8ea08 <__cxa_atexit@plt+0x829a8> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 8e9e8 <__cxa_atexit@plt+0x82988> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 8e9fc <__cxa_atexit@plt+0x8299c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8ea34 <__cxa_atexit@plt+0x829d4> │ │ │ │ - ldr r0, [pc, #208] @ 8ea58 <__cxa_atexit@plt+0x829f8> │ │ │ │ - ldr sl, [pc, #208] @ 8ea5c <__cxa_atexit@plt+0x829fc> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 8ea60 <__cxa_atexit@plt+0x82a00> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ + bx r0 │ │ │ │ + orreq fp, r1, r0, asr lr │ │ │ │ + cmneq r0, r0, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f684 <__cxa_atexit@plt+0x83624> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f690 <__cxa_atexit@plt+0x83630> │ │ │ │ + ldr r1, [pc, #116] @ 8f6a0 <__cxa_atexit@plt+0x83640> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 8f6a4 <__cxa_atexit@plt+0x83644> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 8ea24 <__cxa_atexit@plt+0x829c4> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8eaa0 <__cxa_atexit@plt+0x82a40> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee78 <__cxa_atexit@plt+0x82e18> │ │ │ │ - ldr r3, [pc, #88] @ 8ea68 <__cxa_atexit@plt+0x82a08> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 8f6a8 <__cxa_atexit@plt+0x83648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 8e910 <__cxa_atexit@plt+0x828b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + beq 8f678 <__cxa_atexit@plt+0x83618> │ │ │ │ + mov r5, r3 │ │ │ │ + b 8f6b8 <__cxa_atexit@plt+0x83658> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8ea64 <__cxa_atexit@plt+0x82a04> │ │ │ │ - mov r6, #20 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq fp, r1, r4, lsl #22 │ │ │ │ + strdeq fp, [r1, r8] │ │ │ │ + @ instruction: 0x0170759c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8f738 <__cxa_atexit@plt+0x836d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8f764 <__cxa_atexit@plt+0x83704> │ │ │ │ + ldr lr, [pc, #156] @ 8f77c <__cxa_atexit@plt+0x8371c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 8f780 <__cxa_atexit@plt+0x83720> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #88] @ 8f784 <__cxa_atexit@plt+0x83724> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f758 <__cxa_atexit@plt+0x836f8> │ │ │ │ + ldr r7, [pc, #52] @ 8f774 <__cxa_atexit@plt+0x83714> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 8f778 <__cxa_atexit@plt+0x83718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8e4d4 <__cxa_atexit@plt+0x82474> │ │ │ │ + mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r1, r8, lsr #20 │ │ │ │ + orreq fp, r1, r4, ror #21 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + orreq fp, r1, r4, asr sl │ │ │ │ + orreq fp, r1, ip, lsl #22 │ │ │ │ + ldrheq r7, [r0, #-76]! @ 0xffffffb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f7e4 <__cxa_atexit@plt+0x83784> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8f7ec <__cxa_atexit@plt+0x8378c> │ │ │ │ + ldr r1, [pc, #72] @ 8f808 <__cxa_atexit@plt+0x837a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #68] @ 8f80c <__cxa_atexit@plt+0x837ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + mov r6, r3 │ │ │ │ + b 8f7f4 <__cxa_atexit@plt+0x83794> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 8f804 <__cxa_atexit@plt+0x837a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, ror #8 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + orreq fp, r1, r8, ror r9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8f85c <__cxa_atexit@plt+0x837fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 8f864 <__cxa_atexit@plt+0x83804> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 8f868 <__cxa_atexit@plt+0x83808> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x0181cab8 │ │ │ │ - orreq ip, r1, r4, lsr #15 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 8eccc <__cxa_atexit@plt+0x82c6c> │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8eb70 <__cxa_atexit@plt+0x82b10> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 8ec2c <__cxa_atexit@plt+0x82bcc> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8ebc8 <__cxa_atexit@plt+0x82b68> │ │ │ │ - ldr r2, [pc, #500] @ 8ed04 <__cxa_atexit@plt+0x82ca4> │ │ │ │ - ldr r3, [pc, #500] @ 8ed08 <__cxa_atexit@plt+0x82ca8> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 8ed0c <__cxa_atexit@plt+0x82cac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8ecb0 <__cxa_atexit@plt+0x82c50> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr lr, [pc, #408] @ 8ed10 <__cxa_atexit@plt+0x82cb0> │ │ │ │ - ldr r3, [pc, #408] @ 8ed14 <__cxa_atexit@plt+0x82cb4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 8ed18 <__cxa_atexit@plt+0x82cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8eca0 <__cxa_atexit@plt+0x82c40> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 8ec94 <__cxa_atexit@plt+0x82c34> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 8ec2c <__cxa_atexit@plt+0x82bcc> │ │ │ │ - ldr lr, [pc, #272] @ 8ecec <__cxa_atexit@plt+0x82c8c> │ │ │ │ - ldr r3, [pc, #272] @ 8ecf0 <__cxa_atexit@plt+0x82c90> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq fp, r1, r4, lsl #18 │ │ │ │ + orreq fp, r1, r4, lsl #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8f928 <__cxa_atexit@plt+0x838c8> │ │ │ │ + ldr r3, [pc, #184] @ 8f944 <__cxa_atexit@plt+0x838e4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8f90c <__cxa_atexit@plt+0x838ac> │ │ │ │ + ldr r3, [pc, #164] @ 8f948 <__cxa_atexit@plt+0x838e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 8ecf4 <__cxa_atexit@plt+0x82c94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 8eca0 <__cxa_atexit@plt+0x82c40> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 8ec94 <__cxa_atexit@plt+0x82c34> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 8ecbc <__cxa_atexit@plt+0x82c5c> │ │ │ │ - ldr lr, [pc, #172] @ 8ecf8 <__cxa_atexit@plt+0x82c98> │ │ │ │ - ldr sl, [pc, #172] @ 8ecfc <__cxa_atexit@plt+0x82c9c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ + beq 8f91c <__cxa_atexit@plt+0x838bc> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 8f930 <__cxa_atexit@plt+0x838d0> │ │ │ │ + ldr lr, [pc, #120] @ 8f94c <__cxa_atexit@plt+0x838ec> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 8ed00 <__cxa_atexit@plt+0x82ca0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - beq 8eca0 <__cxa_atexit@plt+0x82c40> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 8f950 <__cxa_atexit@plt+0x838f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 8ee78 <__cxa_atexit@plt+0x82e18> │ │ │ │ - ldr r7, [pc, #72] @ 8ed1c <__cxa_atexit@plt+0x82cbc> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq ip, r1, r4, ror r5 │ │ │ │ - orreq ip, r1, ip, asr r8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq ip, r1, r4, lsl #10 │ │ │ │ - orreq ip, r1, ip, ror #15 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq ip, r1, r0, asr #12 │ │ │ │ - orreq ip, r1, r8, lsr #18 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - ldrdeq ip, [r1, r8] │ │ │ │ - orreq ip, r1, r0, asr #17 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + @ instruction: 0x0181b9b0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8eaa0 <__cxa_atexit@plt+0x82a40> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ + ldr r3, [pc, #136] @ 8f9ec <__cxa_atexit@plt+0x8398c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 8f9d4 <__cxa_atexit@plt+0x83974> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8f9dc <__cxa_atexit@plt+0x8397c> │ │ │ │ + ldr lr, [pc, #92] @ 8f9f0 <__cxa_atexit@plt+0x83990> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 8f9f4 <__cxa_atexit@plt+0x83994> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + strdeq fp, [r1, r0] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 8fa58 <__cxa_atexit@plt+0x839f8> │ │ │ │ + ldr r2, [pc, #72] @ 8fa64 <__cxa_atexit@plt+0x83a04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 8fa68 <__cxa_atexit@plt+0x83a08> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq fp, r1, r4, ror #16 │ │ │ │ + cmneq r0, ip, lsr #4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8faa4 <__cxa_atexit@plt+0x83a44> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r3, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + mov r9, r3 │ │ │ │ + b 139eb10 <__cxa_atexit@plt+0x1392ab0> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r7, [r0, #-20]! @ 0xffffffec │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 8ee24 <__cxa_atexit@plt+0x82dc4> │ │ │ │ - ldr r1, [pc, #136] @ 8ee3c <__cxa_atexit@plt+0x82ddc> │ │ │ │ - ldr lr, [pc, #136] @ 8ee40 <__cxa_atexit@plt+0x82de0> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 8ee44 <__cxa_atexit@plt+0x82de4> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #24] │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fb44 <__cxa_atexit@plt+0x83ae4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8fb50 <__cxa_atexit@plt+0x83af0> │ │ │ │ + ldr lr, [pc, #120] @ 8fb60 <__cxa_atexit@plt+0x83b00> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #112] @ 8fb64 <__cxa_atexit@plt+0x83b04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [pc, #96] @ 8fb68 <__cxa_atexit@plt+0x83b08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #84] @ 8fb6c <__cxa_atexit@plt+0x83b0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #217 @ 0xd9 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #72] @ 8fb70 <__cxa_atexit@plt+0x83b10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 8ee1c <__cxa_atexit@plt+0x82dbc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r8, r6, #6 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 8ee48 <__cxa_atexit@plt+0x82de8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq ip, r1, ip, lsl #13 │ │ │ │ - orreq ip, r1, r8, lsl #7 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 8f0e0 <__cxa_atexit@plt+0x83080> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 8ef30 <__cxa_atexit@plt+0x82ed0> │ │ │ │ - mov r8, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + orreq fp, r1, r8, asr #12 │ │ │ │ + orreq fp, r1, r8, lsl #13 │ │ │ │ + orreq fp, r1, r4, asr r6 │ │ │ │ + orreq fp, r1, ip, lsl r6 │ │ │ │ + cmneq r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fbec <__cxa_atexit@plt+0x83b8c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #100] @ 8fc04 <__cxa_atexit@plt+0x83ba4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 8f00c <__cxa_atexit@plt+0x82fac> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8ef90 <__cxa_atexit@plt+0x82f30> │ │ │ │ - ldr r2, [pc, #576] @ 8f118 <__cxa_atexit@plt+0x830b8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8f070 <__cxa_atexit@plt+0x83010> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f080 <__cxa_atexit@plt+0x83020> │ │ │ │ - ldr r2, [pc, #536] @ 8f11c <__cxa_atexit@plt+0x830bc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 8efe0 <__cxa_atexit@plt+0x82f80> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ + bhi 8fbf8 <__cxa_atexit@plt+0x83b98> │ │ │ │ + ldr r3, [pc, #80] @ 8fc08 <__cxa_atexit@plt+0x83ba8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8fbe0 <__cxa_atexit@plt+0x83b80> │ │ │ │ + mov r7, r8 │ │ │ │ + b 90150 <__cxa_atexit@plt+0x840f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 8f120 <__cxa_atexit@plt+0x830c0> │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0181b59c │ │ │ │ + muleq r0, r4, r5 │ │ │ │ + cmneq r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 8fc8c <__cxa_atexit@plt+0x83c2c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #108] @ 8fca4 <__cxa_atexit@plt+0x83c44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fc98 <__cxa_atexit@plt+0x83c38> │ │ │ │ + ldr r2, [pc, #88] @ 8fca8 <__cxa_atexit@plt+0x83c48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8eff0 <__cxa_atexit@plt+0x82f90> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bne 8f000 <__cxa_atexit@plt+0x82fa0> │ │ │ │ - ldr r1, [pc, #444] @ 8f124 <__cxa_atexit@plt+0x830c4> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8f094 <__cxa_atexit@plt+0x83034> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 8fc7c <__cxa_atexit@plt+0x83c1c> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - beq 8f00c <__cxa_atexit@plt+0x82fac> │ │ │ │ - ldr r2, [pc, #360] @ 8f104 <__cxa_atexit@plt+0x830a4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 8eff0 <__cxa_atexit@plt+0x82f90> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f0a8 <__cxa_atexit@plt+0x83048> │ │ │ │ - ldr r2, [pc, #320] @ 8f108 <__cxa_atexit@plt+0x830a8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8f0cc <__cxa_atexit@plt+0x8306c> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r1, [r7] │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ff3c <__cxa_atexit@plt+0x83edc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 8f0b0 <__cxa_atexit@plt+0x83050> │ │ │ │ - ldr lr, [pc, #248] @ 8f10c <__cxa_atexit@plt+0x830ac> │ │ │ │ - ldr r2, [pc, #248] @ 8f110 <__cxa_atexit@plt+0x830b0> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 8f114 <__cxa_atexit@plt+0x830b4> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq fp, r1, r4, lsl #10 │ │ │ │ + andeq r0, r0, r8, ror #5 │ │ │ │ + cmneq r0, r0, ror pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fcec <__cxa_atexit@plt+0x83c8c> │ │ │ │ + ldr r2, [pc, #40] @ 8fcf4 <__cxa_atexit@plt+0x83c94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [pc, #28] @ 8fcf8 <__cxa_atexit@plt+0x83c98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - beq 8f0bc <__cxa_atexit@plt+0x8305c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orreq fp, r1, r0, ror #8 │ │ │ │ + cmneq r0, r0, lsr #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8fd20 <__cxa_atexit@plt+0x83cc0> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 8fd28 <__cxa_atexit@plt+0x83cc8> │ │ │ │ + ldr r7, [pc, #12] @ 8fd34 <__cxa_atexit@plt+0x83cd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 8f128 <__cxa_atexit@plt+0x830c8> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq ip, r1, ip, lsr r1 │ │ │ │ - orreq ip, r1, r4, lsr #8 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 8ee78 <__cxa_atexit@plt+0x82e18> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8f18c <__cxa_atexit@plt+0x8312c> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8f19c <__cxa_atexit@plt+0x8313c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + orreq fp, r1, r0, lsl r7 │ │ │ │ + cmneq r0, r0, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 8fdc4 <__cxa_atexit@plt+0x83d64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 8fdd0 <__cxa_atexit@plt+0x83d70> │ │ │ │ + ldr r1, [pc, #116] @ 8fde0 <__cxa_atexit@plt+0x83d80> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 8fde4 <__cxa_atexit@plt+0x83d84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 8fde8 <__cxa_atexit@plt+0x83d88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8f194 <__cxa_atexit@plt+0x83134> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 8fdb8 <__cxa_atexit@plt+0x83d58> │ │ │ │ + mov r5, r3 │ │ │ │ + b 8fdf8 <__cxa_atexit@plt+0x83d98> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8f1ec <__cxa_atexit@plt+0x8318c> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8f1fc <__cxa_atexit@plt+0x8319c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8f1f4 <__cxa_atexit@plt+0x83194> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 8f278 <__cxa_atexit@plt+0x83218> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 8f288 <__cxa_atexit@plt+0x83228> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 8f280 <__cxa_atexit@plt+0x83220> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 8f434 <__cxa_atexit@plt+0x833d4> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 8f2d4 <__cxa_atexit@plt+0x83274> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq fp, r1, r4, asr #7 │ │ │ │ + @ instruction: 0x0181b4b8 │ │ │ │ + cmneq r0, ip, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 8fe78 <__cxa_atexit@plt+0x83e18> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 8fea4 <__cxa_atexit@plt+0x83e44> │ │ │ │ + ldr lr, [pc, #156] @ 8febc <__cxa_atexit@plt+0x83e5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8f388 <__cxa_atexit@plt+0x83328> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 8f300 <__cxa_atexit@plt+0x832a0> │ │ │ │ - ldr r6, [pc, #356] @ 8f44c <__cxa_atexit@plt+0x833ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 8f428 <__cxa_atexit@plt+0x833c8> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 8f2bc <__cxa_atexit@plt+0x8325c> │ │ │ │ - b 8f3cc <__cxa_atexit@plt+0x8336c> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8f358 <__cxa_atexit@plt+0x832f8> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 8f358 <__cxa_atexit@plt+0x832f8> │ │ │ │ - ldr r6, [pc, #272] @ 8f448 <__cxa_atexit@plt+0x833e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 8f428 <__cxa_atexit@plt+0x833c8> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 8f2bc <__cxa_atexit@plt+0x8325c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 8f428 <__cxa_atexit@plt+0x833c8> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 8f39c <__cxa_atexit@plt+0x8333c> │ │ │ │ - ldr r7, [pc, #212] @ 8f43c <__cxa_atexit@plt+0x833dc> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 8fec0 <__cxa_atexit@plt+0x83e60> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #88] @ 8fec4 <__cxa_atexit@plt+0x83e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 8fe98 <__cxa_atexit@plt+0x83e38> │ │ │ │ + ldr r7, [pc, #52] @ 8feb4 <__cxa_atexit@plt+0x83e54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 8feb8 <__cxa_atexit@plt+0x83e58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8e4d4 <__cxa_atexit@plt+0x82474> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r1, r8, ror #5 │ │ │ │ + orreq fp, r1, r4, lsr #7 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + orreq fp, r1, r4, lsl r3 │ │ │ │ + orreq fp, r1, ip, asr #7 │ │ │ │ + cmneq r0, ip, ror sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 8ff20 <__cxa_atexit@plt+0x83ec0> │ │ │ │ + ldr r2, [pc, #60] @ 8ff2c <__cxa_atexit@plt+0x83ecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 8f3e8 <__cxa_atexit@plt+0x83388> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + beq 8ff14 <__cxa_atexit@plt+0x83eb4> │ │ │ │ mov r7, r8 │ │ │ │ - b 8f540 <__cxa_atexit@plt+0x834e0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 8f3dc <__cxa_atexit@plt+0x8337c> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8f3fc <__cxa_atexit@plt+0x8339c> │ │ │ │ - ldr r6, [pc, #120] @ 8f440 <__cxa_atexit@plt+0x833e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 8f408 <__cxa_atexit@plt+0x833a8> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 8f428 <__cxa_atexit@plt+0x833c8> │ │ │ │ - ldr r6, [pc, #96] @ 8f444 <__cxa_atexit@plt+0x833e4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 8f408 <__cxa_atexit@plt+0x833a8> │ │ │ │ + b 8ff3c <__cxa_atexit@plt+0x83edc> │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 8f360 <__cxa_atexit@plt+0x83300> │ │ │ │ - ldr r6, [pc, #48] @ 8f438 <__cxa_atexit@plt+0x833d8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 8f428 <__cxa_atexit@plt+0x833c8> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, r8, lsl sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 8f490 <__cxa_atexit@plt+0x83430> │ │ │ │ + bne 8ffec <__cxa_atexit@plt+0x83f8c> │ │ │ │ + ldr r3, [pc, #200] @ 90018 <__cxa_atexit@plt+0x83fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 8f4a4 <__cxa_atexit@plt+0x83444> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 8f49c <__cxa_atexit@plt+0x8343c> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 90000 <__cxa_atexit@plt+0x83fa0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 90008 <__cxa_atexit@plt+0x83fa8> │ │ │ │ + ldr r8, [pc, #152] @ 9001c <__cxa_atexit@plt+0x83fbc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r2, r3, #19 │ │ │ │ + ldr r9, [pc, #124] @ 90020 <__cxa_atexit@plt+0x83fc0> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r8, [pc, #108] @ 90024 <__cxa_atexit@plt+0x83fc4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [lr, #16]! │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r7, r6, #24 │ │ │ │ + stm r7, {r0, r1, r9, lr} │ │ │ │ + str sl, [r6, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #84] @ 90028 <__cxa_atexit@plt+0x83fc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + strdeq fp, [r1, ip] │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + orreq fp, r1, ip, lsl #3 │ │ │ │ + cmneq r0, ip, lsl ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 900c4 <__cxa_atexit@plt+0x84064> │ │ │ │ + ldr r2, [pc, #124] @ 900d0 <__cxa_atexit@plt+0x84070> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r2, r6, #19 │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + mov lr, r3 │ │ │ │ + ldr r9, [pc, #84] @ 900d4 <__cxa_atexit@plt+0x84074> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [lr, #16]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r8, [r3, #28] │ │ │ │ + ldr r0, [pc, #60] @ 900d8 <__cxa_atexit@plt+0x84078> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str lr, [r3, #36] @ 0x24 │ │ │ │ + str sl, [r3, #40] @ 0x28 │ │ │ │ + ldr r7, [pc, #44] @ 900dc <__cxa_atexit@plt+0x8407c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ + str r3, [r3, #52] @ 0x34 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx ip │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbc0 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + orreq fp, r1, r4, lsl #4 │ │ │ │ + strheq fp, [r1, r0] │ │ │ │ + @ instruction: 0x01706b98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90138 <__cxa_atexit@plt+0x840d8> │ │ │ │ + ldr r3, [pc, #60] @ 90140 <__cxa_atexit@plt+0x840e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9012c <__cxa_atexit@plt+0x840cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 90150 <__cxa_atexit@plt+0x840f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, r8, lsr fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 8f4e8 <__cxa_atexit@plt+0x83488> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 8f4fc <__cxa_atexit@plt+0x8349c> │ │ │ │ + bne 901e0 <__cxa_atexit@plt+0x84180> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #164] @ 90214 <__cxa_atexit@plt+0x841b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8f4f4 <__cxa_atexit@plt+0x83494> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 901f4 <__cxa_atexit@plt+0x84194> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #16 │ │ │ │ + cmp r1, sl │ │ │ │ + bcc 90200 <__cxa_atexit@plt+0x841a0> │ │ │ │ + ldr r1, [pc, #128] @ 9021c <__cxa_atexit@plt+0x841bc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #124] @ 90220 <__cxa_atexit@plt+0x841c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #120] @ 90224 <__cxa_atexit@plt+0x841c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r1, [r5] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r6, [r5, #12] │ │ │ │ + str r0, [r5] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ + ldr r7, [pc, #48] @ 90218 <__cxa_atexit@plt+0x841b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + orreq sl, r1, r0, lsl #31 │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + cmneq r0, r4, asr #21 │ │ │ │ + cmneq r0, r4, asr sl │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9028c <__cxa_atexit@plt+0x8422c> │ │ │ │ + ldr r2, [pc, #72] @ 90298 <__cxa_atexit@plt+0x84238> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 9029c <__cxa_atexit@plt+0x8423c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [pc, #64] @ 902a0 <__cxa_atexit@plt+0x84240> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 11233a0 <__cxa_atexit@plt+0x1117340> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff924 │ │ │ │ + cmneq r0, r0, lsl sl │ │ │ │ + cmneq r0, r4, lsr #19 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 8f574 <__cxa_atexit@plt+0x83514> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 8f5c0 <__cxa_atexit@plt+0x83560> │ │ │ │ - tst r7, #3 │ │ │ │ + bne 9030c <__cxa_atexit@plt+0x842ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9031c <__cxa_atexit@plt+0x842bc> │ │ │ │ + ldr lr, [pc, #84] @ 9032c <__cxa_atexit@plt+0x842cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #80] @ 90330 <__cxa_atexit@plt+0x842d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r5, #12]! │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + sub r0, r3, #7 │ │ │ │ + str sl, [r5] │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ + add r5, r5, #20 │ │ │ │ + bic r7, r2, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffbfc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmneq r0, r4, lsl r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90390 <__cxa_atexit@plt+0x84330> │ │ │ │ + ldr r2, [pc, #60] @ 9039c <__cxa_atexit@plt+0x8433c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + stm r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90384 <__cxa_atexit@plt+0x84324> │ │ │ │ + mov r7, r8 │ │ │ │ + b 8ff3c <__cxa_atexit@plt+0x83edc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r5, r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + cmneq r0, r8, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 903e4 <__cxa_atexit@plt+0x84384> │ │ │ │ + ldr r2, [pc, #40] @ 903f0 <__cxa_atexit@plt+0x84390> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ldr r8, [pc, #24] @ 903f4 <__cxa_atexit@plt+0x84394> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + orreq fp, r1, r0, rrx │ │ │ │ + cmneq r0, r4, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 90450 <__cxa_atexit@plt+0x843f0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #52] @ 9045c <__cxa_atexit@plt+0x843fc> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - beq 8f5b0 <__cxa_atexit@plt+0x83550> │ │ │ │ - b 8f5cc <__cxa_atexit@plt+0x8356c> │ │ │ │ - ldr r3, [pc, #60] @ 8f5b8 <__cxa_atexit@plt+0x83558> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + tst r8, #3 │ │ │ │ + beq 90444 <__cxa_atexit@plt+0x843e4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 90150 <__cxa_atexit@plt+0x840f0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 904c8 <__cxa_atexit@plt+0x84468> │ │ │ │ + ldr r2, [pc, #84] @ 904d0 <__cxa_atexit@plt+0x84470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #76] @ 904d4 <__cxa_atexit@plt+0x84474> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8f5b0 <__cxa_atexit@plt+0x83550> │ │ │ │ - ldr r3, [pc, #40] @ 8f5bc <__cxa_atexit@plt+0x8355c> │ │ │ │ + beq 904bc <__cxa_atexit@plt+0x8445c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #48] @ 904d8 <__cxa_atexit@plt+0x84478> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ + cmp r7, #10 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - ldrdeq fp, [r1, r4] │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + @ instruction: 0x0181acb4 │ │ │ │ + orreq sl, r1, r4, lsr #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 8f614 <__cxa_atexit@plt+0x835b4> │ │ │ │ - ldr r2, [pc, #396] @ 8f778 <__cxa_atexit@plt+0x83718> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #20] @ 90504 <__cxa_atexit@plt+0x844a4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + cmp r7, #10 │ │ │ │ + addgt r3, r3, #4 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r7, [r3] │ │ │ │ + bx r0 │ │ │ │ + orreq sl, r1, ip, asr ip │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90598 <__cxa_atexit@plt+0x84538> │ │ │ │ + ldr r7, [pc, #128] @ 905b0 <__cxa_atexit@plt+0x84550> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [pc, #124] @ 905b4 <__cxa_atexit@plt+0x84554> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #120] @ 905b8 <__cxa_atexit@plt+0x84558> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5], #4 │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + sub r7, r6, #27 │ │ │ │ + ldr r1, [pc, #104] @ 905bc <__cxa_atexit@plt+0x8455c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r6, #50 @ 0x32 │ │ │ │ + stmdb r3, {r0, r8} │ │ │ │ + str r2, [r3, #44] @ 0x2c │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r9, sl, ip, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r2, [pc, #76] @ 905c0 <__cxa_atexit@plt+0x84560> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8f6d0 <__cxa_atexit@plt+0x83670> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 8f684 <__cxa_atexit@plt+0x83624> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8f6dc <__cxa_atexit@plt+0x8367c> │ │ │ │ - ldr r3, [pc, #296] @ 8f768 <__cxa_atexit@plt+0x83708> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8f72c <__cxa_atexit@plt+0x836cc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f734 <__cxa_atexit@plt+0x836d4> │ │ │ │ - ldr r2, [pc, #264] @ 8f76c <__cxa_atexit@plt+0x8370c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + ldr r7, [pc, #60] @ 905c4 <__cxa_atexit@plt+0x84564> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #40] @ 905c8 <__cxa_atexit@plt+0x84568> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff58c │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffff334 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + @ instruction: 0xfffffe38 │ │ │ │ + @ instruction: 0x0181aeb8 │ │ │ │ + cmneq r0, r0, lsr #14 │ │ │ │ + cmneq r0, ip, ror #13 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90688 <__cxa_atexit@plt+0x84628> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + ldr r6, [pc, #180] @ 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + stmdb r5, {r1, r6, r7} │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 90694 <__cxa_atexit@plt+0x84634> │ │ │ │ + ldr r7, [pc, #160] @ 906b8 <__cxa_atexit@plt+0x84658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #156] @ 906bc <__cxa_atexit@plt+0x8465c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #152] @ 906c0 <__cxa_atexit@plt+0x84660> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #148] @ 906c4 <__cxa_atexit@plt+0x84664> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8f744 <__cxa_atexit@plt+0x836e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r3, [pc, #228] @ 8f770 <__cxa_atexit@plt+0x83710> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr ip, [pc, #144] @ 906c8 <__cxa_atexit@plt+0x84668> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + str r1, [r3, #44] @ 0x2c │ │ │ │ + sub r1, r6, #27 │ │ │ │ + sub r7, r6, #50 @ 0x32 │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str ip, [r3, #36]! @ 0x24 │ │ │ │ + ldr r7, [pc, #88] @ 906cc <__cxa_atexit@plt+0x8466c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 906b4 <__cxa_atexit@plt+0x84654> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq sl, r1, r0, asr #22 │ │ │ │ + cmneq r0, r4, lsr #12 │ │ │ │ + @ instruction: 0xfffff4a4 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + @ instruction: 0xfffff244 │ │ │ │ + @ instruction: 0xfffffe2c │ │ │ │ + orreq sl, r1, ip, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90704 <__cxa_atexit@plt+0x846a4> │ │ │ │ + ldr r3, [pc, #28] @ 90714 <__cxa_atexit@plt+0x846b4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - beq 8f72c <__cxa_atexit@plt+0x836cc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f734 <__cxa_atexit@plt+0x836d4> │ │ │ │ - ldr r2, [pc, #196] @ 8f774 <__cxa_atexit@plt+0x83714> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + b 146f10c <__cxa_atexit@plt+0x14630ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9074c <__cxa_atexit@plt+0x846ec> │ │ │ │ + ldr r2, [pc, #28] @ 90758 <__cxa_atexit@plt+0x846f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r1, ip, asr #20 │ │ │ │ + cmneq r0, r8, asr r5 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 907c0 <__cxa_atexit@plt+0x84760> │ │ │ │ + ldr r2, [pc, #80] @ 907d8 <__cxa_atexit@plt+0x84778> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8f744 <__cxa_atexit@plt+0x836e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #76] @ 907dc <__cxa_atexit@plt+0x8477c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + str r5, [r7, #20] │ │ │ │ + str r1, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #3 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - beq 8f750 <__cxa_atexit@plt+0x836f0> │ │ │ │ - ldr r3, [pc, #116] @ 8f75c <__cxa_atexit@plt+0x836fc> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8f72c <__cxa_atexit@plt+0x836cc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f734 <__cxa_atexit@plt+0x836d4> │ │ │ │ - ldr r2, [pc, #84] @ 8f760 <__cxa_atexit@plt+0x83700> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r7, [pc, #24] @ 907e0 <__cxa_atexit@plt+0x84780> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe4c │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmneq r0, ip, lsl #10 │ │ │ │ + cmneq r0, r4, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90854 <__cxa_atexit@plt+0x847f4> │ │ │ │ + str r8, [r2] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 9085c <__cxa_atexit@plt+0x847fc> │ │ │ │ + ldr r7, [pc, #96] @ 90884 <__cxa_atexit@plt+0x84824> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 90888 <__cxa_atexit@plt+0x84828> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8f744 <__cxa_atexit@plt+0x836e4> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #28] @ 90880 <__cxa_atexit@plt+0x84820> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, ror r4 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + cmneq r0, r8, asr #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90924 <__cxa_atexit@plt+0x848c4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 90930 <__cxa_atexit@plt+0x848d0> │ │ │ │ + ldr lr, [pc, #128] @ 90940 <__cxa_atexit@plt+0x848e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 90944 <__cxa_atexit@plt+0x848e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #100] @ 90948 <__cxa_atexit@plt+0x848e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 9094c <__cxa_atexit@plt+0x848ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #76] @ 90950 <__cxa_atexit@plt+0x848f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + orreq sl, r1, r0, ror r8 │ │ │ │ + orreq sl, r1, ip, lsr #17 │ │ │ │ + orreq sl, r1, r8, ror r8 │ │ │ │ + orreq sl, r1, r0, asr #16 │ │ │ │ + cmneq r0, ip, ror r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 909a0 <__cxa_atexit@plt+0x84940> │ │ │ │ + ldr r7, [pc, #56] @ 909b8 <__cxa_atexit@plt+0x84958> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #40] @ 909bc <__cxa_atexit@plt+0x8495c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #24] @ 909c0 <__cxa_atexit@plt+0x84960> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 8f764 <__cxa_atexit@plt+0x83704> │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + orreq sl, r1, r0, lsl #16 │ │ │ │ + cmneq r0, r4, asr #6 │ │ │ │ + cmneq r0, r4, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90a34 <__cxa_atexit@plt+0x849d4> │ │ │ │ + str r8, [r2] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 90a3c <__cxa_atexit@plt+0x849dc> │ │ │ │ + ldr r7, [pc, #96] @ 90a64 <__cxa_atexit@plt+0x84a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 90a68 <__cxa_atexit@plt+0x84a08> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 8f5ec <__cxa_atexit@plt+0x8358c> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f7e4 <__cxa_atexit@plt+0x83784> │ │ │ │ - ldr r3, [pc, #48] @ 8f7f4 <__cxa_atexit@plt+0x83794> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8f7ec <__cxa_atexit@plt+0x8378c> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f840 <__cxa_atexit@plt+0x837e0> │ │ │ │ - ldr r3, [pc, #48] @ 8f850 <__cxa_atexit@plt+0x837f0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8f848 <__cxa_atexit@plt+0x837e8> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 8f8bc <__cxa_atexit@plt+0x8385c> │ │ │ │ - ldr r3, [pc, #48] @ 8f8cc <__cxa_atexit@plt+0x8386c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 8f8c4 <__cxa_atexit@plt+0x83864> │ │ │ │ - b 8f294 <__cxa_atexit@plt+0x83234> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #28] @ 90a60 <__cxa_atexit@plt+0x84a00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 8f8fc <__cxa_atexit@plt+0x8389c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - orreq fp, r1, r8, lsl #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8e818 <__cxa_atexit@plt+0x827b8> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x01706290 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + cmneq r0, r8, ror #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90b04 <__cxa_atexit@plt+0x84aa4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 90b10 <__cxa_atexit@plt+0x84ab0> │ │ │ │ + ldr lr, [pc, #128] @ 90b20 <__cxa_atexit@plt+0x84ac0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #120] @ 90b24 <__cxa_atexit@plt+0x84ac4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r0, [pc, #100] @ 90b28 <__cxa_atexit@plt+0x84ac8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #88] @ 90b2c <__cxa_atexit@plt+0x84acc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #129 @ 0x81 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + ldr r0, [pc, #76] @ 90b30 <__cxa_atexit@plt+0x84ad0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r5, r2 │ │ │ │ + b 139facc <__cxa_atexit@plt+0x1393a6c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x0181a690 │ │ │ │ + orreq sl, r1, ip, asr #13 │ │ │ │ + @ instruction: 0x0181a698 │ │ │ │ + orreq sl, r1, r0, ror #12 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b 146aabc <__cxa_atexit@plt+0x145ea5c> │ │ │ │ + cmneq r0, r4, lsl #3 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 8f9a4 <__cxa_atexit@plt+0x83944> │ │ │ │ - ldr r8, [pc, #76] @ 8f9bc <__cxa_atexit@plt+0x8395c> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 8f9c0 <__cxa_atexit@plt+0x83960> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + bcc 90bac <__cxa_atexit@plt+0x84b4c> │ │ │ │ + ldr r1, [pc, #76] @ 90bc4 <__cxa_atexit@plt+0x84b64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #72] @ 90bc8 <__cxa_atexit@plt+0x84b68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr lr, [pc, #64] @ 90bcc <__cxa_atexit@plt+0x84b6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r8, r9, sl, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 146f10c <__cxa_atexit@plt+0x14630ac> │ │ │ │ + ldr r7, [pc, #28] @ 90bd0 <__cxa_atexit@plt+0x84b70> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 8f9c4 <__cxa_atexit@plt+0x83964> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq fp, [r1, ip] │ │ │ │ - orreq fp, r1, r4, ror #15 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fa04 <__cxa_atexit@plt+0x839a4> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #84] @ 8fa44 <__cxa_atexit@plt+0x839e4> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 90c08 <__cxa_atexit@plt+0x84ba8> │ │ │ │ + ldr r2, [pc, #28] @ 90c14 <__cxa_atexit@plt+0x84bb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0181a590 │ │ │ │ + ldrsbeq r6, [r0, #-0]! │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90c90 <__cxa_atexit@plt+0x84c30> │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 90c98 <__cxa_atexit@plt+0x84c38> │ │ │ │ + ldr r1, [pc, #100] @ 90cbc <__cxa_atexit@plt+0x84c5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 8fa34 <__cxa_atexit@plt+0x839d4> │ │ │ │ - b 8fa50 <__cxa_atexit@plt+0x839f0> │ │ │ │ - ldr r3, [pc, #48] @ 8fa3c <__cxa_atexit@plt+0x839dc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8fa34 <__cxa_atexit@plt+0x839d4> │ │ │ │ - ldr r7, [pc, #28] @ 8fa40 <__cxa_atexit@plt+0x839e0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #96] @ 90cc0 <__cxa_atexit@plt+0x84c60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5, #-4]! │ │ │ │ + ldr lr, [pc, #88] @ 90cc4 <__cxa_atexit@plt+0x84c64> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r1, [r5] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + add r0, r6, #8 │ │ │ │ + stm r0, {r8, r9, sl, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 146f10c <__cxa_atexit@plt+0x14630ac> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r5, r0, ip, lsl ip │ │ │ │ - orreq fp, r1, r4, asr #14 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 8fa8c <__cxa_atexit@plt+0x83a2c> │ │ │ │ - ldr r2, [pc, #420] @ 8fc14 <__cxa_atexit@plt+0x83bb4> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8fbec <__cxa_atexit@plt+0x83b8c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 8fb00 <__cxa_atexit@plt+0x83aa0> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8fb50 <__cxa_atexit@plt+0x83af0> │ │ │ │ - ldr r3, [pc, #332] @ 8fc04 <__cxa_atexit@plt+0x83ba4> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8fba4 <__cxa_atexit@plt+0x83b44> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 8fbac <__cxa_atexit@plt+0x83b4c> │ │ │ │ - ldr r2, [pc, #296] @ 8fc08 <__cxa_atexit@plt+0x83ba8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r7, [pc, #24] @ 90cb8 <__cxa_atexit@plt+0x84c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, asr r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + cmneq r0, r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 90d38 <__cxa_atexit@plt+0x84cd8> │ │ │ │ + str r8, [r2] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #32 │ │ │ │ + cmp r7, r1 │ │ │ │ + bcc 90d40 <__cxa_atexit@plt+0x84ce0> │ │ │ │ + ldr r7, [pc, #96] @ 90d68 <__cxa_atexit@plt+0x84d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #92] @ 90d6c <__cxa_atexit@plt+0x84d0c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8fbbc <__cxa_atexit@plt+0x83b5c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r3, [pc, #260] @ 8fc0c <__cxa_atexit@plt+0x83bac> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8fba4 <__cxa_atexit@plt+0x83b44> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 8fbac <__cxa_atexit@plt+0x83b4c> │ │ │ │ - ldr r2, [pc, #224] @ 8fc10 <__cxa_atexit@plt+0x83bb0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r2, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r1, #3 │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 90d64 <__cxa_atexit@plt+0x84d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, ip, lsl #31 │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + cmneq r0, r4, ror pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 90ddc <__cxa_atexit@plt+0x84d7c> │ │ │ │ + ldr r2, [pc, #108] @ 90e04 <__cxa_atexit@plt+0x84da4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r6, {r2, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90dec <__cxa_atexit@plt+0x84d8c> │ │ │ │ + ldr r7, [pc, #80] @ 90e0c <__cxa_atexit@plt+0x84dac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + ldr r7, [pc, #64] @ 90e10 <__cxa_atexit@plt+0x84db0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ 90e08 <__cxa_atexit@plt+0x84da8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq sl, r1, r4, lsr #7 │ │ │ │ + ldrsheq r5, [r0, #-232]! @ 0xffffff18 │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + orreq sl, r1, r4, asr #7 │ │ │ │ + cmneq r0, r0, lsr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 90ec4 <__cxa_atexit@plt+0x84e64> │ │ │ │ + str r8, [r1] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r7, #11] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 90ed0 <__cxa_atexit@plt+0x84e70> │ │ │ │ + ldr r7, [pc, #152] @ 90ef4 <__cxa_atexit@plt+0x84e94> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #148] @ 90ef8 <__cxa_atexit@plt+0x84e98> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #144] @ 90efc <__cxa_atexit@plt+0x84e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr ip, [pc, #140] @ 90f00 <__cxa_atexit@plt+0x84ea0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r7, [r3, #12]! │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #27 │ │ │ │ + sub r2, r6, #50 @ 0x32 │ │ │ │ + stmdb r3, {r1, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r2, r3} │ │ │ │ + ldr r2, [pc, #100] @ 90f04 <__cxa_atexit@plt+0x84ea4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8fbbc <__cxa_atexit@plt+0x83b5c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - beq 8fbc8 <__cxa_atexit@plt+0x83b68> │ │ │ │ - ldr r3, [pc, #156] @ 8fbf8 <__cxa_atexit@plt+0x83b98> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str ip, [r3, #36]! @ 0x24 │ │ │ │ + ldr r7, [pc, #84] @ 90f08 <__cxa_atexit@plt+0x84ea8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 90ef0 <__cxa_atexit@plt+0x84e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r0, #56 @ 0x38 │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, lr │ │ │ │ + bx r2 │ │ │ │ + cmneq r0, r8, ror #27 │ │ │ │ + @ instruction: 0xffffec60 │ │ │ │ + @ instruction: 0xfffff288 │ │ │ │ + @ instruction: 0xffffea08 │ │ │ │ + @ instruction: 0xfffff5f0 │ │ │ │ + @ instruction: 0xfffff50c │ │ │ │ + orreq sl, r1, ip, lsl #11 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #88 @ 0x58 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 90fa0 <__cxa_atexit@plt+0x84f40> │ │ │ │ + ldr r3, [pc, #132] @ 90fb8 <__cxa_atexit@plt+0x84f58> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8fba4 <__cxa_atexit@plt+0x83b44> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 8fbac <__cxa_atexit@plt+0x83b4c> │ │ │ │ - ldr r2, [pc, #120] @ 8fbfc <__cxa_atexit@plt+0x83b9c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #128] @ 90fbc <__cxa_atexit@plt+0x84f5c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 8fbbc <__cxa_atexit@plt+0x83b5c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #124] @ 90fc0 <__cxa_atexit@plt+0x84f60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #120] @ 90fc4 <__cxa_atexit@plt+0x84f64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r7, #36]! @ 0x24 │ │ │ │ + sub r3, r6, #82 @ 0x52 │ │ │ │ + str r3, [r7, #52] @ 0x34 │ │ │ │ + sub r3, r6, #67 @ 0x43 │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r3, r6, #31 │ │ │ │ + str r3, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #88] @ 90fc8 <__cxa_atexit@plt+0x84f68> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + sub lr, r7, #32 │ │ │ │ + stm lr, {r0, r8, r9, sl} │ │ │ │ + stmdb r7, {r1, r8, r9, sl} │ │ │ │ + str r7, [r7, #44] @ 0x2c │ │ │ │ + sub r7, r6, #15 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #36] @ 90fcc <__cxa_atexit@plt+0x84f6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #88 @ 0x58 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffd90 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + ldrdeq sl, [r1, r4] │ │ │ │ + cmneq r0, r4, asr sp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9101c <__cxa_atexit@plt+0x84fbc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 91024 <__cxa_atexit@plt+0x84fc4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 91028 <__cxa_atexit@plt+0x84fc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #48] @ 8fc00 <__cxa_atexit@plt+0x83ba0> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 8fbec <__cxa_atexit@plt+0x83b8c> │ │ │ │ - add r5, r5, #8 │ │ │ │ + orreq sl, r1, r4, asr #2 │ │ │ │ + orreq sl, r1, r4, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 910ac <__cxa_atexit@plt+0x8504c> │ │ │ │ + ldr r3, [pc, #112] @ 910bc <__cxa_atexit@plt+0x8505c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9109c <__cxa_atexit@plt+0x8503c> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + ldr r2, [r9, #11] │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r7, [pc, #72] @ 910c0 <__cxa_atexit@plt+0x85060> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #64] @ 910c4 <__cxa_atexit@plt+0x85064> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + b 91114 <__cxa_atexit@plt+0x850b4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r4, r0, r4, lsr #17 │ │ │ │ - ldrdeq r4, [r0], -r4 @ │ │ │ │ - andeq r3, r0, r0, ror #12 │ │ │ │ - andeq r2, r0, r4, asr r5 │ │ │ │ - andeq r2, r0, r4, lsl #11 │ │ │ │ - ldrdeq r1, [r0], -ip │ │ │ │ - andeq r1, r0, ip, lsl #6 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + ldr r7, [pc, #20] @ 910c8 <__cxa_atexit@plt+0x85068> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + strdeq sl, [r1, r0] │ │ │ │ + @ instruction: 0x0181a1b4 │ │ │ │ + cmneq r0, r0, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r3, [pc, #48] @ 9110c <__cxa_atexit@plt+0x850ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #28] @ 91110 <__cxa_atexit@plt+0x850b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmdb r5, {r0, r3, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 8fc6c <__cxa_atexit@plt+0x83c0c> │ │ │ │ - ldr r2, [pc, #160] @ 8fcec <__cxa_atexit@plt+0x83c8c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + b 91114 <__cxa_atexit@plt+0x850b4> │ │ │ │ + orreq sl, r1, ip, lsl #1 │ │ │ │ + orreq sl, r1, r4, asr #2 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r0, [pc, #492] @ 91310 <__cxa_atexit@plt+0x852b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldr ip, [pc, #484] @ 91314 <__cxa_atexit@plt+0x852b4> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #480] @ 91318 <__cxa_atexit@plt+0x852b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 912a8 <__cxa_atexit@plt+0x85248> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + add r1, r9, r2 │ │ │ │ + add r1, r3, r1, lsl #2 │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 91268 <__cxa_atexit@plt+0x85208> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #404] @ 91320 <__cxa_atexit@plt+0x852c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 8fcc0 <__cxa_atexit@plt+0x83c60> │ │ │ │ - mov r7, r3 │ │ │ │ - b 8fd00 <__cxa_atexit@plt+0x83ca0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 8fccc <__cxa_atexit@plt+0x83c6c> │ │ │ │ - ldr lr, [pc, #104] @ 8fcf0 <__cxa_atexit@plt+0x83c90> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ + beq 912b4 <__cxa_atexit@plt+0x85254> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #368] @ 91324 <__cxa_atexit@plt+0x852c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 912c8 <__cxa_atexit@plt+0x85268> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 912f8 <__cxa_atexit@plt+0x85298> │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 8fcf4 <__cxa_atexit@plt+0x83c94> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + sub sl, r3, #6 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + ldr r0, [pc, #280] @ 91328 <__cxa_atexit@plt+0x852c8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub sl, r3, #31 │ │ │ │ + sub fp, r3, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str fp, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + str r4, [r6, #12] │ │ │ │ + mov r4, r9 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r7, [pc, #228] @ 9132c <__cxa_atexit@plt+0x852cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ + b 91140 <__cxa_atexit@plt+0x850e0> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 912d8 <__cxa_atexit@plt+0x85278> │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r1, r2, #6 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 91140 <__cxa_atexit@plt+0x850e0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 8fce8 <__cxa_atexit@plt+0x83c88> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #60] @ 9131c <__cxa_atexit@plt+0x852bc> │ │ │ │ add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ str r6, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq fp, r1, r4, asr #15 │ │ │ │ - orreq fp, r1, r4, asr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r1, r4, lsl r1 │ │ │ │ + orreq sl, r1, r0, lsr r0 │ │ │ │ + orreq sl, r1, r0, lsr r0 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + @ instruction: 0xfffffdc4 │ │ │ │ + orreq sl, r1, r8, asr r0 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 8fd38 <__cxa_atexit@plt+0x83cd8> │ │ │ │ - ldr r3, [pc, #360] @ 8fe88 <__cxa_atexit@plt+0x83e28> │ │ │ │ + ldr r1, [pc, #236] @ 91434 <__cxa_atexit@plt+0x853d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 8fe38 <__cxa_atexit@plt+0x83dd8> │ │ │ │ + beq 9140c <__cxa_atexit@plt+0x853ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9141c <__cxa_atexit@plt+0x853bc> │ │ │ │ + ldr r2, [pc, #184] @ 91438 <__cxa_atexit@plt+0x853d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #140] @ 9143c <__cxa_atexit@plt+0x853dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #31 │ │ │ │ + ldr fp, [pc, #128] @ 91440 <__cxa_atexit@plt+0x853e0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + ldr r1, [pc, #92] @ 91444 <__cxa_atexit@plt+0x853e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str fp, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 8fd64 <__cxa_atexit@plt+0x83d04> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 8fe24 <__cxa_atexit@plt+0x83dc4> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 8fe04 <__cxa_atexit@plt+0x83da4> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 8fe18 <__cxa_atexit@plt+0x83db8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 8fe50 <__cxa_atexit@plt+0x83df0> │ │ │ │ - ldr r0, [pc, #208] @ 8fe74 <__cxa_atexit@plt+0x83e14> │ │ │ │ - ldr sl, [pc, #208] @ 8fe78 <__cxa_atexit@plt+0x83e18> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 8fe7c <__cxa_atexit@plt+0x83e1c> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 8fe40 <__cxa_atexit@plt+0x83de0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 8febc <__cxa_atexit@plt+0x83e5c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 90294 <__cxa_atexit@plt+0x84234> │ │ │ │ - ldr r3, [pc, #88] @ 8fe84 <__cxa_atexit@plt+0x83e24> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 8fd2c <__cxa_atexit@plt+0x83ccc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + b 91114 <__cxa_atexit@plt+0x850b4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 8fe80 <__cxa_atexit@plt+0x83e20> │ │ │ │ - mov r6, #20 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x0181b69c │ │ │ │ - orreq fp, r1, r8, lsl #7 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0x01819eb8 │ │ │ │ + @ instruction: 0xfffffc24 │ │ │ │ + orreq r9, r1, r0, lsr #27 │ │ │ │ + @ instruction: 0x01819eb8 │ │ │ │ + andeq r0, r0, r7, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 914f4 <__cxa_atexit@plt+0x85494> │ │ │ │ + ldr r2, [pc, #148] @ 91500 <__cxa_atexit@plt+0x854a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #104] @ 91504 <__cxa_atexit@plt+0x854a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr ip, [pc, #92] @ 91508 <__cxa_atexit@plt+0x854a8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + ldr r1, [pc, #56] @ 9150c <__cxa_atexit@plt+0x854ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + b 91114 <__cxa_atexit@plt+0x850b4> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r1, ip, asr #27 │ │ │ │ + @ instruction: 0xfffffb38 │ │ │ │ + @ instruction: 0x01819cb4 │ │ │ │ + orreq r9, r1, ip, asr #27 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - mov ip, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 900e8 <__cxa_atexit@plt+0x84088> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 8ff8c <__cxa_atexit@plt+0x83f2c> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 90048 <__cxa_atexit@plt+0x83fe8> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 8ffe4 <__cxa_atexit@plt+0x83f84> │ │ │ │ - ldr r2, [pc, #500] @ 90120 <__cxa_atexit@plt+0x840c0> │ │ │ │ - ldr r3, [pc, #500] @ 90124 <__cxa_atexit@plt+0x840c4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 90128 <__cxa_atexit@plt+0x840c8> │ │ │ │ + bcc 91578 <__cxa_atexit@plt+0x85518> │ │ │ │ + ldr r7, [pc, #92] @ 91594 <__cxa_atexit@plt+0x85534> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #88] @ 91598 <__cxa_atexit@plt+0x85538> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 9159c <__cxa_atexit@plt+0x8553c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 900cc <__cxa_atexit@plt+0x8406c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr lr, [pc, #408] @ 9012c <__cxa_atexit@plt+0x840cc> │ │ │ │ - ldr r3, [pc, #408] @ 90130 <__cxa_atexit@plt+0x840d0> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 90134 <__cxa_atexit@plt+0x840d4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 900bc <__cxa_atexit@plt+0x8405c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 900b0 <__cxa_atexit@plt+0x84050> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 90048 <__cxa_atexit@plt+0x83fe8> │ │ │ │ - ldr lr, [pc, #272] @ 90108 <__cxa_atexit@plt+0x840a8> │ │ │ │ - ldr r3, [pc, #272] @ 9010c <__cxa_atexit@plt+0x840ac> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 90110 <__cxa_atexit@plt+0x840b0> │ │ │ │ + b 91114 <__cxa_atexit@plt+0x850b4> │ │ │ │ + ldr r3, [pc, #32] @ 915a0 <__cxa_atexit@plt+0x85540> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r1, r8, lsr #24 │ │ │ │ + orreq r9, r1, r8, lsr #24 │ │ │ │ + orreq r9, r1, ip, ror #25 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + mov r3, r6 │ │ │ │ + ldm r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 91620 <__cxa_atexit@plt+0x855c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91628 <__cxa_atexit@plt+0x855c8> │ │ │ │ + ldr r2, [pc, #120] @ 9164c <__cxa_atexit@plt+0x855ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 900bc <__cxa_atexit@plt+0x8405c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 900b0 <__cxa_atexit@plt+0x84050> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 900d8 <__cxa_atexit@plt+0x84078> │ │ │ │ - ldr lr, [pc, #172] @ 90114 <__cxa_atexit@plt+0x840b4> │ │ │ │ - ldr sl, [pc, #172] @ 90118 <__cxa_atexit@plt+0x840b8> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 9011c <__cxa_atexit@plt+0x840bc> │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ 91650 <__cxa_atexit@plt+0x855f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ 91654 <__cxa_atexit@plt+0x855f4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 900bc <__cxa_atexit@plt+0x8405c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, sl} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + mov r6, r3 │ │ │ │ + b 91630 <__cxa_atexit@plt+0x855d0> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 91648 <__cxa_atexit@plt+0x855e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r9, lr} │ │ │ │ + str r8, [r5, #8] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r5, [r0, #-96]! @ 0xffffffa0 │ │ │ │ + @ instruction: 0x01819b94 │ │ │ │ + orreq r9, r1, r8, asr ip │ │ │ │ + orreq r9, r1, ip, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b f84434 <__cxa_atexit@plt+0xf783d4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 916bc <__cxa_atexit@plt+0x8565c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 916c4 <__cxa_atexit@plt+0x85664> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 916c8 <__cxa_atexit@plt+0x85668> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r9, r1, r4, lsr #21 │ │ │ │ + orreq r9, r1, r4, lsr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91788 <__cxa_atexit@plt+0x85728> │ │ │ │ + ldr r3, [pc, #184] @ 917a4 <__cxa_atexit@plt+0x85744> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9176c <__cxa_atexit@plt+0x8570c> │ │ │ │ + ldr r3, [pc, #164] @ 917a8 <__cxa_atexit@plt+0x85748> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9177c <__cxa_atexit@plt+0x8571c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 91790 <__cxa_atexit@plt+0x85730> │ │ │ │ + ldr lr, [pc, #120] @ 917ac <__cxa_atexit@plt+0x8574c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 917b0 <__cxa_atexit@plt+0x85750> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 90294 <__cxa_atexit@plt+0x84234> │ │ │ │ - ldr r7, [pc, #72] @ 90138 <__cxa_atexit@plt+0x840d8> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq fp, r1, r8, asr r1 │ │ │ │ - orreq fp, r1, r0, asr #8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq fp, r1, r8, ror #1 │ │ │ │ - ldrdeq fp, [r1, r0] │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq fp, r1, r4, lsr #4 │ │ │ │ - orreq fp, r1, ip, lsl #10 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0x0181b1bc │ │ │ │ - orreq fp, r1, r4, lsr #9 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 8febc <__cxa_atexit@plt+0x83e5c> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq r9, r1, r0, asr fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r3, [pc, #136] @ 9184c <__cxa_atexit@plt+0x857ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91834 <__cxa_atexit@plt+0x857d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9183c <__cxa_atexit@plt+0x857dc> │ │ │ │ + ldr lr, [pc, #92] @ 91850 <__cxa_atexit@plt+0x857f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 91854 <__cxa_atexit@plt+0x857f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x01819a90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 90240 <__cxa_atexit@plt+0x841e0> │ │ │ │ - ldr r1, [pc, #136] @ 90258 <__cxa_atexit@plt+0x841f8> │ │ │ │ - ldr lr, [pc, #136] @ 9025c <__cxa_atexit@plt+0x841fc> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ + bcc 918b8 <__cxa_atexit@plt+0x85858> │ │ │ │ + ldr r2, [pc, #72] @ 918c4 <__cxa_atexit@plt+0x85864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 918c8 <__cxa_atexit@plt+0x85868> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 90260 <__cxa_atexit@plt+0x84200> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq r9, r1, r4, lsl #20 │ │ │ │ + cmneq r0, r0, asr r3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 91938 <__cxa_atexit@plt+0x858d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 91944 <__cxa_atexit@plt+0x858e4> │ │ │ │ + ldr lr, [pc, #84] @ 91954 <__cxa_atexit@plt+0x858f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 91958 <__cxa_atexit@plt+0x858f8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 9195c <__cxa_atexit@plt+0x858fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 90238 <__cxa_atexit@plt+0x841d8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq r9, r1, r0, lsr r8 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrheq r5, [r0, #-44]! @ 0xffffffd4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91984 <__cxa_atexit@plt+0x85924> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 9198c <__cxa_atexit@plt+0x8592c> │ │ │ │ + ldr r7, [pc, #12] @ 91998 <__cxa_atexit@plt+0x85938> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 90264 <__cxa_atexit@plt+0x84204> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq fp, r1, r0, ror r2 │ │ │ │ - orreq sl, r1, ip, ror #30 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + orreq r9, r1, ip, lsr #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 919e8 <__cxa_atexit@plt+0x85988> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 919f0 <__cxa_atexit@plt+0x85990> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 919f4 <__cxa_atexit@plt+0x85994> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r9, r1, r8, ror r7 │ │ │ │ + orreq r9, r1, r8, ror r7 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + cmneq r0, ip, lsl #6 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 91a88 <__cxa_atexit@plt+0x85a28> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91a90 <__cxa_atexit@plt+0x85a30> │ │ │ │ + ldr r2, [pc, #124] @ 91ab4 <__cxa_atexit@plt+0x85a54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 904fc <__cxa_atexit@plt+0x8449c> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 9034c <__cxa_atexit@plt+0x842ec> │ │ │ │ - mov r8, r5 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 90428 <__cxa_atexit@plt+0x843c8> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 903ac <__cxa_atexit@plt+0x8434c> │ │ │ │ - ldr r2, [pc, #576] @ 90534 <__cxa_atexit@plt+0x844d4> │ │ │ │ - mov r3, r5 │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 91ab8 <__cxa_atexit@plt+0x85a58> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #92] @ 91abc <__cxa_atexit@plt+0x85a5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + mov r6, r3 │ │ │ │ + b 91a98 <__cxa_atexit@plt+0x85a38> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 91ab0 <__cxa_atexit@plt+0x85a50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, lsl #5 │ │ │ │ + orreq r9, r1, r0, lsl r8 │ │ │ │ + orreq r9, r1, r4, lsl r7 │ │ │ │ + ldrdeq r9, [r1, r8] │ │ │ │ + str r8, [sp, #8] │ │ │ │ + ldr r3, [pc, #584] @ 91d14 <__cxa_atexit@plt+0x85cb4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add ip, r3, #1 │ │ │ │ + ldr fp, [pc, #576] @ 91d18 <__cxa_atexit@plt+0x85cb8> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r3, [pc, #572] @ 91d1c <__cxa_atexit@plt+0x85cbc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 91c50 <__cxa_atexit@plt+0x85bf0> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + sub r2, r3, #1 │ │ │ │ + add r3, r1, r2 │ │ │ │ + add r3, r0, r3, lsl #2 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 91b64 <__cxa_atexit@plt+0x85b04> │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, sl │ │ │ │ + add r2, lr, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 91cc0 <__cxa_atexit@plt+0x85c60> │ │ │ │ + str fp, [lr, #4] │ │ │ │ + str r3, [lr, #8] │ │ │ │ + str r8, [lr, #12] │ │ │ │ + add r3, lr, #6 │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 91ae8 <__cxa_atexit@plt+0x85a88> │ │ │ │ + ldr lr, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #428] @ 91d24 <__cxa_atexit@plt+0x85cc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 91c94 <__cxa_atexit@plt+0x85c34> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [pc, #392] @ 91d28 <__cxa_atexit@plt+0x85cc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + ldr r7, [r2, #24] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 91cac <__cxa_atexit@plt+0x85c4c> │ │ │ │ + add r3, r6, sl │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 91cfc <__cxa_atexit@plt+0x85c9c> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #308] @ 91d2c <__cxa_atexit@plt+0x85ccc> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9048c <__cxa_atexit@plt+0x8442c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9049c <__cxa_atexit@plt+0x8443c> │ │ │ │ - ldr r2, [pc, #536] @ 90538 <__cxa_atexit@plt+0x844d8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + add r2, r3, #21 │ │ │ │ + add sl, r3, #46 @ 0x2e │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + add r0, r3, #34 @ 0x22 │ │ │ │ + str r0, [r6] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [pc, #252] @ 91d30 <__cxa_atexit@plt+0x85cd0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 91ae4 <__cxa_atexit@plt+0x85a84> │ │ │ │ + str r9, [r5, #32] │ │ │ │ + add r3, r6, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91ce4 <__cxa_atexit@plt+0x85c84> │ │ │ │ + ldr r2, [pc, #200] @ 91d38 <__cxa_atexit@plt+0x85cd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 903fc <__cxa_atexit@plt+0x8439c> │ │ │ │ + ldr r1, [pc, #196] @ 91d3c <__cxa_atexit@plt+0x85cdc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r2, [r6] │ │ │ │ + add r8, r3, #5 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ + add r6, r6, sl │ │ │ │ ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 9053c <__cxa_atexit@plt+0x844dc> │ │ │ │ - mov r3, r5 │ │ │ │ + add r6, r6, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #88] @ 91d20 <__cxa_atexit@plt+0x85cc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #72] @ 91d34 <__cxa_atexit@plt+0x85cd4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 91cd8 <__cxa_atexit@plt+0x85c78> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r1, ip, ror #14 │ │ │ │ + orreq r9, r1, r8, lsl #13 │ │ │ │ + orreq r9, r1, r8, lsl #13 │ │ │ │ + @ instruction: 0x000003bc │ │ │ │ + andeq r0, r0, r0, lsr #6 │ │ │ │ + andeq r0, r0, r8, lsl #8 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + orreq r9, r1, ip, ror #12 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + @ instruction: 0xfffff9e8 │ │ │ │ + ldrsbeq r4, [r0, #-240]! @ 0xffffff10 │ │ │ │ + andeq r3, r0, r9, lsl #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 91d90 <__cxa_atexit@plt+0x85d30> │ │ │ │ + ldr r2, [pc, #60] @ 91da8 <__cxa_atexit@plt+0x85d48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9040c <__cxa_atexit@plt+0x843ac> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 9041c <__cxa_atexit@plt+0x843bc> │ │ │ │ - ldr r1, [pc, #444] @ 90540 <__cxa_atexit@plt+0x844e0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ + ldr r1, [pc, #56] @ 91dac <__cxa_atexit@plt+0x85d4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ + ldr r3, [pc, #24] @ 91db0 <__cxa_atexit@plt+0x85d50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff8f4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r0, ip, asr pc │ │ │ │ + andeq r3, r0, r9, asr #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 91e3c <__cxa_atexit@plt+0x85ddc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 91e6c <__cxa_atexit@plt+0x85e0c> │ │ │ │ + ldr lr, [pc, #156] @ 91e84 <__cxa_atexit@plt+0x85e24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #28]! │ │ │ │ + sub r2, r3, #6 │ │ │ │ + mov r1, #0 │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #120] @ 91e88 <__cxa_atexit@plt+0x85e28> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #92] @ 91e8c <__cxa_atexit@plt+0x85e2c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 91e60 <__cxa_atexit@plt+0x85e00> │ │ │ │ + str r2, [r5, #28]! │ │ │ │ + ldr r7, [pc, #52] @ 91e7c <__cxa_atexit@plt+0x85e1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 91e80 <__cxa_atexit@plt+0x85e20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r1, r0, lsr #6 │ │ │ │ + ldrdeq r9, [r1, ip] │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + orreq r9, r1, r0, asr r3 │ │ │ │ + orreq r9, r1, r8, lsl #8 │ │ │ │ + cmneq r0, r0, lsl #29 │ │ │ │ + andeq r0, r0, r9, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #228] @ 91f8c <__cxa_atexit@plt+0x85f2c> │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 904b0 <__cxa_atexit@plt+0x84450> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - beq 90428 <__cxa_atexit@plt+0x843c8> │ │ │ │ - ldr r2, [pc, #360] @ 90520 <__cxa_atexit@plt+0x844c0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 9040c <__cxa_atexit@plt+0x843ac> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ - bne 904c4 <__cxa_atexit@plt+0x84464> │ │ │ │ - ldr r2, [pc, #320] @ 90524 <__cxa_atexit@plt+0x844c4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 904e8 <__cxa_atexit@plt+0x84488> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 904cc <__cxa_atexit@plt+0x8446c> │ │ │ │ - ldr lr, [pc, #248] @ 90528 <__cxa_atexit@plt+0x844c8> │ │ │ │ - ldr r2, [pc, #248] @ 9052c <__cxa_atexit@plt+0x844cc> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ + beq 91f6c <__cxa_atexit@plt+0x85f0c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 91f78 <__cxa_atexit@plt+0x85f18> │ │ │ │ + ldr r8, [pc, #176] @ 91f90 <__cxa_atexit@plt+0x85f30> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #172] @ 91f94 <__cxa_atexit@plt+0x85f34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r0, [pc, #116] @ 91f98 <__cxa_atexit@plt+0x85f38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r2, [pc, #80] @ 91f9c <__cxa_atexit@plt+0x85f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 90530 <__cxa_atexit@plt+0x844d0> │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r6, ip} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + orreq r9, r1, r0, asr r3 │ │ │ │ + orreq r9, r1, ip, lsr r2 │ │ │ │ + orreq r9, r1, r4, asr r3 │ │ │ │ + cmneq r0, r0, ror sp │ │ │ │ + andeq r1, r0, sl, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92058 <__cxa_atexit@plt+0x85ff8> │ │ │ │ + ldr lr, [pc, #156] @ 9206c <__cxa_atexit@plt+0x8600c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #152] @ 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 904d8 <__cxa_atexit@plt+0x84478> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r4, r6, #31 │ │ │ │ + ldr r0, [pc, #96] @ 92074 <__cxa_atexit@plt+0x86014> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + add r2, r3, #44 @ 0x2c │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r2, [pc, #60] @ 92078 <__cxa_atexit@plt+0x86018> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, ip} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r4, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff9d0 │ │ │ │ + orreq r9, r1, r0, ror #4 │ │ │ │ + orreq r9, r1, ip, asr #2 │ │ │ │ + orreq r9, r1, r4, ror #4 │ │ │ │ + @ instruction: 0x01704c94 │ │ │ │ + andeq r0, r0, r9, lsl #26 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 920e8 <__cxa_atexit@plt+0x86088> │ │ │ │ + ldr lr, [pc, #92] @ 92104 <__cxa_atexit@plt+0x860a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #88] @ 92108 <__cxa_atexit@plt+0x860a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #80] @ 9210c <__cxa_atexit@plt+0x860ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + ldr r3, [pc, #32] @ 92110 <__cxa_atexit@plt+0x860b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r9, [r1, r8] │ │ │ │ + strheq r9, [r1, r8] │ │ │ │ + orreq r9, r1, ip, ror r1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmneq r0, r8, lsl #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 921f4 <__cxa_atexit@plt+0x86194> │ │ │ │ + ldr r2, [pc, #248] @ 92230 <__cxa_atexit@plt+0x861d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 921e8 <__cxa_atexit@plt+0x86188> │ │ │ │ + ldr r8, [pc, #220] @ 92234 <__cxa_atexit@plt+0x861d4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldmdb r5, {r9, lr} │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, r8} │ │ │ │ + sub r1, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 92204 <__cxa_atexit@plt+0x861a4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9220c <__cxa_atexit@plt+0x861ac> │ │ │ │ + ldr r1, [pc, #168] @ 92240 <__cxa_atexit@plt+0x861e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #140] @ 92244 <__cxa_atexit@plt+0x861e4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #132] @ 92248 <__cxa_atexit@plt+0x861e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + ldr r7, [pc, #64] @ 9223c <__cxa_atexit@plt+0x861dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 90544 <__cxa_atexit@plt+0x844e4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq sl, r1, r0, lsr #26 │ │ │ │ - orreq fp, r1, r8 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r3, r6 │ │ │ │ + b 92214 <__cxa_atexit@plt+0x861b4> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 92238 <__cxa_atexit@plt+0x861d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmneq r0, ip, lsl #22 │ │ │ │ + cmneq r0, r4, lsr fp │ │ │ │ + strheq r9, [r1, r0] │ │ │ │ + @ instruction: 0x01818fb0 │ │ │ │ + orreq r9, r1, r4, ror r0 │ │ │ │ + ldrsbeq r4, [r0, #-164]! @ 0xffffff5c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [pc, #180] @ 92318 <__cxa_atexit@plt+0x862b8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r6, r8} │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 922f0 <__cxa_atexit@plt+0x86290> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 922f8 <__cxa_atexit@plt+0x86298> │ │ │ │ + ldr r1, [pc, #124] @ 92320 <__cxa_atexit@plt+0x862c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #96] @ 92324 <__cxa_atexit@plt+0x862c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #88] @ 92328 <__cxa_atexit@plt+0x862c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + b 91ac0 <__cxa_atexit@plt+0x85a60> │ │ │ │ + mov r6, r3 │ │ │ │ + b 92300 <__cxa_atexit@plt+0x862a0> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 9231c <__cxa_atexit@plt+0x862bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmneq r0, r0, lsr #20 │ │ │ │ + orreq r8, r1, r4, lsr #31 │ │ │ │ + orreq r8, r1, r4, lsr #29 │ │ │ │ + orreq r8, r1, r8, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 90294 <__cxa_atexit@plt+0x84234> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9237c <__cxa_atexit@plt+0x8631c> │ │ │ │ + ldr lr, [pc, #60] @ 92394 <__cxa_atexit@plt+0x86334> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 92398 <__cxa_atexit@plt+0x86338> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + strdeq r8, [r1, r8] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 905a8 <__cxa_atexit@plt+0x84548> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 905b8 <__cxa_atexit@plt+0x84558> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 923e4 <__cxa_atexit@plt+0x86384> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 923fc <__cxa_atexit@plt+0x8639c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ - beq 905b0 <__cxa_atexit@plt+0x84550> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 92400 <__cxa_atexit@plt+0x863a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r8, r1, r0, lsl #29 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmneq r0, r0, lsr #18 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 92124 <__cxa_atexit@plt+0x860c4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldm r5, {r9, lr} │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 92494 <__cxa_atexit@plt+0x86434> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9249c <__cxa_atexit@plt+0x8643c> │ │ │ │ + ldr r2, [pc, #120] @ 924c0 <__cxa_atexit@plt+0x86460> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add sl, r2, #1 │ │ │ │ + ldr r1, [pc, #112] @ 924c4 <__cxa_atexit@plt+0x86464> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #104] @ 924c8 <__cxa_atexit@plt+0x86468> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r9, [r5, #16] │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + stm r5, {r1, sl} │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r5, #-12]! │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 924a4 <__cxa_atexit@plt+0x86444> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 924bc <__cxa_atexit@plt+0x8645c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r9, lr} │ │ │ │ + str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 90608 <__cxa_atexit@plt+0x845a8> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 90618 <__cxa_atexit@plt+0x845b8> │ │ │ │ + @ instruction: 0x01704894 │ │ │ │ + orreq r8, r1, r0, lsr #26 │ │ │ │ + orreq r8, r1, r4, ror #27 │ │ │ │ + orreq r8, r1, r8, ror #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92514 <__cxa_atexit@plt+0x864b4> │ │ │ │ + ldr r2, [pc, #48] @ 92524 <__cxa_atexit@plt+0x864c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 90610 <__cxa_atexit@plt+0x845b0> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r2, [r8, #12]! │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 90694 <__cxa_atexit@plt+0x84634> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 906a4 <__cxa_atexit@plt+0x84644> │ │ │ │ + orreq r8, r1, r4, asr lr │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9258c <__cxa_atexit@plt+0x8652c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 92598 <__cxa_atexit@plt+0x86538> │ │ │ │ + ldr r5, [pc, #76] @ 925a8 <__cxa_atexit@plt+0x86548> │ │ │ │ + add r5, pc, r5 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 9069c <__cxa_atexit@plt+0x8463c> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r5, [r2] │ │ │ │ + ldr r5, [pc, #64] @ 925ac <__cxa_atexit@plt+0x8654c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3, #4]! │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str r5, [r8, #12]! │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + ldrdeq r8, [r1, ip] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 90850 <__cxa_atexit@plt+0x847f0> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 906f0 <__cxa_atexit@plt+0x84690> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 907a4 <__cxa_atexit@plt+0x84744> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 9071c <__cxa_atexit@plt+0x846bc> │ │ │ │ - ldr r6, [pc, #356] @ 90868 <__cxa_atexit@plt+0x84808> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 90844 <__cxa_atexit@plt+0x847e4> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 906d8 <__cxa_atexit@plt+0x84678> │ │ │ │ - b 907e8 <__cxa_atexit@plt+0x84788> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 90774 <__cxa_atexit@plt+0x84714> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 90774 <__cxa_atexit@plt+0x84714> │ │ │ │ - ldr r6, [pc, #272] @ 90864 <__cxa_atexit@plt+0x84804> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 90844 <__cxa_atexit@plt+0x847e4> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 906d8 <__cxa_atexit@plt+0x84678> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 90844 <__cxa_atexit@plt+0x847e4> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 907b8 <__cxa_atexit@plt+0x84758> │ │ │ │ - ldr r7, [pc, #212] @ 90858 <__cxa_atexit@plt+0x847f8> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 90804 <__cxa_atexit@plt+0x847a4> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 9095c <__cxa_atexit@plt+0x848fc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + ldr r2, [pc, #36] @ 925e4 <__cxa_atexit@plt+0x86584> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ 925e8 <__cxa_atexit@plt+0x86588> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 907f8 <__cxa_atexit@plt+0x84798> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 90818 <__cxa_atexit@plt+0x847b8> │ │ │ │ - ldr r6, [pc, #120] @ 9085c <__cxa_atexit@plt+0x847fc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 90824 <__cxa_atexit@plt+0x847c4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 90844 <__cxa_atexit@plt+0x847e4> │ │ │ │ - ldr r6, [pc, #96] @ 90860 <__cxa_atexit@plt+0x84800> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 90824 <__cxa_atexit@plt+0x847c4> │ │ │ │ + @ instruction: 0x01818b90 │ │ │ │ + orreq r8, r1, r0, lsl #23 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92638 <__cxa_atexit@plt+0x865d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 92640 <__cxa_atexit@plt+0x865e0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 92644 <__cxa_atexit@plt+0x865e4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r8, r1, r8, lsr #22 │ │ │ │ + orreq r8, r1, r8, lsr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 92704 <__cxa_atexit@plt+0x866a4> │ │ │ │ + ldr r3, [pc, #184] @ 92720 <__cxa_atexit@plt+0x866c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 926e8 <__cxa_atexit@plt+0x86688> │ │ │ │ + ldr r3, [pc, #164] @ 92724 <__cxa_atexit@plt+0x866c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 926f8 <__cxa_atexit@plt+0x86698> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9270c <__cxa_atexit@plt+0x866ac> │ │ │ │ + ldr lr, [pc, #120] @ 92728 <__cxa_atexit@plt+0x866c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 9272c <__cxa_atexit@plt+0x866cc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 9077c <__cxa_atexit@plt+0x8471c> │ │ │ │ - ldr r6, [pc, #48] @ 90854 <__cxa_atexit@plt+0x847f4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 90844 <__cxa_atexit@plt+0x847e4> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + ldrdeq r8, [r1, r4] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 908ac <__cxa_atexit@plt+0x8484c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 908c0 <__cxa_atexit@plt+0x84860> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r3, [pc, #136] @ 927c8 <__cxa_atexit@plt+0x86768> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 908b8 <__cxa_atexit@plt+0x84858> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 927b0 <__cxa_atexit@plt+0x86750> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 927b8 <__cxa_atexit@plt+0x86758> │ │ │ │ + ldr lr, [pc, #92] @ 927cc <__cxa_atexit@plt+0x8676c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 927d0 <__cxa_atexit@plt+0x86770> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq r8, r1, r4, lsl fp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92834 <__cxa_atexit@plt+0x867d4> │ │ │ │ + ldr r2, [pc, #72] @ 92840 <__cxa_atexit@plt+0x867e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 92844 <__cxa_atexit@plt+0x867e4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq r8, r1, r8, lsl #21 │ │ │ │ + ldrsbeq r4, [r0, #-52]! @ 0xffffffcc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 928b4 <__cxa_atexit@plt+0x86854> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 928c0 <__cxa_atexit@plt+0x86860> │ │ │ │ + ldr lr, [pc, #84] @ 928d0 <__cxa_atexit@plt+0x86870> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 928d4 <__cxa_atexit@plt+0x86874> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 928d8 <__cxa_atexit@plt+0x86878> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0x018188b4 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq r0, r0, asr #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 90904 <__cxa_atexit@plt+0x848a4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 90918 <__cxa_atexit@plt+0x848b8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 90910 <__cxa_atexit@plt+0x848b0> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + bne 92900 <__cxa_atexit@plt+0x868a0> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ bic r7, r7, #3 │ │ │ │ + b 92908 <__cxa_atexit@plt+0x868a8> │ │ │ │ + ldr r7, [pc, #12] @ 92914 <__cxa_atexit@plt+0x868b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 90990 <__cxa_atexit@plt+0x84930> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 909dc <__cxa_atexit@plt+0x8497c> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 909cc <__cxa_atexit@plt+0x8496c> │ │ │ │ - b 909e8 <__cxa_atexit@plt+0x84988> │ │ │ │ - ldr r3, [pc, #60] @ 909d4 <__cxa_atexit@plt+0x84974> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 909cc <__cxa_atexit@plt+0x8496c> │ │ │ │ - ldr r3, [pc, #40] @ 909d8 <__cxa_atexit@plt+0x84978> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + orreq r8, r1, r0, lsr fp │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 92964 <__cxa_atexit@plt+0x86904> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 9296c <__cxa_atexit@plt+0x8690c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 92970 <__cxa_atexit@plt+0x86910> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - @ instruction: 0x0181a7b8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 90a30 <__cxa_atexit@plt+0x849d0> │ │ │ │ - ldr r2, [pc, #396] @ 90b94 <__cxa_atexit@plt+0x84b34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ + strdeq r8, [r1, ip] │ │ │ │ + strdeq r8, [r1, ip] │ │ │ │ + @ instruction: 0xfffffa8c │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ + @ instruction: 0x01704390 │ │ │ │ + andeq r0, r6, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 92a04 <__cxa_atexit@plt+0x869a4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92a0c <__cxa_atexit@plt+0x869ac> │ │ │ │ + ldr r2, [pc, #124] @ 92a30 <__cxa_atexit@plt+0x869d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - beq 90aec <__cxa_atexit@plt+0x84a8c> │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r2, [pc, #100] @ 92a34 <__cxa_atexit@plt+0x869d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #92] @ 92a38 <__cxa_atexit@plt+0x869d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + str r8, [r5, #28] │ │ │ │ + str sl, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 92a14 <__cxa_atexit@plt+0x869b4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 92a2c <__cxa_atexit@plt+0x869cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, lsr #6 │ │ │ │ + @ instruction: 0x01818894 │ │ │ │ + @ instruction: 0x01818798 │ │ │ │ + orreq r8, r1, ip, asr r8 │ │ │ │ + str r8, [sp, #8] │ │ │ │ + ldr r3, [pc, #584] @ 92c90 <__cxa_atexit@plt+0x86c30> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add ip, r3, #1 │ │ │ │ + ldr fp, [pc, #576] @ 92c94 <__cxa_atexit@plt+0x86c34> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r3, [pc, #572] @ 92c98 <__cxa_atexit@plt+0x86c38> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, #0 │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 92bcc <__cxa_atexit@plt+0x86b6c> │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ + sub r2, r3, #1 │ │ │ │ + add r3, r1, r2 │ │ │ │ + add r3, r0, r3, lsl #2 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + and r1, r9, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq 92ae0 <__cxa_atexit@plt+0x86a80> │ │ │ │ + str r9, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 90aa0 <__cxa_atexit@plt+0x84a40> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 90af8 <__cxa_atexit@plt+0x84a98> │ │ │ │ - ldr r3, [pc, #296] @ 90b84 <__cxa_atexit@plt+0x84b24> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 90b48 <__cxa_atexit@plt+0x84ae8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90b50 <__cxa_atexit@plt+0x84af0> │ │ │ │ - ldr r2, [pc, #264] @ 90b88 <__cxa_atexit@plt+0x84b28> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ + str r2, [r5, #20] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, sl │ │ │ │ + add r2, lr, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 92c3c <__cxa_atexit@plt+0x86bdc> │ │ │ │ + str fp, [lr, #4] │ │ │ │ + str r3, [lr, #8] │ │ │ │ + str r8, [lr, #12] │ │ │ │ + add r3, lr, #6 │ │ │ │ + str ip, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + add sl, sl, #12 │ │ │ │ + b 92a64 <__cxa_atexit@plt+0x86a04> │ │ │ │ + ldr lr, [r9, #2] │ │ │ │ + ldr r0, [r9, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #428] @ 92ca0 <__cxa_atexit@plt+0x86c40> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + str r0, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 90b60 <__cxa_atexit@plt+0x84b00> │ │ │ │ - mov r7, r3 │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r3, [pc, #228] @ 90b8c <__cxa_atexit@plt+0x84b2c> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 90b48 <__cxa_atexit@plt+0x84ae8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90b50 <__cxa_atexit@plt+0x84af0> │ │ │ │ - ldr r2, [pc, #196] @ 90b90 <__cxa_atexit@plt+0x84b30> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + beq 92c10 <__cxa_atexit@plt+0x86bb0> │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [pc, #392] @ 92ca4 <__cxa_atexit@plt+0x86c44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + ldr r7, [r2, #24] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r3, [r2, #24] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 92c28 <__cxa_atexit@plt+0x86bc8> │ │ │ │ + add r3, r6, sl │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 92c78 <__cxa_atexit@plt+0x86c18> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r9, [r5, #28] │ │ │ │ + str ip, [r5, #12] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [pc, #308] @ 92ca8 <__cxa_atexit@plt+0x86c48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 90b60 <__cxa_atexit@plt+0x84b00> │ │ │ │ - mov r7, r3 │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - beq 90b6c <__cxa_atexit@plt+0x84b0c> │ │ │ │ - ldr r3, [pc, #116] @ 90b78 <__cxa_atexit@plt+0x84b18> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 90b48 <__cxa_atexit@plt+0x84ae8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90b50 <__cxa_atexit@plt+0x84af0> │ │ │ │ - ldr r2, [pc, #84] @ 90b7c <__cxa_atexit@plt+0x84b1c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + add r2, r3, #21 │ │ │ │ + add sl, r3, #46 @ 0x2e │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r1, [r3, #40] @ 0x28 │ │ │ │ + str fp, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + add r0, r3, #34 @ 0x22 │ │ │ │ + str r0, [r6] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + ldr r1, [sp, #4] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + ldr r1, [pc, #252] @ 92cac <__cxa_atexit@plt+0x86c4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + ldr r1, [sp] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + str fp, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + b 92a60 <__cxa_atexit@plt+0x86a00> │ │ │ │ + str r9, [r5, #32] │ │ │ │ + add r3, r6, sl │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92c60 <__cxa_atexit@plt+0x86c00> │ │ │ │ + ldr r2, [pc, #200] @ 92cb4 <__cxa_atexit@plt+0x86c54> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 90b60 <__cxa_atexit@plt+0x84b00> │ │ │ │ + ldr r1, [pc, #196] @ 92cb8 <__cxa_atexit@plt+0x86c58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r6] │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + add r8, r3, #6 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 10a75a0 <__cxa_atexit@plt+0x109b540> │ │ │ │ + add r6, r6, sl │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + add r6, r6, sl │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 90b80 <__cxa_atexit@plt+0x84b20> │ │ │ │ + ldr r7, [pc, #88] @ 92c9c <__cxa_atexit@plt+0x86c3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r9 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #72] @ 92cb0 <__cxa_atexit@plt+0x86c50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 92c54 <__cxa_atexit@plt+0x86bf4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r8, [r1, r0] │ │ │ │ + orreq r8, r1, ip, lsl #14 │ │ │ │ + orreq r8, r1, ip, lsl #14 │ │ │ │ + andeq r0, r0, r8, asr #8 │ │ │ │ + andeq r0, r0, ip, lsr #7 │ │ │ │ + muleq r0, r4, r4 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + strdeq r8, [r1, r0] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmneq r0, r4, asr r0 │ │ │ │ + andeq r2, r0, r9, lsl #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92d0c <__cxa_atexit@plt+0x86cac> │ │ │ │ + ldr r2, [pc, #60] @ 92d24 <__cxa_atexit@plt+0x86cc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 90a08 <__cxa_atexit@plt+0x849a8> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90c00 <__cxa_atexit@plt+0x84ba0> │ │ │ │ - ldr r3, [pc, #48] @ 90c10 <__cxa_atexit@plt+0x84bb0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r1, [pc, #56] @ 92d28 <__cxa_atexit@plt+0x86cc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 10a75a0 <__cxa_atexit@plt+0x109b540> │ │ │ │ + ldr r3, [pc, #24] @ 92d2c <__cxa_atexit@plt+0x86ccc> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #8 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff7ec │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + cmneq r0, r0, ror #31 │ │ │ │ + andeq r2, r0, r9, lsl #30 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 92d7c <__cxa_atexit@plt+0x86d1c> │ │ │ │ + ldr r2, [pc, #48] @ 92d88 <__cxa_atexit@plt+0x86d28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #44] @ 92d8c <__cxa_atexit@plt+0x86d2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, r7 │ │ │ │ + b 10a46b0 <__cxa_atexit@plt+0x1098650> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff7d8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq r0, r0, lsl #31 │ │ │ │ + andeq r1, r0, r8, lsl #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ 92db4 <__cxa_atexit@plt+0x86d54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, r7 │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + cmneq r0, r8, asr pc │ │ │ │ + andeq r0, r0, r7, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 92e44 <__cxa_atexit@plt+0x86de4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 92e74 <__cxa_atexit@plt+0x86e14> │ │ │ │ + ldr lr, [pc, #160] @ 92e8c <__cxa_atexit@plt+0x86e2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + sub r2, r3, #6 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 90c08 <__cxa_atexit@plt+0x84ba8> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #120] @ 92e90 <__cxa_atexit@plt+0x86e30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #92] @ 92e94 <__cxa_atexit@plt+0x86e34> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 92e68 <__cxa_atexit@plt+0x86e08> │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + ldr r7, [pc, #52] @ 92e84 <__cxa_atexit@plt+0x86e24> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 92e88 <__cxa_atexit@plt+0x86e28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8b938 <__cxa_atexit@plt+0x7f8d8> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r1, r8, lsl r3 │ │ │ │ + ldrdeq r8, [r1, r4] │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + orreq r8, r1, r8, asr #6 │ │ │ │ + orreq r8, r1, r0, lsl #8 │ │ │ │ + cmneq r0, r8, ror lr │ │ │ │ + andeq r0, r0, r9, lsl #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #228] @ 92f94 <__cxa_atexit@plt+0x86f34> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ str r3, [r5, #20] │ │ │ │ - bne 90c5c <__cxa_atexit@plt+0x84bfc> │ │ │ │ - ldr r3, [pc, #48] @ 90c6c <__cxa_atexit@plt+0x84c0c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 90c64 <__cxa_atexit@plt+0x84c04> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 92f74 <__cxa_atexit@plt+0x86f14> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 92f80 <__cxa_atexit@plt+0x86f20> │ │ │ │ + ldr r8, [pc, #176] @ 92f98 <__cxa_atexit@plt+0x86f38> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #172] @ 92f9c <__cxa_atexit@plt+0x86f3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + ldr r9, [r5, #32] │ │ │ │ + sub r0, r3, #6 │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + sub r8, r3, #31 │ │ │ │ + ldr r0, [pc, #116] @ 92fa0 <__cxa_atexit@plt+0x86f40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + add r2, r6, #44 @ 0x2c │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r2, [pc, #80] @ 92fa4 <__cxa_atexit@plt+0x86f44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #20 │ │ │ │ + stm lr, {r2, r6, ip} │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + orreq r8, r1, r8, asr #6 │ │ │ │ + orreq r8, r1, r4, lsr r2 │ │ │ │ + orreq r8, r1, ip, asr #6 │ │ │ │ + cmneq r0, r8, ror #26 │ │ │ │ + andeq r1, r0, sl, lsl #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, fp │ │ │ │ + mov r3, r6 │ │ │ │ + mov fp, r4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 93060 <__cxa_atexit@plt+0x87000> │ │ │ │ + ldr lr, [pc, #156] @ 93074 <__cxa_atexit@plt+0x87014> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #152] @ 93078 <__cxa_atexit@plt+0x87018> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r0, [sp] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + ldr r9, [r5, #36] @ 0x24 │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r0, [r5, #24] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub r4, r6, #31 │ │ │ │ + ldr r0, [pc, #96] @ 9307c <__cxa_atexit@plt+0x8701c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + add r2, r3, #44 @ 0x2c │ │ │ │ + stm r2, {r0, sl, lr} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + ldr r2, [sp] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + ldr r2, [pc, #60] @ 93080 <__cxa_atexit@plt+0x87020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r2, r3, ip} │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r4, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [fp, #828] @ 0x33c │ │ │ │ + mov r4, fp │ │ │ │ + mov fp, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff944 │ │ │ │ + orreq r8, r1, r8, asr r2 │ │ │ │ + orreq r8, r1, r4, asr #2 │ │ │ │ + orreq r8, r1, ip, asr r2 │ │ │ │ + cmneq r0, ip, lsl #25 │ │ │ │ + andeq r0, r0, r9, lsl #26 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 930f0 <__cxa_atexit@plt+0x87090> │ │ │ │ + ldr lr, [pc, #92] @ 9310c <__cxa_atexit@plt+0x870ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [pc, #88] @ 93110 <__cxa_atexit@plt+0x870b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r0, [pc, #80] @ 93114 <__cxa_atexit@plt+0x870b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + sub r2, r6, #6 │ │ │ │ + str r2, [r5, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90cd8 <__cxa_atexit@plt+0x84c78> │ │ │ │ - ldr r3, [pc, #48] @ 90ce8 <__cxa_atexit@plt+0x84c88> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + ldr r3, [pc, #32] @ 93118 <__cxa_atexit@plt+0x870b8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r8, [r1, r0] │ │ │ │ + strheq r8, [r1, r0] │ │ │ │ + orreq r8, r1, r4, ror r1 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + cmneq r0, r8, lsl ip │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 931fc <__cxa_atexit@plt+0x8719c> │ │ │ │ + ldr r2, [pc, #248] @ 93238 <__cxa_atexit@plt+0x871d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 90ce0 <__cxa_atexit@plt+0x84c80> │ │ │ │ - b 906b0 <__cxa_atexit@plt+0x84650> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 931f0 <__cxa_atexit@plt+0x87190> │ │ │ │ + ldr r8, [pc, #220] @ 9323c <__cxa_atexit@plt+0x871dc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldmdb r5, {r9, lr} │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmda r5, {r0, r3, r8} │ │ │ │ + sub r1, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 9320c <__cxa_atexit@plt+0x871ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 93214 <__cxa_atexit@plt+0x871b4> │ │ │ │ + ldr r1, [pc, #168] @ 93248 <__cxa_atexit@plt+0x871e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r9, [r5, #-36]! @ 0xffffffdc │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #140] @ 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #132] @ 93250 <__cxa_atexit@plt+0x871f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 90d18 <__cxa_atexit@plt+0x84cb8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r7, [pc, #64] @ 93244 <__cxa_atexit@plt+0x871e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 9321c <__cxa_atexit@plt+0x871bc> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 93240 <__cxa_atexit@plt+0x871e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmneq r0, ip, lsl fp │ │ │ │ + cmneq r0, r4, asr #22 │ │ │ │ + orreq r8, r1, r8, lsr #1 │ │ │ │ + orreq r7, r1, r8, lsr #31 │ │ │ │ + orreq r8, r1, ip, rrx │ │ │ │ + cmneq r0, r4, ror #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [pc, #180] @ 93320 <__cxa_atexit@plt+0x872c0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - orreq sl, r1, ip, ror #8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 8fc30 <__cxa_atexit@plt+0x83bd0> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + str r1, [r5] │ │ │ │ + stmib r5, {r0, r6, r8} │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 932f8 <__cxa_atexit@plt+0x87298> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 93300 <__cxa_atexit@plt+0x872a0> │ │ │ │ + ldr r1, [pc, #124] @ 93328 <__cxa_atexit@plt+0x872c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r2, [r5, #28] │ │ │ │ + ldr r1, [pc, #96] @ 9332c <__cxa_atexit@plt+0x872cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [pc, #88] @ 93330 <__cxa_atexit@plt+0x872d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 93308 <__cxa_atexit@plt+0x872a8> │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 93324 <__cxa_atexit@plt+0x872c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, lr} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + cmneq r0, r0, lsr sl │ │ │ │ + strexeq r7, ip, [r1] │ │ │ │ + @ instruction: 0x01817e9c │ │ │ │ + orreq r7, r1, r0, ror #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 90dc0 <__cxa_atexit@plt+0x84d60> │ │ │ │ - ldr r8, [pc, #76] @ 90dd8 <__cxa_atexit@plt+0x84d78> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 90ddc <__cxa_atexit@plt+0x84d7c> │ │ │ │ + bcc 93384 <__cxa_atexit@plt+0x87324> │ │ │ │ + ldr lr, [pc, #60] @ 9339c <__cxa_atexit@plt+0x8733c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 90de0 <__cxa_atexit@plt+0x84d80> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ 933a0 <__cxa_atexit@plt+0x87340> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sl, r1, r0, asr #13 │ │ │ │ - orreq sl, r1, r8, asr #7 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + strdeq r7, [r1, r0] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 90e2c <__cxa_atexit@plt+0x84dcc> │ │ │ │ - ldr r3, [pc, #48] @ 90e3c <__cxa_atexit@plt+0x84ddc> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 933ec <__cxa_atexit@plt+0x8738c> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 93404 <__cxa_atexit@plt+0x873a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 93408 <__cxa_atexit@plt+0x873a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 90e34 <__cxa_atexit@plt+0x84dd4> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #404] @ 91000 <__cxa_atexit@plt+0x84fa0> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 90e88 <__cxa_atexit@plt+0x84e28> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 90f3c <__cxa_atexit@plt+0x84edc> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 90eb4 <__cxa_atexit@plt+0x84e54> │ │ │ │ - ldr r6, [pc, #380] @ 91018 <__cxa_atexit@plt+0x84fb8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 90f8c <__cxa_atexit@plt+0x84f2c> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 90e70 <__cxa_atexit@plt+0x84e10> │ │ │ │ - b 90f80 <__cxa_atexit@plt+0x84f20> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 90f0c <__cxa_atexit@plt+0x84eac> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 90f0c <__cxa_atexit@plt+0x84eac> │ │ │ │ - ldr r6, [pc, #296] @ 91014 <__cxa_atexit@plt+0x84fb4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 90f8c <__cxa_atexit@plt+0x84f2c> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 90e70 <__cxa_atexit@plt+0x84e10> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 90f8c <__cxa_atexit@plt+0x84f2c> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 90f50 <__cxa_atexit@plt+0x84ef0> │ │ │ │ - ldr r7, [pc, #236] @ 91008 <__cxa_atexit@plt+0x84fa8> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r1, r8, ror lr │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + cmneq r0, r0, lsr r9 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + b 9312c <__cxa_atexit@plt+0x870cc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93488 <__cxa_atexit@plt+0x87428> │ │ │ │ + ldr r2, [pc, #104] @ 934a4 <__cxa_atexit@plt+0x87444> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 934a8 <__cxa_atexit@plt+0x87448> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93490 <__cxa_atexit@plt+0x87430> │ │ │ │ + ldr r7, [pc, #68] @ 934ac <__cxa_atexit@plt+0x8744c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 90fc0 <__cxa_atexit@plt+0x84f60> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9347c <__cxa_atexit@plt+0x8741c> │ │ │ │ mov r7, r8 │ │ │ │ - b 9110c <__cxa_atexit@plt+0x850ac> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 90f98 <__cxa_atexit@plt+0x84f38> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 90fd4 <__cxa_atexit@plt+0x84f74> │ │ │ │ - ldr r6, [pc, #144] @ 9100c <__cxa_atexit@plt+0x84fac> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 90fe0 <__cxa_atexit@plt+0x84f80> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #112] @ 91010 <__cxa_atexit@plt+0x84fb0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - beq 90f8c <__cxa_atexit@plt+0x84f2c> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ + b 93558 <__cxa_atexit@plt+0x874f8> │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 90f14 <__cxa_atexit@plt+0x84eb4> │ │ │ │ - ldr r6, [pc, #36] @ 91004 <__cxa_atexit@plt+0x84fa4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 90f8c <__cxa_atexit@plt+0x84f2c> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 9105c <__cxa_atexit@plt+0x84ffc> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 91070 <__cxa_atexit@plt+0x85010> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 91068 <__cxa_atexit@plt+0x85008> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 910b4 <__cxa_atexit@plt+0x85054> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 910c8 <__cxa_atexit@plt+0x85068> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 910c0 <__cxa_atexit@plt+0x85060> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 934b0 <__cxa_atexit@plt+0x87450> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r7, [r1, r4] │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + cmneq r0, ip, lsl #18 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 934e8 <__cxa_atexit@plt+0x87488> │ │ │ │ + ldr r2, [pc, #28] @ 934f4 <__cxa_atexit@plt+0x87494> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + orreq r7, r1, r8, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93538 <__cxa_atexit@plt+0x874d8> │ │ │ │ + ldr r7, [pc, #48] @ 93548 <__cxa_atexit@plt+0x874e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9352c <__cxa_atexit@plt+0x874cc> │ │ │ │ + mov r7, r8 │ │ │ │ + b 93558 <__cxa_atexit@plt+0x874f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9354c <__cxa_atexit@plt+0x874ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq r0, r4, ror #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 91140 <__cxa_atexit@plt+0x850e0> │ │ │ │ + bne 9361c <__cxa_atexit@plt+0x875bc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 9118c <__cxa_atexit@plt+0x8512c> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r1, [pc, #220] @ 93654 <__cxa_atexit@plt+0x875f4> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 9117c <__cxa_atexit@plt+0x8511c> │ │ │ │ - b 91198 <__cxa_atexit@plt+0x85138> │ │ │ │ - ldr r3, [pc, #60] @ 91184 <__cxa_atexit@plt+0x85124> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9117c <__cxa_atexit@plt+0x8511c> │ │ │ │ - ldr r3, [pc, #40] @ 91188 <__cxa_atexit@plt+0x85128> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93634 <__cxa_atexit@plt+0x875d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 93640 <__cxa_atexit@plt+0x875e0> │ │ │ │ + ldr lr, [pc, #184] @ 9365c <__cxa_atexit@plt+0x875fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr ip, [r2, #4]! │ │ │ │ + ldr r5, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r8, [pc, #156] @ 93660 <__cxa_atexit@plt+0x87600> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str r5, [r6, #8] │ │ │ │ + ldr lr, [pc, #148] @ 93664 <__cxa_atexit@plt+0x87604> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r5, r6 │ │ │ │ + str lr, [r5, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #136] @ 93668 <__cxa_atexit@plt+0x87608> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #12]! │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r5, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + sub r8, r3, #30 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #52] @ 93658 <__cxa_atexit@plt+0x875f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + mov r8, r7 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - orreq sl, r1, r8 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + orreq r7, r1, r4, asr #22 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + @ instruction: 0x01817b9c │ │ │ │ + orreq r7, r1, ip, ror #23 │ │ │ │ + orreq r7, r1, r8, ror #26 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 911e0 <__cxa_atexit@plt+0x85180> │ │ │ │ - ldr r2, [pc, #396] @ 91344 <__cxa_atexit@plt+0x852e4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 936f8 <__cxa_atexit@plt+0x87698> │ │ │ │ + ldr r2, [pc, #116] @ 93704 <__cxa_atexit@plt+0x876a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ str r2, [r3, #4]! │ │ │ │ - beq 9129c <__cxa_atexit@plt+0x8523c> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 91250 <__cxa_atexit@plt+0x851f0> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 912a8 <__cxa_atexit@plt+0x85248> │ │ │ │ - ldr r3, [pc, #296] @ 91334 <__cxa_atexit@plt+0x852d4> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 912f8 <__cxa_atexit@plt+0x85298> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91300 <__cxa_atexit@plt+0x852a0> │ │ │ │ - ldr r2, [pc, #264] @ 91338 <__cxa_atexit@plt+0x852d8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 91310 <__cxa_atexit@plt+0x852b0> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r8, [pc, #92] @ 93708 <__cxa_atexit@plt+0x876a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr lr, [pc, #88] @ 9370c <__cxa_atexit@plt+0x876ac> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + mov r0, r3 │ │ │ │ + str lr, [r0, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #76] @ 93710 <__cxa_atexit@plt+0x876b0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ mov r7, r3 │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r3, [pc, #228] @ 9133c <__cxa_atexit@plt+0x852dc> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + str lr, [r7, #12]! │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r3, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r3, #56] @ 0x38 │ │ │ │ + add lr, r3, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + str r7, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + sub r8, r6, #30 │ │ │ │ + bx ip │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0x01817ab4 │ │ │ │ + orreq r7, r1, r8, lsl #22 │ │ │ │ + orreq r7, r1, r4, lsl #25 │ │ │ │ + cmneq r0, ip, lsl #13 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9376c <__cxa_atexit@plt+0x8770c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 93764 <__cxa_atexit@plt+0x87704> │ │ │ │ + ldr r3, [pc, #44] @ 93774 <__cxa_atexit@plt+0x87714> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 912f8 <__cxa_atexit@plt+0x85298> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91300 <__cxa_atexit@plt+0x852a0> │ │ │ │ - ldr r2, [pc, #196] @ 91340 <__cxa_atexit@plt+0x852e0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 91310 <__cxa_atexit@plt+0x852b0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ + ldr r2, [pc, #40] @ 93778 <__cxa_atexit@plt+0x87718> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 137cf14 <__cxa_atexit@plt+0x1370eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r8, asr #12 │ │ │ │ + orreq r7, r1, r8, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 937ac <__cxa_atexit@plt+0x8774c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 937b4 <__cxa_atexit@plt+0x87754> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - beq 9131c <__cxa_atexit@plt+0x852bc> │ │ │ │ - ldr r3, [pc, #116] @ 91328 <__cxa_atexit@plt+0x852c8> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 912f8 <__cxa_atexit@plt+0x85298> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91300 <__cxa_atexit@plt+0x852a0> │ │ │ │ - ldr r2, [pc, #84] @ 9132c <__cxa_atexit@plt+0x852cc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + orreq r7, r1, r0, lsr #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93804 <__cxa_atexit@plt+0x877a4> │ │ │ │ + ldr r2, [pc, #56] @ 9380c <__cxa_atexit@plt+0x877ac> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 91310 <__cxa_atexit@plt+0x852b0> │ │ │ │ - mov r7, r3 │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 93810 <__cxa_atexit@plt+0x877b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 93814 <__cxa_atexit@plt+0x877b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq r0, r8, ror lr │ │ │ │ + orreq r7, r1, ip, asr r9 │ │ │ │ + orreq r7, r1, r4, asr r9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93880 <__cxa_atexit@plt+0x87820> │ │ │ │ + ldr r2, [pc, #104] @ 9389c <__cxa_atexit@plt+0x8783c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #96] @ 938a0 <__cxa_atexit@plt+0x87840> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 93888 <__cxa_atexit@plt+0x87828> │ │ │ │ + ldr r7, [pc, #68] @ 938a4 <__cxa_atexit@plt+0x87844> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq 93874 <__cxa_atexit@plt+0x87814> │ │ │ │ + mov r7, r8 │ │ │ │ + b 93558 <__cxa_atexit@plt+0x874f8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 91330 <__cxa_atexit@plt+0x852d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 911b8 <__cxa_atexit@plt+0x85158> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + ldr r7, [pc, #24] @ 938a8 <__cxa_atexit@plt+0x87848> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + strdeq r7, [r1, ip] │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + cmneq r0, r4, lsl r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 938e0 <__cxa_atexit@plt+0x87880> │ │ │ │ + ldr r2, [pc, #28] @ 938ec <__cxa_atexit@plt+0x8788c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 16166a4 <__cxa_atexit@plt+0x160a644> │ │ │ │ + ldrdeq r7, [r1, r0] │ │ │ │ + cmneq r0, r0, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9397c <__cxa_atexit@plt+0x8791c> │ │ │ │ + ldr r2, [pc, #116] @ 93984 <__cxa_atexit@plt+0x87924> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #108] @ 93988 <__cxa_atexit@plt+0x87928> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 93954 <__cxa_atexit@plt+0x878f4> │ │ │ │ + ldr r2, [pc, #84] @ 9398c <__cxa_atexit@plt+0x8792c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 913b0 <__cxa_atexit@plt+0x85350> │ │ │ │ - ldr r3, [pc, #48] @ 913c0 <__cxa_atexit@plt+0x85360> │ │ │ │ - mov r2, r7 │ │ │ │ + beq 93960 <__cxa_atexit@plt+0x87900> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 9396c <__cxa_atexit@plt+0x8790c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #28] @ 93990 <__cxa_atexit@plt+0x87930> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r7, r1, r0, lsr #16 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + cmneq r0, r4, asr #8 │ │ │ │ + cmneq r0, ip, lsl r4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #64] @ 939e8 <__cxa_atexit@plt+0x87988> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 913b8 <__cxa_atexit@plt+0x85358> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq 939cc <__cxa_atexit@plt+0x8796c> │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 939d8 <__cxa_atexit@plt+0x87978> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9140c <__cxa_atexit@plt+0x853ac> │ │ │ │ - ldr r3, [pc, #48] @ 9141c <__cxa_atexit@plt+0x853bc> │ │ │ │ - mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 939ec <__cxa_atexit@plt+0x8798c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + ldrsbeq r3, [r0, #-56]! @ 0xffffffc8 │ │ │ │ + cmneq r0, r0, asr #7 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 93a18 <__cxa_atexit@plt+0x879b8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq r0, r8, lsr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 93aac <__cxa_atexit@plt+0x87a4c> │ │ │ │ + ldr lr, [pc, #124] @ 93ab8 <__cxa_atexit@plt+0x87a58> │ │ │ │ + add lr, pc, lr │ │ │ │ + add r2, r7, #8 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + ldr r8, [pc, #112] @ 93abc <__cxa_atexit@plt+0x87a5c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r0, r1, r8} │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq 93a98 <__cxa_atexit@plt+0x87a38> │ │ │ │ + ldr r1, [pc, #84] @ 93ac0 <__cxa_atexit@plt+0x87a60> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r2, #3] │ │ │ │ + str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 91414 <__cxa_atexit@plt+0x853b4> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 93aa4 <__cxa_atexit@plt+0x87a44> │ │ │ │ + ldr r2, [pc, #64] @ 93ac4 <__cxa_atexit@plt+0x87a64> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strdeq r7, [r1, r0] │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91488 <__cxa_atexit@plt+0x85428> │ │ │ │ - ldr r3, [pc, #48] @ 91498 <__cxa_atexit@plt+0x85438> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #52] @ 93b0c <__cxa_atexit@plt+0x87aac> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 91490 <__cxa_atexit@plt+0x85430> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 93b04 <__cxa_atexit@plt+0x87aa4> │ │ │ │ + ldr r3, [pc, #32] @ 93b10 <__cxa_atexit@plt+0x87ab0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 914c8 <__cxa_atexit@plt+0x85468> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ 93b38 <__cxa_atexit@plt+0x87ad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - @ instruction: 0x01819cbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 91524 <__cxa_atexit@plt+0x854c4> │ │ │ │ - ldr r2, [pc, #160] @ 915a4 <__cxa_atexit@plt+0x85544> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 91578 <__cxa_atexit@plt+0x85518> │ │ │ │ - mov r7, r3 │ │ │ │ - b 915b8 <__cxa_atexit@plt+0x85558> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 91584 <__cxa_atexit@plt+0x85524> │ │ │ │ - ldr lr, [pc, #104] @ 915a8 <__cxa_atexit@plt+0x85548> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 915ac <__cxa_atexit@plt+0x8554c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + bne 93b7c <__cxa_atexit@plt+0x87b1c> │ │ │ │ + ldr r3, [pc, #36] @ 93b88 <__cxa_atexit@plt+0x87b28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 915a0 <__cxa_atexit@plt+0x85540> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r9, r1, ip, lsl #30 │ │ │ │ - orreq r9, r1, ip, lsl #24 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 915f0 <__cxa_atexit@plt+0x85590> │ │ │ │ - ldr r3, [pc, #360] @ 91740 <__cxa_atexit@plt+0x856e0> │ │ │ │ - tst r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #88] @ 93bf8 <__cxa_atexit@plt+0x87b98> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 916f0 <__cxa_atexit@plt+0x85690> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 9161c <__cxa_atexit@plt+0x855bc> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 916dc <__cxa_atexit@plt+0x8567c> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 916bc <__cxa_atexit@plt+0x8565c> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 916d0 <__cxa_atexit@plt+0x85670> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 91708 <__cxa_atexit@plt+0x856a8> │ │ │ │ - ldr r0, [pc, #208] @ 9172c <__cxa_atexit@plt+0x856cc> │ │ │ │ - ldr sl, [pc, #208] @ 91730 <__cxa_atexit@plt+0x856d0> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 91734 <__cxa_atexit@plt+0x856d4> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 916f8 <__cxa_atexit@plt+0x85698> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 91774 <__cxa_atexit@plt+0x85714> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 91b4c <__cxa_atexit@plt+0x85aec> │ │ │ │ - ldr r3, [pc, #88] @ 9173c <__cxa_atexit@plt+0x856dc> │ │ │ │ - tst r7, #3 │ │ │ │ + str r8, [r5, #8] │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq 93be4 <__cxa_atexit@plt+0x87b84> │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 93bec <__cxa_atexit@plt+0x87b8c> │ │ │ │ + ldr r3, [pc, #48] @ 93bfc <__cxa_atexit@plt+0x87b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - bne 915e4 <__cxa_atexit@plt+0x85584> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 91738 <__cxa_atexit@plt+0x856d8> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - orreq r9, r1, r4, ror #27 │ │ │ │ - ldrdeq r9, [r1, r0] │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 919a0 <__cxa_atexit@plt+0x85940> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 91844 <__cxa_atexit@plt+0x857e4> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 91900 <__cxa_atexit@plt+0x858a0> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 9189c <__cxa_atexit@plt+0x8583c> │ │ │ │ - ldr r2, [pc, #500] @ 919d8 <__cxa_atexit@plt+0x85978> │ │ │ │ - ldr r3, [pc, #500] @ 919dc <__cxa_atexit@plt+0x8597c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + str r8, [r5] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 93c40 <__cxa_atexit@plt+0x87be0> │ │ │ │ + ldr r3, [pc, #36] @ 93c4c <__cxa_atexit@plt+0x87bec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + cmneq r0, ip, asr r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 93cdc <__cxa_atexit@plt+0x87c7c> │ │ │ │ + ldr r2, [pc, #112] @ 93cec <__cxa_atexit@plt+0x87c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 919e0 <__cxa_atexit@plt+0x85980> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 91984 <__cxa_atexit@plt+0x85924> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr lr, [pc, #408] @ 919e4 <__cxa_atexit@plt+0x85984> │ │ │ │ - ldr r3, [pc, #408] @ 919e8 <__cxa_atexit@plt+0x85988> │ │ │ │ - sub r0, r6, #15 │ │ │ │ + ldr lr, [pc, #108] @ 93cf0 <__cxa_atexit@plt+0x87c90> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 919ec <__cxa_atexit@plt+0x8598c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 91974 <__cxa_atexit@plt+0x85914> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 91968 <__cxa_atexit@plt+0x85908> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 91900 <__cxa_atexit@plt+0x858a0> │ │ │ │ - ldr lr, [pc, #272] @ 919c0 <__cxa_atexit@plt+0x85960> │ │ │ │ - ldr r3, [pc, #272] @ 919c4 <__cxa_atexit@plt+0x85964> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 919c8 <__cxa_atexit@plt+0x85968> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 91974 <__cxa_atexit@plt+0x85914> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 91968 <__cxa_atexit@plt+0x85908> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r9, [pc, #96] @ 93cf4 <__cxa_atexit@plt+0x87c94> │ │ │ │ + add r9, pc, r9 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - bne 91990 <__cxa_atexit@plt+0x85930> │ │ │ │ - ldr lr, [pc, #172] @ 919cc <__cxa_atexit@plt+0x8596c> │ │ │ │ - ldr sl, [pc, #172] @ 919d0 <__cxa_atexit@plt+0x85970> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + ldr sl, [pc, #88] @ 93cf8 <__cxa_atexit@plt+0x87c98> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 919d4 <__cxa_atexit@plt+0x85974> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 91974 <__cxa_atexit@plt+0x85914> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + ldr ip, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r2, r3 │ │ │ │ + str lr, [r2, #12]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r9, [r0, #24]! │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + orreq r7, r1, r0, lsl #12 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93d2c <__cxa_atexit@plt+0x87ccc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 93d34 <__cxa_atexit@plt+0x87cd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + orreq r7, r1, r0, lsr #8 │ │ │ │ + ldrsheq r2, [r0, #-252]! @ 0xffffff04 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93e30 <__cxa_atexit@plt+0x87dd0> │ │ │ │ + ldr r2, [pc, #264] @ 93e64 <__cxa_atexit@plt+0x87e04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 93e20 <__cxa_atexit@plt+0x87dc0> │ │ │ │ + ldr lr, [pc, #224] @ 93e68 <__cxa_atexit@plt+0x87e08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r3, lr} │ │ │ │ + sub r3, r5, #48 @ 0x30 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 93e38 <__cxa_atexit@plt+0x87dd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 93e40 <__cxa_atexit@plt+0x87de0> │ │ │ │ + ldr r2, [pc, #160] @ 93e70 <__cxa_atexit@plt+0x87e10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + mov r2, #0 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r5, #-40]! @ 0xffffffd8 │ │ │ │ + str r1, [r5, #28] │ │ │ │ + ldr r2, [pc, #132] @ 93e74 <__cxa_atexit@plt+0x87e14> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #124] @ 93e78 <__cxa_atexit@plt+0x87e18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r6, [r5, #8] │ │ │ │ + add lr, r5, #12 │ │ │ │ + stm lr, {r1, r2, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 91b4c <__cxa_atexit@plt+0x85aec> │ │ │ │ - ldr r7, [pc, #72] @ 919f0 <__cxa_atexit@plt+0x85990> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, r6 │ │ │ │ + b 93e48 <__cxa_atexit@plt+0x87de8> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 93e6c <__cxa_atexit@plt+0x87e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr #13 │ │ │ │ - orreq r9, r1, r0, lsr #17 │ │ │ │ - orreq r9, r1, r8, lsl #23 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r9, r1, r0, lsr r8 │ │ │ │ - orreq r9, r1, r8, lsl fp │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r9, r1, ip, ror #18 │ │ │ │ - orreq r9, r1, r4, asr ip │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - orreq r9, r1, r4, lsl #18 │ │ │ │ - orreq r9, r1, ip, ror #23 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 91774 <__cxa_atexit@plt+0x85714> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, r9} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + ldrsheq r2, [r0, #-224]! @ 0xffffff20 │ │ │ │ + orreq r7, r1, r8, ror r4 │ │ │ │ + orreq r7, r1, r8, ror r3 │ │ │ │ + orreq r7, r1, ip, lsr r4 │ │ │ │ + ldrheq r2, [r0, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [pc, #176] @ 93f44 <__cxa_atexit@plt+0x87ee4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldmib r5, {r9, lr} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + stm r5, {r1, r2, r6, r8} │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 93f1c <__cxa_atexit@plt+0x87ebc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 93f24 <__cxa_atexit@plt+0x87ec4> │ │ │ │ + ldr r1, [pc, #124] @ 93f4c <__cxa_atexit@plt+0x87eec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r9, [r5, #28] │ │ │ │ + ldr r0, [pc, #96] @ 93f50 <__cxa_atexit@plt+0x87ef0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r1, [pc, #88] @ 93f54 <__cxa_atexit@plt+0x87ef4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + str r2, [r5, #20] │ │ │ │ + mov r8, fp │ │ │ │ + b 92a3c <__cxa_atexit@plt+0x869dc> │ │ │ │ + mov r6, r3 │ │ │ │ + b 93f2c <__cxa_atexit@plt+0x87ecc> │ │ │ │ + mov r1, #12 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 93f48 <__cxa_atexit@plt+0x87ee8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r9, [r5, #-12]! │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + bx r1 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + cmneq r0, ip, lsl #28 │ │ │ │ + orreq r7, r1, r8, ror r3 │ │ │ │ + orreq r7, r1, r8, ror r2 │ │ │ │ + orreq r7, r1, ip, lsr r3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 91af8 <__cxa_atexit@plt+0x85a98> │ │ │ │ - ldr r1, [pc, #136] @ 91b10 <__cxa_atexit@plt+0x85ab0> │ │ │ │ - ldr lr, [pc, #136] @ 91b14 <__cxa_atexit@plt+0x85ab4> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ + bcc 93fa8 <__cxa_atexit@plt+0x87f48> │ │ │ │ + ldr lr, [pc, #60] @ 93fc0 <__cxa_atexit@plt+0x87f60> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 91b18 <__cxa_atexit@plt+0x85ab8> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 91af0 <__cxa_atexit@plt+0x85a90> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 91b1c <__cxa_atexit@plt+0x85abc> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 93fc4 <__cxa_atexit@plt+0x87f64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r1, ip, asr #5 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94010 <__cxa_atexit@plt+0x87fb0> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 94028 <__cxa_atexit@plt+0x87fc8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 9402c <__cxa_atexit@plt+0x87fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x018199b8 │ │ │ │ - @ instruction: 0x018196b4 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 91db4 <__cxa_atexit@plt+0x85d54> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 91c04 <__cxa_atexit@plt+0x85ba4> │ │ │ │ - mov r8, r5 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 91ce0 <__cxa_atexit@plt+0x85c80> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 91c64 <__cxa_atexit@plt+0x85c04> │ │ │ │ - ldr r2, [pc, #576] @ 91dec <__cxa_atexit@plt+0x85d8c> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 91d44 <__cxa_atexit@plt+0x85ce4> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91d54 <__cxa_atexit@plt+0x85cf4> │ │ │ │ - ldr r2, [pc, #536] @ 91df0 <__cxa_atexit@plt+0x85d90> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 91cb4 <__cxa_atexit@plt+0x85c54> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r7, r1, r4, asr r2 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 940c4 <__cxa_atexit@plt+0x88064> │ │ │ │ + ldr r3, [pc, #132] @ 940dc <__cxa_atexit@plt+0x8807c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #128] @ 940e0 <__cxa_atexit@plt+0x88080> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #124] @ 940e4 <__cxa_atexit@plt+0x88084> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 940e8 <__cxa_atexit@plt+0x88088> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #116] @ 940ec <__cxa_atexit@plt+0x8808c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r1, [r2, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #48] @ 0x30 │ │ │ │ + str r9, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + mov r1, r7 │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 91df4 <__cxa_atexit@plt+0x85d94> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 91cc4 <__cxa_atexit@plt+0x85c64> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 91cd4 <__cxa_atexit@plt+0x85c74> │ │ │ │ - ldr r1, [pc, #444] @ 91df8 <__cxa_atexit@plt+0x85d98> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r7, [pc, #36] @ 940f0 <__cxa_atexit@plt+0x88090> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff728 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffff744 │ │ │ │ + ldrsheq r2, [r0, #-204]! @ 0xffffff34 │ │ │ │ + cmneq r0, r8, asr #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9418c <__cxa_atexit@plt+0x8812c> │ │ │ │ + ldr r3, [pc, #132] @ 941a4 <__cxa_atexit@plt+0x88144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #128] @ 941a8 <__cxa_atexit@plt+0x88148> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #124] @ 941ac <__cxa_atexit@plt+0x8814c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 941b0 <__cxa_atexit@plt+0x88150> │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 91d68 <__cxa_atexit@plt+0x85d08> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - beq 91ce0 <__cxa_atexit@plt+0x85c80> │ │ │ │ - ldr r2, [pc, #360] @ 91dd8 <__cxa_atexit@plt+0x85d78> │ │ │ │ + ldr sl, [pc, #116] @ 941b4 <__cxa_atexit@plt+0x88154> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r1, [r2, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #48] @ 0x30 │ │ │ │ + str r9, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + mov r1, r7 │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 941b8 <__cxa_atexit@plt+0x88158> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff660 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + @ instruction: 0xfffff67c │ │ │ │ + cmneq r0, r4, lsr ip │ │ │ │ + cmneq r0, r0, lsl ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 94254 <__cxa_atexit@plt+0x881f4> │ │ │ │ + ldr r3, [pc, #132] @ 9426c <__cxa_atexit@plt+0x8820c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr ip, [pc, #128] @ 94270 <__cxa_atexit@plt+0x88210> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #124] @ 94274 <__cxa_atexit@plt+0x88214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #120] @ 94278 <__cxa_atexit@plt+0x88218> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #116] @ 9427c <__cxa_atexit@plt+0x8821c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #35 @ 0x23 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str r1, [r2, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str ip, [r7, #48] @ 0x30 │ │ │ │ + str r9, [r7, #52] @ 0x34 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ + str r3, [r7, #60] @ 0x3c │ │ │ │ + mov r1, r7 │ │ │ │ + str sl, [r1, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str lr, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r1, [r7, #32] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ 94280 <__cxa_atexit@plt+0x88220> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff598 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + @ instruction: 0xfffffa64 │ │ │ │ + @ instruction: 0xfffffb00 │ │ │ │ + @ instruction: 0xfffff5b4 │ │ │ │ + cmneq r0, ip, ror #22 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 942a4 <__cxa_atexit@plt+0x88244> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, asr #5 │ │ │ │ + cmneq r0, r4, lsl r7 │ │ │ │ + andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 94300 <__cxa_atexit@plt+0x882a0> │ │ │ │ + ldr r7, [pc, #76] @ 94310 <__cxa_atexit@plt+0x882b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 942ec <__cxa_atexit@plt+0x8828c> │ │ │ │ + ldr r2, [pc, #60] @ 94314 <__cxa_atexit@plt+0x882b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 91cc4 <__cxa_atexit@plt+0x85c64> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 91d7c <__cxa_atexit@plt+0x85d1c> │ │ │ │ - ldr r2, [pc, #320] @ 91ddc <__cxa_atexit@plt+0x85d7c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 91da0 <__cxa_atexit@plt+0x85d40> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 91d84 <__cxa_atexit@plt+0x85d24> │ │ │ │ - ldr lr, [pc, #248] @ 91de0 <__cxa_atexit@plt+0x85d80> │ │ │ │ - ldr r2, [pc, #248] @ 91de4 <__cxa_atexit@plt+0x85d84> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 91de8 <__cxa_atexit@plt+0x85d88> │ │ │ │ + beq 942f8 <__cxa_atexit@plt+0x88298> │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ 94318 <__cxa_atexit@plt+0x882b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq r0, r0, ror #21 │ │ │ │ + @ instruction: 0x01702690 │ │ │ │ + andeq r0, r0, r5, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9434c <__cxa_atexit@plt+0x882ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94344 <__cxa_atexit@plt+0x882e4> │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq r0, ip, asr r6 │ │ │ │ + andeq r0, r0, r5, ror #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #8] │ │ │ │ + mov ip, r6 │ │ │ │ + mov lr, r4 │ │ │ │ + ldr r0, [pc, #512] @ 94570 <__cxa_atexit@plt+0x88510> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ + ldr fp, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + add r1, r8, #1 │ │ │ │ + cmp r1, r6 │ │ │ │ + bgt 94488 <__cxa_atexit@plt+0x88428> │ │ │ │ + mov r4, r1 │ │ │ │ + ldr r0, [pc, #448] @ 94574 <__cxa_atexit@plt+0x88514> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r3, [r0] │ │ │ │ + add r8, r8, sl │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 94440 <__cxa_atexit@plt+0x883e0> │ │ │ │ + add r3, r9, #12 │ │ │ │ + add r2, r3, r8, lsl #2 │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, fp, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 943d4 <__cxa_atexit@plt+0x88374> │ │ │ │ + add r0, r3, r8, lsr #7 │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r1, [pc, #388] @ 94578 <__cxa_atexit@plt+0x88518> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 91d90 <__cxa_atexit@plt+0x85d30> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r3, lsl #2] │ │ │ │ + ldr r0, [pc, #372] @ 9457c <__cxa_atexit@plt+0x8851c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stm r5, {r0, sl} │ │ │ │ str r6, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + tst r0, #3 │ │ │ │ + beq 944ac <__cxa_atexit@plt+0x8844c> │ │ │ │ + ldr r0, [pc, #340] @ 94584 <__cxa_atexit@plt+0x88524> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + bne 94378 <__cxa_atexit@plt+0x88318> │ │ │ │ + b 944bc <__cxa_atexit@plt+0x8845c> │ │ │ │ + add r3, r9, r8, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, lr │ │ │ │ + str ip, [sp, #4] │ │ │ │ + str lr, [sp] │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldr lr, [sp] │ │ │ │ + ldr ip, [sp, #4] │ │ │ │ + b 943c4 <__cxa_atexit@plt+0x88364> │ │ │ │ + ldr r7, [pc, #308] @ 945a0 <__cxa_atexit@plt+0x88540> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + str r7, [r9] │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ mov r7, sl │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + sub r2, r1, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp r6, #2 │ │ │ │ + bge 944d0 <__cxa_atexit@plt+0x88470> │ │ │ │ + cmp r2, #0 │ │ │ │ + ble 9452c <__cxa_atexit@plt+0x884cc> │ │ │ │ + ldr r0, [pc, #244] @ 9459c <__cxa_atexit@plt+0x8853c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + b 944f8 <__cxa_atexit@plt+0x88498> │ │ │ │ + ldr r7, [pc, #204] @ 94580 <__cxa_atexit@plt+0x88520> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 944c0 <__cxa_atexit@plt+0x88460> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + mov r4, lr │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ + cmp r6, r2 │ │ │ │ + ble 944f0 <__cxa_atexit@plt+0x88490> │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [pc, #164] @ 94588 <__cxa_atexit@plt+0x88528> │ │ │ │ + add r1, pc, r1 │ │ │ │ + lsl r2, r6, #1 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + b 94540 <__cxa_atexit@plt+0x884e0> │ │ │ │ + ldr r0, [pc, #152] @ 94590 <__cxa_atexit@plt+0x88530> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [pc, #128] @ 94594 <__cxa_atexit@plt+0x88534> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 91dfc <__cxa_atexit@plt+0x85d9c> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r9, r1, r8, ror #8 │ │ │ │ - orreq r9, r1, r0, asr r7 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - @ instruction: 0xfffff264 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffff200 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r1 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + mov r0, r1 │ │ │ │ + ldr r1, [pc, #96] @ 94598 <__cxa_atexit@plt+0x88538> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str fp, [r5, #20] │ │ │ │ + add r2, r6, #1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 91b4c <__cxa_atexit@plt+0x85aec> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 91e60 <__cxa_atexit@plt+0x85e00> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 91e70 <__cxa_atexit@plt+0x85e10> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r8, [pc, #52] @ 9458c <__cxa_atexit@plt+0x8852c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r4, lr │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + orreq r6, r1, r8, asr #29 │ │ │ │ + @ instruction: 0x01816e90 │ │ │ │ + orreq r6, r1, r4, asr lr │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + orreq r6, r1, r4, lsl #27 │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + andeq r0, r0, r8, ror #9 │ │ │ │ + orreq r6, r1, r8, ror #25 │ │ │ │ + andeq r0, r0, r4, ror r3 │ │ │ │ + orreq r6, r1, ip, lsr #26 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orreq r6, r1, r0, ror #27 │ │ │ │ + cmneq r0, r8, lsl #8 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 945dc <__cxa_atexit@plt+0x8857c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, ip, asr #7 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 946f0 <__cxa_atexit@plt+0x88690> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 946d4 <__cxa_atexit@plt+0x88674> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 94634 <__cxa_atexit@plt+0x885d4> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 946f4 <__cxa_atexit@plt+0x88694> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 946f8 <__cxa_atexit@plt+0x88698> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 946fc <__cxa_atexit@plt+0x8869c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 946bc <__cxa_atexit@plt+0x8865c> │ │ │ │ + ldr r0, [pc, #96] @ 94700 <__cxa_atexit@plt+0x886a0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 91e68 <__cxa_atexit@plt+0x85e08> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 946c4 <__cxa_atexit@plt+0x88664> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 946c8 <__cxa_atexit@plt+0x88668> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 91ec0 <__cxa_atexit@plt+0x85e60> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 91ed0 <__cxa_atexit@plt+0x85e70> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 94624 <__cxa_atexit@plt+0x885c4> │ │ │ │ + orreq r6, r1, r4, asr #24 │ │ │ │ + @ instruction: 0xfffffcd4 │ │ │ │ + orreq r6, r1, ip, ror #23 │ │ │ │ + orreq r6, r1, ip, lsr #23 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + cmneq r0, r8, lsr #5 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 9473c <__cxa_atexit@plt+0x886dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, ip, ror #4 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 94850 <__cxa_atexit@plt+0x887f0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 94834 <__cxa_atexit@plt+0x887d4> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 94794 <__cxa_atexit@plt+0x88734> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 94854 <__cxa_atexit@plt+0x887f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 94858 <__cxa_atexit@plt+0x887f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 9485c <__cxa_atexit@plt+0x887fc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 9481c <__cxa_atexit@plt+0x887bc> │ │ │ │ + ldr r0, [pc, #96] @ 94860 <__cxa_atexit@plt+0x88800> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 91ec8 <__cxa_atexit@plt+0x85e68> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 94824 <__cxa_atexit@plt+0x887c4> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 94828 <__cxa_atexit@plt+0x887c8> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 94784 <__cxa_atexit@plt+0x88724> │ │ │ │ + orreq r6, r1, r4, ror #21 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + orreq r6, r1, ip, lsl #21 │ │ │ │ + orreq r6, r1, ip, asr #20 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + cmneq r0, r8, asr #2 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 9489c <__cxa_atexit@plt+0x8883c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 91f4c <__cxa_atexit@plt+0x85eec> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 91f5c <__cxa_atexit@plt+0x85efc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r3, [r5] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 949b0 <__cxa_atexit@plt+0x88950> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 94994 <__cxa_atexit@plt+0x88934> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 948f4 <__cxa_atexit@plt+0x88894> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 949b4 <__cxa_atexit@plt+0x88954> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 949b8 <__cxa_atexit@plt+0x88958> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 949bc <__cxa_atexit@plt+0x8895c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 9497c <__cxa_atexit@plt+0x8891c> │ │ │ │ + ldr r0, [pc, #96] @ 949c0 <__cxa_atexit@plt+0x88960> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 91f54 <__cxa_atexit@plt+0x85ef4> │ │ │ │ - b 90e48 <__cxa_atexit@plt+0x84de8> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 94984 <__cxa_atexit@plt+0x88924> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 94988 <__cxa_atexit@plt+0x88928> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef0c │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 914e8 <__cxa_atexit@plt+0x85488> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 91fe8 <__cxa_atexit@plt+0x85f88> │ │ │ │ - ldr r8, [pc, #76] @ 92000 <__cxa_atexit@plt+0x85fa0> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 92004 <__cxa_atexit@plt+0x85fa4> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 92008 <__cxa_atexit@plt+0x85fa8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 948e4 <__cxa_atexit@plt+0x88884> │ │ │ │ + orreq r6, r1, r4, lsl #19 │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + orreq r6, r1, ip, lsr #18 │ │ │ │ + orreq r6, r1, ip, ror #17 │ │ │ │ + @ instruction: 0xfffff9f8 │ │ │ │ + cmneq r0, r8, ror #31 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #32] @ 949fc <__cxa_atexit@plt+0x8899c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01819498 │ │ │ │ - orreq r9, r1, r0, lsr #3 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92054 <__cxa_atexit@plt+0x85ff4> │ │ │ │ - ldr r3, [pc, #48] @ 92064 <__cxa_atexit@plt+0x86004> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str r2, [r5, #-4]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 16173b8 <__cxa_atexit@plt+0x160b358> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq r0, ip, lsr #31 │ │ │ │ + andeq r0, r0, r8, ror #22 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r6 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r7, [pc, #240] @ 94b10 <__cxa_atexit@plt+0x88ab0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r0, [sp, #12] │ │ │ │ + ldr r3, [r7] │ │ │ │ + ldmdb r5, {r6, r7} │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr fp, [r5, #16] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 94af4 <__cxa_atexit@plt+0x88a94> │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, sl, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 94a54 <__cxa_atexit@plt+0x889f4> │ │ │ │ + add r0, r3, fp, lsr #7 │ │ │ │ + ldr r3, [pc, #164] @ 94b14 <__cxa_atexit@plt+0x88ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r1, [pc, #156] @ 94b18 <__cxa_atexit@plt+0x88ab8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r9] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r0, r2, lsl #2] │ │ │ │ + mov r0, #0 │ │ │ │ + str r3, [r8, #12] │ │ │ │ + add r1, r8, #16 │ │ │ │ + stm r1, {r0, r7, r9} │ │ │ │ + str r6, [r8, #28] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + str r0, [r8, #32] │ │ │ │ + ldr r7, [pc, #112] @ 94b1c <__cxa_atexit@plt+0x88abc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r0, r7, #1 │ │ │ │ + tst r0, #3 │ │ │ │ + beq 94adc <__cxa_atexit@plt+0x88a7c> │ │ │ │ + ldr r0, [pc, #96] @ 94b20 <__cxa_atexit@plt+0x88ac0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r7, [r8, #32] │ │ │ │ + str r0, [r8, #12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 9205c <__cxa_atexit@plt+0x85ffc> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 94ae4 <__cxa_atexit@plt+0x88a84> │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 9435c <__cxa_atexit@plt+0x882fc> │ │ │ │ + ldr r0, [r7, #1]! │ │ │ │ + b 94ae8 <__cxa_atexit@plt+0x88a88> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r6, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 94a44 <__cxa_atexit@plt+0x889e4> │ │ │ │ + orreq r6, r1, r4, lsr #16 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + orreq r6, r1, ip, asr #15 │ │ │ │ + orreq r6, r1, ip, lsl #15 │ │ │ │ + @ instruction: 0xfffff898 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + sub r6, r5, #20 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 94b78 <__cxa_atexit@plt+0x88b18> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 94b80 <__cxa_atexit@plt+0x88b20> │ │ │ │ + ldr lr, [pc, #80] @ 94ba4 <__cxa_atexit@plt+0x88b44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #76] @ 94ba8 <__cxa_atexit@plt+0x88b48> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r5, #-4]! │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + mov r6, r3 │ │ │ │ + b 94b88 <__cxa_atexit@plt+0x88b28> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 94ba0 <__cxa_atexit@plt+0x88b40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r8, [r5] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r0, ror r2 │ │ │ │ + andeq r0, r0, ip, ror #30 │ │ │ │ + orreq r6, r1, ip, ror #13 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94be0 <__cxa_atexit@plt+0x88b80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 94be8 <__cxa_atexit@plt+0x88b88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 94f58 <__cxa_atexit@plt+0x88ef8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r1, ip, ror #10 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #404] @ 92228 <__cxa_atexit@plt+0x861c8> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 920b0 <__cxa_atexit@plt+0x86050> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 92164 <__cxa_atexit@plt+0x86104> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 920dc <__cxa_atexit@plt+0x8607c> │ │ │ │ - ldr r6, [pc, #380] @ 92240 <__cxa_atexit@plt+0x861e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 921b4 <__cxa_atexit@plt+0x86154> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 92098 <__cxa_atexit@plt+0x86038> │ │ │ │ - b 921a8 <__cxa_atexit@plt+0x86148> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 92134 <__cxa_atexit@plt+0x860d4> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 92134 <__cxa_atexit@plt+0x860d4> │ │ │ │ - ldr r6, [pc, #296] @ 9223c <__cxa_atexit@plt+0x861dc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 921b4 <__cxa_atexit@plt+0x86154> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 92098 <__cxa_atexit@plt+0x86038> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 921b4 <__cxa_atexit@plt+0x86154> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 92178 <__cxa_atexit@plt+0x86118> │ │ │ │ - ldr r7, [pc, #236] @ 92230 <__cxa_atexit@plt+0x861d0> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 94c6c <__cxa_atexit@plt+0x88c0c> │ │ │ │ + ldr r8, [r3, #8] │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + ldr r1, [pc, #112] @ 94c84 <__cxa_atexit@plt+0x88c24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94c78 <__cxa_atexit@plt+0x88c18> │ │ │ │ + ldr lr, [pc, #92] @ 94c88 <__cxa_atexit@plt+0x88c28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 921e8 <__cxa_atexit@plt+0x86188> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + beq 94c5c <__cxa_atexit@plt+0x88bfc> │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 92334 <__cxa_atexit@plt+0x862d4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + b 94d58 <__cxa_atexit@plt+0x88cf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 921c0 <__cxa_atexit@plt+0x86160> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 921fc <__cxa_atexit@plt+0x8619c> │ │ │ │ - ldr r6, [pc, #144] @ 92234 <__cxa_atexit@plt+0x861d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 92208 <__cxa_atexit@plt+0x861a8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #112] @ 92238 <__cxa_atexit@plt+0x861d8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - beq 921b4 <__cxa_atexit@plt+0x86154> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ + orreq r6, r1, r8, lsr #10 │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94cd8 <__cxa_atexit@plt+0x88c78> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 94ce0 <__cxa_atexit@plt+0x88c80> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 94ce4 <__cxa_atexit@plt+0x88c84> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e88 <__cxa_atexit@plt+0x1378e28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r1, r8, lsl #9 │ │ │ │ + orreq r6, r1, r8, lsl #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 94d40 <__cxa_atexit@plt+0x88ce0> │ │ │ │ + ldr lr, [pc, #64] @ 94d4c <__cxa_atexit@plt+0x88cec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 94d34 <__cxa_atexit@plt+0x88cd4> │ │ │ │ + mov r7, r8 │ │ │ │ + b 94d58 <__cxa_atexit@plt+0x88cf8> │ │ │ │ ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 9213c <__cxa_atexit@plt+0x860dc> │ │ │ │ - ldr r6, [pc, #36] @ 9222c <__cxa_atexit@plt+0x861cc> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 921b4 <__cxa_atexit@plt+0x86154> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 92284 <__cxa_atexit@plt+0x86224> │ │ │ │ + bne 94e0c <__cxa_atexit@plt+0x88dac> │ │ │ │ + ldr r3, [pc, #204] @ 94e38 <__cxa_atexit@plt+0x88dd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 92298 <__cxa_atexit@plt+0x86238> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 92290 <__cxa_atexit@plt+0x86230> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ + str r2, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94e20 <__cxa_atexit@plt+0x88dc0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 94e28 <__cxa_atexit@plt+0x88dc8> │ │ │ │ + ldr r8, [pc, #156] @ 94e3c <__cxa_atexit@plt+0x88ddc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #152] @ 94e40 <__cxa_atexit@plt+0x88de0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldmib r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r8, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + sub r0, r3, #19 │ │ │ │ + ldr r8, [pc, #116] @ 94e44 <__cxa_atexit@plt+0x88de4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr ip, [pc, #112] @ 94e48 <__cxa_atexit@plt+0x88de8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r2, r6 │ │ │ │ + str lr, [r2, #16]! │ │ │ │ + add lr, r6, #24 │ │ │ │ + stm lr, {r1, r7, sl, ip} │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str r9, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + sub r7, r3, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 922dc <__cxa_atexit@plt+0x8627c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 922f0 <__cxa_atexit@plt+0x86290> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 922e8 <__cxa_atexit@plt+0x86288> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0x01816390 │ │ │ │ + orreq r6, r1, r8, asr #9 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 92368 <__cxa_atexit@plt+0x86308> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 923b4 <__cxa_atexit@plt+0x86354> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 923a4 <__cxa_atexit@plt+0x86344> │ │ │ │ - b 923c0 <__cxa_atexit@plt+0x86360> │ │ │ │ - ldr r3, [pc, #60] @ 923ac <__cxa_atexit@plt+0x8634c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 923a4 <__cxa_atexit@plt+0x86344> │ │ │ │ - ldr r3, [pc, #40] @ 923b0 <__cxa_atexit@plt+0x86350> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 94ed4 <__cxa_atexit@plt+0x88e74> │ │ │ │ + ldr lr, [pc, #112] @ 94ee0 <__cxa_atexit@plt+0x88e80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldmib r5, {r0, r2, r7} │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #88] @ 94ee4 <__cxa_atexit@plt+0x88e84> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + ldr sl, [pc, #72] @ 94ee8 <__cxa_atexit@plt+0x88e88> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr ip, [pc, #68] @ 94eec <__cxa_atexit@plt+0x88e8c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + mov r7, r3 │ │ │ │ + str lr, [r7, #16]! │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r0, r2, r9, ip} │ │ │ │ + add lr, r3, #40 @ 0x28 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + str r3, [r3, #56] @ 0x38 │ │ │ │ + sub r7, r6, #6 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - orreq r8, r1, r0, ror #27 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 92408 <__cxa_atexit@plt+0x863a8> │ │ │ │ - ldr r2, [pc, #396] @ 9256c <__cxa_atexit@plt+0x8650c> │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + orreq r6, r1, r0, asr #5 │ │ │ │ + strdeq r6, [r1, r8] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 94f3c <__cxa_atexit@plt+0x88edc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 94f44 <__cxa_atexit@plt+0x88ee4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 94f48 <__cxa_atexit@plt+0x88ee8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r1, r4, lsr #4 │ │ │ │ + orreq r6, r1, r4, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 95008 <__cxa_atexit@plt+0x88fa8> │ │ │ │ + ldr r2, [pc, #164] @ 95010 <__cxa_atexit@plt+0x88fb0> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 924c4 <__cxa_atexit@plt+0x86464> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 92478 <__cxa_atexit@plt+0x86418> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 924d0 <__cxa_atexit@plt+0x86470> │ │ │ │ - ldr r3, [pc, #296] @ 9255c <__cxa_atexit@plt+0x864fc> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 92520 <__cxa_atexit@plt+0x864c0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92528 <__cxa_atexit@plt+0x864c8> │ │ │ │ - ldr r2, [pc, #264] @ 92560 <__cxa_atexit@plt+0x86500> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + stmib r3, {r0, r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq 94fd8 <__cxa_atexit@plt+0x88f78> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne 94fe8 <__cxa_atexit@plt+0x88f88> │ │ │ │ + ldr r2, [pc, #124] @ 95014 <__cxa_atexit@plt+0x88fb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 92538 <__cxa_atexit@plt+0x864d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r3, [pc, #228] @ 92564 <__cxa_atexit@plt+0x86504> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 92520 <__cxa_atexit@plt+0x864c0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92528 <__cxa_atexit@plt+0x864c8> │ │ │ │ - ldr r2, [pc, #196] @ 92568 <__cxa_atexit@plt+0x86508> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r1, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 94ffc <__cxa_atexit@plt+0x88f9c> │ │ │ │ + ldr r2, [pc, #92] @ 95018 <__cxa_atexit@plt+0x88fb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 92538 <__cxa_atexit@plt+0x864d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - beq 92544 <__cxa_atexit@plt+0x864e4> │ │ │ │ - ldr r3, [pc, #116] @ 92550 <__cxa_atexit@plt+0x864f0> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 92520 <__cxa_atexit@plt+0x864c0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92528 <__cxa_atexit@plt+0x864c8> │ │ │ │ - ldr r2, [pc, #84] @ 92554 <__cxa_atexit@plt+0x864f4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 92538 <__cxa_atexit@plt+0x864d8> │ │ │ │ - mov r7, r3 │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #44] @ 9501c <__cxa_atexit@plt+0x88fbc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 92558 <__cxa_atexit@plt+0x864f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 923e0 <__cxa_atexit@plt+0x86380> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + orreq r6, r1, r8, ror r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 925d8 <__cxa_atexit@plt+0x86578> │ │ │ │ - ldr r3, [pc, #48] @ 925e8 <__cxa_atexit@plt+0x86588> │ │ │ │ - mov r2, r7 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95080 <__cxa_atexit@plt+0x89020> │ │ │ │ + mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + ldr r3, [r3, #6] │ │ │ │ + ldr r2, [pc, #88] @ 950a0 <__cxa_atexit@plt+0x89040> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 925e0 <__cxa_atexit@plt+0x86580> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq 95094 <__cxa_atexit@plt+0x89034> │ │ │ │ + ldr r2, [pc, #64] @ 950a4 <__cxa_atexit@plt+0x89044> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #32] @ 950a8 <__cxa_atexit@plt+0x89048> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92634 <__cxa_atexit@plt+0x865d4> │ │ │ │ - ldr r3, [pc, #48] @ 92644 <__cxa_atexit@plt+0x865e4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 9263c <__cxa_atexit@plt+0x865dc> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq r6, r1, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 926b0 <__cxa_atexit@plt+0x86650> │ │ │ │ - ldr r3, [pc, #48] @ 926c0 <__cxa_atexit@plt+0x86660> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #24] @ 950d4 <__cxa_atexit@plt+0x89074> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 926b8 <__cxa_atexit@plt+0x86658> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 926f0 <__cxa_atexit@plt+0x86690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - @ instruction: 0x01818a94 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #48] @ 95118 <__cxa_atexit@plt+0x890b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #28] @ 9511c <__cxa_atexit@plt+0x890bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmdb r5, {r0, r3, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9274c <__cxa_atexit@plt+0x866ec> │ │ │ │ - ldr r2, [pc, #160] @ 927cc <__cxa_atexit@plt+0x8676c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + b 95120 <__cxa_atexit@plt+0x890c0> │ │ │ │ + orreq r6, r1, r0, lsl #1 │ │ │ │ + orreq r6, r1, r8, lsr r1 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r0, [pc, #492] @ 9531c <__cxa_atexit@plt+0x892bc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldr ip, [pc, #484] @ 95320 <__cxa_atexit@plt+0x892c0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #480] @ 95324 <__cxa_atexit@plt+0x892c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 952b4 <__cxa_atexit@plt+0x89254> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + add r1, r9, r2 │ │ │ │ + add r1, r3, r1, lsl #2 │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 95274 <__cxa_atexit@plt+0x89214> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #404] @ 9532c <__cxa_atexit@plt+0x892cc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 927a0 <__cxa_atexit@plt+0x86740> │ │ │ │ - mov r7, r3 │ │ │ │ - b 927e0 <__cxa_atexit@plt+0x86780> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 927ac <__cxa_atexit@plt+0x8674c> │ │ │ │ - ldr lr, [pc, #104] @ 927d0 <__cxa_atexit@plt+0x86770> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ + beq 952c0 <__cxa_atexit@plt+0x89260> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #368] @ 95330 <__cxa_atexit@plt+0x892d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r3, [r2, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 952d4 <__cxa_atexit@plt+0x89274> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 95304 <__cxa_atexit@plt+0x892a4> │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 927d4 <__cxa_atexit@plt+0x86774> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + sub sl, r3, #6 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + ldr r0, [pc, #280] @ 95334 <__cxa_atexit@plt+0x892d4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub sl, r3, #31 │ │ │ │ + sub fp, r3, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str fp, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + str r4, [r6, #12] │ │ │ │ + mov r4, r9 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r7, [pc, #228] @ 95338 <__cxa_atexit@plt+0x892d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 9514c <__cxa_atexit@plt+0x890ec> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 952e4 <__cxa_atexit@plt+0x89284> │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r1, r2, #6 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 9514c <__cxa_atexit@plt+0x890ec> │ │ │ │ + str r7, [r5, #16]! │ │ │ │ + ldr r7, [sp] │ │ │ │ + b 9533c <__cxa_atexit@plt+0x892dc> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 927c8 <__cxa_atexit@plt+0x86768> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r8, r1, r4, ror #25 │ │ │ │ - orreq r8, r1, r4, ror #19 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 92818 <__cxa_atexit@plt+0x867b8> │ │ │ │ - ldr r3, [pc, #360] @ 92968 <__cxa_atexit@plt+0x86908> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 92918 <__cxa_atexit@plt+0x868b8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 92844 <__cxa_atexit@plt+0x867e4> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 92904 <__cxa_atexit@plt+0x868a4> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 928e4 <__cxa_atexit@plt+0x86884> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 928f8 <__cxa_atexit@plt+0x86898> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 92930 <__cxa_atexit@plt+0x868d0> │ │ │ │ - ldr r0, [pc, #208] @ 92954 <__cxa_atexit@plt+0x868f4> │ │ │ │ - ldr sl, [pc, #208] @ 92958 <__cxa_atexit@plt+0x868f8> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 9295c <__cxa_atexit@plt+0x868fc> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 92920 <__cxa_atexit@plt+0x868c0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 9299c <__cxa_atexit@plt+0x8693c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 92d74 <__cxa_atexit@plt+0x86d14> │ │ │ │ - ldr r3, [pc, #88] @ 92964 <__cxa_atexit@plt+0x86904> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 9280c <__cxa_atexit@plt+0x867ac> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r6, [pc, #60] @ 95328 <__cxa_atexit@plt+0x892c8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92960 <__cxa_atexit@plt+0x86900> │ │ │ │ - mov r6, #20 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x01818bbc │ │ │ │ - orreq r8, r1, r8, lsr #17 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - mov ip, r7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r1, r8, lsl #2 │ │ │ │ + orreq r6, r1, r4, lsr #32 │ │ │ │ + orreq r6, r1, r4, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, ip, lsl #5 │ │ │ │ + andeq r0, r0, ip, ror r3 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + orreq r6, r1, ip, asr #32 │ │ │ │ + mov fp, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r5] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + add r6, r6, #32 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 92bc8 <__cxa_atexit@plt+0x86b68> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 92a6c <__cxa_atexit@plt+0x86a0c> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 92b28 <__cxa_atexit@plt+0x86ac8> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 92ac4 <__cxa_atexit@plt+0x86a64> │ │ │ │ - ldr r2, [pc, #500] @ 92c00 <__cxa_atexit@plt+0x86ba0> │ │ │ │ - ldr r3, [pc, #500] @ 92c04 <__cxa_atexit@plt+0x86ba4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 92c08 <__cxa_atexit@plt+0x86ba8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 92bac <__cxa_atexit@plt+0x86b4c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr lr, [pc, #408] @ 92c0c <__cxa_atexit@plt+0x86bac> │ │ │ │ - ldr r3, [pc, #408] @ 92c10 <__cxa_atexit@plt+0x86bb0> │ │ │ │ - sub r0, r6, #15 │ │ │ │ + bcc 953d4 <__cxa_atexit@plt+0x89374> │ │ │ │ + ldr r9, [pc, #156] @ 953fc <__cxa_atexit@plt+0x8939c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #152] @ 95400 <__cxa_atexit@plt+0x893a0> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 92c14 <__cxa_atexit@plt+0x86bb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + add r7, r5, #8 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r1, r7, lr} │ │ │ │ str r2, [r3, #20] │ │ │ │ - beq 92b9c <__cxa_atexit@plt+0x86b3c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 92b90 <__cxa_atexit@plt+0x86b30> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 92b28 <__cxa_atexit@plt+0x86ac8> │ │ │ │ - ldr lr, [pc, #272] @ 92be8 <__cxa_atexit@plt+0x86b88> │ │ │ │ - ldr r3, [pc, #272] @ 92bec <__cxa_atexit@plt+0x86b8c> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + str r0, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 953f0 <__cxa_atexit@plt+0x89390> │ │ │ │ + ldr r2, [pc, #100] @ 95404 <__cxa_atexit@plt+0x893a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r6, #-8] │ │ │ │ + ldr r0, [r6, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + stm lr, {r0, r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 953c8 <__cxa_atexit@plt+0x89368> │ │ │ │ + mov r7, r8 │ │ │ │ + b 94d58 <__cxa_atexit@plt+0x88cf8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ 95408 <__cxa_atexit@plt+0x893a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff850 │ │ │ │ + @ instruction: 0xfffff988 │ │ │ │ + @ instruction: 0xfffff9b4 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, fp │ │ │ │ + b 9533c <__cxa_atexit@plt+0x892dc> │ │ │ │ + andeq r0, r0, r9, lsl #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #236] @ 95524 <__cxa_atexit@plt+0x894c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 92bf0 <__cxa_atexit@plt+0x86b90> │ │ │ │ + beq 954fc <__cxa_atexit@plt+0x8949c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9550c <__cxa_atexit@plt+0x894ac> │ │ │ │ + ldr r2, [pc, #184] @ 95528 <__cxa_atexit@plt+0x894c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 92b9c <__cxa_atexit@plt+0x86b3c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 92b90 <__cxa_atexit@plt+0x86b30> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 92bb8 <__cxa_atexit@plt+0x86b58> │ │ │ │ - ldr lr, [pc, #172] @ 92bf4 <__cxa_atexit@plt+0x86b94> │ │ │ │ - ldr sl, [pc, #172] @ 92bf8 <__cxa_atexit@plt+0x86b98> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 92bfc <__cxa_atexit@plt+0x86b9c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 92b9c <__cxa_atexit@plt+0x86b3c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #140] @ 9552c <__cxa_atexit@plt+0x894cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #31 │ │ │ │ + ldr fp, [pc, #128] @ 95530 <__cxa_atexit@plt+0x894d0> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + ldr r1, [pc, #92] @ 95534 <__cxa_atexit@plt+0x894d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str fp, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, ip │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ + b 95120 <__cxa_atexit@plt+0x890c0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 92d74 <__cxa_atexit@plt+0x86d14> │ │ │ │ - ldr r7, [pc, #72] @ 92c18 <__cxa_atexit@plt+0x86bb8> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr #13 │ │ │ │ - orreq r8, r1, r8, ror r6 │ │ │ │ - orreq r8, r1, r0, ror #18 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r8, r1, r8, lsl #12 │ │ │ │ - strdeq r8, [r1, r0] │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r8, r1, r4, asr #14 │ │ │ │ - orreq r8, r1, ip, lsr #20 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - ldrdeq r8, [r1, ip] │ │ │ │ - orreq r8, r1, r4, asr #19 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 9299c <__cxa_atexit@plt+0x8693c> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orreq r5, r1, r8, asr #27 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + @ instruction: 0x01815cb0 │ │ │ │ + orreq r5, r1, r8, asr #27 │ │ │ │ + andeq r0, r0, sl, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92d20 <__cxa_atexit@plt+0x86cc0> │ │ │ │ - ldr r1, [pc, #136] @ 92d38 <__cxa_atexit@plt+0x86cd8> │ │ │ │ - ldr lr, [pc, #136] @ 92d3c <__cxa_atexit@plt+0x86cdc> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + bcc 955e4 <__cxa_atexit@plt+0x89584> │ │ │ │ + ldr r2, [pc, #148] @ 955f0 <__cxa_atexit@plt+0x89590> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 92d40 <__cxa_atexit@plt+0x86ce0> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #104] @ 955f4 <__cxa_atexit@plt+0x89594> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr ip, [pc, #92] @ 955f8 <__cxa_atexit@plt+0x89598> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 92d18 <__cxa_atexit@plt+0x86cb8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r1, [pc, #56] @ 955fc <__cxa_atexit@plt+0x8959c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 95120 <__cxa_atexit@plt+0x890c0> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r5, [r1, ip] │ │ │ │ + @ instruction: 0xfffff968 │ │ │ │ + orreq r5, r1, r4, asr #23 │ │ │ │ + ldrdeq r5, [r1, ip] │ │ │ │ + andeq r0, r0, r9, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 95668 <__cxa_atexit@plt+0x89608> │ │ │ │ + ldr r7, [pc, #92] @ 95684 <__cxa_atexit@plt+0x89624> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #88] @ 95688 <__cxa_atexit@plt+0x89628> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 9568c <__cxa_atexit@plt+0x8962c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 92d44 <__cxa_atexit@plt+0x86ce4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 95120 <__cxa_atexit@plt+0x890c0> │ │ │ │ + ldr r3, [pc, #32] @ 95690 <__cxa_atexit@plt+0x89630> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01818790 │ │ │ │ - orreq r8, r1, ip, lsl #9 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 92fdc <__cxa_atexit@plt+0x86f7c> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 92e2c <__cxa_atexit@plt+0x86dcc> │ │ │ │ - mov r8, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r1, r8, lsr fp │ │ │ │ + orreq r5, r1, r8, lsr fp │ │ │ │ + strdeq r5, [r1, ip] │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 92f08 <__cxa_atexit@plt+0x86ea8> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 92e8c <__cxa_atexit@plt+0x86e2c> │ │ │ │ - ldr r2, [pc, #576] @ 93014 <__cxa_atexit@plt+0x86fb4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 92f6c <__cxa_atexit@plt+0x86f0c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92f7c <__cxa_atexit@plt+0x86f1c> │ │ │ │ - ldr r2, [pc, #536] @ 93018 <__cxa_atexit@plt+0x86fb8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 92edc <__cxa_atexit@plt+0x86e7c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 9301c <__cxa_atexit@plt+0x86fbc> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 92eec <__cxa_atexit@plt+0x86e8c> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 92efc <__cxa_atexit@plt+0x86e9c> │ │ │ │ - ldr r1, [pc, #444] @ 93020 <__cxa_atexit@plt+0x86fc0> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 92f90 <__cxa_atexit@plt+0x86f30> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - beq 92f08 <__cxa_atexit@plt+0x86ea8> │ │ │ │ - ldr r2, [pc, #360] @ 93000 <__cxa_atexit@plt+0x86fa0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 92eec <__cxa_atexit@plt+0x86e8c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 92fa4 <__cxa_atexit@plt+0x86f44> │ │ │ │ - ldr r2, [pc, #320] @ 93004 <__cxa_atexit@plt+0x86fa4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 92fc8 <__cxa_atexit@plt+0x86f68> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - ldr r1, [r7] │ │ │ │ + bhi 956e0 <__cxa_atexit@plt+0x89680> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 956e8 <__cxa_atexit@plt+0x89688> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 956ec <__cxa_atexit@plt+0x8968c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 92fac <__cxa_atexit@plt+0x86f4c> │ │ │ │ - ldr lr, [pc, #248] @ 93008 <__cxa_atexit@plt+0x86fa8> │ │ │ │ - ldr r2, [pc, #248] @ 9300c <__cxa_atexit@plt+0x86fac> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r5, r1, r0, lsl #21 │ │ │ │ + orreq r5, r1, r0, lsl #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 957ac <__cxa_atexit@plt+0x8974c> │ │ │ │ + ldr r3, [pc, #184] @ 957c8 <__cxa_atexit@plt+0x89768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 95790 <__cxa_atexit@plt+0x89730> │ │ │ │ + ldr r3, [pc, #164] @ 957cc <__cxa_atexit@plt+0x8976c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 93010 <__cxa_atexit@plt+0x86fb0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 92fb8 <__cxa_atexit@plt+0x86f58> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + beq 957a0 <__cxa_atexit@plt+0x89740> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 957b4 <__cxa_atexit@plt+0x89754> │ │ │ │ + ldr lr, [pc, #120] @ 957d0 <__cxa_atexit@plt+0x89770> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 957d4 <__cxa_atexit@plt+0x89774> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 93024 <__cxa_atexit@plt+0x86fc4> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r8, r1, r0, asr #4 │ │ │ │ - orreq r8, r1, r8, lsr #10 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - @ instruction: 0xfffff264 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffff200 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 92d74 <__cxa_atexit@plt+0x86d14> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq r5, r1, ip, lsr #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 93088 <__cxa_atexit@plt+0x87028> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 93098 <__cxa_atexit@plt+0x87038> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r3, [pc, #136] @ 95870 <__cxa_atexit@plt+0x89810> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 93090 <__cxa_atexit@plt+0x87030> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 95858 <__cxa_atexit@plt+0x897f8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 95860 <__cxa_atexit@plt+0x89800> │ │ │ │ + ldr lr, [pc, #92] @ 95874 <__cxa_atexit@plt+0x89814> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 95878 <__cxa_atexit@plt+0x89818> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq r5, r1, ip, ror #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 930e8 <__cxa_atexit@plt+0x87088> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 930f8 <__cxa_atexit@plt+0x87098> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 958dc <__cxa_atexit@plt+0x8987c> │ │ │ │ + ldr r2, [pc, #72] @ 958e8 <__cxa_atexit@plt+0x89888> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 930f0 <__cxa_atexit@plt+0x87090> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 958ec <__cxa_atexit@plt+0x8988c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq r5, r1, r0, ror #19 │ │ │ │ + cmneq r0, ip, lsr #6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9595c <__cxa_atexit@plt+0x898fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 95968 <__cxa_atexit@plt+0x89908> │ │ │ │ + ldr lr, [pc, #84] @ 95978 <__cxa_atexit@plt+0x89918> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ 9597c <__cxa_atexit@plt+0x8991c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + ldr r1, [pc, #60] @ 95980 <__cxa_atexit@plt+0x89920> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r5, r2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + orreq r5, r1, ip, lsl #16 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0x01701298 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 959a8 <__cxa_atexit@plt+0x89948> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 959b0 <__cxa_atexit@plt+0x89950> │ │ │ │ + ldr r7, [pc, #12] @ 959bc <__cxa_atexit@plt+0x8995c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + orreq r5, r1, r8, lsl #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 95a0c <__cxa_atexit@plt+0x899ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 95a14 <__cxa_atexit@plt+0x899b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 95a18 <__cxa_atexit@plt+0x899b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r5, r1, r4, asr r7 │ │ │ │ + orreq r5, r1, r4, asr r7 │ │ │ │ + @ instruction: 0xfffff0f0 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + cmneq r0, r0, asr #7 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 95a84 <__cxa_atexit@plt+0x89a24> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 95a8c <__cxa_atexit@plt+0x89a2c> │ │ │ │ + ldr r2, [pc, #84] @ 95ab0 <__cxa_atexit@plt+0x89a50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 95ab4 <__cxa_atexit@plt+0x89a54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + mov r6, r3 │ │ │ │ + b 95a94 <__cxa_atexit@plt+0x89a34> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ 95aac <__cxa_atexit@plt+0x89a4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + cmneq r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + orreq r5, r1, r4, ror #15 │ │ │ │ + cmneq r0, r0, lsr r3 │ │ │ │ + andeq r0, r0, r5, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #40] @ 95af4 <__cxa_atexit@plt+0x89a94> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + ldr r7, [pc, #20] @ 95af8 <__cxa_atexit@plt+0x89a98> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 95afc <__cxa_atexit@plt+0x89a9c> │ │ │ │ + orreq r5, r1, ip, ror #14 │ │ │ │ + orreq r5, r1, r4, lsl #13 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r2, [pc, #568] @ 95d44 <__cxa_atexit@plt+0x89ce4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add fp, r2, #1 │ │ │ │ + ldr r2, [pc, #560] @ 95d48 <__cxa_atexit@plt+0x89ce8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r8, [r5] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 95c80 <__cxa_atexit@plt+0x89c20> │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + add r3, r3, r2 │ │ │ │ + add r3, r7, r3, lsl #2 │ │ │ │ + ldr r7, [r3, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 95c3c <__cxa_atexit@plt+0x89bdc> │ │ │ │ + ldr r3, [r8, #2] │ │ │ │ + ldr r1, [r8, #6] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 93174 <__cxa_atexit@plt+0x87114> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 93184 <__cxa_atexit@plt+0x87124> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + ldr r2, [pc, #480] @ 95d54 <__cxa_atexit@plt+0x89cf4> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 9317c <__cxa_atexit@plt+0x8711c> │ │ │ │ - b 92070 <__cxa_atexit@plt+0x86010> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 95cc8 <__cxa_atexit@plt+0x89c68> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [pc, #456] @ 95d58 <__cxa_atexit@plt+0x89cf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r2, #-8]! │ │ │ │ + ldr r3, [r2, #12] │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r7, [r2, #12] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 95cd8 <__cxa_atexit@plt+0x89c78> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r7, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r7 │ │ │ │ + bcc 95d10 <__cxa_atexit@plt+0x89cb0> │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr ip, [r5, #16] │ │ │ │ + sub r1, r7, #6 │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr sl, [r3, #7] │ │ │ │ + ldr r3, [pc, #380] @ 95d5c <__cxa_atexit@plt+0x89cfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + sub lr, r7, #31 │ │ │ │ + sub r9, r7, #18 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #360] @ 95d60 <__cxa_atexit@plt+0x89d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str r9, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + ldr r0, [pc, #332] @ 95d64 <__cxa_atexit@plt+0x89d04> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r6, sl} │ │ │ │ + str r2, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ + stmib r5, {r6, fp} │ │ │ │ + mov r6, r7 │ │ │ │ + b 95b20 <__cxa_atexit@plt+0x89ac0> │ │ │ │ + str r8, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + ldr ip, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp ip, r3 │ │ │ │ + bcc 95cec <__cxa_atexit@plt+0x89c8c> │ │ │ │ + ldr r0, [pc, #236] @ 95d4c <__cxa_atexit@plt+0x89cec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r6, r3, #6 │ │ │ │ + str r6, [r5] │ │ │ │ + stmib r5, {r2, fp} │ │ │ │ + mov r6, r3 │ │ │ │ + b 95b20 <__cxa_atexit@plt+0x89ac0> │ │ │ │ + str r8, [r5, #24] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 95d2c <__cxa_atexit@plt+0x89ccc> │ │ │ │ + ldr r7, [pc, #208] @ 95d6c <__cxa_atexit@plt+0x89d0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #204] @ 95d70 <__cxa_atexit@plt+0x89d10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 94f58 <__cxa_atexit@plt+0x88ef8> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffef0c │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 92710 <__cxa_atexit@plt+0x866b0> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 93210 <__cxa_atexit@plt+0x871b0> │ │ │ │ - ldr r8, [pc, #76] @ 93228 <__cxa_atexit@plt+0x871c8> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 9322c <__cxa_atexit@plt+0x871cc> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 93230 <__cxa_atexit@plt+0x871d0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #92] @ 95d50 <__cxa_atexit@plt+0x89cf0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #52] @ 95d68 <__cxa_atexit@plt+0x89d08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + b 95d00 <__cxa_atexit@plt+0x89ca0> │ │ │ │ + orreq r5, r1, ip, lsr #14 │ │ │ │ + orreq r5, r1, r0, asr r6 │ │ │ │ + orreq r5, r1, r0, lsl #10 │ │ │ │ + andeq r0, r0, r4, ror #7 │ │ │ │ + andeq r0, r0, r8, ror #6 │ │ │ │ + andeq r0, r0, r0, lsl #9 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + orreq r5, r1, r8, ror #10 │ │ │ │ + orreq r5, r1, r8, lsl #13 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xfffff2b0 │ │ │ │ + cmneq r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, r6 │ │ │ │ + str r8, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 95dcc <__cxa_atexit@plt+0x89d6c> │ │ │ │ + ldr r3, [pc, #68] @ 95de8 <__cxa_atexit@plt+0x89d88> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r8, r1, r0, ror r2 │ │ │ │ - orreq r7, r1, r8, ror pc │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r2, [pc, #64] @ 95dec <__cxa_atexit@plt+0x89d8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + str r1, [r7, #8] │ │ │ │ + str r0, [r7, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + b 94f58 <__cxa_atexit@plt+0x88ef8> │ │ │ │ + ldr r7, [pc, #28] @ 95df0 <__cxa_atexit@plt+0x89d90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff1b0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + ldrsheq r0, [r0, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 93288 <__cxa_atexit@plt+0x87228> │ │ │ │ - ldr r2, [pc, #160] @ 93308 <__cxa_atexit@plt+0x872a8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 932dc <__cxa_atexit@plt+0x8727c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9331c <__cxa_atexit@plt+0x872bc> │ │ │ │ + bne 95e7c <__cxa_atexit@plt+0x89e1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 932e8 <__cxa_atexit@plt+0x87288> │ │ │ │ - ldr lr, [pc, #104] @ 9330c <__cxa_atexit@plt+0x872ac> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 93310 <__cxa_atexit@plt+0x872b0> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ + bcc 95eb0 <__cxa_atexit@plt+0x89e50> │ │ │ │ + ldr lr, [pc, #164] @ 95ec8 <__cxa_atexit@plt+0x89e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #128] @ 95ecc <__cxa_atexit@plt+0x89e6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #100] @ 95ed0 <__cxa_atexit@plt+0x89e70> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 93304 <__cxa_atexit@plt+0x872a4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + b 95ea4 <__cxa_atexit@plt+0x89e44> │ │ │ │ + ldr r7, [pc, #60] @ 95ec0 <__cxa_atexit@plt+0x89e60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r7, [pc, #40] @ 95ec4 <__cxa_atexit@plt+0x89e64> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 942a4 <__cxa_atexit@plt+0x88244> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r8, r1, r8, lsr #3 │ │ │ │ - orreq r7, r1, r8, lsr #29 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r1, r4, ror #5 │ │ │ │ + @ instruction: 0x0181539c │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + orreq r5, r1, r4, lsl r3 │ │ │ │ + orreq r5, r1, ip, asr #7 │ │ │ │ + cmneq r0, r4, lsl pc │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 93354 <__cxa_atexit@plt+0x872f4> │ │ │ │ - ldr r3, [pc, #360] @ 934a4 <__cxa_atexit@plt+0x87444> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 93454 <__cxa_atexit@plt+0x873f4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 93380 <__cxa_atexit@plt+0x87320> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 93440 <__cxa_atexit@plt+0x873e0> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 93420 <__cxa_atexit@plt+0x873c0> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ + mov r8, r4 │ │ │ │ + ldr r2, [pc, #260] @ 95ff4 <__cxa_atexit@plt+0x89f94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r1, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 93434 <__cxa_atexit@plt+0x873d4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9346c <__cxa_atexit@plt+0x8740c> │ │ │ │ - ldr r0, [pc, #208] @ 93490 <__cxa_atexit@plt+0x87430> │ │ │ │ - ldr sl, [pc, #208] @ 93494 <__cxa_atexit@plt+0x87434> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 93498 <__cxa_atexit@plt+0x87438> │ │ │ │ - sub lr, r2, #15 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ + beq 95fcc <__cxa_atexit@plt+0x89f6c> │ │ │ │ + ldr r1, [r8, #804] @ 0x324 │ │ │ │ + add r2, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 95fdc <__cxa_atexit@plt+0x89f7c> │ │ │ │ + ldr lr, [pc, #208] @ 95ff8 <__cxa_atexit@plt+0x89f98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + str r0, [sp] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #4]! │ │ │ │ + sub r7, r2, #6 │ │ │ │ + str r7, [r3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r4, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + sub sl, r2, #31 │ │ │ │ + ldr lr, [pc, #156] @ 95ffc <__cxa_atexit@plt+0x89f9c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub ip, r2, #18 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ + str ip, [r6, #52] @ 0x34 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + ldr r0, [pc, #120] @ 96000 <__cxa_atexit@plt+0x89fa0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 9345c <__cxa_atexit@plt+0x873fc> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 934d8 <__cxa_atexit@plt+0x87478> │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #92] @ 96004 <__cxa_atexit@plt+0x89fa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r6, [r5, #8] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 938b0 <__cxa_atexit@plt+0x87850> │ │ │ │ - ldr r3, [pc, #88] @ 934a0 <__cxa_atexit@plt+0x87440> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 93348 <__cxa_atexit@plt+0x872e8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 95afc <__cxa_atexit@plt+0x89a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9349c <__cxa_atexit@plt+0x8743c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r8, #828] @ 0x33c │ │ │ │ + mov r4, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - orreq r8, r1, r0, lsl #1 │ │ │ │ - orreq r7, r1, ip, ror #26 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 93704 <__cxa_atexit@plt+0x876a4> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 935a8 <__cxa_atexit@plt+0x87548> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 93664 <__cxa_atexit@plt+0x87604> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 93600 <__cxa_atexit@plt+0x875a0> │ │ │ │ - ldr r2, [pc, #500] @ 9373c <__cxa_atexit@plt+0x876dc> │ │ │ │ - ldr r3, [pc, #500] @ 93740 <__cxa_atexit@plt+0x876e0> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 93744 <__cxa_atexit@plt+0x876e4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 936e8 <__cxa_atexit@plt+0x87688> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr lr, [pc, #408] @ 93748 <__cxa_atexit@plt+0x876e8> │ │ │ │ - ldr r3, [pc, #408] @ 9374c <__cxa_atexit@plt+0x876ec> │ │ │ │ - sub r0, r6, #15 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + @ instruction: 0xfffffa9c │ │ │ │ + orreq r5, r1, r0, lsl #4 │ │ │ │ + orreq r5, r1, r8, lsl r3 │ │ │ │ + @ instruction: 0x01815290 │ │ │ │ + cmneq r0, r0, ror #27 │ │ │ │ + andeq r0, r0, r9, lsl #6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 960b4 <__cxa_atexit@plt+0x8a054> │ │ │ │ + ldr lr, [pc, #144] @ 960c0 <__cxa_atexit@plt+0x8a060> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 93750 <__cxa_atexit@plt+0x876f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 936d8 <__cxa_atexit@plt+0x87678> │ │ │ │ + str r2, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + sub sl, r6, #31 │ │ │ │ + ldr ip, [pc, #112] @ 960c4 <__cxa_atexit@plt+0x8a064> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r1, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + ldr r7, [pc, #64] @ 960c8 <__cxa_atexit@plt+0x8a068> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + add lr, r3, #24 │ │ │ │ + stm lr, {r3, r8, ip} │ │ │ │ + str sl, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [pc, #44] @ 960cc <__cxa_atexit@plt+0x8a06c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 936cc <__cxa_atexit@plt+0x8766c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 93664 <__cxa_atexit@plt+0x87604> │ │ │ │ - ldr lr, [pc, #272] @ 93724 <__cxa_atexit@plt+0x876c4> │ │ │ │ - ldr r3, [pc, #272] @ 93728 <__cxa_atexit@plt+0x876c8> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 9372c <__cxa_atexit@plt+0x876cc> │ │ │ │ + add r7, r7, #1 │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + mov r7, fp │ │ │ │ + b 95afc <__cxa_atexit@plt+0x89a9c> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff994 │ │ │ │ + orreq r5, r1, ip, lsl #2 │ │ │ │ + orreq r5, r1, r8, lsl r2 │ │ │ │ + @ instruction: 0x01815198 │ │ │ │ + cmneq r0, r8, lsl sp │ │ │ │ + andeq r0, r0, r7, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96138 <__cxa_atexit@plt+0x8a0d8> │ │ │ │ + ldr lr, [pc, #84] @ 96150 <__cxa_atexit@plt+0x8a0f0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [pc, #80] @ 96154 <__cxa_atexit@plt+0x8a0f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ + add r8, r2, #1 │ │ │ │ + ldr r1, [pc, #72] @ 96158 <__cxa_atexit@plt+0x8a0f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldmib r5, {r0, r7} │ │ │ │ sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 936d8 <__cxa_atexit@plt+0x87678> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 936cc <__cxa_atexit@plt+0x8766c> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 936f4 <__cxa_atexit@plt+0x87694> │ │ │ │ - ldr lr, [pc, #172] @ 93730 <__cxa_atexit@plt+0x876d0> │ │ │ │ - ldr sl, [pc, #172] @ 93734 <__cxa_atexit@plt+0x876d4> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 93738 <__cxa_atexit@plt+0x876d8> │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + mov r7, fp │ │ │ │ + b 95afc <__cxa_atexit@plt+0x89a9c> │ │ │ │ + ldr r3, [pc, #28] @ 9615c <__cxa_atexit@plt+0x8a0fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r1, r4, rrx │ │ │ │ + orreq r5, r1, r4, rrx │ │ │ │ + orreq r5, r1, r8, lsr #2 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x01700c94 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 96214 <__cxa_atexit@plt+0x8a1b4> │ │ │ │ + ldr r3, [pc, #204] @ 96250 <__cxa_atexit@plt+0x8a1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 96204 <__cxa_atexit@plt+0x8a1a4> │ │ │ │ + ldr r7, [pc, #180] @ 96254 <__cxa_atexit@plt+0x8a1f4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + add r2, r9, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + stmdb r5, {r0, r3, r7} │ │ │ │ + sub r7, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 96224 <__cxa_atexit@plt+0x8a1c4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9622c <__cxa_atexit@plt+0x8a1cc> │ │ │ │ + ldr r7, [pc, #136] @ 96260 <__cxa_atexit@plt+0x8a200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #132] @ 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 936d8 <__cxa_atexit@plt+0x87678> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r1, r2, r6} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #64] @ 9625c <__cxa_atexit@plt+0x8a1fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 938b0 <__cxa_atexit@plt+0x87850> │ │ │ │ - ldr r7, [pc, #72] @ 93754 <__cxa_atexit@plt+0x876f4> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ + mov r3, r6 │ │ │ │ + b 96234 <__cxa_atexit@plt+0x8a1d4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 96258 <__cxa_atexit@plt+0x8a1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq r7, r1, ip, lsr fp │ │ │ │ - orreq r7, r1, r4, lsr #28 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r7, r1, ip, asr #21 │ │ │ │ - @ instruction: 0x01817db4 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r7, r1, r8, lsl #24 │ │ │ │ - strdeq r7, [r1, r0] │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - orreq r7, r1, r0, lsr #23 │ │ │ │ - orreq r7, r1, r8, lsl #29 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 934d8 <__cxa_atexit@plt+0x87478> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + cmneq r0, r4, asr #23 │ │ │ │ + cmneq r0, ip, ror #23 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + orreq r5, r1, r8, rrx │ │ │ │ + @ instruction: 0x01700b90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr lr, [pc, #140] @ 9630c <__cxa_atexit@plt+0x8a2ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r6, [r5] │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + sub r6, r5, #32 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 962e4 <__cxa_atexit@plt+0x8a284> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 962ec <__cxa_atexit@plt+0x8a28c> │ │ │ │ + ldr lr, [pc, #84] @ 96314 <__cxa_atexit@plt+0x8a2b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #80] @ 96318 <__cxa_atexit@plt+0x8a2b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str lr, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r3} │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + mov r6, r3 │ │ │ │ + b 962f4 <__cxa_atexit@plt+0x8a294> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ 96310 <__cxa_atexit@plt+0x8a2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq r0, r4, lsl #22 │ │ │ │ + @ instruction: 0xfffff800 │ │ │ │ + orreq r4, r1, r0, lsl #31 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9385c <__cxa_atexit@plt+0x877fc> │ │ │ │ - ldr r1, [pc, #136] @ 93874 <__cxa_atexit@plt+0x87814> │ │ │ │ - ldr lr, [pc, #136] @ 93878 <__cxa_atexit@plt+0x87818> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ + bcc 9636c <__cxa_atexit@plt+0x8a30c> │ │ │ │ + ldr lr, [pc, #60] @ 96384 <__cxa_atexit@plt+0x8a324> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 9387c <__cxa_atexit@plt+0x8781c> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 93854 <__cxa_atexit@plt+0x877f4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 93880 <__cxa_atexit@plt+0x87820> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 96388 <__cxa_atexit@plt+0x8a328> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, r8, lsl #30 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 963d4 <__cxa_atexit@plt+0x8a374> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 963ec <__cxa_atexit@plt+0x8a38c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 963f0 <__cxa_atexit@plt+0x8a390> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq r7, r1, r4, asr ip │ │ │ │ - orreq r7, r1, r0, asr r9 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 93b18 <__cxa_atexit@plt+0x87ab8> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 93968 <__cxa_atexit@plt+0x87908> │ │ │ │ - mov r8, r5 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0x01814e90 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 93a44 <__cxa_atexit@plt+0x879e4> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 939c8 <__cxa_atexit@plt+0x87968> │ │ │ │ - ldr r2, [pc, #576] @ 93b50 <__cxa_atexit@plt+0x87af0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 93aa8 <__cxa_atexit@plt+0x87a48> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 93ab8 <__cxa_atexit@plt+0x87a58> │ │ │ │ - ldr r2, [pc, #536] @ 93b54 <__cxa_atexit@plt+0x87af4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 93a18 <__cxa_atexit@plt+0x879b8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ + bhi 96430 <__cxa_atexit@plt+0x8a3d0> │ │ │ │ + ldr r3, [pc, #32] @ 96438 <__cxa_atexit@plt+0x8a3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r3, [pc, #20] @ 9643c <__cxa_atexit@plt+0x8a3dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r5, {r3, r7} │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 93b58 <__cxa_atexit@plt+0x87af8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 93a28 <__cxa_atexit@plt+0x879c8> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 93a38 <__cxa_atexit@plt+0x879d8> │ │ │ │ - ldr r1, [pc, #444] @ 93b5c <__cxa_atexit@plt+0x87afc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 93acc <__cxa_atexit@plt+0x87a6c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - beq 93a44 <__cxa_atexit@plt+0x879e4> │ │ │ │ - ldr r2, [pc, #360] @ 93b3c <__cxa_atexit@plt+0x87adc> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 93a28 <__cxa_atexit@plt+0x879c8> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 93ae0 <__cxa_atexit@plt+0x87a80> │ │ │ │ - ldr r2, [pc, #320] @ 93b40 <__cxa_atexit@plt+0x87ae0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 93b04 <__cxa_atexit@plt+0x87aa4> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 93ae8 <__cxa_atexit@plt+0x87a88> │ │ │ │ - ldr lr, [pc, #248] @ 93b44 <__cxa_atexit@plt+0x87ae4> │ │ │ │ - ldr r2, [pc, #248] @ 93b48 <__cxa_atexit@plt+0x87ae8> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 93b4c <__cxa_atexit@plt+0x87aec> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r4, r1, r4, lsl sp │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9646c <__cxa_atexit@plt+0x8a40c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ 96470 <__cxa_atexit@plt+0x8a410> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + cmneq r0, r8, lsr #15 │ │ │ │ + orreq r4, r1, r0, ror #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 964a8 <__cxa_atexit@plt+0x8a448> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ 964b0 <__cxa_atexit@plt+0x8a450> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 93af4 <__cxa_atexit@plt+0x87a94> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + orreq r4, r1, r4, lsr #25 │ │ │ │ + ldrsheq r0, [r0, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + mov lr, fp │ │ │ │ + mov r9, r6 │ │ │ │ + mov ip, r5 │ │ │ │ + sub r6, r5, #12 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 96660 <__cxa_atexit@plt+0x8a600> │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + add r3, r9, #48 @ 0x30 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 96668 <__cxa_atexit@plt+0x8a608> │ │ │ │ + ldr sl, [pc, #424] @ 9669c <__cxa_atexit@plt+0x8a63c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r5, [pc, #412] @ 966a0 <__cxa_atexit@plt+0x8a640> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r9, [sp, #12] │ │ │ │ + str r5, [r9, #4]! │ │ │ │ + ldr r1, [pc, #400] @ 966a4 <__cxa_atexit@plt+0x8a644> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r2, #2 │ │ │ │ + mov r6, #1 │ │ │ │ + str r6, [r9, #4] │ │ │ │ + str r2, [r9, #8] │ │ │ │ + mov r2, r9 │ │ │ │ + str sl, [r2, #20]! │ │ │ │ + str r8, [r9, #28] │ │ │ │ + str r7, [r9, #32] │ │ │ │ + str r1, [r9, #36] @ 0x24 │ │ │ │ + mov r1, #1 │ │ │ │ + str r0, [r9, #40] @ 0x28 │ │ │ │ + str r2, [r9, #44] @ 0x2c │ │ │ │ + ldr r7, [pc, #348] @ 966a8 <__cxa_atexit@plt+0x8a648> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r8, r9 │ │ │ │ + str r7, [r8, #12]! │ │ │ │ + ldr r7, [pc, #336] @ 966ac <__cxa_atexit@plt+0x8a64c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + and r6, r7, #3 │ │ │ │ + mov r7, #0 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne 96604 <__cxa_atexit@plt+0x8a5a4> │ │ │ │ + mov r0, r5 │ │ │ │ + sub sl, r3, #7 │ │ │ │ + ldr r7, [pc, #304] @ 966b0 <__cxa_atexit@plt+0x8a650> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + and fp, r7, #3 │ │ │ │ + mov r5, #0 │ │ │ │ + ldr r6, [pc, #288] @ 966b4 <__cxa_atexit@plt+0x8a654> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r3, [r6] │ │ │ │ + cmp r3, #0 │ │ │ │ + bne 965dc <__cxa_atexit@plt+0x8a57c> │ │ │ │ + add r3, r8, r7, lsl #2 │ │ │ │ + mcr 15, 0, r5, cr7, cr10, {5} │ │ │ │ + ldrex r2, [r3] │ │ │ │ + strex r2, sl, [r3] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 965ac <__cxa_atexit@plt+0x8a54c> │ │ │ │ + add r3, r8, r7, lsr #7 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + str r0, [r9] │ │ │ │ + strb r1, [r3, r2, lsl #2] │ │ │ │ + add r7, r7, #1 │ │ │ │ + cmp fp, #2 │ │ │ │ + beq 96598 <__cxa_atexit@plt+0x8a538> │ │ │ │ + b 96604 <__cxa_atexit@plt+0x8a5a4> │ │ │ │ + lsl r3, r7, #2 │ │ │ │ + ldr r1, [r3, r8] │ │ │ │ + mov r0, r4 │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + mov r1, #1 │ │ │ │ + ldr r0, [pc, #188] @ 966b8 <__cxa_atexit@plt+0x8a658> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 965a4 <__cxa_atexit@plt+0x8a544> │ │ │ │ + str r9, [ip, #-8] │ │ │ │ + str r7, [ip, #-4] │ │ │ │ + ldr r6, [r4, #804] @ 0x324 │ │ │ │ + ldr r1, [sp, #12] │ │ │ │ + add r3, r1, #64 @ 0x40 │ │ │ │ + cmp r6, r3 │ │ │ │ + bcc 96678 <__cxa_atexit@plt+0x8a618> │ │ │ │ + mov r6, #0 │ │ │ │ + ldr r0, [pc, #144] @ 966bc <__cxa_atexit@plt+0x8a65c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ + str r9, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ + str r7, [r1, #64] @ 0x40 │ │ │ │ + ldr r7, [pc, #124] @ 966c0 <__cxa_atexit@plt+0x8a660> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r1, #4] │ │ │ │ + ldr r0, [ip] │ │ │ │ + sub r7, r3, #11 │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 93b60 <__cxa_atexit@plt+0x87b00> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ + mov r3, r9 │ │ │ │ + b 96670 <__cxa_atexit@plt+0x8a610> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + b 96650 <__cxa_atexit@plt+0x8a5f0> │ │ │ │ + ldr r6, [pc, #68] @ 966c4 <__cxa_atexit@plt+0x8a664> │ │ │ │ add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r7, r1, r4, lsl #14 │ │ │ │ - orreq r7, r1, ip, ror #19 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 938b0 <__cxa_atexit@plt+0x87850> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + str r6, [ip, #-12]! │ │ │ │ + mov r5, ip │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, lr │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + orreq r4, r1, r4, asr #26 │ │ │ │ + orreq r4, r1, ip, lsl #27 │ │ │ │ + strdeq r4, [r1, r4] │ │ │ │ + strdeq r4, [r1, r4] │ │ │ │ + orreq r4, r1, r8, asr #23 │ │ │ │ + @ instruction: 0x01814cb0 │ │ │ │ + orreq r4, r1, ip, asr #24 │ │ │ │ + orreq r4, r1, r4, lsr #24 │ │ │ │ + orreq r4, r1, r8, lsl #24 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ + mov r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 93bc4 <__cxa_atexit@plt+0x87b64> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 93bd4 <__cxa_atexit@plt+0x87b74> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 93bcc <__cxa_atexit@plt+0x87b6c> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96718 <__cxa_atexit@plt+0x8a6b8> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [pc, #56] @ 96730 <__cxa_atexit@plt+0x8a6d0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #48] @ 96734 <__cxa_atexit@plt+0x8a6d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov lr, #0 │ │ │ │ + stmib r3, {r1, r2, lr} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 96738 <__cxa_atexit@plt+0x8a6d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r4, r1, r4, asr fp │ │ │ │ + orreq r4, r1, ip, asr #22 │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + cmneq r0, r8, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 93c24 <__cxa_atexit@plt+0x87bc4> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 93c34 <__cxa_atexit@plt+0x87bd4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9678c <__cxa_atexit@plt+0x8a72c> │ │ │ │ + ldr r2, [pc, #52] @ 96798 <__cxa_atexit@plt+0x8a738> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 93c2c <__cxa_atexit@plt+0x87bcc> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 96784 <__cxa_atexit@plt+0x8a724> │ │ │ │ + b 967a8 <__cxa_atexit@plt+0x8a748> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq r0, ip, ror #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 96854 <__cxa_atexit@plt+0x8a7f4> │ │ │ │ + ldr ip, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + sub r1, r6, #7 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r8, [pc, #164] @ 96888 <__cxa_atexit@plt+0x8a828> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str ip, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + ldr r2, [pc, #140] @ 9688c <__cxa_atexit@plt+0x8a82c> │ │ │ │ + add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ - bne 93cb0 <__cxa_atexit@plt+0x87c50> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 93cc0 <__cxa_atexit@plt+0x87c60> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + sub r2, r5, #28 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 96868 <__cxa_atexit@plt+0x8a808> │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 96860 <__cxa_atexit@plt+0x8a800> │ │ │ │ + ldr r2, [pc, #112] @ 96894 <__cxa_atexit@plt+0x8a834> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 93cb8 <__cxa_atexit@plt+0x87c58> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [pc, #108] @ 96898 <__cxa_atexit@plt+0x8a838> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #16]! │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 96890 <__cxa_atexit@plt+0x8a830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + @ instruction: 0xfffffcdc │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + @ instruction: 0x01700590 │ │ │ │ + @ instruction: 0xfffff29c │ │ │ │ + orreq r4, r1, ip, lsl sl │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 93e6c <__cxa_atexit@plt+0x87e0c> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 93d0c <__cxa_atexit@plt+0x87cac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 93dc0 <__cxa_atexit@plt+0x87d60> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 93d38 <__cxa_atexit@plt+0x87cd8> │ │ │ │ - ldr r6, [pc, #356] @ 93e84 <__cxa_atexit@plt+0x87e24> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 93e60 <__cxa_atexit@plt+0x87e00> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 93cf4 <__cxa_atexit@plt+0x87c94> │ │ │ │ - b 93e04 <__cxa_atexit@plt+0x87da4> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 93d90 <__cxa_atexit@plt+0x87d30> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 93d90 <__cxa_atexit@plt+0x87d30> │ │ │ │ - ldr r6, [pc, #272] @ 93e80 <__cxa_atexit@plt+0x87e20> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 93e60 <__cxa_atexit@plt+0x87e00> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 93cf4 <__cxa_atexit@plt+0x87c94> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 93e60 <__cxa_atexit@plt+0x87e00> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 93dd4 <__cxa_atexit@plt+0x87d74> │ │ │ │ - ldr r7, [pc, #212] @ 93e74 <__cxa_atexit@plt+0x87e14> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - beq 93e20 <__cxa_atexit@plt+0x87dc0> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 93f78 <__cxa_atexit@plt+0x87f18> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 93e14 <__cxa_atexit@plt+0x87db4> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 93e34 <__cxa_atexit@plt+0x87dd4> │ │ │ │ - ldr r6, [pc, #120] @ 93e78 <__cxa_atexit@plt+0x87e18> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 93e40 <__cxa_atexit@plt+0x87de0> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 93e60 <__cxa_atexit@plt+0x87e00> │ │ │ │ - ldr r6, [pc, #96] @ 93e7c <__cxa_atexit@plt+0x87e1c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 93e40 <__cxa_atexit@plt+0x87de0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - beq 93d98 <__cxa_atexit@plt+0x87d38> │ │ │ │ - ldr r6, [pc, #48] @ 93e70 <__cxa_atexit@plt+0x87e10> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 93e60 <__cxa_atexit@plt+0x87e00> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 968ec <__cxa_atexit@plt+0x8a88c> │ │ │ │ + ldr lr, [pc, #60] @ 96904 <__cxa_atexit@plt+0x8a8a4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 93ec8 <__cxa_atexit@plt+0x87e68> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 93edc <__cxa_atexit@plt+0x87e7c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r3, [pc, #20] @ 96908 <__cxa_atexit@plt+0x8a8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 93ed4 <__cxa_atexit@plt+0x87e74> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, r8, lsl #19 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 93f20 <__cxa_atexit@plt+0x87ec0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 93f34 <__cxa_atexit@plt+0x87ed4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96954 <__cxa_atexit@plt+0x8a8f4> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 9696c <__cxa_atexit@plt+0x8a90c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 96970 <__cxa_atexit@plt+0x8a910> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 93f2c <__cxa_atexit@plt+0x87ecc> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, r0, lsl r9 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0xfffffa68 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + cmneq r0, r8, lsl #9 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96a20 <__cxa_atexit@plt+0x8a9c0> │ │ │ │ + ldr ip, [pc, #176] @ 96a58 <__cxa_atexit@plt+0x8a9f8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr lr, [pc, #172] @ 96a5c <__cxa_atexit@plt+0x8a9fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + sub r1, r6, #11 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r1, r3 │ │ │ │ + str ip, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str lr, [r1, #12] │ │ │ │ + str r1, [r1, #16] │ │ │ │ + str r8, [r1, #20] │ │ │ │ + str r0, [r1, #24] │ │ │ │ + sub r1, r5, #32 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 96a3c <__cxa_atexit@plt+0x8a9dc> │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96a34 <__cxa_atexit@plt+0x8a9d4> │ │ │ │ + ldr r2, [pc, #112] @ 96a68 <__cxa_atexit@plt+0x8aa08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #108] @ 96a6c <__cxa_atexit@plt+0x8aa0c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r7, [pc, #60] @ 96a64 <__cxa_atexit@plt+0x8aa04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 96a44 <__cxa_atexit@plt+0x8a9e4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #28] @ 96a60 <__cxa_atexit@plt+0x8aa00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 93fac <__cxa_atexit@plt+0x87f4c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 93ff8 <__cxa_atexit@plt+0x87f98> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 93fe8 <__cxa_atexit@plt+0x87f88> │ │ │ │ - b 94004 <__cxa_atexit@plt+0x87fa4> │ │ │ │ - ldr r3, [pc, #60] @ 93ff0 <__cxa_atexit@plt+0x87f90> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + @ instruction: 0xfffffa58 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + ldrheq r0, [r0, #-60]! @ 0xffffffc4 │ │ │ │ + ldrsheq r0, [r0, #-56]! @ 0xffffffc8 │ │ │ │ + @ instruction: 0xfffff0c8 │ │ │ │ + orreq r4, r1, r8, asr #16 │ │ │ │ + cmneq r0, r4, lsr #7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 96ae4 <__cxa_atexit@plt+0x8aa84> │ │ │ │ + ldr r3, [pc, #96] @ 96af4 <__cxa_atexit@plt+0x8aa94> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 93fe8 <__cxa_atexit@plt+0x87f88> │ │ │ │ - ldr r3, [pc, #40] @ 93ff4 <__cxa_atexit@plt+0x87f94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 96ad4 <__cxa_atexit@plt+0x8aa74> │ │ │ │ + ldr r2, [pc, #72] @ 96af8 <__cxa_atexit@plt+0x8aa98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add sl, r9, #3 │ │ │ │ + ldm sl, {r0, r3, sl} │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - @ instruction: 0x0181719c │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + ldr r7, [pc, #16] @ 96afc <__cxa_atexit@plt+0x8aa9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + cmneq r0, ip, lsr r3 │ │ │ │ + cmneq r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 96b2c <__cxa_atexit@plt+0x8aacc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 9404c <__cxa_atexit@plt+0x87fec> │ │ │ │ - ldr r2, [pc, #396] @ 941b0 <__cxa_atexit@plt+0x88150> │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 94108 <__cxa_atexit@plt+0x880a8> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 940bc <__cxa_atexit@plt+0x8805c> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 94114 <__cxa_atexit@plt+0x880b4> │ │ │ │ - ldr r3, [pc, #296] @ 941a0 <__cxa_atexit@plt+0x88140> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96b80 <__cxa_atexit@plt+0x8ab20> │ │ │ │ + ldr lr, [pc, #60] @ 96b98 <__cxa_atexit@plt+0x8ab38> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 96b9c <__cxa_atexit@plt+0x8ab3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94164 <__cxa_atexit@plt+0x88104> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9416c <__cxa_atexit@plt+0x8810c> │ │ │ │ - ldr r2, [pc, #264] @ 941a4 <__cxa_atexit@plt+0x88144> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9417c <__cxa_atexit@plt+0x8811c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r3, [pc, #228] @ 941a8 <__cxa_atexit@plt+0x88148> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + strdeq r4, [r1, r4] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96be8 <__cxa_atexit@plt+0x8ab88> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 96c00 <__cxa_atexit@plt+0x8aba0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 96c04 <__cxa_atexit@plt+0x8aba4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 94164 <__cxa_atexit@plt+0x88104> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9416c <__cxa_atexit@plt+0x8810c> │ │ │ │ - ldr r2, [pc, #196] @ 941ac <__cxa_atexit@plt+0x8814c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9417c <__cxa_atexit@plt+0x8811c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, ip, ror r6 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96c38 <__cxa_atexit@plt+0x8abd8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 96c40 <__cxa_atexit@plt+0x8abe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b f8432c <__cxa_atexit@plt+0xf782cc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - beq 94188 <__cxa_atexit@plt+0x88128> │ │ │ │ - ldr r3, [pc, #116] @ 94194 <__cxa_atexit@plt+0x88134> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94164 <__cxa_atexit@plt+0x88104> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9416c <__cxa_atexit@plt+0x8810c> │ │ │ │ - ldr r2, [pc, #84] @ 94198 <__cxa_atexit@plt+0x88138> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ + orreq r4, r1, r0, lsl r5 │ │ │ │ + msreq SPSR_fsxc, r8, ror #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96cc8 <__cxa_atexit@plt+0x8ac68> │ │ │ │ + ldr r1, [pc, #108] @ 96cd0 <__cxa_atexit@plt+0x8ac70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #88] @ 96cd4 <__cxa_atexit@plt+0x8ac74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9417c <__cxa_atexit@plt+0x8811c> │ │ │ │ + beq 96cb8 <__cxa_atexit@plt+0x8ac58> │ │ │ │ + ldr r2, [pc, #72] @ 96cd8 <__cxa_atexit@plt+0x8ac78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #40] @ 96cdc <__cxa_atexit@plt+0x8ac7c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 9419c <__cxa_atexit@plt+0x8813c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 94024 <__cxa_atexit@plt+0x87fc4> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + orreq r4, r1, r0, asr #9 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq r4, r1, ip, lsl #11 │ │ │ │ + msreq SPSR_fsxc, ip, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #28] @ 96d1c <__cxa_atexit@plt+0x8acbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #8] @ 96d20 <__cxa_atexit@plt+0x8acc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r4, r1, r8, lsr #10 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #24] @ 96d50 <__cxa_atexit@plt+0x8acf0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b 96d5c <__cxa_atexit@plt+0x8acfc> │ │ │ │ + orreq r4, r1, r0, lsl #10 │ │ │ │ + andeq r0, r0, r8, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9421c <__cxa_atexit@plt+0x881bc> │ │ │ │ - ldr r3, [pc, #48] @ 9422c <__cxa_atexit@plt+0x881cc> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94224 <__cxa_atexit@plt+0x881c4> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov lr, fp │ │ │ │ + str r7, [sp, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + mov ip, r4 │ │ │ │ + ldr r0, [pc, #388] @ 96ef8 <__cxa_atexit@plt+0x8ae98> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r0, [ip, #804] @ 0x324 │ │ │ │ + add r6, r8, #16 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 96eb4 <__cxa_atexit@plt+0x8ae54> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #20]! │ │ │ │ + ldr fp, [r3, #-12] │ │ │ │ + ldr sl, [r3, #-8] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + cmp sl, r2 │ │ │ │ + bge 96e5c <__cxa_atexit@plt+0x8adfc> │ │ │ │ + ldr r3, [r5, #24] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + add r2, r2, sl │ │ │ │ + add r3, r3, r2, lsl #2 │ │ │ │ + ldr r3, [r3, #12] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r0, [pc, #304] @ 96efc <__cxa_atexit@plt+0x8ae9c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r8, #4]! │ │ │ │ + ldr r0, [pc, #296] @ 96f00 <__cxa_atexit@plt+0x8aea0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r0] │ │ │ │ + str r1, [r8, #8] │ │ │ │ + str r3, [r8, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 96e40 <__cxa_atexit@plt+0x8ade0> │ │ │ │ + add r3, r9, #12 │ │ │ │ + add r2, r3, fp, lsl #2 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r8, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 96df8 <__cxa_atexit@plt+0x8ad98> │ │ │ │ + add r3, r3, fp, lsr #7 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r0, [pc, #236] @ 96f04 <__cxa_atexit@plt+0x8aea4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r2, lsl #2] │ │ │ │ + add r3, sl, #1 │ │ │ │ + add r0, fp, #1 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + mov r8, r6 │ │ │ │ + b 96d7c <__cxa_atexit@plt+0x8ad1c> │ │ │ │ + add r3, r9, fp, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, ip │ │ │ │ + stmib sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + ldmib sp, {ip, lr} │ │ │ │ + b 96dec <__cxa_atexit@plt+0x8ad8c> │ │ │ │ + ldr r0, [pc, #164] @ 96f08 <__cxa_atexit@plt+0x8aea8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #0 │ │ │ │ + ldr r2, [ip, #804] @ 0x324 │ │ │ │ + str r9, [r5, #24] │ │ │ │ + str fp, [r5, #28] │ │ │ │ + str r0, [r5, #32] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96ed8 <__cxa_atexit@plt+0x8ae78> │ │ │ │ + ldr r0, [r5, #36]! @ 0x24 │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r3} │ │ │ │ + ldr r2, [pc, #124] @ 96f14 <__cxa_atexit@plt+0x8aeb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r8, {r2, r7} │ │ │ │ + str r3, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov r4, ip │ │ │ │ + mov fp, lr │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + ldr r1, [pc, #84] @ 96f10 <__cxa_atexit@plt+0x8aeb0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r0, #16 │ │ │ │ + str r0, [ip, #828] @ 0x33c │ │ │ │ + str r1, [r5] │ │ │ │ + mov r4, ip │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov fp, lr │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r0, [pc, #44] @ 96f0c <__cxa_atexit@plt+0x8aeac> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r5, #16 │ │ │ │ + str r5, [ip, #828] @ 0x33c │ │ │ │ + str r0, [r3] │ │ │ │ + mov r4, ip │ │ │ │ + mov r5, r3 │ │ │ │ + b 96ecc <__cxa_atexit@plt+0x8ae6c> │ │ │ │ + orreq r4, r1, r4, asr #9 │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + orreq r4, r1, ip, ror #8 │ │ │ │ + orreq r4, r1, r0, lsr r4 │ │ │ │ + orreq r4, r1, r8, ror #7 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + @ instruction: 0x018143b8 │ │ │ │ + andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 94278 <__cxa_atexit@plt+0x88218> │ │ │ │ - ldr r3, [pc, #48] @ 94288 <__cxa_atexit@plt+0x88228> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 96f60 <__cxa_atexit@plt+0x8af00> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 96f78 <__cxa_atexit@plt+0x8af18> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 96f7c <__cxa_atexit@plt+0x8af1c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, r4, lsl #6 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + msreq (UNDEF: 111), r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 96ff0 <__cxa_atexit@plt+0x8af90> │ │ │ │ + ldr r2, [pc, #84] @ 96ff8 <__cxa_atexit@plt+0x8af98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94280 <__cxa_atexit@plt+0x88220> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 96fe4 <__cxa_atexit@plt+0x8af84> │ │ │ │ + ldr r2, [pc, #52] @ 96ffc <__cxa_atexit@plt+0x8af9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 942f4 <__cxa_atexit@plt+0x88294> │ │ │ │ - ldr r3, [pc, #48] @ 94304 <__cxa_atexit@plt+0x882a4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 942fc <__cxa_atexit@plt+0x8829c> │ │ │ │ - b 93ccc <__cxa_atexit@plt+0x87c6c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 94334 <__cxa_atexit@plt+0x882d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - orreq r6, r1, r0, asr lr │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 9324c <__cxa_atexit@plt+0x871ec> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + msreq (UNDEF: 111), r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 9702c <__cxa_atexit@plt+0x8afcc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 943dc <__cxa_atexit@plt+0x8837c> │ │ │ │ - ldr r8, [pc, #76] @ 943f4 <__cxa_atexit@plt+0x88394> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 943f8 <__cxa_atexit@plt+0x88398> │ │ │ │ + bcc 97080 <__cxa_atexit@plt+0x8b020> │ │ │ │ + ldr lr, [pc, #60] @ 97098 <__cxa_atexit@plt+0x8b038> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 943fc <__cxa_atexit@plt+0x8839c> │ │ │ │ - mov r2, #20 │ │ │ │ + ldr r3, [pc, #20] @ 9709c <__cxa_atexit@plt+0x8b03c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + strdeq r4, [r1, r4] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 970e8 <__cxa_atexit@plt+0x8b088> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 97100 <__cxa_atexit@plt+0x8b0a0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 97104 <__cxa_atexit@plt+0x8b0a4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r7, r1, r4, lsr #1 │ │ │ │ - orreq r6, r1, ip, lsr #27 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 94448 <__cxa_atexit@plt+0x883e8> │ │ │ │ - ldr r3, [pc, #48] @ 94458 <__cxa_atexit@plt+0x883f8> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, ip, ror r1 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9715c <__cxa_atexit@plt+0x8b0fc> │ │ │ │ + ldr r3, [pc, #68] @ 97174 <__cxa_atexit@plt+0x8b114> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94450 <__cxa_atexit@plt+0x883f0> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #64] @ 97178 <__cxa_atexit@plt+0x8b118> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #404] @ 9461c <__cxa_atexit@plt+0x885bc> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 944a4 <__cxa_atexit@plt+0x88444> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 94558 <__cxa_atexit@plt+0x884f8> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 944d0 <__cxa_atexit@plt+0x88470> │ │ │ │ - ldr r6, [pc, #380] @ 94634 <__cxa_atexit@plt+0x885d4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 945a8 <__cxa_atexit@plt+0x88548> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 9448c <__cxa_atexit@plt+0x8842c> │ │ │ │ - b 9459c <__cxa_atexit@plt+0x8853c> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 94528 <__cxa_atexit@plt+0x884c8> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 94528 <__cxa_atexit@plt+0x884c8> │ │ │ │ - ldr r6, [pc, #296] @ 94630 <__cxa_atexit@plt+0x885d0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 945a8 <__cxa_atexit@plt+0x88548> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 9448c <__cxa_atexit@plt+0x8842c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 945a8 <__cxa_atexit@plt+0x88548> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 9456c <__cxa_atexit@plt+0x8850c> │ │ │ │ - ldr r7, [pc, #236] @ 94624 <__cxa_atexit@plt+0x885c4> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ + ldr r7, [pc, #24] @ 9717c <__cxa_atexit@plt+0x8b11c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 945dc <__cxa_atexit@plt+0x8857c> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 94728 <__cxa_atexit@plt+0x886c8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb1c │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ + msreq SPSR_fsxc, ip, asr #25 │ │ │ │ + ldm r5, {r1, r2, r7} │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 971ac <__cxa_atexit@plt+0x8b14c> │ │ │ │ + ldr r3, [pc, #44] @ 971c4 <__cxa_atexit@plt+0x8b164> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stm r5, {r1, r2, r7} │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r8, [pc, #32] @ 971c8 <__cxa_atexit@plt+0x8b168> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r3, [pc, #24] @ 971cc <__cxa_atexit@plt+0x8b16c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stm r5, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 945b4 <__cxa_atexit@plt+0x88554> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0x01814098 │ │ │ │ + msreq SPSR_fsxc, ip, lsl #25 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97214 <__cxa_atexit@plt+0x8b1b4> │ │ │ │ + ldr r7, [pc, #48] @ 9722c <__cxa_atexit@plt+0x8b1cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + ldr r8, [pc, #36] @ 97230 <__cxa_atexit@plt+0x8b1d0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r7, sl │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r7, [pc, #24] @ 97234 <__cxa_atexit@plt+0x8b1d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + orreq r4, r1, r4, lsr r0 │ │ │ │ + msreq SPSR_fsxc, r4, lsr #24 │ │ │ │ + msreq (UNDEF: 127), r0 │ │ │ │ + andeq r0, r0, r5, asr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #24] @ 97268 <__cxa_atexit@plt+0x8b208> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b 97278 <__cxa_atexit@plt+0x8b218> │ │ │ │ + orreq r3, r1, r8, ror #31 │ │ │ │ + msreq (UNDEF: 127), ip │ │ │ │ + andeq r0, r0, r9, asr #25 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov lr, fp │ │ │ │ + mov ip, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [pc, #332] @ 973d8 <__cxa_atexit@plt+0x8b378> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r0, #1 │ │ │ │ + ldr r0, [pc, #324] @ 973dc <__cxa_atexit@plt+0x8b37c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add fp, r0, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 973b8 <__cxa_atexit@plt+0x8b358> │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + cmp r8, r2 │ │ │ │ + bge 97390 <__cxa_atexit@plt+0x8b330> │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #32] │ │ │ │ + add r2, r2, r8 │ │ │ │ + add r2, r1, r2, lsl #2 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #248] @ 973e0 <__cxa_atexit@plt+0x8b380> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #240] @ 973e4 <__cxa_atexit@plt+0x8b384> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r1, [r1] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + ldr r2, [pc, #228] @ 973e8 <__cxa_atexit@plt+0x8b388> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 97370 <__cxa_atexit@plt+0x8b310> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add r3, r9, #12 │ │ │ │ + add r1, r3, sl, lsl #2 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r2, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ - bpl 945f0 <__cxa_atexit@plt+0x88590> │ │ │ │ - ldr r6, [pc, #144] @ 94628 <__cxa_atexit@plt+0x885c8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 945fc <__cxa_atexit@plt+0x8859c> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ + bne 97328 <__cxa_atexit@plt+0x8b2c8> │ │ │ │ + add r3, r3, sl, lsr #7 │ │ │ │ + ldr r2, [r9, #4] │ │ │ │ + ldr r0, [pc, #164] @ 973ec <__cxa_atexit@plt+0x8b38c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r2, lsl #2] │ │ │ │ + add r0, r8, #1 │ │ │ │ + add r3, sl, #1 │ │ │ │ + str fp, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + mov r3, r6 │ │ │ │ + b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ + add r3, r9, sl, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + stm sp, {ip, lr} │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + mov r0, #0 │ │ │ │ + ldm sp, {ip, lr} │ │ │ │ + b 97318 <__cxa_atexit@plt+0x8b2b8> │ │ │ │ + ldr r6, [pc, #88] @ 973f0 <__cxa_atexit@plt+0x8b390> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r9] │ │ │ │ + str r9, [r5, #32]! │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + mov r9, #0 │ │ │ │ + mov fp, lr │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + ldr r0, [pc, #52] @ 973f4 <__cxa_atexit@plt+0x8b394> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + mov r7, ip │ │ │ │ + mov fp, lr │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r4, r1, r0, lsl #1 │ │ │ │ + orreq r3, r1, r0, lsr #31 │ │ │ │ + ldrdeq r3, [r1, r4] │ │ │ │ + orreq r3, r1, r0, asr pc │ │ │ │ + strexeq r3, ip, [r1] │ │ │ │ + orreq r3, r1, r0, lsl #30 │ │ │ │ + @ instruction: 0x01813eb4 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + msreq (UNDEF: 111), ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9748c <__cxa_atexit@plt+0x8b42c> │ │ │ │ + ldr r3, [pc, #156] @ 974b8 <__cxa_atexit@plt+0x8b458> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9747c <__cxa_atexit@plt+0x8b41c> │ │ │ │ + ldr lr, [pc, #132] @ 974bc <__cxa_atexit@plt+0x8b45c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r3, [r9, #3] │ │ │ │ + ldr r2, [r9, #7] │ │ │ │ + ldr r7, [r9, #11] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, lr} │ │ │ │ + sub r3, r5, #44 @ 0x2c │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9749c <__cxa_atexit@plt+0x8b43c> │ │ │ │ + ldr r3, [pc, #96] @ 974c8 <__cxa_atexit@plt+0x8b468> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ + ldr r8, [pc, #84] @ 974cc <__cxa_atexit@plt+0x8b46c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #112] @ 9462c <__cxa_atexit@plt+0x885cc> │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - beq 945a8 <__cxa_atexit@plt+0x88548> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r7, [pc, #48] @ 974c4 <__cxa_atexit@plt+0x8b464> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - beq 94530 <__cxa_atexit@plt+0x884d0> │ │ │ │ - ldr r6, [pc, #36] @ 94620 <__cxa_atexit@plt+0x885c0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 945a8 <__cxa_atexit@plt+0x88548> │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 94678 <__cxa_atexit@plt+0x88618> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 9468c <__cxa_atexit@plt+0x8862c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r3, [pc, #28] @ 974c0 <__cxa_atexit@plt+0x8b460> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + msreq SPSR_fsxc, ip @ │ │ │ │ + strheq pc, [pc, #-156] @ 97430 <__cxa_atexit@plt+0x8b3d0> @ │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + orreq r3, r1, r8, asr #27 │ │ │ │ + msreq SPSR_fsxc, r8, ror #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #96] @ 97544 <__cxa_atexit@plt+0x8b4e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94684 <__cxa_atexit@plt+0x88624> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmib r5, {r0, lr} │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97528 <__cxa_atexit@plt+0x8b4c8> │ │ │ │ + ldr r3, [pc, #52] @ 97548 <__cxa_atexit@plt+0x8b4e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r2, r7} │ │ │ │ + ldr r8, [pc, #40] @ 9754c <__cxa_atexit@plt+0x8b4ec> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r3, [pc, #32] @ 97550 <__cxa_atexit@plt+0x8b4f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdfc │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffd2c │ │ │ │ + orreq r3, r1, ip, lsl sp │ │ │ │ + msreq SPSR_fsxc, r0, lsl r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 946d0 <__cxa_atexit@plt+0x88670> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 946e4 <__cxa_atexit@plt+0x88684> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 975a4 <__cxa_atexit@plt+0x8b544> │ │ │ │ + ldr lr, [pc, #60] @ 975bc <__cxa_atexit@plt+0x8b55c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 975c0 <__cxa_atexit@plt+0x8b560> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldrdeq r3, [r1, r0] │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9760c <__cxa_atexit@plt+0x8b5ac> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 97624 <__cxa_atexit@plt+0x8b5c4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 97628 <__cxa_atexit@plt+0x8b5c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 946dc <__cxa_atexit@plt+0x8867c> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r3, r1, r8, asr ip │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + msreq (UNDEF: 127), ip │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 976c0 <__cxa_atexit@plt+0x8b660> │ │ │ │ + ldr r1, [pc, #104] @ 976c8 <__cxa_atexit@plt+0x8b668> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-12]! │ │ │ │ + ldr r1, [pc, #88] @ 976cc <__cxa_atexit@plt+0x8b66c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 976b0 <__cxa_atexit@plt+0x8b650> │ │ │ │ + ldr r2, [pc, #72] @ 976d0 <__cxa_atexit@plt+0x8b670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #3] │ │ │ │ + ldr r0, [r3, #7] │ │ │ │ + ldr r7, [r3, #11] │ │ │ │ + str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r8, [pc, #40] @ 976d4 <__cxa_atexit@plt+0x8b674> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r3, r1, r8, asr #21 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x01813b94 │ │ │ │ + ldrdeq pc, [pc, #-36] @ 976bc <__cxa_atexit@plt+0x8b65c> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #28] @ 97714 <__cxa_atexit@plt+0x8b6b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #8] @ 97718 <__cxa_atexit@plt+0x8b6b8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r3, r1, r0, lsr fp │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r2, [pc, #24] @ 97748 <__cxa_atexit@plt+0x8b6e8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r3, r7} │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b 97754 <__cxa_atexit@plt+0x8b6f4> │ │ │ │ + orreq r3, r1, r8, lsl #22 │ │ │ │ + andeq r0, r0, r7, asr #21 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ + stmib sp, {r7, fp} │ │ │ │ + mov r0, r6 │ │ │ │ + str r4, [sp, #12] │ │ │ │ + mov r4, #0 │ │ │ │ + ldr r7, [pc, #420] @ 97910 <__cxa_atexit@plt+0x8b8b0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #1 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + ldr r2, [r7, #804] @ 0x324 │ │ │ │ + add r6, r0, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 978cc <__cxa_atexit@plt+0x8b86c> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + cmp r7, r1 │ │ │ │ + bge 97880 <__cxa_atexit@plt+0x8b820> │ │ │ │ + ldr sl, [r5, #16] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + add r1, r1, r7 │ │ │ │ + add r2, r2, r1, lsl #2 │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldr r3, [pc, #344] @ 97914 <__cxa_atexit@plt+0x8b8b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + sub fp, r6, #27 │ │ │ │ + ldr r3, [pc, #332] @ 97918 <__cxa_atexit@plt+0x8b8b8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr lr, [r3] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r1, [pc, #320] @ 9791c <__cxa_atexit@plt+0x8b8bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20]! │ │ │ │ + str r2, [r0, #28] │ │ │ │ + ldr ip, [pc, #308] @ 97920 <__cxa_atexit@plt+0x8b8c0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str ip, [r0, #32] │ │ │ │ + str r3, [r0, #36] @ 0x24 │ │ │ │ + str fp, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r0, #8] │ │ │ │ + ldr r1, [pc, #288] @ 97924 <__cxa_atexit@plt+0x8b8c4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r0, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ + cmp lr, #0 │ │ │ │ + bne 9786c <__cxa_atexit@plt+0x8b80c> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add r3, sl, #12 │ │ │ │ + add r1, r3, r8, lsl #2 │ │ │ │ + mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r2, [r1] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 97824 <__cxa_atexit@plt+0x8b7c4> │ │ │ │ + add r3, r3, r8, lsr #7 │ │ │ │ + ldr r2, [sl, #4] │ │ │ │ + ldr r1, [pc, #228] @ 97928 <__cxa_atexit@plt+0x8b8c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [sl] │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r3, r2, lsl #2] │ │ │ │ + add r7, r7, #1 │ │ │ │ + add r3, r8, #1 │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r0, r6 │ │ │ │ + b 97770 <__cxa_atexit@plt+0x8b710> │ │ │ │ + add r3, sl, r8, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + ldr r0, [sp, #12] │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + b 97814 <__cxa_atexit@plt+0x8b7b4> │ │ │ │ + str r8, [r5, #28] │ │ │ │ + add r6, r0, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 978ec <__cxa_atexit@plt+0x8b88c> │ │ │ │ + ldr r1, [r5, #32]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r3, [pc, #148] @ 97934 <__cxa_atexit@plt+0x8b8d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r7] │ │ │ │ + ldr r3, [pc, #140] @ 97938 <__cxa_atexit@plt+0x8b8d8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + mov r2, #0 │ │ │ │ + stmib r0, {r3, r7} │ │ │ │ + str r2, [r0, #12] │ │ │ │ + str r8, [r0, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #92] @ 97930 <__cxa_atexit@plt+0x8b8d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5] │ │ │ │ + ldmib sp, {r7, fp} │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r7, [pc, #56] @ 9792c <__cxa_atexit@plt+0x8b8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r5, #12]! │ │ │ │ + mov r7, r8 │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r1, ip, asr #21 │ │ │ │ + orreq r3, r1, ip, lsl #23 │ │ │ │ + orreq r3, r1, r8, ror sl │ │ │ │ + orreq r3, r1, r0, ror #19 │ │ │ │ + @ instruction: 0x01813ab4 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + orreq r3, r1, r4, lsl #20 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + orreq r3, r1, ip, lsr #19 │ │ │ │ + orreq r3, r1, r4, lsr #19 │ │ │ │ + andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9475c <__cxa_atexit@plt+0x886fc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 947a8 <__cxa_atexit@plt+0x88748> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 94798 <__cxa_atexit@plt+0x88738> │ │ │ │ - b 947b4 <__cxa_atexit@plt+0x88754> │ │ │ │ - ldr r3, [pc, #60] @ 947a0 <__cxa_atexit@plt+0x88740> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #16] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9798c <__cxa_atexit@plt+0x8b92c> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r1, [pc, #56] @ 979a4 <__cxa_atexit@plt+0x8b944> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2] │ │ │ │ + ldr r1, [pc, #48] @ 979a8 <__cxa_atexit@plt+0x8b948> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov lr, #0 │ │ │ │ + stmib r3, {r1, r2, lr} │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ 979ac <__cxa_atexit@plt+0x8b94c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94798 <__cxa_atexit@plt+0x88738> │ │ │ │ - ldr r3, [pc, #40] @ 947a4 <__cxa_atexit@plt+0x88744> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - orreq r6, r1, ip, ror #19 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 947fc <__cxa_atexit@plt+0x8879c> │ │ │ │ - ldr r2, [pc, #396] @ 94960 <__cxa_atexit@plt+0x88900> │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r3, r1, r0, ror #17 │ │ │ │ + ldrdeq r3, [r1, r8] │ │ │ │ + @ instruction: 0xffffffac │ │ │ │ + msreq SPSR_fsxc, r4, ror #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 97a20 <__cxa_atexit@plt+0x8b9c0> │ │ │ │ + ldr r2, [pc, #84] @ 97a28 <__cxa_atexit@plt+0x8b9c8> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 948b8 <__cxa_atexit@plt+0x88858> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 9486c <__cxa_atexit@plt+0x8880c> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 948c4 <__cxa_atexit@plt+0x88864> │ │ │ │ - ldr r3, [pc, #296] @ 94950 <__cxa_atexit@plt+0x888f0> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94914 <__cxa_atexit@plt+0x888b4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9491c <__cxa_atexit@plt+0x888bc> │ │ │ │ - ldr r2, [pc, #264] @ 94954 <__cxa_atexit@plt+0x888f4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9492c <__cxa_atexit@plt+0x888cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r3, [pc, #228] @ 94958 <__cxa_atexit@plt+0x888f8> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94914 <__cxa_atexit@plt+0x888b4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9491c <__cxa_atexit@plt+0x888bc> │ │ │ │ - ldr r2, [pc, #196] @ 9495c <__cxa_atexit@plt+0x888fc> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + beq 97a14 <__cxa_atexit@plt+0x8b9b4> │ │ │ │ + ldr r2, [pc, #52] @ 97a2c <__cxa_atexit@plt+0x8b9cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9492c <__cxa_atexit@plt+0x888cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - beq 94938 <__cxa_atexit@plt+0x888d8> │ │ │ │ - ldr r3, [pc, #116] @ 94944 <__cxa_atexit@plt+0x888e4> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + msreq (UNDEF: 127), r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 97a5c <__cxa_atexit@plt+0x8b9fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r1, r9, sl} │ │ │ │ + stm r5, {r1, r2, r3} │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97ab0 <__cxa_atexit@plt+0x8ba50> │ │ │ │ + ldr lr, [pc, #60] @ 97ac8 <__cxa_atexit@plt+0x8ba68> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ 97acc <__cxa_atexit@plt+0x8ba6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r3, r1, r4, asr #15 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97b18 <__cxa_atexit@plt+0x8bab8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 97b30 <__cxa_atexit@plt+0x8bad0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 97b34 <__cxa_atexit@plt+0x8bad4> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq 94914 <__cxa_atexit@plt+0x888b4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9491c <__cxa_atexit@plt+0x888bc> │ │ │ │ - ldr r2, [pc, #84] @ 94948 <__cxa_atexit@plt+0x888e8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r3, r1, ip, asr #14 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + msreq (UNDEF: 111), ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 97b8c <__cxa_atexit@plt+0x8bb2c> │ │ │ │ + ldr r3, [pc, #64] @ 97ba4 <__cxa_atexit@plt+0x8bb44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ 97ba8 <__cxa_atexit@plt+0x8bb48> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9492c <__cxa_atexit@plt+0x888cc> │ │ │ │ - mov r7, r3 │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + ldr r7, [pc, #24] @ 97bac <__cxa_atexit@plt+0x8bb4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffae4 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + msreq (UNDEF: 111), r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + msreq (UNDEF: 111), r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97c14 <__cxa_atexit@plt+0x8bbb4> │ │ │ │ + ldr r7, [pc, #52] @ 97c24 <__cxa_atexit@plt+0x8bbc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 97c08 <__cxa_atexit@plt+0x8bba8> │ │ │ │ + mov r7, r9 │ │ │ │ + b 97c38 <__cxa_atexit@plt+0x8bbd8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 97c28 <__cxa_atexit@plt+0x8bbc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 9494c <__cxa_atexit@plt+0x888ec> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + msreq (UNDEF: 111), r4 │ │ │ │ + msreq SPSR_fsxc, ip, asr #3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 97cd8 <__cxa_atexit@plt+0x8bc78> │ │ │ │ + ldr ip, [pc, #184] @ 97d0c <__cxa_atexit@plt+0x8bcac> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r8, [r7, #11] │ │ │ │ + ldr sl, [pc, #168] @ 97d10 <__cxa_atexit@plt+0x8bcb0> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + sub lr, r6, #3 │ │ │ │ + str ip, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + stm r5, {r1, lr} │ │ │ │ + str sl, [r5, #8] │ │ │ │ + sub r2, r5, #32 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 97cec <__cxa_atexit@plt+0x8bc8c> │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 97ce4 <__cxa_atexit@plt+0x8bc84> │ │ │ │ + ldr r2, [pc, #112] @ 97d18 <__cxa_atexit@plt+0x8bcb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 947d4 <__cxa_atexit@plt+0x88774> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb64 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc0c │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbc0 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ + ldr r1, [pc, #108] @ 97d1c <__cxa_atexit@plt+0x8bcbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 949cc <__cxa_atexit@plt+0x8896c> │ │ │ │ - ldr r3, [pc, #48] @ 949dc <__cxa_atexit@plt+0x8897c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 949d4 <__cxa_atexit@plt+0x88974> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [sp] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ 97d14 <__cxa_atexit@plt+0x8bcb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffaac │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + msreq SPSR_fsxc, ip, lsl #2 │ │ │ │ + @ instruction: 0xffffde18 │ │ │ │ + @ instruction: 0x01813598 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 94a28 <__cxa_atexit@plt+0x889c8> │ │ │ │ - ldr r3, [pc, #48] @ 94a38 <__cxa_atexit@plt+0x889d8> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94a30 <__cxa_atexit@plt+0x889d0> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97d70 <__cxa_atexit@plt+0x8bd10> │ │ │ │ + ldr lr, [pc, #60] @ 97d88 <__cxa_atexit@plt+0x8bd28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, r7} │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa50 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 94aa4 <__cxa_atexit@plt+0x88a44> │ │ │ │ - ldr r3, [pc, #48] @ 94ab4 <__cxa_atexit@plt+0x88a54> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + ldr r3, [pc, #20] @ 97d8c <__cxa_atexit@plt+0x8bd2c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 94aac <__cxa_atexit@plt+0x88a4c> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9d4 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 94ae4 <__cxa_atexit@plt+0x88a84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - orreq r6, r1, r0, lsr #13 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r3, r1, r4, lsl #10 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 97dd8 <__cxa_atexit@plt+0x8bd78> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r0, [pc, #44] @ 97df0 <__cxa_atexit@plt+0x8bd90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #20] @ 97df4 <__cxa_atexit@plt+0x8bd94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #16 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 94b40 <__cxa_atexit@plt+0x88ae0> │ │ │ │ - ldr r2, [pc, #160] @ 94bc0 <__cxa_atexit@plt+0x88b60> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + orreq r3, r1, ip, lsl #9 │ │ │ │ + @ instruction: 0xffffffb4 │ │ │ │ + qdsubeq pc, r4, pc @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 97e54 <__cxa_atexit@plt+0x8bdf4> │ │ │ │ + ldr r7, [pc, #64] @ 97e6c <__cxa_atexit@plt+0x8be0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ 97e70 <__cxa_atexit@plt+0x8be10> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 97e74 <__cxa_atexit@plt+0x8be14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff81c │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + strdeq lr, [pc, #-252] @ 97d80 <__cxa_atexit@plt+0x8bd20> │ │ │ │ + cmneq pc, ip, asr #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 97408 <__cxa_atexit@plt+0x8b3a8> │ │ │ │ + cmneq pc, ip, lsl #31 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 97efc <__cxa_atexit@plt+0x8be9c> │ │ │ │ + ldr r7, [pc, #68] @ 97f14 <__cxa_atexit@plt+0x8beb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ 97f18 <__cxa_atexit@plt+0x8beb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 97f1c <__cxa_atexit@plt+0x8bebc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffed7c │ │ │ │ + @ instruction: 0xfffff0b4 │ │ │ │ + cmneq pc, ip, lsr #30 │ │ │ │ + strdeq lr, [pc, #-236] @ 97e3c <__cxa_atexit@plt+0x8bddc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r2, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97fa0 <__cxa_atexit@plt+0x8bf40> │ │ │ │ + ldr r1, [pc, #104] @ 97fb8 <__cxa_atexit@plt+0x8bf58> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r7, r5 │ │ │ │ + str r1, [r7, #-12]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r2, [r7, #8] │ │ │ │ tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 94b94 <__cxa_atexit@plt+0x88b34> │ │ │ │ + beq 97f90 <__cxa_atexit@plt+0x8bf30> │ │ │ │ + ldr r1, [pc, #76] @ 97fbc <__cxa_atexit@plt+0x8bf5c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add sl, r3, #3 │ │ │ │ + ldm sl, {r0, r9, sl} │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 94bd4 <__cxa_atexit@plt+0x88b74> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 94ba0 <__cxa_atexit@plt+0x88b40> │ │ │ │ - ldr lr, [pc, #104] @ 94bc4 <__cxa_atexit@plt+0x88b64> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 94bc8 <__cxa_atexit@plt+0x88b68> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 9698c <__cxa_atexit@plt+0x8a92c> │ │ │ │ ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 94bbc <__cxa_atexit@plt+0x88b5c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strdeq r6, [r1, r0] │ │ │ │ - strdeq r6, [r1, r0] │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 94c0c <__cxa_atexit@plt+0x88bac> │ │ │ │ - ldr r3, [pc, #360] @ 94d5c <__cxa_atexit@plt+0x88cfc> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [pc, #24] @ 97fc0 <__cxa_atexit@plt+0x8bf60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffebb8 │ │ │ │ + @ instruction: 0xffffebc4 │ │ │ │ + cmneq pc, r0, lsl #29 │ │ │ │ + cmneq pc, r8, lsr ip @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 97ff8 <__cxa_atexit@plt+0x8bf98> │ │ │ │ + ldr r7, [pc, #24] @ 98008 <__cxa_atexit@plt+0x8bfa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 8d228 <__cxa_atexit@plt+0x811c8> │ │ │ │ + ldr r7, [pc, #12] @ 9800c <__cxa_atexit@plt+0x8bfac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff5420 │ │ │ │ + cmneq pc, r8, lsl #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #68 @ 0x44 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 980c8 <__cxa_atexit@plt+0x8c068> │ │ │ │ + ldr r3, [pc, #168] @ 980e0 <__cxa_atexit@plt+0x8c080> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 94d0c <__cxa_atexit@plt+0x88cac> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 94c38 <__cxa_atexit@plt+0x88bd8> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 94cf8 <__cxa_atexit@plt+0x88c98> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 94cd8 <__cxa_atexit@plt+0x88c78> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 94cec <__cxa_atexit@plt+0x88c8c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 94d24 <__cxa_atexit@plt+0x88cc4> │ │ │ │ - ldr r0, [pc, #208] @ 94d48 <__cxa_atexit@plt+0x88ce8> │ │ │ │ - ldr sl, [pc, #208] @ 94d4c <__cxa_atexit@plt+0x88cec> │ │ │ │ - mov r1, r5 │ │ │ │ + ldr sl, [pc, #164] @ 980e4 <__cxa_atexit@plt+0x8c084> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + sub r0, r6, #63 @ 0x3f │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ + sub r2, r6, #54 @ 0x36 │ │ │ │ + sub r1, r6, #46 @ 0x2e │ │ │ │ + sub r0, r6, #38 @ 0x26 │ │ │ │ + sub lr, r6, #31 │ │ │ │ + ldr r9, [pc, #120] @ 980e8 <__cxa_atexit@plt+0x8c088> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r3, [r7, #28] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str sl, [r7, #20] │ │ │ │ + ldr r3, [pc, #104] @ 980ec <__cxa_atexit@plt+0x8c08c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #12] │ │ │ │ + ldr r3, [pc, #96] @ 980f0 <__cxa_atexit@plt+0x8c090> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4] │ │ │ │ + add r9, r9, #1 │ │ │ │ + ldr r3, [pc, #84] @ 980f4 <__cxa_atexit@plt+0x8c094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #72] @ 980f8 <__cxa_atexit@plt+0x8c098> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r7, #44 @ 0x2c │ │ │ │ + stm r8, {r3, r9, lr} │ │ │ │ + add lr, r7, #56 @ 0x38 │ │ │ │ + stm lr, {r0, r1, r2} │ │ │ │ + sub r7, r6, #23 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ 980fc <__cxa_atexit@plt+0x8c09c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ + cmneq pc, r0, ror #18 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0x01813398 │ │ │ │ + @ instruction: 0x016fed98 │ │ │ │ + strdeq lr, [pc, #-172] @ 9805c <__cxa_atexit@plt+0x8bffc> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 98134 <__cxa_atexit@plt+0x8c0d4> │ │ │ │ + ldr r7, [pc, #24] @ 98144 <__cxa_atexit@plt+0x8c0e4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4]! │ │ │ │ + b 8d228 <__cxa_atexit@plt+0x811c8> │ │ │ │ + ldr r7, [pc, #12] @ 98148 <__cxa_atexit@plt+0x8c0e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffff52e4 │ │ │ │ + cmneq pc, ip, asr #21 │ │ │ │ + cmneq pc, r8, lsl #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 981a0 <__cxa_atexit@plt+0x8c140> │ │ │ │ + ldr r7, [pc, #52] @ 981b0 <__cxa_atexit@plt+0x8c150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 98194 <__cxa_atexit@plt+0x8c134> │ │ │ │ + mov r7, r9 │ │ │ │ + b 97c38 <__cxa_atexit@plt+0x8bbd8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 981b4 <__cxa_atexit@plt+0x8c154> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffab8 │ │ │ │ + strheq lr, [pc, #-200] @ 980f4 <__cxa_atexit@plt+0x8c094> │ │ │ │ + cmneq pc, r4, asr #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + b 96170 <__cxa_atexit@plt+0x8a110> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r1, r5, #16 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 98338 <__cxa_atexit@plt+0x8c2d8> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc 98340 <__cxa_atexit@plt+0x8c2e0> │ │ │ │ + ldr r7, [pc, #400] @ 98398 <__cxa_atexit@plt+0x8c338> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [pc, #396] @ 9839c <__cxa_atexit@plt+0x8c33c> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 94d50 <__cxa_atexit@plt+0x88cf0> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ + ldr r2, [pc, #392] @ 983a0 <__cxa_atexit@plt+0x8c340> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #388] @ 983a4 <__cxa_atexit@plt+0x8c344> │ │ │ │ + add r9, pc, r9 │ │ │ │ + stmib r6, {r2, r8} │ │ │ │ str r0, [r6, #12] │ │ │ │ - beq 94d14 <__cxa_atexit@plt+0x88cb4> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 94d90 <__cxa_atexit@plt+0x88d30> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 95168 <__cxa_atexit@plt+0x89108> │ │ │ │ - ldr r3, [pc, #88] @ 94d58 <__cxa_atexit@plt+0x88cf8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 94c00 <__cxa_atexit@plt+0x88ba0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + sub r0, r3, #2 │ │ │ │ + sub r2, r3, #10 │ │ │ │ + sub r3, r3, #19 │ │ │ │ + str r9, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r3, r6, #92 @ 0x5c │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc 9835c <__cxa_atexit@plt+0x8c2fc> │ │ │ │ + mov r9, r4 │ │ │ │ + stm sp, {r1, fp} │ │ │ │ + ldr r1, [pc, #316] @ 983a8 <__cxa_atexit@plt+0x8c348> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #312] @ 983ac <__cxa_atexit@plt+0x8c34c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r4, [pc, #308] @ 983b0 <__cxa_atexit@plt+0x8c350> │ │ │ │ + add r4, pc, r4 │ │ │ │ + sub lr, r3, #63 @ 0x3f │ │ │ │ + str lr, [r6, #92] @ 0x5c │ │ │ │ + sub r2, r3, #54 @ 0x36 │ │ │ │ + sub r0, r3, #46 @ 0x2e │ │ │ │ + sub lr, r3, #38 @ 0x26 │ │ │ │ + sub fp, r3, #31 │ │ │ │ + ldr ip, [pc, #280] @ 983b4 <__cxa_atexit@plt+0x8c354> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r4, [r6, #28] │ │ │ │ + str r8, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + str r8, [r6, #40] @ 0x28 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r8, [r6, #48] @ 0x30 │ │ │ │ + ldr r1, [pc, #252] @ 983b8 <__cxa_atexit@plt+0x8c358> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #56] @ 0x38 │ │ │ │ + add r4, ip, #1 │ │ │ │ + ldr r1, [pc, #236] @ 983bc <__cxa_atexit@plt+0x8c35c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #64] @ 0x40 │ │ │ │ + ldr r1, [pc, #224] @ 983c0 <__cxa_atexit@plt+0x8c360> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r7, r6, #68 @ 0x44 │ │ │ │ + stm r7, {r1, r4, fp, lr} │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ + sub r7, r3, #23 │ │ │ │ + add r3, r6, #112 @ 0x70 │ │ │ │ + cmp sl, r3 │ │ │ │ + bcc 9837c <__cxa_atexit@plt+0x8c31c> │ │ │ │ + ldr r4, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldmda r5, {r1, ip} │ │ │ │ + ldr r0, [pc, #184] @ 983cc <__cxa_atexit@plt+0x8c36c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ + str r7, [r6, #100] @ 0x64 │ │ │ │ + add lr, r6, #104 @ 0x68 │ │ │ │ + stm lr, {r1, r2, r4} │ │ │ │ + sub r7, r3, #15 │ │ │ │ + mov r4, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx ip │ │ │ │ + mov r3, r6 │ │ │ │ + b 98348 <__cxa_atexit@plt+0x8c2e8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #120] @ 983c8 <__cxa_atexit@plt+0x8c368> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #96] @ 983c4 <__cxa_atexit@plt+0x8c364> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 94d54 <__cxa_atexit@plt+0x88cf4> │ │ │ │ mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r9, #828] @ 0x33c │ │ │ │ + mov r4, r9 │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + @ instruction: 0x000001b4 │ │ │ │ + @ instruction: 0xfffffc38 │ │ │ │ + @ instruction: 0xfffffc10 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + cmneq pc, r4, lsr r7 @ │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + orreq r3, r1, r8, ror #2 │ │ │ │ + cmneq pc, r4, lsl #22 │ │ │ │ + cmneq pc, r8, lsr fp @ │ │ │ │ + orreq r3, r1, r8, lsr r1 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98418 <__cxa_atexit@plt+0x8c3b8> │ │ │ │ + ldr ip, [r5, #16]! │ │ │ │ + ldr lr, [r5, #-12] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr r2, [pc, #32] @ 98424 <__cxa_atexit@plt+0x8c3c4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + sub r7, r6, #15 │ │ │ │ + bx ip │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r1, r8, asr #32 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr lr, [r5] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 984b0 <__cxa_atexit@plt+0x8c450> │ │ │ │ + ldr sl, [pc, #132] @ 984d0 <__cxa_atexit@plt+0x8c470> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #128] @ 984d4 <__cxa_atexit@plt+0x8c474> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mov r3, r2 │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r9} │ │ │ │ + str lr, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 98494 <__cxa_atexit@plt+0x8c434> │ │ │ │ + ldr lr, [pc, #76] @ 984dc <__cxa_atexit@plt+0x8c47c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 9849c <__cxa_atexit@plt+0x8c43c> │ │ │ │ + ldr lr, [pc, #60] @ 984d8 <__cxa_atexit@plt+0x8c478> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ 984e0 <__cxa_atexit@plt+0x8c480> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r1, r9} │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #3 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsr r8 │ │ │ │ + cmneq pc, r4, ror #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9854c <__cxa_atexit@plt+0x8c4ec> │ │ │ │ + ldr r2, [pc, #80] @ 98554 <__cxa_atexit@plt+0x8c4f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r1, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9853c <__cxa_atexit@plt+0x8c4dc> │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + ldr r9, [r5, #-8]! │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 140e1d4 <__cxa_atexit@plt+0x1402174> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - orreq r6, r1, r8, asr #15 │ │ │ │ - @ instruction: 0x018164b4 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b 140e1d4 <__cxa_atexit@plt+0x1402174> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 985c4 <__cxa_atexit@plt+0x8c564> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 985cc <__cxa_atexit@plt+0x8c56c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 985d0 <__cxa_atexit@plt+0x8c570> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x01812b9c │ │ │ │ + @ instruction: 0x01812b9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98660 <__cxa_atexit@plt+0x8c600> │ │ │ │ + ldr r1, [pc, #120] @ 98668 <__cxa_atexit@plt+0x8c608> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r3, [r7, #12] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-16]! │ │ │ │ + ldr r1, [pc, #100] @ 9866c <__cxa_atexit@plt+0x8c60c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r2, {r0, r1, r7} │ │ │ │ + tst r3, #3 │ │ │ │ + beq 98650 <__cxa_atexit@plt+0x8c5f0> │ │ │ │ + ldr r7, [r3, #3] │ │ │ │ + ldr r2, [r3, #7] │ │ │ │ + ldr r3, [r3, #11] │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [pc, #68] @ 98670 <__cxa_atexit@plt+0x8c610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r1, [pc, #60] @ 98674 <__cxa_atexit@plt+0x8c614> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5, #16] │ │ │ │ mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + b 986c0 <__cxa_atexit@plt+0x8c660> │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r2, r1, r4, lsr fp │ │ │ │ + orreq r2, r1, ip, lsr fp │ │ │ │ + orreq r2, r1, r0, lsl #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 94fbc <__cxa_atexit@plt+0x88f5c> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 94e60 <__cxa_atexit@plt+0x88e00> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 94f1c <__cxa_atexit@plt+0x88ebc> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 94eb8 <__cxa_atexit@plt+0x88e58> │ │ │ │ - ldr r2, [pc, #500] @ 94ff4 <__cxa_atexit@plt+0x88f94> │ │ │ │ - ldr r3, [pc, #500] @ 94ff8 <__cxa_atexit@plt+0x88f98> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #48] @ 986b8 <__cxa_atexit@plt+0x8c658> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 94ffc <__cxa_atexit@plt+0x88f9c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 94fa0 <__cxa_atexit@plt+0x88f40> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #28] @ 986bc <__cxa_atexit@plt+0x8c65c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + stmdb r5, {r0, r3, r7} │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr lr, [pc, #408] @ 95000 <__cxa_atexit@plt+0x88fa0> │ │ │ │ - ldr r3, [pc, #408] @ 95004 <__cxa_atexit@plt+0x88fa4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 95008 <__cxa_atexit@plt+0x88fa8> │ │ │ │ + b 986c0 <__cxa_atexit@plt+0x8c660> │ │ │ │ + orreq r2, r1, r0, ror #21 │ │ │ │ + @ instruction: 0x01812b98 │ │ │ │ + str r7, [sp] │ │ │ │ + mov r8, #0 │ │ │ │ + ldr r0, [pc, #492] @ 988bc <__cxa_atexit@plt+0x8c85c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add lr, r0, #1 │ │ │ │ + ldr ip, [pc, #484] @ 988c0 <__cxa_atexit@plt+0x8c860> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r2, [pc, #480] @ 988c4 <__cxa_atexit@plt+0x8c864> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 94f90 <__cxa_atexit@plt+0x88f30> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 94f84 <__cxa_atexit@plt+0x88f24> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 94f1c <__cxa_atexit@plt+0x88ebc> │ │ │ │ - ldr lr, [pc, #272] @ 94fdc <__cxa_atexit@plt+0x88f7c> │ │ │ │ - ldr r3, [pc, #272] @ 94fe0 <__cxa_atexit@plt+0x88f80> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ + add r7, r2, #1 │ │ │ │ + str r7, [sp, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 98854 <__cxa_atexit@plt+0x8c7f4> │ │ │ │ + ldr r3, [r5] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + sub r2, r2, #1 │ │ │ │ + add r1, r9, r2 │ │ │ │ + add r1, r3, r1, lsl #2 │ │ │ │ + ldr r3, [r1, #12] │ │ │ │ + mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne 98814 <__cxa_atexit@plt+0x8c7b4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + mov r7, r5 │ │ │ │ + ldr r1, [pc, #404] @ 988cc <__cxa_atexit@plt+0x8c86c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #-4]! │ │ │ │ + str r0, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + tst r3, #3 │ │ │ │ + beq 98860 <__cxa_atexit@plt+0x8c800> │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r1, [pc, #368] @ 988d0 <__cxa_atexit@plt+0x8c870> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #-8]! │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + str r0, [r2, #4] │ │ │ │ + str r3, [r2, #16] │ │ │ │ tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 94fe4 <__cxa_atexit@plt+0x88f84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 94f90 <__cxa_atexit@plt+0x88f30> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ + beq 98874 <__cxa_atexit@plt+0x8c814> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 988a4 <__cxa_atexit@plt+0x8c844> │ │ │ │ + mov r9, r4 │ │ │ │ + ldr r4, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r7, [sp, #8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r8, [r5, #20] │ │ │ │ + sub sl, r3, #6 │ │ │ │ + str lr, [r5, #4] │ │ │ │ + str sl, [r5, #8] │ │ │ │ + ldr r0, [pc, #280] @ 988d4 <__cxa_atexit@plt+0x8c874> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + sub sl, r3, #31 │ │ │ │ + sub fp, r3, #18 │ │ │ │ + str r7, [r6, #40] @ 0x28 │ │ │ │ + str ip, [r6, #44] @ 0x2c │ │ │ │ + str r1, [r6, #48] @ 0x30 │ │ │ │ + str fp, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + mov r8, #0 │ │ │ │ + str r4, [r6, #12] │ │ │ │ + mov r4, r9 │ │ │ │ + str r2, [r6, #16] │ │ │ │ + ldr r7, [pc, #228] @ 988d8 <__cxa_atexit@plt+0x8c878> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str ip, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 986ec <__cxa_atexit@plt+0x8c68c> │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ - b 94f84 <__cxa_atexit@plt+0x88f24> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 94fac <__cxa_atexit@plt+0x88f4c> │ │ │ │ - ldr lr, [pc, #172] @ 94fe8 <__cxa_atexit@plt+0x88f88> │ │ │ │ - ldr sl, [pc, #172] @ 94fec <__cxa_atexit@plt+0x88f8c> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 94ff0 <__cxa_atexit@plt+0x88f90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 98884 <__cxa_atexit@plt+0x8c824> │ │ │ │ + str ip, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + ldr r7, [sp, #4] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + sub r1, r2, #6 │ │ │ │ str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 94f90 <__cxa_atexit@plt+0x88f30> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + str r1, [r5, #8] │ │ │ │ + mov r6, r2 │ │ │ │ + b 986ec <__cxa_atexit@plt+0x8c68c> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 95168 <__cxa_atexit@plt+0x89108> │ │ │ │ - ldr r7, [pc, #72] @ 9500c <__cxa_atexit@plt+0x88fac> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + ldr r6, [pc, #60] @ 988c8 <__cxa_atexit@plt+0x8c868> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr #13 │ │ │ │ - orreq r6, r1, r4, lsl #5 │ │ │ │ - orreq r6, r1, ip, ror #10 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r6, r1, r4, lsl r2 │ │ │ │ - strdeq r6, [r1, ip] │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r6, r1, r0, asr r3 │ │ │ │ - orreq r6, r1, r8, lsr r6 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - orreq r6, r1, r8, ror #5 │ │ │ │ - ldrdeq r6, [r1, r0] │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r1, r8, ror #22 │ │ │ │ + orreq r2, r1, r4, lsl #21 │ │ │ │ + orreq r2, r1, r4, lsl #21 │ │ │ │ + andeq r0, r0, r4, lsr r2 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + muleq r0, r8, r2 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + orreq r2, r1, ip, lsr #21 │ │ │ │ + andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + mov ip, fp │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r1, [pc, #236] @ 989e0 <__cxa_atexit@plt+0x8c980> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 989b8 <__cxa_atexit@plt+0x8c958> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 989c8 <__cxa_atexit@plt+0x8c968> │ │ │ │ + ldr r2, [pc, #184] @ 989e4 <__cxa_atexit@plt+0x8c984> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r8, [r5, #24] │ │ │ │ + sub r1, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #140] @ 989e8 <__cxa_atexit@plt+0x8c988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #31 │ │ │ │ + ldr fp, [pc, #128] @ 989ec <__cxa_atexit@plt+0x8c98c> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + sub lr, r3, #18 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str fp, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #48] @ 0x30 │ │ │ │ + str lr, [r6, #52] @ 0x34 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + ldr r1, [pc, #92] @ 989f0 <__cxa_atexit@plt+0x8c990> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + str fp, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 94d90 <__cxa_atexit@plt+0x88d30> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, ip │ │ │ │ + b 986c0 <__cxa_atexit@plt+0x8c660> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov fp, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + orreq r2, r1, ip, lsl #18 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + strdeq r2, [r1, r4] │ │ │ │ + orreq r2, r1, ip, lsl #18 │ │ │ │ + andeq r0, r0, r7, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #56 @ 0x38 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95114 <__cxa_atexit@plt+0x890b4> │ │ │ │ - ldr r1, [pc, #136] @ 9512c <__cxa_atexit@plt+0x890cc> │ │ │ │ - ldr lr, [pc, #136] @ 95130 <__cxa_atexit@plt+0x890d0> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + bcc 98aa0 <__cxa_atexit@plt+0x8ca40> │ │ │ │ + ldr r2, [pc, #148] @ 98aac <__cxa_atexit@plt+0x8ca4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 95134 <__cxa_atexit@plt+0x890d4> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r1, [r5, #16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [pc, #104] @ 98ab0 <__cxa_atexit@plt+0x8ca50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #31 │ │ │ │ + ldr ip, [pc, #92] @ 98ab4 <__cxa_atexit@plt+0x8ca54> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + sub lr, r6, #18 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + str ip, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 9510c <__cxa_atexit@plt+0x890ac> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r1, [pc, #56] @ 98ab8 <__cxa_atexit@plt+0x8ca58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r7, [r3, #36] @ 0x24 │ │ │ │ + add r5, r5, #8 │ │ │ │ + mov r7, fp │ │ │ │ + b 986c0 <__cxa_atexit@plt+0x8c660> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r1, r0, lsr #16 │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + orreq r2, r1, r8, lsl #14 │ │ │ │ + orreq r2, r1, r0, lsr #16 │ │ │ │ + andeq r0, r0, r6, asr #6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 98b24 <__cxa_atexit@plt+0x8cac4> │ │ │ │ + ldr r7, [pc, #92] @ 98b40 <__cxa_atexit@plt+0x8cae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [pc, #88] @ 98b44 <__cxa_atexit@plt+0x8cae4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #80] @ 98b48 <__cxa_atexit@plt+0x8cae8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + sub r0, r6, #6 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 95138 <__cxa_atexit@plt+0x890d8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + b 986c0 <__cxa_atexit@plt+0x8c660> │ │ │ │ + ldr r3, [pc, #32] @ 98b4c <__cxa_atexit@plt+0x8caec> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x0181639c │ │ │ │ - @ instruction: 0x01816098 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 953d0 <__cxa_atexit@plt+0x89370> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 95220 <__cxa_atexit@plt+0x891c0> │ │ │ │ - mov r8, r5 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 952fc <__cxa_atexit@plt+0x8929c> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 95280 <__cxa_atexit@plt+0x89220> │ │ │ │ - ldr r2, [pc, #576] @ 95408 <__cxa_atexit@plt+0x893a8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 95360 <__cxa_atexit@plt+0x89300> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 95370 <__cxa_atexit@plt+0x89310> │ │ │ │ - ldr r2, [pc, #536] @ 9540c <__cxa_atexit@plt+0x893ac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r1, ip, ror r6 │ │ │ │ + orreq r2, r1, ip, ror r6 │ │ │ │ + orreq r2, r1, r0, asr #14 │ │ │ │ + @ instruction: 0xffffff94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 98bb4 <__cxa_atexit@plt+0x8cb54> │ │ │ │ + ldr r2, [pc, #56] @ 98bc4 <__cxa_atexit@plt+0x8cb64> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 952d0 <__cxa_atexit@plt+0x89270> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [pc, #44] @ 98bc8 <__cxa_atexit@plt+0x8cb68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r1, [r9, #8] │ │ │ │ + str r0, [r9, #12] │ │ │ │ + str r8, [r9, #16] │ │ │ │ + mov r8, r3 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 95410 <__cxa_atexit@plt+0x893b0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 952e0 <__cxa_atexit@plt+0x89280> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ + @ instruction: 0xffffffc8 │ │ │ │ + cmpeq sl, r0, lsr ip │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98c18 <__cxa_atexit@plt+0x8cbb8> │ │ │ │ + ldr r2, [pc, #56] @ 98c28 <__cxa_atexit@plt+0x8cbc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #36] @ 98c2c <__cxa_atexit@plt+0x8cbcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ str r1, [r3, #12] │ │ │ │ - bne 952f0 <__cxa_atexit@plt+0x89290> │ │ │ │ - ldr r1, [pc, #444] @ 95414 <__cxa_atexit@plt+0x893b4> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 95384 <__cxa_atexit@plt+0x89324> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - beq 952fc <__cxa_atexit@plt+0x8929c> │ │ │ │ - ldr r2, [pc, #360] @ 953f4 <__cxa_atexit@plt+0x89394> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 952e0 <__cxa_atexit@plt+0x89280> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 95398 <__cxa_atexit@plt+0x89338> │ │ │ │ - ldr r2, [pc, #320] @ 953f8 <__cxa_atexit@plt+0x89398> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + orreq r2, r1, ip, ror #10 │ │ │ │ + orreq r2, r1, r8, asr r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98c98 <__cxa_atexit@plt+0x8cc38> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98ca4 <__cxa_atexit@plt+0x8cc44> │ │ │ │ + ldr r2, [pc, #84] @ 98cb4 <__cxa_atexit@plt+0x8cc54> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 953bc <__cxa_atexit@plt+0x8935c> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - ldr r1, [r7] │ │ │ │ + ldr r1, [pc, #80] @ 98cb8 <__cxa_atexit@plt+0x8cc58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r8, [pc, #60] @ 98cbc <__cxa_atexit@plt+0x8cc5c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + str r0, [r9, #16] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 953a0 <__cxa_atexit@plt+0x89340> │ │ │ │ - ldr lr, [pc, #248] @ 953fc <__cxa_atexit@plt+0x8939c> │ │ │ │ - ldr r2, [pc, #248] @ 95400 <__cxa_atexit@plt+0x893a0> │ │ │ │ - sub r3, r9, #15 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + ldrdeq r2, [r1, r4] │ │ │ │ + cmpeq sl, ip, asr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 98d24 <__cxa_atexit@plt+0x8ccc4> │ │ │ │ + ldr lr, [pc, #76] @ 98d34 <__cxa_atexit@plt+0x8ccd4> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 95404 <__cxa_atexit@plt+0x893a4> │ │ │ │ + ldr r1, [pc, #72] @ 98d38 <__cxa_atexit@plt+0x8ccd8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 953ac <__cxa_atexit@plt+0x8934c> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ + add r1, r1, #1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #48] @ 98d3c <__cxa_atexit@plt+0x8ccdc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r9, r3, #8 │ │ │ │ + stm r9, {r2, r7, r8, lr} │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 95418 <__cxa_atexit@plt+0x893b8> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r5, r1, ip, asr #28 │ │ │ │ - orreq r6, r1, r4, lsr r1 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - @ instruction: 0xfffff264 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffff200 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 95168 <__cxa_atexit@plt+0x89108> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 9547c <__cxa_atexit@plt+0x8941c> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 9548c <__cxa_atexit@plt+0x8942c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + orreq r2, r1, r4, ror r4 │ │ │ │ + orreq r2, r1, r4, asr r4 │ │ │ │ + @ instruction: 0xfffff6d0 │ │ │ │ + andeq r0, r0, r5, lsl #2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 98dd0 <__cxa_atexit@plt+0x8cd70> │ │ │ │ + ldr r7, [pc, #124] @ 98df0 <__cxa_atexit@plt+0x8cd90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #120] @ 98df4 <__cxa_atexit@plt+0x8cd94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldm r5!, {r0, r1} │ │ │ │ + mov r3, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - beq 95484 <__cxa_atexit@plt+0x89424> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r1, r6, #34 @ 0x22 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble 98db4 <__cxa_atexit@plt+0x8cd54> │ │ │ │ + ldr lr, [pc, #76] @ 98dfc <__cxa_atexit@plt+0x8cd9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 98dbc <__cxa_atexit@plt+0x8cd5c> │ │ │ │ + ldr lr, [pc, #60] @ 98df8 <__cxa_atexit@plt+0x8cd98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + str r1, [r2, #36] @ 0x24 │ │ │ │ + str r3, [r2, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #40] @ 98e00 <__cxa_atexit@plt+0x8cda0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff864 │ │ │ │ + @ instruction: 0xfffff770 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + cmneq pc, r4, asr #1 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 954dc <__cxa_atexit@plt+0x8947c> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 954ec <__cxa_atexit@plt+0x8948c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 98e4c <__cxa_atexit@plt+0x8cdec> │ │ │ │ + ldr r2, [pc, #56] @ 98e60 <__cxa_atexit@plt+0x8ce00> │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 954e4 <__cxa_atexit@plt+0x89484> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ + beq 98e44 <__cxa_atexit@plt+0x8cde4> │ │ │ │ + b 98e70 <__cxa_atexit@plt+0x8ce10> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef98 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + ldr r7, [pc, #16] @ 98e64 <__cxa_atexit@plt+0x8ce04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq pc, ip, asr #32 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldmib r5, {r8, lr} │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ str r2, [r5, #12] │ │ │ │ - bne 95568 <__cxa_atexit@plt+0x89508> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 95578 <__cxa_atexit@plt+0x89518> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 95570 <__cxa_atexit@plt+0x89510> │ │ │ │ - b 94464 <__cxa_atexit@plt+0x88404> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 98efc <__cxa_atexit@plt+0x8ce9c> │ │ │ │ + ldr sl, [pc, #124] @ 98f18 <__cxa_atexit@plt+0x8ceb8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #120] @ 98f1c <__cxa_atexit@plt+0x8cebc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + mov r3, r1 │ │ │ │ + str sl, [r3, #16]! │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r8, lr} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub r0, r6, #34 @ 0x22 │ │ │ │ + cmp r2, #10 │ │ │ │ + ble 98ee0 <__cxa_atexit@plt+0x8ce80> │ │ │ │ + ldr lr, [pc, #72] @ 98f24 <__cxa_atexit@plt+0x8cec4> │ │ │ │ + add lr, pc, lr │ │ │ │ + b 98ee8 <__cxa_atexit@plt+0x8ce88> │ │ │ │ + ldr lr, [pc, #56] @ 98f20 <__cxa_atexit@plt+0x8cec0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5] │ │ │ │ + str lr, [r1, #32] │ │ │ │ + str r0, [r1, #36] @ 0x24 │ │ │ │ + str r3, [r1, #40] @ 0x28 │ │ │ │ + bx r2 │ │ │ │ + ldr r7, [pc, #36] @ 98f28 <__cxa_atexit@plt+0x8cec8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r0, r8, lr} │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef0c │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 94b04 <__cxa_atexit@plt+0x88aa4> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffff73c │ │ │ │ + @ instruction: 0xfffff648 │ │ │ │ + @ instruction: 0xfffffc84 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0x016fdf98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 98fb8 <__cxa_atexit@plt+0x8cf58> │ │ │ │ + mov r3, #0 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 98fc0 <__cxa_atexit@plt+0x8cf60> │ │ │ │ + ldr sl, [pc, #120] @ 98fe8 <__cxa_atexit@plt+0x8cf88> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [pc, #116] @ 98fec <__cxa_atexit@plt+0x8cf8c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #112] @ 98ff0 <__cxa_atexit@plt+0x8cf90> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + ldr r2, [r5] │ │ │ │ + str sl, [r6, #16]! │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + stmdb r6, {r0, r1} │ │ │ │ + sub r0, r3, #34 @ 0x22 │ │ │ │ + str lr, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ 98fe4 <__cxa_atexit@plt+0x8cf84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r2, #40 @ 0x28 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ + ldr r2, [r4, #-8] │ │ │ │ + stmib r5, {r0, r1} │ │ │ │ + mov r6, r3 │ │ │ │ + bx r2 │ │ │ │ + ldrdeq sp, [pc, #-228] @ 98f08 <__cxa_atexit@plt+0x8cea8> │ │ │ │ + @ instruction: 0xfffff668 │ │ │ │ + @ instruction: 0xfffff574 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 95604 <__cxa_atexit@plt+0x895a4> │ │ │ │ - ldr r8, [pc, #76] @ 9561c <__cxa_atexit@plt+0x895bc> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 95620 <__cxa_atexit@plt+0x895c0> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + bcc 9903c <__cxa_atexit@plt+0x8cfdc> │ │ │ │ + ldr r0, [pc, #56] @ 99054 <__cxa_atexit@plt+0x8cff4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + stmib r3, {r0, r8, r9, sl} │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #11 │ │ │ │ + mov r9, r2 │ │ │ │ + mov sl, r1 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + ldr r7, [pc, #20] @ 99058 <__cxa_atexit@plt+0x8cff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 95624 <__cxa_atexit@plt+0x895c4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r5, r1, ip, ror lr │ │ │ │ - orreq r5, r1, r4, lsl #23 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 9564c <__cxa_atexit@plt+0x895ec> │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + cmneq pc, r0, ror #28 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 990f8 <__cxa_atexit@plt+0x8d098> │ │ │ │ + mov r7, #0 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r7, [pc, #168] @ 9912c <__cxa_atexit@plt+0x8d0cc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #160] @ 99130 <__cxa_atexit@plt+0x8d0d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - orreq r5, r1, ip, lsr #22 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9568c <__cxa_atexit@plt+0x8962c> │ │ │ │ - ldr r2, [pc, #160] @ 9570c <__cxa_atexit@plt+0x896ac> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 956e0 <__cxa_atexit@plt+0x89680> │ │ │ │ - mov r7, r3 │ │ │ │ - b 95720 <__cxa_atexit@plt+0x896c0> │ │ │ │ + ldr r3, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 956ec <__cxa_atexit@plt+0x8968c> │ │ │ │ - ldr lr, [pc, #104] @ 95710 <__cxa_atexit@plt+0x896b0> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 95714 <__cxa_atexit@plt+0x896b4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + bcc 99108 <__cxa_atexit@plt+0x8d0a8> │ │ │ │ + ldr r7, [pc, #132] @ 9913c <__cxa_atexit@plt+0x8d0dc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #128] @ 99140 <__cxa_atexit@plt+0x8d0e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #124] @ 99144 <__cxa_atexit@plt+0x8d0e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-4]! │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + stmdb r6, {r2, r9, sl} │ │ │ │ + sub r2, r3, #34 @ 0x22 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add lr, r6, #16 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #56] @ 99138 <__cxa_atexit@plt+0x8d0d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 95708 <__cxa_atexit@plt+0x896a8> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #36] @ 99134 <__cxa_atexit@plt+0x8d0d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r5, r1, r4, lsr #27 │ │ │ │ - orreq r5, r1, r4, lsr #21 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 95758 <__cxa_atexit@plt+0x896f8> │ │ │ │ - ldr r3, [pc, #360] @ 958a8 <__cxa_atexit@plt+0x89848> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 95858 <__cxa_atexit@plt+0x897f8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 95784 <__cxa_atexit@plt+0x89724> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 95844 <__cxa_atexit@plt+0x897e4> │ │ │ │ - cmp r9, sl │ │ │ │ - bne 95824 <__cxa_atexit@plt+0x897c4> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 95838 <__cxa_atexit@plt+0x897d8> │ │ │ │ + bx r0 │ │ │ │ + strheq r2, [r1, ip] │ │ │ │ + ldrdeq r2, [r1, r8] │ │ │ │ + cmneq pc, ip, lsl #27 │ │ │ │ + cmneq pc, r8, lsr #27 │ │ │ │ + @ instruction: 0xfffff520 │ │ │ │ + @ instruction: 0xfffff42c │ │ │ │ + @ instruction: 0xfffffaa4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 991a4 <__cxa_atexit@plt+0x8d144> │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + add sl, r7, #2 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ + add r2, r6, #16 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 95870 <__cxa_atexit@plt+0x89810> │ │ │ │ - ldr r0, [pc, #208] @ 95894 <__cxa_atexit@plt+0x89834> │ │ │ │ - ldr sl, [pc, #208] @ 95898 <__cxa_atexit@plt+0x89838> │ │ │ │ - mov r1, r5 │ │ │ │ + bcc 991b0 <__cxa_atexit@plt+0x8d150> │ │ │ │ + ldr r0, [pc, #76] @ 991d4 <__cxa_atexit@plt+0x8d174> │ │ │ │ add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 9589c <__cxa_atexit@plt+0x8983c> │ │ │ │ - sub lr, r2, #15 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 95860 <__cxa_atexit@plt+0x89800> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + stmib r6, {r0, r8, r9, sl} │ │ │ │ + sub r8, r2, #11 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + mov sl, r1 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 991d0 <__cxa_atexit@plt+0x8d170> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, ror #25 │ │ │ │ + @ instruction: 0xfffffdac │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 99288 <__cxa_atexit@plt+0x8d228> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 99290 <__cxa_atexit@plt+0x8d230> │ │ │ │ + ldr r7, [pc, #188] @ 992cc <__cxa_atexit@plt+0x8d26c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-8]! │ │ │ │ + ldr r7, [pc, #176] @ 992d0 <__cxa_atexit@plt+0x8d270> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + str r7, [r2, #4] │ │ │ │ mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 958dc <__cxa_atexit@plt+0x8987c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 95cb4 <__cxa_atexit@plt+0x89c54> │ │ │ │ - ldr r3, [pc, #88] @ 958a4 <__cxa_atexit@plt+0x89844> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 9574c <__cxa_atexit@plt+0x896ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r2, {r7, r8} │ │ │ │ + add r1, r6, #40 @ 0x28 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc 992a8 <__cxa_atexit@plt+0x8d248> │ │ │ │ + ldr r7, [pc, #148] @ 992dc <__cxa_atexit@plt+0x8d27c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #144] @ 992e0 <__cxa_atexit@plt+0x8d280> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r0, [pc, #140] @ 992e4 <__cxa_atexit@plt+0x8d284> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r7, [r6, #16]! │ │ │ │ + sub r7, r1, #34 @ 0x22 │ │ │ │ + stmdb r6, {r0, r9, sl} │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r5, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r7, r1, #7 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + b 162135c <__cxa_atexit@plt+0x16152fc> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #64] @ 992d8 <__cxa_atexit@plt+0x8d278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 958a0 <__cxa_atexit@plt+0x89840> │ │ │ │ - mov r6, #20 │ │ │ │ + ldr r7, [pc, #36] @ 992d4 <__cxa_atexit@plt+0x8d274> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r1, r0, lsr pc │ │ │ │ + orreq r1, r1, r8, asr #30 │ │ │ │ + cmneq pc, ip, ror #23 │ │ │ │ + cmneq pc, r0, lsl ip @ │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + @ instruction: 0xfffff91c │ │ │ │ + @ instruction: 0xfffff294 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 99354 <__cxa_atexit@plt+0x8d2f4> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr sl, [r7, #10] │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9935c <__cxa_atexit@plt+0x8d2fc> │ │ │ │ + ldr r1, [pc, #84] @ 99378 <__cxa_atexit@plt+0x8d318> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 99344 <__cxa_atexit@plt+0x8d2e4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 98e70 <__cxa_atexit@plt+0x8ce10> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 9937c <__cxa_atexit@plt+0x8d31c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - orreq r5, r1, ip, ror ip │ │ │ │ - orreq r5, r1, r8, ror #18 │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #16] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffb48 │ │ │ │ + cmneq pc, ip, lsr fp @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov ip, fp │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #64 @ 0x40 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9940c <__cxa_atexit@plt+0x8d3ac> │ │ │ │ + ldr r3, [pc, #124] @ 99428 <__cxa_atexit@plt+0x8d3c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr fp, [pc, #120] @ 9942c <__cxa_atexit@plt+0x8d3cc> │ │ │ │ + ldr fp, [pc, fp] │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub r2, r6, #58 @ 0x3a │ │ │ │ + sub r0, r6, #43 @ 0x2b │ │ │ │ + sub lr, r6, #26 │ │ │ │ + str r3, [r7, #36] @ 0x24 │ │ │ │ + str r8, [r7, #40] @ 0x28 │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str sl, [r7, #48] @ 0x30 │ │ │ │ + str fp, [r7, #52] @ 0x34 │ │ │ │ + str lr, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r3, [pc, #68] @ 99430 <__cxa_atexit@plt+0x8d3d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r3, [pc, #60] @ 99434 <__cxa_atexit@plt+0x8d3d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add lr, r7, #20 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + sub r7, r6, #11 │ │ │ │ + mov fp, ip │ │ │ │ + bx r1 │ │ │ │ + ldr r7, [pc, #36] @ 99438 <__cxa_atexit@plt+0x8d3d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + orreq r2, r1, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffde8 │ │ │ │ + @ instruction: 0x016fda98 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b 9945c <__cxa_atexit@plt+0x8d3fc> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq sp, [pc, #-64] @ 99414 <__cxa_atexit@plt+0x8d3b4> │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 994d0 <__cxa_atexit@plt+0x8d470> │ │ │ │ + cmp sl, #0 │ │ │ │ + beq 994a8 <__cxa_atexit@plt+0x8d448> │ │ │ │ + ldr r7, [r5] │ │ │ │ + add r3, r9, sl │ │ │ │ + add r7, r7, r3, lsl #2 │ │ │ │ + ldr r3, [pc, #100] @ 994e8 <__cxa_atexit@plt+0x8d488> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 994c8 <__cxa_atexit@plt+0x8d468> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 95b08 <__cxa_atexit@plt+0x89aa8> │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 959ac <__cxa_atexit@plt+0x8994c> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 95a68 <__cxa_atexit@plt+0x89a08> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 95a04 <__cxa_atexit@plt+0x899a4> │ │ │ │ - ldr r2, [pc, #500] @ 95b40 <__cxa_atexit@plt+0x89ae0> │ │ │ │ - ldr r3, [pc, #500] @ 95b44 <__cxa_atexit@plt+0x89ae4> │ │ │ │ - sub r0, r6, #15 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #60] @ 994ec <__cxa_atexit@plt+0x8d48c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 95b48 <__cxa_atexit@plt+0x89ae8> │ │ │ │ + ldr r1, [pc, #56] @ 994f0 <__cxa_atexit@plt+0x8d490> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 95aec <__cxa_atexit@plt+0x89a8c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr lr, [pc, #408] @ 95b4c <__cxa_atexit@plt+0x89aec> │ │ │ │ - ldr r3, [pc, #408] @ 95b50 <__cxa_atexit@plt+0x89af0> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 95b54 <__cxa_atexit@plt+0x89af4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 95adc <__cxa_atexit@plt+0x89a7c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 95ad0 <__cxa_atexit@plt+0x89a70> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 95a68 <__cxa_atexit@plt+0x89a08> │ │ │ │ - ldr lr, [pc, #272] @ 95b28 <__cxa_atexit@plt+0x89ac8> │ │ │ │ - ldr r3, [pc, #272] @ 95b2c <__cxa_atexit@plt+0x89acc> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 95b30 <__cxa_atexit@plt+0x89ad0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - beq 95adc <__cxa_atexit@plt+0x89a7c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 95ad0 <__cxa_atexit@plt+0x89a70> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 95af8 <__cxa_atexit@plt+0x89a98> │ │ │ │ - ldr lr, [pc, #172] @ 95b34 <__cxa_atexit@plt+0x89ad4> │ │ │ │ - ldr sl, [pc, #172] @ 95b38 <__cxa_atexit@plt+0x89ad8> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 95b3c <__cxa_atexit@plt+0x89adc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - beq 95adc <__cxa_atexit@plt+0x89a7c> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ - bx r0 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 95cb4 <__cxa_atexit@plt+0x89c54> │ │ │ │ - ldr r7, [pc, #72] @ 95b58 <__cxa_atexit@plt+0x89af8> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #28] @ 994f4 <__cxa_atexit@plt+0x8d494> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq r5, r1, r8, lsr r7 │ │ │ │ - orreq r5, r1, r0, lsr #20 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq r5, r1, r8, asr #13 │ │ │ │ - @ instruction: 0x018159b0 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r5, r1, r4, lsl #16 │ │ │ │ - orreq r5, r1, ip, ror #21 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - @ instruction: 0x0181579c │ │ │ │ - orreq r5, r1, r4, lsl #21 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x016fd19c │ │ │ │ + orreq r1, r1, r8, lsl #25 │ │ │ │ + ldrdeq sp, [pc, #-152] @ 99464 <__cxa_atexit@plt+0x8d404> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 958dc <__cxa_atexit@plt+0x8987c> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + @ instruction: 0x016fd998 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9956c <__cxa_atexit@plt+0x8d50c> │ │ │ │ + ldr r3, [pc, #76] @ 9957c <__cxa_atexit@plt+0x8d51c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq 9955c <__cxa_atexit@plt+0x8d4fc> │ │ │ │ + ldr r7, [r9, #3] │ │ │ │ + ldr r3, [r9, #7] │ │ │ │ + ldr sl, [r9, #11] │ │ │ │ + ldr r8, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 9945c <__cxa_atexit@plt+0x8d3fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 99580 <__cxa_atexit@plt+0x8d520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmneq pc, r4, asr #18 │ │ │ │ + cmneq pc, r4, lsr #18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 9945c <__cxa_atexit@plt+0x8d3fc> │ │ │ │ + cmneq pc, ip, lsl sl @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 995d4 <__cxa_atexit@plt+0x8d574> │ │ │ │ + ldr r5, [pc, #28] @ 995e4 <__cxa_atexit@plt+0x8d584> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 95c60 <__cxa_atexit@plt+0x89c00> │ │ │ │ - ldr r1, [pc, #136] @ 95c78 <__cxa_atexit@plt+0x89c18> │ │ │ │ - ldr lr, [pc, #136] @ 95c7c <__cxa_atexit@plt+0x89c1c> │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 95c80 <__cxa_atexit@plt+0x89c20> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 95c58 <__cxa_atexit@plt+0x89bf8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r7, [pc, #12] @ 995e8 <__cxa_atexit@plt+0x8d588> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 95c84 <__cxa_atexit@plt+0x89c24> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq pc, r0, lsl #20 │ │ │ │ + ldrdeq sp, [pc, #-152] @ 9955c <__cxa_atexit@plt+0x8d4fc> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9961c <__cxa_atexit@plt+0x8d5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq r5, r1, r0, asr r8 │ │ │ │ - orreq r5, r1, ip, asr #10 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + ldr r2, [pc, #24] @ 99620 <__cxa_atexit@plt+0x8d5c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov sl, r7 │ │ │ │ + b d0de0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + strheq sp, [pc, #-152] @ 9958c <__cxa_atexit@plt+0x8d52c> │ │ │ │ + orreq r1, r1, r4, lsl lr │ │ │ │ + smceq 64928 @ 0xfda0 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99654 <__cxa_atexit@plt+0x8d5f4> │ │ │ │ + ldr r5, [pc, #28] @ 99664 <__cxa_atexit@plt+0x8d604> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r7, [pc, #12] @ 99668 <__cxa_atexit@plt+0x8d608> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq pc, r4, asr sl @ │ │ │ │ + cmneq pc, ip, lsr #20 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ 9969c <__cxa_atexit@plt+0x8d63c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #24] @ 996a0 <__cxa_atexit@plt+0x8d640> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r9, r2, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 95f1c <__cxa_atexit@plt+0x89ebc> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 95d6c <__cxa_atexit@plt+0x89d0c> │ │ │ │ - mov r8, r5 │ │ │ │ + b d0de0 <__cxa_atexit@plt+0xc4d80> │ │ │ │ + cmneq pc, ip, lsl #20 │ │ │ │ + @ instruction: 0x01811d94 │ │ │ │ + smceq 64812 @ 0xfd2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 95e48 <__cxa_atexit@plt+0x89de8> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 95dcc <__cxa_atexit@plt+0x89d6c> │ │ │ │ - ldr r2, [pc, #576] @ 95f54 <__cxa_atexit@plt+0x89ef4> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 95eac <__cxa_atexit@plt+0x89e4c> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 95ebc <__cxa_atexit@plt+0x89e5c> │ │ │ │ - ldr r2, [pc, #536] @ 95f58 <__cxa_atexit@plt+0x89ef8> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bhi 99768 <__cxa_atexit@plt+0x8d708> │ │ │ │ + ldr lr, [pc, #172] @ 99774 <__cxa_atexit@plt+0x8d714> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #160] @ 99778 <__cxa_atexit@plt+0x8d718> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r2} │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99734 <__cxa_atexit@plt+0x8d6d4> │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + cmp r2, #0 │ │ │ │ + beq 99740 <__cxa_atexit@plt+0x8d6e0> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r7, r2, r7 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #112] @ 9977c <__cxa_atexit@plt+0x8d71c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 95e1c <__cxa_atexit@plt+0x89dbc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 95f5c <__cxa_atexit@plt+0x89efc> │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99734 <__cxa_atexit@plt+0x8d6d4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #56] @ 99780 <__cxa_atexit@plt+0x8d720> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 95e2c <__cxa_atexit@plt+0x89dcc> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bne 95e3c <__cxa_atexit@plt+0x89ddc> │ │ │ │ - ldr r1, [pc, #444] @ 95f60 <__cxa_atexit@plt+0x89f00> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 95ed0 <__cxa_atexit@plt+0x89e70> │ │ │ │ + ldr r1, [pc, #52] @ 99784 <__cxa_atexit@plt+0x8d724> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - beq 95e48 <__cxa_atexit@plt+0x89de8> │ │ │ │ - ldr r2, [pc, #360] @ 95f40 <__cxa_atexit@plt+0x89ee0> │ │ │ │ - mov r3, r5 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + orreq r1, r1, r4, ror #20 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + cmneq pc, r4, lsl #30 │ │ │ │ + strdeq r1, [r1, r0] │ │ │ │ + @ instruction: 0x016fd198 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq 997e0 <__cxa_atexit@plt+0x8d780> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r7, r3, r7 │ │ │ │ + add r7, r2, r7, lsl #2 │ │ │ │ + ldr r2, [pc, #88] @ 99810 <__cxa_atexit@plt+0x8d7b0> │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + mov r3, r5 │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 95e2c <__cxa_atexit@plt+0x89dcc> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 95ee4 <__cxa_atexit@plt+0x89e84> │ │ │ │ - ldr r2, [pc, #320] @ 95f44 <__cxa_atexit@plt+0x89ee4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 95f08 <__cxa_atexit@plt+0x89ea8> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 95eec <__cxa_atexit@plt+0x89e8c> │ │ │ │ - ldr lr, [pc, #248] @ 95f48 <__cxa_atexit@plt+0x89ee8> │ │ │ │ - ldr r2, [pc, #248] @ 95f4c <__cxa_atexit@plt+0x89eec> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ + beq 99804 <__cxa_atexit@plt+0x8d7a4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r3, [pc, #44] @ 99814 <__cxa_atexit@plt+0x8d7b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 99818 <__cxa_atexit@plt+0x8d7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 95f50 <__cxa_atexit@plt+0x89ef0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #20] │ │ │ │ - beq 95ef8 <__cxa_atexit@plt+0x89e98> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 95f64 <__cxa_atexit@plt+0x89f04> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r5, r1, r0, lsl #6 │ │ │ │ - orreq r5, r1, r8, ror #11 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 95cb4 <__cxa_atexit@plt+0x89c54> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmneq pc, r4, ror #28 │ │ │ │ + orreq r1, r1, r0, asr r9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 95fc8 <__cxa_atexit@plt+0x89f68> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 95fd8 <__cxa_atexit@plt+0x89f78> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9987c <__cxa_atexit@plt+0x8d81c> │ │ │ │ + ldr r2, [pc, #56] @ 99884 <__cxa_atexit@plt+0x8d824> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 95fd0 <__cxa_atexit@plt+0x89f70> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 99888 <__cxa_atexit@plt+0x8d828> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9988c <__cxa_atexit@plt+0x8d82c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 96028 <__cxa_atexit@plt+0x89fc8> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 96038 <__cxa_atexit@plt+0x89fd8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + cmneq pc, r0, lsl #28 │ │ │ │ + orreq r1, r1, r4, ror #17 │ │ │ │ + ldrdeq r1, [r1, ip] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 998dc <__cxa_atexit@plt+0x8d87c> │ │ │ │ + ldr r2, [pc, #56] @ 998e4 <__cxa_atexit@plt+0x8d884> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 96030 <__cxa_atexit@plt+0x89fd0> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 998e8 <__cxa_atexit@plt+0x8d888> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 998ec <__cxa_atexit@plt+0x8d88c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r5, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - bne 960b4 <__cxa_atexit@plt+0x8a054> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 960c4 <__cxa_atexit@plt+0x8a064> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, lsr #27 │ │ │ │ + orreq r1, r1, r4, lsl #17 │ │ │ │ + orreq r1, r1, ip, ror r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9993c <__cxa_atexit@plt+0x8d8dc> │ │ │ │ + ldr r2, [pc, #56] @ 99944 <__cxa_atexit@plt+0x8d8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 960bc <__cxa_atexit@plt+0x8a05c> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ 99948 <__cxa_atexit@plt+0x8d8e8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ 9994c <__cxa_atexit@plt+0x8d8ec> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 96270 <__cxa_atexit@plt+0x8a210> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 96110 <__cxa_atexit@plt+0x8a0b0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 961c4 <__cxa_atexit@plt+0x8a164> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 9613c <__cxa_atexit@plt+0x8a0dc> │ │ │ │ - ldr r6, [pc, #356] @ 96288 <__cxa_atexit@plt+0x8a228> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 960f8 <__cxa_atexit@plt+0x8a098> │ │ │ │ - b 96208 <__cxa_atexit@plt+0x8a1a8> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 96194 <__cxa_atexit@plt+0x8a134> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 96194 <__cxa_atexit@plt+0x8a134> │ │ │ │ - ldr r6, [pc, #272] @ 96284 <__cxa_atexit@plt+0x8a224> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 960f8 <__cxa_atexit@plt+0x8a098> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 961d8 <__cxa_atexit@plt+0x8a178> │ │ │ │ - ldr r7, [pc, #212] @ 96278 <__cxa_atexit@plt+0x8a218> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 96224 <__cxa_atexit@plt+0x8a1c4> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 9637c <__cxa_atexit@plt+0x8a31c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + cmneq pc, ip, ror #5 │ │ │ │ + orreq r1, r1, r4, lsr #16 │ │ │ │ + orreq r1, r1, ip, lsl r8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99990 <__cxa_atexit@plt+0x8d930> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ 99998 <__cxa_atexit@plt+0x8d938> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ 9999c <__cxa_atexit@plt+0x8d93c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 13c1390 <__cxa_atexit@plt+0x13b5330> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 96218 <__cxa_atexit@plt+0x8a1b8> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 96238 <__cxa_atexit@plt+0x8a1d8> │ │ │ │ - ldr r6, [pc, #120] @ 9627c <__cxa_atexit@plt+0x8a21c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 96244 <__cxa_atexit@plt+0x8a1e4> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ + orreq r1, r1, r8, asr #15 │ │ │ │ + orreq r1, r1, r4, asr #15 │ │ │ │ + ldrdeq ip, [pc, #-252] @ 998ac <__cxa_atexit@plt+0x8d84c> │ │ │ │ + andeq r0, r3, r1 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 99a20 <__cxa_atexit@plt+0x8d9c0> │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r9, [r7, #20] │ │ │ │ + ldr r2, [pc, #112] @ 99a3c <__cxa_atexit@plt+0x8d9dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + cmp r8, r9 │ │ │ │ + bcs 99a00 <__cxa_atexit@plt+0x8d9a0> │ │ │ │ + ldr r3, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + add r7, r7, r8 │ │ │ │ + add r7, r3, r7, lsl #2 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mov r3, #0 │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ - b 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ - ldr r6, [pc, #96] @ 96280 <__cxa_atexit@plt+0x8a220> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 96244 <__cxa_atexit@plt+0x8a1e4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - beq 9619c <__cxa_atexit@plt+0x8a13c> │ │ │ │ - ldr r6, [pc, #48] @ 96274 <__cxa_atexit@plt+0x8a214> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 96264 <__cxa_atexit@plt+0x8a204> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 962cc <__cxa_atexit@plt+0x8a26c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 962e0 <__cxa_atexit@plt+0x8a280> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 962d8 <__cxa_atexit@plt+0x8a278> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99a2c <__cxa_atexit@plt+0x8d9cc> │ │ │ │ + ldr r5, [pc, #48] @ 99a44 <__cxa_atexit@plt+0x8d9e4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 96324 <__cxa_atexit@plt+0x8a2c4> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 96338 <__cxa_atexit@plt+0x8a2d8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ + ldr r7, [pc, #12] @ 99a40 <__cxa_atexit@plt+0x8d9e0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r1, r0, ror r7 │ │ │ │ + cmneq pc, r0, asr pc @ │ │ │ │ + @ instruction: 0xfffed050 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99a94 <__cxa_atexit@plt+0x8da34> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 99a9c <__cxa_atexit@plt+0x8da3c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 99aa0 <__cxa_atexit@plt+0x8da40> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e88 <__cxa_atexit@plt+0x1378e28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r1, r1, ip, asr #13 │ │ │ │ + orreq r1, r1, ip, asr #13 │ │ │ │ + cmneq pc, ip, lsr r6 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 99ad4 <__cxa_atexit@plt+0x8da74> │ │ │ │ + ldr r3, [pc, #28] @ 99ae4 <__cxa_atexit@plt+0x8da84> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 96330 <__cxa_atexit@plt+0x8a2d0> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r7, [pc, #12] @ 99ae8 <__cxa_atexit@plt+0x8da88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 963b0 <__cxa_atexit@plt+0x8a350> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 963fc <__cxa_atexit@plt+0x8a39c> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq pc, r0, lsr #12 │ │ │ │ + strdeq sp, [pc, #-88] @ 99a9c <__cxa_atexit@plt+0x8da3c> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99b68 <__cxa_atexit@plt+0x8db08> │ │ │ │ + ldr lr, [pc, #96] @ 99b74 <__cxa_atexit@plt+0x8db14> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #92] @ 99b78 <__cxa_atexit@plt+0x8db18> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 963ec <__cxa_atexit@plt+0x8a38c> │ │ │ │ - b 96408 <__cxa_atexit@plt+0x8a3a8> │ │ │ │ - ldr r3, [pc, #60] @ 963f4 <__cxa_atexit@plt+0x8a394> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 963ec <__cxa_atexit@plt+0x8a38c> │ │ │ │ - ldr r3, [pc, #40] @ 963f8 <__cxa_atexit@plt+0x8a398> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r0, [pc, #88] @ 99b7c <__cxa_atexit@plt+0x8db1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #16]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ + ldr r3, [pc, #32] @ 99b80 <__cxa_atexit@plt+0x8db20> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r3, #28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + orreq r1, r1, r4, ror #11 │ │ │ │ + cmneq pc, r0, asr r5 @ │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99bb0 <__cxa_atexit@plt+0x8db50> │ │ │ │ + ldr r7, [pc, #88] @ 99bfc <__cxa_atexit@plt+0x8db9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #24 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - @ instruction: 0x01814d98 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 99bec <__cxa_atexit@plt+0x8db8c> │ │ │ │ + ldr r7, [pc, #56] @ 99c00 <__cxa_atexit@plt+0x8dba0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #52] @ 99c04 <__cxa_atexit@plt+0x8dba4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r1, r1, ip, lsr #17 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + @ instruction: 0xfffffcc4 │ │ │ │ + strheq sp, [pc, #-76] @ 99bc4 <__cxa_atexit@plt+0x8db64> │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ 99c34 <__cxa_atexit@plt+0x8dbd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + ldr r7, [pc, #12] @ 99c38 <__cxa_atexit@plt+0x8dbd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #129 @ 0x81 │ │ │ │ + b 161824c <__cxa_atexit@plt+0x160c1ec> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r1, r1, r0, asr #10 │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 96450 <__cxa_atexit@plt+0x8a3f0> │ │ │ │ - ldr r2, [pc, #396] @ 965b4 <__cxa_atexit@plt+0x8a554> │ │ │ │ + ldr r2, [pc, #76] @ 99ca0 <__cxa_atexit@plt+0x8dc40> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #24] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 9650c <__cxa_atexit@plt+0x8a4ac> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 964c0 <__cxa_atexit@plt+0x8a460> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 96518 <__cxa_atexit@plt+0x8a4b8> │ │ │ │ - ldr r3, [pc, #296] @ 965a4 <__cxa_atexit@plt+0x8a544> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 96568 <__cxa_atexit@plt+0x8a508> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 96570 <__cxa_atexit@plt+0x8a510> │ │ │ │ - ldr r2, [pc, #264] @ 965a8 <__cxa_atexit@plt+0x8a548> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 96580 <__cxa_atexit@plt+0x8a520> │ │ │ │ - mov r7, r3 │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - ldr r3, [pc, #228] @ 965ac <__cxa_atexit@plt+0x8a54c> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 96568 <__cxa_atexit@plt+0x8a508> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 96570 <__cxa_atexit@plt+0x8a510> │ │ │ │ - ldr r2, [pc, #196] @ 965b0 <__cxa_atexit@plt+0x8a550> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 96580 <__cxa_atexit@plt+0x8a520> │ │ │ │ - mov r7, r3 │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ + beq 99c98 <__cxa_atexit@plt+0x8dc38> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #40] @ 99ca4 <__cxa_atexit@plt+0x8dc44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #20] @ 99ca8 <__cxa_atexit@plt+0x8dc48> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - beq 9658c <__cxa_atexit@plt+0x8a52c> │ │ │ │ - ldr r3, [pc, #116] @ 96598 <__cxa_atexit@plt+0x8a538> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + orreq r1, r1, ip, lsr #11 │ │ │ │ + cmneq pc, r8, lsl r4 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #28] @ 99ce8 <__cxa_atexit@plt+0x8dc88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #-12]! │ │ │ │ + ldr r8, [pc, #8] @ 99cec <__cxa_atexit@plt+0x8dc8c> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + b 16171a8 <__cxa_atexit@plt+0x160b148> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r1, r1, ip, asr r5 │ │ │ │ + cmneq pc, r0, asr #7 │ │ │ │ + andeq r0, r0, r9, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r3, [pc, #20] @ 99d1c <__cxa_atexit@plt+0x8dcbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldmib r5, {r2, r7, r8} │ │ │ │ + stmda r5, {r3, r9} │ │ │ │ + str r2, [r5, #-8]! │ │ │ │ + mov sl, #0 │ │ │ │ + b 1617348 <__cxa_atexit@plt+0x160b2e8> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x016fd390 │ │ │ │ + andeq r0, r0, sl, asr #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 99e24 <__cxa_atexit@plt+0x8ddc4> │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + subs r3, r2, #1 │ │ │ │ + bmi 99df4 <__cxa_atexit@plt+0x8dd94> │ │ │ │ + ldr lr, [pc, #260] @ 99e54 <__cxa_atexit@plt+0x8ddf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r9, #0 │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + ldr sl, [r5, #32] │ │ │ │ + mov r1, r6 │ │ │ │ + str lr, [r1, #4]! │ │ │ │ + str r3, [r5, #28] │ │ │ │ + str r1, [r5, #32] │ │ │ │ + str sl, [r1, #8] │ │ │ │ + str r8, [r1, #12] │ │ │ │ + add lr, r1, #48 @ 0x30 │ │ │ │ + cmp r0, lr │ │ │ │ + bcc 99e34 <__cxa_atexit@plt+0x8ddd4> │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + ldr sl, [pc, #196] @ 99e60 <__cxa_atexit@plt+0x8de00> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r3, [r3, #4] │ │ │ │ + mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ + str sl, [r6, #20]! │ │ │ │ + ldr sl, [pc, #180] @ 99e64 <__cxa_atexit@plt+0x8de04> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + ldr r0, [pc, #160] @ 99e68 <__cxa_atexit@plt+0x8de08> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r0, [pc, #152] @ 99e6c <__cxa_atexit@plt+0x8de0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + stmib r5, {r1, r3, sl} │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r1, [r5, #20] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + mov r6, lr │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r7, [r5, #40] @ 0x28 │ │ │ │ + ldr r3, [pc, #92] @ 99e5c <__cxa_atexit@plt+0x8ddfc> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r3, [r5] │ │ │ │ - beq 96568 <__cxa_atexit@plt+0x8a508> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 96570 <__cxa_atexit@plt+0x8a510> │ │ │ │ - ldr r2, [pc, #84] @ 9659c <__cxa_atexit@plt+0x8a53c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 96580 <__cxa_atexit@plt+0x8a520> │ │ │ │ - mov r7, r3 │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 99e1c <__cxa_atexit@plt+0x8ddbc> │ │ │ │ + b 9a440 <__cxa_atexit@plt+0x8e3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 965a0 <__cxa_atexit@plt+0x8a540> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 96428 <__cxa_atexit@plt+0x8a3c8> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + ldr r0, [pc, #28] @ 99e58 <__cxa_atexit@plt+0x8ddf8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #36 @ 0x24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5] │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, #0 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffc04 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, ip, lsr r6 │ │ │ │ + @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 96620 <__cxa_atexit@plt+0x8a5c0> │ │ │ │ - ldr r3, [pc, #48] @ 96630 <__cxa_atexit@plt+0x8a5d0> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + orreq r1, r1, ip, ror r3 │ │ │ │ + orreq r1, r1, r8, ror #7 │ │ │ │ + cmneq pc, r0, asr #4 │ │ │ │ + andeq r0, r0, sl, asr #18 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 99f08 <__cxa_atexit@plt+0x8dea8> │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + ldr r1, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r8, [r5, #36] @ 0x24 │ │ │ │ + ldr r9, [pc, #112] @ 99f20 <__cxa_atexit@plt+0x8dec0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [r2, #4] │ │ │ │ + mov r2, #0 │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + ldr r2, [pc, #92] @ 99f24 <__cxa_atexit@plt+0x8dec4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r1, r3, #12 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + ldr r1, [pc, #76] @ 99f28 <__cxa_atexit@plt+0x8dec8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + ldr r1, [pc, #68] @ 99f2c <__cxa_atexit@plt+0x8decc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #24]! │ │ │ │ + stmib r5, {r0, sl} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r3, [pc, #32] @ 99f30 <__cxa_atexit@plt+0x8ded0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 96628 <__cxa_atexit@plt+0x8a5c8> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 9667c <__cxa_atexit@plt+0x8a61c> │ │ │ │ - ldr r3, [pc, #48] @ 9668c <__cxa_atexit@plt+0x8a62c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r2, #36 @ 0x24 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq r1, r1, r8, ror #4 │ │ │ │ + ldrdeq r1, [r1, r4] │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + smceq 64796 @ 0xfd1c │ │ │ │ + andeq r4, r0, sp, lsl #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r7, [r5, #52] @ 0x34 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 99f78 <__cxa_atexit@plt+0x8df18> │ │ │ │ + ldr r3, [pc, #52] @ 99f9c <__cxa_atexit@plt+0x8df3c> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ str r3, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 96684 <__cxa_atexit@plt+0x8a624> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r6, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - bne 966f8 <__cxa_atexit@plt+0x8a698> │ │ │ │ - ldr r3, [pc, #48] @ 96708 <__cxa_atexit@plt+0x8a6a8> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + beq 99f90 <__cxa_atexit@plt+0x8df30> │ │ │ │ + b 99fac <__cxa_atexit@plt+0x8df4c> │ │ │ │ + ldr r3, [pc, #24] @ 99f98 <__cxa_atexit@plt+0x8df38> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 96700 <__cxa_atexit@plt+0x8a6a0> │ │ │ │ - b 960d0 <__cxa_atexit@plt+0x8a070> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ + beq 99f90 <__cxa_atexit@plt+0x8df30> │ │ │ │ + b 9a174 <__cxa_atexit@plt+0x8e114> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 96738 <__cxa_atexit@plt+0x8a6d8> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq pc, r0, lsl r1 @ │ │ │ │ + andeq r1, r0, fp, lsr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add fp, r6, #8 │ │ │ │ + cmp r3, fp │ │ │ │ + bcc 9a10c <__cxa_atexit@plt+0x8e0ac> │ │ │ │ + ldr r3, [pc, #384] @ 9a148 <__cxa_atexit@plt+0x8e0e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - orreq r4, r1, ip, asr #20 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 95650 <__cxa_atexit@plt+0x895f0> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r9, r5 │ │ │ │ + ldr sl, [r9, #4]! │ │ │ │ + ldr r8, [r9, #28] │ │ │ │ + ldr r1, [r9, #40] @ 0x28 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + sub lr, fp, #3 │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, lr, [r3] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 99ffc <__cxa_atexit@plt+0x8df9c> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #308] @ 9a14c <__cxa_atexit@plt+0x8e0ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 9a028 <__cxa_atexit@plt+0x8dfc8> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ + cmp sl, r8 │ │ │ │ + bne 9a060 <__cxa_atexit@plt+0x8e000> │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [pc, #280] @ 9a154 <__cxa_atexit@plt+0x8e0f4> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9a0fc <__cxa_atexit@plt+0x8e09c> │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 9a440 <__cxa_atexit@plt+0x8e3e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, sl, #1 │ │ │ │ + str r2, [r9] │ │ │ │ + add lr, r6, #44 @ 0x2c │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 9a120 <__cxa_atexit@plt+0x8e0c0> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #196] @ 9a158 <__cxa_atexit@plt+0x8e0f8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r1, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #180] @ 9a15c <__cxa_atexit@plt+0x8e0fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #12]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + ldr r0, [pc, #156] @ 9a160 <__cxa_atexit@plt+0x8e100> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r0, [pc, #120] @ 9a164 <__cxa_atexit@plt+0x8e104> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, lr │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r0, [pc, #40] @ 9a150 <__cxa_atexit@plt+0x8e0f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #36 @ 0x24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r9] │ │ │ │ + mov r5, r9 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r1, r1, ip, lsl #3 │ │ │ │ + orreq r1, r1, ip, lsl #5 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + andeq r0, r0, r0, lsl #8 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xfffff900 │ │ │ │ + strdeq r1, [r1, r8] │ │ │ │ + orreq r1, r1, r8, asr r0 │ │ │ │ + cmneq pc, r8, asr #30 │ │ │ │ + andeq r4, r0, sp, lsl #21 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 967e0 <__cxa_atexit@plt+0x8a780> │ │ │ │ - ldr r8, [pc, #76] @ 967f8 <__cxa_atexit@plt+0x8a798> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 967fc <__cxa_atexit@plt+0x8a79c> │ │ │ │ + bcc 9a274 <__cxa_atexit@plt+0x8e214> │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + sub r8, r2, r1 │ │ │ │ + cmp r8, r9 │ │ │ │ + bcs 9a250 <__cxa_atexit@plt+0x8e1f0> │ │ │ │ + ldr r2, [pc, #264] @ 9a2b0 <__cxa_atexit@plt+0x8e250> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [pc, #260] @ 9a2b4 <__cxa_atexit@plt+0x8e254> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr sl, [r7] │ │ │ │ + ldr r7, [pc, #252] @ 9a2b8 <__cxa_atexit@plt+0x8e258> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr lr, [pc, #244] @ 9a2bc <__cxa_atexit@plt+0x8e25c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ + ldr r7, [r5, #8]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r1, [r5, #28] │ │ │ │ + ldr ip, [r5, #36] @ 0x24 │ │ │ │ str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 96800 <__cxa_atexit@plt+0x8a7a0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r4, r1, r0, lsr #25 │ │ │ │ - orreq r4, r1, r8, lsr #19 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9685c <__cxa_atexit@plt+0x8a7fc> │ │ │ │ - ldr r2, [pc, #156] @ 968d8 <__cxa_atexit@plt+0x8a878> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r1, r7, ip, lr} │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #40] @ 0x28 │ │ │ │ + cmp sl, #0 │ │ │ │ + bne 9a280 <__cxa_atexit@plt+0x8e220> │ │ │ │ + sub r2, r6, #7 │ │ │ │ + add r3, r9, #12 │ │ │ │ + mov r0, #0 │ │ │ │ + add r1, r3, r8, lsl #2 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r1] │ │ │ │ + strex r0, r2, [r1] │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 9a214 <__cxa_atexit@plt+0x8e1b4> │ │ │ │ + add r3, r3, r8, lsr #7 │ │ │ │ + ldr r2, [pc, #144] @ 9a2c0 <__cxa_atexit@plt+0x8e260> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - beq 968ac <__cxa_atexit@plt+0x8a84c> │ │ │ │ - mov r7, r3 │ │ │ │ - b 968ec <__cxa_atexit@plt+0x8a88c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 968b8 <__cxa_atexit@plt+0x8a858> │ │ │ │ - ldr lr, [pc, #104] @ 968dc <__cxa_atexit@plt+0x8a87c> │ │ │ │ - sub r7, r3, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r8, [pc, #88] @ 968e0 <__cxa_atexit@plt+0x8a880> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r6, #16] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #6 │ │ │ │ + ldr r1, [r9, #4] │ │ │ │ + ldr r0, [pc, #136] @ 9a2c4 <__cxa_atexit@plt+0x8e264> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r9] │ │ │ │ + mov r0, #1 │ │ │ │ + strb r0, [r3, r1, lsl #2] │ │ │ │ + str r2, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + add r6, r5, #52 @ 0x34 │ │ │ │ + cmp fp, r6 │ │ │ │ + bhi 9a294 <__cxa_atexit@plt+0x8e234> │ │ │ │ + ldr r5, [pc, #100] @ 9a2c8 <__cxa_atexit@plt+0x8e268> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r6] │ │ │ │ + mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 968d4 <__cxa_atexit@plt+0x8a874> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + add r3, r9, r8, lsl #2 │ │ │ │ + ldr r1, [r3, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + b 9a200 <__cxa_atexit@plt+0x8e1a0> │ │ │ │ + ldr r7, [pc, #16] @ 9a2ac <__cxa_atexit@plt+0x8e24c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r1, r0, ip, lsl #1 │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, asr #26 │ │ │ │ + @ instruction: 0xfffff8a4 │ │ │ │ + @ instruction: 0x01811094 │ │ │ │ + orreq r1, r1, ip, lsl #3 │ │ │ │ + ldrdeq r1, [r1, r8] │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - ldrdeq r4, [r1, r8] │ │ │ │ - ldrdeq r4, [r1, r8] │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r9, r2 │ │ │ │ - bne 96924 <__cxa_atexit@plt+0x8a8c4> │ │ │ │ - ldr r3, [pc, #360] @ 96a74 <__cxa_atexit@plt+0x8aa14> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 96a24 <__cxa_atexit@plt+0x8a9c4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - ldr r8, [r9, #4] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - ldr r3, [r2, #4] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 96950 <__cxa_atexit@plt+0x8a8f0> │ │ │ │ - add r1, r2, #8 │ │ │ │ - add r0, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b3a0 │ │ │ │ + orreq r1, r1, ip │ │ │ │ + @ instruction: 0xfffff390 │ │ │ │ + cmneq pc, r4, ror #27 │ │ │ │ + andeq r1, r0, fp, lsr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + ldr r9, [r8, #4]! │ │ │ │ + ldr r1, [r8, #20] │ │ │ │ + ldr sl, [r8, #28] │ │ │ │ + mov r3, r1 │ │ │ │ + ldr r2, [r3, #4]! │ │ │ │ + mov r0, #0 │ │ │ │ + mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ + ldrex r0, [r3] │ │ │ │ + strex r0, r7, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 96a10 <__cxa_atexit@plt+0x8a9b0> │ │ │ │ + bne 9a2f8 <__cxa_atexit@plt+0x8e298> │ │ │ │ + ldr r3, [r1] │ │ │ │ + ldr r0, [pc, #260] @ 9a418 <__cxa_atexit@plt+0x8e3b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + cmp r3, r0 │ │ │ │ + bne 9a324 <__cxa_atexit@plt+0x8e2c4> │ │ │ │ + mov r0, r4 │ │ │ │ + bl 1611a64 <__cxa_atexit@plt+0x1605a04> │ │ │ │ cmp r9, sl │ │ │ │ - bne 969f0 <__cxa_atexit@plt+0x8a990> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r9, [r5] │ │ │ │ - subs r3, r3, r9 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r1, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - bne 96a04 <__cxa_atexit@plt+0x8a9a4> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 96a3c <__cxa_atexit@plt+0x8a9dc> │ │ │ │ - ldr r0, [pc, #208] @ 96a60 <__cxa_atexit@plt+0x8aa00> │ │ │ │ - ldr sl, [pc, #208] @ 96a64 <__cxa_atexit@plt+0x8aa04> │ │ │ │ - mov r1, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr ip, [r1, #4]! │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r1, #16] │ │ │ │ - str r0, [r1, #-8] │ │ │ │ - str sl, [r6, #4] │ │ │ │ - ldr r0, [pc, #172] @ 96a68 <__cxa_atexit@plt+0x8aa08> │ │ │ │ - sub lr, r2, #15 │ │ │ │ + bne 9a354 <__cxa_atexit@plt+0x8e2f4> │ │ │ │ + ldr r7, [r5, #44] @ 0x2c │ │ │ │ + ldr r3, [pc, #232] @ 9a420 <__cxa_atexit@plt+0x8e3c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r7, [r7, #4] │ │ │ │ + mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ + str r3, [r5, #4]! │ │ │ │ tst r7, #3 │ │ │ │ + beq 9a3ec <__cxa_atexit@plt+0x8e38c> │ │ │ │ + b 9a440 <__cxa_atexit@plt+0x8e3e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r9, #1 │ │ │ │ + str r2, [r8] │ │ │ │ + add lr, r6, #36 @ 0x24 │ │ │ │ + cmp r1, lr │ │ │ │ + bcc 9a3f4 <__cxa_atexit@plt+0x8e394> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r3, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r8, [r5, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #156] @ 9a424 <__cxa_atexit@plt+0x8e3c4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r1, #4] │ │ │ │ + mov r1, #0 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldr r1, [pc, #140] @ 9a428 <__cxa_atexit@plt+0x8e3c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + ldr r0, [pc, #116] @ 9a42c <__cxa_atexit@plt+0x8e3cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - str ip, [r6, #20] │ │ │ │ - str r0, [r6, #12] │ │ │ │ - beq 96a2c <__cxa_atexit@plt+0x8a9cc> │ │ │ │ - str r7, [r5, #20] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - mov r7, #0 │ │ │ │ - stmda r5, {r7, r9} │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ - mov r7, fp │ │ │ │ - b 96aa8 <__cxa_atexit@plt+0x8aa48> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b 96e80 <__cxa_atexit@plt+0x8ae20> │ │ │ │ - ldr r3, [pc, #88] @ 96a70 <__cxa_atexit@plt+0x8aa10> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - bne 96918 <__cxa_atexit@plt+0x8a8b8> │ │ │ │ + mov r1, r6 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r6, [r5, #-4] │ │ │ │ + str r1, [r5] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r0, [pc, #80] @ 9a430 <__cxa_atexit@plt+0x8e3d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, lr │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ 9a41c <__cxa_atexit@plt+0x8e3bc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r1, #36 @ 0x24 │ │ │ │ + str r1, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r8] │ │ │ │ + mov r5, r8 │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, r2 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strexeq r0, r0, [r1] │ │ │ │ + @ instruction: 0xfffffa7c │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + @ instruction: 0xfffffbb4 │ │ │ │ + @ instruction: 0xfffff60c │ │ │ │ + orreq r0, r1, r4, lsl #28 │ │ │ │ + orreq r0, r1, r4, ror #26 │ │ │ │ + smceq 64708 @ 0xfcc4 │ │ │ │ + andeq r7, r0, sl, asr #23 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + sub r3, r9, r3 │ │ │ │ + sub r8, r3, #1 │ │ │ │ + cmp r8, r9 │ │ │ │ + bcs 9a48c <__cxa_atexit@plt+0x8e42c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r7, r7, r8, lsl #2 │ │ │ │ + ldr r2, [pc, #100] @ 9a4cc <__cxa_atexit@plt+0x8e46c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, #0 │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + str r8, [r5, #36] @ 0x24 │ │ │ │ + str r3, [r5, #40] @ 0x28 │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9a4ac <__cxa_atexit@plt+0x8e44c> │ │ │ │ + b 9a4dc <__cxa_atexit@plt+0x8e47c> │ │ │ │ + add r3, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a4b4 <__cxa_atexit@plt+0x8e454> │ │ │ │ + ldr r5, [pc, #48] @ 9a4d0 <__cxa_atexit@plt+0x8e470> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ + b d12f0 <__cxa_atexit@plt+0xc5290> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 96a6c <__cxa_atexit@plt+0x8aa0c> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #12] @ 9a4c8 <__cxa_atexit@plt+0x8e468> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, asr #9 │ │ │ │ - @ instruction: 0x01814ab0 │ │ │ │ - @ instruction: 0x0181479c │ │ │ │ - andeq r0, r0, r0, asr r3 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r5, lsl #4 │ │ │ │ + add r5, r5, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strdeq ip, [pc, #-180] @ 9a41c <__cxa_atexit@plt+0x8e3bc> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + @ instruction: 0xfffff1d4 │ │ │ │ + andeq r7, r0, sl, asr #23 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - mov ip, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 96cd4 <__cxa_atexit@plt+0x8ac74> │ │ │ │ - ldr fp, [r5, #24] │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - ldr r1, [r8, #12]! │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 96b78 <__cxa_atexit@plt+0x8ab18> │ │ │ │ - str r1, [sp, #8] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - cmp r1, fp │ │ │ │ - beq 96c34 <__cxa_atexit@plt+0x8abd4> │ │ │ │ - str ip, [sp, #12] │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 96bd0 <__cxa_atexit@plt+0x8ab70> │ │ │ │ - ldr r2, [pc, #500] @ 96d0c <__cxa_atexit@plt+0x8acac> │ │ │ │ - ldr r3, [pc, #500] @ 96d10 <__cxa_atexit@plt+0x8acb0> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9a5b4 <__cxa_atexit@plt+0x8e554> │ │ │ │ + ldr r3, [pc, #228] @ 9a5dc <__cxa_atexit@plt+0x8e57c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #224] @ 9a5e0 <__cxa_atexit@plt+0x8e580> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr sl, [r5, #36] @ 0x24 │ │ │ │ + ldr lr, [r5, #40] @ 0x28 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r0, r8 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + ldr r3, [pc, #188] @ 9a5e4 <__cxa_atexit@plt+0x8e584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #484] @ 96d14 <__cxa_atexit@plt+0x8acb4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r1, sl} │ │ │ │ - str r3, [r9, #20] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 96cb8 <__cxa_atexit@plt+0x8ac58> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - ldr lr, [pc, #408] @ 96d18 <__cxa_atexit@plt+0x8acb8> │ │ │ │ - ldr r3, [pc, #408] @ 96d1c <__cxa_atexit@plt+0x8acbc> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + str r1, [r0, #8] │ │ │ │ + str r3, [r0, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ + str r7, [r0, #20] │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 9a5c0 <__cxa_atexit@plt+0x8e560> │ │ │ │ + sub r3, r6, #23 │ │ │ │ + add r7, r9, #12 │ │ │ │ + mov r1, #0 │ │ │ │ + add r2, r7, sl, lsl #2 │ │ │ │ + mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ + ldrex r1, [r2] │ │ │ │ + strex r1, r3, [r2] │ │ │ │ + cmp r1, #0 │ │ │ │ + bne 9a554 <__cxa_atexit@plt+0x8e4f4> │ │ │ │ + add r7, r7, sl, lsr #7 │ │ │ │ + ldr r3, [pc, #120] @ 9a5e8 <__cxa_atexit@plt+0x8e588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #392] @ 96d20 <__cxa_atexit@plt+0x8acc0> │ │ │ │ + str r3, [r9] │ │ │ │ + ldr r3, [r9, #4] │ │ │ │ + ldr r2, [pc, #108] @ 9a5ec <__cxa_atexit@plt+0x8e58c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r1, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 96ca8 <__cxa_atexit@plt+0x8ac48> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r3, [r5, #20] │ │ │ │ - b 96c9c <__cxa_atexit@plt+0x8ac3c> │ │ │ │ - ldr ip, [sp, #12] │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - beq 96c34 <__cxa_atexit@plt+0x8abd4> │ │ │ │ - ldr lr, [pc, #272] @ 96cf4 <__cxa_atexit@plt+0x8ac94> │ │ │ │ - ldr r3, [pc, #272] @ 96cf8 <__cxa_atexit@plt+0x8ac98> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r0, [r5, #44]! @ 0x2c │ │ │ │ + mov r1, #1 │ │ │ │ + strb r1, [r7, r3, lsl #2] │ │ │ │ + str r2, [r9] │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r3, [pc, #84] @ 9a5f0 <__cxa_atexit@plt+0x8e590> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #256] @ 96cfc <__cxa_atexit@plt+0x8ac9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - mov r3, r5 │ │ │ │ - str r0, [r9, #16] │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - stmib r9, {r2, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub r2, r6, #6 │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - beq 96ca8 <__cxa_atexit@plt+0x8ac48> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - b 96c9c <__cxa_atexit@plt+0x8ac3c> │ │ │ │ - subs r3, sl, fp │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r2, r3, #5 │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - bne 96cc4 <__cxa_atexit@plt+0x8ac64> │ │ │ │ - ldr lr, [pc, #172] @ 96d00 <__cxa_atexit@plt+0x8aca0> │ │ │ │ - ldr sl, [pc, #172] @ 96d04 <__cxa_atexit@plt+0x8aca4> │ │ │ │ - sub r2, r6, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [pc, #156] @ 96d08 <__cxa_atexit@plt+0x8aca8> │ │ │ │ + str r3, [r8, #28] │ │ │ │ + str r9, [r8, #32] │ │ │ │ + str r7, [r8, #36] @ 0x24 │ │ │ │ + str lr, [r8, #40] @ 0x28 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + add r7, r9, sl, lsl #2 │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + mov r0, r4 │ │ │ │ + mov r7, lr │ │ │ │ + bl 160b3d0 <__cxa_atexit@plt+0x15ff370> │ │ │ │ + mov lr, r7 │ │ │ │ + b 9a540 <__cxa_atexit@plt+0x8e4e0> │ │ │ │ + @ instruction: 0xfffff3fc │ │ │ │ + orreq r0, r1, r4, asr #26 │ │ │ │ + orreq r0, r1, r8, ror sp │ │ │ │ + ldrdeq r0, [r1, r8] │ │ │ │ + orreq r0, r1, ip, asr #25 │ │ │ │ + @ instruction: 0x01810cb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a640 <__cxa_atexit@plt+0x8e5e0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ 9a648 <__cxa_atexit@plt+0x8e5e8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ 9a64c <__cxa_atexit@plt+0x8e5ec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str sl, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str lr, [r5, #4] │ │ │ │ - stmib r9, {r0, fp} │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - sub r0, r6, #6 │ │ │ │ - str r0, [r5, #28] │ │ │ │ - beq 96ca8 <__cxa_atexit@plt+0x8ac48> │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r7, [r5, #28] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, ip │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r1, r0, lsr #22 │ │ │ │ + orreq r0, r1, r0, lsr #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9a70c <__cxa_atexit@plt+0x8e6ac> │ │ │ │ + ldr r3, [pc, #184] @ 9a728 <__cxa_atexit@plt+0x8e6c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r3, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9a6f0 <__cxa_atexit@plt+0x8e690> │ │ │ │ + ldr r3, [pc, #164] @ 9a72c <__cxa_atexit@plt+0x8e6cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9a700 <__cxa_atexit@plt+0x8e6a0> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9a714 <__cxa_atexit@plt+0x8e6b4> │ │ │ │ + ldr lr, [pc, #120] @ 9a730 <__cxa_atexit@plt+0x8e6d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr ip, [r5] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #96] @ 9a734 <__cxa_atexit@plt+0x8e6d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add r8, r6, #8 │ │ │ │ + stm r8, {r0, r1, r2, lr} │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, ip │ │ │ │ - b 96e80 <__cxa_atexit@plt+0x8ae20> │ │ │ │ - ldr r7, [pc, #72] @ 96d24 <__cxa_atexit@plt+0x8acc4> │ │ │ │ - mov fp, ip │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, lsr sp │ │ │ │ - orreq r4, r1, ip, ror #10 │ │ │ │ - orreq r4, r1, r4, asr r8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - strdeq r4, [r1, ip] │ │ │ │ - orreq r4, r1, r4, ror #15 │ │ │ │ - andeq r0, r0, r0, asr r2 │ │ │ │ - orreq r4, r1, r8, lsr r6 │ │ │ │ - orreq r4, r1, r0, lsr #18 │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - ldrdeq r4, [r1, r0] │ │ │ │ - @ instruction: 0x018148b8 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + orreq r0, r1, ip, asr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b 96aa8 <__cxa_atexit@plt+0x8aa48> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ + ldr r3, [pc, #136] @ 9a7d0 <__cxa_atexit@plt+0x8e770> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9a7b8 <__cxa_atexit@plt+0x8e758> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9a7c0 <__cxa_atexit@plt+0x8e760> │ │ │ │ + ldr lr, [pc, #92] @ 9a7d4 <__cxa_atexit@plt+0x8e774> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + ldr lr, [pc, #68] @ 9a7d8 <__cxa_atexit@plt+0x8e778> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + orreq r0, r1, ip, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9a83c <__cxa_atexit@plt+0x8e7dc> │ │ │ │ + ldr r2, [pc, #72] @ 9a848 <__cxa_atexit@plt+0x8e7e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + ldr r0, [r5, #-4] │ │ │ │ + ldr lr, [pc, #44] @ 9a84c <__cxa_atexit@plt+0x8e7ec> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + add r2, r3, #12 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx ip │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + orreq r0, r1, r0, lsl #21 │ │ │ │ + cmneq pc, ip, asr #7 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9a898 <__cxa_atexit@plt+0x8e838> │ │ │ │ + ldr lr, [pc, #48] @ 9a8a0 <__cxa_atexit@plt+0x8e840> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #32] @ 9a8a4 <__cxa_atexit@plt+0x8e844> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x018108b8 │ │ │ │ + smceq 64564 @ 0xfc34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96e2c <__cxa_atexit@plt+0x8adcc> │ │ │ │ - ldr r1, [pc, #136] @ 96e44 <__cxa_atexit@plt+0x8ade4> │ │ │ │ - ldr lr, [pc, #136] @ 96e48 <__cxa_atexit@plt+0x8ade8> │ │ │ │ - mov r2, r5 │ │ │ │ + bcc 9a8f0 <__cxa_atexit@plt+0x8e890> │ │ │ │ + ldr r2, [pc, #44] @ 9a8fc <__cxa_atexit@plt+0x8e89c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #40] @ 9a900 <__cxa_atexit@plt+0x8e8a0> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub sl, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - ldr r8, [pc, #112] @ 96e4c <__cxa_atexit@plt+0x8adec> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r2, #8]! │ │ │ │ + ldr sl, [r5, #8]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ - sub r1, r6, #6 │ │ │ │ - str r1, [r5, #24] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #20] │ │ │ │ - beq 96e24 <__cxa_atexit@plt+0x8adc4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, fp │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + sub r8, r6, #2 │ │ │ │ + b 137c834 <__cxa_atexit@plt+0x13707d4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq pc, r8, lsl r3 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9a928 <__cxa_atexit@plt+0x8e8c8> │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + b 9a930 <__cxa_atexit@plt+0x8e8d0> │ │ │ │ + ldr r7, [pc, #12] @ 9a93c <__cxa_atexit@plt+0x8e8dc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e50 <__cxa_atexit@plt+0x8adf0> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq r4, r1, r4, lsl #13 │ │ │ │ - orreq r4, r1, r0, lsl #7 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #20 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc 970e8 <__cxa_atexit@plt+0x8b088> │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 96f38 <__cxa_atexit@plt+0x8aed8> │ │ │ │ - mov r8, r5 │ │ │ │ + orreq r0, r1, r8, lsl #22 │ │ │ │ + cmneq pc, r8, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - ldr r1, [r8, #8]! │ │ │ │ - str r1, [sp, #4] │ │ │ │ - beq 97014 <__cxa_atexit@plt+0x8afb4> │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 96f98 <__cxa_atexit@plt+0x8af38> │ │ │ │ - ldr r2, [pc, #576] @ 97120 <__cxa_atexit@plt+0x8b0c0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 97078 <__cxa_atexit@plt+0x8b018> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 97088 <__cxa_atexit@plt+0x8b028> │ │ │ │ - ldr r2, [pc, #536] @ 97124 <__cxa_atexit@plt+0x8b0c4> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - bne 96fe8 <__cxa_atexit@plt+0x8af88> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #488] @ 97128 <__cxa_atexit@plt+0x8b0c8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 96ff8 <__cxa_atexit@plt+0x8af98> │ │ │ │ - mov r3, r5 │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r1, [r3, #8]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - bne 97008 <__cxa_atexit@plt+0x8afa8> │ │ │ │ - ldr r1, [pc, #444] @ 9712c <__cxa_atexit@plt+0x8b0cc> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + bhi 9a9cc <__cxa_atexit@plt+0x8e96c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9a9d8 <__cxa_atexit@plt+0x8e978> │ │ │ │ + ldr r1, [pc, #116] @ 9a9e8 <__cxa_atexit@plt+0x8e988> │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 9709c <__cxa_atexit@plt+0x8b03c> │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - beq 97014 <__cxa_atexit@plt+0x8afb4> │ │ │ │ - ldr r2, [pc, #360] @ 9710c <__cxa_atexit@plt+0x8b0ac> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq 96ff8 <__cxa_atexit@plt+0x8af98> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 970b0 <__cxa_atexit@plt+0x8b050> │ │ │ │ - ldr r2, [pc, #320] @ 97110 <__cxa_atexit@plt+0x8b0b0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - beq 970d4 <__cxa_atexit@plt+0x8b074> │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r1, #3 │ │ │ │ - b 970b8 <__cxa_atexit@plt+0x8b058> │ │ │ │ - ldr lr, [pc, #248] @ 97114 <__cxa_atexit@plt+0x8b0b4> │ │ │ │ - ldr r2, [pc, #248] @ 97118 <__cxa_atexit@plt+0x8b0b8> │ │ │ │ - sub r3, r9, #15 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #232] @ 9711c <__cxa_atexit@plt+0x8b0bc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ 9a9ec <__cxa_atexit@plt+0x8e98c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #88] @ 9a9f0 <__cxa_atexit@plt+0x8e990> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r3, [r6, #16] │ │ │ │ - str lr, [r5] │ │ │ │ - stmib r6, {r1, fp} │ │ │ │ - ldr r1, [sp, #4] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - sub r6, r9, #6 │ │ │ │ - str r6, [r5, #24] │ │ │ │ - beq 970c4 <__cxa_atexit@plt+0x8b064> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r6, [r5, #8] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, sl │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r1, #0 │ │ │ │ + str r1, [r2, #4] │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9a9c0 <__cxa_atexit@plt+0x8e960> │ │ │ │ + mov r5, r3 │ │ │ │ + b 9aa00 <__cxa_atexit@plt+0x8e9a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov fp, sl │ │ │ │ bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov fp, sl │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r1, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r1, [r3] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r7, r3 │ │ │ │ - mov fp, sl │ │ │ │ - bx r1 │ │ │ │ - ldr r6, [pc, #64] @ 97130 <__cxa_atexit@plt+0x8b0d0> │ │ │ │ - mov r7, #20 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - mov fp, sl │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - muleq r0, r0, r2 │ │ │ │ - andeq r0, r0, r0, asr #5 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r4, r1, r4, lsr r1 │ │ │ │ - orreq r4, r1, ip, lsl r4 │ │ │ │ - andeq r0, r0, r8, asr #5 │ │ │ │ - andeq r0, r0, r4, lsl #7 │ │ │ │ - andeq r0, r0, r8, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b 96e80 <__cxa_atexit@plt+0x8ae20> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 97194 <__cxa_atexit@plt+0x8b134> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 971a4 <__cxa_atexit@plt+0x8b144> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 9719c <__cxa_atexit@plt+0x8b13c> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 971f4 <__cxa_atexit@plt+0x8b194> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 97204 <__cxa_atexit@plt+0x8b1a4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x018107bc │ │ │ │ + @ instruction: 0x018108b0 │ │ │ │ + cmneq pc, r4, asr r2 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne 9aa80 <__cxa_atexit@plt+0x8ea20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9aaac <__cxa_atexit@plt+0x8ea4c> │ │ │ │ + ldr lr, [pc, #156] @ 9aac4 <__cxa_atexit@plt+0x8ea64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + sub r2, r3, #6 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr r2, [pc, #116] @ 9aac8 <__cxa_atexit@plt+0x8ea68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r7, [pc, #88] @ 9aacc <__cxa_atexit@plt+0x8ea6c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 9aaa0 <__cxa_atexit@plt+0x8ea40> │ │ │ │ + ldr r7, [pc, #52] @ 9aabc <__cxa_atexit@plt+0x8ea5c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + mov r3, #0 │ │ │ │ + stm r5, {r2, r3, r7} │ │ │ │ + ldr r7, [pc, #36] @ 9aac0 <__cxa_atexit@plt+0x8ea60> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + mov sl, #0 │ │ │ │ + b 8e4d4 <__cxa_atexit@plt+0x82474> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r0, r1, r0, ror #13 │ │ │ │ + @ instruction: 0x0181079c │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + orreq r0, r1, ip, lsl #14 │ │ │ │ + orreq r0, r1, r4, asr #15 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ab28 <__cxa_atexit@plt+0x8eac8> │ │ │ │ + ldr r2, [pc, #92] @ 9ab54 <__cxa_atexit@plt+0x8eaf4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 971fc <__cxa_atexit@plt+0x8b19c> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r5, lsl #5 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - bne 97280 <__cxa_atexit@plt+0x8b220> │ │ │ │ - mov r1, r7 │ │ │ │ - ldr r2, [pc, #44] @ 97290 <__cxa_atexit@plt+0x8b230> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r1, [r1, #6] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + sub r2, r5, #68 @ 0x44 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9ab40 <__cxa_atexit@plt+0x8eae0> │ │ │ │ + ldr r2, [pc, #72] @ 9ab60 <__cxa_atexit@plt+0x8eb00> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - beq 97288 <__cxa_atexit@plt+0x8b228> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r3, #24 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r7, [pc, #44] @ 9ab5c <__cxa_atexit@plt+0x8eafc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - stm sp, {r4, r6} │ │ │ │ - add r6, r9, #8 │ │ │ │ - str r6, [sp, #12] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr fp, [pc, #380] @ 9743c <__cxa_atexit@plt+0x8b3dc> │ │ │ │ - add fp, pc, fp │ │ │ │ - b 972dc <__cxa_atexit@plt+0x8b27c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str fp, [r5] │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 97390 <__cxa_atexit@plt+0x8b330> │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - cmp r4, r9 │ │ │ │ - bne 97308 <__cxa_atexit@plt+0x8b2a8> │ │ │ │ - ldr r6, [pc, #356] @ 97454 <__cxa_atexit@plt+0x8b3f4> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 97430 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 972c4 <__cxa_atexit@plt+0x8b264> │ │ │ │ - b 973d4 <__cxa_atexit@plt+0x8b374> │ │ │ │ - ldr sl, [r4, #4] │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 97360 <__cxa_atexit@plt+0x8b300> │ │ │ │ - ldr r1, [sp, #12] │ │ │ │ - add r0, r4, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne 97360 <__cxa_atexit@plt+0x8b300> │ │ │ │ - ldr r6, [pc, #272] @ 97450 <__cxa_atexit@plt+0x8b3f0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 97430 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - cmp r6, #2 │ │ │ │ - beq 972c4 <__cxa_atexit@plt+0x8b264> │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r8, #3 │ │ │ │ - b 97430 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - cmp r4, r6 │ │ │ │ - bne 973a4 <__cxa_atexit@plt+0x8b344> │ │ │ │ - ldr r7, [pc, #212] @ 97444 <__cxa_atexit@plt+0x8b3e4> │ │ │ │ - tst r8, #3 │ │ │ │ - str r4, [r5, #16] │ │ │ │ + ldr r7, [pc, #16] @ 9ab58 <__cxa_atexit@plt+0x8eaf8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 973f0 <__cxa_atexit@plt+0x8b390> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - b 97548 <__cxa_atexit@plt+0x8b4e8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r6, #4] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne 973e4 <__cxa_atexit@plt+0x8b384> │ │ │ │ - add r0, r4, #8 │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, sl │ │ │ │ - bl b3ac │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + strheq ip, [pc, #-84] @ 9ab0c <__cxa_atexit@plt+0x8eaac> │ │ │ │ + ldrdeq ip, [pc, #-84] @ 9ab10 <__cxa_atexit@plt+0x8eab0> │ │ │ │ + @ instruction: 0xffffefdc │ │ │ │ + cmneq pc, r0, ror #11 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi 9abbc <__cxa_atexit@plt+0x8eb5c> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ - bpl 97404 <__cxa_atexit@plt+0x8b3a4> │ │ │ │ - ldr r6, [pc, #120] @ 97448 <__cxa_atexit@plt+0x8b3e8> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 97410 <__cxa_atexit@plt+0x8b3b0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b 97430 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - ldr r6, [pc, #96] @ 9744c <__cxa_atexit@plt+0x8b3ec> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 97410 <__cxa_atexit@plt+0x8b3b0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - ldm sp, {r4, r6} │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - beq 97368 <__cxa_atexit@plt+0x8b308> │ │ │ │ - ldr r6, [pc, #48] @ 97440 <__cxa_atexit@plt+0x8b3e0> │ │ │ │ - add r6, pc, r6 │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #8] │ │ │ │ - str r6, [r5] │ │ │ │ - beq 97430 <__cxa_atexit@plt+0x8b3d0> │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldm sp, {r4, r6, r7} │ │ │ │ - str r8, [r5] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ + beq 9abb4 <__cxa_atexit@plt+0x8eb54> │ │ │ │ + ldr r3, [pc, #44] @ 9abc4 <__cxa_atexit@plt+0x8eb64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #40] @ 9abc8 <__cxa_atexit@plt+0x8eb68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 137cf14 <__cxa_atexit@plt+0x1370eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ - ldm sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd8 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r1 │ │ │ │ - andeq r0, r0, ip, ror #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, lsr #11 │ │ │ │ + @ instruction: 0x01810598 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9abfc <__cxa_atexit@plt+0x8eb9c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ 9ac04 <__cxa_atexit@plt+0x8eba4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r0, r1, r0, asr r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ac44 <__cxa_atexit@plt+0x8ebe4> │ │ │ │ + ldr r2, [pc, #40] @ 9ac4c <__cxa_atexit@plt+0x8ebec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #32] @ 9ac50 <__cxa_atexit@plt+0x8ebf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a61dc <__cxa_atexit@plt+0x159a17c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + orreq r0, r1, ip, lsl #10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 97498 <__cxa_atexit@plt+0x8b438> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 974ac <__cxa_atexit@plt+0x8b44c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 974a4 <__cxa_atexit@plt+0x8b444> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + cmneq pc, ip, ror #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9acdc <__cxa_atexit@plt+0x8ec7c> │ │ │ │ + ldr r2, [pc, #92] @ 9ace4 <__cxa_atexit@plt+0x8ec84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ 9ace8 <__cxa_atexit@plt+0x8ec88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq 9acc0 <__cxa_atexit@plt+0x8ec60> │ │ │ │ + cmp r2, #0 │ │ │ │ + bne 9accc <__cxa_atexit@plt+0x8ec6c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bne 974f0 <__cxa_atexit@plt+0x8b490> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, #48] @ 97504 <__cxa_atexit@plt+0x8b4a4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 974fc <__cxa_atexit@plt+0x8b49c> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r5, r5, #20 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #24] @ 9acec <__cxa_atexit@plt+0x8ec8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + orreq r0, r1, r8, lsr #9 │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ + cmneq pc, r4, ror #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9757c <__cxa_atexit@plt+0x8b51c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r2, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 975c8 <__cxa_atexit@plt+0x8b568> │ │ │ │ - tst r7, #3 │ │ │ │ + ldreq r7, [r7, #2] │ │ │ │ + ldrne r7, [pc, #8] @ 9ad18 <__cxa_atexit@plt+0x8ecb8> │ │ │ │ + addne r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq pc, ip, asr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ad4c <__cxa_atexit@plt+0x8ecec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [pc, #20] @ 9ad54 <__cxa_atexit@plt+0x8ecf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 109d998 <__cxa_atexit@plt+0x1091938> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + strdeq r0, [r1, ip] │ │ │ │ + strdeq ip, [pc, #-56] @ 9ad28 <__cxa_atexit@plt+0x8ecc8> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9adc4 <__cxa_atexit@plt+0x8ed64> │ │ │ │ + ldr r2, [pc, #80] @ 9add4 <__cxa_atexit@plt+0x8ed74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ 9add8 <__cxa_atexit@plt+0x8ed78> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - beq 975b8 <__cxa_atexit@plt+0x8b558> │ │ │ │ - b 975d4 <__cxa_atexit@plt+0x8b574> │ │ │ │ - ldr r3, [pc, #60] @ 975c0 <__cxa_atexit@plt+0x8b560> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 975b8 <__cxa_atexit@plt+0x8b558> │ │ │ │ - ldr r3, [pc, #40] @ 975c4 <__cxa_atexit@plt+0x8b564> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #72] @ 9addc <__cxa_atexit@plt+0x8ed7c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #12]! │ │ │ │ + add r2, r3, #20 │ │ │ │ + stm r2, {r7, r8, lr} │ │ │ │ + str r1, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r3 │ │ │ │ - orreq r3, r1, ip, asr #23 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #20] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r3, r1 │ │ │ │ - bne 9761c <__cxa_atexit@plt+0x8b5bc> │ │ │ │ - ldr r2, [pc, #396] @ 97780 <__cxa_atexit@plt+0x8b720> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + orreq r0, r1, ip, lsl #10 │ │ │ │ + smceq 64564 @ 0xfc34 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ae20 <__cxa_atexit@plt+0x8edc0> │ │ │ │ + ldr r2, [pc, #40] @ 9ae28 <__cxa_atexit@plt+0x8edc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r3, r5 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - beq 976d8 <__cxa_atexit@plt+0x8b678> │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 9768c <__cxa_atexit@plt+0x8b62c> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, r1, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 976e4 <__cxa_atexit@plt+0x8b684> │ │ │ │ - ldr r3, [pc, #296] @ 97770 <__cxa_atexit@plt+0x8b710> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq pc, r8, lsr #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9ae74 <__cxa_atexit@plt+0x8ee14> │ │ │ │ + ldr r3, [pc, #44] @ 9ae80 <__cxa_atexit@plt+0x8ee20> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 97734 <__cxa_atexit@plt+0x8b6d4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 9773c <__cxa_atexit@plt+0x8b6dc> │ │ │ │ - ldr r2, [pc, #264] @ 97774 <__cxa_atexit@plt+0x8b714> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + ldr r2, [pc, #40] @ 9ae84 <__cxa_atexit@plt+0x8ee24> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9774c <__cxa_atexit@plt+0x8b6ec> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r3, [pc, #228] @ 97778 <__cxa_atexit@plt+0x8b718> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97734 <__cxa_atexit@plt+0x8b6d4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 9773c <__cxa_atexit@plt+0x8b6dc> │ │ │ │ - ldr r2, [pc, #196] @ 9777c <__cxa_atexit@plt+0x8b71c> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ + ldmib r5, {r3, r9} │ │ │ │ str r7, [r5, #8] │ │ │ │ - beq 9774c <__cxa_atexit@plt+0x8b6ec> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - beq 97758 <__cxa_atexit@plt+0x8b6f8> │ │ │ │ - ldr r3, [pc, #116] @ 97764 <__cxa_atexit@plt+0x8b704> │ │ │ │ - ands r2, r7, #3 │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r3, [r8, #8] │ │ │ │ + b 10a75a0 <__cxa_atexit@plt+0x109b540> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + cmneq pc, ip, asr #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9aed0 <__cxa_atexit@plt+0x8ee70> │ │ │ │ + ldr r3, [pc, #44] @ 9aedc <__cxa_atexit@plt+0x8ee7c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #4]! │ │ │ │ + ldr r1, [pc, #36] @ 9aee0 <__cxa_atexit@plt+0x8ee80> │ │ │ │ + add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97734 <__cxa_atexit@plt+0x8b6d4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - cmp r2, #2 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 9773c <__cxa_atexit@plt+0x8b6dc> │ │ │ │ - ldr r2, [pc, #84] @ 97768 <__cxa_atexit@plt+0x8b708> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ + str r1, [r8, #4]! │ │ │ │ + str r2, [r8, #8] │ │ │ │ + mov r9, r7 │ │ │ │ + b 10a46b0 <__cxa_atexit@plt+0x1098650> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + smceq 64544 @ 0xfc20 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9af28 <__cxa_atexit@plt+0x8eec8> │ │ │ │ + ldr r2, [pc, #40] @ 9af34 <__cxa_atexit@plt+0x8eed4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 9774c <__cxa_atexit@plt+0x8b6ec> │ │ │ │ - mov r7, r3 │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r9, r7 │ │ │ │ + b 111f454 <__cxa_atexit@plt+0x11133f4> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r1, r6 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9afc0 <__cxa_atexit@plt+0x8ef60> │ │ │ │ + ldr lr, [pc, #176] @ 9b010 <__cxa_atexit@plt+0x8efb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r6, [r3], #4 │ │ │ │ + mov r2, r1 │ │ │ │ + str lr, [r2, #4]! │ │ │ │ + str sl, [r2, #8] │ │ │ │ + str r6, [r2, #12] │ │ │ │ + str r8, [r2, #16] │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc 9afd8 <__cxa_atexit@plt+0x8ef78> │ │ │ │ + ldr r0, [pc, #132] @ 9b014 <__cxa_atexit@plt+0x8efb4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + sub r2, r5, #64 @ 0x40 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9aff8 <__cxa_atexit@plt+0x8ef98> │ │ │ │ + ldr r3, [pc, #116] @ 9b024 <__cxa_atexit@plt+0x8efc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + str r1, [r5] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r7, [pc, #88] @ 9b020 <__cxa_atexit@plt+0x8efc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #60] @ 9b01c <__cxa_atexit@plt+0x8efbc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #12] @ 9776c <__cxa_atexit@plt+0x8b70c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - b 975f4 <__cxa_atexit@plt+0x8b594> │ │ │ │ - andeq r0, r0, ip, lsl #3 │ │ │ │ - @ instruction: 0xfffffb7c │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - @ instruction: 0xfffffc24 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0xfffffbd8 │ │ │ │ - muleq r0, r4, r1 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 977ec <__cxa_atexit@plt+0x8b78c> │ │ │ │ - ldr r3, [pc, #48] @ 977fc <__cxa_atexit@plt+0x8b79c> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 977f4 <__cxa_atexit@plt+0x8b794> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 9b018 <__cxa_atexit@plt+0x8efb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac4 │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 97848 <__cxa_atexit@plt+0x8b7e8> │ │ │ │ - ldr r3, [pc, #48] @ 97858 <__cxa_atexit@plt+0x8b7f8> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffff9b8 │ │ │ │ + strdeq ip, [pc, #-12] @ 9b014 <__cxa_atexit@plt+0x8efb4> │ │ │ │ + cmneq pc, r4, lsr #2 │ │ │ │ + cmneq pc, r4, lsr #3 │ │ │ │ + @ instruction: 0xffffeb44 │ │ │ │ + ldrdeq ip, [pc, #-4] @ 9b02c <__cxa_atexit@plt+0x8efcc> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b0a0 <__cxa_atexit@plt+0x8f040> │ │ │ │ + ldr r6, [pc, #148] @ 9b0e0 <__cxa_atexit@plt+0x8f080> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b0ac <__cxa_atexit@plt+0x8f04c> │ │ │ │ + ldr r1, [pc, #116] @ 9b0e4 <__cxa_atexit@plt+0x8f084> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + sub r1, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 9b0c8 <__cxa_atexit@plt+0x8f068> │ │ │ │ + ldr r3, [pc, #96] @ 9b0f0 <__cxa_atexit@plt+0x8f090> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 97850 <__cxa_atexit@plt+0x8b7f0> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - andeq r0, r0, r5, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r6, asr #10 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #24] │ │ │ │ - bne 978c4 <__cxa_atexit@plt+0x8b864> │ │ │ │ - ldr r3, [pc, #48] @ 978d4 <__cxa_atexit@plt+0x8b874> │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq 978cc <__cxa_atexit@plt+0x8b86c> │ │ │ │ - b 9729c <__cxa_atexit@plt+0x8b23c> │ │ │ │ - add r5, r5, #28 │ │ │ │ - bic r7, r3, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #56] @ 9b0ec <__cxa_atexit@plt+0x8f08c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff9ec │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 97904 <__cxa_atexit@plt+0x8b8a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - orreq r3, r1, r0, lsl #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r6, asr #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + ldr r7, [pc, #24] @ 9b0e8 <__cxa_atexit@plt+0x8f088> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b 96820 <__cxa_atexit@plt+0x8a7c0> │ │ │ │ - andeq r0, r0, r5, asr #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #20] │ │ │ │ - bcc 979ac <__cxa_atexit@plt+0x8b94c> │ │ │ │ - ldr r8, [pc, #76] @ 979c4 <__cxa_atexit@plt+0x8b964> │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #68] @ 979c8 <__cxa_atexit@plt+0x8b968> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 979cc <__cxa_atexit@plt+0x8b96c> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r3, [r1, r4] │ │ │ │ - ldrdeq r3, [r1, ip] │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmneq r0, ip, lsr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + strdeq r0, [r1, r0] │ │ │ │ + @ instruction: 0xfffff8d8 │ │ │ │ + cmneq pc, ip, lsr #32 │ │ │ │ + qdsubeq ip, r0, pc @ │ │ │ │ + @ instruction: 0xffffea64 │ │ │ │ + cmneq pc, r4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 97a10 <__cxa_atexit@plt+0x8b9b0> │ │ │ │ - ldr r7, [pc, #44] @ 97a28 <__cxa_atexit@plt+0x8b9c8> │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9b15c <__cxa_atexit@plt+0x8f0fc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b164 <__cxa_atexit@plt+0x8f104> │ │ │ │ + ldr r1, [pc, #84] @ 9b180 <__cxa_atexit@plt+0x8f120> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 9b184 <__cxa_atexit@plt+0x8f124> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9b16c <__cxa_atexit@plt+0x8f10c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9b17c <__cxa_atexit@plt+0x8f11c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 97a2c <__cxa_atexit@plt+0x8b9cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - ldr r7, [pc, #24] @ 97a30 <__cxa_atexit@plt+0x8b9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r8 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + orreq r0, r1, ip │ │ │ │ + smceq 64500 @ 0xfbf4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b200 <__cxa_atexit@plt+0x8f1a0> │ │ │ │ + ldr r6, [pc, #148] @ 9b240 <__cxa_atexit@plt+0x8f1e0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + stmdb r5, {r6, r7} │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b20c <__cxa_atexit@plt+0x8f1ac> │ │ │ │ + ldr r1, [pc, #116] @ 9b244 <__cxa_atexit@plt+0x8f1e4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #4]! │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + sub r1, r5, #76 @ 0x4c │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi 9b228 <__cxa_atexit@plt+0x8f1c8> │ │ │ │ + ldr r3, [pc, #96] @ 9b250 <__cxa_atexit@plt+0x8f1f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 13c12a0 <__cxa_atexit@plt+0x13b5240> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ 9b24c <__cxa_atexit@plt+0x8f1ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ 9b248 <__cxa_atexit@plt+0x8f1e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r1, r0, ror #14 │ │ │ │ - ldrsheq r0, [r0, #-176]! @ 0xffffff50 │ │ │ │ + strexeq pc, r0, [r0] @ │ │ │ │ + @ instruction: 0xfffff778 │ │ │ │ + cmneq pc, ip, asr #29 │ │ │ │ + strdeq fp, [pc, #-224] @ 9b174 <__cxa_atexit@plt+0x8f114> │ │ │ │ + @ instruction: 0xffffe904 │ │ │ │ + cmneq pc, r4, lsr #29 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 97a54 <__cxa_atexit@plt+0x8b9f4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - orreq r3, r1, ip, lsl r7 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9b2bc <__cxa_atexit@plt+0x8f25c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9b2c4 <__cxa_atexit@plt+0x8f264> │ │ │ │ + ldr r1, [pc, #84] @ 9b2e0 <__cxa_atexit@plt+0x8f280> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #80] @ 9b2e4 <__cxa_atexit@plt+0x8f284> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, sl │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9b2cc <__cxa_atexit@plt+0x8f26c> │ │ │ │ + mov r7, #20 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ 9b2dc <__cxa_atexit@plt+0x8f27c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq fp, [pc, #-224] @ 9b204 <__cxa_atexit@plt+0x8f1a4> │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + orreq pc, r0, ip, lsr #29 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97ab4 <__cxa_atexit@plt+0x8ba54> │ │ │ │ - ldr r3, [pc, #76] @ 97ac4 <__cxa_atexit@plt+0x8ba64> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi 9b358 <__cxa_atexit@plt+0x8f2f8> │ │ │ │ + ldr r3, [pc, #120] @ 9b380 <__cxa_atexit@plt+0x8f320> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 97aa4 <__cxa_atexit@plt+0x8ba44> │ │ │ │ - ldr r7, [pc, #60] @ 97ac8 <__cxa_atexit@plt+0x8ba68> │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9b348 <__cxa_atexit@plt+0x8f2e8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9b368 <__cxa_atexit@plt+0x8f308> │ │ │ │ + ldr r7, [pc, #92] @ 9b388 <__cxa_atexit@plt+0x8f328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldrb r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ ldr r0, [r5] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - addeq r8, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97acc <__cxa_atexit@plt+0x8ba6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ 9b384 <__cxa_atexit@plt+0x8f324> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r3, r1, r4, lsl sl │ │ │ │ - cmneq r0, r8, asr fp │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq pc, ip, lsr #28 │ │ │ │ + orreq pc, r0, r8, lsr #28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 97af4 <__cxa_atexit@plt+0x8ba94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9b3c4 <__cxa_atexit@plt+0x8f364> │ │ │ │ + ldr r2, [pc, #32] @ 9b3d0 <__cxa_atexit@plt+0x8f370> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - addeq r7, r3, #1 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, r0, asr #19 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r0, r4, lsr #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 97b50 <__cxa_atexit@plt+0x8baf0> │ │ │ │ - ldr r7, [pc, #72] @ 97b64 <__cxa_atexit@plt+0x8bb04> │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9b444 <__cxa_atexit@plt+0x8f3e4> │ │ │ │ + ldr r3, [pc, #120] @ 9b46c <__cxa_atexit@plt+0x8f40c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 97b44 <__cxa_atexit@plt+0x8bae4> │ │ │ │ - ldr r7, [pc, #56] @ 97b68 <__cxa_atexit@plt+0x8bb08> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + beq 9b434 <__cxa_atexit@plt+0x8f3d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9b454 <__cxa_atexit@plt+0x8f3f4> │ │ │ │ + ldr r7, [pc, #92] @ 9b474 <__cxa_atexit@plt+0x8f414> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r2, [r8, #11] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97b6c <__cxa_atexit@plt+0x8bb0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ 9b470 <__cxa_atexit@plt+0x8f410> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrheq r0, [r0, #-172]! @ 0xffffff54 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + cmneq pc, r0, asr #26 │ │ │ │ + orreq pc, r0, ip, lsr sp @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b8c <__cxa_atexit@plt+0x8bb2c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9b4a8 <__cxa_atexit@plt+0x8f448> │ │ │ │ + ldr r3, [pc, #32] @ 9b4b8 <__cxa_atexit@plt+0x8f458> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ 9b4bc <__cxa_atexit@plt+0x8f45c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq pc, r4, ror #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 97bb8 <__cxa_atexit@plt+0x8bb58> │ │ │ │ - ldr r2, [pc, #24] @ 97bbc <__cxa_atexit@plt+0x8bb5c> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #20] @ 9b4e4 <__cxa_atexit@plt+0x8f484> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq r0, ip, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97bdc <__cxa_atexit@plt+0x8bb7c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97c14 <__cxa_atexit@plt+0x8bbb4> │ │ │ │ - ldr r2, [pc, #28] @ 97c20 <__cxa_atexit@plt+0x8bbc0> │ │ │ │ + bcc 9b528 <__cxa_atexit@plt+0x8f4c8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ 9b534 <__cxa_atexit@plt+0x8f4d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r3, r1, ip, asr #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq pc, r0, r0, lsl pc @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 97c7c <__cxa_atexit@plt+0x8bc1c> │ │ │ │ - ldr r7, [pc, #72] @ 97c90 <__cxa_atexit@plt+0x8bc30> │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ 9b558 <__cxa_atexit@plt+0x8f4f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + cmneq pc, r8, asr #26 │ │ │ │ + cmneq pc, r8, asr sp @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b5c4 <__cxa_atexit@plt+0x8f564> │ │ │ │ + ldr r3, [pc, #76] @ 9b5cc <__cxa_atexit@plt+0x8f56c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r2, [r7, #4] │ │ │ │ tst r8, #3 │ │ │ │ + beq 9b5b4 <__cxa_atexit@plt+0x8f554> │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + ldr r7, [pc, #44] @ 9b5d0 <__cxa_atexit@plt+0x8f570> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 97c70 <__cxa_atexit@plt+0x8bc10> │ │ │ │ - ldr r7, [pc, #56] @ 97c94 <__cxa_atexit@plt+0x8bc34> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + str r0, [r5, #-16]! │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + b 1565acc <__cxa_atexit@plt+0x1559a6c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97c98 <__cxa_atexit@plt+0x8bc38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0x01700990 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 97ce0 <__cxa_atexit@plt+0x8bc80> │ │ │ │ - ldr r7, [pc, #52] @ 97cf4 <__cxa_atexit@plt+0x8bc94> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 97cf8 <__cxa_atexit@plt+0x8bc98> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97cd8 <__cxa_atexit@plt+0x8bc78> │ │ │ │ - b 97d0c <__cxa_atexit@plt+0x8bcac> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97cfc <__cxa_atexit@plt+0x8bc9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r3, r1, r0, asr r7 │ │ │ │ - cmneq r0, r0, asr #18 │ │ │ │ - cmneq r0, ip, lsl r9 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + cmneq pc, r4, ror #25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 97d2c <__cxa_atexit@plt+0x8bccc> │ │ │ │ - ldr r0, [r9, #8]! │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 97d60 <__cxa_atexit@plt+0x8bd00> │ │ │ │ - add r0, r8, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 97d70 <__cxa_atexit@plt+0x8bd10> │ │ │ │ - ldr r3, [pc, #44] @ 97d84 <__cxa_atexit@plt+0x8bd24> │ │ │ │ + ldr r3, [pc, #16] @ 9b5f8 <__cxa_atexit@plt+0x8f598> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b f0044 <__cxa_atexit@plt+0xe3fe4> │ │ │ │ - ldr r3, [pc, #32] @ 97d88 <__cxa_atexit@plt+0x8bd28> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b f0044 <__cxa_atexit@plt+0xe3fe4> │ │ │ │ - beq 97d20 <__cxa_atexit@plt+0x8bcc0> │ │ │ │ - ldr r3, [pc, #16] @ 97d8c <__cxa_atexit@plt+0x8bd2c> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 1565acc <__cxa_atexit@plt+0x1559a6c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + strheq fp, [pc, #-192] @ 9b544 <__cxa_atexit@plt+0x8f4e4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ 9b61c <__cxa_atexit@plt+0x8f5bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b f0044 <__cxa_atexit@plt+0xe3fe4> │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97dc4 <__cxa_atexit@plt+0x8bd64> │ │ │ │ - ldr r2, [pc, #28] @ 97dd0 <__cxa_atexit@plt+0x8bd70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x0181369c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97e08 <__cxa_atexit@plt+0x8bda8> │ │ │ │ - ldr r2, [pc, #28] @ 97e14 <__cxa_atexit@plt+0x8bdb4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 9b678 <__cxa_atexit@plt+0x8f618> │ │ │ │ + vldr d0, [pc, #68] @ 9b688 <__cxa_atexit@plt+0x8f628> │ │ │ │ + vmul.f64 d0, d8, d0 │ │ │ │ + vldr d1, [pc, #68] @ 9b690 <__cxa_atexit@plt+0x8f630> │ │ │ │ + vldr d2, [pc, #72] @ 9b698 <__cxa_atexit@plt+0x8f638> │ │ │ │ + vmul.f64 d1, d0, d1 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vadd.f64 d0, d1, d0 │ │ │ │ + ldr r7, [pc, #64] @ 9b6a0 <__cxa_atexit@plt+0x8f640> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r3, r1, r8, asr r6 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + blcc ffc9b694 <__cxa_atexit@plt+0xffc8f634> │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + strdeq pc, [r0, r4] │ │ │ │ + cmneq pc, r0, lsl ip @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 97e4c <__cxa_atexit@plt+0x8bdec> │ │ │ │ - ldr r2, [pc, #28] @ 97e58 <__cxa_atexit@plt+0x8bdf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc 9b6f0 <__cxa_atexit@plt+0x8f690> │ │ │ │ + ldr r3, [pc, #56] @ 9b708 <__cxa_atexit@plt+0x8f6a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ 9b70c <__cxa_atexit@plt+0x8f6ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ 9b710 <__cxa_atexit@plt+0x8f6b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r3, r1, r4, lsl r6 │ │ │ │ - cmneq r0, r8, asr #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + ldrdeq fp, [pc, #-176] @ 9b664 <__cxa_atexit@plt+0x8f604> │ │ │ │ + ldrdeq fp, [pc, #-184] @ 9b660 <__cxa_atexit@plt+0x8f600> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + strheq fp, [pc, #-176] @ 9b670 <__cxa_atexit@plt+0x8f610> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 97ee0 <__cxa_atexit@plt+0x8be80> │ │ │ │ - ldr r3, [pc, #128] @ 97f00 <__cxa_atexit@plt+0x8bea0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 97ec4 <__cxa_atexit@plt+0x8be64> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 97ef0 <__cxa_atexit@plt+0x8be90> │ │ │ │ - ldr r5, [pc, #96] @ 97f04 <__cxa_atexit@plt+0x8bea4> │ │ │ │ - str r8, [r7] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r7, [pc, #84] @ 97f08 <__cxa_atexit@plt+0x8bea8> │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9b7a4 <__cxa_atexit@plt+0x8f744> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9b78c <__cxa_atexit@plt+0x8f72c> │ │ │ │ + vldr d0, [pc, #96] @ 9b7b0 <__cxa_atexit@plt+0x8f750> │ │ │ │ + ldr r7, [pc, #108] @ 9b7c0 <__cxa_atexit@plt+0x8f760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97ed4 <__cxa_atexit@plt+0x8be74> │ │ │ │ - mov r5, r3 │ │ │ │ - b 97d0c <__cxa_atexit@plt+0x8bcac> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + bl f83588 <__cxa_atexit@plt+0xf77528> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 9b778 <__cxa_atexit@plt+0x8f718> │ │ │ │ + vldr d0, [pc, #72] @ 9b7b8 <__cxa_atexit@plt+0x8f758> │ │ │ │ + bl f83588 <__cxa_atexit@plt+0xf77528> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9b798 <__cxa_atexit@plt+0x8f738> │ │ │ │ + ldr r7, [pc, #68] @ 9b7c4 <__cxa_atexit@plt+0x8f764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 97f10 <__cxa_atexit@plt+0x8beb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97f0c <__cxa_atexit@plt+0x8beac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ 9b7c8 <__cxa_atexit@plt+0x8f768> │ │ │ │ add r7, pc, r7 │ │ │ │ + b 9b780 <__cxa_atexit@plt+0x8f720> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - orreq r3, r1, r8, ror #10 │ │ │ │ - cmneq r0, r4, lsr r7 │ │ │ │ - cmneq r0, r4, asr r7 │ │ │ │ - cmneq r0, r4, lsl r7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + orreq pc, r0, r4, ror #19 │ │ │ │ + cmneq pc, r4, lsr #22 │ │ │ │ + cmneq pc, r0, lsr fp @ │ │ │ │ + cmneq pc, r4, lsl fp @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97f5c <__cxa_atexit@plt+0x8befc> │ │ │ │ - ldr r7, [pc, #52] @ 97f70 <__cxa_atexit@plt+0x8bf10> │ │ │ │ + bhi 9b848 <__cxa_atexit@plt+0x8f7e8> │ │ │ │ + ldr r2, [pc, #128] @ 9b870 <__cxa_atexit@plt+0x8f810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9b854 <__cxa_atexit@plt+0x8f7f4> │ │ │ │ + ldr r2, [pc, #100] @ 9b878 <__cxa_atexit@plt+0x8f818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 9b87c <__cxa_atexit@plt+0x8f81c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #92] @ 9b880 <__cxa_atexit@plt+0x8f820> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmda r3, {r7, r8} │ │ │ │ - ldr r7, [pc, #44] @ 97f74 <__cxa_atexit@plt+0x8bf14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 97f54 <__cxa_atexit@plt+0x8bef4> │ │ │ │ - b 97d0c <__cxa_atexit@plt+0x8bcac> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97f78 <__cxa_atexit@plt+0x8bf18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #4 │ │ │ │ + ldr r7, [pc, #24] @ 9b874 <__cxa_atexit@plt+0x8f814> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - ldrdeq r3, [r1, r4] │ │ │ │ - cmneq r0, r4, asr #13 │ │ │ │ - cmneq r0, r0, asr #13 │ │ │ │ + orreq pc, r0, ip, asr #18 │ │ │ │ + cmneq pc, ip, lsl #21 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + strheq fp, [pc, #-164] @ 9b7e4 <__cxa_atexit@plt+0x8f784> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 97fc0 <__cxa_atexit@plt+0x8bf60> │ │ │ │ - ldr r7, [pc, #48] @ 97fd0 <__cxa_atexit@plt+0x8bf70> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9b8f8 <__cxa_atexit@plt+0x8f898> │ │ │ │ + ldr r2, [pc, #96] @ 9b908 <__cxa_atexit@plt+0x8f8a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 97fb4 <__cxa_atexit@plt+0x8bf54> │ │ │ │ - mov r7, r8 │ │ │ │ - b 97fe4 <__cxa_atexit@plt+0x8bf84> │ │ │ │ + beq 9b8e0 <__cxa_atexit@plt+0x8f880> │ │ │ │ + vldr d0, [pc, #56] @ 9b900 <__cxa_atexit@plt+0x8f8a0> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9b8f0 <__cxa_atexit@plt+0x8f890> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97fd4 <__cxa_atexit@plt+0x8bf74> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, ip, lsl #13 │ │ │ │ - cmneq r0, r8, ror #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r3, [pc, #124] @ 9806c <__cxa_atexit@plt+0x8c00c> │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - ldr r3, [pc, #108] @ 98070 <__cxa_atexit@plt+0x8c010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - tst r3, #3 │ │ │ │ - beq 98030 <__cxa_atexit@plt+0x8bfd0> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 98040 <__cxa_atexit@plt+0x8bfe0> │ │ │ │ - ldr r7, [pc, #84] @ 98074 <__cxa_atexit@plt+0x8c014> │ │ │ │ - ldr r0, [pc, #84] @ 98078 <__cxa_atexit@plt+0x8c018> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 98064 <__cxa_atexit@plt+0x8c004> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 98018 <__cxa_atexit@plt+0x8bfb8> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r3, r1, r8, lsl r4 │ │ │ │ - cmneq r0, r8, lsl #11 │ │ │ │ - cmneq r0, r4, lsl #11 │ │ │ │ - cmneq r0, ip, lsr #10 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - cmp r1, r3 │ │ │ │ - bne 980b0 <__cxa_atexit@plt+0x8c050> │ │ │ │ - ldr r7, [pc, #64] @ 980e0 <__cxa_atexit@plt+0x8c080> │ │ │ │ - ldr r0, [pc, #64] @ 980e4 <__cxa_atexit@plt+0x8c084> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + vldr d0, [pc, #44] @ 9b950 <__cxa_atexit@plt+0x8f8f0> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + add r3, r5, #12 │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9b944 <__cxa_atexit@plt+0x8f8e4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne 980d8 <__cxa_atexit@plt+0x8c078> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 98098 <__cxa_atexit@plt+0x8c038> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - cmneq r0, r8, lsl #10 │ │ │ │ - cmneq r0, r4, lsl #10 │ │ │ │ - ldrsheq r0, [r0, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r9, [pc, #4] @ 98104 <__cxa_atexit@plt+0x8c0a4> │ │ │ │ - add r9, pc, r9 │ │ │ │ - b e6f608 <__cxa_atexit@plt+0xe635a8> │ │ │ │ - cmneq r0, r8, ror #9 │ │ │ │ - @ instruction: 0x01700594 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + smceq 64404 @ 0xfb94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 98170 <__cxa_atexit@plt+0x8c110> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 98168 <__cxa_atexit@plt+0x8c108> │ │ │ │ - ldr r3, [pc, #60] @ 98178 <__cxa_atexit@plt+0x8c118> │ │ │ │ - ldr r7, [pc, #60] @ 9817c <__cxa_atexit@plt+0x8c11c> │ │ │ │ - ldr r8, [pc, #60] @ 98180 <__cxa_atexit@plt+0x8c120> │ │ │ │ - ldr r2, [pc, #60] @ 98184 <__cxa_atexit@plt+0x8c124> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9b9b4 <__cxa_atexit@plt+0x8f954> │ │ │ │ + ldr r2, [pc, #72] @ 9b9cc <__cxa_atexit@plt+0x8f96c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 9b9d0 <__cxa_atexit@plt+0x8f970> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #64] @ 9b9d4 <__cxa_atexit@plt+0x8f974> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq r0, ip, lsl r4 │ │ │ │ - cmneq r0, r0, asr #10 │ │ │ │ - orreq r2, r1, r4, ror #31 │ │ │ │ - ldrdeq pc, [pc, #-112] @ 98120 <__cxa_atexit@plt+0x8c0c0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 981b4 <__cxa_atexit@plt+0x8c154> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #28] @ 9b9d8 <__cxa_atexit@plt+0x8f978> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #152] @ 98254 <__cxa_atexit@plt+0x8c1f4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 98224 <__cxa_atexit@plt+0x8c1c4> │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + cmneq pc, r4, asr #18 │ │ │ │ + cmneq pc, ip, lsr #18 │ │ │ │ + vldmia r5, {d8-d9} │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 9bcc8 <__cxa_atexit@plt+0x8fc68> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r4, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9822c <__cxa_atexit@plt+0x8c1cc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + bhi 9baa0 <__cxa_atexit@plt+0x8fa40> │ │ │ │ + ldr r3, [pc, #184] @ 9bac8 <__cxa_atexit@plt+0x8fa68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r0, r7, #7 │ │ │ │ + add r7, r7, #15 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vldr d1, [r0] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + vstr d1, [r5, #-20] @ 0xffffffec │ │ │ │ + vstr d0, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ba90 <__cxa_atexit@plt+0x8fa30> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc 98234 <__cxa_atexit@plt+0x8c1d4> │ │ │ │ - ldr lr, [pc, #100] @ 9825c <__cxa_atexit@plt+0x8c1fc> │ │ │ │ - ldr r0, [pc, #100] @ 98260 <__cxa_atexit@plt+0x8c200> │ │ │ │ - ldr r1, [pc, #100] @ 98264 <__cxa_atexit@plt+0x8c204> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - str r6, [r5] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ - mov r5, r2 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9baa8 <__cxa_atexit@plt+0x8fa48> │ │ │ │ + vldr d0, [pc, #108] @ 9bac0 <__cxa_atexit@plt+0x8fa60> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #-20] @ 0xffffffec │ │ │ │ + vldr d3, [r5, #-12] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #84] @ 9bacc <__cxa_atexit@plt+0x8fa6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, r6 │ │ │ │ - b 9823c <__cxa_atexit@plt+0x8c1dc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 98258 <__cxa_atexit@plt+0x8c1f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - msreq (UNDEF: 127), r4 │ │ │ │ - @ instruction: 0xfffe69e8 │ │ │ │ - @ instruction: 0xfffe68f8 │ │ │ │ - orreq r2, r1, r8, lsr pc │ │ │ │ - strdeq pc, [pc, #-96] @ 98210 <__cxa_atexit@plt+0x8c1b0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - sub r2, r5, #12 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + ldrdeq pc, [r0, ip] │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bb30 <__cxa_atexit@plt+0x8fad0> │ │ │ │ + vldr d0, [pc, #76] @ 9bb40 <__cxa_atexit@plt+0x8fae0> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #4] │ │ │ │ + vldr d3, [r5, #12] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #48] @ 9bb48 <__cxa_atexit@plt+0x8fae8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + orreq pc, r0, ip, lsr r9 @ │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r4, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 982cc <__cxa_atexit@plt+0x8c26c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 982d4 <__cxa_atexit@plt+0x8c274> │ │ │ │ - ldr lr, [pc, #80] @ 982f4 <__cxa_atexit@plt+0x8c294> │ │ │ │ - ldr r0, [pc, #80] @ 982f8 <__cxa_atexit@plt+0x8c298> │ │ │ │ - ldr r1, [pc, #80] @ 982fc <__cxa_atexit@plt+0x8c29c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - str r3, [r5] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stmdb r5, {r1, sl, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - b 11a4e38 <__cxa_atexit@plt+0x1198dd8> │ │ │ │ + bhi 9bc00 <__cxa_atexit@plt+0x8fba0> │ │ │ │ + ldr r3, [pc, #184] @ 9bc28 <__cxa_atexit@plt+0x8fbc8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r0, r7, #7 │ │ │ │ + add r7, r7, #15 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vldr d1, [r0] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + vstr d1, [r5, #-20] @ 0xffffffec │ │ │ │ + vstr d0, [r5, #-12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9bbf0 <__cxa_atexit@plt+0x8fb90> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9bc08 <__cxa_atexit@plt+0x8fba8> │ │ │ │ + vldr d0, [pc, #108] @ 9bc20 <__cxa_atexit@plt+0x8fbc0> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #-20] @ 0xffffffec │ │ │ │ + vldr d3, [r5, #-12] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #84] @ 9bc2c <__cxa_atexit@plt+0x8fbcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 982dc <__cxa_atexit@plt+0x8c27c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 982f0 <__cxa_atexit@plt+0x8c290> │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + orreq pc, r0, ip, ror r8 @ │ │ │ │ + andeq r0, r0, r5, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9bc90 <__cxa_atexit@plt+0x8fc30> │ │ │ │ + vldr d0, [pc, #76] @ 9bca0 <__cxa_atexit@plt+0x8fc40> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #4] │ │ │ │ + vldr d3, [r5, #12] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #48] @ 9bca8 <__cxa_atexit@plt+0x8fc48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + ldrdeq pc, [r0, ip] │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + andeq r0, r0, r6, ror #3 │ │ │ │ + cmneq pc, r4, lsr #12 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9bd90 <__cxa_atexit@plt+0x8fd30> │ │ │ │ + vcmp.f64 d8, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9bd20 <__cxa_atexit@plt+0x8fcc0> │ │ │ │ + vldr d0, [pc, #236] @ 9bdd8 <__cxa_atexit@plt+0x8fd78> │ │ │ │ + vcmp.f64 d9, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9bd2c <__cxa_atexit@plt+0x8fccc> │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9bdbc <__cxa_atexit@plt+0x8fd5c> │ │ │ │ + ldr r2, [pc, #240] @ 9bdf8 <__cxa_atexit@plt+0x8fd98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #236] @ 9bdfc <__cxa_atexit@plt+0x8fd9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #232] @ 9be00 <__cxa_atexit@plt+0x8fda0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + b 9bd70 <__cxa_atexit@plt+0x8fd10> │ │ │ │ + ldr r2, [pc, #184] @ 9bde0 <__cxa_atexit@plt+0x8fd80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + b 9bd34 <__cxa_atexit@plt+0x8fcd4> │ │ │ │ + ldr r2, [pc, #188] @ 9bdf0 <__cxa_atexit@plt+0x8fd90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr d8, [r6, #12] │ │ │ │ + vstr d9, [r6, #20] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + sub r8, r3, #19 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9bdbc <__cxa_atexit@plt+0x8fd5c> │ │ │ │ + ldr r2, [pc, #136] @ 9bde4 <__cxa_atexit@plt+0x8fd84> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #132] @ 9bde8 <__cxa_atexit@plt+0x8fd88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #128] @ 9bdec <__cxa_atexit@plt+0x8fd8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #108] @ 9be04 <__cxa_atexit@plt+0x8fda4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r8, r9} │ │ │ │ + vstr d8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + vstr d9, [r5, #-16] │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ 9bdf4 <__cxa_atexit@plt+0x8fd94> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - smceq 65380 @ 0xff64 │ │ │ │ - @ instruction: 0xfffe693c │ │ │ │ - @ instruction: 0xfffe684c │ │ │ │ - orreq r2, r1, ip, lsl #29 │ │ │ │ - cmneq r0, r0, asr #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 98360 <__cxa_atexit@plt+0x8c300> │ │ │ │ - ldr r2, [pc, #72] @ 9836c <__cxa_atexit@plt+0x8c30c> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 98370 <__cxa_atexit@plt+0x8c310> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98358 <__cxa_atexit@plt+0x8c2f8> │ │ │ │ - ldr r3, [pc, #40] @ 98374 <__cxa_atexit@plt+0x8c314> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + @ instruction: 0xfffffa78 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + cmneq pc, ip, ror #10 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + cmneq pc, r4, lsr #10 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + cmneq pc, r0, asr #11 │ │ │ │ + cmneq pc, r8, asr r5 @ │ │ │ │ + ldrdeq fp, [pc, #-76] @ 9bdc4 <__cxa_atexit@plt+0x8fd64> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9be68 <__cxa_atexit@plt+0x8fe08> │ │ │ │ + ldr r3, [pc, #76] @ 9be78 <__cxa_atexit@plt+0x8fe18> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9be58 <__cxa_atexit@plt+0x8fdf8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + add r3, r3, #3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d8, [r7] │ │ │ │ + vldr d9, [r3] │ │ │ │ + ldmdb r5, {r8, r9} │ │ │ │ + b 9bcc8 <__cxa_atexit@plt+0x8fc68> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 9be7c <__cxa_atexit@plt+0x8fe1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r1, ip, lsl #28 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq r0, r8, asr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ + cmneq pc, r8, ror #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 98398 <__cxa_atexit@plt+0x8c338> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ebbe0 <__cxa_atexit@plt+0xdfb80> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r3, r3, #3 │ │ │ │ + vldr d8, [r3] │ │ │ │ + vldr d9, [r7] │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 9bcc8 <__cxa_atexit@plt+0x8fc68> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - cmneq r0, ip, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 983e4 <__cxa_atexit@plt+0x8c384> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 983ec <__cxa_atexit@plt+0x8c38c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r1, r8, ror #26 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r3, [pc, #8] @ 9bed0 <__cxa_atexit@plt+0x8fe70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + cmneq pc, r8, asr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98420 <__cxa_atexit@plt+0x8c3c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98428 <__cxa_atexit@plt+0x8c3c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b b946a0 <__cxa_atexit@plt+0xb88640> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r1, ip, lsr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 984f0 <__cxa_atexit@plt+0x8c490> │ │ │ │ - ldr r6, [pc, #200] @ 98518 <__cxa_atexit@plt+0x8c4b8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #-4]! │ │ │ │ - ands r6, r8, #3 │ │ │ │ - beq 984c4 <__cxa_atexit@plt+0x8c464> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 984d8 <__cxa_atexit@plt+0x8c478> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 98504 <__cxa_atexit@plt+0x8c4a4> │ │ │ │ - ldr r2, [pc, #164] @ 98524 <__cxa_atexit@plt+0x8c4c4> │ │ │ │ - ldr r1, [pc, #164] @ 98528 <__cxa_atexit@plt+0x8c4c8> │ │ │ │ - ldr sl, [pc, #164] @ 9852c <__cxa_atexit@plt+0x8c4cc> │ │ │ │ - ldr lr, [pc, #164] @ 98530 <__cxa_atexit@plt+0x8c4d0> │ │ │ │ - ldr r0, [r8, #6] │ │ │ │ - add sl, pc, sl │ │ │ │ + bhi 9bf6c <__cxa_atexit@plt+0x8ff0c> │ │ │ │ + ldr r2, [pc, #164] @ 9bf98 <__cxa_atexit@plt+0x8ff38> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - add sl, sl, #2 │ │ │ │ - mov r8, lr │ │ │ │ - str r3, [r9, #8] │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9bf5c <__cxa_atexit@plt+0x8fefc> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc 9bf74 <__cxa_atexit@plt+0x8ff14> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcvt.f32.u32 s0, s0 │ │ │ │ + vldr s2, [pc, #100] @ 9bf8c <__cxa_atexit@plt+0x8ff2c> │ │ │ │ + vmul.f32 s0, s0, s2 │ │ │ │ + vldr s2, [pc, #96] @ 9bf90 <__cxa_atexit@plt+0x8ff30> │ │ │ │ + vldr s4, [pc, #96] @ 9bf94 <__cxa_atexit@plt+0x8ff34> │ │ │ │ + vsub.f32 s2, s2, s0 │ │ │ │ + vmul.f32 s0, s0, s4 │ │ │ │ + vadd.f32 s0, s0, s2 │ │ │ │ + ldr r3, [pc, #88] @ 9bf9c <__cxa_atexit@plt+0x8ff3c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + vstr s0, [r6, #8] │ │ │ │ + sub r8, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 98520 <__cxa_atexit@plt+0x8c4c0> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9851c <__cxa_atexit@plt+0x8c4bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ + mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - ldrsbeq r0, [r0, #-20]! @ 0xffffffec │ │ │ │ - orreq r2, r1, r4, lsl #25 │ │ │ │ - andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrsheq r0, [r0, #-16]! │ │ │ │ - strdeq lr, [pc, #-220] @ 9845c <__cxa_atexit@plt+0x8c3fc> │ │ │ │ - @ instruction: 0x01700198 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccs 0x00800000 │ │ │ │ + svccc 0x00800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 985a0 <__cxa_atexit@plt+0x8c540> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + strdeq pc, [r0, r0] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9c004 <__cxa_atexit@plt+0x8ffa4> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcvt.f32.u32 s0, s0 │ │ │ │ + vldr s2, [pc, #64] @ 9c010 <__cxa_atexit@plt+0x8ffb0> │ │ │ │ + vmul.f32 s0, s0, s2 │ │ │ │ + vldr s2, [pc, #60] @ 9c014 <__cxa_atexit@plt+0x8ffb4> │ │ │ │ + vldr s4, [pc, #60] @ 9c018 <__cxa_atexit@plt+0x8ffb8> │ │ │ │ + vsub.f32 s2, s2, s0 │ │ │ │ + vmul.f32 s0, s0, s4 │ │ │ │ + vadd.f32 s0, s0, s2 │ │ │ │ + ldr r2, [pc, #48] @ 9c01c <__cxa_atexit@plt+0x8ffbc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s0, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccs 0x00800000 │ │ │ │ + svccc 0x00800000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + orreq pc, r0, r8, asr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 985b8 <__cxa_atexit@plt+0x8c558> │ │ │ │ - ldr r3, [pc, #96] @ 985c8 <__cxa_atexit@plt+0x8c568> │ │ │ │ - ldr r2, [pc, #96] @ 985cc <__cxa_atexit@plt+0x8c56c> │ │ │ │ - ldr lr, [pc, #96] @ 985d0 <__cxa_atexit@plt+0x8c570> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r8, [pc, #88] @ 985d4 <__cxa_atexit@plt+0x8c574> │ │ │ │ + bcc 9c068 <__cxa_atexit@plt+0x90008> │ │ │ │ + ldr r3, [pc, #56] @ 9c080 <__cxa_atexit@plt+0x90020> │ │ │ │ add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r2, [pc, #52] @ 9c084 <__cxa_atexit@plt+0x90024> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - stmda r5, {r1, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - add sl, lr, #2 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ - ldr r7, [pc, #28] @ 985c4 <__cxa_atexit@plt+0x8c564> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ 9c088 <__cxa_atexit@plt+0x90028> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01812bbc │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq r0, r0, lsl #2 │ │ │ │ - cmneq pc, ip, lsl #26 │ │ │ │ - ldrsheq r0, [r0, #-4]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r9, r6 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9866c <__cxa_atexit@plt+0x8c60c> │ │ │ │ - ldr r6, [pc, #264] @ 9870c <__cxa_atexit@plt+0x8c6ac> │ │ │ │ - mov r3, r5 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #8]! │ │ │ │ - ands r6, r7, #3 │ │ │ │ - beq 986c4 <__cxa_atexit@plt+0x8c664> │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 986d4 <__cxa_atexit@plt+0x8c674> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 986fc <__cxa_atexit@plt+0x8c69c> │ │ │ │ - ldr r3, [pc, #236] @ 98720 <__cxa_atexit@plt+0x8c6c0> │ │ │ │ - ldr r2, [pc, #236] @ 98724 <__cxa_atexit@plt+0x8c6c4> │ │ │ │ - ldr lr, [pc, #236] @ 98728 <__cxa_atexit@plt+0x8c6c8> │ │ │ │ - ldr r8, [pc, #236] @ 9872c <__cxa_atexit@plt+0x8c6cc> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - add sl, lr, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r5, {r1, r9} │ │ │ │ - b 1377c68 <__cxa_atexit@plt+0x136bc08> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 986ec <__cxa_atexit@plt+0x8c68c> │ │ │ │ - ldr r3, [pc, #140] @ 98710 <__cxa_atexit@plt+0x8c6b0> │ │ │ │ - ldr r2, [pc, #140] @ 98714 <__cxa_atexit@plt+0x8c6b4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r9, #4]! │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #120] @ 98718 <__cxa_atexit@plt+0x8c6b8> │ │ │ │ - mov r1, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r2, [r1, #12]! │ │ │ │ - str r3, [r9, #20] │ │ │ │ - str r7, [r9, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r1, [r9, #28] │ │ │ │ - str r9, [r9, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 9871c <__cxa_atexit@plt+0x8c6bc> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - @ instruction: 0x01812ab8 │ │ │ │ - orreq r2, r1, r8, lsl #21 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0xfffffcc0 │ │ │ │ - cmneq r0, ip, lsr r0 │ │ │ │ - cmneq pc, r8, asr #24 │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + cmneq pc, ip, asr #5 │ │ │ │ + strheq fp, [pc, #-40] @ 9c068 <__cxa_atexit@plt+0x90008> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 98790 <__cxa_atexit@plt+0x8c730> │ │ │ │ + mov r8, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9c114 <__cxa_atexit@plt+0x900b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 98788 <__cxa_atexit@plt+0x8c728> │ │ │ │ - ldr r3, [pc, #56] @ 98798 <__cxa_atexit@plt+0x8c738> │ │ │ │ - ldr r2, [pc, #56] @ 9879c <__cxa_atexit@plt+0x8c73c> │ │ │ │ - ldr r1, [pc, #56] @ 987a0 <__cxa_atexit@plt+0x8c740> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ + beq 9c0fc <__cxa_atexit@plt+0x9009c> │ │ │ │ + vldr s0, [pc, #96] @ 9c120 <__cxa_atexit@plt+0x900c0> │ │ │ │ + ldr r7, [pc, #100] @ 9c128 <__cxa_atexit@plt+0x900c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #-8] │ │ │ │ + str r0, [r8, #-4] │ │ │ │ + bl f8365c <__cxa_atexit@plt+0xf775fc> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne 9c0e8 <__cxa_atexit@plt+0x90088> │ │ │ │ + vldr s0, [pc, #68] @ 9c124 <__cxa_atexit@plt+0x900c4> │ │ │ │ + bl f8365c <__cxa_atexit@plt+0xf775fc> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq 9c108 <__cxa_atexit@plt+0x900a8> │ │ │ │ + ldr r7, [pc, #60] @ 9c12c <__cxa_atexit@plt+0x900cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ 9c130 <__cxa_atexit@plt+0x900d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 9c0f0 <__cxa_atexit@plt+0x90090> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - msreq (UNDEF: 127), r4 │ │ │ │ - orreq r2, r1, r4, asr #19 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 987d8 <__cxa_atexit@plt+0x8c778> │ │ │ │ - ldr r2, [pc, #28] @ 987e4 <__cxa_atexit@plt+0x8c784> │ │ │ │ + svccc 0x00800000 │ │ │ │ + orreq pc, r0, r4, ror r0 @ │ │ │ │ + cmneq pc, r8, lsr #4 │ │ │ │ + cmneq pc, r8, lsl r2 @ │ │ │ │ + cmneq pc, r0, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9c1b0 <__cxa_atexit@plt+0x90150> │ │ │ │ + ldr r2, [pc, #128] @ 9c1d8 <__cxa_atexit@plt+0x90178> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9c1bc <__cxa_atexit@plt+0x9015c> │ │ │ │ + ldr r2, [pc, #100] @ 9c1e0 <__cxa_atexit@plt+0x90180> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #96] @ 9c1e4 <__cxa_atexit@plt+0x90184> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #92] @ 9c1e8 <__cxa_atexit@plt+0x90188> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r2, [r1, r4] │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r7, [pc, #24] @ 9c1dc <__cxa_atexit@plt+0x9017c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r0, r4, ror #31 │ │ │ │ + smceq 64280 @ 0xfb18 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmneq pc, r0, lsr #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98824 <__cxa_atexit@plt+0x8c7c4> │ │ │ │ - ldr r2, [pc, #40] @ 9882c <__cxa_atexit@plt+0x8c7cc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 98830 <__cxa_atexit@plt+0x8c7d0> │ │ │ │ + bhi 9c25c <__cxa_atexit@plt+0x901fc> │ │ │ │ + ldr r2, [pc, #92] @ 9c268 <__cxa_atexit@plt+0x90208> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c244 <__cxa_atexit@plt+0x901e4> │ │ │ │ + vldr s0, [pc, #56] @ 9c264 <__cxa_atexit@plt+0x90204> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s2, [r7] │ │ │ │ + vcmp.f32 s2, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9c254 <__cxa_atexit@plt+0x901f4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 14c60b0 <__cxa_atexit@plt+0x14ba050> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r1, ip, lsr #18 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + svccc 0x00800000 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + vldr s0, [pc, #44] @ 9c2ac <__cxa_atexit@plt+0x9024c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s2, [r7] │ │ │ │ + add r3, r5, #12 │ │ │ │ + vcmp.f32 s2, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9c2a0 <__cxa_atexit@plt+0x90240> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + svccc 0x00800000 │ │ │ │ + smceq 64256 @ 0xfb00 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9c30c <__cxa_atexit@plt+0x902ac> │ │ │ │ + ldr r2, [pc, #72] @ 9c324 <__cxa_atexit@plt+0x902c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ 9c328 <__cxa_atexit@plt+0x902c8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #64] @ 9c32c <__cxa_atexit@plt+0x902cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #28] @ 9c330 <__cxa_atexit@plt+0x902d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + cmneq pc, r0, asr #32 │ │ │ │ + cmneq pc, r8, lsr #32 │ │ │ │ + strdeq sl, [pc, #-252] @ 9c240 <__cxa_atexit@plt+0x901e0> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc 9c394 <__cxa_atexit@plt+0x90334> │ │ │ │ + ldr r2, [pc, #84] @ 9c3b4 <__cxa_atexit@plt+0x90354> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #80] @ 9c3b8 <__cxa_atexit@plt+0x90358> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #76] @ 9c3bc <__cxa_atexit@plt+0x9035c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #36] @ 9c3c0 <__cxa_atexit@plt+0x90360> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffddc │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + strheq sl, [pc, #-252] @ 9c2c8 <__cxa_atexit@plt+0x90268> │ │ │ │ + cmneq pc, r0, lsr #31 │ │ │ │ + vldr s16, [r5] │ │ │ │ + ldmib r5, {r8, r9, sl} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9c42c <__cxa_atexit@plt+0x903cc> │ │ │ │ + ldr r2, [pc, #64] @ 9c438 <__cxa_atexit@plt+0x903d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r1} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c420 <__cxa_atexit@plt+0x903c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9c444 <__cxa_atexit@plt+0x903e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + ldr r3, [pc, #132] @ 9c4d8 <__cxa_atexit@plt+0x90478> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + vstr s0, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9c4bc <__cxa_atexit@plt+0x9045c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c4c4 <__cxa_atexit@plt+0x90464> │ │ │ │ + vldr s2, [pc, #84] @ 9c4d4 <__cxa_atexit@plt+0x90474> │ │ │ │ + vsub.f32 s2, s2, s0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s4, [r7] │ │ │ │ + vldr s6, [r5, #4] │ │ │ │ + vmul.f32 s0, s0, s4 │ │ │ │ + vmul.f32 s2, s2, s6 │ │ │ │ + vadd.f32 s0, s2, s0 │ │ │ │ + ldr r2, [pc, #60] @ 9c4dc <__cxa_atexit@plt+0x9047c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr s0, [r6, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + @ instruction: 0x0180ee94 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9886c <__cxa_atexit@plt+0x8c80c> │ │ │ │ - strb r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #28] @ 98878 <__cxa_atexit@plt+0x8c818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + bcc 9c540 <__cxa_atexit@plt+0x904e0> │ │ │ │ + vldr s0, [pc, #72] @ 9c54c <__cxa_atexit@plt+0x904ec> │ │ │ │ + vldr s2, [r5, #4] │ │ │ │ + vldr s4, [r5, #8] │ │ │ │ + vsub.f32 s0, s0, s4 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s6, [r7] │ │ │ │ + vmul.f32 s4, s4, s6 │ │ │ │ + vmul.f32 s0, s0, s2 │ │ │ │ + vadd.f32 s0, s0, s4 │ │ │ │ + ldr r2, [pc, #40] @ 9c550 <__cxa_atexit@plt+0x904f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s0, [r3, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r2, r1, r8, ror #20 │ │ │ │ - ldrsheq r0, [r0, #-8]! │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + orreq lr, r0, ip, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9c5f4 <__cxa_atexit@plt+0x90594> │ │ │ │ + ldr r3, [pc, #164] @ 9c618 <__cxa_atexit@plt+0x905b8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c5e4 <__cxa_atexit@plt+0x90584> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9c5fc <__cxa_atexit@plt+0x9059c> │ │ │ │ + vldr s0, [pc, #108] @ 9c614 <__cxa_atexit@plt+0x905b4> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s2, [r7] │ │ │ │ + vsub.f32 s0, s0, s2 │ │ │ │ + vldr s4, [r5, #-4] │ │ │ │ + vldr s6, [r5, #-12] │ │ │ │ + vmul.f32 s2, s2, s4 │ │ │ │ + vmul.f32 s0, s0, s6 │ │ │ │ + vadd.f32 s0, s0, s2 │ │ │ │ + ldr r2, [pc, #80] @ 9c61c <__cxa_atexit@plt+0x905bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr s0, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + orreq lr, r0, r8, ror #26 │ │ │ │ + andeq r0, r0, r3, lsr #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9c680 <__cxa_atexit@plt+0x90620> │ │ │ │ + vldr s0, [pc, #72] @ 9c68c <__cxa_atexit@plt+0x9062c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s2, [r7] │ │ │ │ + vsub.f32 s0, s0, s2 │ │ │ │ + vldr s4, [r5, #4] │ │ │ │ + vldr s6, [r5, #12] │ │ │ │ + vmul.f32 s2, s2, s6 │ │ │ │ + vmul.f32 s0, s0, s4 │ │ │ │ + vadd.f32 s0, s0, s2 │ │ │ │ + ldr r2, [pc, #40] @ 9c690 <__cxa_atexit@plt+0x90630> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr s0, [r3, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + orreq lr, r0, ip, asr #25 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0x016fac94 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 988c0 <__cxa_atexit@plt+0x8c860> │ │ │ │ - ldr r7, [pc, #48] @ 988d0 <__cxa_atexit@plt+0x8c870> │ │ │ │ - tst r8, #3 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9c770 <__cxa_atexit@plt+0x90710> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9c778 <__cxa_atexit@plt+0x90718> │ │ │ │ + vcmp.f32 s16, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9c6fc <__cxa_atexit@plt+0x9069c> │ │ │ │ + ldr r7, [pc, #236] @ 9c7c8 <__cxa_atexit@plt+0x90768> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq 988b4 <__cxa_atexit@plt+0x8c854> │ │ │ │ + stmdb r5, {r9, sl} │ │ │ │ + vstr s16, [r5, #-12] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c760 <__cxa_atexit@plt+0x90700> │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 988e4 <__cxa_atexit@plt+0x8c884> │ │ │ │ + b 9c7e8 <__cxa_atexit@plt+0x90788> │ │ │ │ + ldr r2, [pc, #188] @ 9c7c0 <__cxa_atexit@plt+0x90760> │ │ │ │ + add r2, pc, r2 │ │ │ │ + vstr s16, [r6, #16] │ │ │ │ + stmib r6, {r2, r9} │ │ │ │ + str r8, [r6, #12] │ │ │ │ + sub r8, r3, #11 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc 9c7a0 <__cxa_atexit@plt+0x90740> │ │ │ │ + ldr r2, [pc, #168] @ 9c7d0 <__cxa_atexit@plt+0x90770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #164] @ 9c7d4 <__cxa_atexit@plt+0x90774> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #160] @ 9c7d8 <__cxa_atexit@plt+0x90778> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 988d4 <__cxa_atexit@plt+0x8c874> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r6 │ │ │ │ + b 9c780 <__cxa_atexit@plt+0x90720> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #68] @ 9c7cc <__cxa_atexit@plt+0x9076c> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + vstr s16, [r5, #-16] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq r0, r4, asr #1 │ │ │ │ - cmneq r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #144] @ 98980 <__cxa_atexit@plt+0x8c920> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - mov r9, r5 │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [pc, #28] @ 9c7c4 <__cxa_atexit@plt+0x90764> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r1, [r9, #-4]! │ │ │ │ - ldr r7, [pc, #116] @ 98984 <__cxa_atexit@plt+0x8c924> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98934 <__cxa_atexit@plt+0x8c8d4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r1, r7 │ │ │ │ - bne 98940 <__cxa_atexit@plt+0x8c8e0> │ │ │ │ - ldr r7, [pc, #92] @ 98988 <__cxa_atexit@plt+0x8c928> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r3, [r7, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 98964 <__cxa_atexit@plt+0x8c904> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r7, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 98924 <__cxa_atexit@plt+0x8c8c4> │ │ │ │ - ldr r3, [pc, #32] @ 9898c <__cxa_atexit@plt+0x8c92c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - ldr r7, [pc, #24] @ 98990 <__cxa_atexit@plt+0x8c930> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r2, r1, ip, lsl #22 │ │ │ │ - strdeq r2, [r1, r0] │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - orreq r2, r1, r0, lsr #21 │ │ │ │ - ldrdeq pc, [pc, #-244] @ 988a8 <__cxa_atexit@plt+0x8c848> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0x016fab94 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + ldrdeq sl, [pc, #-180] @ 9c720 <__cxa_atexit@plt+0x906c0> │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + @ instruction: 0xfffffac4 │ │ │ │ + strdeq sl, [pc, #-180] @ 9c72c <__cxa_atexit@plt+0x906cc> │ │ │ │ + cmneq pc, r8, asr fp @ │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r3, [r9, #4]! │ │ │ │ - cmp r3, sl │ │ │ │ - bne 989bc <__cxa_atexit@plt+0x8c95c> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c8b0 <__cxa_atexit@plt+0x90850> │ │ │ │ + vldr s2, [pc, #220] @ 9c8dc <__cxa_atexit@plt+0x9087c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ - ldr r1, [sl, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 989e4 <__cxa_atexit@plt+0x8c984> │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, sl, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 989b4 <__cxa_atexit@plt+0x8c954> │ │ │ │ - ldr r3, [pc, #12] @ 989f8 <__cxa_atexit@plt+0x8c998> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - mov r5, r9 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - msreq (UNDEF: 127), ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 98a48 <__cxa_atexit@plt+0x8c9e8> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne 9c848 <__cxa_atexit@plt+0x907e8> │ │ │ │ + add r5, r5, #16 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c8c0 <__cxa_atexit@plt+0x90860> │ │ │ │ + ldr r2, [pc, #192] @ 9c8f0 <__cxa_atexit@plt+0x90890> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98a3c <__cxa_atexit@plt+0x8c9dc> │ │ │ │ - ldr r3, [pc, #32] @ 98a4c <__cxa_atexit@plt+0x8c9ec> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - msreq (UNDEF: 127), r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 98a74 <__cxa_atexit@plt+0x8ca14> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq (UNDEF: 111), r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98aa4 <__cxa_atexit@plt+0x8ca44> │ │ │ │ - ldr r2, [pc, #24] @ 98aa8 <__cxa_atexit@plt+0x8ca48> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #188] @ 9c8f4 <__cxa_atexit@plt+0x90894> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #184] @ 9c8f8 <__cxa_atexit@plt+0x90898> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + b 9c890 <__cxa_atexit@plt+0x90830> │ │ │ │ + ldr r7, [pc, #144] @ 9c8e0 <__cxa_atexit@plt+0x90880> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + vstr s0, [r6, #16] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #11 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9c8c0 <__cxa_atexit@plt+0x90860> │ │ │ │ + ldr r2, [pc, #104] @ 9c8e4 <__cxa_atexit@plt+0x90884> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - msreq (UNDEF: 127), r0 │ │ │ │ - msreq (UNDEF: 111), ip │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 98acc <__cxa_atexit@plt+0x8ca6c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq (UNDEF: 111), r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #52] @ 98b1c <__cxa_atexit@plt+0x8cabc> │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r1, [pc, #100] @ 9c8e8 <__cxa_atexit@plt+0x90888> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #96] @ 9c8ec <__cxa_atexit@plt+0x9088c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3], #-8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 98b0c <__cxa_atexit@plt+0x8caac> │ │ │ │ - ldr r7, [pc, #32] @ 98b20 <__cxa_atexit@plt+0x8cac0> │ │ │ │ + str r2, [r6, #20]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #52] @ 9c8fc <__cxa_atexit@plt+0x9089c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r8 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r7, [pc, #16] @ 98b24 <__cxa_atexit@plt+0x8cac4> │ │ │ │ + mov r6, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + svccc 0x00800000 │ │ │ │ + @ instruction: 0xfffffd0c │ │ │ │ + @ instruction: 0xfffff8c0 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + cmneq pc, r0, lsr #21 │ │ │ │ + @ instruction: 0xfffff90c │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + cmneq pc, ip, ror #21 │ │ │ │ + smceq 64164 @ 0xfaa4 │ │ │ │ + cmneq pc, r0, asr sl @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9c954 <__cxa_atexit@plt+0x908f4> │ │ │ │ + ldr r3, [pc, #64] @ 9c964 <__cxa_atexit@plt+0x90904> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c944 <__cxa_atexit@plt+0x908e4> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldmda r5, {r8, r9, sl} │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9c968 <__cxa_atexit@plt+0x90908> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffe66e0 │ │ │ │ - cmneq pc, r8, lsl #29 │ │ │ │ - msreq (UNDEF: 111), r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmneq pc, r8, lsl #20 │ │ │ │ + cmneq pc, r8, ror #19 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 98b4c <__cxa_atexit@plt+0x8caec> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq (UNDEF: 111), r8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 98bd8 <__cxa_atexit@plt+0x8cb78> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #152] @ 98c14 <__cxa_atexit@plt+0x8cbb4> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - ands r1, r3, #3 │ │ │ │ - beq 98bf8 <__cxa_atexit@plt+0x8cb98> │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 98bd8 <__cxa_atexit@plt+0x8cb78> │ │ │ │ - ldr r2, [r3, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #112] @ 98c18 <__cxa_atexit@plt+0x8cbb8> │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98c08 <__cxa_atexit@plt+0x8cba8> │ │ │ │ - ldr r3, [pc, #84] @ 98c1c <__cxa_atexit@plt+0x8cbbc> │ │ │ │ - ldrb r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 142f1ac <__cxa_atexit@plt+0x142314c> │ │ │ │ - ldr r3, [pc, #64] @ 98c20 <__cxa_atexit@plt+0x8cbc0> │ │ │ │ - ldr r7, [pc, #64] @ 98c24 <__cxa_atexit@plt+0x8cbc4> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldmib r5, {r8, r9, sl} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + cmneq pc, ip, asr #19 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9c9e8 <__cxa_atexit@plt+0x90988> │ │ │ │ + ldr r3, [pc, #72] @ 9c9f8 <__cxa_atexit@plt+0x90998> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #56] @ 98c28 <__cxa_atexit@plt+0x8cbc8> │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9c9d8 <__cxa_atexit@plt+0x90978> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + mov sl, r7 │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9c9fc <__cxa_atexit@plt+0x9099c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + smceq 64148 @ 0xfa94 │ │ │ │ + cmneq pc, r0, asr r9 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9ca58 <__cxa_atexit@plt+0x909f8> │ │ │ │ + ldr r3, [pc, #68] @ 9ca68 <__cxa_atexit@plt+0x90a08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ca48 <__cxa_atexit@plt+0x909e8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldmdb r5, {r9, sl} │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ 9ca6c <__cxa_atexit@plt+0x90a0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, ror r5 │ │ │ │ - msreq (UNDEF: 111), r8 │ │ │ │ - msreq (UNDEF: 111), r4 │ │ │ │ - msreq SPSR_fsxc, ip, lsr #26 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, r4, lsl r9 @ │ │ │ │ + cmneq pc, r4, ror #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 98c84 <__cxa_atexit@plt+0x8cc24> │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [pc, #92] @ 98cb0 <__cxa_atexit@plt+0x8cc50> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r8, [r7, #7] │ │ │ │ + add r7, r3, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldmib r5, {r9, sl} │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + cmneq pc, r8, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98ca4 <__cxa_atexit@plt+0x8cc44> │ │ │ │ - ldr r3, [pc, #64] @ 98cb4 <__cxa_atexit@plt+0x8cc54> │ │ │ │ - ldrb r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 142f1ac <__cxa_atexit@plt+0x142314c> │ │ │ │ - ldr r3, [pc, #44] @ 98cb8 <__cxa_atexit@plt+0x8cc58> │ │ │ │ - ldr r7, [pc, #44] @ 98cbc <__cxa_atexit@plt+0x8cc5c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r0, [pc, #36] @ 98cc0 <__cxa_atexit@plt+0x8cc60> │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9cb08 <__cxa_atexit@plt+0x90aa8> │ │ │ │ + ldr r7, [pc, #92] @ 9cb1c <__cxa_atexit@plt+0x90abc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9cafc <__cxa_atexit@plt+0x90a9c> │ │ │ │ + ldr r7, [pc, #76] @ 9cb20 <__cxa_atexit@plt+0x90ac0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #56] @ 9cb24 <__cxa_atexit@plt+0x90ac4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r3, r7, #1 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #24] @ 9cb28 <__cxa_atexit@plt+0x90ac8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r8, asr #9 │ │ │ │ - msreq (UNDEF: 111), ip │ │ │ │ - msreq (UNDEF: 111), r8 │ │ │ │ - msreq SPSR_fsxc, r4 @ │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 98ce8 <__cxa_atexit@plt+0x8cc88> │ │ │ │ - str r8, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 142f1ac <__cxa_atexit@plt+0x142314c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq SPSR_fsxc, ip, asr ip │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq lr, r0, r4, lsl #19 │ │ │ │ + orreq lr, r0, r0, ror r9 │ │ │ │ + cmneq pc, ip, lsl #17 │ │ │ │ + cmneq pc, r8, asr r8 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 98d54 <__cxa_atexit@plt+0x8ccf4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #144] @ 98da0 <__cxa_atexit@plt+0x8cd40> │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ + ldr r3, [pc, #32] @ 9cb60 <__cxa_atexit@plt+0x90b00> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #12] @ 9cb64 <__cxa_atexit@plt+0x90b04> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + orreq lr, r0, r8, lsl r9 │ │ │ │ + orreq lr, r0, r4, lsl #18 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9cc00 <__cxa_atexit@plt+0x90ba0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9cc08 <__cxa_atexit@plt+0x90ba8> │ │ │ │ + ldr r1, [pc, #128] @ 9cc1c <__cxa_atexit@plt+0x90bbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + cmp r0, r2 │ │ │ │ + ble 9cbcc <__cxa_atexit@plt+0x90b6c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ 9cc28 <__cxa_atexit@plt+0x90bc8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + b 9cbdc <__cxa_atexit@plt+0x90b7c> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ 9cc20 <__cxa_atexit@plt+0x90bc0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + ldr r2, [pc, #64] @ 9cc24 <__cxa_atexit@plt+0x90bc4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9cc10 <__cxa_atexit@plt+0x90bb0> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq lr, r0, r0, lsr #11 │ │ │ │ + orreq lr, r0, r8, asr #13 │ │ │ │ + orreq lr, r0, r4, lsl r8 │ │ │ │ + ldrdeq lr, [r0, ip] │ │ │ │ + cmneq pc, r0, lsl #15 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ccd0 <__cxa_atexit@plt+0x90c70> │ │ │ │ + ldr r2, [pc, #160] @ 9ccec <__cxa_atexit@plt+0x90c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ 9ccf0 <__cxa_atexit@plt+0x90c90> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq 98d74 <__cxa_atexit@plt+0x8cd14> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 98d7c <__cxa_atexit@plt+0x8cd1c> │ │ │ │ - ldr r3, [pc, #112] @ 98da4 <__cxa_atexit@plt+0x8cd44> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + beq 9ccc4 <__cxa_atexit@plt+0x90c64> │ │ │ │ + ldr r2, [pc, #128] @ 9ccf4 <__cxa_atexit@plt+0x90c94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 98d74 <__cxa_atexit@plt+0x8cd14> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 98e54 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - ldr r3, [pc, #76] @ 98da8 <__cxa_atexit@plt+0x8cd48> │ │ │ │ - ldr r7, [pc, #76] @ 98dac <__cxa_atexit@plt+0x8cd4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r0, [pc, #68] @ 98db0 <__cxa_atexit@plt+0x8cd50> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + beq 9ccc4 <__cxa_atexit@plt+0x90c64> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9ccd8 <__cxa_atexit@plt+0x90c78> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ 9ccf8 <__cxa_atexit@plt+0x90c98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #48] @ 98db4 <__cxa_atexit@plt+0x8cd54> │ │ │ │ - ldr r7, [pc, #48] @ 98db8 <__cxa_atexit@plt+0x8cd58> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r0, [pc, #40] @ 98dbc <__cxa_atexit@plt+0x8cd5c> │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - msreq SPSR_fsxc, ip, asr #18 │ │ │ │ - msreq SPSR_fsxc, r8, asr #18 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - msreq SPSR_fsxc, r4, lsr #18 │ │ │ │ - msreq SPSR_fsxc, ip, lsl r9 │ │ │ │ - msreq (UNDEF: 127), r8 │ │ │ │ - andeq r0, r0, r7, lsr #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq lr, r0, r4, ror #9 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq lr, r0, r8, asr #14 │ │ │ │ + strheq sl, [pc, #-96] @ 9cca4 <__cxa_atexit@plt+0x90c44> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ - bne 98e00 <__cxa_atexit@plt+0x8cda0> │ │ │ │ - ldr r3, [pc, #72] @ 98e28 <__cxa_atexit@plt+0x8cdc8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #104] @ 9cd78 <__cxa_atexit@plt+0x90d18> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq 98e20 <__cxa_atexit@plt+0x8cdc0> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 98e54 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - ldr r3, [pc, #36] @ 98e2c <__cxa_atexit@plt+0x8cdcc> │ │ │ │ - ldr r7, [pc, #36] @ 98e30 <__cxa_atexit@plt+0x8cdd0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r0, [pc, #28] @ 98e34 <__cxa_atexit@plt+0x8cdd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9cd60 <__cxa_atexit@plt+0x90d00> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9cd68 <__cxa_atexit@plt+0x90d08> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ 9cd7c <__cxa_atexit@plt+0x90d1c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, asr #6 │ │ │ │ - msreq SPSR_fsxc, r0, lsr #17 │ │ │ │ - msreq SPSR_fsxc, ip @ │ │ │ │ - msreq (UNDEF: 127), r0 │ │ │ │ - andeq r0, r0, r7, lsr #1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq lr, r0, ip, lsr #13 │ │ │ │ + cmneq pc, ip, lsr #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 98e54 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9cdcc <__cxa_atexit@plt+0x90d6c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ 9cdd8 <__cxa_atexit@plt+0x90d78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r0, ip, lsr r6 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r3, #8]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 98f20 <__cxa_atexit@plt+0x8cec0> │ │ │ │ - sub r1, r5, #4 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 98ec0 <__cxa_atexit@plt+0x8ce60> │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #47 @ 0x2f │ │ │ │ - bne 98edc <__cxa_atexit@plt+0x8ce7c> │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq 98e70 <__cxa_atexit@plt+0x8ce10> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne 98f0c <__cxa_atexit@plt+0x8ceac> │ │ │ │ - ldr r7, [pc, #264] @ 98fb0 <__cxa_atexit@plt+0x8cf50> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9ce70 <__cxa_atexit@plt+0x90e10> │ │ │ │ + ldr r2, [pc, #152] @ 9ce94 <__cxa_atexit@plt+0x90e34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9ce7c <__cxa_atexit@plt+0x90e1c> │ │ │ │ + ldr r9, [pc, #116] @ 9ce98 <__cxa_atexit@plt+0x90e38> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 9ce9c <__cxa_atexit@plt+0x90e3c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ 9cea0 <__cxa_atexit@plt+0x90e40> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #252] @ 98fc4 <__cxa_atexit@plt+0x8cf64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - str r2, [r3] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #228] @ 98fc8 <__cxa_atexit@plt+0x8cf68> │ │ │ │ - ldr r2, [pc, #228] @ 98fcc <__cxa_atexit@plt+0x8cf6c> │ │ │ │ - ldr r7, [pc, #228] @ 98fd0 <__cxa_atexit@plt+0x8cf70> │ │ │ │ - add r5, pc, r5 │ │ │ │ + orreq lr, r0, r0, asr #6 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, ror #9 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9cf48 <__cxa_atexit@plt+0x90ee8> │ │ │ │ + ldr lr, [pc, #140] @ 9cf54 <__cxa_atexit@plt+0x90ef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9cf3c <__cxa_atexit@plt+0x90edc> │ │ │ │ + ldr r2, [pc, #96] @ 9cf58 <__cxa_atexit@plt+0x90ef8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r5, [r3] │ │ │ │ - str r2, [r1] │ │ │ │ - ldr r0, [pc, #212] @ 98fd4 <__cxa_atexit@plt+0x8cf74> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #148] @ 98fa8 <__cxa_atexit@plt+0x8cf48> │ │ │ │ - str r2, [r3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1] │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 98f8c <__cxa_atexit@plt+0x8cf2c> │ │ │ │ - ldr r2, [pc, #124] @ 98fb4 <__cxa_atexit@plt+0x8cf54> │ │ │ │ - ldr r8, [pc, #124] @ 98fb8 <__cxa_atexit@plt+0x8cf58> │ │ │ │ - ldr lr, [pc, #124] @ 98fbc <__cxa_atexit@plt+0x8cf5c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9cf34 <__cxa_atexit@plt+0x90ed4> │ │ │ │ + ldr r2, [pc, #68] @ 9cf5c <__cxa_atexit@plt+0x90efc> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r6, #16]! │ │ │ │ - ldm r5, {r0, r1} │ │ │ │ - add r2, r8, #1 │ │ │ │ - ldr r8, [pc, #104] @ 98fc0 <__cxa_atexit@plt+0x8cf60> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r1, [r6, #-4] │ │ │ │ - sub r1, r3, #30 │ │ │ │ - str r8, [r6, #-12] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r2, [r6, #-8] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r5, #12]! │ │ │ │ - sub r8, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - ldr r6, [pc, #24] @ 98fac <__cxa_atexit@plt+0x8cf4c> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffff8ac │ │ │ │ - msreq (UNDEF: 127), ip │ │ │ │ - andeq r0, r0, r0, asr #3 │ │ │ │ - orreq r2, r1, r4, lsl #4 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - andeq r0, r0, ip, ror #4 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strheq pc, [pc, #-120] @ 98f60 <__cxa_atexit@plt+0x8cf00> @ │ │ │ │ - strheq pc, [pc, #-112] @ 98f6c <__cxa_atexit@plt+0x8cf0c> @ │ │ │ │ - msreq SPSR_fsxc, r0, ror #18 │ │ │ │ - andeq r0, r0, r7, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r7, [r7, #3] │ │ │ │ - cmp r7, #47 @ 0x2f │ │ │ │ - bne 99014 <__cxa_atexit@plt+0x8cfb4> │ │ │ │ - ldr r3, [pc, #68] @ 9903c <__cxa_atexit@plt+0x8cfdc> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 99034 <__cxa_atexit@plt+0x8cfd4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 98e54 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - ldr r3, [pc, #36] @ 99040 <__cxa_atexit@plt+0x8cfe0> │ │ │ │ - ldr r7, [pc, #36] @ 99044 <__cxa_atexit@plt+0x8cfe4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #12]! │ │ │ │ - ldr r0, [pc, #28] @ 99048 <__cxa_atexit@plt+0x8cfe8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + beq 9cf34 <__cxa_atexit@plt+0x90ed4> │ │ │ │ + b 9cffc <__cxa_atexit@plt+0x90f9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - msreq (UNDEF: 111), ip │ │ │ │ - msreq (UNDEF: 111), r8 │ │ │ │ - msreq SPSR_fsxc, ip, ror #17 │ │ │ │ - andeq r0, r0, r7, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - mov r8, fp │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 98e54 <__cxa_atexit@plt+0x8cdf4> │ │ │ │ - ldrdeq pc, [pc, #-128] @ 98ff0 <__cxa_atexit@plt+0x8cf90> │ │ │ │ - andeq r0, r0, r7, lsr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 990e4 <__cxa_atexit@plt+0x8d084> │ │ │ │ - ldr r2, [pc, #108] @ 990fc <__cxa_atexit@plt+0x8d09c> │ │ │ │ - ldr r1, [pc, #108] @ 99100 <__cxa_atexit@plt+0x8d0a0> │ │ │ │ - ldr r0, [pc, #108] @ 99104 <__cxa_atexit@plt+0x8d0a4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #16]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - add r2, r0, #1 │ │ │ │ - ldr r1, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - ldr lr, [pc, #76] @ 99108 <__cxa_atexit@plt+0x8d0a8> │ │ │ │ - sub r8, r6, #30 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #6 │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b b945c8 <__cxa_atexit@plt+0xb88568> │ │ │ │ - ldr r3, [pc, #32] @ 9910c <__cxa_atexit@plt+0x8d0ac> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff754 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq pc, [pc, #-92] @ 990b0 <__cxa_atexit@plt+0x8d050> @ │ │ │ │ - orreq r2, r1, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - msreq SPSR_fsxc, r8, lsr #16 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 99144 <__cxa_atexit@plt+0x8d0e4> │ │ │ │ - ldr r3, [pc, #32] @ 99148 <__cxa_atexit@plt+0x8d0e8> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 9914c <__cxa_atexit@plt+0x8d0ec> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - msreq SPSR_fsxc, r0, lsl #11 │ │ │ │ - smceq 65368 @ 0xff58 │ │ │ │ - ldrdeq pc, [pc, #-120] @ 990e0 <__cxa_atexit@plt+0x8d080> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 991b4 <__cxa_atexit@plt+0x8d154> │ │ │ │ - ldr r3, [pc, #148] @ 99210 <__cxa_atexit@plt+0x8d1b0> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 9cfb4 <__cxa_atexit@plt+0x90f54> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 991f0 <__cxa_atexit@plt+0x8d190> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 991f8 <__cxa_atexit@plt+0x8d198> │ │ │ │ - ldr r0, [pc, #116] @ 99218 <__cxa_atexit@plt+0x8d1b8> │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 991d8 <__cxa_atexit@plt+0x8d178> │ │ │ │ - add r0, r8, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3a0 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 99174 <__cxa_atexit@plt+0x8d114> │ │ │ │ - ldr r3, [pc, #44] @ 9920c <__cxa_atexit@plt+0x8d1ac> │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ + beq 9cfac <__cxa_atexit@plt+0x90f4c> │ │ │ │ + ldr r3, [pc, #40] @ 9cfb8 <__cxa_atexit@plt+0x90f58> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - beq 991f0 <__cxa_atexit@plt+0x8d190> │ │ │ │ - b 99310 <__cxa_atexit@plt+0x8d2b0> │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9cfac <__cxa_atexit@plt+0x90f4c> │ │ │ │ + b 9cffc <__cxa_atexit@plt+0x90f9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 99214 <__cxa_atexit@plt+0x8d1b4> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9cff0 <__cxa_atexit@plt+0x90f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9cfe8 <__cxa_atexit@plt+0x90f88> │ │ │ │ + b 9cffc <__cxa_atexit@plt+0x90f9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0x018122bc │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - msreq (UNDEF: 127), r0 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 9d080 <__cxa_atexit@plt+0x91020> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d048 <__cxa_atexit@plt+0x90fe8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d070 <__cxa_atexit@plt+0x91010> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 99258 <__cxa_atexit@plt+0x8d1f8> │ │ │ │ - ldr r0, [pc, #36] @ 9926c <__cxa_atexit@plt+0x8d20c> │ │ │ │ - add lr, r5, #8 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 99270 <__cxa_atexit@plt+0x8d210> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9d050 <__cxa_atexit@plt+0x90ff0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r1, ip, asr r2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ + ldr r2, [pc, #44] @ 9d084 <__cxa_atexit@plt+0x91024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq lr, r0, r0, lsr #7 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 992f4 <__cxa_atexit@plt+0x8d294> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r9, r7, #8 │ │ │ │ - str r2, [sp, #8] │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, sl │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r0, sl, r9 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r7, [pc, #40] @ 99300 <__cxa_atexit@plt+0x8d2a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9d0e8 <__cxa_atexit@plt+0x91088> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9d0cc <__cxa_atexit@plt+0x9106c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ 9d0f4 <__cxa_atexit@plt+0x91094> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r1, r8, ror r1 │ │ │ │ - msreq (UNDEF: 111), r4 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 9934c <__cxa_atexit@plt+0x8d2ec> │ │ │ │ - add r2, r8, r2 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 9934c <__cxa_atexit@plt+0x8d2ec> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 99380 <__cxa_atexit@plt+0x8d320> │ │ │ │ - ldr r2, [pc, #84] @ 9939c <__cxa_atexit@plt+0x8d33c> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq lr, r0, r4, lsr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9d170 <__cxa_atexit@plt+0x91110> │ │ │ │ + ldr r2, [pc, #96] @ 9d180 <__cxa_atexit@plt+0x91120> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 99360 <__cxa_atexit@plt+0x8d300> │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq 99374 <__cxa_atexit@plt+0x8d314> │ │ │ │ - ldr r2, [pc, #52] @ 99394 <__cxa_atexit@plt+0x8d334> │ │ │ │ + ldr lr, [pc, #92] @ 9d184 <__cxa_atexit@plt+0x91124> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ 9d188 <__cxa_atexit@plt+0x91128> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq pc, r4, ror #3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d1dc <__cxa_atexit@plt+0x9117c> │ │ │ │ + ldr r2, [pc, #56] @ 9d1e8 <__cxa_atexit@plt+0x91188> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - mov r8, r3 │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ - ldr r3, [pc, #28] @ 99398 <__cxa_atexit@plt+0x8d338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 99388 <__cxa_atexit@plt+0x8d328> │ │ │ │ - ldr r3, [pc, #24] @ 993a0 <__cxa_atexit@plt+0x8d340> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d1d0 <__cxa_atexit@plt+0x91170> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9d1f4 <__cxa_atexit@plt+0x91194> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 9d27c <__cxa_atexit@plt+0x9121c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5, #12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r1, r0, r0, lsl r4 │ │ │ │ - andeq r1, r0, r0, lsr r4 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - msreq SPSR_fsxc, r4, asr r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 993d8 <__cxa_atexit@plt+0x8d378> │ │ │ │ - ldr r2, [pc, #32] @ 993dc <__cxa_atexit@plt+0x8d37c> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r2, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r8, asr r8 │ │ │ │ - msreq SPSR_fsxc, r8, lsl #10 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 99400 <__cxa_atexit@plt+0x8d3a0> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 99484 <__cxa_atexit@plt+0x8d424> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r7, [r9], #-4 │ │ │ │ - ldr lr, [pc, #288] @ 99548 <__cxa_atexit@plt+0x8d4e8> │ │ │ │ - ldr r8, [pc, #288] @ 9954c <__cxa_atexit@plt+0x8d4ec> │ │ │ │ - sub r0, r7, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 994a8 <__cxa_atexit@plt+0x8d448> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r9] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 994f8 <__cxa_atexit@plt+0x8d498> │ │ │ │ - ldrb r1, [r2, #3] │ │ │ │ - cmp r1, #47 @ 0x2f │ │ │ │ - beq 99508 <__cxa_atexit@plt+0x8d4a8> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 99530 <__cxa_atexit@plt+0x8d4d0> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - sub r0, r0, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 99438 <__cxa_atexit@plt+0x8d3d8> │ │ │ │ - ldr r3, [pc, #196] @ 99550 <__cxa_atexit@plt+0x8d4f0> │ │ │ │ - ldr r2, [pc, #196] @ 99554 <__cxa_atexit@plt+0x8d4f4> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d264 <__cxa_atexit@plt+0x91204> │ │ │ │ + ldr r3, [pc, #100] @ 9d280 <__cxa_atexit@plt+0x91220> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #176] @ 99560 <__cxa_atexit@plt+0x8d500> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 99538 <__cxa_atexit@plt+0x8d4d8> │ │ │ │ - ldr r7, [pc, #160] @ 99564 <__cxa_atexit@plt+0x8d504> │ │ │ │ - ldr r3, [pc, #160] @ 99568 <__cxa_atexit@plt+0x8d508> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #152] @ 9956c <__cxa_atexit@plt+0x8d50c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - addeq r1, r3, #2 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 99558 <__cxa_atexit@plt+0x8d4f8> │ │ │ │ - ldr r3, [pc, #72] @ 9955c <__cxa_atexit@plt+0x8d4fc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - @ instruction: 0x01811cb4 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - orreq r1, r1, r8, lsr ip │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - orreq r1, r1, r4, lsl #25 │ │ │ │ - orreq r1, r1, r4, ror ip │ │ │ │ - smceq 65336 @ 0xff38 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 995b4 <__cxa_atexit@plt+0x8d554> │ │ │ │ - ldr r2, [pc, #48] @ 995b8 <__cxa_atexit@plt+0x8d558> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 995bc <__cxa_atexit@plt+0x8d55c> │ │ │ │ - cmp r1, #47 @ 0x2f │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - addeq r0, r2, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - orreq r1, r1, r4, asr #23 │ │ │ │ - orreq r1, r1, ip, lsr #23 │ │ │ │ - msreq (UNDEF: 127), r8 │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 995fc <__cxa_atexit@plt+0x8d59c> │ │ │ │ - ldr r3, [pc, #100] @ 99644 <__cxa_atexit@plt+0x8d5e4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 99648 <__cxa_atexit@plt+0x8d5e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #60] @ 99640 <__cxa_atexit@plt+0x8d5e0> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 99634 <__cxa_atexit@plt+0x8d5d4> │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 99400 <__cxa_atexit@plt+0x8d3a0> │ │ │ │ + beq 9d264 <__cxa_atexit@plt+0x91204> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9d26c <__cxa_atexit@plt+0x9120c> │ │ │ │ + ldr r1, [pc, #64] @ 9d284 <__cxa_atexit@plt+0x91224> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, r0, r2 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq r1, r1, r4, ror #22 │ │ │ │ - msreq (UNDEF: 111), ip │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 99400 <__cxa_atexit@plt+0x8d3a0> │ │ │ │ - smceq 65312 @ 0xff20 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99688 <__cxa_atexit@plt+0x8d628> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq (UNDEF: 111), ip │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 996b8 <__cxa_atexit@plt+0x8d658> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 996bc <__cxa_atexit@plt+0x8d65c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x01811ab8 │ │ │ │ - strdeq pc, [pc, #-24] @ 996b0 <__cxa_atexit@plt+0x8d650> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 996ec <__cxa_atexit@plt+0x8d68c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 996f0 <__cxa_atexit@plt+0x8d690> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r1, r4, lsl #21 │ │ │ │ - msreq SPSR_fsxc, r4, asr #3 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 99730 <__cxa_atexit@plt+0x8d6d0> │ │ │ │ - ldr r3, [pc, #48] @ 99748 <__cxa_atexit@plt+0x8d6e8> │ │ │ │ - ldr r2, [pc, #48] @ 9974c <__cxa_atexit@plt+0x8d6ec> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - ldr r3, [pc, #12] @ 99744 <__cxa_atexit@plt+0x8d6e4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r4, asr #30 │ │ │ │ - msreq SPSR_fsxc, r8, asr r1 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99770 <__cxa_atexit@plt+0x8d710> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq SPSR_fsxc, r4, lsr #2 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 997bc <__cxa_atexit@plt+0x8d75c> │ │ │ │ - ldr r3, [pc, #36] @ 997c8 <__cxa_atexit@plt+0x8d768> │ │ │ │ - ldr r7, [pc, #36] @ 997cc <__cxa_atexit@plt+0x8d76c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #28] @ 997d0 <__cxa_atexit@plt+0x8d770> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 998e0 <__cxa_atexit@plt+0x8d880> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq pc, r0, lsr pc @ │ │ │ │ - cmneq pc, ip, lsr #30 │ │ │ │ - msreq SPSR_fsxc, r4, asr #1 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9981c <__cxa_atexit@plt+0x8d7bc> │ │ │ │ - ldr r3, [pc, #36] @ 99828 <__cxa_atexit@plt+0x8d7c8> │ │ │ │ - ldr r7, [pc, #36] @ 9982c <__cxa_atexit@plt+0x8d7cc> │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + orreq sp, r0, r0, lsl pc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 9d300 <__cxa_atexit@plt+0x912a0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #28] @ 99830 <__cxa_atexit@plt+0x8d7d0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d2e8 <__cxa_atexit@plt+0x91288> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d2f0 <__cxa_atexit@plt+0x91290> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #56] @ 9d304 <__cxa_atexit@plt+0x912a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 998e0 <__cxa_atexit@plt+0x8d880> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq lr, [pc, #-224] @ 99754 <__cxa_atexit@plt+0x8d6f4> │ │ │ │ - cmneq pc, ip, asr #29 │ │ │ │ - qdsubeq pc, r4, pc @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 99870 <__cxa_atexit@plt+0x8d810> │ │ │ │ - ldr r0, [pc, #36] @ 99884 <__cxa_atexit@plt+0x8d824> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 99888 <__cxa_atexit@plt+0x8d828> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r1, r4, asr #24 │ │ │ │ - cmneq pc, ip, ror #31 │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - bl b394 │ │ │ │ - add r0, r9, fp │ │ │ │ - add r1, sl, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b394 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 998e0 <__cxa_atexit@plt+0x8d880> │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne 99914 <__cxa_atexit@plt+0x8d8b4> │ │ │ │ - ldr r3, [pc, #168] @ 999a4 <__cxa_atexit@plt+0x8d944> │ │ │ │ - ldr r7, [pc, #168] @ 999a8 <__cxa_atexit@plt+0x8d948> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq sp, r0, r8, lsl #29 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9d350 <__cxa_atexit@plt+0x912f0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ 9d35c <__cxa_atexit@plt+0x912fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r0, ip, lsl lr │ │ │ │ + cmneq pc, r8, asr #32 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9d468 <__cxa_atexit@plt+0x91408> │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 9d3a8 <__cxa_atexit@plt+0x91348> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr lr, [pc, #240] @ 9d4a0 <__cxa_atexit@plt+0x91440> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #204] @ 9d4a4 <__cxa_atexit@plt+0x91444> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r1, [pc, #192] @ 9d4a8 <__cxa_atexit@plt+0x91448> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #176] @ 9d4ac <__cxa_atexit@plt+0x9144c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add r2, r6, #96 @ 0x60 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9d484 <__cxa_atexit@plt+0x91424> │ │ │ │ + ldr r6, [pc, #144] @ 9d4b4 <__cxa_atexit@plt+0x91454> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #140] @ 9d4b8 <__cxa_atexit@plt+0x91458> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #160] @ 999ac <__cxa_atexit@plt+0x8d94c> │ │ │ │ + ldr lr, [pc, #136] @ 9d4bc <__cxa_atexit@plt+0x9145c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r6, [ip, #64]! @ 0x40 │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [ip, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r7, [ip, #12] │ │ │ │ + add r9, ip, #16 │ │ │ │ + stm r9, {r1, r3, r8, ip} │ │ │ │ + str r6, [ip, #32] │ │ │ │ + str r0, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #64] @ 9d4b0 <__cxa_atexit@plt+0x91450> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 99948 <__cxa_atexit@plt+0x8d8e8> │ │ │ │ - add r0, r8, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 99958 <__cxa_atexit@plt+0x8d8f8> │ │ │ │ - ldr r3, [pc, #92] @ 9999c <__cxa_atexit@plt+0x8d93c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r3, [pc, #80] @ 999a0 <__cxa_atexit@plt+0x8d940> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + cmneq pc, r0, asr pc @ │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + cmneq pc, r8, ror #29 │ │ │ │ + strdeq r9, [pc, #-228] @ 9d3e4 <__cxa_atexit@plt+0x91384> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9d518 <__cxa_atexit@plt+0x914b8> │ │ │ │ + ldr r3, [pc, #68] @ 9d528 <__cxa_atexit@plt+0x914c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d508 <__cxa_atexit@plt+0x914a8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ sub r5, r5, #4 │ │ │ │ - beq 99970 <__cxa_atexit@plt+0x8d910> │ │ │ │ - ldr r3, [pc, #72] @ 999b0 <__cxa_atexit@plt+0x8d950> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r3, [pc, #24] @ 99990 <__cxa_atexit@plt+0x8d930> │ │ │ │ - ldr r7, [pc, #24] @ 99994 <__cxa_atexit@plt+0x8d934> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 99998 <__cxa_atexit@plt+0x8d938> │ │ │ │ + mov r8, r7 │ │ │ │ + b 9d370 <__cxa_atexit@plt+0x91310> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9d52c <__cxa_atexit@plt+0x914cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - cmneq pc, r8, lsr #24 │ │ │ │ - cmneq pc, r4, lsr #24 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - cmneq pc, r4, lsr #25 │ │ │ │ - cmneq pc, r0, lsr #25 │ │ │ │ - andeq r0, r0, ip, asr #4 │ │ │ │ - cmneq pc, r4, asr #28 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, r8, lsr #29 │ │ │ │ + cmneq pc, r8, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 999d4 <__cxa_atexit@plt+0x8d974> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r4, lsl sp @ │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 999fc <__cxa_atexit@plt+0x8d99c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9d370 <__cxa_atexit@plt+0x91310> │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99a34 <__cxa_atexit@plt+0x8d9d4> │ │ │ │ - ldr r2, [pc, #28] @ 99a40 <__cxa_atexit@plt+0x8d9e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d5e8 <__cxa_atexit@plt+0x91588> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9d5f0 <__cxa_atexit@plt+0x91590> │ │ │ │ + ldr r1, [pc, #128] @ 9d604 <__cxa_atexit@plt+0x915a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldrsb r0, [r7, #17] │ │ │ │ + ldrsb r2, [r7, #16] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + cmp r2, r0 │ │ │ │ + ble 9d5b4 <__cxa_atexit@plt+0x91554> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ 9d610 <__cxa_atexit@plt+0x915b0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + b 9d5c4 <__cxa_atexit@plt+0x91564> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ 9d608 <__cxa_atexit@plt+0x915a8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + strb r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #60] @ 9d60c <__cxa_atexit@plt+0x915ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9d5f8 <__cxa_atexit@plt+0x91598> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, ip, lsr #20 │ │ │ │ - cmneq pc, r8, lsr #25 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 99a68 <__cxa_atexit@plt+0x8da08> │ │ │ │ - mov r9, r7 │ │ │ │ + @ instruction: 0x0180dbb8 │ │ │ │ + orreq sp, r0, r0, ror #25 │ │ │ │ + strdeq sp, [r0, r4] │ │ │ │ + strdeq sp, [r0, r4] │ │ │ │ + @ instruction: 0x016f9d98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9d6c0 <__cxa_atexit@plt+0x91660> │ │ │ │ + ldr r3, [pc, #168] @ 9d6dc <__cxa_atexit@plt+0x9167c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99aa0 <__cxa_atexit@plt+0x8da40> │ │ │ │ - ldr r2, [pc, #28] @ 99aac <__cxa_atexit@plt+0x8da4c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r0, asr #19 │ │ │ │ - cmneq pc, ip, lsr ip @ │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 99ad4 <__cxa_atexit@plt+0x8da74> │ │ │ │ - mov r9, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #160] @ 9d6e0 <__cxa_atexit@plt+0x91680> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d6b4 <__cxa_atexit@plt+0x91654> │ │ │ │ + ldr r3, [pc, #136] @ 9d6e4 <__cxa_atexit@plt+0x91684> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99b0c <__cxa_atexit@plt+0x8daac> │ │ │ │ - ldr r2, [pc, #28] @ 99b18 <__cxa_atexit@plt+0x8dab8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d6b4 <__cxa_atexit@plt+0x91654> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9d6c8 <__cxa_atexit@plt+0x91668> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #24 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #76] @ 9d6e8 <__cxa_atexit@plt+0x91688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r4, asr r9 │ │ │ │ - ldrdeq lr, [pc, #-204] @ 99a58 <__cxa_atexit@plt+0x8d9f8> │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + strdeq sp, [r0, ip] │ │ │ │ + andeq r0, r0, r4, lsr #2 │ │ │ │ + orreq sp, r0, r8, lsr #24 │ │ │ │ + cmneq pc, r0, asr #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99b3c <__cxa_atexit@plt+0x8dadc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #112] @ 9d770 <__cxa_atexit@plt+0x91710> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, ip, lsr #23 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 99b64 <__cxa_atexit@plt+0x8db04> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d758 <__cxa_atexit@plt+0x916f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 99b9c <__cxa_atexit@plt+0x8db3c> │ │ │ │ - ldr r2, [pc, #28] @ 99ba8 <__cxa_atexit@plt+0x8db48> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9d760 <__cxa_atexit@plt+0x91700> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #24 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #52] @ 9d774 <__cxa_atexit@plt+0x91714> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r4, asr #17 │ │ │ │ - cmneq pc, r0, asr #22 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 99bd0 <__cxa_atexit@plt+0x8db70> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq sp, r0, r4, lsl #23 │ │ │ │ + cmneq pc, r4, lsr ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 99c08 <__cxa_atexit@plt+0x8dba8> │ │ │ │ - ldr r2, [pc, #28] @ 99c14 <__cxa_atexit@plt+0x8dbb4> │ │ │ │ + bcc 9d7cc <__cxa_atexit@plt+0x9176c> │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #24 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #32] @ 9d7d8 <__cxa_atexit@plt+0x91778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r8, asr r8 │ │ │ │ - cmneq pc, r0, asr ip @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - mov r3, #1 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99c38 <__cxa_atexit@plt+0x8dbd8> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov fp, r8 │ │ │ │ - and r2, r3, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 99cbc <__cxa_atexit@plt+0x8dc5c> │ │ │ │ - mov lr, r5 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [lr], #-4 │ │ │ │ - sub r1, r0, #1 │ │ │ │ - ldr r0, [pc, #260] @ 99d68 <__cxa_atexit@plt+0x8dd08> │ │ │ │ - ldr r8, [pc, #260] @ 99d6c <__cxa_atexit@plt+0x8dd0c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 99ce0 <__cxa_atexit@plt+0x8dc80> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r3, #3 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 99d10 <__cxa_atexit@plt+0x8dcb0> │ │ │ │ - ldrb r2, [r3, #3] │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - beq 99d20 <__cxa_atexit@plt+0x8dcc0> │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r8, [r5] │ │ │ │ - beq 99d30 <__cxa_atexit@plt+0x8dcd0> │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - beq 99c6c <__cxa_atexit@plt+0x8dc0c> │ │ │ │ - ldr r3, [pc, #172] @ 99d70 <__cxa_atexit@plt+0x8dd10> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #164] @ 99d74 <__cxa_atexit@plt+0x8dd14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #148] @ 99d7c <__cxa_atexit@plt+0x8dd1c> │ │ │ │ - tst r3, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 99d38 <__cxa_atexit@plt+0x8dcd8> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldrb r7, [r3, #3] │ │ │ │ - cmp r7, #47 @ 0x2f │ │ │ │ - bne 99d44 <__cxa_atexit@plt+0x8dce4> │ │ │ │ - ldr r7, [pc, #116] @ 99d80 <__cxa_atexit@plt+0x8dd20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 99d5c <__cxa_atexit@plt+0x8dcfc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, lr │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 99d78 <__cxa_atexit@plt+0x8dd18> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 99d5c <__cxa_atexit@plt+0x8dcfc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r0, ip, lsl #22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d870 <__cxa_atexit@plt+0x91810> │ │ │ │ + ldr r2, [pc, #152] @ 9d894 <__cxa_atexit@plt+0x91834> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9d87c <__cxa_atexit@plt+0x9181c> │ │ │ │ + ldr r9, [pc, #116] @ 9d898 <__cxa_atexit@plt+0x91838> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 9d89c <__cxa_atexit@plt+0x9183c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ 9d8a0 <__cxa_atexit@plt+0x91840> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 99d84 <__cxa_atexit@plt+0x8dd24> │ │ │ │ - ldr r2, [pc, #56] @ 99d88 <__cxa_atexit@plt+0x8dd28> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r8, lsl #3 │ │ │ │ - andeq r0, r0, r0, ror #12 │ │ │ │ - andeq r0, r0, r8, lsr #12 │ │ │ │ - orreq r1, r1, r8, ror r4 │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - muleq r0, ip, r5 │ │ │ │ - strdeq r1, [r1, r4] │ │ │ │ - ldrdeq lr, [pc, #-172] @ 99ce8 <__cxa_atexit@plt+0x8dc88> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 99db8 <__cxa_atexit@plt+0x8dd58> │ │ │ │ - ldr r3, [pc, #56] @ 99de4 <__cxa_atexit@plt+0x8dd84> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r3, [pc, #28] @ 99ddc <__cxa_atexit@plt+0x8dd7c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 99de0 <__cxa_atexit@plt+0x8dd80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, ip, lsr #10 │ │ │ │ - orreq r1, r1, ip, ror r3 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmneq pc, r0, lsl #21 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + orreq sp, r0, r0, asr #18 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r4, lsr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - add r5, r5, #4 │ │ │ │ - cmp r2, #47 @ 0x2f │ │ │ │ - bne 99e1c <__cxa_atexit@plt+0x8ddbc> │ │ │ │ - ldr r2, [pc, #76] @ 99e5c <__cxa_atexit@plt+0x8ddfc> │ │ │ │ - ldr r8, [r3, #16] │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9d948 <__cxa_atexit@plt+0x918e8> │ │ │ │ + ldr lr, [pc, #140] @ 9d954 <__cxa_atexit@plt+0x918f4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9d93c <__cxa_atexit@plt+0x918dc> │ │ │ │ + ldr r2, [pc, #96] @ 9d958 <__cxa_atexit@plt+0x918f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r2, [pc, #52] @ 99e58 <__cxa_atexit@plt+0x8ddf8> │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + strb r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d934 <__cxa_atexit@plt+0x918d4> │ │ │ │ + ldr r2, [pc, #68] @ 9d95c <__cxa_atexit@plt+0x918fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - sub r2, r1, #1 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + strb r1, [r3, #-16] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #12] │ │ │ │ - beq 99e50 <__cxa_atexit@plt+0x8ddf0> │ │ │ │ - mov r8, fp │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - b 99c38 <__cxa_atexit@plt+0x8dbd8> │ │ │ │ + beq 9d934 <__cxa_atexit@plt+0x918d4> │ │ │ │ + b 9d9fc <__cxa_atexit@plt+0x9199c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #9 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq lr, [pc, #-152] @ 99dd0 <__cxa_atexit@plt+0x8dd70> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99e80 <__cxa_atexit@plt+0x8de20> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r4, asr #19 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 99eb0 <__cxa_atexit@plt+0x8de50> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 99eb4 <__cxa_atexit@plt+0x8de54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r1, r0, asr #5 │ │ │ │ - cmneq pc, r0, lsl #19 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 99ee4 <__cxa_atexit@plt+0x8de84> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 99ee8 <__cxa_atexit@plt+0x8de88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r1, ip, lsl #5 │ │ │ │ - cmneq pc, ip, asr #18 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 99f18 <__cxa_atexit@plt+0x8deb8> │ │ │ │ - ldr r2, [pc, #24] @ 99f1c <__cxa_atexit@plt+0x8debc> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, ip, asr r7 @ │ │ │ │ - cmneq pc, r8, lsl #18 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 99f40 <__cxa_atexit@plt+0x8dee0> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 9d9b4 <__cxa_atexit@plt+0x91954> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq lr, [pc, #-132] @ 99ec8 <__cxa_atexit@plt+0x8de68> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 99f78 <__cxa_atexit@plt+0x8df18> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #28] @ 99f7c <__cxa_atexit@plt+0x8df1c> │ │ │ │ + strb r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d9ac <__cxa_atexit@plt+0x9194c> │ │ │ │ + ldr r3, [pc, #40] @ 9d9b8 <__cxa_atexit@plt+0x91958> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r0, [pc, #16] @ 99f80 <__cxa_atexit@plt+0x8df20> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d9ac <__cxa_atexit@plt+0x9194c> │ │ │ │ + b 9d9fc <__cxa_atexit@plt+0x9199c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smceq 65140 @ 0xfe74 │ │ │ │ - smceq 65136 @ 0xfe70 │ │ │ │ - cmneq pc, r4, lsl #17 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 99fc0 <__cxa_atexit@plt+0x8df60> │ │ │ │ - ldr r0, [pc, #36] @ 99fd4 <__cxa_atexit@plt+0x8df74> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 99fd8 <__cxa_atexit@plt+0x8df78> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9d9f0 <__cxa_atexit@plt+0x91990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9d9e8 <__cxa_atexit@plt+0x91988> │ │ │ │ + b 9d9fc <__cxa_atexit@plt+0x9199c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r1, [r1, r4] │ │ │ │ - cmneq pc, ip, lsl r8 @ │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #24]! │ │ │ │ - str r6, [sp, #12] │ │ │ │ - ldr r6, [r5, #-12] │ │ │ │ - mov r9, r5 │ │ │ │ - stmib sp, {r4, fp} │ │ │ │ - ldr fp, [r9, #-16]! │ │ │ │ - str r6, [sp] │ │ │ │ - ldmdb r5, {r3, r6} │ │ │ │ - add sl, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, fp │ │ │ │ - ldr r4, [r5, #-20] @ 0xffffffec │ │ │ │ - bl b394 │ │ │ │ - add r0, fp, sl │ │ │ │ - add r1, r6, #8 │ │ │ │ - mov r2, r4 │ │ │ │ - bl b394 │ │ │ │ - cmp r7, r8 │ │ │ │ - bne 9a05c <__cxa_atexit@plt+0x8dffc> │ │ │ │ - ldr r6, [pc, #176] @ 9a0f0 <__cxa_atexit@plt+0x8e090> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r9, r7 │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - ldr r6, [r8, #4] │ │ │ │ - ldmib sp, {r4, fp} │ │ │ │ - cmp r2, r6 │ │ │ │ - bne 9a090 <__cxa_atexit@plt+0x8e030> │ │ │ │ - add r1, r8, #8 │ │ │ │ - mov r0, sl │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 9a0ac <__cxa_atexit@plt+0x8e04c> │ │ │ │ - ldr r6, [pc, #92] @ 9a0e8 <__cxa_atexit@plt+0x8e088> │ │ │ │ - add r6, pc, r6 │ │ │ │ - b 9a098 <__cxa_atexit@plt+0x8e038> │ │ │ │ - ldr r6, [pc, #84] @ 9a0ec <__cxa_atexit@plt+0x8e08c> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r9] │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r8, r7 │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r6, [sp, #12] │ │ │ │ - beq 9a0cc <__cxa_atexit@plt+0x8e06c> │ │ │ │ - ldr r5, [pc, #56] @ 9a0f4 <__cxa_atexit@plt+0x8e094> │ │ │ │ - mov r8, r7 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r9] │ │ │ │ - mov r5, r9 │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r3, [pc, #16] @ 9a0e4 <__cxa_atexit@plt+0x8e084> │ │ │ │ - ldr r8, [sp] │ │ │ │ - mov r9, r7 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 9da84 <__cxa_atexit@plt+0x91a24> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9da48 <__cxa_atexit@plt+0x919e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a12c <__cxa_atexit@plt+0x8e0cc> │ │ │ │ - ldr r2, [pc, #28] @ 9a138 <__cxa_atexit@plt+0x8e0d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9da74 <__cxa_atexit@plt+0x91a14> │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9da50 <__cxa_atexit@plt+0x919f0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r4, lsr r3 │ │ │ │ - strheq lr, [pc, #-80] @ 9a0f4 <__cxa_atexit@plt+0x8e094> │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a160 <__cxa_atexit@plt+0x8e100> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strb r7, [r6, #8] │ │ │ │ + ldr r7, [pc, #44] @ 9da88 <__cxa_atexit@plt+0x91a28> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq sp, r0, r8, ror #16 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a198 <__cxa_atexit@plt+0x8e138> │ │ │ │ - ldr r2, [pc, #28] @ 9a1a4 <__cxa_atexit@plt+0x8e144> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r8, asr #5 │ │ │ │ - cmneq pc, r4, asr #10 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a1cc <__cxa_atexit@plt+0x8e16c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a204 <__cxa_atexit@plt+0x8e1a4> │ │ │ │ - ldr r2, [pc, #28] @ 9a210 <__cxa_atexit@plt+0x8e1b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + bcc 9daf0 <__cxa_atexit@plt+0x91a90> │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ + ldrb r1, [r5, #8] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9dad0 <__cxa_atexit@plt+0x91a70> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + strb r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #32] @ 9dafc <__cxa_atexit@plt+0x91a9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, ip, asr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r0, r8, ror #15 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a248 <__cxa_atexit@plt+0x8e1e8> │ │ │ │ - ldr r2, [pc, #28] @ 9a254 <__cxa_atexit@plt+0x8e1f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, r8, lsl r2 │ │ │ │ - @ instruction: 0x016fe494 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a27c <__cxa_atexit@plt+0x8e21c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a2b4 <__cxa_atexit@plt+0x8e254> │ │ │ │ - ldr r2, [pc, #28] @ 9a2c0 <__cxa_atexit@plt+0x8e260> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc 9db78 <__cxa_atexit@plt+0x91b18> │ │ │ │ + ldr r2, [pc, #96] @ 9db88 <__cxa_atexit@plt+0x91b28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 9db8c <__cxa_atexit@plt+0x91b2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ 9db90 <__cxa_atexit@plt+0x91b30> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r1, ip, lsr #3 │ │ │ │ - cmneq pc, r4, lsr #11 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - b 99c38 <__cxa_atexit@plt+0x8dbd8> │ │ │ │ - smceq 65108 @ 0xfe54 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a304 <__cxa_atexit@plt+0x8e2a4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r0, asr #10 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9a334 <__cxa_atexit@plt+0x8e2d4> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9a338 <__cxa_atexit@plt+0x8e2d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r1, ip, lsr lr │ │ │ │ - strdeq lr, [pc, #-76] @ 9a2f8 <__cxa_atexit@plt+0x8e298> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9a368 <__cxa_atexit@plt+0x8e308> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9a36c <__cxa_atexit@plt+0x8e30c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r1, r8, lsl #28 │ │ │ │ - cmneq pc, r8, asr #9 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9a39c <__cxa_atexit@plt+0x8e33c> │ │ │ │ - ldr r2, [pc, #24] @ 9a3a0 <__cxa_atexit@plt+0x8e340> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + cmneq pc, r0, lsr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9dbe4 <__cxa_atexit@plt+0x91b84> │ │ │ │ + ldr r2, [pc, #56] @ 9dbf0 <__cxa_atexit@plt+0x91b90> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9dbd8 <__cxa_atexit@plt+0x91b78> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9dbfc <__cxa_atexit@plt+0x91b9c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #132] @ 9dc88 <__cxa_atexit@plt+0x91c28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq lr, [pc, #-40] @ 9a380 <__cxa_atexit@plt+0x8e320> │ │ │ │ - cmneq pc, r4, lsl #9 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9a3c4 <__cxa_atexit@plt+0x8e364> │ │ │ │ - mov r8, r7 │ │ │ │ + strb r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9dc70 <__cxa_atexit@plt+0x91c10> │ │ │ │ + ldr r3, [pc, #104] @ 9dc8c <__cxa_atexit@plt+0x91c2c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r0, asr r4 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9a40c <__cxa_atexit@plt+0x8e3ac> │ │ │ │ - ldr r2, [pc, #44] @ 9a41c <__cxa_atexit@plt+0x8e3bc> │ │ │ │ - ldr r7, [pc, #44] @ 9a420 <__cxa_atexit@plt+0x8e3c0> │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r0, [pc, #32] @ 9a424 <__cxa_atexit@plt+0x8e3c4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 9a4d0 <__cxa_atexit@plt+0x8e470> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r0, ror #5 │ │ │ │ - ldrdeq lr, [pc, #-44] @ 9a400 <__cxa_atexit@plt+0x8e3a0> │ │ │ │ - cmneq pc, r0, ror #7 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9a464 <__cxa_atexit@plt+0x8e404> │ │ │ │ - ldr r0, [pc, #36] @ 9a478 <__cxa_atexit@plt+0x8e418> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9a47c <__cxa_atexit@plt+0x8e41c> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9dc70 <__cxa_atexit@plt+0x91c10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9dc78 <__cxa_atexit@plt+0x91c18> │ │ │ │ + ldr r1, [pc, #68] @ 9dc90 <__cxa_atexit@plt+0x91c30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + add r2, r0, r2 │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r1, r0, asr r0 │ │ │ │ - smceq 65080 @ 0xfe38 │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - ldmib r5, {r8, sl} │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, sl │ │ │ │ - ldr r9, [r5, #20] │ │ │ │ - bl b394 │ │ │ │ - add r0, sl, fp │ │ │ │ - add r1, r9, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b394 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - str r7, [r5, #20] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 9a4d0 <__cxa_atexit@plt+0x8e470> │ │ │ │ - mov sl, r5 │ │ │ │ - mov r1, r8 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - ldr r9, [sl, #12]! │ │ │ │ - cmp fp, r9 │ │ │ │ - bne 9a504 <__cxa_atexit@plt+0x8e4a4> │ │ │ │ - ldr r5, [pc, #160] @ 9a594 <__cxa_atexit@plt+0x8e534> │ │ │ │ - mov fp, r1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [sl] │ │ │ │ - mov r5, sl │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - ldr r2, [fp, #4] │ │ │ │ - ldr r3, [r9, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 9a544 <__cxa_atexit@plt+0x8e4e4> │ │ │ │ - str r1, [sp, #4] │ │ │ │ - add r0, fp, #8 │ │ │ │ - add r1, r9, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 9a55c <__cxa_atexit@plt+0x8e4fc> │ │ │ │ - ldr r3, [pc, #88] @ 9a58c <__cxa_atexit@plt+0x8e52c> │ │ │ │ - mov r8, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r3, [pc, #68] @ 9a590 <__cxa_atexit@plt+0x8e530> │ │ │ │ - mov r8, fp │ │ │ │ - mov fp, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - mov r9, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 9a57c <__cxa_atexit@plt+0x8e51c> │ │ │ │ - ldr r3, [pc, #40] @ 9a598 <__cxa_atexit@plt+0x8e538> │ │ │ │ - mov r8, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b e46f8 <__cxa_atexit@plt+0xd8698> │ │ │ │ - ldr r5, [pc, #4] @ 9a588 <__cxa_atexit@plt+0x8e528> │ │ │ │ - add r5, pc, r5 │ │ │ │ - b 9a4f8 <__cxa_atexit@plt+0x8e498> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0x0180d7b8 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a5d0 <__cxa_atexit@plt+0x8e570> │ │ │ │ - ldr r2, [pc, #28] @ 9a5dc <__cxa_atexit@plt+0x8e57c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01810e90 │ │ │ │ - cmneq pc, ip, lsl #2 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a604 <__cxa_atexit@plt+0x8e5a4> │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #104] @ 9dd0c <__cxa_atexit@plt+0x91cac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9dcf4 <__cxa_atexit@plt+0x91c94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a63c <__cxa_atexit@plt+0x8e5dc> │ │ │ │ - ldr r2, [pc, #28] @ 9a648 <__cxa_atexit@plt+0x8e5e8> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9dcfc <__cxa_atexit@plt+0x91c9c> │ │ │ │ + ldr r2, [pc, #68] @ 9dd10 <__cxa_atexit@plt+0x91cb0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r4, lsr #28 │ │ │ │ - cmneq pc, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a670 <__cxa_atexit@plt+0x8e610> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq sp, r0, r8, lsr r7 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a6a8 <__cxa_atexit@plt+0x8e648> │ │ │ │ - ldr r2, [pc, #28] @ 9a6b4 <__cxa_atexit@plt+0x8e654> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01810db8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9a6ec <__cxa_atexit@plt+0x8e68c> │ │ │ │ - ldr r2, [pc, #28] @ 9a6f8 <__cxa_atexit@plt+0x8e698> │ │ │ │ + bcc 9dd5c <__cxa_atexit@plt+0x91cfc> │ │ │ │ + ldr r2, [pc, #48] @ 9dd68 <__cxa_atexit@plt+0x91d08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r4, ror sp │ │ │ │ - strdeq sp, [pc, #-240] @ 9a614 <__cxa_atexit@plt+0x8e5b4> │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9a720 <__cxa_atexit@plt+0x8e6c0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r0, ip, asr #13 │ │ │ │ + cmneq pc, ip, lsr r6 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9a758 <__cxa_atexit@plt+0x8e6f8> │ │ │ │ - ldr r2, [pc, #28] @ 9a764 <__cxa_atexit@plt+0x8e704> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r8, lsl #26 │ │ │ │ - cmneq pc, r0, lsl #1 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 9a79c <__cxa_atexit@plt+0x8e73c> │ │ │ │ - ldr r2, [pc, #32] @ 9a7a0 <__cxa_atexit@plt+0x8e740> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r2, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, ip, ror #17 │ │ │ │ - cmneq pc, r4, lsr r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, fp │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 9a7c4 <__cxa_atexit@plt+0x8e764> │ │ │ │ - mov r3, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9a848 <__cxa_atexit@plt+0x8e7e8> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r7, [r9], #-4 │ │ │ │ - ldr lr, [pc, #288] @ 9a90c <__cxa_atexit@plt+0x8e8ac> │ │ │ │ - ldr r8, [pc, #288] @ 9a910 <__cxa_atexit@plt+0x8e8b0> │ │ │ │ - sub r0, r7, #1 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9de74 <__cxa_atexit@plt+0x91e14> │ │ │ │ + mov ip, r6 │ │ │ │ + ldrb r2, [r8, #3] │ │ │ │ + ldrb r1, [r9, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 9ddb4 <__cxa_atexit@plt+0x91d54> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr lr, [pc, #240] @ 9deac <__cxa_atexit@plt+0x91e4c> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r7, r2 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9a86c <__cxa_atexit@plt+0x8e80c> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - str lr, [r9] │ │ │ │ - str r7, [r3] │ │ │ │ - beq 9a8bc <__cxa_atexit@plt+0x8e85c> │ │ │ │ - ldrb r1, [r2, #3] │ │ │ │ - cmp r1, #47 @ 0x2f │ │ │ │ - beq 9a8cc <__cxa_atexit@plt+0x8e86c> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq 9a8f4 <__cxa_atexit@plt+0x8e894> │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - sub r0, r0, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 9a7fc <__cxa_atexit@plt+0x8e79c> │ │ │ │ - ldr r3, [pc, #196] @ 9a914 <__cxa_atexit@plt+0x8e8b4> │ │ │ │ - ldr r2, [pc, #196] @ 9a918 <__cxa_atexit@plt+0x8e8b8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #176] @ 9a924 <__cxa_atexit@plt+0x8e8c4> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq 9a8fc <__cxa_atexit@plt+0x8e89c> │ │ │ │ - ldr r7, [pc, #160] @ 9a928 <__cxa_atexit@plt+0x8e8c8> │ │ │ │ - ldr r3, [pc, #160] @ 9a92c <__cxa_atexit@plt+0x8e8cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #152] @ 9a930 <__cxa_atexit@plt+0x8e8d0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - addeq r1, r3, #2 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 9a91c <__cxa_atexit@plt+0x8e8bc> │ │ │ │ - ldr r3, [pc, #72] @ 9a920 <__cxa_atexit@plt+0x8e8c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r0, lsr #4 │ │ │ │ - andeq r0, r0, r0, ror #3 │ │ │ │ - strdeq r0, [r1, r0] │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - orreq r0, r1, r4, ror r8 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r0, r8, lsr #3 │ │ │ │ - orreq r0, r1, r0, asr #17 │ │ │ │ - @ instruction: 0x018108b0 │ │ │ │ - cmneq pc, r4, lsr #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9a978 <__cxa_atexit@plt+0x8e918> │ │ │ │ - ldr r2, [pc, #48] @ 9a97c <__cxa_atexit@plt+0x8e91c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrb r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ 9a980 <__cxa_atexit@plt+0x8e920> │ │ │ │ - cmp r1, #47 @ 0x2f │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - add r0, r0, #1 │ │ │ │ - addeq r0, r2, #2 │ │ │ │ - str r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - orreq r0, r1, r0, lsl #16 │ │ │ │ - orreq r0, r1, r8, ror #15 │ │ │ │ - cmneq pc, r4, asr lr @ │ │ │ │ - andeq r0, r0, r6, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 9a9c0 <__cxa_atexit@plt+0x8e960> │ │ │ │ - ldr r3, [pc, #100] @ 9aa08 <__cxa_atexit@plt+0x8e9a8> │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + strb r1, [r6, #17] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #204] @ 9deb0 <__cxa_atexit@plt+0x91e50> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r1, [pc, #192] @ 9deb4 <__cxa_atexit@plt+0x91e54> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #176] @ 9deb8 <__cxa_atexit@plt+0x91e58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + add r2, r6, #92 @ 0x5c │ │ │ │ + sub r1, r3, #18 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9de90 <__cxa_atexit@plt+0x91e30> │ │ │ │ + ldr r6, [pc, #144] @ 9dec0 <__cxa_atexit@plt+0x91e60> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #140] @ 9dec4 <__cxa_atexit@plt+0x91e64> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r3, [pc, #92] @ 9aa0c <__cxa_atexit@plt+0x8e9ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #60] @ 9aa04 <__cxa_atexit@plt+0x8e9a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r3, #4]! │ │ │ │ + ldr lr, [pc, #136] @ 9dec8 <__cxa_atexit@plt+0x91e68> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r6, [ip, #60]! @ 0x3c │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [ip, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r7, [ip, #12] │ │ │ │ + add r9, ip, #16 │ │ │ │ + stm r9, {r1, r3, r8, ip} │ │ │ │ + str r6, [ip, #32] │ │ │ │ + str r0, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #64] @ 9debc <__cxa_atexit@plt+0x91e5c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - sub r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9a9f8 <__cxa_atexit@plt+0x8e998> │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b 9a7c4 <__cxa_atexit@plt+0x8e764> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r0, r1, r0, lsr #15 │ │ │ │ - cmneq pc, r8, asr #27 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, fp │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 9a7c4 <__cxa_atexit@plt+0x8e764> │ │ │ │ - @ instruction: 0x016fdd9c │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9aa4c <__cxa_atexit@plt+0x8e9ec> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, ror #26 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9aa7c <__cxa_atexit@plt+0x8ea1c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9aa80 <__cxa_atexit@plt+0x8ea20> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r0, [r1, r4] │ │ │ │ - cmneq pc, r4, lsr #26 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9aab0 <__cxa_atexit@plt+0x8ea50> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9aab4 <__cxa_atexit@plt+0x8ea54> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r1, r0, asr #13 │ │ │ │ - strdeq sp, [pc, #-192] @ 9aa00 <__cxa_atexit@plt+0x8e9a0> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9aaf4 <__cxa_atexit@plt+0x8ea94> │ │ │ │ - ldr r3, [pc, #48] @ 9ab0c <__cxa_atexit@plt+0x8eaac> │ │ │ │ - ldr r2, [pc, #48] @ 9ab10 <__cxa_atexit@plt+0x8eab0> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff798 │ │ │ │ + @ instruction: 0xfffff838 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + smceq 63824 @ 0xf950 │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + cmneq pc, r0, lsr #11 │ │ │ │ + cmneq pc, r4, lsl r5 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9df24 <__cxa_atexit@plt+0x91ec4> │ │ │ │ + ldr r3, [pc, #68] @ 9df34 <__cxa_atexit@plt+0x91ed4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - ldr r3, [pc, #12] @ 9ab08 <__cxa_atexit@plt+0x8eaa8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r0, lsl #23 │ │ │ │ - cmneq pc, r4, lsl #25 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9ab34 <__cxa_atexit@plt+0x8ead4> │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9df14 <__cxa_atexit@plt+0x91eb4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r0, asr ip @ │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9ab80 <__cxa_atexit@plt+0x8eb20> │ │ │ │ - ldr r3, [pc, #36] @ 9ab8c <__cxa_atexit@plt+0x8eb2c> │ │ │ │ - ldr r7, [pc, #36] @ 9ab90 <__cxa_atexit@plt+0x8eb30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #28] @ 9ab94 <__cxa_atexit@plt+0x8eb34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + b 9dd7c <__cxa_atexit@plt+0x91d1c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 9aca4 <__cxa_atexit@plt+0x8ec44> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq pc, ip, ror #22 │ │ │ │ - cmneq pc, r8, ror #22 │ │ │ │ - strdeq sp, [pc, #-176] @ 9aaf0 <__cxa_atexit@plt+0x8ea90> │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r5, #4]! │ │ │ │ - str r2, [r5, #12] │ │ │ │ - and r2, r1, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9abe0 <__cxa_atexit@plt+0x8eb80> │ │ │ │ - ldr r3, [pc, #36] @ 9abec <__cxa_atexit@plt+0x8eb8c> │ │ │ │ - ldr r7, [pc, #36] @ 9abf0 <__cxa_atexit@plt+0x8eb90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #28] @ 9abf4 <__cxa_atexit@plt+0x8eb94> │ │ │ │ + ldr r7, [pc, #12] @ 9df38 <__cxa_atexit@plt+0x91ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - add r5, r3, #8 │ │ │ │ - mov r8, fp │ │ │ │ - b 9aca4 <__cxa_atexit@plt+0x8ec44> │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, ip, lsl #22 │ │ │ │ - cmneq pc, r8, lsl #22 │ │ │ │ - cmneq pc, r0, lsl #23 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9ac34 <__cxa_atexit@plt+0x8ebd4> │ │ │ │ - ldr r0, [pc, #36] @ 9ac48 <__cxa_atexit@plt+0x8ebe8> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9ac4c <__cxa_atexit@plt+0x8ebec> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r0, r1, r0, lsl #17 │ │ │ │ - cmneq pc, r8, lsl fp @ │ │ │ │ - andeq r0, r0, r7, rrx │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, r8, asr #9 │ │ │ │ + cmneq pc, r8, lsr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, fp │ │ │ │ - mov r2, r9 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ - bl b394 │ │ │ │ - add r0, r9, fp │ │ │ │ - add r1, sl, #8 │ │ │ │ - mov r2, r8 │ │ │ │ - bl b394 │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 9aca4 <__cxa_atexit@plt+0x8ec44> │ │ │ │ - mov r0, r8 │ │ │ │ - mov sl, r5 │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldmib r5, {r3, r9} │ │ │ │ - ldr fp, [r5, #12]! │ │ │ │ - cmp r3, fp │ │ │ │ - bne 9acf0 <__cxa_atexit@plt+0x8ec90> │ │ │ │ - cmp r9, fp │ │ │ │ - bne 9ad24 <__cxa_atexit@plt+0x8ecc4> │ │ │ │ - ldr r5, [pc, #280] @ 9ade8 <__cxa_atexit@plt+0x8ed88> │ │ │ │ - ldr r7, [pc, #280] @ 9adec <__cxa_atexit@plt+0x8ed8c> │ │ │ │ - mov fp, r0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [sl, #-4]! │ │ │ │ - ldr r1, [pc, #268] @ 9adf0 <__cxa_atexit@plt+0x8ed90> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9dd7c <__cxa_atexit@plt+0x91d1c> │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9dff4 <__cxa_atexit@plt+0x91f94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9dffc <__cxa_atexit@plt+0x91f9c> │ │ │ │ + ldr r1, [pc, #128] @ 9e010 <__cxa_atexit@plt+0x91fb0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bx r1 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [fp, #4] │ │ │ │ - cmp r2, r1 │ │ │ │ - bne 9ad60 <__cxa_atexit@plt+0x8ed00> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 9ad78 <__cxa_atexit@plt+0x8ed18> │ │ │ │ - ldr r3, [pc, #212] @ 9adf4 <__cxa_atexit@plt+0x8ed94> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9ad54 <__cxa_atexit@plt+0x8ecf4> │ │ │ │ - ldr r2, [r9, #4] │ │ │ │ - ldr r3, [fp, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne 9ad6c <__cxa_atexit@plt+0x8ed0c> │ │ │ │ - str r0, [sp, #4] │ │ │ │ - add r0, r9, #8 │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl 9ad94 <__cxa_atexit@plt+0x8ed34> │ │ │ │ - ldr r3, [pc, #140] @ 9ade0 <__cxa_atexit@plt+0x8ed80> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r3, [r5] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - ldr r3, [pc, #144] @ 9adf8 <__cxa_atexit@plt+0x8ed98> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9ad88 <__cxa_atexit@plt+0x8ed28> │ │ │ │ - ldr r3, [pc, #112] @ 9ade4 <__cxa_atexit@plt+0x8ed84> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9ad88 <__cxa_atexit@plt+0x8ed28> │ │ │ │ - ldr r0, [sp, #4] │ │ │ │ - beq 9acc0 <__cxa_atexit@plt+0x8ec60> │ │ │ │ - ldr r3, [pc, #72] @ 9add0 <__cxa_atexit@plt+0x8ed70> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov fp, r0 │ │ │ │ - str r3, [r5] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - beq 9adac <__cxa_atexit@plt+0x8ed4c> │ │ │ │ - ldr r3, [pc, #88] @ 9adfc <__cxa_atexit@plt+0x8ed9c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - ldr r5, [pc, #32] @ 9add4 <__cxa_atexit@plt+0x8ed74> │ │ │ │ - ldr r7, [pc, #32] @ 9add8 <__cxa_atexit@plt+0x8ed78> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [sl, #-4]! │ │ │ │ - ldr r0, [pc, #24] @ 9addc <__cxa_atexit@plt+0x8ed7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldrsh r0, [r7, #18] │ │ │ │ + ldrsh r2, [r7, #16] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + cmp r2, r0 │ │ │ │ + ble 9dfc0 <__cxa_atexit@plt+0x91f60> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ 9e01c <__cxa_atexit@plt+0x91fbc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + b 9dfd0 <__cxa_atexit@plt+0x91f70> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ 9e014 <__cxa_atexit@plt+0x91fb4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + strh r0, [r3, #8] │ │ │ │ + ldr r0, [pc, #60] @ 9e018 <__cxa_atexit@plt+0x91fb8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9e004 <__cxa_atexit@plt+0x91fa4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #5 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - cmneq pc, ip, ror #15 │ │ │ │ - cmneq pc, r4, ror #15 │ │ │ │ - andeq r0, r0, r8, ror #3 │ │ │ │ - andeq r0, r0, r4, lsl #3 │ │ │ │ - @ instruction: 0x000001b8 │ │ │ │ - cmneq pc, ip, asr #17 │ │ │ │ - cmneq pc, r4, asr #17 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r8, asr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ae34 <__cxa_atexit@plt+0x8edd4> │ │ │ │ - ldr r2, [pc, #28] @ 9ae40 <__cxa_atexit@plt+0x8ede0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, ip, lsr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ae78 <__cxa_atexit@plt+0x8ee18> │ │ │ │ - ldr r2, [pc, #28] @ 9ae84 <__cxa_atexit@plt+0x8ee24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r8, ror #11 │ │ │ │ - cmneq pc, r4, ror #16 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9aeac <__cxa_atexit@plt+0x8ee4c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + orreq sp, r0, ip, lsr #3 │ │ │ │ + ldrdeq sp, [r0, r4] │ │ │ │ + orreq sp, r0, r0, lsr #8 │ │ │ │ + orreq sp, r0, r8, ror #5 │ │ │ │ + cmneq pc, ip, lsl #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9e0d0 <__cxa_atexit@plt+0x92070> │ │ │ │ + ldr r3, [pc, #172] @ 9e0ec <__cxa_atexit@plt+0x9208c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9aee4 <__cxa_atexit@plt+0x8ee84> │ │ │ │ - ldr r2, [pc, #28] @ 9aef0 <__cxa_atexit@plt+0x8ee90> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #164] @ 9e0f0 <__cxa_atexit@plt+0x92090> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e0c4 <__cxa_atexit@plt+0x92064> │ │ │ │ + ldr r3, [pc, #140] @ 9e0f4 <__cxa_atexit@plt+0x92094> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e0c4 <__cxa_atexit@plt+0x92064> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e0d8 <__cxa_atexit@plt+0x92078> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #16 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #76] @ 9e0f8 <__cxa_atexit@plt+0x92098> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, ip, ror r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9af28 <__cxa_atexit@plt+0x8eec8> │ │ │ │ - ldr r2, [pc, #28] @ 9af34 <__cxa_atexit@plt+0x8eed4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r8, lsr r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9af6c <__cxa_atexit@plt+0x8ef0c> │ │ │ │ - ldr r2, [pc, #28] @ 9af78 <__cxa_atexit@plt+0x8ef18> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r1, r4] │ │ │ │ - smceq 64880 @ 0xfd70 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + strdeq sp, [r0, r0] │ │ │ │ + andeq r0, r0, ip, lsr #2 │ │ │ │ + orreq sp, r0, r0, asr r3 │ │ │ │ + strheq r9, [pc, #-32] @ 9e0e4 <__cxa_atexit@plt+0x92084> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9afa0 <__cxa_atexit@plt+0x8ef40> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [pc, #116] @ 9e184 <__cxa_atexit@plt+0x92124> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #16]! │ │ │ │ - ldr r8, [r5, #-12] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e16c <__cxa_atexit@plt+0x9210c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9afd8 <__cxa_atexit@plt+0x8ef78> │ │ │ │ - ldr r2, [pc, #28] @ 9afe4 <__cxa_atexit@plt+0x8ef84> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e174 <__cxa_atexit@plt+0x92114> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #16 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #52] @ 9e188 <__cxa_atexit@plt+0x92128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r8, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b01c <__cxa_atexit@plt+0x8efbc> │ │ │ │ - ldr r2, [pc, #28] @ 9b028 <__cxa_atexit@plt+0x8efc8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r4, asr #8 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + orreq sp, r0, r8, lsr #5 │ │ │ │ + cmneq pc, r0, lsr #4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b060 <__cxa_atexit@plt+0x8f000> │ │ │ │ - ldr r2, [pc, #28] @ 9b06c <__cxa_atexit@plt+0x8f00c> │ │ │ │ + bcc 9e1e4 <__cxa_atexit@plt+0x92184> │ │ │ │ + ldrh r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + lsl r7, r7, #16 │ │ │ │ + clz r7, r7 │ │ │ │ + mov r2, #255 @ 0xff │ │ │ │ + orr r2, r2, #65280 @ 0xff00 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #32] @ 9e1f0 <__cxa_atexit@plt+0x92190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r1, r0, lsl #8 │ │ │ │ - cmneq pc, r8, ror #13 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, #1 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9b094 <__cxa_atexit@plt+0x8f034> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sp, r0, ip, lsr #4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - mov fp, r8 │ │ │ │ - and r5, r2, #3 │ │ │ │ - cmp r5, #2 │ │ │ │ - bne 9b11c <__cxa_atexit@plt+0x8f0bc> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r8, [pc, #268] @ 9b1c4 <__cxa_atexit@plt+0x8f164> │ │ │ │ - ldr lr, [pc, #268] @ 9b1c8 <__cxa_atexit@plt+0x8f168> │ │ │ │ - sub r1, r7, #1 │ │ │ │ - sub r5, r3, #4 │ │ │ │ - add r8, pc, r8 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9e288 <__cxa_atexit@plt+0x92228> │ │ │ │ + ldr r2, [pc, #152] @ 9e2ac <__cxa_atexit@plt+0x9224c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e294 <__cxa_atexit@plt+0x92234> │ │ │ │ + ldr r9, [pc, #116] @ 9e2b0 <__cxa_atexit@plt+0x92250> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 9e2b4 <__cxa_atexit@plt+0x92254> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ 9e2b8 <__cxa_atexit@plt+0x92258> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq 9b144 <__cxa_atexit@plt+0x8f0e4> │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - beq 9b174 <__cxa_atexit@plt+0x8f114> │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ - cmp r0, #47 @ 0x2f │ │ │ │ - beq 9b180 <__cxa_atexit@plt+0x8f120> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - beq 9b198 <__cxa_atexit@plt+0x8f138> │ │ │ │ - str r1, [r3, #4] │ │ │ │ - sub r1, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - str r7, [r3, #12] │ │ │ │ - beq 9b0cc <__cxa_atexit@plt+0x8f06c> │ │ │ │ - ldr r5, [pc, #168] @ 9b1cc <__cxa_atexit@plt+0x8f16c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #-4]! │ │ │ │ - ldr r5, [pc, #160] @ 9b1d0 <__cxa_atexit@plt+0x8f170> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3, #16] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r7, [pc, #140] @ 9b1d8 <__cxa_atexit@plt+0x8f178> │ │ │ │ - tst r2, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 9b174 <__cxa_atexit@plt+0x8f114> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - ldrb r7, [r2, #3] │ │ │ │ - cmp r7, #47 @ 0x2f │ │ │ │ - bne 9b1a0 <__cxa_atexit@plt+0x8f140> │ │ │ │ - ldr r7, [pc, #108] @ 9b1dc <__cxa_atexit@plt+0x8f17c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 9b1b8 <__cxa_atexit@plt+0x8f158> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 9b1d4 <__cxa_atexit@plt+0x8f174> │ │ │ │ - ldr r8, [r3, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - mov r7, r2 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq ip, r0, r8, lsr #30 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strheq r9, [pc, #-24] @ 9e2a8 <__cxa_atexit@plt+0x92248> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9e360 <__cxa_atexit@plt+0x92300> │ │ │ │ + ldr lr, [pc, #140] @ 9e36c <__cxa_atexit@plt+0x9230c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e354 <__cxa_atexit@plt+0x922f4> │ │ │ │ + ldr r2, [pc, #96] @ 9e370 <__cxa_atexit@plt+0x92310> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + strh r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e34c <__cxa_atexit@plt+0x922ec> │ │ │ │ + ldr r2, [pc, #68] @ 9e374 <__cxa_atexit@plt+0x92314> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + strh r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e34c <__cxa_atexit@plt+0x922ec> │ │ │ │ + b 9e414 <__cxa_atexit@plt+0x923b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 9b1e0 <__cxa_atexit@plt+0x8f180> │ │ │ │ - ldr r1, [pc, #56] @ 9b1e4 <__cxa_atexit@plt+0x8f184> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r2 │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r0, r8, lsl r4 │ │ │ │ - andeq r0, r0, r0, ror #7 │ │ │ │ - orreq r0, r1, r8, lsl r0 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, asr r3 │ │ │ │ - strexeq pc, r8, [r0] @ │ │ │ │ - smceq 64848 @ 0xfd50 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 9b20c <__cxa_atexit@plt+0x8f1ac> │ │ │ │ - ldr r3, [pc, #48] @ 9b238 <__cxa_atexit@plt+0x8f1d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9b224 <__cxa_atexit@plt+0x8f1c4> │ │ │ │ - ldr r3, [pc, #28] @ 9b230 <__cxa_atexit@plt+0x8f1d0> │ │ │ │ - ldr r2, [pc, #28] @ 9b234 <__cxa_atexit@plt+0x8f1d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - andeq r0, r0, ip, ror #5 │ │ │ │ - orreq pc, r0, ip, lsr #30 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, ip, lsl r5 @ │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrb r3, [r7, #3] │ │ │ │ - cmp r3, #47 @ 0x2f │ │ │ │ - bne 9b268 <__cxa_atexit@plt+0x8f208> │ │ │ │ - ldr r3, [pc, #80] @ 9b2ac <__cxa_atexit@plt+0x8f24c> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 9e3cc <__cxa_atexit@plt+0x9236c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b ee2dc <__cxa_atexit@plt+0xe227c> │ │ │ │ - ldr r3, [pc, #56] @ 9b2a8 <__cxa_atexit@plt+0x8f248> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e3c4 <__cxa_atexit@plt+0x92364> │ │ │ │ + ldr r3, [pc, #40] @ 9e3d0 <__cxa_atexit@plt+0x92370> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r2, #1 │ │ │ │ + strh r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq 9b2a0 <__cxa_atexit@plt+0x8f240> │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, fp │ │ │ │ - b 9b094 <__cxa_atexit@plt+0x8f034> │ │ │ │ + beq 9e3c4 <__cxa_atexit@plt+0x92364> │ │ │ │ + b 9e414 <__cxa_atexit@plt+0x923b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror #4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x016fd498 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9b2d0 <__cxa_atexit@plt+0x8f270> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r4, ror #8 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b300 <__cxa_atexit@plt+0x8f2a0> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9b304 <__cxa_atexit@plt+0x8f2a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r0, r0, ror lr @ │ │ │ │ - cmneq pc, r0, lsr #8 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b334 <__cxa_atexit@plt+0x8f2d4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9b338 <__cxa_atexit@plt+0x8f2d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r0, ip, lsr lr @ │ │ │ │ - cmneq pc, ip, ror #7 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b368 <__cxa_atexit@plt+0x8f308> │ │ │ │ - ldr r2, [pc, #24] @ 9b36c <__cxa_atexit@plt+0x8f30c> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, ip, lsl #6 │ │ │ │ - cmneq pc, r8, lsr #7 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9b390 <__cxa_atexit@plt+0x8f330> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 64820 @ 0xfd34 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 9b3c8 <__cxa_atexit@plt+0x8f368> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #28] @ 9b3cc <__cxa_atexit@plt+0x8f36c> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9e408 <__cxa_atexit@plt+0x923a8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r0, [pc, #16] @ 9b3d0 <__cxa_atexit@plt+0x8f370> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r4, lsr #6 │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ - cmneq pc, r4, lsr #6 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - adds r7, r2, r1 │ │ │ │ - bmi 9b414 <__cxa_atexit@plt+0x8f3b4> │ │ │ │ - ldr r0, [pc, #40] @ 9b428 <__cxa_atexit@plt+0x8f3c8> │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9b42c <__cxa_atexit@plt+0x8f3cc> │ │ │ │ - add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e400 <__cxa_atexit@plt+0x923a0> │ │ │ │ + b 9e414 <__cxa_atexit@plt+0x923b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r0, r1, r0, lsr #1 │ │ │ │ - strheq sp, [pc, #-44] @ 9b40c <__cxa_atexit@plt+0x8f3ac> │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stm sp, {r6, fp} │ │ │ │ - ldr fp, [r5, #20]! │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm sl, {r6, r8, sl} │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, sl │ │ │ │ - bl b394 │ │ │ │ - add r0, sl, r9 │ │ │ │ - add r1, fp, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - bl b394 │ │ │ │ - ldr r6, [pc, #20] @ 9b490 <__cxa_atexit@plt+0x8f430> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b4c8 <__cxa_atexit@plt+0x8f468> │ │ │ │ - ldr r2, [pc, #28] @ 9b4d4 <__cxa_atexit@plt+0x8f474> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strexeq pc, r8, [r0] @ │ │ │ │ - cmneq pc, r0, lsl #5 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 9b094 <__cxa_atexit@plt+0x8f034> │ │ │ │ - cmneq pc, ip, asr #4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9b51c <__cxa_atexit@plt+0x8f4bc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 98438 <__cxa_atexit@plt+0x8c3d8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, lsl r2 @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b54c <__cxa_atexit@plt+0x8f4ec> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9b550 <__cxa_atexit@plt+0x8f4f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 8abd4 <__cxa_atexit@plt+0x7eb74> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq pc, r0, r4, lsr #24 │ │ │ │ - ldrdeq sp, [pc, #-20] @ 9b548 <__cxa_atexit@plt+0x8f4e8> │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b580 <__cxa_atexit@plt+0x8f520> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9b584 <__cxa_atexit@plt+0x8f524> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 1377394 <__cxa_atexit@plt+0x136b334> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq pc, [r0, r0] │ │ │ │ - cmneq pc, r0, lsr #3 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9b5b4 <__cxa_atexit@plt+0x8f554> │ │ │ │ - ldr r2, [pc, #24] @ 9b5b8 <__cxa_atexit@plt+0x8f558> │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13763c0 <__cxa_atexit@plt+0x136a360> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, r0, asr #1 │ │ │ │ - cmneq pc, ip, asr r1 @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9b5dc <__cxa_atexit@plt+0x8f57c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e401c <__cxa_atexit@plt+0xd7fbc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r2, [r3, #16]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9b628 <__cxa_atexit@plt+0x8f5c8> │ │ │ │ - ldr r3, [pc, #56] @ 9b644 <__cxa_atexit@plt+0x8f5e4> │ │ │ │ - ldr r7, [pc, #56] @ 9b648 <__cxa_atexit@plt+0x8f5e8> │ │ │ │ - str r9, [r5, #16] │ │ │ │ + ldr r3, [pc, #128] @ 9e49c <__cxa_atexit@plt+0x9243c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #44] @ 9b64c <__cxa_atexit@plt+0x8f5ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #16] @ 9b640 <__cxa_atexit@plt+0x8f5e0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - mov r5, r3 │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, r4, asr #1 │ │ │ │ - cmneq pc, r0, asr #1 │ │ │ │ - cmneq pc, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e460 <__cxa_atexit@plt+0x92400> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e48c <__cxa_atexit@plt+0x9242c> │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ + ldrh r1, [r5, #4] │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + and r7, r1, r2 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9e468 <__cxa_atexit@plt+0x92408> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ - adds r7, r2, r1 │ │ │ │ - bmi 9b690 <__cxa_atexit@plt+0x8f630> │ │ │ │ - ldr r0, [pc, #40] @ 9b6a4 <__cxa_atexit@plt+0x8f644> │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9b6a8 <__cxa_atexit@plt+0x8f648> │ │ │ │ add r5, r5, #20 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq pc, r0, r4, lsr #28 │ │ │ │ - cmneq pc, r0, asr #32 │ │ │ │ - andeq r0, r0, r5, lsr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - stm sp, {r6, fp} │ │ │ │ - ldr fp, [r5, #20]! │ │ │ │ - sub sl, r5, #16 │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldm sl, {r6, r8, sl} │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, r9 │ │ │ │ - mov r2, sl │ │ │ │ - bl b394 │ │ │ │ - add r0, sl, r9 │ │ │ │ - add r1, fp, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - bl b394 │ │ │ │ - ldr r6, [pc, #20] @ 9b70c <__cxa_atexit@plt+0x8f6ac> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r9, r7 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r6, [sp] │ │ │ │ - b e6070 <__cxa_atexit@plt+0xda010> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strh r7, [r6, #8] │ │ │ │ + ldr r7, [pc, #44] @ 9e4a0 <__cxa_atexit@plt+0x92440> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq ip, r0, r8, lsl #31 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9b744 <__cxa_atexit@plt+0x8f6e4> │ │ │ │ - ldr r2, [pc, #28] @ 9b750 <__cxa_atexit@plt+0x8f6f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r0, ip, lsl sp @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b788 <__cxa_atexit@plt+0x8f728> │ │ │ │ - ldr r2, [pc, #28] @ 9b794 <__cxa_atexit@plt+0x8f734> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + bcc 9e508 <__cxa_atexit@plt+0x924a8> │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ + ldrh r1, [r5, #4] │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + and r7, r1, r2 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9e4e8 <__cxa_atexit@plt+0x92488> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + strh r7, [r3, #8] │ │ │ │ + ldr r7, [pc, #32] @ 9e514 <__cxa_atexit@plt+0x924b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq pc, [r0, r8] │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9b7b8 <__cxa_atexit@plt+0x8f758> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - cmneq pc, r8, ror #3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r0, r8, lsl #30 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9b7dc <__cxa_atexit@plt+0x8f77c> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldrdeq sp, [pc, #-28] @ 9b7c8 <__cxa_atexit@plt+0x8f768> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9b800 <__cxa_atexit@plt+0x8f7a0> │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ - strdeq sp, [pc, #-16] @ 9b7f8 <__cxa_atexit@plt+0x8f798> │ │ │ │ - strdeq sp, [pc, #-28] @ 9b7f0 <__cxa_atexit@plt+0x8f790> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9b85c <__cxa_atexit@plt+0x8f7fc> │ │ │ │ - ldr r2, [pc, #64] @ 9b864 <__cxa_atexit@plt+0x8f804> │ │ │ │ - ldr r1, [pc, #64] @ 9b868 <__cxa_atexit@plt+0x8f808> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ 9b86c <__cxa_atexit@plt+0x8f80c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 9b870 <__cxa_atexit@plt+0x8f810> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, r8, asr #3 │ │ │ │ - orreq pc, r0, r0, lsl #18 │ │ │ │ - orreq pc, r0, r8, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b8a8 <__cxa_atexit@plt+0x8f848> │ │ │ │ - ldr r2, [pc, #28] @ 9b8b4 <__cxa_atexit@plt+0x8f854> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq pc, [r0, r0] │ │ │ │ - cmneq pc, r4, asr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9b900 <__cxa_atexit@plt+0x8f8a0> │ │ │ │ - ldr r7, [pc, #52] @ 9b918 <__cxa_atexit@plt+0x8f8b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + bcc 9e590 <__cxa_atexit@plt+0x92530> │ │ │ │ + ldr r2, [pc, #96] @ 9e5a0 <__cxa_atexit@plt+0x92540> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 9e5a4 <__cxa_atexit@plt+0x92544> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ 9e5a8 <__cxa_atexit@plt+0x92548> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 9b91c <__cxa_atexit@plt+0x8f8bc> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9b920 <__cxa_atexit@plt+0x8f8c0> │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0x0180f89c │ │ │ │ - cmneq pc, r8, lsl #2 │ │ │ │ - ldrdeq sp, [pc, #-8] @ 9b924 <__cxa_atexit@plt+0x8f8c4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + @ instruction: 0xfffffd7c │ │ │ │ + strheq r8, [pc, #-228] @ 9e4cc <__cxa_atexit@plt+0x9246c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9b968 <__cxa_atexit@plt+0x8f908> │ │ │ │ - ldr r3, [pc, #48] @ 9b984 <__cxa_atexit@plt+0x8f924> │ │ │ │ - ldr r2, [pc, #48] @ 9b988 <__cxa_atexit@plt+0x8f928> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 9e5fc <__cxa_atexit@plt+0x9259c> │ │ │ │ + ldr r2, [pc, #56] @ 9e608 <__cxa_atexit@plt+0x925a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ 9b98c <__cxa_atexit@plt+0x8f92c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e5f0 <__cxa_atexit@plt+0x92590> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9e614 <__cxa_atexit@plt+0x925b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x016fd09c │ │ │ │ - cmneq pc, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #132] @ 9e6a0 <__cxa_atexit@plt+0x92640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e688 <__cxa_atexit@plt+0x92628> │ │ │ │ + ldr r3, [pc, #104] @ 9e6a4 <__cxa_atexit@plt+0x92644> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e688 <__cxa_atexit@plt+0x92628> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9e690 <__cxa_atexit@plt+0x92630> │ │ │ │ + ldr r1, [pc, #68] @ 9e6a8 <__cxa_atexit@plt+0x92648> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldrh r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + add r2, r0, r2 │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + orreq ip, r0, r4, lsr #27 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 9e724 <__cxa_atexit@plt+0x926c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9e70c <__cxa_atexit@plt+0x926ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9e714 <__cxa_atexit@plt+0x926b4> │ │ │ │ + ldr r2, [pc, #68] @ 9e728 <__cxa_atexit@plt+0x926c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq ip, r0, r4, lsr #26 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9b9c4 <__cxa_atexit@plt+0x8f964> │ │ │ │ - ldr r2, [pc, #28] @ 9b9d0 <__cxa_atexit@plt+0x8f970> │ │ │ │ + bcc 9e774 <__cxa_atexit@plt+0x92714> │ │ │ │ + ldr r2, [pc, #48] @ 9e780 <__cxa_atexit@plt+0x92720> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq pc, [r0, r4] │ │ │ │ - cmneq pc, ip, asr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0180ccb8 │ │ │ │ + cmneq pc, r4, lsr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9ba2c <__cxa_atexit@plt+0x8f9cc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9ba24 <__cxa_atexit@plt+0x8f9c4> │ │ │ │ - ldr r3, [pc, #44] @ 9ba34 <__cxa_atexit@plt+0x8f9d4> │ │ │ │ - ldr r2, [pc, #44] @ 9ba38 <__cxa_atexit@plt+0x8f9d8> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9e88c <__cxa_atexit@plt+0x9282c> │ │ │ │ + mov ip, r6 │ │ │ │ + ldrh r2, [r8, #3] │ │ │ │ + ldrh r1, [r9, #3] │ │ │ │ + cmp r2, r1 │ │ │ │ + bne 9e7cc <__cxa_atexit@plt+0x9276c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr lr, [pc, #240] @ 9e8c4 <__cxa_atexit@plt+0x92864> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + strh r1, [r6, #18] │ │ │ │ + strh r2, [r6, #16] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #204] @ 9e8c8 <__cxa_atexit@plt+0x92868> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #20]! │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r1, [pc, #192] @ 9e8cc <__cxa_atexit@plt+0x9286c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [pc, #176] @ 9e8d0 <__cxa_atexit@plt+0x92870> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str sl, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ + add r2, r6, #92 @ 0x5c │ │ │ │ + sub r1, r3, #18 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9e8a8 <__cxa_atexit@plt+0x92848> │ │ │ │ + ldr r6, [pc, #144] @ 9e8d8 <__cxa_atexit@plt+0x92878> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #140] @ 9e8dc <__cxa_atexit@plt+0x9287c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r4, lsl r0 @ │ │ │ │ - orreq pc, r0, r4, lsr #14 │ │ │ │ - strdeq ip, [pc, #-244] @ 9b950 <__cxa_atexit@plt+0x8f8f0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 9baa8 <__cxa_atexit@plt+0x8fa48> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9baa0 <__cxa_atexit@plt+0x8fa40> │ │ │ │ - ldr r7, [pc, #64] @ 9bab0 <__cxa_atexit@plt+0x8fa50> │ │ │ │ - ldr r3, [pc, #64] @ 9bab4 <__cxa_atexit@plt+0x8fa54> │ │ │ │ + ldr lr, [pc, #136] @ 9e8e0 <__cxa_atexit@plt+0x92880> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r6, [ip, #60]! @ 0x3c │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [ip, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r7, [ip, #12] │ │ │ │ + add r9, ip, #16 │ │ │ │ + stm r9, {r1, r3, r8, ip} │ │ │ │ + str r6, [ip, #32] │ │ │ │ + str r0, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #64] @ 9e8d4 <__cxa_atexit@plt+0x92874> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ 9bab8 <__cxa_atexit@plt+0x8fa58> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 9babc <__cxa_atexit@plt+0x8fa5c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, asr #31 │ │ │ │ - orreq pc, r0, r0, asr #13 │ │ │ │ - orreq pc, r0, r0, lsl r7 @ │ │ │ │ - strdeq pc, [r0, ip] │ │ │ │ - smceq 64764 @ 0xfcfc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffff78c │ │ │ │ + @ instruction: 0xfffff82c │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + cmneq pc, r4, lsl #23 │ │ │ │ + @ instruction: 0xfffff9b0 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + strheq r8, [pc, #-180] @ 9e834 <__cxa_atexit@plt+0x927d4> │ │ │ │ + cmneq pc, r8, lsr #22 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 9bae0 <__cxa_atexit@plt+0x8fa80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq pc, ip, ror #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bb04 <__cxa_atexit@plt+0x8faa4> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - smceq 64764 @ 0xfcfc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bb28 <__cxa_atexit@plt+0x8fac8> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - smceq 64752 @ 0xfcf0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bb4c <__cxa_atexit@plt+0x8faec> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - cmneq pc, r4, ror #30 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bb70 <__cxa_atexit@plt+0x8fb10> │ │ │ │ - mov r7, r9 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9e93c <__cxa_atexit@plt+0x928dc> │ │ │ │ + ldr r3, [pc, #68] @ 9e94c <__cxa_atexit@plt+0x928ec> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - cmneq pc, r8, asr pc @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9e92c <__cxa_atexit@plt+0x928cc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9e794 <__cxa_atexit@plt+0x92734> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9e950 <__cxa_atexit@plt+0x928f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrdeq r8, [pc, #-172] @ 9e8ac <__cxa_atexit@plt+0x9284c> │ │ │ │ + strheq r8, [pc, #-172] @ 9e8b0 <__cxa_atexit@plt+0x92850> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bb94 <__cxa_atexit@plt+0x8fb34> │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ - cmneq pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x016fcf98 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9e794 <__cxa_atexit@plt+0x92734> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9ea0c <__cxa_atexit@plt+0x929ac> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9ea14 <__cxa_atexit@plt+0x929b4> │ │ │ │ + ldr r1, [pc, #128] @ 9ea28 <__cxa_atexit@plt+0x929c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + cmp r0, r2 │ │ │ │ + ble 9e9d8 <__cxa_atexit@plt+0x92978> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ 9ea34 <__cxa_atexit@plt+0x929d4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + b 9e9e8 <__cxa_atexit@plt+0x92988> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ 9ea2c <__cxa_atexit@plt+0x929cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + ldr r2, [pc, #64] @ 9ea30 <__cxa_atexit@plt+0x929d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9ea1c <__cxa_atexit@plt+0x929bc> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0180c794 │ │ │ │ + @ instruction: 0x0180c8bc │ │ │ │ + orreq ip, r0, r4, lsr #16 │ │ │ │ + ldrdeq ip, [r0, r0] │ │ │ │ + smceq 63636 @ 0xf894 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9bbf0 <__cxa_atexit@plt+0x8fb90> │ │ │ │ - ldr r2, [pc, #64] @ 9bbf8 <__cxa_atexit@plt+0x8fb98> │ │ │ │ - ldr r1, [pc, #64] @ 9bbfc <__cxa_atexit@plt+0x8fb9c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ 9bc00 <__cxa_atexit@plt+0x8fba0> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi 9eadc <__cxa_atexit@plt+0x92a7c> │ │ │ │ + ldr r2, [pc, #160] @ 9eaf8 <__cxa_atexit@plt+0x92a98> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 9bc04 <__cxa_atexit@plt+0x8fba4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ 9eafc <__cxa_atexit@plt+0x92a9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ead0 <__cxa_atexit@plt+0x92a70> │ │ │ │ + ldr r2, [pc, #128] @ 9eb00 <__cxa_atexit@plt+0x92aa0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ead0 <__cxa_atexit@plt+0x92a70> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9eae4 <__cxa_atexit@plt+0x92a84> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ 9eb04 <__cxa_atexit@plt+0x92aa4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, r4, ror #30 │ │ │ │ - orreq pc, r0, ip, ror #10 │ │ │ │ - @ instruction: 0x0180f5b4 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + ldrdeq ip, [r0, r8] │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq ip, r0, r8, asr r7 │ │ │ │ + cmneq pc, r4, lsr #17 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 9eb84 <__cxa_atexit@plt+0x92b24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9eb6c <__cxa_atexit@plt+0x92b0c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9bc3c <__cxa_atexit@plt+0x8fbdc> │ │ │ │ - ldr r2, [pc, #28] @ 9bc48 <__cxa_atexit@plt+0x8fbe8> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9eb74 <__cxa_atexit@plt+0x92b14> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ 9eb88 <__cxa_atexit@plt+0x92b28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r0, ip, asr r5 @ │ │ │ │ - cmneq pc, r0, ror #29 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9bc94 <__cxa_atexit@plt+0x8fc34> │ │ │ │ - ldr r7, [pc, #52] @ 9bcac <__cxa_atexit@plt+0x8fc4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 9bcb0 <__cxa_atexit@plt+0x8fc50> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9bcb4 <__cxa_atexit@plt+0x8fc54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - orreq pc, r0, r8, lsl #10 │ │ │ │ - cmneq pc, r4, lsr #29 │ │ │ │ - smceq 64740 @ 0xfce4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9bcfc <__cxa_atexit@plt+0x8fc9c> │ │ │ │ - ldr r3, [pc, #48] @ 9bd18 <__cxa_atexit@plt+0x8fcb8> │ │ │ │ - ldr r2, [pc, #48] @ 9bd1c <__cxa_atexit@plt+0x8fcbc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ 9bd20 <__cxa_atexit@plt+0x8fcc0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r8, lsr lr @ │ │ │ │ - cmneq pc, r4, asr #28 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x0180c6bc │ │ │ │ + cmneq pc, r0, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9bd58 <__cxa_atexit@plt+0x8fcf8> │ │ │ │ - ldr r2, [pc, #28] @ 9bd64 <__cxa_atexit@plt+0x8fd04> │ │ │ │ + bcc 9ebd8 <__cxa_atexit@plt+0x92b78> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ 9ebe4 <__cxa_atexit@plt+0x92b84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r0, r0, asr #8 │ │ │ │ - cmneq pc, r8, ror #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9bdc0 <__cxa_atexit@plt+0x8fd60> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9bdb8 <__cxa_atexit@plt+0x8fd58> │ │ │ │ - ldr r3, [pc, #44] @ 9bdc8 <__cxa_atexit@plt+0x8fd68> │ │ │ │ - ldr r2, [pc, #44] @ 9bdcc <__cxa_atexit@plt+0x8fd6c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r0, ip, asr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9ec7c <__cxa_atexit@plt+0x92c1c> │ │ │ │ + ldr r2, [pc, #152] @ 9eca0 <__cxa_atexit@plt+0x92c40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9ec88 <__cxa_atexit@plt+0x92c28> │ │ │ │ + ldr r9, [pc, #116] @ 9eca4 <__cxa_atexit@plt+0x92c44> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 9eca8 <__cxa_atexit@plt+0x92c48> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ 9ecac <__cxa_atexit@plt+0x92c4c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strheq ip, [pc, #-208] @ 9bd00 <__cxa_atexit@plt+0x8fca0> │ │ │ │ - @ instruction: 0x0180f390 │ │ │ │ - @ instruction: 0x016fcd90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 9be3c <__cxa_atexit@plt+0x8fddc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9be34 <__cxa_atexit@plt+0x8fdd4> │ │ │ │ - ldr r7, [pc, #64] @ 9be44 <__cxa_atexit@plt+0x8fde4> │ │ │ │ - ldr r3, [pc, #64] @ 9be48 <__cxa_atexit@plt+0x8fde8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ 9be4c <__cxa_atexit@plt+0x8fdec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 9be50 <__cxa_atexit@plt+0x8fdf0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror #26 │ │ │ │ - orreq pc, r0, ip, lsr #6 │ │ │ │ - orreq pc, r0, ip, ror r3 @ │ │ │ │ - orreq pc, r0, r8, ror #6 │ │ │ │ - cmneq pc, r8, lsl sp @ │ │ │ │ + orreq ip, r0, r4, lsr r5 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r8, [pc, #-100] @ 9ec50 <__cxa_atexit@plt+0x92bf0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 9be74 <__cxa_atexit@plt+0x8fe14> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq pc, r8, lsl #26 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9beb8 <__cxa_atexit@plt+0x8fe58> │ │ │ │ - ldr r3, [pc, #48] @ 9bed0 <__cxa_atexit@plt+0x8fe70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9ed54 <__cxa_atexit@plt+0x92cf4> │ │ │ │ + ldr lr, [pc, #140] @ 9ed60 <__cxa_atexit@plt+0x92d00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9ed48 <__cxa_atexit@plt+0x92ce8> │ │ │ │ + ldr r2, [pc, #96] @ 9ed64 <__cxa_atexit@plt+0x92d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ed40 <__cxa_atexit@plt+0x92ce0> │ │ │ │ + ldr r2, [pc, #68] @ 9ed68 <__cxa_atexit@plt+0x92d08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ed40 <__cxa_atexit@plt+0x92ce0> │ │ │ │ + b 9ee08 <__cxa_atexit@plt+0x92da8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9bed4 <__cxa_atexit@plt+0x8fe74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, r4, lsr r5 @ │ │ │ │ - cmneq pc, r0, ror #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bef8 <__cxa_atexit@plt+0x8fe98> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - strheq ip, [pc, #-204] @ 9be34 <__cxa_atexit@plt+0x8fdd4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bf1c <__cxa_atexit@plt+0x8febc> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - strheq ip, [pc, #-192] @ 9be64 <__cxa_atexit@plt+0x8fe04> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bf40 <__cxa_atexit@plt+0x8fee0> │ │ │ │ - mov r7, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - cmneq pc, r4, lsr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bf64 <__cxa_atexit@plt+0x8ff04> │ │ │ │ - mov r7, r9 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ 9edc0 <__cxa_atexit@plt+0x92d60> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - @ instruction: 0x016fcc98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9bf88 <__cxa_atexit@plt+0x8ff28> │ │ │ │ - mov r9, r8 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9edb8 <__cxa_atexit@plt+0x92d58> │ │ │ │ + ldr r3, [pc, #40] @ 9edc4 <__cxa_atexit@plt+0x92d64> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 138bda8 <__cxa_atexit@plt+0x137fd48> │ │ │ │ - cmneq pc, ip, asr #25 │ │ │ │ - ldrdeq ip, [pc, #-200] @ 9becc <__cxa_atexit@plt+0x8fe6c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9bfe4 <__cxa_atexit@plt+0x8ff84> │ │ │ │ - ldr r2, [pc, #64] @ 9bfec <__cxa_atexit@plt+0x8ff8c> │ │ │ │ - ldr r1, [pc, #64] @ 9bff0 <__cxa_atexit@plt+0x8ff90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ 9bff4 <__cxa_atexit@plt+0x8ff94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ 9bff8 <__cxa_atexit@plt+0x8ff98> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9edb8 <__cxa_atexit@plt+0x92d58> │ │ │ │ + b 9ee08 <__cxa_atexit@plt+0x92da8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, r4, lsr #25 │ │ │ │ - orreq pc, r0, r8, ror r1 @ │ │ │ │ - orreq pc, r0, r0, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9edfc <__cxa_atexit@plt+0x92d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9edf4 <__cxa_atexit@plt+0x92d94> │ │ │ │ + b 9ee08 <__cxa_atexit@plt+0x92da8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ 9ee8c <__cxa_atexit@plt+0x92e2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ee54 <__cxa_atexit@plt+0x92df4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9ee7c <__cxa_atexit@plt+0x92e1c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9ee5c <__cxa_atexit@plt+0x92dfc> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ 9ee90 <__cxa_atexit@plt+0x92e30> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0180c3b0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9c030 <__cxa_atexit@plt+0x8ffd0> │ │ │ │ - ldr r2, [pc, #28] @ 9c03c <__cxa_atexit@plt+0x8ffdc> │ │ │ │ + bcc 9eef4 <__cxa_atexit@plt+0x92e94> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls 9eed8 <__cxa_atexit@plt+0x92e78> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ 9ef00 <__cxa_atexit@plt+0x92ea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r0, r8, ror #2 │ │ │ │ - cmneq pc, r0, lsr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r0, r4, lsr r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc 9c088 <__cxa_atexit@plt+0x90028> │ │ │ │ - ldr r7, [pc, #52] @ 9c0a0 <__cxa_atexit@plt+0x90040> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9ef7c <__cxa_atexit@plt+0x92f1c> │ │ │ │ + ldr r2, [pc, #96] @ 9ef8c <__cxa_atexit@plt+0x92f2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 9ef90 <__cxa_atexit@plt+0x92f30> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ 9ef94 <__cxa_atexit@plt+0x92f34> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 9c0a4 <__cxa_atexit@plt+0x90044> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9c0a8 <__cxa_atexit@plt+0x90048> │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - orreq pc, r0, r4, lsl r1 @ │ │ │ │ - cmneq pc, r4, ror #23 │ │ │ │ - strheq ip, [pc, #-180] @ 9c000 <__cxa_atexit@plt+0x8ffa0> │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov sl, r9 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + ldrdeq r8, [pc, #-56] @ 9ef64 <__cxa_atexit@plt+0x92f04> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9c0f0 <__cxa_atexit@plt+0x90090> │ │ │ │ - ldr r3, [pc, #48] @ 9c10c <__cxa_atexit@plt+0x900ac> │ │ │ │ - ldr r2, [pc, #48] @ 9c110 <__cxa_atexit@plt+0x900b0> │ │ │ │ - add r3, pc, r3 │ │ │ │ + bhi 9efe8 <__cxa_atexit@plt+0x92f88> │ │ │ │ + ldr r2, [pc, #56] @ 9eff4 <__cxa_atexit@plt+0x92f94> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ 9c114 <__cxa_atexit@plt+0x900b4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9efdc <__cxa_atexit@plt+0x92f7c> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9f000 <__cxa_atexit@plt+0x92fa0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smceq 64696 @ 0xfcb8 │ │ │ │ - cmneq pc, r4, lsl #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ 9f088 <__cxa_atexit@plt+0x93028> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f070 <__cxa_atexit@plt+0x93010> │ │ │ │ + ldr r3, [pc, #100] @ 9f08c <__cxa_atexit@plt+0x9302c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f070 <__cxa_atexit@plt+0x93010> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f078 <__cxa_atexit@plt+0x93018> │ │ │ │ + ldr r1, [pc, #64] @ 9f090 <__cxa_atexit@plt+0x93030> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r2, r0, r2 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x0180c3bc │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ 9f10c <__cxa_atexit@plt+0x930ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f0f4 <__cxa_atexit@plt+0x93094> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9f0fc <__cxa_atexit@plt+0x9309c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #56] @ 9f110 <__cxa_atexit@plt+0x930b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq ip, r0, r4, lsr r3 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9c14c <__cxa_atexit@plt+0x900ec> │ │ │ │ - ldr r2, [pc, #28] @ 9c158 <__cxa_atexit@plt+0x900f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + bcc 9f15c <__cxa_atexit@plt+0x930fc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ 9f168 <__cxa_atexit@plt+0x93108> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq pc, r0, ip, asr #32 │ │ │ │ - cmneq pc, r8, lsr #22 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq ip, r0, r8, asr #5 │ │ │ │ + cmneq pc, ip, lsr r2 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9c1b4 <__cxa_atexit@plt+0x90154> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9c1ac <__cxa_atexit@plt+0x9014c> │ │ │ │ - ldr r3, [pc, #44] @ 9c1bc <__cxa_atexit@plt+0x9015c> │ │ │ │ - ldr r2, [pc, #44] @ 9c1c0 <__cxa_atexit@plt+0x90160> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc 9f274 <__cxa_atexit@plt+0x93214> │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne 9f1b4 <__cxa_atexit@plt+0x93154> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr lr, [pc, #240] @ 9f2ac <__cxa_atexit@plt+0x9324c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #204] @ 9f2b0 <__cxa_atexit@plt+0x93250> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r1, [pc, #192] @ 9f2b4 <__cxa_atexit@plt+0x93254> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #176] @ 9f2b8 <__cxa_atexit@plt+0x93258> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add r2, r6, #96 @ 0x60 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc 9f290 <__cxa_atexit@plt+0x93230> │ │ │ │ + ldr r6, [pc, #144] @ 9f2c0 <__cxa_atexit@plt+0x93260> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #140] @ 9f2c4 <__cxa_atexit@plt+0x93264> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq ip, [pc, #-160] @ 9c124 <__cxa_atexit@plt+0x900c4> │ │ │ │ - strexeq lr, ip, [r0] │ │ │ │ - ldrdeq ip, [pc, #-160] @ 9c12c <__cxa_atexit@plt+0x900cc> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi 9c230 <__cxa_atexit@plt+0x901d0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9c228 <__cxa_atexit@plt+0x901c8> │ │ │ │ - ldr r7, [pc, #64] @ 9c238 <__cxa_atexit@plt+0x901d8> │ │ │ │ - ldr r3, [pc, #64] @ 9c23c <__cxa_atexit@plt+0x901dc> │ │ │ │ + ldr lr, [pc, #136] @ 9f2c8 <__cxa_atexit@plt+0x93268> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r6, [ip, #64]! @ 0x40 │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [ip, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r7, [ip, #12] │ │ │ │ + add r9, ip, #16 │ │ │ │ + stm r9, {r1, r3, r8, ip} │ │ │ │ + str r6, [ip, #32] │ │ │ │ + str r0, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #64] @ 9f2bc <__cxa_atexit@plt+0x9325c> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ 9c240 <__cxa_atexit@plt+0x901e0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 9c244 <__cxa_atexit@plt+0x901e4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsr #21 │ │ │ │ - orreq lr, r0, r8, lsr pc │ │ │ │ - orreq lr, r0, r8, lsl #31 │ │ │ │ - orreq lr, r0, r4, ror pc │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + strheq r8, [pc, #-28] @ 9f2a8 <__cxa_atexit@plt+0x93248> │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + ldrdeq r8, [pc, #-12] @ 9f2c4 <__cxa_atexit@plt+0x93264> │ │ │ │ + cmneq pc, r0, ror #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ 9c268 <__cxa_atexit@plt+0x90208> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq pc, r8, asr #20 │ │ │ │ - ldrsbeq r4, [sl, #-138] @ 0xffffff76 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r9, lsl #18 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, sl, lsr r9 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r5, ror #18 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015a4992 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldrheq r4, [sl, #-158] @ 0xffffff62 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, sl, ror #19 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r9, lsl sl │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r1, asr #20 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - cmpeq sl, r1, ror sl │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x015a4a9e │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r3, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9f324 <__cxa_atexit@plt+0x932c4> │ │ │ │ + ldr r3, [pc, #68] @ 9f334 <__cxa_atexit@plt+0x932d4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9f314 <__cxa_atexit@plt+0x932b4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9f17c <__cxa_atexit@plt+0x9311c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, ror #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9c3e0 <__cxa_atexit@plt+0x90380> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9c3d8 <__cxa_atexit@plt+0x90378> │ │ │ │ - ldr r7, [pc, #64] @ 9c3e8 <__cxa_atexit@plt+0x90388> │ │ │ │ - ldr r3, [pc, #64] @ 9c3ec <__cxa_atexit@plt+0x9038c> │ │ │ │ + ldr r7, [pc, #12] @ 9f338 <__cxa_atexit@plt+0x932d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #44] @ 9c3f0 <__cxa_atexit@plt+0x90390> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - ldr r7, [pc, #32] @ 9c3f4 <__cxa_atexit@plt+0x90394> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq lr, r0, r8, lsl #27 │ │ │ │ - orreq lr, r0, r0, lsr #27 │ │ │ │ - orreq pc, r0, r8, ror r0 @ │ │ │ │ - ldrdeq ip, [pc, #-140] @ 9c374 <__cxa_atexit@plt+0x90314> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmneq pc, r4, lsl r1 @ │ │ │ │ + strdeq r8, [pc, #-4] @ 9f340 <__cxa_atexit@plt+0x932e0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9c424 <__cxa_atexit@plt+0x903c4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 9c454 <__cxa_atexit@plt+0x903f4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9c44c <__cxa_atexit@plt+0x903ec> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9f17c <__cxa_atexit@plt+0x9311c> │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9f418 <__cxa_atexit@plt+0x933b8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9f420 <__cxa_atexit@plt+0x933c0> │ │ │ │ + ldr r1, [pc, #164] @ 9f434 <__cxa_atexit@plt+0x933d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr ip, [r7, #28] │ │ │ │ + add r9, r3, #8 │ │ │ │ + subs r1, r0, r2 │ │ │ │ + sbcs r1, ip, sl │ │ │ │ + bge 9f3e0 <__cxa_atexit@plt+0x93380> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + subs r0, r2, r0 │ │ │ │ + ldr r2, [pc, #116] @ 9f440 <__cxa_atexit@plt+0x933e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #108] @ 9f444 <__cxa_atexit@plt+0x933e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sbc r7, sl, ip │ │ │ │ + b 9f400 <__cxa_atexit@plt+0x933a0> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + subs r0, r0, r2 │ │ │ │ + ldr r2, [pc, #72] @ 9f438 <__cxa_atexit@plt+0x933d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #64] @ 9f43c <__cxa_atexit@plt+0x933dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sbc r7, ip, sl │ │ │ │ + stm r9, {r0, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9f428 <__cxa_atexit@plt+0x933c8> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - smceq 64652 @ 0xfc8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 1122ba0 <__cxa_atexit@plt+0x1116b40> │ │ │ │ - cmneq pc, ip, lsr #17 │ │ │ │ + orreq fp, r0, ip, lsr #27 │ │ │ │ + orreq fp, r0, r8, ror #31 │ │ │ │ + orreq fp, r0, r4, lsr #29 │ │ │ │ + orreq ip, r0, ip │ │ │ │ + orreq fp, r0, r8, asr #29 │ │ │ │ + cmneq pc, r4, ror #30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c4d0 <__cxa_atexit@plt+0x90470> │ │ │ │ - ldr r2, [pc, #52] @ 9c4d8 <__cxa_atexit@plt+0x90478> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi 9f50c <__cxa_atexit@plt+0x934ac> │ │ │ │ + ldr r3, [pc, #192] @ 9f528 <__cxa_atexit@plt+0x934c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 9c4dc <__cxa_atexit@plt+0x9047c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #184] @ 9f52c <__cxa_atexit@plt+0x934cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 9c4e0 <__cxa_atexit@plt+0x90480> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 113698 <__cxa_atexit@plt+0x107638> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f500 <__cxa_atexit@plt+0x934a0> │ │ │ │ + ldr r3, [pc, #160] @ 9f530 <__cxa_atexit@plt+0x934d0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f500 <__cxa_atexit@plt+0x934a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f514 <__cxa_atexit@plt+0x934b4> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #92] @ 9f534 <__cxa_atexit@plt+0x934d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq lr, r0, ip, lsl #25 │ │ │ │ - orreq lr, r0, r0, ror #30 │ │ │ │ - cmneq pc, r0, asr #16 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq fp, r0, r8, asr #25 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + orreq fp, r0, r0, lsl #30 │ │ │ │ + smceq 63460 @ 0xf7e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9c510 <__cxa_atexit@plt+0x904b0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #136] @ 9f5d4 <__cxa_atexit@plt+0x93574> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f5bc <__cxa_atexit@plt+0x9355c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc 9f5c4 <__cxa_atexit@plt+0x93564> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #68] @ 9f5d8 <__cxa_atexit@plt+0x93578> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ee98 <__cxa_atexit@plt+0x72e38> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c584 <__cxa_atexit@plt+0x90524> │ │ │ │ - ldr r2, [pc, #84] @ 9c58c <__cxa_atexit@plt+0x9052c> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 9c560 <__cxa_atexit@plt+0x90500> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 9c570 <__cxa_atexit@plt+0x90510> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 9c594 <__cxa_atexit@plt+0x90534> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 9c590 <__cxa_atexit@plt+0x90530> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - strdeq lr, [r0, r0] │ │ │ │ - cmpeq sl, fp, lsr sl │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq fp, r0, r4, asr #28 │ │ │ │ + ldrdeq r7, [pc, #-208] @ 9f514 <__cxa_atexit@plt+0x934b4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9c5c0 <__cxa_atexit@plt+0x90560> │ │ │ │ - ldr r8, [pc, #32] @ 9c5d8 <__cxa_atexit@plt+0x90578> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 9c5d4 <__cxa_atexit@plt+0x90574> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r0, r0, lsr #23 │ │ │ │ - cmpeq sl, fp, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c634 <__cxa_atexit@plt+0x905d4> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9c640 <__cxa_atexit@plt+0x905e0> │ │ │ │ - ldr r2, [pc, #68] @ 9c650 <__cxa_atexit@plt+0x905f0> │ │ │ │ - ldr r8, [pc, #68] @ 9c654 <__cxa_atexit@plt+0x905f4> │ │ │ │ - ldr r1, [pc, #68] @ 9c658 <__cxa_atexit@plt+0x905f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc 9f648 <__cxa_atexit@plt+0x935e8> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #48] @ 9f654 <__cxa_atexit@plt+0x935f4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmpeq sl, r7, ror r9 │ │ │ │ - orreq lr, r0, r0, lsr #22 │ │ │ │ - ldrdeq ip, [pc, #-100] @ 9c600 <__cxa_atexit@plt+0x905a0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c6a0 <__cxa_atexit@plt+0x90640> │ │ │ │ - ldr lr, [pc, #44] @ 9c6a8 <__cxa_atexit@plt+0x90648> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0180bdb4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9f6ec <__cxa_atexit@plt+0x9368c> │ │ │ │ + ldr r2, [pc, #152] @ 9f710 <__cxa_atexit@plt+0x936b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9c6ac <__cxa_atexit@plt+0x9064c> │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f6f8 <__cxa_atexit@plt+0x93698> │ │ │ │ + ldr r9, [pc, #116] @ 9f714 <__cxa_atexit@plt+0x936b4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ 9f718 <__cxa_atexit@plt+0x936b8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ 9f71c <__cxa_atexit@plt+0x936bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x0180eab0 │ │ │ │ - cmneq pc, r0, lsl #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c750 <__cxa_atexit@plt+0x906f0> │ │ │ │ - ldr lr, [pc, #132] @ 9c75c <__cxa_atexit@plt+0x906fc> │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r8, [r7, #15] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [pc, #100] @ 9c760 <__cxa_atexit@plt+0x90700> │ │ │ │ - mov lr, r3 │ │ │ │ - str r2, [r3, #28] │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [lr, #20]! │ │ │ │ - ldr r2, [pc, #84] @ 9c764 <__cxa_atexit@plt+0x90704> │ │ │ │ - sub r0, r6, #42 @ 0x2a │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - str r8, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 9c768 <__cxa_atexit@plt+0x90708> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #23 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - orreq lr, r0, r4, lsl #26 │ │ │ │ - orreq lr, r0, r0, asr #20 │ │ │ │ - andeq r0, r4, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9c7a8 <__cxa_atexit@plt+0x90748> │ │ │ │ - ldr r2, [pc, #44] @ 9c7c0 <__cxa_atexit@plt+0x90760> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ 9c7c4 <__cxa_atexit@plt+0x90764> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0x016fc594 │ │ │ │ - cmneq pc, r4, lsr #11 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + orreq fp, r0, r4, asr #21 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq r7, [pc, #-176] @ 9f674 <__cxa_atexit@plt+0x93614> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9c840 <__cxa_atexit@plt+0x907e0> │ │ │ │ - ldr r2, [pc, #92] @ 9c848 <__cxa_atexit@plt+0x907e8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ + bhi 9f7d4 <__cxa_atexit@plt+0x93774> │ │ │ │ + ldr lr, [pc, #156] @ 9f7dc <__cxa_atexit@plt+0x9377c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - str r1, [r7, #4] │ │ │ │ - beq 9c830 <__cxa_atexit@plt+0x907d0> │ │ │ │ - ldr r7, [pc, #64] @ 9c84c <__cxa_atexit@plt+0x907ec> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + beq 9f7c4 <__cxa_atexit@plt+0x93764> │ │ │ │ + ldr r7, [pc, #108] @ 9f7e0 <__cxa_atexit@plt+0x93780> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f7b8 <__cxa_atexit@plt+0x93758> │ │ │ │ + ldr r2, [pc, #76] @ 9f7e4 <__cxa_atexit@plt+0x93784> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + strd r0, [r5, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f7b8 <__cxa_atexit@plt+0x93758> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + b 9f888 <__cxa_atexit@plt+0x93828> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, r0, lsr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9c878 <__cxa_atexit@plt+0x90818> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #68] @ 9f840 <__cxa_atexit@plt+0x937e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - strdeq ip, [pc, #-68] @ 9c840 <__cxa_atexit@plt+0x907e0> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9c8a4 <__cxa_atexit@plt+0x90844> │ │ │ │ - mov r8, r7 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f838 <__cxa_atexit@plt+0x937d8> │ │ │ │ + ldr r2, [pc, #40] @ 9f844 <__cxa_atexit@plt+0x937e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f838 <__cxa_atexit@plt+0x937d8> │ │ │ │ + b 9f888 <__cxa_atexit@plt+0x93828> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r7, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ 9f87c <__cxa_atexit@plt+0x9381c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 9c8a8 <__cxa_atexit@plt+0x90848> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq lr, r0, r4, asr sl │ │ │ │ - @ instruction: 0x016fc498 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9c904 <__cxa_atexit@plt+0x908a4> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r8, [r3, #12] │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9c910 <__cxa_atexit@plt+0x908b0> │ │ │ │ - ldr r2, [pc, #68] @ 9c930 <__cxa_atexit@plt+0x908d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ + strd r0, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f874 <__cxa_atexit@plt+0x93814> │ │ │ │ + b 9f888 <__cxa_atexit@plt+0x93828> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ 9f91c <__cxa_atexit@plt+0x938bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2], #4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9f8e4 <__cxa_atexit@plt+0x93884> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc 9f90c <__cxa_atexit@plt+0x938ac> │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrd r8, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs 9f8ec <__cxa_atexit@plt+0x9388c> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [pc, #44] @ 9f920 <__cxa_atexit@plt+0x938c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - ldr r7, [pc, #20] @ 9c92c <__cxa_atexit@plt+0x908cc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, lsr #8 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - cmneq pc, r0, lsr #8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c968 <__cxa_atexit@plt+0x90908> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 9c970 <__cxa_atexit@plt+0x90910> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq lr, r0, r0, ror #15 │ │ │ │ - cmneq pc, r8, ror #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9c9b0 <__cxa_atexit@plt+0x90950> │ │ │ │ - ldr r2, [pc, #32] @ 9c9b8 <__cxa_atexit@plt+0x90958> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r8, #4096 @ 0x1000 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b abf2c <__cxa_atexit@plt+0x9fecc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x016fc398 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq fp, r0, r4, ror #21 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc 9f994 <__cxa_atexit@plt+0x93934> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrd r8, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs 9f978 <__cxa_atexit@plt+0x93918> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [pc, #32] @ 9f9a0 <__cxa_atexit@plt+0x93940> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r0, r8, asr sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ca00 <__cxa_atexit@plt+0x909a0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 9ca0c <__cxa_atexit@plt+0x909ac> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc 9fa1c <__cxa_atexit@plt+0x939bc> │ │ │ │ + ldr r2, [pc, #96] @ 9fa2c <__cxa_atexit@plt+0x939cc> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ 9fa30 <__cxa_atexit@plt+0x939d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ 9fa34 <__cxa_atexit@plt+0x939d4> │ │ │ │ + add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + cmneq pc, r4, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9ca3c <__cxa_atexit@plt+0x909dc> │ │ │ │ - ldr r2, [pc, #28] @ 9ca4c <__cxa_atexit@plt+0x909ec> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #12] @ 9ca50 <__cxa_atexit@plt+0x909f0> │ │ │ │ + bhi 9fa84 <__cxa_atexit@plt+0x93a24> │ │ │ │ + ldr r3, [pc, #52] @ 9fa8c <__cxa_atexit@plt+0x93a2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9fa78 <__cxa_atexit@plt+0x93a18> │ │ │ │ + mov r7, r8 │ │ │ │ + b 9fa98 <__cxa_atexit@plt+0x93a38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r4, ror #6 │ │ │ │ - cmneq pc, r0, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 9cb00 <__cxa_atexit@plt+0x90aa0> │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #160] @ 9fb40 <__cxa_atexit@plt+0x93ae0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9ca94 <__cxa_atexit@plt+0x90a34> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 9ca9c <__cxa_atexit@plt+0x90a3c> │ │ │ │ - ldr r3, [pc, #124] @ 9cb08 <__cxa_atexit@plt+0x90aa8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9cae4 <__cxa_atexit@plt+0x90a84> │ │ │ │ - ldr r7, [pc, #88] @ 9cb0c <__cxa_atexit@plt+0x90aac> │ │ │ │ - ldr r2, [pc, #88] @ 9cb10 <__cxa_atexit@plt+0x90ab0> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ + beq 9fb20 <__cxa_atexit@plt+0x93ac0> │ │ │ │ + ldr r2, [pc, #128] @ 9fb44 <__cxa_atexit@plt+0x93ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9fb20 <__cxa_atexit@plt+0x93ac0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9fb2c <__cxa_atexit@plt+0x93acc> │ │ │ │ + ldrd r0, [r5, #-8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #80] @ 9fb48 <__cxa_atexit@plt+0x93ae8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r6, [pc, #24] @ 9cb04 <__cxa_atexit@plt+0x90aa4> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - cmneq pc, r0, lsl #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r8, #4] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq 9cb40 <__cxa_atexit@plt+0x90ae0> │ │ │ │ - ldr r3, [pc, #112] @ 9cba8 <__cxa_atexit@plt+0x90b48> │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orreq fp, r0, r8, lsl r9 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ 9fbd0 <__cxa_atexit@plt+0x93b70> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b e5a84 <__cxa_atexit@plt+0xd9a24> │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9fbb8 <__cxa_atexit@plt+0x93b58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ + add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9cb88 <__cxa_atexit@plt+0x90b28> │ │ │ │ - ldr r7, [pc, #84] @ 9cbac <__cxa_atexit@plt+0x90b4c> │ │ │ │ - ldr r2, [pc, #84] @ 9cbb0 <__cxa_atexit@plt+0x90b50> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc 9fbc0 <__cxa_atexit@plt+0x93b60> │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #68] @ 9fbd4 <__cxa_atexit@plt+0x93b74> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r6, [pc, #20] @ 9cba4 <__cxa_atexit@plt+0x90b44> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - ldrdeq ip, [pc, #-16] @ 9cbac <__cxa_atexit@plt+0x90b4c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9cc14 <__cxa_atexit@plt+0x90bb4> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq fp, r0, r0, lsl #17 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc 9cc20 <__cxa_atexit@plt+0x90bc0> │ │ │ │ - ldr r7, [pc, #92] @ 9cc40 <__cxa_atexit@plt+0x90be0> │ │ │ │ - ldr r2, [pc, #92] @ 9cc44 <__cxa_atexit@plt+0x90be4> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - sub r8, r3, #10 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 9cc3c <__cxa_atexit@plt+0x90bdc> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - @ instruction: 0xfffffd90 │ │ │ │ - cmneq pc, ip, lsr r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9cc9c <__cxa_atexit@plt+0x90c3c> │ │ │ │ - ldr r7, [pc, #68] @ 9ccb4 <__cxa_atexit@plt+0x90c54> │ │ │ │ - ldr r2, [pc, #68] @ 9ccb8 <__cxa_atexit@plt+0x90c58> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc 9fc2c <__cxa_atexit@plt+0x93bcc> │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #48] @ 9fc38 <__cxa_atexit@plt+0x93bd8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ str r7, [r3, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r3, [pc, #24] @ 9ccbc <__cxa_atexit@plt+0x90c5c> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xfffffcf4 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq pc, r0, ror #1 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r0, r8, lsl #16 │ │ │ │ + cmneq pc, ip, ror #14 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ccf0 <__cxa_atexit@plt+0x90c90> │ │ │ │ - ldr r2, [pc, #28] @ 9cd00 <__cxa_atexit@plt+0x90ca0> │ │ │ │ + mov r3, fp │ │ │ │ + mov fp, r9 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #68 @ 0x44 │ │ │ │ + cmp r7, ip │ │ │ │ + bcc 9fd74 <__cxa_atexit@plt+0x93d14> │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str sl, [sp, #12] │ │ │ │ + ldr r2, [fp, #3] │ │ │ │ + ldr r9, [fp, #7] │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + eor r7, r1, r9 │ │ │ │ + eor lr, r0, r2 │ │ │ │ + orrs r7, lr, r7 │ │ │ │ + bne 9fc9c <__cxa_atexit@plt+0x93c3c> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + str r4, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #268] @ 9fdbc <__cxa_atexit@plt+0x93d5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #264] @ 9fdc0 <__cxa_atexit@plt+0x93d60> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r4, [pc, #260] @ 9fdc4 <__cxa_atexit@plt+0x93d64> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + stm r3, {r0, r1, r2, r9} │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str fp, [r0, #8] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [pc, #228] @ 9fdc8 <__cxa_atexit@plt+0x93d68> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - b e8ab8 <__cxa_atexit@plt+0xdca58> │ │ │ │ - ldr r7, [pc, #12] @ 9cd04 <__cxa_atexit@plt+0x90ca4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ + add lr, r0, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r3, sl} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ + add r2, r0, #104 @ 0x68 │ │ │ │ + sub r1, ip, #18 │ │ │ │ + sub r8, ip, #7 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + cmp r4, r2 │ │ │ │ + bcc 9fd98 <__cxa_atexit@plt+0x93d38> │ │ │ │ + ldr r0, [pc, #172] @ 9fdd0 <__cxa_atexit@plt+0x93d70> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #168] @ 9fdd4 <__cxa_atexit@plt+0x93d74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #164] @ 9fdd8 <__cxa_atexit@plt+0x93d78> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #72]! @ 0x48 │ │ │ │ + ldr r4, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r6, #-16] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r1, r3, r8} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #80] @ 9fdcc <__cxa_atexit@plt+0x93d6c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r9, fp │ │ │ │ + mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd78 │ │ │ │ - strheq ip, [pc, #-0] @ 9cd0c <__cxa_atexit@plt+0x90cac> │ │ │ │ - cmneq pc, r8, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9cd64 <__cxa_atexit@plt+0x90d04> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9cd5c <__cxa_atexit@plt+0x90cfc> │ │ │ │ - ldr r8, [pc, #48] @ 9cd6c <__cxa_atexit@plt+0x90d0c> │ │ │ │ - ldr r7, [pc, #48] @ 9cd70 <__cxa_atexit@plt+0x90d10> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9cd74 <__cxa_atexit@plt+0x90d14> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, lsl #1 │ │ │ │ - strdeq lr, [r0, r4] │ │ │ │ - strdeq lr, [r0, r4] │ │ │ │ - cmneq pc, ip, lsl #1 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + ldrdeq r7, [pc, #-108] @ 9fd68 <__cxa_atexit@plt+0x93d08> │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + smceq 63316 @ 0xf754 │ │ │ │ + smceq 63328 @ 0xf760 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9cdd4 <__cxa_atexit@plt+0x90d74> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9cdcc <__cxa_atexit@plt+0x90d6c> │ │ │ │ - ldr r8, [pc, #48] @ 9cddc <__cxa_atexit@plt+0x90d7c> │ │ │ │ - ldr r7, [pc, #48] @ 9cde0 <__cxa_atexit@plt+0x90d80> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9cde4 <__cxa_atexit@plt+0x90d84> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi 9fe34 <__cxa_atexit@plt+0x93dd4> │ │ │ │ + ldr r3, [pc, #68] @ 9fe44 <__cxa_atexit@plt+0x93de4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq 9fe24 <__cxa_atexit@plt+0x93dc4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b 9fc4c <__cxa_atexit@plt+0x93bec> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ 9fe48 <__cxa_atexit@plt+0x93de8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, r4, lsr #12 │ │ │ │ + cmneq pc, r4, lsl #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 9fc4c <__cxa_atexit@plt+0x93bec> │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi 9ff04 <__cxa_atexit@plt+0x93ea4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc 9ff0c <__cxa_atexit@plt+0x93eac> │ │ │ │ + ldr r1, [pc, #128] @ 9ff20 <__cxa_atexit@plt+0x93ec0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + cmp r0, r2 │ │ │ │ + bls 9fed0 <__cxa_atexit@plt+0x93e70> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ 9ff2c <__cxa_atexit@plt+0x93ecc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + b 9fee0 <__cxa_atexit@plt+0x93e80> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ 9ff24 <__cxa_atexit@plt+0x93ec4> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + ldr r2, [pc, #64] @ 9ff28 <__cxa_atexit@plt+0x93ec8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b 9ff14 <__cxa_atexit@plt+0x93eb4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, asr #32 │ │ │ │ - orreq lr, r0, r4, lsl #7 │ │ │ │ - orreq lr, r0, r4, lsl #13 │ │ │ │ + @ instruction: 0x0180b29c │ │ │ │ + orreq fp, r0, r4, asr #7 │ │ │ │ + orreq fp, r0, r0, lsl r5 │ │ │ │ + ldrdeq fp, [r0, r8] │ │ │ │ + smceq 63308 @ 0xf74c │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9ce84 <__cxa_atexit@plt+0x90e24> │ │ │ │ - ldr r0, [pc, #136] @ 9ce8c <__cxa_atexit@plt+0x90e2c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #120] @ 9ce90 <__cxa_atexit@plt+0x90e30> │ │ │ │ - tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - beq 9ce68 <__cxa_atexit@plt+0x90e08> │ │ │ │ - ldr r0, [pc, #104] @ 9ce94 <__cxa_atexit@plt+0x90e34> │ │ │ │ - ldr r7, [r1, #23] │ │ │ │ - add r0, pc, r0 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi 9ffd4 <__cxa_atexit@plt+0x93f74> │ │ │ │ + ldr r2, [pc, #160] @ 9fff0 <__cxa_atexit@plt+0x93f90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ 9fff4 <__cxa_atexit@plt+0x93f94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r3] │ │ │ │ - beq 9ce78 <__cxa_atexit@plt+0x90e18> │ │ │ │ - ldr r3, [pc, #84] @ 9ce98 <__cxa_atexit@plt+0x90e38> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r1 │ │ │ │ + beq 9ffc8 <__cxa_atexit@plt+0x93f68> │ │ │ │ + ldr r2, [pc, #128] @ 9fff8 <__cxa_atexit@plt+0x93f98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq 9ffc8 <__cxa_atexit@plt+0x93f68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc 9ffdc <__cxa_atexit@plt+0x93f7c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ 9fffc <__cxa_atexit@plt+0x93f9c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - orreq lr, r0, r0, lsr #6 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq fp, r0, r0, ror #3 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq fp, r0, r4, asr #8 │ │ │ │ + cmneq pc, ip, lsr #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9cee8 <__cxa_atexit@plt+0x90e88> │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ a007c <__cxa_atexit@plt+0x9401c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9cee0 <__cxa_atexit@plt+0x90e80> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #28] @ 9ceec <__cxa_atexit@plt+0x90e8c> │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0064 <__cxa_atexit@plt+0x94004> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a006c <__cxa_atexit@plt+0x9400c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ a0080 <__cxa_atexit@plt+0x94020> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq fp, r0, r8, lsr #7 │ │ │ │ + cmneq pc, r8, lsr #6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #16] @ 9cf1c <__cxa_atexit@plt+0x90ebc> │ │ │ │ - stmdb r5, {r3, r7} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9cf64 <__cxa_atexit@plt+0x90f04> │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ 9cf70 <__cxa_atexit@plt+0x90f10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a00d0 <__cxa_atexit@plt+0x94070> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ a00dc <__cxa_atexit@plt+0x9407c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq lr, [r0, ip] │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r0, r8, lsr r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9cfb0 <__cxa_atexit@plt+0x90f50> │ │ │ │ - ldr r7, [pc, #44] @ 9cfc4 <__cxa_atexit@plt+0x90f64> │ │ │ │ - ldr r8, [pc, #44] @ 9cfc8 <__cxa_atexit@plt+0x90f68> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 9cfcc <__cxa_atexit@plt+0x90f6c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9cfd0 <__cxa_atexit@plt+0x90f70> │ │ │ │ + bhi a0174 <__cxa_atexit@plt+0x94114> │ │ │ │ + ldr r2, [pc, #152] @ a0198 <__cxa_atexit@plt+0x94138> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0180 <__cxa_atexit@plt+0x94120> │ │ │ │ + ldr r9, [pc, #116] @ a019c <__cxa_atexit@plt+0x9413c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a01a0 <__cxa_atexit@plt+0x94140> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a01a4 <__cxa_atexit@plt+0x94144> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq fp, r0, ip, lsr r0 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r7, [pc, #-28] @ a0190 <__cxa_atexit@plt+0x94130> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a024c <__cxa_atexit@plt+0x941ec> │ │ │ │ + ldr lr, [pc, #140] @ a0258 <__cxa_atexit@plt+0x941f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0240 <__cxa_atexit@plt+0x941e0> │ │ │ │ + ldr r2, [pc, #96] @ a025c <__cxa_atexit@plt+0x941fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0238 <__cxa_atexit@plt+0x941d8> │ │ │ │ + ldr r2, [pc, #68] @ a0260 <__cxa_atexit@plt+0x94200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0238 <__cxa_atexit@plt+0x941d8> │ │ │ │ + b a0300 <__cxa_atexit@plt+0x942a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, r4, lsl #29 │ │ │ │ - orreq lr, r0, r0, lsr #9 │ │ │ │ - strheq fp, [pc, #-232] @ 9cef0 <__cxa_atexit@plt+0x90e90> │ │ │ │ - cmneq pc, ip, lsl #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9d018 <__cxa_atexit@plt+0x90fb8> │ │ │ │ - ldr r3, [pc, #88] @ 9d04c <__cxa_atexit@plt+0x90fec> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ a02b8 <__cxa_atexit@plt+0x94258> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9d040 <__cxa_atexit@plt+0x90fe0> │ │ │ │ - ldr r3, [pc, #68] @ 9d050 <__cxa_atexit@plt+0x90ff0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a02b0 <__cxa_atexit@plt+0x94250> │ │ │ │ + ldr r3, [pc, #40] @ a02bc <__cxa_atexit@plt+0x9425c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r3, [pc, #40] @ 9d048 <__cxa_atexit@plt+0x90fe8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9d040 <__cxa_atexit@plt+0x90fe0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ + beq a02b0 <__cxa_atexit@plt+0x94250> │ │ │ │ + b a0300 <__cxa_atexit@plt+0x942a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strdeq fp, [pc, #-220] @ 9cf80 <__cxa_atexit@plt+0x90f20> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9d074 <__cxa_atexit@plt+0x91014> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a02f4 <__cxa_atexit@plt+0x94294> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, ip, asr #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9d09c <__cxa_atexit@plt+0x9103c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a02ec <__cxa_atexit@plt+0x9428c> │ │ │ │ + b a0300 <__cxa_atexit@plt+0x942a0> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc 9d0d8 <__cxa_atexit@plt+0x91078> │ │ │ │ - ldr r8, [pc, #68] @ 9d0f8 <__cxa_atexit@plt+0x91098> │ │ │ │ - add r8, pc, r8 │ │ │ │ - bl b3b8 │ │ │ │ - ldr r3, [pc, #60] @ 9d0fc <__cxa_atexit@plt+0x9109c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r8, [r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - sub r8, r9, #3 │ │ │ │ - mov r6, r9 │ │ │ │ - b a83bc <__cxa_atexit@plt+0x9c35c> │ │ │ │ - ldr r6, [pc, #20] @ 9d0f4 <__cxa_atexit@plt+0x91094> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - orreq lr, r0, r4, asr r1 │ │ │ │ - cmneq pc, r4, asr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d148 <__cxa_atexit@plt+0x910e8> │ │ │ │ - ldr r9, [pc, #56] @ 9d160 <__cxa_atexit@plt+0x91100> │ │ │ │ - add r9, pc, r9 │ │ │ │ - bl b3b8 │ │ │ │ - ldr r3, [pc, #48] @ 9d164 <__cxa_atexit@plt+0x91104> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r8, #4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b a83bc <__cxa_atexit@plt+0x9c35c> │ │ │ │ - ldr r3, [pc, #24] @ 9d168 <__cxa_atexit@plt+0x91108> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ a0384 <__cxa_atexit@plt+0x94324> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq lr, r0, r0, ror #1 │ │ │ │ - @ instruction: 0xffffffb0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a034c <__cxa_atexit@plt+0x942ec> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a0374 <__cxa_atexit@plt+0x94314> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a0354 <__cxa_atexit@plt+0x942f4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ a0388 <__cxa_atexit@plt+0x94328> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0x0180b09c │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a03ec <__cxa_atexit@plt+0x9438c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a03d0 <__cxa_atexit@plt+0x94370> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ a03f8 <__cxa_atexit@plt+0x94398> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq fp, r0, r0, lsr #32 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9d1a4 <__cxa_atexit@plt+0x91144> │ │ │ │ - ldr r2, [pc, #32] @ 9d1b0 <__cxa_atexit@plt+0x91150> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc a0474 <__cxa_atexit@plt+0x94414> │ │ │ │ + ldr r2, [pc, #96] @ a0484 <__cxa_atexit@plt+0x94424> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a0488 <__cxa_atexit@plt+0x94428> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a048c <__cxa_atexit@plt+0x9442c> │ │ │ │ + add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - cmneq pc, r4, lsl #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - @ instruction: 0x016fbc9c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d210 <__cxa_atexit@plt+0x911b0> │ │ │ │ - ldr r7, [pc, #44] @ 9d224 <__cxa_atexit@plt+0x911c4> │ │ │ │ - ldr r8, [pc, #44] @ 9d228 <__cxa_atexit@plt+0x911c8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 9d22c <__cxa_atexit@plt+0x911cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9d230 <__cxa_atexit@plt+0x911d0> │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - cmneq pc, r4, lsr #24 │ │ │ │ - orreq lr, r0, r0, asr #4 │ │ │ │ - cmneq pc, r8, asr ip @ │ │ │ │ - cmneq pc, r4, lsl #25 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq pc, r0, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d2b0 <__cxa_atexit@plt+0x91250> │ │ │ │ - ldr r1, [pc, #100] @ 9d2b8 <__cxa_atexit@plt+0x91258> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r3, [r7, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-16]! │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r1, [pc, #80] @ 9d2bc <__cxa_atexit@plt+0x9125c> │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r2, {r0, r1, r7} │ │ │ │ - beq 9d2a0 <__cxa_atexit@plt+0x91240> │ │ │ │ - ldr r2, [pc, #64] @ 9d2c0 <__cxa_atexit@plt+0x91260> │ │ │ │ - ldr r7, [pc, #64] @ 9d2c4 <__cxa_atexit@plt+0x91264> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a04e0 <__cxa_atexit@plt+0x94480> │ │ │ │ + ldr r2, [pc, #56] @ a04ec <__cxa_atexit@plt+0x9448c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r0, [pc, #44] @ 9d2c8 <__cxa_atexit@plt+0x91268> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a04d4 <__cxa_atexit@plt+0x94474> │ │ │ │ + mov r7, r8 │ │ │ │ + b a04f8 <__cxa_atexit@plt+0x94498> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq sp, r0, ip, asr #29 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, r8, asr fp @ │ │ │ │ - cmneq pc, ip, asr #22 │ │ │ │ - cmneq pc, ip, ror #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 9d300 <__cxa_atexit@plt+0x912a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [pc, #28] @ 9d304 <__cxa_atexit@plt+0x912a4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #16] @ 9d308 <__cxa_atexit@plt+0x912a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq fp, [pc, #-160] @ 9d26c <__cxa_atexit@plt+0x9120c> │ │ │ │ - cmneq pc, ip, ror #21 │ │ │ │ - @ instruction: 0x016fbb9c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9d36c <__cxa_atexit@plt+0x9130c> │ │ │ │ - ldr r3, [pc, #152] @ 9d3c4 <__cxa_atexit@plt+0x91364> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a0580 <__cxa_atexit@plt+0x94520> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9d398 <__cxa_atexit@plt+0x91338> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9d3ac <__cxa_atexit@plt+0x9134c> │ │ │ │ - ldr r0, [pc, #112] @ 9d3cc <__cxa_atexit@plt+0x9136c> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r2, [pc, #76] @ 9d3c0 <__cxa_atexit@plt+0x91360> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0568 <__cxa_atexit@plt+0x94508> │ │ │ │ + ldr r3, [pc, #100] @ a0584 <__cxa_atexit@plt+0x94524> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d3a0 <__cxa_atexit@plt+0x91340> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d3c8 <__cxa_atexit@plt+0x91368> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq lr, r0, r8, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - ldrdeq fp, [pc, #-168] @ 9d330 <__cxa_atexit@plt+0x912d0> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ + beq a0568 <__cxa_atexit@plt+0x94508> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0570 <__cxa_atexit@plt+0x94510> │ │ │ │ + ldr r1, [pc, #64] @ a0588 <__cxa_atexit@plt+0x94528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9d40c <__cxa_atexit@plt+0x913ac> │ │ │ │ - ldr r0, [pc, #36] @ 9d420 <__cxa_atexit@plt+0x913c0> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9d424 <__cxa_atexit@plt+0x913c4> │ │ │ │ + add r2, r0, r2 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq lr, r0, r8, lsr #1 │ │ │ │ - cmneq pc, r0, lsl #21 │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - str fp, [sp, #4] │ │ │ │ - ldmdb r5, {r8, fp} │ │ │ │ - add sl, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b394 │ │ │ │ - add r0, r8, sl │ │ │ │ - add r1, r9, #8 │ │ │ │ - mov r2, fp │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [pc, #32] @ 9d490 <__cxa_atexit@plt+0x91430> │ │ │ │ - ldr r3, [pc, #32] @ 9d494 <__cxa_atexit@plt+0x91434> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - ldr r0, [pc, #24] @ 9d498 <__cxa_atexit@plt+0x91438> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x016fb99c │ │ │ │ - @ instruction: 0x016fb994 │ │ │ │ - strdeq fp, [pc, #-156] @ 9d408 <__cxa_atexit@plt+0x913a8> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9d4fc <__cxa_atexit@plt+0x9149c> │ │ │ │ - ldr r3, [pc, #152] @ 9d554 <__cxa_atexit@plt+0x914f4> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x0180aeb0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ a0604 <__cxa_atexit@plt+0x945a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9d528 <__cxa_atexit@plt+0x914c8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9d53c <__cxa_atexit@plt+0x914dc> │ │ │ │ - ldr r0, [pc, #112] @ 9d55c <__cxa_atexit@plt+0x914fc> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r2, [pc, #76] @ 9d550 <__cxa_atexit@plt+0x914f0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ + str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9d530 <__cxa_atexit@plt+0x914d0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9d558 <__cxa_atexit@plt+0x914f8> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r2 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq sp, r0, r8, ror pc │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq pc, ip, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9d59c <__cxa_atexit@plt+0x9153c> │ │ │ │ - ldr r0, [pc, #36] @ 9d5b0 <__cxa_atexit@plt+0x91550> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9d5b4 <__cxa_atexit@plt+0x91554> │ │ │ │ + beq a05ec <__cxa_atexit@plt+0x9458c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a05f4 <__cxa_atexit@plt+0x94594> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #56] @ a0608 <__cxa_atexit@plt+0x945a8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq sp, r0, r8, lsl pc │ │ │ │ - ldrdeq fp, [pc, #-132] @ 9d53c <__cxa_atexit@plt+0x914dc> │ │ │ │ - andeq r0, r0, r5, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r5 │ │ │ │ - stmib sp, {r4, r6, fp} │ │ │ │ - ldr r4, [r9, #16]! │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r6, [r9, #-8] │ │ │ │ - ldr r3, [r9, #-4] │ │ │ │ - ldr fp, [r8, #-12]! │ │ │ │ - str r6, [sp] │ │ │ │ - add r6, r7, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, r6 │ │ │ │ - mov r2, fp │ │ │ │ - ldr sl, [r9, #4] │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [sp] │ │ │ │ - add r0, fp, r6 │ │ │ │ - add r1, r4, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r6, [pc, #112] @ 9d684 <__cxa_atexit@plt+0x91624> │ │ │ │ - tst sl, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - stm r9, {r6, r7} │ │ │ │ - beq 9d654 <__cxa_atexit@plt+0x915f4> │ │ │ │ - ldr r1, [sl, #3] │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - ldr r3, [r1, #4] │ │ │ │ - adds r7, r0, r3 │ │ │ │ - bmi 9d670 <__cxa_atexit@plt+0x91610> │ │ │ │ - ldr r2, [pc, #76] @ 9d68c <__cxa_atexit@plt+0x9162c> │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - mov r5, r8 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r0, [sl] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9d688 <__cxa_atexit@plt+0x91628> │ │ │ │ - add r5, r5, #24 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq sp, r0, r4, asr #28 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strdeq fp, [pc, #-124] @ 9d61c <__cxa_atexit@plt+0x915bc> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - adds r7, r1, r2 │ │ │ │ - bmi 9d6cc <__cxa_atexit@plt+0x9166c> │ │ │ │ - ldr r0, [pc, #36] @ 9d6e0 <__cxa_atexit@plt+0x91680> │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #16] @ 9d6e4 <__cxa_atexit@plt+0x91684> │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sp, r0, r8, ror #27 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + orreq sl, r0, r8, lsr #28 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9d768 <__cxa_atexit@plt+0x91708> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add sl, r7, #8 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - add r1, r3, #8 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - add r0, r9, sl │ │ │ │ - add r1, fp, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r7, [pc, #40] @ 9d774 <__cxa_atexit@plt+0x91714> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r7, [r8, #8] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0654 <__cxa_atexit@plt+0x945f4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ a0660 <__cxa_atexit@plt+0x94600> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sp, r0, r4, lsl #26 │ │ │ │ - cmneq pc, r0, asr #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - cmneq pc, r4, lsr #13 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x0180adbc │ │ │ │ + cmneq pc, r4, asr #26 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a076c <__cxa_atexit@plt+0x9470c> │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r2, [r9, #3] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne a06ac <__cxa_atexit@plt+0x9464c> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d808 <__cxa_atexit@plt+0x917a8> │ │ │ │ - ldr r7, [pc, #88] @ 9d82c <__cxa_atexit@plt+0x917cc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d81c <__cxa_atexit@plt+0x917bc> │ │ │ │ - ldr r7, [pc, #76] @ 9d838 <__cxa_atexit@plt+0x917d8> │ │ │ │ - ldr r8, [pc, #76] @ 9d83c <__cxa_atexit@plt+0x917dc> │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #64] @ 9d840 <__cxa_atexit@plt+0x917e0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #36] @ 9d834 <__cxa_atexit@plt+0x917d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d830 <__cxa_atexit@plt+0x917d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r0, asr r6 @ │ │ │ │ - strheq fp, [pc, #-104] @ 9d7d4 <__cxa_atexit@plt+0x91774> │ │ │ │ - @ instruction: 0xfffff7e8 │ │ │ │ - cmneq pc, ip, lsr #12 │ │ │ │ - orreq sp, r0, r8, asr #24 │ │ │ │ - smceq 64356 @ 0xfb64 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9d888 <__cxa_atexit@plt+0x91828> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 9d894 <__cxa_atexit@plt+0x91834> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr lr, [pc, #240] @ a07a4 <__cxa_atexit@plt+0x94744> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + mov r6, ip │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r1, [pc, #204] @ a07a8 <__cxa_atexit@plt+0x94748> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + str r6, [r6, #32] │ │ │ │ + ldr r1, [pc, #192] @ a07ac <__cxa_atexit@plt+0x9474c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [pc, #176] @ a07b0 <__cxa_atexit@plt+0x94750> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff9c8 │ │ │ │ - cmneq pc, ip, lsr #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d8f4 <__cxa_atexit@plt+0x91894> │ │ │ │ - ldr r7, [pc, #88] @ 9d918 <__cxa_atexit@plt+0x918b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8} │ │ │ │ - sub r3, r3, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9d908 <__cxa_atexit@plt+0x918a8> │ │ │ │ - ldr r7, [pc, #76] @ 9d924 <__cxa_atexit@plt+0x918c4> │ │ │ │ - ldr r8, [pc, #76] @ 9d928 <__cxa_atexit@plt+0x918c8> │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str sl, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + add r2, r6, #96 @ 0x60 │ │ │ │ + sub r1, r3, #18 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a0788 <__cxa_atexit@plt+0x94728> │ │ │ │ + ldr r6, [pc, #144] @ a07b8 <__cxa_atexit@plt+0x94758> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [pc, #140] @ a07bc <__cxa_atexit@plt+0x9475c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #136] @ a07c0 <__cxa_atexit@plt+0x94760> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r6, [ip, #64]! @ 0x40 │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [ip, #-16] │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r7, [ip, #12] │ │ │ │ + add r9, ip, #16 │ │ │ │ + stm r9, {r1, r3, r8, ip} │ │ │ │ + str r6, [ip, #32] │ │ │ │ + str r0, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #64] @ a07b4 <__cxa_atexit@plt+0x94754> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #64] @ 9d92c <__cxa_atexit@plt+0x918cc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #36] @ 9d920 <__cxa_atexit@plt+0x918c0> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9d91c <__cxa_atexit@plt+0x918bc> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq pc, r4, ror #10 │ │ │ │ - cmneq pc, ip, asr #11 │ │ │ │ - @ instruction: 0xfffff6fc │ │ │ │ - cmneq pc, r0, asr #10 │ │ │ │ - orreq sp, r0, ip, asr fp │ │ │ │ - cmneq pc, ip, lsr r5 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + @ instruction: 0xfffff85c │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + cmneq pc, r4, lsl #26 │ │ │ │ + @ instruction: 0xfffff9bc │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + cmneq pc, r4, ror #23 │ │ │ │ + cmneq pc, r8, lsr #25 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a081c <__cxa_atexit@plt+0x947bc> │ │ │ │ + ldr r3, [pc, #68] @ a082c <__cxa_atexit@plt+0x947cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a080c <__cxa_atexit@plt+0x947ac> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9d970 <__cxa_atexit@plt+0x91910> │ │ │ │ - ldr r7, [pc, #44] @ 9d984 <__cxa_atexit@plt+0x91924> │ │ │ │ - ldr r8, [pc, #44] @ 9d988 <__cxa_atexit@plt+0x91928> │ │ │ │ + mov r8, r7 │ │ │ │ + b a0674 <__cxa_atexit@plt+0x94614> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a0830 <__cxa_atexit@plt+0x947d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 9d98c <__cxa_atexit@plt+0x9192c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9d990 <__cxa_atexit@plt+0x91930> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff680 │ │ │ │ - cmneq pc, r4, asr #9 │ │ │ │ - orreq sp, r0, r0, ror #21 │ │ │ │ - strdeq fp, [pc, #-72] @ 9d950 <__cxa_atexit@plt+0x918f0> │ │ │ │ - cmneq pc, r8, ror #10 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, ip, asr ip @ │ │ │ │ + cmneq pc, ip, lsr ip @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a0674 <__cxa_atexit@plt+0x94614> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9d9fc <__cxa_atexit@plt+0x9199c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9d9f4 <__cxa_atexit@plt+0x91994> │ │ │ │ - ldr r7, [pc, #60] @ 9da04 <__cxa_atexit@plt+0x919a4> │ │ │ │ - ldr r8, [pc, #60] @ 9da08 <__cxa_atexit@plt+0x919a8> │ │ │ │ - ldr r3, [pc, #60] @ 9da0c <__cxa_atexit@plt+0x919ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #36] @ 9da10 <__cxa_atexit@plt+0x919b0> │ │ │ │ - mov r5, r9 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ a0878 <__cxa_atexit@plt+0x94818> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq pc, ip, lsr #21 │ │ │ │ + cmneq pc, r8, lsl ip @ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0904 <__cxa_atexit@plt+0x948a4> │ │ │ │ + ldr r2, [pc, #144] @ a092c <__cxa_atexit@plt+0x948cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a08f4 <__cxa_atexit@plt+0x94894> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a090c <__cxa_atexit@plt+0x948ac> │ │ │ │ + ldr r7, [pc, #100] @ a0938 <__cxa_atexit@plt+0x948d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #56] @ a0934 <__cxa_atexit@plt+0x948d4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, ip, lsl r5 @ │ │ │ │ - orreq sp, r0, r0, ror #14 │ │ │ │ - orreq sp, r0, ip, asr sl │ │ │ │ - cmneq pc, r4, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9da40 <__cxa_atexit@plt+0x919e0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 9da70 <__cxa_atexit@plt+0x91a10> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9da68 <__cxa_atexit@plt+0x91a08> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r4, asr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - strheq fp, [pc, #-68] @ 9da54 <__cxa_atexit@plt+0x919f4> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9daf8 <__cxa_atexit@plt+0x91a98> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9daf0 <__cxa_atexit@plt+0x91a90> │ │ │ │ - ldr r7, [pc, #60] @ 9db00 <__cxa_atexit@plt+0x91aa0> │ │ │ │ - ldr r8, [pc, #60] @ 9db04 <__cxa_atexit@plt+0x91aa4> │ │ │ │ - ldr r3, [pc, #60] @ 9db08 <__cxa_atexit@plt+0x91aa8> │ │ │ │ + ldr r7, [pc, #28] @ a0930 <__cxa_atexit@plt+0x948d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #36] @ 9db0c <__cxa_atexit@plt+0x91aac> │ │ │ │ - mov r5, r9 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq sl, r0, r0, lsr #17 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq sl, r0, r4, ror #22 │ │ │ │ + orreq sl, r0, r0, asr #18 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a0988 <__cxa_atexit@plt+0x94928> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a09a4 <__cxa_atexit@plt+0x94944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ - orreq sp, r0, r4, ror #12 │ │ │ │ - orreq sp, r0, r0, ror #18 │ │ │ │ - cmneq pc, r8, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9db3c <__cxa_atexit@plt+0x91adc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 9db6c <__cxa_atexit@plt+0x91b0c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #24] @ a09a8 <__cxa_atexit@plt+0x94948> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9db64 <__cxa_atexit@plt+0x91b04> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq sl, r0, ip, lsr #17 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a0a40 <__cxa_atexit@plt+0x949e0> │ │ │ │ + ldr r2, [pc, #152] @ a0a64 <__cxa_atexit@plt+0x94a04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0a4c <__cxa_atexit@plt+0x949ec> │ │ │ │ + ldr r9, [pc, #116] @ a0a68 <__cxa_atexit@plt+0x94a08> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a0a6c <__cxa_atexit@plt+0x94a0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a0a70 <__cxa_atexit@plt+0x94a10> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r8, asr #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - strdeq fp, [pc, #-48] @ 9db64 <__cxa_atexit@plt+0x91b04> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9dbf4 <__cxa_atexit@plt+0x91b94> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9dbec <__cxa_atexit@plt+0x91b8c> │ │ │ │ - ldr r7, [pc, #60] @ 9dbfc <__cxa_atexit@plt+0x91b9c> │ │ │ │ - ldr r8, [pc, #60] @ 9dc00 <__cxa_atexit@plt+0x91ba0> │ │ │ │ - ldr r3, [pc, #60] @ 9dc04 <__cxa_atexit@plt+0x91ba4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r7, [pc, #36] @ 9dc08 <__cxa_atexit@plt+0x91ba8> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + orreq sl, r0, r0, ror r7 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, lsl r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a0ad4 <__cxa_atexit@plt+0x94a74> │ │ │ │ + ldr lr, [pc, #72] @ a0ae0 <__cxa_atexit@plt+0x94a80> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0ac8 <__cxa_atexit@plt+0x94a68> │ │ │ │ + mov r7, r8 │ │ │ │ + b a0aec <__cxa_atexit@plt+0x94a8c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, r4, lsr #7 │ │ │ │ - orreq sp, r0, r8, ror #10 │ │ │ │ - orreq sp, r0, r4, ror #16 │ │ │ │ - cmneq pc, ip, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9dc38 <__cxa_atexit@plt+0x91bd8> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #40] @ 9dc68 <__cxa_atexit@plt+0x91c08> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a0b74 <__cxa_atexit@plt+0x94b14> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9dc60 <__cxa_atexit@plt+0x91c00> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a0b3c <__cxa_atexit@plt+0x94adc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a0b64 <__cxa_atexit@plt+0x94b04> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a0b44 <__cxa_atexit@plt+0x94ae4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, ip, asr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - cmneq pc, r8, lsr r3 @ │ │ │ │ + ldr r1, [pc, #44] @ a0b78 <__cxa_atexit@plt+0x94b18> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq sl, r0, r8, asr #13 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0bdc <__cxa_atexit@plt+0x94b7c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a0bc0 <__cxa_atexit@plt+0x94b60> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a0be8 <__cxa_atexit@plt+0x94b88> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r0, ip, asr #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0c64 <__cxa_atexit@plt+0x94c04> │ │ │ │ + ldr r2, [pc, #96] @ a0c74 <__cxa_atexit@plt+0x94c14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a0c78 <__cxa_atexit@plt+0x94c18> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a0c7c <__cxa_atexit@plt+0x94c1c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + strdeq r6, [pc, #-96] @ a0c24 <__cxa_atexit@plt+0x94bc4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9dcf8 <__cxa_atexit@plt+0x91c98> │ │ │ │ - ldr r1, [pc, #88] @ 9dd00 <__cxa_atexit@plt+0x91ca0> │ │ │ │ - ldr r2, [pc, #88] @ 9dd04 <__cxa_atexit@plt+0x91ca4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ands r1, r2, #3 │ │ │ │ - beq 9dce8 <__cxa_atexit@plt+0x91c88> │ │ │ │ - ldr r3, [pc, #56] @ 9dd08 <__cxa_atexit@plt+0x91ca8> │ │ │ │ - ldr r7, [pc, #56] @ 9dd0c <__cxa_atexit@plt+0x91cac> │ │ │ │ - cmp r1, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi a0cb4 <__cxa_atexit@plt+0x94c54> │ │ │ │ + ldr r2, [pc, #28] @ a0cbc <__cxa_atexit@plt+0x94c5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a0d3c <__cxa_atexit@plt+0x94cdc> │ │ │ │ + ldr r9, [pc, #92] @ a0d50 <__cxa_atexit@plt+0x94cf0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a0d54 <__cxa_atexit@plt+0x94cf4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a0d58 <__cxa_atexit@plt+0x94cf8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + cmneq pc, r0, lsl r6 @ │ │ │ │ + cmneq pc, r8, lsr r7 @ │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a0df4 <__cxa_atexit@plt+0x94d94> │ │ │ │ + ldrb r3, [r7, #8] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ + ldr r1, [pc, #152] @ a0e1c <__cxa_atexit@plt+0x94dbc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r3, r2 │ │ │ │ + uxtb r2, r3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a0dfc <__cxa_atexit@plt+0x94d9c> │ │ │ │ + ldr r7, [pc, #116] @ a0e24 <__cxa_atexit@plt+0x94dc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #112] @ a0e28 <__cxa_atexit@plt+0x94dc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ a0e2c <__cxa_atexit@plt+0x94dcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orreq sp, r0, ip, lsl #9 │ │ │ │ - cmneq pc, r0, asr r2 @ │ │ │ │ - ldrdeq fp, [pc, #-44] @ 9dce8 <__cxa_atexit@plt+0x91c88> │ │ │ │ - strheq fp, [pc, #-32] @ 9dcf8 <__cxa_atexit@plt+0x91c98> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ a0e20 <__cxa_atexit@plt+0x94dc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0x0180a3b8 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + cmneq pc, r4, ror #12 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9dd48 <__cxa_atexit@plt+0x91ce8> │ │ │ │ - ldr r3, [pc, #36] @ 9dd4c <__cxa_atexit@plt+0x91cec> │ │ │ │ - and r7, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - cmp r7, #2 │ │ │ │ - addeq r3, r2, #2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a0ea0 <__cxa_atexit@plt+0x94e40> │ │ │ │ + ldr r7, [pc, #96] @ a0ebc <__cxa_atexit@plt+0x94e5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a0ec0 <__cxa_atexit@plt+0x94e60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a0ec4 <__cxa_atexit@plt+0x94e64> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - strdeq fp, [pc, #-28] @ 9dd34 <__cxa_atexit@plt+0x91cd4> │ │ │ │ - cmneq pc, r8, lsl #5 │ │ │ │ - cmneq pc, ip, ror #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9dd8c <__cxa_atexit@plt+0x91d2c> │ │ │ │ - ldr r3, [pc, #40] @ 9dda4 <__cxa_atexit@plt+0x91d44> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r3, [pc, #32] @ a0ec8 <__cxa_atexit@plt+0x94e68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a0f54 <__cxa_atexit@plt+0x94ef4> │ │ │ │ + ldr r3, [pc, #136] @ a0f74 <__cxa_atexit@plt+0x94f14> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldrb r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + strb r7, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a0f44 <__cxa_atexit@plt+0x94ee4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a0f5c <__cxa_atexit@plt+0x94efc> │ │ │ │ + ldr r2, [pc, #88] @ a0f78 <__cxa_atexit@plt+0x94f18> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldrb r0, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9dda8 <__cxa_atexit@plt+0x91d48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - cmneq pc, ip, lsr r2 @ │ │ │ │ - cmneq pc, r0, lsr #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + orreq sl, r0, r4, lsr #7 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a0fc4 <__cxa_atexit@plt+0x94f64> │ │ │ │ + ldr r2, [pc, #48] @ a0fd0 <__cxa_atexit@plt+0x94f70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq sl, r0, r4, lsr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9dde8 <__cxa_atexit@plt+0x91d88> │ │ │ │ - ldr r3, [pc, #40] @ 9de00 <__cxa_atexit@plt+0x91da0> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - str r8, [r7, #8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9de04 <__cxa_atexit@plt+0x91da4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1018 <__cxa_atexit@plt+0x94fb8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldrb r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a1028 <__cxa_atexit@plt+0x94fc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - cmneq pc, r0, ror #3 │ │ │ │ - ldrdeq fp, [pc, #-20] @ 9ddfc <__cxa_atexit@plt+0x91d9c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + cmneq pc, r8, ror #8 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9deec <__cxa_atexit@plt+0x91e8c> │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r2, [pc, #196] @ 9def4 <__cxa_atexit@plt+0x91e94> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r5, [r2, #12] │ │ │ │ - ldr r5, [r4, #820] @ 0x334 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r0, [r3, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r0, r0, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - strd r0, [r3, #72] @ 0x48 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r4, r0 │ │ │ │ - add r1, r8, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - bl b3c4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi a10b4 <__cxa_atexit@plt+0x95054> │ │ │ │ + ldr r2, [pc, #144] @ a10dc <__cxa_atexit@plt+0x9507c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a10a4 <__cxa_atexit@plt+0x95044> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a10bc <__cxa_atexit@plt+0x9505c> │ │ │ │ + ldr r7, [pc, #100] @ a10e8 <__cxa_atexit@plt+0x95088> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq pc, r8, ror #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc 9df7c <__cxa_atexit@plt+0x91f1c> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 9df44 <__cxa_atexit@plt+0x91ee4> │ │ │ │ - mov r0, r7 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble 9df5c <__cxa_atexit@plt+0x91efc> │ │ │ │ - ldr r3, [pc, #88] @ 9df8c <__cxa_atexit@plt+0x91f2c> │ │ │ │ - stmda r5, {r0, r7} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #68] @ 9df90 <__cxa_atexit@plt+0x91f30> │ │ │ │ - add r5, r5, #4 │ │ │ │ + ldr r7, [pc, #56] @ a10e4 <__cxa_atexit@plt+0x95084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, #0 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ - ldr r3, [pc, #48] @ 9df94 <__cxa_atexit@plt+0x91f34> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r9, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a10e0 <__cxa_atexit@plt+0x95080> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r9 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq sp, r0, r8, lsl r2 │ │ │ │ - orreq sp, r0, r8, ror #3 │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strdeq sl, [r0, r0] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x0180a3b4 │ │ │ │ + @ instruction: 0x0180a190 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9dfdc <__cxa_atexit@plt+0x91f7c> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ 9dfe8 <__cxa_atexit@plt+0x91f88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1138 <__cxa_atexit@plt+0x950d8> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a1154 <__cxa_atexit@plt+0x950f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq sp, r0, r4, lsl #9 │ │ │ │ - strdeq sl, [pc, #-240] @ 9df04 <__cxa_atexit@plt+0x91ea4> │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e024 <__cxa_atexit@plt+0x91fc4> │ │ │ │ - ldr r7, [pc, #36] @ 9e034 <__cxa_atexit@plt+0x91fd4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - mov r7, #1 │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ + ldr r3, [pc, #24] @ a1158 <__cxa_atexit@plt+0x950f8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + strdeq sl, [r0, ip] │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a11f0 <__cxa_atexit@plt+0x95190> │ │ │ │ + ldr r2, [pc, #152] @ a1214 <__cxa_atexit@plt+0x951b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a11fc <__cxa_atexit@plt+0x9519c> │ │ │ │ + ldr r9, [pc, #116] @ a1218 <__cxa_atexit@plt+0x951b8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a121c <__cxa_atexit@plt+0x951bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a1220 <__cxa_atexit@plt+0x951c0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #12] @ 9e038 <__cxa_atexit@plt+0x91fd8> │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, r8, asr #31 │ │ │ │ - cmneq pc, r4, lsr #31 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9e07c <__cxa_atexit@plt+0x9201c> │ │ │ │ - ldr r2, [pc, #36] @ 9e088 <__cxa_atexit@plt+0x92028> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda4 │ │ │ │ - cmneq pc, r0, ror #30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9e0fc <__cxa_atexit@plt+0x9209c> │ │ │ │ - ldr r3, [pc, #108] @ 9e11c <__cxa_atexit@plt+0x920bc> │ │ │ │ + orreq r9, r0, r0, asr #31 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, ror #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a1284 <__cxa_atexit@plt+0x95224> │ │ │ │ + ldr lr, [pc, #72] @ a1290 <__cxa_atexit@plt+0x95230> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq 9e0ec <__cxa_atexit@plt+0x9208c> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e10c <__cxa_atexit@plt+0x920ac> │ │ │ │ - ldr r5, [pc, #84] @ 9e128 <__cxa_atexit@plt+0x920c8> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r7, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + beq a1278 <__cxa_atexit@plt+0x95218> │ │ │ │ + mov r7, r8 │ │ │ │ + b a129c <__cxa_atexit@plt+0x9523c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9e124 <__cxa_atexit@plt+0x920c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9e120 <__cxa_atexit@plt+0x920c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq pc, r0, ror #29 │ │ │ │ - strdeq sl, [pc, #-232] @ 9e044 <__cxa_atexit@plt+0x91fe4> │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq pc, r4, asr #29 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e164 <__cxa_atexit@plt+0x92104> │ │ │ │ - ldr r7, [pc, #40] @ 9e178 <__cxa_atexit@plt+0x92118> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - mov r7, #1 │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #16] @ 9e17c <__cxa_atexit@plt+0x9211c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - cmneq pc, r4, lsl #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #8] @ 9e19c <__cxa_atexit@plt+0x9213c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - cmneq pc, ip, ror #28 │ │ │ │ - cmneq pc, ip, asr lr @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #8] @ 9e1c0 <__cxa_atexit@plt+0x92160> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a1324 <__cxa_atexit@plt+0x952c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - cmneq pc, r8, asr #28 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e1f4 <__cxa_atexit@plt+0x92194> │ │ │ │ - ldr r5, [pc, #32] @ 9e204 <__cxa_atexit@plt+0x921a4> │ │ │ │ - mov r8, #4096 @ 0x1000 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b abf2c <__cxa_atexit@plt+0x9fecc> │ │ │ │ - ldr r7, [pc, #12] @ 9e208 <__cxa_atexit@plt+0x921a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a12ec <__cxa_atexit@plt+0x9528c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a1314 <__cxa_atexit@plt+0x952b4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a12f4 <__cxa_atexit@plt+0x95294> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r0, lsr #28 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r1, [pc, #44] @ a1328 <__cxa_atexit@plt+0x952c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r9, r0, r8, lsl pc │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [pc, #-216] @ 9e14c <__cxa_atexit@plt+0x920ec> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e250 <__cxa_atexit@plt+0x921f0> │ │ │ │ - ldr r5, [pc, #32] @ 9e260 <__cxa_atexit@plt+0x92200> │ │ │ │ - mov r8, #4096 @ 0x1000 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b abf2c <__cxa_atexit@plt+0x9fecc> │ │ │ │ - ldr r7, [pc, #12] @ 9e264 <__cxa_atexit@plt+0x92204> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a138c <__cxa_atexit@plt+0x9532c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a1370 <__cxa_atexit@plt+0x95310> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a1398 <__cxa_atexit@plt+0x95338> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01809e9c │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1414 <__cxa_atexit@plt+0x953b4> │ │ │ │ + ldr r2, [pc, #96] @ a1424 <__cxa_atexit@plt+0x953c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a1428 <__cxa_atexit@plt+0x953c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a142c <__cxa_atexit@plt+0x953cc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffcc │ │ │ │ - cmneq pc, r4, asr #27 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + cmneq pc, r0, asr #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9e294 <__cxa_atexit@plt+0x92234> │ │ │ │ - ldr r5, [pc, #28] @ 9e2a4 <__cxa_atexit@plt+0x92244> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi a1464 <__cxa_atexit@plt+0x95404> │ │ │ │ + ldr r2, [pc, #28] @ a146c <__cxa_atexit@plt+0x9540c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r7, [pc, #12] @ 9e2a8 <__cxa_atexit@plt+0x92248> │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - @ instruction: 0x016fad94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, ip, ror #26 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9e2ec <__cxa_atexit@plt+0x9228c> │ │ │ │ - ldr r5, [pc, #28] @ 9e2fc <__cxa_atexit@plt+0x9229c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b ae338 <__cxa_atexit@plt+0xa22d8> │ │ │ │ - ldr r7, [pc, #12] @ 9e300 <__cxa_atexit@plt+0x922a0> │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a14ec <__cxa_atexit@plt+0x9548c> │ │ │ │ + ldr r9, [pc, #92] @ a1500 <__cxa_atexit@plt+0x954a0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a1504 <__cxa_atexit@plt+0x954a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a1508 <__cxa_atexit@plt+0x954a8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffd0 │ │ │ │ - cmneq pc, ip, lsr sp @ │ │ │ │ - smceq 64208 @ 0xfad0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + cmneq pc, r0, ror #28 │ │ │ │ + cmneq pc, r8, lsl #31 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9e370 <__cxa_atexit@plt+0x92310> │ │ │ │ - ldr r1, [pc, #84] @ 9e378 <__cxa_atexit@plt+0x92318> │ │ │ │ + bhi a15a4 <__cxa_atexit@plt+0x95544> │ │ │ │ + ldrb r3, [r7, #8] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ + ldr r1, [pc, #152] @ a15cc <__cxa_atexit@plt+0x9556c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9e34c <__cxa_atexit@plt+0x922ec> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9e37c <__cxa_atexit@plt+0x9231c> │ │ │ │ - ldr r8, [pc, #40] @ 9e380 <__cxa_atexit@plt+0x92320> │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + sub r3, r3, r2 │ │ │ │ + uxtb r2, r3 │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc a15ac <__cxa_atexit@plt+0x9554c> │ │ │ │ + ldr r7, [pc, #116] @ a15d4 <__cxa_atexit@plt+0x95574> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ldr r7, [pc, #28] @ 9e384 <__cxa_atexit@plt+0x92324> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + ldr lr, [pc, #112] @ a15d8 <__cxa_atexit@plt+0x95578> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #108] @ a15dc <__cxa_atexit@plt+0x9557c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + sub r7, r3, #14 │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, r8, lsl lr │ │ │ │ + ldr r7, [pc, #28] @ a15d0 <__cxa_atexit@plt+0x95570> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r9, r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, r0, ror #25 │ │ │ │ - orreq sp, r0, r0, ror #1 │ │ │ │ - cmneq pc, r0, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + @ instruction: 0xfffffad4 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + @ instruction: 0xfffffe34 │ │ │ │ + strheq r5, [pc, #-228] @ a1504 <__cxa_atexit@plt+0x954a4> │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9e3b4 <__cxa_atexit@plt+0x92354> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 7ec40 <__cxa_atexit@plt+0x72be0> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e3fc <__cxa_atexit@plt+0x9239c> │ │ │ │ - ldr r7, [pc, #44] @ 9e410 <__cxa_atexit@plt+0x923b0> │ │ │ │ - ldr r8, [pc, #44] @ 9e414 <__cxa_atexit@plt+0x923b4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 9e418 <__cxa_atexit@plt+0x923b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9e41c <__cxa_atexit@plt+0x923bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1650 <__cxa_atexit@plt+0x955f0> │ │ │ │ + ldr r7, [pc, #96] @ a166c <__cxa_atexit@plt+0x9560c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a1670 <__cxa_atexit@plt+0x95610> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a1674 <__cxa_atexit@plt+0x95614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, r8, ror #24 │ │ │ │ - orreq sp, r0, r4, asr r0 │ │ │ │ - cmneq pc, r4, lsr #25 │ │ │ │ - smceq 64200 @ 0xfac8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9e464 <__cxa_atexit@plt+0x92404> │ │ │ │ - ldr r3, [pc, #88] @ 9e498 <__cxa_atexit@plt+0x92438> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9e48c <__cxa_atexit@plt+0x9242c> │ │ │ │ - ldr r3, [pc, #68] @ 9e49c <__cxa_atexit@plt+0x9243c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + ldr r3, [pc, #32] @ a1678 <__cxa_atexit@plt+0x95618> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r3, [pc, #40] @ 9e494 <__cxa_atexit@plt+0x92434> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xfffffe24 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a1704 <__cxa_atexit@plt+0x956a4> │ │ │ │ + ldr r3, [pc, #136] @ a1724 <__cxa_atexit@plt+0x956c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9e48c <__cxa_atexit@plt+0x9242c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldrb r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + strb r7, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a16f4 <__cxa_atexit@plt+0x95694> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a170c <__cxa_atexit@plt+0x956ac> │ │ │ │ + ldr r2, [pc, #88] @ a1728 <__cxa_atexit@plt+0x956c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldrb r0, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, r8, ror #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9e4c0 <__cxa_atexit@plt+0x92460> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strheq sl, [pc, #-176] @ 9e41c <__cxa_atexit@plt+0x923bc> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r9, [r0, r4] │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1774 <__cxa_atexit@plt+0x95714> │ │ │ │ + ldr r2, [pc, #48] @ a1780 <__cxa_atexit@plt+0x95720> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strb r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r0, r4, ror fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e500 <__cxa_atexit@plt+0x924a0> │ │ │ │ - ldr r2, [pc, #32] @ 9e50c <__cxa_atexit@plt+0x924ac> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc a17c8 <__cxa_atexit@plt+0x95768> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldrb r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a17d8 <__cxa_atexit@plt+0x95778> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + strb r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe1c │ │ │ │ - cmneq pc, r8, lsr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - smceq 64184 @ 0xfab8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + strheq r5, [pc, #-196] @ a1720 <__cxa_atexit@plt+0x956c0> │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e56c <__cxa_atexit@plt+0x9250c> │ │ │ │ - ldr r7, [pc, #44] @ 9e580 <__cxa_atexit@plt+0x92520> │ │ │ │ - ldr r8, [pc, #44] @ 9e584 <__cxa_atexit@plt+0x92524> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1868 <__cxa_atexit@plt+0x95808> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + uxtb r1, r9 │ │ │ │ + uxtb r0, r8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bls a1838 <__cxa_atexit@plt+0x957d8> │ │ │ │ + ldr r1, [pc, #104] @ a1888 <__cxa_atexit@plt+0x95828> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #100] @ a188c <__cxa_atexit@plt+0x9582c> │ │ │ │ + add lr, pc, lr │ │ │ │ + strb r9, [r3, #24] │ │ │ │ + strb r9, [r3, #13] │ │ │ │ + strb r8, [r3, #12] │ │ │ │ + b a1854 <__cxa_atexit@plt+0x957f4> │ │ │ │ + ldr r1, [pc, #80] @ a1890 <__cxa_atexit@plt+0x95830> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ a1894 <__cxa_atexit@plt+0x95834> │ │ │ │ + add lr, pc, lr │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + strb r8, [r3, #13] │ │ │ │ + strb r9, [r3, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ a1898 <__cxa_atexit@plt+0x95838> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #36] @ 9e588 <__cxa_atexit@plt+0x92528> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ 9e58c <__cxa_atexit@plt+0x9252c> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - strdeq sl, [pc, #-168] @ 9e4e4 <__cxa_atexit@plt+0x92484> │ │ │ │ - orreq ip, r0, r4, ror #29 │ │ │ │ - cmneq pc, r4, lsr fp @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e5d4 <__cxa_atexit@plt+0x92574> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - ldr r2, [pc, #40] @ 9e5e0 <__cxa_atexit@plt+0x92580> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - ldrne r7, [pc, #24] @ 9e5e4 <__cxa_atexit@plt+0x92584> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - addne r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + uxtb r8, r8 │ │ │ │ + uxtb r9, r9 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, r4, lsl #23 │ │ │ │ - @ instruction: 0x0180cbb4 │ │ │ │ - ldrdeq sl, [pc, #-164] @ 9e54c <__cxa_atexit@plt+0x924ec> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xfffff7bc │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + cmneq pc, r8, lsr ip @ │ │ │ │ + cmneq pc, r0, lsl #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9e644 <__cxa_atexit@plt+0x925e4> │ │ │ │ - ldr r7, [pc, #72] @ 9e658 <__cxa_atexit@plt+0x925f8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 9e638 <__cxa_atexit@plt+0x925d8> │ │ │ │ - ldr r7, [pc, #56] @ 9e65c <__cxa_atexit@plt+0x925fc> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + bhi a18e4 <__cxa_atexit@plt+0x95884> │ │ │ │ + ldr r7, [pc, #52] @ a18f8 <__cxa_atexit@plt+0x95898> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a18d8 <__cxa_atexit@plt+0x95878> │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ + b a190c <__cxa_atexit@plt+0x958ac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9e660 <__cxa_atexit@plt+0x92600> │ │ │ │ + ldr r7, [pc, #16] @ a18fc <__cxa_atexit@plt+0x9589c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r0, lsl #21 │ │ │ │ - cmneq pc, ip, asr sl @ │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq pc, r4, asr #23 │ │ │ │ + cmneq pc, r0, lsr #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9e684 <__cxa_atexit@plt+0x92624> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrb r8, [r6, #3] │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9e6c0 <__cxa_atexit@plt+0x92660> │ │ │ │ - ldr r2, [pc, #32] @ 9e6cc <__cxa_atexit@plt+0x9266c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + bcc a1994 <__cxa_atexit@plt+0x95934> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r8, r9 │ │ │ │ + bls a1964 <__cxa_atexit@plt+0x95904> │ │ │ │ + ldr r1, [pc, #96] @ a19ac <__cxa_atexit@plt+0x9594c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ a19b0 <__cxa_atexit@plt+0x95950> │ │ │ │ + add lr, pc, lr │ │ │ │ + strb r9, [r3, #24] │ │ │ │ + strb r9, [r3, #13] │ │ │ │ + strb r8, [r3, #12] │ │ │ │ + b a1980 <__cxa_atexit@plt+0x95920> │ │ │ │ + ldr r1, [pc, #72] @ a19b4 <__cxa_atexit@plt+0x95954> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #68] @ a19b8 <__cxa_atexit@plt+0x95958> │ │ │ │ + add lr, pc, lr │ │ │ │ + strb r8, [r3, #24] │ │ │ │ + strb r8, [r3, #13] │ │ │ │ + strb r9, [r3, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - strdeq sl, [pc, #-152] @ 9e640 <__cxa_atexit@plt+0x925e0> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9e72c <__cxa_atexit@plt+0x926cc> │ │ │ │ - ldr r7, [pc, #72] @ 9e740 <__cxa_atexit@plt+0x926e0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - beq 9e720 <__cxa_atexit@plt+0x926c0> │ │ │ │ - ldr r7, [pc, #56] @ 9e744 <__cxa_atexit@plt+0x926e4> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ + ldr r7, [pc, #32] @ a19bc <__cxa_atexit@plt+0x9595c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9e748 <__cxa_atexit@plt+0x926e8> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x016fa998 │ │ │ │ - cmneq pc, r4, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9e7a8 <__cxa_atexit@plt+0x92748> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e7a0 <__cxa_atexit@plt+0x92740> │ │ │ │ - ldr r8, [pc, #48] @ 9e7b0 <__cxa_atexit@plt+0x92750> │ │ │ │ - ldr r7, [pc, #48] @ 9e7b4 <__cxa_atexit@plt+0x92754> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9e7b8 <__cxa_atexit@plt+0x92758> │ │ │ │ - mov r5, r9 │ │ │ │ + @ instruction: 0xfffff690 │ │ │ │ + @ instruction: 0xfffff410 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + cmneq pc, ip, lsl #22 │ │ │ │ + ldrdeq r5, [pc, #-164] @ a1924 <__cxa_atexit@plt+0x958c4> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1a48 <__cxa_atexit@plt+0x959e8> │ │ │ │ + ldr r2, [pc, #144] @ a1a70 <__cxa_atexit@plt+0x95a10> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a1a38 <__cxa_atexit@plt+0x959d8> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a1a50 <__cxa_atexit@plt+0x959f0> │ │ │ │ + ldr r7, [pc, #100] @ a1a7c <__cxa_atexit@plt+0x95a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror #18 │ │ │ │ - @ instruction: 0x0180c9b0 │ │ │ │ - @ instruction: 0x0180ccb0 │ │ │ │ - cmneq pc, r8, ror #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9e818 <__cxa_atexit@plt+0x927b8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e810 <__cxa_atexit@plt+0x927b0> │ │ │ │ - ldr r8, [pc, #48] @ 9e820 <__cxa_atexit@plt+0x927c0> │ │ │ │ - ldr r7, [pc, #48] @ 9e824 <__cxa_atexit@plt+0x927c4> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #56] @ a1a78 <__cxa_atexit@plt+0x95a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9e828 <__cxa_atexit@plt+0x927c8> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, lsr #18 │ │ │ │ - orreq ip, r0, r0, asr #18 │ │ │ │ - orreq ip, r0, r0, asr #24 │ │ │ │ - cmneq pc, ip, lsr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9e888 <__cxa_atexit@plt+0x92828> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e880 <__cxa_atexit@plt+0x92820> │ │ │ │ - ldr r8, [pc, #48] @ 9e890 <__cxa_atexit@plt+0x92830> │ │ │ │ - ldr r7, [pc, #48] @ 9e894 <__cxa_atexit@plt+0x92834> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9e898 <__cxa_atexit@plt+0x92838> │ │ │ │ - mov r5, r9 │ │ │ │ + ldr r7, [pc, #28] @ a1a74 <__cxa_atexit@plt+0x95a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r9, r0, ip, asr r7 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r9, r0, r0, lsr #20 │ │ │ │ + strdeq r9, [r0, ip] │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1acc <__cxa_atexit@plt+0x95a6c> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a1ae8 <__cxa_atexit@plt+0x95a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r3, [pc, #24] @ a1aec <__cxa_atexit@plt+0x95a8c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r9, r0, r8, ror #14 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a1b84 <__cxa_atexit@plt+0x95b24> │ │ │ │ + ldr r2, [pc, #152] @ a1ba8 <__cxa_atexit@plt+0x95b48> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a1b90 <__cxa_atexit@plt+0x95b30> │ │ │ │ + ldr r9, [pc, #116] @ a1bac <__cxa_atexit@plt+0x95b4c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a1bb0 <__cxa_atexit@plt+0x95b50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a1bb4 <__cxa_atexit@plt+0x95b54> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, ror #17 │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ - ldrdeq ip, [r0, r0] │ │ │ │ - strdeq sl, [pc, #-128] @ 9e824 <__cxa_atexit@plt+0x927c4> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi 9e8f8 <__cxa_atexit@plt+0x92898> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq 9e8f0 <__cxa_atexit@plt+0x92890> │ │ │ │ - ldr r8, [pc, #48] @ 9e900 <__cxa_atexit@plt+0x928a0> │ │ │ │ - ldr r7, [pc, #48] @ 9e904 <__cxa_atexit@plt+0x928a4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r7, [pc, #32] @ 9e908 <__cxa_atexit@plt+0x928a8> │ │ │ │ - mov r5, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, lsr #17 │ │ │ │ - orreq ip, r0, r0, ror #16 │ │ │ │ - orreq ip, r0, r0, ror #22 │ │ │ │ - strheq sl, [pc, #-128] @ 9e894 <__cxa_atexit@plt+0x92834> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r7 │ │ │ │ + orreq r9, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, ip, asr #15 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9e9d8 <__cxa_atexit@plt+0x92978> │ │ │ │ - ldr lr, [pc, #180] @ 9e9e8 <__cxa_atexit@plt+0x92988> │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ - ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #172] @ 9e9ec <__cxa_atexit@plt+0x9298c> │ │ │ │ + bhi a1c18 <__cxa_atexit@plt+0x95bb8> │ │ │ │ + ldr lr, [pc, #72] @ a1c24 <__cxa_atexit@plt+0x95bc4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r0, r1, r3} │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - beq 9e9a0 <__cxa_atexit@plt+0x92940> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 9e9a8 <__cxa_atexit@plt+0x92948> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 9e9bc <__cxa_atexit@plt+0x9295c> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r2, [pc, #144] @ 9ea00 <__cxa_atexit@plt+0x929a0> │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r7, [pc, #140] @ 9ea04 <__cxa_atexit@plt+0x929a4> │ │ │ │ - ldr r1, [pc, #140] @ 9ea08 <__cxa_atexit@plt+0x929a8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ - ldr r3, [pc, #132] @ 9ea0c <__cxa_atexit@plt+0x929ac> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r7, r2 │ │ │ │ - moveq r3, r1 │ │ │ │ - b 9e9cc <__cxa_atexit@plt+0x9296c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 9e9f0 <__cxa_atexit@plt+0x92990> │ │ │ │ - ldr r3, [pc, #64] @ 9e9f4 <__cxa_atexit@plt+0x92994> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9e9cc <__cxa_atexit@plt+0x9296c> │ │ │ │ - ldr r7, [pc, #52] @ 9e9f8 <__cxa_atexit@plt+0x92998> │ │ │ │ - ldr r3, [pc, #52] @ 9e9fc <__cxa_atexit@plt+0x9299c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a1c0c <__cxa_atexit@plt+0x95bac> │ │ │ │ + mov r7, r8 │ │ │ │ + b a1c30 <__cxa_atexit@plt+0x95bd0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq ip, [r0, r8] │ │ │ │ - strheq sl, [pc, #-124] @ 9e97c <__cxa_atexit@plt+0x9291c> │ │ │ │ - andeq r0, r0, ip, lsl #4 │ │ │ │ - ldrdeq sl, [pc, #-124] @ 9e984 <__cxa_atexit@plt+0x92924> │ │ │ │ - andeq r0, r0, r8, ror r2 │ │ │ │ - cmneq pc, ip, lsl #15 │ │ │ │ - strheq sl, [pc, #-116] @ 9e998 <__cxa_atexit@plt+0x92938> │ │ │ │ - andeq r0, r0, r4, lsr r1 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - cmneq pc, ip, lsr #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq 9ea6c <__cxa_atexit@plt+0x92a0c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne 9ea80 <__cxa_atexit@plt+0x92a20> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r2, [pc, #112] @ 9eaac <__cxa_atexit@plt+0x92a4c> │ │ │ │ - ldr r3, [r7] │ │ │ │ - ldr r7, [pc, #108] @ 9eab0 <__cxa_atexit@plt+0x92a50> │ │ │ │ - ldr r1, [pc, #108] @ 9eab4 <__cxa_atexit@plt+0x92a54> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldrh r0, [r3, #-2] │ │ │ │ - ldr r3, [pc, #100] @ 9eab8 <__cxa_atexit@plt+0x92a58> │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - moveq r7, r2 │ │ │ │ - moveq r3, r1 │ │ │ │ - b 9ea90 <__cxa_atexit@plt+0x92a30> │ │ │ │ - ldr r7, [pc, #40] @ 9ea9c <__cxa_atexit@plt+0x92a3c> │ │ │ │ - ldr r3, [pc, #40] @ 9eaa0 <__cxa_atexit@plt+0x92a40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b 9ea90 <__cxa_atexit@plt+0x92a30> │ │ │ │ - ldr r7, [pc, #28] @ 9eaa4 <__cxa_atexit@plt+0x92a44> │ │ │ │ - ldr r3, [pc, #28] @ 9eaa8 <__cxa_atexit@plt+0x92a48> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a1cb8 <__cxa_atexit@plt+0x95c58> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [pc, #-104] @ 9ea3c <__cxa_atexit@plt+0x929dc> │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq pc, r8, lsl r7 @ │ │ │ │ - @ instruction: 0x000001b4 │ │ │ │ - cmneq pc, r0, asr #13 │ │ │ │ - cmneq pc, r8, ror #13 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - strdeq sl, [pc, #-96] @ 9ea64 <__cxa_atexit@plt+0x92a04> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9eae4 <__cxa_atexit@plt+0x92a84> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r2, [pc, #48] @ 9eb1c <__cxa_atexit@plt+0x92abc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9eb10 <__cxa_atexit@plt+0x92ab0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, r8, lsl r3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - smceq 64096 @ 0xfa60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9eb64 <__cxa_atexit@plt+0x92b04> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r2, [pc, #48] @ 9eb9c <__cxa_atexit@plt+0x92b3c> │ │ │ │ + beq a1c80 <__cxa_atexit@plt+0x95c20> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a1ca8 <__cxa_atexit@plt+0x95c48> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9eb90 <__cxa_atexit@plt+0x92b30> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a1c88 <__cxa_atexit@plt+0x95c28> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x016fa298 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - strdeq sl, [pc, #-80] @ 9eb74 <__cxa_atexit@plt+0x92b14> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9ebe4 <__cxa_atexit@plt+0x92b84> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r2, [pc, #48] @ 9ec1c <__cxa_atexit@plt+0x92bbc> │ │ │ │ + ldr r1, [pc, #44] @ a1cbc <__cxa_atexit@plt+0x95c5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r9, r0, r4, lsl #11 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1d20 <__cxa_atexit@plt+0x95cc0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a1d04 <__cxa_atexit@plt+0x95ca4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a1d2c <__cxa_atexit@plt+0x95ccc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r0, r8, lsl #10 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a1da8 <__cxa_atexit@plt+0x95d48> │ │ │ │ + ldr r2, [pc, #96] @ a1db8 <__cxa_atexit@plt+0x95d58> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a1dbc <__cxa_atexit@plt+0x95d5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a1dc0 <__cxa_atexit@plt+0x95d60> │ │ │ │ + add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ec10 <__cxa_atexit@plt+0x92bb0> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, r8, lsl r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - smceq 64080 @ 0xfa50 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + cmneq pc, ip, lsr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9ec64 <__cxa_atexit@plt+0x92c04> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b e978c <__cxa_atexit@plt+0xdd72c> │ │ │ │ - ldr r2, [pc, #48] @ 9ec9c <__cxa_atexit@plt+0x92c3c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, r5 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1df8 <__cxa_atexit@plt+0x95d98> │ │ │ │ + ldr r2, [pc, #28] @ a1e00 <__cxa_atexit@plt+0x95da0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9ec90 <__cxa_atexit@plt+0x92c30> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x016fa198 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - strdeq sl, [pc, #-76] @ 9ec78 <__cxa_atexit@plt+0x92c18> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ecf0 <__cxa_atexit@plt+0x92c90> │ │ │ │ - ldr r3, [pc, #32] @ 9ed00 <__cxa_atexit@plt+0x92ca0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ 9ed04 <__cxa_atexit@plt+0x92ca4> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a1e80 <__cxa_atexit@plt+0x95e20> │ │ │ │ + ldr r9, [pc, #92] @ a1e94 <__cxa_atexit@plt+0x95e34> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a1e98 <__cxa_atexit@plt+0x95e38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a1e9c <__cxa_atexit@plt+0x95e3c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r4, ror #9 │ │ │ │ - strheq sl, [pc, #-68] @ 9eccc <__cxa_atexit@plt+0x92c6c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + cmneq pc, ip, asr #9 │ │ │ │ + strdeq r5, [pc, #-84] @ a1e54 <__cxa_atexit@plt+0x95df4> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a1f34 <__cxa_atexit@plt+0x95ed4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #152] @ a1f5c <__cxa_atexit@plt+0x95efc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ + ldrh r7, [r7, #8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r7, r2 │ │ │ │ + uxth r7, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a1f3c <__cxa_atexit@plt+0x95edc> │ │ │ │ + ldr r2, [pc, #108] @ a1f64 <__cxa_atexit@plt+0x95f04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ a1f68 <__cxa_atexit@plt+0x95f08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #100] @ a1f6c <__cxa_atexit@plt+0x95f0c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r6, r7, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a1f60 <__cxa_atexit@plt+0x95f00> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r9, r0, r8, ror r2 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + cmneq pc, r4, lsr #10 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ed4c <__cxa_atexit@plt+0x92cec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 9ed58 <__cxa_atexit@plt+0x92cf8> │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a1fe0 <__cxa_atexit@plt+0x95f80> │ │ │ │ + ldr r7, [pc, #96] @ a1ffc <__cxa_atexit@plt+0x95f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a2000 <__cxa_atexit@plt+0x95fa0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a2004 <__cxa_atexit@plt+0x95fa4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - smceq 64072 @ 0xfa48 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9ed90 <__cxa_atexit@plt+0x92d30> │ │ │ │ - ldr r3, [pc, #32] @ 9eda0 <__cxa_atexit@plt+0x92d40> │ │ │ │ + ldr r3, [pc, #32] @ a2008 <__cxa_atexit@plt+0x95fa8> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a2094 <__cxa_atexit@plt+0x96034> │ │ │ │ + ldr r3, [pc, #136] @ a20b4 <__cxa_atexit@plt+0x96054> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldrh r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + strh r7, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a2084 <__cxa_atexit@plt+0x96024> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a209c <__cxa_atexit@plt+0x9603c> │ │ │ │ + ldr r2, [pc, #88] @ a20b8 <__cxa_atexit@plt+0x96058> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r8, #3] │ │ │ │ + ldrh r0, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ 9eda4 <__cxa_atexit@plt+0x92d44> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmneq pc, r4, asr #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + @ instruction: 0x0180939c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ede8 <__cxa_atexit@plt+0x92d88> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 9edfc <__cxa_atexit@plt+0x92d9c> │ │ │ │ + bcc a2104 <__cxa_atexit@plt+0x960a4> │ │ │ │ + ldr r2, [pc, #48] @ a2110 <__cxa_atexit@plt+0x960b0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - orreq ip, r0, ip, lsr r4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r9, r0, ip, lsl r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ee40 <__cxa_atexit@plt+0x92de0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ 9ee54 <__cxa_atexit@plt+0x92df4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc a2158 <__cxa_atexit@plt+0x960f8> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldrh r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a2168 <__cxa_atexit@plt+0x96108> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, r4, ror #7 │ │ │ │ - andeq r0, r1, r6 │ │ │ │ - andeq r0, r0, pc │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + cmneq pc, r8, lsr #6 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a21f4 <__cxa_atexit@plt+0x96194> │ │ │ │ + ldr r2, [pc, #144] @ a221c <__cxa_atexit@plt+0x961bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #28 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi 9eedc <__cxa_atexit@plt+0x92e7c> │ │ │ │ - ldr r7, [pc, #112] @ 9eeec <__cxa_atexit@plt+0x92e8c> │ │ │ │ - ldr lr, [r2, #28] │ │ │ │ - ldr r8, [r2, #24] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ - add r7, r2, #8 │ │ │ │ - ldr r9, [r2, #32] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - stmdb r3, {r0, r1} │ │ │ │ - str r9, [r3, #-12] │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq 9eed4 <__cxa_atexit@plt+0x92e74> │ │ │ │ - ldr r2, [pc, #52] @ 9eef0 <__cxa_atexit@plt+0x92e90> │ │ │ │ - ldr r1, [pc, #52] @ 9eef4 <__cxa_atexit@plt+0x92e94> │ │ │ │ - cmp r3, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - moveq r1, r2 │ │ │ │ - str r1, [r5] │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a21e4 <__cxa_atexit@plt+0x96184> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a21fc <__cxa_atexit@plt+0x9619c> │ │ │ │ + ldr r7, [pc, #100] @ a2228 <__cxa_atexit@plt+0x961c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #56] @ a2224 <__cxa_atexit@plt+0x961c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9ef24 <__cxa_atexit@plt+0x92ec4> │ │ │ │ - ldr r2, [pc, #28] @ 9ef28 <__cxa_atexit@plt+0x92ec8> │ │ │ │ - and r1, r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r2, r3 │ │ │ │ - str r2, [r5] │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9ef8c <__cxa_atexit@plt+0x92f2c> │ │ │ │ - ldr r7, [pc, #72] @ 9ef98 <__cxa_atexit@plt+0x92f38> │ │ │ │ - ldr r8, [pc, #72] @ 9ef9c <__cxa_atexit@plt+0x92f3c> │ │ │ │ - ldr lr, [pc, #72] @ 9efa0 <__cxa_atexit@plt+0x92f40> │ │ │ │ - add r2, r5, #16 │ │ │ │ + ldr r7, [pc, #28] @ a2220 <__cxa_atexit@plt+0x961c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - orreq ip, r0, ip, asr #9 │ │ │ │ - andeq r0, r0, r6, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9eff0 <__cxa_atexit@plt+0x92f90> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9efe8 <__cxa_atexit@plt+0x92f88> │ │ │ │ - ldr r3, [pc, #44] @ 9eff4 <__cxa_atexit@plt+0x92f94> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - orr r3, r2, #256 @ 0x100 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 9efe8 <__cxa_atexit@plt+0x92f88> │ │ │ │ - b 9f144 <__cxa_atexit@plt+0x930e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r1 │ │ │ │ - andeq r0, r0, r6, lsl #14 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0x01808fb0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r9, r0, r4, ror r2 │ │ │ │ + orreq r9, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9f030 <__cxa_atexit@plt+0x92fd0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - orr r3, r2, #256 @ 0x100 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 9f028 <__cxa_atexit@plt+0x92fc8> │ │ │ │ - b 9f144 <__cxa_atexit@plt+0x930e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a2278 <__cxa_atexit@plt+0x96218> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a2294 <__cxa_atexit@plt+0x96234> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - andeq r0, r0, r6, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9f094 <__cxa_atexit@plt+0x93034> │ │ │ │ - ldr r7, [pc, #72] @ 9f0a0 <__cxa_atexit@plt+0x93040> │ │ │ │ - ldr r8, [pc, #72] @ 9f0a4 <__cxa_atexit@plt+0x93044> │ │ │ │ - ldr lr, [pc, #72] @ 9f0a8 <__cxa_atexit@plt+0x93048> │ │ │ │ - add r2, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #15 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffffd48 │ │ │ │ - orreq ip, r0, r4, asr #7 │ │ │ │ - andeq r0, r0, r6, lsl #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9f0f8 <__cxa_atexit@plt+0x93098> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #24] @ a2298 <__cxa_atexit@plt+0x96238> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9f0f0 <__cxa_atexit@plt+0x93090> │ │ │ │ - ldr r3, [pc, #44] @ 9f0fc <__cxa_atexit@plt+0x9309c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bic r3, r2, #256 @ 0x100 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 9f0f0 <__cxa_atexit@plt+0x93090> │ │ │ │ - b 9f144 <__cxa_atexit@plt+0x930e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0x01808fbc │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2330 <__cxa_atexit@plt+0x962d0> │ │ │ │ + ldr r2, [pc, #152] @ a2354 <__cxa_atexit@plt+0x962f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a233c <__cxa_atexit@plt+0x962dc> │ │ │ │ + ldr r9, [pc, #116] @ a2358 <__cxa_atexit@plt+0x962f8> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a235c <__cxa_atexit@plt+0x962fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a2360 <__cxa_atexit@plt+0x96300> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r6, lsl #14 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq r8, r0, r0, lsl #29 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, lsr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a23c4 <__cxa_atexit@plt+0x96364> │ │ │ │ + ldr lr, [pc, #72] @ a23d0 <__cxa_atexit@plt+0x96370> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a23b8 <__cxa_atexit@plt+0x96358> │ │ │ │ + mov r7, r8 │ │ │ │ + b a23dc <__cxa_atexit@plt+0x9637c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9f138 <__cxa_atexit@plt+0x930d8> │ │ │ │ + ldr r3, [pc, #128] @ a2464 <__cxa_atexit@plt+0x96404> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - bic r3, r2, #256 @ 0x100 │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5, #24] │ │ │ │ - beq 9f130 <__cxa_atexit@plt+0x930d0> │ │ │ │ - b 9f144 <__cxa_atexit@plt+0x930e4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r6, asr #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne 9f1a8 <__cxa_atexit@plt+0x93148> │ │ │ │ - ldr r7, [pc, #196] @ 9f21c <__cxa_atexit@plt+0x931bc> │ │ │ │ - mov r2, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #20]! │ │ │ │ - ldr r7, [r2, #-16] │ │ │ │ - ands r1, r7, #3 │ │ │ │ - beq 9f1c4 <__cxa_atexit@plt+0x93164> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ + beq a242c <__cxa_atexit@plt+0x963cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9f1d8 <__cxa_atexit@plt+0x93178> │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 9f204 <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r0, [pc, #144] @ 9f220 <__cxa_atexit@plt+0x931c0> │ │ │ │ - orr r7, lr, #192 @ 0xc0 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - stmib r6, {r0, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r1 │ │ │ │ - ldr r3, [pc, #104] @ 9f218 <__cxa_atexit@plt+0x931b8> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq 9f1d0 <__cxa_atexit@plt+0x93170> │ │ │ │ - b 9f2ac <__cxa_atexit@plt+0x9324c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a2454 <__cxa_atexit@plt+0x963f4> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a2434 <__cxa_atexit@plt+0x963d4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc 9f204 <__cxa_atexit@plt+0x931a4> │ │ │ │ - ldr r1, [pc, #60] @ 9f224 <__cxa_atexit@plt+0x931c4> │ │ │ │ - orr r7, lr, #64 @ 0x40 │ │ │ │ - bic r7, r7, #128 @ 0x80 │ │ │ │ + ldr r1, [pc, #44] @ a2468 <__cxa_atexit@plt+0x96408> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq ip, r0, r0, lsl #1 │ │ │ │ - orreq ip, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + ldrdeq r8, [r0, r8] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9f264 <__cxa_atexit@plt+0x93204> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9f290 <__cxa_atexit@plt+0x93230> │ │ │ │ - ldr r7, [pc, #68] @ 9f2a0 <__cxa_atexit@plt+0x93240> │ │ │ │ - orr r2, r2, #192 @ 0xc0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 9f27c <__cxa_atexit@plt+0x9321c> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9f290 <__cxa_atexit@plt+0x93230> │ │ │ │ - ldr r7, [pc, #40] @ 9f29c <__cxa_atexit@plt+0x9323c> │ │ │ │ - orr r2, r2, #64 @ 0x40 │ │ │ │ - bic r2, r2, #128 @ 0x80 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a24cc <__cxa_atexit@plt+0x9646c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a24b0 <__cxa_atexit@plt+0x96450> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a24d8 <__cxa_atexit@plt+0x96478> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strexeq fp, r8, [r0] │ │ │ │ - @ instruction: 0x0180bfb4 │ │ │ │ - andeq r0, r0, r6, asr #15 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #20 │ │ │ │ - and r2, r2, #3 │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - bne 9f308 <__cxa_atexit@plt+0x932a8> │ │ │ │ - ldr r2, [pc, #240] @ 9f3c0 <__cxa_atexit@plt+0x93360> │ │ │ │ - cmp r1, #0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r0, ip, asr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2554 <__cxa_atexit@plt+0x964f4> │ │ │ │ + ldr r2, [pc, #96] @ a2564 <__cxa_atexit@plt+0x96504> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 9f34c <__cxa_atexit@plt+0x932ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9f358 <__cxa_atexit@plt+0x932f8> │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9f3a0 <__cxa_atexit@plt+0x93340> │ │ │ │ - ldr r0, [pc, #200] @ 9f3c8 <__cxa_atexit@plt+0x93368> │ │ │ │ - orr r7, lr, #192 @ 0xc0 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b 9f388 <__cxa_atexit@plt+0x93328> │ │ │ │ - ldr r2, [pc, #164] @ 9f3b4 <__cxa_atexit@plt+0x93354> │ │ │ │ - cmp r1, #0 │ │ │ │ + ldr lr, [pc, #92] @ a2568 <__cxa_atexit@plt+0x96508> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a256c <__cxa_atexit@plt+0x9650c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + cmneq pc, r0, lsl #28 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a25a4 <__cxa_atexit@plt+0x96544> │ │ │ │ + ldr r2, [pc, #28] @ a25ac <__cxa_atexit@plt+0x9654c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq 9f34c <__cxa_atexit@plt+0x932ec> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr lr, [r5, #24] │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne 9f374 <__cxa_atexit@plt+0x93314> │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9f3a0 <__cxa_atexit@plt+0x93340> │ │ │ │ - ldr r0, [pc, #124] @ 9f3bc <__cxa_atexit@plt+0x9335c> │ │ │ │ - orr r7, lr, #128 @ 0x80 │ │ │ │ - bic r7, r7, #64 @ 0x40 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b 9f388 <__cxa_atexit@plt+0x93328> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9f3a0 <__cxa_atexit@plt+0x93340> │ │ │ │ - ldr r0, [pc, #92] @ 9f3c4 <__cxa_atexit@plt+0x93364> │ │ │ │ - orr r7, lr, #64 @ 0x40 │ │ │ │ - bic r7, r7, #128 @ 0x80 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - b 9f388 <__cxa_atexit@plt+0x93328> │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc 9f3a0 <__cxa_atexit@plt+0x93340> │ │ │ │ - ldr r0, [pc, #52] @ 9f3b8 <__cxa_atexit@plt+0x93358> │ │ │ │ - bic r7, lr, #192 @ 0xc0 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r5, #28]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - sub r7, r2, #3 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r1 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq fp, r0, ip, lsl #29 │ │ │ │ - orreq fp, r0, ip, asr #29 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - orreq fp, r0, r4, lsr #29 │ │ │ │ - orreq fp, r0, r0, lsl pc │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9f408 <__cxa_atexit@plt+0x933a8> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9f434 <__cxa_atexit@plt+0x933d4> │ │ │ │ - ldr r7, [pc, #68] @ 9f444 <__cxa_atexit@plt+0x933e4> │ │ │ │ - orr r2, r2, #192 @ 0xc0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 9f420 <__cxa_atexit@plt+0x933c0> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9f434 <__cxa_atexit@plt+0x933d4> │ │ │ │ - ldr r7, [pc, #40] @ 9f440 <__cxa_atexit@plt+0x933e0> │ │ │ │ - orr r2, r2, #64 @ 0x40 │ │ │ │ - bic r2, r2, #128 @ 0x80 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq fp, [r0, r4] │ │ │ │ - orreq fp, r0, r0, lsl lr │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne 9f488 <__cxa_atexit@plt+0x93428> │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9f4b0 <__cxa_atexit@plt+0x93450> │ │ │ │ - ldr r7, [pc, #68] @ 9f4c0 <__cxa_atexit@plt+0x93460> │ │ │ │ - orr r2, r2, #128 @ 0x80 │ │ │ │ - bic r2, r2, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 9f49c <__cxa_atexit@plt+0x9343c> │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9f4b0 <__cxa_atexit@plt+0x93450> │ │ │ │ - ldr r7, [pc, #36] @ 9f4bc <__cxa_atexit@plt+0x9345c> │ │ │ │ - bic r2, r2, #192 @ 0xc0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc a262c <__cxa_atexit@plt+0x965cc> │ │ │ │ + ldr r9, [pc, #92] @ a2640 <__cxa_atexit@plt+0x965e0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a2644 <__cxa_atexit@plt+0x965e4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a2648 <__cxa_atexit@plt+0x965e8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq fp, r0, r8, ror sp │ │ │ │ - @ instruction: 0x0180bd90 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + cmneq pc, r0, lsr #26 │ │ │ │ + cmneq pc, r8, asr #28 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f4f0 <__cxa_atexit@plt+0x93490> │ │ │ │ - ldr r3, [pc, #28] @ 9f500 <__cxa_atexit@plt+0x934a0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #12] @ 9f504 <__cxa_atexit@plt+0x934a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi a26e0 <__cxa_atexit@plt+0x96680> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #152] @ a2708 <__cxa_atexit@plt+0x966a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ + ldrh r7, [r7, #8] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + sub r7, r7, r2 │ │ │ │ + uxth r7, r7 │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a26e8 <__cxa_atexit@plt+0x96688> │ │ │ │ + ldr r2, [pc, #108] @ a2710 <__cxa_atexit@plt+0x966b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #104] @ a2714 <__cxa_atexit@plt+0x966b4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #100] @ a2718 <__cxa_atexit@plt+0x966b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r6, r7, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r0, lsl #26 │ │ │ │ - cmneq pc, r0, ror #25 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a270c <__cxa_atexit@plt+0x966ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r8, r0, ip, asr #21 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + smceq 62680 @ 0xf4d8 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc 9f570 <__cxa_atexit@plt+0x93510> │ │ │ │ - ldr lr, [pc, #80] @ 9f588 <__cxa_atexit@plt+0x93528> │ │ │ │ - add ip, r5, #8 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a278c <__cxa_atexit@plt+0x9672c> │ │ │ │ + ldr r7, [pc, #96] @ a27a8 <__cxa_atexit@plt+0x96748> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a27ac <__cxa_atexit@plt+0x9674c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldm ip, {r0, r1, ip} │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r5, r5, #24 │ │ │ │ - mov r8, sl │ │ │ │ - mov r9, r3 │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r1, r2, ip} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r3, [pc, #20] @ 9f58c <__cxa_atexit@plt+0x9352c> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff91c │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq pc, r8, asr ip @ │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9f600 <__cxa_atexit@plt+0x935a0> │ │ │ │ - add lr, r5, #24 │ │ │ │ - str fp, [sp] │ │ │ │ - ldmib r5, {r2, ip} │ │ │ │ - ldr fp, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr sl, [pc, #68] @ 9f618 <__cxa_atexit@plt+0x935b8> │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r9, #4]! │ │ │ │ - str fp, [r9, #32] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str ip, [r9, #12] │ │ │ │ - str r3, [r9, #16] │ │ │ │ - str r0, [r9, #20] │ │ │ │ - str lr, [r9, #24] │ │ │ │ - str r1, [r9, #28] │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - ldr r3, [pc, #20] @ 9f61c <__cxa_atexit@plt+0x935bc> │ │ │ │ - mov r2, #36 @ 0x24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r1, [pc, #88] @ a27b0 <__cxa_atexit@plt+0x96750> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #32] @ a27b4 <__cxa_atexit@plt+0x96754> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff884 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrdeq r9, [pc, #-176] @ 9f578 <__cxa_atexit@plt+0x93518> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9f6e0 <__cxa_atexit@plt+0x93680> │ │ │ │ - ldr r7, [pc, #196] @ 9f708 <__cxa_atexit@plt+0x936a8> │ │ │ │ - mov r1, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-8]! │ │ │ │ - str r8, [r1, #4] │ │ │ │ - beq 9f6c0 <__cxa_atexit@plt+0x93660> │ │ │ │ - ldr lr, [pc, #172] @ 9f70c <__cxa_atexit@plt+0x936ac> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr r0, [r9, #15] │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi a2840 <__cxa_atexit@plt+0x967e0> │ │ │ │ + ldr r3, [pc, #136] @ a2860 <__cxa_atexit@plt+0x96800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldrh r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + strh r7, [r5, #-8] │ │ │ │ tst r8, #3 │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq 9f6d0 <__cxa_atexit@plt+0x93670> │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - bhi 9f6f0 <__cxa_atexit@plt+0x93690> │ │ │ │ - ldr r7, [pc, #112] @ 9f718 <__cxa_atexit@plt+0x936b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - mov r7, r8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + beq a2830 <__cxa_atexit@plt+0x967d0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a2848 <__cxa_atexit@plt+0x967e8> │ │ │ │ + ldr r2, [pc, #88] @ a2864 <__cxa_atexit@plt+0x96804> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r8, #3] │ │ │ │ + ldrh r0, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9f714 <__cxa_atexit@plt+0x936b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9f710 <__cxa_atexit@plt+0x936b0> │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r8, [r0, r0] │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a28b0 <__cxa_atexit@plt+0x96850> │ │ │ │ + ldr r2, [pc, #48] @ a28bc <__cxa_atexit@plt+0x9685c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + add r2, r0, r1 │ │ │ │ + strh r2, [r3, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r0, r0, ror fp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2904 <__cxa_atexit@plt+0x968a4> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldrh r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a2914 <__cxa_atexit@plt+0x968b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + strh r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - strdeq r9, [pc, #-172] @ 9f66c <__cxa_atexit@plt+0x9360c> │ │ │ │ - cmneq pc, r0, lsr #22 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - ldrdeq r9, [pc, #-168] @ 9f67c <__cxa_atexit@plt+0x9361c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [pc, #108] @ 9f7ac <__cxa_atexit@plt+0x9374c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ + @ instruction: 0xfffffed0 │ │ │ │ + smceq 62648 @ 0xf4b8 │ │ │ │ + andeq r0, r2, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a29a4 <__cxa_atexit@plt+0x96944> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + uxth r1, r9 │ │ │ │ + uxth r0, r8 │ │ │ │ + cmp r0, r1 │ │ │ │ + bls a2974 <__cxa_atexit@plt+0x96914> │ │ │ │ + ldr r1, [pc, #104] @ a29c4 <__cxa_atexit@plt+0x96964> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, sl} │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq 9f78c <__cxa_atexit@plt+0x9372c> │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - bhi 9f79c <__cxa_atexit@plt+0x9373c> │ │ │ │ - ldr r7, [pc, #56] @ 9f7b4 <__cxa_atexit@plt+0x93754> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r8 │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr lr, [pc, #100] @ a29c8 <__cxa_atexit@plt+0x96968> │ │ │ │ + add lr, pc, lr │ │ │ │ + strh r9, [r3, #24] │ │ │ │ + strh r9, [r3, #14] │ │ │ │ + strh r8, [r3, #12] │ │ │ │ + b a2990 <__cxa_atexit@plt+0x96930> │ │ │ │ + ldr r1, [pc, #80] @ a29cc <__cxa_atexit@plt+0x9696c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #76] @ a29d0 <__cxa_atexit@plt+0x96970> │ │ │ │ + add lr, pc, lr │ │ │ │ + strh r8, [r3, #24] │ │ │ │ + strh r8, [r3, #14] │ │ │ │ + strh r9, [r3, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9f7b0 <__cxa_atexit@plt+0x93750> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ a29d4 <__cxa_atexit@plt+0x96974> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + uxth r8, r8 │ │ │ │ + uxth r9, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r4, asr sl @ │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - cmneq pc, ip, lsr sl @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffff7c0 │ │ │ │ + @ instruction: 0xfffff544 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffcd0 │ │ │ │ + cmneq pc, ip, lsl fp @ │ │ │ │ + cmneq pc, r4, ror #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr sl, [r3, #12]! │ │ │ │ - ldr r7, [r3, #-8] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r2, [r3, #-4] │ │ │ │ - str r7, [r3] │ │ │ │ - sub r7, r3, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - bhi 9f808 <__cxa_atexit@plt+0x937a8> │ │ │ │ - ldr r7, [pc, #36] @ 9f81c <__cxa_atexit@plt+0x937bc> │ │ │ │ - stm r5, {r8, r9, sl} │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2a20 <__cxa_atexit@plt+0x969c0> │ │ │ │ + ldr r7, [pc, #52] @ a2a34 <__cxa_atexit@plt+0x969d4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a2a14 <__cxa_atexit@plt+0x969b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b a2a48 <__cxa_atexit@plt+0x969e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #16] @ 9f820 <__cxa_atexit@plt+0x937c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - cmneq pc, r4, ror #19 │ │ │ │ - ldrdeq r9, [pc, #-156] @ 9f790 <__cxa_atexit@plt+0x93730> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b 9f630 <__cxa_atexit@plt+0x935d0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f8a0 <__cxa_atexit@plt+0x93840> │ │ │ │ - ldr r2, [pc, #84] @ 9f8a8 <__cxa_atexit@plt+0x93848> │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - and r2, r7, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - beq 9f87c <__cxa_atexit@plt+0x9381c> │ │ │ │ - cmp r2, #0 │ │ │ │ - bne 9f88c <__cxa_atexit@plt+0x9382c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #16] @ a2a38 <__cxa_atexit@plt+0x969d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #44] @ 9f8b0 <__cxa_atexit@plt+0x93850> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #24] @ 9f8ac <__cxa_atexit@plt+0x9384c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq fp, [r0, r4] │ │ │ │ - cmpeq sl, pc, lsl r7 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq pc, r8, lsr #21 │ │ │ │ + cmneq pc, r4, lsl #21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne 9f8dc <__cxa_atexit@plt+0x9387c> │ │ │ │ - ldr r8, [pc, #32] @ 9f8f4 <__cxa_atexit@plt+0x93894> │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r7, [pc, #12] @ 9f8f0 <__cxa_atexit@plt+0x93890> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - orreq fp, r0, r4, lsl #17 │ │ │ │ - cmpeq sl, pc, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9f950 <__cxa_atexit@plt+0x938f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + ldrh r8, [r6, #3] │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9f95c <__cxa_atexit@plt+0x938fc> │ │ │ │ - ldr r2, [pc, #68] @ 9f96c <__cxa_atexit@plt+0x9390c> │ │ │ │ - ldr r8, [pc, #68] @ 9f970 <__cxa_atexit@plt+0x93910> │ │ │ │ - ldr r1, [pc, #68] @ 9f974 <__cxa_atexit@plt+0x93914> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc a2ad0 <__cxa_atexit@plt+0x96a70> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r8, r9 │ │ │ │ + bls a2aa0 <__cxa_atexit@plt+0x96a40> │ │ │ │ + ldr r1, [pc, #96] @ a2ae8 <__cxa_atexit@plt+0x96a88> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ a2aec <__cxa_atexit@plt+0x96a8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + strh r9, [r3, #24] │ │ │ │ + strh r9, [r3, #14] │ │ │ │ + strh r8, [r3, #12] │ │ │ │ + b a2abc <__cxa_atexit@plt+0x96a5c> │ │ │ │ + ldr r1, [pc, #72] @ a2af0 <__cxa_atexit@plt+0x96a90> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #68] @ a2af4 <__cxa_atexit@plt+0x96a94> │ │ │ │ + add lr, pc, lr │ │ │ │ + strh r8, [r3, #24] │ │ │ │ + strh r8, [r3, #14] │ │ │ │ + strh r9, [r3, #12] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #32] @ a2af8 <__cxa_atexit@plt+0x96a98> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsbeq r1, [sl, #-81] @ 0xffffffaf │ │ │ │ - orreq fp, r0, r4, lsl #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + @ instruction: 0xfffff694 │ │ │ │ + @ instruction: 0xfffff418 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + strdeq r4, [pc, #-144] @ a2a70 <__cxa_atexit@plt+0x96a10> │ │ │ │ + @ instruction: 0x016f4998 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9f9b4 <__cxa_atexit@plt+0x93954> │ │ │ │ - ldr r2, [pc, #40] @ 9f9bc <__cxa_atexit@plt+0x9395c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 9f9c0 <__cxa_atexit@plt+0x93960> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + bhi a2b84 <__cxa_atexit@plt+0x96b24> │ │ │ │ + ldr r2, [pc, #144] @ a2bac <__cxa_atexit@plt+0x96b4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a2b74 <__cxa_atexit@plt+0x96b14> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a2b8c <__cxa_atexit@plt+0x96b2c> │ │ │ │ + ldr r7, [pc, #100] @ a2bb8 <__cxa_atexit@plt+0x96b58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ a2bb4 <__cxa_atexit@plt+0x96b54> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ a2bb0 <__cxa_atexit@plt+0x96b50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r8, r0, r0, lsr #12 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0180b79c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + orreq r8, r0, r4, ror #17 │ │ │ │ + orreq r8, r0, r0, asr #13 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc 9fa28 <__cxa_atexit@plt+0x939c8> │ │ │ │ - ldr lr, [pc, #76] @ 9fa34 <__cxa_atexit@plt+0x939d4> │ │ │ │ - add r9, r7, #11 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldm r9, {r0, r8, r9} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr ip, [r5, #4]! │ │ │ │ - ldr lr, [pc, #44] @ 9fa38 <__cxa_atexit@plt+0x939d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - stm lr, {r1, r2, r3, r8, r9} │ │ │ │ - bx ip │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - orreq fp, r0, ip, lsl #20 │ │ │ │ - cmneq pc, r0, ror #15 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi 9faa8 <__cxa_atexit@plt+0x93a48> │ │ │ │ - ldr r2, [pc, #88] @ 9fab8 <__cxa_atexit@plt+0x93a58> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq 9fa98 <__cxa_atexit@plt+0x93a38> │ │ │ │ - ldr r2, [pc, #68] @ 9fabc <__cxa_atexit@plt+0x93a5c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9fac0 <__cxa_atexit@plt+0x93a60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a2c08 <__cxa_atexit@plt+0x96ba8> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a2c24 <__cxa_atexit@plt+0x96bc4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r8, lsl #15 │ │ │ │ - cmneq pc, ip, asr r7 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9faec <__cxa_atexit@plt+0x93a8c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq pc, r0, lsr r7 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9fb18 <__cxa_atexit@plt+0x93ab8> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #24] @ a2c28 <__cxa_atexit@plt+0x96bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ 9fb1c <__cxa_atexit@plt+0x93abc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq fp, r0, r0, ror #15 │ │ │ │ - strdeq r9, [pc, #-100] @ 9fac4 <__cxa_atexit@plt+0x93a64> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r7, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne 9fb68 <__cxa_atexit@plt+0x93b08> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc 9fb78 <__cxa_atexit@plt+0x93b18> │ │ │ │ - ldr r3, [pc, #48] @ 9fb84 <__cxa_atexit@plt+0x93b24> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - str r2, [r8, #8] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r6, r8 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq pc, r0, lsl #14 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9fc04 <__cxa_atexit@plt+0x93ba4> │ │ │ │ - ldr r2, [pc, #96] @ 9fc0c <__cxa_atexit@plt+0x93bac> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq 9fbfc <__cxa_atexit@plt+0x93b9c> │ │ │ │ - ldr r2, [pc, #76] @ 9fc10 <__cxa_atexit@plt+0x93bb0> │ │ │ │ - ldr r1, [pc, #76] @ 9fc14 <__cxa_atexit@plt+0x93bb4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - add r5, r1, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #52] @ 9fc18 <__cxa_atexit@plt+0x93bb8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ 9fc1c <__cxa_atexit@plt+0x93bbc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r8, r0, ip, lsr #12 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2cc0 <__cxa_atexit@plt+0x96c60> │ │ │ │ + ldr r2, [pc, #152] @ a2ce4 <__cxa_atexit@plt+0x96c84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a2ccc <__cxa_atexit@plt+0x96c6c> │ │ │ │ + ldr r9, [pc, #116] @ a2ce8 <__cxa_atexit@plt+0x96c88> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a2cec <__cxa_atexit@plt+0x96c8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a2cf0 <__cxa_atexit@plt+0x96c90> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, r8, lsl #13 │ │ │ │ - @ instruction: 0x0180b59c │ │ │ │ - ldrdeq fp, [r0, r4] │ │ │ │ - cmneq pc, ip, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 9fc68 <__cxa_atexit@plt+0x93c08> │ │ │ │ - ldr r2, [pc, #52] @ 9fc6c <__cxa_atexit@plt+0x93c0c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + strdeq r8, [r0, r0] │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x016f4690 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a2d54 <__cxa_atexit@plt+0x96cf4> │ │ │ │ + ldr lr, [pc, #72] @ a2d60 <__cxa_atexit@plt+0x96d00> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a2d48 <__cxa_atexit@plt+0x96ce8> │ │ │ │ + mov r7, r8 │ │ │ │ + b a2d6c <__cxa_atexit@plt+0x96d0c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a2df4 <__cxa_atexit@plt+0x96d94> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 9fc70 <__cxa_atexit@plt+0x93c10> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ 9fc74 <__cxa_atexit@plt+0x93c14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, r8, lsl r6 @ │ │ │ │ - orreq fp, r0, ip, lsr #10 │ │ │ │ - orreq fp, r0, r4, ror #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a2dbc <__cxa_atexit@plt+0x96d5c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a2de4 <__cxa_atexit@plt+0x96d84> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a2dc4 <__cxa_atexit@plt+0x96d64> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r1, [pc, #44] @ a2df8 <__cxa_atexit@plt+0x96d98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r8, r0, r8, asr #8 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9fcac <__cxa_atexit@plt+0x93c4c> │ │ │ │ - ldr r2, [pc, #28] @ 9fcb8 <__cxa_atexit@plt+0x93c58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ + bcc a2e5c <__cxa_atexit@plt+0x96dfc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a2e40 <__cxa_atexit@plt+0x96de0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a2e68 <__cxa_atexit@plt+0x96e08> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq fp, r0, ip, lsr #16 │ │ │ │ - ldrdeq r9, [pc, #-88] @ 9fc6c <__cxa_atexit@plt+0x93c0c> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r8, r0, ip, asr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a2ee4 <__cxa_atexit@plt+0x96e84> │ │ │ │ + ldr r2, [pc, #96] @ a2ef4 <__cxa_atexit@plt+0x96e94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a2ef8 <__cxa_atexit@plt+0x96e98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a2efc <__cxa_atexit@plt+0x96e9c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + smceq 62528 @ 0xf440 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9fd20 <__cxa_atexit@plt+0x93cc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9fd2c <__cxa_atexit@plt+0x93ccc> │ │ │ │ - ldr r5, [pc, #72] @ 9fd3c <__cxa_atexit@plt+0x93cdc> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, r8} │ │ │ │ - sub r5, r6, #3 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #52] @ 9fd40 <__cxa_atexit@plt+0x93ce0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [pc, #48] @ 9fd44 <__cxa_atexit@plt+0x93ce4> │ │ │ │ - add r8, r5, #1 │ │ │ │ + bhi a2f34 <__cxa_atexit@plt+0x96ed4> │ │ │ │ + ldr r2, [pc, #28] @ a2f3c <__cxa_atexit@plt+0x96edc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - orreq fp, r0, r0, asr #15 │ │ │ │ - @ instruction: 0x0180b7b4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9fd98 <__cxa_atexit@plt+0x93d38> │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9fda0 <__cxa_atexit@plt+0x93d40> │ │ │ │ - ldr r5, [pc, #64] @ 9fdbc <__cxa_atexit@plt+0x93d5c> │ │ │ │ - ldr r1, [pc, #64] @ 9fdc0 <__cxa_atexit@plt+0x93d60> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - mov r5, r2 │ │ │ │ + bcc a2fbc <__cxa_atexit@plt+0x96f5c> │ │ │ │ + ldr r9, [pc, #92] @ a2fd0 <__cxa_atexit@plt+0x96f70> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a2fd4 <__cxa_atexit@plt+0x96f74> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a2fd8 <__cxa_atexit@plt+0x96f78> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + @ instruction: 0x016f4390 │ │ │ │ + strheq r4, [pc, #-72] @ a2f9c <__cxa_atexit@plt+0x96f3c> │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a308c <__cxa_atexit@plt+0x9702c> │ │ │ │ + ldr r2, [pc, #184] @ a30b4 <__cxa_atexit@plt+0x97054> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r1, r0 │ │ │ │ + cmn r7, #1 │ │ │ │ + beq a3078 <__cxa_atexit@plt+0x97018> │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a3094 <__cxa_atexit@plt+0x97034> │ │ │ │ + ldr r2, [pc, #132] @ a30c0 <__cxa_atexit@plt+0x97060> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #128] @ a30c4 <__cxa_atexit@plt+0x97064> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #124] @ a30c8 <__cxa_atexit@plt+0x97068> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r6, r7, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b 9fda8 <__cxa_atexit@plt+0x93d48> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9fdb8 <__cxa_atexit@plt+0x93d58> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a30bc <__cxa_atexit@plt+0x9705c> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsl #10 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq r9, [pc, #-76] @ 9fd80 <__cxa_atexit@plt+0x93d20> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r7, [pc, #28] @ a30b8 <__cxa_atexit@plt+0x97058> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r8, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r8, lsl r4 @ │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + cmneq pc, r8, asr #7 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b0b34 <__cxa_atexit@plt+0xa4ad4> │ │ │ │ - cmneq pc, ip, asr #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi 9fe30 <__cxa_atexit@plt+0x93dd0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc 9fe38 <__cxa_atexit@plt+0x93dd8> │ │ │ │ - ldr r5, [pc, #64] @ 9fe54 <__cxa_atexit@plt+0x93df4> │ │ │ │ - ldr r1, [pc, #64] @ 9fe58 <__cxa_atexit@plt+0x93df8> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - mov r6, r3 │ │ │ │ - b 9fe40 <__cxa_atexit@plt+0x93de0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9fe50 <__cxa_atexit@plt+0x93df0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a313c <__cxa_atexit@plt+0x970dc> │ │ │ │ + ldr r7, [pc, #96] @ a3158 <__cxa_atexit@plt+0x970f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a315c <__cxa_atexit@plt+0x970fc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a3160 <__cxa_atexit@plt+0x97100> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi 9ff48 <__cxa_atexit@plt+0x93ee8> │ │ │ │ - ldr r2, [pc, #208] @ 9ff50 <__cxa_atexit@plt+0x93ef0> │ │ │ │ + ldr r3, [pc, #32] @ a3164 <__cxa_atexit@plt+0x97104> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a31e8 <__cxa_atexit@plt+0x97188> │ │ │ │ + ldr r3, [pc, #128] @ a3208 <__cxa_atexit@plt+0x971a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r4, #812] @ 0x32c │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [r0, #12] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r5, [r4, #820] @ 0x334 │ │ │ │ - mov r1, #0 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r2, [r0, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r3, r3, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - strd r2, [r0, #72] @ 0x48 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r4, r0 │ │ │ │ - add r1, r8, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - bl b3c4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + tst r8, #3 │ │ │ │ + beq a31d8 <__cxa_atexit@plt+0x97178> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a31f0 <__cxa_atexit@plt+0x97190> │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [pc, #72] @ a320c <__cxa_atexit@plt+0x971ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r2, r2, r1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - smceq 63796 @ 0xf934 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r8, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9ffb4 <__cxa_atexit@plt+0x93f54> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq 9ff98 <__cxa_atexit@plt+0x93f38> │ │ │ │ - ldr r2, [pc, #64] @ 9ffc4 <__cxa_atexit@plt+0x93f64> │ │ │ │ + bcc a3254 <__cxa_atexit@plt+0x971f4> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ a3260 <__cxa_atexit@plt+0x97200> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ sub r8, r6, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [pc, #32] @ 9ffc0 <__cxa_atexit@plt+0x93f60> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, #0 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq fp, r0, r0, asr #3 │ │ │ │ - ldrdeq fp, [r0, ip] │ │ │ │ - strdeq r9, [pc, #-44] @ 9ffa4 <__cxa_atexit@plt+0x93f44> │ │ │ │ - andeq r0, r3, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0000 <__cxa_atexit@plt+0x93fa0> │ │ │ │ - ldr r7, [pc, #36] @ a0010 <__cxa_atexit@plt+0x93fb0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - mov r7, #1 │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #12] @ a0014 <__cxa_atexit@plt+0x93fb4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - ldrdeq r9, [pc, #-32] @ 9fffc <__cxa_atexit@plt+0x93f9c> │ │ │ │ - strheq r9, [pc, #-32] @ a0000 <__cxa_atexit@plt+0x93fa0> │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r7, [r0, r8] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0064 <__cxa_atexit@plt+0x94004> │ │ │ │ - ldr r2, [pc, #48] @ a0070 <__cxa_atexit@plt+0x94010> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r6, #11 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ + bcc a32a8 <__cxa_atexit@plt+0x97248> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a32b8 <__cxa_atexit@plt+0x97258> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ str r7, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe18 │ │ │ │ - cmneq pc, ip, asr r2 @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a00e4 <__cxa_atexit@plt+0x94084> │ │ │ │ - ldr r3, [pc, #108] @ a0104 <__cxa_atexit@plt+0x940a4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq a00d4 <__cxa_atexit@plt+0x94074> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r3, r5, #12 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + ldrdeq r4, [pc, #-24] @ a32ac <__cxa_atexit@plt+0x9724c> │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r1, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a00f4 <__cxa_atexit@plt+0x94094> │ │ │ │ - ldr r5, [pc, #84] @ a0110 <__cxa_atexit@plt+0x940b0> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r7, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + bhi a3344 <__cxa_atexit@plt+0x972e4> │ │ │ │ + ldr r2, [pc, #144] @ a336c <__cxa_atexit@plt+0x9730c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + cmp r1, #0 │ │ │ │ + beq a3334 <__cxa_atexit@plt+0x972d4> │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #8 │ │ │ │ + cmp r7, r8 │ │ │ │ + bcc a334c <__cxa_atexit@plt+0x972ec> │ │ │ │ + ldr r7, [pc, #100] @ a3378 <__cxa_atexit@plt+0x97318> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r7, r8, #3 │ │ │ │ + mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a010c <__cxa_atexit@plt+0x940ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [pc, #56] @ a3374 <__cxa_atexit@plt+0x97314> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a0108 <__cxa_atexit@plt+0x940a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #28] @ a3370 <__cxa_atexit@plt+0x97310> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #8 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r8 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r7, r0, r0, ror #28 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + orreq r8, r0, r4, lsr #2 │ │ │ │ + orreq r7, r0, r0, lsl #30 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a33c8 <__cxa_atexit@plt+0x97368> │ │ │ │ + ldr r9, [r5, #12]! │ │ │ │ + ldr r7, [pc, #60] @ a33e4 <__cxa_atexit@plt+0x97384> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + rsb r0, r1, #0 │ │ │ │ + blx 163d9e4 <__cxa_atexit@plt+0x1631984> │ │ │ │ + str r1, [r8, #8] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + mov r0, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r9, [pc, #-28] @ a00f4 <__cxa_atexit@plt+0x94094> │ │ │ │ - strdeq r9, [pc, #-20] @ a0100 <__cxa_atexit@plt+0x940a0> │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmneq pc, r0, asr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a014c <__cxa_atexit@plt+0x940ec> │ │ │ │ - ldr r7, [pc, #44] @ a0164 <__cxa_atexit@plt+0x94104> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - mov r7, #1 │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ + ldr r3, [pc, #24] @ a33e8 <__cxa_atexit@plt+0x97388> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r7, r0, ip, ror #28 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3480 <__cxa_atexit@plt+0x97420> │ │ │ │ + ldr r2, [pc, #152] @ a34a4 <__cxa_atexit@plt+0x97444> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a348c <__cxa_atexit@plt+0x9742c> │ │ │ │ + ldr r9, [pc, #116] @ a34a8 <__cxa_atexit@plt+0x97448> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a34ac <__cxa_atexit@plt+0x9744c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a34b0 <__cxa_atexit@plt+0x97450> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ a0168 <__cxa_atexit@plt+0x94108> │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - smceq 63772 @ 0xf91c │ │ │ │ - cmneq pc, ip, ror #2 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a01dc <__cxa_atexit@plt+0x9417c> │ │ │ │ - ldr r3, [pc, #108] @ a01fc <__cxa_atexit@plt+0x9419c> │ │ │ │ + orreq r7, r0, r0, lsr sp │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + ldrdeq r3, [pc, #-224] @ a33d8 <__cxa_atexit@plt+0x97378> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3514 <__cxa_atexit@plt+0x974b4> │ │ │ │ + ldr lr, [pc, #72] @ a3520 <__cxa_atexit@plt+0x974c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq a01cc <__cxa_atexit@plt+0x9416c> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a01ec <__cxa_atexit@plt+0x9418c> │ │ │ │ - ldr r5, [pc, #84] @ a0208 <__cxa_atexit@plt+0x941a8> │ │ │ │ - str r8, [r7] │ │ │ │ - mov r7, #1 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - orr r7, r7, #4096 @ 0x1000 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + beq a3508 <__cxa_atexit@plt+0x974a8> │ │ │ │ + mov r7, r8 │ │ │ │ + b a352c <__cxa_atexit@plt+0x974cc> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a0204 <__cxa_atexit@plt+0x941a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a0200 <__cxa_atexit@plt+0x941a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq pc, r4, ror #1 │ │ │ │ - strdeq r9, [pc, #-12] @ a0200 <__cxa_atexit@plt+0x941a0> │ │ │ │ - @ instruction: 0xfffffe64 │ │ │ │ - cmneq pc, r4, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a0248 <__cxa_atexit@plt+0x941e8> │ │ │ │ - ldr r3, [pc, #36] @ a0254 <__cxa_atexit@plt+0x941f4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a35b4 <__cxa_atexit@plt+0x97554> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ a0258 <__cxa_atexit@plt+0x941f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b b986d0 <__cxa_atexit@plt+0xb8c670> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a357c <__cxa_atexit@plt+0x9751c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a35a4 <__cxa_atexit@plt+0x97544> │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + umull r1, r2, r1, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a3584 <__cxa_atexit@plt+0x97524> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq sl, r0, r8, lsr #30 │ │ │ │ - cmneq pc, r0, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ a027c <__cxa_atexit@plt+0x9421c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - cmneq pc, ip, lsl #2 │ │ │ │ - cmneq pc, r0, lsl r1 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a02dc <__cxa_atexit@plt+0x9427c> │ │ │ │ + ldr r1, [pc, #44] @ a35b8 <__cxa_atexit@plt+0x97558> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + orreq r7, r0, r8, lsl #25 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a02e8 <__cxa_atexit@plt+0x94288> │ │ │ │ - ldr r2, [pc, #68] @ a02f8 <__cxa_atexit@plt+0x94298> │ │ │ │ - ldr r8, [pc, #68] @ a02fc <__cxa_atexit@plt+0x9429c> │ │ │ │ - ldr r1, [pc, #68] @ a0300 <__cxa_atexit@plt+0x942a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, pc, r8 │ │ │ │ + bcc a361c <__cxa_atexit@plt+0x975bc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + umull r1, r2, r2, r1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + cmp r7, r1 │ │ │ │ + bls a3600 <__cxa_atexit@plt+0x975a0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r1, [pc, #32] @ a3628 <__cxa_atexit@plt+0x975c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + stmib r3, {r1, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - ldrheq r0, [sl, #-194] @ 0xffffff3e │ │ │ │ - orreq sl, r0, r8, ror lr │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r0, ip, lsl #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a039c <__cxa_atexit@plt+0x9433c> │ │ │ │ - ldr r2, [pc, #136] @ a03b4 <__cxa_atexit@plt+0x94354> │ │ │ │ - ldr lr, [pc, #136] @ a03b8 <__cxa_atexit@plt+0x94358> │ │ │ │ - sub sl, r6, #23 │ │ │ │ + bcc a36a4 <__cxa_atexit@plt+0x97644> │ │ │ │ + ldr r2, [pc, #96] @ a36b4 <__cxa_atexit@plt+0x97654> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #124] @ a03bc <__cxa_atexit@plt+0x9435c> │ │ │ │ + ldr lr, [pc, #92] @ a36b8 <__cxa_atexit@plt+0x97658> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #116] @ a03c0 <__cxa_atexit@plt+0x94360> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #108] @ a03c4 <__cxa_atexit@plt+0x94364> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #100] @ a03c8 <__cxa_atexit@plt+0x94368> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a36bc <__cxa_atexit@plt+0x9765c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ str r9, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #60] @ a03cc <__cxa_atexit@plt+0x9436c> │ │ │ │ - add r8, lr, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r7, [pc, #44] @ a03d0 <__cxa_atexit@plt+0x94370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - cmneq pc, r0, lsr r0 @ │ │ │ │ - orreq sl, r0, ip, lsr lr │ │ │ │ - orreq sl, r0, r8, lsl lr │ │ │ │ - orreq fp, r0, r8, ror r1 │ │ │ │ - strheq fp, [r0, r0] │ │ │ │ - orreq fp, r0, ip, lsl r1 │ │ │ │ - strdeq r8, [pc, #-252] @ a02dc <__cxa_atexit@plt+0x9427c> │ │ │ │ - cmneq pc, r0, ror #31 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0434 <__cxa_atexit@plt+0x943d4> │ │ │ │ - ldr r3, [pc, #76] @ a0444 <__cxa_atexit@plt+0x943e4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq a0428 <__cxa_atexit@plt+0x943c8> │ │ │ │ - ldr r2, [pc, #60] @ a0448 <__cxa_atexit@plt+0x943e8> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + strheq r3, [pc, #-192] @ a3604 <__cxa_atexit@plt+0x975a4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a36f4 <__cxa_atexit@plt+0x97694> │ │ │ │ + ldr r2, [pc, #28] @ a36fc <__cxa_atexit@plt+0x9769c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a044c <__cxa_atexit@plt+0x943ec> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0x016f8f90 │ │ │ │ - cmneq pc, r8, ror #30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a0474 <__cxa_atexit@plt+0x94414> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, lsr #30 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a049c <__cxa_atexit@plt+0x9443c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r6, r5 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldmib r6, {r7, r8} │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #40 @ 0x28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a377c <__cxa_atexit@plt+0x9771c> │ │ │ │ + ldr r9, [pc, #92] @ a3790 <__cxa_atexit@plt+0x97730> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #88] @ a3794 <__cxa_atexit@plt+0x97734> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #76] @ a3798 <__cxa_atexit@plt+0x97738> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r9, r3, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r9, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xfffffcbc │ │ │ │ + @ instruction: 0xfffffd80 │ │ │ │ + ldrdeq r3, [pc, #-176] @ a36f0 <__cxa_atexit@plt+0x97690> │ │ │ │ + strdeq r3, [pc, #-200] @ a36dc <__cxa_atexit@plt+0x9767c> │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r1, r4, lsl r0 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a384c <__cxa_atexit@plt+0x977ec> │ │ │ │ + ldr r2, [pc, #184] @ a3874 <__cxa_atexit@plt+0x97814> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ mov r3, r5 │ │ │ │ + str r2, [r3, #-8]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r1, r0 │ │ │ │ + cmn r7, #1 │ │ │ │ + beq a3838 <__cxa_atexit@plt+0x977d8> │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc a0534 <__cxa_atexit@plt+0x944d4> │ │ │ │ - ldr r2, [pc, #148] @ a0554 <__cxa_atexit@plt+0x944f4> │ │ │ │ - ldr lr, [pc, #148] @ a0558 <__cxa_atexit@plt+0x944f8> │ │ │ │ - sub sl, r3, #23 │ │ │ │ + bcc a3854 <__cxa_atexit@plt+0x977f4> │ │ │ │ + ldr r2, [pc, #132] @ a3880 <__cxa_atexit@plt+0x97820> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #136] @ a055c <__cxa_atexit@plt+0x944fc> │ │ │ │ + ldr lr, [pc, #128] @ a3884 <__cxa_atexit@plt+0x97824> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #128] @ a0560 <__cxa_atexit@plt+0x94500> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #120] @ a0564 <__cxa_atexit@plt+0x94504> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #112] @ a0568 <__cxa_atexit@plt+0x94508> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #72] @ a056c <__cxa_atexit@plt+0x9450c> │ │ │ │ - add r8, lr, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r7, [pc, #20] @ a0550 <__cxa_atexit@plt+0x944f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #124] @ a3888 <__cxa_atexit@plt+0x97828> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + sub r2, r3, #14 │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r6, r7, lr} │ │ │ │ + str r2, [r6, #28] │ │ │ │ + sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror #28 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - @ instruction: 0x016f8e9c │ │ │ │ - orreq sl, r0, r8, lsr #25 │ │ │ │ - orreq sl, r0, r4, lsl #25 │ │ │ │ - orreq sl, r0, r4, ror #31 │ │ │ │ - orreq sl, r0, ip, lsl pc │ │ │ │ - orreq sl, r0, r4, lsl #31 │ │ │ │ - cmneq pc, r4, asr lr @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a05d0 <__cxa_atexit@plt+0x94570> │ │ │ │ - ldr r3, [pc, #76] @ a05e0 <__cxa_atexit@plt+0x94580> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - beq a05c4 <__cxa_atexit@plt+0x94564> │ │ │ │ - ldr r2, [pc, #60] @ a05e4 <__cxa_atexit@plt+0x94584> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a05e8 <__cxa_atexit@plt+0x94588> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #60] @ a387c <__cxa_atexit@plt+0x9781c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - strdeq r8, [pc, #-212] @ a051c <__cxa_atexit@plt+0x944bc> │ │ │ │ - cmneq pc, r0, lsl #28 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0620 <__cxa_atexit@plt+0x945c0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a0628 <__cxa_atexit@plt+0x945c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + add r7, r7, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b e4224 <__cxa_atexit@plt+0xd81c4> │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, ip, lsr #22 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0664 <__cxa_atexit@plt+0x94604> │ │ │ │ - ldr r7, [pc, #40] @ a0674 <__cxa_atexit@plt+0x94614> │ │ │ │ - ldr r8, [pc, #40] @ a0678 <__cxa_atexit@plt+0x94618> │ │ │ │ + ldr r7, [pc, #28] @ a3878 <__cxa_atexit@plt+0x97818> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ a067c <__cxa_atexit@plt+0x9461c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #20] @ a0680 <__cxa_atexit@plt+0x94620> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + orreq r7, r0, r0, lsl #19 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r8, asr ip @ │ │ │ │ + @ instruction: 0xfffffac8 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + cmneq pc, r8, lsl #24 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + str r7, [r5, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a38fc <__cxa_atexit@plt+0x9789c> │ │ │ │ + ldr r7, [pc, #96] @ a3918 <__cxa_atexit@plt+0x978b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #92] @ a391c <__cxa_atexit@plt+0x978bc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #88] @ a3920 <__cxa_atexit@plt+0x978c0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r3, [r3, #16] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r4, lsl #27 │ │ │ │ - orreq sl, r0, ip, ror #27 │ │ │ │ - cmneq pc, r0, asr #27 │ │ │ │ - @ instruction: 0x016f8d94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a06cc <__cxa_atexit@plt+0x9466c> │ │ │ │ - ldr r3, [pc, #92] @ a0700 <__cxa_atexit@plt+0x946a0> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a06f4 <__cxa_atexit@plt+0x94694> │ │ │ │ - ldr r3, [pc, #72] @ a0704 <__cxa_atexit@plt+0x946a4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - ldr r3, [pc, #40] @ a06fc <__cxa_atexit@plt+0x9469c> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr r3, [pc, #32] @ a3924 <__cxa_atexit@plt+0x978c4> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - beq a06f4 <__cxa_atexit@plt+0x94694> │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl r2 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq pc, r0, lsl #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a072c <__cxa_atexit@plt+0x946cc> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - str r7, [r5] │ │ │ │ + b 161663c <__cxa_atexit@plt+0x160a5dc> │ │ │ │ + @ instruction: 0xfffffa0c │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + @ instruction: 0xfffffd6c │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a39a8 <__cxa_atexit@plt+0x97948> │ │ │ │ + ldr r3, [pc, #128] @ a39c8 <__cxa_atexit@plt+0x97968> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b af56c <__cxa_atexit@plt+0xa350c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, asr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a0784 <__cxa_atexit@plt+0x94724> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r5, #4 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [r2] │ │ │ │ - bcc a081c <__cxa_atexit@plt+0x947bc> │ │ │ │ - ldr r2, [pc, #276] @ a087c <__cxa_atexit@plt+0x9481c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a083c <__cxa_atexit@plt+0x947dc> │ │ │ │ - ldr r2, [pc, #184] @ a0860 <__cxa_atexit@plt+0x94800> │ │ │ │ - ldr lr, [pc, #184] @ a0864 <__cxa_atexit@plt+0x94804> │ │ │ │ - sub sl, r3, #23 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #172] @ a0868 <__cxa_atexit@plt+0x94808> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #164] @ a086c <__cxa_atexit@plt+0x9480c> │ │ │ │ - add r2, r2, #1 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a3998 <__cxa_atexit@plt+0x97938> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a39b0 <__cxa_atexit@plt+0x97950> │ │ │ │ + ldmdb r5, {r2, r7} │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r0, [pc, #72] @ a39cc <__cxa_atexit@plt+0x9796c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #156] @ a0870 <__cxa_atexit@plt+0x94810> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #148] @ a0874 <__cxa_atexit@plt+0x94814> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #108] @ a0878 <__cxa_atexit@plt+0x94818> │ │ │ │ - add r8, lr, #2 │ │ │ │ + add r2, r2, r1 │ │ │ │ + stmib r6, {r0, r2} │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b 1264198 <__cxa_atexit@plt+0x1258138> │ │ │ │ - ldr r6, [pc, #56] @ a085c <__cxa_atexit@plt+0x947fc> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #20] @ a0858 <__cxa_atexit@plt+0x947f8> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, asr fp @ │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffad8 │ │ │ │ - strheq r8, [pc, #-180] @ a07b8 <__cxa_atexit@plt+0x94758> │ │ │ │ - orreq sl, r0, r0, asr #19 │ │ │ │ - @ instruction: 0x0180a99c │ │ │ │ - strdeq sl, [r0, ip] │ │ │ │ - orreq sl, r0, r4, lsr ip │ │ │ │ - @ instruction: 0x0180ac9c │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - cmneq pc, ip, ror #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + @ instruction: 0x01807890 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a3a14 <__cxa_atexit@plt+0x979b4> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ a3a20 <__cxa_atexit@plt+0x979c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r0, r8, lsl r8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, ip │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc a08c4 <__cxa_atexit@plt+0x94864> │ │ │ │ - ldr r2, [pc, #48] @ a08dc <__cxa_atexit@plt+0x9487c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a08e0 <__cxa_atexit@plt+0x94880> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - cmneq pc, r4, asr r5 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add sl, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - b 7eb5c <__cxa_atexit@plt+0x72afc> │ │ │ │ - cmneq pc, r4, lsr #22 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a093c <__cxa_atexit@plt+0x948dc> │ │ │ │ - ldr r7, [pc, #40] @ a094c <__cxa_atexit@plt+0x948ec> │ │ │ │ - ldr r8, [pc, #40] @ a0950 <__cxa_atexit@plt+0x948f0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #32] @ a0954 <__cxa_atexit@plt+0x948f4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #20] @ a0958 <__cxa_atexit@plt+0x948f8> │ │ │ │ + bcc a3a68 <__cxa_atexit@plt+0x97a08> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #36] @ a3a78 <__cxa_atexit@plt+0x97a18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - cmneq pc, ip, lsr #21 │ │ │ │ - orreq sl, r0, r4, lsl fp │ │ │ │ - cmneq pc, r8, ror #21 │ │ │ │ - cmneq pc, r8, asr #21 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + cmneq pc, r4, lsl sl @ │ │ │ │ + andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a09b0 <__cxa_atexit@plt+0x94950> │ │ │ │ - ldr r7, [pc, #84] @ a09d4 <__cxa_atexit@plt+0x94974> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a09c0 <__cxa_atexit@plt+0x94960> │ │ │ │ - ldr r7, [pc, #72] @ a09e0 <__cxa_atexit@plt+0x94980> │ │ │ │ - ldr r8, [pc, #72] @ a09e4 <__cxa_atexit@plt+0x94984> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #64] @ a09e8 <__cxa_atexit@plt+0x94988> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #36] @ a09dc <__cxa_atexit@plt+0x9497c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a3b08 <__cxa_atexit@plt+0x97aa8> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r8, r9 │ │ │ │ + bls a3adc <__cxa_atexit@plt+0x97a7c> │ │ │ │ + ldr r1, [pc, #116] @ a3b2c <__cxa_atexit@plt+0x97acc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ a3b30 <__cxa_atexit@plt+0x97ad0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r8, r3, #20 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a09d8 <__cxa_atexit@plt+0x94978> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #60] @ a3b20 <__cxa_atexit@plt+0x97ac0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #56] @ a3b24 <__cxa_atexit@plt+0x97ac4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r9, r3, #20 │ │ │ │ + stm r9, {r1, r2, r8} │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, r0, ror #20 │ │ │ │ - @ instruction: 0x016f8a90 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - cmneq pc, r8, lsr sl @ │ │ │ │ - orreq sl, r0, r0, lsr #21 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ - cmneq pc, ip, lsr sl @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0a58 <__cxa_atexit@plt+0x949f8> │ │ │ │ - ldr r7, [pc, #84] @ a0a7c <__cxa_atexit@plt+0x94a1c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a0a68 <__cxa_atexit@plt+0x94a08> │ │ │ │ - ldr r7, [pc, #72] @ a0a88 <__cxa_atexit@plt+0x94a28> │ │ │ │ - ldr r8, [pc, #72] @ a0a8c <__cxa_atexit@plt+0x94a2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #64] @ a0a90 <__cxa_atexit@plt+0x94a30> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #36] @ a0a84 <__cxa_atexit@plt+0x94a24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ a3b28 <__cxa_atexit@plt+0x97ac8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a0a80 <__cxa_atexit@plt+0x94a20> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strheq r8, [pc, #-152] @ a09f0 <__cxa_atexit@plt+0x94990> │ │ │ │ - cmneq pc, r8, ror #19 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0x016f8990 │ │ │ │ - strdeq sl, [r0, r8] │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #8] @ a0ab0 <__cxa_atexit@plt+0x94a50> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ace00 <__cxa_atexit@plt+0xa0da0> │ │ │ │ - strheq r8, [pc, #-148] @ a0a24 <__cxa_atexit@plt+0x949c4> │ │ │ │ - cmneq pc, r4, lsr #19 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #8] @ a0ad4 <__cxa_atexit@plt+0x94a74> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ace00 <__cxa_atexit@plt+0xa0da0> │ │ │ │ - @ instruction: 0x016f8990 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffffcb8 │ │ │ │ + ldrdeq r3, [pc, #-152] @ a3a98 <__cxa_atexit@plt+0x97a38> │ │ │ │ + @ instruction: 0xfffff7b4 │ │ │ │ + @ instruction: 0xfffff524 │ │ │ │ + cmneq pc, r8, lsr #19 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a0b3c <__cxa_atexit@plt+0x94adc> │ │ │ │ - ldr r3, [pc, #84] @ a0b4c <__cxa_atexit@plt+0x94aec> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi a3bfc <__cxa_atexit@plt+0x97b9c> │ │ │ │ + ldr r3, [pc, #208] @ a3c28 <__cxa_atexit@plt+0x97bc8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq a0b2c <__cxa_atexit@plt+0x94acc> │ │ │ │ - ldr r3, [pc, #68] @ a0b50 <__cxa_atexit@plt+0x94af0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ a0b54 <__cxa_atexit@plt+0x94af4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a3bbc <__cxa_atexit@plt+0x97b5c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r3, #3] │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a3c0c <__cxa_atexit@plt+0x97bac> │ │ │ │ + sub r7, r3, #6 │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r8, r9 │ │ │ │ + bls a3bcc <__cxa_atexit@plt+0x97b6c> │ │ │ │ + ldr r1, [pc, #144] @ a3c2c <__cxa_atexit@plt+0x97bcc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #140] @ a3c30 <__cxa_atexit@plt+0x97bd0> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - tst r2, #146 @ 0x92 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + add r8, r6, #20 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + b a3bf0 <__cxa_atexit@plt+0x97b90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a0b58 <__cxa_atexit@plt+0x94af8> │ │ │ │ + ldr r1, [pc, #96] @ a3c34 <__cxa_atexit@plt+0x97bd4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #92] @ a3c38 <__cxa_atexit@plt+0x97bd8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r8, [r6, #16] │ │ │ │ + add r9, r6, #20 │ │ │ │ + stm r9, {r1, r2, r8} │ │ │ │ + str lr, [r6, #4] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a3c40 <__cxa_atexit@plt+0x97be0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ a3c3c <__cxa_atexit@plt+0x97bdc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq sl, r0, ip, lsr r6 │ │ │ │ - orreq sl, r0, ip, lsr r6 │ │ │ │ - cmneq pc, r0, lsr r9 @ │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + @ instruction: 0xfffff6d0 │ │ │ │ + @ instruction: 0xfffff440 │ │ │ │ + @ instruction: 0xfffffe58 │ │ │ │ + @ instruction: 0xfffffbc8 │ │ │ │ + ldrdeq r3, [pc, #-132] @ a3bc0 <__cxa_atexit@plt+0x97b60> │ │ │ │ + cmneq pc, ip, ror #17 │ │ │ │ + @ instruction: 0x016f389c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ a0b8c <__cxa_atexit@plt+0x94b2c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ a0b90 <__cxa_atexit@plt+0x94b30> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #2 │ │ │ │ - tst r1, #146 @ 0x92 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq sl, [r0, ip] │ │ │ │ - ldrdeq sl, [r0, ip] │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r6, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r6, #3] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r6, r3, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0bd4 <__cxa_atexit@plt+0x94b74> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldr r2, [pc, #36] @ a0be8 <__cxa_atexit@plt+0x94b88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc a3ce0 <__cxa_atexit@plt+0x97c80> │ │ │ │ + sub r7, r6, #6 │ │ │ │ + add r2, r3, #4 │ │ │ │ + cmp r8, r9 │ │ │ │ + bls a3cb4 <__cxa_atexit@plt+0x97c54> │ │ │ │ + ldr r1, [pc, #116] @ a3d04 <__cxa_atexit@plt+0x97ca4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #112] @ a3d08 <__cxa_atexit@plt+0x97ca8> │ │ │ │ + add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + add r8, r3, #20 │ │ │ │ + stm r8, {r1, r2, r9} │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + ldr r1, [pc, #60] @ a3cf8 <__cxa_atexit@plt+0x97c98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #56] @ a3cfc <__cxa_atexit@plt+0x97c9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + add r9, r3, #20 │ │ │ │ + stm r9, {r1, r2, r8} │ │ │ │ + str lr, [r3, #4] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, r0, asr r6 │ │ │ │ - cmneq pc, r4, lsl #17 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a0c58 <__cxa_atexit@plt+0x94bf8> │ │ │ │ - ldr r2, [pc, #80] @ a0c60 <__cxa_atexit@plt+0x94c00> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq a0c4c <__cxa_atexit@plt+0x94bec> │ │ │ │ - ldr r7, [pc, #48] @ a0c64 <__cxa_atexit@plt+0x94c04> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + ldr r7, [pc, #24] @ a3d00 <__cxa_atexit@plt+0x97ca0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq pc, ip, lsl #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #12] @ a0c8c <__cxa_atexit@plt+0x94c2c> │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r4, ror #15 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ a0d0c <__cxa_atexit@plt+0x94cac> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + @ instruction: 0xfffffd70 │ │ │ │ + @ instruction: 0xfffffae0 │ │ │ │ + cmneq pc, r0, lsl #16 │ │ │ │ + @ instruction: 0xfffff5dc │ │ │ │ + @ instruction: 0xfffff34c │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a3dc8 <__cxa_atexit@plt+0x97d68> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a3dd0 <__cxa_atexit@plt+0x97d70> │ │ │ │ + ldr r1, [pc, #164] @ a3de4 <__cxa_atexit@plt+0x97d84> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + sub r8, r6, #19 │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr sl, [r7, #20] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr ip, [r7, #28] │ │ │ │ + add r9, r3, #8 │ │ │ │ + subs r1, r0, r2 │ │ │ │ + sbcs r1, ip, sl │ │ │ │ + bcs a3d90 <__cxa_atexit@plt+0x97d30> │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + subs r0, r2, r0 │ │ │ │ + ldr r2, [pc, #116] @ a3df0 <__cxa_atexit@plt+0x97d90> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #108] @ a3df4 <__cxa_atexit@plt+0x97d94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sbc r7, sl, ip │ │ │ │ + b a3db0 <__cxa_atexit@plt+0x97d50> │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + subs r0, r0, r2 │ │ │ │ + ldr r2, [pc, #72] @ a3de8 <__cxa_atexit@plt+0x97d88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + ldr r2, [pc, #64] @ a3dec <__cxa_atexit@plt+0x97d8c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + sbc r7, ip, sl │ │ │ │ + stm r9, {r0, r7} │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b a3dd8 <__cxa_atexit@plt+0x97d78> │ │ │ │ + mov r5, #24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + strdeq r7, [r0, ip] │ │ │ │ + orreq r7, r0, r8, lsr r6 │ │ │ │ + strdeq r7, [r0, r4] │ │ │ │ + orreq r7, r0, ip, asr r6 │ │ │ │ + orreq r7, r0, r8, lsl r5 │ │ │ │ + strheq r3, [pc, #-84] @ a3dac <__cxa_atexit@plt+0x97d4c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a3ebc <__cxa_atexit@plt+0x97e5c> │ │ │ │ + ldr r3, [pc, #192] @ a3ed8 <__cxa_atexit@plt+0x97e78> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #184] @ a3edc <__cxa_atexit@plt+0x97e7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a0cf4 <__cxa_atexit@plt+0x94c94> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a0cfc <__cxa_atexit@plt+0x94c9c> │ │ │ │ - ldr r1, [pc, #68] @ a0d10 <__cxa_atexit@plt+0x94cb0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + beq a3eb0 <__cxa_atexit@plt+0x97e50> │ │ │ │ + ldr r3, [pc, #160] @ a3ee0 <__cxa_atexit@plt+0x97e80> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ a0d14 <__cxa_atexit@plt+0x94cb4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r8, r3, #3 │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a3eb0 <__cxa_atexit@plt+0x97e50> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a3ec4 <__cxa_atexit@plt+0x97e64> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #92] @ a3ee4 <__cxa_atexit@plt+0x97e84> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq pc, ip, asr r7 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0d64 <__cxa_atexit@plt+0x94d04> │ │ │ │ - ldr r1, [pc, #48] @ a0d70 <__cxa_atexit@plt+0x94d10> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #40] @ a0d74 <__cxa_atexit@plt+0x94d14> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r8, [pc, #-108] @ a0d14 <__cxa_atexit@plt+0x94cb4> │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + orreq r7, r0, r8, lsl r3 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + orreq r7, r0, r0, asr r5 │ │ │ │ + cmneq pc, r4, asr #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ a0de0 <__cxa_atexit@plt+0x94d80> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #136] @ a3f84 <__cxa_atexit@plt+0x97f24> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - beq a0dcc <__cxa_atexit@plt+0x94d6c> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mvn r1, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - bl b3dc │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq a0dd4 <__cxa_atexit@plt+0x94d74> │ │ │ │ - ldr r7, [pc, #40] @ a0de8 <__cxa_atexit@plt+0x94d88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a3f6c <__cxa_atexit@plt+0x97f0c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a3f74 <__cxa_atexit@plt+0x97f14> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #68] @ a3f88 <__cxa_atexit@plt+0x97f28> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #8] @ a0de4 <__cxa_atexit@plt+0x94d84> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - strdeq sl, [r0, ip] │ │ │ │ - strdeq sl, [r0, r8] │ │ │ │ - cmneq pc, r8, lsl #13 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + @ instruction: 0x01807494 │ │ │ │ + cmneq pc, r0, lsr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - mvn r1, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - bl b3dc │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq a0e2c <__cxa_atexit@plt+0x94dcc> │ │ │ │ - ldr r7, [pc, #24] @ a0e38 <__cxa_atexit@plt+0x94dd8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #8] @ a0e3c <__cxa_atexit@plt+0x94ddc> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - @ instruction: 0x0180a398 │ │ │ │ - orreq sl, r0, r4, lsr #13 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0e80 <__cxa_atexit@plt+0x94e20> │ │ │ │ - ldr r2, [pc, #48] @ a0e98 <__cxa_atexit@plt+0x94e38> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a0e9c <__cxa_atexit@plt+0x94e3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd88 │ │ │ │ - strdeq r8, [pc, #-92] @ a0e48 <__cxa_atexit@plt+0x94de8> │ │ │ │ - cmneq pc, r0, ror #11 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a0ee4 <__cxa_atexit@plt+0x94e84> │ │ │ │ - ldr r2, [pc, #48] @ a0efc <__cxa_atexit@plt+0x94e9c> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a0f00 <__cxa_atexit@plt+0x94ea0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc a3ff8 <__cxa_atexit@plt+0x97f98> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #48] @ a4004 <__cxa_atexit@plt+0x97fa4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd24 │ │ │ │ - @ instruction: 0x016f8598 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a0f44 <__cxa_atexit@plt+0x94ee4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r2, [pc, #36] @ a0f58 <__cxa_atexit@plt+0x94ef8> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r0, r4, lsl #8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a409c <__cxa_atexit@plt+0x9803c> │ │ │ │ + ldr r2, [pc, #152] @ a40c0 <__cxa_atexit@plt+0x98060> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a40a8 <__cxa_atexit@plt+0x98048> │ │ │ │ + ldr r9, [pc, #116] @ a40c4 <__cxa_atexit@plt+0x98064> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a40c8 <__cxa_atexit@plt+0x98068> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a40cc <__cxa_atexit@plt+0x9806c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, r0, ror #5 │ │ │ │ - cmneq pc, r4, lsl r5 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #16 │ │ │ │ + orreq r7, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, asr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a0fc8 <__cxa_atexit@plt+0x94f68> │ │ │ │ - ldr r2, [pc, #80] @ a0fd0 <__cxa_atexit@plt+0x94f70> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ + bhi a4184 <__cxa_atexit@plt+0x98124> │ │ │ │ + ldr lr, [pc, #156] @ a418c <__cxa_atexit@plt+0x9812c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - beq a0fbc <__cxa_atexit@plt+0x94f5c> │ │ │ │ - ldr r7, [pc, #48] @ a0fd4 <__cxa_atexit@plt+0x94f74> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + beq a4174 <__cxa_atexit@plt+0x98114> │ │ │ │ + ldr r7, [pc, #108] @ a4190 <__cxa_atexit@plt+0x98130> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - str r2, [r5] │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4168 <__cxa_atexit@plt+0x98108> │ │ │ │ + ldr r2, [pc, #76] @ a4194 <__cxa_atexit@plt+0x98134> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-32] @ 0xffffffe0 │ │ │ │ + strd r0, [r5, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4168 <__cxa_atexit@plt+0x98108> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ + b a4238 <__cxa_atexit@plt+0x981d8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x016f849c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #12] @ a0ffc <__cxa_atexit@plt+0x94f9c> │ │ │ │ - str r3, [r5] │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #68] @ a41f0 <__cxa_atexit@plt+0x98190> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 63556 @ 0xf844 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ a107c <__cxa_atexit@plt+0x9501c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a1064 <__cxa_atexit@plt+0x95004> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a106c <__cxa_atexit@plt+0x9500c> │ │ │ │ - ldr r1, [pc, #68] @ a1080 <__cxa_atexit@plt+0x95020> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ a1084 <__cxa_atexit@plt+0x95024> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + beq a41e8 <__cxa_atexit@plt+0x98188> │ │ │ │ + ldr r2, [pc, #40] @ a41f4 <__cxa_atexit@plt+0x98194> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r3, #4] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a41e8 <__cxa_atexit@plt+0x98188> │ │ │ │ + b a4238 <__cxa_atexit@plt+0x981d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - cmneq pc, ip, ror #7 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a10d4 <__cxa_atexit@plt+0x95074> │ │ │ │ - ldr r1, [pc, #48] @ a10e0 <__cxa_atexit@plt+0x95080> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #40] @ a10e4 <__cxa_atexit@plt+0x95084> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, ip, lsl #7 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ a1150 <__cxa_atexit@plt+0x950f0> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r7, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a422c <__cxa_atexit@plt+0x981cc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq a113c <__cxa_atexit@plt+0x950dc> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mvn r2, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - bl b3dc │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq a1144 <__cxa_atexit@plt+0x950e4> │ │ │ │ - ldr r7, [pc, #40] @ a1158 <__cxa_atexit@plt+0x950f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + strd r0, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4224 <__cxa_atexit@plt+0x981c4> │ │ │ │ + b a4238 <__cxa_atexit@plt+0x981d8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #8] @ a1154 <__cxa_atexit@plt+0x950f4> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq sl, r0, ip, lsl #7 │ │ │ │ - orreq sl, r0, r8, lsl #1 │ │ │ │ - cmneq pc, r8, lsl r3 @ │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mvn r2, #0 │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - bl b3dc │ │ │ │ - add r5, r5, #16 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq a119c <__cxa_atexit@plt+0x9513c> │ │ │ │ - ldr r7, [pc, #24] @ a11a8 <__cxa_atexit@plt+0x95148> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #140] @ a42cc <__cxa_atexit@plt+0x9826c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2], #4 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4294 <__cxa_atexit@plt+0x98234> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a42bc <__cxa_atexit@plt+0x9825c> │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrd r8, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs a429c <__cxa_atexit@plt+0x9823c> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #8] @ a11ac <__cxa_atexit@plt+0x9514c> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - orreq sl, r0, r8, lsr #32 │ │ │ │ - orreq sl, r0, r4, lsr r3 │ │ │ │ - ldrdeq r8, [pc, #-32] @ a1198 <__cxa_atexit@plt+0x95138> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [pc, #44] @ a42d0 <__cxa_atexit@plt+0x98270> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + orreq r7, r0, r4, lsr r1 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a11f4 <__cxa_atexit@plt+0x95194> │ │ │ │ - ldr r2, [pc, #48] @ a120c <__cxa_atexit@plt+0x951ac> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a1210 <__cxa_atexit@plt+0x951b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc a4344 <__cxa_atexit@plt+0x982e4> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrd r8, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs a4328 <__cxa_atexit@plt+0x982c8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [pc, #32] @ a4350 <__cxa_atexit@plt+0x982f0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - cmneq pc, r0, lsr #5 │ │ │ │ - cmneq pc, r4, lsl #5 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r7, r0, r8, lsr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1258 <__cxa_atexit@plt+0x951f8> │ │ │ │ - ldr r2, [pc, #48] @ a1270 <__cxa_atexit@plt+0x95210> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r9 │ │ │ │ + bcc a43cc <__cxa_atexit@plt+0x9836c> │ │ │ │ + ldr r2, [pc, #96] @ a43dc <__cxa_atexit@plt+0x9837c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r3, r6, #6 │ │ │ │ + ldr lr, [pc, #92] @ a43e0 <__cxa_atexit@plt+0x98380> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a43e4 <__cxa_atexit@plt+0x98384> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a1274 <__cxa_atexit@plt+0x95214> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - cmneq pc, ip, lsr r2 @ │ │ │ │ - cmneq pc, r0, lsr #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + @ instruction: 0xfffffd54 │ │ │ │ + clzeq r2, r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a12bc <__cxa_atexit@plt+0x9525c> │ │ │ │ - ldr r1, [pc, #44] @ a12d8 <__cxa_atexit@plt+0x95278> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #24] @ a12dc <__cxa_atexit@plt+0x9527c> │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4434 <__cxa_atexit@plt+0x983d4> │ │ │ │ + ldr r3, [pc, #52] @ a443c <__cxa_atexit@plt+0x983dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a4428 <__cxa_atexit@plt+0x983c8> │ │ │ │ + mov r7, r8 │ │ │ │ + b a4448 <__cxa_atexit@plt+0x983e8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcb8 │ │ │ │ - ldrdeq r8, [pc, #-24] @ a12cc <__cxa_atexit@plt+0x9526c> │ │ │ │ - cmneq pc, r0, lsr #3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #160] @ a44f0 <__cxa_atexit@plt+0x98490> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a44d0 <__cxa_atexit@plt+0x98470> │ │ │ │ + ldr r2, [pc, #128] @ a44f4 <__cxa_atexit@plt+0x98494> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a44d0 <__cxa_atexit@plt+0x98470> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a1324 <__cxa_atexit@plt+0x952c4> │ │ │ │ - ldr r1, [pc, #44] @ a1340 <__cxa_atexit@plt+0x952e0> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #24] @ a1344 <__cxa_atexit@plt+0x952e4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a44dc <__cxa_atexit@plt+0x9847c> │ │ │ │ + ldrd r0, [r5, #-8] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #80] @ a44f8 <__cxa_atexit@plt+0x98498> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8e0 │ │ │ │ - cmneq pc, r8, asr r1 @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a13a4 <__cxa_atexit@plt+0x95344> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a13ac <__cxa_atexit@plt+0x9534c> │ │ │ │ - ldr r7, [pc, #76] @ a13c8 <__cxa_atexit@plt+0x95368> │ │ │ │ - ldr r1, [pc, #76] @ a13cc <__cxa_atexit@plt+0x9536c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #60] @ a13d0 <__cxa_atexit@plt+0x95370> │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + orreq r6, r0, r0, lsr pc │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ a4580 <__cxa_atexit@plt+0x98520> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4568 <__cxa_atexit@plt+0x98508> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4570 <__cxa_atexit@plt+0x98510> │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #68] @ a4584 <__cxa_atexit@plt+0x98524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b a13b4 <__cxa_atexit@plt+0x95354> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a13c4 <__cxa_atexit@plt+0x95364> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, lsl #2 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - ldrdeq sl, [r0, r8] │ │ │ │ - ldrdeq r8, [pc, #-8] @ a13d4 <__cxa_atexit@plt+0x95374> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x01806e98 │ │ │ │ + andeq r0, r0, r5, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1428 <__cxa_atexit@plt+0x953c8> │ │ │ │ - ldr r7, [pc, #56] @ a1434 <__cxa_atexit@plt+0x953d4> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc a45dc <__cxa_atexit@plt+0x9857c> │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + ldr r7, [pc, #48] @ a45e8 <__cxa_atexit@plt+0x98588> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + adds r0, r0, r8 │ │ │ │ + adc r1, r1, r9 │ │ │ │ str r7, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r7, [pc, #32] @ a1438 <__cxa_atexit@plt+0x953d8> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - orreq sl, r0, r4, asr r0 │ │ │ │ - smceq 63500 @ 0xf80c │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r0, r0, lsr #28 │ │ │ │ + strheq r2, [pc, #-220] @ a4518 <__cxa_atexit@plt+0x984b8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a149c <__cxa_atexit@plt+0x9543c> │ │ │ │ + mov r3, fp │ │ │ │ + mov fp, r9 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a14a4 <__cxa_atexit@plt+0x95444> │ │ │ │ - ldr r7, [pc, #76] @ a14c0 <__cxa_atexit@plt+0x95460> │ │ │ │ - ldr r1, [pc, #76] @ a14c4 <__cxa_atexit@plt+0x95464> │ │ │ │ + add ip, r6, #68 @ 0x44 │ │ │ │ + cmp r7, ip │ │ │ │ + bcc a4724 <__cxa_atexit@plt+0x986c4> │ │ │ │ + str r7, [sp, #8] │ │ │ │ + str sl, [sp, #12] │ │ │ │ + ldr r2, [fp, #3] │ │ │ │ + ldr r9, [fp, #7] │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + eor r7, r1, r9 │ │ │ │ + eor lr, r0, r2 │ │ │ │ + orrs r7, lr, r7 │ │ │ │ + bne a464c <__cxa_atexit@plt+0x985ec> │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r7, [sp, #12] │ │ │ │ + mov r8, fp │ │ │ │ + mov fp, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + str r4, [sp] │ │ │ │ + str r3, [sp, #4] │ │ │ │ + add r3, r6, #20 │ │ │ │ + ldr lr, [pc, #268] @ a476c <__cxa_atexit@plt+0x9870c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #264] @ a4770 <__cxa_atexit@plt+0x98710> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r4, [pc, #260] @ a4774 <__cxa_atexit@plt+0x98714> │ │ │ │ + add r4, pc, r4 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + stm r3, {r0, r1, r2, r9} │ │ │ │ + mov r0, r6 │ │ │ │ + str lr, [r0, #4]! │ │ │ │ + str fp, [r0, #8] │ │ │ │ + str r8, [r0, #12] │ │ │ │ + mov r3, r0 │ │ │ │ + ldr r2, [pc, #228] @ a4778 <__cxa_atexit@plt+0x98718> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #32]! │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r0, #44] @ 0x2c │ │ │ │ + add lr, r0, #48 @ 0x30 │ │ │ │ + stm lr, {r0, r3, sl} │ │ │ │ + ldr r4, [sp, #12] │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ + add r2, r0, #104 @ 0x68 │ │ │ │ + sub r1, ip, #18 │ │ │ │ + sub r8, ip, #7 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + cmp r4, r2 │ │ │ │ + bcc a4748 <__cxa_atexit@plt+0x986e8> │ │ │ │ + ldr r0, [pc, #172] @ a4780 <__cxa_atexit@plt+0x98720> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #168] @ a4784 <__cxa_atexit@plt+0x98724> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #164] @ a4788 <__cxa_atexit@plt+0x98728> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r0, [r6, #72]! @ 0x48 │ │ │ │ + ldr r4, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r0, [r6, #-16] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r9, r6, #16 │ │ │ │ + stm r9, {r1, r3, r8} │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r4, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #80] @ a477c <__cxa_atexit@plt+0x9871c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ - stmib r3, {r7, r8, r9} │ │ │ │ - ldr r7, [pc, #60] @ a14c8 <__cxa_atexit@plt+0x95468> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r3 │ │ │ │ - b a14ac <__cxa_atexit@plt+0x9544c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a14bc <__cxa_atexit@plt+0x9545c> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + mov r9, fp │ │ │ │ + mov fp, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip │ │ │ │ - @ instruction: 0xfffffe0c │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - orreq r9, r0, r0, ror #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, r1 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff6b0 │ │ │ │ + @ instruction: 0xfffffd88 │ │ │ │ + @ instruction: 0xfffffcec │ │ │ │ + @ instruction: 0xfffff76c │ │ │ │ + ldrdeq r2, [pc, #-220] @ a46a8 <__cxa_atexit@plt+0x98648> │ │ │ │ + @ instruction: 0xfffff938 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + cmneq pc, r4, asr #23 │ │ │ │ + smceq 62160 @ 0xf2d0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a1510 <__cxa_atexit@plt+0x954b0> │ │ │ │ - ldr r7, [pc, #52] @ a1524 <__cxa_atexit@plt+0x954c4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a47e4 <__cxa_atexit@plt+0x98784> │ │ │ │ + ldr r3, [pc, #68] @ a47f4 <__cxa_atexit@plt+0x98794> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq a1504 <__cxa_atexit@plt+0x954a4> │ │ │ │ - mov r7, r8 │ │ │ │ - b a1534 <__cxa_atexit@plt+0x954d4> │ │ │ │ + beq a47d4 <__cxa_atexit@plt+0x98774> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a45fc <__cxa_atexit@plt+0x9859c> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a1528 <__cxa_atexit@plt+0x954c8> │ │ │ │ + ldr r7, [pc, #12] @ a47f8 <__cxa_atexit@plt+0x98798> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq pc, r4, lsr #26 │ │ │ │ + cmneq pc, r4, lsl #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a45fc <__cxa_atexit@plt+0x9859c> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4854 <__cxa_atexit@plt+0x987f4> │ │ │ │ + ldr r2, [pc, #36] @ a485c <__cxa_atexit@plt+0x987fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a4860 <__cxa_atexit@plt+0x98800> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq r7, [pc, #-252] @ a1434 <__cxa_atexit@plt+0x953d4> │ │ │ │ + orreq r6, r0, r4, lsl #18 │ │ │ │ + orreq r6, r0, r4, lsr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - and r2, r2, #3 │ │ │ │ - cmp r2, #2 │ │ │ │ - and r1, r7, #3 │ │ │ │ - bne a158c <__cxa_atexit@plt+0x9552c> │ │ │ │ - ldr r2, [pc, #168] @ a1600 <__cxa_atexit@plt+0x955a0> │ │ │ │ - cmp r1, #0 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - beq a15d8 <__cxa_atexit@plt+0x95578> │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a489c <__cxa_atexit@plt+0x9883c> │ │ │ │ + ldr r2, [pc, #36] @ a48a4 <__cxa_atexit@plt+0x98844> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a48a8 <__cxa_atexit@plt+0x98848> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #2 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x018068bc │ │ │ │ + orreq r6, r0, r4, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a48e4 <__cxa_atexit@plt+0x98884> │ │ │ │ + ldr r2, [pc, #36] @ a48ec <__cxa_atexit@plt+0x9888c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a48f0 <__cxa_atexit@plt+0x98890> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r0, r4, ror r8 │ │ │ │ + orreq r6, r0, r0, lsr #17 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4994 <__cxa_atexit@plt+0x98934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a15e4 <__cxa_atexit@plt+0x95584> │ │ │ │ - ldr r3, [pc, #136] @ a1604 <__cxa_atexit@plt+0x955a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - orr r7, r7, #146 @ 0x92 │ │ │ │ - b a15c4 <__cxa_atexit@plt+0x95564> │ │ │ │ - ldr r2, [pc, #100] @ a15f8 <__cxa_atexit@plt+0x95598> │ │ │ │ - cmp r1, #0 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a499c <__cxa_atexit@plt+0x9893c> │ │ │ │ + ldr r1, [pc, #136] @ a49b0 <__cxa_atexit@plt+0x98950> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble a4960 <__cxa_atexit@plt+0x98900> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #100] @ a49bc <__cxa_atexit@plt+0x9895c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r9, r2 │ │ │ │ + b a4970 <__cxa_atexit@plt+0x98910> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #72] @ a49b4 <__cxa_atexit@plt+0x98954> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r2, r9 │ │ │ │ + ldr r7, [pc, #64] @ a49b8 <__cxa_atexit@plt+0x98958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b a49a4 <__cxa_atexit@plt+0x98944> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq r6, r0, r4, lsl r8 │ │ │ │ + orreq r6, r0, r4, lsr r9 │ │ │ │ + orreq r6, r0, r0, lsl #21 │ │ │ │ + orreq r6, r0, r8, asr #18 │ │ │ │ + cmneq pc, ip, ror #19 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a4a64 <__cxa_atexit@plt+0x98a04> │ │ │ │ + ldr r2, [pc, #160] @ a4a80 <__cxa_atexit@plt+0x98a20> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ a4a84 <__cxa_atexit@plt+0x98a24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4a58 <__cxa_atexit@plt+0x989f8> │ │ │ │ + ldr r2, [pc, #128] @ a4a88 <__cxa_atexit@plt+0x98a28> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3] │ │ │ │ - beq a15d8 <__cxa_atexit@plt+0x95578> │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4a58 <__cxa_atexit@plt+0x989f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc a15e4 <__cxa_atexit@plt+0x95584> │ │ │ │ - ldr r3, [pc, #68] @ a15fc <__cxa_atexit@plt+0x9559c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bcc a4a6c <__cxa_atexit@plt+0x98a0c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bic r7, r7, #146 @ 0x92 │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ a4a8c <__cxa_atexit@plt+0x98a2c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - orreq r9, r0, ip, asr ip │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x01809c98 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq r6, r0, r0, asr r7 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x018069b4 │ │ │ │ + cmneq pc, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ a4b0c <__cxa_atexit@plt+0x98aac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4af4 <__cxa_atexit@plt+0x98a94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1644 <__cxa_atexit@plt+0x955e4> │ │ │ │ - ldr r2, [pc, #36] @ a1650 <__cxa_atexit@plt+0x955f0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4afc <__cxa_atexit@plt+0x98a9c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ a4b10 <__cxa_atexit@plt+0x98ab0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - orr r7, r7, #146 @ 0x92 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r9, r0, r8, ror #23 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq r6, r0, r8, lsl r9 │ │ │ │ + @ instruction: 0x016f2898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1690 <__cxa_atexit@plt+0x95630> │ │ │ │ - ldr r2, [pc, #36] @ a169c <__cxa_atexit@plt+0x9563c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc a4b60 <__cxa_atexit@plt+0x98b00> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ a4b6c <__cxa_atexit@plt+0x98b0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - bic r7, r7, #146 @ 0x92 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01809b9c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a16e8 <__cxa_atexit@plt+0x95688> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldrd r0, [r7, #40] @ 0x28 │ │ │ │ - ldr r7, [pc, #44] @ a16fc <__cxa_atexit@plt+0x9569c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r1, [r3, #12] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r6, r0, r8, lsr #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4c04 <__cxa_atexit@plt+0x98ba4> │ │ │ │ + ldr r2, [pc, #152] @ a4c28 <__cxa_atexit@plt+0x98bc8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a4c10 <__cxa_atexit@plt+0x98bb0> │ │ │ │ + ldr r9, [pc, #116] @ a4c2c <__cxa_atexit@plt+0x98bcc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a4c30 <__cxa_atexit@plt+0x98bd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a4c34 <__cxa_atexit@plt+0x98bd4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, r8, ror sp │ │ │ │ - ldrdeq r7, [pc, #-220] @ a162c <__cxa_atexit@plt+0x955cc> │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1730 <__cxa_atexit@plt+0x956d0> │ │ │ │ - ldr r2, [pc, #28] @ a1740 <__cxa_atexit@plt+0x956e0> │ │ │ │ + orreq r6, r0, ip, lsr #11 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, ip, asr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4cdc <__cxa_atexit@plt+0x98c7c> │ │ │ │ + ldr lr, [pc, #140] @ a4ce8 <__cxa_atexit@plt+0x98c88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a4cd0 <__cxa_atexit@plt+0x98c70> │ │ │ │ + ldr r2, [pc, #96] @ a4cec <__cxa_atexit@plt+0x98c8c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #12] @ a1744 <__cxa_atexit@plt+0x956e4> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4cc8 <__cxa_atexit@plt+0x98c68> │ │ │ │ + ldr r2, [pc, #68] @ a4cf0 <__cxa_atexit@plt+0x98c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4cc8 <__cxa_atexit@plt+0x98c68> │ │ │ │ + b a4d90 <__cxa_atexit@plt+0x98d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ a4d48 <__cxa_atexit@plt+0x98ce8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4d40 <__cxa_atexit@plt+0x98ce0> │ │ │ │ + ldr r3, [pc, #40] @ a4d4c <__cxa_atexit@plt+0x98cec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4d40 <__cxa_atexit@plt+0x98ce0> │ │ │ │ + b a4d90 <__cxa_atexit@plt+0x98d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a4d84 <__cxa_atexit@plt+0x98d24> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4d7c <__cxa_atexit@plt+0x98d1c> │ │ │ │ + b a4d90 <__cxa_atexit@plt+0x98d30> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq r7, [pc, #-216] @ a1674 <__cxa_atexit@plt+0x95614> │ │ │ │ - @ instruction: 0x016f7d98 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ a4e14 <__cxa_atexit@plt+0x98db4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4ddc <__cxa_atexit@plt+0x98d7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a4e04 <__cxa_atexit@plt+0x98da4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a4de4 <__cxa_atexit@plt+0x98d84> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ a4e18 <__cxa_atexit@plt+0x98db8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq r6, r0, ip, lsl #12 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1794 <__cxa_atexit@plt+0x95734> │ │ │ │ - ldr r2, [pc, #48] @ a17a0 <__cxa_atexit@plt+0x95740> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [pc, #44] @ a17a4 <__cxa_atexit@plt+0x95744> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + bcc a4e7c <__cxa_atexit@plt+0x98e1c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a4e60 <__cxa_atexit@plt+0x98e00> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ a4e88 <__cxa_atexit@plt+0x98e28> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r8, lsr sp @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a17e0 <__cxa_atexit@plt+0x95780> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a17d8 <__cxa_atexit@plt+0x95778> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01806590 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a4f04 <__cxa_atexit@plt+0x98ea4> │ │ │ │ + ldr r2, [pc, #96] @ a4f14 <__cxa_atexit@plt+0x98eb4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a4f18 <__cxa_atexit@plt+0x98eb8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a4f1c <__cxa_atexit@plt+0x98ebc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r7, [pc, #-204] @ a1720 <__cxa_atexit@plt+0x956c0> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - cmneq pc, r8, ror #25 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq pc, r0, asr r4 @ │ │ │ │ + strdeq r2, [pc, #-92] @ a4ecc <__cxa_atexit@plt+0x98e6c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a186c <__cxa_atexit@plt+0x9580c> │ │ │ │ - ldr r3, [pc, #108] @ a1890 <__cxa_atexit@plt+0x95830> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a4fa4 <__cxa_atexit@plt+0x98f44> │ │ │ │ + ldr lr, [pc, #104] @ a4fb0 <__cxa_atexit@plt+0x98f50> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq a185c <__cxa_atexit@plt+0x957fc> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a187c <__cxa_atexit@plt+0x9581c> │ │ │ │ - ldr r2, [pc, #80] @ a189c <__cxa_atexit@plt+0x9583c> │ │ │ │ + beq a4f90 <__cxa_atexit@plt+0x98f30> │ │ │ │ + ldr r2, [pc, #64] @ a4fb4 <__cxa_atexit@plt+0x98f54> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-4] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4f9c <__cxa_atexit@plt+0x98f3c> │ │ │ │ + b a5000 <__cxa_atexit@plt+0x98fa0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a1898 <__cxa_atexit@plt+0x95838> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a1894 <__cxa_atexit@plt+0x95834> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq pc, r8, ror #10 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a4ff0 <__cxa_atexit@plt+0x98f90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a4fe8 <__cxa_atexit@plt+0x98f88> │ │ │ │ + b a5000 <__cxa_atexit@plt+0x98fa0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq pc, ip, lsr #10 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #112] @ a5078 <__cxa_atexit@plt+0x99018> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5044 <__cxa_atexit@plt+0x98fe4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + adds r7, r3, r7 │ │ │ │ + beq a5058 <__cxa_atexit@plt+0x98ff8> │ │ │ │ + cmp r7, #1 │ │ │ │ + beq a504c <__cxa_atexit@plt+0x98fec> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a5064 <__cxa_atexit@plt+0x99004> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #16] @ a507c <__cxa_atexit@plt+0x9901c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq pc, r8, ror #24 │ │ │ │ - cmneq pc, r4, lsl #25 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmneq pc, ip, asr #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strdeq r6, [r0, r8] │ │ │ │ + cmneq pc, r0, lsr #9 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a18d4 <__cxa_atexit@plt+0x95874> │ │ │ │ - ldr r2, [pc, #32] @ a18e8 <__cxa_atexit@plt+0x95888> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #16] @ a18ec <__cxa_atexit@plt+0x9588c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + adds r7, r3, r7 │ │ │ │ + beq a50c4 <__cxa_atexit@plt+0x99064> │ │ │ │ + cmp r7, #1 │ │ │ │ + beq a50b8 <__cxa_atexit@plt+0x99058> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne a50d0 <__cxa_atexit@plt+0x99070> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ a50e4 <__cxa_atexit@plt+0x99084> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #20 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmneq pc, r0, lsl ip @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ + orreq r6, r0, ip, lsl #7 │ │ │ │ + cmneq pc, r0, asr #8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r1, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi a1934 <__cxa_atexit@plt+0x958d4> │ │ │ │ - ldr r7, [pc, #52] @ a1948 <__cxa_atexit@plt+0x958e8> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi a5210 <__cxa_atexit@plt+0x991b0> │ │ │ │ + ldr r7, [pc, #276] @ a5224 <__cxa_atexit@plt+0x991c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq a1928 <__cxa_atexit@plt+0x958c8> │ │ │ │ - mov r7, r8 │ │ │ │ - b a1958 <__cxa_atexit@plt+0x958f8> │ │ │ │ + mov r2, r1 │ │ │ │ + str r7, [r2, #-12]! │ │ │ │ + stmib r2, {r9, sl} │ │ │ │ + ands r0, r8, #3 │ │ │ │ + beq a5154 <__cxa_atexit@plt+0x990f4> │ │ │ │ + ldr lr, [pc, #252] @ a5228 <__cxa_atexit@plt+0x991c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r1, #-8] │ │ │ │ + cmp r0, #2 │ │ │ │ + beq a5164 <__cxa_atexit@plt+0x99104> │ │ │ │ + cmp r0, #3 │ │ │ │ + bne a5178 <__cxa_atexit@plt+0x99118> │ │ │ │ + ldr r0, [pc, #244] @ a523c <__cxa_atexit@plt+0x991dc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r9, #2 │ │ │ │ + b a5180 <__cxa_atexit@plt+0x99120> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a194c <__cxa_atexit@plt+0x958ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [pc, #204] @ a5238 <__cxa_atexit@plt+0x991d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r9, #1 │ │ │ │ + b a5180 <__cxa_atexit@plt+0x99120> │ │ │ │ + add r0, lr, #1 │ │ │ │ + mov r9, #0 │ │ │ │ + ldr r8, [pc, #164] @ a522c <__cxa_atexit@plt+0x991cc> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r0, #3] │ │ │ │ + mov r3, r1 │ │ │ │ + str r8, [r3, #-20]! @ 0xffffffec │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + and r0, r7, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r0, [r2, r0, lsl #2] │ │ │ │ + add pc, r2, r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #92] @ a5230 <__cxa_atexit@plt+0x991d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + b a5204 <__cxa_atexit@plt+0x991a4> │ │ │ │ + mov r3, #2 │ │ │ │ + ldr r2, [pc, #72] @ a5234 <__cxa_atexit@plt+0x991d4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r1, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r1, #-20] @ 0xffffffec │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + add r3, lr, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r1, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r1, #-20] @ 0xffffffec │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + ldr r7, [pc, #40] @ a5240 <__cxa_atexit@plt+0x991e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r7, [pc, #-180] @ a18a0 <__cxa_atexit@plt+0x95840> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #240] @ a1a54 <__cxa_atexit@plt+0x959f4> │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r3] │ │ │ │ - beq a1a48 <__cxa_atexit@plt+0x959e8> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r5, [pc, #200] @ a1a58 <__cxa_atexit@plt+0x959f8> │ │ │ │ - add r6, r6, #4 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r5, [r1] │ │ │ │ - ldrd r8, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r6, r8, r6 │ │ │ │ - sbc r1, r9, #0 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + orreq r6, r0, ip, lsr r3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + @ instruction: 0x01806298 │ │ │ │ + orreq r6, r0, r4, lsl #5 │ │ │ │ + orreq r6, r0, r0, lsl #6 │ │ │ │ + orreq r6, r0, r8, lsr #6 │ │ │ │ + cmneq pc, ip, lsr #6 │ │ │ │ + cmneq pc, r8, ror #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr lr, [pc, #220] @ a5338 <__cxa_atexit@plt+0x992d8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + and r3, r3, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a5288 <__cxa_atexit@plt+0x99228> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a529c <__cxa_atexit@plt+0x9923c> │ │ │ │ + ldr r0, [pc, #208] @ a534c <__cxa_atexit@plt+0x992ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r1, #2 │ │ │ │ + b a52a4 <__cxa_atexit@plt+0x99244> │ │ │ │ + ldr r0, [pc, #184] @ a5348 <__cxa_atexit@plt+0x992e8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r3, r0, #1 │ │ │ │ + mov r1, #1 │ │ │ │ + b a52a4 <__cxa_atexit@plt+0x99244> │ │ │ │ + add r3, lr, #1 │ │ │ │ mov r1, #0 │ │ │ │ - mov r8, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ + ldr r0, [pc, #144] @ a533c <__cxa_atexit@plt+0x992dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [r3, #3] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + str r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + str r0, [r3, #-8]! │ │ │ │ + and r1, r7, #3 │ │ │ │ + add r0, pc, #4 │ │ │ │ + ldr r1, [r0, r1, lsl #2] │ │ │ │ + add pc, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #76] @ a5340 <__cxa_atexit@plt+0x992e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + b a5328 <__cxa_atexit@plt+0x992c8> │ │ │ │ + mov r3, #2 │ │ │ │ + ldr r2, [pc, #56] @ a5344 <__cxa_atexit@plt+0x992e4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + add r3, lr, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + orreq r6, r0, ip, lsl #4 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + orreq r6, r0, r8, ror r1 │ │ │ │ + orreq r6, r0, r4, ror #2 │ │ │ │ + ldrdeq r6, [r0, ip] │ │ │ │ + strdeq r6, [r0, r4] │ │ │ │ + ldrdeq r2, [pc, #-28] @ a533c <__cxa_atexit@plt+0x992dc> │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq a5388 <__cxa_atexit@plt+0x99328> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne a539c <__cxa_atexit@plt+0x9933c> │ │ │ │ + mov r3, #2 │ │ │ │ + ldr r2, [pc, #68] @ a53c0 <__cxa_atexit@plt+0x99360> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5!, {r2, r3} │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + ldr r3, [pc, #44] @ a53bc <__cxa_atexit@plt+0x9935c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #1 │ │ │ │ + b a53ac <__cxa_atexit@plt+0x9934c> │ │ │ │ + ldr r3, [pc, #20] @ a53b8 <__cxa_atexit@plt+0x99358> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5], #-8 │ │ │ │ + b a53d0 <__cxa_atexit@plt+0x99370> │ │ │ │ + orreq r6, r0, r4, asr #1 │ │ │ │ + ldrdeq r6, [r0, ip] │ │ │ │ + strdeq r6, [r0, r4] │ │ │ │ + cmneq pc, r8, ror #2 │ │ │ │ + andeq r0, r0, r7, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #112 @ 0x70 │ │ │ │ + cmp r0, r8 │ │ │ │ + bcc a5588 <__cxa_atexit@plt+0x99528> │ │ │ │ + mov lr, r6 │ │ │ │ + str r0, [sp, #8] │ │ │ │ + ldr r0, [pc, #472] @ a55c8 <__cxa_atexit@plt+0x99568> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + ldr r7, [pc, #456] @ a55cc <__cxa_atexit@plt+0x9956c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #452] @ a55d0 <__cxa_atexit@plt+0x99570> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r3, [sl, #3] │ │ │ │ + mov r2, lr │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + str r1, [r2, #8] │ │ │ │ + str r1, [r2, #-4] │ │ │ │ + mov ip, r2 │ │ │ │ + str r7, [ip, #12]! │ │ │ │ + mov r7, r2 │ │ │ │ + str r6, [r7, #-12]! │ │ │ │ + mov r0, r2 │ │ │ │ + str r1, [r0, #20]! │ │ │ │ + cmp r9, r3 │ │ │ │ + bne a5464 <__cxa_atexit@plt+0x99404> │ │ │ │ + add r5, r5, #32 │ │ │ │ + cmp r3, #0 │ │ │ │ + beq a5568 <__cxa_atexit@plt+0x99508> │ │ │ │ + cmp r3, #1 │ │ │ │ + beq a555c <__cxa_atexit@plt+0x994fc> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a5574 <__cxa_atexit@plt+0x99514> │ │ │ │ mov r6, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl b3c4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + stm sp, {r4, fp} │ │ │ │ + ldr r0, [pc, #356] @ a55d4 <__cxa_atexit@plt+0x99574> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r6, lr │ │ │ │ + str r0, [r6, #40]! @ 0x28 │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ + ldr fp, [pc, #332] @ a55d8 <__cxa_atexit@plt+0x99578> │ │ │ │ + add fp, pc, fp │ │ │ │ + str sl, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r4, [r6, #16] │ │ │ │ + str r1, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + mov r4, r6 │ │ │ │ + str fp, [r4, #32]! │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #288] @ a55dc <__cxa_atexit@plt+0x9957c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [pc, #272] @ a55e0 <__cxa_atexit@plt+0x99580> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #56 @ 0x38 │ │ │ │ + stm r1, {r0, r2, ip} │ │ │ │ + str r7, [r6, #68] @ 0x44 │ │ │ │ + add r1, r6, #112 @ 0x70 │ │ │ │ + add r2, r5, #32 │ │ │ │ + sub r7, r8, #26 │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + sub r8, r8, #15 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + cmp r3, r1 │ │ │ │ + bcc a55a4 <__cxa_atexit@plt+0x99544> │ │ │ │ + ldr r6, [pc, #232] @ a55ec <__cxa_atexit@plt+0x9958c> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r5, [pc, #228] @ a55f0 <__cxa_atexit@plt+0x99590> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr r4, [pc, #224] @ a55f4 <__cxa_atexit@plt+0x99594> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r6, [lr, #116]! @ 0x74 │ │ │ │ + ldr r6, [lr, #-28] @ 0xffffffe4 │ │ │ │ + ldr r3, [lr, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [lr, #8] │ │ │ │ + str r0, [lr, #12] │ │ │ │ + str r7, [lr, #16] │ │ │ │ + add r7, lr, #20 │ │ │ │ + stm r7, {r5, r8, lr} │ │ │ │ + str r6, [lr, #32] │ │ │ │ + str r3, [lr, #36] @ 0x24 │ │ │ │ + sub r9, r1, #15 │ │ │ │ + add r8, r4, #1 │ │ │ │ + ldr r4, [sp] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r4, [r0, #820] @ 0x334 │ │ │ │ - ldr r3, [r6, #12] │ │ │ │ - add fp, r3, #100 @ 0x64 │ │ │ │ - ldr r5, [r3, #12] │ │ │ │ - str r8, [r0, #828] @ 0x33c │ │ │ │ - ldr r2, [r4] │ │ │ │ - ldr r1, [r4, #4] │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ - add r4, r2, r4, lsl #12 │ │ │ │ - sub r4, r4, #1 │ │ │ │ - str r4, [r0, #804] @ 0x324 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ - ldr r9, [r6, #76] @ 0x4c │ │ │ │ - sub r2, r1, r2 │ │ │ │ - adds r2, r4, r2 │ │ │ │ - adc r9, r9, #0 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ - str r9, [r6, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, r0 │ │ │ │ + mov r7, ip │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #104] @ a55e4 <__cxa_atexit@plt+0x99584> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ + mov r6, r0 │ │ │ │ bx r1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #196] @ a1b30 <__cxa_atexit@plt+0x95ad0> │ │ │ │ - ldr r2, [r4, #812] @ 0x32c │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r2, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r5, [r3, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldrd r8, [r2, #72] @ 0x48 │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r6, r8, r6 │ │ │ │ - sbc r1, r9, #0 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl b3c4 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a1b68 <__cxa_atexit@plt+0x95b08> │ │ │ │ - ldr r2, [pc, #28] @ a1b74 <__cxa_atexit@plt+0x95b14> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r6, [pc, #88] @ a55e8 <__cxa_atexit@plt+0x99588> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #112 @ 0x70 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r9, r0, ip, lsl #14 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a1bd0 <__cxa_atexit@plt+0x95b70> │ │ │ │ - ldr r3, [pc, #72] @ a1be0 <__cxa_atexit@plt+0x95b80> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq a1bc0 <__cxa_atexit@plt+0x95b60> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - bl b3e8 │ │ │ │ - ldr r7, [pc, #48] @ a1be4 <__cxa_atexit@plt+0x95b84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a1be8 <__cxa_atexit@plt+0x95b88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r9, r0, r4, lsl #12 │ │ │ │ - cmneq pc, r0, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b3e8 │ │ │ │ - ldr r7, [pc, #12] @ a1c10 <__cxa_atexit@plt+0x95bb0> │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r8 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r4, [sp] │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r0 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + bx r3 │ │ │ │ + @ instruction: 0xfffff478 │ │ │ │ + @ instruction: 0xfffff4ac │ │ │ │ + @ instruction: 0xfffff414 │ │ │ │ + @ instruction: 0xfffff488 │ │ │ │ + @ instruction: 0xfffff53c │ │ │ │ + @ instruction: 0xfffff9d8 │ │ │ │ + @ instruction: 0xfffffa5c │ │ │ │ + orreq r5, r0, r8, ror #29 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + @ instruction: 0xfffff670 │ │ │ │ + @ instruction: 0xfffff734 │ │ │ │ + cmneq pc, r8, lsl #28 │ │ │ │ + ldm r5!, {r8, r9, sl} │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + andeq r0, r2, r0 │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a56a4 <__cxa_atexit@plt+0x99644> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a56ac <__cxa_atexit@plt+0x9964c> │ │ │ │ + ldr r1, [pc, #140] @ a56c0 <__cxa_atexit@plt+0x99660> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [pc, #124] @ a56c4 <__cxa_atexit@plt+0x99664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + sub lr, r6, #23 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr r8, [pc, #104] @ a56c8 <__cxa_atexit@plt+0x99668> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + ldr r9, [pc, #100] @ a56cc <__cxa_atexit@plt+0x9966c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + cmp r2, r0 │ │ │ │ + ble a5684 <__cxa_atexit@plt+0x99624> │ │ │ │ + sub r2, r2, r0 │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + b a5694 <__cxa_atexit@plt+0x99634> │ │ │ │ + sub r0, r0, r2 │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r1, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b a56b4 <__cxa_atexit@plt+0x99654> │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018095b4 │ │ │ │ - smceq 63332 @ 0xf764 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + orreq r5, r0, r8, lsl #22 │ │ │ │ + @ instruction: 0x01805db0 │ │ │ │ + orreq r5, r0, r0, asr #24 │ │ │ │ + orreq r5, r0, ip, ror #21 │ │ │ │ + ldrdeq r1, [pc, #-204] @ a560c <__cxa_atexit@plt+0x995ac> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a1c90 <__cxa_atexit@plt+0x95c30> │ │ │ │ - ldr r2, [pc, #96] @ a1c98 <__cxa_atexit@plt+0x95c38> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bhi a5774 <__cxa_atexit@plt+0x99714> │ │ │ │ + ldr r2, [pc, #160] @ a5790 <__cxa_atexit@plt+0x99730> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ a5794 <__cxa_atexit@plt+0x99734> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq a1c88 <__cxa_atexit@plt+0x95c28> │ │ │ │ - ldr r2, [pc, #76] @ a1c9c <__cxa_atexit@plt+0x95c3c> │ │ │ │ - ldr r1, [pc, #76] @ a1ca0 <__cxa_atexit@plt+0x95c40> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + beq a5768 <__cxa_atexit@plt+0x99708> │ │ │ │ + ldr r2, [pc, #128] @ a5798 <__cxa_atexit@plt+0x99738> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - add r5, r1, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #52] @ a1ca4 <__cxa_atexit@plt+0x95c44> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #44] @ a1ca8 <__cxa_atexit@plt+0x95c48> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5768 <__cxa_atexit@plt+0x99708> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a577c <__cxa_atexit@plt+0x9971c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ a579c <__cxa_atexit@plt+0x9973c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, r4, ror #17 │ │ │ │ - orreq r9, r0, r0, lsl r5 │ │ │ │ - orreq r9, r0, r0, ror #16 │ │ │ │ - cmneq pc, r0, ror #11 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq r5, r0, r0, asr #20 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq r5, r0, r4, lsr #25 │ │ │ │ + cmneq pc, ip, lsl #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ a1cf4 <__cxa_atexit@plt+0x95c94> │ │ │ │ - ldr r2, [pc, #52] @ a1cf8 <__cxa_atexit@plt+0x95c98> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [pc, #104] @ a581c <__cxa_atexit@plt+0x997bc> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - add r3, r2, #1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ a1cfc <__cxa_atexit@plt+0x95c9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ a1d00 <__cxa_atexit@plt+0x95ca0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smceq 63364 @ 0xf784 │ │ │ │ - orreq r9, r0, r0, lsr #9 │ │ │ │ - strdeq r9, [r0, r0] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5804 <__cxa_atexit@plt+0x997a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a580c <__cxa_atexit@plt+0x997ac> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ a5820 <__cxa_atexit@plt+0x997c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq r5, r0, r8, lsl #24 │ │ │ │ + cmneq pc, r8, lsl #23 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a1d38 <__cxa_atexit@plt+0x95cd8> │ │ │ │ - ldr r2, [pc, #28] @ a1d44 <__cxa_atexit@plt+0x95ce4> │ │ │ │ + bcc a5870 <__cxa_atexit@plt+0x99810> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ a587c <__cxa_atexit@plt+0x9981c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r9, r0, r0, lsr #15 │ │ │ │ - cmneq pc, ip, asr #10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1dac <__cxa_atexit@plt+0x95d4c> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x01805b98 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a5914 <__cxa_atexit@plt+0x998b4> │ │ │ │ + ldr r2, [pc, #152] @ a5938 <__cxa_atexit@plt+0x998d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a1db8 <__cxa_atexit@plt+0x95d58> │ │ │ │ - ldr r5, [pc, #72] @ a1dc8 <__cxa_atexit@plt+0x95d68> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, r8} │ │ │ │ - sub r5, r6, #3 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r5, [pc, #52] @ a1dcc <__cxa_atexit@plt+0x95d6c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r9, [pc, #48] @ a1dd0 <__cxa_atexit@plt+0x95d70> │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5920 <__cxa_atexit@plt+0x998c0> │ │ │ │ + ldr r9, [pc, #116] @ a593c <__cxa_atexit@plt+0x998dc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a5940 <__cxa_atexit@plt+0x998e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a5944 <__cxa_atexit@plt+0x998e4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - orreq r9, r0, r4, lsr r7 │ │ │ │ - orreq r9, r0, r8, lsr #14 │ │ │ │ - ldrdeq r7, [pc, #-68] @ a1d98 <__cxa_atexit@plt+0x95d38> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a1e28 <__cxa_atexit@plt+0x95dc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a1e30 <__cxa_atexit@plt+0x95dd0> │ │ │ │ - ldr r5, [pc, #64] @ a1e4c <__cxa_atexit@plt+0x95dec> │ │ │ │ - ldr r1, [pc, #64] @ a1e50 <__cxa_atexit@plt+0x95df0> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - mov r6, r3 │ │ │ │ - b a1e38 <__cxa_atexit@plt+0x95dd8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1e48 <__cxa_atexit@plt+0x95de8> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, ip, lsr #14 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, ip, lsr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b b0b34 <__cxa_atexit@plt+0xa4ad4> │ │ │ │ - strdeq r7, [pc, #-104] @ a1e0c <__cxa_atexit@plt+0x95dac> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a1ec0 <__cxa_atexit@plt+0x95e60> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a1ec8 <__cxa_atexit@plt+0x95e68> │ │ │ │ - ldr r5, [pc, #64] @ a1ee4 <__cxa_atexit@plt+0x95e84> │ │ │ │ - ldr r1, [pc, #64] @ a1ee8 <__cxa_atexit@plt+0x95e88> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r3, {r5, r8} │ │ │ │ - mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b a1ed0 <__cxa_atexit@plt+0x95e70> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a1ee0 <__cxa_atexit@plt+0x95e80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016f7694 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - strheq r7, [pc, #-100] @ a1e90 <__cxa_atexit@plt+0x95e30> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - b 7e9d0 <__cxa_atexit@plt+0x72970> │ │ │ │ - cmneq pc, ip, lsl #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a1f68 <__cxa_atexit@plt+0x95f08> │ │ │ │ - ldr r2, [pc, #100] @ a1f8c <__cxa_atexit@plt+0x95f2c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0x0180589c │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, ip, lsr sl @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a59ec <__cxa_atexit@plt+0x9998c> │ │ │ │ + ldr lr, [pc, #140] @ a59f8 <__cxa_atexit@plt+0x99998> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a59e0 <__cxa_atexit@plt+0x99980> │ │ │ │ + ldr r2, [pc, #96] @ a59fc <__cxa_atexit@plt+0x9999c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a1f70 <__cxa_atexit@plt+0x95f10> │ │ │ │ - ldr r5, [pc, #76] @ a1f94 <__cxa_atexit@plt+0x95f34> │ │ │ │ - ldr r1, [pc, #76] @ a1f98 <__cxa_atexit@plt+0x95f38> │ │ │ │ - sub r9, r2, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a59d8 <__cxa_atexit@plt+0x99978> │ │ │ │ + ldr r2, [pc, #68] @ a5a00 <__cxa_atexit@plt+0x999a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a59d8 <__cxa_atexit@plt+0x99978> │ │ │ │ + b a5aa0 <__cxa_atexit@plt+0x99a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a1f90 <__cxa_atexit@plt+0x95f30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq pc, ip, ror #11 │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - ldrdeq r7, [pc, #-92] @ a1f48 <__cxa_atexit@plt+0x95ee8> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a1fcc <__cxa_atexit@plt+0x95f6c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ a5a58 <__cxa_atexit@plt+0x999f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ a1fd0 <__cxa_atexit@plt+0x95f70> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r0, ip, lsl #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5a50 <__cxa_atexit@plt+0x999f0> │ │ │ │ + ldr r3, [pc, #40] @ a5a5c <__cxa_atexit@plt+0x999fc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5a50 <__cxa_atexit@plt+0x999f0> │ │ │ │ + b a5aa0 <__cxa_atexit@plt+0x99a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r3, [pc, #36] @ a5a94 <__cxa_atexit@plt+0x99a34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5a8c <__cxa_atexit@plt+0x99a2c> │ │ │ │ + b a5aa0 <__cxa_atexit@plt+0x99a40> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, asr #11 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ a5b24 <__cxa_atexit@plt+0x99ac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5aec <__cxa_atexit@plt+0x99a8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2044 <__cxa_atexit@plt+0x95fe4> │ │ │ │ - ldr r2, [pc, #64] @ a2054 <__cxa_atexit@plt+0x95ff4> │ │ │ │ - ldr r1, [pc, #64] @ a2058 <__cxa_atexit@plt+0x95ff8> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r8} │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r3, [pc, #40] @ a205c <__cxa_atexit@plt+0x95ffc> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - orreq r9, r0, r8, lsr r4 │ │ │ │ - cmneq pc, r0, lsr #10 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a20c4 <__cxa_atexit@plt+0x96064> │ │ │ │ - ldr r2, [pc, #100] @ a20e8 <__cxa_atexit@plt+0x96088> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a20cc <__cxa_atexit@plt+0x9606c> │ │ │ │ - ldr r5, [pc, #76] @ a20f0 <__cxa_atexit@plt+0x96090> │ │ │ │ - ldr r1, [pc, #76] @ a20f4 <__cxa_atexit@plt+0x96094> │ │ │ │ - sub r9, r2, #2 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r6, {r5, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5b14 <__cxa_atexit@plt+0x99ab4> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a5af4 <__cxa_atexit@plt+0x99a94> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a20ec <__cxa_atexit@plt+0x9608c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #44] @ a5b28 <__cxa_atexit@plt+0x99ac8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - ldrdeq r7, [pc, #-20] @ a20e0 <__cxa_atexit@plt+0x96080> │ │ │ │ - @ instruction: 0xffffdc1c │ │ │ │ - @ instruction: 0xffffdd10 │ │ │ │ - cmneq pc, r0, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a2128 <__cxa_atexit@plt+0x960c8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ a212c <__cxa_atexit@plt+0x960cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b 12a91f0 <__cxa_atexit@plt+0x129d190> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r9, r0, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + strdeq r5, [r0, ip] │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r0, lsl #9 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a21a8 <__cxa_atexit@plt+0x96148> │ │ │ │ - ldr lr, [pc, #72] @ a21b8 <__cxa_atexit@plt+0x96158> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [pc, #64] @ a21bc <__cxa_atexit@plt+0x9615c> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r3, [pc, #40] @ a21c0 <__cxa_atexit@plt+0x96160> │ │ │ │ + bcc a5b8c <__cxa_atexit@plt+0x99b2c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a5b70 <__cxa_atexit@plt+0x99b10> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ a5b98 <__cxa_atexit@plt+0x99b38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ sub r8, r6, #3 │ │ │ │ - sub sl, r6, #10 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - ldrdeq r9, [r0, r4] │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a2204 <__cxa_atexit@plt+0x961a4> │ │ │ │ - ldr r3, [pc, #48] @ a221c <__cxa_atexit@plt+0x961bc> │ │ │ │ - ldr r2, [pc, #48] @ a2220 <__cxa_atexit@plt+0x961c0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ a2224 <__cxa_atexit@plt+0x961c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq pc, r8, asr #32 │ │ │ │ - cmneq pc, ip, asr #7 │ │ │ │ - cmneq pc, ip, lsr #7 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a226c <__cxa_atexit@plt+0x9620c> │ │ │ │ - ldr r3, [pc, #48] @ a2284 <__cxa_atexit@plt+0x96224> │ │ │ │ - ldr r2, [pc, #48] @ a2288 <__cxa_atexit@plt+0x96228> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r7, {r3, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r2, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #24] @ a228c <__cxa_atexit@plt+0x9622c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - cmneq pc, r0, ror #31 │ │ │ │ - cmneq pc, r4, ror #6 │ │ │ │ - cmneq pc, r8, lsl #4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r0, r0, lsl #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a22d4 <__cxa_atexit@plt+0x96274> │ │ │ │ - ldr r1, [pc, #44] @ a22f0 <__cxa_atexit@plt+0x96290> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #24] @ a22f4 <__cxa_atexit@plt+0x96294> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a5c14 <__cxa_atexit@plt+0x99bb4> │ │ │ │ + ldr r2, [pc, #96] @ a5c24 <__cxa_atexit@plt+0x99bc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a5c28 <__cxa_atexit@plt+0x99bc8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a5c2c <__cxa_atexit@plt+0x99bcc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffeca0 │ │ │ │ - cmneq pc, r0, asr #3 │ │ │ │ - cmneq pc, r8, lsl #3 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq pc, r0, asr #14 │ │ │ │ + cmneq pc, r0, lsl r9 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a233c <__cxa_atexit@plt+0x962dc> │ │ │ │ - ldr r1, [pc, #44] @ a2358 <__cxa_atexit@plt+0x962f8> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #24] @ a235c <__cxa_atexit@plt+0x962fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffe8c8 │ │ │ │ - cmneq pc, r0, asr #2 │ │ │ │ - @ instruction: 0x016f729c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a23b8 <__cxa_atexit@plt+0x96358> │ │ │ │ - ldr r7, [pc, #68] @ a23c8 <__cxa_atexit@plt+0x96368> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq a23ac <__cxa_atexit@plt+0x9634c> │ │ │ │ - ldr r7, [pc, #48] @ a23cc <__cxa_atexit@plt+0x9636c> │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, sl │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a5c84 <__cxa_atexit@plt+0x99c24> │ │ │ │ + ldr r2, [pc, #56] @ a5c90 <__cxa_atexit@plt+0x99c30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a5c78 <__cxa_atexit@plt+0x99c18> │ │ │ │ + mov r7, r8 │ │ │ │ + b a5ca0 <__cxa_atexit@plt+0x99c40> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a23d0 <__cxa_atexit@plt+0x96370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq pc, r4, asr r2 @ │ │ │ │ - cmneq pc, ip, lsr #4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq r1, [pc, #-128] @ a5c1c <__cxa_atexit@plt+0x99bbc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a23f4 <__cxa_atexit@plt+0x96394> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #144] @ a5d38 <__cxa_atexit@plt+0x99cd8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq r7, [pc, #-24] @ a23e8 <__cxa_atexit@plt+0x96388> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r6, [pc, #104] @ a2478 <__cxa_atexit@plt+0x96418> │ │ │ │ - mov r3, r9 │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a2460 <__cxa_atexit@plt+0x96400> │ │ │ │ - ldr r7, [pc, #52] @ a247c <__cxa_atexit@plt+0x9641c> │ │ │ │ - ldr r3, [pc, #52] @ a2480 <__cxa_atexit@plt+0x96420> │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5d18 <__cxa_atexit@plt+0x99cb8> │ │ │ │ + ldr r3, [pc, #116] @ a5d3c <__cxa_atexit@plt+0x99cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r1, {r7, r8, r9} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #28] @ a2484 <__cxa_atexit@plt+0x96424> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5d18 <__cxa_atexit@plt+0x99cb8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a5d28 <__cxa_atexit@plt+0x99cc8> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r8, r1, r2 │ │ │ │ + cmp r8, #1114112 @ 0x110000 │ │ │ │ + bcs a5d20 <__cxa_atexit@plt+0x99cc0> │ │ │ │ + ldr r7, [pc, #64] @ a5d40 <__cxa_atexit@plt+0x99ce0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - cmneq pc, ip, ror #27 │ │ │ │ - smceq 63248 @ 0xf710 │ │ │ │ - cmneq pc, r4, lsr r0 @ │ │ │ │ - andeq r0, r0, r6, lsl #4 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1154114 <__cxa_atexit@plt+0x11480b4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0x0180559c │ │ │ │ + cmneq pc, r0, lsl #16 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #116] @ a5dcc <__cxa_atexit@plt+0x99d6c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a5dac <__cxa_atexit@plt+0x99d4c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2514 <__cxa_atexit@plt+0x964b4> │ │ │ │ - ldr sl, [pc, #112] @ a2520 <__cxa_atexit@plt+0x964c0> │ │ │ │ - ldr r9, [pc, #112] @ a2524 <__cxa_atexit@plt+0x964c4> │ │ │ │ - sub r1, r6, #19 │ │ │ │ - add sl, pc, sl │ │ │ │ - sub ip, r6, #29 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #96] @ a2528 <__cxa_atexit@plt+0x964c8> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [r5, #8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - add r9, r3, #8 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - stm r9, {r2, r7, r8, ip} │ │ │ │ - str sl, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - ldr r0, [pc, #52] @ a252c <__cxa_atexit@plt+0x964cc> │ │ │ │ - add r2, r3, #28 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - ldr r7, [pc, #40] @ a2530 <__cxa_atexit@plt+0x964d0> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a5dbc <__cxa_atexit@plt+0x99d5c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r8, r1, r2 │ │ │ │ + cmp r8, #1114112 @ 0x110000 │ │ │ │ + bcs a5db4 <__cxa_atexit@plt+0x99d54> │ │ │ │ + ldr r7, [pc, #60] @ a5dd0 <__cxa_atexit@plt+0x99d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1154114 <__cxa_atexit@plt+0x11480b4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r8, r0, r0, ror pc │ │ │ │ - orreq r8, r0, r4, ror #30 │ │ │ │ - @ instruction: 0xfffffda0 │ │ │ │ - orreq r8, r0, r8, ror #30 │ │ │ │ - smceq 63224 @ 0xf6f8 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + orreq r5, r0, r8, lsl #10 │ │ │ │ + smceq 61808 @ 0xf170 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2590 <__cxa_atexit@plt+0x96530> │ │ │ │ - ldr r7, [pc, #64] @ a259c <__cxa_atexit@plt+0x9653c> │ │ │ │ - ldr r2, [pc, #64] @ a25a0 <__cxa_atexit@plt+0x96540> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - ldr r7, [pc, #32] @ a25a4 <__cxa_atexit@plt+0x96544> │ │ │ │ + bcc a5e30 <__cxa_atexit@plt+0x99dd0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + add r8, r1, r2 │ │ │ │ + cmp r8, #1114112 @ 0x110000 │ │ │ │ + bcs a5e24 <__cxa_atexit@plt+0x99dc4> │ │ │ │ + ldr r7, [pc, #44] @ a5e3c <__cxa_atexit@plt+0x99ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #2 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #12 │ │ │ │ + stmib r3, {r7, r8} │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1154114 <__cxa_atexit@plt+0x11480b4> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd9c │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r8, r0, ip, ror #29 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #16] @ a25cc <__cxa_atexit@plt+0x9656c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldmib r5, {r7, r8, r9} │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1624adc <__cxa_atexit@plt+0x1618a7c> │ │ │ │ - cmneq pc, r8, lsr #32 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r0, ip, lsl #9 │ │ │ │ + @ instruction: 0xfffff7a0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a263c <__cxa_atexit@plt+0x965dc> │ │ │ │ - ldr r7, [pc, #68] @ a264c <__cxa_atexit@plt+0x965ec> │ │ │ │ - tst sl, #3 │ │ │ │ + andeq r0, r4, r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r1, r6, #52 @ 0x34 │ │ │ │ + cmp r0, r1 │ │ │ │ + bcc a5f70 <__cxa_atexit@plt+0x99f10> │ │ │ │ + mov lr, r6 │ │ │ │ + cmp r8, r9 │ │ │ │ + bne a5ea0 <__cxa_atexit@plt+0x99e40> │ │ │ │ + cmp r9, #1114112 @ 0x110000 │ │ │ │ + bcs a5f60 <__cxa_atexit@plt+0x99f00> │ │ │ │ + str r9, [lr, #8]! │ │ │ │ + ldr r0, [pc, #308] @ a5fbc <__cxa_atexit@plt+0x99f5c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [lr, #-4] │ │ │ │ + add r5, r5, #4 │ │ │ │ + sub r8, r1, #47 @ 0x2f │ │ │ │ + mov r6, lr │ │ │ │ + mov r7, sl │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #260] @ a5fac <__cxa_atexit@plt+0x99f4c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - stmib r5, {r8, r9, sl} │ │ │ │ - beq a2630 <__cxa_atexit@plt+0x965d0> │ │ │ │ - ldr r7, [pc, #48] @ a2650 <__cxa_atexit@plt+0x965f0> │ │ │ │ - mov r8, sl │ │ │ │ + ldr ip, [pc, #256] @ a5fb0 <__cxa_atexit@plt+0x99f50> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r2, [pc, #252] @ a5fb4 <__cxa_atexit@plt+0x99f54> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + mov r6, lr │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + mov r7, r6 │ │ │ │ + str r2, [r7, #16]! │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r7, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [pc, #204] @ a5fb8 <__cxa_atexit@plt+0x99f58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + str sl, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + add r2, r6, #88 @ 0x58 │ │ │ │ + sub r7, r1, #18 │ │ │ │ + sub r8, r1, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc a5f94 <__cxa_atexit@plt+0x99f34> │ │ │ │ + ldr r0, [pc, #176] @ a5fc4 <__cxa_atexit@plt+0x99f64> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #172] @ a5fc8 <__cxa_atexit@plt+0x99f68> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr sl, [pc, #168] @ a5fcc <__cxa_atexit@plt+0x99f6c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [lr, #56]! @ 0x38 │ │ │ │ + ldr r0, [lr, #-20] @ 0xffffffec │ │ │ │ + ldr r6, [lr, #-16] │ │ │ │ + str r8, [lr, #8] │ │ │ │ + str r3, [lr, #12] │ │ │ │ + str r7, [lr, #16] │ │ │ │ + add r7, lr, #20 │ │ │ │ + stm r7, {r1, r8, lr} │ │ │ │ + str r0, [lr, #32] │ │ │ │ + str r6, [lr, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r6, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 1154114 <__cxa_atexit@plt+0x11480b4> │ │ │ │ + ldr r7, [pc, #72] @ a5fc0 <__cxa_atexit@plt+0x99f60> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, sl │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r8, [r5, #-12]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ + mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a2654 <__cxa_atexit@plt+0x965f4> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - ldrdeq r6, [pc, #-240] @ a256c <__cxa_atexit@plt+0x9650c> │ │ │ │ - cmneq pc, ip, lsl #23 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - smceq 63160 @ 0xf6b8 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffff75c │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffff820 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + orreq r5, r0, r4, lsl r4 │ │ │ │ + cmneq pc, r0, ror #11 │ │ │ │ + @ instruction: 0xfffff970 │ │ │ │ + @ instruction: 0xfffffa34 │ │ │ │ + strdeq r1, [pc, #-56] @ a5f9c <__cxa_atexit@plt+0x99f3c> │ │ │ │ + smceq 61788 @ 0xf15c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b acfec <__cxa_atexit@plt+0xa0f8c> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b afcd4 <__cxa_atexit@plt+0xa3c74> │ │ │ │ - strheq r6, [pc, #-240] @ a25a8 <__cxa_atexit@plt+0x96548> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6048 <__cxa_atexit@plt+0x99fe8> │ │ │ │ + ldr r7, [pc, #100] @ a6058 <__cxa_atexit@plt+0x99ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a602c <__cxa_atexit@plt+0x99fcc> │ │ │ │ + ldr r2, [pc, #84] @ a605c <__cxa_atexit@plt+0x99ffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a603c <__cxa_atexit@plt+0x99fdc> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a6060 <__cxa_atexit@plt+0x9a000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + cmneq pc, r8, lsl r5 @ │ │ │ │ + cmneq pc, ip, ror #9 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #44] @ a60a4 <__cxa_atexit@plt+0x9a044> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a609c <__cxa_atexit@plt+0x9a03c> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r8, lsr #9 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldmib r5, {r8, sl} │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a26c4 <__cxa_atexit@plt+0x96664> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a26cc <__cxa_atexit@plt+0x9666c> │ │ │ │ + bhi a60fc <__cxa_atexit@plt+0x9a09c> │ │ │ │ + ldr r2, [pc, #36] @ a6104 <__cxa_atexit@plt+0x9a0a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a6108 <__cxa_atexit@plt+0x9a0a8> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b b03e8 <__cxa_atexit@plt+0xa4388> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r0, r8, lsl #21 │ │ │ │ - smceq 63228 @ 0xf6fc │ │ │ │ + orreq r5, r0, ip, asr r0 │ │ │ │ + orreq r5, r0, r4, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov sl, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a2758 <__cxa_atexit@plt+0x966f8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2764 <__cxa_atexit@plt+0x96704> │ │ │ │ - ldr r2, [pc, #112] @ a2774 <__cxa_atexit@plt+0x96714> │ │ │ │ - ldr r1, [pc, #112] @ a2778 <__cxa_atexit@plt+0x96718> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ a277c <__cxa_atexit@plt+0x9671c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ a2780 <__cxa_atexit@plt+0x96720> │ │ │ │ + bhi a6144 <__cxa_atexit@plt+0x9a0e4> │ │ │ │ + ldr r2, [pc, #36] @ a614c <__cxa_atexit@plt+0x9a0ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - ldr r5, [pc, #68] @ a2784 <__cxa_atexit@plt+0x96724> │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ a6150 <__cxa_atexit@plt+0x9a0f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #60] @ a2788 <__cxa_atexit@plt+0x96728> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b ea7040 <__cxa_atexit@plt+0xe9afe0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - orreq r8, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x01808db4 │ │ │ │ - orreq r8, r0, r4, lsr #27 │ │ │ │ - @ instruction: 0x01808d9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + orreq r5, r0, r4, lsl r0 │ │ │ │ + orreq r5, r0, r4, lsl r0 │ │ │ │ + andeq r0, r4, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a27c0 <__cxa_atexit@plt+0x96760> │ │ │ │ - ldr r2, [pc, #28] @ a27cc <__cxa_atexit@plt+0x9676c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a61f4 <__cxa_atexit@plt+0x9a194> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a61fc <__cxa_atexit@plt+0x9a19c> │ │ │ │ + ldr r1, [pc, #136] @ a6210 <__cxa_atexit@plt+0x9a1b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r1, [r7, #24] │ │ │ │ + ldr r0, [r7, #28] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + cmp r1, r0 │ │ │ │ + ble a61c0 <__cxa_atexit@plt+0x9a160> │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r1, [pc, #100] @ a621c <__cxa_atexit@plt+0x9a1bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r9, r2 │ │ │ │ + b a61d0 <__cxa_atexit@plt+0x9a170> │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #72] @ a6214 <__cxa_atexit@plt+0x9a1b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub r2, r2, r9 │ │ │ │ + ldr r7, [pc, #64] @ a6218 <__cxa_atexit@plt+0x9a1b8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b a6204 <__cxa_atexit@plt+0x9a1a4> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - strdeq r8, [r0, r0] │ │ │ │ - cmneq pc, r4, ror #28 │ │ │ │ + @ instruction: 0x01804fb4 │ │ │ │ + ldrdeq r5, [r0, r4] │ │ │ │ + orreq r5, r0, r0, lsr #4 │ │ │ │ + orreq r5, r0, r8, ror #1 │ │ │ │ + cmneq pc, ip, lsl #3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2838 <__cxa_atexit@plt+0x967d8> │ │ │ │ - ldr r1, [pc, #80] @ a2840 <__cxa_atexit@plt+0x967e0> │ │ │ │ - ldr r3, [pc, #80] @ a2844 <__cxa_atexit@plt+0x967e4> │ │ │ │ - add r1, pc, r1 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a62c4 <__cxa_atexit@plt+0x9a264> │ │ │ │ + ldr r2, [pc, #160] @ a62e0 <__cxa_atexit@plt+0x9a280> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ a62e4 <__cxa_atexit@plt+0x9a284> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a62b8 <__cxa_atexit@plt+0x9a258> │ │ │ │ + ldr r2, [pc, #128] @ a62e8 <__cxa_atexit@plt+0x9a288> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a62b8 <__cxa_atexit@plt+0x9a258> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a62cc <__cxa_atexit@plt+0x9a26c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ a62ec <__cxa_atexit@plt+0x9a28c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2828 <__cxa_atexit@plt+0x967c8> │ │ │ │ - ldr r7, [pc, #48] @ a2848 <__cxa_atexit@plt+0x967e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r8, r0, r4, asr #18 │ │ │ │ - ldrdeq r8, [r0, r4] │ │ │ │ - cmneq pc, r8, ror #27 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + strdeq r4, [r0, r0] │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq r5, r0, r4, asr r1 │ │ │ │ + strheq r1, [pc, #-12] @ a62ec <__cxa_atexit@plt+0x9a28c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a2870 <__cxa_atexit@plt+0x96810> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - orreq r8, r0, r8, lsl #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a28d4 <__cxa_atexit@plt+0x96874> │ │ │ │ - ldr r7, [pc, #80] @ a28ec <__cxa_atexit@plt+0x9688c> │ │ │ │ - ldr r2, [pc, #80] @ a28f0 <__cxa_atexit@plt+0x96890> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - ldr r2, [pc, #44] @ a28f4 <__cxa_atexit@plt+0x96894> │ │ │ │ + ldr r3, [pc, #104] @ a636c <__cxa_atexit@plt+0x9a30c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6354 <__cxa_atexit@plt+0x9a2f4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a635c <__cxa_atexit@plt+0x9a2fc> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ a6370 <__cxa_atexit@plt+0x9a310> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a28f8 <__cxa_atexit@plt+0x96898> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - orreq r8, r0, r0, lsl #21 │ │ │ │ - cmneq pc, ip, lsl #27 │ │ │ │ - cmneq pc, r8, ror #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi a299c <__cxa_atexit@plt+0x9693c> │ │ │ │ - ldr r7, [pc, #196] @ a29e4 <__cxa_atexit@plt+0x96984> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc a29ac <__cxa_atexit@plt+0x9694c> │ │ │ │ - ldr r7, [pc, #172] @ a29e8 <__cxa_atexit@plt+0x96988> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r2, [pc, #168] @ a29ec <__cxa_atexit@plt+0x9698c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr lr, [pc, #136] @ a29f0 <__cxa_atexit@plt+0x96990> │ │ │ │ - add r2, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - bcc a29cc <__cxa_atexit@plt+0x9696c> │ │ │ │ - ldr r1, [pc, #124] @ a29fc <__cxa_atexit@plt+0x9699c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ a29f8 <__cxa_atexit@plt+0x96998> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ a29f4 <__cxa_atexit@plt+0x96994> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - ldrdeq r8, [r0, r8] │ │ │ │ - strheq r6, [pc, #-192] @ a293c <__cxa_atexit@plt+0x968dc> │ │ │ │ - ldrdeq r6, [pc, #-200] @ a2938 <__cxa_atexit@plt+0x968d8> │ │ │ │ - @ instruction: 0x01808ab4 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + strheq r5, [r0, r8] │ │ │ │ + cmneq pc, r8, lsr r0 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2a34 <__cxa_atexit@plt+0x969d4> │ │ │ │ - ldr r2, [pc, #28] @ a2a40 <__cxa_atexit@plt+0x969e0> │ │ │ │ + bcc a63c0 <__cxa_atexit@plt+0x9a360> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ a63cc <__cxa_atexit@plt+0x9a36c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r8, r0, r0, lsl sl │ │ │ │ - cmneq pc, ip, lsr ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2a78 <__cxa_atexit@plt+0x96a18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a2a80 <__cxa_atexit@plt+0x96a20> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r5, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a6464 <__cxa_atexit@plt+0x9a404> │ │ │ │ + ldr r2, [pc, #152] @ a6488 <__cxa_atexit@plt+0x9a428> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b b0a40 <__cxa_atexit@plt+0xa49e0> │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a6470 <__cxa_atexit@plt+0x9a410> │ │ │ │ + ldr r9, [pc, #116] @ a648c <__cxa_atexit@plt+0x9a42c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a6490 <__cxa_atexit@plt+0x9a430> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a6494 <__cxa_atexit@plt+0x9a434> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r8, [r0, r4] │ │ │ │ - cmneq pc, r8, lsl #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2b0c <__cxa_atexit@plt+0x96aac> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2b18 <__cxa_atexit@plt+0x96ab8> │ │ │ │ - ldr r2, [pc, #112] @ a2b28 <__cxa_atexit@plt+0x96ac8> │ │ │ │ - ldr r1, [pc, #112] @ a2b2c <__cxa_atexit@plt+0x96acc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #108] @ a2b30 <__cxa_atexit@plt+0x96ad0> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq r4, r0, ip, asr #26 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + smultteq pc, ip, lr @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a653c <__cxa_atexit@plt+0x9a4dc> │ │ │ │ + ldr lr, [pc, #140] @ a6548 <__cxa_atexit@plt+0x9a4e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a6530 <__cxa_atexit@plt+0x9a4d0> │ │ │ │ + ldr r2, [pc, #96] @ a654c <__cxa_atexit@plt+0x9a4ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #84] @ a2b34 <__cxa_atexit@plt+0x96ad4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [sl, #8] │ │ │ │ - ldr r5, [pc, #68] @ a2b38 <__cxa_atexit@plt+0x96ad8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #60] @ a2b3c <__cxa_atexit@plt+0x96adc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6528 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ + ldr r2, [pc, #68] @ a6550 <__cxa_atexit@plt+0x9a4f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6528 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ + b a65f0 <__cxa_atexit@plt+0x9a590> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ea7040 <__cxa_atexit@plt+0xe9afe0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #68] @ a65a8 <__cxa_atexit@plt+0x9a548> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a65a0 <__cxa_atexit@plt+0x9a540> │ │ │ │ + ldr r3, [pc, #40] @ a65ac <__cxa_atexit@plt+0x9a54c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a65a0 <__cxa_atexit@plt+0x9a540> │ │ │ │ + b a65f0 <__cxa_atexit@plt+0x9a590> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - orreq r8, r0, r0, ror r6 │ │ │ │ - orreq r8, r0, r0, lsl #20 │ │ │ │ - strdeq r8, [r0, r0] │ │ │ │ - orreq r8, r0, r8, ror #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a65e4 <__cxa_atexit@plt+0x9a584> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a65dc <__cxa_atexit@plt+0x9a57c> │ │ │ │ + b a65f0 <__cxa_atexit@plt+0x9a590> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ a6674 <__cxa_atexit@plt+0x9a614> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a663c <__cxa_atexit@plt+0x9a5dc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a6664 <__cxa_atexit@plt+0x9a604> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a6644 <__cxa_atexit@plt+0x9a5e4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ a6678 <__cxa_atexit@plt+0x9a618> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq r4, r0, ip, lsr #27 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2b74 <__cxa_atexit@plt+0x96b14> │ │ │ │ - ldr r2, [pc, #28] @ a2b80 <__cxa_atexit@plt+0x96b20> │ │ │ │ + bcc a66dc <__cxa_atexit@plt+0x9a67c> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a66c0 <__cxa_atexit@plt+0x9a660> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ a66e8 <__cxa_atexit@plt+0x9a688> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r8, r0, ip, lsr r7 │ │ │ │ - strheq r6, [pc, #-160] @ a2aec <__cxa_atexit@plt+0x96a8c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a2bec <__cxa_atexit@plt+0x96b8c> │ │ │ │ - ldr r1, [pc, #80] @ a2bf4 <__cxa_atexit@plt+0x96b94> │ │ │ │ - ldr r3, [pc, #80] @ a2bf8 <__cxa_atexit@plt+0x96b98> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq a2bdc <__cxa_atexit@plt+0x96b7c> │ │ │ │ - ldr r7, [pc, #48] @ a2bfc <__cxa_atexit@plt+0x96b9c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x01808590 │ │ │ │ - orreq r8, r0, r0, lsr #18 │ │ │ │ - cmneq pc, r4, lsr sl @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a2c24 <__cxa_atexit@plt+0x96bc4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - ldrdeq r8, [r0, r4] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r0, r0, lsr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a2c88 <__cxa_atexit@plt+0x96c28> │ │ │ │ - ldr r7, [pc, #80] @ a2ca0 <__cxa_atexit@plt+0x96c40> │ │ │ │ - ldr r2, [pc, #80] @ a2ca4 <__cxa_atexit@plt+0x96c44> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a6764 <__cxa_atexit@plt+0x9a704> │ │ │ │ + ldr r2, [pc, #96] @ a6774 <__cxa_atexit@plt+0x9a714> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a6778 <__cxa_atexit@plt+0x9a718> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a677c <__cxa_atexit@plt+0x9a71c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - ldr r2, [pc, #44] @ a2ca8 <__cxa_atexit@plt+0x96c48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a2cac <__cxa_atexit@plt+0x96c4c> │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - orreq r8, r0, ip, asr #13 │ │ │ │ - cmneq pc, r8, lsl sl @ │ │ │ │ - strdeq r6, [pc, #-148] @ a2c24 <__cxa_atexit@plt+0x96bc4> │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + strdeq r0, [pc, #-176] @ a66d4 <__cxa_atexit@plt+0x9a674> │ │ │ │ + smultteq pc, r4, sp @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a67dc <__cxa_atexit@plt+0x9a77c> │ │ │ │ + ldr r2, [pc, #64] @ a67e8 <__cxa_atexit@plt+0x9a788> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a67d0 <__cxa_atexit@plt+0x9a770> │ │ │ │ + mov r7, r8 │ │ │ │ + b a67f8 <__cxa_atexit@plt+0x9a798> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + smceq 61660 @ 0xf0dc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #120] @ a6878 <__cxa_atexit@plt+0x9a818> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6850 <__cxa_atexit@plt+0x9a7f0> │ │ │ │ + ldr r2, [pc, #92] @ a687c <__cxa_atexit@plt+0x9a81c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r2, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6850 <__cxa_atexit@plt+0x9a7f0> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + adds r7, r7, r3 │ │ │ │ + beq a6858 <__cxa_atexit@plt+0x9a7f8> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne a6864 <__cxa_atexit@plt+0x9a804> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #20] @ a6880 <__cxa_atexit@plt+0x9a820> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + orreq r4, r0, r8, lsl #24 │ │ │ │ + smultteq pc, r4, ip @ │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ a68f4 <__cxa_atexit@plt+0x9a894> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a68cc <__cxa_atexit@plt+0x9a86c> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + adds r7, r3, r7 │ │ │ │ + beq a68d4 <__cxa_atexit@plt+0x9a874> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne a68e0 <__cxa_atexit@plt+0x9a880> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #16] @ a68f8 <__cxa_atexit@plt+0x9a898> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + orreq r4, r0, ip, lsl #23 │ │ │ │ + cmneq pc, ip, ror #24 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + adds r7, r3, r7 │ │ │ │ + beq a692c <__cxa_atexit@plt+0x9a8cc> │ │ │ │ + cmp r7, #1 │ │ │ │ + bne a6938 <__cxa_atexit@plt+0x9a8d8> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ a694c <__cxa_atexit@plt+0x9a8ec> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #16 │ │ │ │ + bx r0 │ │ │ │ + orreq r4, r0, r4, lsr fp │ │ │ │ + cmneq pc, r0, lsr #24 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi a2d50 <__cxa_atexit@plt+0x96cf0> │ │ │ │ - ldr r7, [pc, #196] @ a2d98 <__cxa_atexit@plt+0x96d38> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + sub ip, r5, #28 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi a6a30 <__cxa_atexit@plt+0x9a9d0> │ │ │ │ + ldr r2, [pc, #204] @ a6a40 <__cxa_atexit@plt+0x9a9e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-12]! │ │ │ │ + stmib r7, {r9, sl} │ │ │ │ + ands r2, r8, #3 │ │ │ │ + beq a69f8 <__cxa_atexit@plt+0x9a998> │ │ │ │ + ldr r8, [pc, #180] @ a6a44 <__cxa_atexit@plt+0x9a9e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [pc, #176] @ a6a48 <__cxa_atexit@plt+0x9a9e8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add lr, r7, #1 │ │ │ │ + subs r0, r2, #2 │ │ │ │ + clz r0, r0 │ │ │ │ + lsr r1, r0, #5 │ │ │ │ + ldr r0, [pc, #156] @ a6a4c <__cxa_atexit@plt+0x9a9ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + mov r7, r0 │ │ │ │ + moveq r7, lr │ │ │ │ + mov r2, r5 │ │ │ │ + str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ + str r7, [r2, #8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str r3, [r2, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + beq a6a08 <__cxa_atexit@plt+0x9a9a8> │ │ │ │ + cmp r1, #0 │ │ │ │ + bne a6a1c <__cxa_atexit@plt+0x9a9bc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #1 │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, ip │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + mov r3, #0 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + mov r5, ip │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + ldr r7, [pc, #24] @ a6a50 <__cxa_atexit@plt+0x9a9f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc a2d60 <__cxa_atexit@plt+0x96d00> │ │ │ │ - ldr r7, [pc, #172] @ a2d9c <__cxa_atexit@plt+0x96d3c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + andeq r0, r0, ip, ror r1 │ │ │ │ + ldrdeq r4, [r0, r4] │ │ │ │ + @ instruction: 0x01804ab8 │ │ │ │ + cmneq pc, r4, asr fp @ │ │ │ │ + cmneq pc, r0, lsr #22 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ a6af8 <__cxa_atexit@plt+0x9aa98> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add lr, r3, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + subs r7, r7, #2 │ │ │ │ + clz r7, r7 │ │ │ │ + lsr r3, r7, #5 │ │ │ │ + ldr r7, [pc, #120] @ a6afc <__cxa_atexit@plt+0x9aa9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r2, r7, #1 │ │ │ │ + mov r1, r2 │ │ │ │ + moveq r1, lr │ │ │ │ + ldr r8, [pc, #104] @ a6b00 <__cxa_atexit@plt+0x9aaa0> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r0, [r1, #3] │ │ │ │ + sub r9, r5, #4 │ │ │ │ + stm r9, {r0, r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r8, [r3, #-8]! │ │ │ │ + and r0, r7, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq a6ad0 <__cxa_atexit@plt+0x9aa70> │ │ │ │ + cmp r0, #0 │ │ │ │ + bne a6ae4 <__cxa_atexit@plt+0x9aa84> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r0, #1 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + mov r3, #0 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + sub r5, r5, #16 │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + orreq r4, r0, r4, lsl #20 │ │ │ │ + orreq r4, r0, r4, ror #19 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + smceq 61600 @ 0xf0a0 │ │ │ │ + andeq r0, r0, r5, lsr #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a6b34 <__cxa_atexit@plt+0x9aad4> │ │ │ │ + mov r3, #1 │ │ │ │ + ldr r2, [pc, #44] @ a6b54 <__cxa_atexit@plt+0x9aaf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmda r5!, {r2, r3} │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + ldr r3, [pc, #20] @ a6b50 <__cxa_atexit@plt+0x9aaf0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + mov r2, #0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5], #-8 │ │ │ │ + b a6b64 <__cxa_atexit@plt+0x9ab04> │ │ │ │ + orreq r4, r0, ip, lsr #18 │ │ │ │ + orreq r4, r0, r4, asr #18 │ │ │ │ + cmneq pc, ip, lsl sl @ │ │ │ │ + andeq r0, r0, r7, asr #5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r8, r6, #96 @ 0x60 │ │ │ │ + cmp sl, r8 │ │ │ │ + bcc a6ce0 <__cxa_atexit@plt+0x9ac80> │ │ │ │ + mov ip, r6 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + ldr lr, [r5, #12] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ + ldr r1, [pc, #400] @ a6d1c <__cxa_atexit@plt+0x9acbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r6, [pc, #396] @ a6d20 <__cxa_atexit@plt+0x9acc0> │ │ │ │ + add r6, pc, r6 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + mov r7, ip │ │ │ │ + str r1, [r7, #16]! │ │ │ │ + str r2, [r7, #-4] │ │ │ │ + mov r1, r7 │ │ │ │ + str r2, [r1, #8]! │ │ │ │ + mov r2, r7 │ │ │ │ + str r6, [r2, #-12]! │ │ │ │ + cmp lr, r0 │ │ │ │ + bne a6bdc <__cxa_atexit@plt+0x9ab7c> │ │ │ │ + add r5, r5, #32 │ │ │ │ + cmp r0, #0 │ │ │ │ + beq a6cc4 <__cxa_atexit@plt+0x9ac64> │ │ │ │ + cmp r0, #1 │ │ │ │ + bne a6ccc <__cxa_atexit@plt+0x9ac6c> │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr r1, [pc, #316] @ a6d24 <__cxa_atexit@plt+0x9acc4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r6, ip │ │ │ │ + str r1, [r6, #28]! │ │ │ │ + ldr fp, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + add r3, r6, #12 │ │ │ │ + stm r3, {r1, r9, fp, lr} │ │ │ │ + str r0, [r6, #28] │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #168] @ a2da0 <__cxa_atexit@plt+0x96d40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr lr, [pc, #136] @ a2da4 <__cxa_atexit@plt+0x96d44> │ │ │ │ - add r2, r3, #44 @ 0x2c │ │ │ │ + ldr r1, [pc, #272] @ a6d28 <__cxa_atexit@plt+0x9acc8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #32]! │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r1, [pc, #260] @ a6d2c <__cxa_atexit@plt+0x9accc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ + str r3, [r6, #52] @ 0x34 │ │ │ │ + ldr r3, [pc, #244] @ a6d30 <__cxa_atexit@plt+0x9acd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ + str r7, [r6, #64] @ 0x40 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ + add r1, r6, #108 @ 0x6c │ │ │ │ + add lr, r5, #32 │ │ │ │ + sub r7, r8, #22 │ │ │ │ + ldr r2, [r5, #28] │ │ │ │ + sub r8, r8, #11 │ │ │ │ + cmp sl, r1 │ │ │ │ + bcc a6cfc <__cxa_atexit@plt+0x9ac9c> │ │ │ │ + ldr r0, [pc, #204] @ a6d3c <__cxa_atexit@plt+0x9acdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r3, [pc, #200] @ a6d40 <__cxa_atexit@plt+0x9ace0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r5, [pc, #196] @ a6d44 <__cxa_atexit@plt+0x9ace4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r0, [ip, #100]! @ 0x64 │ │ │ │ + ldr r0, [ip, #-24] @ 0xffffffe8 │ │ │ │ + ldr r6, [ip, #-20] @ 0xffffffec │ │ │ │ + str r8, [ip, #8] │ │ │ │ + str r2, [ip, #12] │ │ │ │ + str r7, [ip, #16] │ │ │ │ + add r7, ip, #20 │ │ │ │ + stm r7, {r3, r8, ip} │ │ │ │ + str r0, [ip, #32] │ │ │ │ + str r6, [ip, #36] @ 0x24 │ │ │ │ + sub r9, r1, #15 │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r7, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r1 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #96] @ a6d34 <__cxa_atexit@plt+0x9acd4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + bx r0 │ │ │ │ + ldr r6, [pc, #80] @ a6d38 <__cxa_atexit@plt+0x9acd8> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r8 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + mov r0, #40 @ 0x28 │ │ │ │ + ldr r3, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, r1 │ │ │ │ + mov r9, r2 │ │ │ │ + ldr fp, [sp] │ │ │ │ + bx r3 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + @ instruction: 0xfffff534 │ │ │ │ + @ instruction: 0xfffff570 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffffacc │ │ │ │ + @ instruction: 0xfffffb50 │ │ │ │ + orreq r4, r0, r0, lsr #15 │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + @ instruction: 0xfffff764 │ │ │ │ + @ instruction: 0xfffff828 │ │ │ │ + @ instruction: 0x016f069c │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a6de0 <__cxa_atexit@plt+0x9ad80> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc a6de8 <__cxa_atexit@plt+0x9ad88> │ │ │ │ + ldr r1, [pc, #128] @ a6dfc <__cxa_atexit@plt+0x9ad9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r2, {r1, r7} │ │ │ │ + sub lr, r6, #7 │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r1, r6, #15 │ │ │ │ cmp r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - bcc a2d80 <__cxa_atexit@plt+0x96d20> │ │ │ │ - ldr r1, [pc, #124] @ a2db0 <__cxa_atexit@plt+0x96d50> │ │ │ │ + ble a6dac <__cxa_atexit@plt+0x9ad4c> │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #100] @ a6e08 <__cxa_atexit@plt+0x9ada8> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r0, r2 │ │ │ │ + b a6dbc <__cxa_atexit@plt+0x9ad5c> │ │ │ │ + ldr r7, [r7, #12] │ │ │ │ + ldr r8, [pc, #72] @ a6e00 <__cxa_atexit@plt+0x9ada0> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + sub r0, r2, r0 │ │ │ │ + ldr r2, [pc, #64] @ a6e04 <__cxa_atexit@plt+0x9ada4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + mov r7, lr │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + mov r6, r3 │ │ │ │ + b a6df0 <__cxa_atexit@plt+0x9ad90> │ │ │ │ + mov r5, #20 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + orreq r4, r0, r0, asr #7 │ │ │ │ + orreq r4, r0, r8, ror #9 │ │ │ │ + orreq r4, r0, r4, lsr r6 │ │ │ │ + strdeq r4, [r0, ip] │ │ │ │ + smultbeq pc, r0, r5 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a6eb0 <__cxa_atexit@plt+0x9ae50> │ │ │ │ + ldr r2, [pc, #160] @ a6ecc <__cxa_atexit@plt+0x9ae6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #152] @ a6ed0 <__cxa_atexit@plt+0x9ae70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6ea4 <__cxa_atexit@plt+0x9ae44> │ │ │ │ + ldr r2, [pc, #128] @ a6ed4 <__cxa_atexit@plt+0x9ae74> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6ea4 <__cxa_atexit@plt+0x9ae44> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc a6eb8 <__cxa_atexit@plt+0x9ae58> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #72] @ a6ed8 <__cxa_atexit@plt+0x9ae78> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ a2dac <__cxa_atexit@plt+0x96d4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ a2da8 <__cxa_atexit@plt+0x96d48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - orreq r8, r0, r4, lsr #12 │ │ │ │ - cmneq pc, ip, lsr r9 @ │ │ │ │ - cmneq pc, r4, ror #18 │ │ │ │ - orreq r8, r0, r0, lsl #14 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + orreq r4, r0, r4, lsl #6 │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + orreq r4, r0, r8, ror #10 │ │ │ │ + ldrdeq r0, [pc, #-64] @ a6ea4 <__cxa_atexit@plt+0x9ae44> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #104] @ a6f58 <__cxa_atexit@plt+0x9aef8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a6f40 <__cxa_atexit@plt+0x9aee0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2de8 <__cxa_atexit@plt+0x96d88> │ │ │ │ - ldr r2, [pc, #28] @ a2df4 <__cxa_atexit@plt+0x96d94> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a6f48 <__cxa_atexit@plt+0x9aee8> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #48] @ a6f5c <__cxa_atexit@plt+0x9aefc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + sub r7, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r8, r0, ip, asr r6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq r4, r0, ip, asr #9 │ │ │ │ + cmneq pc, ip, asr #8 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a2e38 <__cxa_atexit@plt+0x96dd8> │ │ │ │ + bcc a6fac <__cxa_atexit@plt+0x9af4c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ a2e4c <__cxa_atexit@plt+0x96dec> │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ a6fb8 <__cxa_atexit@plt+0x9af58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - orreq r8, r0, ip, ror #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2e90 <__cxa_atexit@plt+0x96e30> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ a2ea4 <__cxa_atexit@plt+0x96e44> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r0, ip, asr r4 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7050 <__cxa_atexit@plt+0x9aff0> │ │ │ │ + ldr r2, [pc, #152] @ a7074 <__cxa_atexit@plt+0x9b014> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a705c <__cxa_atexit@plt+0x9affc> │ │ │ │ + ldr r9, [pc, #116] @ a7078 <__cxa_atexit@plt+0x9b018> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ a707c <__cxa_atexit@plt+0x9b01c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a7080 <__cxa_atexit@plt+0x9b020> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01808394 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a2ed4 <__cxa_atexit@plt+0x96e74> │ │ │ │ - ldr r2, [pc, #28] @ a2ee4 <__cxa_atexit@plt+0x96e84> │ │ │ │ + orreq r4, r0, r0, ror #2 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq pc, r0, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7128 <__cxa_atexit@plt+0x9b0c8> │ │ │ │ + ldr lr, [pc, #140] @ a7134 <__cxa_atexit@plt+0x9b0d4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a711c <__cxa_atexit@plt+0x9b0bc> │ │ │ │ + ldr r2, [pc, #96] @ a7138 <__cxa_atexit@plt+0x9b0d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #12] @ a2ee8 <__cxa_atexit@plt+0x96e88> │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7114 <__cxa_atexit@plt+0x9b0b4> │ │ │ │ + ldr r2, [pc, #68] @ a713c <__cxa_atexit@plt+0x9b0dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7114 <__cxa_atexit@plt+0x9b0b4> │ │ │ │ + b a71dc <__cxa_atexit@plt+0x9b17c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r8, ror #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a2f30 <__cxa_atexit@plt+0x96ed0> │ │ │ │ - ldr r2, [pc, #44] @ a2f3c <__cxa_atexit@plt+0x96edc> │ │ │ │ - ldr r1, [pc, #44] @ a2f40 <__cxa_atexit@plt+0x96ee0> │ │ │ │ - ldmib r5, {r0, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ a2f9c <__cxa_atexit@plt+0x96f3c> │ │ │ │ + ldr r3, [pc, #68] @ a7194 <__cxa_atexit@plt+0x9b134> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ + beq a718c <__cxa_atexit@plt+0x9b12c> │ │ │ │ + ldr r3, [pc, #40] @ a7198 <__cxa_atexit@plt+0x9b138> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - beq a2f84 <__cxa_atexit@plt+0x96f24> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - and r3, r3, #61440 @ 0xf000 │ │ │ │ - cmp r3, #40960 @ 0xa000 │ │ │ │ - bne a2f8c <__cxa_atexit@plt+0x96f2c> │ │ │ │ - ldr r7, [pc, #40] @ a2fa0 <__cxa_atexit@plt+0x96f40> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a718c <__cxa_atexit@plt+0x9b12c> │ │ │ │ + b a71dc <__cxa_atexit@plt+0x9b17c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ a2fa4 <__cxa_atexit@plt+0x96f44> │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ a71d0 <__cxa_atexit@plt+0x9b170> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r0, r8, ror r5 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - and r3, r3, #61440 @ 0xf000 │ │ │ │ - cmp r3, #40960 @ 0xa000 │ │ │ │ - bne a2fd4 <__cxa_atexit@plt+0x96f74> │ │ │ │ - ldr r7, [pc, #32] @ a2fe8 <__cxa_atexit@plt+0x96f88> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a71c8 <__cxa_atexit@plt+0x9b168> │ │ │ │ + b a71dc <__cxa_atexit@plt+0x9b17c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #8] @ a2fe4 <__cxa_atexit@plt+0x96f84> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #124] @ a7260 <__cxa_atexit@plt+0x9b200> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r3, [r5] │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - orreq r8, r0, r8, lsr #10 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7228 <__cxa_atexit@plt+0x9b1c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a7250 <__cxa_atexit@plt+0x9b1f0> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a7230 <__cxa_atexit@plt+0x9b1d0> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #44] @ a7264 <__cxa_atexit@plt+0x9b204> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + orreq r4, r0, r0, asr #3 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3034 <__cxa_atexit@plt+0x96fd4> │ │ │ │ - ldr r2, [pc, #48] @ a3040 <__cxa_atexit@plt+0x96fe0> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [pc, #44] @ a3044 <__cxa_atexit@plt+0x96fe4> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ + bcc a72c8 <__cxa_atexit@plt+0x9b268> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls a72ac <__cxa_atexit@plt+0x9b24c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ a72d4 <__cxa_atexit@plt+0x9b274> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ sub r8, r6, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffffe38 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ a3098 <__cxa_atexit@plt+0x97038> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a3090 <__cxa_atexit@plt+0x97030> │ │ │ │ - ldr r3, [pc, #48] @ a309c <__cxa_atexit@plt+0x9703c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #44] @ a30a0 <__cxa_atexit@plt+0x97040> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - and r2, r1, #61440 @ 0xf000 │ │ │ │ - cmp r2, #16384 @ 0x4000 │ │ │ │ - addeq r7, r3, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r8, r0, r8, lsl #9 │ │ │ │ - orreq r8, r0, r4, lsl #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a30d8 <__cxa_atexit@plt+0x97078> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ a30dc <__cxa_atexit@plt+0x9707c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - and r2, r1, #61440 @ 0xf000 │ │ │ │ - cmp r2, #16384 @ 0x4000 │ │ │ │ - addeq r7, r3, #3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r4, r0, r4, asr #2 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a7350 <__cxa_atexit@plt+0x9b2f0> │ │ │ │ + ldr r2, [pc, #96] @ a7360 <__cxa_atexit@plt+0x9b300> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ a7364 <__cxa_atexit@plt+0x9b304> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ a7368 <__cxa_atexit@plt+0x9b308> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r8, r0, r0, asr #8 │ │ │ │ - orreq r8, r0, ip, lsr r4 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffd84 │ │ │ │ + cmneq pc, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3148 <__cxa_atexit@plt+0x970e8> │ │ │ │ - ldr r3, [pc, #108] @ a316c <__cxa_atexit@plt+0x9710c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq a3138 <__cxa_atexit@plt+0x970d8> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a3158 <__cxa_atexit@plt+0x970f8> │ │ │ │ - ldr r2, [pc, #80] @ a3178 <__cxa_atexit@plt+0x97118> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a73c0 <__cxa_atexit@plt+0x9b360> │ │ │ │ + ldr r2, [pc, #60] @ a73cc <__cxa_atexit@plt+0x9b36c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r1, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a73b4 <__cxa_atexit@plt+0x9b354> │ │ │ │ mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ + b a73d8 <__cxa_atexit@plt+0x9b378> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3174 <__cxa_atexit@plt+0x97114> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a3170 <__cxa_atexit@plt+0x97110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, ror #10 │ │ │ │ - smceq 63064 @ 0xf658 │ │ │ │ - @ instruction: 0xfffffdc8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a31ac <__cxa_atexit@plt+0x9714c> │ │ │ │ - ldr r2, [pc, #32] @ a31c0 <__cxa_atexit@plt+0x97160> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #16] @ a31c4 <__cxa_atexit@plt+0x97164> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - cmneq pc, ip, lsl #10 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub sl, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a3250 <__cxa_atexit@plt+0x971f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a325c <__cxa_atexit@plt+0x971fc> │ │ │ │ - ldr lr, [pc, #136] @ a3280 <__cxa_atexit@plt+0x97220> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ a3284 <__cxa_atexit@plt+0x97224> │ │ │ │ - add r8, r7, #8 │ │ │ │ - sub r9, r6, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r3, [pc, #108] @ a3288 <__cxa_atexit@plt+0x97228> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #4] │ │ │ │ - sub r2, r5, #24 │ │ │ │ - cmp fp, r2 │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - bhi a326c <__cxa_atexit@plt+0x9720c> │ │ │ │ - ldr r3, [pc, #80] @ a3290 <__cxa_atexit@plt+0x97230> │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #128] @ a7460 <__cxa_atexit@plt+0x9b400> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a328c <__cxa_atexit@plt+0x9722c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7448 <__cxa_atexit@plt+0x9b3e8> │ │ │ │ + ldr r3, [pc, #100] @ a7464 <__cxa_atexit@plt+0x9b404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a7448 <__cxa_atexit@plt+0x9b3e8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc a7450 <__cxa_atexit@plt+0x9b3f0> │ │ │ │ + ldr r1, [pc, #64] @ a7468 <__cxa_atexit@plt+0x9b408> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r2, r0, r2 │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq r7, r0, r0, lsr pc │ │ │ │ - orreq r8, r0, r4, lsl r2 │ │ │ │ - cmneq pc, ip, asr #8 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + orreq r3, r0, ip, lsr #26 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #36] @ a32d0 <__cxa_atexit@plt+0x97270> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #32] @ a32d4 <__cxa_atexit@plt+0x97274> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrh r1, [r7, #-2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - bic r2, r1, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r0, r4, lsr #29 │ │ │ │ - @ instruction: 0x01807e94 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3354 <__cxa_atexit@plt+0x972f4> │ │ │ │ - ldr lr, [pc, #104] @ a335c <__cxa_atexit@plt+0x972fc> │ │ │ │ - ldr r0, [pc, #104] @ a3360 <__cxa_atexit@plt+0x97300> │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [pc, #100] @ a74e0 <__cxa_atexit@plt+0x9b480> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a74c8 <__cxa_atexit@plt+0x9b468> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a74d0 <__cxa_atexit@plt+0x9b470> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #56] @ a74e4 <__cxa_atexit@plt+0x9b484> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq a3338 <__cxa_atexit@plt+0x972d8> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne a3344 <__cxa_atexit@plt+0x972e4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r6, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r1, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a3364 <__cxa_atexit@plt+0x97304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r7, r0, r0, asr #28 │ │ │ │ - strdeq r7, [r0, ip] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + orreq r3, r0, r8, lsr #25 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a3390 <__cxa_atexit@plt+0x97330> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a33a4 <__cxa_atexit@plt+0x97344> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01807db0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a752c <__cxa_atexit@plt+0x9b4cc> │ │ │ │ + ldmib r5, {r1, r2} │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [pc, #36] @ a7538 <__cxa_atexit@plt+0x9b4d8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r7, r1, r7 │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r0, r0, asr #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a3460 <__cxa_atexit@plt+0x97400> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - ldr r0, [pc, #156] @ a346c <__cxa_atexit@plt+0x9740c> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a75dc <__cxa_atexit@plt+0x9b57c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r0, [pc, #144] @ a75f8 <__cxa_atexit@plt+0x9b598> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #140] @ a3470 <__cxa_atexit@plt+0x97410> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ands r0, r1, #3 │ │ │ │ - beq a3434 <__cxa_atexit@plt+0x973d4> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne a3444 <__cxa_atexit@plt+0x973e4> │ │ │ │ - ldr r2, [pc, #112] @ a3474 <__cxa_atexit@plt+0x97414> │ │ │ │ + stmib r6, {r0, r8} │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc a75e4 <__cxa_atexit@plt+0x9b584> │ │ │ │ + ldr r2, [pc, #116] @ a75fc <__cxa_atexit@plt+0x9b59c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a3458 <__cxa_atexit@plt+0x973f8> │ │ │ │ - ldr r5, [pc, #96] @ a3478 <__cxa_atexit@plt+0x97418> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [pc, #88] @ a347c <__cxa_atexit@plt+0x9741c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a3480 <__cxa_atexit@plt+0x97420> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr lr, [pc, #112] @ a7600 <__cxa_atexit@plt+0x9b5a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ a7604 <__cxa_atexit@plt+0x9b5a4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #16]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str lr, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r2, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, #12 │ │ │ │ + b a75e8 <__cxa_atexit@plt+0x9b588> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - orreq r7, r0, r4, asr sp │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - orreq r7, r0, ip, lsr #26 │ │ │ │ - orreq r7, r0, ip, lsr #26 │ │ │ │ - strdeq r7, [r0, r8] │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + @ instruction: 0xfffffafc │ │ │ │ + smceq 61404 @ 0xefdc │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a34d8 <__cxa_atexit@plt+0x97478> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #84] @ a34f8 <__cxa_atexit@plt+0x97498> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a34ec <__cxa_atexit@plt+0x9748c> │ │ │ │ - ldr r3, [pc, #64] @ a34fc <__cxa_atexit@plt+0x9749c> │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #56] @ a3500 <__cxa_atexit@plt+0x974a0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - addeq r7, r3, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a3504 <__cxa_atexit@plt+0x974a4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq r7, r0, r8, lsl #25 │ │ │ │ - orreq r7, r0, r8, lsl #25 │ │ │ │ - orreq r7, r0, r8, ror #24 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ a353c <__cxa_atexit@plt+0x974dc> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ a3540 <__cxa_atexit@plt+0x974e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r0, r8, lsr #24 │ │ │ │ - orreq r7, r0, r8, lsr #24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + msreq SPSR_fsx, r8, lsl #27 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a3570 <__cxa_atexit@plt+0x97510> │ │ │ │ - ldr r3, [pc, #28] @ a3580 <__cxa_atexit@plt+0x97520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #12] @ a3584 <__cxa_atexit@plt+0x97524> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r0, ror #2 │ │ │ │ - cmneq pc, r0, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ a35cc <__cxa_atexit@plt+0x9756c> │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r2, [pc, #32] @ a35d0 <__cxa_atexit@plt+0x97570> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add sl, r2, #1 │ │ │ │ - str sl, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #16] @ a35d4 <__cxa_atexit@plt+0x97574> │ │ │ │ + bhi a7684 <__cxa_atexit@plt+0x9b624> │ │ │ │ + ldr lr, [pc, #72] @ a768c <__cxa_atexit@plt+0x9b62c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr r9, [pc, #56] @ a7690 <__cxa_atexit@plt+0x9b630> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r2, [pc, #52] @ a7694 <__cxa_atexit@plt+0x9b634> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - add r9, r2, #2 │ │ │ │ - b ad34c <__cxa_atexit@plt+0xa12ec> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x01807b94 │ │ │ │ - orreq r7, r0, ip, lsl #23 │ │ │ │ - strdeq r6, [pc, #-0] @ a35e0 <__cxa_atexit@plt+0x97580> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #48] @ a361c <__cxa_atexit@plt+0x975bc> │ │ │ │ - ldr r3, [pc, #48] @ a3620 <__cxa_atexit@plt+0x975c0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r9, [r3, #-8]! │ │ │ │ - ldr r5, [pc, #20] @ a3624 <__cxa_atexit@plt+0x975c4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #2 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b ad34c <__cxa_atexit@plt+0xa12ec> │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r7, r0, r4, asr fp │ │ │ │ - orreq r7, r0, r0, asr #22 │ │ │ │ - cmneq pc, r0, lsr #1 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ + b 11664f4 <__cxa_atexit@plt+0x115a494> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + orreq r3, r0, r4, ror #21 │ │ │ │ + orreq r3, r0, r0, ror #21 │ │ │ │ + msreq SPSR_fsx, r4, lsl sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ a366c <__cxa_atexit@plt+0x9760c> │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - str r7, [r5, #20] │ │ │ │ + ldr r3, [pc, #36] @ a76d0 <__cxa_atexit@plt+0x9b670> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ a3670 <__cxa_atexit@plt+0x97610> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #2 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ a3674 <__cxa_atexit@plt+0x97614> │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + stmda r5, {r2, r3} │ │ │ │ + stmib r5, {r1, r7} │ │ │ │ + ldr r3, [pc, #12] @ a76d4 <__cxa_atexit@plt+0x9b674> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov sl, r9 │ │ │ │ - b ad34c <__cxa_atexit@plt+0xa12ec> │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r7, r0, r0, lsl #22 │ │ │ │ - orreq r7, r0, r8, ror #21 │ │ │ │ - andeq r0, r0, r5, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a36f4 <__cxa_atexit@plt+0x97694> │ │ │ │ - ldr r3, [pc, #100] @ a3700 <__cxa_atexit@plt+0x976a0> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - ldmdb r5, {r0, r8} │ │ │ │ - ldr r3, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [pc, #72] @ a3704 <__cxa_atexit@plt+0x976a4> │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r2, [sl, #12] │ │ │ │ - str r0, [sl, #16] │ │ │ │ - str sl, [sl, #44] @ 0x2c │ │ │ │ - str r7, [sl, #48] @ 0x30 │ │ │ │ - str r7, [sl, #32] │ │ │ │ - str sl, [sl, #28] │ │ │ │ - ldr r0, [pc, #44] @ a3708 <__cxa_atexit@plt+0x976a8> │ │ │ │ - mov r9, sl │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 11664f4 <__cxa_atexit@plt+0x115a494> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + orreq r3, r0, r8, ror sl │ │ │ │ + ldrdeq pc, [lr, #-196]! @ 0xffffff3c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a778c <__cxa_atexit@plt+0x9b72c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + cmp r1, r2 │ │ │ │ + bne a7728 <__cxa_atexit@plt+0x9b6c8> │ │ │ │ + ldr r2, [pc, #136] @ a7798 <__cxa_atexit@plt+0x9b738> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #8]! │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str r2, [r3, #-4] │ │ │ │ + sub r7, r6, #54 @ 0x36 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r0, r3, #4 │ │ │ │ + ldr lr, [pc, #104] @ a779c <__cxa_atexit@plt+0x9b73c> │ │ │ │ add lr, pc, lr │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r9, #36]! @ 0x24 │ │ │ │ - str lr, [sl, #20]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [pc, #100] @ a77a0 <__cxa_atexit@plt+0x9b740> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [pc, #96] @ a77a4 <__cxa_atexit@plt+0x9b744> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr sl, [pc, #92] @ a77a8 <__cxa_atexit@plt+0x9b748> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + str lr, [r3, #28]! │ │ │ │ + ldr lr, [r5, #-4] │ │ │ │ + str r8, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r8, r6, #18 │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r2} │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + stm lr, {r0, r3, r9} │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx ip │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffb2c │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - cmneq pc, r4, asr #31 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + @ instruction: 0xfffff6e0 │ │ │ │ + @ instruction: 0xfffff610 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a377c <__cxa_atexit@plt+0x9771c> │ │ │ │ - ldr r7, [pc, #112] @ a37a0 <__cxa_atexit@plt+0x97740> │ │ │ │ + bhi a7824 <__cxa_atexit@plt+0x9b7c4> │ │ │ │ + ldr r3, [pc, #96] @ a782c <__cxa_atexit@plt+0x9b7cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r1, r2} │ │ │ │ tst r8, #3 │ │ │ │ + beq a7814 <__cxa_atexit@plt+0x9b7b4> │ │ │ │ + ldr r7, [pc, #64] @ a7830 <__cxa_atexit@plt+0x9b7d0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq a376c <__cxa_atexit@plt+0x9770c> │ │ │ │ - ldr r7, [pc, #96] @ a37a4 <__cxa_atexit@plt+0x97744> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a378c <__cxa_atexit@plt+0x9772c> │ │ │ │ - ldr r7, [pc, #84] @ a37b0 <__cxa_atexit@plt+0x97750> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r3, [pc, #60] @ a7834 <__cxa_atexit@plt+0x9b7d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1166484 <__cxa_atexit@plt+0x115a424> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ a37ac <__cxa_atexit@plt+0x9774c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a37a8 <__cxa_atexit@plt+0x97748> │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r3, r0, r8, asr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ a7864 <__cxa_atexit@plt+0x9b804> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ a7868 <__cxa_atexit@plt+0x9b808> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 1166484 <__cxa_atexit@plt+0x115a424> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + orreq r3, r0, r4, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a78c4 <__cxa_atexit@plt+0x9b864> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r7, [r7, #6] │ │ │ │ + ldr r1, [pc, #32] @ a78d4 <__cxa_atexit@plt+0x9b874> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + ldrdeq pc, [lr, #-160]! @ 0xffffff60 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a7934 <__cxa_atexit@plt+0x9b8d4> │ │ │ │ + ldr r3, [pc, #72] @ a794c <__cxa_atexit@plt+0x9b8ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ a7950 <__cxa_atexit@plt+0x9b8f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r2, [r7, #20] │ │ │ │ + str r8, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a7954 <__cxa_atexit@plt+0x9b8f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, r0, asr #30 │ │ │ │ - cmneq pc, r4, ror #30 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - cmneq pc, r0, lsr #30 │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + msreq SPSR_fsx, r8, asr ip │ │ │ │ + msreq SPSR_hyp, r0 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ a3804 <__cxa_atexit@plt+0x977a4> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a799c <__cxa_atexit@plt+0x9b93c> │ │ │ │ + str r9, [r5] │ │ │ │ + ldr r7, [pc, #44] @ a79b4 <__cxa_atexit@plt+0x9b954> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #36] @ a79b8 <__cxa_atexit@plt+0x9b958> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + b a50f8 <__cxa_atexit@plt+0x99098> │ │ │ │ + ldr r7, [pc, #24] @ a79bc <__cxa_atexit@plt+0x9b95c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3], #-28 @ 0xffffffe4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a37f4 <__cxa_atexit@plt+0x97794> │ │ │ │ - ldr r7, [pc, #36] @ a3808 <__cxa_atexit@plt+0x977a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ - ldr r7, [pc, #16] @ a380c <__cxa_atexit@plt+0x977ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0xfffffdac │ │ │ │ - ldrdeq r5, [pc, #-236] @ a3728 <__cxa_atexit@plt+0x976c8> │ │ │ │ + orreq r3, r0, ip, ror #15 │ │ │ │ + orreq r3, r0, r4, ror #15 │ │ │ │ + strdeq pc, [lr, #-184]! @ 0xffffff48 │ │ │ │ + ldrdeq pc, [lr, #-176]! @ 0xffffff50 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3844 <__cxa_atexit@plt+0x977e4> │ │ │ │ - ldr r2, [pc, #40] @ a385c <__cxa_atexit@plt+0x977fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ - sub r7, r6, #15 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi a7a08 <__cxa_atexit@plt+0x9b9a8> │ │ │ │ + str sl, [r5] │ │ │ │ + ldr r7, [pc, #52] @ a7a24 <__cxa_atexit@plt+0x9b9c4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #44] @ a7a28 <__cxa_atexit@plt+0x9b9c8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov sl, r3 │ │ │ │ + b a50f8 <__cxa_atexit@plt+0x99098> │ │ │ │ + ldr r7, [pc, #28] @ a7a2c <__cxa_atexit@plt+0x9b9cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a3860 <__cxa_atexit@plt+0x97800> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616704 <__cxa_atexit@plt+0x160a6a4> │ │ │ │ - orreq r7, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - smceq 62956 @ 0xf5ec │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + orreq r3, r0, r4, lsl #15 │ │ │ │ + orreq r3, r0, ip, ror r7 │ │ │ │ + msreq SPSR_hyp, ip │ │ │ │ + msreq SPSR_hyp, ip │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov sl, r8 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a38d4 <__cxa_atexit@plt+0x97874> │ │ │ │ - ldr r7, [pc, #112] @ a38f8 <__cxa_atexit@plt+0x97898> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi a7a68 <__cxa_atexit@plt+0x9ba08> │ │ │ │ + ldr r2, [pc, #36] @ a7a7c <__cxa_atexit@plt+0x9ba1c> │ │ │ │ + str r9, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r2 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + ldr r7, [pc, #16] @ a7a80 <__cxa_atexit@plt+0x9ba20> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq a38c4 <__cxa_atexit@plt+0x97864> │ │ │ │ - ldr r7, [pc, #96] @ a38fc <__cxa_atexit@plt+0x9789c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0010ffff │ │ │ │ + msreq SPSR_hyp, ip │ │ │ │ + msreq SPSR_hyp, ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r9 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7abc <__cxa_atexit@plt+0x9ba5c> │ │ │ │ + ldr r9, [pc, #40] @ a7ad4 <__cxa_atexit@plt+0x9ba74> │ │ │ │ + str sl, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, #0 │ │ │ │ + mov sl, r3 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + ldr r7, [pc, #20] @ a7ad8 <__cxa_atexit@plt+0x9ba78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x0010ffff │ │ │ │ + strdeq pc, [lr, #-168]! @ 0xffffff58 │ │ │ │ + msreq SPSR_fiq, ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a38e4 <__cxa_atexit@plt+0x97884> │ │ │ │ - ldr r7, [pc, #84] @ a3908 <__cxa_atexit@plt+0x978a8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r8 │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + bhi a7b34 <__cxa_atexit@plt+0x9bad4> │ │ │ │ + ldr r3, [pc, #68] @ a7b44 <__cxa_atexit@plt+0x9bae4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7b24 <__cxa_atexit@plt+0x9bac4> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a50f8 <__cxa_atexit@plt+0x99098> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ a3904 <__cxa_atexit@plt+0x978a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ a7b48 <__cxa_atexit@plt+0x9bae8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ a3900 <__cxa_atexit@plt+0x978a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmneq pc, r8, ror #27 │ │ │ │ - cmneq pc, ip, lsl #28 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b ad788 <__cxa_atexit@plt+0xa1728> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b adbd8 <__cxa_atexit@plt+0xa1b78> │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - cmneq pc, r4, asr #27 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + msreq SPSR_fiq, r0 │ │ │ │ + strdeq pc, [lr, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a50f8 <__cxa_atexit@plt+0x99098> │ │ │ │ + msreq SPSR_fiq, r4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, sl │ │ │ │ - b ae994 <__cxa_atexit@plt+0xa2934> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b adf08 <__cxa_atexit@plt+0xa1ea8> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b acb3c <__cxa_atexit@plt+0xa0adc> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a39bc <__cxa_atexit@plt+0x9795c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ a39cc <__cxa_atexit@plt+0x9796c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7bc4 <__cxa_atexit@plt+0x9bb64> │ │ │ │ + ldr r3, [pc, #68] @ a7bd4 <__cxa_atexit@plt+0x9bb74> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7bb4 <__cxa_atexit@plt+0x9bb54> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r8, r7 │ │ │ │ + b a6960 <__cxa_atexit@plt+0x9a900> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a7bd8 <__cxa_atexit@plt+0x9bb78> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x018077b0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + msreq SPSR_fiq, r8 │ │ │ │ + msreq SPSR_fsx, r8, lsr #19 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3a0c <__cxa_atexit@plt+0x979ac> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3a1c <__cxa_atexit@plt+0x979bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a6960 <__cxa_atexit@plt+0x9a900> │ │ │ │ + msreq SPSR_fsx, r0, asr r9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a7c60 <__cxa_atexit@plt+0x9bc00> │ │ │ │ + ldr r3, [pc, #80] @ a7c70 <__cxa_atexit@plt+0x9bc10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7c50 <__cxa_atexit@plt+0x9bbf0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ a7c74 <__cxa_atexit@plt+0x9bc14> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, ror #14 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + msreq SPSR_fsx, r4, lsr #19 │ │ │ │ + ldrdeq pc, [lr, #-136]! @ 0xffffff78 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + ldr r8, [r3, #3] │ │ │ │ + ldr r9, [r2, #3] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b a5e58 <__cxa_atexit@plt+0x99df8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a3a58 <__cxa_atexit@plt+0x979f8> │ │ │ │ - ldr r2, [pc, #36] @ a3a60 <__cxa_atexit@plt+0x97a00> │ │ │ │ + bhi a7cd8 <__cxa_atexit@plt+0x9bc78> │ │ │ │ + ldr r2, [pc, #36] @ a7ce0 <__cxa_atexit@plt+0x9bc80> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3a64 <__cxa_atexit@plt+0x97a04> │ │ │ │ + ldr r5, [pc, #28] @ a7ce4 <__cxa_atexit@plt+0x9bc84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, lsl #14 │ │ │ │ - orreq r7, r0, r0, lsr #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3aa4 <__cxa_atexit@plt+0x97a44> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3ab4 <__cxa_atexit@plt+0x97a54> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r0, r8, asr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3af4 <__cxa_atexit@plt+0x97a94> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3b04 <__cxa_atexit@plt+0x97aa4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r7, r0, r8, ror r6 │ │ │ │ + orreq r3, r0, r0, lsl #9 │ │ │ │ + orreq r3, r0, r0, lsl #9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a3b40 <__cxa_atexit@plt+0x97ae0> │ │ │ │ - ldr r2, [pc, #36] @ a3b48 <__cxa_atexit@plt+0x97ae8> │ │ │ │ + bhi a7d20 <__cxa_atexit@plt+0x9bcc0> │ │ │ │ + ldr r2, [pc, #36] @ a7d28 <__cxa_atexit@plt+0x9bcc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3b4c <__cxa_atexit@plt+0x97aec> │ │ │ │ + ldr r5, [pc, #28] @ a7d2c <__cxa_atexit@plt+0x9bccc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ + add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r8, lsl r6 │ │ │ │ - orreq r7, r0, r8, lsr r6 │ │ │ │ + orreq r3, r0, r8, lsr r4 │ │ │ │ + orreq r3, r0, r0, asr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3b8c <__cxa_atexit@plt+0x97b2c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ a3b9c <__cxa_atexit@plt+0x97b3c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a7d8c <__cxa_atexit@plt+0x9bd2c> │ │ │ │ + ldr r2, [pc, #68] @ a7d94 <__cxa_atexit@plt+0x9bd34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7d7c <__cxa_atexit@plt+0x9bd1c> │ │ │ │ + ldrb r7, [r8, #3] │ │ │ │ + tst r7, #1 │ │ │ │ + ldrne r7, [r5, #-4] │ │ │ │ + ldreq r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, ror #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3bdc <__cxa_atexit@plt+0x97b7c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3bec <__cxa_atexit@plt+0x97b8c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldrb r7, [r7, #3] │ │ │ │ + mov r3, #8 │ │ │ │ + tst r7, #1 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a7e2c <__cxa_atexit@plt+0x9bdcc> │ │ │ │ + ldr r3, [pc, #96] @ a7e44 <__cxa_atexit@plt+0x9bde4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #92] @ a7e48 <__cxa_atexit@plt+0x9bde8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #88] @ a7e4c <__cxa_atexit@plt+0x9bdec> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #84] @ a7e50 <__cxa_atexit@plt+0x9bdf0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r7, [r7, #28] │ │ │ │ + str r3, [r7, #32] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + add r8, r0, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #32] @ a7e54 <__cxa_atexit@plt+0x9bdf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01807590 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + @ instruction: 0xffffff4c │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + msreq SPSR_fsx, r4, ror #11 │ │ │ │ + strdeq pc, [lr, #-112]! @ 0xffffff90 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + ldr r3, [pc, #8] @ a7e78 <__cxa_atexit@plt+0x9be18> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + orreq r3, r0, r8, asr #6 │ │ │ │ + msreq SPSR_fsx, r0, asr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [pc, #4] @ a7e98 <__cxa_atexit@plt+0x9be38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + msreq SPSR_fsx, r4, asr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3c28 <__cxa_atexit@plt+0x97bc8> │ │ │ │ - ldr r2, [pc, #36] @ a3c30 <__cxa_atexit@plt+0x97bd0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a7f10 <__cxa_atexit@plt+0x9beb0> │ │ │ │ + ldr r3, [pc, #116] @ a7f30 <__cxa_atexit@plt+0x9bed0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a7f00 <__cxa_atexit@plt+0x9bea0> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a7f18 <__cxa_atexit@plt+0x9beb8> │ │ │ │ + ldr r2, [pc, #80] @ a7f34 <__cxa_atexit@plt+0x9bed4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3c34 <__cxa_atexit@plt+0x97bd4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, lsr r5 │ │ │ │ - orreq r7, r0, r0, asr r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3c74 <__cxa_atexit@plt+0x97c14> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3c84 <__cxa_atexit@plt+0x97c24> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strdeq r7, [r0, r8] │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r3, r0, r0, ror r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3cc4 <__cxa_atexit@plt+0x97c64> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3cd4 <__cxa_atexit@plt+0x97c74> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + bcc a7f78 <__cxa_atexit@plt+0x9bf18> │ │ │ │ + ldr r2, [pc, #40] @ a7f84 <__cxa_atexit@plt+0x9bf24> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r3, [r0, r8] │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a7fd0 <__cxa_atexit@plt+0x9bf70> │ │ │ │ + ldr r3, [pc, #56] @ a7fe8 <__cxa_atexit@plt+0x9bf88> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ a7fec <__cxa_atexit@plt+0x9bf8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a7ff0 <__cxa_atexit@plt+0x9bf90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r8, lsr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3d10 <__cxa_atexit@plt+0x97cb0> │ │ │ │ - ldr r2, [pc, #36] @ a3d18 <__cxa_atexit@plt+0x97cb8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3d1c <__cxa_atexit@plt+0x97cbc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + msreq SPSR_hyp, r4 │ │ │ │ + msreq SPSR_fiq, ip │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8038 <__cxa_atexit@plt+0x9bfd8> │ │ │ │ + ldr r3, [pc, #60] @ a8058 <__cxa_atexit@plt+0x9bff8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #56] @ a805c <__cxa_atexit@plt+0x9bffc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #32] @ a8060 <__cxa_atexit@plt+0x9c000> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r8, asr #8 │ │ │ │ - orreq r7, r0, r8, ror #8 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + strdeq pc, [lr, #-40]! @ 0xffffffd8 │ │ │ │ + msreq SPSR_fiq, r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3d5c <__cxa_atexit@plt+0x97cfc> │ │ │ │ - ldr r0, [r5] │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a80dc <__cxa_atexit@plt+0x9c07c> │ │ │ │ + ldr r3, [pc, #120] @ a80fc <__cxa_atexit@plt+0x9c09c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #28] @ a3d6c <__cxa_atexit@plt+0x97d0c> │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a80cc <__cxa_atexit@plt+0x9c06c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a80e4 <__cxa_atexit@plt+0x9c084> │ │ │ │ + ldr r2, [pc, #84] @ a8100 <__cxa_atexit@plt+0x9c0a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, lsl r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + orreq r3, r0, r4, ror #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3dac <__cxa_atexit@plt+0x97d4c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3dbc <__cxa_atexit@plt+0x97d5c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc a8148 <__cxa_atexit@plt+0x9c0e8> │ │ │ │ + ldr r2, [pc, #44] @ a8154 <__cxa_atexit@plt+0x9c0f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r0, r8, ror #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a819c <__cxa_atexit@plt+0x9c13c> │ │ │ │ + ldr r3, [pc, #52] @ a81b4 <__cxa_atexit@plt+0x9c154> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ a81b8 <__cxa_atexit@plt+0x9c158> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a81bc <__cxa_atexit@plt+0x9c15c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, asr #7 │ │ │ │ + @ instruction: 0xfffffeec │ │ │ │ + msreq SPSR_fsx, r0, lsr #2 │ │ │ │ + ldrdeq pc, [lr, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3df8 <__cxa_atexit@plt+0x97d98> │ │ │ │ - ldr r2, [pc, #36] @ a3e00 <__cxa_atexit@plt+0x97da0> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8234 <__cxa_atexit@plt+0x9c1d4> │ │ │ │ + ldr r3, [pc, #116] @ a8254 <__cxa_atexit@plt+0x9c1f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8224 <__cxa_atexit@plt+0x9c1c4> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a823c <__cxa_atexit@plt+0x9c1dc> │ │ │ │ + ldr r2, [pc, #80] @ a8258 <__cxa_atexit@plt+0x9c1f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3e04 <__cxa_atexit@plt+0x97da4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r0, ror #6 │ │ │ │ - orreq r7, r0, r0, lsl #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a3e44 <__cxa_atexit@plt+0x97de4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3e54 <__cxa_atexit@plt+0x97df4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r8, lsr #6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r3, r0, r4, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a3e94 <__cxa_atexit@plt+0x97e34> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #28] @ a3ea4 <__cxa_atexit@plt+0x97e44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + bcc a829c <__cxa_atexit@plt+0x9c23c> │ │ │ │ + ldr r2, [pc, #40] @ a82a8 <__cxa_atexit@plt+0x9c248> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r0, ip, lsl #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a82f0 <__cxa_atexit@plt+0x9c290> │ │ │ │ + ldr r3, [pc, #52] @ a8308 <__cxa_atexit@plt+0x9c2a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ a830c <__cxa_atexit@plt+0x9c2ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a8310 <__cxa_atexit@plt+0x9c2b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r7, [r0, r8] │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + msreq SPSR_fsx, r0, asr #32 │ │ │ │ + msreq SPSR_hyp, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3ee0 <__cxa_atexit@plt+0x97e80> │ │ │ │ - ldr r2, [pc, #36] @ a3ee8 <__cxa_atexit@plt+0x97e88> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8388 <__cxa_atexit@plt+0x9c328> │ │ │ │ + ldr r3, [pc, #116] @ a83a8 <__cxa_atexit@plt+0x9c348> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8378 <__cxa_atexit@plt+0x9c318> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a8390 <__cxa_atexit@plt+0x9c330> │ │ │ │ + ldr r2, [pc, #80] @ a83ac <__cxa_atexit@plt+0x9c34c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ a3eec <__cxa_atexit@plt+0x97e8c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldrh r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strh r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, r8, ror r2 │ │ │ │ - @ instruction: 0x01807298 │ │ │ │ - cmneq pc, r4, asr r8 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r3, r0, ip, lsr #1 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a83f0 <__cxa_atexit@plt+0x9c390> │ │ │ │ + ldr r2, [pc, #40] @ a83fc <__cxa_atexit@plt+0x9c39c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strh r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r3, r0, r4, lsr r0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a3f20 <__cxa_atexit@plt+0x97ec0> │ │ │ │ - ldr r3, [pc, #28] @ a3f30 <__cxa_atexit@plt+0x97ed0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8444 <__cxa_atexit@plt+0x9c3e4> │ │ │ │ + ldr r3, [pc, #52] @ a845c <__cxa_atexit@plt+0x9c3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b ac400 <__cxa_atexit@plt+0xa03a0> │ │ │ │ - ldr r7, [pc, #12] @ a3f34 <__cxa_atexit@plt+0x97ed4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r2, [pc, #48] @ a8460 <__cxa_atexit@plt+0x9c400> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a8464 <__cxa_atexit@plt+0x9c404> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r4, lsr r8 @ │ │ │ │ - cmneq pc, r0, lsl r8 @ │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + ldrdeq lr, [lr, #-252]! @ 0xffffff04 │ │ │ │ + msreq SPSR_fiq, r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ a3fd0 <__cxa_atexit@plt+0x97f70> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a84dc <__cxa_atexit@plt+0x9c47c> │ │ │ │ + ldr r3, [pc, #116] @ a84fc <__cxa_atexit@plt+0x9c49c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a3fa0 <__cxa_atexit@plt+0x97f40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #112] @ a3fd4 <__cxa_atexit@plt+0x97f74> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #96] @ a3fd8 <__cxa_atexit@plt+0x97f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a3fa8 <__cxa_atexit@plt+0x97f48> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne a3fb4 <__cxa_atexit@plt+0x97f54> │ │ │ │ - ldr r7, [pc, #72] @ a3fdc <__cxa_atexit@plt+0x97f7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a84cc <__cxa_atexit@plt+0x9c46c> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a84e4 <__cxa_atexit@plt+0x9c484> │ │ │ │ + ldr r2, [pc, #80] @ a8500 <__cxa_atexit@plt+0x9c4a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + strb r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #20] @ a3fe0 <__cxa_atexit@plt+0x97f80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b a40b8 <__cxa_atexit@plt+0x98058> │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r7, r0, r4, lsr #9 │ │ │ │ - ldrdeq r7, [r0, r4] │ │ │ │ - orreq r7, r0, r0, asr r4 │ │ │ │ - cmneq pc, r4, ror #14 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + orreq r2, r0, r4, asr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #100] @ a4060 <__cxa_atexit@plt+0x98000> │ │ │ │ - mov r3, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - str r1, [r3, #-8]! │ │ │ │ - ldr r7, [pc, #84] @ a4064 <__cxa_atexit@plt+0x98004> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4038 <__cxa_atexit@plt+0x97fd8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne a4044 <__cxa_atexit@plt+0x97fe4> │ │ │ │ - ldr r7, [pc, #60] @ a4068 <__cxa_atexit@plt+0x98008> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ a406c <__cxa_atexit@plt+0x9800c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - b a40b8 <__cxa_atexit@plt+0x98058> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r7, r0, ip, lsl #8 │ │ │ │ - orreq r7, r0, ip, lsr r1 │ │ │ │ - orreq r7, r0, r0, asr #7 │ │ │ │ - cmneq pc, ip, asr #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne a40a0 <__cxa_atexit@plt+0x98040> │ │ │ │ - ldr r7, [pc, #32] @ a40b4 <__cxa_atexit@plt+0x98054> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, #0 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b a40b8 <__cxa_atexit@plt+0x98058> │ │ │ │ - ldrdeq r7, [r0, r4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a8544 <__cxa_atexit@plt+0x9c4e4> │ │ │ │ + ldr r2, [pc, #40] @ a8550 <__cxa_atexit@plt+0x9c4f0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + strb r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrdeq r2, [r0, ip] │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ - mov fp, r8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a4178 <__cxa_atexit@plt+0x98118> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne a411c <__cxa_atexit@plt+0x980bc> │ │ │ │ - cmp r1, r3 │ │ │ │ - beq a4160 <__cxa_atexit@plt+0x98100> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl a4130 <__cxa_atexit@plt+0x980d0> │ │ │ │ - ldr r3, [pc, #144] @ a41a0 <__cxa_atexit@plt+0x98140> │ │ │ │ - ldr r2, [pc, #144] @ a41a4 <__cxa_atexit@plt+0x98144> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - b a4144 <__cxa_atexit@plt+0x980e4> │ │ │ │ - ldr r3, [pc, #132] @ a41a8 <__cxa_atexit@plt+0x98148> │ │ │ │ - ldr r2, [pc, #132] @ a41ac <__cxa_atexit@plt+0x9814c> │ │ │ │ + bcc a8598 <__cxa_atexit@plt+0x9c538> │ │ │ │ + ldr r3, [pc, #52] @ a85b0 <__cxa_atexit@plt+0x9c550> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ a85b4 <__cxa_atexit@plt+0x9c554> │ │ │ │ add r2, pc, r2 │ │ │ │ - b a4144 <__cxa_atexit@plt+0x980e4> │ │ │ │ - beq a4160 <__cxa_atexit@plt+0x98100> │ │ │ │ - ldr r3, [pc, #88] @ a4194 <__cxa_atexit@plt+0x98134> │ │ │ │ - ldr r2, [pc, #88] @ a4198 <__cxa_atexit@plt+0x98138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - str r3, [r9, #4] │ │ │ │ - sub r3, r6, #3 │ │ │ │ - str sl, [r9, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - str r2, [r5] │ │ │ │ - b ac400 <__cxa_atexit@plt+0xa03a0> │ │ │ │ - ldr r7, [pc, #52] @ a419c <__cxa_atexit@plt+0x9813c> │ │ │ │ - mov r6, r9 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a85b8 <__cxa_atexit@plt+0x9c558> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - ldr r3, [pc, #44] @ a41b0 <__cxa_atexit@plt+0x98150> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - andeq r0, r0, r8, asr #12 │ │ │ │ - strdeq r6, [r0, ip] │ │ │ │ - @ instruction: 0xfffffa44 │ │ │ │ - muleq r0, r8, r3 │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r8, lsl #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b a40b8 <__cxa_atexit@plt+0x98058> │ │ │ │ - smceq 62800 @ 0xf550 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ a4278 <__cxa_atexit@plt+0x98218> │ │ │ │ - tst r7, #3 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + cmneq lr, ip, asr lr │ │ │ │ + msreq SPSR_fsx, r8, lsl r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a8630 <__cxa_atexit@plt+0x9c5d0> │ │ │ │ + ldr r3, [pc, #116] @ a8650 <__cxa_atexit@plt+0x9c5f0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a423c <__cxa_atexit@plt+0x981dc> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - subs r3, r2, r3 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - bne a4244 <__cxa_atexit@plt+0x981e4> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8620 <__cxa_atexit@plt+0x9c5c0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a4258 <__cxa_atexit@plt+0x981f8> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #92] @ a4280 <__cxa_atexit@plt+0x98220> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b a4380 <__cxa_atexit@plt+0x98320> │ │ │ │ - ldr r7, [pc, #28] @ a427c <__cxa_atexit@plt+0x9821c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - strheq r5, [pc, #-72] @ a4244 <__cxa_atexit@plt+0x981e4> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - subs r7, r2, r7 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne a42e4 <__cxa_atexit@plt+0x98284> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a42fc <__cxa_atexit@plt+0x9829c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #80] @ a431c <__cxa_atexit@plt+0x982bc> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a8638 <__cxa_atexit@plt+0x9c5d8> │ │ │ │ + ldr r2, [pc, #80] @ a8654 <__cxa_atexit@plt+0x9c5f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b a4380 <__cxa_atexit@plt+0x98320> │ │ │ │ - ldr r6, [pc, #20] @ a4318 <__cxa_atexit@plt+0x982b8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r7, #8 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0xfffffbdc │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq r2, [r0, r4] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc a4360 <__cxa_atexit@plt+0x98300> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #44] @ a4378 <__cxa_atexit@plt+0x98318> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + bcc a8698 <__cxa_atexit@plt+0x9c638> │ │ │ │ + ldr r2, [pc, #40] @ a86a4 <__cxa_atexit@plt+0x9c644> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r0, ip, ror sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a86f0 <__cxa_atexit@plt+0x9c690> │ │ │ │ + ldr r3, [pc, #56] @ a8708 <__cxa_atexit@plt+0x9c6a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #52] @ a870c <__cxa_atexit@plt+0x9c6ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r3, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ a8710 <__cxa_atexit@plt+0x9c6b0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a437c <__cxa_atexit@plt+0x9831c> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffffb5c │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + cmneq lr, r4, asr #24 │ │ │ │ + ldrdeq lr, [lr, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc a4458 <__cxa_atexit@plt+0x983f8> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r1, [r9, #4]! │ │ │ │ - ldmib r9, {r3, fp} │ │ │ │ - ldr sl, [r9, #12] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne a43ec <__cxa_atexit@plt+0x9838c> │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - beq a4438 <__cxa_atexit@plt+0x983d8> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r7, lr │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl a43f8 <__cxa_atexit@plt+0x98398> │ │ │ │ - ldr r3, [pc, #152] @ a447c <__cxa_atexit@plt+0x9841c> │ │ │ │ - mov lr, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a4408 <__cxa_atexit@plt+0x983a8> │ │ │ │ - ldr r3, [pc, #132] @ a4478 <__cxa_atexit@plt+0x98418> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a440c <__cxa_atexit@plt+0x983ac> │ │ │ │ - mov lr, r7 │ │ │ │ - beq a4438 <__cxa_atexit@plt+0x983d8> │ │ │ │ - ldr r3, [pc, #120] @ a4480 <__cxa_atexit@plt+0x98420> │ │ │ │ + bcc a8758 <__cxa_atexit@plt+0x9c6f8> │ │ │ │ + ldr r3, [pc, #60] @ a8778 <__cxa_atexit@plt+0x9c718> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r2, [pc, #112] @ a4484 <__cxa_atexit@plt+0x98424> │ │ │ │ - stmib r8, {r3, fp} │ │ │ │ - str sl, [r8, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r2, [pc, #56] @ a877c <__cxa_atexit@plt+0x9c71c> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, lr │ │ │ │ - b ac400 <__cxa_atexit@plt+0xa03a0> │ │ │ │ - ldr r7, [pc, #72] @ a4488 <__cxa_atexit@plt+0x98428> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov fp, lr │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + sub r9, r6, #3 │ │ │ │ + add r8, r2, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #32] @ a8780 <__cxa_atexit@plt+0x9c720> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str sl, [r8, #8] │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r3, [pc, #40] @ a448c <__cxa_atexit@plt+0x9842c> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov fp, lr │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrdeq lr, [lr, #-184]! @ 0xffffff48 │ │ │ │ + cmneq lr, ip, ror #30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + ldr r3, [pc, #8] @ a87a4 <__cxa_atexit@plt+0x9c744> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffffa6c │ │ │ │ - @ instruction: 0xfffffa28 │ │ │ │ - @ instruction: 0xfffff970 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffff97c │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, ip, lsr #5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b a4380 <__cxa_atexit@plt+0x98320> │ │ │ │ - @ instruction: 0x016f5294 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ a4554 <__cxa_atexit@plt+0x984f4> │ │ │ │ - tst r7, #3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, ip, lsl #22 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + ldr r3, [pc, #8] @ a87c8 <__cxa_atexit@plt+0x9c768> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a4518 <__cxa_atexit@plt+0x984b8> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - subs r3, r2, r3 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - bne a4520 <__cxa_atexit@plt+0x984c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a4534 <__cxa_atexit@plt+0x984d4> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #92] @ a455c <__cxa_atexit@plt+0x984fc> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, ip, asr fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + ldr r3, [pc, #8] @ a87ec <__cxa_atexit@plt+0x9c78c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, r8, lsr #24 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + ldr r3, [pc, #8] @ a8810 <__cxa_atexit@plt+0x9c7b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldrdeq lr, [lr, #-184]! @ 0xffffff48 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a8864 <__cxa_atexit@plt+0x9c804> │ │ │ │ + ldr r3, [pc, #64] @ a8874 <__cxa_atexit@plt+0x9c814> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8854 <__cxa_atexit@plt+0x9c7f4> │ │ │ │ + ldr r3, [pc, #48] @ a8878 <__cxa_atexit@plt+0x9c818> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b a465c <__cxa_atexit@plt+0x985fc> │ │ │ │ - ldr r7, [pc, #28] @ a4558 <__cxa_atexit@plt+0x984f8> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #16] @ a887c <__cxa_atexit@plt+0x9c81c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff7d8 │ │ │ │ - ldrdeq r5, [pc, #-28] @ a454c <__cxa_atexit@plt+0x984ec> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + orreq r2, r0, r0, ror r9 │ │ │ │ + cmneq lr, r8, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [pc, #16] @ a88a0 <__cxa_atexit@plt+0x9c840> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - subs r7, r2, r7 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne a45c0 <__cxa_atexit@plt+0x98560> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a45d8 <__cxa_atexit@plt+0x98578> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #80] @ a45f8 <__cxa_atexit@plt+0x98598> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + orreq r2, r0, r8, lsr #18 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a88f4 <__cxa_atexit@plt+0x9c894> │ │ │ │ + ldr r3, [pc, #64] @ a8904 <__cxa_atexit@plt+0x9c8a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a88e4 <__cxa_atexit@plt+0x9c884> │ │ │ │ + ldr r7, [pc, #48] @ a8908 <__cxa_atexit@plt+0x9c8a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b a465c <__cxa_atexit@plt+0x985fc> │ │ │ │ - ldr r6, [pc, #20] @ a45f4 <__cxa_atexit@plt+0x98594> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0xfffff730 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ a890c <__cxa_atexit@plt+0x9c8ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + cmneq lr, r0, asr #19 │ │ │ │ + cmneq lr, ip, asr #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc a463c <__cxa_atexit@plt+0x985dc> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #44] @ a4654 <__cxa_atexit@plt+0x985f4> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #12] @ a892c <__cxa_atexit@plt+0x9c8cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a4658 <__cxa_atexit@plt+0x985f8> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff6b0 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4734 <__cxa_atexit@plt+0x986d4> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r1, [r9, #4]! │ │ │ │ - ldmib r9, {r3, fp} │ │ │ │ - ldr sl, [r9, #12] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne a46c8 <__cxa_atexit@plt+0x98668> │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - beq a4714 <__cxa_atexit@plt+0x986b4> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r7, lr │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl a46d4 <__cxa_atexit@plt+0x98674> │ │ │ │ - ldr r3, [pc, #152] @ a4758 <__cxa_atexit@plt+0x986f8> │ │ │ │ - mov lr, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a46e4 <__cxa_atexit@plt+0x98684> │ │ │ │ - ldr r3, [pc, #132] @ a4754 <__cxa_atexit@plt+0x986f4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a46e8 <__cxa_atexit@plt+0x98688> │ │ │ │ - mov lr, r7 │ │ │ │ - beq a4714 <__cxa_atexit@plt+0x986b4> │ │ │ │ - ldr r3, [pc, #120] @ a475c <__cxa_atexit@plt+0x986fc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r2, [pc, #112] @ a4760 <__cxa_atexit@plt+0x98700> │ │ │ │ - stmib r8, {r3, fp} │ │ │ │ - str sl, [r8, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, lr │ │ │ │ - b ac400 <__cxa_atexit@plt+0xa03a0> │ │ │ │ - ldr r7, [pc, #72] @ a4764 <__cxa_atexit@plt+0x98704> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov fp, lr │ │ │ │ + smceq 61080 @ 0xee98 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ a8950 <__cxa_atexit@plt+0x9c8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - str sl, [r8, #8] │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r3, [pc, #40] @ a4768 <__cxa_atexit@plt+0x98708> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov fp, lr │ │ │ │ + cmneq lr, r4, asr r9 │ │ │ │ + cmneq lr, r0, lsl lr │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a8988 <__cxa_atexit@plt+0x9c928> │ │ │ │ + ldr r3, [pc, #32] @ a8998 <__cxa_atexit@plt+0x9c938> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff5c0 │ │ │ │ - @ instruction: 0xfffff57c │ │ │ │ - @ instruction: 0xfffff4c4 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffff4d0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - ldrdeq r4, [pc, #-240] @ a4684 <__cxa_atexit@plt+0x98624> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b a465c <__cxa_atexit@plt+0x985fc> │ │ │ │ - strheq r4, [pc, #-248] @ a4694 <__cxa_atexit@plt+0x98634> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ a899c <__cxa_atexit@plt+0x9c93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq lr, ip, ror #27 │ │ │ │ + cmneq lr, r8, asr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ a4830 <__cxa_atexit@plt+0x987d0> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #20] @ a89c8 <__cxa_atexit@plt+0x9c968> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq a47f4 <__cxa_atexit@plt+0x98794> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - subs r3, r2, r3 │ │ │ │ - clz r3, r3 │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - bne a47fc <__cxa_atexit@plt+0x9879c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a4810 <__cxa_atexit@plt+0x987b0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #92] @ a4838 <__cxa_atexit@plt+0x987d8> │ │ │ │ - ldr r3, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r3, [r6, #8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - mov r8, fp │ │ │ │ - b a4938 <__cxa_atexit@plt+0x988d8> │ │ │ │ - ldr r7, [pc, #28] @ a4834 <__cxa_atexit@plt+0x987d4> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #8]! │ │ │ │ - mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffff32c │ │ │ │ - cmneq pc, r0, lsl #30 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + @ instruction: 0x016eed9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r3, #3] │ │ │ │ - subs r7, r2, r7 │ │ │ │ - clz r7, r7 │ │ │ │ - lsr r7, r7, #5 │ │ │ │ - bne a489c <__cxa_atexit@plt+0x9883c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a48b4 <__cxa_atexit@plt+0x98854> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [pc, #80] @ a48d4 <__cxa_atexit@plt+0x98874> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, fp │ │ │ │ - b a4938 <__cxa_atexit@plt+0x988d8> │ │ │ │ - ldr r6, [pc, #20] @ a48d0 <__cxa_atexit@plt+0x98870> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #8]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - @ instruction: 0xfffff284 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - bcc a4918 <__cxa_atexit@plt+0x988b8> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #44] @ a4930 <__cxa_atexit@plt+0x988d0> │ │ │ │ - ldr r2, [r5, #-8] │ │ │ │ + bcc a8a30 <__cxa_atexit@plt+0x9c9d0> │ │ │ │ + ldr r1, [pc, #72] @ a8a3c <__cxa_atexit@plt+0x9c9dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + ldr r7, [pc, #48] @ a8a40 <__cxa_atexit@plt+0x9c9e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #40] @ a8a44 <__cxa_atexit@plt+0x9c9e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add sl, r7, #1 │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + orreq r2, r0, ip, lsr #17 │ │ │ │ + orreq r2, r0, ip, asr #20 │ │ │ │ + orreq r2, r0, ip, lsr sl │ │ │ │ + cmneq lr, ip, lsr r9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8ae8 <__cxa_atexit@plt+0x9ca88> │ │ │ │ + ldr r2, [pc, #136] @ a8af0 <__cxa_atexit@plt+0x9ca90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r0, [pc, #124] @ a8af4 <__cxa_atexit@plt+0x9ca94> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + tst r9, #3 │ │ │ │ + beq a8ac8 <__cxa_atexit@plt+0x9ca68> │ │ │ │ + ldr r7, [pc, #100] @ a8af8 <__cxa_atexit@plt+0x9ca98> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + stmda r5, {r7, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq a8ad8 <__cxa_atexit@plt+0x9ca78> │ │ │ │ + ldr r7, [pc, #80] @ a8afc <__cxa_atexit@plt+0x9ca9c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #68] @ a8b00 <__cxa_atexit@plt+0x9caa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + mov r7, sl │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a4934 <__cxa_atexit@plt+0x988d4> │ │ │ │ - mov r2, #12 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + orreq r2, r0, r4, asr #13 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + orreq r2, r0, ip, lsr #19 │ │ │ │ + orreq r2, r0, r0, lsr #19 │ │ │ │ + cmneq lr, r0, lsl #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #68] @ a8b64 <__cxa_atexit@plt+0x9cb04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r2, [r3] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a8b58 <__cxa_atexit@plt+0x9caf8> │ │ │ │ + ldr r3, [pc, #44] @ a8b68 <__cxa_atexit@plt+0x9cb08> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff204 │ │ │ │ - @ instruction: 0xffffffb4 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov lr, r8 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a4a10 <__cxa_atexit@plt+0x989b0> │ │ │ │ - mov r9, r5 │ │ │ │ - ldr r1, [r9, #4]! │ │ │ │ - ldmib r9, {r3, fp} │ │ │ │ - ldr sl, [r9, #12] │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ - ldr r0, [r3, #4] │ │ │ │ - cmp r2, r0 │ │ │ │ - bne a49a4 <__cxa_atexit@plt+0x98944> │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [sp, #4] │ │ │ │ - beq a49f0 <__cxa_atexit@plt+0x98990> │ │ │ │ - add r0, r1, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r7, lr │ │ │ │ - bl b3ac │ │ │ │ - cmp r0, #0 │ │ │ │ - bpl a49b0 <__cxa_atexit@plt+0x98950> │ │ │ │ - ldr r3, [pc, #152] @ a4a34 <__cxa_atexit@plt+0x989d4> │ │ │ │ - mov lr, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a49c0 <__cxa_atexit@plt+0x98960> │ │ │ │ - ldr r3, [pc, #132] @ a4a30 <__cxa_atexit@plt+0x989d0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a49c4 <__cxa_atexit@plt+0x98964> │ │ │ │ - mov lr, r7 │ │ │ │ - beq a49f0 <__cxa_atexit@plt+0x98990> │ │ │ │ - ldr r3, [pc, #120] @ a4a38 <__cxa_atexit@plt+0x989d8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r2, [pc, #112] @ a4a3c <__cxa_atexit@plt+0x989dc> │ │ │ │ - stmib r8, {r3, fp} │ │ │ │ - str sl, [r8, #12] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ + ldr r3, [pc, #32] @ a8b6c <__cxa_atexit@plt+0x9cb0c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + orreq r2, r0, ip, lsl r9 │ │ │ │ + orreq r2, r0, r0, lsl r9 │ │ │ │ + cmneq lr, r4, lsl r8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ a8ba4 <__cxa_atexit@plt+0x9cb44> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #16] @ a8ba8 <__cxa_atexit@plt+0x9cb48> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + ldrdeq r2, [r0, r4] │ │ │ │ + orreq r2, r0, r4, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8bf4 <__cxa_atexit@plt+0x9cb94> │ │ │ │ + ldr r2, [pc, #48] @ a8bfc <__cxa_atexit@plt+0x9cb9c> │ │ │ │ add r2, pc, r2 │ │ │ │ - sub r3, r6, #7 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - mov r5, r9 │ │ │ │ - mov fp, lr │ │ │ │ - b ac400 <__cxa_atexit@plt+0xa03a0> │ │ │ │ - ldr r7, [pc, #72] @ a4a40 <__cxa_atexit@plt+0x989e0> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - mov fp, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r8, #4]! │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a8be4 <__cxa_atexit@plt+0x9cb84> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - str sl, [r8, #8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - ldr r3, [pc, #40] @ a4a44 <__cxa_atexit@plt+0x989e4> │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [r5] │ │ │ │ - mov fp, lr │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff114 │ │ │ │ - @ instruction: 0xfffff0d0 │ │ │ │ - @ instruction: 0xfffff018 │ │ │ │ - @ instruction: 0xfffffdb4 │ │ │ │ - @ instruction: 0xfffff024 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r4, [pc, #-196] @ a498c <__cxa_atexit@plt+0x9892c> │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, fp │ │ │ │ - str r7, [r5] │ │ │ │ - b a4938 <__cxa_atexit@plt+0x988d8> │ │ │ │ - strdeq r4, [pc, #-204] @ a499c <__cxa_atexit@plt+0x9893c> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - b ac690 <__cxa_atexit@plt+0xa0630> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a4ac4 <__cxa_atexit@plt+0x98a64> │ │ │ │ - ldr r2, [pc, #60] @ a4adc <__cxa_atexit@plt+0x98a7c> │ │ │ │ - ldr r1, [pc, #60] @ a4ae0 <__cxa_atexit@plt+0x98a80> │ │ │ │ + bcc a8c50 <__cxa_atexit@plt+0x9cbf0> │ │ │ │ + ldr r2, [pc, #32] @ a8c60 <__cxa_atexit@plt+0x9cc00> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #52] @ a4ae4 <__cxa_atexit@plt+0x98a84> │ │ │ │ - add r1, pc, r1 │ │ │ │ sub r8, r6, #3 │ │ │ │ - add sl, r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ a4ae8 <__cxa_atexit@plt+0x98a88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc8 │ │ │ │ - strheq r4, [pc, #-192] @ a4a28 <__cxa_atexit@plt+0x989c8> │ │ │ │ - orreq r6, r0, r0, asr #20 │ │ │ │ - cmneq pc, r0, lsr #25 │ │ │ │ - smceq 62668 @ 0xf4cc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + cmneq lr, ip, lsl r7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4b3c <__cxa_atexit@plt+0x98adc> │ │ │ │ - ldr r2, [pc, #60] @ a4b54 <__cxa_atexit@plt+0x98af4> │ │ │ │ - ldr r1, [pc, #60] @ a4b58 <__cxa_atexit@plt+0x98af8> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8cb8 <__cxa_atexit@plt+0x9cc58> │ │ │ │ + ldr r3, [pc, #64] @ a8cd0 <__cxa_atexit@plt+0x9cc70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ a8cd4 <__cxa_atexit@plt+0x9cc74> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #52] @ a4b5c <__cxa_atexit@plt+0x98afc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add sl, r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b f93ec8 <__cxa_atexit@plt+0xf87e68> │ │ │ │ - ldr r7, [pc, #28] @ a4b60 <__cxa_atexit@plt+0x98b00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r9, [r7, #8] │ │ │ │ + str r8, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a8cd8 <__cxa_atexit@plt+0x9cc78> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - cmneq pc, r8, lsr ip @ │ │ │ │ - orreq r6, r0, r8, asr #19 │ │ │ │ - cmneq pc, r8, lsr #24 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b 97e6c <__cxa_atexit@plt+0x8be0c> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b ae66c <__cxa_atexit@plt+0xa260c> │ │ │ │ - cmneq pc, r0, lsr ip @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, asr #21 │ │ │ │ + @ instruction: 0x016eea9c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4be8 <__cxa_atexit@plt+0x98b88> │ │ │ │ - ldr r3, [pc, #80] @ a4bf8 <__cxa_atexit@plt+0x98b98> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8d30 <__cxa_atexit@plt+0x9ccd0> │ │ │ │ + ldr r3, [pc, #72] @ a8d50 <__cxa_atexit@plt+0x9ccf0> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq a4bd0 <__cxa_atexit@plt+0x98b70> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne a4bdc <__cxa_atexit@plt+0x98b7c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r2, [pc, #68] @ a8d54 <__cxa_atexit@plt+0x9ccf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - ldr r7, [pc, #12] @ a4bfc <__cxa_atexit@plt+0x98b9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #32] @ a8d58 <__cxa_atexit@plt+0x9ccf8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - ldrdeq r4, [pc, #-188] @ a4b48 <__cxa_atexit@plt+0x98ae8> │ │ │ │ - strheq r4, [pc, #-184] @ a4b50 <__cxa_atexit@plt+0x98af0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r8, [r3, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4c28 <__cxa_atexit@plt+0x98bc8> │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - @ instruction: 0x016f4b98 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xfffffd48 │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + cmneq lr, ip, asr #20 │ │ │ │ + cmneq lr, ip, lsl sl │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi a4c90 <__cxa_atexit@plt+0x98c30> │ │ │ │ - ldr r3, [pc, #80] @ a4ca0 <__cxa_atexit@plt+0x98c40> │ │ │ │ + bhi a8de8 <__cxa_atexit@plt+0x9cd88> │ │ │ │ + ldr r3, [pc, #148] @ a8e14 <__cxa_atexit@plt+0x9cdb4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq a4c78 <__cxa_atexit@plt+0x98c18> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne a4c84 <__cxa_atexit@plt+0x98c24> │ │ │ │ - ldr r0, [r8] │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq a8dd8 <__cxa_atexit@plt+0x9cd78> │ │ │ │ + ldr r8, [r9, #3] │ │ │ │ + ldr r9, [r9, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a8df8 <__cxa_atexit@plt+0x9cd98> │ │ │ │ + ldr r7, [pc, #116] @ a8e20 <__cxa_atexit@plt+0x9cdc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #112] @ a8e24 <__cxa_atexit@plt+0x9cdc4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r8, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r6, [r6, #20] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - b ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ - ldr r7, [pc, #12] @ a4ca4 <__cxa_atexit@plt+0x98c44> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #44] @ a8e1c <__cxa_atexit@plt+0x9cdbc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - cmneq pc, r4, lsr fp @ │ │ │ │ - cmneq pc, ip, asr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a4d28 <__cxa_atexit@plt+0x98cc8> │ │ │ │ - ldr r1, [pc, #104] @ a4d34 <__cxa_atexit@plt+0x98cd4> │ │ │ │ - ldr r7, [pc, #104] @ a4d38 <__cxa_atexit@plt+0x98cd8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a4d0c <__cxa_atexit@plt+0x98cac> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a4d18 <__cxa_atexit@plt+0x98cb8> │ │ │ │ - ldr r5, [pc, #64] @ a4d3c <__cxa_atexit@plt+0x98cdc> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b a6b78 <__cxa_atexit@plt+0x9ab18> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a4d40 <__cxa_atexit@plt+0x98ce0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #24] @ a8e18 <__cxa_atexit@plt+0x9cdb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r6, r0, r8, ror #8 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - orreq r6, r0, r0, ror #15 │ │ │ │ - strheq r4, [pc, #-160] @ a4cac <__cxa_atexit@plt+0x98c4c> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + cmneq lr, r4, lsl #19 │ │ │ │ + cmneq lr, r4, lsr #19 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xfffffe6c │ │ │ │ + cmneq lr, r4, asr r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4d70 <__cxa_atexit@plt+0x98d10> │ │ │ │ - ldr r3, [pc, #36] @ a4d88 <__cxa_atexit@plt+0x98d28> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a6b78 <__cxa_atexit@plt+0x9ab18> │ │ │ │ - ldr r7, [pc, #12] @ a4d84 <__cxa_atexit@plt+0x98d24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc a8e84 <__cxa_atexit@plt+0x9ce24> │ │ │ │ + ldr r7, [pc, #64] @ a8e9c <__cxa_atexit@plt+0x9ce3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #60] @ a8ea0 <__cxa_atexit@plt+0x9ce40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, r8, lsl #15 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r7, [pc, #24] @ a8ea4 <__cxa_atexit@plt+0x9ce44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbf4 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + strdeq lr, [lr, #-136]! @ 0xffffff78 │ │ │ │ + cmneq lr, r0, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b a8d6c <__cxa_atexit@plt+0x9cd0c> │ │ │ │ + cmneq lr, r4, asr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + b a8d6c <__cxa_atexit@plt+0x9cd0c> │ │ │ │ + cmneq lr, r8, lsr #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4dc0 <__cxa_atexit@plt+0x98d60> │ │ │ │ - ldr r2, [pc, #28] @ a4dcc <__cxa_atexit@plt+0x98d6c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc a8f44 <__cxa_atexit@plt+0x9cee4> │ │ │ │ + ldr r3, [pc, #80] @ a8f5c <__cxa_atexit@plt+0x9cefc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #76] @ a8f60 <__cxa_atexit@plt+0x9cf00> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #72] @ a8f64 <__cxa_atexit@plt+0x9cf04> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #23 │ │ │ │ + sub r2, r6, #15 │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + str r8, [r7, #16] │ │ │ │ + str lr, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r1, [r7, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #28] @ a8f68 <__cxa_atexit@plt+0x9cf08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r6, r0, r4, asr r7 │ │ │ │ - cmneq pc, r4, lsr #20 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffffa8 │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + orreq r2, r0, r8, lsl #10 │ │ │ │ + cmneq lr, r0, asr r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a4e50 <__cxa_atexit@plt+0x98df0> │ │ │ │ - ldr r1, [pc, #104] @ a4e5c <__cxa_atexit@plt+0x98dfc> │ │ │ │ - ldr r7, [pc, #104] @ a4e60 <__cxa_atexit@plt+0x98e00> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - beq a4e34 <__cxa_atexit@plt+0x98dd4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a4e40 <__cxa_atexit@plt+0x98de0> │ │ │ │ - ldr r5, [pc, #64] @ a4e64 <__cxa_atexit@plt+0x98e04> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b a6b78 <__cxa_atexit@plt+0x9ab18> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi a8f9c <__cxa_atexit@plt+0x9cf3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a8fa4 <__cxa_atexit@plt+0x9cf44> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 1166794 <__cxa_atexit@plt+0x115a734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a4e68 <__cxa_atexit@plt+0x98e08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + @ instruction: 0x018021b0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a8fd8 <__cxa_atexit@plt+0x9cf78> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ a8fe0 <__cxa_atexit@plt+0x9cf80> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1166724 <__cxa_atexit@plt+0x115a6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - orreq r6, r0, r0, asr #6 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x018066b8 │ │ │ │ - cmneq pc, r8, lsl #19 │ │ │ │ + orreq r2, r0, r4, ror r1 │ │ │ │ + cmneq lr, r4, lsr #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a4e98 <__cxa_atexit@plt+0x98e38> │ │ │ │ - ldr r3, [pc, #36] @ a4eb0 <__cxa_atexit@plt+0x98e50> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a9074 <__cxa_atexit@plt+0x9d014> │ │ │ │ + ldr r3, [pc, #148] @ a90a0 <__cxa_atexit@plt+0x9d040> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b a6b78 <__cxa_atexit@plt+0x9ab18> │ │ │ │ - ldr r7, [pc, #12] @ a4eac <__cxa_atexit@plt+0x98e4c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #144] @ a90a4 <__cxa_atexit@plt+0x9d044> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, r6 │ │ │ │ + str r3, [sl, #4]! │ │ │ │ + str r9, [sl, #20] │ │ │ │ + str r9, [sl, #8] │ │ │ │ + mov r9, sl │ │ │ │ + str r2, [r9, #12]! │ │ │ │ + add r3, sl, #52 @ 0x34 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc a9084 <__cxa_atexit@plt+0x9d024> │ │ │ │ + ldr r7, [pc, #112] @ a90b0 <__cxa_atexit@plt+0x9d050> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ a90b4 <__cxa_atexit@plt+0x9d054> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, r0, ror #12 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r7, [pc, #48] @ a90ac <__cxa_atexit@plt+0x9d04c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + b a9090 <__cxa_atexit@plt+0x9d030> │ │ │ │ + ldr r7, [pc, #28] @ a90a8 <__cxa_atexit@plt+0x9d048> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq lr, r8, lsl #10 │ │ │ │ + cmneq lr, r8, lsr #14 │ │ │ │ + @ instruction: 0xffffe5ec │ │ │ │ + @ instruction: 0xffffe844 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a4ee8 <__cxa_atexit@plt+0x98e88> │ │ │ │ - ldr r2, [pc, #28] @ a4ef4 <__cxa_atexit@plt+0x98e94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r3, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + blt a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge a90ec <__cxa_atexit@plt+0x9d08c> │ │ │ │ + vldr d8, [pc, #72] @ a9130 <__cxa_atexit@plt+0x9d0d0> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - orreq r6, r0, ip, lsr #12 │ │ │ │ - ldrdeq r4, [pc, #-140] @ a4e74 <__cxa_atexit@plt+0x98e14> │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a4f90 <__cxa_atexit@plt+0x98f30> │ │ │ │ - ldr lr, [pc, #124] @ a4f9c <__cxa_atexit@plt+0x98f3c> │ │ │ │ - ldr r7, [r3, #6] │ │ │ │ - ldr r1, [r3, #2] │ │ │ │ - ldr r0, [r3, #10] │ │ │ │ - ldr r2, [r3, #14] │ │ │ │ - mov r3, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ + cmp sl, r3 │ │ │ │ + ble a9100 <__cxa_atexit@plt+0x9d0a0> │ │ │ │ + vldr d8, [pc, #60] @ a9138 <__cxa_atexit@plt+0x9d0d8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r9 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vmov s4, sl │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a91dc <__cxa_atexit@plt+0x9d17c> │ │ │ │ + ldr r7, [pc, #140] @ a91ec <__cxa_atexit@plt+0x9d18c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a91cc <__cxa_atexit@plt+0x9d16c> │ │ │ │ + ldr r2, [pc, #124] @ a91f0 <__cxa_atexit@plt+0x9d190> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r8, [r3, #16] │ │ │ │ - beq a4f78 <__cxa_atexit@plt+0x98f18> │ │ │ │ - ldr r3, [pc, #76] @ a4fa0 <__cxa_atexit@plt+0x98f40> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq a91c0 <__cxa_atexit@plt+0x9d160> │ │ │ │ + ldr r2, [pc, #96] @ a91f4 <__cxa_atexit@plt+0x9d194> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a91c0 <__cxa_atexit@plt+0x9d160> │ │ │ │ + ldr r3, [pc, #68] @ a91f8 <__cxa_atexit@plt+0x9d198> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ - tst r8, #3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq a4f84 <__cxa_atexit@plt+0x98f24> │ │ │ │ - mov r7, r8 │ │ │ │ - b a4ff0 <__cxa_atexit@plt+0x98f90> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ a91fc <__cxa_atexit@plt+0x9d19c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq pc, r4, lsr r8 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #32] @ a4fe0 <__cxa_atexit@plt+0x98f80> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r2, r3} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq a4fd8 <__cxa_atexit@plt+0x98f78> │ │ │ │ - b a4ff0 <__cxa_atexit@plt+0x98f90> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq r4, [pc, #-116] @ a4f78 <__cxa_atexit@plt+0x98f18> │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ a5074 <__cxa_atexit@plt+0x99014> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmneq lr, ip, asr #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ a9268 <__cxa_atexit@plt+0x9d208> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq a506c <__cxa_atexit@plt+0x9900c> │ │ │ │ + beq a9260 <__cxa_atexit@plt+0x9d200> │ │ │ │ + ldr r2, [pc, #64] @ a926c <__cxa_atexit@plt+0x9d20c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #92] @ a5078 <__cxa_atexit@plt+0x99018> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - stm r2, {r0, r9} │ │ │ │ - beq a5060 <__cxa_atexit@plt+0x99000> │ │ │ │ - ldr r1, [pc, #60] @ a507c <__cxa_atexit@plt+0x9901c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r2, #8] │ │ │ │ - beq a5060 <__cxa_atexit@plt+0x99000> │ │ │ │ - mov r5, r3 │ │ │ │ - b a5140 <__cxa_atexit@plt+0x990e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq a9260 <__cxa_atexit@plt+0x9d200> │ │ │ │ + ldr r5, [pc, #32] @ a9270 <__cxa_atexit@plt+0x9d210> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmneq pc, r8, asr r7 @ │ │ │ │ - andeq r0, r0, r6, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ a92c4 <__cxa_atexit@plt+0x9d264> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - ldr r0, [pc, #72] @ a50e8 <__cxa_atexit@plt+0x99088> │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - stm r1, {r2, r9} │ │ │ │ - beq a50e0 <__cxa_atexit@plt+0x99080> │ │ │ │ - ldr r2, [pc, #40] @ a50ec <__cxa_atexit@plt+0x9908c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r3, #20] │ │ │ │ + beq a92bc <__cxa_atexit@plt+0x9d25c> │ │ │ │ + ldr r2, [pc, #32] @ a92c8 <__cxa_atexit@plt+0x9d268> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r1, #8] │ │ │ │ - beq a50e0 <__cxa_atexit@plt+0x99080> │ │ │ │ - b a5140 <__cxa_atexit@plt+0x990e0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, r8, ror #13 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #40] @ a5130 <__cxa_atexit@plt+0x990d0> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r3, [r1, #8] │ │ │ │ - beq a5128 <__cxa_atexit@plt+0x990c8> │ │ │ │ - b a5140 <__cxa_atexit@plt+0x990e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r4, lsr #13 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, #1 │ │ │ │ - ldr r0, [pc, #148] @ a51e0 <__cxa_atexit@plt+0x99180> │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #136] @ a51e4 <__cxa_atexit@plt+0x99184> │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r2, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - mov r3, r5 │ │ │ │ - stmda r5, {r7, r8} │ │ │ │ - str r0, [r3, #-8]! │ │ │ │ - beq a51c4 <__cxa_atexit@plt+0x99164> │ │ │ │ - ldr lr, [pc, #104] @ a51e8 <__cxa_atexit@plt+0x99188> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r9, [r2, #7] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - mov r0, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r0, #16]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r9, [r1, #20] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq a51d4 <__cxa_atexit@plt+0x99174> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r3, #2 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r7, [r1, #24] │ │ │ │ - mov r7, fp │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a92f0 <__cxa_atexit@plt+0x9d290> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a932c <__cxa_atexit@plt+0x9d2cc> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ a9338 <__cxa_atexit@plt+0x9d2d8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r2, r0, r8, lsr r1 │ │ │ │ + cmneq lr, ip, ror #30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9378 <__cxa_atexit@plt+0x9d318> │ │ │ │ + ldr r2, [pc, #40] @ a938c <__cxa_atexit@plt+0x9d32c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-16]! │ │ │ │ + stmib r5, {r3, r9, sl} │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r7, [pc, #16] @ a9390 <__cxa_atexit@plt+0x9d330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - orreq r6, r0, r4 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, ip, ror #11 │ │ │ │ - andeq r0, r0, r7, lsl #9 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq lr, r4, lsr r4 │ │ │ │ + cmneq lr, r8, lsl pc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r0, [pc, #80] @ a5254 <__cxa_atexit@plt+0x991f4> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #24] │ │ │ │ - ldrd r8, [r3, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - str r8, [r2, r1, lsl #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - beq a524c <__cxa_atexit@plt+0x991ec> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r7, [r2, #8] │ │ │ │ - mov r7, fp │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne a93cc <__cxa_atexit@plt+0x9d36c> │ │ │ │ + ldr r2, [pc, #48] @ a93e8 <__cxa_atexit@plt+0x9d388> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + str r3, [r5, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r2, [pc, #16] @ a93e4 <__cxa_atexit@plt+0x9d384> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r2, [r5] │ │ │ │ + mov r9, r3 │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + strheq sp, [lr, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne a9414 <__cxa_atexit@plt+0x9d3b4> │ │ │ │ + vldr d8, [pc, #32] @ a9430 <__cxa_atexit@plt+0x9d3d0> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, r0, lsl #11 │ │ │ │ - andeq r0, r0, r7, lsr #9 │ │ │ │ + ldr r3, [pc, #28] @ a9438 <__cxa_atexit@plt+0x9d3d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 15598b4 <__cxa_atexit@plt+0x154d854> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + cmneq lr, ip, ror #28 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - str r7, [r2, #8] │ │ │ │ - add r7, r1, #1 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, fp │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne a52e8 <__cxa_atexit@plt+0x99288> │ │ │ │ - ldr r2, [pc, #120] @ a5320 <__cxa_atexit@plt+0x992c0> │ │ │ │ - ldr r3, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - mov r7, r5 │ │ │ │ + bne a9464 <__cxa_atexit@plt+0x9d404> │ │ │ │ + vldr d8, [pc, #24] @ a9478 <__cxa_atexit@plt+0x9d418> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ a9480 <__cxa_atexit@plt+0x9d420> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmneq lr, r8, lsr #28 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a94a8 <__cxa_atexit@plt+0x9d448> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + vstr d8, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + cmneq lr, r0, lsl #28 │ │ │ │ + andeq r0, r0, r4, ror #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ a94d0 <__cxa_atexit@plt+0x9d470> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + vstr d8, [r5, #12] │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + vldr d0, [r5, #-16] │ │ │ │ + vldr d1, [r5, #-8] │ │ │ │ + vsub.f64 d2, d8, d1 │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vdiv.f64 d8, d0, d2 │ │ │ │ + bx r0 │ │ │ │ + strheq lr, [lr, #-32]! @ 0xffffffe0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a95cc <__cxa_atexit@plt+0x9d56c> │ │ │ │ + ldr r2, [pc, #220] @ a95fc <__cxa_atexit@plt+0x9d59c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ + stmdb r5, {r2, r9, sl} │ │ │ │ tst r3, #3 │ │ │ │ - str r1, [r7, #20] │ │ │ │ - beq a530c <__cxa_atexit@plt+0x992ac> │ │ │ │ - ldr r2, [pc, #88] @ a5324 <__cxa_atexit@plt+0x992c4> │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ + beq a959c <__cxa_atexit@plt+0x9d53c> │ │ │ │ + ldr r2, [pc, #204] @ a9600 <__cxa_atexit@plt+0x9d5a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq a5304 <__cxa_atexit@plt+0x992a4> │ │ │ │ - b a5374 <__cxa_atexit@plt+0x99314> │ │ │ │ - ldr r7, [pc, #44] @ a531c <__cxa_atexit@plt+0x992bc> │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq a95ac <__cxa_atexit@plt+0x9d54c> │ │ │ │ + ldr r1, [pc, #180] @ a9604 <__cxa_atexit@plt+0x9d5a4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #-4]! │ │ │ │ + str r1, [r2, #-8] │ │ │ │ + str r8, [r2] │ │ │ │ + tst sl, #3 │ │ │ │ + beq a95bc <__cxa_atexit@plt+0x9d55c> │ │ │ │ + ldr r7, [pc, #152] @ a9608 <__cxa_atexit@plt+0x9d5a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a5304 <__cxa_atexit@plt+0x992a4> │ │ │ │ - b a548c <__cxa_atexit@plt+0x9942c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a95e0 <__cxa_atexit@plt+0x9d580> │ │ │ │ + ldr r7, [pc, #140] @ a9614 <__cxa_atexit@plt+0x9d5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r3, r8, sl} │ │ │ │ + mov r7, sl │ │ │ │ + mov r9, r3 │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strheq r4, [pc, #-64] @ a52f0 <__cxa_atexit@plt+0x99290> │ │ │ │ - andeq r0, r0, r6, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ a5364 <__cxa_atexit@plt+0x99304> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq a535c <__cxa_atexit@plt+0x992fc> │ │ │ │ - b a5374 <__cxa_atexit@plt+0x99314> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - smceq 62528 @ 0xf440 │ │ │ │ - andeq r0, r0, r7, asr #1 │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #60] @ a9610 <__cxa_atexit@plt+0x9d5b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ a960c <__cxa_atexit@plt+0x9d5ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x000001b8 │ │ │ │ + andeq r0, r0, r4, asr #4 │ │ │ │ + muleq r0, ip, r2 │ │ │ │ + cmneq lr, ip, asr #3 │ │ │ │ + cmneq lr, r8, ror #3 │ │ │ │ + @ instruction: 0xfffffe14 │ │ │ │ + @ instruction: 0x016ee194 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r0, [r3, #8]! │ │ │ │ - ldr r2, [pc, #108] @ a53fc <__cxa_atexit@plt+0x9939c> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #164] @ a96d0 <__cxa_atexit@plt+0x9d670> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + stm r5, {r3, r7} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a9694 <__cxa_atexit@plt+0x9d634> │ │ │ │ + ldr r2, [pc, #144] @ a96d4 <__cxa_atexit@plt+0x9d674> │ │ │ │ add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ - str r8, [r1, r0, lsl #4]! │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r9, [r1, #4] │ │ │ │ - beq a53e4 <__cxa_atexit@plt+0x99384> │ │ │ │ - ldr lr, [pc, #80] @ a5400 <__cxa_atexit@plt+0x993a0> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r7, r0, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - tst r2, #3 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - beq a53ec <__cxa_atexit@plt+0x9938c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, fp │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r8, [r3] │ │ │ │ + tst sl, #3 │ │ │ │ + beq a96a0 <__cxa_atexit@plt+0x9d640> │ │ │ │ + ldr r2, [pc, #116] @ a96d8 <__cxa_atexit@plt+0x9d678> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a96ac <__cxa_atexit@plt+0x9d64c> │ │ │ │ + ldr r3, [pc, #100] @ a96e0 <__cxa_atexit@plt+0x9d680> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r7, r8, sl} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r9, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r2, [pc, #40] @ a96dc <__cxa_atexit@plt+0x9d67c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r3, r7 │ │ │ │ mov r7, r2 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - ldrdeq r4, [pc, #-52] @ a53d8 <__cxa_atexit@plt+0x99378> │ │ │ │ - andeq r0, r0, r7, ror #1 │ │ │ │ + andeq r0, r0, r0, asr #1 │ │ │ │ + andeq r0, r0, r0, asr r1 │ │ │ │ + andeq r0, r0, r8, lsr #3 │ │ │ │ + cmneq lr, r0, lsl #2 │ │ │ │ + @ instruction: 0xfffffd20 │ │ │ │ + cmneq lr, r8, asr #1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ a545c <__cxa_atexit@plt+0x993fc> │ │ │ │ + ldr r2, [pc, #132] @ a977c <__cxa_atexit@plt+0x9d71c> │ │ │ │ + add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r5, #8]! │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ - add r2, r1, #1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str lr, [r0, #8] │ │ │ │ - beq a5454 <__cxa_atexit@plt+0x993f4> │ │ │ │ - str r7, [r3, #24] │ │ │ │ - mov r7, fp │ │ │ │ - str r2, [r3, #8] │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smceq 62520 @ 0xf438 │ │ │ │ - andeq r0, r0, r5, lsr #2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, fp │ │ │ │ - str r3, [r5] │ │ │ │ - b a528c <__cxa_atexit@plt+0x9922c> │ │ │ │ - cmneq pc, r8, asr r3 @ │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #248] @ a558c <__cxa_atexit@plt+0x9952c> │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - beq a5580 <__cxa_atexit@plt+0x99520> │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r2, [r0, #820] @ 0x334 │ │ │ │ - ldr lr, [pc, #208] @ a5590 <__cxa_atexit@plt+0x99530> │ │ │ │ - add r6, r6, #4 │ │ │ │ - ldr r1, [r3, #12] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str lr, [r5] │ │ │ │ - str r5, [r1, #12] │ │ │ │ - str r6, [r2, #4] │ │ │ │ - ldr r5, [r2] │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #76] @ 0x4c │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r5, r0 │ │ │ │ - mvn r0, #99 @ 0x63 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, #0 │ │ │ │ - bl a5a90 <__cxa_atexit@plt+0x99a30> │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x000001bc │ │ │ │ - cmneq pc, r4, asr #4 │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r3, [r4, #812] @ 0x32c │ │ │ │ - ldr r4, [pc, #200] @ a5678 <__cxa_atexit@plt+0x99618> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r6, r6, #4 │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - str r5, [r2, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #76] @ 0x4c │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r5, r0 │ │ │ │ - mvn r0, #99 @ 0x63 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, #0 │ │ │ │ - bl a5a90 <__cxa_atexit@plt+0x99a30> │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq pc, ip, asr r1 @ │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - cmn r7, #1 │ │ │ │ - beq a56a4 <__cxa_atexit@plt+0x99644> │ │ │ │ - ldr r7, [pc, #40] @ a56c0 <__cxa_atexit@plt+0x99660> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a56c4 <__cxa_atexit@plt+0x99664> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + str r7, [r3] │ │ │ │ + tst sl, #3 │ │ │ │ + beq a974c <__cxa_atexit@plt+0x9d6ec> │ │ │ │ + ldr r2, [pc, #104] @ a9780 <__cxa_atexit@plt+0x9d720> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r8, r7, #1 │ │ │ │ - mvn r7, #0 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - orreq r5, r0, r0, lsr #22 │ │ │ │ - @ instruction: 0x01805abc │ │ │ │ - cmneq pc, r4, lsr r1 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub ip, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi a5780 <__cxa_atexit@plt+0x99720> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a578c <__cxa_atexit@plt+0x9972c> │ │ │ │ - ldr lr, [pc, #156] @ a579c <__cxa_atexit@plt+0x9973c> │ │ │ │ - ldr r0, [r7, #2] │ │ │ │ - ldr r9, [r7, #6] │ │ │ │ - ldr r1, [r7, #10] │ │ │ │ - ldr sl, [pc, #144] @ a57a0 <__cxa_atexit@plt+0x99740> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - add sl, pc, sl │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r2, [pc, #124] @ a57a4 <__cxa_atexit@plt+0x99744> │ │ │ │ - sub lr, r6, #18 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #116] @ a57a8 <__cxa_atexit@plt+0x99748> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr sl, [pc, #108] @ a57ac <__cxa_atexit@plt+0x9974c> │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - mov r0, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str sl, [r0, #12]! │ │ │ │ - add r1, r3, #28 │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - stm r1, {r0, r2, r8} │ │ │ │ - sub r8, r6, #6 │ │ │ │ - mov r5, ip │ │ │ │ - mov r9, #0 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - b 137320c <__cxa_atexit@plt+0x13671ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi a9758 <__cxa_atexit@plt+0x9d6f8> │ │ │ │ + ldr r3, [pc, #84] @ a9788 <__cxa_atexit@plt+0x9d728> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm r5, {r7, sl} │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + mov r8, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r2, [pc, #36] @ a9784 <__cxa_atexit@plt+0x9d724> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff598 │ │ │ │ - orreq r5, r0, ip, lsr sl │ │ │ │ - orreq r5, r0, r8, lsr #20 │ │ │ │ - @ instruction: 0xfffff690 │ │ │ │ - cmneq pc, r4, lsr r0 @ │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5810 <__cxa_atexit@plt+0x997b0> │ │ │ │ - ldr lr, [pc, #68] @ a581c <__cxa_atexit@plt+0x997bc> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - lsl r8, r7, #4 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub sl, r6, #14 │ │ │ │ - mov r9, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0xfffff708 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + qdsubeq lr, r4, lr │ │ │ │ + @ instruction: 0xfffffc68 │ │ │ │ + cmneq lr, r0, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a5858 <__cxa_atexit@plt+0x997f8> │ │ │ │ - ldr r2, [pc, #40] @ a5870 <__cxa_atexit@plt+0x99810> │ │ │ │ - str r9, [r3, #16] │ │ │ │ - sub r9, r6, #10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a5874 <__cxa_atexit@plt+0x99814> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #88] @ a97fc <__cxa_atexit@plt+0x9d79c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - strheq r3, [pc, #-240] @ a578c <__cxa_atexit@plt+0x9972c> │ │ │ │ - @ instruction: 0x016f3f94 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a5924 <__cxa_atexit@plt+0x998c4> │ │ │ │ - ldr r2, [pc, #184] @ a5954 <__cxa_atexit@plt+0x998f4> │ │ │ │ mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq a5904 <__cxa_atexit@plt+0x998a4> │ │ │ │ - ldr r2, [pc, #160] @ a5958 <__cxa_atexit@plt+0x998f8> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq a5914 <__cxa_atexit@plt+0x998b4> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a5934 <__cxa_atexit@plt+0x998d4> │ │ │ │ - ldr r7, [pc, #120] @ a5964 <__cxa_atexit@plt+0x99904> │ │ │ │ - str r3, [r6, #16] │ │ │ │ - sub r9, r2, #10 │ │ │ │ + ldr r8, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi a97dc <__cxa_atexit@plt+0x9d77c> │ │ │ │ + ldr r7, [pc, #56] @ a9800 <__cxa_atexit@plt+0x9d7a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8, sl} │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a5960 <__cxa_atexit@plt+0x99900> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm r5, {r8, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ + mov r7, sl │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r7, [pc, #32] @ a9804 <__cxa_atexit@plt+0x9d7a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a595c <__cxa_atexit@plt+0x998fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r4, asr r1 │ │ │ │ - ldrdeq r3, [pc, #-224] @ a5884 <__cxa_atexit@plt+0x99824> │ │ │ │ - strdeq r3, [pc, #-232] @ a5880 <__cxa_atexit@plt+0x99820> │ │ │ │ - @ instruction: 0xfffffde0 │ │ │ │ - cmneq pc, r8, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r3, [pc, #124] @ a5a00 <__cxa_atexit@plt+0x999a0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str sl, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq a59d4 <__cxa_atexit@plt+0x99974> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a59e4 <__cxa_atexit@plt+0x99984> │ │ │ │ - ldr r7, [pc, #76] @ a5a08 <__cxa_atexit@plt+0x999a8> │ │ │ │ - str r9, [r6, #16] │ │ │ │ - sub r9, r3, #10 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8, sl} │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a5a04 <__cxa_atexit@plt+0x999a4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + ldrdeq sp, [lr, #-240]! @ 0xffffff10 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc a9840 <__cxa_atexit@plt+0x9d7e0> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ a9858 <__cxa_atexit@plt+0x9d7f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq pc, r0, lsr #28 │ │ │ │ - @ instruction: 0xfffffd10 │ │ │ │ - cmneq pc, r4, lsl #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - ldr sl, [r6, #4] │ │ │ │ - ldr r9, [r6, #8] │ │ │ │ - add r6, r7, #16 │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a5a5c <__cxa_atexit@plt+0x999fc> │ │ │ │ - ldr r3, [pc, #44] @ a5a74 <__cxa_atexit@plt+0x99a14> │ │ │ │ - str r9, [r7, #16] │ │ │ │ - sub r9, r6, #10 │ │ │ │ + ldr r3, [pc, #20] @ a985c <__cxa_atexit@plt+0x9d7fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8, sl} │ │ │ │ - mov r7, r8 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ a5a78 <__cxa_atexit@plt+0x99a18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffc84 │ │ │ │ - cmneq pc, ip, lsr #27 │ │ │ │ - cmneq pc, r0, lsr #27 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b a5888 <__cxa_atexit@plt+0x99828> │ │ │ │ - b b3f4 <__utimensat64@plt> │ │ │ │ - ldrdeq r3, [pc, #-216] @ a59c4 <__cxa_atexit@plt+0x99964> │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r1, r0, r4, lsr #24 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a5b24 <__cxa_atexit@plt+0x99ac4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a5b1c <__cxa_atexit@plt+0x99abc> │ │ │ │ - ldr r3, [pc, #100] @ a5b2c <__cxa_atexit@plt+0x99acc> │ │ │ │ - ldr lr, [pc, #100] @ a5b30 <__cxa_atexit@plt+0x99ad0> │ │ │ │ - ldr r1, [pc, #100] @ a5b34 <__cxa_atexit@plt+0x99ad4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, lr, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [pc, #84] @ a5b38 <__cxa_atexit@plt+0x99ad8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - add r2, r2, #201 @ 0xc9 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ a5b3c <__cxa_atexit@plt+0x99adc> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r1, r0, #1 │ │ │ │ - ldr r0, [pc, #48] @ a5b40 <__cxa_atexit@plt+0x99ae0> │ │ │ │ - mov r8, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #1 │ │ │ │ - b 13eace8 <__cxa_atexit@plt+0x13dec88> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r1, r8 │ │ │ │ + uxtb r2, r8 │ │ │ │ + uxtb r3, r9 │ │ │ │ + cmp r3, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + bcc a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + uxtb r1, sl │ │ │ │ + cmp r2, r1 │ │ │ │ + bls a98a0 <__cxa_atexit@plt+0x9d840> │ │ │ │ + vldr d8, [pc, #68] @ a98e0 <__cxa_atexit@plt+0x9d880> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmp r3, r1 │ │ │ │ + bcs a98b4 <__cxa_atexit@plt+0x9d854> │ │ │ │ + vldr d8, [pc, #56] @ a98e8 <__cxa_atexit@plt+0x9d888> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x016f3d98 │ │ │ │ - orreq r5, r0, ip, asr r6 │ │ │ │ - orreq r5, r0, r8, lsl #13 │ │ │ │ - orreq r5, r0, r4, lsl #20 │ │ │ │ - strdeq r5, [r0, r8] │ │ │ │ + vmov s0, r2 │ │ │ │ + vcvt.f64.u32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.u32 d1, s2 │ │ │ │ + vmov s4, r1 │ │ │ │ + vcvt.f64.u32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ a5bdc <__cxa_atexit@plt+0x99b7c> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a998c <__cxa_atexit@plt+0x9d92c> │ │ │ │ + ldr r7, [pc, #140] @ a999c <__cxa_atexit@plt+0x9d93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a997c <__cxa_atexit@plt+0x9d91c> │ │ │ │ + ldr r2, [pc, #124] @ a99a0 <__cxa_atexit@plt+0x9d940> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldrb r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strb r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a5ba8 <__cxa_atexit@plt+0x99b48> │ │ │ │ - ldr r2, [pc, #112] @ a5be0 <__cxa_atexit@plt+0x99b80> │ │ │ │ - tst r8, #3 │ │ │ │ + beq a9970 <__cxa_atexit@plt+0x9d910> │ │ │ │ + ldr r2, [pc, #96] @ a99a4 <__cxa_atexit@plt+0x9d944> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - beq a5bb4 <__cxa_atexit@plt+0x99b54> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a5bc4 <__cxa_atexit@plt+0x99b64> │ │ │ │ - ldr r3, [pc, #80] @ a5be4 <__cxa_atexit@plt+0x99b84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r3, r7, r8} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9970 <__cxa_atexit@plt+0x9d910> │ │ │ │ + ldr r3, [pc, #68] @ a99a8 <__cxa_atexit@plt+0x9d948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - orreq r5, r0, ip, ror r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #24] @ a99ac <__cxa_atexit@plt+0x9d94c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmneq lr, r4, lsr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ a5c50 <__cxa_atexit@plt+0x99bf0> │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r3, [pc, #92] @ a9a1c <__cxa_atexit@plt+0x9d9bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + strb r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9a14 <__cxa_atexit@plt+0x9d9b4> │ │ │ │ + ldr r2, [pc, #64] @ a9a20 <__cxa_atexit@plt+0x9d9c0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strb r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a5c38 <__cxa_atexit@plt+0x99bd8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a5c40 <__cxa_atexit@plt+0x99be0> │ │ │ │ - ldr r1, [pc, #48] @ a5c54 <__cxa_atexit@plt+0x99bf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq a9a14 <__cxa_atexit@plt+0x9d9b4> │ │ │ │ + ldr r5, [pc, #32] @ a9a24 <__cxa_atexit@plt+0x9d9c4> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ a9a78 <__cxa_atexit@plt+0x9da18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strb r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9a70 <__cxa_atexit@plt+0x9da10> │ │ │ │ + ldr r2, [pc, #32] @ a9a7c <__cxa_atexit@plt+0x9da1c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r5, r0, ip, ror #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a9aa4 <__cxa_atexit@plt+0x9da44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r9, [r5, #8]! │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5c98 <__cxa_atexit@plt+0x99c38> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ a5ca4 <__cxa_atexit@plt+0x99c44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + bcc a9ae0 <__cxa_atexit@plt+0x9da80> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ a9aec <__cxa_atexit@plt+0x9da8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x01805890 │ │ │ │ - cmneq pc, r4, lsr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a5d04 <__cxa_atexit@plt+0x99ca4> │ │ │ │ - ldr r2, [pc, #68] @ a5d0c <__cxa_atexit@plt+0x99cac> │ │ │ │ - ldr lr, [pc, #68] @ a5d10 <__cxa_atexit@plt+0x99cb0> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #60] @ a5d14 <__cxa_atexit@plt+0x99cb4> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r2, pc, r2 │ │ │ │ - add sl, lr, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #44] @ a5d18 <__cxa_atexit@plt+0x99cb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r1, r0, r4, lsl #19 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r1, r8 │ │ │ │ + uxth r2, r8 │ │ │ │ + uxth r3, r9 │ │ │ │ + cmp r3, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + bcc a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + uxth r1, sl │ │ │ │ + cmp r2, r1 │ │ │ │ + bls a9b30 <__cxa_atexit@plt+0x9dad0> │ │ │ │ + vldr d8, [pc, #68] @ a9b70 <__cxa_atexit@plt+0x9db10> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, r4, lsl #23 │ │ │ │ - orreq r5, r0, r8, asr r4 │ │ │ │ - orreq r5, r0, r0, lsr #16 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcs a9b44 <__cxa_atexit@plt+0x9dae4> │ │ │ │ + vldr d8, [pc, #56] @ a9b78 <__cxa_atexit@plt+0x9db18> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r2 │ │ │ │ + vcvt.f64.u32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.u32 d1, s2 │ │ │ │ + vmov s4, r1 │ │ │ │ + vcvt.f64.u32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ a5db4 <__cxa_atexit@plt+0x99d54> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi a9c1c <__cxa_atexit@plt+0x9dbbc> │ │ │ │ + ldr r7, [pc, #140] @ a9c2c <__cxa_atexit@plt+0x9dbcc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a9c0c <__cxa_atexit@plt+0x9dbac> │ │ │ │ + ldr r2, [pc, #124] @ a9c30 <__cxa_atexit@plt+0x9dbd0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ + ldrh r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strh r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a5d80 <__cxa_atexit@plt+0x99d20> │ │ │ │ - ldr r2, [pc, #112] @ a5db8 <__cxa_atexit@plt+0x99d58> │ │ │ │ - tst r8, #3 │ │ │ │ + beq a9c00 <__cxa_atexit@plt+0x9dba0> │ │ │ │ + ldr r2, [pc, #96] @ a9c34 <__cxa_atexit@plt+0x9dbd4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - beq a5d8c <__cxa_atexit@plt+0x99d2c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a5d9c <__cxa_atexit@plt+0x99d3c> │ │ │ │ - ldr r3, [pc, #80] @ a5dbc <__cxa_atexit@plt+0x99d5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r3, r7, r8} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strh r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9c00 <__cxa_atexit@plt+0x9dba0> │ │ │ │ + ldr r3, [pc, #68] @ a9c38 <__cxa_atexit@plt+0x9dbd8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - orreq r5, r0, r4, lsr #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #24] @ a9c3c <__cxa_atexit@plt+0x9dbdc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmneq lr, ip, lsr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ a5e28 <__cxa_atexit@plt+0x99dc8> │ │ │ │ - mov r3, r7 │ │ │ │ + ldr r3, [pc, #92] @ a9cac <__cxa_atexit@plt+0x9dc4c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + strh r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9ca4 <__cxa_atexit@plt+0x9dc44> │ │ │ │ + ldr r2, [pc, #64] @ a9cb0 <__cxa_atexit@plt+0x9dc50> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - beq a5e10 <__cxa_atexit@plt+0x99db0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a5e18 <__cxa_atexit@plt+0x99db8> │ │ │ │ - ldr r1, [pc, #48] @ a5e2c <__cxa_atexit@plt+0x99dcc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + beq a9ca4 <__cxa_atexit@plt+0x9dc44> │ │ │ │ + ldr r5, [pc, #32] @ a9cb4 <__cxa_atexit@plt+0x9dc54> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ a9d08 <__cxa_atexit@plt+0x9dca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9d00 <__cxa_atexit@plt+0x9dca0> │ │ │ │ + ldr r2, [pc, #32] @ a9d0c <__cxa_atexit@plt+0x9dcac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r5, r0, r4, lsl r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a9d34 <__cxa_atexit@plt+0x9dcd4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh r9, [r5, #8]! │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5e70 <__cxa_atexit@plt+0x99e10> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ a5e7c <__cxa_atexit@plt+0x99e1c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ + bcc a9d70 <__cxa_atexit@plt+0x9dd10> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ a9d7c <__cxa_atexit@plt+0x9dd1c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x018056b8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + strdeq r1, [r0, r4] │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r3, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bcc a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + cmp sl, r9 │ │ │ │ + bcs a9db4 <__cxa_atexit@plt+0x9dd54> │ │ │ │ + vldr d8, [pc, #72] @ a9df8 <__cxa_atexit@plt+0x9dd98> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmp sl, r3 │ │ │ │ + bls a9dc8 <__cxa_atexit@plt+0x9dd68> │ │ │ │ + vldr d8, [pc, #60] @ a9e00 <__cxa_atexit@plt+0x9dda0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r9 │ │ │ │ + vcvt.f64.u32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.u32 d1, s2 │ │ │ │ + vmov s4, sl │ │ │ │ + vcvt.f64.u32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a5f08 <__cxa_atexit@plt+0x99ea8> │ │ │ │ - ldr r1, [pc, #136] @ a5f28 <__cxa_atexit@plt+0x99ec8> │ │ │ │ - ldr r7, [pc, #136] @ a5f2c <__cxa_atexit@plt+0x99ecc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ + bhi a9ea4 <__cxa_atexit@plt+0x9de44> │ │ │ │ + ldr r7, [pc, #140] @ a9eb4 <__cxa_atexit@plt+0x9de54> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq a9e94 <__cxa_atexit@plt+0x9de34> │ │ │ │ + ldr r2, [pc, #124] @ a9eb8 <__cxa_atexit@plt+0x9de58> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq a5efc <__cxa_atexit@plt+0x99e9c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a5f14 <__cxa_atexit@plt+0x99eb4> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [pc, #84] @ a5f30 <__cxa_atexit@plt+0x99ed0> │ │ │ │ - subs r3, r0, #1 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161f79c <__cxa_atexit@plt+0x161373c> │ │ │ │ + beq a9e88 <__cxa_atexit@plt+0x9de28> │ │ │ │ + ldr r2, [pc, #96] @ a9ebc <__cxa_atexit@plt+0x9de5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9e88 <__cxa_atexit@plt+0x9de28> │ │ │ │ + ldr r3, [pc, #68] @ a9ec0 <__cxa_atexit@plt+0x9de60> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ a9ec4 <__cxa_atexit@plt+0x9de64> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmneq lr, ip, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ a9f30 <__cxa_atexit@plt+0x9ded0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9f28 <__cxa_atexit@plt+0x9dec8> │ │ │ │ + ldr r2, [pc, #64] @ a9f34 <__cxa_atexit@plt+0x9ded4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9f28 <__cxa_atexit@plt+0x9dec8> │ │ │ │ + ldr r5, [pc, #32] @ a9f38 <__cxa_atexit@plt+0x9ded8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - @ instruction: 0x01805294 │ │ │ │ - orreq r5, r0, r4, ror #10 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ a9f8c <__cxa_atexit@plt+0x9df2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq a9f84 <__cxa_atexit@plt+0x9df24> │ │ │ │ + ldr r2, [pc, #32] @ a9f90 <__cxa_atexit@plt+0x9df30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ a9fb8 <__cxa_atexit@plt+0x9df58> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a5f78 <__cxa_atexit@plt+0x99f18> │ │ │ │ - ldr r2, [pc, #44] @ a5f84 <__cxa_atexit@plt+0x99f24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ + bcc a9ff4 <__cxa_atexit@plt+0x9df94> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aa000 <__cxa_atexit@plt+0x9dfa0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - subs r7, r8, #1 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ - sbc r1, r9, #0 │ │ │ │ - str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r5, [r0, r0] │ │ │ │ - cmneq pc, r4, lsl #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a5ff0 <__cxa_atexit@plt+0x99f90> │ │ │ │ - ldr r2, [pc, #80] @ a5ffc <__cxa_atexit@plt+0x99f9c> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #68] @ a6000 <__cxa_atexit@plt+0x99fa0> │ │ │ │ - tst r7, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r3} │ │ │ │ - beq a5fe8 <__cxa_atexit@plt+0x99f88> │ │ │ │ - ldr r3, [pc, #52] @ a6004 <__cxa_atexit@plt+0x99fa4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ a6008 <__cxa_atexit@plt+0x99fa8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r1, r0, r0, ror r4 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + cmneq lr, r4, lsr #5 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa0e8 <__cxa_atexit@plt+0x9e088> │ │ │ │ + str r3, [sp] │ │ │ │ + ldrd r2, [r5] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr ip, [r0, #16]! │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r8, [lr, #8]! │ │ │ │ + subs r1, r8, r2 │ │ │ │ + sbcs r1, r9, r3 │ │ │ │ + bcs aa090 <__cxa_atexit@plt+0x9e030> │ │ │ │ + str ip, [r0] │ │ │ │ + str sl, [r0, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + subs r2, r2, r0 │ │ │ │ + sbcs r2, r3, r1 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + bcc aa060 <__cxa_atexit@plt+0x9e000> │ │ │ │ + strd r8, [lr] │ │ │ │ + strd r0, [r5] │ │ │ │ + b aa098 <__cxa_atexit@plt+0x9e038> │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r3 │ │ │ │ + subs r3, ip, r0 │ │ │ │ + sbcs r3, sl, r1 │ │ │ │ + bcs aa0b0 <__cxa_atexit@plt+0x9e050> │ │ │ │ + vldr d8, [pc, #84] @ aa100 <__cxa_atexit@plt+0x9e0a0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + subs r3, r8, ip │ │ │ │ + sbcs r3, r9, sl │ │ │ │ + bcs aa0c8 <__cxa_atexit@plt+0x9e068> │ │ │ │ + vldr d8, [pc, #52] @ aa0f8 <__cxa_atexit@plt+0x9e098> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ aa10c <__cxa_atexit@plt+0x9e0ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [sp] │ │ │ │ + str ip, [r2] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 1565acc <__cxa_atexit@plt+0x1559a6c> │ │ │ │ + ldr r7, [pc, #24] @ aa108 <__cxa_atexit@plt+0x9e0a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq r5, r0, ip, ror r1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r5, r0, ip, lsr #10 │ │ │ │ - cmneq pc, r0, lsl #18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + ... │ │ │ │ + cmneq lr, ip, ror #13 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq lr, r8, lsr #3 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a6038 <__cxa_atexit@plt+0x99fd8> │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ aa130 <__cxa_atexit@plt+0x9e0d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a603c <__cxa_atexit@plt+0x99fdc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrdeq r5, [r0, ip] │ │ │ │ - cmneq pc, ip, asr #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a606c <__cxa_atexit@plt+0x9a00c> │ │ │ │ mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, r4, lsl #3 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ aa158 <__cxa_atexit@plt+0x9e0f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a6070 <__cxa_atexit@plt+0x9a010> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r5, r0, r8, lsr #9 │ │ │ │ - @ instruction: 0x016f3898 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + vstr d8, [r5, #20] │ │ │ │ + stm r5, {r0, r1, r3} │ │ │ │ + b 1565acc <__cxa_atexit@plt+0x1559a6c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + cmneq lr, ip, asr r1 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ aa17c <__cxa_atexit@plt+0x9e11c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #68] @ a60d0 <__cxa_atexit@plt+0x9a070> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ a60d4 <__cxa_atexit@plt+0x9a074> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - tst r7, #3 │ │ │ │ - beq a60c4 <__cxa_atexit@plt+0x9a064> │ │ │ │ - ldr r7, [pc, #40] @ a60d8 <__cxa_atexit@plt+0x9a078> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ a60dc <__cxa_atexit@plt+0x9a07c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - mov r9, r7 │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r5, r0, r4, ror r4 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - orreq r5, r0, r8, asr r4 │ │ │ │ - cmneq pc, ip, lsl r8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, r8, lsr r1 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a6104 <__cxa_atexit@plt+0x9a0a4> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ + ldr r3, [pc, #20] @ aa1a8 <__cxa_atexit@plt+0x9e148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + vstr d8, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 1565acc <__cxa_atexit@plt+0x1559a6c> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + cmneq lr, r0, lsl #2 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ aa1cc <__cxa_atexit@plt+0x9e16c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ + mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r0, ror #15 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + vldr d0, [r5, #-16] │ │ │ │ + vldr d1, [r5, #-8] │ │ │ │ + vsub.f64 d2, d8, d0 │ │ │ │ + vsub.f64 d0, d1, d0 │ │ │ │ + vdiv.f64 d8, d0, d2 │ │ │ │ + bx r0 │ │ │ │ + ldrdeq sp, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ a618c <__cxa_atexit@plt+0x9a12c> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq a616c <__cxa_atexit@plt+0x9a10c> │ │ │ │ - ldr r3, [pc, #84] @ a6190 <__cxa_atexit@plt+0x9a130> │ │ │ │ - mov sl, r8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aa2b8 <__cxa_atexit@plt+0x9e258> │ │ │ │ + ldr r7, [pc, #176] @ aa2c8 <__cxa_atexit@plt+0x9e268> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq a617c <__cxa_atexit@plt+0x9a11c> │ │ │ │ - ldr r7, [pc, #64] @ a6194 <__cxa_atexit@plt+0x9a134> │ │ │ │ + beq aa2a8 <__cxa_atexit@plt+0x9e248> │ │ │ │ + ldr r7, [pc, #152] @ aa2cc <__cxa_atexit@plt+0x9e26c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ a6198 <__cxa_atexit@plt+0x9a138> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + strd r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa29c <__cxa_atexit@plt+0x9e23c> │ │ │ │ + ldr lr, [pc, #120] @ aa2d0 <__cxa_atexit@plt+0x9e270> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r2, #24] │ │ │ │ + strd r8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa29c <__cxa_atexit@plt+0x9e23c> │ │ │ │ + ldr lr, [pc, #88] @ aa2d4 <__cxa_atexit@plt+0x9e274> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + strd r0, [r2] │ │ │ │ + strd r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + stm r3, {sl, ip} │ │ │ │ + mov r5, r2 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x018053b8 │ │ │ │ - cmneq pc, ip, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + ldr r7, [pc, #24] @ aa2d8 <__cxa_atexit@plt+0x9e278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + cmneq lr, r4, lsr #10 │ │ │ │ + strdeq sp, [lr, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ a61f8 <__cxa_atexit@plt+0x9a198> │ │ │ │ - mov r9, r7 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r2, [pc, #112] @ aa364 <__cxa_atexit@plt+0x9e304> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strd r0, [r5] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa358 <__cxa_atexit@plt+0x9e2f8> │ │ │ │ + ldr r2, [pc, #84] @ aa368 <__cxa_atexit@plt+0x9e308> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq a61ec <__cxa_atexit@plt+0x9a18c> │ │ │ │ - ldr r3, [pc, #40] @ a61fc <__cxa_atexit@plt+0x9a19c> │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ a6200 <__cxa_atexit@plt+0x9a1a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ + beq aa358 <__cxa_atexit@plt+0x9e2f8> │ │ │ │ + ldr lr, [pc, #52] @ aa36c <__cxa_atexit@plt+0x9e30c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrd r8, [r5] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r0, r1, sl} │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + strd r8, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - orreq r5, r0, r4, lsr r3 │ │ │ │ - cmneq pc, r4, ror #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a6234 <__cxa_atexit@plt+0x9a1d4> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a6238 <__cxa_atexit@plt+0x9a1d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r5, r0, ip, ror #5 │ │ │ │ - @ instruction: 0x016f369c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ a62ac <__cxa_atexit@plt+0x9a24c> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - mov r3, r8 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq a629c <__cxa_atexit@plt+0x9a23c> │ │ │ │ - ldr r7, [pc, #64] @ a62b0 <__cxa_atexit@plt+0x9a250> │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - ldr r7, [pc, #36] @ a62b4 <__cxa_atexit@plt+0x9a254> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r5, r0, ip, ror r2 │ │ │ │ - cmneq pc, r0, lsr #12 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + cmneq lr, r4, ror #8 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ a62f0 <__cxa_atexit@plt+0x9a290> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #80] @ aa3d8 <__cxa_atexit@plt+0x9e378> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #12] @ a62f4 <__cxa_atexit@plt+0x9a294> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r5, r0, r4, lsr #4 │ │ │ │ - cmneq pc, r0, ror #11 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq a632c <__cxa_atexit@plt+0x9a2cc> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne a633c <__cxa_atexit@plt+0x9a2dc> │ │ │ │ - ldr r3, [pc, #76] @ a6370 <__cxa_atexit@plt+0x9a310> │ │ │ │ - mov r2, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a6348 <__cxa_atexit@plt+0x9a2e8> │ │ │ │ - ldr r3, [pc, #56] @ a636c <__cxa_atexit@plt+0x9a30c> │ │ │ │ - mov r2, #2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a6348 <__cxa_atexit@plt+0x9a2e8> │ │ │ │ - ldr r3, [pc, #32] @ a6364 <__cxa_atexit@plt+0x9a304> │ │ │ │ - mov r2, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, r2] │ │ │ │ - ldr r1, [pc, #20] @ a6368 <__cxa_atexit@plt+0x9a308> │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - add r8, r1, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, ror #6 │ │ │ │ - cmneq pc, ip, lsl #10 │ │ │ │ - andeq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, r8, asr r5 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mvn r3, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - bne a63a4 <__cxa_atexit@plt+0x9a344> │ │ │ │ - ldr r3, [pc, #152] @ a642c <__cxa_atexit@plt+0x9a3cc> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r7, #1] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1540a48 <__cxa_atexit@plt+0x15349e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a640c <__cxa_atexit@plt+0x9a3ac> │ │ │ │ - ldr r7, [pc, #116] @ a6430 <__cxa_atexit@plt+0x9a3d0> │ │ │ │ - ldr lr, [pc, #116] @ a6434 <__cxa_atexit@plt+0x9a3d4> │ │ │ │ - ldr ip, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #104] @ a6438 <__cxa_atexit@plt+0x9a3d8> │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa3d0 <__cxa_atexit@plt+0x9e370> │ │ │ │ + ldr lr, [pc, #52] @ aa3dc <__cxa_atexit@plt+0x9e37c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r6, [pc, #20] @ a6428 <__cxa_atexit@plt+0x9a3c8> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #4]! │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0x000003b8 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - @ instruction: 0xfffff8ec │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - orreq r4, r0, r8, asr #29 │ │ │ │ - @ instruction: 0x016f3490 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrd r0, [r3, #-8] │ │ │ │ + ldrd r8, [r3, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + strd r8, [r5] │ │ │ │ + sub r8, r3, #4 │ │ │ │ + stm r8, {r0, r1, sl} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + strdeq sp, [lr, #-52]! @ 0xffffffcc │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne a64bc <__cxa_atexit@plt+0x9a45c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a64f0 <__cxa_atexit@plt+0x9a490> │ │ │ │ - ldr r7, [pc, #184] @ a6524 <__cxa_atexit@plt+0x9a4c4> │ │ │ │ - ldr lr, [pc, #184] @ a6528 <__cxa_atexit@plt+0x9a4c8> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #172] @ a652c <__cxa_atexit@plt+0x9a4cc> │ │ │ │ - mov r0, r6 │ │ │ │ + ldr lr, [pc, #44] @ aa420 <__cxa_atexit@plt+0x9e3c0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + add r2, r5, #8 │ │ │ │ + stm r2, {r0, r1, r8} │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a650c <__cxa_atexit@plt+0x9a4ac> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #64] @ a6520 <__cxa_atexit@plt+0x9a4c0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa45c <__cxa_atexit@plt+0x9e3fc> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aa468 <__cxa_atexit@plt+0x9e408> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ a651c <__cxa_atexit@plt+0x9a4bc> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r4, r0, r0, asr #27 │ │ │ │ - @ instruction: 0xfffff83c │ │ │ │ - @ instruction: 0xfffffa00 │ │ │ │ - orreq r4, r0, r8, lsl lr │ │ │ │ - @ instruction: 0x016f339c │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a6560 <__cxa_atexit@plt+0x9a500> │ │ │ │ - ldr r3, [pc, #84] @ a65a4 <__cxa_atexit@plt+0x9a544> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1540a48 <__cxa_atexit@plt+0x15349e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a6594 <__cxa_atexit@plt+0x9a534> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ a65a8 <__cxa_atexit@plt+0x9a548> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r1, r0, r8 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r3, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bcc aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + cmp sl, r9 │ │ │ │ + bcs aa4a4 <__cxa_atexit@plt+0x9e444> │ │ │ │ + vldr d8, [pc, #72] @ aa4e8 <__cxa_atexit@plt+0x9e488> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r4, r0, ip, lsl sp │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #1 │ │ │ │ - bne a662c <__cxa_atexit@plt+0x9a5cc> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a6660 <__cxa_atexit@plt+0x9a600> │ │ │ │ - ldr r7, [pc, #184] @ a6694 <__cxa_atexit@plt+0x9a634> │ │ │ │ - ldr lr, [pc, #184] @ a6698 <__cxa_atexit@plt+0x9a638> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r8, [pc, #172] @ a669c <__cxa_atexit@plt+0x9a63c> │ │ │ │ - mov r0, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a667c <__cxa_atexit@plt+0x9a61c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #64] @ a6690 <__cxa_atexit@plt+0x9a630> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmib r6, {r1, r2, r7} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + cmp sl, r3 │ │ │ │ + bls aa4b8 <__cxa_atexit@plt+0x9e458> │ │ │ │ + vldr d8, [pc, #60] @ aa4f0 <__cxa_atexit@plt+0x9e490> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ a668c <__cxa_atexit@plt+0x9a62c> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror #2 │ │ │ │ - orreq r4, r0, r0, asr ip │ │ │ │ - @ instruction: 0xfffff6cc │ │ │ │ - @ instruction: 0xfffff890 │ │ │ │ - orreq r4, r0, r8, lsr #25 │ │ │ │ - cmneq pc, ip, lsr #4 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - beq a66dc <__cxa_atexit@plt+0x9a67c> │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - cmp r0, #3 │ │ │ │ - bne a66e8 <__cxa_atexit@plt+0x9a688> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcs a6764 <__cxa_atexit@plt+0x9a704> │ │ │ │ - b a6788 <__cxa_atexit@plt+0x9a728> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r5, #4 │ │ │ │ - b a670c <__cxa_atexit@plt+0x9a6ac> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc a6788 <__cxa_atexit@plt+0x9a728> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - cmp r9, r1 │ │ │ │ - bge a6764 <__cxa_atexit@plt+0x9a704> │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc a6798 <__cxa_atexit@plt+0x9a738> │ │ │ │ - ldr r7, [pc, #156] @ a67bc <__cxa_atexit@plt+0x9a75c> │ │ │ │ - ldr lr, [pc, #156] @ a67c0 <__cxa_atexit@plt+0x9a760> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r9, [pc, #144] @ a67c4 <__cxa_atexit@plt+0x9a764> │ │ │ │ - mov r7, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str lr, [r7, #16]! │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r2, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r9, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - b a677c <__cxa_atexit@plt+0x9a71c> │ │ │ │ - ldr r0, [pc, #76] @ a67b8 <__cxa_atexit@plt+0x9a758> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str r0, [r6, #4] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r6, r3 │ │ │ │ + vmov s0, r9 │ │ │ │ + vcvt.f64.u32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.u32 d1, s2 │ │ │ │ + vmov s4, sl │ │ │ │ + vcvt.f64.u32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r6, [pc, #40] @ a67c8 <__cxa_atexit@plt+0x9a768> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - orreq r4, r0, r4, lsr fp │ │ │ │ - @ instruction: 0xfffff588 │ │ │ │ - @ instruction: 0xfffff74c │ │ │ │ - orreq r4, r0, r4, ror #22 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a6840 <__cxa_atexit@plt+0x9a7e0> │ │ │ │ - ldr r7, [pc, #100] @ a6858 <__cxa_atexit@plt+0x9a7f8> │ │ │ │ - ldr lr, [pc, #100] @ a685c <__cxa_atexit@plt+0x9a7fc> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa594 <__cxa_atexit@plt+0x9e534> │ │ │ │ + ldr r7, [pc, #140] @ aa5a4 <__cxa_atexit@plt+0x9e544> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r8, [pc, #88] @ a6860 <__cxa_atexit@plt+0x9a800> │ │ │ │ - mov r0, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str lr, [r0, #16]! │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r8, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #28] @ a6864 <__cxa_atexit@plt+0x9a804> │ │ │ │ - mov r2, #40 @ 0x28 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq aa584 <__cxa_atexit@plt+0x9e524> │ │ │ │ + ldr r2, [pc, #124] @ aa5a8 <__cxa_atexit@plt+0x9e548> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa578 <__cxa_atexit@plt+0x9e518> │ │ │ │ + ldr r2, [pc, #96] @ aa5ac <__cxa_atexit@plt+0x9e54c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa578 <__cxa_atexit@plt+0x9e518> │ │ │ │ + ldr r3, [pc, #68] @ aa5b0 <__cxa_atexit@plt+0x9e550> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xfffff4b4 │ │ │ │ - @ instruction: 0xfffff678 │ │ │ │ - @ instruction: 0x01804a90 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - qdsubeq r3, r4, pc @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-12] │ │ │ │ - ldrls r2, [pc, #44] @ a68b4 <__cxa_atexit@plt+0x9a854> │ │ │ │ - ldrls r3, [pc, #44] @ a68b8 <__cxa_atexit@plt+0x9a858> │ │ │ │ - ldrls r1, [r7, #8] │ │ │ │ - addls r2, pc, r2 │ │ │ │ - strls r2, [r5, #-16]! │ │ │ │ - ldrls r2, [pc, #32] @ a68bc <__cxa_atexit@plt+0x9a85c> │ │ │ │ - addls r3, pc, r3 │ │ │ │ - ldrls r2, [pc, r2] │ │ │ │ - stmibls r5, {r1, r2, r7} │ │ │ │ - ldrls r0, [pc, #20] @ a68c0 <__cxa_atexit@plt+0x9a860> │ │ │ │ - movls r7, r3 │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r8, ror #31 │ │ │ │ - @ instruction: 0x0180489c │ │ │ │ - ldrdeq r2, [pc, #-244] @ a67d4 <__cxa_atexit@plt+0x9a774> │ │ │ │ - cmneq pc, r8, ror #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r2, [pc, #88] @ a693c <__cxa_atexit@plt+0x9a8dc> │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r5, [r3, #4] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ aa5b4 <__cxa_atexit@plt+0x9e554> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmneq lr, r4, asr r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ aa620 <__cxa_atexit@plt+0x9e5c0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - str r8, [r3] │ │ │ │ - beq a6934 <__cxa_atexit@plt+0x9a8d4> │ │ │ │ - ldr r2, [pc, #56] @ a6940 <__cxa_atexit@plt+0x9a8e0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + beq aa618 <__cxa_atexit@plt+0x9e5b8> │ │ │ │ + ldr r2, [pc, #64] @ aa624 <__cxa_atexit@plt+0x9e5c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ - beq a6934 <__cxa_atexit@plt+0x9a8d4> │ │ │ │ - ldr r2, [pc, #36] @ a6944 <__cxa_atexit@plt+0x9a8e4> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r1, [r3] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa618 <__cxa_atexit@plt+0x9e5b8> │ │ │ │ + ldr r5, [pc, #32] @ aa628 <__cxa_atexit@plt+0x9e5c8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq pc, r4, ror #30 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ a6994 <__cxa_atexit@plt+0x9a934> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ aa67c <__cxa_atexit@plt+0x9e61c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a698c <__cxa_atexit@plt+0x9a92c> │ │ │ │ - ldr r3, [pc, #36] @ a6998 <__cxa_atexit@plt+0x9a938> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ + beq aa674 <__cxa_atexit@plt+0x9e614> │ │ │ │ + ldr r2, [pc, #32] @ aa680 <__cxa_atexit@plt+0x9e620> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - clzeq r2, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a69c8 <__cxa_atexit@plt+0x9a968> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq pc, r0, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a69f4 <__cxa_atexit@plt+0x9a994> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq pc, r4, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a6a1c <__cxa_atexit@plt+0x9a9bc> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ aa6a8 <__cxa_atexit@plt+0x9e648> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, ip, ror #28 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ a6aa4 <__cxa_atexit@plt+0x9aa44> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq a6a84 <__cxa_atexit@plt+0x9aa24> │ │ │ │ - ldr r3, [pc, #84] @ a6aa8 <__cxa_atexit@plt+0x9aa48> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq a6a94 <__cxa_atexit@plt+0x9aa34> │ │ │ │ - ldr r7, [pc, #64] @ a6aac <__cxa_atexit@plt+0x9aa4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ a6ab0 <__cxa_atexit@plt+0x9aa50> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aa6e4 <__cxa_atexit@plt+0x9e684> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aa6f0 <__cxa_atexit@plt+0x9e690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r0, r0, r0, lsl #27 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r1, r8 │ │ │ │ + sxtb r2, r8 │ │ │ │ + sxtb r3, r9 │ │ │ │ + cmp r3, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + blt aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + sxtb r1, sl │ │ │ │ + cmp r2, r1 │ │ │ │ + ble aa738 <__cxa_atexit@plt+0x9e6d8> │ │ │ │ + vldr d8, [pc, #68] @ aa778 <__cxa_atexit@plt+0x9e718> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - orreq r4, r0, r4, lsr #21 │ │ │ │ - ldrdeq r2, [pc, #-216] @ a69e4 <__cxa_atexit@plt+0x9a984> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #72] @ a6b10 <__cxa_atexit@plt+0x9aab0> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + cmp r3, r1 │ │ │ │ + bge aa74c <__cxa_atexit@plt+0x9e6ec> │ │ │ │ + vldr d8, [pc, #56] @ aa780 <__cxa_atexit@plt+0x9e720> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r2 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vmov s4, r1 │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aa824 <__cxa_atexit@plt+0x9e7c4> │ │ │ │ + ldr r7, [pc, #140] @ aa834 <__cxa_atexit@plt+0x9e7d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq aa814 <__cxa_atexit@plt+0x9e7b4> │ │ │ │ + ldr r2, [pc, #124] @ aa838 <__cxa_atexit@plt+0x9e7d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ + ldrb r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strb r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - beq a6b04 <__cxa_atexit@plt+0x9aaa4> │ │ │ │ - ldr r3, [pc, #40] @ a6b14 <__cxa_atexit@plt+0x9aab4> │ │ │ │ - mov sl, r7 │ │ │ │ + beq aa808 <__cxa_atexit@plt+0x9e7a8> │ │ │ │ + ldr r2, [pc, #96] @ aa83c <__cxa_atexit@plt+0x9e7dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strb r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa808 <__cxa_atexit@plt+0x9e7a8> │ │ │ │ + ldr r3, [pc, #68] @ aa840 <__cxa_atexit@plt+0x9e7e0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ a6b18 <__cxa_atexit@plt+0x9aab8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - orreq r4, r0, r0, lsr #20 │ │ │ │ - smceq 62160 @ 0xf2d0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ a6b4c <__cxa_atexit@plt+0x9aaec> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ a6b50 <__cxa_atexit@plt+0x9aaf0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r4, [r0, r8] │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a6bcc <__cxa_atexit@plt+0x9ab6c> │ │ │ │ - ldr r7, [pc, #80] @ a6be4 <__cxa_atexit@plt+0x9ab84> │ │ │ │ - ldr r2, [pc, #80] @ a6be8 <__cxa_atexit@plt+0x9ab88> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r7, [pc, #24] @ aa844 <__cxa_atexit@plt+0x9e7e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr r1, [pc, #52] @ a6bec <__cxa_atexit@plt+0x9ab8c> │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r7, #24]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ a6bf0 <__cxa_atexit@plt+0x9ab90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff3f4 │ │ │ │ - @ instruction: 0xfffffccc │ │ │ │ - orreq r4, r0, r0, lsl #12 │ │ │ │ - cmneq pc, r8, asr #26 │ │ │ │ - cmpeq r9, sp, lsr #7 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmneq lr, ip, asr #31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - b b400 │ │ │ │ - b b40c │ │ │ │ - b b418 │ │ │ │ - b b424 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi a6c70 <__cxa_atexit@plt+0x9ac10> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a6c68 <__cxa_atexit@plt+0x9ac08> │ │ │ │ - ldr r3, [pc, #44] @ a6c78 <__cxa_atexit@plt+0x9ac18> │ │ │ │ - ldr r2, [pc, #44] @ a6c7c <__cxa_atexit@plt+0x9ac1c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #92] @ aa8b4 <__cxa_atexit@plt+0x9e854> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ + ldrb r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + strb r8, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa8ac <__cxa_atexit@plt+0x9e84c> │ │ │ │ + ldr r2, [pc, #64] @ aa8b8 <__cxa_atexit@plt+0x9e858> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strb r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa8ac <__cxa_atexit@plt+0x9e84c> │ │ │ │ + ldr r5, [pc, #32] @ aa8bc <__cxa_atexit@plt+0x9e85c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r0, r4, ror #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, #70 @ 0x46 │ │ │ │ - bl b430 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq a6ccc <__cxa_atexit@plt+0x9ac6c> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a6ce0 <__cxa_atexit@plt+0x9ac80> │ │ │ │ - ldr r7, [pc, #84] @ a6d08 <__cxa_atexit@plt+0x9aca8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #48] @ a6d04 <__cxa_atexit@plt+0x9aca4> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #64] @ aa910 <__cxa_atexit@plt+0x9e8b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strb r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aa908 <__cxa_atexit@plt+0x9e8a8> │ │ │ │ + ldr r2, [pc, #32] @ aa914 <__cxa_atexit@plt+0x9e8b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a6d00 <__cxa_atexit@plt+0x9aca0> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, r4, lsl #25 │ │ │ │ - orreq r4, r0, r0, lsr #9 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ aa93c <__cxa_atexit@plt+0x9e8dc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb r9, [r5, #8]! │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc a6d44 <__cxa_atexit@plt+0x9ace4> │ │ │ │ - ldr r2, [pc, #40] @ a6d5c <__cxa_atexit@plt+0x9acfc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc aa978 <__cxa_atexit@plt+0x9e918> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aa984 <__cxa_atexit@plt+0x9e924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a6d60 <__cxa_atexit@plt+0x9ad00> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r4, r0, r0, lsr #8 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r0, r0, ip, ror #21 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a6da8 <__cxa_atexit@plt+0x9ad48> │ │ │ │ - ldr r7, [pc, #52] @ a6dbc <__cxa_atexit@plt+0x9ad5c> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r1, r8 │ │ │ │ + sxth r2, r8 │ │ │ │ + sxth r3, r9 │ │ │ │ + cmp r3, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + blt aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + sxth r1, sl │ │ │ │ + cmp r2, r1 │ │ │ │ + ble aa9c8 <__cxa_atexit@plt+0x9e968> │ │ │ │ + vldr d8, [pc, #68] @ aaa08 <__cxa_atexit@plt+0x9e9a8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, r1 │ │ │ │ + bge aa9dc <__cxa_atexit@plt+0x9e97c> │ │ │ │ + vldr d8, [pc, #56] @ aaa10 <__cxa_atexit@plt+0x9e9b0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r2 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vmov s4, r1 │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aaab4 <__cxa_atexit@plt+0x9ea54> │ │ │ │ + ldr r7, [pc, #140] @ aaac4 <__cxa_atexit@plt+0x9ea64> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq a6d9c <__cxa_atexit@plt+0x9ad3c> │ │ │ │ - mov r7, r8 │ │ │ │ - b a6dcc <__cxa_atexit@plt+0x9ad6c> │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq aaaa4 <__cxa_atexit@plt+0x9ea44> │ │ │ │ + ldr r2, [pc, #124] @ aaac8 <__cxa_atexit@plt+0x9ea68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + strh r8, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aaa98 <__cxa_atexit@plt+0x9ea38> │ │ │ │ + ldr r2, [pc, #96] @ aaacc <__cxa_atexit@plt+0x9ea6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + strh r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aaa98 <__cxa_atexit@plt+0x9ea38> │ │ │ │ + ldr r3, [pc, #68] @ aaad0 <__cxa_atexit@plt+0x9ea70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a6dc0 <__cxa_atexit@plt+0x9ad60> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ aaad4 <__cxa_atexit@plt+0x9ea74> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - strheq r2, [pc, #-188] @ a6d0c <__cxa_atexit@plt+0x9acac> │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + andeq r0, r0, r0, asr #2 │ │ │ │ + andeq r0, r0, r8, asr #2 │ │ │ │ + cmneq lr, r4, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ a6e38 <__cxa_atexit@plt+0x9add8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq a6e30 <__cxa_atexit@plt+0x9add0> │ │ │ │ - ldr r3, [pc, #72] @ a6e3c <__cxa_atexit@plt+0x9addc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r3, [pc, #92] @ aab44 <__cxa_atexit@plt+0x9eae4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ + strh r8, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq a6e30 <__cxa_atexit@plt+0x9add0> │ │ │ │ - ldr r3, [pc, #44] @ a6e40 <__cxa_atexit@plt+0x9ade0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + beq aab3c <__cxa_atexit@plt+0x9eadc> │ │ │ │ + ldr r2, [pc, #64] @ aab48 <__cxa_atexit@plt+0x9eae8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq a6e30 <__cxa_atexit@plt+0x9add0> │ │ │ │ - b a6ee0 <__cxa_atexit@plt+0x9ae80> │ │ │ │ + beq aab3c <__cxa_atexit@plt+0x9eadc> │ │ │ │ + ldr r5, [pc, #32] @ aab4c <__cxa_atexit@plt+0x9eaec> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ a6e98 <__cxa_atexit@plt+0x9ae38> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #64] @ aaba0 <__cxa_atexit@plt+0x9eb40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + strh r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ + beq aab98 <__cxa_atexit@plt+0x9eb38> │ │ │ │ + ldr r2, [pc, #32] @ aaba4 <__cxa_atexit@plt+0x9eb44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq a6e90 <__cxa_atexit@plt+0x9ae30> │ │ │ │ - ldr r3, [pc, #40] @ a6e9c <__cxa_atexit@plt+0x9ae3c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq a6e90 <__cxa_atexit@plt+0x9ae30> │ │ │ │ - b a6ee0 <__cxa_atexit@plt+0x9ae80> │ │ │ │ + mov r5, r3 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ a6ed4 <__cxa_atexit@plt+0x9ae74> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + ldr r3, [pc, #20] @ aabcc <__cxa_atexit@plt+0x9eb6c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r9, [r5, #8]! │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r8, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq a6ecc <__cxa_atexit@plt+0x9ae6c> │ │ │ │ - b a6ee0 <__cxa_atexit@plt+0x9ae80> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #260] @ a6ff0 <__cxa_atexit@plt+0x9af90> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r3, #16]! │ │ │ │ - mov r0, r4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - beq a6fe4 <__cxa_atexit@plt+0x9af84> │ │ │ │ - ldr r2, [r0, #812] @ 0x32c │ │ │ │ - ldr r1, [r0, #820] @ 0x334 │ │ │ │ - ldr r4, [pc, #220] @ a6ff4 <__cxa_atexit@plt+0x9af94> │ │ │ │ - add r6, r6, #4 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5, #16] │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ - ldr r5, [r5, #12] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [r4, #12] │ │ │ │ - str r6, [r1, #4] │ │ │ │ - ldr r4, [r1] │ │ │ │ - ldr r3, [r2, #72] @ 0x48 │ │ │ │ - ldr r1, [r2, #76] @ 0x4c │ │ │ │ - sub r6, r6, r4 │ │ │ │ - subs r4, r3, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r4, [r2, #72] @ 0x48 │ │ │ │ - str r1, [r2, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r4, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r6, r0 │ │ │ │ - mov r0, r8 │ │ │ │ - mov r1, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, sl │ │ │ │ - str r7, [sp] │ │ │ │ - bl a6c10 <__cxa_atexit@plt+0x9abb0> │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r6 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r6, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r6, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r4, [r0, #828] @ 0x33c │ │ │ │ - ldr r4, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r4, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r6, #72] @ 0x48 │ │ │ │ - sub r4, r1, r4 │ │ │ │ - adds r4, r8, r4 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ - str r3, [r6, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r1, [r7] │ │ │ │ - mov r4, r0 │ │ │ │ - bx r1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, ip, asr #3 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r0, r4 │ │ │ │ - ldr r4, [pc, #216] @ a70e4 <__cxa_atexit@plt+0x9b084> │ │ │ │ - ldr r3, [r0, #812] @ 0x32c │ │ │ │ - ldr r8, [r5, #16]! │ │ │ │ - add r4, pc, r4 │ │ │ │ - str r4, [r5] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldmdb r5, {r4, r9} │ │ │ │ - str r5, [r2, #12] │ │ │ │ - ldr r5, [r0, #820] @ 0x334 │ │ │ │ - add r6, r6, #4 │ │ │ │ - str r6, [r5, #4] │ │ │ │ - ldr r5, [r5] │ │ │ │ - ldr r2, [r3, #72] @ 0x48 │ │ │ │ - ldr r1, [r3, #76] @ 0x4c │ │ │ │ - sub r6, r6, r5 │ │ │ │ - subs r2, r2, r6 │ │ │ │ - sbc r1, r1, #0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ - str r1, [r3, #76] @ 0x4c │ │ │ │ - mov r1, #0 │ │ │ │ - mov r6, #0 │ │ │ │ - bl 15f8560 <__cxa_atexit@plt+0x15ec500> │ │ │ │ - mov r5, r0 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r4 │ │ │ │ - mov r2, r9 │ │ │ │ - mov r3, r8 │ │ │ │ - str sl, [sp] │ │ │ │ - bl a6c10 <__cxa_atexit@plt+0x9abb0> │ │ │ │ - mov r7, r0 │ │ │ │ - mov r0, r5 │ │ │ │ - bl 15f8638 <__cxa_atexit@plt+0x15ec5d8> │ │ │ │ - ldr r4, [r0, #812] @ 0x32c │ │ │ │ - ldr r3, [r0, #820] @ 0x334 │ │ │ │ - ldr r2, [r4, #12] │ │ │ │ - add fp, r2, #100 @ 0x64 │ │ │ │ - ldr r5, [r2, #12] │ │ │ │ - str r6, [r0, #828] @ 0x33c │ │ │ │ - ldr r6, [r3] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - ldr r3, [r3, #28] │ │ │ │ - add r3, r6, r3, lsl #12 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - str r3, [r0, #804] @ 0x324 │ │ │ │ - ldrd r8, [r4, #72] @ 0x48 │ │ │ │ - sub r6, r1, r6 │ │ │ │ - adds r6, r8, r6 │ │ │ │ - adc r3, r9, #0 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ - str r3, [r4, #76] @ 0x4c │ │ │ │ - ldr r2, [r5] │ │ │ │ - sub r6, r1, #4 │ │ │ │ - mov r4, r0 │ │ │ │ - bx r2 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a711c <__cxa_atexit@plt+0x9b0bc> │ │ │ │ - ldr r2, [pc, #28] @ a7128 <__cxa_atexit@plt+0x9b0c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc aac08 <__cxa_atexit@plt+0x9eba8> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aac14 <__cxa_atexit@plt+0x9ebb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - @ instruction: 0x018043bc │ │ │ │ - cmneq pc, r4, asr #16 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7170 <__cxa_atexit@plt+0x9b110> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #36] @ a7178 <__cxa_atexit@plt+0x9b118> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #32] @ a717c <__cxa_atexit@plt+0x9b11c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - add sl, r1, #1 │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 10e31a8 <__cxa_atexit@plt+0x10d7148> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r3, r0, r8, ror #31 │ │ │ │ - orreq r4, r0, r4, lsr #32 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r0, r0, ip, asr r8 │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a71bc <__cxa_atexit@plt+0x9b15c> │ │ │ │ - ldr r2, [pc, #44] @ a71d4 <__cxa_atexit@plt+0x9b174> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r3, r8 │ │ │ │ mov r8, r3 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #20] @ a71d8 <__cxa_atexit@plt+0x9b178> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + blt aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + cmp sl, r9 │ │ │ │ + bge aac4c <__cxa_atexit@plt+0x9ebec> │ │ │ │ + vldr d8, [pc, #72] @ aac90 <__cxa_atexit@plt+0x9ec30> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - strheq r2, [pc, #-120] @ a7168 <__cxa_atexit@plt+0x9b108> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + cmp sl, r3 │ │ │ │ + ble aac60 <__cxa_atexit@plt+0x9ec00> │ │ │ │ + vldr d8, [pc, #60] @ aac98 <__cxa_atexit@plt+0x9ec38> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vmov s0, r9 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vmov s4, sl │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi a7214 <__cxa_atexit@plt+0x9b1b4> │ │ │ │ - ldr r8, [pc, #36] @ a721c <__cxa_atexit@plt+0x9b1bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ a7220 <__cxa_atexit@plt+0x9b1c0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi aad3c <__cxa_atexit@plt+0x9ecdc> │ │ │ │ + ldr r7, [pc, #140] @ aad4c <__cxa_atexit@plt+0x9ecec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq aad2c <__cxa_atexit@plt+0x9eccc> │ │ │ │ + ldr r2, [pc, #124] @ aad50 <__cxa_atexit@plt+0x9ecf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aad20 <__cxa_atexit@plt+0x9ecc0> │ │ │ │ + ldr r2, [pc, #96] @ aad54 <__cxa_atexit@plt+0x9ecf4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aad20 <__cxa_atexit@plt+0x9ecc0> │ │ │ │ + ldr r3, [pc, #68] @ aad58 <__cxa_atexit@plt+0x9ecf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r9, [r9, #-211] @ 0xffffff2d │ │ │ │ - orreq r3, r0, r8, lsr pc │ │ │ │ - cmneq pc, r4, ror #14 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi a72ac <__cxa_atexit@plt+0x9b24c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc a72b8 <__cxa_atexit@plt+0x9b258> │ │ │ │ - add ip, r7, #3 │ │ │ │ - ldr r2, [r7, #19] │ │ │ │ - ldm ip, {r0, r1, sl, ip} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - ldr r8, [pc, #92] @ a72c8 <__cxa_atexit@plt+0x9b268> │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #88] @ a72cc <__cxa_atexit@plt+0x9b26c> │ │ │ │ - stmdb r5, {r0, r1, sl} │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r5, #-16] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - ldr r1, [pc, #68] @ a72d0 <__cxa_atexit@plt+0x9b270> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - sub r9, r6, #11 │ │ │ │ - mov r5, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - mov r7, ip │ │ │ │ - add r0, r2, #8 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 1624d94 <__cxa_atexit@plt+0x1618d34> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ aad5c <__cxa_atexit@plt+0x9ecfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, r8, lsr #31 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - orreq r3, r0, ip, asr #31 │ │ │ │ - strheq r2, [pc, #-104] @ a7274 <__cxa_atexit@plt+0x9b214> │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a7300 <__cxa_atexit@plt+0x9b2a0> │ │ │ │ - tst r7, #3 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + cmneq lr, r4, asr #21 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ aadc8 <__cxa_atexit@plt+0x9ed68> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a72f8 <__cxa_atexit@plt+0x9b298> │ │ │ │ - b a7310 <__cxa_atexit@plt+0x9b2b0> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq aadc0 <__cxa_atexit@plt+0x9ed60> │ │ │ │ + ldr r2, [pc, #64] @ aadcc <__cxa_atexit@plt+0x9ed6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aadc0 <__cxa_atexit@plt+0x9ed60> │ │ │ │ + ldr r5, [pc, #32] @ aadd0 <__cxa_atexit@plt+0x9ed70> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, r8, lsl #13 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq a735c <__cxa_atexit@plt+0x9b2fc> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r7, [r1, #8]! │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r2, [r1, #4] │ │ │ │ - bcc a73dc <__cxa_atexit@plt+0x9b37c> │ │ │ │ - ldr r7, [pc, #208] @ a7414 <__cxa_atexit@plt+0x9b3b4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #168] @ a7410 <__cxa_atexit@plt+0x9b3b0> │ │ │ │ - ldr r7, [r3, #12]! │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ aae24 <__cxa_atexit@plt+0x9edc4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ str r2, [r5] │ │ │ │ - beq a73c8 <__cxa_atexit@plt+0x9b368> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #8 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc a73fc <__cxa_atexit@plt+0x9b39c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r1, [r1] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq a73d0 <__cxa_atexit@plt+0x9b370> │ │ │ │ - ldr r0, [pc, #120] @ a7418 <__cxa_atexit@plt+0x9b3b8> │ │ │ │ - ldr r7, [pc, #120] @ a741c <__cxa_atexit@plt+0x9b3bc> │ │ │ │ - sub r8, r2, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aae1c <__cxa_atexit@plt+0x9edbc> │ │ │ │ + ldr r2, [pc, #32] @ aae28 <__cxa_atexit@plt+0x9edc8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r6, [pc, #40] @ a740c <__cxa_atexit@plt+0x9b3ac> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r1] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - @ instruction: 0x01803e90 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x01803eb8 │ │ │ │ - cmneq pc, ip, ror #10 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7484 <__cxa_atexit@plt+0x9b424> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r2, [r2] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq a7474 <__cxa_atexit@plt+0x9b414> │ │ │ │ - ldr r7, [pc, #56] @ a7490 <__cxa_atexit@plt+0x9b430> │ │ │ │ - ldr r1, [pc, #56] @ a7494 <__cxa_atexit@plt+0x9b434> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - stmib r3, {r1, r2} │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r3, r0, r0, lsl #28 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ aae50 <__cxa_atexit@plt+0x9edf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a74cc <__cxa_atexit@plt+0x9b46c> │ │ │ │ - ldr r2, [pc, #28] @ a74d8 <__cxa_atexit@plt+0x9b478> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc aae8c <__cxa_atexit@plt+0x9ee2c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aae98 <__cxa_atexit@plt+0x9ee38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r3, r0, r8, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc a7518 <__cxa_atexit@plt+0x9b4b8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #36] @ a7530 <__cxa_atexit@plt+0x9b4d0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrdeq r0, [r0, r8] │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + cmneq lr, r8, asr r9 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aaf80 <__cxa_atexit@plt+0x9ef20> │ │ │ │ + str r3, [sp] │ │ │ │ + ldrd r2, [r5] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr sl, [r5, #20] │ │ │ │ + mov r0, r5 │ │ │ │ + ldr ip, [r0, #16]! │ │ │ │ + mov lr, r5 │ │ │ │ + ldr r8, [lr, #8]! │ │ │ │ + subs r1, r8, r2 │ │ │ │ + sbcs r1, r9, r3 │ │ │ │ + bge aaf28 <__cxa_atexit@plt+0x9eec8> │ │ │ │ + str ip, [r0] │ │ │ │ + str sl, [r0, #4] │ │ │ │ + mov r1, r9 │ │ │ │ + mov r0, r8 │ │ │ │ + mov r9, r3 │ │ │ │ + mov r8, r2 │ │ │ │ + subs r2, r2, r0 │ │ │ │ + sbcs r2, r3, r1 │ │ │ │ + mov r2, r0 │ │ │ │ + mov r3, r1 │ │ │ │ + blt aaef8 <__cxa_atexit@plt+0x9ee98> │ │ │ │ + strd r8, [lr] │ │ │ │ + strd r0, [r5] │ │ │ │ + b aaf30 <__cxa_atexit@plt+0x9eed0> │ │ │ │ + mov r0, r2 │ │ │ │ + mov r1, r3 │ │ │ │ + subs r3, ip, r0 │ │ │ │ + sbcs r3, sl, r1 │ │ │ │ + bge aaf48 <__cxa_atexit@plt+0x9eee8> │ │ │ │ + vldr d8, [pc, #84] @ aaf98 <__cxa_atexit@plt+0x9ef38> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ a7534 <__cxa_atexit@plt+0x9b4d4> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + subs r3, r8, ip │ │ │ │ + sbcs r3, r9, sl │ │ │ │ + bge aaf60 <__cxa_atexit@plt+0x9ef00> │ │ │ │ + vldr d8, [pc, #52] @ aaf90 <__cxa_atexit@plt+0x9ef30> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #60] @ aafa4 <__cxa_atexit@plt+0x9ef44> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - orreq r3, r0, r8, asr #25 │ │ │ │ - @ instruction: 0xffffffb8 │ │ │ │ - cmneq pc, ip, asr r4 @ │ │ │ │ - andeq r0, r3, sp │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a758c <__cxa_atexit@plt+0x9b52c> │ │ │ │ - ldr lr, [pc, #56] @ a7594 <__cxa_atexit@plt+0x9b534> │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + ldr r2, [sp] │ │ │ │ + str ip, [r2] │ │ │ │ + str sl, [r2, #4] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 15657ac <__cxa_atexit@plt+0x155974c> │ │ │ │ + ldr r7, [pc, #24] @ aafa0 <__cxa_atexit@plt+0x9ef40> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r0, lsl #8 │ │ │ │ - andeq r0, r0, r7, lsl #8 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a75fc <__cxa_atexit@plt+0x9b59c> │ │ │ │ - ldr lr, [pc, #72] @ a7608 <__cxa_atexit@plt+0x9b5a8> │ │ │ │ - ldr r8, [pc, #72] @ a760c <__cxa_atexit@plt+0x9b5ac> │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r5] │ │ │ │ - sub r8, r6, #23 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #8 │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ - stm lr, {r0, r1, r2, sl} │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc5c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + ... │ │ │ │ + @ instruction: 0x016ec894 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq pc, r8, lsl #7 │ │ │ │ - andeq r0, r0, r7, asr #11 │ │ │ │ + cmneq lr, ip, asr r8 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a763c <__cxa_atexit@plt+0x9b5dc> │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r3, [pc, #12] @ aafc8 <__cxa_atexit@plt+0x9ef68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq a7634 <__cxa_atexit@plt+0x9b5d4> │ │ │ │ - b a764c <__cxa_atexit@plt+0x9b5ec> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, r8, lsr r8 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ aaff0 <__cxa_atexit@plt+0x9ef90> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + vstr d8, [r5, #20] │ │ │ │ + stm r5, {r0, r1, r3} │ │ │ │ + b 15657ac <__cxa_atexit@plt+0x155974c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + cmneq lr, r0, lsl r8 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ ab014 <__cxa_atexit@plt+0x9efb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, ip, ror #15 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ab040 <__cxa_atexit@plt+0x9efe0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + vstr d8, [r5, #4] │ │ │ │ + stmda r5, {r1, r3} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b 15657ac <__cxa_atexit@plt+0x155974c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, r8, asr r3 @ │ │ │ │ - andeq r0, r0, r7, asr #11 │ │ │ │ + cmneq lr, r8, ror #4 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a7664 <__cxa_atexit@plt+0x9b604> │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #196] @ a7730 <__cxa_atexit@plt+0x9b6d0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ + ldr r3, [pc, #12] @ ab064 <__cxa_atexit@plt+0x9f004> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r9, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq a76c4 <__cxa_atexit@plt+0x9b664> │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne a76d0 <__cxa_atexit@plt+0x9b670> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #160] @ a7738 <__cxa_atexit@plt+0x9b6d8> │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - add r3, r3, #5 │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r8, r7 │ │ │ │ + b 11b4068 <__cxa_atexit@plt+0x11a8008> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ + vldr d0, [r5, #-16] │ │ │ │ + vldr d1, [r5, #-8] │ │ │ │ + vsub.f64 d2, d8, d0 │ │ │ │ + vsub.f64 d0, d1, d0 │ │ │ │ + vdiv.f64 d8, d0, d2 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r2, r5, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a7710 <__cxa_atexit@plt+0x9b6b0> │ │ │ │ - ldr r7, [pc, #76] @ a773c <__cxa_atexit@plt+0x9b6dc> │ │ │ │ - mov r5, r2 │ │ │ │ + cmneq lr, r4, lsl #15 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab150 <__cxa_atexit@plt+0x9f0f0> │ │ │ │ + ldr r7, [pc, #176] @ ab160 <__cxa_atexit@plt+0x9f100> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #28] @ a7734 <__cxa_atexit@plt+0x9b6d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq ab140 <__cxa_atexit@plt+0x9f0e0> │ │ │ │ + ldr r7, [pc, #152] @ ab164 <__cxa_atexit@plt+0x9f104> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, r0, ror #4 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - @ instruction: 0xfffffa40 │ │ │ │ - cmneq pc, r8, asr r2 @ │ │ │ │ - andeq r0, r0, r7, asr #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ - bne a7798 <__cxa_atexit@plt+0x9b738> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - ldr lr, [pc, #144] @ a77fc <__cxa_atexit@plt+0x9b79c> │ │ │ │ - ldr r1, [r3, #1] │ │ │ │ - add r3, r3, #5 │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - ldm r3, {r0, r2, r3} │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + strd r0, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab134 <__cxa_atexit@plt+0x9f0d4> │ │ │ │ + ldr lr, [pc, #120] @ ab168 <__cxa_atexit@plt+0x9f108> │ │ │ │ add lr, pc, lr │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str lr, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #16] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - add r2, r5, #32 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc a77d8 <__cxa_atexit@plt+0x9b778> │ │ │ │ - ldr r7, [pc, #72] @ a7800 <__cxa_atexit@plt+0x9b7a0> │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + mov r2, r5 │ │ │ │ + str lr, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r2, #24] │ │ │ │ + strd r8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab134 <__cxa_atexit@plt+0x9f0d4> │ │ │ │ + ldr lr, [pc, #88] @ ab16c <__cxa_atexit@plt+0x9f10c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr ip, [r7, #7] │ │ │ │ + strd r0, [r2] │ │ │ │ + strd r8, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-4] │ │ │ │ + stm r3, {sl, ip} │ │ │ │ mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r9 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - mov r8, r6 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #24] @ a77f8 <__cxa_atexit@plt+0x9b798> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016f2198 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - @ instruction: 0xfffff978 │ │ │ │ - @ instruction: 0x016f2190 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r9, r8 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a78a0 <__cxa_atexit@plt+0x9b840> │ │ │ │ - ldr r1, [pc, #136] @ a78b8 <__cxa_atexit@plt+0x9b858> │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - ldr r2, [r2, #6] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r7, r9} │ │ │ │ - tst r2, #3 │ │ │ │ - beq a7890 <__cxa_atexit@plt+0x9b830> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - sub r3, r5, #32 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a78b0 <__cxa_atexit@plt+0x9b850> │ │ │ │ - ldr lr, [pc, #96] @ a78bc <__cxa_atexit@plt+0x9b85c> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ - str lr, [r5, #-32] @ 0xffffffe0 │ │ │ │ - str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r9 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ab170 <__cxa_atexit@plt+0x9f110> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - @ instruction: 0xfffffd34 │ │ │ │ - ldrdeq r2, [pc, #-8] @ a78c0 <__cxa_atexit@plt+0x9b860> │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #3 │ │ │ │ + cmneq lr, ip, asr #13 │ │ │ │ + cmneq lr, r0, lsr #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r2, [pc, #112] @ ab1fc <__cxa_atexit@plt+0x9f19c> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r8, [r3, #3] │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a791c <__cxa_atexit@plt+0x9b8bc> │ │ │ │ - ldr lr, [pc, #64] @ a792c <__cxa_atexit@plt+0x9b8cc> │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - ldr r1, [r7, #1] │ │ │ │ - add r7, r7, #5 │ │ │ │ + strd r0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab1f0 <__cxa_atexit@plt+0x9f190> │ │ │ │ + ldr r2, [pc, #84] @ ab200 <__cxa_atexit@plt+0x9f1a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + strd r0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab1f0 <__cxa_atexit@plt+0x9f190> │ │ │ │ + ldr lr, [pc, #52] @ ab204 <__cxa_atexit@plt+0x9f1a4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str lr, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldrd r8, [r5] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + stmda r5, {r0, r1, sl} │ │ │ │ + stmib r5, {r2, lr} │ │ │ │ + strd r8, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov lr, fp │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + cmneq lr, ip, lsl #12 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [pc, #80] @ ab270 <__cxa_atexit@plt+0x9f210> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ab268 <__cxa_atexit@plt+0x9f208> │ │ │ │ + ldr lr, [pc, #52] @ ab274 <__cxa_atexit@plt+0x9f214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrd r0, [r3, #-8] │ │ │ │ + ldrd r8, [r3, #4] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + strd r8, [r5] │ │ │ │ + sub r8, r3, #4 │ │ │ │ + stm r8, {r0, r1, sl} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x016ec59c │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr lr, [pc, #44] @ ab2b8 <__cxa_atexit@plt+0x9f258> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldrd r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r9, [r5, #20] │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + stm r5, {r2, r9} │ │ │ │ + add r2, r5, #8 │ │ │ │ + stm r2, {r0, r1, r8} │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - mov fp, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7a04 <__cxa_atexit@plt+0x9b9a4> │ │ │ │ - ldr r2, [pc, #196] @ a7a24 <__cxa_atexit@plt+0x9b9c4> │ │ │ │ - sub ip, r6, #25 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [pc, #184] @ a7a28 <__cxa_atexit@plt+0x9b9c8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #180] @ a7a2c <__cxa_atexit@plt+0x9b9cc> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str lr, [sp] │ │ │ │ - add r8, r0, #2 │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - ldr r7, [pc, #152] @ a7a30 <__cxa_atexit@plt+0x9b9d0> │ │ │ │ - sub lr, r6, #55 @ 0x37 │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #124] @ a7a34 <__cxa_atexit@plt+0x9b9d4> │ │ │ │ - str sl, [r3, #68] @ 0x44 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #60] @ 0x3c │ │ │ │ - str ip, [r3, #64] @ 0x40 │ │ │ │ - ldr r7, [pc, #104] @ a7a38 <__cxa_atexit@plt+0x9b9d8> │ │ │ │ - add lr, r3, #16 │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub sl, r6, #6 │ │ │ │ + bcc ab2f4 <__cxa_atexit@plt+0x9f294> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ab300 <__cxa_atexit@plt+0x9f2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - stm lr, {r2, r8, fp} │ │ │ │ - str r7, [r3, #12] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ - ldr r7, [pc, #48] @ a7a3c <__cxa_atexit@plt+0x9b9dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, fp │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff87c │ │ │ │ - orreq r3, r0, r0, lsl r8 │ │ │ │ - orreq r3, r0, r8, asr fp │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - orreq r3, r0, ip, lsr sl │ │ │ │ - @ instruction: 0x016f1f9c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r0, r0, r0, ror r1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7a90 <__cxa_atexit@plt+0x9ba30> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq a7a88 <__cxa_atexit@plt+0x9ba28> │ │ │ │ - ldr r3, [pc, #40] @ a7a98 <__cxa_atexit@plt+0x9ba38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #32] @ a7a9c <__cxa_atexit@plt+0x9ba3c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab360 <__cxa_atexit@plt+0x9f300> │ │ │ │ + ldr r7, [pc, #76] @ ab374 <__cxa_atexit@plt+0x9f314> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ab354 <__cxa_atexit@plt+0x9f2f4> │ │ │ │ + ldr r7, [pc, #60] @ ab378 <__cxa_atexit@plt+0x9f318> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ ab37c <__cxa_atexit@plt+0x9f31c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x018036bc │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmneq lr, r4, asr #9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ a7ab8 <__cxa_atexit@plt+0x9ba58> │ │ │ │ + ldr r3, [pc, #20] @ ab3a4 <__cxa_atexit@plt+0x9f344> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1619644 <__cxa_atexit@plt+0x160d5e4> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ a7ae4 <__cxa_atexit@plt+0x9ba84> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ a7ae8 <__cxa_atexit@plt+0x9ba88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r3, [r0, ip] │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7b24 <__cxa_atexit@plt+0x9bac4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a7b30 <__cxa_atexit@plt+0x9bad0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + bcc ab3e0 <__cxa_atexit@plt+0x9f380> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ab3ec <__cxa_atexit@plt+0x9f38c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - orreq r3, r0, r4, asr r7 │ │ │ │ - cmneq pc, r0, lsl #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7b74 <__cxa_atexit@plt+0x9bb14> │ │ │ │ - ldr r0, [pc, #36] @ a7b7c <__cxa_atexit@plt+0x9bb1c> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + orreq r0, r0, r4, lsl #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab44c <__cxa_atexit@plt+0x9f3ec> │ │ │ │ + ldr r7, [pc, #80] @ ab464 <__cxa_atexit@plt+0x9f404> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ab440 <__cxa_atexit@plt+0x9f3e0> │ │ │ │ + ldr r7, [pc, #64] @ ab468 <__cxa_atexit@plt+0x9f408> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r8, lsr lr @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ - cmneq pc, r8, lsl #28 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7bec <__cxa_atexit@plt+0x9bb8c> │ │ │ │ - ldr r0, [pc, #36] @ a7bf4 <__cxa_atexit@plt+0x9bb94> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ + ldr r7, [pc, #24] @ ab46c <__cxa_atexit@plt+0x9f40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + ldrdeq ip, [lr, #-56]! @ 0xffffffc8 │ │ │ │ + cmneq lr, r0, lsr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab4f0 <__cxa_atexit@plt+0x9f490> │ │ │ │ + ldr r3, [pc, #108] @ ab500 <__cxa_atexit@plt+0x9f4a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ + tst r8, #3 │ │ │ │ + beq ab4e0 <__cxa_atexit@plt+0x9f480> │ │ │ │ + ldr lr, [pc, #88] @ ab504 <__cxa_atexit@plt+0x9f4a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ + mov r2, #0 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mvn r2, #0 │ │ │ │ + mov r7, #-2147483648 @ 0x80000000 │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add r2, r5, #16 │ │ │ │ + stm r2, {r0, r1, lr} │ │ │ │ + mov r7, r8 │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ ab508 <__cxa_atexit@plt+0x9f4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r0, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq lr, ip, asr #6 │ │ │ │ + cmneq lr, r8, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1615afc <__cxa_atexit@plt+0x1609a9c> │ │ │ │ - cmneq pc, ip, lsr #27 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - ldrhi r0, [r4, #-8] │ │ │ │ - ldrls r2, [pc, #36] @ a7c6c <__cxa_atexit@plt+0x9bc0c> │ │ │ │ - ldrls r3, [pc, #36] @ a7c70 <__cxa_atexit@plt+0x9bc10> │ │ │ │ - ldrls r7, [r7, #3] │ │ │ │ - addls r2, pc, r2 │ │ │ │ - strls r2, [r5, #-8]! │ │ │ │ - addls r3, pc, r3 │ │ │ │ - strls r7, [r5, #4] │ │ │ │ - ldrls r0, [pc, #16] @ a7c74 <__cxa_atexit@plt+0x9bc14> │ │ │ │ - movls r7, r3 │ │ │ │ - ldrls r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ + ldr lr, [pc, #40] @ ab548 <__cxa_atexit@plt+0x9f4e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + mvn r8, #-2147483648 @ 0x80000000 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mvn r3, #0 │ │ │ │ + mov r2, #-2147483648 @ 0x80000000 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + stm r9, {r2, r3, r8} │ │ │ │ + stmda r5, {r0, r1, lr} │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smceq 61908 @ 0xf1d4 │ │ │ │ - cmneq pc, r4, ror #26 │ │ │ │ - cmneq pc, r0, asr #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ a7c9c <__cxa_atexit@plt+0x9bc3c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, lsl sp @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a7d00 <__cxa_atexit@plt+0x9bca0> │ │ │ │ - ldr r8, [pc, #68] @ a7d0c <__cxa_atexit@plt+0x9bcac> │ │ │ │ - ldr lr, [pc, #68] @ a7d10 <__cxa_atexit@plt+0x9bcb0> │ │ │ │ - ldr r0, [pc, #68] @ a7d14 <__cxa_atexit@plt+0x9bcb4> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #20 │ │ │ │ + bcc ab584 <__cxa_atexit@plt+0x9f524> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ab590 <__cxa_atexit@plt+0x9f530> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ a7d40 <__cxa_atexit@plt+0x9bce0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, r0, ror #29 @ p-variant is OBSOLETE │ │ │ │ + cmneq lr, r4, lsr #5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ab614 <__cxa_atexit@plt+0x9f5b4> │ │ │ │ + ldr r2, [pc, #112] @ ab628 <__cxa_atexit@plt+0x9f5c8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, ip, asr ip @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a7d98 <__cxa_atexit@plt+0x9bd38> │ │ │ │ - ldr r0, [pc, #36] @ a7da0 <__cxa_atexit@plt+0x9bd40> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmdb r5, {r0, r8} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq ab604 <__cxa_atexit@plt+0x9f5a4> │ │ │ │ + ldr lr, [pc, #92] @ ab62c <__cxa_atexit@plt+0x9f5cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + mov r3, #-2147483648 @ 0x80000000 │ │ │ │ + ldrd r0, [r9, #3] │ │ │ │ + mov r8, #0 │ │ │ │ + str r8, [r7] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + mvn r3, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r2, #0 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, lr} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ab630 <__cxa_atexit@plt+0x9f5d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, r4, lsl ip @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b f939b4 <__cxa_atexit@plt+0xf87954> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - b 1615a5c <__cxa_atexit@plt+0x16099fc> │ │ │ │ - cmneq pc, r0, lsl #24 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + cmneq lr, r8, lsr #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a7e44 <__cxa_atexit@plt+0x9bde4> │ │ │ │ - ldr r3, [pc, #96] @ a7e54 <__cxa_atexit@plt+0x9bdf4> │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - and r3, r8, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq a7e24 <__cxa_atexit@plt+0x9bdc4> │ │ │ │ - cmp r3, #0 │ │ │ │ - bne a7e3c <__cxa_atexit@plt+0x9bddc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab690 <__cxa_atexit@plt+0x9f630> │ │ │ │ + ldr r7, [pc, #76] @ ab6a4 <__cxa_atexit@plt+0x9f644> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ab684 <__cxa_atexit@plt+0x9f624> │ │ │ │ + ldr r7, [pc, #60] @ ab6a8 <__cxa_atexit@plt+0x9f648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #44] @ a7e58 <__cxa_atexit@plt+0x9bdf8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ - mov r7, r9 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #16] @ a7e5c <__cxa_atexit@plt+0x9bdfc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ ab6ac <__cxa_atexit@plt+0x9f64c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x016f1b9c │ │ │ │ - smceq 61876 @ 0xf1b4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a7e88 <__cxa_atexit@plt+0x9be28> │ │ │ │ - ldr r3, [pc, #20] @ a7e94 <__cxa_atexit@plt+0x9be34> │ │ │ │ + cmneq lr, ip, asr #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ab6d4 <__cxa_atexit@plt+0x9f674> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, ip, lsr fp @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a7f14 <__cxa_atexit@plt+0x9beb4> │ │ │ │ - cmp r7, #0 │ │ │ │ - beq a7ed0 <__cxa_atexit@plt+0x9be70> │ │ │ │ - cmp r7, #1 │ │ │ │ - bne a7ef4 <__cxa_atexit@plt+0x9be94> │ │ │ │ - ldr r3, [pc, #104] @ a7f34 <__cxa_atexit@plt+0x9bed4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - b a7efc <__cxa_atexit@plt+0x9be9c> │ │ │ │ - ldr r7, [pc, #88] @ a7f30 <__cxa_atexit@plt+0x9bed0> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ab710 <__cxa_atexit@plt+0x9f6b0> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ab71c <__cxa_atexit@plt+0x9f6bc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, r4, asr sp @ p-variant is OBSOLETE @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab77c <__cxa_atexit@plt+0x9f71c> │ │ │ │ + ldr r7, [pc, #80] @ ab794 <__cxa_atexit@plt+0x9f734> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16159c0 <__cxa_atexit@plt+0x1609960> │ │ │ │ - ldr r3, [pc, #40] @ a7f24 <__cxa_atexit@plt+0x9bec4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r7, [pc, #36] @ a7f28 <__cxa_atexit@plt+0x9bec8> │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #32] @ a7f2c <__cxa_atexit@plt+0x9becc> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ab770 <__cxa_atexit@plt+0x9f710> │ │ │ │ + ldr r7, [pc, #64] @ ab798 <__cxa_atexit@plt+0x9f738> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - cmneq pc, r0, asr #21 │ │ │ │ - strheq r1, [pc, #-172] @ a7e88 <__cxa_atexit@plt+0x9be28> │ │ │ │ - @ instruction: 0xfffffd50 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq pc, r0, lsl #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ a7f5c <__cxa_atexit@plt+0x9befc> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a7fc0 <__cxa_atexit@plt+0x9bf60> │ │ │ │ - ldr r8, [pc, #68] @ a7fcc <__cxa_atexit@plt+0x9bf6c> │ │ │ │ - ldr lr, [pc, #68] @ a7fd0 <__cxa_atexit@plt+0x9bf70> │ │ │ │ - ldr r0, [pc, #68] @ a7fd4 <__cxa_atexit@plt+0x9bf74> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ a8000 <__cxa_atexit@plt+0x9bfa0> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #-2147483648 @ 0x80000000 │ │ │ │ + mvn r9, #-2147483648 @ 0x80000000 │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsr #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ a803c <__cxa_atexit@plt+0x9bfdc> │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 16196a0 <__cxa_atexit@plt+0x160d640> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 61848 @ 0xf198 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a80a0 <__cxa_atexit@plt+0x9c040> │ │ │ │ - ldr r8, [pc, #68] @ a80ac <__cxa_atexit@plt+0x9c04c> │ │ │ │ - ldr lr, [pc, #68] @ a80b0 <__cxa_atexit@plt+0x9c050> │ │ │ │ - ldr r0, [pc, #68] @ a80b4 <__cxa_atexit@plt+0x9c054> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r5] │ │ │ │ - add r0, r3, #8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stm r0, {r1, r7, lr} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - sub r8, r6, #14 │ │ │ │ - str r2, [r3, #20] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - @ instruction: 0xfffffb1c │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #24] @ a80e0 <__cxa_atexit@plt+0x9c080> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 1619a0c <__cxa_atexit@plt+0x160d9ac> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + ldr r7, [pc, #24] @ ab79c <__cxa_atexit@plt+0x9f73c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r3, r8 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi a8160 <__cxa_atexit@plt+0x9c100> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - stmdb r5, {r9, sl} │ │ │ │ - bhi a816c <__cxa_atexit@plt+0x9c10c> │ │ │ │ - ldr r1, [pc, #84] @ a8188 <__cxa_atexit@plt+0x9c128> │ │ │ │ - sub lr, r5, #20 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r0, ror #1 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab804 <__cxa_atexit@plt+0x9f7a4> │ │ │ │ + ldr r7, [pc, #88] @ ab81c <__cxa_atexit@plt+0x9f7bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - beq a8150 <__cxa_atexit@plt+0x9c0f0> │ │ │ │ - mov r5, r7 │ │ │ │ + beq ab7f8 <__cxa_atexit@plt+0x9f798> │ │ │ │ + ldr r7, [pc, #72] @ ab820 <__cxa_atexit@plt+0x9f7c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #56] @ ab818 <__cxa_atexit@plt+0x9f7b8> │ │ │ │ + ldrh sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r9, #255 @ 0xff │ │ │ │ + orr r9, r9, #32512 @ 0x7f00 │ │ │ │ mov r7, r8 │ │ │ │ - b a6dcc <__cxa_atexit@plt+0x9ad6c> │ │ │ │ + mov r8, r3 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ a818c <__cxa_atexit@plt+0x9c12c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ + ldr r7, [pc, #24] @ ab824 <__cxa_atexit@plt+0x9f7c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffec8c │ │ │ │ - strdeq r1, [pc, #-120] @ a811c <__cxa_atexit@plt+0x9c0bc> │ │ │ │ - cmneq pc, r8, asr r8 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub lr, r5, #8 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi a827c <__cxa_atexit@plt+0x9c21c> │ │ │ │ - ldr r3, [pc, #264] @ a82bc <__cxa_atexit@plt+0x9c25c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r0, r3, #2 │ │ │ │ - add r3, r6, #72 @ 0x48 │ │ │ │ - cmp r2, r3 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - bcc a8284 <__cxa_atexit@plt+0x9c224> │ │ │ │ - ldr sl, [pc, #248] @ a82d0 <__cxa_atexit@plt+0x9c270> │ │ │ │ - ldr ip, [pc, #248] @ a82d4 <__cxa_atexit@plt+0x9c274> │ │ │ │ - ldr r8, [pc, #248] @ a82d8 <__cxa_atexit@plt+0x9c278> │ │ │ │ - ldr r9, [pc, #248] @ a82dc <__cxa_atexit@plt+0x9c27c> │ │ │ │ - ldr r2, [pc, #248] @ a82e0 <__cxa_atexit@plt+0x9c280> │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - sub lr, r3, #55 @ 0x37 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str lr, [r6, #48] @ 0x30 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, r6, #60 @ 0x3c │ │ │ │ - add ip, pc, ip │ │ │ │ - sub sl, r3, #25 │ │ │ │ - stm lr, {r8, sl, ip} │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #52] @ 0x34 │ │ │ │ - str r9, [r6, #56] @ 0x38 │ │ │ │ - ldr r2, [pc, #188] @ a82e4 <__cxa_atexit@plt+0x9c284> │ │ │ │ - sub sl, r3, #6 │ │ │ │ - mov r8, #4 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #176] @ a82e8 <__cxa_atexit@plt+0x9c288> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #168] @ a82ec <__cxa_atexit@plt+0x9c28c> │ │ │ │ - add r1, r1, #2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #160] @ a82f0 <__cxa_atexit@plt+0x9c290> │ │ │ │ - str r9, [r6, #24] │ │ │ │ - str lr, [r6, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str r6, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r9, #4 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ a82c0 <__cxa_atexit@plt+0x9c260> │ │ │ │ - ldr r8, [pc, #52] @ a82c4 <__cxa_atexit@plt+0x9c264> │ │ │ │ - ldr r9, [pc, #52] @ a82c8 <__cxa_atexit@plt+0x9c268> │ │ │ │ - ldr sl, [pc, #52] @ a82cc <__cxa_atexit@plt+0x9c26c> │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r3 │ │ │ │ - mov r0, #72 @ 0x48 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - bx r1 │ │ │ │ - orreq r3, r0, ip, ror #6 │ │ │ │ - cmneq pc, r4, lsl r7 @ │ │ │ │ - cmneq pc, r8, lsr #13 │ │ │ │ - @ instruction: 0x016f1690 │ │ │ │ - strheq r1, [pc, #-108] @ a8268 <__cxa_atexit@plt+0x9c208> │ │ │ │ - @ instruction: 0xffffeff8 │ │ │ │ - cmneq pc, ip, asr r7 @ │ │ │ │ - @ instruction: 0xfffff610 │ │ │ │ - cmneq pc, r4, asr r7 @ │ │ │ │ - @ instruction: 0xfffff34c │ │ │ │ - orreq r2, r0, r0, asr pc │ │ │ │ - @ instruction: 0x01803298 │ │ │ │ - ldrdeq r3, [r0, r0] │ │ │ │ - ldrdeq r1, [pc, #-108] @ a828c <__cxa_atexit@plt+0x9c22c> │ │ │ │ - strdeq r1, [pc, #-100] @ a8298 <__cxa_atexit@plt+0x9c238> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a832c <__cxa_atexit@plt+0x9c2cc> │ │ │ │ - ldr r2, [pc, #28] @ a8334 <__cxa_atexit@plt+0x9c2d4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, #28 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffff8000 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + smceq 60416 @ 0xec00 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ ab854 <__cxa_atexit@plt+0x9f7f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #16] @ ab850 <__cxa_atexit@plt+0x9f7f0> │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r9, #255 @ 0xff │ │ │ │ + orr r9, r9, #32512 @ 0x7f00 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + @ instruction: 0xffff8000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - strheq r1, [pc, #-100] @ a82dc <__cxa_atexit@plt+0x9c27c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8398 <__cxa_atexit@plt+0x9c338> │ │ │ │ - ldr r2, [pc, #68] @ a83a4 <__cxa_atexit@plt+0x9c344> │ │ │ │ - ldr lr, [pc, #68] @ a83a8 <__cxa_atexit@plt+0x9c348> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #12]! │ │ │ │ - ldr r1, [pc, #56] @ a83ac <__cxa_atexit@plt+0x9c34c> │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r2, r7, #8 │ │ │ │ - str r3, [r3, #16] │ │ │ │ - stmdb r3, {r1, r2} │ │ │ │ - sub r1, r6, #23 │ │ │ │ - stmib r3, {r0, r1, lr} │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #28 │ │ │ │ + bcc ab890 <__cxa_atexit@plt+0x9f830> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ab89c <__cxa_atexit@plt+0x9f83c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - orreq r2, r0, r4, ror #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsbeq pc, [pc, #-180] @ ab7f0 <__cxa_atexit@plt+0x9f790> @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a844c <__cxa_atexit@plt+0x9c3ec> │ │ │ │ - ldr r3, [pc, #168] @ a8480 <__cxa_atexit@plt+0x9c420> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmib r7, {r3, r8} │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a8464 <__cxa_atexit@plt+0x9c404> │ │ │ │ - ldr r7, [pc, #144] @ a8484 <__cxa_atexit@plt+0x9c424> │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab904 <__cxa_atexit@plt+0x9f8a4> │ │ │ │ + ldr r7, [pc, #92] @ ab920 <__cxa_atexit@plt+0x9f8c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - ldr r7, [pc, #128] @ a8488 <__cxa_atexit@plt+0x9c428> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - and r1, r2, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq a842c <__cxa_atexit@plt+0x9c3cc> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne a8444 <__cxa_atexit@plt+0x9c3e4> │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #88] @ a848c <__cxa_atexit@plt+0x9c42c> │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ab8f8 <__cxa_atexit@plt+0x9f898> │ │ │ │ + ldr r7, [pc, #76] @ ab924 <__cxa_atexit@plt+0x9f8c4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - mov r7, r2 │ │ │ │ - b 1615c8c <__cxa_atexit@plt+0x1609c2c> │ │ │ │ + ldr r8, [pc, #60] @ ab91c <__cxa_atexit@plt+0x9f8bc> │ │ │ │ + ldrh sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, #255 @ 0xff │ │ │ │ + orr r3, r3, #32512 @ 0x7f00 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #68] @ a8498 <__cxa_atexit@plt+0x9c438> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a8490 <__cxa_atexit@plt+0x9c430> │ │ │ │ - ldr r3, [pc, #36] @ a8494 <__cxa_atexit@plt+0x9c434> │ │ │ │ + ldr r7, [pc, #28] @ ab928 <__cxa_atexit@plt+0x9f8c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r3, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0xfffffa70 │ │ │ │ - orreq r3, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0xfffffa68 │ │ │ │ - smceq 61788 @ 0xf15c │ │ │ │ - strheq r3, [r0, r0] │ │ │ │ - strheq r1, [pc, #-84] @ a844c <__cxa_atexit@plt+0x9c3ec> │ │ │ │ - @ instruction: 0x016f1598 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffff8000 │ │ │ │ + @ instruction: 0xffffff68 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + smceq 60400 @ 0xebf0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a84e0 <__cxa_atexit@plt+0x9c480> │ │ │ │ - ldr r7, [pc, #48] @ a84f0 <__cxa_atexit@plt+0x9c490> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ab988 <__cxa_atexit@plt+0x9f928> │ │ │ │ + ldr r7, [pc, #76] @ ab99c <__cxa_atexit@plt+0x9f93c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ + beq ab97c <__cxa_atexit@plt+0x9f91c> │ │ │ │ + ldr r7, [pc, #60] @ ab9a0 <__cxa_atexit@plt+0x9f940> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq a84d4 <__cxa_atexit@plt+0x9c474> │ │ │ │ + ldrb sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a8504 <__cxa_atexit@plt+0x9c4a4> │ │ │ │ + mvn r8, #127 @ 0x7f │ │ │ │ + mov r9, #127 @ 0x7f │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a84f4 <__cxa_atexit@plt+0x9c494> │ │ │ │ + ldr r7, [pc, #20] @ ab9a4 <__cxa_atexit@plt+0x9f944> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmneq lr, r4, lsl #30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ab9cc <__cxa_atexit@plt+0x9f96c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mvn r8, #127 @ 0x7f │ │ │ │ + mov r9, #127 @ 0x7f │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aba08 <__cxa_atexit@plt+0x9f9a8> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aba14 <__cxa_atexit@plt+0x9f9b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, ip, asr sl @ p-variant is OBSOLETE @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi aba74 <__cxa_atexit@plt+0x9fa14> │ │ │ │ + ldr r7, [pc, #80] @ aba8c <__cxa_atexit@plt+0x9fa2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq aba68 <__cxa_atexit@plt+0x9fa08> │ │ │ │ + ldr r7, [pc, #64] @ aba90 <__cxa_atexit@plt+0x9fa30> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldrb sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mvn r8, #127 @ 0x7f │ │ │ │ + mov r9, #127 @ 0x7f │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r0, ror #10 │ │ │ │ - cmneq pc, r0, asr #10 │ │ │ │ + ldr r7, [pc, #24] @ aba94 <__cxa_atexit@plt+0x9fa34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r8, lsl lr │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r8, [r3, #7] │ │ │ │ - ldr r2, [pc, #120] @ a8590 <__cxa_atexit@plt+0x9c530> │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abaf4 <__cxa_atexit@plt+0x9fa94> │ │ │ │ + ldr r7, [pc, #76] @ abb08 <__cxa_atexit@plt+0x9faa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq a8568 <__cxa_atexit@plt+0x9c508> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - cmn r2, #1 │ │ │ │ - ble a8578 <__cxa_atexit@plt+0x9c518> │ │ │ │ - ldr r1, [pc, #84] @ a8594 <__cxa_atexit@plt+0x9c534> │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r2} │ │ │ │ - beq a8584 <__cxa_atexit@plt+0x9c524> │ │ │ │ - ldr r3, [pc, #68] @ a8598 <__cxa_atexit@plt+0x9c538> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r7, [r5, #4] │ │ │ │ - mov r7, r2 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ + beq abae8 <__cxa_atexit@plt+0x9fa88> │ │ │ │ + ldr r7, [pc, #60] @ abb0c <__cxa_atexit@plt+0x9faac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, r8 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ abb10 <__cxa_atexit@plt+0x9fab0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x016f149c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmn r7, #1 │ │ │ │ - ble a85e8 <__cxa_atexit@plt+0x9c588> │ │ │ │ - ldr r2, [pc, #64] @ a8600 <__cxa_atexit@plt+0x9c5a0> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - beq a85f4 <__cxa_atexit@plt+0x9c594> │ │ │ │ - ldr r3, [r3, #3] │ │ │ │ - ldr r2, [pc, #40] @ a8604 <__cxa_atexit@plt+0x9c5a4> │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r7, r8 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + strheq fp, [lr, #-208]! @ 0xffffff30 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #16] @ a862c <__cxa_atexit@plt+0x9c5cc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #20] @ abb38 <__cxa_atexit@plt+0x9fad8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8670 <__cxa_atexit@plt+0x9c610> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ a867c <__cxa_atexit@plt+0x9c61c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abb74 <__cxa_atexit@plt+0x9fb14> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ abb80 <__cxa_atexit@plt+0x9fb20> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r2, [r0, r0] │ │ │ │ - cmneq pc, r0, asr #7 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsheq pc, [pc, #-128] @ abb08 <__cxa_atexit@plt+0x9faa8> @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a86c4 <__cxa_atexit@plt+0x9c664> │ │ │ │ - ldr r7, [pc, #48] @ a86d4 <__cxa_atexit@plt+0x9c674> │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abbe0 <__cxa_atexit@plt+0x9fb80> │ │ │ │ + ldr r7, [pc, #80] @ abbf8 <__cxa_atexit@plt+0x9fb98> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq a86b8 <__cxa_atexit@plt+0x9c658> │ │ │ │ - mov r7, r8 │ │ │ │ - b a8504 <__cxa_atexit@plt+0x9c4a4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq abbd4 <__cxa_atexit@plt+0x9fb74> │ │ │ │ + ldr r7, [pc, #64] @ abbfc <__cxa_atexit@plt+0x9fb9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ a86d8 <__cxa_atexit@plt+0x9c678> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ abc00 <__cxa_atexit@plt+0x9fba0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - smceq 61756 @ 0xf13c │ │ │ │ - cmneq pc, r8, asr r3 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r4, asr #25 │ │ │ │ + cmneq lr, ip, asr #23 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi a8784 <__cxa_atexit@plt+0x9c724> │ │ │ │ - ldr r7, [pc, #172] @ a87ac <__cxa_atexit@plt+0x9c74c> │ │ │ │ - mov r3, r5 │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi abc78 <__cxa_atexit@plt+0x9fc18> │ │ │ │ + ldr r3, [pc, #96] @ abc88 <__cxa_atexit@plt+0x9fc28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ + beq abc68 <__cxa_atexit@plt+0x9fc08> │ │ │ │ + ldr r7, [pc, #76] @ abc8c <__cxa_atexit@plt+0x9fc2c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - beq a8750 <__cxa_atexit@plt+0x9c6f0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc a8794 <__cxa_atexit@plt+0x9c734> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - mov r0, r7 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble a8760 <__cxa_atexit@plt+0x9c700> │ │ │ │ - ldr r3, [pc, #116] @ a87b0 <__cxa_atexit@plt+0x9c750> │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ + mvn r3, #0 │ │ │ │ + mov r2, #0 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + str r2, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r3, [r5, #12] │ │ │ │ + add lr, r5, #16 │ │ │ │ + stm lr, {r0, r1, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ a87b8 <__cxa_atexit@plt+0x9c758> │ │ │ │ - sub r3, r9, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r7, [pc, #40] @ a87b4 <__cxa_atexit@plt+0x9c754> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ abc90 <__cxa_atexit@plt+0x9fc30> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq pc, ip, asr #5 │ │ │ │ - orreq r2, r0, r8, ror #19 │ │ │ │ - smceq 61740 @ 0xf12c │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmneq lr, r4, asr #24 │ │ │ │ + cmneq lr, r0, asr #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc a8824 <__cxa_atexit@plt+0x9c7c4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble a8804 <__cxa_atexit@plt+0x9c7a4> │ │ │ │ - ldr r7, [pc, #64] @ a8834 <__cxa_atexit@plt+0x9c7d4> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r3, [pc, #44] @ a8838 <__cxa_atexit@plt+0x9c7d8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r2, r0, r0, asr #18 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + ldr lr, [pc, #36] @ abccc <__cxa_atexit@plt+0x9fc6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + mvn r2, #0 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + mov r3, #0 │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmda r5, {r0, r1, lr} │ │ │ │ + str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8880 <__cxa_atexit@plt+0x9c820> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ a888c <__cxa_atexit@plt+0x9c82c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc abd08 <__cxa_atexit@plt+0x9fca8> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ abd14 <__cxa_atexit@plt+0x9fcb4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r0, r0, ror #23 │ │ │ │ - cmneq pc, r0, asr #3 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, ip, asr r7 @ p-variant is OBSOLETE @ │ │ │ │ + cmneq lr, r0, lsr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b a86ec <__cxa_atexit@plt+0x9c68c> │ │ │ │ - cmneq pc, r8, ror #3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a8950 <__cxa_atexit@plt+0x9c8f0> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr r3, [r1, #12] │ │ │ │ - ldr r0, [pc, #140] @ a895c <__cxa_atexit@plt+0x9c8fc> │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ a8960 <__cxa_atexit@plt+0x9c900> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq a8910 <__cxa_atexit@plt+0x9c8b0> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne a8920 <__cxa_atexit@plt+0x9c8c0> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - mov r5, r1 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ a8964 <__cxa_atexit@plt+0x9c904> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a8948 <__cxa_atexit@plt+0x9c8e8> │ │ │ │ - ldr r3, [pc, #44] @ a8968 <__cxa_atexit@plt+0x9c908> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi abd90 <__cxa_atexit@plt+0x9fd30> │ │ │ │ + ldr r2, [pc, #104] @ abda4 <__cxa_atexit@plt+0x9fd44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r9, #3 │ │ │ │ + beq abd80 <__cxa_atexit@plt+0x9fd20> │ │ │ │ + ldr r3, [pc, #84] @ abda8 <__cxa_atexit@plt+0x9fd48> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, #0 │ │ │ │ + ldrd r0, [r9, #3] │ │ │ │ + str r2, [r7] │ │ │ │ + str r2, [r7, #4] │ │ │ │ + mvn r2, #0 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r3} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #20] @ abdac <__cxa_atexit@plt+0x9fd4c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r2, r0, r4, asr r8 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq pc, r0, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a8998 <__cxa_atexit@plt+0x9c938> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + cmneq lr, ip, lsr #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abe0c <__cxa_atexit@plt+0x9fdac> │ │ │ │ + ldr r7, [pc, #76] @ abe20 <__cxa_atexit@plt+0x9fdc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq abe00 <__cxa_atexit@plt+0x9fda0> │ │ │ │ + ldr r7, [pc, #60] @ abe24 <__cxa_atexit@plt+0x9fdc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ a89cc <__cxa_atexit@plt+0x9c96c> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a89c4 <__cxa_atexit@plt+0x9c964> │ │ │ │ - ldr r3, [pc, #24] @ a89d0 <__cxa_atexit@plt+0x9c970> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ abe28 <__cxa_atexit@plt+0x9fdc8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strheq r1, [pc, #-8] @ a89d4 <__cxa_atexit@plt+0x9c974> │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + ldrdeq fp, [lr, #-160]! @ 0xffffff60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a89f4 <__cxa_atexit@plt+0x9c994> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ abe50 <__cxa_atexit@plt+0x9fdf0> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x016f1094 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ a8a1c <__cxa_atexit@plt+0x9c9bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - orreq r2, r0, r4, lsl fp │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8ab4 <__cxa_atexit@plt+0x9ca54> │ │ │ │ - ldr r2, [pc, #132] @ a8acc <__cxa_atexit@plt+0x9ca6c> │ │ │ │ - ldr r1, [pc, #132] @ a8ad0 <__cxa_atexit@plt+0x9ca70> │ │ │ │ - ldr lr, [pc, #132] @ a8ad4 <__cxa_atexit@plt+0x9ca74> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [pc, #124] @ a8ad8 <__cxa_atexit@plt+0x9ca78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #92] @ a8adc <__cxa_atexit@plt+0x9ca7c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #88] @ a8ae0 <__cxa_atexit@plt+0x9ca80> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r2, [pc, #80] @ a8ae4 <__cxa_atexit@plt+0x9ca84> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r8, r3, #16 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - stm r8, {r2, r3, sl} │ │ │ │ - sub r8, r6, #23 │ │ │ │ - add r2, r3, #28 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #44] @ a8ae8 <__cxa_atexit@plt+0x9ca88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bcc abe8c <__cxa_atexit@plt+0x9fe2c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ abe98 <__cxa_atexit@plt+0x9fe38> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsbeq pc, [pc, #-88] @ abe48 <__cxa_atexit@plt+0x9fde8> @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abef8 <__cxa_atexit@plt+0x9fe98> │ │ │ │ + ldr r7, [pc, #80] @ abf10 <__cxa_atexit@plt+0x9feb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq abeec <__cxa_atexit@plt+0x9fe8c> │ │ │ │ + ldr r7, [pc, #64] @ abf14 <__cxa_atexit@plt+0x9feb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - cmneq pc, r4, lsr #32 │ │ │ │ - cmneq pc, r8 │ │ │ │ - orreq r2, r0, r8, lsl r7 │ │ │ │ - orreq r2, r0, ip, lsr #21 │ │ │ │ - orreq r2, r0, ip, lsl #19 │ │ │ │ - orreq r2, r0, r8, ror #13 │ │ │ │ - ldrdeq r0, [pc, #-252] @ a89f4 <__cxa_atexit@plt+0x9c994> │ │ │ │ - smulbteq pc, r0, pc @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r7, [pc, #24] @ abf18 <__cxa_atexit@plt+0x9feb8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r4, ror #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi a8b58 <__cxa_atexit@plt+0x9caf8> │ │ │ │ - ldr r2, [pc, #88] @ a8b68 <__cxa_atexit@plt+0x9cb08> │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi abf78 <__cxa_atexit@plt+0x9ff18> │ │ │ │ + ldr r7, [pc, #76] @ abf8c <__cxa_atexit@plt+0x9ff2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq a8b48 <__cxa_atexit@plt+0x9cae8> │ │ │ │ - ldr r2, [pc, #68] @ a8b6c <__cxa_atexit@plt+0x9cb0c> │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r8} │ │ │ │ - mov r5, r7 │ │ │ │ + beq abf6c <__cxa_atexit@plt+0x9ff0c> │ │ │ │ + ldr r7, [pc, #60] @ abf90 <__cxa_atexit@plt+0x9ff30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldrh sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a8b70 <__cxa_atexit@plt+0x9cb10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ abf94 <__cxa_atexit@plt+0x9ff34> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r4, ror #30 │ │ │ │ - cmneq pc, ip, lsr pc @ │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + smceq 60316 @ 0xeb9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ a8b9c <__cxa_atexit@plt+0x9cb3c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r3, r7} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 11a4c58 <__cxa_atexit@plt+0x1198bf8> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - clzeq r0, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ a8bc8 <__cxa_atexit@plt+0x9cb68> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ abfbc <__cxa_atexit@plt+0x9ff5c> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ a8bcc <__cxa_atexit@plt+0x9cb6c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 149de68 <__cxa_atexit@plt+0x1491e08> │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r2, r0, r0, lsr r7 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a8c14 <__cxa_atexit@plt+0x9cbb4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a8c20 <__cxa_atexit@plt+0x9cbc0> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #44] @ a8c30 <__cxa_atexit@plt+0x9cbd0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r6, {r2, r7} │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 1616184 <__cxa_atexit@plt+0x160a124> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r2, [r0, r0] │ │ │ │ - @ instruction: 0x016f0e90 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8cb4 <__cxa_atexit@plt+0x9cc54> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ a8cc4 <__cxa_atexit@plt+0x9cc64> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ a8cc8 <__cxa_atexit@plt+0x9cc68> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ a8ccc <__cxa_atexit@plt+0x9cc6c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, r8, lsl r6 │ │ │ │ - ldrdeq r2, [r0, r4] │ │ │ │ - @ instruction: 0x018024bc │ │ │ │ - strdeq r0, [pc, #-212] @ a8c04 <__cxa_atexit@plt+0x9cba4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a8d0c <__cxa_atexit@plt+0x9ccac> │ │ │ │ - ldr r2, [pc, #32] @ a8d14 <__cxa_atexit@plt+0x9ccb4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strheq r0, [pc, #-208] @ a8c50 <__cxa_atexit@plt+0x9cbf0> │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8d6c <__cxa_atexit@plt+0x9cd0c> │ │ │ │ - ldr lr, [pc, #56] @ a8d78 <__cxa_atexit@plt+0x9cd18> │ │ │ │ - ldr r1, [pc, #56] @ a8d7c <__cxa_atexit@plt+0x9cd1c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a8db4 <__cxa_atexit@plt+0x9cd54> │ │ │ │ - ldr r2, [pc, #28] @ a8dc0 <__cxa_atexit@plt+0x9cd60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc abff8 <__cxa_atexit@plt+0x9ff98> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac004 <__cxa_atexit@plt+0x9ffa4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r2, r0, r0, ror #9 │ │ │ │ - cmneq pc, ip, lsl #26 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a8e9c <__cxa_atexit@plt+0x9ce3c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a8ea8 <__cxa_atexit@plt+0x9ce48> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - str r2, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add sl, r3, #8 │ │ │ │ - add r1, r8, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r7 │ │ │ │ - bl b394 │ │ │ │ - mov r0, sl │ │ │ │ - mov r3, #0 │ │ │ │ - strb r3, [sl, r7] │ │ │ │ - bl b3d0 │ │ │ │ - cmp r0, r7 │ │ │ │ - bne a8e64 <__cxa_atexit@plt+0x9ce04> │ │ │ │ - ldr r3, [pc, #112] @ a8eb8 <__cxa_atexit@plt+0x9ce58> │ │ │ │ - add r7, r9, #8 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stmib r9, {r3, sl} │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r3, [pc, #80] @ a8ebc <__cxa_atexit@plt+0x9ce5c> │ │ │ │ - ldr r2, [pc, #80] @ a8ec0 <__cxa_atexit@plt+0x9ce60> │ │ │ │ - ldr r1, [pc, #80] @ a8ec4 <__cxa_atexit@plt+0x9ce64> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, fp} │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r9, {r3, r8} │ │ │ │ - str r7, [r9, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r2, r0, r0, lsl r4 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, r0, asr #24 │ │ │ │ - ldrdeq r0, [pc, #-176] @ a8e20 <__cxa_atexit@plt+0x9cdc0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r6 │ │ │ │ - mov r6, r5 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r6, #4] │ │ │ │ - add r6, r7, #52 @ 0x34 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a8f70 <__cxa_atexit@plt+0x9cf10> │ │ │ │ - ldr r2, [pc, #140] @ a8f8c <__cxa_atexit@plt+0x9cf2c> │ │ │ │ - ldr r1, [pc, #140] @ a8f90 <__cxa_atexit@plt+0x9cf30> │ │ │ │ - ldr lr, [pc, #140] @ a8f94 <__cxa_atexit@plt+0x9cf34> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #4]! │ │ │ │ - ldr r0, [pc, #132] @ a8f98 <__cxa_atexit@plt+0x9cf38> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r2, r6, #30 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ - ldr r1, [pc, #100] @ a8f9c <__cxa_atexit@plt+0x9cf3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #96] @ a8fa0 <__cxa_atexit@plt+0x9cf40> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #88] @ a8fa4 <__cxa_atexit@plt+0x9cf44> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - add r9, r7, #16 │ │ │ │ - str r3, [r7, #12] │ │ │ │ - stm r9, {r2, r7, r8} │ │ │ │ - add r2, r7, #28 │ │ │ │ - sub r8, r6, #23 │ │ │ │ - mov r7, r3 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #48] @ a8fa8 <__cxa_atexit@plt+0x9cf48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r2, #52 @ 0x34 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff9a4 │ │ │ │ - cmneq pc, ip, ror #22 │ │ │ │ - cmneq pc, r0, asr fp @ │ │ │ │ - orreq r2, r0, r0, ror #4 │ │ │ │ - strdeq r2, [r0, r4] │ │ │ │ - ldrdeq r2, [r0, r4] │ │ │ │ - orreq r2, r0, r0, lsr r2 │ │ │ │ - cmneq pc, r0, lsr #22 │ │ │ │ - cmneq pc, r4, lsr #22 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, ip, ror #8 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a9020 <__cxa_atexit@plt+0x9cfc0> │ │ │ │ - ldr r7, [pc, #96] @ a9030 <__cxa_atexit@plt+0x9cfd0> │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ac064 <__cxa_atexit@plt+0xa0004> │ │ │ │ + ldr r7, [pc, #80] @ ac07c <__cxa_atexit@plt+0xa001c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq a9010 <__cxa_atexit@plt+0x9cfb0> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #68] @ a9034 <__cxa_atexit@plt+0x9cfd4> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - add r7, r1, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a9038 <__cxa_atexit@plt+0x9cfd8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ac058 <__cxa_atexit@plt+0x9fff8> │ │ │ │ + ldr r7, [pc, #64] @ ac080 <__cxa_atexit@plt+0xa0020> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldrh sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - smulbteq pc, r4, sl @ │ │ │ │ - @ instruction: 0x016f0a98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #24] @ a906c <__cxa_atexit@plt+0x9d00c> │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r1, [r3, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r1, r7} │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - add r7, r1, #1 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq pc, r4, ror #20 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ - ldr lr, [pc, #56] @ a90d0 <__cxa_atexit@plt+0x9d070> │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldmib r5, {r1, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r0, r7, r8} │ │ │ │ - add r5, r5, #20 │ │ │ │ - sub r8, r6, #19 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd30 │ │ │ │ - cmneq pc, r0, lsl sl @ │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi a9148 <__cxa_atexit@plt+0x9d0e8> │ │ │ │ - ldr r7, [pc, #96] @ a9158 <__cxa_atexit@plt+0x9d0f8> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r7, [pc, #24] @ ac084 <__cxa_atexit@plt+0xa0024> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq a9138 <__cxa_atexit@plt+0x9d0d8> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #68] @ a915c <__cxa_atexit@plt+0x9d0fc> │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - ldr r1, [r7, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - add r7, r1, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ a9160 <__cxa_atexit@plt+0x9d100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0x016f099c │ │ │ │ - smultbeq pc, r8, r9 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9198 <__cxa_atexit@plt+0x9d138> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a91a0 <__cxa_atexit@plt+0x9d140> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b a91f0 <__cxa_atexit@plt+0x9d190> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01801fb4 │ │ │ │ - smultteq pc, r8, r8 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a91d8 <__cxa_atexit@plt+0x9d178> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a91e0 <__cxa_atexit@plt+0x9d180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 10d0e4 <__cxa_atexit@plt+0x101084> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r0, r4, ror pc │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0x016eb890 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a929c <__cxa_atexit@plt+0x9d23c> │ │ │ │ - ldr r7, [pc, #192] @ a92c4 <__cxa_atexit@plt+0x9d264> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ac0e4 <__cxa_atexit@plt+0xa0084> │ │ │ │ + ldr r7, [pc, #76] @ ac0f8 <__cxa_atexit@plt+0xa0098> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - ands r7, r8, #3 │ │ │ │ - beq a9278 <__cxa_atexit@plt+0x9d218> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a9288 <__cxa_atexit@plt+0x9d228> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a92ac <__cxa_atexit@plt+0x9d24c> │ │ │ │ - ldr r9, [pc, #164] @ a92d4 <__cxa_atexit@plt+0x9d274> │ │ │ │ - ldr r3, [pc, #164] @ a92d8 <__cxa_atexit@plt+0x9d278> │ │ │ │ - ldr lr, [pc, #164] @ a92dc <__cxa_atexit@plt+0x9d27c> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r8, #2] │ │ │ │ - ldr r7, [r8, #6] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r3, #12]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r3, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac0d8 <__cxa_atexit@plt+0xa0078> │ │ │ │ + ldr r7, [pc, #60] @ ac0fc <__cxa_atexit@plt+0xa009c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldrb sl, [r8, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ a92cc <__cxa_atexit@plt+0x9d26c> │ │ │ │ - ldr r0, [pc, #60] @ a92d0 <__cxa_atexit@plt+0x9d270> │ │ │ │ + ldr r7, [pc, #20] @ ac100 <__cxa_atexit@plt+0xa00a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a92c8 <__cxa_atexit@plt+0x9d268> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #36 @ 0x24 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq pc, ip, ror #16 │ │ │ │ - cmneq pc, ip, ror #16 │ │ │ │ - cmneq pc, r8, ror #16 │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - orreq r1, r0, r0, lsr #30 │ │ │ │ - cmneq pc, ip, lsr #16 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + cmneq lr, r8, lsr #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9358 <__cxa_atexit@plt+0x9d2f8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ac128 <__cxa_atexit@plt+0xa00c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc a9370 <__cxa_atexit@plt+0x9d310> │ │ │ │ - ldr r8, [pc, #120] @ a9388 <__cxa_atexit@plt+0x9d328> │ │ │ │ - ldr r1, [pc, #120] @ a938c <__cxa_atexit@plt+0x9d32c> │ │ │ │ - ldr lr, [pc, #120] @ a9390 <__cxa_atexit@plt+0x9d330> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - mov r1, r6 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ac164 <__cxa_atexit@plt+0xa0104> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac170 <__cxa_atexit@plt+0xa0110> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r8, [r1, #12]! │ │ │ │ - str r7, [r6, #8] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - str lr, [r6, #24] │ │ │ │ - str r1, [r6, #28] │ │ │ │ - str r6, [r6, #32] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ a9380 <__cxa_atexit@plt+0x9d320> │ │ │ │ - ldr r0, [pc, #32] @ a9384 <__cxa_atexit@plt+0x9d324> │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmnpeq pc, r0, lsl #6 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ac1d0 <__cxa_atexit@plt+0xa0170> │ │ │ │ + ldr r7, [pc, #80] @ ac1e8 <__cxa_atexit@plt+0xa0188> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x016f0798 │ │ │ │ - @ instruction: 0x016f0794 │ │ │ │ - @ instruction: 0xfffffe94 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - orreq r1, r0, r0, asr #28 │ │ │ │ - smulbbeq pc, r8, r7 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a93c8 <__cxa_atexit@plt+0x9d368> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ a93d0 <__cxa_atexit@plt+0x9d370> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b a9424 <__cxa_atexit@plt+0x9d3c4> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ac1c4 <__cxa_atexit@plt+0xa0164> │ │ │ │ + ldr r7, [pc, #64] @ ac1ec <__cxa_atexit@plt+0xa018c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldrb sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + mvn r9, #0 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r0, r0, lsl #27 │ │ │ │ - strheq r0, [pc, #-104] @ a9374 <__cxa_atexit@plt+0x9d314> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9408 <__cxa_atexit@plt+0x9d3a8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ a9410 <__cxa_atexit@plt+0x9d3b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r7, [pc, #24] @ ac1f0 <__cxa_atexit@plt+0xa0190> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 10d0e4 <__cxa_atexit@plt+0x101084> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r0, r4, asr #26 │ │ │ │ - smceq 61540 @ 0xf064 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, ip, lsr r7 │ │ │ │ + ldrdeq fp, [lr, #-92]! @ 0xffffffa4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a94cc <__cxa_atexit@plt+0x9d46c> │ │ │ │ - ldr r7, [pc, #188] @ a94f4 <__cxa_atexit@plt+0x9d494> │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac2a8 <__cxa_atexit@plt+0xa0248> │ │ │ │ + ldr r7, [pc, #160] @ ac2b8 <__cxa_atexit@plt+0xa0258> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - ands r7, r9, #3 │ │ │ │ - beq a94b0 <__cxa_atexit@plt+0x9d450> │ │ │ │ - cmp r7, #2 │ │ │ │ - bne a94c0 <__cxa_atexit@plt+0x9d460> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc a94dc <__cxa_atexit@plt+0x9d47c> │ │ │ │ - ldr sl, [pc, #152] @ a94fc <__cxa_atexit@plt+0x9d49c> │ │ │ │ - ldr r3, [pc, #152] @ a9500 <__cxa_atexit@plt+0x9d4a0> │ │ │ │ - ldr lr, [pc, #152] @ a9504 <__cxa_atexit@plt+0x9d4a4> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [r9, #2] │ │ │ │ - ldr r7, [r9, #6] │ │ │ │ - str r3, [r6, #4]! │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5] │ │ │ │ - str sl, [r3, #16]! │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r3, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #6 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac28c <__cxa_atexit@plt+0xa022c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + ldr r0, [pc, #128] @ ac2bc <__cxa_atexit@plt+0xa025c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + mov r2, r5 │ │ │ │ + str r0, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldrd r8, [lr, #3] │ │ │ │ + strd r0, [r3] │ │ │ │ + strd r8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ac29c <__cxa_atexit@plt+0xa023c> │ │ │ │ + ldr lr, [pc, #88] @ ac2c0 <__cxa_atexit@plt+0xa0260> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + strd r8, [r2] │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ a94f8 <__cxa_atexit@plt+0x9d498> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ ac2c4 <__cxa_atexit@plt+0xa0264> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, ip, asr #12 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - orreq r1, r0, ip, ror #25 │ │ │ │ - cmneq pc, r4, lsl r6 @ │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + smceq 60268 @ 0xeb6c │ │ │ │ + cmneq lr, ip, lsl #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9588 <__cxa_atexit@plt+0x9d528> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc a9598 <__cxa_atexit@plt+0x9d538> │ │ │ │ - ldr lr, [pc, #108] @ a95a8 <__cxa_atexit@plt+0x9d548> │ │ │ │ - ldr r9, [pc, #108] @ a95ac <__cxa_atexit@plt+0x9d54c> │ │ │ │ - ldr r8, [pc, #108] @ a95b0 <__cxa_atexit@plt+0x9d550> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - str r9, [r6, #4]! │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - mov r2, r6 │ │ │ │ - str r7, [r6, #12] │ │ │ │ - str lr, [r2, #16]! │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str r8, [r6, #28] │ │ │ │ - str r2, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - bic r7, r2, #3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - @ instruction: 0xfffffe54 │ │ │ │ - orreq r1, r0, r4, lsl ip │ │ │ │ - cmneq pc, r0, lsl r5 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9634 <__cxa_atexit@plt+0x9d5d4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ a9644 <__cxa_atexit@plt+0x9d5e4> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ a9648 <__cxa_atexit@plt+0x9d5e8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ a964c <__cxa_atexit@plt+0x9d5ec> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x01801c98 │ │ │ │ - orreq r1, r0, r4, asr ip │ │ │ │ - orreq r1, r0, ip, lsr fp │ │ │ │ - smceq 61508 @ 0xf044 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a96b8 <__cxa_atexit@plt+0x9d658> │ │ │ │ - ldr r1, [pc, #76] @ a96c0 <__cxa_atexit@plt+0x9d660> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #104] @ ac34c <__cxa_atexit@plt+0xa02ec> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq a96ac <__cxa_atexit@plt+0x9d64c> │ │ │ │ + beq ac340 <__cxa_atexit@plt+0xa02e0> │ │ │ │ + ldr lr, [pc, #56] @ ac350 <__cxa_atexit@plt+0xa02f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmda r5, {r0, r1, r8} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ a96c4 <__cxa_atexit@plt+0x9d664> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + strd r0, [r3] │ │ │ │ + sub r0, r5, #4 │ │ │ │ + stm r0, {r2, r9, lr} │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r0, lsl #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ a96f4 <__cxa_atexit@plt+0x9d694> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - ldrdeq r0, [pc, #-48] @ a96d0 <__cxa_atexit@plt+0x9d670> │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq lr, r0, lsl #9 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a974c <__cxa_atexit@plt+0x9d6ec> │ │ │ │ - ldr lr, [pc, #56] @ a9758 <__cxa_atexit@plt+0x9d6f8> │ │ │ │ - ldr r1, [pc, #56] @ a975c <__cxa_atexit@plt+0x9d6fc> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #40] @ ac390 <__cxa_atexit@plt+0xa0330> │ │ │ │ add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r8, r9, lr} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9794 <__cxa_atexit@plt+0x9d734> │ │ │ │ - ldr r2, [pc, #28] @ a97a0 <__cxa_atexit@plt+0x9d740> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc ac3cc <__cxa_atexit@plt+0xa036c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac3d8 <__cxa_atexit@plt+0xa0378> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r0, r0, lsl #22 │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9824 <__cxa_atexit@plt+0x9d7c4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ a9834 <__cxa_atexit@plt+0x9d7d4> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ a9838 <__cxa_atexit@plt+0x9d7d8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ a983c <__cxa_atexit@plt+0x9d7dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r1, r0, r8, lsr #21 │ │ │ │ - orreq r1, r0, r4, ror #20 │ │ │ │ - orreq r1, r0, ip, asr #18 │ │ │ │ - smulbbeq pc, r4, r2 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a98a8 <__cxa_atexit@plt+0x9d848> │ │ │ │ - ldr r1, [pc, #76] @ a98b0 <__cxa_atexit@plt+0x9d850> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + @ instruction: 0x017ff098 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac474 <__cxa_atexit@plt+0xa0414> │ │ │ │ + ldr r3, [pc, #136] @ ac484 <__cxa_atexit@plt+0xa0424> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac45c <__cxa_atexit@plt+0xa03fc> │ │ │ │ + ldr r7, [pc, #112] @ ac488 <__cxa_atexit@plt+0xa0428> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq a989c <__cxa_atexit@plt+0x9d83c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ a98b4 <__cxa_atexit@plt+0x9d854> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + beq ac46c <__cxa_atexit@plt+0xa040c> │ │ │ │ + ldr r5, [pc, #64] @ ac48c <__cxa_atexit@plt+0xa042c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ac490 <__cxa_atexit@plt+0xa0430> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r0, lsl r2 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq lr, r8, asr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ a98e4 <__cxa_atexit@plt+0x9d884> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ ac4fc <__cxa_atexit@plt+0xa049c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smultteq pc, r0, r1 @ │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a993c <__cxa_atexit@plt+0x9d8dc> │ │ │ │ - ldr lr, [pc, #56] @ a9948 <__cxa_atexit@plt+0x9d8e8> │ │ │ │ - ldr r1, [pc, #56] @ a994c <__cxa_atexit@plt+0x9d8ec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ac4f0 <__cxa_atexit@plt+0xa0490> │ │ │ │ + ldr r2, [pc, #44] @ ac500 <__cxa_atexit@plt+0xa04a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ac528 <__cxa_atexit@plt+0xa04c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9984 <__cxa_atexit@plt+0x9d924> │ │ │ │ - ldr r2, [pc, #28] @ a9990 <__cxa_atexit@plt+0x9d930> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc ac564 <__cxa_atexit@plt+0xa0504> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac570 <__cxa_atexit@plt+0xa0510> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r1, r0, r0, lsl r9 │ │ │ │ - smceq 61464 @ 0xf018 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r1, r5, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi a9a38 <__cxa_atexit@plt+0x9d9d8> │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r2, [r3, #12] │ │ │ │ - ldr r0, [pc, #132] @ a9a44 <__cxa_atexit@plt+0x9d9e4> │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, lsl #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac60c <__cxa_atexit@plt+0xa05ac> │ │ │ │ + ldr r3, [pc, #136] @ ac61c <__cxa_atexit@plt+0xa05bc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac5f4 <__cxa_atexit@plt+0xa0594> │ │ │ │ + ldr r7, [pc, #112] @ ac620 <__cxa_atexit@plt+0xa05c0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r3, r5 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - ands r0, r2, #3 │ │ │ │ - beq a99f0 <__cxa_atexit@plt+0x9d990> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne a9a00 <__cxa_atexit@plt+0x9d9a0> │ │ │ │ - ldr r8, [r2, #2] │ │ │ │ - ldr r9, [pc, #104] @ a9a50 <__cxa_atexit@plt+0x9d9f0> │ │ │ │ - mov r7, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r5, [pc, #64] @ a9a48 <__cxa_atexit@plt+0x9d9e8> │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldrh r8, [r2, #3] │ │ │ │ + ldrh r9, [r1, #3] │ │ │ │ + strh r8, [r3] │ │ │ │ + strh r9, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ + beq ac604 <__cxa_atexit@plt+0xa05a4> │ │ │ │ + ldr r5, [pc, #64] @ ac624 <__cxa_atexit@plt+0xa05c4> │ │ │ │ add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - beq a9a2c <__cxa_atexit@plt+0x9d9cc> │ │ │ │ - ldr r5, [pc, #48] @ a9a4c <__cxa_atexit@plt+0x9d9ec> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, pc, r5 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r7, [pc, #20] @ ac628 <__cxa_atexit@plt+0xa05c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq pc, r4, lsl r1 @ │ │ │ │ - strheq r0, [pc, #-8] @ a9a54 <__cxa_atexit@plt+0x9d9f4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + cmneq lr, r4, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9a80 <__cxa_atexit@plt+0x9da20> │ │ │ │ - ldr r9, [pc, #72] @ a9abc <__cxa_atexit@plt+0x9da5c> │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r3, [pc, #44] @ a9ab4 <__cxa_atexit@plt+0x9da54> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ ac698 <__cxa_atexit@plt+0xa0638> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh r3, [r3, #3] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strh r3, [r5, #4] │ │ │ │ + strh r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a9aac <__cxa_atexit@plt+0x9da4c> │ │ │ │ - ldr r3, [pc, #24] @ a9ab8 <__cxa_atexit@plt+0x9da58> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + beq ac68c <__cxa_atexit@plt+0xa062c> │ │ │ │ + ldr r2, [pc, #44] @ ac69c <__cxa_atexit@plt+0xa063c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldrh r8, [r3, #4]! │ │ │ │ + ldrh r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - smulbbeq pc, r4, r0 @ │ │ │ │ - cmneq pc, ip, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a9ae0 <__cxa_atexit@plt+0x9da80> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ac6c4 <__cxa_atexit@plt+0xa0664> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r8, [r5, #8]! │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq pc, r8, lsr #32 │ │ │ │ + b a9afc <__cxa_atexit@plt+0x9da9c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b a91f0 <__cxa_atexit@plt+0x9d190> │ │ │ │ - cmneq pc, r0, lsl r0 @ │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9b60 <__cxa_atexit@plt+0x9db00> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9b6c <__cxa_atexit@plt+0x9db0c> │ │ │ │ - ldr r2, [pc, #76] @ a9b7c <__cxa_atexit@plt+0x9db1c> │ │ │ │ - ldr r1, [pc, #76] @ a9b80 <__cxa_atexit@plt+0x9db20> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ a9b84 <__cxa_atexit@plt+0x9db24> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc ac700 <__cxa_atexit@plt+0xa06a0> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac70c <__cxa_atexit@plt+0xa06ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe68 │ │ │ │ - orreq r1, r0, r4, lsl #12 │ │ │ │ - cmpeq r9, r1, asr #9 │ │ │ │ - msreq SPSR_hyp, ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, ror #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac7a8 <__cxa_atexit@plt+0xa0748> │ │ │ │ + ldr r3, [pc, #136] @ ac7b8 <__cxa_atexit@plt+0xa0758> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac790 <__cxa_atexit@plt+0xa0730> │ │ │ │ + ldr r7, [pc, #112] @ ac7bc <__cxa_atexit@plt+0xa075c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi a9c50 <__cxa_atexit@plt+0x9dbf0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc a9c58 <__cxa_atexit@plt+0x9dbf8> │ │ │ │ - ldr lr, [pc, #172] @ a9c70 <__cxa_atexit@plt+0x9dc10> │ │ │ │ - ldr r7, [r2, #8] │ │ │ │ - ldr sl, [r2, #12] │ │ │ │ - ldr r0, [r2, #16] │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ - ldr r1, [pc, #156] @ a9c74 <__cxa_atexit@plt+0x9dc14> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r9, #4]! │ │ │ │ - str r9, [r3, #-8] │ │ │ │ - str r2, [r9, #12] │ │ │ │ - ands r2, sl, #3 │ │ │ │ - str r0, [r9, #8] │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - beq a9c14 <__cxa_atexit@plt+0x9dbb4> │ │ │ │ - cmp r2, #2 │ │ │ │ - bne a9c20 <__cxa_atexit@plt+0x9dbc0> │ │ │ │ - ldr r8, [sl, #2] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldrb r8, [r2, #3] │ │ │ │ + ldrb r9, [r1, #3] │ │ │ │ + strb r8, [r3] │ │ │ │ + strb r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ac7a0 <__cxa_atexit@plt+0xa0740> │ │ │ │ + ldr r5, [pc, #64] @ ac7c0 <__cxa_atexit@plt+0xa0760> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ a9c78 <__cxa_atexit@plt+0x9dc18> │ │ │ │ - tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a9c48 <__cxa_atexit@plt+0x9dbe8> │ │ │ │ - ldr r3, [pc, #64] @ a9c7c <__cxa_atexit@plt+0x9dc1c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, r9 │ │ │ │ - b a9c60 <__cxa_atexit@plt+0x9dc00> │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + ldr r7, [pc, #20] @ ac7c4 <__cxa_atexit@plt+0xa0764> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - msreq SPSR_fiq, ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne a9ca8 <__cxa_atexit@plt+0x9dc48> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r7, #2] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r3, [pc, #44] @ a9cdc <__cxa_atexit@plt+0x9dc7c> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + strheq fp, [lr, #-28]! @ 0xffffffe4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ ac834 <__cxa_atexit@plt+0xa07d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + strb r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq a9cd4 <__cxa_atexit@plt+0x9dc74> │ │ │ │ - ldr r3, [pc, #24] @ a9ce0 <__cxa_atexit@plt+0x9dc80> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + beq ac828 <__cxa_atexit@plt+0xa07c8> │ │ │ │ + ldr r2, [pc, #44] @ ac838 <__cxa_atexit@plt+0xa07d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldrb r8, [r3, #4]! │ │ │ │ + ldrb r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - msreq SPSR_fiq, r8 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ a9d04 <__cxa_atexit@plt+0x9dca4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ac860 <__cxa_atexit@plt+0xa0800> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrb r8, [r5, #8]! │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq SPSR_fiq, r4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r9, r7 │ │ │ │ - b a9424 <__cxa_atexit@plt+0x9d3c4> │ │ │ │ - msreq SPSR_fiq, r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9d7c <__cxa_atexit@plt+0x9dd1c> │ │ │ │ - ldr lr, [pc, #64] @ a9d8c <__cxa_atexit@plt+0x9dd2c> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r3, [r7, #20] │ │ │ │ - ldr r8, [pc, #48] @ a9d90 <__cxa_atexit@plt+0x9dd30> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r2, [r9, #8] │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r3, [r9, #20] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe30 │ │ │ │ - ldrheq r7, [r9, #-36] @ 0xffffffdc │ │ │ │ - msreq SPSR_fsx, r0 @ │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi a9e00 <__cxa_atexit@plt+0x9dda0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9e0c <__cxa_atexit@plt+0x9ddac> │ │ │ │ - ldr lr, [pc, #84] @ a9e1c <__cxa_atexit@plt+0x9ddbc> │ │ │ │ - ldr r1, [pc, #84] @ a9e20 <__cxa_atexit@plt+0x9ddc0> │ │ │ │ - add r8, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm r8, {r0, r2, r8} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - str r2, [r9, #20] │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - orreq r1, r0, r8, ror #6 │ │ │ │ - msreq SPSR_fsx, ip, lsl sp │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ + b a986c <__cxa_atexit@plt+0x9d80c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi a9e8c <__cxa_atexit@plt+0x9de2c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc a9e94 <__cxa_atexit@plt+0x9de34> │ │ │ │ - ldr r3, [pc, #84] @ a9eb0 <__cxa_atexit@plt+0x9de50> │ │ │ │ - ldr r2, [pc, #84] @ a9eb4 <__cxa_atexit@plt+0x9de54> │ │ │ │ - ldr r1, [pc, #84] @ a9eb8 <__cxa_atexit@plt+0x9de58> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b a9e9c <__cxa_atexit@plt+0x9de3c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ a9eac <__cxa_atexit@plt+0x9de4c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq pc, [lr, #-200]! @ 0xffffff38 @ │ │ │ │ - @ instruction: 0xfffff7f4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - msreq SPSR_fsx, r8, asr ip │ │ │ │ - msreq SPSR_fsx, r8, lsl #25 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc a9f14 <__cxa_atexit@plt+0x9deb4> │ │ │ │ - ldr r2, [pc, #60] @ a9f20 <__cxa_atexit@plt+0x9dec0> │ │ │ │ - ldr r1, [pc, #60] @ a9f24 <__cxa_atexit@plt+0x9dec4> │ │ │ │ - ldr lr, [pc, #60] @ a9f28 <__cxa_atexit@plt+0x9dec8> │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r5] │ │ │ │ - str r1, [r5, #-4]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, lr, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffff944 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrdeq pc, [lr, #-180]! @ 0xffffff4c │ │ │ │ - msreq SPSR_fsx, r8, lsl #24 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc a9f94 <__cxa_atexit@plt+0x9df34> │ │ │ │ - ldr r2, [pc, #76] @ a9fa0 <__cxa_atexit@plt+0x9df40> │ │ │ │ - ldr lr, [r5, #20]! │ │ │ │ - ldr r0, [pc, #72] @ a9fa4 <__cxa_atexit@plt+0x9df44> │ │ │ │ - sub r9, r5, #16 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - ldm r9, {r2, r8, r9} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - b 10e39c4 <__cxa_atexit@plt+0x10d7964> │ │ │ │ - mov r3, #28 │ │ │ │ + bcc ac89c <__cxa_atexit@plt+0xa083c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ac8a8 <__cxa_atexit@plt+0xa0848> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - orreq r1, r0, ip, asr #11 │ │ │ │ - msreq SPSR_hyp, ip │ │ │ │ - andeq r0, r7, sl, lsl r0 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r8, asr #23 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r6 │ │ │ │ - sub r6, r5, #20 │ │ │ │ - cmp fp, r6 │ │ │ │ - bhi aa010 <__cxa_atexit@plt+0x9dfb0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa018 <__cxa_atexit@plt+0x9dfb8> │ │ │ │ - ldr r3, [pc, #84] @ aa034 <__cxa_atexit@plt+0x9dfd4> │ │ │ │ - ldr r2, [pc, #84] @ aa038 <__cxa_atexit@plt+0x9dfd8> │ │ │ │ - ldr r1, [pc, #84] @ aa03c <__cxa_atexit@plt+0x9dfdc> │ │ │ │ - ldr r0, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ac944 <__cxa_atexit@plt+0xa08e4> │ │ │ │ + ldr r3, [pc, #136] @ ac954 <__cxa_atexit@plt+0xa08f4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - str r3, [r7, #4] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b aa020 <__cxa_atexit@plt+0x9dfc0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ aa030 <__cxa_atexit@plt+0x9dfd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ac92c <__cxa_atexit@plt+0xa08cc> │ │ │ │ + ldr r7, [pc, #112] @ ac958 <__cxa_atexit@plt+0xa08f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - msreq SPSR_hyp, r4 │ │ │ │ - @ instruction: 0xfffff670 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - ldrdeq pc, [lr, #-164]! @ 0xffffff5c │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b aa2ac <__cxa_atexit@plt+0x9e24c> │ │ │ │ - msreq SPSR_fiq, r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r1, r7 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aa0f4 <__cxa_atexit@plt+0x9e094> │ │ │ │ - ldr r7, [r1, #8] │ │ │ │ - ldr r3, [r1, #12] │ │ │ │ - ldr r0, [pc, #140] @ aa100 <__cxa_atexit@plt+0x9e0a0> │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ aa104 <__cxa_atexit@plt+0x9e0a4> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r1, #4]! │ │ │ │ - ands r0, r3, #3 │ │ │ │ - beq aa0b4 <__cxa_atexit@plt+0x9e054> │ │ │ │ - cmp r0, #2 │ │ │ │ - bne aa0c4 <__cxa_atexit@plt+0x9e064> │ │ │ │ - ldr r7, [r3, #2] │ │ │ │ - mov r5, r1 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #60] @ aa108 <__cxa_atexit@plt+0x9e0a8> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + str r9, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq aa0ec <__cxa_atexit@plt+0x9e08c> │ │ │ │ - ldr r3, [pc, #44] @ aa10c <__cxa_atexit@plt+0x9e0ac> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + beq ac93c <__cxa_atexit@plt+0xa08dc> │ │ │ │ + ldr r5, [pc, #64] @ ac95c <__cxa_atexit@plt+0xa08fc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r7, r1 │ │ │ │ + ldr r7, [pc, #20] @ ac960 <__cxa_atexit@plt+0xa0900> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - strheq r1, [r0, r0] │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - smceq 61340 @ 0xef9c │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq lr, r4, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne aa13c <__cxa_atexit@plt+0x9e0dc> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #44] @ aa170 <__cxa_atexit@plt+0x9e110> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ ac9cc <__cxa_atexit@plt+0xa096c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq aa168 <__cxa_atexit@plt+0x9e108> │ │ │ │ - ldr r3, [pc, #24] @ aa174 <__cxa_atexit@plt+0x9e114> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ + beq ac9c0 <__cxa_atexit@plt+0xa0960> │ │ │ │ + ldr r2, [pc, #44] @ ac9d0 <__cxa_atexit@plt+0xa0970> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - msreq SPSR_fsx, r4, lsl r9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ aa198 <__cxa_atexit@plt+0x9e138> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ac9f8 <__cxa_atexit@plt+0xa0998> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b b98e50 <__cxa_atexit@plt+0xb8cdf0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq pc, [lr, #-128]! @ 0xffffff80 │ │ │ │ + b aa47c <__cxa_atexit@plt+0x9e41c> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aa1c0 <__cxa_atexit@plt+0x9e160> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 111f45c <__cxa_atexit@plt+0x11133fc> │ │ │ │ - orreq r1, r0, r0, ror r3 │ │ │ │ - msreq SPSR_fsx, r4, lsr #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aa264 <__cxa_atexit@plt+0x9e204> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aa26c <__cxa_atexit@plt+0x9e20c> │ │ │ │ - ldr lr, [pc, #132] @ aa280 <__cxa_atexit@plt+0x9e220> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #128] @ aa284 <__cxa_atexit@plt+0x9e224> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - sub r0, r6, #10 │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r2, [pc, #88] @ aa288 <__cxa_atexit@plt+0x9e228> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [pc, #84] @ aa28c <__cxa_atexit@plt+0x9e22c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r3, #28] │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - ldr r3, [pc, #56] @ aa290 <__cxa_atexit@plt+0x9e230> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 10e31a8 <__cxa_atexit@plt+0x10d7148> │ │ │ │ - mov r6, r3 │ │ │ │ - b aa274 <__cxa_atexit@plt+0x9e214> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - orreq r0, r0, r4, lsr pc │ │ │ │ - @ instruction: 0x01801298 │ │ │ │ - orreq r0, r0, r4, asr #30 │ │ │ │ - orreq r0, r0, r4, lsr #30 │ │ │ │ - @ instruction: 0xfffffd94 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aa2e8 <__cxa_atexit@plt+0x9e288> │ │ │ │ - ldr r2, [pc, #64] @ aa308 <__cxa_atexit@plt+0x9e2a8> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r7, [pc, #28] @ aa30c <__cxa_atexit@plt+0x9e2ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + bcc aca34 <__cxa_atexit@plt+0xa09d4> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aca40 <__cxa_atexit@plt+0xa09e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - msreq SPSR_fsx, r8, lsl #17 │ │ │ │ - strheq pc, [lr, #-116]! @ 0xffffff8c @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa390 <__cxa_atexit@plt+0x9e330> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add sl, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - ldr lr, [pc, #68] @ aa3a0 <__cxa_atexit@plt+0x9e340> │ │ │ │ - sub r3, r6, #23 │ │ │ │ - sub r2, r6, #15 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #56] @ aa3a4 <__cxa_atexit@plt+0x9e344> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #52] @ aa3a8 <__cxa_atexit@plt+0x9e348> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r8, #24] │ │ │ │ - str r3, [r8, #28] │ │ │ │ - stmib r8, {r1, r9} │ │ │ │ - add r1, r8, #12 │ │ │ │ - sub r8, r6, #7 │ │ │ │ - stm r1, {r0, sl, lr} │ │ │ │ - b 1063d0 <__cxa_atexit@plt+0xfa370> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r0, ip, lsr pc │ │ │ │ - strdeq r0, [r0, r8] │ │ │ │ - orreq r0, r0, r0, ror #27 │ │ │ │ - msreq SPSR_hyp, r8 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa414 <__cxa_atexit@plt+0x9e3b4> │ │ │ │ - ldr r1, [pc, #76] @ aa41c <__cxa_atexit@plt+0x9e3bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, lsr sl @ │ │ │ │ + cmneq lr, ip, asr #27 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi acaf8 <__cxa_atexit@plt+0xa0a98> │ │ │ │ + ldr r7, [pc, #160] @ acb08 <__cxa_atexit@plt+0xa0aa8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #-8]! │ │ │ │ + str r9, [r3, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq acadc <__cxa_atexit@plt+0xa0a7c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr lr, [r8, #7] │ │ │ │ + ldr r0, [pc, #128] @ acb0c <__cxa_atexit@plt+0xa0aac> │ │ │ │ + add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ + str r0, [r2, #-20]! @ 0xffffffec │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r2, #16] │ │ │ │ + ldrd r8, [lr, #3] │ │ │ │ + strd r0, [r3] │ │ │ │ + strd r8, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq aa408 <__cxa_atexit@plt+0x9e3a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ aa420 <__cxa_atexit@plt+0x9e3c0> │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - ldr r7, [r2, #4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ + beq acaec <__cxa_atexit@plt+0xa0a8c> │ │ │ │ + ldr lr, [pc, #88] @ acb10 <__cxa_atexit@plt+0xa0ab0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r3, [r7, #7] │ │ │ │ + strd r8, [r2] │ │ │ │ + str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + str r3, [r5, #20] │ │ │ │ + str lr, [r5, #24] │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ acb14 <__cxa_atexit@plt+0xa0ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - msreq SPSR_fiq, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x016eae94 │ │ │ │ + strdeq sl, [lr, #-204]! @ 0xffffff34 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - ldr r2, [pc, #16] @ aa450 <__cxa_atexit@plt+0x9e3f0> │ │ │ │ - str r3, [r5] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 61284 @ 0xef64 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #104] @ acb9c <__cxa_atexit@plt+0xa0b3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #3] │ │ │ │ + ldr r3, [r3, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + ldr r9, [r2, #7] │ │ │ │ + ldr r2, [r2, #3] │ │ │ │ + stmdb r5, {r2, r9} │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-12]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq acb90 <__cxa_atexit@plt+0xa0b30> │ │ │ │ + ldr lr, [pc, #56] @ acba0 <__cxa_atexit@plt+0xa0b40> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmda r5, {r0, r1, r8} │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + strd r0, [r3] │ │ │ │ + sub r0, r5, #4 │ │ │ │ + stm r0, {r2, r9, lr} │ │ │ │ + str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + smceq 60096 @ 0xeac0 │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aa4a8 <__cxa_atexit@plt+0x9e448> │ │ │ │ - ldr lr, [pc, #56] @ aa4b4 <__cxa_atexit@plt+0x9e454> │ │ │ │ - ldr r1, [pc, #56] @ aa4b8 <__cxa_atexit@plt+0x9e458> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + ldr lr, [pc, #40] @ acbe0 <__cxa_atexit@plt+0xa0b80> │ │ │ │ add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe90 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldrd r8, [r7, #3] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r8, r9, lr} │ │ │ │ + str r0, [r5, #-8]! │ │ │ │ + b aaeb8 <__cxa_atexit@plt+0x9ee58> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aa4f0 <__cxa_atexit@plt+0x9e490> │ │ │ │ - ldr r2, [pc, #28] @ aa4fc <__cxa_atexit@plt+0x9e49c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc acc1c <__cxa_atexit@plt+0xa0bbc> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ acc28 <__cxa_atexit@plt+0xa0bc8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - orreq r0, r0, r4, lsr #27 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r8, asr #16 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub sl, r5, #16 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi aa568 <__cxa_atexit@plt+0x9e508> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa570 <__cxa_atexit@plt+0x9e510> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r3, [pc, #84] @ aa58c <__cxa_atexit@plt+0x9e52c> │ │ │ │ - ldr r2, [pc, #84] @ aa590 <__cxa_atexit@plt+0x9e530> │ │ │ │ - ldr r1, [pc, #84] @ aa594 <__cxa_atexit@plt+0x9e534> │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi accc4 <__cxa_atexit@plt+0xa0c64> │ │ │ │ + ldr r3, [pc, #136] @ accd4 <__cxa_atexit@plt+0xa0c74> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b aa578 <__cxa_atexit@plt+0x9e518> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ aa588 <__cxa_atexit@plt+0x9e528> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq accac <__cxa_atexit@plt+0xa0c4c> │ │ │ │ + ldr r7, [pc, #112] @ accd8 <__cxa_atexit@plt+0xa0c78> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq accbc <__cxa_atexit@plt+0xa0c5c> │ │ │ │ + ldr r5, [pc, #64] @ accdc <__cxa_atexit@plt+0xa0c7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fiq, ip │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - smceq 61276 @ 0xef5c │ │ │ │ - msreq SPSR_fsx, r0, ror #11 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - ldmib r5, {r1, r3} │ │ │ │ - cmp r0, r6 │ │ │ │ - str r3, [r5, #12] │ │ │ │ - bcc aa5e4 <__cxa_atexit@plt+0x9e584> │ │ │ │ - ldr r0, [pc, #56] @ aa604 <__cxa_atexit@plt+0x9e5a4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #4]! │ │ │ │ - add lr, r8, #8 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - str r2, [r8, #20] │ │ │ │ - b 1296834 <__cxa_atexit@plt+0x128a7d4> │ │ │ │ - ldr r3, [pc, #28] @ aa608 <__cxa_atexit@plt+0x9e5a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stm r5, {r1, r2, r7} │ │ │ │ - mov r7, #24 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - msreq SPSR_fsx, r8, lsl #11 │ │ │ │ - smceq 61272 @ 0xef58 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub sl, r5, #16 │ │ │ │ - mov r7, r6 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi aa678 <__cxa_atexit@plt+0x9e618> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r7, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa680 <__cxa_atexit@plt+0x9e620> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r3, [pc, #84] @ aa69c <__cxa_atexit@plt+0x9e63c> │ │ │ │ - ldr r2, [pc, #84] @ aa6a0 <__cxa_atexit@plt+0x9e640> │ │ │ │ - ldr r1, [pc, #84] @ aa6a4 <__cxa_atexit@plt+0x9e644> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stm lr, {r2, r8, r9} │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - mov r5, sl │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r6, r7 │ │ │ │ - b aa688 <__cxa_atexit@plt+0x9e628> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ aa698 <__cxa_atexit@plt+0x9e638> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - strdeq pc, [lr, #-76]! @ 0xffffffb4 │ │ │ │ - @ instruction: 0xfffffd68 │ │ │ │ - @ instruction: 0xffffff4c │ │ │ │ - msreq SPSR_fsx, ip, ror #8 │ │ │ │ - ldrdeq pc, [lr, #-76]! @ 0xffffffb4 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa6e0 <__cxa_atexit@plt+0x9e680> │ │ │ │ - ldr r7, [pc, #36] @ aa6f0 <__cxa_atexit@plt+0x9e690> │ │ │ │ + ldr r7, [pc, #20] @ acce0 <__cxa_atexit@plt+0xa0c80> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aa6f4 <__cxa_atexit@plt+0x9e694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - msreq SPSR_fsx, r0, asr #9 │ │ │ │ - msreq SPSR_fsx, r0 @ │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #16] @ aa720 <__cxa_atexit@plt+0x9e6c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - str r8, [r5, #12] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - msreq SPSR_fsx, r4, ror #8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne aa790 <__cxa_atexit@plt+0x9e730> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aa7a4 <__cxa_atexit@plt+0x9e744> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aa79c <__cxa_atexit@plt+0x9e73c> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r3, [pc, #84] @ aa7bc <__cxa_atexit@plt+0x9e75c> │ │ │ │ - ldr r2, [pc, #84] @ aa7c0 <__cxa_atexit@plt+0x9e760> │ │ │ │ - ldr r1, [pc, #84] @ aa7c4 <__cxa_atexit@plt+0x9e764> │ │ │ │ - add r3, pc, r3 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq lr, r0, ror #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ acd4c <__cxa_atexit@plt+0xa0cec> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ aa7b8 <__cxa_atexit@plt+0x9e758> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq pc, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - @ instruction: 0xfffffc48 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - msreq SPSR_hyp, r0 │ │ │ │ - ldrdeq pc, [lr, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa800 <__cxa_atexit@plt+0x9e7a0> │ │ │ │ - ldr r7, [pc, #36] @ aa810 <__cxa_atexit@plt+0x9e7b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq acd40 <__cxa_atexit@plt+0xa0ce0> │ │ │ │ + ldr r2, [pc, #44] @ acd50 <__cxa_atexit@plt+0xa0cf0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aa814 <__cxa_atexit@plt+0x9e7b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - msreq SPSR_hyp, r0 │ │ │ │ - msreq SPSR_hyp, ip │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa850 <__cxa_atexit@plt+0x9e7f0> │ │ │ │ - ldr r7, [pc, #36] @ aa860 <__cxa_atexit@plt+0x9e800> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aa864 <__cxa_atexit@plt+0x9e804> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - msreq SPSR_hyp, r0 │ │ │ │ - msreq SPSR_hyp, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ aa88c <__cxa_atexit@plt+0x9e82c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ acd78 <__cxa_atexit@plt+0xa0d18> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strdeq pc, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne aa8fc <__cxa_atexit@plt+0x9e89c> │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aa910 <__cxa_atexit@plt+0x9e8b0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc aa918 <__cxa_atexit@plt+0x9e8b8> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r7, [pc, #112] @ aa940 <__cxa_atexit@plt+0x9e8e0> │ │ │ │ - ldr r3, [pc, #112] @ aa944 <__cxa_atexit@plt+0x9e8e4> │ │ │ │ - ldr r2, [pc, #112] @ aa948 <__cxa_atexit@plt+0x9e8e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - stm r5, {r3, r8, r9} │ │ │ │ - sub r7, sl, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, sl │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #56] @ aa93c <__cxa_atexit@plt+0x9e8dc> │ │ │ │ + b aac24 <__cxa_atexit@plt+0x9ebc4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acdb4 <__cxa_atexit@plt+0xa0d54> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ acdc0 <__cxa_atexit@plt+0xa0d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov sl, r6 │ │ │ │ - b aa920 <__cxa_atexit@plt+0x9e8c0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ aa938 <__cxa_atexit@plt+0x9e8d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fiq, r0 │ │ │ │ - @ instruction: 0x018008b4 │ │ │ │ - @ instruction: 0xfffffae0 │ │ │ │ - @ instruction: 0xfffffcc4 │ │ │ │ - msreq SPSR_fsx, r8, ror #3 │ │ │ │ - msreq SPSR_fiq, r4 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrheq lr, [pc, #-96] @ acd68 <__cxa_atexit@plt+0xa0d08> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa984 <__cxa_atexit@plt+0x9e924> │ │ │ │ - ldr r7, [pc, #36] @ aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ace5c <__cxa_atexit@plt+0xa0dfc> │ │ │ │ + ldr r3, [pc, #136] @ ace6c <__cxa_atexit@plt+0xa0e0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ace44 <__cxa_atexit@plt+0xa0de4> │ │ │ │ + ldr r7, [pc, #112] @ ace70 <__cxa_atexit@plt+0xa0e10> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r9, sl} │ │ │ │ - ldr r7, [r5] │ │ │ │ - str r8, [r5] │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldrh r8, [r2, #3] │ │ │ │ + ldrh r9, [r1, #3] │ │ │ │ + strh r8, [r3] │ │ │ │ + strh r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ace54 <__cxa_atexit@plt+0xa0df4> │ │ │ │ + ldr r5, [pc, #64] @ ace74 <__cxa_atexit@plt+0xa0e14> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aa998 <__cxa_atexit@plt+0x9e938> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - msreq SPSR_fiq, ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aa9cc <__cxa_atexit@plt+0x9e96c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ aa9d4 <__cxa_atexit@plt+0x9e974> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - orreq r0, r0, r0, lsl #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aaa24 <__cxa_atexit@plt+0x9e9c4> │ │ │ │ - ldr r2, [pc, #56] @ aaa2c <__cxa_atexit@plt+0x9e9cc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ aaa30 <__cxa_atexit@plt+0x9e9d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ aaa34 <__cxa_atexit@plt+0x9e9d4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #20] @ ace78 <__cxa_atexit@plt+0xa0e18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq pc, [lr, #-16]! │ │ │ │ - orreq r0, r0, r8, lsr r7 │ │ │ │ - orreq r0, r0, r0, lsr r7 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + cmneq lr, ip, asr fp │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aaa9c <__cxa_atexit@plt+0x9ea3c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aaaa8 <__cxa_atexit@plt+0x9ea48> │ │ │ │ - ldr r1, [pc, #80] @ aaab8 <__cxa_atexit@plt+0x9ea58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ aaabc <__cxa_atexit@plt+0x9ea5c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #64] @ aaac0 <__cxa_atexit@plt+0x9ea60> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 1384f00 <__cxa_atexit@plt+0x1378ea0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - orreq r0, r0, r8, asr #13 │ │ │ │ - orreq r0, r0, r0, asr #13 │ │ │ │ - msreq SPSR_fsx, r0, asr #1 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aab04 <__cxa_atexit@plt+0x9eaa4> │ │ │ │ - ldr r2, [pc, #36] @ aab0c <__cxa_atexit@plt+0x9eaac> │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ acee8 <__cxa_atexit@plt+0xa0e88> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ + ldrh r3, [r3, #3] │ │ │ │ + ldrh r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strh r3, [r5, #4] │ │ │ │ + strh r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq acedc <__cxa_atexit@plt+0xa0e7c> │ │ │ │ + ldr r2, [pc, #44] @ aceec <__cxa_atexit@plt+0xa0e8c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldrh r8, [r3, #4]! │ │ │ │ + ldrh r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - smceq 61192 @ 0xef08 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ aab38 <__cxa_atexit@plt+0x9ead8> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #-4] │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ acf14 <__cxa_atexit@plt+0xa0eb4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldrh r8, [r5, #8]! │ │ │ │ + ldrh sl, [r7, #3] │ │ │ │ + ldrh r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq SPSR_fsx, ip, asr #32 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne aabc0 <__cxa_atexit@plt+0x9eb60> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - ldmib r5, {r8, r9} │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aabd4 <__cxa_atexit@plt+0x9eb74> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc aabdc <__cxa_atexit@plt+0x9eb7c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r3 │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r7, [pc, #124] @ aac04 <__cxa_atexit@plt+0x9eba4> │ │ │ │ - ldr r3, [pc, #124] @ aac08 <__cxa_atexit@plt+0x9eba8> │ │ │ │ - ldr r2, [pc, #124] @ aac0c <__cxa_atexit@plt+0x9ebac> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - mov r5, fp │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r7, r9} │ │ │ │ - stm lr, {r3, r8, r9} │ │ │ │ - sub r7, sl, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r6, sl │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r7, [pc, #56] @ aac00 <__cxa_atexit@plt+0x9eba0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - mov sl, r6 │ │ │ │ - b aabe4 <__cxa_atexit@plt+0x9eb84> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ aabfc <__cxa_atexit@plt+0x9eb9c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x016eef9c │ │ │ │ - strdeq r0, [r0, r0] │ │ │ │ - @ instruction: 0xfffff818 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ - cmneq lr, r0, lsr #30 │ │ │ │ - smceq 61172 @ 0xeef4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b aa994 <__cxa_atexit@plt+0x9e934> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aac78 <__cxa_atexit@plt+0x9ec18> │ │ │ │ - ldr r3, [pc, #84] @ aac90 <__cxa_atexit@plt+0x9ec30> │ │ │ │ - ldr r2, [pc, #84] @ aac94 <__cxa_atexit@plt+0x9ec34> │ │ │ │ - ldr lr, [pc, #84] @ aac98 <__cxa_atexit@plt+0x9ec38> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - mov r7, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r7, [r1, #28] │ │ │ │ - str r1, [r1, #32] │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc acf50 <__cxa_atexit@plt+0xa0ef0> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ acf5c <__cxa_atexit@plt+0xa0efc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ aac9c <__cxa_atexit@plt+0x9ec3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - @ instruction: 0xfffffdec │ │ │ │ - @ instruction: 0xfffffe78 │ │ │ │ - cmneq lr, ip, asr #30 │ │ │ │ - cmneq lr, r4, ror #29 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, lsl r5 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aacd4 <__cxa_atexit@plt+0x9ec74> │ │ │ │ - ldr r7, [pc, #32] @ aace4 <__cxa_atexit@plt+0x9ec84> │ │ │ │ + bhi acff8 <__cxa_atexit@plt+0xa0f98> │ │ │ │ + ldr r3, [pc, #136] @ ad008 <__cxa_atexit@plt+0xa0fa8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq acfe0 <__cxa_atexit@plt+0xa0f80> │ │ │ │ + ldr r7, [pc, #112] @ ad00c <__cxa_atexit@plt+0xa0fac> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aace8 <__cxa_atexit@plt+0x9ec88> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - strdeq lr, [lr, #-236]! @ 0xffffff14 │ │ │ │ - @ instruction: 0x016eee9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #196] @ aadc4 <__cxa_atexit@plt+0x9ed64> │ │ │ │ - mov sl, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [sl, #-4]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldrb r8, [r2, #3] │ │ │ │ + ldrb r9, [r1, #3] │ │ │ │ + strb r8, [r3] │ │ │ │ + strb r9, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq aad28 <__cxa_atexit@plt+0x9ecc8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r3, #0 │ │ │ │ - beq aad34 <__cxa_atexit@plt+0x9ecd4> │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + beq acff0 <__cxa_atexit@plt+0xa0f90> │ │ │ │ + ldr r5, [pc, #64] @ ad010 <__cxa_atexit@plt+0xa0fb0> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, sl │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - cmp fp, sl │ │ │ │ - bhi aad98 <__cxa_atexit@plt+0x9ed38> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc aada0 <__cxa_atexit@plt+0x9ed40> │ │ │ │ - mov r7, r3 │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r1, [pc, #104] @ aadcc <__cxa_atexit@plt+0x9ed6c> │ │ │ │ - ldr r3, [pc, #104] @ aadd0 <__cxa_atexit@plt+0x9ed70> │ │ │ │ - ldr r2, [pc, #104] @ aadd4 <__cxa_atexit@plt+0x9ed74> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - sub r7, r9, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, r9 │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r9, r6 │ │ │ │ - b aada8 <__cxa_atexit@plt+0x9ed48> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #24] @ aadc8 <__cxa_atexit@plt+0x9ed68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #20] @ ad014 <__cxa_atexit@plt+0xa0fb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - ldrdeq lr, [lr, #-212]! @ 0xffffff2c │ │ │ │ - @ instruction: 0xfffff64c │ │ │ │ - @ instruction: 0xfffff830 │ │ │ │ - cmneq lr, r4, asr sp │ │ │ │ - strheq lr, [lr, #-208]! @ 0xffffff30 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq aadfc <__cxa_atexit@plt+0x9ed9c> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, ror #1 │ │ │ │ + ldrdeq sl, [lr, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #84] @ ad084 <__cxa_atexit@plt+0xa1024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb r3, [r3, #3] │ │ │ │ + ldrb r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + strb r3, [r5, #4] │ │ │ │ + strb r1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad078 <__cxa_atexit@plt+0xa1018> │ │ │ │ + ldr r2, [pc, #44] @ ad088 <__cxa_atexit@plt+0xa1028> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldrb r8, [r3, #4]! │ │ │ │ + ldrb r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aae5c <__cxa_atexit@plt+0x9edfc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aae54 <__cxa_atexit@plt+0x9edf4> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r3, [pc, #72] @ aae74 <__cxa_atexit@plt+0x9ee14> │ │ │ │ - ldr r2, [pc, #72] @ aae78 <__cxa_atexit@plt+0x9ee18> │ │ │ │ - ldr r1, [pc, #72] @ aae7c <__cxa_atexit@plt+0x9ee1c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ad0b0 <__cxa_atexit@plt+0xa1050> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ aae70 <__cxa_atexit@plt+0x9ee10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldrb r8, [r5, #8]! │ │ │ │ + ldrb sl, [r7, #3] │ │ │ │ + ldrb r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b aa704 <__cxa_atexit@plt+0x9e6a4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad0ec <__cxa_atexit@plt+0xa108c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ad0f8 <__cxa_atexit@plt+0xa1098> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsr #26 │ │ │ │ - @ instruction: 0xfffff584 │ │ │ │ - @ instruction: 0xfffff768 │ │ │ │ - cmneq lr, ip, lsl #25 │ │ │ │ - cmneq lr, r0, asr sp │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r8, ror r3 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi aaeb4 <__cxa_atexit@plt+0x9ee54> │ │ │ │ - ldr r7, [pc, #32] @ aaec4 <__cxa_atexit@plt+0x9ee64> │ │ │ │ + bhi ad194 <__cxa_atexit@plt+0xa1134> │ │ │ │ + ldr r3, [pc, #136] @ ad1a4 <__cxa_atexit@plt+0xa1144> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ad17c <__cxa_atexit@plt+0xa111c> │ │ │ │ + ldr r7, [pc, #112] @ ad1a8 <__cxa_atexit@plt+0xa1148> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - mov r7, sl │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ aaec8 <__cxa_atexit@plt+0x9ee68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe50 │ │ │ │ - cmneq lr, ip, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aaefc <__cxa_atexit@plt+0x9ee9c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ aaf04 <__cxa_atexit@plt+0x9eea4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - orreq r0, r0, r0, asr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aaf54 <__cxa_atexit@plt+0x9eef4> │ │ │ │ - ldr r2, [pc, #56] @ aaf5c <__cxa_atexit@plt+0x9eefc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ aaf60 <__cxa_atexit@plt+0x9ef00> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ aaf64 <__cxa_atexit@plt+0x9ef04> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad18c <__cxa_atexit@plt+0xa112c> │ │ │ │ + ldr r5, [pc, #64] @ ad1ac <__cxa_atexit@plt+0xa114c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, lsr #25 │ │ │ │ - orreq r0, r0, r8, lsl #4 │ │ │ │ - orreq r0, r0, r0, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi aafcc <__cxa_atexit@plt+0x9ef6c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aafd8 <__cxa_atexit@plt+0x9ef78> │ │ │ │ - ldr r1, [pc, #80] @ aafe8 <__cxa_atexit@plt+0x9ef88> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ aafec <__cxa_atexit@plt+0x9ef8c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #64] @ aaff0 <__cxa_atexit@plt+0x9ef90> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 1384f00 <__cxa_atexit@plt+0x1378ea0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ ad1b0 <__cxa_atexit@plt+0xa1150> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0x01800198 │ │ │ │ - @ instruction: 0x01800190 │ │ │ │ - @ instruction: 0x016eeb90 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ab034 <__cxa_atexit@plt+0x9efd4> │ │ │ │ - ldr r2, [pc, #36] @ ab03c <__cxa_atexit@plt+0x9efdc> │ │ │ │ - ldmib r7, {r1, r7} │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq lr, ip, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ ad21c <__cxa_atexit@plt+0xa11bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - stmdb r5, {r1, r8, r9} │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq ad210 <__cxa_atexit@plt+0xa11b0> │ │ │ │ + ldr r2, [pc, #44] @ ad220 <__cxa_atexit@plt+0xa11c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r8, asr #22 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ ab06c <__cxa_atexit@plt+0x9f00c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ ad248 <__cxa_atexit@plt+0xa11e8> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ - str r8, [r5, #4] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b a90c4 <__cxa_atexit@plt+0x9d064> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ab0e0 <__cxa_atexit@plt+0x9f080> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ab0f4 <__cxa_atexit@plt+0x9f094> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ab0ec <__cxa_atexit@plt+0x9f08c> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r3, [pc, #84] @ ab10c <__cxa_atexit@plt+0x9f0ac> │ │ │ │ - ldr r2, [pc, #84] @ ab110 <__cxa_atexit@plt+0x9f0b0> │ │ │ │ - ldr r1, [pc, #84] @ ab114 <__cxa_atexit@plt+0x9f0b4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r7, {r3, r9} │ │ │ │ - stm r5, {r2, r8, r9} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r8, r1, #2 │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ ab108 <__cxa_atexit@plt+0x9f0a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, lsl #21 │ │ │ │ - @ instruction: 0xfffff2f8 │ │ │ │ - @ instruction: 0xfffff4dc │ │ │ │ - cmneq lr, r0, lsl #20 │ │ │ │ - cmneq lr, ip, ror #20 │ │ │ │ - andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ab180 <__cxa_atexit@plt+0x9f120> │ │ │ │ - ldr r3, [pc, #84] @ ab198 <__cxa_atexit@plt+0x9f138> │ │ │ │ - ldr r2, [pc, #84] @ ab19c <__cxa_atexit@plt+0x9f13c> │ │ │ │ - ldr lr, [pc, #84] @ ab1a0 <__cxa_atexit@plt+0x9f140> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - mov r7, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #12]! │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r9, [r1, #20] │ │ │ │ - str r8, [r1, #8] │ │ │ │ - str r7, [r1, #28] │ │ │ │ - str r1, [r1, #32] │ │ │ │ - str lr, [r1, #24]! │ │ │ │ - mov r7, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad284 <__cxa_atexit@plt+0xa1224> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ ad290 <__cxa_atexit@plt+0xa1230> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ab1a4 <__cxa_atexit@plt+0x9f144> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - @ instruction: 0xfffffe14 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq lr, ip, asr sl │ │ │ │ - ldrdeq lr, [lr, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, ror #3 │ │ │ │ + cmneq lr, r4, lsl r5 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab1dc <__cxa_atexit@plt+0x9f17c> │ │ │ │ - ldr r3, [pc, #32] @ ab1ec <__cxa_atexit@plt+0x9f18c> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ ab1f0 <__cxa_atexit@plt+0x9f190> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, ip, lsl #20 │ │ │ │ - @ instruction: 0x016ee994 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ab21c <__cxa_atexit@plt+0x9f1bc> │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, r8, ror #18 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne ab260 <__cxa_atexit@plt+0x9f200> │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r8, [r5, #16] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - cmp r0, #4 │ │ │ │ - bne ab26c <__cxa_atexit@plt+0x9f20c> │ │ │ │ - ldr r3, [pc, #180] @ ab30c <__cxa_atexit@plt+0x9f2ac> │ │ │ │ + bhi ad354 <__cxa_atexit@plt+0xa12f4> │ │ │ │ + ldr r3, [pc, #204] @ ad384 <__cxa_atexit@plt+0xa1324> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ - bx r0 │ │ │ │ - str r9, [sp, #4] │ │ │ │ - add r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi ab2d4 <__cxa_atexit@plt+0x9f274> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r7, sl │ │ │ │ - bcc ab2e0 <__cxa_atexit@plt+0x9f280> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - ldr r7, [pc, #120] @ ab310 <__cxa_atexit@plt+0x9f2b0> │ │ │ │ - ldr r3, [pc, #120] @ ab314 <__cxa_atexit@plt+0x9f2b4> │ │ │ │ - ldr r2, [pc, #120] @ ab318 <__cxa_atexit@plt+0x9f2b8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r6, {r7, r8} │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ad334 <__cxa_atexit@plt+0xa12d4> │ │ │ │ + ldr r3, [pc, #180] @ ad388 <__cxa_atexit@plt+0xa1328> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - sub r7, sl, #3 │ │ │ │ - add r8, r2, #2 │ │ │ │ - mov r5, r9 │ │ │ │ - mov r6, sl │ │ │ │ - b 1615e28 <__cxa_atexit@plt+0x1609dc8> │ │ │ │ - mov r9, r8 │ │ │ │ - mov sl, r6 │ │ │ │ - b ab2ec <__cxa_atexit@plt+0x9f28c> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ab308 <__cxa_atexit@plt+0x9f2a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - ldr r8, [sp, #4] │ │ │ │ - add r5, r5, #24 │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr r8, [r8, #7] │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + mov r3, r7 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + str r8, [r7, #4] │ │ │ │ + str r9, [r3] │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad344 <__cxa_atexit@plt+0xa12e4> │ │ │ │ + ldr r7, [pc, #136] @ ad38c <__cxa_atexit@plt+0xa132c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x016ee890 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xfffff118 │ │ │ │ - @ instruction: 0xfffff2f4 │ │ │ │ - cmneq lr, r8, lsl r8 │ │ │ │ - cmneq lr, ip, asr #17 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ab350 <__cxa_atexit@plt+0x9f2f0> │ │ │ │ - ldr r3, [pc, #32] @ ab360 <__cxa_atexit@plt+0x9f300> │ │ │ │ - ldr r7, [r5] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #12] @ ab364 <__cxa_atexit@plt+0x9f304> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ad364 <__cxa_atexit@plt+0xa1304> │ │ │ │ + ldr r7, [pc, #124] @ ad398 <__cxa_atexit@plt+0xa1338> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffeb4 │ │ │ │ - @ instruction: 0x016ee898 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ab3c4 <__cxa_atexit@plt+0x9f364> │ │ │ │ - ldr r3, [pc, #76] @ ab3d4 <__cxa_atexit@plt+0x9f374> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq ab3b4 <__cxa_atexit@plt+0x9f354> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r3, [pc, #56] @ ab3d8 <__cxa_atexit@plt+0x9f378> │ │ │ │ - cmp r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r8, [r5, #8] │ │ │ │ + str sl, [r5, #12] │ │ │ │ + mov r7, sl │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ ab3dc <__cxa_atexit@plt+0x9f37c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #56] @ ad394 <__cxa_atexit@plt+0xa1334> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmnpeq pc, r8, lsr #27 @ p-variant is OBSOLETE │ │ │ │ - cmneq lr, r4, lsr r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [pc, #20] @ ab408 <__cxa_atexit@plt+0x9f3a8> │ │ │ │ - cmp r7, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ + ldr r7, [pc, #36] @ ad390 <__cxa_atexit@plt+0xa1330> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, r4, asr sp @ p-variant is OBSOLETE @ │ │ │ │ - ldrdeq lr, [lr, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + andeq r0, r0, ip, ror #1 │ │ │ │ + andeq r0, r0, r8, lsl #3 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + cmneq lr, r8, asr #8 │ │ │ │ + cmneq lr, r0, lsr #13 │ │ │ │ + @ instruction: 0xffffc080 │ │ │ │ + cmneq lr, r0, lsl r4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #140] @ ad444 <__cxa_atexit@plt+0xa13e4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r7, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + mov r7, r5 │ │ │ │ + str r2, [r7, #-4]! │ │ │ │ + tst sl, #3 │ │ │ │ + beq ad414 <__cxa_atexit@plt+0xa13b4> │ │ │ │ + ldr r7, [pc, #108] @ ad448 <__cxa_atexit@plt+0xa13e8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2], #-16 │ │ │ │ + str r7, [r3] │ │ │ │ cmp fp, r2 │ │ │ │ - bhi ab468 <__cxa_atexit@plt+0x9f408> │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi ab480 <__cxa_atexit@plt+0x9f420> │ │ │ │ - ldr r7, [pc, #104] @ ab4b0 <__cxa_atexit@plt+0x9f450> │ │ │ │ - ldr r2, [pc, #104] @ ab4b4 <__cxa_atexit@plt+0x9f454> │ │ │ │ + bhi ad424 <__cxa_atexit@plt+0xa13c4> │ │ │ │ + ldr r7, [pc, #80] @ ad450 <__cxa_atexit@plt+0xa13f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, r2, #1 │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + stmda r5, {r8, sl} │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ mov r7, sl │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #60] @ ab4ac <__cxa_atexit@plt+0x9f44c> │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ad44c <__cxa_atexit@plt+0xa13ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ ab4a4 <__cxa_atexit@plt+0x9f444> │ │ │ │ - ldr r7, [pc, #28] @ ab4a8 <__cxa_atexit@plt+0x9f448> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #1 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + cmneq lr, r8, lsl #7 │ │ │ │ + @ instruction: 0xffffbf9c │ │ │ │ + cmneq lr, r8, asr r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldr r7, [pc, #88] @ ad4c4 <__cxa_atexit@plt+0xa1464> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - smceq 61044 @ 0xee74 │ │ │ │ - cmneq lr, ip, asr r7 │ │ │ │ - @ instruction: 0x016ee790 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - strheq lr, [lr, #-116]! @ 0xffffff8c │ │ │ │ - cmneq lr, r4, asr #14 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r9 │ │ │ │ - sub r2, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ab514 <__cxa_atexit@plt+0x9f4b4> │ │ │ │ - sub r7, r5, #24 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #8]! │ │ │ │ + str r7, [r3] │ │ │ │ + ldr r8, [r3, #-4] │ │ │ │ + sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - bhi ab52c <__cxa_atexit@plt+0x9f4cc> │ │ │ │ - ldr r7, [pc, #104] @ ab55c <__cxa_atexit@plt+0x9f4fc> │ │ │ │ - ldr r2, [pc, #104] @ ab560 <__cxa_atexit@plt+0x9f500> │ │ │ │ + bhi ad4a4 <__cxa_atexit@plt+0xa1444> │ │ │ │ + ldr r7, [pc, #56] @ ad4c8 <__cxa_atexit@plt+0xa1468> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, r2, #1 │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + stm r5, {r8, sl} │ │ │ │ + str r7, [r5, #-8]! │ │ │ │ mov r7, sl │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #60] @ ab558 <__cxa_atexit@plt+0x9f4f8> │ │ │ │ + b 1558d98 <__cxa_atexit@plt+0x154cd38> │ │ │ │ + ldr r7, [pc, #32] @ ad4cc <__cxa_atexit@plt+0xa146c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #28] @ ab550 <__cxa_atexit@plt+0x9f4f0> │ │ │ │ - ldr r7, [pc, #28] @ ab554 <__cxa_atexit@plt+0x9f4f4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r8, r5, #1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, r3 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + @ instruction: 0xffffbf0c │ │ │ │ + cmneq lr, r8, lsl #6 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad508 <__cxa_atexit@plt+0xa14a8> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ ad520 <__cxa_atexit@plt+0xa14c0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, asr #13 │ │ │ │ - strheq lr, [lr, #-96]! @ 0xffffffa0 │ │ │ │ - cmneq lr, r4, ror #13 │ │ │ │ - @ instruction: 0xfffffd04 │ │ │ │ - cmneq lr, r8, lsl #14 │ │ │ │ + ldr r3, [pc, #20] @ ad524 <__cxa_atexit@plt+0xa14c4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, ip, asr pc @ │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ab5b0 <__cxa_atexit@plt+0x9f550> │ │ │ │ - ldr r2, [pc, #56] @ ab5b8 <__cxa_atexit@plt+0x9f558> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ ab5bc <__cxa_atexit@plt+0x9f55c> │ │ │ │ + bhi ad568 <__cxa_atexit@plt+0xa1508> │ │ │ │ + ldr r2, [pc, #44] @ ad570 <__cxa_atexit@plt+0xa1510> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ ab5c0 <__cxa_atexit@plt+0x9f560> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ ad574 <__cxa_atexit@plt+0xa1514> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1166724 <__cxa_atexit@plt+0x115a6c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr #12 │ │ │ │ - cmnpeq pc, ip, lsr #23 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq pc, r4, lsr #23 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, ip, ror #23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ ad598 <__cxa_atexit@plt+0xa1538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1166794 <__cxa_atexit@plt+0x115a734> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ad5dc <__cxa_atexit@plt+0xa157c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ ad5e8 <__cxa_atexit@plt+0xa1588> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, asr lr @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi ab628 <__cxa_atexit@plt+0x9f5c8> │ │ │ │ + bhi ad63c <__cxa_atexit@plt+0xa15dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc ab634 <__cxa_atexit@plt+0x9f5d4> │ │ │ │ - ldr r1, [pc, #80] @ ab644 <__cxa_atexit@plt+0x9f5e4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ ab648 <__cxa_atexit@plt+0x9f5e8> │ │ │ │ + bcc ad644 <__cxa_atexit@plt+0xa15e4> │ │ │ │ + ldr r1, [pc, #64] @ ad660 <__cxa_atexit@plt+0xa1600> │ │ │ │ add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ ad664 <__cxa_atexit@plt+0xa1604> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #64] @ ab64c <__cxa_atexit@plt+0x9f5ec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r1, [r3, #4]! │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 1384f00 <__cxa_atexit@plt+0x1378ea0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b b4cc4 <__cxa_atexit@plt+0xa8c64> │ │ │ │ mov r6, r3 │ │ │ │ + b ad64c <__cxa_atexit@plt+0xa15ec> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ad65c <__cxa_atexit@plt+0xa15fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmnpeq pc, ip, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ - cmnpeq pc, r4, lsr fp @ p-variant is OBSOLETE @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ab6a8 <__cxa_atexit@plt+0x9f648> │ │ │ │ - ldr r2, [pc, #44] @ ab6b0 <__cxa_atexit@plt+0x9f650> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #36] @ ab6b4 <__cxa_atexit@plt+0x9f654> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq pc, r8, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r0, asr #7 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmneq pc, r8, lsl fp @ │ │ │ │ + cmneq lr, r8, asr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ab704 <__cxa_atexit@plt+0x9f6a4> │ │ │ │ - ldr r2, [pc, #52] @ ab710 <__cxa_atexit@plt+0x9f6b0> │ │ │ │ - ldr r1, [pc, #52] @ ab714 <__cxa_atexit@plt+0x9f6b4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc ad6c4 <__cxa_atexit@plt+0xa1664> │ │ │ │ + ldr r2, [pc, #72] @ ad6dc <__cxa_atexit@plt+0xa167c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #68] @ ad6e0 <__cxa_atexit@plt+0xa1680> │ │ │ │ add r1, pc, r1 │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ + ldr r7, [pc, #64] @ ad6e4 <__cxa_atexit@plt+0xa1684> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #28] @ ad6e8 <__cxa_atexit@plt+0xa1688> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - ldrdeq lr, [lr, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffeeaa8 │ │ │ │ + @ instruction: 0xfffeeb58 │ │ │ │ + cmneq lr, r8, lsl #25 │ │ │ │ + smceq 59840 @ 0xe9c0 │ │ │ │ + strdeq r9, [lr, #-176]! @ 0xffffff50 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ + mov r3, r6 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc ab788 <__cxa_atexit@plt+0x9f728> │ │ │ │ - ldr r1, [pc, #120] @ ab7bc <__cxa_atexit@plt+0x9f75c> │ │ │ │ - ldr r0, [pc, #120] @ ab7c0 <__cxa_atexit@plt+0x9f760> │ │ │ │ - ldm r5, {r3, r7} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - sub r1, r5, #20 │ │ │ │ - cmp fp, r1 │ │ │ │ - str r9, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - bhi ab7a0 <__cxa_atexit@plt+0x9f740> │ │ │ │ - ldr r1, [pc, #84] @ ab7cc <__cxa_atexit@plt+0x9f76c> │ │ │ │ + bcc ad748 <__cxa_atexit@plt+0xa16e8> │ │ │ │ + ldr r2, [pc, #72] @ ad760 <__cxa_atexit@plt+0xa1700> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ ad764 <__cxa_atexit@plt+0xa1704> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - stmib r5, {r2, sl} │ │ │ │ - str r3, [r5, #12] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #56] @ ab7c8 <__cxa_atexit@plt+0x9f768> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + ldr r7, [pc, #64] @ ad768 <__cxa_atexit@plt+0xa1708> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ ab7c4 <__cxa_atexit@plt+0x9f764> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #28] @ ad76c <__cxa_atexit@plt+0xa170c> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r8, r2 │ │ │ │ - mov sl, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, r4, asr #8 │ │ │ │ - cmneq lr, r0, lsl #9 │ │ │ │ - @ instruction: 0xfffffa84 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsr #8 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + @ instruction: 0xfffee0bc │ │ │ │ + @ instruction: 0xfffee170 │ │ │ │ + strheq r9, [lr, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0x016e9b98 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ab85c <__cxa_atexit@plt+0x9f7fc> │ │ │ │ - ldr r7, [pc, #104] @ ab870 <__cxa_atexit@plt+0x9f810> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq ab844 <__cxa_atexit@plt+0x9f7e4> │ │ │ │ - ldr r7, [pc, #88] @ ab874 <__cxa_atexit@plt+0x9f814> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - beq ab850 <__cxa_atexit@plt+0x9f7f0> │ │ │ │ - ldr r7, [pc, #68] @ ab878 <__cxa_atexit@plt+0x9f818> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ad824 <__cxa_atexit@plt+0xa17c4> │ │ │ │ + ldr r7, [pc, #192] @ ad850 <__cxa_atexit@plt+0xa17f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + str r7, [r3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ad7f4 <__cxa_atexit@plt+0xa1794> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r7, r2 │ │ │ │ + bcc ad834 <__cxa_atexit@plt+0xa17d4> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ad804 <__cxa_atexit@plt+0xa17a4> │ │ │ │ + vldr s2, [pc, #132] @ ad84c <__cxa_atexit@plt+0xa17ec> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ad810 <__cxa_atexit@plt+0xa17b0> │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + ldr r7, [pc, #132] @ ad860 <__cxa_atexit@plt+0xa1800> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ab87c <__cxa_atexit@plt+0x9f81c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #76] @ ad858 <__cxa_atexit@plt+0xa17f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - strheq lr, [lr, #-52]! @ 0xffffffcc │ │ │ │ - @ instruction: 0x016ee390 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ ab8cc <__cxa_atexit@plt+0x9f86c> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ab8c4 <__cxa_atexit@plt+0x9f864> │ │ │ │ - ldr r3, [pc, #32] @ ab8d0 <__cxa_atexit@plt+0x9f870> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq lr, ip, lsr r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ab8fc <__cxa_atexit@plt+0x9f89c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - mov r7, r3 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r0, lsl r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r6, [pc, #168] @ ab9c4 <__cxa_atexit@plt+0x9f964> │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #-4] │ │ │ │ - ldmib r3, {r2, r9} │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r3, #8] │ │ │ │ - add r6, r1, #16 │ │ │ │ - cmp r0, r6 │ │ │ │ - stm r3, {r2, r7} │ │ │ │ - bcc ab988 <__cxa_atexit@plt+0x9f928> │ │ │ │ - ldr r0, [pc, #128] @ ab9c8 <__cxa_atexit@plt+0x9f968> │ │ │ │ - ldr lr, [pc, #128] @ ab9cc <__cxa_atexit@plt+0x9f96c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - str r0, [r5, #12] │ │ │ │ - sub r0, r5, #12 │ │ │ │ - cmp fp, r0 │ │ │ │ - str r9, [r1, #8] │ │ │ │ - str r8, [r1, #12] │ │ │ │ - bhi ab9a4 <__cxa_atexit@plt+0x9f944> │ │ │ │ - ldr r3, [pc, #96] @ ab9d8 <__cxa_atexit@plt+0x9f978> │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #68] @ ab9d4 <__cxa_atexit@plt+0x9f974> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b ad818 <__cxa_atexit@plt+0xa17b8> │ │ │ │ + ldr r7, [pc, #60] @ ad854 <__cxa_atexit@plt+0xa17f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ab9d0 <__cxa_atexit@plt+0x9f970> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ + ldr r7, [pc, #48] @ ad85c <__cxa_atexit@plt+0xa17fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - mov sl, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - cmneq lr, r0, asr #4 │ │ │ │ - smceq 60972 @ 0xee2c │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + cmneq lr, r0, lsl #21 │ │ │ │ + cmneq lr, ip, lsl r2 │ │ │ │ + cmneq lr, r8, lsl #4 │ │ │ │ + cmneq pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ab9f8 <__cxa_atexit@plt+0x9f998> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ad8e4 <__cxa_atexit@plt+0xa1884> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ad8c4 <__cxa_atexit@plt+0xa1864> │ │ │ │ + vldr s2, [pc, #92] @ ad8f4 <__cxa_atexit@plt+0xa1894> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ad8d0 <__cxa_atexit@plt+0xa1870> │ │ │ │ + vcvt.f64.f32 d0, s0 │ │ │ │ + ldr r7, [pc, #84] @ ad900 <__cxa_atexit@plt+0xa18a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + str r7, [r6, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #48] @ ad8fc <__cxa_atexit@plt+0xa189c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b ad8d8 <__cxa_atexit@plt+0xa1878> │ │ │ │ + ldr r7, [pc, #32] @ ad8f8 <__cxa_atexit@plt+0xa1898> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, ip, asr #15 @ p-variant is OBSOLETE │ │ │ │ - cmneq lr, r8, lsl r2 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + svccc 0x00800000 │ │ │ │ + cmneq lr, r0, asr #19 │ │ │ │ + cmneq lr, ip, asr r1 │ │ │ │ + cmneq pc, r8, lsr #23 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aba78 <__cxa_atexit@plt+0x9fa18> │ │ │ │ - ldr r7, [pc, #104] @ aba8c <__cxa_atexit@plt+0x9fa2c> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ad990 <__cxa_atexit@plt+0xa1930> │ │ │ │ + ldr r3, [pc, #128] @ ad9a8 <__cxa_atexit@plt+0xa1948> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ + beq ad96c <__cxa_atexit@plt+0xa190c> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ad97c <__cxa_atexit@plt+0xa191c> │ │ │ │ + vldr d1, [pc, #80] @ ad9a0 <__cxa_atexit@plt+0xa1940> │ │ │ │ + ldr r0, [r5] │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt ad974 <__cxa_atexit@plt+0xa1914> │ │ │ │ + ldr r7, [pc, #72] @ ad9ac <__cxa_atexit@plt+0xa194c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9, sl} │ │ │ │ - beq aba60 <__cxa_atexit@plt+0x9fa00> │ │ │ │ - ldr r7, [pc, #88] @ aba90 <__cxa_atexit@plt+0x9fa30> │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - beq aba6c <__cxa_atexit@plt+0x9fa0c> │ │ │ │ - ldr r7, [pc, #68] @ aba94 <__cxa_atexit@plt+0x9fa34> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [r3, #4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #44] @ ad9b0 <__cxa_atexit@plt+0xa1950> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ aba98 <__cxa_atexit@plt+0x9fa38> │ │ │ │ + ldr r7, [pc, #28] @ ad9b4 <__cxa_atexit@plt+0xa1954> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + cmneq lr, r4, lsr r9 │ │ │ │ + cmneq lr, r4, lsr #1 │ │ │ │ + cmneq lr, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ad9f8 <__cxa_atexit@plt+0xa1998> │ │ │ │ + vldr d1, [pc, #52] @ ada10 <__cxa_atexit@plt+0xa19b0> │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + blt ada08 <__cxa_atexit@plt+0xa19a8> │ │ │ │ + ldr r7, [pc, #40] @ ada18 <__cxa_atexit@plt+0xa19b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - @ instruction: 0x016ee198 │ │ │ │ + ldr r7, [pc, #28] @ ada1c <__cxa_atexit@plt+0xa19bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cmneq lr, r8, lsr #17 │ │ │ │ + cmneq lr, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi abae8 <__cxa_atexit@plt+0x9fa88> │ │ │ │ - ldr r2, [pc, #56] @ abaf0 <__cxa_atexit@plt+0x9fa90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ abaf4 <__cxa_atexit@plt+0x9fa94> │ │ │ │ + bhi ada6c <__cxa_atexit@plt+0xa1a0c> │ │ │ │ + ldr r2, [pc, #56] @ ada74 <__cxa_atexit@plt+0xa1a14> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ ada78 <__cxa_atexit@plt+0xa1a18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ abaf8 <__cxa_atexit@plt+0x9fa98> │ │ │ │ + ldr r1, [pc, #40] @ ada7c <__cxa_atexit@plt+0xa1a1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 1385050 <__cxa_atexit@plt+0x1378ff0> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsl #2 │ │ │ │ - cmnpeq pc, r4, ror r6 @ p-variant is OBSOLETE @ │ │ │ │ - cmnpeq pc, ip, ror #12 @ p-variant is OBSOLETE │ │ │ │ + cmneq lr, r8 │ │ │ │ + ldrsheq sp, [pc, #-100] @ ada1c <__cxa_atexit@plt+0xa19bc> │ │ │ │ + cmneq pc, ip, ror #13 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi abb60 <__cxa_atexit@plt+0x9fb00> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc abb6c <__cxa_atexit@plt+0x9fb0c> │ │ │ │ - ldr r1, [pc, #80] @ abb7c <__cxa_atexit@plt+0x9fb1c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #76] @ abb80 <__cxa_atexit@plt+0x9fb20> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #64] @ abb84 <__cxa_atexit@plt+0x9fb24> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 1384f00 <__cxa_atexit@plt+0x1378ea0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - cmnpeq pc, r4, lsl #12 @ p-variant is OBSOLETE │ │ │ │ - ldrsheq pc, [pc, #-92] @ abb30 <__cxa_atexit@plt+0x9fad0> @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi abbe0 <__cxa_atexit@plt+0x9fb80> │ │ │ │ - ldr r2, [pc, #44] @ abbe8 <__cxa_atexit@plt+0x9fb88> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #36] @ abbec <__cxa_atexit@plt+0x9fb8c> │ │ │ │ + bhi adacc <__cxa_atexit@plt+0xa1a6c> │ │ │ │ + ldr r2, [pc, #56] @ adad4 <__cxa_atexit@plt+0xa1a74> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ adad8 <__cxa_atexit@plt+0xa1a78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ adadc <__cxa_atexit@plt+0xa1a7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 15a6574 <__cxa_atexit@plt+0x159a514> │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq pc, r0, ror r5 @ p-variant is OBSOLETE @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc abc3c <__cxa_atexit@plt+0x9fbdc> │ │ │ │ - ldr r2, [pc, #52] @ abc48 <__cxa_atexit@plt+0x9fbe8> │ │ │ │ - ldr r1, [pc, #52] @ abc4c <__cxa_atexit@plt+0x9fbec> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r1, r3, r7} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - @ instruction: 0x016edf98 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc abcb4 <__cxa_atexit@plt+0x9fc54> │ │ │ │ - ldr r7, [pc, #112] @ abcec <__cxa_atexit@plt+0x9fc8c> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1], #-16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - cmp fp, r1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - bhi abccc <__cxa_atexit@plt+0x9fc6c> │ │ │ │ - ldr r1, [pc, #88] @ abcf8 <__cxa_atexit@plt+0x9fc98> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - stmdb r5, {r3, sl} │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #56] @ abcf4 <__cxa_atexit@plt+0x9fc94> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ abcf0 <__cxa_atexit@plt+0x9fc90> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, r4, lsl pc │ │ │ │ - cmneq lr, ip, ror #30 │ │ │ │ - @ instruction: 0xfffff554 │ │ │ │ - cmneq lr, r8, lsr #30 │ │ │ │ - andeq r0, r6, r9, lsl r0 │ │ │ │ + cmneq lr, r0, lsr #31 │ │ │ │ + @ instruction: 0x017fd694 │ │ │ │ + cmneq pc, ip, lsl #13 │ │ │ │ + cmneq lr, r0, ror #30 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc abd5c <__cxa_atexit@plt+0x9fcfc> │ │ │ │ - ldr r7, [pc, #108] @ abd94 <__cxa_atexit@plt+0x9fd34> │ │ │ │ - mov r1, r5 │ │ │ │ - ldr r2, [r1], #-16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - cmp fp, r1 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - bhi abd74 <__cxa_atexit@plt+0x9fd14> │ │ │ │ - ldr r7, [pc, #84] @ abda0 <__cxa_atexit@plt+0x9fd40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r3, sl} │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - b 1623ee4 <__cxa_atexit@plt+0x1617e84> │ │ │ │ - ldr r7, [pc, #56] @ abd9c <__cxa_atexit@plt+0x9fd3c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi adb10 <__cxa_atexit@plt+0xa1ab0> │ │ │ │ + ldr r3, [pc, #28] @ adb20 <__cxa_atexit@plt+0xa1ac0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + ldr r7, [pc, #12] @ adb24 <__cxa_atexit@plt+0xa1ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ abd98 <__cxa_atexit@plt+0x9fd38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, sl │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, r3 │ │ │ │ - mov sl, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - cmneq lr, ip, ror #28 │ │ │ │ - cmneq lr, r4, asr #29 │ │ │ │ - @ instruction: 0xfffff4b0 │ │ │ │ - b b43c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, r0, asr #30 │ │ │ │ + cmneq lr, ip, lsl pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ abdc0 <__cxa_atexit@plt+0x9fd60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ - cmneq lr, r4, lsl #29 │ │ │ │ - @ instruction: 0x016ede94 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - sub r9, r5, #12 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi abe88 <__cxa_atexit@plt+0x9fe28> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc abe90 <__cxa_atexit@plt+0x9fe30> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - add sl, r3, #8 │ │ │ │ - mov r0, sl │ │ │ │ - bl b448 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq abe3c <__cxa_atexit@plt+0x9fddc> │ │ │ │ - mov r0, sl │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble abe5c <__cxa_atexit@plt+0x9fdfc> │ │ │ │ - ldr r7, [pc, #128] @ abea4 <__cxa_atexit@plt+0x9fe44> │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - cmp r0, #34 @ 0x22 │ │ │ │ - bne abe7c <__cxa_atexit@plt+0x9fe1c> │ │ │ │ - ldr r7, [pc, #88] @ abea8 <__cxa_atexit@plt+0x9fe48> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #72] @ abeac <__cxa_atexit@plt+0x9fe4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - sub r3, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r8, [pc, #44] @ abeb0 <__cxa_atexit@plt+0x9fe50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ - mov r8, r6 │ │ │ │ - b abe98 <__cxa_atexit@plt+0x9fe38> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmnpeq pc, r0, lsr r3 @ p-variant is OBSOLETE @ │ │ │ │ - ldrsheq pc, [pc, #-32] @ abe94 <__cxa_atexit@plt+0x9fe34> @ │ │ │ │ - strheq sp, [lr, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc abf08 <__cxa_atexit@plt+0x9fea8> │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [pc, #48] @ abf14 <__cxa_atexit@plt+0x9feb4> │ │ │ │ - sub r3, r6, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #40] @ abf18 <__cxa_atexit@plt+0x9feb8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - stmib r8, {r1, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017ff294 │ │ │ │ - cmnpeq pc, r0, ror #10 @ p-variant is OBSOLETE │ │ │ │ - cmneq lr, ip, lsr sp │ │ │ │ - andeq r0, r2, r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi abf50 <__cxa_atexit@plt+0x9fef0> │ │ │ │ - ldr r3, [pc, #32] @ abf60 <__cxa_atexit@plt+0x9ff00> │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ adb4c <__cxa_atexit@plt+0xa1aec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r8} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #12] @ abf64 <__cxa_atexit@plt+0x9ff04> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq lr, r8, lsl sp │ │ │ │ - strdeq sp, [lr, #-196]! @ 0xffffff3c │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + strdeq r9, [lr, #-228]! @ 0xffffff1c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc abfb0 <__cxa_atexit@plt+0x9ff50> │ │ │ │ - ldr r2, [pc, #44] @ abfbc <__cxa_atexit@plt+0x9ff5c> │ │ │ │ - ldr r1, [pc, #44] @ abfc0 <__cxa_atexit@plt+0x9ff60> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - sub r8, r6, #7 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bcc adbac <__cxa_atexit@plt+0xa1b4c> │ │ │ │ + ldr lr, [pc, #64] @ adbb8 <__cxa_atexit@plt+0xa1b58> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ adbbc <__cxa_atexit@plt+0xa1b5c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r2, r3, lr} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #32] @ adbc0 <__cxa_atexit@plt+0xa1b60> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x016edc98 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + cmneq pc, r4, lsr #11 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + smceq 59884 @ 0xe9ec │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ ac018 <__cxa_atexit@plt+0x9ffb8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq abff8 <__cxa_atexit@plt+0x9ff98> │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ac000 <__cxa_atexit@plt+0x9ffa0> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne adbec <__cxa_atexit@plt+0xa1b8c> │ │ │ │ + vldr d8, [pc, #96] @ adc48 <__cxa_atexit@plt+0xa1be8> │ │ │ │ + ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #16] @ ac01c <__cxa_atexit@plt+0x9ffbc> │ │ │ │ - lsl r7, r7, #1 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - cmneq lr, ip, lsr ip │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc adc38 <__cxa_atexit@plt+0xa1bd8> │ │ │ │ + ldr lr, [pc, #76] @ adc50 <__cxa_atexit@plt+0xa1bf0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #72] @ adc54 <__cxa_atexit@plt+0xa1bf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + stm r5, {r2, r6, lr} │ │ │ │ + ldr r6, [pc, #44] @ adc58 <__cxa_atexit@plt+0xa1bf8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 15a641c <__cxa_atexit@plt+0x159a3bc> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ... │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + cmneq pc, r8, lsl r5 @ │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + cmneq lr, r4, ror #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne ac044 <__cxa_atexit@plt+0x9ffe4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ + bne adc84 <__cxa_atexit@plt+0xa1c24> │ │ │ │ + vldr d8, [pc, #40] @ adca8 <__cxa_atexit@plt+0xa1c48> │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ ac05c <__cxa_atexit@plt+0x9fffc> │ │ │ │ - lsl r7, r7, #1 │ │ │ │ + ldr r3, [pc, #36] @ adcb0 <__cxa_atexit@plt+0xa1c50> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq lr, r0, lsl ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r2, [pc, #32] @ adcb4 <__cxa_atexit@plt+0xa1c54> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + stmib r5, {r1, r3} │ │ │ │ + b 13c1980 <__cxa_atexit@plt+0x13b5920> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq pc, ip, lsr #9 │ │ │ │ + cmneq lr, ip, lsl #27 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11b7194 <__cxa_atexit@plt+0x11ab134> │ │ │ │ + smceq 59864 @ 0xe9d8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub sl, r5, #12 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi ac10c <__cxa_atexit@plt+0xa00ac> │ │ │ │ - ldr r7, [pc, #176] @ ac134 <__cxa_atexit@plt+0xa00d4> │ │ │ │ - mov r3, r5 │ │ │ │ + sub r7, r5, #8 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi add4c <__cxa_atexit@plt+0xa1cec> │ │ │ │ + ldr r3, [pc, #120] @ add70 <__cxa_atexit@plt+0xa1d10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ tst r8, #3 │ │ │ │ + beq add3c <__cxa_atexit@plt+0xa1cdc> │ │ │ │ + ldr r7, [pc, #104] @ add74 <__cxa_atexit@plt+0xa1d14> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - beq ac0d8 <__cxa_atexit@plt+0xa0078> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r7, r9 │ │ │ │ - bcc ac11c <__cxa_atexit@plt+0xa00bc> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - bl bae88 <__cxa_atexit@plt+0xaee28> │ │ │ │ - mov r7, r0 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ac0e8 <__cxa_atexit@plt+0xa0088> │ │ │ │ - ldr r3, [pc, #116] @ ac138 <__cxa_atexit@plt+0xa00d8> │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #-4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi add5c <__cxa_atexit@plt+0xa1cfc> │ │ │ │ + ldr r7, [pc, #84] @ add80 <__cxa_atexit@plt+0xa1d20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + mov r7, r8 │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ ac140 <__cxa_atexit@plt+0xa00e0> │ │ │ │ - sub r3, r9, #3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r3 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r7, [pc, #40] @ ac13c <__cxa_atexit@plt+0xa00dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ add7c <__cxa_atexit@plt+0xa1d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #20] @ add78 <__cxa_atexit@plt+0xa1d18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - smceq 60848 @ 0xedb0 │ │ │ │ - cmnpeq pc, r0, rrx @ p-variant is OBSOLETE │ │ │ │ - cmneq lr, r0, lsr fp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + bx r0 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + strdeq r9, [lr, #-196]! @ 0xffffff3c │ │ │ │ + cmneq lr, ip, lsl #26 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + cmneq lr, ip, asr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc ac1b0 <__cxa_atexit@plt+0xa0150> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl bae88 <__cxa_atexit@plt+0xaee28> │ │ │ │ - mov r9, r0 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ac190 <__cxa_atexit@plt+0xa0130> │ │ │ │ - ldr r7, [pc, #64] @ ac1c0 <__cxa_atexit@plt+0xa0160> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #68] @ adde0 <__cxa_atexit@plt+0xa1d80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r9, [r3, #4]! │ │ │ │ + str r7, [r3] │ │ │ │ + sub r7, r3, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi addcc <__cxa_atexit@plt+0xa1d6c> │ │ │ │ + ldr r7, [pc, #40] @ adde4 <__cxa_atexit@plt+0xa1d84> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmda r5, {r8, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r3, [pc, #44] @ ac1c4 <__cxa_atexit@plt+0xa0164> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - ldrheq lr, [pc, #-244] @ ac0d8 <__cxa_atexit@plt+0xa0078> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ + mov r7, r8 │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + ldr r7, [pc, #20] @ adde8 <__cxa_atexit@plt+0xa1d88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + cmneq lr, r4, lsl #25 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ac20c <__cxa_atexit@plt+0xa01ac> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ ac218 <__cxa_atexit@plt+0xa01b8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ade24 <__cxa_atexit@plt+0xa1dc4> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ ade3c <__cxa_atexit@plt+0xa1ddc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmnpeq pc, r4, asr r2 @ p-variant is OBSOLETE @ │ │ │ │ - cmneq lr, r8, ror #20 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #20] @ ade40 <__cxa_atexit@plt+0xa1de0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, asr #12 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq lr, r8, lsl #24 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac298 <__cxa_atexit@plt+0xa0238> │ │ │ │ - ldr r2, [pc, #96] @ ac2a0 <__cxa_atexit@plt+0xa0240> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq ac27c <__cxa_atexit@plt+0xa021c> │ │ │ │ - ldr r2, [pc, #76] @ ac2a4 <__cxa_atexit@plt+0xa0244> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - tst r7, #3 │ │ │ │ + bhi ade90 <__cxa_atexit@plt+0xa1e30> │ │ │ │ + ldr r2, [pc, #68] @ adeac <__cxa_atexit@plt+0xa1e4c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq ac28c <__cxa_atexit@plt+0xa022c> │ │ │ │ - ldr r3, [pc, #56] @ ac2a8 <__cxa_atexit@plt+0xa0248> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub r2, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi ade98 <__cxa_atexit@plt+0xa1e38> │ │ │ │ + ldr r3, [pc, #48] @ adeb4 <__cxa_atexit@plt+0xa1e54> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b af8d0 <__cxa_atexit@plt+0xa3870> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9} │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, r4, lsl sl │ │ │ │ - ldrdeq sp, [lr, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ ac2f4 <__cxa_atexit@plt+0xa0294> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq ac2ec <__cxa_atexit@plt+0xa028c> │ │ │ │ - ldr r3, [pc, #28] @ ac2f8 <__cxa_atexit@plt+0xa0298> │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b af8d0 <__cxa_atexit@plt+0xa3870> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r4, lsr #19 │ │ │ │ - cmneq lr, ip, lsl #19 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ ac324 <__cxa_atexit@plt+0xa02c4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r9, r3, #2 │ │ │ │ - b af8d0 <__cxa_atexit@plt+0xa3870> │ │ │ │ - smceq 60816 @ 0xed90 │ │ │ │ - smceq 60816 @ 0xed90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac3a4 <__cxa_atexit@plt+0xa0344> │ │ │ │ - ldr r1, [pc, #100] @ ac3ac <__cxa_atexit@plt+0xa034c> │ │ │ │ - ldr r2, [pc, #100] @ ac3b0 <__cxa_atexit@plt+0xa0350> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - and r7, r2, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - beq ac384 <__cxa_atexit@plt+0xa0324> │ │ │ │ - cmp r7, #0 │ │ │ │ - bne ac394 <__cxa_atexit@plt+0xa0334> │ │ │ │ - ldr r0, [r2] │ │ │ │ + ldr r7, [pc, #16] @ adeb0 <__cxa_atexit@plt+0xa1e50> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r2, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ ac3b4 <__cxa_atexit@plt+0xa0354> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq pc, ip, ror #27 │ │ │ │ - cmnpeq pc, r0, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - cmneq lr, r0, ror #17 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strheq r9, [lr, #-184]! @ 0xffffff48 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne ac3dc <__cxa_atexit@plt+0xa037c> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - b ac3e4 <__cxa_atexit@plt+0xa0384> │ │ │ │ - ldr r7, [pc, #12] @ ac3f0 <__cxa_atexit@plt+0xa0390> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc adef0 <__cxa_atexit@plt+0xa1e90> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ adefc <__cxa_atexit@plt+0xa1e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r7] │ │ │ │ - add r5, r5, #4 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, r8, lsr r0 @ p-variant is OBSOLETE @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, ror r5 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ac44c <__cxa_atexit@plt+0xa03ec> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ac454 <__cxa_atexit@plt+0xa03f4> │ │ │ │ - ldr r5, [pc, #72] @ ac470 <__cxa_atexit@plt+0xa0410> │ │ │ │ - ldr r1, [pc, #72] @ ac474 <__cxa_atexit@plt+0xa0414> │ │ │ │ - sub sl, r6, #2 │ │ │ │ + bhi adf2c <__cxa_atexit@plt+0xa1ecc> │ │ │ │ + ldr r5, [pc, #28] @ adf3c <__cxa_atexit@plt+0xa1edc> │ │ │ │ add r5, pc, r5 │ │ │ │ - stmib r2, {r5, r8} │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, #4 │ │ │ │ - mov r9, #4 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ - mov r6, r2 │ │ │ │ - b ac45c <__cxa_atexit@plt+0xa03fc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ ac46c <__cxa_atexit@plt+0xa040c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b ea9ab0 <__cxa_atexit@plt+0xe9da50> │ │ │ │ + ldr r7, [pc, #12] @ adf40 <__cxa_atexit@plt+0xa1ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr #16 │ │ │ │ - @ instruction: 0xfffffdf8 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r0, lsr #16 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, r4, lsr fp │ │ │ │ + cmneq lr, ip, lsl #22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ac4b4 <__cxa_atexit@plt+0xa0454> │ │ │ │ - ldr r2, [pc, #32] @ ac4c0 <__cxa_atexit@plt+0xa0460> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc adf7c <__cxa_atexit@plt+0xa1f1c> │ │ │ │ + ldr r2, [pc, #28] @ adf88 <__cxa_atexit@plt+0xa1f28> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ac508 <__cxa_atexit@plt+0xa04a8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl abda4 <__cxa_atexit@plt+0x9fd44> │ │ │ │ - ldr r7, [pc, #40] @ ac51c <__cxa_atexit@plt+0xa04bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r0, ror sp @ │ │ │ │ - cmneq lr, r8, lsr #15 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ac5c0 <__cxa_atexit@plt+0xa0560> │ │ │ │ - ldr r3, [pc, #152] @ ac5e0 <__cxa_atexit@plt+0xa0580> │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b ad914 <__cxa_atexit@plt+0xa18b4> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b ad77c <__cxa_atexit@plt+0xa171c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae038 <__cxa_atexit@plt+0xa1fd8> │ │ │ │ + ldr r3, [pc, #120] @ ae04c <__cxa_atexit@plt+0xa1fec> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r2, {r3, sl} │ │ │ │ - beq ac5b4 <__cxa_atexit@plt+0xa0554> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc ac5cc <__cxa_atexit@plt+0xa056c> │ │ │ │ - ldr lr, [pc, #116] @ ac5e4 <__cxa_atexit@plt+0xa0584> │ │ │ │ - ldr r1, [pc, #116] @ ac5e8 <__cxa_atexit@plt+0xa0588> │ │ │ │ - ldr r9, [pc, #116] @ ac5ec <__cxa_atexit@plt+0xa058c> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r7, r3, #3 │ │ │ │ - str r7, [r2, #-8] │ │ │ │ - str r1, [r2, #-4] │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r7, [pc, #84] @ ac5f0 <__cxa_atexit@plt+0xa0590> │ │ │ │ - add r9, pc, r9 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ae018 <__cxa_atexit@plt+0xa1fb8> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ae028 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ + vldr s2, [pc, #72] @ ae048 <__cxa_atexit@plt+0xa1fe8> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ae028 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ + ldr r7, [pc, #72] @ ae058 <__cxa_atexit@plt+0xa1ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ ae050 <__cxa_atexit@plt+0xa1ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ ae054 <__cxa_atexit@plt+0xa1ff4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, r4, lsr #14 │ │ │ │ - @ instruction: 0x017fef90 │ │ │ │ - ldrdeq sp, [lr, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac658 <__cxa_atexit@plt+0xa05f8> │ │ │ │ - ldr lr, [pc, #72] @ ac664 <__cxa_atexit@plt+0xa0604> │ │ │ │ - ldr r1, [pc, #72] @ ac668 <__cxa_atexit@plt+0xa0608> │ │ │ │ - ldr r9, [pc, #72] @ ac66c <__cxa_atexit@plt+0xa060c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #36] @ ac670 <__cxa_atexit@plt+0xa0610> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - smceq 60772 @ 0xed64 │ │ │ │ - cmneq pc, r4, ror #29 │ │ │ │ + svccc 0x00800000 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strdeq r9, [lr, #-152]! @ 0xffffff68 │ │ │ │ + cmneq lr, r0, asr #20 │ │ │ │ + cmneq lr, r8, lsl #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac6b8 <__cxa_atexit@plt+0xa0658> │ │ │ │ - ldr r2, [pc, #36] @ ac6d0 <__cxa_atexit@plt+0xa0670> │ │ │ │ - sub r9, r6, #2 │ │ │ │ + ldr r3, [pc, #64] @ ae0ac <__cxa_atexit@plt+0xa204c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ ae0b0 <__cxa_atexit@plt+0xa2050> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ac6d4 <__cxa_atexit@plt+0xa0674> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + vldr s0, [pc, #44] @ ae0a8 <__cxa_atexit@plt+0xa2048> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s2, [r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + add r2, r2, #1 │ │ │ │ + vcmp.f32 s2, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f32 s2, #0.0 │ │ │ │ + mov r7, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - cmneq lr, ip, lsl r6 │ │ │ │ + svccc 0x00800000 │ │ │ │ + cmneq lr, ip, lsr #4 │ │ │ │ + strheq r9, [lr, #-148]! @ 0xffffff6c │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ac73c <__cxa_atexit@plt+0xa06dc> │ │ │ │ - ldr r3, [pc, #84] @ ac74c <__cxa_atexit@plt+0xa06ec> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi ae13c <__cxa_atexit@plt+0xa20dc> │ │ │ │ + ldr r3, [pc, #128] @ ae158 <__cxa_atexit@plt+0xa20f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq ac72c <__cxa_atexit@plt+0xa06cc> │ │ │ │ - ldr r3, [pc, #68] @ ac750 <__cxa_atexit@plt+0xa06f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ ac754 <__cxa_atexit@plt+0xa06f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ae11c <__cxa_atexit@plt+0xa20bc> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ ldr r0, [r5] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ae12c <__cxa_atexit@plt+0xa20cc> │ │ │ │ + vldr d1, [pc, #76] @ ae150 <__cxa_atexit@plt+0xa20f0> │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ae12c <__cxa_atexit@plt+0xa20cc> │ │ │ │ + ldr r7, [pc, #80] @ ae164 <__cxa_atexit@plt+0xa2104> │ │ │ │ + add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ - cmn r2, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ac758 <__cxa_atexit@plt+0xa06f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ ae15c <__cxa_atexit@plt+0xa20fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r4, asr #20 │ │ │ │ - cmneq pc, r4, lsr sl @ │ │ │ │ - cmneq lr, r0, asr #11 │ │ │ │ + ldr r7, [pc, #28] @ ae160 <__cxa_atexit@plt+0xa2100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + strdeq r9, [lr, #-132]! @ 0xffffff7c │ │ │ │ + cmneq lr, r0, asr #18 │ │ │ │ + cmneq lr, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ ac78c <__cxa_atexit@plt+0xa072c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ ac790 <__cxa_atexit@plt+0xa0730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + ldr r3, [pc, #72] @ ae1c0 <__cxa_atexit@plt+0xa2160> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ ae1c4 <__cxa_atexit@plt+0xa2164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr d0, [pc, #48] @ ae1b8 <__cxa_atexit@plt+0xa2158> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - cmn r1, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + add r2, r2, #1 │ │ │ │ + vcmp.f64 d1, d0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vcmp.f64 d1, #0.0 │ │ │ │ + mov r7, r2 │ │ │ │ + addlt r7, r3, #1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + movls r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, ror #19 │ │ │ │ - ldrsbeq lr, [pc, #-148] @ ac704 <__cxa_atexit@plt+0xa06a4> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac808 <__cxa_atexit@plt+0xa07a8> │ │ │ │ - ldr r2, [pc, #112] @ ac824 <__cxa_atexit@plt+0xa07c4> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq ac7fc <__cxa_atexit@plt+0xa079c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc ac810 <__cxa_atexit@plt+0xa07b0> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b454 │ │ │ │ - ldr r7, [pc, #68] @ ac828 <__cxa_atexit@plt+0xa07c8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cmneq lr, r0, lsr #2 │ │ │ │ + cmneq lr, r8, lsr #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae24c <__cxa_atexit@plt+0xa21ec> │ │ │ │ + ldr r3, [pc, #128] @ ae268 <__cxa_atexit@plt+0xa2208> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae22c <__cxa_atexit@plt+0xa21cc> │ │ │ │ + add r7, r9, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ae23c <__cxa_atexit@plt+0xa21dc> │ │ │ │ + vldr d1, [pc, #76] @ ae260 <__cxa_atexit@plt+0xa2200> │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ae23c <__cxa_atexit@plt+0xa21dc> │ │ │ │ + ldr r7, [pc, #80] @ ae274 <__cxa_atexit@plt+0xa2214> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r4, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ac86c <__cxa_atexit@plt+0xa080c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b454 │ │ │ │ - ldr r7, [pc, #32] @ ac878 <__cxa_atexit@plt+0xa0818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, ror ip @ │ │ │ │ - cmneq lr, r4, lsl #9 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ac8ec <__cxa_atexit@plt+0xa088c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ac8f8 <__cxa_atexit@plt+0xa0898> │ │ │ │ - ldr r1, [pc, #84] @ ac908 <__cxa_atexit@plt+0xa08a8> │ │ │ │ - ldr r0, [pc, #84] @ ac90c <__cxa_atexit@plt+0xa08ac> │ │ │ │ - ldr lr, [pc, #84] @ ac910 <__cxa_atexit@plt+0xa08b0> │ │ │ │ - ldr r9, [pc, #84] @ ac914 <__cxa_atexit@plt+0xa08b4> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r7, [pc, #40] @ ae26c <__cxa_atexit@plt+0xa220c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ ae270 <__cxa_atexit@plt+0xa2210> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, r8, lsr r4 │ │ │ │ - cmneq lr, ip, lsl r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ac934 <__cxa_atexit@plt+0xa08d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x017fe890 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r4, ror #15 │ │ │ │ + cmneq lr, r0, lsr r8 │ │ │ │ + smceq 59652 @ 0xe904 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ac96c <__cxa_atexit@plt+0xa090c> │ │ │ │ - ldr r2, [pc, #36] @ ac984 <__cxa_atexit@plt+0xa0924> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ac988 <__cxa_atexit@plt+0xa0928> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae2fc <__cxa_atexit@plt+0xa229c> │ │ │ │ + ldr r3, [pc, #124] @ ae314 <__cxa_atexit@plt+0xa22b4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r9, #3 │ │ │ │ + beq ae2dc <__cxa_atexit@plt+0xa227c> │ │ │ │ + add r7, r9, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + ldr r0, [r5] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ae2ec <__cxa_atexit@plt+0xa228c> │ │ │ │ + vldr s2, [pc, #76] @ ae310 <__cxa_atexit@plt+0xa22b0> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ae2ec <__cxa_atexit@plt+0xa228c> │ │ │ │ + ldr r7, [pc, #76] @ ae320 <__cxa_atexit@plt+0xa22c0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - cmneq lr, r0, lsr #7 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi aca00 <__cxa_atexit@plt+0xa09a0> │ │ │ │ - ldr r2, [pc, #112] @ aca1c <__cxa_atexit@plt+0xa09bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq ac9f4 <__cxa_atexit@plt+0xa0994> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc aca08 <__cxa_atexit@plt+0xa09a8> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b460 │ │ │ │ - ldr r7, [pc, #68] @ aca20 <__cxa_atexit@plt+0xa09c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #36] @ ae318 <__cxa_atexit@plt+0xa22b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ ae31c <__cxa_atexit@plt+0xa22bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, ip, ror #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aca64 <__cxa_atexit@plt+0xa0a04> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b460 │ │ │ │ - ldr r7, [pc, #32] @ aca70 <__cxa_atexit@plt+0xa0a10> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, ror sl @ │ │ │ │ - cmneq lr, r0, asr #5 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ + svccc 0x00800000 │ │ │ │ + @ instruction: 0xfffffdc8 │ │ │ │ + cmneq lr, r4, lsr r7 │ │ │ │ + smceq 59772 @ 0xe97c │ │ │ │ + cmneq lr, r4, asr #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r2, r2 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi acae4 <__cxa_atexit@plt+0xa0a84> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc acaf0 <__cxa_atexit@plt+0xa0a90> │ │ │ │ - ldr r1, [pc, #84] @ acb00 <__cxa_atexit@plt+0xa0aa0> │ │ │ │ - ldr r0, [pc, #84] @ acb04 <__cxa_atexit@plt+0xa0aa4> │ │ │ │ - ldr lr, [pc, #84] @ acb08 <__cxa_atexit@plt+0xa0aa8> │ │ │ │ - ldr r9, [pc, #84] @ acb0c <__cxa_atexit@plt+0xa0aac> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r1, r8} │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + bhi ae37c <__cxa_atexit@plt+0xa231c> │ │ │ │ + ldr r3, [pc, #64] @ ae384 <__cxa_atexit@plt+0xa2324> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + add r7, r7, #11 │ │ │ │ + vldr d0, [r7] │ │ │ │ + str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + vstr d0, [r5, #12] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ae370 <__cxa_atexit@plt+0xa2310> │ │ │ │ + mov r7, r8 │ │ │ │ + b ae390 <__cxa_atexit@plt+0xa2330> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, r0, asr #4 │ │ │ │ - cmneq lr, ip, asr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ acb2c <__cxa_atexit@plt+0xa0acc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0x017fe698 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc acb64 <__cxa_atexit@plt+0xa0b04> │ │ │ │ - ldr r2, [pc, #36] @ acb7c <__cxa_atexit@plt+0xa0b1c> │ │ │ │ - sub r9, r6, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ acb80 <__cxa_atexit@plt+0xa0b20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - ldrdeq sp, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi acc2c <__cxa_atexit@plt+0xa0bcc> │ │ │ │ - ldr r1, [pc, #164] @ acc4c <__cxa_atexit@plt+0xa0bec> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - tst r2, #3 │ │ │ │ - beq acc10 <__cxa_atexit@plt+0xa0bb0> │ │ │ │ - ldr r1, [pc, #140] @ acc50 <__cxa_atexit@plt+0xa0bf0> │ │ │ │ - ldr r0, [r2, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq acc20 <__cxa_atexit@plt+0xa0bc0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc acc38 <__cxa_atexit@plt+0xa0bd8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - bl b46c │ │ │ │ - ldr r7, [pc, #92] @ acc54 <__cxa_atexit@plt+0xa0bf4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r0, lsl r1 │ │ │ │ - ldrsbeq lr, [pc, #-128] @ acbdc <__cxa_atexit@plt+0xa0b7c> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ accd0 <__cxa_atexit@plt+0xa0c70> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r3, [pc, #152] @ ae438 <__cxa_atexit@plt+0xa23d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + vstr d0, [r5] │ │ │ │ + mov r2, r5 │ │ │ │ + str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq accb8 <__cxa_atexit@plt+0xa0c58> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc accc0 <__cxa_atexit@plt+0xa0c60> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - bl b46c │ │ │ │ - ldr r7, [pc, #52] @ accd4 <__cxa_atexit@plt+0xa0c74> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + beq ae410 <__cxa_atexit@plt+0xa23b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc ae41c <__cxa_atexit@plt+0xa23bc> │ │ │ │ + vldr d0, [pc, #96] @ ae430 <__cxa_atexit@plt+0xa23d0> │ │ │ │ + vldr d1, [r5] │ │ │ │ + vldr d2, [r5, #12] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d3, [r7] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #72] @ ae43c <__cxa_atexit@plt+0xa23dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq pc, r8, lsr #16 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + cmneq pc, r0, rrx │ │ │ │ + andeq r0, r0, r5, ror #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc acd1c <__cxa_atexit@plt+0xa0cbc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl b46c │ │ │ │ - ldr r7, [pc, #32] @ acd28 <__cxa_atexit@plt+0xa0cc8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, asr #15 │ │ │ │ - cmneq lr, ip, lsr r0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ae4a0 <__cxa_atexit@plt+0xa2440> │ │ │ │ + vldr d0, [pc, #76] @ ae4b0 <__cxa_atexit@plt+0xa2450> │ │ │ │ + vldr d1, [r5, #4] │ │ │ │ + vldr d2, [r5, #16] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d3, [r7] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #48] @ ae4b8 <__cxa_atexit@plt+0xa2458> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cmneq pc, ip, asr #31 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r4, r1 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi acda8 <__cxa_atexit@plt+0xa0d48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc acdb4 <__cxa_atexit@plt+0xa0d54> │ │ │ │ - ldr r9, [pc, #96] @ acdc4 <__cxa_atexit@plt+0xa0d64> │ │ │ │ - ldr r0, [pc, #96] @ acdc8 <__cxa_atexit@plt+0xa0d68> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr ip, [pc, #76] @ acdcc <__cxa_atexit@plt+0xa0d6c> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - ldr r9, [pc, #56] @ acdd0 <__cxa_atexit@plt+0xa0d70> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, ip, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bhi ae570 <__cxa_atexit@plt+0xa2510> │ │ │ │ + ldr r3, [pc, #184] @ ae598 <__cxa_atexit@plt+0xa2538> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r0, r7, #7 │ │ │ │ + add r7, r7, #15 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vldr d1, [r0] │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + vstr d1, [r5, #-16] │ │ │ │ + vstr d0, [r5, #-8] │ │ │ │ + tst r8, #3 │ │ │ │ + beq ae560 <__cxa_atexit@plt+0xa2500> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc ae578 <__cxa_atexit@plt+0xa2518> │ │ │ │ + vldr d0, [pc, #108] @ ae590 <__cxa_atexit@plt+0xa2530> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #-16] │ │ │ │ + vldr d3, [r5, #-8] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #84] @ ae59c <__cxa_atexit@plt+0xa253c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r6, #4] │ │ │ │ + vstr d0, [r6, #8] │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - smceq 60656 @ 0xecf0 │ │ │ │ - strheq ip, [lr, #-252]! @ 0xffffff04 │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r4, asr #1 │ │ │ │ + cmneq pc, ip, lsl #30 │ │ │ │ + andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ acdf0 <__cxa_atexit@plt+0xa0d90> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq lr, [pc, #-52] @ acdc4 <__cxa_atexit@plt+0xa0d64> │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ace2c <__cxa_atexit@plt+0xa0dcc> │ │ │ │ - ldr r2, [pc, #40] @ ace44 <__cxa_atexit@plt+0xa0de4> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ace48 <__cxa_atexit@plt+0xa0de8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc ae600 <__cxa_atexit@plt+0xa25a0> │ │ │ │ + vldr d0, [pc, #76] @ ae610 <__cxa_atexit@plt+0xa25b0> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d1, [r7] │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vldr d2, [r5, #8] │ │ │ │ + vldr d3, [r5, #16] │ │ │ │ + vmul.f64 d1, d1, d3 │ │ │ │ + vmul.f64 d0, d0, d2 │ │ │ │ + vadd.f64 d0, d0, d1 │ │ │ │ + ldr r2, [pc, #48] @ ae618 <__cxa_atexit@plt+0xa25b8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmneq lr, r8, asr #30 │ │ │ │ - b b478 │ │ │ │ - b b484 │ │ │ │ - b b490 <__lstat64_time64@plt> │ │ │ │ - cmneq lr, r4, asr #30 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi acf00 <__cxa_atexit@plt+0xa0ea0> │ │ │ │ - ldr r2, [pc, #140] @ acf08 <__cxa_atexit@plt+0xa0ea8> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cmneq pc, ip, ror #28 │ │ │ │ + cmneq lr, r0, asr #25 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi ae664 <__cxa_atexit@plt+0xa2604> │ │ │ │ + ldr r7, [pc, #52] @ ae674 <__cxa_atexit@plt+0xa2614> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + stmib r5, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - beq aced8 <__cxa_atexit@plt+0xa0e78> │ │ │ │ - ldr r2, [pc, #108] @ acf0c <__cxa_atexit@plt+0xa0eac> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq acee8 <__cxa_atexit@plt+0xa0e88> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - bl b49c │ │ │ │ - cmn r0, #1 │ │ │ │ - beq acef4 <__cxa_atexit@plt+0xa0e94> │ │ │ │ - ldr r7, [pc, #72] @ acf14 <__cxa_atexit@plt+0xa0eb4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq ae658 <__cxa_atexit@plt+0xa25f8> │ │ │ │ + mov r7, r8 │ │ │ │ + b ae688 <__cxa_atexit@plt+0xa2628> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #20] @ acf10 <__cxa_atexit@plt+0xa0eb0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ + ldr r7, [pc, #12] @ ae678 <__cxa_atexit@plt+0xa2618> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0x016ece98 │ │ │ │ - cmneq pc, ip, ror #5 │ │ │ │ - cmneq lr, r8, lsl #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq lr, r4, lsr #8 │ │ │ │ + cmneq lr, r4, ror #24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ acf84 <__cxa_atexit@plt+0xa0f24> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ae744 <__cxa_atexit@plt+0xa26e4> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne ae6cc <__cxa_atexit@plt+0xa266c> │ │ │ │ + ldr r3, [pc, #192] @ ae778 <__cxa_atexit@plt+0xa2718> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + vstr d0, [r5] │ │ │ │ + str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - beq acf70 <__cxa_atexit@plt+0xa0f10> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b49c │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq acf78 <__cxa_atexit@plt+0xa0f18> │ │ │ │ - ldr r7, [pc, #40] @ acf8c <__cxa_atexit@plt+0xa0f2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + beq ae73c <__cxa_atexit@plt+0xa26dc> │ │ │ │ + b ae794 <__cxa_atexit@plt+0xa2734> │ │ │ │ + ldr r1, [pc, #156] @ ae770 <__cxa_atexit@plt+0xa2710> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + vstr d0, [r6, #16] │ │ │ │ + str r1, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r3, #15 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ae754 <__cxa_atexit@plt+0xa26f4> │ │ │ │ + ldr r2, [pc, #116] @ ae77c <__cxa_atexit@plt+0xa271c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #112] @ ae780 <__cxa_atexit@plt+0xa2720> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #108] @ ae784 <__cxa_atexit@plt+0xa2724> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #24]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #8] @ acf88 <__cxa_atexit@plt+0xa0f28> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #24] @ ae774 <__cxa_atexit@plt+0xa2714> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffc58 │ │ │ │ + cmneq lr, ip, lsl #23 │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffed0cc │ │ │ │ + @ instruction: 0xfffed180 │ │ │ │ + cmneq lr, r0, asr #23 │ │ │ │ + cmneq lr, r8, asr fp │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq lr, r4, lsl lr │ │ │ │ - cmneq pc, r4, asr r2 @ │ │ │ │ - cmneq lr, r0, lsl lr │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b49c │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq acfcc <__cxa_atexit@plt+0xa0f6c> │ │ │ │ - ldr r7, [pc, #24] @ acfd8 <__cxa_atexit@plt+0xa0f78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #8] @ acfdc <__cxa_atexit@plt+0xa0f7c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - ldrsheq lr, [pc, #-24] @ acfc8 <__cxa_atexit@plt+0xa0f68> │ │ │ │ - cmneq lr, r0, asr #27 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad014 <__cxa_atexit@plt+0xa0fb4> │ │ │ │ - ldr r2, [pc, #36] @ ad02c <__cxa_atexit@plt+0xa0fcc> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ae85c <__cxa_atexit@plt+0xa27fc> │ │ │ │ + vldr d1, [pc, #220] @ ae888 <__cxa_atexit@plt+0xa2828> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + ldr r9, [r5, #16] │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bne ae7f4 <__cxa_atexit@plt+0xa2794> │ │ │ │ + add r5, r5, #20 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ae86c <__cxa_atexit@plt+0xa280c> │ │ │ │ + ldr r2, [pc, #196] @ ae8a0 <__cxa_atexit@plt+0xa2840> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ad030 <__cxa_atexit@plt+0xa0fd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r1, [pc, #192] @ ae8a4 <__cxa_atexit@plt+0xa2844> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #188] @ ae8a8 <__cxa_atexit@plt+0xa2848> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + b ae83c <__cxa_atexit@plt+0xa27dc> │ │ │ │ + ldr r7, [pc, #148] @ ae890 <__cxa_atexit@plt+0xa2830> │ │ │ │ + add r7, pc, r7 │ │ │ │ + vldr d1, [r5, #4] │ │ │ │ + stmib r6, {r7, r8} │ │ │ │ + vstr d1, [r6, #12] │ │ │ │ + vstr d0, [r6, #20] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #19 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ae86c <__cxa_atexit@plt+0xa280c> │ │ │ │ + ldr r2, [pc, #108] @ ae894 <__cxa_atexit@plt+0xa2834> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #104] @ ae898 <__cxa_atexit@plt+0xa2838> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [pc, #100] @ ae89c <__cxa_atexit@plt+0xa283c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r2, [r6, #28]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + sub r8, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r7, [pc, #56] @ ae8ac <__cxa_atexit@plt+0xa284c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe5c │ │ │ │ - @ instruction: 0x016ecd94 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0xfffffccc │ │ │ │ + @ instruction: 0xfffecfac │ │ │ │ + @ instruction: 0xfffed060 │ │ │ │ + cmneq lr, r0, lsr #21 │ │ │ │ + @ instruction: 0xfffecff8 │ │ │ │ + @ instruction: 0xfffed0ac │ │ │ │ + cmneq lr, ip, ror #21 │ │ │ │ + smceq 59556 @ 0xe8a4 │ │ │ │ + vldmia r5!, {d8-d9} │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ + @ instruction: 0xffffffe0 │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ ad050 <__cxa_atexit@plt+0xa0ff0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - smceq 60636 @ 0xecdc │ │ │ │ - smceq 60636 @ 0xecdc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ + vldr d0, [r5] │ │ │ │ + vcmp.f64 d9, d8 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bpl ae900 <__cxa_atexit@plt+0xa28a0> │ │ │ │ + vstr d0, [r5] │ │ │ │ + vmov.f64 d1, d9 │ │ │ │ + vcmp.f64 d8, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmov.f64 d9, d8 │ │ │ │ + vmov.f64 d8, d1 │ │ │ │ + bmi ae8e4 <__cxa_atexit@plt+0xa2884> │ │ │ │ + b ae904 <__cxa_atexit@plt+0xa28a4> │ │ │ │ + vmov.f64 d1, d8 │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls ae930 <__cxa_atexit@plt+0xa28d0> │ │ │ │ + vcmp.f64 d0, d9 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge ae93c <__cxa_atexit@plt+0xa28dc> │ │ │ │ + vsub.f64 d2, d9, d1 │ │ │ │ + vsub.f64 d0, d0, d1 │ │ │ │ + vdiv.f64 d8, d0, d2 │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #16] @ ae948 <__cxa_atexit@plt+0xa28e8> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #12] @ ae950 <__cxa_atexit@plt+0xa28f0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #28 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi aea18 <__cxa_atexit@plt+0xa29b8> │ │ │ │ + ldr r7, [pc, #176] @ aea28 <__cxa_atexit@plt+0xa29c8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi ad108 <__cxa_atexit@plt+0xa10a8> │ │ │ │ - ldr lr, [pc, #152] @ ad118 <__cxa_atexit@plt+0xa10b8> │ │ │ │ - add r7, r2, #2 │ │ │ │ - ldr r2, [r2, #14] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-20] @ 0xffffffec │ │ │ │ - sub lr, r3, #16 │ │ │ │ + str r7, [r3, #-12]! │ │ │ │ + stmib r3, {r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ - stm lr, {r0, r2, r7} │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq ad0e8 <__cxa_atexit@plt+0xa1088> │ │ │ │ - ldr r1, [pc, #112] @ ad11c <__cxa_atexit@plt+0xa10bc> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ + beq aea08 <__cxa_atexit@plt+0xa29a8> │ │ │ │ + ldr r7, [pc, #152] @ aea2c <__cxa_atexit@plt+0xa29cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r2, r8, #3 │ │ │ │ + vldr d8, [r2] │ │ │ │ + mov r2, r5 │ │ │ │ + str r7, [r2, #-16]! │ │ │ │ + ldr r7, [r2, #8] │ │ │ │ + vstr d8, [r2, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq ae9fc <__cxa_atexit@plt+0xa299c> │ │ │ │ + ldr r1, [pc, #116] @ aea30 <__cxa_atexit@plt+0xa29d0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - ands r1, r2, #3 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - beq ad0f4 <__cxa_atexit@plt+0xa1094> │ │ │ │ - ldr r2, [pc, #88] @ ad120 <__cxa_atexit@plt+0xa10c0> │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r1, #2 │ │ │ │ - moveq r0, #4 │ │ │ │ - add r2, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d9, [r7] │ │ │ │ + mov r2, r5 │ │ │ │ + str r1, [r2, #-28]! @ 0xffffffe4 │ │ │ │ + ldr r7, [r2, #24] │ │ │ │ + vstr d9, [r2, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r3, #-20] @ 0xffffffec │ │ │ │ - str r0, [r3, #-8] │ │ │ │ - beq ad100 <__cxa_atexit@plt+0xa10a0> │ │ │ │ - b ad1e4 <__cxa_atexit@plt+0xa1184> │ │ │ │ + beq ae9fc <__cxa_atexit@plt+0xa299c> │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr d0, [r2] │ │ │ │ + ldr r2, [pc, #72] @ aea34 <__cxa_atexit@plt+0xa29d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + vstr d0, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [pc, #24] @ aea38 <__cxa_atexit@plt+0xa29d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - strheq ip, [lr, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ ad184 <__cxa_atexit@plt+0xa1124> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq ad17c <__cxa_atexit@plt+0xa111c> │ │ │ │ - ldr r2, [pc, #48] @ ad188 <__cxa_atexit@plt+0xa1128> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r1, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r1, #4 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r0, lsl #3 │ │ │ │ + andeq r0, r0, r4, lsl #3 │ │ │ │ + smceq 59660 @ 0xe90c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r2, [pc, #108] @ aeac0 <__cxa_atexit@plt+0xa2a60> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + vstr d0, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq ad17c <__cxa_atexit@plt+0xa111c> │ │ │ │ - b ad1e4 <__cxa_atexit@plt+0xa1184> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, r8, asr #24 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ ad1d4 <__cxa_atexit@plt+0xa1174> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - and r3, r3, #3 │ │ │ │ - mov r1, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - moveq r1, #4 │ │ │ │ + beq aeab4 <__cxa_atexit@plt+0xa2a54> │ │ │ │ + ldr r2, [pc, #80] @ aeac4 <__cxa_atexit@plt+0xa2a64> │ │ │ │ add r2, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d9, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-16]! │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + vstr d9, [r3, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - beq ad1cc <__cxa_atexit@plt+0xa116c> │ │ │ │ - b ad1e4 <__cxa_atexit@plt+0xa1184> │ │ │ │ + beq aeab4 <__cxa_atexit@plt+0xa2a54> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #36] @ aeac8 <__cxa_atexit@plt+0xa2a68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d8, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + vstr d0, [r5] │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - strdeq ip, [lr, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #168] @ ad294 <__cxa_atexit@plt+0xa1234> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #84] @ aeb30 <__cxa_atexit@plt+0xa2ad0> │ │ │ │ add r2, pc, r2 │ │ │ │ - movne r3, #0 │ │ │ │ - str r2, [r5] │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq ad264 <__cxa_atexit@plt+0xa1204> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r2, #2 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - orreq r1, r1, #1 │ │ │ │ - orr r1, r1, r3 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b4a8 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ad26c <__cxa_atexit@plt+0xa120c> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - cmp r0, #30 │ │ │ │ - bhi ad280 <__cxa_atexit@plt+0xa1220> │ │ │ │ - ldr r3, [pc, #72] @ ad290 <__cxa_atexit@plt+0xa1230> │ │ │ │ - mov r2, #1 │ │ │ │ - tst r3, r2, lsl r0 │ │ │ │ - beq ad280 <__cxa_atexit@plt+0xa1220> │ │ │ │ - ldr r7, [pc, #64] @ ad298 <__cxa_atexit@plt+0xa1238> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ + ldr r7, [r3, #24] │ │ │ │ + vstr d0, [r3, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aeb24 <__cxa_atexit@plt+0xa2ac4> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #40] @ aeb34 <__cxa_atexit@plt+0xa2ad4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d8, [r5, #4] │ │ │ │ + vldr d9, [r5, #-8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + vstr d0, [r5, #4] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ad29c <__cxa_atexit@plt+0xa123c> │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r6, ror #15 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #24] @ aeb68 <__cxa_atexit@plt+0xa2b08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d9, [r5, #4] │ │ │ │ + vldr d8, [r5, #16] │ │ │ │ + str r3, [r5, #24] │ │ │ │ + vstr d0, [r5, #16] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aeba4 <__cxa_atexit@plt+0xa2b44> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aebb0 <__cxa_atexit@plt+0xa2b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #24] @ ad2a0 <__cxa_atexit@plt+0xa1240> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - strmi r2, [r0], #-2 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - ldrsheq sp, [pc, #-224] @ ad1c0 <__cxa_atexit@plt+0xa1160> │ │ │ │ - ldrsbeq sp, [pc, #-236] @ ad1b8 <__cxa_atexit@plt+0xa1158> │ │ │ │ - cmneq lr, ip, lsr fp │ │ │ │ - cmneq lr, r0, lsr fp │ │ │ │ - andeq r0, r0, r4, asr #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - and r1, r7, #3 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r1, #2 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - orreq r3, r3, #1 │ │ │ │ - orr r1, r3, r2 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b4a8 │ │ │ │ - cmp r0, #0 │ │ │ │ - beq ad30c <__cxa_atexit@plt+0xa12ac> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - cmp r0, #30 │ │ │ │ - bhi ad320 <__cxa_atexit@plt+0xa12c0> │ │ │ │ - ldr r3, [pc, #64] @ ad330 <__cxa_atexit@plt+0xa12d0> │ │ │ │ - mov r2, #1 │ │ │ │ - tst r3, r2, lsl r0 │ │ │ │ - beq ad320 <__cxa_atexit@plt+0xa12c0> │ │ │ │ - ldr r7, [pc, #52] @ ad334 <__cxa_atexit@plt+0xa12d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, asr #17 │ │ │ │ + vldmia r5!, {s16-s18} │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + @ instruction: 0xffffffdc │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r3, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + vmov.f32 s0, s17 │ │ │ │ + vmov.f32 s17, s16 │ │ │ │ + vcmp.f32 s0, s16 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + vmov.f32 s16, s0 │ │ │ │ + bmi aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + vcmp.f32 s18, s17 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls aec20 <__cxa_atexit@plt+0xa2bc0> │ │ │ │ + vcmp.f32 s18, s0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge aec2c <__cxa_atexit@plt+0xa2bcc> │ │ │ │ + vsub.f32 s0, s0, s17 │ │ │ │ + vsub.f32 s2, s18, s17 │ │ │ │ + vdiv.f32 s0, s2, s0 │ │ │ │ + vcvt.f64.f32 d8, s0 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ ad338 <__cxa_atexit@plt+0xa12d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + vldr d8, [pc, #16] @ aec38 <__cxa_atexit@plt+0xa2bd8> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #20] @ ad33c <__cxa_atexit@plt+0xa12dc> │ │ │ │ - add r5, r5, #20 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - strmi r2, [r0], #-2 │ │ │ │ - cmneq pc, r8, asr #28 │ │ │ │ - cmneq pc, ip, lsr lr @ │ │ │ │ - @ instruction: 0x016eca9c │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad384 <__cxa_atexit@plt+0xa1324> │ │ │ │ - ldr r2, [pc, #52] @ ad39c <__cxa_atexit@plt+0xa133c> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - str r9, [r3, #20] │ │ │ │ - sub r9, r6, #14 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ad3a0 <__cxa_atexit@plt+0xa1340> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + vldr d8, [pc, #12] @ aec40 <__cxa_atexit@plt+0xa2be0> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffcec │ │ │ │ - cmneq lr, r8, asr sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad408 <__cxa_atexit@plt+0xa13a8> │ │ │ │ - ldr r3, [pc, #84] @ ad418 <__cxa_atexit@plt+0xa13b8> │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aecf0 <__cxa_atexit@plt+0xa2c90> │ │ │ │ + ldr r7, [pc, #152] @ aed00 <__cxa_atexit@plt+0xa2ca0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ + beq aece0 <__cxa_atexit@plt+0xa2c80> │ │ │ │ + add r7, r8, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldr r2, [pc, #128] @ aed04 <__cxa_atexit@plt+0xa2ca4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + vstr s16, [r5, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aecd4 <__cxa_atexit@plt+0xa2c74> │ │ │ │ + ldr r2, [pc, #104] @ aed08 <__cxa_atexit@plt+0xa2ca8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s17, [r7] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + vstr s17, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aecd4 <__cxa_atexit@plt+0xa2c74> │ │ │ │ + ldr r3, [pc, #72] @ aed0c <__cxa_atexit@plt+0xa2cac> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq ad3f8 <__cxa_atexit@plt+0xa1398> │ │ │ │ - ldr r3, [pc, #68] @ ad41c <__cxa_atexit@plt+0xa13bc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ ad420 <__cxa_atexit@plt+0xa13c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmn r2, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r3, [r5] │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ad424 <__cxa_atexit@plt+0xa13c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ aed10 <__cxa_atexit@plt+0xa2cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r8, ror sp @ │ │ │ │ - cmneq pc, r8, ror #26 │ │ │ │ - strdeq ip, [lr, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, ip, asr r1 │ │ │ │ + andeq r0, r0, r8, ror #2 │ │ │ │ + cmneq lr, ip, lsr #27 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ ad458 <__cxa_atexit@plt+0xa13f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ ad45c <__cxa_atexit@plt+0xa13fc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - cmn r1, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s16, [r7] │ │ │ │ + ldr r3, [pc, #96] @ aed8c <__cxa_atexit@plt+0xa2d2c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + vstr s16, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aed84 <__cxa_atexit@plt+0xa2d24> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s17, [r7] │ │ │ │ + ldr r2, [pc, #64] @ aed90 <__cxa_atexit@plt+0xa2d30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + vstr s17, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq aed84 <__cxa_atexit@plt+0xa2d24> │ │ │ │ + ldr r5, [pc, #36] @ aed94 <__cxa_atexit@plt+0xa2d34> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsl sp @ │ │ │ │ - cmneq pc, r8, lsl #26 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r0, ip │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r7 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad4dc <__cxa_atexit@plt+0xa147c> │ │ │ │ - ldr r0, [pc, #120] @ ad4fc <__cxa_atexit@plt+0xa149c> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - add r0, pc, r0 │ │ │ │ + andeq r0, r0, r0, ror r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s17, [r7] │ │ │ │ + ldr r2, [pc, #64] @ aedf0 <__cxa_atexit@plt+0xa2d90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + vstr s17, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - beq ad4d0 <__cxa_atexit@plt+0xa1470> │ │ │ │ + beq aede8 <__cxa_atexit@plt+0xa2d88> │ │ │ │ + ldr r2, [pc, #36] @ aedf4 <__cxa_atexit@plt+0xa2d94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + vldr s16, [r5, #4] │ │ │ │ + add r1, r7, #3 │ │ │ │ + vldr s18, [r1] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ aee24 <__cxa_atexit@plt+0xa2dc4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr s16, [r5, #4] │ │ │ │ + vldr s17, [r5, #8] │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc ad4e8 <__cxa_atexit@plt+0xa1488> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl f83464 <__cxa_atexit@plt+0xf77404> │ │ │ │ - ldr r7, [pc, #72] @ ad500 <__cxa_atexit@plt+0xa14a0> │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc aee60 <__cxa_atexit@plt+0xa2e00> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ aee6c <__cxa_atexit@plt+0xa2e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, lsl #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aeebc <__cxa_atexit@plt+0xa2e5c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ aeec4 <__cxa_atexit@plt+0xa2e64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ aeec8 <__cxa_atexit@plt+0xa2e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r7, r2 │ │ │ │ + cmneq pc, r4, lsr #5 │ │ │ │ + cmneq pc, r4, lsr #5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aef18 <__cxa_atexit@plt+0xa2eb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ aef20 <__cxa_atexit@plt+0xa2ec0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ aef24 <__cxa_atexit@plt+0xa2ec4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmneq pc, r8, asr #4 │ │ │ │ + cmneq pc, r8, asr #4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi aef84 <__cxa_atexit@plt+0xa2f24> │ │ │ │ + ldr lr, [pc, #72] @ aef8c <__cxa_atexit@plt+0xa2f2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ aef90 <__cxa_atexit@plt+0xa2f30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #24] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r9, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq pc, r0, lsl r0 @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ad548 <__cxa_atexit@plt+0xa14e8> │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl f83464 <__cxa_atexit@plt+0xf77404> │ │ │ │ - ldr r7, [pc, #32] @ ad554 <__cxa_atexit@plt+0xa14f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017fdf94 │ │ │ │ - strheq ip, [lr, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + ldrsbeq ip, [pc, #-28] @ aef7c <__cxa_atexit@plt+0xa2f1c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ad5d4 <__cxa_atexit@plt+0xa1574> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ad5e0 <__cxa_atexit@plt+0xa1580> │ │ │ │ - ldr r9, [pc, #96] @ ad5f0 <__cxa_atexit@plt+0xa1590> │ │ │ │ - ldr r0, [pc, #96] @ ad5f4 <__cxa_atexit@plt+0xa1594> │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af004 <__cxa_atexit@plt+0xa2fa4> │ │ │ │ + ldr lr, [pc, #88] @ af010 <__cxa_atexit@plt+0xa2fb0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #84] @ af014 <__cxa_atexit@plt+0xa2fb4> │ │ │ │ add r9, pc, r9 │ │ │ │ - add r0, pc, r0 │ │ │ │ - sub lr, r6, #7 │ │ │ │ - ldr sl, [r7, #2] │ │ │ │ - ldr ip, [pc, #76] @ ad5f8 <__cxa_atexit@plt+0xa1598> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr sl, [pc, #76] @ af018 <__cxa_atexit@plt+0xa2fb8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r9, [r3, #4]! │ │ │ │ + mov r2, r3 │ │ │ │ + str sl, [r2, #20]! │ │ │ │ + str lr, [r5] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - ldr r9, [pc, #56] @ ad5fc <__cxa_atexit@plt+0xa159c> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, ip, #1 │ │ │ │ - mov r5, r2 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str ip, [r3, #32] │ │ │ │ + str r0, [r3, #36] @ 0x24 │ │ │ │ + b 13c0ff0 <__cxa_atexit@plt+0x13b4f90> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq lr, ip, asr #16 │ │ │ │ - cmneq lr, ip, lsr #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ ad61c <__cxa_atexit@plt+0xa15bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, lsr #23 │ │ │ │ - cmneq lr, r8, ror #15 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - cmneq lr, r8, ror #15 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ af038 <__cxa_atexit@plt+0xa2fd8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c1320 <__cxa_atexit@plt+0x13b52c0> │ │ │ │ + cmneq pc, r8, lsl r1 @ │ │ │ │ + cmneq lr, r4, lsl #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ad678 <__cxa_atexit@plt+0xa1618> │ │ │ │ - ldr r7, [pc, #40] @ ad688 <__cxa_atexit@plt+0xa1628> │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af06c <__cxa_atexit@plt+0xa300c> │ │ │ │ + ldr r3, [pc, #28] @ af07c <__cxa_atexit@plt+0xa301c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + ldr r7, [pc, #12] @ af080 <__cxa_atexit@plt+0xa3020> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ ad68c <__cxa_atexit@plt+0xa162c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ - ldr r7, [pc, #16] @ ad690 <__cxa_atexit@plt+0xa1630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r8, asr #29 │ │ │ │ - strheq ip, [lr, #-124]! @ 0xffffff84 │ │ │ │ - @ instruction: 0x016ec794 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, r4, lsr sl │ │ │ │ + cmneq lr, r0, asr #19 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ ad6b8 <__cxa_atexit@plt+0xa1658> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #112 @ 0x70 │ │ │ │ + ldr r3, [pc, #16] @ af0a8 <__cxa_atexit@plt+0xa3048> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, ip, ror #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + @ instruction: 0x016e8998 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #32] @ af0e0 <__cxa_atexit@plt+0xa3080> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + stmda r5, {r1, r2, r3, r7} │ │ │ │ + ldr r3, [pc, #16] @ af0e4 <__cxa_atexit@plt+0xa3084> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 15a62cc <__cxa_atexit@plt+0x159a26c> │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq pc, r0, ror r0 @ │ │ │ │ + cmneq lr, ip, asr r9 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne af124 <__cxa_atexit@plt+0xa30c4> │ │ │ │ + ldr r2, [pc, #72] @ af154 <__cxa_atexit@plt+0xa30f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + ldr r2, [pc, #32] @ af14c <__cxa_atexit@plt+0xa30ec> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ af150 <__cxa_atexit@plt+0xa30f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq pc, r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + cmneq lr, ip, ror #17 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne af17c <__cxa_atexit@plt+0xa311c> │ │ │ │ + vldr d8, [pc, #48] @ af1a8 <__cxa_atexit@plt+0xa3148> │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #44] @ af1b0 <__cxa_atexit@plt+0xa3150> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + ldr r1, [r5, #24] │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ af1b4 <__cxa_atexit@plt+0xa3154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8]! │ │ │ │ + b 15a641c <__cxa_atexit@plt+0x159a3bc> │ │ │ │ + ... │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq pc, r4, lsr #31 │ │ │ │ + cmneq lr, ip, lsl #17 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne af1dc <__cxa_atexit@plt+0xa317c> │ │ │ │ + vldr d8, [pc, #120] @ af250 <__cxa_atexit@plt+0xa31f0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad740 <__cxa_atexit@plt+0xa16e0> │ │ │ │ - ldr r9, [pc, #104] @ ad74c <__cxa_atexit@plt+0xa16ec> │ │ │ │ - ldr lr, [pc, #104] @ ad750 <__cxa_atexit@plt+0xa16f0> │ │ │ │ - ldr sl, [pc, #104] @ ad754 <__cxa_atexit@plt+0xa16f4> │ │ │ │ - ldr r8, [pc, #104] @ ad758 <__cxa_atexit@plt+0xa16f8> │ │ │ │ - add r2, r7, #8 │ │ │ │ - add sl, pc, sl │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc af240 <__cxa_atexit@plt+0xa31e0> │ │ │ │ + ldr lr, [pc, #100] @ af258 <__cxa_atexit@plt+0xa31f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #96] @ af25c <__cxa_atexit@plt+0xa31fc> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ + ldr ip, [r5, #12]! │ │ │ │ + ldr sl, [pc, #88] @ af260 <__cxa_atexit@plt+0xa3200> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5] │ │ │ │ - stm sl, {r0, r2, r9} │ │ │ │ - add r2, r3, #20 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stm r2, {r0, r1, r8} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #19 │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - cmneq pc, r4, lsr sp @ │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - strheq ip, [lr, #-108]! @ 0xffffff94 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str sl, [r5] │ │ │ │ + stmib r5, {r6, lr} │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str ip, [r6, #16] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + mov r6, r3 │ │ │ │ + b 13c1980 <__cxa_atexit@plt+0x13b5920> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + cmneq pc, r8, lsr pc @ │ │ │ │ + cmneq lr, r0, ror #15 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 11b7194 <__cxa_atexit@plt+0x11ab134> │ │ │ │ + cmneq lr, ip, lsl r8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ad7f4 <__cxa_atexit@plt+0xa1794> │ │ │ │ - ldr r7, [pc, #124] @ ad818 <__cxa_atexit@plt+0xa17b8> │ │ │ │ - mov r3, r5 │ │ │ │ + bhi af304 <__cxa_atexit@plt+0xa32a4> │ │ │ │ + ldr r3, [pc, #132] @ af328 <__cxa_atexit@plt+0xa32c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ + beq af2f4 <__cxa_atexit@plt+0xa3294> │ │ │ │ + ldr r7, [pc, #116] @ af32c <__cxa_atexit@plt+0xa32cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - beq ad7e4 <__cxa_atexit@plt+0xa1784> │ │ │ │ - ldr r7, [pc, #104] @ ad81c <__cxa_atexit@plt+0xa17bc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #-4]! │ │ │ │ + str r7, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ad804 <__cxa_atexit@plt+0xa17a4> │ │ │ │ - ldr r7, [pc, #92] @ ad828 <__cxa_atexit@plt+0xa17c8> │ │ │ │ + bhi af314 <__cxa_atexit@plt+0xa32b4> │ │ │ │ + ldr r7, [pc, #84] @ af338 <__cxa_atexit@plt+0xa32d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #80] @ ad82c <__cxa_atexit@plt+0xa17cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ad824 <__cxa_atexit@plt+0xa17c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ af334 <__cxa_atexit@plt+0xa32d4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ad820 <__cxa_atexit@plt+0xa17c0> │ │ │ │ + ldr r7, [pc, #20] @ af330 <__cxa_atexit@plt+0xa32d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq lr, ip, lsr #12 │ │ │ │ - cmneq lr, r8, asr #12 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmneq pc, ip, asr sp @ │ │ │ │ - cmneq lr, r8, lsl #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + cmneq lr, ip, lsl #15 │ │ │ │ + cmneq lr, r4, lsr #15 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + cmneq lr, r4, ror #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #64] @ ad888 <__cxa_atexit@plt+0xa1828> │ │ │ │ mov r3, r5 │ │ │ │ + ldr sl, [r3, #8]! │ │ │ │ + ldr r7, [pc, #72] @ af3a4 <__cxa_atexit@plt+0xa3344> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi ad878 <__cxa_atexit@plt+0xa1818> │ │ │ │ - ldr r7, [pc, #44] @ ad88c <__cxa_atexit@plt+0xa182c> │ │ │ │ + ldr r9, [r3, #-4] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ + stm r3, {r2, r7} │ │ │ │ + sub r7, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi af390 <__cxa_atexit@plt+0xa3330> │ │ │ │ + ldr r7, [pc, #44] @ af3a8 <__cxa_atexit@plt+0xa3348> │ │ │ │ add r7, pc, r7 │ │ │ │ + sub lr, r5, #4 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ ad890 <__cxa_atexit@plt+0xa1830> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ - ldr r7, [pc, #20] @ ad894 <__cxa_atexit@plt+0xa1834> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + ldr r7, [pc, #20] @ af3ac <__cxa_atexit@plt+0xa334c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - cmneq pc, r8, asr #25 │ │ │ │ - strheq ip, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + @ instruction: 0xfffffd10 │ │ │ │ + cmneq lr, r0, lsl r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ad8e8 <__cxa_atexit@plt+0xa1888> │ │ │ │ - ldr lr, [pc, #60] @ ad900 <__cxa_atexit@plt+0xa18a0> │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #52] @ ad904 <__cxa_atexit@plt+0xa18a4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bcc af3e8 <__cxa_atexit@plt+0xa3388> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ af400 <__cxa_atexit@plt+0xa33a0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #24] │ │ │ │ sub r7, r6, #7 │ │ │ │ - stmib r3, {r1, r8, r9, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ad908 <__cxa_atexit@plt+0xa18a8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ af404 <__cxa_atexit@plt+0xa33a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, r4, ror #22 │ │ │ │ - cmneq pc, r0, ror #22 │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ad960 <__cxa_atexit@plt+0xa1900> │ │ │ │ - ldr r8, [pc, #72] @ ad978 <__cxa_atexit@plt+0xa1918> │ │ │ │ - sub r0, r6, #17 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #64] @ ad97c <__cxa_atexit@plt+0xa191c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - add r8, r3, #8 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ ad980 <__cxa_atexit@plt+0xa1920> │ │ │ │ - mov r2, #24 │ │ │ │ + mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldrsheq sp, [pc, #-172] @ ad8d4 <__cxa_atexit@plt+0xa1874> │ │ │ │ - ldrsheq sp, [pc, #-160] @ ad8e4 <__cxa_atexit@plt+0xa1884> │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrdeq ip, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, ip │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, ip, ror r0 @ │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + @ instruction: 0x016e8694 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi ada0c <__cxa_atexit@plt+0xa19ac> │ │ │ │ - ldr r2, [pc, #108] @ ada14 <__cxa_atexit@plt+0xa19b4> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ + bhi af494 <__cxa_atexit@plt+0xa3434> │ │ │ │ + ldr r2, [pc, #136] @ af4b4 <__cxa_atexit@plt+0xa3454> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmdb r5, {r2, r7, r9} │ │ │ │ tst r8, #3 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq ad9e8 <__cxa_atexit@plt+0xa1988> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - bl ace54 <__cxa_atexit@plt+0xa0df4> │ │ │ │ - cmn r0, #1 │ │ │ │ - beq ad9f8 <__cxa_atexit@plt+0xa1998> │ │ │ │ - ldr r7, [pc, #64] @ ada1c <__cxa_atexit@plt+0xa19bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ ada18 <__cxa_atexit@plt+0xa19b8> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, ip, asr #8 │ │ │ │ - ldrsbeq sp, [pc, #-124] @ ad9a8 <__cxa_atexit@plt+0xa1948> │ │ │ │ - cmneq lr, ip, lsr r4 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl ace54 <__cxa_atexit@plt+0xa0df4> │ │ │ │ - add r5, r5, #12 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq ada5c <__cxa_atexit@plt+0xa19fc> │ │ │ │ - ldr r7, [pc, #24] @ ada68 <__cxa_atexit@plt+0xa1a08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #8] @ ada6c <__cxa_atexit@plt+0xa1a0c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - cmneq pc, r8, ror #14 │ │ │ │ - cmneq lr, ip, ror #7 │ │ │ │ - @ instruction: 0x016ec398 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldrdeq ip, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adac8 <__cxa_atexit@plt+0xa1a68> │ │ │ │ - ldr r7, [pc, #40] @ adad8 <__cxa_atexit@plt+0xa1a78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #28] @ adadc <__cxa_atexit@plt+0xa1a7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ - ldr r7, [pc, #16] @ adae0 <__cxa_atexit@plt+0xa1a80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, r8, ror sl @ │ │ │ │ - strheq ip, [lr, #-48]! @ 0xffffffd0 │ │ │ │ - cmneq lr, r8, lsl #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ adb08 <__cxa_atexit@plt+0xa1aa8> │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, #112 @ 0x70 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, r0, ror #6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc adb90 <__cxa_atexit@plt+0xa1b30> │ │ │ │ - ldr r9, [pc, #104] @ adb9c <__cxa_atexit@plt+0xa1b3c> │ │ │ │ - ldr lr, [pc, #104] @ adba0 <__cxa_atexit@plt+0xa1b40> │ │ │ │ - ldr sl, [pc, #104] @ adba4 <__cxa_atexit@plt+0xa1b44> │ │ │ │ - ldr r8, [pc, #104] @ adba8 <__cxa_atexit@plt+0xa1b48> │ │ │ │ - add r2, r7, #8 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str sl, [r3, #4] │ │ │ │ - add sl, r3, #8 │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - add lr, pc, lr │ │ │ │ - str r2, [r5] │ │ │ │ - stm sl, {r0, r2, r9} │ │ │ │ - add r2, r3, #20 │ │ │ │ - sub r1, r6, #30 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - stm r2, {r0, r1, r8} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - str lr, [r5, #-4]! │ │ │ │ - sub r7, r6, #5 │ │ │ │ - sub r8, r6, #19 │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe4c │ │ │ │ - cmneq pc, r4, ror #17 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r9, [r5, #-8] │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - bx r0 │ │ │ │ - strheq ip, [lr, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi adc44 <__cxa_atexit@plt+0xa1be4> │ │ │ │ - ldr r7, [pc, #124] @ adc68 <__cxa_atexit@plt+0xa1c08> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-4]! │ │ │ │ - beq adc34 <__cxa_atexit@plt+0xa1bd4> │ │ │ │ - ldr r7, [pc, #104] @ adc6c <__cxa_atexit@plt+0xa1c0c> │ │ │ │ + beq af484 <__cxa_atexit@plt+0xa3424> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r3, [r2, #-8]! │ │ │ │ + ldr r7, [pc, #108] @ af4b8 <__cxa_atexit@plt+0xa3458> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #20 │ │ │ │ + ldr r1, [r2, #4] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + ldr sl, [r8, #7] │ │ │ │ + stm r2, {r1, r7} │ │ │ │ + sub r7, r2, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi adc54 <__cxa_atexit@plt+0xa1bf4> │ │ │ │ - ldr r7, [pc, #92] @ adc78 <__cxa_atexit@plt+0xa1c18> │ │ │ │ + bhi af49c <__cxa_atexit@plt+0xa343c> │ │ │ │ + ldr r7, [pc, #80] @ af4c0 <__cxa_atexit@plt+0xa3460> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #80] @ adc7c <__cxa_atexit@plt+0xa1c1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ + str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ + stmib r5, {r3, r9, sl} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ adc74 <__cxa_atexit@plt+0xa1c14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ adc70 <__cxa_atexit@plt+0xa1c10> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #24] @ af4bc <__cxa_atexit@plt+0xa345c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq lr, r0, lsr #4 │ │ │ │ - cmneq lr, ip, lsr r2 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - cmneq pc, ip, lsl #18 │ │ │ │ - strdeq ip, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmneq lr, r4, lsl #12 │ │ │ │ + @ instruction: 0xfffffc1c │ │ │ │ + ldrdeq r8, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #64] @ adcd8 <__cxa_atexit@plt+0xa1c78> │ │ │ │ mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r2, [pc, #68] @ af524 <__cxa_atexit@plt+0xa34c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + stm r3, {r1, r2} │ │ │ │ + sub r2, r3, #36 @ 0x24 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi af510 <__cxa_atexit@plt+0xa34b0> │ │ │ │ + ldr r3, [pc, #36] @ af528 <__cxa_atexit@plt+0xa34c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmda r5, {r8, r9, sl} │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + ldr r7, [pc, #20] @ af52c <__cxa_atexit@plt+0xa34cc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3], #-16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi adcc8 <__cxa_atexit@plt+0xa1c68> │ │ │ │ - ldr r7, [pc, #44] @ adcdc <__cxa_atexit@plt+0xa1c7c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #32] @ adce0 <__cxa_atexit@plt+0xa1c80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ - b 1618254 <__cxa_atexit@plt+0x160c1f4> │ │ │ │ - ldr r7, [pc, #20] @ adce4 <__cxa_atexit@plt+0xa1c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - cmneq pc, r8, ror r8 @ │ │ │ │ - strheq ip, [lr, #-16]! │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffb88 │ │ │ │ + @ instruction: 0x016e8590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r8, r9} │ │ │ │ - str r7, [r5] │ │ │ │ - bcc add38 <__cxa_atexit@plt+0xa1cd8> │ │ │ │ - ldr lr, [pc, #60] @ add50 <__cxa_atexit@plt+0xa1cf0> │ │ │ │ - sub r2, r6, #17 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #52] @ add54 <__cxa_atexit@plt+0xa1cf4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - stmib r3, {r1, r8, r9, lr} │ │ │ │ - str r2, [r3, #20] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ add58 <__cxa_atexit@plt+0xa1cf8> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, r4, lsl r7 @ │ │ │ │ - cmneq pc, r0, lsl r7 @ │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #24 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc addb0 <__cxa_atexit@plt+0xa1d50> │ │ │ │ - ldr r8, [pc, #72] @ addc8 <__cxa_atexit@plt+0xa1d68> │ │ │ │ - sub r0, r6, #17 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #64] @ addcc <__cxa_atexit@plt+0xa1d6c> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldmdb r5, {r1, r2, r7} │ │ │ │ - add r8, r3, #8 │ │ │ │ - str r7, [r3, #24] │ │ │ │ + bcc af568 <__cxa_atexit@plt+0xa3508> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ af574 <__cxa_atexit@plt+0xa3514> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ - stm r8, {r1, r2, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #24] @ addd0 <__cxa_atexit@plt+0xa1d70> │ │ │ │ - mov r2, #24 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, ip, lsr #13 │ │ │ │ - cmneq pc, r0, lsr #13 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b 1463e48 <__cxa_atexit@plt+0x1457de8> │ │ │ │ - strheq ip, [lr, #-0]! │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi ade74 <__cxa_atexit@plt+0xa1e14> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ade80 <__cxa_atexit@plt+0xa1e20> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #10] │ │ │ │ - ldr r9, [pc, #96] @ ade90 <__cxa_atexit@plt+0xa1e30> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #92] @ ade94 <__cxa_atexit@plt+0xa1e34> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ ade98 <__cxa_atexit@plt+0xa1e38> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r5, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #48] @ ade9c <__cxa_atexit@plt+0xa1e3c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b a9e34 <__cxa_atexit@plt+0x9ddd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq lr, ip, lsr r0 │ │ │ │ - ldrsbeq sp, [pc, #-108] @ ade34 <__cxa_atexit@plt+0xa1dd4> │ │ │ │ - ldrsbeq sp, [pc, #-100] @ ade40 <__cxa_atexit@plt+0xa1de0> │ │ │ │ - cmneq lr, ip │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsheq fp, [pc, #-236] @ af490 <__cxa_atexit@plt+0xa3430> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc adee4 <__cxa_atexit@plt+0xa1e84> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [pc, #32] @ adef4 <__cxa_atexit@plt+0xa1e94> │ │ │ │ - sub r9, r6, #10 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - strheq fp, [lr, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc adf30 <__cxa_atexit@plt+0xa1ed0> │ │ │ │ - ldr r2, [pc, #36] @ adf48 <__cxa_atexit@plt+0xa1ee8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ adf4c <__cxa_atexit@plt+0xa1eec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r8, lsl #31 │ │ │ │ - cmneq lr, r8, lsl #31 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi adfcc <__cxa_atexit@plt+0xa1f6c> │ │ │ │ - ldr r2, [pc, #96] @ adfd4 <__cxa_atexit@plt+0xa1f74> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - beq adfa8 <__cxa_atexit@plt+0xa1f48> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - bl b4b4 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq adfb8 <__cxa_atexit@plt+0xa1f58> │ │ │ │ - ldr r7, [pc, #64] @ adfdc <__cxa_atexit@plt+0xa1f7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + bhi af5a4 <__cxa_atexit@plt+0xa3544> │ │ │ │ + ldr r5, [pc, #28] @ af5b4 <__cxa_atexit@plt+0xa3554> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ adfd8 <__cxa_atexit@plt+0xa1f78> │ │ │ │ - mov r7, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r8, r3 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ + b eaac1c <__cxa_atexit@plt+0xe9ebbc> │ │ │ │ + ldr r7, [pc, #12] @ af5b8 <__cxa_atexit@plt+0xa3558> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, ip, lsl #30 │ │ │ │ - cmneq pc, ip, lsl r2 @ │ │ │ │ - strdeq fp, [lr, #-236]! @ 0xffffff14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, ip, lsl #10 │ │ │ │ + cmneq lr, r4, ror #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b4b4 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq ae018 <__cxa_atexit@plt+0xa1fb8> │ │ │ │ - ldr r7, [pc, #24] @ ae024 <__cxa_atexit@plt+0xa1fc4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r8, [pc, #8] @ ae028 <__cxa_atexit@plt+0xa1fc8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - cmneq pc, ip, lsr #3 │ │ │ │ - strheq fp, [lr, #-224]! @ 0xffffff20 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae060 <__cxa_atexit@plt+0xa2000> │ │ │ │ - ldr r2, [pc, #36] @ ae078 <__cxa_atexit@plt+0xa2018> │ │ │ │ - sub r9, r6, #2 │ │ │ │ + bcc af5f4 <__cxa_atexit@plt+0xa3594> │ │ │ │ + ldr r2, [pc, #28] @ af600 <__cxa_atexit@plt+0xa35a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ae07c <__cxa_atexit@plt+0xa201c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmneq lr, r4, lsl #29 │ │ │ │ - cmneq lr, ip, lsr #29 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + cmneq lr, ip, lsr #9 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi ae0f4 <__cxa_atexit@plt+0xa2094> │ │ │ │ - ldr r2, [pc, #88] @ ae100 <__cxa_atexit@plt+0xa20a0> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r7, [r7, #6] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - beq ae0e0 <__cxa_atexit@plt+0xa2080> │ │ │ │ - ldr r2, [pc, #60] @ ae104 <__cxa_atexit@plt+0xa20a4> │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq ae0ec <__cxa_atexit@plt+0xa208c> │ │ │ │ - b ae150 <__cxa_atexit@plt+0xa20f0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi af650 <__cxa_atexit@plt+0xa35f0> │ │ │ │ + ldr r2, [pc, #68] @ af66c <__cxa_atexit@plt+0xa360c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi af65c <__cxa_atexit@plt+0xa35fc> │ │ │ │ + ldr r5, [pc, #48] @ af674 <__cxa_atexit@plt+0xa3614> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b eaac1c <__cxa_atexit@plt+0xe9ebbc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #12] @ af670 <__cxa_atexit@plt+0xa3610> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, r8, lsr #28 │ │ │ │ + cmneq pc, r4, lsl fp @ │ │ │ │ + cmneq lr, r4, asr r4 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ ae140 <__cxa_atexit@plt+0xa20e0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub lr, r5, #8 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi af740 <__cxa_atexit@plt+0xa36e0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc af748 <__cxa_atexit@plt+0xa36e8> │ │ │ │ + ldr r7, [pc, #240] @ af798 <__cxa_atexit@plt+0xa3738> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #236] @ af79c <__cxa_atexit@plt+0xa373c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq ae138 <__cxa_atexit@plt+0xa20d8> │ │ │ │ - b ae150 <__cxa_atexit@plt+0xa20f0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r0, r6 │ │ │ │ + str r3, [r0, #4]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + str r8, [r0, #8] │ │ │ │ + add r3, r0, #36 @ 0x24 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc af764 <__cxa_atexit@plt+0xa3704> │ │ │ │ + ldr r7, [pc, #200] @ af7a0 <__cxa_atexit@plt+0xa3740> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [pc, #196] @ af7a4 <__cxa_atexit@plt+0xa3744> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr r9, [pc, #192] @ af7a8 <__cxa_atexit@plt+0xa3748> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + sub r2, r3, #23 │ │ │ │ + sub r0, r3, #15 │ │ │ │ + add ip, r6, #16 │ │ │ │ + stm ip, {r7, r8, sl} │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + add r3, r6, #52 @ 0x34 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc af784 <__cxa_atexit@plt+0xa3724> │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #140] @ af7b4 <__cxa_atexit@plt+0xa3754> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #44] @ 0x2c │ │ │ │ + str r7, [r6, #48] @ 0x30 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, ip, ror #27 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - ldr r9, [r8, #4]! │ │ │ │ - mov r2, #4096 @ 0x1000 │ │ │ │ - ldr r0, [r8, #4] │ │ │ │ - mov r1, sl │ │ │ │ - bl b4c0 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq ae1a4 <__cxa_atexit@plt+0xa2144> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - stmib r5, {r0, sl} │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc ae1d4 <__cxa_atexit@plt+0xa2174> │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ae1b4 <__cxa_atexit@plt+0xa2154> │ │ │ │ - ldr r7, [pc, #96] @ ae1f8 <__cxa_atexit@plt+0xa2198> │ │ │ │ + mov r3, r6 │ │ │ │ + b af750 <__cxa_atexit@plt+0xa36f0> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #88] @ af7b0 <__cxa_atexit@plt+0xa3750> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r8, [pc, #84] @ ae200 <__cxa_atexit@plt+0xa21a0> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b aa50c <__cxa_atexit@plt+0x9e4ac> │ │ │ │ - ldr r2, [pc, #72] @ ae204 <__cxa_atexit@plt+0xa21a4> │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r2, [r6, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r7, [pc, #32] @ ae1fc <__cxa_atexit@plt+0xa219c> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #64] @ af7ac <__cxa_atexit@plt+0xa374c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ + mov r0, #28 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r8, ror #26 │ │ │ │ - @ instruction: 0x017fcf90 │ │ │ │ - cmneq lr, ip, lsl sp │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc ae260 <__cxa_atexit@plt+0xa2200> │ │ │ │ - cmn r7, #1 │ │ │ │ - ble ae248 <__cxa_atexit@plt+0xa21e8> │ │ │ │ - ldr r6, [pc, #60] @ ae278 <__cxa_atexit@plt+0xa2218> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-4]! │ │ │ │ + bx r1 │ │ │ │ + mov r0, #12 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r2, [pc, #48] @ ae280 <__cxa_atexit@plt+0xa2220> │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - ldr r3, [pc, #20] @ ae27c <__cxa_atexit@plt+0xa221c> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - ldrsheq ip, [pc, #-236] @ ae19c <__cxa_atexit@plt+0xa213c> │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ae2c8 <__cxa_atexit@plt+0xa2268> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #28] @ ae2d4 <__cxa_atexit@plt+0xa2274> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017fd198 │ │ │ │ - cmneq lr, r8, ror #24 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, lsl r1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xffff97dc │ │ │ │ + @ instruction: 0xffff97f0 │ │ │ │ + cmneq pc, ip, lsr sp @ │ │ │ │ + cmneq lr, r0, lsr r0 │ │ │ │ + smceq 59440 @ 0xe830 │ │ │ │ + cmneq pc, r0, asr sp @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae318 <__cxa_atexit@plt+0xa22b8> │ │ │ │ - ldr r1, [pc, #36] @ ae328 <__cxa_atexit@plt+0xa22c8> │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc af7f4 <__cxa_atexit@plt+0xa3794> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ af800 <__cxa_atexit@plt+0xa37a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ae36c <__cxa_atexit@plt+0xa230c> │ │ │ │ - ldr r2, [pc, #48] @ ae384 <__cxa_atexit@plt+0xa2324> │ │ │ │ - sub sl, r6, #2 │ │ │ │ - mov r9, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - mov r8, #1 │ │ │ │ - orr r8, r8, #4096 @ 0x1000 │ │ │ │ - b 1100948 <__cxa_atexit@plt+0x10f48e8> │ │ │ │ - ldr r7, [pc, #20] @ ae388 <__cxa_atexit@plt+0xa2328> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r0, ror #23 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017fbc94 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ae42c <__cxa_atexit@plt+0xa23cc> │ │ │ │ - ldr r3, [pc, #168] @ ae454 <__cxa_atexit@plt+0xa23f4> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi af8b0 <__cxa_atexit@plt+0xa3850> │ │ │ │ + ldr r3, [pc, #156] @ af8c0 <__cxa_atexit@plt+0xa3860> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq ae40c <__cxa_atexit@plt+0xa23ac> │ │ │ │ - ldr r3, [pc, #152] @ ae458 <__cxa_atexit@plt+0xa23f8> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq af894 <__cxa_atexit@plt+0xa3834> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r2, [pc, #124] @ af8c4 <__cxa_atexit@plt+0xa3864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r3, r3, #3 │ │ │ │ + vldr d9, [r3] │ │ │ │ + vldr d8, [r7] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-20]! @ 0xffffffec │ │ │ │ + ldr r7, [r3, #16] │ │ │ │ + vstr d9, [r3, #4] │ │ │ │ + vstr d8, [r3, #12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq af8a4 <__cxa_atexit@plt+0xa3844> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #68] @ af8c8 <__cxa_atexit@plt+0xa3868> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq ae41c <__cxa_atexit@plt+0xa23bc> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc ae43c <__cxa_atexit@plt+0xa23dc> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - bl b4cc │ │ │ │ - ldr r7, [pc, #108] @ ae460 <__cxa_atexit@plt+0xa2400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + vstr d0, [r5, #-12] │ │ │ │ + sub r5, r5, #12 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ae45c <__cxa_atexit@plt+0xa23fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ af8cc <__cxa_atexit@plt+0xa386c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - cmneq lr, ip, asr fp │ │ │ │ - ldrsbeq sp, [pc, #-4] @ ae464 <__cxa_atexit@plt+0xa2404> │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, ip, lsl #2 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + cmneq lr, r0, lsr #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ ae4dc <__cxa_atexit@plt+0xa247c> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r3, r3, #3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vldr d1, [r3] │ │ │ │ + ldr r2, [pc, #80] @ af948 <__cxa_atexit@plt+0xa38e8> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + vstr d0, [r5, #-8] │ │ │ │ + vstr d1, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq ae4c4 <__cxa_atexit@plt+0xa2464> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc ae4cc <__cxa_atexit@plt+0xa246c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - bl b4cc │ │ │ │ - ldr r7, [pc, #52] @ ae4e0 <__cxa_atexit@plt+0xa2480> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + beq af93c <__cxa_atexit@plt+0xa38dc> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #40] @ af94c <__cxa_atexit@plt+0xa38ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d9, [r5, #-8] │ │ │ │ + vldr d8, [r5] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + vstr d0, [r5, #-4] │ │ │ │ + sub r5, r5, #4 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq pc, ip, lsl r0 @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ae528 <__cxa_atexit@plt+0xa24c8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl b4cc │ │ │ │ - ldr r7, [pc, #32] @ ae534 <__cxa_atexit@plt+0xa24d4> │ │ │ │ + add r3, r7, #3 │ │ │ │ + vldr d0, [r3] │ │ │ │ + ldr r3, [pc, #24] @ af980 <__cxa_atexit@plt+0xa3920> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr d9, [r5, #4] │ │ │ │ + vldr d8, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + vstr d0, [r5, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b ae8d0 <__cxa_atexit@plt+0xa2870> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc af9bc <__cxa_atexit@plt+0xa395c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ af9c8 <__cxa_atexit@plt+0xa3968> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrheq ip, [pc, #-244] @ ae448 <__cxa_atexit@plt+0xa23e8> │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae398 <__cxa_atexit@plt+0xa2338> │ │ │ │ - cmneq lr, ip, lsr sl │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi ae5d8 <__cxa_atexit@plt+0xa2578> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ae5e4 <__cxa_atexit@plt+0xa2584> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #10] │ │ │ │ - ldr r9, [pc, #96] @ ae5f4 <__cxa_atexit@plt+0xa2594> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #92] @ ae5f8 <__cxa_atexit@plt+0xa2598> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ ae5fc <__cxa_atexit@plt+0xa259c> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r5, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #48] @ ae600 <__cxa_atexit@plt+0xa25a0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b a9e34 <__cxa_atexit@plt+0x9ddd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r8, lsr #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi afa70 <__cxa_atexit@plt+0xa3a10> │ │ │ │ + ldr r3, [pc, #148] @ afa80 <__cxa_atexit@plt+0xa3a20> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq afa58 <__cxa_atexit@plt+0xa39f8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + ldr r3, [r8, #7] │ │ │ │ + ldr r2, [pc, #116] @ afa84 <__cxa_atexit@plt+0xa3a24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r7, r7, #3 │ │ │ │ + add r3, r3, #3 │ │ │ │ + vldr s17, [r3] │ │ │ │ + vldr s16, [r7] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + vstr s16, [r3] │ │ │ │ + vstr s17, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq afa68 <__cxa_atexit@plt+0xa3a08> │ │ │ │ + ldr r5, [pc, #68] @ afa88 <__cxa_atexit@plt+0xa3a28> │ │ │ │ + add r5, pc, r5 │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - strheq fp, [lr, #-144]! @ 0xffffff70 │ │ │ │ - cmneq pc, r8, ror pc @ │ │ │ │ - cmneq pc, r0, ror pc @ │ │ │ │ - @ instruction: 0x016eb998 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ae648 <__cxa_atexit@plt+0xa25e8> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [pc, #32] @ ae658 <__cxa_atexit@plt+0xa25f8> │ │ │ │ - sub r9, r6, #10 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ afa8c <__cxa_atexit@plt+0xa3a2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, r0, asr #18 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + smceq 59396 @ 0xe804 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ afaf8 <__cxa_atexit@plt+0xa3a98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq afaec <__cxa_atexit@plt+0xa3a8c> │ │ │ │ + ldr r3, [pc, #44] @ afafc <__cxa_atexit@plt+0xa3a9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr s17, [r5] │ │ │ │ + vldr s16, [r5, #4] │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ afb2c <__cxa_atexit@plt+0xa3acc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + vldr s17, [r5, #4] │ │ │ │ + vldr s16, [r5, #8] │ │ │ │ + add r2, r7, #3 │ │ │ │ + vldr s18, [r2] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b aebd8 <__cxa_atexit@plt+0xa2b78> │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae694 <__cxa_atexit@plt+0xa2634> │ │ │ │ - ldr r2, [pc, #36] @ ae6ac <__cxa_atexit@plt+0xa264c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ae6b0 <__cxa_atexit@plt+0xa2650> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc afb68 <__cxa_atexit@plt+0xa3b08> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ afb74 <__cxa_atexit@plt+0xa3b14> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsheq fp, [pc, #-140] @ afaf0 <__cxa_atexit@plt+0xa3a90> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r1, r8 │ │ │ │ + and r3, r8, #3 │ │ │ │ + and r2, r9, #3 │ │ │ │ + cmp r2, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r1 │ │ │ │ + bcc afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + and r1, sl, #3 │ │ │ │ + cmp r3, r1 │ │ │ │ + bcs afc0c <__cxa_atexit@plt+0xa3bac> │ │ │ │ + cmp r1, r2 │ │ │ │ + bcs afc18 <__cxa_atexit@plt+0xa3bb8> │ │ │ │ + vldr d0, [pc, #180] @ afc70 <__cxa_atexit@plt+0xa3c10> │ │ │ │ + vldr d1, [pc, #192] @ afc80 <__cxa_atexit@plt+0xa3c20> │ │ │ │ + vldr d2, [pc, #180] @ afc78 <__cxa_atexit@plt+0xa3c18> │ │ │ │ + cmp r3, #2 │ │ │ │ + vmov.f64 d3, d0 │ │ │ │ + vmoveq.f64 d3, d2 │ │ │ │ + cmp r1, #2 │ │ │ │ + vmov.f64 d4, d0 │ │ │ │ + vmoveq.f64 d4, d2 │ │ │ │ + cmp r3, #3 │ │ │ │ + vmoveq.f64 d3, d1 │ │ │ │ + vsub.f64 d8, d4, d3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq afc24 <__cxa_atexit@plt+0xa3bc4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne afc38 <__cxa_atexit@plt+0xa3bd8> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq afc10 <__cxa_atexit@plt+0xa3bb0> │ │ │ │ + cmp r3, #3 │ │ │ │ + beq afc58 <__cxa_atexit@plt+0xa3bf8> │ │ │ │ + vldr d0, [pc, #124] @ afc88 <__cxa_atexit@plt+0xa3c28> │ │ │ │ + b afc4c <__cxa_atexit@plt+0xa3bec> │ │ │ │ + vldr d8, [pc, #92] @ afc70 <__cxa_atexit@plt+0xa3c10> │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r4, lsl r9 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + vldr d8, [pc, #88] @ afc78 <__cxa_atexit@plt+0xa3c18> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmp r3, #3 │ │ │ │ + beq afc64 <__cxa_atexit@plt+0xa3c04> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq afc58 <__cxa_atexit@plt+0xa3bf8> │ │ │ │ + b afc10 <__cxa_atexit@plt+0xa3bb0> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq afc64 <__cxa_atexit@plt+0xa3c04> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne afc58 <__cxa_atexit@plt+0xa3bf8> │ │ │ │ + vldr d0, [pc, #64] @ afc90 <__cxa_atexit@plt+0xa3c30> │ │ │ │ + vmul.f64 d8, d8, d0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vdiv.f64 d8, d8, d0 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vneg.f64 d8, d8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andmi r0, r0, r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00e00000 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svclt 0x00e00000 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ae754 <__cxa_atexit@plt+0xa26f4> │ │ │ │ - ldr r3, [pc, #168] @ ae77c <__cxa_atexit@plt+0xa271c> │ │ │ │ + bhi afd40 <__cxa_atexit@plt+0xa3ce0> │ │ │ │ + ldr r3, [pc, #152] @ afd50 <__cxa_atexit@plt+0xa3cf0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ + beq afd10 <__cxa_atexit@plt+0xa3cb0> │ │ │ │ + ldr r3, [pc, #136] @ afd54 <__cxa_atexit@plt+0xa3cf4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq ae734 <__cxa_atexit@plt+0xa26d4> │ │ │ │ - ldr r3, [pc, #152] @ ae780 <__cxa_atexit@plt+0xa2720> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r9, #3 │ │ │ │ + beq afd20 <__cxa_atexit@plt+0xa3cc0> │ │ │ │ + ldr r3, [pc, #112] @ afd58 <__cxa_atexit@plt+0xa3cf8> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr sl, [r5, #-4]! │ │ │ │ str r3, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - beq ae744 <__cxa_atexit@plt+0xa26e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc ae764 <__cxa_atexit@plt+0xa2704> │ │ │ │ - ldr r1, [r9, #3] │ │ │ │ - bl b4d8 │ │ │ │ - ldr r7, [pc, #108] @ ae788 <__cxa_atexit@plt+0xa2728> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + str r9, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq afd30 <__cxa_atexit@plt+0xa3cd0> │ │ │ │ + ldr r7, [pc, #88] @ afd5c <__cxa_atexit@plt+0xa3cfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, sl │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ ae784 <__cxa_atexit@plt+0xa2724> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ afd60 <__cxa_atexit@plt+0xa3d00> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r8 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - cmneq lr, r0, ror #16 │ │ │ │ - cmneq pc, ip, lsr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + strheq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r8, lsl r1 │ │ │ │ + andeq r0, r0, r4, asr r1 │ │ │ │ + andeq r0, r0, r0, ror #2 │ │ │ │ + strheq r7, [lr, #-220]! @ 0xffffff24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ ae804 <__cxa_atexit@plt+0xa27a4> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [pc, #92] @ afdd4 <__cxa_atexit@plt+0xa3d74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + stm r5, {r7, r8} │ │ │ │ + tst r9, #3 │ │ │ │ + beq afdc0 <__cxa_atexit@plt+0xa3d60> │ │ │ │ + ldr r2, [pc, #72] @ afdd8 <__cxa_atexit@plt+0xa3d78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq ae7ec <__cxa_atexit@plt+0xa278c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r3, r8 │ │ │ │ - bcc ae7f4 <__cxa_atexit@plt+0xa2794> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - bl b4d8 │ │ │ │ - ldr r7, [pc, #52] @ ae808 <__cxa_atexit@plt+0xa27a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ + beq afdcc <__cxa_atexit@plt+0xa3d6c> │ │ │ │ + ldr r5, [pc, #44] @ afddc <__cxa_atexit@plt+0xa3d7c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - ldrsheq ip, [pc, #-196] @ ae74c <__cxa_atexit@plt+0xa26ec> │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ae850 <__cxa_atexit@plt+0xa27f0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl b4d8 │ │ │ │ - ldr r7, [pc, #32] @ ae85c <__cxa_atexit@plt+0xa27fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, lsl #25 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - b ae6c0 <__cxa_atexit@plt+0xa2660> │ │ │ │ - cmneq lr, r0, asr #14 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - sub lr, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi ae900 <__cxa_atexit@plt+0xa28a0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ae90c <__cxa_atexit@plt+0xa28ac> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr ip, [r7, #6] │ │ │ │ - ldr r3, [r7, #10] │ │ │ │ - ldr r9, [pc, #96] @ ae91c <__cxa_atexit@plt+0xa28bc> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr sl, [pc, #92] @ ae920 <__cxa_atexit@plt+0xa28c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r3, [r2, #8] │ │ │ │ - str r8, [r2, #12] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #64] @ ae924 <__cxa_atexit@plt+0xa28c4> │ │ │ │ - add sl, pc, sl │ │ │ │ - mov r5, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #48] @ ae928 <__cxa_atexit@plt+0xa28c8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - b a9e34 <__cxa_atexit@plt+0x9ddd4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + ldr r2, [pc, #60] @ afe30 <__cxa_atexit@plt+0xa3dd0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq afe28 <__cxa_atexit@plt+0xa3dc8> │ │ │ │ + ldr r2, [pc, #32] @ afe34 <__cxa_atexit@plt+0xa3dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq lr, r0, lsr #12 │ │ │ │ - cmneq pc, r0, asr ip @ │ │ │ │ - cmneq pc, r8, asr #24 │ │ │ │ - @ instruction: 0x016eb69c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc ae970 <__cxa_atexit@plt+0xa2910> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr r2, [r7, #6] │ │ │ │ - ldr r0, [pc, #32] @ ae980 <__cxa_atexit@plt+0xa2920> │ │ │ │ - sub r9, r6, #10 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r3, {r0, r1, r2, r8} │ │ │ │ - mov r8, r2 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, r4, asr #12 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ afe5c <__cxa_atexit@plt+0xa3dfc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc ae9bc <__cxa_atexit@plt+0xa295c> │ │ │ │ - ldr r2, [pc, #36] @ ae9d4 <__cxa_atexit@plt+0xa2974> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ ae9d8 <__cxa_atexit@plt+0xa2978> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc afe98 <__cxa_atexit@plt+0xa3e38> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ afeb0 <__cxa_atexit@plt+0xa3e50> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r8, lsl r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #20] @ afeb4 <__cxa_atexit@plt+0xa3e54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, ip, asr #11 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi aea40 <__cxa_atexit@plt+0xa29e0> │ │ │ │ - ldr r3, [pc, #84] @ aea50 <__cxa_atexit@plt+0xa29f0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq aea30 <__cxa_atexit@plt+0xa29d0> │ │ │ │ - ldr r3, [pc, #68] @ aea54 <__cxa_atexit@plt+0xa29f4> │ │ │ │ + and r3, r9, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne afef4 <__cxa_atexit@plt+0xa3e94> │ │ │ │ + vldr d8, [pc, #128] @ aff58 <__cxa_atexit@plt+0xa3ef8> │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq afeec <__cxa_atexit@plt+0xa3e8c> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq aff3c <__cxa_atexit@plt+0xa3edc> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + and r3, r8, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne aff30 <__cxa_atexit@plt+0xa3ed0> │ │ │ │ + ldr r3, [pc, #96] @ aff68 <__cxa_atexit@plt+0xa3f08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ aea58 <__cxa_atexit@plt+0xa29f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + and r3, r8, #3 │ │ │ │ + ldr r2, [pc, #84] @ aff6c <__cxa_atexit@plt+0xa3f0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #2 │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq afed0 <__cxa_atexit@plt+0xa3e70> │ │ │ │ + cmp r3, #2 │ │ │ │ + beq aff20 <__cxa_atexit@plt+0xa3ec0> │ │ │ │ + and r3, sl, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne aff48 <__cxa_atexit@plt+0xa3ee8> │ │ │ │ + vldr d8, [pc, #28] @ aff60 <__cxa_atexit@plt+0xa3f00> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #8] @ aff58 <__cxa_atexit@plt+0xa3ef8> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmn r2, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + cmneq pc, r0, asr #4 │ │ │ │ + cmneq pc, r8, lsr r2 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0000 <__cxa_atexit@plt+0xa3fa0> │ │ │ │ + ldr r7, [pc, #128] @ b0014 <__cxa_atexit@plt+0xa3fb4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq affe0 <__cxa_atexit@plt+0xa3f80> │ │ │ │ + ldr r2, [pc, #112] @ b0018 <__cxa_atexit@plt+0xa3fb8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3, #-8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq affec <__cxa_atexit@plt+0xa3f8c> │ │ │ │ + ldr r1, [pc, #88] @ b001c <__cxa_atexit@plt+0xa3fbc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + tst r2, #3 │ │ │ │ + beq afff4 <__cxa_atexit@plt+0xa3f94> │ │ │ │ + mov r7, r2 │ │ │ │ + b b00c8 <__cxa_atexit@plt+0xa4068> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ aea5c <__cxa_atexit@plt+0xa29fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r0, asr #14 │ │ │ │ - cmneq pc, r0, lsr r7 @ │ │ │ │ - cmneq lr, r0, asr #11 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ aea90 <__cxa_atexit@plt+0xa2a30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ aea94 <__cxa_atexit@plt+0xa2a34> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - cmn r1, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror #13 │ │ │ │ - ldrsbeq ip, [pc, #-96] @ aea3c <__cxa_atexit@plt+0xa29dc> │ │ │ │ - cmneq lr, r0, lsl #11 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aeacc <__cxa_atexit@plt+0xa2a6c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr r3, [r7, #15] │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - str r3, [r5] │ │ │ │ - b b1514 <__cxa_atexit@plt+0xa54b4> │ │ │ │ + ldr r7, [pc, #24] @ b0020 <__cxa_atexit@plt+0xa3fc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aeb58 <__cxa_atexit@plt+0xa2af8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aeb60 <__cxa_atexit@plt+0xa2b00> │ │ │ │ - sub r0, r6, #15 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr ip, [r7, #10] │ │ │ │ - ldr sl, [r7, #14] │ │ │ │ - ldr lr, [pc, #76] @ aeb74 <__cxa_atexit@plt+0xa2b14> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [pc, #72] @ aeb78 <__cxa_atexit@plt+0xa2b18> │ │ │ │ - ldr r9, [pc, #72] @ aeb7c <__cxa_atexit@plt+0xa2b1c> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r0, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - mov r6, r3 │ │ │ │ - b aeb68 <__cxa_atexit@plt+0xa2b08> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + muleq r0, r4, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + cmneq lr, r4, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #72] @ b0080 <__cxa_atexit@plt+0xa4020> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b006c <__cxa_atexit@plt+0xa400c> │ │ │ │ + ldr r2, [pc, #52] @ b0084 <__cxa_atexit@plt+0xa4024> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #8] │ │ │ │ + tst r3, #3 │ │ │ │ + beq b0074 <__cxa_atexit@plt+0xa4014> │ │ │ │ + mov r7, r3 │ │ │ │ + b b00c8 <__cxa_atexit@plt+0xa4068> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff60 │ │ │ │ - ldrdeq fp, [lr, #-68]! @ 0xffffffbc │ │ │ │ - ldrdeq fp, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + ldr r0, [r3] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aebc8 <__cxa_atexit@plt+0xa2b68> │ │ │ │ - ldr r2, [pc, #56] @ aebe0 <__cxa_atexit@plt+0xa2b80> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - str r9, [r3, #20] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r7 │ │ │ │ + ldr r2, [pc, #32] @ b00bc <__cxa_atexit@plt+0xa405c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r3, r6, #14 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ aebe4 <__cxa_atexit@plt+0xa2b84> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b00b4 <__cxa_atexit@plt+0xa4054> │ │ │ │ + b b00c8 <__cxa_atexit@plt+0xa4068> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmneq lr, ip, ror #8 │ │ │ │ - cmneq lr, r0, asr r4 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r1, [pc, #272] @ b01e0 <__cxa_atexit@plt+0xa4180> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #8]! │ │ │ │ + str r1, [r3] │ │ │ │ + ldr r2, [r3, #-4] │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b00fc <__cxa_atexit@plt+0xa409c> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b013c <__cxa_atexit@plt+0xa40dc> │ │ │ │ + b b0174 <__cxa_atexit@plt+0xa4114> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b013c <__cxa_atexit@plt+0xa40dc> │ │ │ │ + ldr r2, [pc, #212] @ b01e4 <__cxa_atexit@plt+0xa4184> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #208] @ b01e8 <__cxa_atexit@plt+0xa4188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #2 │ │ │ │ + and r0, r0, #3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq b00ec <__cxa_atexit@plt+0xa408c> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b013c <__cxa_atexit@plt+0xa40dc> │ │ │ │ + b b0138 <__cxa_atexit@plt+0xa40d8> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b0174 <__cxa_atexit@plt+0xa4114> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b01b4 <__cxa_atexit@plt+0xa4154> │ │ │ │ + mov r7, #267386880 @ 0xff00000 │ │ │ │ + orr r7, r7, #805306368 @ 0x30000000 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [pc, #132] @ b01f0 <__cxa_atexit@plt+0xa4190> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3} │ │ │ │ + b b0198 <__cxa_atexit@plt+0xa4138> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b01ac <__cxa_atexit@plt+0xa414c> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r3, [pc, #92] @ b01ec <__cxa_atexit@plt+0xa418c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #28] @ b01d0 <__cxa_atexit@plt+0xa4170> │ │ │ │ + b b01b8 <__cxa_atexit@plt+0xa4158> │ │ │ │ + vldr d8, [pc, #28] @ b01d8 <__cxa_atexit@plt+0xa4178> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r8, lsr #2 │ │ │ │ + cmneq pc, r8, lsr r0 @ │ │ │ │ + cmneq pc, r8, lsr r0 @ │ │ │ │ + cmneq pc, r4, asr #5 │ │ │ │ + cmneq pc, r8, ror #5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aec34 <__cxa_atexit@plt+0xa2bd4> │ │ │ │ - ldr r2, [pc, #56] @ aec4c <__cxa_atexit@plt+0xa2bec> │ │ │ │ - ldr r1, [r5], #4 │ │ │ │ - str r9, [r3, #20] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - str r1, [r3, #16] │ │ │ │ - sub r3, r6, #14 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ aec50 <__cxa_atexit@plt+0xa2bf0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + bcc b022c <__cxa_atexit@plt+0xa41cc> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b0244 <__cxa_atexit@plt+0xa41e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - cmneq lr, r0, lsl #8 │ │ │ │ - strdeq fp, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aeca8 <__cxa_atexit@plt+0xa2c48> │ │ │ │ - ldr r2, [pc, #56] @ aecb4 <__cxa_atexit@plt+0xa2c54> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + ldr r3, [pc, #20] @ b0248 <__cxa_atexit@plt+0xa41e8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r8, lsr r2 @ │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r3, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + cmp r3, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + bcc b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + cmp sl, r9 │ │ │ │ + bls b02ac <__cxa_atexit@plt+0xa424c> │ │ │ │ + cmp sl, r3 │ │ │ │ + bcs b02b8 <__cxa_atexit@plt+0xa4258> │ │ │ │ + vmov s0, r9 │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vmov s2, r3 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vmov s4, sl │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vsub.f64 d1, d1, d0 │ │ │ │ + vsub.f64 d0, d2, d0 │ │ │ │ + vdiv.f64 d8, d0, d1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #20] @ b02c8 <__cxa_atexit@plt+0xa4268> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #16] @ b02d0 <__cxa_atexit@plt+0xa4270> │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b0374 <__cxa_atexit@plt+0xa4314> │ │ │ │ + ldr r7, [pc, #140] @ b0384 <__cxa_atexit@plt+0xa4324> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b0364 <__cxa_atexit@plt+0xa4304> │ │ │ │ + ldr r2, [pc, #124] @ b0388 <__cxa_atexit@plt+0xa4328> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + ldr r8, [r8, #3] │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r8, [r5, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - beq aeca0 <__cxa_atexit@plt+0xa2c40> │ │ │ │ - b aecc4 <__cxa_atexit@plt+0xa2c64> │ │ │ │ + beq b0358 <__cxa_atexit@plt+0xa42f8> │ │ │ │ + ldr r2, [pc, #96] @ b038c <__cxa_atexit@plt+0xa432c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r7, [r5, #-4]! │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r9, [r5] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0358 <__cxa_atexit@plt+0xa42f8> │ │ │ │ + ldr r3, [pc, #68] @ b0390 <__cxa_atexit@plt+0xa4330> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x016eb39c │ │ │ │ + ldr r7, [pc, #24] @ b0394 <__cxa_atexit@plt+0xa4334> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r4, lsl #2 │ │ │ │ + andeq r0, r0, ip, lsr r1 │ │ │ │ + andeq r0, r0, r4, asr #2 │ │ │ │ + @ instruction: 0x016e7798 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc aed98 <__cxa_atexit@plt+0xa2d38> │ │ │ │ - ldr r1, [pc, #196] @ aeda4 <__cxa_atexit@plt+0xa2d44> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #88] @ b0400 <__cxa_atexit@plt+0xa43a0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r3, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b03f8 <__cxa_atexit@plt+0xa4398> │ │ │ │ + ldr r2, [pc, #64] @ b0404 <__cxa_atexit@plt+0xa43a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r7, [pc, #192] @ aeda8 <__cxa_atexit@plt+0xa2d48> │ │ │ │ - sub r3, r6, #46 @ 0x2e │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ - add r0, r7, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ - ldr r3, [pc, #156] @ aedac <__cxa_atexit@plt+0xa2d4c> │ │ │ │ - sub r7, r6, #39 @ 0x27 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr ip, [pc, #148] @ aedb0 <__cxa_atexit@plt+0xa2d50> │ │ │ │ - add sl, r3, #2 │ │ │ │ mov r3, r5 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr lr, [r5, #8] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r1, [r5] │ │ │ │ - ldr r8, [r3, #4]! │ │ │ │ - ldr r1, [pc, #120] @ aedb4 <__cxa_atexit@plt+0xa2d54> │ │ │ │ - tst r8, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str ip, [r2, #12] │ │ │ │ - str r0, [r2, #16] │ │ │ │ - str r0, [r2, #20] │ │ │ │ - stmib r2, {r1, lr} │ │ │ │ - str r0, [r2, #24] │ │ │ │ - str r0, [r2, #28] │ │ │ │ - str sl, [r2, #32] │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ str r9, [r3] │ │ │ │ - beq aed8c <__cxa_atexit@plt+0xa2d2c> │ │ │ │ - ldr r2, [pc, #76] @ aedb8 <__cxa_atexit@plt+0xa2d58> │ │ │ │ - str r7, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b03f8 <__cxa_atexit@plt+0xa4398> │ │ │ │ + ldr r5, [pc, #32] @ b0408 <__cxa_atexit@plt+0xa43a8> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + andeq r0, r0, r4, lsr #1 │ │ │ │ + andeq r0, r0, r8, lsr #1 │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #64] @ b045c <__cxa_atexit@plt+0xa43fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + str r2, [r5] │ │ │ │ + str r9, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0454 <__cxa_atexit@plt+0xa43f4> │ │ │ │ + ldr r2, [pc, #32] @ b0460 <__cxa_atexit@plt+0xa4400> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r7, [pc, #64] @ aedbc <__cxa_atexit@plt+0xa2d5c> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add sl, r7, #2 │ │ │ │ - mov r7, r8 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - cmneq pc, r8, asr r4 @ │ │ │ │ - cmneq pc, ip, lsr r4 @ │ │ │ │ - cmneq pc, r0, lsr #16 │ │ │ │ - cmneq pc, ip, lsr r4 @ │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq pc, r4, asr #14 │ │ │ │ - @ instruction: 0x016eb294 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #28] @ aedf4 <__cxa_atexit@plt+0xa2d94> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b0488 <__cxa_atexit@plt+0xa4428> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #12] @ aedf8 <__cxa_atexit@plt+0xa2d98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrsbeq ip, [pc, #-104] @ aed98 <__cxa_atexit@plt+0xa2d38> │ │ │ │ + ldr r9, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aee30 <__cxa_atexit@plt+0xa2dd0> │ │ │ │ - ldr r2, [pc, #40] @ aee48 <__cxa_atexit@plt+0xa2de8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc b04c4 <__cxa_atexit@plt+0xa4464> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ b04d0 <__cxa_atexit@plt+0xa4470> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ aee4c <__cxa_atexit@plt+0xa2dec> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, lsr #31 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b0518 <__cxa_atexit@plt+0xa44b8> │ │ │ │ + ldr r3, [pc, #52] @ b0528 <__cxa_atexit@plt+0xa44c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r5] │ │ │ │ + str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r3, r8, r9, sl} │ │ │ │ + ldr r3, [pc, #32] @ b052c <__cxa_atexit@plt+0xa44cc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ + mov r8, r9 │ │ │ │ + b 15a62cc <__cxa_atexit@plt+0x159a26c> │ │ │ │ + ldr r7, [pc, #16] @ b0530 <__cxa_atexit@plt+0xa44d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq pc, r8, lsr ip @ │ │ │ │ + strdeq r7, [lr, #-88]! @ 0xffffffa8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r5, #12] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b057c <__cxa_atexit@plt+0xa451c> │ │ │ │ + ldr r2, [pc, #88] @ b05ac <__cxa_atexit@plt+0xa454c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #16] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + str r3, [r5, #16] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + stmda r5, {r1, r2} │ │ │ │ + ldr r3, [pc, #60] @ b05b0 <__cxa_atexit@plt+0xa4550> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a62cc <__cxa_atexit@plt+0x159a26c> │ │ │ │ + ldr r2, [pc, #32] @ b05a4 <__cxa_atexit@plt+0xa4544> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #12] @ b05a8 <__cxa_atexit@plt+0xa4548> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a633c <__cxa_atexit@plt+0x159a2dc> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r8, lsr #23 │ │ │ │ + @ instruction: 0xffffffe4 │ │ │ │ + ldrsbeq sl, [pc, #-176] @ b0508 <__cxa_atexit@plt+0xa44a8> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b05d8 <__cxa_atexit@plt+0xa4578> │ │ │ │ + vldr d8, [pc, #44] @ b0600 <__cxa_atexit@plt+0xa45a0> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #40] @ b0608 <__cxa_atexit@plt+0xa45a8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ + ldr r1, [r5, #20] │ │ │ │ + stmda r5, {r1, r2, r3} │ │ │ │ + ldr r3, [pc, #20] @ b060c <__cxa_atexit@plt+0xa45ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + b 15a641c <__cxa_atexit@plt+0x159a3bc> │ │ │ │ + ... │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq pc, ip, asr #22 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b0630 <__cxa_atexit@plt+0xa45d0> │ │ │ │ + vldr d8, [pc, #28] @ b0648 <__cxa_atexit@plt+0xa45e8> │ │ │ │ + ldr r0, [r5, #24]! │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #24] @ b0650 <__cxa_atexit@plt+0xa45f0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + b 11664f4 <__cxa_atexit@plt+0x115a494> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b0674 <__cxa_atexit@plt+0xa4614> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - cmneq pc, r8, lsr #13 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmneq lr, ip, lsl #4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + str r7, [r5, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi aeec8 <__cxa_atexit@plt+0xa2e68> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc aeed0 <__cxa_atexit@plt+0xa2e70> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r2, [r7, #2] │ │ │ │ - ldr r1, [r7, #6] │ │ │ │ - ldr sl, [r7, #10] │ │ │ │ - ldr lr, [pc, #72] @ aeee4 <__cxa_atexit@plt+0xa2e84> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r0, [pc, #68] @ aeee8 <__cxa_atexit@plt+0xa2e88> │ │ │ │ - ldr r9, [pc, #68] @ aeeec <__cxa_atexit@plt+0xa2e8c> │ │ │ │ - str r8, [r3, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, r0, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - mov r6, r3 │ │ │ │ - b aeed8 <__cxa_atexit@plt+0xa2e78> │ │ │ │ - mov r5, #16 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b06a0 <__cxa_atexit@plt+0xa4640> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b06cc <__cxa_atexit@plt+0xa466c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r3, ror #1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + add r3, r7, #3 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + vldr s0, [r5, #-4] │ │ │ │ + vldr s2, [r5, #-12] │ │ │ │ + vldr s4, [r3] │ │ │ │ + vcvt.f64.s32 d0, s0 │ │ │ │ + vcvt.f64.s32 d2, s4 │ │ │ │ + vcvt.f64.s32 d1, s2 │ │ │ │ + vsub.f64 d2, d2, d0 │ │ │ │ + vsub.f64 d0, d1, d0 │ │ │ │ + vdiv.f64 d8, d0, d2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - cmneq lr, r0, ror #2 │ │ │ │ - cmneq lr, r0, ror #2 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aef30 <__cxa_atexit@plt+0xa2ed0> │ │ │ │ - ldr r2, [pc, #48] @ aef48 <__cxa_atexit@plt+0xa2ee8> │ │ │ │ - str r9, [r3, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - sub r3, r6, #10 │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b07a4 <__cxa_atexit@plt+0xa4744> │ │ │ │ + ldr r3, [pc, #160] @ b07c8 <__cxa_atexit@plt+0xa4768> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0794 <__cxa_atexit@plt+0xa4734> │ │ │ │ + ldr r7, [pc, #144] @ b07cc <__cxa_atexit@plt+0xa476c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r8, [r5, #-8] │ │ │ │ + ldr r2, [r5] │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr sl, [r3, #-4]! │ │ │ │ + str r2, [r3] │ │ │ │ + stm r5, {r1, r7} │ │ │ │ + sub r7, r5, #32 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b07b4 <__cxa_atexit@plt+0xa4754> │ │ │ │ + ldr r3, [pc, #108] @ b07d8 <__cxa_atexit@plt+0xa4778> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #104] @ b07dc <__cxa_atexit@plt+0xa477c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r1, r2, sl} │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ aef4c <__cxa_atexit@plt+0xa2eec> │ │ │ │ + b 15a62cc <__cxa_atexit@plt+0x159a26c> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #40] @ b07d4 <__cxa_atexit@plt+0xa4774> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b07d0 <__cxa_atexit@plt+0xa4770> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - cmneq lr, ip, lsr r1 │ │ │ │ - cmneq lr, r0, lsr #2 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc aef94 <__cxa_atexit@plt+0xa2f34> │ │ │ │ - ldr r2, [pc, #48] @ aefac <__cxa_atexit@plt+0xa2f4c> │ │ │ │ - str r9, [r3, #16] │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + cmneq lr, ip, asr r3 │ │ │ │ + smceq 59184 @ 0xe730 │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + ldrsbeq sl, [pc, #-144] @ b0754 <__cxa_atexit@plt+0xa46f4> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, r7 │ │ │ │ + mov r2, r5 │ │ │ │ + ldr sl, [r2, #8]! │ │ │ │ + ldr r3, [pc, #100] @ b0860 <__cxa_atexit@plt+0xa4800> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r2, #-4] │ │ │ │ + ldr r7, [r2, #4] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + str r7, [r2] │ │ │ │ + stmib r2, {r1, r3} │ │ │ │ + sub r3, r2, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b084c <__cxa_atexit@plt+0xa47ec> │ │ │ │ + ldr r2, [pc, #64] @ b0864 <__cxa_atexit@plt+0xa4804> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8, sl} │ │ │ │ - sub r3, r6, #10 │ │ │ │ + ldr r1, [pc, #60] @ b0868 <__cxa_atexit@plt+0xa4808> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r1, r7, sl} │ │ │ │ + sub lr, r5, #8 │ │ │ │ + stm lr, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ aefb0 <__cxa_atexit@plt+0xa2f50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + b 15a62cc <__cxa_atexit@plt+0x159a26c> │ │ │ │ + ldr r7, [pc, #24] @ b086c <__cxa_atexit@plt+0xa480c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - ldrdeq fp, [lr, #-8]! │ │ │ │ - @ instruction: 0x016eb09c │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + cmneq pc, r8, lsl r9 @ │ │ │ │ + cmneq lr, r4, asr #5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b08a8 <__cxa_atexit@plt+0xa4848> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b08c0 <__cxa_atexit@plt+0xa4860> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #20] @ b08c4 <__cxa_atexit@plt+0xa4864> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrheq sl, [pc, #-188] @ b080c <__cxa_atexit@plt+0xa47ac> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi af0a0 <__cxa_atexit@plt+0xa3040> │ │ │ │ - ldr r2, [pc, #224] @ af0bc <__cxa_atexit@plt+0xa305c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r3, #-4] │ │ │ │ - beq af098 <__cxa_atexit@plt+0xa3038> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #52 @ 0x34 │ │ │ │ - cmp r0, ip │ │ │ │ - bcc af0ac <__cxa_atexit@plt+0xa304c> │ │ │ │ - ldr lr, [pc, #180] @ af0c0 <__cxa_atexit@plt+0xa3060> │ │ │ │ - ldr r0, [pc, #180] @ af0c4 <__cxa_atexit@plt+0xa3064> │ │ │ │ - sub r8, ip, #46 @ 0x2e │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ - ldr r2, [pc, #140] @ af0c8 <__cxa_atexit@plt+0xa3068> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #136] @ af0cc <__cxa_atexit@plt+0xa306c> │ │ │ │ - add sl, r2, #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r2, [pc, #128] @ af0d0 <__cxa_atexit@plt+0xa3070> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #16] │ │ │ │ - str r0, [r6, #20] │ │ │ │ - str r0, [r6, #24] │ │ │ │ - str r0, [r6, #28] │ │ │ │ - sub r0, ip, #39 @ 0x27 │ │ │ │ - str r2, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - stmdb r3, {r0, lr} │ │ │ │ - ldr r6, [pc, #84] @ af0d4 <__cxa_atexit@plt+0xa3074> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add r8, r6, #1 │ │ │ │ - ldr r6, [pc, #76] @ af0d8 <__cxa_atexit@plt+0xa3078> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - add sl, r6, #2 │ │ │ │ - mov r6, ip │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi b0934 <__cxa_atexit@plt+0xa48d4> │ │ │ │ + ldr r7, [pc, #92] @ b094c <__cxa_atexit@plt+0xa48ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst sl, #3 │ │ │ │ + beq b0928 <__cxa_atexit@plt+0xa48c8> │ │ │ │ + ldr r7, [pc, #76] @ b0950 <__cxa_atexit@plt+0xa48f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r7, [pc, #68] @ b0954 <__cxa_atexit@plt+0xa48f4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + ldr r7, [pc, #60] @ b0958 <__cxa_atexit@plt+0xa48f8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r9, r7, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #32] @ b095c <__cxa_atexit@plt+0xa48fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, ip, lsr #3 │ │ │ │ - cmneq pc, r0, lsr r1 @ │ │ │ │ - cmneq pc, r4, lsl r1 @ │ │ │ │ - ldrsheq ip, [pc, #-76] @ af088 <__cxa_atexit@plt+0xa3028> │ │ │ │ - cmneq pc, ip, lsr #2 │ │ │ │ - cmneq pc, r0, lsl #2 │ │ │ │ - cmneq pc, r8, lsr r4 @ │ │ │ │ - smceq 60152 @ 0xeaf8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af194 <__cxa_atexit@plt+0xa3134> │ │ │ │ - ldr r2, [pc, #156] @ af1a0 <__cxa_atexit@plt+0xa3140> │ │ │ │ - ldr lr, [pc, #156] @ af1a4 <__cxa_atexit@plt+0xa3144> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r1, [pc, #136] @ af1a8 <__cxa_atexit@plt+0xa3148> │ │ │ │ - sub r2, r6, #46 @ 0x2e │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, r1, #2 │ │ │ │ - ldr r1, [pc, #124] @ af1ac <__cxa_atexit@plt+0xa314c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - sub r2, r6, #39 @ 0x27 │ │ │ │ - add r1, r1, #1 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - ldr sl, [pc, #92] @ af1b0 <__cxa_atexit@plt+0xa3150> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r2, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - ldr r3, [pc, #52] @ af1b4 <__cxa_atexit@plt+0xa3154> │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r0, lsr #1 │ │ │ │ + cmneq pc, r4, ror #16 │ │ │ │ + cmneq pc, ip, asr r8 @ │ │ │ │ + cmneq lr, r4, ror #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b0994 <__cxa_atexit@plt+0xa4934> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [pc, #28] @ b0998 <__cxa_atexit@plt+0xa4938> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #44] @ af1b8 <__cxa_atexit@plt+0xa3158> │ │ │ │ + ldr r3, [pc, #20] @ b099c <__cxa_atexit@plt+0xa493c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #2 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmneq pc, r0, ror r0 @ │ │ │ │ - cmneq pc, ip, lsr #32 │ │ │ │ - cmneq pc, r8, lsl r0 @ │ │ │ │ - ldrsheq ip, [pc, #-48] @ af188 <__cxa_atexit@plt+0xa3128> │ │ │ │ - cmneq pc, r0 │ │ │ │ - cmneq pc, r8, lsr r3 @ │ │ │ │ + add r9, r3, #3 │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + ldrsheq sl, [pc, #-120] @ b0928 <__cxa_atexit@plt+0xa48c8> │ │ │ │ + ldrsheq sl, [pc, #-112] @ b0934 <__cxa_atexit@plt+0xa48d4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc af1f0 <__cxa_atexit@plt+0xa3190> │ │ │ │ - ldr r2, [pc, #28] @ af1fc <__cxa_atexit@plt+0xa319c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc b09d8 <__cxa_atexit@plt+0xa4978> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b09f0 <__cxa_atexit@plt+0xa4990> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - cmneq pc, r8, ror #5 │ │ │ │ - cmneq lr, ip, asr lr │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - mov r2, r5 │ │ │ │ + ldr r3, [pc, #20] @ b09f4 <__cxa_atexit@plt+0xa4994> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, ip, lsl #21 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi af270 <__cxa_atexit@plt+0xa3210> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc af278 <__cxa_atexit@plt+0xa3218> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - ldr r2, [pc, #76] @ af28c <__cxa_atexit@plt+0xa322c> │ │ │ │ - ldr r1, [r7, #2] │ │ │ │ - ldr sl, [r7, #6] │ │ │ │ - ldr lr, [pc, #68] @ af290 <__cxa_atexit@plt+0xa3230> │ │ │ │ - str r0, [r5] │ │ │ │ - ldr r9, [pc, #64] @ af294 <__cxa_atexit@plt+0xa3234> │ │ │ │ - add lr, pc, lr │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, lr, #1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - b ab1b8 <__cxa_atexit@plt+0x9f158> │ │ │ │ - mov r6, r3 │ │ │ │ - b af280 <__cxa_atexit@plt+0xa3220> │ │ │ │ - mov r5, #12 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi b0a58 <__cxa_atexit@plt+0xa49f8> │ │ │ │ + ldr r7, [pc, #84] @ b0a70 <__cxa_atexit@plt+0xa4a10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0a4c <__cxa_atexit@plt+0xa49ec> │ │ │ │ + ldr r7, [pc, #68] @ b0a74 <__cxa_atexit@plt+0xa4a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #52] @ b0a6c <__cxa_atexit@plt+0xa4a0c> │ │ │ │ + ldr sl, [r9, #3] │ │ │ │ + str r7, [r5] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, #0 │ │ │ │ + mov r9, r3 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffd5c │ │ │ │ - strheq sl, [lr, #-216]! @ 0xffffff28 │ │ │ │ - strheq sl, [lr, #-212]! @ 0xffffff2c │ │ │ │ - ldrdeq sl, [lr, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r3, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af2d4 <__cxa_atexit@plt+0xa3274> │ │ │ │ - ldr r2, [pc, #40] @ af2ec <__cxa_atexit@plt+0xa328c> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ af2f0 <__cxa_atexit@plt+0xa3290> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + ldr r7, [pc, #24] @ b0a78 <__cxa_atexit@plt+0xa4a18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - strheq sl, [lr, #-208]! @ 0xffffff30 │ │ │ │ - @ instruction: 0x016ead94 │ │ │ │ - andeq r0, r3, pc │ │ │ │ + @ instruction: 0x0010ffff │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + ldrdeq r7, [lr, #-4]! │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #24] @ b0aa4 <__cxa_atexit@plt+0xa4a44> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [pc, #12] @ b0aa0 <__cxa_atexit@plt+0xa4a40> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, #0 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + @ instruction: 0x0010ffff │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc af330 <__cxa_atexit@plt+0xa32d0> │ │ │ │ - ldr r2, [pc, #40] @ af348 <__cxa_atexit@plt+0xa32e8> │ │ │ │ - str r8, [r3, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r9} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #20] @ af34c <__cxa_atexit@plt+0xa32ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bcc b0ae0 <__cxa_atexit@plt+0xa4a80> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ b0aec <__cxa_atexit@plt+0xa4a8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffee8 │ │ │ │ - cmneq lr, r4, asr sp │ │ │ │ - cmneq lr, r8, ror #25 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, lsl #19 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi af3b4 <__cxa_atexit@plt+0xa3354> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str sl, [r1] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc af3c8 <__cxa_atexit@plt+0xa3368> │ │ │ │ - ldr r1, [pc, #128] @ af40c <__cxa_atexit@plt+0xa33ac> │ │ │ │ - ldr r0, [pc, #128] @ af410 <__cxa_atexit@plt+0xa33b0> │ │ │ │ - add lr, r6, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r9, r2, #14 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #76] @ af408 <__cxa_atexit@plt+0xa33a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b0b34 <__cxa_atexit@plt+0xa4ad4> │ │ │ │ + ldr r7, [pc, #52] @ b0b48 <__cxa_atexit@plt+0xa4ae8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b0b28 <__cxa_atexit@plt+0xa4ac8> │ │ │ │ + mov r7, r9 │ │ │ │ + b b0b58 <__cxa_atexit@plt+0xa4af8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r7, [pc, #44] @ af400 <__cxa_atexit@plt+0xa33a0> │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #40] @ af404 <__cxa_atexit@plt+0xa33a4> │ │ │ │ + ldr r7, [pc, #16] @ b0b4c <__cxa_atexit@plt+0xa4aec> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r0, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - bx ip │ │ │ │ - cmneq lr, r8, ror #24 │ │ │ │ - @ instruction: 0x017fbd98 │ │ │ │ - cmneq lr, r0, ror #25 │ │ │ │ - @ instruction: 0xfffff750 │ │ │ │ - cmneq pc, r4, ror #27 │ │ │ │ - cmneq lr, r4, lsl #25 │ │ │ │ - andeq r0, r4, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - mov r3, r9 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi af478 <__cxa_atexit@plt+0xa3418> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - str sl, [r1] │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc af48c <__cxa_atexit@plt+0xa342c> │ │ │ │ - ldr r1, [pc, #128] @ af4d0 <__cxa_atexit@plt+0xa3470> │ │ │ │ - ldr r0, [pc, #128] @ af4d4 <__cxa_atexit@plt+0xa3474> │ │ │ │ - add lr, r6, #8 │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r9, r2, #14 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - mov r6, r2 │ │ │ │ - add r0, r0, #1 │ │ │ │ - stm lr, {r0, r3, sl} │ │ │ │ - b a8fbc <__cxa_atexit@plt+0x9cf5c> │ │ │ │ - ldr r7, [pc, #76] @ af4cc <__cxa_atexit@plt+0xa346c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r9, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #20 │ │ │ │ - ldr r7, [pc, #44] @ af4c4 <__cxa_atexit@plt+0xa3464> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, ip │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #232] @ b0c48 <__cxa_atexit@plt+0xa4be8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r3, [pc, #224] @ b0c4c <__cxa_atexit@plt+0xa4bec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + and r3, r3, #3 │ │ │ │ + ldr r1, [pc, #212] @ b0c50 <__cxa_atexit@plt+0xa4bf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #2 │ │ │ │ + and r1, r1, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne b0b98 <__cxa_atexit@plt+0xa4b38> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b0ba4 <__cxa_atexit@plt+0xa4b44> │ │ │ │ + b b0bdc <__cxa_atexit@plt+0xa4b7c> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b0ba4 <__cxa_atexit@plt+0xa4b44> │ │ │ │ + b b0ba0 <__cxa_atexit@plt+0xa4b40> │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b0bdc <__cxa_atexit@plt+0xa4b7c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b0c1c <__cxa_atexit@plt+0xa4bbc> │ │ │ │ + mov r7, #267386880 @ 0xff00000 │ │ │ │ + orr r7, r7, #805306368 @ 0x30000000 │ │ │ │ + mov r2, #0 │ │ │ │ + ldr r1, [pc, #132] @ b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r2} │ │ │ │ + b b0c00 <__cxa_atexit@plt+0xa4ba0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b0c14 <__cxa_atexit@plt+0xa4bb4> │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r2, [pc, #92] @ b0c54 <__cxa_atexit@plt+0xa4bf4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #28] @ b0c38 <__cxa_atexit@plt+0xa4bd8> │ │ │ │ + b b0c20 <__cxa_atexit@plt+0xa4bc0> │ │ │ │ + vldr d8, [pc, #28] @ b0c40 <__cxa_atexit@plt+0xa4be0> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r6, [pc, #40] @ af4c8 <__cxa_atexit@plt+0xa3468> │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr ip, [r4, #-8] │ │ │ │ - mov sl, r3 │ │ │ │ - add r0, r6, #1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r0 │ │ │ │ - bx ip │ │ │ │ - cmneq lr, r4, lsr #23 │ │ │ │ - ldrsbeq fp, [pc, #-196] @ af40c <__cxa_atexit@plt+0xa33ac> │ │ │ │ - cmneq lr, ip, lsl ip │ │ │ │ - @ instruction: 0xfffff68c │ │ │ │ - cmneq pc, r0, lsr #26 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc af544 <__cxa_atexit@plt+0xa34e4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r9, [r7, #11] │ │ │ │ - add r7, r2, #8 │ │ │ │ - add r1, r3, #8 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r2, r9 │ │ │ │ - bl b394 │ │ │ │ - mov r0, r7 │ │ │ │ - mov r3, #0 │ │ │ │ - strb r3, [r7, r9] │ │ │ │ - bl b4e4 │ │ │ │ - ldr r7, [pc, #40] @ af558 <__cxa_atexit@plt+0xa34f8> │ │ │ │ + str r2, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0, lsl #2 │ │ │ │ + ldrsbeq sl, [pc, #-92] @ b0bf8 <__cxa_atexit@plt+0xa4b98> │ │ │ │ + ldrsbeq sl, [pc, #-84] @ b0c04 <__cxa_atexit@plt+0xa4ba4> │ │ │ │ + cmneq pc, ip, asr r8 @ │ │ │ │ + cmneq pc, r0, lsl #17 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0c94 <__cxa_atexit@plt+0xa4c34> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b0cac <__cxa_atexit@plt+0xa4c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, lsr sp @ │ │ │ │ - cmneq lr, ip, asr #22 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + ldr r3, [pc, #20] @ b0cb0 <__cxa_atexit@plt+0xa4c50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsbeq sl, [pc, #-112] @ b0c44 <__cxa_atexit@plt+0xa4be4> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af59c <__cxa_atexit@plt+0xa353c> │ │ │ │ - ldr r7, [pc, #44] @ af5ac <__cxa_atexit@plt+0xa354c> │ │ │ │ - ldr r2, [r8, #4] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b0d48 <__cxa_atexit@plt+0xa4ce8> │ │ │ │ + ldr r3, [pc, #132] @ b0d58 <__cxa_atexit@plt+0xa4cf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b0d30 <__cxa_atexit@plt+0xa4cd0> │ │ │ │ + ldr r7, [pc, #108] @ b0d5c <__cxa_atexit@plt+0xa4cfc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12] │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - add r7, r2, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #12] @ af5b0 <__cxa_atexit@plt+0xa3550> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r9, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r7, [r2, #8]! │ │ │ │ + str r9, [r5, #4] │ │ │ │ + str r3, [r2] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0d40 <__cxa_atexit@plt+0xa4ce0> │ │ │ │ + ldr r5, [pc, #68] @ b0d60 <__cxa_atexit@plt+0xa4d00> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r2] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b0d64 <__cxa_atexit@plt+0xa4d04> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ - strdeq sl, [lr, #-168]! @ 0xffffff58 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc af608 <__cxa_atexit@plt+0xa35a8> │ │ │ │ - ldr lr, [pc, #56] @ af614 <__cxa_atexit@plt+0xa35b4> │ │ │ │ - ldr r1, [pc, #56] @ af618 <__cxa_atexit@plt+0xa35b8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - sub r8, r6, #11 │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - add lr, pc, lr │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + andeq r0, r0, r0, ror #1 │ │ │ │ + cmneq lr, ip, lsl #28 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #72] @ b0dc8 <__cxa_atexit@plt+0xa4d68> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffef4 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - @ instruction: 0x016eaa90 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ af6cc <__cxa_atexit@plt+0xa366c> │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq af680 <__cxa_atexit@plt+0xa3620> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc af6bc <__cxa_atexit@plt+0xa365c> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq af688 <__cxa_atexit@plt+0xa3628> │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble af69c <__cxa_atexit@plt+0xa363c> │ │ │ │ - ldr r7, [pc, #96] @ af6d0 <__cxa_atexit@plt+0xa3670> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ + beq b0dbc <__cxa_atexit@plt+0xa4d5c> │ │ │ │ + ldr r2, [pc, #44] @ b0dcc <__cxa_atexit@plt+0xa4d6c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ + str r2, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ af6d4 <__cxa_atexit@plt+0xa3674> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #52] @ af6d8 <__cxa_atexit@plt+0xa3678> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - ldrsheq fp, [pc, #-160] @ af63c <__cxa_atexit@plt+0xa35dc> │ │ │ │ - cmneq pc, r8, lsr #21 │ │ │ │ - ldrdeq sl, [lr, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr r3, [pc, #16] @ b0df4 <__cxa_atexit@plt+0xa4d94> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + mov sl, r7 │ │ │ │ + b afb84 <__cxa_atexit@plt+0xa3b24> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc af760 <__cxa_atexit@plt+0xa3700> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - cmp r9, #0 │ │ │ │ - beq af72c <__cxa_atexit@plt+0xa36cc> │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble af740 <__cxa_atexit@plt+0xa36e0> │ │ │ │ - ldr r7, [pc, #84] @ af770 <__cxa_atexit@plt+0xa3710> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616b74 <__cxa_atexit@plt+0x160ab14> │ │ │ │ - ldr r7, [pc, #64] @ af774 <__cxa_atexit@plt+0xa3714> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b0e30 <__cxa_atexit@plt+0xa4dd0> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b0e48 <__cxa_atexit@plt+0xa4de8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #48] @ af778 <__cxa_atexit@plt+0xa3718> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b92c18 <__cxa_atexit@plt+0xb86bb8> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq pc, ip, asr #20 │ │ │ │ - cmneq pc, r4, lsl #20 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc af7d4 <__cxa_atexit@plt+0xa3774> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add r0, r7, #8 │ │ │ │ - bl b394 │ │ │ │ - ldr r2, [pc, #48] @ af7e0 <__cxa_atexit@plt+0xa3780> │ │ │ │ - sub r3, r6, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #40] @ af7e4 <__cxa_atexit@plt+0xa3784> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - str r2, [r8, #12] │ │ │ │ - str r3, [r8, #16] │ │ │ │ - stmib r8, {r1, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, asr #19 │ │ │ │ - @ instruction: 0x017fbc94 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r3, [pc, #20] @ b0e4c <__cxa_atexit@plt+0xa4dec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r3, [r5] │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r4, lsr r6 @ │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi af84c <__cxa_atexit@plt+0xa37ec> │ │ │ │ - ldr r3, [pc, #84] @ af85c <__cxa_atexit@plt+0xa37fc> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b0ec4 <__cxa_atexit@plt+0xa4e64> │ │ │ │ + ldr r3, [pc, #100] @ b0ed4 <__cxa_atexit@plt+0xa4e74> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq af83c <__cxa_atexit@plt+0xa37dc> │ │ │ │ - ldr r3, [pc, #68] @ af860 <__cxa_atexit@plt+0xa3800> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ af864 <__cxa_atexit@plt+0xa3804> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - cmn r2, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b0eac <__cxa_atexit@plt+0xa4e4c> │ │ │ │ + ldr r7, [pc, #76] @ b0ed8 <__cxa_atexit@plt+0xa4e78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [r8, #3] │ │ │ │ + ldr r2, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + stmib r5, {r2, r3} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0ebc <__cxa_atexit@plt+0xa4e5c> │ │ │ │ + b b0f28 <__cxa_atexit@plt+0xa4ec8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ af868 <__cxa_atexit@plt+0xa3808> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ b0edc <__cxa_atexit@plt+0xa4e7c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, r4, lsr r9 @ │ │ │ │ - cmneq pc, r4, lsr #18 │ │ │ │ - smceq 60032 @ 0xea80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmneq lr, r4, lsr #25 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ af89c <__cxa_atexit@plt+0xa383c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ af8a0 <__cxa_atexit@plt+0xa3840> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r2, #1 │ │ │ │ - cmn r1, #1 │ │ │ │ - addeq r7, r3, #2 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [pc, #32] @ b0f18 <__cxa_atexit@plt+0xa4eb8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + str r1, [r5, #-4]! │ │ │ │ + tst r7, #3 │ │ │ │ + beq b0f10 <__cxa_atexit@plt+0xa4eb0> │ │ │ │ + b b0f28 <__cxa_atexit@plt+0xa4ec8> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq fp, [pc, #-132] @ af820 <__cxa_atexit@plt+0xa37c0> │ │ │ │ - cmneq pc, r4, asr #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r8, [pc, #4] @ af8bc <__cxa_atexit@plt+0xa385c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ - cmneq lr, r4, lsl r8 │ │ │ │ - cmneq lr, r4, lsl r8 │ │ │ │ - andeq r0, r4, r2, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi af9a0 <__cxa_atexit@plt+0xa3940> │ │ │ │ - stmib sp, {r3, r7, fp} │ │ │ │ - mov r0, #0 │ │ │ │ - bl f833bc <__cxa_atexit@plt+0xf7735c> │ │ │ │ - mov r0, sl │ │ │ │ - mov r1, r8 │ │ │ │ - bl bae5c <__cxa_atexit@plt+0xaedfc> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq af924 <__cxa_atexit@plt+0xa38c4> │ │ │ │ - bl f833ac <__cxa_atexit@plt+0xf7734c> │ │ │ │ - cmp r0, #4 │ │ │ │ - beq af8e0 <__cxa_atexit@plt+0xa3880> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq af988 <__cxa_atexit@plt+0xa3928> │ │ │ │ - ldr r8, [pc, #212] @ af9ec <__cxa_atexit@plt+0xa398c> │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 10e3424 <__cxa_atexit@plt+0x10d73c4> │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, #0 │ │ │ │ - str r9, [r2, #-8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2, #4] │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r8, [r2, #-4] │ │ │ │ - bcc af9b0 <__cxa_atexit@plt+0xa3950> │ │ │ │ - ldr r1, [r8] │ │ │ │ - cmp r1, #0 │ │ │ │ - beq af988 <__cxa_atexit@plt+0xa3928> │ │ │ │ - ldr lr, [pc, #128] @ af9dc <__cxa_atexit@plt+0xa397c> │ │ │ │ - ldr r0, [pc, #128] @ af9e0 <__cxa_atexit@plt+0xa3980> │ │ │ │ - sub r8, r3, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r2, [r3, #8]! │ │ │ │ + ldr r1, [pc, #264] @ b1040 <__cxa_atexit@plt+0xa4fe0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [r3, #-4] │ │ │ │ + str r1, [r3] │ │ │ │ + and r0, r0, #3 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne b0f5c <__cxa_atexit@plt+0xa4efc> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b0f9c <__cxa_atexit@plt+0xa4f3c> │ │ │ │ + b b0fd4 <__cxa_atexit@plt+0xa4f74> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b0f9c <__cxa_atexit@plt+0xa4f3c> │ │ │ │ + ldr r2, [pc, #212] @ b1044 <__cxa_atexit@plt+0xa4fe4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r0, [pc, #208] @ b1048 <__cxa_atexit@plt+0xa4fe8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [pc, #72] @ af9d8 <__cxa_atexit@plt+0xa3978> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ af9e8 <__cxa_atexit@plt+0xa3988> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r5, #8 │ │ │ │ - ldr r6, [pc, #40] @ af9e4 <__cxa_atexit@plt+0xa3984> │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r5, [sp, #4] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - add r6, pc, r6 │ │ │ │ + add r0, r0, #2 │ │ │ │ + and r0, r0, #3 │ │ │ │ + add r2, r2, #1 │ │ │ │ + cmp r0, #2 │ │ │ │ + beq b0f4c <__cxa_atexit@plt+0xa4eec> │ │ │ │ + and r2, r2, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b0f9c <__cxa_atexit@plt+0xa4f3c> │ │ │ │ + b b0f98 <__cxa_atexit@plt+0xa4f38> │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b0fd4 <__cxa_atexit@plt+0xa4f74> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b1014 <__cxa_atexit@plt+0xa4fb4> │ │ │ │ + mov r7, #267386880 @ 0xff00000 │ │ │ │ + orr r7, r7, #805306368 @ 0x30000000 │ │ │ │ + mov r3, #0 │ │ │ │ + ldr r1, [pc, #132] @ b1050 <__cxa_atexit@plt+0xa4ff0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r6, {r1, r3} │ │ │ │ + b b0ff8 <__cxa_atexit@plt+0xa4f98> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b100c <__cxa_atexit@plt+0xa4fac> │ │ │ │ mov r7, #0 │ │ │ │ - str r6, [r5] │ │ │ │ - mov r6, r3 │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - ldrsheq fp, [pc, #-112] @ af970 <__cxa_atexit@plt+0xa3910> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - ldrsheq fp, [pc, #-136] @ af960 <__cxa_atexit@plt+0xa3900> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, asr #14 │ │ │ │ - cmneq lr, ip, lsr #15 │ │ │ │ - andeq r0, r0, r3, lsr #1 │ │ │ │ + ldr r3, [pc, #92] @ b104c <__cxa_atexit@plt+0xa4fec> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r6, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + vldr d8, [pc, #28] @ b1030 <__cxa_atexit@plt+0xa4fd0> │ │ │ │ + b b1018 <__cxa_atexit@plt+0xa4fb8> │ │ │ │ + vldr d8, [pc, #28] @ b1038 <__cxa_atexit@plt+0xa4fd8> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + str r1, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ... │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + ldrsbeq sl, [pc, #-24] @ b1034 <__cxa_atexit@plt+0xa4fd4> │ │ │ │ + ldrsbeq sl, [pc, #-24] @ b1038 <__cxa_atexit@plt+0xa4fd8> │ │ │ │ + cmneq pc, r4, ror #8 │ │ │ │ + cmneq pc, r8, lsl #9 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - bcc afa5c <__cxa_atexit@plt+0xa39fc> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r2, [r7] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq afa44 <__cxa_atexit@plt+0xa39e4> │ │ │ │ - ldr r1, [pc, #84] @ afa7c <__cxa_atexit@plt+0xa3a1c> │ │ │ │ - ldr r0, [pc, #84] @ afa80 <__cxa_atexit@plt+0xa3a20> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - stm r5, {r1, r2} │ │ │ │ - b 1624880 <__cxa_atexit@plt+0x1618820> │ │ │ │ - ldr r7, [pc, #40] @ afa74 <__cxa_atexit@plt+0xa3a14> │ │ │ │ - mov r6, r3 │ │ │ │ + bcc b108c <__cxa_atexit@plt+0xa502c> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #40] @ b10a4 <__cxa_atexit@plt+0xa5044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ afa78 <__cxa_atexit@plt+0xa3a18> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ b10a8 <__cxa_atexit@plt+0xa5048> │ │ │ │ add r3, pc, r3 │ │ │ │ + mov r2, #12 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - cmneq pc, r0, lsr r7 @ │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, r0, lsr r8 @ │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc afac0 <__cxa_atexit@plt+0xa3a60> │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ - bl bae98 <__cxa_atexit@plt+0xaee38> │ │ │ │ - ldr r3, [pc, #28] @ afacc <__cxa_atexit@plt+0xa3a6c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + ldrsbeq sl, [pc, #-56] @ b1074 <__cxa_atexit@plt+0xa5014> │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b1144 <__cxa_atexit@plt+0xa50e4> │ │ │ │ + ldr r3, [pc, #136] @ b1154 <__cxa_atexit@plt+0xa50f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-8]! │ │ │ │ + str r9, [r7, #4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b112c <__cxa_atexit@plt+0xa50cc> │ │ │ │ + ldr r7, [pc, #112] @ b1158 <__cxa_atexit@plt+0xa50f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [r8, #3] │ │ │ │ + ldr r1, [r8, #7] │ │ │ │ + str r7, [r5, #-12]! │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r7, [r3, #8]! │ │ │ │ + ldr r8, [r2, #3] │ │ │ │ + ldr r9, [r1, #3] │ │ │ │ + str r8, [r3] │ │ │ │ + str r9, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b113c <__cxa_atexit@plt+0xa50dc> │ │ │ │ + ldr r5, [pc, #64] @ b115c <__cxa_atexit@plt+0xa50fc> │ │ │ │ + add r5, pc, r5 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, asr #13 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b1160 <__cxa_atexit@plt+0xa5100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r0, r4, ror #1 │ │ │ │ + cmneq lr, r8, lsr sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi afb44 <__cxa_atexit@plt+0xa3ae4> │ │ │ │ - ldr r2, [pc, #112] @ afb60 <__cxa_atexit@plt+0xa3b00> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r2, [pc, #80] @ b11cc <__cxa_atexit@plt+0xa516c> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r3, [r3, #3] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + stm r5, {r1, r3} │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ + beq b11c0 <__cxa_atexit@plt+0xa5160> │ │ │ │ + ldr r2, [pc, #44] @ b11d0 <__cxa_atexit@plt+0xa5170> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + ldr r9, [r5] │ │ │ │ str r2, [r3] │ │ │ │ - beq afb38 <__cxa_atexit@plt+0xa3ad8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r8, r6, #8 │ │ │ │ - cmp r2, r8 │ │ │ │ - bcc afb4c <__cxa_atexit@plt+0xa3aec> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b4f0 │ │ │ │ - ldr r7, [pc, #68] @ afb64 <__cxa_atexit@plt+0xa3b04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - sub r7, r8, #3 │ │ │ │ - mov r6, r8 │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq pc, r8, lsr #19 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r2, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b11f8 <__cxa_atexit@plt+0xa5198> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r5, #8]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + str r3, [r5] │ │ │ │ + b b025c <__cxa_atexit@plt+0xa41fc> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc afba8 <__cxa_atexit@plt+0xa3b48> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - bl b4f0 │ │ │ │ - ldr r7, [pc, #32] @ afbb4 <__cxa_atexit@plt+0xa3b54> │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1234 <__cxa_atexit@plt+0xa51d4> │ │ │ │ + vstr d8, [r3, #8] │ │ │ │ + ldr r7, [pc, #28] @ b1240 <__cxa_atexit@plt+0xa51e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ + str r7, [r3, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, lsr r9 @ │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 161666c <__cxa_atexit@plt+0x160a60c> │ │ │ │ + cmneq pc, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi afc1c <__cxa_atexit@plt+0xa3bbc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc afc24 <__cxa_atexit@plt+0xa3bc4> │ │ │ │ - ldr r5, [pc, #84] @ afc40 <__cxa_atexit@plt+0xa3be0> │ │ │ │ - ldr r1, [pc, #84] @ afc44 <__cxa_atexit@plt+0xa3be4> │ │ │ │ - ldr r0, [pc, #84] @ afc48 <__cxa_atexit@plt+0xa3be8> │ │ │ │ - ldr r9, [pc, #84] @ afc4c <__cxa_atexit@plt+0xa3bec> │ │ │ │ - add r5, pc, r5 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r5, r8} │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub sl, r6, #3 │ │ │ │ - add r8, r0, #1 │ │ │ │ + bhi b1284 <__cxa_atexit@plt+0xa5224> │ │ │ │ + ldr lr, [pc, #44] @ b128c <__cxa_atexit@plt+0xa522c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ b1290 <__cxa_atexit@plt+0xa5230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3] │ │ │ │ - b 10e3ed8 <__cxa_atexit@plt+0x10d7e78> │ │ │ │ - mov r6, r2 │ │ │ │ - b afc2c <__cxa_atexit@plt+0xa3bcc> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ afc3c <__cxa_atexit@plt+0xa3bdc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [lr, #-68]! @ 0xffffffbc │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, ip, asr #9 │ │ │ │ - strdeq sl, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, ip, asr #29 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b12b8 <__cxa_atexit@plt+0xa5258> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ afc6c <__cxa_atexit@plt+0xa3c0c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, asr r5 @ │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc afcb0 <__cxa_atexit@plt+0xa3c50> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ afcc4 <__cxa_atexit@plt+0xa3c64> │ │ │ │ + bcc b12fc <__cxa_atexit@plt+0xa529c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b1308 <__cxa_atexit@plt+0xa52a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r3, r4, #8 │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r4, ror r5 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, lsr r1 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b1360 <__cxa_atexit@plt+0xa5300> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1368 <__cxa_atexit@plt+0xa5308> │ │ │ │ + ldr r1, [pc, #68] @ b1384 <__cxa_atexit@plt+0xa5324> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b1388 <__cxa_atexit@plt+0xa5328> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + mov r6, r3 │ │ │ │ + b b1370 <__cxa_atexit@plt+0xa5310> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1380 <__cxa_atexit@plt+0xa5320> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, lsr #16 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + ldrsheq r9, [pc, #-216] @ b12b8 <__cxa_atexit@plt+0xa5258> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi afcf4 <__cxa_atexit@plt+0xa3c94> │ │ │ │ - ldr r2, [pc, #28] @ afd04 <__cxa_atexit@plt+0xa3ca4> │ │ │ │ + bhi b13cc <__cxa_atexit@plt+0xa536c> │ │ │ │ + ldr r2, [pc, #44] @ b13d4 <__cxa_atexit@plt+0xa5374> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #36] @ b13d8 <__cxa_atexit@plt+0xa5378> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #12] @ afd08 <__cxa_atexit@plt+0xa3ca8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1166724 <__cxa_atexit@plt+0x115a6c4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, r4, lsr #8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ afd84 <__cxa_atexit@plt+0xa3d24> │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ + ldr r3, [pc, #16] @ b13fc <__cxa_atexit@plt+0xa539c> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq afd6c <__cxa_atexit@plt+0xa3d0c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc afd74 <__cxa_atexit@plt+0xa3d14> │ │ │ │ - ldr r1, [pc, #68] @ afd88 <__cxa_atexit@plt+0xa3d28> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #60] @ afd8c <__cxa_atexit@plt+0xa3d2c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r6, {r1, r7} │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 1166794 <__cxa_atexit@plt+0x115a734> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc afdd8 <__cxa_atexit@plt+0xa3d78> │ │ │ │ - ldr r1, [pc, #48] @ afde4 <__cxa_atexit@plt+0xa3d84> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r0, [pc, #40] @ afde8 <__cxa_atexit@plt+0xa3d88> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - mov r7, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffeb8 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, lsr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi afe60 <__cxa_atexit@plt+0xa3e00> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq afe58 <__cxa_atexit@plt+0xa3df8> │ │ │ │ - ldr r3, [pc, #48] @ afe68 <__cxa_atexit@plt+0xa3e08> │ │ │ │ - ldr r2, [pc, #48] @ afe6c <__cxa_atexit@plt+0xa3e0c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ + bcc b1440 <__cxa_atexit@plt+0xa53e0> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b144c <__cxa_atexit@plt+0xa53ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - mov r9, #9 │ │ │ │ - b 13e8838 <__cxa_atexit@plt+0x13dc7d8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r9, [pc, #-248] @ b135c <__cxa_atexit@plt+0xa52fc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b14a0 <__cxa_atexit@plt+0xa5440> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b14a8 <__cxa_atexit@plt+0xa5448> │ │ │ │ + ldr r1, [pc, #64] @ b14c4 <__cxa_atexit@plt+0xa5464> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b14c8 <__cxa_atexit@plt+0xa5468> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + mov r6, r3 │ │ │ │ + b b14b0 <__cxa_atexit@plt+0xa5450> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b14c0 <__cxa_atexit@plt+0xa5460> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, ror #5 │ │ │ │ - ldrsheq fp, [pc, #-36] @ afe50 <__cxa_atexit@plt+0xa3df0> │ │ │ │ - cmneq lr, r0, lsr r3 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ + cmneq lr, r4, ror #13 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + ldrheq r9, [pc, #-196] @ b140c <__cxa_atexit@plt+0xa53ac> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi afeb8 <__cxa_atexit@plt+0xa3e58> │ │ │ │ - ldr lr, [pc, #48] @ afec0 <__cxa_atexit@plt+0xa3e60> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ afec4 <__cxa_atexit@plt+0xa3e64> │ │ │ │ + bhi b150c <__cxa_atexit@plt+0xa54ac> │ │ │ │ + ldr lr, [pc, #44] @ b1514 <__cxa_atexit@plt+0xa54b4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #32] @ b1518 <__cxa_atexit@plt+0xa54b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - @ instruction: 0x017fb298 │ │ │ │ - cmneq lr, r8, asr #5 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ afef4 <__cxa_atexit@plt+0xa3e94> │ │ │ │ - ldr r2, [pc, #24] @ afef8 <__cxa_atexit@plt+0xa3e98> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r4, lsr r2 │ │ │ │ - cmneq lr, r4, lsl #5 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ aff28 <__cxa_atexit@plt+0xa3ec8> │ │ │ │ - ldr r2, [pc, #24] @ aff2c <__cxa_atexit@plt+0xa3ecc> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + cmneq pc, r4, asr #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #20] @ b1540 <__cxa_atexit@plt+0xa54e0> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r0, lsl #4 │ │ │ │ - cmneq lr, r0, asr #4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc aff94 <__cxa_atexit@plt+0xa3f34> │ │ │ │ - ldr lr, [pc, #72] @ affa0 <__cxa_atexit@plt+0xa3f40> │ │ │ │ - ldr r1, [pc, #72] @ affa4 <__cxa_atexit@plt+0xa3f44> │ │ │ │ - ldr r0, [pc, #72] @ affa8 <__cxa_atexit@plt+0xa3f48> │ │ │ │ - sub r2, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #32] @ affac <__cxa_atexit@plt+0xa3f4c> │ │ │ │ - mov r7, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc b1584 <__cxa_atexit@plt+0xa5524> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b1590 <__cxa_atexit@plt+0xa5530> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq sl, [lr, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - ldrheq fp, [pc, #-44] @ aff84 <__cxa_atexit@plt+0xa3f24> │ │ │ │ - cmneq lr, ip, lsr #3 │ │ │ │ - strheq sl, [lr, #-16]! │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ affd4 <__cxa_atexit@plt+0xa3f74> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c5d38 <__cxa_atexit@plt+0x13b9cd8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 59928 @ 0xea18 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b0010 <__cxa_atexit@plt+0xa3fb0> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq b0008 <__cxa_atexit@plt+0xa3fa8> │ │ │ │ - b b0020 <__cxa_atexit@plt+0xa3fc0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, ip, lsr r1 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #132] @ b00b0 <__cxa_atexit@plt+0xa4050> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq b0090 <__cxa_atexit@plt+0xa4030> │ │ │ │ - ldr r7, [pc, #112] @ b00b4 <__cxa_atexit@plt+0xa4054> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq b009c <__cxa_atexit@plt+0xa403c> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #84] @ b00b8 <__cxa_atexit@plt+0xa4058> │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - beq b00a8 <__cxa_atexit@plt+0xa4048> │ │ │ │ - ldr r2, [pc, #60] @ b00bc <__cxa_atexit@plt+0xa405c> │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0x016ea090 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #100] @ b013c <__cxa_atexit@plt+0xa40dc> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq r9, [pc, #-228] @ b14b4 <__cxa_atexit@plt+0xa5454> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b15e8 <__cxa_atexit@plt+0xa5588> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b15f0 <__cxa_atexit@plt+0xa5590> │ │ │ │ + ldr r1, [pc, #68] @ b160c <__cxa_atexit@plt+0xa55ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b1610 <__cxa_atexit@plt+0xa55b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ + mov r6, r3 │ │ │ │ + b b15f8 <__cxa_atexit@plt+0xa5598> │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b1608 <__cxa_atexit@plt+0xa55a8> │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq b0128 <__cxa_atexit@plt+0xa40c8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ b0140 <__cxa_atexit@plt+0xa40e0> │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - beq b0134 <__cxa_atexit@plt+0xa40d4> │ │ │ │ - ldr r2, [pc, #48] @ b0144 <__cxa_atexit@plt+0xa40e4> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq lr, r8 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #64] @ b01a0 <__cxa_atexit@plt+0xa4140> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r3] │ │ │ │ - beq b0198 <__cxa_atexit@plt+0xa4138> │ │ │ │ - ldr r2, [pc, #36] @ b01a4 <__cxa_atexit@plt+0xa4144> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ + cmneq lr, r0, lsr #11 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + cmneq pc, r0, ror fp @ │ │ │ │ + cmneq lr, r8, lsl #11 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1658 <__cxa_atexit@plt+0xa55f8> │ │ │ │ + ldr r2, [pc, #44] @ b1660 <__cxa_atexit@plt+0xa5600> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r1, [pc, #40] @ b1664 <__cxa_atexit@plt+0xa5604> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + ldr r8, [pc, #24] @ b1668 <__cxa_atexit@plt+0xa5608> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq lr, r8, lsr #31 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ b01d4 <__cxa_atexit@plt+0xa4174> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq lr, ip, ror #30 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq pc, r0, lsl #22 │ │ │ │ + cmneq pc, ip, lsr #28 │ │ │ │ + cmneq lr, r8, lsl sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ b0240 <__cxa_atexit@plt+0xa41e0> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r7 │ │ │ │ + ldr r3, [pc, #40] @ b16a8 <__cxa_atexit@plt+0xa5648> │ │ │ │ add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ + ldr r2, [pc, #36] @ b16ac <__cxa_atexit@plt+0xa564c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #24] @ b16b0 <__cxa_atexit@plt+0xa5650> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + cmneq lr, r4, asr #7 │ │ │ │ + ldrsbeq r9, [pc, #-208] @ b15e4 <__cxa_atexit@plt+0xa5584> │ │ │ │ + cmneq pc, r4, asr #27 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b16fc <__cxa_atexit@plt+0xa569c> │ │ │ │ + ldr r2, [pc, #48] @ b1704 <__cxa_atexit@plt+0xa56a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ - beq b0228 <__cxa_atexit@plt+0xa41c8> │ │ │ │ - ldr r3, [pc, #52] @ b0244 <__cxa_atexit@plt+0xa41e4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r8} │ │ │ │ - beq b0234 <__cxa_atexit@plt+0xa41d4> │ │ │ │ - add r5, r7, #4 │ │ │ │ - mov r7, r9 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ + beq b16ec <__cxa_atexit@plt+0xa568c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - strdeq r9, [lr, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ b0284 <__cxa_atexit@plt+0xa4224> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b027c <__cxa_atexit@plt+0xa421c> │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq r9, [lr, #-236]! @ 0xffffff14 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ - strdeq r9, [lr, #-232]! @ 0xffffff18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b0300 <__cxa_atexit@plt+0xa42a0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #64] @ b0314 <__cxa_atexit@plt+0xa42b4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #80] @ 0x50 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ - ldr r7, [r7, #88] @ 0x58 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r2, r4, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - b b02f4 <__cxa_atexit@plt+0xa4294> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - cmneq lr, r4, lsl #29 │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b0348 <__cxa_atexit@plt+0xa42e8> │ │ │ │ - ldr r2, [pc, #28] @ b0358 <__cxa_atexit@plt+0xa42f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ - mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #12] @ b035c <__cxa_atexit@plt+0xa42fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, ror #28 │ │ │ │ - cmneq lr, r0, asr #28 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b03ac <__cxa_atexit@plt+0xa434c> │ │ │ │ - ldr r2, [pc, #48] @ b03b8 <__cxa_atexit@plt+0xa4358> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [pc, #44] @ b03bc <__cxa_atexit@plt+0xa435c> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc b1758 <__cxa_atexit@plt+0xa56f8> │ │ │ │ + ldr r2, [pc, #32] @ b1768 <__cxa_atexit@plt+0xa5708> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r3, {r2, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldrdeq r9, [lr, #-212]! @ 0xffffff2c │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + cmneq lr, ip, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0444 <__cxa_atexit@plt+0xa43e4> │ │ │ │ - ldr r3, [pc, #108] @ b0468 <__cxa_atexit@plt+0xa4408> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b17bc <__cxa_atexit@plt+0xa575c> │ │ │ │ + ldr r3, [pc, #60] @ b17d4 <__cxa_atexit@plt+0xa5774> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b0434 <__cxa_atexit@plt+0xa43d4> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0454 <__cxa_atexit@plt+0xa43f4> │ │ │ │ - ldr r2, [pc, #80] @ b0474 <__cxa_atexit@plt+0xa4414> │ │ │ │ + ldr r2, [pc, #56] @ b17d8 <__cxa_atexit@plt+0xa5778> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r7, [r7, #16] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b0470 <__cxa_atexit@plt+0xa4410> │ │ │ │ + ldr r7, [pc, #24] @ b17dc <__cxa_atexit@plt+0xa577c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strdeq r6, [lr, #-48]! @ 0xffffffd0 │ │ │ │ + cmneq lr, ip, asr #7 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1848 <__cxa_atexit@plt+0xa57e8> │ │ │ │ + ldr r2, [pc, #108] @ b1870 <__cxa_atexit@plt+0xa5810> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc b1854 <__cxa_atexit@plt+0xa57f4> │ │ │ │ + ldr r7, [pc, #84] @ b1878 <__cxa_atexit@plt+0xa5818> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ b187c <__cxa_atexit@plt+0xa581c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b046c <__cxa_atexit@plt+0xa440c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r7, [pc, #24] @ b1874 <__cxa_atexit@plt+0xa5814> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, r4, asr sp │ │ │ │ - smceq 59856 @ 0xe9d0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq lr, r8, lsr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b04ac <__cxa_atexit@plt+0xa444c> │ │ │ │ - ldr r2, [pc, #32] @ b04c0 <__cxa_atexit@plt+0xa4460> │ │ │ │ + cmneq pc, r8, lsr r9 @ │ │ │ │ + cmneq lr, r8, asr r3 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq lr, ip, lsr #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b18e8 <__cxa_atexit@plt+0xa5888> │ │ │ │ + ldr r2, [pc, #108] @ b1910 <__cxa_atexit@plt+0xa58b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc b18f4 <__cxa_atexit@plt+0xa5894> │ │ │ │ + ldr r7, [pc, #84] @ b1918 <__cxa_atexit@plt+0xa58b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #80] @ b191c <__cxa_atexit@plt+0xa58bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8, r9} │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + str r6, [r6, #16] │ │ │ │ + sub r7, r3, #2 │ │ │ │ + mov r6, r3 │ │ │ │ + b 161f794 <__cxa_atexit@plt+0x1613734> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #16] @ b04c4 <__cxa_atexit@plt+0xa4464> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ b1914 <__cxa_atexit@plt+0xa58b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r6, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - strdeq r9, [lr, #-204]! @ 0xffffff34 │ │ │ │ - ldrdeq r9, [lr, #-200]! @ 0xffffff38 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #24 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b0510 <__cxa_atexit@plt+0xa44b0> │ │ │ │ - ldr lr, [pc, #48] @ b0518 <__cxa_atexit@plt+0xa44b8> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr r2, [pc, #36] @ b051c <__cxa_atexit@plt+0xa44bc> │ │ │ │ + @ instruction: 0x017f9898 │ │ │ │ + strheq r6, [lr, #-40]! @ 0xffffffd8 │ │ │ │ + @ instruction: 0xfffffd58 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq lr, r0, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #52 @ 0x34 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b19d8 <__cxa_atexit@plt+0xa5978> │ │ │ │ + ldr r3, [pc, #124] @ b19f0 <__cxa_atexit@plt+0xa5990> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #120] @ b19f4 <__cxa_atexit@plt+0xa5994> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r9, [pc, #116] @ b19f8 <__cxa_atexit@plt+0xa5998> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #112] @ b19fc <__cxa_atexit@plt+0xa599c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #23 │ │ │ │ + sub r1, r6, #15 │ │ │ │ + ldr sl, [pc, #96] @ b1a00 <__cxa_atexit@plt+0xa59a0> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r2, r7 │ │ │ │ + str ip, [r2, #12]! │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r9, [r7, #24] │ │ │ │ + str r2, [r7, #28] │ │ │ │ + str lr, [r7, #32] │ │ │ │ + str r7, [r7, #36] @ 0x24 │ │ │ │ + str sl, [r7, #40] @ 0x28 │ │ │ │ + str r1, [r7, #44] @ 0x2c │ │ │ │ + str r3, [r7, #48] @ 0x30 │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b1a04 <__cxa_atexit@plt+0xa59a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffe74 │ │ │ │ + @ instruction: 0xffffffc0 │ │ │ │ + @ instruction: 0xffffffa4 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq pc, r4, lsl #21 │ │ │ │ + ldrdeq r6, [lr, #-28]! @ 0xffffffe4 │ │ │ │ + qdsubeq r6, r8, lr │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1a54 <__cxa_atexit@plt+0xa59f4> │ │ │ │ + ldr r2, [pc, #68] @ b1a70 <__cxa_atexit@plt+0xa5a10> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - stmdb r5, {r1, r2, r7} │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r3, r3, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1a60 <__cxa_atexit@plt+0xa5a00> │ │ │ │ + ldr r5, [pc, #48] @ b1a78 <__cxa_atexit@plt+0xa5a18> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ + b ea9ab0 <__cxa_atexit@plt+0xe9da50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r0, asr #24 │ │ │ │ - smceq 59840 @ 0xe9c0 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b054c <__cxa_atexit@plt+0xa44ec> │ │ │ │ - ldr r2, [pc, #24] @ b0550 <__cxa_atexit@plt+0xa44f0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - ldrdeq r9, [lr, #-188]! @ 0xffffff44 │ │ │ │ - cmneq lr, ip, lsr #24 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b0580 <__cxa_atexit@plt+0xa4520> │ │ │ │ - ldr r2, [pc, #24] @ b0584 <__cxa_atexit@plt+0xa4524> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r8, lsr #23 │ │ │ │ - cmneq lr, r8, ror #23 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b05ec <__cxa_atexit@plt+0xa458c> │ │ │ │ - ldr lr, [pc, #72] @ b05f8 <__cxa_atexit@plt+0xa4598> │ │ │ │ - ldr r1, [pc, #72] @ b05fc <__cxa_atexit@plt+0xa459c> │ │ │ │ - ldr r0, [pc, #72] @ b0600 <__cxa_atexit@plt+0xa45a0> │ │ │ │ - sub r2, r6, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - str r8, [r5, #-4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - str r1, [r5, #-8]! │ │ │ │ - ldr r0, [pc, #32] @ b0604 <__cxa_atexit@plt+0xa45a4> │ │ │ │ - mov r7, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r7, [pc, #12] @ b1a74 <__cxa_atexit@plt+0xa5a14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - smceq 59836 @ 0xe9bc │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, r4, ror #24 │ │ │ │ - cmneq lr, r4, asr fp │ │ │ │ - cmneq lr, r8, asr fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ b062c <__cxa_atexit@plt+0xa45cc> │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c5d38 <__cxa_atexit@plt+0x13b9cd8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, r0, lsr #22 │ │ │ │ - andeq r0, r0, r3, lsl #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b0668 <__cxa_atexit@plt+0xa4608> │ │ │ │ - str r7, [r5, #12] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + cmneq pc, r0, lsl r7 @ │ │ │ │ + cmneq lr, r0 │ │ │ │ + @ instruction: 0xffffc504 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r1, r5, #8 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b1b7c <__cxa_atexit@plt+0xa5b1c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b1b84 <__cxa_atexit@plt+0xa5b24> │ │ │ │ + ldr r7, [pc, #300] @ b1bd8 <__cxa_atexit@plt+0xa5b78> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #296] @ b1bdc <__cxa_atexit@plt+0xa5b7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #8] │ │ │ │ - beq b0660 <__cxa_atexit@plt+0xa4600> │ │ │ │ - b b0678 <__cxa_atexit@plt+0xa4618> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r2, r6 │ │ │ │ + str r3, [r2, #4]! │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + add r3, r2, #60 @ 0x3c │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b1ba0 <__cxa_atexit@plt+0xa5b40> │ │ │ │ + str r1, [sp] │ │ │ │ + mov sl, fp │ │ │ │ + ldr r7, [pc, #252] @ b1be0 <__cxa_atexit@plt+0xa5b80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr ip, [pc, #248] @ b1be4 <__cxa_atexit@plt+0xa5b84> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #16]! │ │ │ │ + sub fp, r3, #23 │ │ │ │ + sub r2, r3, #15 │ │ │ │ + ldr r9, [pc, #228] @ b1be8 <__cxa_atexit@plt+0xa5b88> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r8, [r1, #8] │ │ │ │ + mov lr, r1 │ │ │ │ + str ip, [lr, #12]! │ │ │ │ + str r8, [r1, #20] │ │ │ │ + ldr r7, [pc, #208] @ b1bec <__cxa_atexit@plt+0xa5b8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #24] │ │ │ │ + str lr, [r1, #28] │ │ │ │ + ldr r7, [pc, #196] @ b1bf0 <__cxa_atexit@plt+0xa5b90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r1, #32] │ │ │ │ + str r1, [r1, #36] @ 0x24 │ │ │ │ + str r9, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ + str fp, [r1, #48] @ 0x30 │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + sub r7, r3, #7 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b1bc0 <__cxa_atexit@plt+0xa5b60> │ │ │ │ + ldr r3, [r5, #-4] │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r1, [pc, #156] @ b1bfc <__cxa_atexit@plt+0xa5b9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + str r7, [r6, #72] @ 0x48 │ │ │ │ + str r3, [r6, #76] @ 0x4c │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, r4, ror #21 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #132] @ b0708 <__cxa_atexit@plt+0xa46a8> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + mov r3, r6 │ │ │ │ + b b1b8c <__cxa_atexit@plt+0xa5b2c> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #100] @ b1bf8 <__cxa_atexit@plt+0xa5b98> │ │ │ │ add r7, pc, r7 │ │ │ │ - tst r9, #3 │ │ │ │ - stm r5, {r7, r8} │ │ │ │ - beq b06e8 <__cxa_atexit@plt+0xa4688> │ │ │ │ - ldr r7, [pc, #112] @ b070c <__cxa_atexit@plt+0xa46ac> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #76] @ b1bf4 <__cxa_atexit@plt+0xa5b94> │ │ │ │ add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq b06f4 <__cxa_atexit@plt+0xa4694> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #84] @ b0710 <__cxa_atexit@plt+0xa46b0> │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - beq b0700 <__cxa_atexit@plt+0xa46a0> │ │ │ │ - ldr r2, [pc, #60] @ b0714 <__cxa_atexit@plt+0xa46b4> │ │ │ │ - str r7, [r5, #8] │ │ │ │ + mov r6, #52 @ 0x34 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [sp] │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr r1 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffd9c │ │ │ │ + cmneq pc, r0, lsr #18 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffe10 │ │ │ │ + cmneq lr, r4, lsl r0 │ │ │ │ + cmneq lr, r0, lsr r0 │ │ │ │ + cmneq pc, r8, lsl r9 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b1c3c <__cxa_atexit@plt+0xa5bdc> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r1, [pc, #28] @ b1c48 <__cxa_atexit@plt+0xa5be8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r7} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, asr #16 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1c98 <__cxa_atexit@plt+0xa5c38> │ │ │ │ + ldr r2, [pc, #56] @ b1ca0 <__cxa_atexit@plt+0xa5c40> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b1ca4 <__cxa_atexit@plt+0xa5c44> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b1ca8 <__cxa_atexit@plt+0xa5c48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + ldrdeq r5, [lr, #-212]! @ 0xffffff2c │ │ │ │ + cmneq pc, r8, asr #9 │ │ │ │ + cmneq pc, r0, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b1d14 <__cxa_atexit@plt+0xa5cb4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b1d20 <__cxa_atexit@plt+0xa5cc0> │ │ │ │ + ldr lr, [pc, #84] @ b1d30 <__cxa_atexit@plt+0xa5cd0> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b1d34 <__cxa_atexit@plt+0xa5cd4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b1d38 <__cxa_atexit@plt+0xa5cd8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 11b00b8 <__cxa_atexit@plt+0x11a4058> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, ip, asr r1 │ │ │ │ - cmneq lr, r8, lsr sl │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [pc, #100] @ b0794 <__cxa_atexit@plt+0xa4734> │ │ │ │ - ldr sl, [r5, #12] │ │ │ │ - str r9, [r5, #12] │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst sl, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - beq b0780 <__cxa_atexit@plt+0xa4720> │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + cmneq pc, r4, asr r4 @ │ │ │ │ + cmneq pc, r4, asr #8 │ │ │ │ + @ instruction: 0x016e5e90 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ b0798 <__cxa_atexit@plt+0xa4738> │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1da8 <__cxa_atexit@plt+0xa5d48> │ │ │ │ + ldr r2, [pc, #84] @ b1db4 <__cxa_atexit@plt+0xa5d54> │ │ │ │ add r2, pc, r2 │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r1, [pc, #76] @ b1db8 <__cxa_atexit@plt+0xa5d58> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str sl, [r3] │ │ │ │ - beq b078c <__cxa_atexit@plt+0xa472c> │ │ │ │ - ldr r2, [pc, #48] @ b079c <__cxa_atexit@plt+0xa473c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #8] │ │ │ │ + beq b1da0 <__cxa_atexit@plt+0xa5d40> │ │ │ │ + ldr r3, [pc, #52] @ b1dbc <__cxa_atexit@plt+0xa5d5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #48] @ b1dc0 <__cxa_atexit@plt+0xa5d60> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 154fdc0 <__cxa_atexit@plt+0x1543d60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - strheq r9, [lr, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #64] @ b07f8 <__cxa_atexit@plt+0xa4798> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r3] │ │ │ │ - beq b07f0 <__cxa_atexit@plt+0xa4790> │ │ │ │ - ldr r2, [pc, #36] @ b07fc <__cxa_atexit@plt+0xa479c> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq lr, r0, asr r9 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + ldrsbeq r9, [pc, #-48] @ b1d90 <__cxa_atexit@plt+0xa5d30> │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq lr, ip, lsr #25 │ │ │ │ + cmneq lr, r8, lsl #28 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ b082c <__cxa_atexit@plt+0xa47cc> │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ + ldr r3, [pc, #24] @ b1df0 <__cxa_atexit@plt+0xa5d90> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 13c4db4 <__cxa_atexit@plt+0x13b8d54> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - cmneq lr, r4, lsl r9 │ │ │ │ + ldr r2, [pc, #20] @ b1df4 <__cxa_atexit@plt+0xa5d94> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 154fdc0 <__cxa_atexit@plt+0x1543d60> │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + cmneq lr, ip, asr ip │ │ │ │ + cmneq lr, ip, lsl #11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #84] @ b0898 <__cxa_atexit@plt+0xa4838> │ │ │ │ - mov r9, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r5 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq b0880 <__cxa_atexit@plt+0xa4820> │ │ │ │ - ldr r3, [pc, #52] @ b089c <__cxa_atexit@plt+0xa483c> │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r3, [pc, #40] @ b1e34 <__cxa_atexit@plt+0xa5dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r8} │ │ │ │ - beq b088c <__cxa_atexit@plt+0xa482c> │ │ │ │ - add r5, r7, #4 │ │ │ │ - mov r7, r9 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ + ldr r2, [pc, #36] @ b1e38 <__cxa_atexit@plt+0xa5dd8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5] │ │ │ │ + ldr r2, [pc, #24] @ b1e3c <__cxa_atexit@plt+0xa5ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r8, r2, #1 │ │ │ │ + add r9, r3, #1 │ │ │ │ + mov sl, r7 │ │ │ │ + b 4c4708 <__cxa_atexit@plt+0x4b86a8> │ │ │ │ + cmneq lr, r8, lsr ip │ │ │ │ + cmneq pc, r4, asr #12 │ │ │ │ + cmneq pc, r8, lsr r6 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b1e8c <__cxa_atexit@plt+0xa5e2c> │ │ │ │ + ldr r2, [pc, #56] @ b1e94 <__cxa_atexit@plt+0xa5e34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b1e98 <__cxa_atexit@plt+0xa5e38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b1e9c <__cxa_atexit@plt+0xa5e3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, ror #23 │ │ │ │ + ldrsbeq r9, [pc, #-36] @ b1e7c <__cxa_atexit@plt+0xa5e1c> │ │ │ │ + cmneq pc, ip, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r5 │ │ │ │ + sub r5, r5, #20 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b1f70 <__cxa_atexit@plt+0xa5f10> │ │ │ │ + ldr lr, [pc, #184] @ b1f7c <__cxa_atexit@plt+0xa5f1c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r2, #-20] @ 0xffffffec │ │ │ │ + str r1, [r2, #-16] │ │ │ │ + str r0, [r2, #-12] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + str r3, [r2, #-4] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq b1f0c <__cxa_atexit@plt+0xa5eac> │ │ │ │ + ldr r3, [r2, #-16] │ │ │ │ + cmp r7, #2 │ │ │ │ + beq b1f18 <__cxa_atexit@plt+0xa5eb8> │ │ │ │ + cmp r7, #3 │ │ │ │ + bne b1f24 <__cxa_atexit@plt+0xa5ec4> │ │ │ │ + ldr r7, [pc, #136] @ b1f90 <__cxa_atexit@plt+0xa5f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b b1f38 <__cxa_atexit@plt+0xa5ed8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r7, [pc, #108] @ b1f8c <__cxa_atexit@plt+0xa5f2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + b b1f38 <__cxa_atexit@plt+0xa5ed8> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + cmp r7, #0 │ │ │ │ + beq b1f58 <__cxa_atexit@plt+0xa5ef8> │ │ │ │ + ldr r7, [pc, #72] @ b1f80 <__cxa_atexit@plt+0xa5f20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #68] @ b1f84 <__cxa_atexit@plt+0xa5f24> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r2, #-20] @ 0xffffffec │ │ │ │ + str r8, [r2, #-16] │ │ │ │ + str r7, [r2, #-8] │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 11b0128 <__cxa_atexit@plt+0x11a40c8> │ │ │ │ + sub r5, r2, #8 │ │ │ │ + ldr r3, [pc, #36] @ b1f88 <__cxa_atexit@plt+0xa5f28> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, lsr #17 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + cmneq pc, r4, lsl #4 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r0, lsr #2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b1fc0 <__cxa_atexit@plt+0xa5f60> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b1fcc <__cxa_atexit@plt+0xa5f6c> │ │ │ │ + ldr r3, [pc, #100] @ b2020 <__cxa_atexit@plt+0xa5fc0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b1fe0 <__cxa_atexit@plt+0xa5f80> │ │ │ │ + ldr r3, [pc, #84] @ b201c <__cxa_atexit@plt+0xa5fbc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b1fe0 <__cxa_atexit@plt+0xa5f80> │ │ │ │ + ldr r3, [r7, #3] │ │ │ │ + cmp r3, #0 │ │ │ │ + beq b1ff8 <__cxa_atexit@plt+0xa5f98> │ │ │ │ + ldr r3, [pc, #48] @ b2010 <__cxa_atexit@plt+0xa5fb0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #44] @ b2014 <__cxa_atexit@plt+0xa5fb4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + str r3, [r5, #12] │ │ │ │ + b 11b0128 <__cxa_atexit@plt+0x11a40c8> │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r3, [pc, #20] @ b2018 <__cxa_atexit@plt+0xa5fb8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + muleq r0, r0, r0 │ │ │ │ + cmneq pc, ip, asr r1 @ │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ b08dc <__cxa_atexit@plt+0xa487c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b08d4 <__cxa_atexit@plt+0xa4874> │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, ror #16 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - mov r9, r7 │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ - cmneq lr, r0, lsr #17 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, sl │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b0958 <__cxa_atexit@plt+0xa48f8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #64] @ b096c <__cxa_atexit@plt+0xa490c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [r7, #64] @ 0x40 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ - ldr r7, [r7, #72] @ 0x48 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bcc b20d0 <__cxa_atexit@plt+0xa6070> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr lr, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr r0, [pc, #36] @ b20e0 <__cxa_atexit@plt+0xa6080> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + sub r8, r6, #15 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - sub r2, r4, #8 │ │ │ │ - mov r3, r7 │ │ │ │ - b b094c <__cxa_atexit@plt+0xa48ec> │ │ │ │ - @ instruction: 0xfffffba4 │ │ │ │ - cmneq lr, ip, lsr #16 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + cmneq lr, r4, ror #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b09a0 <__cxa_atexit@plt+0xa4940> │ │ │ │ - ldr r2, [pc, #28] @ b09b0 <__cxa_atexit@plt+0xa4950> │ │ │ │ + bhi b2114 <__cxa_atexit@plt+0xa60b4> │ │ │ │ + ldr r2, [pc, #28] @ b2124 <__cxa_atexit@plt+0xa60c4> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8, r9} │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #12] @ b09b4 <__cxa_atexit@plt+0xa4954> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 11afe68 <__cxa_atexit@plt+0x11a3e08> │ │ │ │ + ldr r7, [pc, #12] @ b2128 <__cxa_atexit@plt+0xa60c8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, ip, lsl r8 │ │ │ │ - cmneq lr, r8, ror #15 │ │ │ │ - andeq r0, r0, r2, lsr #32 │ │ │ │ + cmneq lr, r8, asr #21 │ │ │ │ + cmneq lr, r0, lsr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b214c <__cxa_atexit@plt+0xa60ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + smceq 58796 @ 0xe5ac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b2170 <__cxa_atexit@plt+0xa6110> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, r8, asr sl │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b0a04 <__cxa_atexit@plt+0xa49a4> │ │ │ │ - ldr r2, [pc, #48] @ b0a10 <__cxa_atexit@plt+0xa49b0> │ │ │ │ - ldr r7, [r5, #8]! │ │ │ │ - ldr r1, [pc, #44] @ b0a14 <__cxa_atexit@plt+0xa49b4> │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc b2210 <__cxa_atexit@plt+0xa61b0> │ │ │ │ + ldr r2, [pc, #128] @ b221c <__cxa_atexit@plt+0xa61bc> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - b 161aa7c <__cxa_atexit@plt+0x160ea1c> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr lr, [pc, #124] @ b2220 <__cxa_atexit@plt+0xa61c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #120] @ b2224 <__cxa_atexit@plt+0xa61c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r8, [pc, #116] @ b2228 <__cxa_atexit@plt+0xa61c8> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r1, r3 │ │ │ │ + str r9, [r1, #28]! │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #40]! @ 0x28 │ │ │ │ + ldr r8, [pc, #80] @ b222c <__cxa_atexit@plt+0xa61cc> │ │ │ │ + ldr r8, [pc, r8] │ │ │ │ + mov r2, r3 │ │ │ │ + str r8, [r2, #16]! │ │ │ │ + str r7, [r3, #48] @ 0x30 │ │ │ │ + str lr, [r3, #52] @ 0x34 │ │ │ │ + str sl, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ + str r1, [r3, #68] @ 0x44 │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + str r3, [r3, #24] │ │ │ │ + sub r7, r6, #14 │ │ │ │ + bx ip │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, lsl #15 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0a9c <__cxa_atexit@plt+0xa4a3c> │ │ │ │ - ldr r3, [pc, #108] @ b0ac0 <__cxa_atexit@plt+0xa4a60> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b0a8c <__cxa_atexit@plt+0xa4a2c> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr r3, [r8, #7] │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0aac <__cxa_atexit@plt+0xa4a4c> │ │ │ │ - ldr r2, [pc, #80] @ b0acc <__cxa_atexit@plt+0xa4a6c> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + @ instruction: 0xfffffb98 │ │ │ │ + @ instruction: 0xfffffc90 │ │ │ │ + cmneq pc, ip, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b227c <__cxa_atexit@plt+0xa621c> │ │ │ │ + ldr r2, [pc, #56] @ b2284 <__cxa_atexit@plt+0xa6224> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r3, r9} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b0ac8 <__cxa_atexit@plt+0xa4a68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b0ac4 <__cxa_atexit@plt+0xa4a64> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b2288 <__cxa_atexit@plt+0xa6228> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b228c <__cxa_atexit@plt+0xa622c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, ip, lsl #14 │ │ │ │ - cmneq lr, r8, lsr #14 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - strdeq r9, [lr, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - sub r3, r5, #8 │ │ │ │ + strdeq r5, [lr, #-120]! @ 0xffffff88 │ │ │ │ + cmneq pc, r4, ror #29 │ │ │ │ + ldrsbeq r8, [pc, #-236] @ b21a8 <__cxa_atexit@plt+0xa6148> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b0b04 <__cxa_atexit@plt+0xa4aa4> │ │ │ │ - ldr r2, [pc, #32] @ b0b18 <__cxa_atexit@plt+0xa4ab8> │ │ │ │ + bhi b22dc <__cxa_atexit@plt+0xa627c> │ │ │ │ + ldr r2, [pc, #56] @ b22e4 <__cxa_atexit@plt+0xa6284> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8, r9} │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b22e8 <__cxa_atexit@plt+0xa6288> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b22ec <__cxa_atexit@plt+0xa628c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 161a86c <__cxa_atexit@plt+0x160e80c> │ │ │ │ - ldr r7, [pc, #16] @ b0b1c <__cxa_atexit@plt+0xa4abc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec8 │ │ │ │ - strheq r9, [lr, #-100]! @ 0xffffff9c │ │ │ │ - b b4fc │ │ │ │ - cmneq lr, r8, lsr #13 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0b6c <__cxa_atexit@plt+0xa4b0c> │ │ │ │ - ldr r3, [pc, #52] @ b0b7c <__cxa_atexit@plt+0xa4b1c> │ │ │ │ - tst r8, #3 │ │ │ │ + @ instruction: 0x016e5790 │ │ │ │ + cmneq pc, r4, lsl #29 │ │ │ │ + cmneq pc, ip, ror lr @ │ │ │ │ + cmneq lr, ip, ror #17 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b233c <__cxa_atexit@plt+0xa62dc> │ │ │ │ + ldr r2, [pc, #72] @ b2358 <__cxa_atexit@plt+0xa62f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b2344 <__cxa_atexit@plt+0xa62e4> │ │ │ │ + ldr r3, [pc, #52] @ b2360 <__cxa_atexit@plt+0xa6300> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b0b5c <__cxa_atexit@plt+0xa4afc> │ │ │ │ - mov r7, r8 │ │ │ │ - b 12bb98c <__cxa_atexit@plt+0x12af92c> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r5, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 11afe68 <__cxa_atexit@plt+0x11a3e08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b0b80 <__cxa_atexit@plt+0xa4b20> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ b235c <__cxa_atexit@plt+0xa62fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, ip, ror #12 │ │ │ │ - cmneq lr, ip, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 12bb98c <__cxa_atexit@plt+0x12af92c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - mov r8, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b0c14 <__cxa_atexit@plt+0xa4bb4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b0c20 <__cxa_atexit@plt+0xa4bc0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b0c0c <__cxa_atexit@plt+0xa4bac> │ │ │ │ - ldr r7, [pc, #80] @ b0c30 <__cxa_atexit@plt+0xa4bd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bl f83400 <__cxa_atexit@plt+0xf773a0> │ │ │ │ - ldr r7, [pc, #64] @ b0c34 <__cxa_atexit@plt+0xa4bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r8, #8] │ │ │ │ - ldr r0, [r5, #-8] │ │ │ │ - str r7, [r8, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - mov r5, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, ip, lsr #28 │ │ │ │ + @ instruction: 0x016e5898 │ │ │ │ + @ instruction: 0xfffffe08 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b23b0 <__cxa_atexit@plt+0xa6350> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ b23b8 <__cxa_atexit@plt+0xa6358> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ b23bc <__cxa_atexit@plt+0xa635c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e88 <__cxa_atexit@plt+0x1378e28> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrheq r8, [pc, #-208] @ b22f0 <__cxa_atexit@plt+0xa6290> │ │ │ │ + ldrheq r8, [pc, #-208] @ b22f4 <__cxa_atexit@plt+0xa6294> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b240c <__cxa_atexit@plt+0xa63ac> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ b2414 <__cxa_atexit@plt+0xa63b4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ b2418 <__cxa_atexit@plt+0xa63b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384e18 <__cxa_atexit@plt+0x1378db8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r8 │ │ │ │ bx r0 │ │ │ │ + cmneq pc, r4, asr sp @ │ │ │ │ + cmneq pc, r4, asr sp @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b2498 <__cxa_atexit@plt+0xa6438> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b24a4 <__cxa_atexit@plt+0xa6444> │ │ │ │ + ldr lr, [pc, #104] @ b24b4 <__cxa_atexit@plt+0xa6454> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ b24b8 <__cxa_atexit@plt+0xa6458> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + ldr r0, [pc, #72] @ b24bc <__cxa_atexit@plt+0xa645c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r9 │ │ │ │ + b 1384e88 <__cxa_atexit@plt+0x1378e28> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, asr r5 @ │ │ │ │ - ldrsbeq sl, [pc, #-132] @ b0bb8 <__cxa_atexit@plt+0xa4b58> │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x016e9598 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #56 @ 0x38 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b0d88 <__cxa_atexit@plt+0xa4d28> │ │ │ │ - ldr r1, [r5] │ │ │ │ - stmib sp, {r4, r6, fp} │ │ │ │ - ldr r7, [r1, #23] │ │ │ │ - add ip, r1, #11 │ │ │ │ - add lr, r1, #31 │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r2, [r1, #3] │ │ │ │ - ldr r3, [r1, #7] │ │ │ │ - ldr r7, [r1, #27] │ │ │ │ - ldm ip, {r0, fp, ip} │ │ │ │ - ldm lr, {r4, r6, lr} │ │ │ │ - and r1, r8, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - bne b0d08 <__cxa_atexit@plt+0xa4ca8> │ │ │ │ - ldr r1, [pc, #256] @ b0da4 <__cxa_atexit@plt+0xa4d44> │ │ │ │ - str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - ldr r3, [r8, #2] │ │ │ │ - mov r2, r5 │ │ │ │ - stmdb r5, {r4, r6, lr} │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r1, [r2, #-48]! @ 0xffffffd0 │ │ │ │ - sub lr, r5, #32 │ │ │ │ - tst r3, #3 │ │ │ │ - str r9, [r5] │ │ │ │ - str sl, [r5, #-44] @ 0xffffffd4 │ │ │ │ - stm lr, {r0, fp, ip} │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r7, [r5, #-16] │ │ │ │ - beq b0d54 <__cxa_atexit@plt+0xa4cf4> │ │ │ │ - ldr r6, [pc, #192] @ b0da8 <__cxa_atexit@plt+0xa4d48> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r4, [r3, #3] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5, #-52]! @ 0xffffffcc │ │ │ │ - tst r7, #3 │ │ │ │ - str r4, [r5, #4] │ │ │ │ - beq b0d7c <__cxa_atexit@plt+0xa4d1c> │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - b b0df8 <__cxa_atexit@plt+0xa4d98> │ │ │ │ - ldr r1, [pc, #144] @ b0da0 <__cxa_atexit@plt+0xa4d40> │ │ │ │ - stmdb r5, {r4, r6, lr} │ │ │ │ - mvn r6, #99 @ 0x63 │ │ │ │ - str r6, [r5, #-48] @ 0xffffffd0 │ │ │ │ - ldr r6, [sp] │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r5, #32 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq pc, r4, ror #25 │ │ │ │ + ldrsbeq r8, [pc, #-192] @ b2404 <__cxa_atexit@plt+0xa63a4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b2518 <__cxa_atexit@plt+0xa64b8> │ │ │ │ + ldr lr, [pc, #64] @ b2520 <__cxa_atexit@plt+0xa64c0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ - str r9, [r5] │ │ │ │ - str sl, [r5, #-44] @ 0xffffffd4 │ │ │ │ - str r2, [r5, #-40] @ 0xffffffd8 │ │ │ │ - str r3, [r5, #-36] @ 0xffffffdc │ │ │ │ - str r6, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-52]! @ 0xffffffcc │ │ │ │ - tst r7, #3 │ │ │ │ - stm lr, {r0, fp, ip} │ │ │ │ - beq b0d70 <__cxa_atexit@plt+0xa4d10> │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - b b0df8 <__cxa_atexit@plt+0xa4d98> │ │ │ │ - ldr r0, [r3] │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldmib sp, {r4, r6, fp} │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b0dac <__cxa_atexit@plt+0xa4d4c> │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b25a4 <__cxa_atexit@plt+0xa6544> │ │ │ │ + ldr r2, [pc, #104] @ b25b0 <__cxa_atexit@plt+0xa6550> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #100] @ b25b4 <__cxa_atexit@plt+0xa6554> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ b25b8 <__cxa_atexit@plt+0xa6558> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r1, [pc, #88] @ b25bc <__cxa_atexit@plt+0xa655c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5] │ │ │ │ + str r2, [r0, #4]! │ │ │ │ + ldmib r5, {r1, r8} │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str r9, [r5, #12] │ │ │ │ + mov r3, r0 │ │ │ │ + str lr, [r3, #20]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r8, [r0, #8] │ │ │ │ + str r7, [r0, #12] │ │ │ │ + str r1, [r0, #16] │ │ │ │ + str r8, [r0, #28] │ │ │ │ + add lr, r0, #32 │ │ │ │ + stm lr, {r2, r7, sl} │ │ │ │ + b 1384da8 <__cxa_atexit@plt+0x1378d48> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + cmneq pc, r0, ror #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b262c <__cxa_atexit@plt+0xa65cc> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + add lr, r7, #6 │ │ │ │ + ldm lr, {r1, sl, lr} │ │ │ │ + ldr r7, [r7, #18] │ │ │ │ + ldr r0, [pc, #44] @ b263c <__cxa_atexit@plt+0xa65dc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + sub r8, r6, #19 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - cmneq lr, r4, ror #8 │ │ │ │ - cmneq lr, r4, lsr r4 │ │ │ │ - andeq r0, r1, ip │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [pc, #32] @ b0de8 <__cxa_atexit@plt+0xa4d88> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - str r3, [r5] │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b268c <__cxa_atexit@plt+0xa662c> │ │ │ │ + ldr r2, [pc, #56] @ b2694 <__cxa_atexit@plt+0xa6634> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b0de0 <__cxa_atexit@plt+0xa4d80> │ │ │ │ - b b0df8 <__cxa_atexit@plt+0xa4d98> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b2698 <__cxa_atexit@plt+0xa6638> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b269c <__cxa_atexit@plt+0xa663c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - strdeq r9, [lr, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r2, sp, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b0e24 <__cxa_atexit@plt+0xa4dc4> │ │ │ │ - ldr r3, [pc, #128] @ b0e8c <__cxa_atexit@plt+0xa4e2c> │ │ │ │ - ldr r7, [pc, #128] @ b0e90 <__cxa_atexit@plt+0xa4e30> │ │ │ │ + cmneq lr, r0, ror #7 │ │ │ │ + ldrsbeq r8, [pc, #-164] @ b25fc <__cxa_atexit@plt+0xa659c> │ │ │ │ + cmneq pc, ip, asr #21 │ │ │ │ + cmneq lr, r8, lsr r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b26d0 <__cxa_atexit@plt+0xa6670> │ │ │ │ + ldr r3, [pc, #28] @ b26e0 <__cxa_atexit@plt+0xa6680> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r0, [pc, #120] @ b0e94 <__cxa_atexit@plt+0xa4e34> │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + stmib r5, {r8, r9, sl} │ │ │ │ + b 11afe68 <__cxa_atexit@plt+0x11a3e08> │ │ │ │ + ldr r7, [pc, #12] @ b26e4 <__cxa_atexit@plt+0xa6684> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #88] @ b0e84 <__cxa_atexit@plt+0xa4e24> │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - mov r8, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r0, #0 │ │ │ │ - str r3, [r8, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - beq b0e78 <__cxa_atexit@plt+0xa4e18> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0e58 <__cxa_atexit@plt+0xa4df8> │ │ │ │ - bl f833f8 <__cxa_atexit@plt+0xf77398> │ │ │ │ - ldr r3, [pc, #40] @ b0e88 <__cxa_atexit@plt+0xa4e28> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, r4, lsl r5 │ │ │ │ + strdeq r5, [lr, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b2708 <__cxa_atexit@plt+0xa66a8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq b0e78 <__cxa_atexit@plt+0xa4e18> │ │ │ │ - mov r5, r8 │ │ │ │ - b b0f5c <__cxa_atexit@plt+0xa4efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrdeq r9, [lr, #-48]! @ 0xffffffd0 │ │ │ │ - cmneq lr, ip, asr #7 │ │ │ │ - andeq r0, r2, sp, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r8, r5 │ │ │ │ - ldr r5, [r7, #3] │ │ │ │ - ldr r3, [pc, #80] @ b0f00 <__cxa_atexit@plt+0xa4ea0> │ │ │ │ - ldr r7, [r8, #12] │ │ │ │ - str r5, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c0f70 <__cxa_atexit@plt+0x13b4f10> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + ldrdeq r5, [lr, #-64]! @ 0xffffffc0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b2730 <__cxa_atexit@plt+0xa66d0> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b0ef8 <__cxa_atexit@plt+0xa4e98> │ │ │ │ - ldr r7, [r8, #16] │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0edc <__cxa_atexit@plt+0xa4e7c> │ │ │ │ - bl f833f8 <__cxa_atexit@plt+0xf77398> │ │ │ │ - ldr r3, [pc, #32] @ b0f04 <__cxa_atexit@plt+0xa4ea4> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r8, #16] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r8, #-4] │ │ │ │ - beq b0ef8 <__cxa_atexit@plt+0xa4e98> │ │ │ │ - b b0f5c <__cxa_atexit@plt+0xa4efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r4, lr, ror #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - mov r0, #0 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0f2c <__cxa_atexit@plt+0xa4ecc> │ │ │ │ - bl f833f8 <__cxa_atexit@plt+0xf77398> │ │ │ │ - ldr r3, [pc, #28] @ b0f50 <__cxa_atexit@plt+0xa4ef0> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b0f48 <__cxa_atexit@plt+0xa4ee8> │ │ │ │ - b b0f5c <__cxa_atexit@plt+0xa4efc> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r8, r7 │ │ │ │ + b 13c1880 <__cxa_atexit@plt+0x13b5820> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r4, lr, ror #6 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - mov r0, #0 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0f78 <__cxa_atexit@plt+0xa4f18> │ │ │ │ - bl f83408 <__cxa_atexit@plt+0xf773a8> │ │ │ │ - ldr r3, [pc, #116] @ b0ff4 <__cxa_atexit@plt+0xa4f94> │ │ │ │ - str r0, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b0fec <__cxa_atexit@plt+0xa4f8c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0fa4 <__cxa_atexit@plt+0xa4f44> │ │ │ │ - bl f83418 <__cxa_atexit@plt+0xf773b8> │ │ │ │ - ldr r3, [pc, #76] @ b0ff8 <__cxa_atexit@plt+0xa4f98> │ │ │ │ - str r0, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b0fec <__cxa_atexit@plt+0xa4f8c> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b0fd0 <__cxa_atexit@plt+0xa4f70> │ │ │ │ - bl f83420 <__cxa_atexit@plt+0xf773c0> │ │ │ │ - ldr r3, [pc, #36] @ b0ffc <__cxa_atexit@plt+0xa4f9c> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b0fec <__cxa_atexit@plt+0xa4f8c> │ │ │ │ - b b10d0 <__cxa_atexit@plt+0xa5070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r4, lr, ror #14 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r0, #0 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b1024 <__cxa_atexit@plt+0xa4fc4> │ │ │ │ - bl f83418 <__cxa_atexit@plt+0xf773b8> │ │ │ │ - ldr r3, [pc, #72] @ b1074 <__cxa_atexit@plt+0xa5014> │ │ │ │ - str r0, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ands r3, r7, #3 │ │ │ │ - beq b106c <__cxa_atexit@plt+0xa500c> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r0, #0 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b1050 <__cxa_atexit@plt+0xa4ff0> │ │ │ │ - bl f83420 <__cxa_atexit@plt+0xf773c0> │ │ │ │ - ldr r3, [pc, #32] @ b1078 <__cxa_atexit@plt+0xa5018> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #32] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b106c <__cxa_atexit@plt+0xa500c> │ │ │ │ - b b10d0 <__cxa_atexit@plt+0xa5070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r4, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - mov r0, #0 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b10a0 <__cxa_atexit@plt+0xa5040> │ │ │ │ - bl f83420 <__cxa_atexit@plt+0xf773c0> │ │ │ │ - ldr r3, [pc, #28] @ b10c4 <__cxa_atexit@plt+0xa5064> │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + cmneq lr, r8, lsr #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ b2758 <__cxa_atexit@plt+0xa66f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq b10bc <__cxa_atexit@plt+0xa505c> │ │ │ │ - b b10d0 <__cxa_atexit@plt+0xa5070> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + b 13c1900 <__cxa_atexit@plt+0x13b58a0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r4, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - mov r0, #0 │ │ │ │ - and r3, r3, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b10ec <__cxa_atexit@plt+0xa508c> │ │ │ │ - bl f83410 <__cxa_atexit@plt+0xf773b0> │ │ │ │ - ldr r3, [pc, #108] @ b1160 <__cxa_atexit@plt+0xa5100> │ │ │ │ - ands r2, r7, #3 │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + cmneq lr, r0, lsl #9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b277c <__cxa_atexit@plt+0xa671c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq b1158 <__cxa_atexit@plt+0xa50f8> │ │ │ │ - ldr r1, [pc, #88] @ b1164 <__cxa_atexit@plt+0xa5104> │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - cmp r2, #2 │ │ │ │ - mov r2, #0 │ │ │ │ - moveq r2, #32768 @ 0x8000 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - mov r3, #0 │ │ │ │ - ands r2, r7, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - beq b1158 <__cxa_atexit@plt+0xa50f8> │ │ │ │ - ldr r1, [pc, #48] @ b1168 <__cxa_atexit@plt+0xa5108> │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - cmp r2, #2 │ │ │ │ - moveq r3, #524288 @ 0x80000 │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r3, [r5, #48] @ 0x30 │ │ │ │ - beq b1158 <__cxa_atexit@plt+0xa50f8> │ │ │ │ - b b1230 <__cxa_atexit@plt+0xa51d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r3, r4, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r1, [pc, #88] @ b11d8 <__cxa_atexit@plt+0xa5178> │ │ │ │ - and r3, r3, #3 │ │ │ │ - ldr r7, [r5, #44] @ 0x2c │ │ │ │ - cmp r3, #2 │ │ │ │ - mov r3, #0 │ │ │ │ - moveq r3, #32768 @ 0x8000 │ │ │ │ - str r3, [r5, #44] @ 0x2c │ │ │ │ - mov r2, #0 │ │ │ │ - ands r3, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + b 15a61dc <__cxa_atexit@plt+0x159a17c> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, ip, asr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b27dc <__cxa_atexit@plt+0xa677c> │ │ │ │ + ldr lr, [pc, #64] @ b27e8 <__cxa_atexit@plt+0xa6788> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #60] @ b27ec <__cxa_atexit@plt+0xa678c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - beq b11d0 <__cxa_atexit@plt+0xa5170> │ │ │ │ - ldr r1, [pc, #44] @ b11dc <__cxa_atexit@plt+0xa517c> │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r5, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r0, [r3, #8] │ │ │ │ + stmdb r5, {r2, r3, lr} │ │ │ │ + str r7, [r5] │ │ │ │ + ldr r3, [pc, #32] @ b27f0 <__cxa_atexit@plt+0xa6790> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-16]! │ │ │ │ + mov r8, r7 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + @ instruction: 0xfffffa84 │ │ │ │ + cmneq pc, r4, ror r9 @ │ │ │ │ + cmneq lr, r8, ror #7 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - moveq r2, #524288 @ 0x80000 │ │ │ │ + bne b285c <__cxa_atexit@plt+0xa67fc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b28cc <__cxa_atexit@plt+0xa686c> │ │ │ │ + ldr lr, [pc, #228] @ b2908 <__cxa_atexit@plt+0xa68a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #224] @ b290c <__cxa_atexit@plt+0xa68ac> │ │ │ │ add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ - beq b11d0 <__cxa_atexit@plt+0xa5170> │ │ │ │ - b b1230 <__cxa_atexit@plt+0xa51d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq fp, r4, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #48] @ b1224 <__cxa_atexit@plt+0xa51c4> │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - and r3, r3, #3 │ │ │ │ - mov r1, #0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + sub r0, r5, #4 │ │ │ │ + stm r0, {r2, r6, lr} │ │ │ │ + ldr r6, [pc, #192] @ b2910 <__cxa_atexit@plt+0xa68b0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + str r6, [r5, #-8]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 15a656c <__cxa_atexit@plt+0x159a50c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b28dc <__cxa_atexit@plt+0xa687c> │ │ │ │ + ldr r7, [pc, #136] @ b28fc <__cxa_atexit@plt+0xa689c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #132] @ b2900 <__cxa_atexit@plt+0xa68a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #128] @ b2904 <__cxa_atexit@plt+0xa68a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #24]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #12]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldr r6, [pc, #20] @ b28f8 <__cxa_atexit@plt+0xa6898> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5, #4]! │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffa20 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffa74 │ │ │ │ + strdeq r0, [r0], -r8 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + ldrsheq r8, [pc, #-132] @ b2894 <__cxa_atexit@plt+0xa6834> │ │ │ │ + cmneq lr, r8, asr #5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - moveq r1, #524288 @ 0x80000 │ │ │ │ + bne b2954 <__cxa_atexit@plt+0xa68f4> │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + add r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b29c4 <__cxa_atexit@plt+0xa6964> │ │ │ │ + ldr r2, [pc, #196] @ b2a08 <__cxa_atexit@plt+0xa69a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - beq b121c <__cxa_atexit@plt+0xa51bc> │ │ │ │ - b b1230 <__cxa_atexit@plt+0xa51d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #12] │ │ │ │ + str r8, [r5, #16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 11afe68 <__cxa_atexit@plt+0x11a3e08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b29d8 <__cxa_atexit@plt+0xa6978> │ │ │ │ + ldr r7, [pc, #144] @ b29fc <__cxa_atexit@plt+0xa699c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #140] @ b2a00 <__cxa_atexit@plt+0xa69a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #136] @ b2a04 <__cxa_atexit@plt+0xa69a4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + mov r0, r6 │ │ │ │ + str r8, [r0, #12]! │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r2, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str r7, [r6, #28] │ │ │ │ + str r6, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + sub r7, r3, #18 │ │ │ │ + mov r6, r3 │ │ │ │ + bx ip │ │ │ │ + ldr r7, [pc, #44] @ b29f8 <__cxa_atexit@plt+0xa6998> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq fp, r5, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [pc, #144] @ b12cc <__cxa_atexit@plt+0xa526c> │ │ │ │ - and r3, r3, #3 │ │ │ │ - ldr r7, [r5, #52] @ 0x34 │ │ │ │ - cmp r3, #2 │ │ │ │ - mov r3, #0 │ │ │ │ - moveq r3, #16384 @ 0x4000 │ │ │ │ - str r3, [r5, #52] @ 0x34 │ │ │ │ - mov r8, #0 │ │ │ │ - ands r3, r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - beq b12c4 <__cxa_atexit@plt+0xa5264> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - mov r2, #4096 @ 0x1000 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, #2 │ │ │ │ - orr r2, r2, #1048576 @ 0x100000 │ │ │ │ - moveq r8, r2 │ │ │ │ - and r3, r1, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b1298 <__cxa_atexit@plt+0xa5238> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne b12a0 <__cxa_atexit@plt+0xa5240> │ │ │ │ - bl f833f0 <__cxa_atexit@plt+0xf77390> │ │ │ │ - b b12a4 <__cxa_atexit@plt+0xa5244> │ │ │ │ - bl f833e8 <__cxa_atexit@plt+0xf77388> │ │ │ │ - b b12a4 <__cxa_atexit@plt+0xa5244> │ │ │ │ - bl f833e0 <__cxa_atexit@plt+0xf77380> │ │ │ │ - ldr r3, [pc, #36] @ b12d0 <__cxa_atexit@plt+0xa5270> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [pc, #20] @ b29f4 <__cxa_atexit@plt+0xa6994> │ │ │ │ + add r6, pc, r6 │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ + str r6, [r5] │ │ │ │ + mov r6, r3 │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq lr, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + @ instruction: 0xfffffc6c │ │ │ │ + @ instruction: 0xfffff97c │ │ │ │ + @ instruction: 0xfffff7f0 │ │ │ │ + ldrdeq r5, [lr, #-16]! │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2a88 <__cxa_atexit@plt+0xa6a28> │ │ │ │ + ldr r7, [pc, #108] @ b2aa0 <__cxa_atexit@plt+0xa6a40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #104] @ b2aa4 <__cxa_atexit@plt+0xa6a44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #100] @ b2aa8 <__cxa_atexit@plt+0xa6a48> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr ip, [r5, #20]! │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r2, [r5, #-12] │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #12]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r2, [r3, #20] │ │ │ │ + str lr, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ + str r3, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + sub r7, r6, #18 │ │ │ │ + bx ip │ │ │ │ + ldr r3, [pc, #28] @ b2aac <__cxa_atexit@plt+0xa6a4c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + mov r2, #48 @ 0x30 │ │ │ │ + str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - beq b12c4 <__cxa_atexit@plt+0xa5264> │ │ │ │ - b b1358 <__cxa_atexit@plt+0xa52f8> │ │ │ │ + b 16161d0 <__cxa_atexit@plt+0x160a170> │ │ │ │ + @ instruction: 0xfffff860 │ │ │ │ + @ instruction: 0xfffffba4 │ │ │ │ + @ instruction: 0xfffff8b4 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b2b24 <__cxa_atexit@plt+0xa6ac4> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b2b30 <__cxa_atexit@plt+0xa6ad0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b2b1c <__cxa_atexit@plt+0xa6abc> │ │ │ │ + ldr r7, [pc, #76] @ b2b40 <__cxa_atexit@plt+0xa6ae0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r7, #0 │ │ │ │ + ldr r5, [pc, #60] @ b2b44 <__cxa_atexit@plt+0xa6ae4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + stmib r8, {r5, r7} │ │ │ │ + str r7, [r8, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r5, r9 │ │ │ │ + b 161fa04 <__cxa_atexit@plt+0x16139a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - andeq fp, r7, lr, ror #30 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - mov r8, #4096 @ 0x1000 │ │ │ │ - and r3, r3, #3 │ │ │ │ - ldr r7, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, #2 │ │ │ │ - orr r8, r8, #1048576 @ 0x100000 │ │ │ │ - movne r8, #0 │ │ │ │ - and r3, r2, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq b1318 <__cxa_atexit@plt+0xa52b8> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne b1320 <__cxa_atexit@plt+0xa52c0> │ │ │ │ - bl f833f0 <__cxa_atexit@plt+0xf77390> │ │ │ │ - b b1324 <__cxa_atexit@plt+0xa52c4> │ │ │ │ - bl f833e8 <__cxa_atexit@plt+0xf77388> │ │ │ │ - b b1324 <__cxa_atexit@plt+0xa52c4> │ │ │ │ - bl f833e0 <__cxa_atexit@plt+0xf77380> │ │ │ │ - ldr r3, [pc, #32] @ b134c <__cxa_atexit@plt+0xa52ec> │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #40] @ 0x28 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r3, [r5] │ │ │ │ - beq b1344 <__cxa_atexit@plt+0xa52e4> │ │ │ │ - b b1358 <__cxa_atexit@plt+0xa52f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r4, asr #12 │ │ │ │ + cmneq pc, r8, ror r9 @ │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b2bc4 <__cxa_atexit@plt+0xa6b64> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r8, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b2bd0 <__cxa_atexit@plt+0xa6b70> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b2bbc <__cxa_atexit@plt+0xa6b5c> │ │ │ │ + vldr d0, [pc, #84] @ b2be0 <__cxa_atexit@plt+0xa6b80> │ │ │ │ + ldr r7, [pc, #88] @ b2be8 <__cxa_atexit@plt+0xa6b88> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + bl b3ac │ │ │ │ + vstr d0, [r8, #8] │ │ │ │ + ldr r7, [pc, #68] @ b2bec <__cxa_atexit@plt+0xa6b8c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4] │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq pc, r7, lr, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne b13fc <__cxa_atexit@plt+0xa539c> │ │ │ │ - ldr r3, [pc, #264] @ b1474 <__cxa_atexit@plt+0xa5414> │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b146c <__cxa_atexit@plt+0xa540c> │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - add sl, r5, #24 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldm sl, {r1, r9, sl} │ │ │ │ - orr r2, r2, r8 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r3, [sp, #4] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - orr r2, r2, r1 │ │ │ │ - ldr fp, [r5, #36] @ 0x24 │ │ │ │ - orr r2, r2, r9 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - orr r2, r2, sl │ │ │ │ - str r7, [sp] │ │ │ │ - ldr r7, [r5, #48] @ 0x30 │ │ │ │ - orr r2, r2, fp │ │ │ │ - ldr lr, [r5, #52] @ 0x34 │ │ │ │ - orr r0, r2, r0 │ │ │ │ - ldr ip, [r5, #40] @ 0x28 │ │ │ │ - orr r0, r0, r7 │ │ │ │ - ldr r3, [r5, #56] @ 0x38 │ │ │ │ - ldr r2, [sp, #4] │ │ │ │ - orr r7, r0, lr │ │ │ │ - orr r7, r7, ip │ │ │ │ - mov r1, r3 │ │ │ │ - orr r2, r7, r2 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - ldr r3, [sp] │ │ │ │ - b b1458 <__cxa_atexit@plt+0xa53f8> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add ip, r5, #20 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [sp, #8] │ │ │ │ - ldm ip, {r2, r3, r7, r9, sl, ip} │ │ │ │ - orr r2, r2, r8 │ │ │ │ - orr r2, r2, r3 │ │ │ │ - orr r2, r2, r7 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ - orr r2, r2, r9 │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - orr r2, r2, sl │ │ │ │ - ldr r3, [r5, #52] @ 0x34 │ │ │ │ - orr r2, r2, r0 │ │ │ │ - str fp, [sp, #12] │ │ │ │ - orr r7, r2, lr │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - orr r7, r7, r3 │ │ │ │ - ldr r1, [r5, #56] @ 0x38 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ - orr r7, r7, ip │ │ │ │ - orr r2, r7, fp │ │ │ │ - mov r3, #0 │ │ │ │ - bl b0b20 <__cxa_atexit@plt+0xa4ac0> │ │ │ │ - ldr r1, [r5, #60]! @ 0x3c │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq pc, r7, lr, ror #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add ip, r5, #20 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldm ip, {r2, r9, sl, ip} │ │ │ │ - orr r2, r2, r8 │ │ │ │ - orr r2, r2, r9 │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - stmib sp, {r4, r6, fp} │ │ │ │ - orr r2, r2, sl │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ - ldr r1, [r5, #44] @ 0x2c │ │ │ │ - orr r2, r2, ip │ │ │ │ - ldr lr, [r5, #48] @ 0x30 │ │ │ │ - orr r2, r2, r3 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - str r6, [sp] │ │ │ │ - orr r1, r2, r1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ - orr r3, r1, lr │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - orr r3, r3, r0 │ │ │ │ - ldr r0, [sp] │ │ │ │ - orr r6, r3, r6 │ │ │ │ - orr r2, r6, fp │ │ │ │ - mov r1, r4 │ │ │ │ - mov r3, r7 │ │ │ │ - bl b0b20 <__cxa_atexit@plt+0xa4ac0> │ │ │ │ - ldr r1, [r5, #60]! @ 0x3c │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldmib sp, {r4, r6} │ │ │ │ - mov r7, r0 │ │ │ │ - bx r1 │ │ │ │ - cmneq lr, ip, ror #25 │ │ │ │ - andeq r0, r5, r8, lsl r0 │ │ │ │ + mov r6, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ... │ │ │ │ + cmneq pc, r8, lsr #11 │ │ │ │ + ldrsbeq r8, [pc, #-136] @ b2b6c <__cxa_atexit@plt+0xa6b0c> │ │ │ │ + cmneq lr, r0, asr r1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b154c <__cxa_atexit@plt+0xa54ec> │ │ │ │ - ldr r7, [pc, #52] @ b1560 <__cxa_atexit@plt+0xa5500> │ │ │ │ + bhi b2ca0 <__cxa_atexit@plt+0xa6c40> │ │ │ │ + ldr r7, [pc, #160] @ b2cb8 <__cxa_atexit@plt+0xa6c58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ tst r9, #3 │ │ │ │ + beq b2c68 <__cxa_atexit@plt+0xa6c08> │ │ │ │ + add r7, r9, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls b2c74 <__cxa_atexit@plt+0xa6c14> │ │ │ │ + vldr s2, [pc, #116] @ b2cb4 <__cxa_atexit@plt+0xa6c54> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge b2c80 <__cxa_atexit@plt+0xa6c20> │ │ │ │ + ldr r3, [pc, #128] @ b2cd0 <__cxa_atexit@plt+0xa6c70> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #124] @ b2cd4 <__cxa_atexit@plt+0xa6c74> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r8, sl} │ │ │ │ - beq b1540 <__cxa_atexit@plt+0xa54e0> │ │ │ │ - mov r7, r9 │ │ │ │ - b b1574 <__cxa_atexit@plt+0xa5514> │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #116] @ b2cd8 <__cxa_atexit@plt+0xa6c78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b1564 <__cxa_atexit@plt+0xa5504> │ │ │ │ + ldr r3, [pc, #76] @ b2cc8 <__cxa_atexit@plt+0xa6c68> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b2c88 <__cxa_atexit@plt+0xa6c28> │ │ │ │ + ldr r3, [pc, #52] @ b2cbc <__cxa_atexit@plt+0xa6c5c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #48] @ b2cc0 <__cxa_atexit@plt+0xa6c60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #40] @ b2cc4 <__cxa_atexit@plt+0xa6c64> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #36] @ b2ccc <__cxa_atexit@plt+0xa6c6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq lr, r8, lsr #25 │ │ │ │ - cmneq lr, ip, lsl #25 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + svccc 0x00800000 │ │ │ │ + andeq r0, r0, ip, asr #1 │ │ │ │ + andeq r0, r0, r8, lsr r1 │ │ │ │ + cmneq lr, ip, lsr #1 │ │ │ │ + cmneq lr, r0, lsr #1 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + strheq r5, [lr, #-4]! │ │ │ │ + andeq r0, r0, r0, asr #3 │ │ │ │ + ldrdeq r5, [lr, #-4]! │ │ │ │ + cmneq lr, r8, asr #1 │ │ │ │ + cmneq lr, r8, rrx │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #140] @ b1608 <__cxa_atexit@plt+0xa55a8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr s0, [r7] │ │ │ │ + vcmp.f32 s0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls b2d20 <__cxa_atexit@plt+0xa6cc0> │ │ │ │ + vldr s2, [pc, #76] @ b2d50 <__cxa_atexit@plt+0xa6cf0> │ │ │ │ + vcmp.f32 s0, s2 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge b2d34 <__cxa_atexit@plt+0xa6cd4> │ │ │ │ + ldr r7, [pc, #80] @ b2d64 <__cxa_atexit@plt+0xa6d04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #76] @ b2d68 <__cxa_atexit@plt+0xa6d08> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b2d44 <__cxa_atexit@plt+0xa6ce4> │ │ │ │ + ldr r7, [pc, #44] @ b2d54 <__cxa_atexit@plt+0xa6cf4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #40] @ b2d58 <__cxa_atexit@plt+0xa6cf8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b2d44 <__cxa_atexit@plt+0xa6ce4> │ │ │ │ + ldr r7, [pc, #32] @ b2d5c <__cxa_atexit@plt+0xa6cfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #28] @ b2d60 <__cxa_atexit@plt+0xa6d00> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b15e8 <__cxa_atexit@plt+0xa5588> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #112] @ b160c <__cxa_atexit@plt+0xa55ac> │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq b15f0 <__cxa_atexit@plt+0xa5590> │ │ │ │ - ldr r1, [pc, #88] @ b1610 <__cxa_atexit@plt+0xa55b0> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq b15fc <__cxa_atexit@plt+0xa559c> │ │ │ │ - ldr r1, [pc, #64] @ b1614 <__cxa_atexit@plt+0xa55b4> │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r8, r7 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, ip, lsl #2 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrdeq r8, [lr, #-188]! @ 0xffffff44 │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #104] @ b1698 <__cxa_atexit@plt+0xa5638> │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst sl, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r7, [r3] │ │ │ │ - beq b1680 <__cxa_atexit@plt+0xa5620> │ │ │ │ - ldr r1, [pc, #80] @ b169c <__cxa_atexit@plt+0xa563c> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str sl, [r5, #12] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r2, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq b168c <__cxa_atexit@plt+0xa562c> │ │ │ │ - ldr r1, [pc, #56] @ b16a0 <__cxa_atexit@plt+0xa5640> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r8, r7 │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq lr, r0, asr fp │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ b16f8 <__cxa_atexit@plt+0xa5698> │ │ │ │ - ldr r3, [r5, #12] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r3, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq b16ec <__cxa_atexit@plt+0xa568c> │ │ │ │ - ldr r2, [pc, #40] @ b16fc <__cxa_atexit@plt+0xa569c> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - strdeq r8, [lr, #-164]! @ 0xffffff5c │ │ │ │ - andeq r0, r0, r3, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ b172c <__cxa_atexit@plt+0xa56cc> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b b0c58 <__cxa_atexit@plt+0xa4bf8> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ + svccc 0x00800000 │ │ │ │ + cmneq lr, r4, lsl r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + cmneq lr, r8, lsl r0 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b1764 <__cxa_atexit@plt+0xa5704> │ │ │ │ - ldr r2, [pc, #40] @ b177c <__cxa_atexit@plt+0xa571c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bcc b2dac <__cxa_atexit@plt+0xa6d4c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b2db8 <__cxa_atexit@plt+0xa6d58> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ b1780 <__cxa_atexit@plt+0xa5720> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1616644 <__cxa_atexit@plt+0x160a5e4> │ │ │ │ - cmneq pc, r4, ror sp @ │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmppeq r8, r0, asr sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmppeq r8, r2, ror sl @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmppeq r8, pc, lsl #21 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsr sl │ │ │ │ - andeq r0, r2, r4 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq r8, [pc, #-108] @ b2d54 <__cxa_atexit@plt+0xa6cf4> │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #68 @ 0x44 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b1844 <__cxa_atexit@plt+0xa57e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc b184c <__cxa_atexit@plt+0xa57ec> │ │ │ │ - ldr sl, [r8] │ │ │ │ - mov r0, sl │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1828 <__cxa_atexit@plt+0xa57c8> │ │ │ │ - ldr r7, [pc, #84] @ b1868 <__cxa_atexit@plt+0xa5808> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #64] @ b1870 <__cxa_atexit@plt+0xa5810> │ │ │ │ - sub r8, r9, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r9, r6 │ │ │ │ - b b1854 <__cxa_atexit@plt+0xa57f4> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b186c <__cxa_atexit@plt+0xa580c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2dfc <__cxa_atexit@plt+0xa6d9c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b2e08 <__cxa_atexit@plt+0xa6da8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - cmneq lr, r0, asr #19 │ │ │ │ - cmneq pc, r0, lsr #18 │ │ │ │ - @ instruction: 0x016e8998 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1920 <__cxa_atexit@plt+0xa58c0> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b394 │ │ │ │ - mov sl, r8 │ │ │ │ - str r7, [sl, #8]! │ │ │ │ - ldr r3, [pc, #108] @ b192c <__cxa_atexit@plt+0xa58cc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - ldr r9, [r9, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1900 <__cxa_atexit@plt+0xa58a0> │ │ │ │ - ldr r6, [pc, #80] @ b1930 <__cxa_atexit@plt+0xa58d0> │ │ │ │ - stmda r5, {r0, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #44] @ b1934 <__cxa_atexit@plt+0xa58d4> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, asr #18 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, r8, asr #16 │ │ │ │ - ldrdeq r8, [lr, #-132]! @ 0xffffff7c │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1a08 <__cxa_atexit@plt+0xa59a8> │ │ │ │ - str r6, [sp] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - add fp, r7, #8 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - mov r0, fp │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ - bl b394 │ │ │ │ - mov sl, r8 │ │ │ │ - str r7, [sl, #8]! │ │ │ │ - ldr r6, [pc, #140] @ b1a14 <__cxa_atexit@plt+0xa59b4> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - str r6, [sl, #-4] │ │ │ │ - ldr r9, [r4, #16] │ │ │ │ - ldr r6, [r4, #8] │ │ │ │ - mov r0, r9 │ │ │ │ - str r6, [sp, #4] │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b19e0 <__cxa_atexit@plt+0xa5980> │ │ │ │ - ldr r4, [pc, #100] @ b1a18 <__cxa_atexit@plt+0xa59b8> │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - sub lr, r5, #16 │ │ │ │ - add r4, pc, r4 │ │ │ │ - stmda r5, {r0, fp} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r4, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - stm lr, {r3, r6, r9} │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r6, [pc, #52] @ b1a1c <__cxa_atexit@plt+0xa59bc> │ │ │ │ - add r5, r5, #28 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r6, [r8, #12] │ │ │ │ - ldr r6, [sp] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, ror r8 @ │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq pc, r8, ror #14 │ │ │ │ - cmneq lr, ip, ror #15 │ │ │ │ - andeq fp, r0, fp, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1acc <__cxa_atexit@plt+0xa5a6c> │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r9, [r5, #36] @ 0x24 │ │ │ │ - bl b394 │ │ │ │ - mov sl, r8 │ │ │ │ - str r7, [sl, #8]! │ │ │ │ - ldr r3, [pc, #108] @ b1ad8 <__cxa_atexit@plt+0xa5a78> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - ldr r9, [r9, #20] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1aac <__cxa_atexit@plt+0xa5a4c> │ │ │ │ - ldr r6, [pc, #80] @ b1adc <__cxa_atexit@plt+0xa5a7c> │ │ │ │ - stmda r5, {r0, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #44] @ b1ae0 <__cxa_atexit@plt+0xa5a80> │ │ │ │ - add r5, r5, #48 @ 0x30 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017f9798 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x017f969c │ │ │ │ - cmneq lr, r8, lsr #14 │ │ │ │ - andeq sp, r5, lr, ror #23 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1b8c <__cxa_atexit@plt+0xa5b2c> │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - mov r0, fp │ │ │ │ - ldr r9, [r5, #48] @ 0x30 │ │ │ │ - bl b394 │ │ │ │ - mov sl, r8 │ │ │ │ - str r7, [sl, #8]! │ │ │ │ - ldr r3, [pc, #108] @ b1b98 <__cxa_atexit@plt+0xa5b38> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - ldr r9, [r9, #24] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1b6c <__cxa_atexit@plt+0xa5b0c> │ │ │ │ - ldr r6, [pc, #80] @ b1b9c <__cxa_atexit@plt+0xa5b3c> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - stm lr, {r0, r9, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #48] @ 0x30 │ │ │ │ - str r6, [r5, #-8]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #44] @ b1ba0 <__cxa_atexit@plt+0xa5b40> │ │ │ │ - add r5, r5, #60 @ 0x3c │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsbeq r9, [pc, #-104] @ b1b38 <__cxa_atexit@plt+0xa5ad8> │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - ldrsbeq r9, [pc, #-92] @ b1b4c <__cxa_atexit@plt+0xa5aec> │ │ │ │ - @ instruction: 0x00136ff0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, ror #12 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b1ca4 <__cxa_atexit@plt+0xa5c44> │ │ │ │ - ldr r3, [r5, #16]! │ │ │ │ - add sl, r7, #8 │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - str r3, [sp, #36] @ 0x24 │ │ │ │ - ldmdb r5, {r1, r3} │ │ │ │ - str r3, [sp, #28] │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r0, sl │ │ │ │ - mov r2, r9 │ │ │ │ - str r3, [sp, #16] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - str r3, [sp, #12] │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr r3, [r5, #24] │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ - ldr r3, [r5, #32] │ │ │ │ - str fp, [sp, #44] @ 0x2c │ │ │ │ - ldr fp, [r5, #28] │ │ │ │ - str r3, [sp] │ │ │ │ - ldr r3, [r5, #36] @ 0x24 │ │ │ │ - str r3, [sp, #32] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - str r3, [sp, #4] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - str r3, [sp, #24] │ │ │ │ - ldr r3, [r5, #48] @ 0x30 │ │ │ │ - str r3, [sp, #20] │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #116] @ b1cb0 <__cxa_atexit@plt+0xa5c50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r5, #48] @ 0x30 │ │ │ │ - str fp, [r5] │ │ │ │ - str sl, [r5, #40] @ 0x28 │ │ │ │ - stmib r8, {r3, r7} │ │ │ │ - ldr r3, [sp] │ │ │ │ - str r7, [r5, #44] @ 0x2c │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ - ldr r8, [sp, #24] │ │ │ │ - str r3, [r5, #16] │ │ │ │ - ldr r3, [sp, #12] │ │ │ │ - ldr r9, [sp, #20] │ │ │ │ - ldr sl, [sp, #40] @ 0x28 │ │ │ │ - str r3, [r5, #20] │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ - ldr fp, [sp, #44] @ 0x2c │ │ │ │ - str r3, [r5, #24] │ │ │ │ - ldr r3, [sp, #28] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - ldr r3, [sp, #4] │ │ │ │ - str r3, [r5, #32] │ │ │ │ - ldr r3, [sp, #36] @ 0x24 │ │ │ │ - str r3, [r5, #36] @ 0x24 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b2e4c <__cxa_atexit@plt+0xa6dec> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b2e58 <__cxa_atexit@plt+0xa6df8> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, asr #11 │ │ │ │ - cmneq lr, r4, ror #10 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, lsl r6 @ │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + cmneq lr, r0, ror #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #72 @ 0x48 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b1d88 <__cxa_atexit@plt+0xa5d28> │ │ │ │ - ldr r7, [pc, #228] @ b1dbc <__cxa_atexit@plt+0xa5d5c> │ │ │ │ - mov sl, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #-4]! │ │ │ │ - beq b1d48 <__cxa_atexit@plt+0xa5ce8> │ │ │ │ - ldr r7, [pc, #208] @ b1dc0 <__cxa_atexit@plt+0xa5d60> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b2f10 <__cxa_atexit@plt+0xa6eb0> │ │ │ │ + ldr r7, [pc, #168] @ b2f30 <__cxa_atexit@plt+0xa6ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [sl] │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc b1d98 <__cxa_atexit@plt+0xa5d38> │ │ │ │ - ldr r9, [r2] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - mov fp, r2 │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1d58 <__cxa_atexit@plt+0xa5cf8> │ │ │ │ - ldr r7, [pc, #152] @ b1dc4 <__cxa_atexit@plt+0xa5d64> │ │ │ │ + str r7, [r5] │ │ │ │ + tst r9, #3 │ │ │ │ + beq b2ed8 <__cxa_atexit@plt+0xa6e78> │ │ │ │ + add r7, r9, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls b2ee4 <__cxa_atexit@plt+0xa6e84> │ │ │ │ + vldr d1, [pc, #120] @ b2f28 <__cxa_atexit@plt+0xa6ec8> │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge b2ef0 <__cxa_atexit@plt+0xa6e90> │ │ │ │ + ldr r3, [pc, #136] @ b2f48 <__cxa_atexit@plt+0xa6ee8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #132] @ b2f4c <__cxa_atexit@plt+0xa6eec> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - mov r7, r0 │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #124] @ b2f50 <__cxa_atexit@plt+0xa6ef0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r7, [pc, #108] @ b1dd0 <__cxa_atexit@plt+0xa5d70> │ │ │ │ - sub r3, r2, #3 │ │ │ │ - mov r5, sl │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - ldr r7, [pc, #60] @ b1dcc <__cxa_atexit@plt+0xa5d6c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r3, [pc, #84] @ b2f40 <__cxa_atexit@plt+0xa6ee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b2ef8 <__cxa_atexit@plt+0xa6e98> │ │ │ │ + ldr r3, [pc, #60] @ b2f34 <__cxa_atexit@plt+0xa6ed4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [pc, #56] @ b2f38 <__cxa_atexit@plt+0xa6ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r0, [pc, #48] @ b2f3c <__cxa_atexit@plt+0xa6edc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - mov r6, r7 │ │ │ │ - ldr r7, [pc, #36] @ b1dc8 <__cxa_atexit@plt+0xa5d68> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #44] @ b2f44 <__cxa_atexit@plt+0xa6ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - muleq r0, r8, r1 │ │ │ │ - @ instruction: 0xfffffb50 │ │ │ │ - smceq 59460 @ 0xe844 │ │ │ │ - @ instruction: 0x016e8498 │ │ │ │ - cmneq pc, r8, ror #7 │ │ │ │ - cmneq lr, r8, asr #8 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + ldrdeq r0, [r0], -r8 │ │ │ │ + andeq r0, r0, ip, asr #2 │ │ │ │ + cmneq lr, ip, lsr lr │ │ │ │ + cmneq lr, r0, lsr lr │ │ │ │ + andeq r0, r0, r8, lsl #2 │ │ │ │ + smceq 58592 @ 0xe4e0 │ │ │ │ + ldrdeq r0, [r0], -r4 │ │ │ │ + cmneq lr, r4, ror #28 │ │ │ │ + cmneq lr, r8, asr lr │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + cmneq lr, ip, ror #27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ b1e7c <__cxa_atexit@plt+0xa5e1c> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + vcmp.f64 d0, #0.0 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bls b2f9c <__cxa_atexit@plt+0xa6f3c> │ │ │ │ + vldr d1, [pc, #80] @ b2fd0 <__cxa_atexit@plt+0xa6f70> │ │ │ │ + vcmp.f64 d0, d1 │ │ │ │ + vmrs APSR_nzcv, fpscr │ │ │ │ + bge b2fb0 <__cxa_atexit@plt+0xa6f50> │ │ │ │ + ldr r7, [pc, #88] @ b2fe8 <__cxa_atexit@plt+0xa6f88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #84] @ b2fec <__cxa_atexit@plt+0xa6f8c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2], #-68 @ 0xffffffbc │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b1e58 <__cxa_atexit@plt+0xa5df8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc b1e60 <__cxa_atexit@plt+0xa5e00> │ │ │ │ - ldr sl, [r8] │ │ │ │ - mov r0, sl │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b1e3c <__cxa_atexit@plt+0xa5ddc> │ │ │ │ - ldr r7, [pc, #88] @ b1e80 <__cxa_atexit@plt+0xa5e20> │ │ │ │ + b b2fc0 <__cxa_atexit@plt+0xa6f60> │ │ │ │ + ldr r7, [pc, #52] @ b2fd8 <__cxa_atexit@plt+0xa6f78> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #68] @ b1e88 <__cxa_atexit@plt+0xa5e28> │ │ │ │ - sub r8, r9, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r9, r6 │ │ │ │ - b b1e68 <__cxa_atexit@plt+0xa5e08> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ b1e84 <__cxa_atexit@plt+0xa5e24> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r3, [pc, #48] @ b2fdc <__cxa_atexit@plt+0xa6f7c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + b b2fc0 <__cxa_atexit@plt+0xa6f60> │ │ │ │ + ldr r7, [pc, #40] @ b2fe0 <__cxa_atexit@plt+0xa6f80> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r3, [pc, #36] @ b2fe4 <__cxa_atexit@plt+0xa6f84> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + str r3, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffffa54 │ │ │ │ - cmneq lr, ip, lsr #7 │ │ │ │ - cmneq pc, ip, lsl #6 │ │ │ │ + nop @ (mov r0, r0) │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + svccc 0x00f00000 @ IMB │ │ │ │ + @ instruction: 0x016e4d98 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq lr, r4, lsl #27 │ │ │ │ + andeq r0, r0, r4, lsl #1 │ │ │ │ + @ instruction: 0x016e4d9c │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - str r7, [r5, #52] @ 0x34 │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - sub r5, r5, #16 │ │ │ │ - b b1eac <__cxa_atexit@plt+0xa5e4c> │ │ │ │ - ldrsbteq sp, [r6], -r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #168 @ 0xa8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b2014 <__cxa_atexit@plt+0xa5fb4> │ │ │ │ - sub r7, r6, #137 @ 0x89 │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - ldr lr, [r5, #60] @ 0x3c │ │ │ │ - ldr r1, [pc, #344] @ b202c <__cxa_atexit@plt+0xa5fcc> │ │ │ │ - sub sl, r6, #161 @ 0xa1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str fp, [sp, #8] │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ - ldr ip, [r5, #52] @ 0x34 │ │ │ │ - ldr r0, [r5, #56] @ 0x38 │ │ │ │ - ldr fp, [pc, #316] @ b2030 <__cxa_atexit@plt+0xa5fd0> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - ldr r7, [r5, #64] @ 0x40 │ │ │ │ - stmib r3, {r1, lr} │ │ │ │ - str r0, [r3, #20] │ │ │ │ - add lr, r3, #28 │ │ │ │ - sub r0, r6, #113 @ 0x71 │ │ │ │ - stm lr, {r1, r2, fp} │ │ │ │ - str r1, [r3, #52] @ 0x34 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ - ldr r1, [r5, #36] @ 0x24 │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - ldr r0, [r5, #32] │ │ │ │ - ldr lr, [r5, #40] @ 0x28 │ │ │ │ - str r7, [sp] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r9, [r3, #44] @ 0x2c │ │ │ │ - str ip, [r3, #48] @ 0x30 │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ - str lr, [r3, #72] @ 0x48 │ │ │ │ - str fp, [r3, #12] │ │ │ │ - str fp, [r3, #60] @ 0x3c │ │ │ │ - str r4, [sp, #4] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - ldr r1, [r5, #28] │ │ │ │ - ldr r4, [pc, #196] @ b2034 <__cxa_atexit@plt+0xa5fd4> │ │ │ │ - sub sl, r6, #73 @ 0x49 │ │ │ │ - sub r0, r6, #67 @ 0x43 │ │ │ │ - sub lr, r6, #107 @ 0x6b │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r1, [r3, #80] @ 0x50 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - ldr r2, [pc, #164] @ b2038 <__cxa_atexit@plt+0xa5fd8> │ │ │ │ - sub r4, r6, #49 @ 0x31 │ │ │ │ - sub r1, r6, #83 @ 0x53 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r4, [r3, #128] @ 0x80 │ │ │ │ - sub r4, r6, #155 @ 0x9b │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ - sub r2, r6, #131 @ 0x83 │ │ │ │ - str r7, [r3, #96] @ 0x60 │ │ │ │ - str r2, [r3, #164] @ 0xa4 │ │ │ │ - str r4, [r3, #168] @ 0xa8 │ │ │ │ - str fp, [r3, #100] @ 0x64 │ │ │ │ - str sl, [r3, #104] @ 0x68 │ │ │ │ - str r9, [r3, #108] @ 0x6c │ │ │ │ - str r8, [r3, #112] @ 0x70 │ │ │ │ - str ip, [r3, #120] @ 0x78 │ │ │ │ - str fp, [r3, #124] @ 0x7c │ │ │ │ - ldr r7, [r5, #68] @ 0x44 │ │ │ │ - ldr r8, [pc, #92] @ b203c <__cxa_atexit@plt+0xa5fdc> │ │ │ │ - sub r4, r6, #43 @ 0x2b │ │ │ │ - sub r2, r6, #91 @ 0x5b │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - str r7, [r3, #132] @ 0x84 │ │ │ │ - ldr r7, [sp] │ │ │ │ - str r4, [r3, #144] @ 0x90 │ │ │ │ - str r8, [r3, #140] @ 0x8c │ │ │ │ - str r7, [r3, #136] @ 0x88 │ │ │ │ - add r3, r3, #148 @ 0x94 │ │ │ │ - stm r3, {r0, r1, r2, lr} │ │ │ │ - ldr r0, [r5, #72]! @ 0x48 │ │ │ │ - sub r7, r6, #27 │ │ │ │ - ldmib sp, {r4, fp} │ │ │ │ + bcc b3030 <__cxa_atexit@plt+0xa6fd0> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b303c <__cxa_atexit@plt+0xa6fdc> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ b2040 <__cxa_atexit@plt+0xa5fe0> │ │ │ │ - mov r3, #168 @ 0xa8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, ip, lsr #6 │ │ │ │ - cmneq pc, ip, lsl #6 │ │ │ │ - @ instruction: 0x017f9298 │ │ │ │ - cmneq pc, r8, ror #4 │ │ │ │ - cmneq pc, r0, ror #10 │ │ │ │ - @ instruction: 0xfffffe84 │ │ │ │ - ldrdeq r8, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b b1cc4 <__cxa_atexit@plt+0xa5c64> │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r8, lsr r4 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b20a4 <__cxa_atexit@plt+0xa6044> │ │ │ │ - ldr r3, [pc, #60] @ b20b4 <__cxa_atexit@plt+0xa6054> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2094 <__cxa_atexit@plt+0xa6034> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b20b8 <__cxa_atexit@plt+0xa6058> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3080 <__cxa_atexit@plt+0xa7020> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b308c <__cxa_atexit@plt+0xa702c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, ip, lsl #9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r8, ror #7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b30d0 <__cxa_atexit@plt+0xa7070> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + ldr r7, [pc, #32] @ b30dc <__cxa_atexit@plt+0xa707c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + str r7, [r3, #4] │ │ │ │ + vstr d0, [r3, #8] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017f8398 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2124 <__cxa_atexit@plt+0xa60c4> │ │ │ │ - ldr r3, [pc, #60] @ b2134 <__cxa_atexit@plt+0xa60d4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2114 <__cxa_atexit@plt+0xa60b4> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3118 <__cxa_atexit@plt+0xa70b8> │ │ │ │ + ldr r2, [pc, #40] @ b3128 <__cxa_atexit@plt+0xa70c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b312c <__cxa_atexit@plt+0xa70cc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + ldr r7, [pc, #16] @ b3130 <__cxa_atexit@plt+0xa70d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + strheq r4, [lr, #-196]! @ 0xffffff3c │ │ │ │ + cmneq pc, r8, lsr r0 @ │ │ │ │ + @ instruction: 0x016e4c98 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3164 <__cxa_atexit@plt+0xa7104> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b316c <__cxa_atexit@plt+0xa710c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a65dc <__cxa_atexit@plt+0x159a57c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2138 <__cxa_atexit@plt+0xa60d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + cmneq pc, r8, ror #31 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b31bc <__cxa_atexit@plt+0xa715c> │ │ │ │ + ldr r2, [pc, #56] @ b31c4 <__cxa_atexit@plt+0xa7164> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b31c8 <__cxa_atexit@plt+0xa7168> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b31cc <__cxa_atexit@plt+0xa716c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1385048 <__cxa_atexit@plt+0x1378fe8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r0, lsl r4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + strheq r4, [lr, #-136]! @ 0xffffff78 │ │ │ │ + cmneq pc, r4, lsr #31 │ │ │ │ + @ instruction: 0x017f7f9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3218 <__cxa_atexit@plt+0xa71b8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b3220 <__cxa_atexit@plt+0xa71c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1384f68 <__cxa_atexit@plt+0x1378f08> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b21a4 <__cxa_atexit@plt+0xa6144> │ │ │ │ - ldr r3, [pc, #60] @ b21b4 <__cxa_atexit@plt+0xa6154> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2194 <__cxa_atexit@plt+0xa6134> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r4, lsr pc @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3270 <__cxa_atexit@plt+0xa7210> │ │ │ │ + ldr r2, [pc, #56] @ b3278 <__cxa_atexit@plt+0xa7218> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #48] @ b327c <__cxa_atexit@plt+0xa721c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r1, [pc, #40] @ b3280 <__cxa_atexit@plt+0xa7220> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + smceq 58548 @ 0xe4b4 │ │ │ │ + ldrsheq r7, [pc, #-224] @ b31a4 <__cxa_atexit@plt+0xa7144> │ │ │ │ + cmneq pc, r8, ror #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b32c4 <__cxa_atexit@plt+0xa7264> │ │ │ │ + ldr r2, [pc, #40] @ b32cc <__cxa_atexit@plt+0xa726c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b21b8 <__cxa_atexit@plt+0xa6158> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x016e8394 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2224 <__cxa_atexit@plt+0xa61c4> │ │ │ │ - ldr r3, [pc, #60] @ b2234 <__cxa_atexit@plt+0xa61d4> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b32f0 <__cxa_atexit@plt+0xa7290> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2214 <__cxa_atexit@plt+0xa61b4> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3350 <__cxa_atexit@plt+0xa72f0> │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + ldr r7, [r7, #5] │ │ │ │ + ldr r1, [pc, #36] @ b3360 <__cxa_atexit@plt+0xa7300> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r9} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b33b0 <__cxa_atexit@plt+0xa7350> │ │ │ │ + ldr lr, [pc, #52] @ b33b8 <__cxa_atexit@plt+0xa7358> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r9, r7, #7 │ │ │ │ + ldm r9, {r0, r2, r9} │ │ │ │ + ldr r7, [r7, #19] │ │ │ │ + str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r9} │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2238 <__cxa_atexit@plt+0xa61d8> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r8, lsl r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b33dc <__cxa_atexit@plt+0xa737c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r5, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + str r7, [r5, #8]! │ │ │ │ + ldr r3, [pc, #28] @ b3410 <__cxa_atexit@plt+0xa73b0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldr sl, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ b3414 <__cxa_atexit@plt+0xa73b4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b bf74c <__cxa_atexit@plt+0xb36ec> │ │ │ │ + cmneq pc, r0, asr sp @ │ │ │ │ + cmneq pc, ip, ror r0 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3464 <__cxa_atexit@plt+0xa7404> │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr lr, [r7, #10] │ │ │ │ + ldr r7, [r7, #14] │ │ │ │ + ldr r0, [pc, #36] @ b3474 <__cxa_atexit@plt+0xa7414> │ │ │ │ + add r0, pc, r0 │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, r9, lr} │ │ │ │ + sub r8, r6, #19 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b22a4 <__cxa_atexit@plt+0xa6244> │ │ │ │ - ldr r3, [pc, #60] @ b22b4 <__cxa_atexit@plt+0xa6254> │ │ │ │ - tst r8, #3 │ │ │ │ + mov ip, fp │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3540 <__cxa_atexit@plt+0xa74e0> │ │ │ │ + ldr r3, [pc, #184] @ b355c <__cxa_atexit@plt+0xa74fc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2294 <__cxa_atexit@plt+0xa6234> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #180] @ b3560 <__cxa_atexit@plt+0xa7500> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #176] @ b3564 <__cxa_atexit@plt+0xa7504> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #172] @ b3568 <__cxa_atexit@plt+0xa7508> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #25 │ │ │ │ + sub lr, r6, #63 @ 0x3f │ │ │ │ + ldr fp, [pc, #156] @ b356c <__cxa_atexit@plt+0xa750c> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str sl, [r7, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + str r0, [sl, #48]! @ 0x30 │ │ │ │ + str sl, [r7, #88] @ 0x58 │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r1, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + str sl, [r7, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #108] @ b3570 <__cxa_atexit@plt+0xa7510> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #72] @ 0x48 │ │ │ │ + str lr, [r7, #76] @ 0x4c │ │ │ │ + str r3, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ + mov r3, r7 │ │ │ │ + str fp, [r3, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + ldr r2, [pc, #76] @ b3574 <__cxa_atexit@plt+0xa7514> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b22b8 <__cxa_atexit@plt+0xa6258> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ b3578 <__cxa_atexit@plt+0xa7518> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - @ instruction: 0x016e829c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xfffffc94 │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xfffffd30 │ │ │ │ + @ instruction: 0xfffffca4 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xfffffcb0 │ │ │ │ + smceq 58500 @ 0xe484 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2324 <__cxa_atexit@plt+0xa62c4> │ │ │ │ - ldr r3, [pc, #60] @ b2334 <__cxa_atexit@plt+0xa62d4> │ │ │ │ - tst r8, #3 │ │ │ │ + mov ip, fp │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #92 @ 0x5c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b3644 <__cxa_atexit@plt+0xa75e4> │ │ │ │ + ldr r3, [pc, #184] @ b3660 <__cxa_atexit@plt+0xa7600> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2314 <__cxa_atexit@plt+0xa62b4> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [pc, #180] @ b3664 <__cxa_atexit@plt+0xa7604> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #176] @ b3668 <__cxa_atexit@plt+0xa7608> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #172] @ b366c <__cxa_atexit@plt+0xa760c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #25 │ │ │ │ + sub lr, r6, #63 @ 0x3f │ │ │ │ + ldr fp, [pc, #156] @ b3670 <__cxa_atexit@plt+0xa7610> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r9, [r7, #44] @ 0x2c │ │ │ │ + str sl, [r7, #8] │ │ │ │ + mov sl, r7 │ │ │ │ + str r0, [sl, #48]! @ 0x30 │ │ │ │ + str sl, [r7, #88] @ 0x58 │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r8, [r7, #56] @ 0x38 │ │ │ │ + str r1, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r7, #64] @ 0x40 │ │ │ │ + str sl, [r7, #68] @ 0x44 │ │ │ │ + ldr r1, [pc, #108] @ b3674 <__cxa_atexit@plt+0xa7614> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r7, #72] @ 0x48 │ │ │ │ + str lr, [r7, #76] @ 0x4c │ │ │ │ + str r3, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ + mov r3, r7 │ │ │ │ + str fp, [r3, #12]! │ │ │ │ + str r9, [r7, #20] │ │ │ │ + ldr r2, [pc, #76] @ b3678 <__cxa_atexit@plt+0xa7618> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add lr, r7, #24 │ │ │ │ + stm lr, {r2, r3, r7} │ │ │ │ + sub r7, r6, #14 │ │ │ │ + ldr r0, [r5] │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2338 <__cxa_atexit@plt+0xa62d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #48] @ b367c <__cxa_atexit@plt+0xa761c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #92 @ 0x5c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + mov fp, ip │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r0, lsr #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + @ instruction: 0xfffffb90 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffba0 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + smceq 58480 @ 0xe470 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b23a4 <__cxa_atexit@plt+0xa6344> │ │ │ │ - ldr r3, [pc, #60] @ b23b4 <__cxa_atexit@plt+0xa6354> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2394 <__cxa_atexit@plt+0xa6334> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b23b8 <__cxa_atexit@plt+0xa6358> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b36b8 <__cxa_atexit@plt+0xa7658> │ │ │ │ + ldr r2, [pc, #40] @ b36c8 <__cxa_atexit@plt+0xa7668> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #36] @ b36cc <__cxa_atexit@plt+0xa766c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r2, r2, #1 │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b b4f04 <__cxa_atexit@plt+0xa8ea4> │ │ │ │ + ldr r7, [pc, #16] @ b36d0 <__cxa_atexit@plt+0xa7670> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r4, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq lr, r4, lsl r7 │ │ │ │ + @ instruction: 0x017f7a98 │ │ │ │ + cmneq lr, r4, lsl #14 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b2424 <__cxa_atexit@plt+0xa63c4> │ │ │ │ - ldr r3, [pc, #60] @ b2434 <__cxa_atexit@plt+0xa63d4> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b3704 <__cxa_atexit@plt+0xa76a4> │ │ │ │ + ldr r3, [pc, #32] @ b3714 <__cxa_atexit@plt+0xa76b4> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2414 <__cxa_atexit@plt+0xa63b4> │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2438 <__cxa_atexit@plt+0xa63d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ b3718 <__cxa_atexit@plt+0xa76b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r8, lsr #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + strheq r4, [lr, #-108]! @ 0xffffff94 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r3, [pc, #20] @ b3740 <__cxa_atexit@plt+0xa76e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r5] │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r7, [r5, #4] │ │ │ │ + mov r7, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, ip, lsl r0 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b3784 <__cxa_atexit@plt+0xa7724> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b3790 <__cxa_atexit@plt+0xa7730> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq r7, [pc, #-196] @ b36d4 <__cxa_atexit@plt+0xa7674> │ │ │ │ + cmpeq r8, r6, lsr #5 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmpeq r8, r3, ror #5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b24a4 <__cxa_atexit@plt+0xa6444> │ │ │ │ - ldr r3, [pc, #60] @ b24b4 <__cxa_atexit@plt+0xa6454> │ │ │ │ - tst r8, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + smceq 58476 @ 0xe46c │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b3830 <__cxa_atexit@plt+0xa77d0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b3828 <__cxa_atexit@plt+0xa77c8> │ │ │ │ + ldr r3, [pc, #44] @ b3838 <__cxa_atexit@plt+0xa77d8> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2494 <__cxa_atexit@plt+0xa6434> │ │ │ │ - ldr r7, [r8, #19] │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldr r2, [pc, #40] @ b383c <__cxa_atexit@plt+0xa77dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + add r8, r3, #2 │ │ │ │ + mov r5, r9 │ │ │ │ + b 119b37c <__cxa_atexit@plt+0x118f31c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b24b8 <__cxa_atexit@plt+0xa6458> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, ip, lsr #1 │ │ │ │ + cmneq lr, ip, lsr r6 │ │ │ │ + cmneq pc, r4, lsr #18 │ │ │ │ + cmneq lr, r0, lsr #12 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #19] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r7, r8 │ │ │ │ + ldr r8, [pc, #4] @ b3860 <__cxa_atexit@plt+0xa7800> │ │ │ │ + add r8, pc, r8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + cmneq lr, r0, lsl r6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b2524 <__cxa_atexit@plt+0xa64c4> │ │ │ │ - ldr r3, [pc, #60] @ b2534 <__cxa_atexit@plt+0xa64d4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2514 <__cxa_atexit@plt+0xa64b4> │ │ │ │ - ldr r7, [r8, #23] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b2538 <__cxa_atexit@plt+0xa64d8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r0, lsr r0 │ │ │ │ + b 14933dc <__cxa_atexit@plt+0x148737c> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + b 14933dc <__cxa_atexit@plt+0x148737c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b25a4 <__cxa_atexit@plt+0xa6544> │ │ │ │ - ldr r3, [pc, #60] @ b25b4 <__cxa_atexit@plt+0xa6554> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq b2594 <__cxa_atexit@plt+0xa6534> │ │ │ │ - ldr r7, [r8, #27] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b38d8 <__cxa_atexit@plt+0xa7878> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b38e0 <__cxa_atexit@plt+0xa7880> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b38e4 <__cxa_atexit@plt+0xa7884> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b25b8 <__cxa_atexit@plt+0xa6558> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - strheq r7, [lr, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add r5, r5, #4 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b2688 <__cxa_atexit@plt+0xa6628> │ │ │ │ - add r8, r5, #8 │ │ │ │ - ldr lr, [r5] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #156] @ b26a0 <__cxa_atexit@plt+0xa6640> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr ip, [pc, #152] @ b26a4 <__cxa_atexit@plt+0xa6644> │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, #148] @ b26a8 <__cxa_atexit@plt+0xa6648> │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - add ip, pc, ip │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, r3 │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - str ip, [r0, #12]! │ │ │ │ - str sl, [r7, #24]! │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [pc, #108] @ b26ac <__cxa_atexit@plt+0xa664c> │ │ │ │ - str r7, [r3, #44] @ 0x2c │ │ │ │ - sub r7, r6, #23 │ │ │ │ - add r1, pc, r1 │ │ │ │ - cmp lr, #10 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - ble b267c <__cxa_atexit@plt+0xa661c> │ │ │ │ - ldr r3, [pc, #72] @ b26b0 <__cxa_atexit@plt+0xa6650> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - sub r7, r6, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #60] @ 0x3c │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b26b4 <__cxa_atexit@plt+0xa6654> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r0, asr r1 │ │ │ │ - andeq r0, r0, ip, ror #3 │ │ │ │ - andeq r0, r0, r8, lsl r7 │ │ │ │ - andeq r0, r0, r4, lsr #17 │ │ │ │ - cmneq lr, ip, lsl pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2720 <__cxa_atexit@plt+0xa66c0> │ │ │ │ - ldr r2, [pc, #84] @ b272c <__cxa_atexit@plt+0xa66cc> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b2730 <__cxa_atexit@plt+0xa66d0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + cmneq pc, r0, lsl #17 │ │ │ │ + cmneq pc, ip, ror r8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3928 <__cxa_atexit@plt+0xa78c8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b3930 <__cxa_atexit@plt+0xa78d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b2718 <__cxa_atexit@plt+0xa66b8> │ │ │ │ - ldr r3, [pc, #52] @ b2734 <__cxa_atexit@plt+0xa66d4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [pc, #32] @ b3934 <__cxa_atexit@plt+0xa78d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq pc, r0, lsr r8 @ │ │ │ │ + cmneq pc, ip, lsr #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3978 <__cxa_atexit@plt+0xa7918> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b3980 <__cxa_atexit@plt+0xa7920> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b3984 <__cxa_atexit@plt+0xa7924> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, ror #15 │ │ │ │ + ldrsbeq r7, [pc, #-124] @ b3910 <__cxa_atexit@plt+0xa78b0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b39c8 <__cxa_atexit@plt+0xa7968> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b39d0 <__cxa_atexit@plt+0xa7970> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b39d4 <__cxa_atexit@plt+0xa7974> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ - cmneq pc, r8, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b2760 <__cxa_atexit@plt+0xa6700> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r0, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0x017f7790 │ │ │ │ + cmneq pc, ip, lsl #15 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b27cc <__cxa_atexit@plt+0xa676c> │ │ │ │ - ldr r2, [pc, #84] @ b27d8 <__cxa_atexit@plt+0xa6778> │ │ │ │ + bhi b3a58 <__cxa_atexit@plt+0xa79f8> │ │ │ │ + ldr lr, [pc, #108] @ b3a64 <__cxa_atexit@plt+0xa7a04> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b27dc <__cxa_atexit@plt+0xa677c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b27c4 <__cxa_atexit@plt+0xa6764> │ │ │ │ - ldr r3, [pc, #52] @ b27e0 <__cxa_atexit@plt+0xa6780> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r2, [pc, #88] @ b3a68 <__cxa_atexit@plt+0xa7a08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b3a4c <__cxa_atexit@plt+0xa79ec> │ │ │ │ + mov r7, r2 │ │ │ │ + b b3a74 <__cxa_atexit@plt+0xa7a14> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, ip, lsr #19 │ │ │ │ - ldrheq r8, [pc, #-156] @ b274c <__cxa_atexit@plt+0xa66ec> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, ip, lsr #14 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b280c <__cxa_atexit@plt+0xa67ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r4, ror r9 @ │ │ │ │ - @ instruction: 0x016e7d90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b3aec <__cxa_atexit@plt+0xa7a8c> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b3af8 <__cxa_atexit@plt+0xa7a98> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b3b04 <__cxa_atexit@plt+0xa7aa4> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b3b10 <__cxa_atexit@plt+0xa7ab0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3b1c <__cxa_atexit@plt+0xa7abc> │ │ │ │ + ldr lr, [pc, #112] @ b3b2c <__cxa_atexit@plt+0xa7acc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #104] @ b3b30 <__cxa_atexit@plt+0xa7ad0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017f7698 │ │ │ │ + cmneq pc, ip, ror r6 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b286c <__cxa_atexit@plt+0xa680c> │ │ │ │ - ldr r1, [pc, #68] @ b2874 <__cxa_atexit@plt+0xa6814> │ │ │ │ - ldr r2, [pc, #68] @ b2878 <__cxa_atexit@plt+0xa6818> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b285c <__cxa_atexit@plt+0xa67fc> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - mov r7, r2 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi b3b74 <__cxa_atexit@plt+0xa7b14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b3b7c <__cxa_atexit@plt+0xa7b1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b3b80 <__cxa_atexit@plt+0xa7b20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, r4, lsl #18 │ │ │ │ - cmneq lr, r4, lsr #26 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ + cmneq pc, r4, ror #11 │ │ │ │ + cmneq pc, r0, ror #11 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b3c00 <__cxa_atexit@plt+0xa7ba0> │ │ │ │ + ldr lr, [pc, #100] @ b3c0c <__cxa_atexit@plt+0xa7bac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r9, [r7, #18] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #22] │ │ │ │ + ldr r7, [r7, #26] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r0, [r3, #-12] │ │ │ │ + sub lr, r3, #24 │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r8, #3 │ │ │ │ + beq b3bf4 <__cxa_atexit@plt+0xa7b94> │ │ │ │ + mov r7, r8 │ │ │ │ + b b3c18 <__cxa_atexit@plt+0xa7bb8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b3c68 <__cxa_atexit@plt+0xa7c08> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b3cd0 <__cxa_atexit@plt+0xa7c70> │ │ │ │ + ldr r2, [pc, #184] @ b3cf8 <__cxa_atexit@plt+0xa7c98> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #180] @ b3cfc <__cxa_atexit@plt+0xa7c9c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #24]! │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc b3ce0 <__cxa_atexit@plt+0xa7c80> │ │ │ │ + ldr r2, [pc, #116] @ b3cf0 <__cxa_atexit@plt+0xa7c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #24]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r3, lr} │ │ │ │ + ldr r9, [pc, #84] @ b3cf4 <__cxa_atexit@plt+0xa7c94> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq pc, r4, lsr #9 │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + ldrsheq r7, [pc, #-76] @ b3cb8 <__cxa_atexit@plt+0xa7c58> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b28cc <__cxa_atexit@plt+0xa686c> │ │ │ │ - ldr r8, [pc, #36] @ b28d4 <__cxa_atexit@plt+0xa6874> │ │ │ │ + bhi b3d30 <__cxa_atexit@plt+0xa7cd0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ b28d8 <__cxa_atexit@plt+0xa6878> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [pc, #24] @ b3d38 <__cxa_atexit@plt+0xa7cd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq lr, [r8, #-172] @ 0xffffff54 │ │ │ │ - cmneq pc, r0, lsl #17 │ │ │ │ - @ instruction: 0x016e7c98 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b2924 <__cxa_atexit@plt+0xa68c4> │ │ │ │ - ldr r3, [pc, #48] @ b2934 <__cxa_atexit@plt+0xa68d4> │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + cmneq pc, ip, lsl r4 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b3df0 <__cxa_atexit@plt+0xa7d90> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3df8 <__cxa_atexit@plt+0xa7d98> │ │ │ │ + ldr r0, [pc, #164] @ b3e14 <__cxa_atexit@plt+0xa7db4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b3e18 <__cxa_atexit@plt+0xa7db8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b3e1c <__cxa_atexit@plt+0xa7dbc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [sl, #4]! │ │ │ │ - str r2, [sl, #8] │ │ │ │ - ldr r3, [pc, #28] @ b2938 <__cxa_atexit@plt+0xa68d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b3e20 <__cxa_atexit@plt+0xa7dc0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b3e24 <__cxa_atexit@plt+0xa7dc4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b b3e00 <__cxa_atexit@plt+0xa7da0> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b3e10 <__cxa_atexit@plt+0xa7db0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq pc, r0, lsr ip @ │ │ │ │ - cmneq lr, r8, lsr ip │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b29a0 <__cxa_atexit@plt+0xa6940> │ │ │ │ + cmneq lr, r8, lsr #1 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b29ac <__cxa_atexit@plt+0xa694c> │ │ │ │ - ldr r2, [pc, #76] @ b29bc <__cxa_atexit@plt+0xa695c> │ │ │ │ - ldr r1, [pc, #76] @ b29c0 <__cxa_atexit@plt+0xa6960> │ │ │ │ + bcc b3eb8 <__cxa_atexit@plt+0xa7e58> │ │ │ │ + ldr r2, [pc, #120] @ b3ec4 <__cxa_atexit@plt+0xa7e64> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r8, [r5, #20]! │ │ │ │ + ldr r0, [pc, #112] @ b3ec8 <__cxa_atexit@plt+0xa7e68> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + ldmib r5, {r2, sl} │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #12] │ │ │ │ + ldr ip, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r1, lr} │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r3, [r5, #8] │ │ │ │ + ldr r9, [pc, #72] @ b3ecc <__cxa_atexit@plt+0xa7e6c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r9, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r3, #-20] @ 0xffffffec │ │ │ │ + str ip, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str lr, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + str fp, [r5, #4] │ │ │ │ + sub r3, r6, #38 @ 0x26 │ │ │ │ + str r3, [r5, #12] │ │ │ │ + ldr fp, [sp] │ │ │ │ + b b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + cmneq pc, r4, lsl #11 │ │ │ │ + @ instruction: 0xfffffd08 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b3f84 <__cxa_atexit@plt+0xa7f24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b3f8c <__cxa_atexit@plt+0xa7f2c> │ │ │ │ + ldr r0, [pc, #164] @ b3fa8 <__cxa_atexit@plt+0xa7f48> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b3fac <__cxa_atexit@plt+0xa7f4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b3fb0 <__cxa_atexit@plt+0xa7f50> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b3fb4 <__cxa_atexit@plt+0xa7f54> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b3fb8 <__cxa_atexit@plt+0xa7f58> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b b3f94 <__cxa_atexit@plt+0xa7f34> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b3fa4 <__cxa_atexit@plt+0xa7f44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsl pc │ │ │ │ + @ instruction: 0xfffff998 │ │ │ │ + @ instruction: 0xfffffa80 │ │ │ │ + @ instruction: 0xfffffa28 │ │ │ │ + @ instruction: 0xfffff998 │ │ │ │ + @ instruction: 0xfffffecc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b3ffc <__cxa_atexit@plt+0xa7f9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b4004 <__cxa_atexit@plt+0xa7fa4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b4008 <__cxa_atexit@plt+0xa7fa8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ b29c4 <__cxa_atexit@plt+0xa6964> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmneq pc, r4, asr #15 │ │ │ │ - cmpeq r8, r2, ror #19 │ │ │ │ - strheq r7, [lr, #-184]! @ 0xffffff48 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ + cmneq pc, ip, asr r1 @ │ │ │ │ + cmneq pc, r8, asr r1 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2a44 <__cxa_atexit@plt+0xa69e4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2a50 <__cxa_atexit@plt+0xa69f0> │ │ │ │ - ldr lr, [pc, #100] @ b2a60 <__cxa_atexit@plt+0xa6a00> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #88] @ b2a64 <__cxa_atexit@plt+0xa6a04> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - beq b2a38 <__cxa_atexit@plt+0xa69d8> │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + bhi b404c <__cxa_atexit@plt+0xa7fec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b4054 <__cxa_atexit@plt+0xa7ff4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b4058 <__cxa_atexit@plt+0xa7ff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - cmneq lr, r0, lsl #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - strdeq r7, [lr, #-168]! @ 0xffffff58 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + cmneq pc, ip, lsl #2 │ │ │ │ + cmneq pc, r8, lsl #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b2af4 <__cxa_atexit@plt+0xa6a94> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2b00 <__cxa_atexit@plt+0xa6aa0> │ │ │ │ - ldr r2, [pc, #84] @ b2b10 <__cxa_atexit@plt+0xa6ab0> │ │ │ │ - ldr r1, [pc, #84] @ b2b14 <__cxa_atexit@plt+0xa6ab4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b409c <__cxa_atexit@plt+0xa803c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b40a4 <__cxa_atexit@plt+0xa8044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b40a8 <__cxa_atexit@plt+0xa8048> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ b2b18 <__cxa_atexit@plt+0xa6ab8> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + ldrheq r7, [pc, #-12] @ b40a0 <__cxa_atexit@plt+0xa8040> │ │ │ │ + ldrheq r7, [pc, #-8] @ b40a8 <__cxa_atexit@plt+0xa8048> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b40ec <__cxa_atexit@plt+0xa808c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b40f4 <__cxa_atexit@plt+0xa8094> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b40f8 <__cxa_atexit@plt+0xa8098> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - cmneq pc, r8, ror r6 @ │ │ │ │ - cmpeq r8, r4, lsr #17 │ │ │ │ - smceq 59300 @ 0xe7a4 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + cmneq pc, ip, rrx │ │ │ │ + cmneq pc, r8, rrx │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b2ba8 <__cxa_atexit@plt+0xa6b48> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b2bb0 <__cxa_atexit@plt+0xa6b50> │ │ │ │ - ldr lr, [pc, #112] @ b2bc4 <__cxa_atexit@plt+0xa6b64> │ │ │ │ - ldr r0, [pc, #112] @ b2bc8 <__cxa_atexit@plt+0xa6b68> │ │ │ │ + bhi b417c <__cxa_atexit@plt+0xa811c> │ │ │ │ + ldr lr, [pc, #108] @ b4188 <__cxa_atexit@plt+0xa8128> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ b2bcc <__cxa_atexit@plt+0xa6b6c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #76] @ b2bd0 <__cxa_atexit@plt+0xa6b70> │ │ │ │ - add r0, r0, #1 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ b418c <__cxa_atexit@plt+0xa812c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b4170 <__cxa_atexit@plt+0xa8110> │ │ │ │ + mov r7, r2 │ │ │ │ + b b4198 <__cxa_atexit@plt+0xa8138> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, r8 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b4210 <__cxa_atexit@plt+0xa81b0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b421c <__cxa_atexit@plt+0xa81bc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b4228 <__cxa_atexit@plt+0xa81c8> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b4234 <__cxa_atexit@plt+0xa81d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b4240 <__cxa_atexit@plt+0xa81e0> │ │ │ │ + ldr lr, [pc, #112] @ b4250 <__cxa_atexit@plt+0xa81f0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #104] @ b4254 <__cxa_atexit@plt+0xa81f4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ mov r6, r3 │ │ │ │ - b b2bb8 <__cxa_atexit@plt+0xa6b58> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r4, ror pc @ │ │ │ │ + cmneq pc, r8, asr pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b428c <__cxa_atexit@plt+0xa822c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b4294 <__cxa_atexit@plt+0xa8234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff38 │ │ │ │ - cmneq pc, r0, ror #11 │ │ │ │ - cmneq pc, ip, asr r7 @ │ │ │ │ - ldrsbeq r8, [pc, #-88] @ b2b80 <__cxa_atexit@plt+0xa6b20> │ │ │ │ - strheq r7, [lr, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ + cmneq pc, r0, asr #29 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b2c68 <__cxa_atexit@plt+0xa6c08> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b2c70 <__cxa_atexit@plt+0xa6c10> │ │ │ │ - ldr lr, [pc, #120] @ b2c84 <__cxa_atexit@plt+0xa6c24> │ │ │ │ - ldr r0, [pc, #120] @ b2c88 <__cxa_atexit@plt+0xa6c28> │ │ │ │ + bhi b4320 <__cxa_atexit@plt+0xa82c0> │ │ │ │ + ldr lr, [pc, #112] @ b432c <__cxa_atexit@plt+0xa82cc> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #88] @ b2c8c <__cxa_atexit@plt+0xa6c2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #84] @ b2c90 <__cxa_atexit@plt+0xa6c30> │ │ │ │ - ldr lr, [pc, #84] @ b2c94 <__cxa_atexit@plt+0xa6c34> │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr lr, [r7, #30] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str sl, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4314 <__cxa_atexit@plt+0xa82b4> │ │ │ │ + mov r7, r8 │ │ │ │ + b b4338 <__cxa_atexit@plt+0xa82d8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b438c <__cxa_atexit@plt+0xa832c> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b43f4 <__cxa_atexit@plt+0xa8394> │ │ │ │ + ldr r2, [pc, #188] @ b441c <__cxa_atexit@plt+0xa83bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #176] @ b4420 <__cxa_atexit@plt+0xa83c0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #28]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b b2c78 <__cxa_atexit@plt+0xa6c18> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc b4404 <__cxa_atexit@plt+0xa83a4> │ │ │ │ + ldr r2, [pc, #116] @ b4414 <__cxa_atexit@plt+0xa83b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #28]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r3, lr} │ │ │ │ + ldr r9, [pc, #84] @ b4418 <__cxa_atexit@plt+0xa83b8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq pc, r0, lsl #27 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + ldrsbeq r6, [pc, #-212] @ b4354 <__cxa_atexit@plt+0xa82f4> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4454 <__cxa_atexit@plt+0xa83f4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b445c <__cxa_atexit@plt+0xa83fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - cmneq pc, r8, lsr #10 │ │ │ │ - cmneq pc, r4, lsr #13 │ │ │ │ - cmpeq r8, r1, asr r7 │ │ │ │ - cmneq pc, r8, lsl r5 @ │ │ │ │ - strdeq r7, [lr, #-136]! @ 0xffffff78 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2d28 <__cxa_atexit@plt+0xa6cc8> │ │ │ │ + ldrsheq r6, [pc, #-200] @ b439c <__cxa_atexit@plt+0xa833c> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b4514 <__cxa_atexit@plt+0xa84b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b2d30 <__cxa_atexit@plt+0xa6cd0> │ │ │ │ - ldr lr, [pc, #116] @ b2d44 <__cxa_atexit@plt+0xa6ce4> │ │ │ │ - ldr r0, [pc, #116] @ b2d48 <__cxa_atexit@plt+0xa6ce8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - ldr r8, [r7, #24] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ b2d4c <__cxa_atexit@plt+0xa6cec> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #76] @ b2d50 <__cxa_atexit@plt+0xa6cf0> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ - mov r6, r3 │ │ │ │ - b b2d38 <__cxa_atexit@plt+0xa6cd8> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bcc b451c <__cxa_atexit@plt+0xa84bc> │ │ │ │ + ldr r0, [pc, #164] @ b4538 <__cxa_atexit@plt+0xa84d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b453c <__cxa_atexit@plt+0xa84dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b4540 <__cxa_atexit@plt+0xa84e0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b4544 <__cxa_atexit@plt+0xa84e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b4548 <__cxa_atexit@plt+0xa84e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b b4524 <__cxa_atexit@plt+0xa84c4> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b4534 <__cxa_atexit@plt+0xa84d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - cmneq pc, r4, ror #8 │ │ │ │ - ldrsbeq r8, [pc, #-92] @ b2cf8 <__cxa_atexit@plt+0xa6c98> │ │ │ │ - cmneq pc, r8, asr r4 @ │ │ │ │ - cmneq lr, r8, lsr r8 │ │ │ │ + cmneq lr, ip, lsl #19 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, fp │ │ │ │ + mov fp, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b45c8 <__cxa_atexit@plt+0xa8568> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + add lr, r5, #8 │ │ │ │ + ldm lr, {r1, r2, r3, ip, lr} │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ + ldr r7, [r5, #32] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr sl, [pc, #72] @ b45dc <__cxa_atexit@plt+0xa857c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r8, #40]! @ 0x28 │ │ │ │ + ldr r7, [pc, #64] @ b45e0 <__cxa_atexit@plt+0xa8580> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r8, #-32] @ 0xffffffe0 │ │ │ │ + sub lr, r8, #28 │ │ │ │ + stm lr, {r0, r1, r9} │ │ │ │ + str fp, [r8, #8] │ │ │ │ + stmdb r8, {r2, r3, fp, ip} │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe94 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b4698 <__cxa_atexit@plt+0xa8638> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b46a0 <__cxa_atexit@plt+0xa8640> │ │ │ │ + ldr r0, [pc, #164] @ b46bc <__cxa_atexit@plt+0xa865c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b46c0 <__cxa_atexit@plt+0xa8660> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b46c4 <__cxa_atexit@plt+0xa8664> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b46c8 <__cxa_atexit@plt+0xa8668> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b46cc <__cxa_atexit@plt+0xa866c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b b46a8 <__cxa_atexit@plt+0xa8648> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b46b8 <__cxa_atexit@plt+0xa8658> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsl #16 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffa90 │ │ │ │ + @ instruction: 0xfffffa38 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b2dd8 <__cxa_atexit@plt+0xa6d78> │ │ │ │ - ldr lr, [pc, #104] @ b2de8 <__cxa_atexit@plt+0xa6d88> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r9, [r7, #15] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ b2dec <__cxa_atexit@plt+0xa6d8c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #76] @ b2df0 <__cxa_atexit@plt+0xa6d90> │ │ │ │ - ldr ip, [pc, #76] @ b2df4 <__cxa_atexit@plt+0xa6d94> │ │ │ │ - add r0, r0, #1 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - stm r1, {r2, r9, ip} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - mov r8, lr │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4720 <__cxa_atexit@plt+0xa86c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b4728 <__cxa_atexit@plt+0xa86c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 51589c <__cxa_atexit@plt+0x50983c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, lsr #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b47a0 <__cxa_atexit@plt+0xa8740> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b47a8 <__cxa_atexit@plt+0xa8748> │ │ │ │ + ldr ip, [pc, #100] @ b47c4 <__cxa_atexit@plt+0xa8764> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #96] @ b47c8 <__cxa_atexit@plt+0xa8768> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [r5] │ │ │ │ + sub lr, r6, #23 │ │ │ │ + str r0, [r3, #20]! │ │ │ │ + str ip, [r5, #-8] │ │ │ │ + stmda r5, {r3, lr} │ │ │ │ + str sl, [r3, #8] │ │ │ │ + ldr r5, [pc, #68] @ b47cc <__cxa_atexit@plt+0xa876c> │ │ │ │ + add r5, pc, r5 │ │ │ │ + str r5, [r3, #-16] │ │ │ │ + str r9, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b47b0 <__cxa_atexit@plt+0xa8750> │ │ │ │ + mov r7, #28 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b47c0 <__cxa_atexit@plt+0xa8760> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmneq pc, ip, lsr r5 @ │ │ │ │ - ldrsheq lr, [r8, #-92] @ 0xffffffa4 │ │ │ │ - ldrheq r8, [pc, #-48] @ b2dcc <__cxa_atexit@plt+0xa6d6c> │ │ │ │ - @ instruction: 0x016e7798 │ │ │ │ + cmneq lr, r8, lsl #14 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b2ebc <__cxa_atexit@plt+0xa6e5c> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b47ec <__cxa_atexit@plt+0xa878c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5] │ │ │ │ + mov r8, r7 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + cmneq pc, r4, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b48d0 <__cxa_atexit@plt+0xa8870> │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + str r2, [r5, #-4] │ │ │ │ + sub ip, r5, #36 @ 0x24 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi b48e0 <__cxa_atexit@plt+0xa8880> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b2ec4 <__cxa_atexit@plt+0xa6e64> │ │ │ │ - ldr r1, [pc, #196] @ b2ef4 <__cxa_atexit@plt+0xa6e94> │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #184] @ b2ef8 <__cxa_atexit@plt+0xa6e98> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr lr, [pc, #172] @ b2efc <__cxa_atexit@plt+0xa6e9c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #52 @ 0x34 │ │ │ │ - cmp r0, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc b2ee0 <__cxa_atexit@plt+0xa6e80> │ │ │ │ - ldr r9, [pc, #140] @ b2f00 <__cxa_atexit@plt+0xa6ea0> │ │ │ │ - add ip, r7, #3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldm ip, {r1, r2, sl, ip} │ │ │ │ - str r9, [r6, #16]! │ │ │ │ - ldr r0, [pc, #124] @ b2f04 <__cxa_atexit@plt+0xa6ea4> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #1 │ │ │ │ - ldr r0, [pc, #116] @ b2f08 <__cxa_atexit@plt+0xa6ea8> │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #16 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc b48e8 <__cxa_atexit@plt+0xa8888> │ │ │ │ + ldr r1, [pc, #216] @ b4918 <__cxa_atexit@plt+0xa88b8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #212] @ b491c <__cxa_atexit@plt+0xa88bc> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r9, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r9, r3, #6 │ │ │ │ + ldr r2, [pc, #208] @ b4920 <__cxa_atexit@plt+0xa88c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #204] @ b4924 <__cxa_atexit@plt+0xa88c4> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add lr, sl, #1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r9, [r3, #56] @ 0x38 │ │ │ │ + str lr, [r3, #60] @ 0x3c │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + str lr, [r3, #44] @ 0x2c │ │ │ │ + str r9, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r9, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + mov sl, r3 │ │ │ │ + str r0, [sl, #48]! @ 0x30 │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #32]! │ │ │ │ + mov r1, r3 │ │ │ │ + ldr r2, [pc, #140] @ b4928 <__cxa_atexit@plt+0xa88c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r1, #16]! │ │ │ │ + ldr r2, [pc, #132] @ b492c <__cxa_atexit@plt+0xa88cc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + sub r0, r5, #16 │ │ │ │ + stm r0, {r8, r9, lr} │ │ │ │ + mov r5, ip │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ - mov r8, r0 │ │ │ │ - stm r1, {r2, sl, ip, lr} │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r2, r6 │ │ │ │ - b b2ecc <__cxa_atexit@plt+0xa6e6c> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b b48f0 <__cxa_atexit@plt+0xa8890> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ b4910 <__cxa_atexit@plt+0xa88b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #20] @ b4914 <__cxa_atexit@plt+0xa88b4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add sl, r5, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsl #6 │ │ │ │ - cmneq pc, ip, lsl r3 @ │ │ │ │ - cmneq pc, ip, lsl #6 │ │ │ │ - @ instruction: 0xfffffe28 │ │ │ │ - cmneq pc, r0, asr r4 @ │ │ │ │ - cmpeq r8, ip, lsl #10 │ │ │ │ - cmneq lr, r0, lsl #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + strheq r3, [lr, #-88]! @ 0xffffffa8 │ │ │ │ + cmneq pc, r8, lsl #23 │ │ │ │ + @ instruction: 0xfffff05c │ │ │ │ + @ instruction: 0xfffff144 │ │ │ │ + @ instruction: 0xfffff0ec │ │ │ │ + cmneq pc, r0, lsr ip @ │ │ │ │ + @ instruction: 0xfffff050 │ │ │ │ + @ instruction: 0xfffff584 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4964 <__cxa_atexit@plt+0xa8904> │ │ │ │ + ldr r2, [pc, #36] @ b4974 <__cxa_atexit@plt+0xa8914> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r2, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 4855b8 <__cxa_atexit@plt+0x479558> │ │ │ │ + ldr r7, [pc, #12] @ b4978 <__cxa_atexit@plt+0xa8918> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + cmneq lr, r8, asr r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b2f74 <__cxa_atexit@plt+0xa6f14> │ │ │ │ - ldr r2, [pc, #76] @ b2f84 <__cxa_atexit@plt+0xa6f24> │ │ │ │ - ldr r1, [pc, #76] @ b2f88 <__cxa_atexit@plt+0xa6f28> │ │ │ │ + bcc b49bc <__cxa_atexit@plt+0xa895c> │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + ldr r2, [pc, #36] @ b49c8 <__cxa_atexit@plt+0xa8968> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ b2f8c <__cxa_atexit@plt+0xa6f2c> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - cmneq pc, r4, lsr #4 │ │ │ │ - cmneq pc, r8, lsl #4 │ │ │ │ - @ instruction: 0xfffff630 │ │ │ │ - andeq r0, r0, r5, lsr #32 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r5, r0 │ │ │ │ + andeq r0, r0, r5, lsl r0 │ │ │ │ + sub r9, r5, #8 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b4a20 <__cxa_atexit@plt+0xa89c0> │ │ │ │ + mov r0, r4 │ │ │ │ + mov r1, r7 │ │ │ │ + bl 16113b4 <__cxa_atexit@plt+0x1605354> │ │ │ │ + cmp r0, #0 │ │ │ │ + beq b4a18 <__cxa_atexit@plt+0xa89b8> │ │ │ │ + ldr r3, [pc, #44] @ b4a28 <__cxa_atexit@plt+0xa89c8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + ldr r5, [pc, #32] @ b4a2c <__cxa_atexit@plt+0xa89cc> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r9 │ │ │ │ + b 51dbf8 <__cxa_atexit@plt+0x511b98> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, lsr r7 @ │ │ │ │ + cmneq pc, r0, lsl #21 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r1, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + sub r0, r5, #12 │ │ │ │ + cmp fp, r0 │ │ │ │ + bhi b4b24 <__cxa_atexit@plt+0xa8ac4> │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r2, [pc, #264] @ b4b68 <__cxa_atexit@plt+0xa8b08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + sub lr, r5, #44 @ 0x2c │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b4b34 <__cxa_atexit@plt+0xa8ad4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #64 @ 0x40 │ │ │ │ + cmp r1, ip │ │ │ │ + bcc b4b3c <__cxa_atexit@plt+0xa8adc> │ │ │ │ + ldr r1, [pc, #228] @ b4b74 <__cxa_atexit@plt+0xa8b14> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #224] @ b4b78 <__cxa_atexit@plt+0xa8b18> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr sl, [pc, #220] @ b4b7c <__cxa_atexit@plt+0xa8b1c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + add r3, sl, #1 │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + str r9, [r6, #56] @ 0x38 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r3, [r6, #44] @ 0x2c │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov sl, r6 │ │ │ │ + str r0, [sl, #48]! @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b304c <__cxa_atexit@plt+0xa6fec> │ │ │ │ - ldr r7, [pc, #168] @ b306c <__cxa_atexit@plt+0xa700c> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r0, [pc, #164] @ b3070 <__cxa_atexit@plt+0xa7010> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr ip, [pc, #160] @ b3074 <__cxa_atexit@plt+0xa7014> │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [pc, #164] @ b4b80 <__cxa_atexit@plt+0xa8b20> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldm r5, {r1, lr} │ │ │ │ - str r0, [r7, #12]! │ │ │ │ - mov r0, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str ip, [r0, #24]! │ │ │ │ - str r1, [r3, #32] │ │ │ │ - ldr r1, [pc, #116] @ b3078 <__cxa_atexit@plt+0xa7018> │ │ │ │ - str r7, [r3, #48] @ 0x30 │ │ │ │ - sub r7, r6, #23 │ │ │ │ + str r0, [r2, #32]! │ │ │ │ + mov r0, r6 │ │ │ │ + ldr r1, [pc, #152] @ b4b84 <__cxa_atexit@plt+0xa8b24> │ │ │ │ add r1, pc, r1 │ │ │ │ - cmp r8, #10 │ │ │ │ - str r1, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - ble b3040 <__cxa_atexit@plt+0xa6fe0> │ │ │ │ - ldr r3, [pc, #80] @ b307c <__cxa_atexit@plt+0xa701c> │ │ │ │ + str r1, [r0, #16]! │ │ │ │ + ldr r1, [pc, #144] @ b4b88 <__cxa_atexit@plt+0xa8b28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ + str r6, [r5, #-40] @ 0xffffffd8 │ │ │ │ + sub r1, r5, #36 @ 0x24 │ │ │ │ + stm r1, {r0, r2, sl} │ │ │ │ + str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r5, #-20] @ 0xffffffec │ │ │ │ + str r3, [r5, #-16] │ │ │ │ + mov r5, lr │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r9 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, r3 │ │ │ │ + mov r9, r1 │ │ │ │ + bx r0 │ │ │ │ + mov ip, r6 │ │ │ │ + b b4b44 <__cxa_atexit@plt+0xa8ae4> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #32] @ b4b6c <__cxa_atexit@plt+0xa8b0c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r6, [pc, #28] @ b4b70 <__cxa_atexit@plt+0xa8b10> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + add sl, r6, #1 │ │ │ │ + ldr r1, [r4, #-8] │ │ │ │ + mov r5, r0 │ │ │ │ + mov r6, ip │ │ │ │ + bx r1 │ │ │ │ + cmneq pc, r0, ror #13 │ │ │ │ + cmneq lr, r4, ror #6 │ │ │ │ + cmneq pc, r4, lsr r9 @ │ │ │ │ + @ instruction: 0xffffee0c │ │ │ │ + @ instruction: 0xffffeef4 │ │ │ │ + cmneq pc, r8, ror #19 │ │ │ │ + @ instruction: 0xffffee60 │ │ │ │ + @ instruction: 0xffffee00 │ │ │ │ + @ instruction: 0xfffff334 │ │ │ │ + cmneq lr, r0, lsr r3 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b4bcc <__cxa_atexit@plt+0xa8b6c> │ │ │ │ + ldr r1, [pc, #44] @ b4bdc <__cxa_atexit@plt+0xa8b7c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #40] @ b4be0 <__cxa_atexit@plt+0xa8b80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r5, {r1, r8} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, r2 │ │ │ │ + b 4855b8 <__cxa_atexit@plt+0x479558> │ │ │ │ + ldr r7, [pc, #16] @ b4be4 <__cxa_atexit@plt+0xa8b84> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + cmneq lr, r0, lsl r3 │ │ │ │ + cmneq lr, r4, lsl #6 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b4c28 <__cxa_atexit@plt+0xa8bc8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - str r7, [r2, #64] @ 0x40 │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r2, [pc, #36] @ b4c34 <__cxa_atexit@plt+0xa8bd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4c84 <__cxa_atexit@plt+0xa8c24> │ │ │ │ + ldr r3, [pc, #60] @ b4c94 <__cxa_atexit@plt+0xa8c34> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r2, #60] @ 0x3c │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4c74 <__cxa_atexit@plt+0xa8c14> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b3080 <__cxa_atexit@plt+0xa7020> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #12] @ b4c98 <__cxa_atexit@plt+0xa8c38> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff6f0 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff82c │ │ │ │ - @ instruction: 0xfffffd54 │ │ │ │ - @ instruction: 0xfffffee0 │ │ │ │ - cmneq lr, r8, asr r5 │ │ │ │ - cmneq lr, r4, lsr #10 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + ldrdeq r3, [lr, #-36]! @ 0xffffffdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b30f4 <__cxa_atexit@plt+0xa7094> │ │ │ │ - ldr r7, [pc, #92] @ b3108 <__cxa_atexit@plt+0xa70a8> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4cfc <__cxa_atexit@plt+0xa8c9c> │ │ │ │ + ldr r3, [pc, #52] @ b4d0c <__cxa_atexit@plt+0xa8cac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r3, {r7, r9} │ │ │ │ - beq b30dc <__cxa_atexit@plt+0xa707c> │ │ │ │ - ldr r7, [pc, #76] @ b310c <__cxa_atexit@plt+0xa70ac> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - beq b30e8 <__cxa_atexit@plt+0xa7088> │ │ │ │ - mov r7, r9 │ │ │ │ - b b315c <__cxa_atexit@plt+0xa70fc> │ │ │ │ + beq b4cec <__cxa_atexit@plt+0xa8c8c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b3110 <__cxa_atexit@plt+0xa70b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r7, [pc, #12] @ b4d10 <__cxa_atexit@plt+0xa8cb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmneq lr, r0, asr #9 │ │ │ │ - @ instruction: 0x016e7498 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b314c <__cxa_atexit@plt+0xa70ec> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, r0, ror #4 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4d74 <__cxa_atexit@plt+0xa8d14> │ │ │ │ + ldr r3, [pc, #60] @ b4d84 <__cxa_atexit@plt+0xa8d24> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq b3144 <__cxa_atexit@plt+0xa70e4> │ │ │ │ - b b315c <__cxa_atexit@plt+0xa70fc> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4d64 <__cxa_atexit@plt+0xa8d04> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, ip, asr r4 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add ip, r7, #7 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov sl, fp │ │ │ │ - add fp, r6, #64 @ 0x40 │ │ │ │ - ldm ip, {r0, r2, ip} │ │ │ │ - cmp r3, fp │ │ │ │ - stm r5, {r2, ip} │ │ │ │ - bcc b321c <__cxa_atexit@plt+0xa71bc> │ │ │ │ - ldr r9, [pc, #188] @ b3248 <__cxa_atexit@plt+0xa71e8> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r1, [pc, #184] @ b324c <__cxa_atexit@plt+0xa71ec> │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #4]! │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ - mov r0, r3 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r1, [r0, #12]! │ │ │ │ - ldr r7, [pc, #156] @ b3250 <__cxa_atexit@plt+0xa71f0> │ │ │ │ - mov r1, r3 │ │ │ │ - str r2, [r3, #32] │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b4d88 <__cxa_atexit@plt+0xa8d28> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r1, #24]! │ │ │ │ - ldr r2, [pc, #140] @ b3254 <__cxa_atexit@plt+0xa71f4> │ │ │ │ - sub r7, fp, #23 │ │ │ │ - cmp lr, #10 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r3, #40] @ 0x28 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r3, [r3, #52] @ 0x34 │ │ │ │ - ble b320c <__cxa_atexit@plt+0xa71ac> │ │ │ │ - ldr r3, [pc, #104] @ b3258 <__cxa_atexit@plt+0xa71f8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - str r7, [r6, #64] @ 0x40 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r6, #60] @ 0x3c │ │ │ │ - sub r7, fp, #3 │ │ │ │ - mov r6, fp │ │ │ │ - mov fp, sl │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r6, r3, #52 @ 0x34 │ │ │ │ - mov fp, sl │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + cmneq lr, ip, ror #3 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ b325c <__cxa_atexit@plt+0xa71fc> │ │ │ │ - mov r1, #64 @ 0x40 │ │ │ │ - str r1, [r4, #828] @ 0x33c │ │ │ │ - ldr r1, [r4, #-8] │ │ │ │ - str lr, [r5, #-12]! │ │ │ │ - mov r6, fp │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov fp, sl │ │ │ │ - str r8, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - bx r1 │ │ │ │ - @ instruction: 0xfffff528 │ │ │ │ - @ instruction: 0xfffff5cc │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - @ instruction: 0xfffffb90 │ │ │ │ - @ instruction: 0xfffffd20 │ │ │ │ - smceq 59196 @ 0xe73c │ │ │ │ - cmneq lr, r8, asr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b333c <__cxa_atexit@plt+0xa72dc> │ │ │ │ - ldr r7, [pc, #248] @ b3380 <__cxa_atexit@plt+0xa7320> │ │ │ │ - mov r5, r2 │ │ │ │ + bhi b4dec <__cxa_atexit@plt+0xa8d8c> │ │ │ │ + ldr r3, [pc, #52] @ b4dfc <__cxa_atexit@plt+0xa8d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b3330 <__cxa_atexit@plt+0xa72d0> │ │ │ │ - ldr r3, [pc, #224] @ b3384 <__cxa_atexit@plt+0xa7324> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r2, #-8] │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r1, [r2, #-16] │ │ │ │ - str r7, [r2, #-12] │ │ │ │ - bcc b3350 <__cxa_atexit@plt+0xa72f0> │ │ │ │ - ldr r0, [pc, #184] @ b3390 <__cxa_atexit@plt+0xa7330> │ │ │ │ - ldr r8, [pc, #184] @ b3394 <__cxa_atexit@plt+0xa7334> │ │ │ │ - ldr r2, [pc, #184] @ b3398 <__cxa_atexit@plt+0xa7338> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #180] @ b339c <__cxa_atexit@plt+0xa733c> │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r0, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #12]! │ │ │ │ - mov r2, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r2, #24]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - sub r7, r3, #23 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ + beq b4ddc <__cxa_atexit@plt+0xa8d7c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ b338c <__cxa_atexit@plt+0xa732c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #12] @ b4e00 <__cxa_atexit@plt+0xa8da0> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, #44] @ b3388 <__cxa_atexit@plt+0xa7328> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r2, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - @ instruction: 0x017f7e9c │ │ │ │ - cmneq lr, r8, asr #4 │ │ │ │ - cmneq lr, r0, lsl #5 │ │ │ │ - @ instruction: 0xfffff3dc │ │ │ │ - @ instruction: 0xfffffa60 │ │ │ │ - @ instruction: 0xfffff478 │ │ │ │ - @ instruction: 0xfffff51c │ │ │ │ - cmneq lr, ip, lsl #4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #176] @ b3468 <__cxa_atexit@plt+0xa7408> │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - bcc b3440 <__cxa_atexit@plt+0xa73e0> │ │ │ │ - ldr r2, [pc, #132] @ b346c <__cxa_atexit@plt+0xa740c> │ │ │ │ - ldr r8, [pc, #132] @ b3470 <__cxa_atexit@plt+0xa7410> │ │ │ │ - ldr r9, [pc, #132] @ b3474 <__cxa_atexit@plt+0xa7414> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr sl, [pc, #128] @ b3478 <__cxa_atexit@plt+0xa7418> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - mov r2, r3 │ │ │ │ - str r1, [r3, #20] │ │ │ │ - mov r1, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - str sl, [r1, #24]! │ │ │ │ - add lr, r3, #44 @ 0x2c │ │ │ │ - str r9, [r2, #12]! │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - add r3, r3, #52 @ 0x34 │ │ │ │ - sub r7, r6, #23 │ │ │ │ - mov r6, r3 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, #48] @ b347c <__cxa_atexit@plt+0xa741c> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smceq 58136 @ 0xe318 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4e5c <__cxa_atexit@plt+0xa8dfc> │ │ │ │ + ldr r3, [pc, #52] @ b4e6c <__cxa_atexit@plt+0xa8e0c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4e4c <__cxa_atexit@plt+0xa8dec> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b4e70 <__cxa_atexit@plt+0xa8e10> │ │ │ │ add r7, pc, r7 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsl #27 │ │ │ │ - @ instruction: 0xfffff2cc │ │ │ │ - @ instruction: 0xfffff954 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - @ instruction: 0xfffff410 │ │ │ │ - cmneq lr, r8, asr r1 │ │ │ │ - cmneq lr, r0, asr #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, ip, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ b34a8 <__cxa_atexit@plt+0xa7448> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq lr, ip, lsr #2 │ │ │ │ - strdeq r7, [lr, #-12]! │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b3598 <__cxa_atexit@plt+0xa7538> │ │ │ │ - ldr r3, [pc, #260] @ b35d4 <__cxa_atexit@plt+0xa7574> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b4ecc <__cxa_atexit@plt+0xa8e6c> │ │ │ │ + ldr r3, [pc, #52] @ b4edc <__cxa_atexit@plt+0xa8e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq b3588 <__cxa_atexit@plt+0xa7528> │ │ │ │ - ldr r2, [pc, #240] @ b35d8 <__cxa_atexit@plt+0xa7578> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r7, [r8, #15] │ │ │ │ - ldr r2, [pc, #212] @ b35dc <__cxa_atexit@plt+0xa757c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - add r2, r2, #1 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b35a8 <__cxa_atexit@plt+0xa7548> │ │ │ │ - ldr r0, [pc, #188] @ b35e8 <__cxa_atexit@plt+0xa7588> │ │ │ │ - ldr r8, [pc, #188] @ b35ec <__cxa_atexit@plt+0xa758c> │ │ │ │ - ldr r5, [pc, #188] @ b35f0 <__cxa_atexit@plt+0xa7590> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #184] @ b35f4 <__cxa_atexit@plt+0xa7594> │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r0, r6 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #12]! │ │ │ │ - mov r5, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - str sl, [r5, #24]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r5, [r6, #44] @ 0x2c │ │ │ │ - str r9, [r6, #20] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - sub r7, r2, #23 │ │ │ │ - mov r5, r3 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4ebc <__cxa_atexit@plt+0xa8e5c> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ b35e4 <__cxa_atexit@plt+0xa7584> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ b4ee0 <__cxa_atexit@plt+0xa8e80> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, #44] @ b35e0 <__cxa_atexit@plt+0xa7580> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, r0, lsr #1 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4f3c <__cxa_atexit@plt+0xa8edc> │ │ │ │ + ldr r3, [pc, #52] @ b4f4c <__cxa_atexit@plt+0xa8eec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4f2c <__cxa_atexit@plt+0xa8ecc> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b4f50 <__cxa_atexit@plt+0xa8ef0> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r9, [r5, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq pc, r4, asr ip @ │ │ │ │ - cmneq pc, r0, ror #24 │ │ │ │ - strdeq r6, [lr, #-240]! @ 0xffffff10 │ │ │ │ - cmneq lr, r8, lsr r0 │ │ │ │ - @ instruction: 0xfffff188 │ │ │ │ - @ instruction: 0xfffff80c │ │ │ │ - @ instruction: 0xfffff224 │ │ │ │ - @ instruction: 0xfffff2c8 │ │ │ │ - strheq r6, [lr, #-244]! @ 0xffffff0c │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq lr, r4, lsr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #208] @ b36dc <__cxa_atexit@plt+0xa767c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #15] │ │ │ │ - add r2, r3, #1 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [pc, #168] @ b36e0 <__cxa_atexit@plt+0xa7680> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - add r2, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b36b0 <__cxa_atexit@plt+0xa7650> │ │ │ │ - ldr r0, [pc, #144] @ b36e4 <__cxa_atexit@plt+0xa7684> │ │ │ │ - ldr r9, [pc, #144] @ b36e8 <__cxa_atexit@plt+0xa7688> │ │ │ │ - ldr r5, [pc, #144] @ b36ec <__cxa_atexit@plt+0xa768c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr sl, [pc, #140] @ b36f0 <__cxa_atexit@plt+0xa7690> │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - mov r0, r6 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #12]! │ │ │ │ - mov r5, r6 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - str sl, [r5, #24]! │ │ │ │ - str r7, [r6, #40] @ 0x28 │ │ │ │ - str r5, [r6, #44] @ 0x2c │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str lr, [r6, #8] │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r9, [r6, #36] @ 0x24 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - sub r7, r2, #23 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b4fdc <__cxa_atexit@plt+0xa8f7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ b4ff8 <__cxa_atexit@plt+0xa8f98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ b4ffc <__cxa_atexit@plt+0xa8f9c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b4fe8 <__cxa_atexit@plt+0xa8f88> │ │ │ │ + ldr r3, [pc, #72] @ b5000 <__cxa_atexit@plt+0xa8fa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b4fcc <__cxa_atexit@plt+0xa8f6c> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - mov r0, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, #56] @ b36f4 <__cxa_atexit@plt+0xa7694> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, asr fp @ │ │ │ │ - cmneq pc, r4, lsl #22 │ │ │ │ - @ instruction: 0xfffff060 │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - @ instruction: 0xfffff0fc │ │ │ │ - @ instruction: 0xfffff1a0 │ │ │ │ - cmneq lr, r8, ror #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq pc, ip, lsr #3 │ │ │ │ + cmneq pc, r8, lsr #3 │ │ │ │ + @ instruction: 0xfffffe50 │ │ │ │ + smceq 58108 @ 0xe2fc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b3730 <__cxa_atexit@plt+0xa76d0> │ │ │ │ - ldr r3, [pc, #40] @ b3744 <__cxa_atexit@plt+0xa76e4> │ │ │ │ + bhi b5038 <__cxa_atexit@plt+0xa8fd8> │ │ │ │ + ldr r3, [pc, #24] @ b5044 <__cxa_atexit@plt+0xa8fe4> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #32] @ b3748 <__cxa_atexit@plt+0xa76e8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 146f114 <__cxa_atexit@plt+0x14630b4> │ │ │ │ - ldr r7, [pc, #20] @ b374c <__cxa_atexit@plt+0xa76ec> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r8, lsr #28 │ │ │ │ - ldrdeq r6, [lr, #-232]! @ 0xffffff18 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3784 <__cxa_atexit@plt+0xa7724> │ │ │ │ - ldr r2, [pc, #28] @ b3790 <__cxa_atexit@plt+0xa7730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b508c <__cxa_atexit@plt+0xa902c> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + bl b3ac │ │ │ │ + vstr d0, [r8, #8] │ │ │ │ + ldr r7, [pc, #28] @ b5098 <__cxa_atexit@plt+0xa9038> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, lsl sl @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsbeq r6, [pc, #-56] @ b5068 <__cxa_atexit@plt+0xa9008> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b37e4 <__cxa_atexit@plt+0xa7784> │ │ │ │ - ldr r2, [pc, #64] @ b37f8 <__cxa_atexit@plt+0xa7798> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b50ec <__cxa_atexit@plt+0xa908c> │ │ │ │ + ldr r3, [pc, #64] @ b5104 <__cxa_atexit@plt+0xa90a4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ b5108 <__cxa_atexit@plt+0xa90a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #56] @ b37fc <__cxa_atexit@plt+0xa779c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #3 │ │ │ │ - ldr r3, [pc, #48] @ b3800 <__cxa_atexit@plt+0xa77a0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ b3804 <__cxa_atexit@plt+0xa77a4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 13af7f4 <__cxa_atexit@plt+0x13a3794> │ │ │ │ - ldr r7, [pc, #28] @ b3808 <__cxa_atexit@plt+0xa77a8> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #24] @ b510c <__cxa_atexit@plt+0xa90ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, r8, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b5184 <__cxa_atexit@plt+0xa9124> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #104] @ b51a0 <__cxa_atexit@plt+0xa9140> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #100] @ b51a4 <__cxa_atexit@plt+0xa9144> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r7} │ │ │ │ + sub r7, r3, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b5190 <__cxa_atexit@plt+0xa9130> │ │ │ │ + ldr r3, [pc, #72] @ b51a8 <__cxa_atexit@plt+0xa9148> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b5174 <__cxa_atexit@plt+0xa9114> │ │ │ │ + ldr r7, [r8, #11] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b51ac <__cxa_atexit@plt+0xa914c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, r8, asr #21 │ │ │ │ - @ instruction: 0x017f7b90 │ │ │ │ - ldrheq r7, [pc, #-148] @ b3778 <__cxa_atexit@plt+0xa7718> │ │ │ │ - cmneq lr, r4, ror #28 │ │ │ │ + cmneq pc, r4 │ │ │ │ + cmneq pc, r0 │ │ │ │ + @ instruction: 0xfffffd18 │ │ │ │ + ldrdeq r2, [lr, #-216]! @ 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b384c <__cxa_atexit@plt+0xa77ec> │ │ │ │ - ldr r2, [pc, #40] @ b3858 <__cxa_atexit@plt+0xa77f8> │ │ │ │ - ldr r1, [pc, #40] @ b385c <__cxa_atexit@plt+0xa77fc> │ │ │ │ - sub r8, r6, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, ip, asr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b 13b8a08 <__cxa_atexit@plt+0x13ac9a8> │ │ │ │ - ldrdeq r6, [lr, #-216]! @ 0xffffff28 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b38b0 <__cxa_atexit@plt+0xa7850> │ │ │ │ - ldr r3, [pc, #40] @ b38c4 <__cxa_atexit@plt+0xa7864> │ │ │ │ - ldr r2, [pc, #40] @ b38c8 <__cxa_atexit@plt+0xa7868> │ │ │ │ + bhi b51e0 <__cxa_atexit@plt+0xa9180> │ │ │ │ + ldr r3, [pc, #24] @ b51ec <__cxa_atexit@plt+0xa918c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - b 146f114 <__cxa_atexit@plt+0x14630b4> │ │ │ │ - ldr r7, [pc, #20] @ b38cc <__cxa_atexit@plt+0xa786c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r6, [lr, #-212]! @ 0xffffff2c │ │ │ │ - cmneq lr, r8, lsr #27 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3904 <__cxa_atexit@plt+0xa78a4> │ │ │ │ - ldr r2, [pc, #28] @ b3910 <__cxa_atexit@plt+0xa78b0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5234 <__cxa_atexit@plt+0xa91d4> │ │ │ │ + add r7, r7, #3 │ │ │ │ + vldr d0, [r7] │ │ │ │ + bl b3b8 │ │ │ │ + vstr d0, [r8, #8] │ │ │ │ + ldr r7, [pc, #28] @ b5240 <__cxa_atexit@plt+0xa91e0> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r7, [r8, #4] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017f7894 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r0, lsr r2 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3964 <__cxa_atexit@plt+0xa7904> │ │ │ │ - ldr r2, [pc, #64] @ b3978 <__cxa_atexit@plt+0xa7918> │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5294 <__cxa_atexit@plt+0xa9234> │ │ │ │ + ldr r3, [pc, #64] @ b52ac <__cxa_atexit@plt+0xa924c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #60] @ b52b0 <__cxa_atexit@plt+0xa9250> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #56] @ b397c <__cxa_atexit@plt+0xa791c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #48] @ b3980 <__cxa_atexit@plt+0xa7920> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ b3984 <__cxa_atexit@plt+0xa7924> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add sl, r3, #1 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ b3988 <__cxa_atexit@plt+0xa7928> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r2, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, r0, lsl ip @ │ │ │ │ - cmneq pc, r0, lsl sl @ │ │ │ │ - cmneq pc, r4, lsr r8 @ │ │ │ │ - cmneq lr, ip, lsl sp │ │ │ │ - strdeq r6, [lr, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b39d0 <__cxa_atexit@plt+0xa7970> │ │ │ │ - ldr r2, [pc, #40] @ b39dc <__cxa_atexit@plt+0xa797c> │ │ │ │ - ldr r1, [pc, #40] @ b39e0 <__cxa_atexit@plt+0xa7980> │ │ │ │ - sub r8, r6, #2 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r3, {r1, r7} │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #24] @ b52b4 <__cxa_atexit@plt+0xa9254> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, r8, asr #15 │ │ │ │ - @ instruction: 0x016e6c98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - b bcf948 <__cxa_atexit@plt+0xbc38e8> │ │ │ │ - cmneq lr, r8, lsl #25 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, r4, ror #25 │ │ │ │ + cmneq lr, r0, asr #25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b3a38 <__cxa_atexit@plt+0xa79d8> │ │ │ │ - ldr r3, [pc, #40] @ b3a4c <__cxa_atexit@plt+0xa79ec> │ │ │ │ - ldr r2, [pc, #40] @ b3a50 <__cxa_atexit@plt+0xa79f0> │ │ │ │ + bhi b532c <__cxa_atexit@plt+0xa92cc> │ │ │ │ + ldr r7, [pc, #112] @ b5350 <__cxa_atexit@plt+0xa92f0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #108] @ b5354 <__cxa_atexit@plt+0xa92f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r9, [r3, #-8] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b5340 <__cxa_atexit@plt+0xa92e0> │ │ │ │ + ldr r3, [pc, #80] @ b5358 <__cxa_atexit@plt+0xa92f8> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 146f114 <__cxa_atexit@plt+0x14630b4> │ │ │ │ - ldr r7, [pc, #20] @ b3a54 <__cxa_atexit@plt+0xa79f4> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b531c <__cxa_atexit@plt+0xa92bc> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #44] @ b5360 <__cxa_atexit@plt+0xa9300> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b535c <__cxa_atexit@plt+0xa92fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq lr, r4, ror #24 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + cmneq pc, r8, asr lr @ │ │ │ │ + @ instruction: 0xfffffbe0 │ │ │ │ + cmneq lr, ip, lsr #24 │ │ │ │ cmneq lr, ip, asr ip │ │ │ │ + cmneq lr, r8, lsl ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3a8c <__cxa_atexit@plt+0xa7a2c> │ │ │ │ - ldr r2, [pc, #28] @ b3a98 <__cxa_atexit@plt+0xa7a38> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, lsl #14 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3b00 <__cxa_atexit@plt+0xa7aa0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b3b08 <__cxa_atexit@plt+0xa7aa8> │ │ │ │ - ldr r1, [pc, #76] @ b3b1c <__cxa_atexit@plt+0xa7abc> │ │ │ │ - add lr, r7, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm lr, {r1, r8, lr} │ │ │ │ - ldr r7, [r7, #24] │ │ │ │ - ldr r0, [pc, #52] @ b3b20 <__cxa_atexit@plt+0xa7ac0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, r8, lr} │ │ │ │ - sub r8, r6, #15 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - mov r6, r3 │ │ │ │ - b b3b10 <__cxa_atexit@plt+0xa7ab0> │ │ │ │ - mov r5, #20 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, ror #12 │ │ │ │ - cmneq pc, ip, ror #20 │ │ │ │ - cmneq lr, r0, lsr #24 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #28] @ b5394 <__cxa_atexit@plt+0xa9334> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r3, [pc, #20] @ b5398 <__cxa_atexit@plt+0xa9338> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + mov r9, r7 │ │ │ │ + b badac <__cxa_atexit@plt+0xaed4c> │ │ │ │ + cmneq pc, r4, ror #1 │ │ │ │ + ldrsbeq r6, [pc, #-4] @ b539c <__cxa_atexit@plt+0xa933c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b3b68 <__cxa_atexit@plt+0xa7b08> │ │ │ │ - ldr r2, [pc, #40] @ b3b70 <__cxa_atexit@plt+0xa7b10> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b3b74 <__cxa_atexit@plt+0xa7b14> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b53e0 <__cxa_atexit@plt+0xa9380> │ │ │ │ + ldr r3, [pc, #52] @ b53f0 <__cxa_atexit@plt+0xa9390> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b53d0 <__cxa_atexit@plt+0xa9370> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #12] @ b53f4 <__cxa_atexit@plt+0xa9394> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq r6, [lr, #-164]! @ 0xffffff5c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b3ba0 <__cxa_atexit@plt+0xa7b40> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0x016e2b90 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5430 <__cxa_atexit@plt+0xa93d0> │ │ │ │ + ldr r3, [pc, #40] @ b5448 <__cxa_atexit@plt+0xa93e8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b3bb4 <__cxa_atexit@plt+0xa7b54> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r7, [pc, #20] @ b544c <__cxa_atexit@plt+0xa93ec> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, ror #11 │ │ │ │ - cmneq lr, r0, lsr #23 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3c2c <__cxa_atexit@plt+0xa7bcc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b3c34 <__cxa_atexit@plt+0xa7bd4> │ │ │ │ - ldr lr, [pc, #88] @ b3c48 <__cxa_atexit@plt+0xa7be8> │ │ │ │ - ldr r0, [pc, #88] @ b3c4c <__cxa_atexit@plt+0xa7bec> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r9, {r0, r1, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ b3c50 <__cxa_atexit@plt+0xa7bf0> │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b3c3c <__cxa_atexit@plt+0xa7bdc> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + cmneq pc, r8, asr r0 @ │ │ │ │ + cmneq lr, r4, asr sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5488 <__cxa_atexit@plt+0xa9428> │ │ │ │ + ldr r3, [pc, #40] @ b54a0 <__cxa_atexit@plt+0xa9440> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9, sl} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - cmneq pc, r0, asr #10 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [pc, #20] @ b54a4 <__cxa_atexit@plt+0xa9444> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016e6a98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - ldrdeq r6, [lr, #-172]! @ 0xffffff54 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3d18 <__cxa_atexit@plt+0xa7cb8> │ │ │ │ - ldr r0, [pc, #116] @ b3d28 <__cxa_atexit@plt+0xa7cc8> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - ldr r9, [pc, #100] @ b3d2c <__cxa_atexit@plt+0xa7ccc> │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr sl, [pc, #96] @ b3d30 <__cxa_atexit@plt+0xa7cd0> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #68] @ b3d34 <__cxa_atexit@plt+0xa7cd4> │ │ │ │ + cmneq pc, r8, lsl r0 @ │ │ │ │ + cmneq lr, r0, lsl #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b54e0 <__cxa_atexit@plt+0xa9480> │ │ │ │ + ldr r3, [pc, #40] @ b54f8 <__cxa_atexit@plt+0xa9498> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ ldr r0, [r5] │ │ │ │ - add sl, r3, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #20] @ b54fc <__cxa_atexit@plt+0xa949c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq pc, ip, lsr #9 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - cmneq lr, r0, asr #20 │ │ │ │ + cmneq pc, r4, asr pc @ │ │ │ │ + cmneq lr, ip, lsr #25 │ │ │ │ + ldrsheq fp, [r8, #-109] @ 0xffffff93 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b3dd4 <__cxa_atexit@plt+0xa7d74> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b3de0 <__cxa_atexit@plt+0xa7d80> │ │ │ │ - ldr lr, [pc, #132] @ b3df0 <__cxa_atexit@plt+0xa7d90> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ b3df4 <__cxa_atexit@plt+0xa7d94> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r1, r3, r9} │ │ │ │ - ldr r0, [pc, #104] @ b3df8 <__cxa_atexit@plt+0xa7d98> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #88] @ b3dfc <__cxa_atexit@plt+0xa7d9c> │ │ │ │ - ldr r8, [pc, #88] @ b3e00 <__cxa_atexit@plt+0xa7da0> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - add lr, r2, #12 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - ldr r5, [pc, #72] @ b3e04 <__cxa_atexit@plt+0xa7da4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r0, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmpeq r8, sp, lsr #14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq pc, r0, asr #7 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, ip, asr r8 │ │ │ │ - cmneq lr, r4, ror #16 │ │ │ │ - cmneq pc, r4, lsr #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b3e3c <__cxa_atexit@plt+0xa7ddc> │ │ │ │ - ldr r2, [pc, #28] @ b3e48 <__cxa_atexit@plt+0xa7de8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + cmpeq r8, sp, asr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, asr r3 @ │ │ │ │ - cmneq lr, r8, ror #17 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5580 <__cxa_atexit@plt+0xa9520> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ b5588 <__cxa_atexit@plt+0xa9528> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, asr #23 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b3e90 <__cxa_atexit@plt+0xa7e30> │ │ │ │ - ldr r2, [pc, #40] @ b3e98 <__cxa_atexit@plt+0xa7e38> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b3e9c <__cxa_atexit@plt+0xa7e3c> │ │ │ │ + bhi b55c0 <__cxa_atexit@plt+0xa9560> │ │ │ │ + ldr r2, [pc, #28] @ b55c8 <__cxa_atexit@plt+0xa9568> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, ip, asr #15 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b3ec8 <__cxa_atexit@plt+0xa7e68> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b3edc <__cxa_atexit@plt+0xa7e7c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldrheq r7, [pc, #-44] @ b3eb8 <__cxa_atexit@plt+0xa7e58> │ │ │ │ - strheq r6, [lr, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b3f54 <__cxa_atexit@plt+0xa7ef4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b3f5c <__cxa_atexit@plt+0xa7efc> │ │ │ │ - ldr lr, [pc, #88] @ b3f70 <__cxa_atexit@plt+0xa7f10> │ │ │ │ - ldr r0, [pc, #88] @ b3f74 <__cxa_atexit@plt+0xa7f14> │ │ │ │ - add r8, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ b3f78 <__cxa_atexit@plt+0xa7f18> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b3f64 <__cxa_atexit@plt+0xa7f04> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5640 <__cxa_atexit@plt+0xa95e0> │ │ │ │ + ldr r2, [pc, #80] @ b5658 <__cxa_atexit@plt+0xa95f8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ b565c <__cxa_atexit@plt+0xa95fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ b5660 <__cxa_atexit@plt+0xa9600> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - cmneq pc, r8, lsl r2 @ │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, r0, asr fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b56a0 <__cxa_atexit@plt+0xa9640> │ │ │ │ + ldr r2, [pc, #36] @ b56a8 <__cxa_atexit@plt+0xa9648> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - smceq 58992 @ 0xe670 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - ldrdeq r6, [lr, #-124]! @ 0xffffff84 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b56cc <__cxa_atexit@plt+0xa966c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4034 <__cxa_atexit@plt+0xa7fd4> │ │ │ │ - ldr r0, [pc, #104] @ b4044 <__cxa_atexit@plt+0xa7fe4> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr lr, [pc, #100] @ b4048 <__cxa_atexit@plt+0xa7fe8> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - ldr r9, [pc, #92] @ b404c <__cxa_atexit@plt+0xa7fec> │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [pc, #88] @ b4050 <__cxa_atexit@plt+0xa7ff0> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r2, r8, sl} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5730 <__cxa_atexit@plt+0xa96d0> │ │ │ │ + ldr r2, [pc, #48] @ b5738 <__cxa_atexit@plt+0xa96d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq pc, r4, lsl #3 │ │ │ │ - cmneq lr, ip, asr #14 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b40f0 <__cxa_atexit@plt+0xa8090> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b40fc <__cxa_atexit@plt+0xa809c> │ │ │ │ - ldr lr, [pc, #132] @ b410c <__cxa_atexit@plt+0xa80ac> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ b4110 <__cxa_atexit@plt+0xa80b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [pc, #104] @ b4114 <__cxa_atexit@plt+0xa80b4> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r9, [pc, #100] @ b4118 <__cxa_atexit@plt+0xa80b8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r8, [pc, #88] @ b411c <__cxa_atexit@plt+0xa80bc> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ldr r5, [pc, #72] @ b4120 <__cxa_atexit@plt+0xa80c0> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r9, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - cmneq pc, r8, lsr #1 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x016e6590 │ │ │ │ - @ instruction: 0x016e6594 │ │ │ │ - cmneq pc, r8, lsl #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4158 <__cxa_atexit@plt+0xa80f8> │ │ │ │ - ldr r2, [pc, #28] @ b4164 <__cxa_atexit@plt+0xa8104> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + bcc b5788 <__cxa_atexit@plt+0xa9728> │ │ │ │ + ldr r1, [pc, #52] @ b5794 <__cxa_atexit@plt+0xa9734> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, asr #32 │ │ │ │ - cmneq lr, ip, asr #11 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b57e4 <__cxa_atexit@plt+0xa9784> │ │ │ │ + ldr r2, [pc, #60] @ b57fc <__cxa_atexit@plt+0xa979c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b5800 <__cxa_atexit@plt+0xa97a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + strheq r2, [lr, #-144]! @ 0xffffff70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b41ac <__cxa_atexit@plt+0xa814c> │ │ │ │ - ldr r2, [pc, #40] @ b41b4 <__cxa_atexit@plt+0xa8154> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b41b8 <__cxa_atexit@plt+0xa8158> │ │ │ │ + bhi b5838 <__cxa_atexit@plt+0xa97d8> │ │ │ │ + ldr r2, [pc, #28] @ b5840 <__cxa_atexit@plt+0xa97e0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq r6, [lr, #-64]! @ 0xffffffc0 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b41e4 <__cxa_atexit@plt+0xa8184> │ │ │ │ + mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b41f8 <__cxa_atexit@plt+0xa8198> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r0, lsr #31 │ │ │ │ - cmneq lr, r4, lsr #11 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4270 <__cxa_atexit@plt+0xa8210> │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b58b4 <__cxa_atexit@plt+0xa9854> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b4278 <__cxa_atexit@plt+0xa8218> │ │ │ │ - ldr lr, [pc, #88] @ b428c <__cxa_atexit@plt+0xa822c> │ │ │ │ - ldr r0, [pc, #88] @ b4290 <__cxa_atexit@plt+0xa8230> │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc b58c0 <__cxa_atexit@plt+0xa9860> │ │ │ │ + ldr r1, [pc, #68] @ b58d0 <__cxa_atexit@plt+0xa9870> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #64] @ b58d4 <__cxa_atexit@plt+0xa9874> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #64] @ b4294 <__cxa_atexit@plt+0xa8234> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r1, r5} │ │ │ │ sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + mov r5, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r6, r3 │ │ │ │ - b b4280 <__cxa_atexit@plt+0xa8220> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmneq pc, r0, lsl #30 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + cmneq pc, r8, lsr #17 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b590c <__cxa_atexit@plt+0xa98ac> │ │ │ │ + ldr r2, [pc, #28] @ b5914 <__cxa_atexit@plt+0xa98b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr r4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - ldrdeq r6, [lr, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4354 <__cxa_atexit@plt+0xa82f4> │ │ │ │ - ldr r2, [pc, #108] @ b4364 <__cxa_atexit@plt+0xa8304> │ │ │ │ - ldr lr, [pc, #108] @ b4368 <__cxa_atexit@plt+0xa8308> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b598c <__cxa_atexit@plt+0xa992c> │ │ │ │ + ldr r2, [pc, #80] @ b59a4 <__cxa_atexit@plt+0xa9944> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #96] @ b436c <__cxa_atexit@plt+0xa830c> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #84] @ b4370 <__cxa_atexit@plt+0xa8310> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #76] @ b59a8 <__cxa_atexit@plt+0xa9948> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ b59ac <__cxa_atexit@plt+0xa994c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq pc, r0, ror #28 │ │ │ │ - cmneq lr, r0, asr #8 │ │ │ │ + cmneq lr, ip, lsl #16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b4408 <__cxa_atexit@plt+0xa83a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4414 <__cxa_atexit@plt+0xa83b4> │ │ │ │ - ldr sl, [pc, #124] @ b4424 <__cxa_atexit@plt+0xa83c4> │ │ │ │ - ldr r9, [pc, #124] @ b4428 <__cxa_atexit@plt+0xa83c8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ b442c <__cxa_atexit@plt+0xa83cc> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #7 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b59e4 <__cxa_atexit@plt+0xa9984> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b59ec <__cxa_atexit@plt+0xa998c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr ip, [pc, #92] @ b4430 <__cxa_atexit@plt+0xa83d0> │ │ │ │ - ldr r8, [pc, #92] @ b4434 <__cxa_atexit@plt+0xa83d4> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ldr r0, [pc, #72] @ b4438 <__cxa_atexit@plt+0xa83d8> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, ip, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - mov r5, lr │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq pc, ip, ror sp @ │ │ │ │ - strheq r6, [lr, #-36]! @ 0xffffffdc │ │ │ │ - strheq r6, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - cmneq pc, r0, ror sp @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4470 <__cxa_atexit@plt+0xa8410> │ │ │ │ - ldr r2, [pc, #28] @ b447c <__cxa_atexit@plt+0xa841c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, lsr #26 │ │ │ │ - strheq r6, [lr, #-36]! @ 0xffffffdc │ │ │ │ + cmneq pc, r8, ror #14 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b44c4 <__cxa_atexit@plt+0xa8464> │ │ │ │ - ldr r2, [pc, #40] @ b44cc <__cxa_atexit@plt+0xa846c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b44d0 <__cxa_atexit@plt+0xa8470> │ │ │ │ + bhi b5a24 <__cxa_atexit@plt+0xa99c4> │ │ │ │ + ldr r2, [pc, #28] @ b5a2c <__cxa_atexit@plt+0xa99cc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x016e6198 │ │ │ │ + andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b44fc <__cxa_atexit@plt+0xa849c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b4510 <__cxa_atexit@plt+0xa84b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5a8c <__cxa_atexit@plt+0xa9a2c> │ │ │ │ + ldr r2, [pc, #48] @ b5a94 <__cxa_atexit@plt+0xa9a34> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsl #25 │ │ │ │ - cmneq lr, r0, lsr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b4580 <__cxa_atexit@plt+0xa8520> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b458c <__cxa_atexit@plt+0xa852c> │ │ │ │ - ldr lr, [pc, #84] @ b459c <__cxa_atexit@plt+0xa853c> │ │ │ │ - ldr r0, [pc, #84] @ b45a0 <__cxa_atexit@plt+0xa8540> │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ b45a4 <__cxa_atexit@plt+0xa8544> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5af4 <__cxa_atexit@plt+0xa9a94> │ │ │ │ + ldr r1, [pc, #68] @ b5b00 <__cxa_atexit@plt+0xa9aa0> │ │ │ │ add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr lr, [pc, #64] @ b5b04 <__cxa_atexit@plt+0xa9aa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - cmneq pc, r8, ror #23 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, asr #2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - ldrdeq r6, [lr, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b465c <__cxa_atexit@plt+0xa85fc> │ │ │ │ - ldr r2, [pc, #100] @ b466c <__cxa_atexit@plt+0xa860c> │ │ │ │ - ldr lr, [pc, #100] @ b4670 <__cxa_atexit@plt+0xa8610> │ │ │ │ - ldr r9, [pc, #100] @ b4674 <__cxa_atexit@plt+0xa8614> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5b4c <__cxa_atexit@plt+0xa9aec> │ │ │ │ + ldr r2, [pc, #52] @ b5b64 <__cxa_atexit@plt+0xa9b04> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr sl, [pc, #88] @ b4678 <__cxa_atexit@plt+0xa8618> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r3, r9, sl} │ │ │ │ sub r2, r6, #11 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b5b68 <__cxa_atexit@plt+0xa9b08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - cmneq pc, ip, asr fp @ │ │ │ │ - cmneq lr, ip, asr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + cmneq lr, r0, asr r6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b4708 <__cxa_atexit@plt+0xa86a8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4714 <__cxa_atexit@plt+0xa86b4> │ │ │ │ - ldr r9, [pc, #116] @ b4724 <__cxa_atexit@plt+0xa86c4> │ │ │ │ - ldr r0, [pc, #116] @ b4728 <__cxa_atexit@plt+0xa86c8> │ │ │ │ - ldr lr, [pc, #116] @ b472c <__cxa_atexit@plt+0xa86cc> │ │ │ │ - ldr r8, [pc, #116] @ b4730 <__cxa_atexit@plt+0xa86d0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ b4734 <__cxa_atexit@plt+0xa86d4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ + bhi b5ba0 <__cxa_atexit@plt+0xa9b40> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b5ba8 <__cxa_atexit@plt+0xa9b48> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #64] @ b4738 <__cxa_atexit@plt+0xa86d8> │ │ │ │ - add r9, lr, #2 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - ldrdeq r5, [lr, #-248]! @ 0xffffff08 │ │ │ │ - cmneq lr, ip, ror #31 │ │ │ │ - cmneq pc, ip, ror #20 │ │ │ │ - cmneq pc, ip, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4770 <__cxa_atexit@plt+0xa8710> │ │ │ │ - ldr r2, [pc, #28] @ b477c <__cxa_atexit@plt+0xa871c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, lsr #20 │ │ │ │ - cmneq lr, r4, lsr #31 │ │ │ │ + cmneq pc, ip, lsr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b47c4 <__cxa_atexit@plt+0xa8764> │ │ │ │ - ldr r2, [pc, #40] @ b47cc <__cxa_atexit@plt+0xa876c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b47d0 <__cxa_atexit@plt+0xa8770> │ │ │ │ + bhi b5bec <__cxa_atexit@plt+0xa9b8c> │ │ │ │ + ldr r2, [pc, #40] @ b5bf4 <__cxa_atexit@plt+0xa9b94> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, lsr pc │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #12] @ b5c14 <__cxa_atexit@plt+0xa9bb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b47fc <__cxa_atexit@plt+0xa879c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b4810 <__cxa_atexit@plt+0xa87b0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, lsl #19 │ │ │ │ - cmneq lr, r4, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi b487c <__cxa_atexit@plt+0xa881c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4888 <__cxa_atexit@plt+0xa8828> │ │ │ │ - ldr r1, [pc, #80] @ b4898 <__cxa_atexit@plt+0xa8838> │ │ │ │ - ldr lr, [pc, #80] @ b489c <__cxa_atexit@plt+0xa883c> │ │ │ │ - ldr r0, [pc, #80] @ b48a0 <__cxa_atexit@plt+0xa8840> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5c84 <__cxa_atexit@plt+0xa9c24> │ │ │ │ + ldr r2, [pc, #72] @ b5c9c <__cxa_atexit@plt+0xa9c3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ b5ca0 <__cxa_atexit@plt+0xa9c40> │ │ │ │ add r1, pc, r1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r5, r2 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + add lr, r7, #16 │ │ │ │ + stm lr, {r1, r7, r8} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ b5ca4 <__cxa_atexit@plt+0xa9c44> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmneq pc, r0, ror #17 │ │ │ │ + @ instruction: 0xffffff1c │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + cmneq lr, ip, lsl r5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5ce8 <__cxa_atexit@plt+0xa9c88> │ │ │ │ + ldr r2, [pc, #40] @ b5cf0 <__cxa_atexit@plt+0xa9c90> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b5d14 <__cxa_atexit@plt+0xa9cb4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, ip, lsr lr │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5d74 <__cxa_atexit@plt+0xa9d14> │ │ │ │ + ldr r2, [pc, #52] @ b5d8c <__cxa_atexit@plt+0xa9d2c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r8, [r7, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b5d90 <__cxa_atexit@plt+0xa9d30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + cmneq lr, r0, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b491c <__cxa_atexit@plt+0xa88bc> │ │ │ │ - ldr r2, [pc, #40] @ b4924 <__cxa_atexit@plt+0xa88c4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b4928 <__cxa_atexit@plt+0xa88c8> │ │ │ │ + bhi b5dd0 <__cxa_atexit@plt+0xa9d70> │ │ │ │ + ldr r2, [pc, #36] @ b5dd8 <__cxa_atexit@plt+0xa9d78> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - strdeq r5, [lr, #-220]! @ 0xffffff24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ b4954 <__cxa_atexit@plt+0xa88f4> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b5dfc <__cxa_atexit@plt+0xa9d9c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5e64 <__cxa_atexit@plt+0xa9e04> │ │ │ │ + ldr lr, [pc, #52] @ b5e6c <__cxa_atexit@plt+0xa9e0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r7, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, asr #16 │ │ │ │ - @ instruction: 0x016e5e90 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, ip, lsr r0 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r3, [pc, #12] @ b5e90 <__cxa_atexit@plt+0xa9e30> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #4]! │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r4, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b49fc <__cxa_atexit@plt+0xa899c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b4a04 <__cxa_atexit@plt+0xa89a4> │ │ │ │ - ldr r1, [pc, #136] @ b4a18 <__cxa_atexit@plt+0xa89b8> │ │ │ │ - ldr lr, [pc, #136] @ b4a1c <__cxa_atexit@plt+0xa89bc> │ │ │ │ - ldr r8, [pc, #136] @ b4a20 <__cxa_atexit@plt+0xa89c0> │ │ │ │ - ldr r9, [pc, #136] @ b4a24 <__cxa_atexit@plt+0xa89c4> │ │ │ │ - ldr r0, [pc, #136] @ b4a28 <__cxa_atexit@plt+0xa89c8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b5ee0 <__cxa_atexit@plt+0xa9e80> │ │ │ │ + ldr r1, [pc, #52] @ b5eec <__cxa_atexit@plt+0xa9e8c> │ │ │ │ add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #96] @ b4a2c <__cxa_atexit@plt+0xa89cc> │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b4a0c <__cxa_atexit@plt+0xa89ac> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r7, [r3, #12] │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b5f3c <__cxa_atexit@plt+0xa9edc> │ │ │ │ + ldr r2, [pc, #60] @ b5f54 <__cxa_atexit@plt+0xa9ef4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r5!, {r1, r3} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b5f58 <__cxa_atexit@plt+0xa9ef8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0x017f6790 │ │ │ │ - ldrheq r6, [pc, #-116] @ b49c0 <__cxa_atexit@plt+0xa8960> │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + cmneq lr, ip, ror #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b5fa4 <__cxa_atexit@plt+0xa9f44> │ │ │ │ + ldr r2, [pc, #48] @ b5fac <__cxa_atexit@plt+0xa9f4c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r5, [lr, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, r0, lsl #27 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldmib r5, {r7, r9, sl} │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b4af8 <__cxa_atexit@plt+0xa8a98> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b4ae0 <__cxa_atexit@plt+0xa8a80> │ │ │ │ - ldr r7, [pc, #120] @ b4b10 <__cxa_atexit@plt+0xa8ab0> │ │ │ │ - ldr lr, [pc, #120] @ b4b14 <__cxa_atexit@plt+0xa8ab4> │ │ │ │ - ldr r8, [pc, #120] @ b4b18 <__cxa_atexit@plt+0xa8ab8> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b6014 <__cxa_atexit@plt+0xa9fb4> │ │ │ │ + ldr r2, [pc, #60] @ b602c <__cxa_atexit@plt+0xa9fcc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b6030 <__cxa_atexit@plt+0xa9fd0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #108] @ b4b1c <__cxa_atexit@plt+0xa8abc> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b4b24 <__cxa_atexit@plt+0xa8ac4> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b4b20 <__cxa_atexit@plt+0xa8ac0> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmneq pc, ip, asr #13 │ │ │ │ - strdeq r5, [lr, #-200]! @ 0xffffff38 │ │ │ │ - cmneq pc, r0, lsr #13 │ │ │ │ - cmneq lr, ip, asr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff74 │ │ │ │ + cmneq lr, r8, lsr #3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b4bec <__cxa_atexit@plt+0xa8b8c> │ │ │ │ - ldr r3, [pc, #204] @ b4c18 <__cxa_atexit@plt+0xa8bb8> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b6064 <__cxa_atexit@plt+0xaa004> │ │ │ │ + ldr r3, [pc, #32] @ b6074 <__cxa_atexit@plt+0xaa014> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq b4bc8 <__cxa_atexit@plt+0xa8b68> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b4bfc <__cxa_atexit@plt+0xa8b9c> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b4bd8 <__cxa_atexit@plt+0xa8b78> │ │ │ │ - ldr r7, [pc, #160] @ b4c1c <__cxa_atexit@plt+0xa8bbc> │ │ │ │ - ldr lr, [pc, #160] @ b4c20 <__cxa_atexit@plt+0xa8bc0> │ │ │ │ - ldr r8, [pc, #160] @ b4c24 <__cxa_atexit@plt+0xa8bc4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #148] @ b4c28 <__cxa_atexit@plt+0xa8bc8> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ b4c34 <__cxa_atexit@plt+0xa8bd4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b4c30 <__cxa_atexit@plt+0xa8bd0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #12] @ b6078 <__cxa_atexit@plt+0xaa018> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b4c2c <__cxa_atexit@plt+0xa8bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq pc, r8, ror #11 │ │ │ │ - strdeq r5, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq lr, r0, lsl ip │ │ │ │ - cmneq pc, ip, lsr #11 │ │ │ │ - cmneq lr, r0, asr #23 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + cmneq lr, ip, asr r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r7 │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b4cd4 <__cxa_atexit@plt+0xa8c74> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b4cc0 <__cxa_atexit@plt+0xa8c60> │ │ │ │ - ldr r7, [pc, #124] @ b4cf0 <__cxa_atexit@plt+0xa8c90> │ │ │ │ - ldr lr, [pc, #124] @ b4cf4 <__cxa_atexit@plt+0xa8c94> │ │ │ │ - ldr r8, [pc, #124] @ b4cf8 <__cxa_atexit@plt+0xa8c98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #112] @ b4cfc <__cxa_atexit@plt+0xa8c9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b4d04 <__cxa_atexit@plt+0xa8ca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b4d00 <__cxa_atexit@plt+0xa8ca0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - ldrsheq r6, [pc, #-64] @ b4cc4 <__cxa_atexit@plt+0xa8c64> │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ - cmneq pc, r4, asr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b4d48 <__cxa_atexit@plt+0xa8ce8> │ │ │ │ - ldr r3, [pc, #48] @ b4d64 <__cxa_atexit@plt+0xa8d04> │ │ │ │ - ldr r2, [pc, #48] @ b4d68 <__cxa_atexit@plt+0xa8d08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ b4d6c <__cxa_atexit@plt+0xa8d0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ + ldr r7, [pc, #12] @ b60b4 <__cxa_atexit@plt+0xaa054> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, ip, asr #21 │ │ │ │ - strheq r5, [lr, #-168]! @ 0xffffff58 │ │ │ │ + cmneq lr, r4, asr #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b4da4 <__cxa_atexit@plt+0xa8d44> │ │ │ │ - ldr r2, [pc, #28] @ b4db0 <__cxa_atexit@plt+0xa8d50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b60f0 <__cxa_atexit@plt+0xaa090> │ │ │ │ + ldr r3, [pc, #40] @ b6108 <__cxa_atexit@plt+0xaa0a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b610c <__cxa_atexit@plt+0xaa0ac> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsheq r6, [pc, #-52] @ b4d84 <__cxa_atexit@plt+0xa8d24> │ │ │ │ - cmneq lr, r4, ror #20 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b4e0c <__cxa_atexit@plt+0xa8dac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b4e04 <__cxa_atexit@plt+0xa8da4> │ │ │ │ - ldr r3, [pc, #44] @ b4e14 <__cxa_atexit@plt+0xa8db4> │ │ │ │ - ldr r2, [pc, #44] @ b4e18 <__cxa_atexit@plt+0xa8db8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsr #20 │ │ │ │ - cmneq pc, r4, asr #6 │ │ │ │ - cmneq lr, ip, lsl #20 │ │ │ │ + ldrheq r5, [pc, #-52] @ b60dc <__cxa_atexit@plt+0xaa07c> │ │ │ │ + cmneq lr, r0, lsl r1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi b4e88 <__cxa_atexit@plt+0xa8e28> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b4e80 <__cxa_atexit@plt+0xa8e20> │ │ │ │ - ldr r7, [pc, #64] @ b4e90 <__cxa_atexit@plt+0xa8e30> │ │ │ │ - ldr r3, [pc, #64] @ b4e94 <__cxa_atexit@plt+0xa8e34> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b614c <__cxa_atexit@plt+0xaa0ec> │ │ │ │ + ldr r3, [pc, #44] @ b6164 <__cxa_atexit@plt+0xaa104> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ b4e98 <__cxa_atexit@plt+0xa8e38> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ b4e9c <__cxa_atexit@plt+0xa8e3c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ b6168 <__cxa_atexit@plt+0xaa108> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldrdeq r5, [lr, #-156]! @ 0xffffff64 │ │ │ │ - cmneq pc, r0, ror #5 │ │ │ │ - cmneq pc, r0, lsr r3 @ │ │ │ │ - cmneq pc, ip, lsl r3 @ │ │ │ │ - @ instruction: 0x016e5994 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ b4ec0 <__cxa_atexit@plt+0xa8e60> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq lr, r4, lsl #19 │ │ │ │ - cmneq lr, r4, asr #18 │ │ │ │ + cmneq pc, r0, ror #6 │ │ │ │ + strheq r2, [lr, #-8]! │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b4f1c <__cxa_atexit@plt+0xa8ebc> │ │ │ │ - ldr r2, [pc, #64] @ b4f24 <__cxa_atexit@plt+0xa8ec4> │ │ │ │ - ldr r1, [pc, #64] @ b4f28 <__cxa_atexit@plt+0xa8ec8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ b4f2c <__cxa_atexit@plt+0xa8ecc> │ │ │ │ - add r1, pc, r1 │ │ │ │ + bhi b61e4 <__cxa_atexit@plt+0xaa184> │ │ │ │ + ldr r2, [pc, #120] @ b6200 <__cxa_atexit@plt+0xaa1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r1, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ b4f30 <__cxa_atexit@plt+0xa8ed0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #112] @ b6204 <__cxa_atexit@plt+0xaa1a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ + tst r7, #3 │ │ │ │ + beq b61d8 <__cxa_atexit@plt+0xaa178> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b61ec <__cxa_atexit@plt+0xaa18c> │ │ │ │ + ldr r3, [pc, #72] @ b6208 <__cxa_atexit@plt+0xaa1a8> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r8, lsl r9 │ │ │ │ - cmneq pc, r0, asr #4 │ │ │ │ - cmneq pc, r8, lsl #5 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq pc, r8, lsr #31 │ │ │ │ + ldrsbeq r5, [pc, #-44] @ b61e4 <__cxa_atexit@plt+0xaa184> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b4f68 <__cxa_atexit@plt+0xa8f08> │ │ │ │ - ldr r2, [pc, #28] @ b4f74 <__cxa_atexit@plt+0xa8f14> │ │ │ │ + bcc b6244 <__cxa_atexit@plt+0xaa1e4> │ │ │ │ + ldr r2, [pc, #32] @ b6250 <__cxa_atexit@plt+0xaa1f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, lsr r2 @ │ │ │ │ - cmneq lr, ip, lsl #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b4fc0 <__cxa_atexit@plt+0xa8f60> │ │ │ │ - ldr r7, [pc, #52] @ b4fd8 <__cxa_atexit@plt+0xa8f78> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ b4fdc <__cxa_atexit@plt+0xa8f7c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ b4fe0 <__cxa_atexit@plt+0xa8f80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - ldrsbeq r6, [pc, #-28] @ b4fc8 <__cxa_atexit@plt+0xa8f68> │ │ │ │ - cmneq lr, r8, lsl #17 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, ror #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b50b8 <__cxa_atexit@plt+0xa9058> │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - ldr r1, [r2, #11] │ │ │ │ - cmp sl, r1 │ │ │ │ - bne b5078 <__cxa_atexit@plt+0xa9018> │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - cmp r8, r1 │ │ │ │ - bne b508c <__cxa_atexit@plt+0xa902c> │ │ │ │ - ldr r3, [pc, #156] @ b50d0 <__cxa_atexit@plt+0xa9070> │ │ │ │ - ldr r7, [r5] │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b62d0 <__cxa_atexit@plt+0xaa270> │ │ │ │ + ldr r3, [pc, #132] @ b62f8 <__cxa_atexit@plt+0xaa298> │ │ │ │ add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b50b0 <__cxa_atexit@plt+0xa9050> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #124] @ b50d4 <__cxa_atexit@plt+0xa9074> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b50b0 <__cxa_atexit@plt+0xa9050> │ │ │ │ - b b51cc <__cxa_atexit@plt+0xa916c> │ │ │ │ - ldr r7, [pc, #88] @ b50d8 <__cxa_atexit@plt+0xa9078> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [pc, #76] @ b50e0 <__cxa_atexit@plt+0xa9080> │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - ldr r2, [r2, #3] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r3, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b62c0 <__cxa_atexit@plt+0xaa260> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #20 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b62e0 <__cxa_atexit@plt+0xaa280> │ │ │ │ + ldr r2, [pc, #104] @ b6300 <__cxa_atexit@plt+0xaa2a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldmdb r5, {r1, r9} │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #88] @ b6304 <__cxa_atexit@plt+0xaa2a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r1, r2, r6} │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ b50dc <__cxa_atexit@plt+0xa907c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + ldr r7, [pc, #36] @ b62fc <__cxa_atexit@plt+0xaa29c> │ │ │ │ add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - cmneq pc, r8, asr #1 │ │ │ │ - strheq r5, [lr, #-112]! @ 0xffffff90 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r0, r0, r7, lsl #2 │ │ │ │ + mov r6, #20 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, r8, r0 │ │ │ │ + cmneq lr, r8, lsr pc │ │ │ │ + @ instruction: 0xfffffed8 │ │ │ │ + cmneq pc, r8, ror #3 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b5148 <__cxa_atexit@plt+0xa90e8> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #108] @ b5170 <__cxa_atexit@plt+0xa9110> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6354 <__cxa_atexit@plt+0xaa2f4> │ │ │ │ + ldr r2, [pc, #52] @ b6360 <__cxa_atexit@plt+0xaa300> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq b515c <__cxa_atexit@plt+0xa90fc> │ │ │ │ - ldr r3, [pc, #88] @ b5174 <__cxa_atexit@plt+0xa9114> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ + ldmib r5, {r1, r9} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #36] @ b6364 <__cxa_atexit@plt+0xaa304> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #20 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + cmneq pc, r4, asr r1 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b63bc <__cxa_atexit@plt+0xaa35c> │ │ │ │ + ldr r3, [pc, #68] @ b63cc <__cxa_atexit@plt+0xaa36c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r3, [r5] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - beq b5168 <__cxa_atexit@plt+0xa9108> │ │ │ │ - b b51cc <__cxa_atexit@plt+0xa916c> │ │ │ │ - ldr r7, [pc, #40] @ b5178 <__cxa_atexit@plt+0xa9118> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrsheq r5, [pc, #-248] @ b5088 <__cxa_atexit@plt+0xa9028> │ │ │ │ - andeq r0, r0, r6, lsl #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #40] @ b51c0 <__cxa_atexit@plt+0xa9160> │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - str r3, [r5, #12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - str r1, [r5] │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b51b8 <__cxa_atexit@plt+0xa9158> │ │ │ │ - b b51cc <__cxa_atexit@plt+0xa916c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r7, lsr #4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne b5250 <__cxa_atexit@plt+0xa91f0> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r5, #20] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne b5264 <__cxa_atexit@plt+0xa9204> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #152] @ b5290 <__cxa_atexit@plt+0xa9230> │ │ │ │ - ldr r7, [r3, #8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq b5284 <__cxa_atexit@plt+0xa9224> │ │ │ │ - ldr r1, [pc, #132] @ b5294 <__cxa_atexit@plt+0xa9234> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #24] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq b5284 <__cxa_atexit@plt+0xa9224> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b5250 <__cxa_atexit@plt+0xa91f0> │ │ │ │ - ldr r3, [pc, #92] @ b5298 <__cxa_atexit@plt+0xa9238> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldr sl, [r5, #28] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #32 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r7, [pc, #72] @ b52a0 <__cxa_atexit@plt+0xa9240> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #32]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #48] @ b529c <__cxa_atexit@plt+0xa923c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #1 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - ldrsheq r5, [pc, #-224] @ b51c8 <__cxa_atexit@plt+0xa9168> │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ b5310 <__cxa_atexit@plt+0xa92b0> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq b52f4 <__cxa_atexit@plt+0xa9294> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b52fc <__cxa_atexit@plt+0xa929c> │ │ │ │ - ldr r3, [pc, #52] @ b5314 <__cxa_atexit@plt+0xa92b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b63ac <__cxa_atexit@plt+0xaa34c> │ │ │ │ + ldr r3, [pc, #52] @ b63d0 <__cxa_atexit@plt+0xaa370> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5318 <__cxa_atexit@plt+0xa92b8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #16] @ b63d4 <__cxa_atexit@plt+0xaa374> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, ip, ror r2 @ │ │ │ │ - cmneq pc, r4, asr #28 │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + smceq 57832 @ 0xe1e8 │ │ │ │ + cmneq lr, ip, asr lr │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b5350 <__cxa_atexit@plt+0xa92f0> │ │ │ │ - ldr r3, [pc, #44] @ b5368 <__cxa_atexit@plt+0xa9308> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [pc, #20] @ b63fc <__cxa_atexit@plt+0xaa39c> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - add r8, r3, #1 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r7, [pc, #12] @ b5364 <__cxa_atexit@plt+0xa9304> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r5, [pc, #-208] @ b529c <__cxa_atexit@plt+0xa923c> │ │ │ │ - cmneq pc, r0, lsr #4 │ │ │ │ - andeq r0, r0, r6, lsl #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b53e4 <__cxa_atexit@plt+0xa9384> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ b5404 <__cxa_atexit@plt+0xa93a4> │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r3] │ │ │ │ - beq b53f8 <__cxa_atexit@plt+0xa9398> │ │ │ │ - ldr r1, [pc, #100] @ b5408 <__cxa_atexit@plt+0xa93a8> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #20] │ │ │ │ - beq b53f8 <__cxa_atexit@plt+0xa9398> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b53e4 <__cxa_atexit@plt+0xa9384> │ │ │ │ - ldr r3, [pc, #64] @ b5410 <__cxa_atexit@plt+0xa93b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr sl, [r5, #24] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - add r5, r5, #28 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r7, [pc, #32] @ b540c <__cxa_atexit@plt+0xa93ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #28]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq pc, ip, asr sp @ │ │ │ │ - cmneq pc, ip, lsl #3 │ │ │ │ - andeq r0, r0, r5, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ b5480 <__cxa_atexit@plt+0xa9420> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5, #16] │ │ │ │ - beq b5464 <__cxa_atexit@plt+0xa9404> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - cmp r3, r2 │ │ │ │ - bne b546c <__cxa_atexit@plt+0xa940c> │ │ │ │ - ldr r3, [pc, #52] @ b5484 <__cxa_atexit@plt+0xa9424> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, ip, lsr #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #12 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi b6454 <__cxa_atexit@plt+0xaa3f4> │ │ │ │ + ldr r3, [pc, #68] @ b6464 <__cxa_atexit@plt+0xaa404> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6444 <__cxa_atexit@plt+0xaa3e4> │ │ │ │ + ldr r3, [pc, #52] @ b6468 <__cxa_atexit@plt+0xaa408> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ add r8, r3, #1 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b5488 <__cxa_atexit@plt+0xa9428> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #16] @ b646c <__cxa_atexit@plt+0xaa40c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, ip, lsl #2 │ │ │ │ - ldrsbeq r5, [pc, #-196] @ b53cc <__cxa_atexit@plt+0xa936c> │ │ │ │ - andeq r0, r0, r5, asr #3 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + strdeq r1, [lr, #-208]! @ 0xffffff30 │ │ │ │ + ldrdeq r1, [lr, #-212]! @ 0xffffff2c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - cmp r2, r3 │ │ │ │ - bne b54c0 <__cxa_atexit@plt+0xa9460> │ │ │ │ - ldr r3, [pc, #44] @ b54d8 <__cxa_atexit@plt+0xa9478> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + ldr r3, [pc, #20] @ b6494 <__cxa_atexit@plt+0xaa434> │ │ │ │ + add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ add r8, r3, #1 │ │ │ │ - add r5, r5, #24 │ │ │ │ - b 15a8174 <__cxa_atexit@plt+0x159c114> │ │ │ │ - ldr r7, [pc, #12] @ b54d4 <__cxa_atexit@plt+0xa9474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #24]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r0, lsl #25 │ │ │ │ - ldrheq r6, [pc, #-0] @ b54e0 <__cxa_atexit@plt+0xa9480> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, r4, lsr #27 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b555c <__cxa_atexit@plt+0xa94fc> │ │ │ │ - ldr r3, [pc, #112] @ b556c <__cxa_atexit@plt+0xa950c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b64ec <__cxa_atexit@plt+0xaa48c> │ │ │ │ + ldr r3, [pc, #68] @ b64fc <__cxa_atexit@plt+0xaa49c> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq b5544 <__cxa_atexit@plt+0xa94e4> │ │ │ │ - ldr r3, [pc, #88] @ b5570 <__cxa_atexit@plt+0xa9510> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b64dc <__cxa_atexit@plt+0xaa47c> │ │ │ │ + ldr r3, [pc, #52] @ b6500 <__cxa_atexit@plt+0xaa4a0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq b5554 <__cxa_atexit@plt+0xa94f4> │ │ │ │ - b b55c8 <__cxa_atexit@plt+0xa9568> │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b5574 <__cxa_atexit@plt+0xa9514> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, r4, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr r0, [pc, #32] @ b55bc <__cxa_atexit@plt+0xa955c> │ │ │ │ - str r2, [r5] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b55b4 <__cxa_atexit@plt+0xa9554> │ │ │ │ - b b55c8 <__cxa_atexit@plt+0xa9568> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r7, [pc, #152] @ b5674 <__cxa_atexit@plt+0xa9614> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - mov r3, r5 │ │ │ │ + ldr r7, [pc, #16] @ b6504 <__cxa_atexit@plt+0xaa4a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - beq b5658 <__cxa_atexit@plt+0xa95f8> │ │ │ │ - ldr ip, [pc, #116] @ b5678 <__cxa_atexit@plt+0xa9618> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - ldr r1, [r2, #7] │ │ │ │ - ldr lr, [r2, #11] │ │ │ │ - ldr r0, [r2, #15] │ │ │ │ - mov r2, r5 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r0, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - beq b5668 <__cxa_atexit@plt+0xa9608> │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str lr, [r5, #12] │ │ │ │ - stmdb r5, {r0, ip} │ │ │ │ - stm r5, {r2, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - ldr r0, [r2] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - andeq r0, r0, r6, lsr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr lr, [pc, #80] @ b56f0 <__cxa_atexit@plt+0xa9690> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - stmda r5, {r0, r1} │ │ │ │ - beq b56e4 <__cxa_atexit@plt+0xa9684> │ │ │ │ - ldr r3, [r5, #20] │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add lr, r5, #8 │ │ │ │ - str r0, [r5, #24] │ │ │ │ - ldm lr, {r9, ip, lr} │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r1, [r5, #16] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - stm r5, {r3, ip, lr} │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - andeq r2, r0, r9, lsl #2 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq lr, r8, ror #26 │ │ │ │ + cmneq lr, ip, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #12]! │ │ │ │ - add r8, r5, #12 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldm r8, {r0, r1, r2, r8} │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - stmib r5, {r0, r1, r7} │ │ │ │ - add r0, r5, #16 │ │ │ │ - ldmdb r5, {ip, lr} │ │ │ │ - str r2, [r5] │ │ │ │ - stm r0, {r3, ip, lr} │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldr r3, [pc, #20] @ b652c <__cxa_atexit@plt+0xaa4cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq lr, ip, lsl sp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ + sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi b57a8 <__cxa_atexit@plt+0xa9748> │ │ │ │ - ldr r3, [pc, #112] @ b57b8 <__cxa_atexit@plt+0xa9758> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + bhi b6584 <__cxa_atexit@plt+0xaa524> │ │ │ │ + ldr r3, [pc, #68] @ b6594 <__cxa_atexit@plt+0xaa534> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - str r9, [r7, #4] │ │ │ │ - beq b5790 <__cxa_atexit@plt+0xa9730> │ │ │ │ - ldr r3, [pc, #88] @ b57bc <__cxa_atexit@plt+0xa975c> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ + stmdb r5, {r3, r9, sl} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6574 <__cxa_atexit@plt+0xaa514> │ │ │ │ + ldr r3, [pc, #52] @ b6598 <__cxa_atexit@plt+0xaa538> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #15] │ │ │ │ - str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r2, [r5, #12] │ │ │ │ - beq b57a0 <__cxa_atexit@plt+0xa9740> │ │ │ │ - b b5814 <__cxa_atexit@plt+0xa97b4> │ │ │ │ + ldr r9, [r5, #-8] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b57c0 <__cxa_atexit@plt+0xa9760> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ b659c <__cxa_atexit@plt+0xaa53c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, ip, asr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - ldr r1, [r3, #11] │ │ │ │ - ldr r3, [r3, #15] │ │ │ │ - ldr r0, [pc, #32] @ b5808 <__cxa_atexit@plt+0xa97a8> │ │ │ │ - str r2, [r5] │ │ │ │ - stmdb r5, {r1, r3} │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5800 <__cxa_atexit@plt+0xa97a0> │ │ │ │ - b b5814 <__cxa_atexit@plt+0xa97b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + cmneq lr, r0, ror #25 │ │ │ │ + cmneq lr, r4, asr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #168] @ b58d0 <__cxa_atexit@plt+0xa9870> │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - mov r7, r5 │ │ │ │ + ldr r3, [pc, #20] @ b65c4 <__cxa_atexit@plt+0xaa564> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r9, [r5, #4] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + add r8, r3, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + @ instruction: 0x016e1c94 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq lr, r4, ror #24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r0, lsl r0 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b667c <__cxa_atexit@plt+0xaa61c> │ │ │ │ + ldr r2, [pc, #136] @ b6698 <__cxa_atexit@plt+0xaa638> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r8, [r5, #16] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - beq b58b4 <__cxa_atexit@plt+0xa9854> │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - mov r3, r5 │ │ │ │ - ldr ip, [pc, #112] @ b58d4 <__cxa_atexit@plt+0xa9874> │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - mov r2, r3 │ │ │ │ - add ip, pc, ip │ │ │ │ - str ip, [r2, #-8]! │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #128] @ b669c <__cxa_atexit@plt+0xaa63c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r3, #4] │ │ │ │ - str lr, [r3, #-4] │ │ │ │ - beq b58c4 <__cxa_atexit@plt+0xa9864> │ │ │ │ - ldr r2, [pc, #80] @ b58d8 <__cxa_atexit@plt+0xa9878> │ │ │ │ - str fp, [sp] │ │ │ │ - ldmib r5, {fp, ip} │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str r7, [r5] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - stmib r5, {r1, lr} │ │ │ │ - stmdb r5, {r2, fp, ip} │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r5, r3 │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + beq b6670 <__cxa_atexit@plt+0xaa610> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b6684 <__cxa_atexit@plt+0xaa624> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r7, r3, r7 │ │ │ │ + ldr r3, [pc, #68] @ b66a0 <__cxa_atexit@plt+0xaa640> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + stmib r6, {r3, r7} │ │ │ │ + sub r7, r2, #3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - andeq r0, r0, r6, lsr #8 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #11] │ │ │ │ - ldr r0, [r3, #15] │ │ │ │ - ldr r3, [pc, #120] @ b5978 <__cxa_atexit@plt+0xa9918> │ │ │ │ - mov r2, r5 │ │ │ │ - str r1, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - mov r3, r5 │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - str r0, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq b596c <__cxa_atexit@plt+0xa990c> │ │ │ │ - ldr r2, [pc, #84] @ b597c <__cxa_atexit@plt+0xa991c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #16] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r8, [r5, #24] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - str fp, [r5, #4] │ │ │ │ - ldr fp, [sp] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str lr, [r5, #16] │ │ │ │ - stmda r5, {r2, ip} │ │ │ │ mov r5, r3 │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - andeq r2, r0, r9, lsl #2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - add r8, r5, #20 │ │ │ │ - ldr lr, [pc, #52] @ b59cc <__cxa_atexit@plt+0xa996c> │ │ │ │ - ldm r8, {r2, r3, r8} │ │ │ │ - ldr r9, [r5, #12] │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #28] │ │ │ │ - add lr, r5, #16 │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - str r3, [r5] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stm lr, {r0, r1, ip} │ │ │ │ - b b5004 <__cxa_atexit@plt+0xa8fa4> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq pc, r0, lsr #22 │ │ │ │ + ldrheq r4, [pc, #-184] @ b65f0 <__cxa_atexit@plt+0xaa590> │ │ │ │ + strheq r1, [lr, #-176]! @ 0xffffff50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b5a04 <__cxa_atexit@plt+0xa99a4> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b66f0 <__cxa_atexit@plt+0xaa690> │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + orr r7, r7, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r7, r2, r7 │ │ │ │ + ldr r2, [pc, #28] @ b66fc <__cxa_atexit@plt+0xaa69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ b5a08 <__cxa_atexit@plt+0xa99a8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror #14 │ │ │ │ - cmneq pc, r0, ror #14 │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b6ac0 <__cxa_atexit@plt+0xaaa60> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r4, lsr fp @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b5a7c <__cxa_atexit@plt+0xa9a1c> │ │ │ │ - ldr r2, [pc, #84] @ b5a88 <__cxa_atexit@plt+0xa9a28> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b5a8c <__cxa_atexit@plt+0xa9a2c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5a74 <__cxa_atexit@plt+0xa9a14> │ │ │ │ - ldr r3, [pc, #52] @ b5a90 <__cxa_atexit@plt+0xa9a30> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + bhi b6794 <__cxa_atexit@plt+0xaa734> │ │ │ │ + ldr r2, [pc, #152] @ b67b8 <__cxa_atexit@plt+0xaa758> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b67a0 <__cxa_atexit@plt+0xaa740> │ │ │ │ + ldr r9, [pc, #116] @ b67bc <__cxa_atexit@plt+0xaa75c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ b67c0 <__cxa_atexit@plt+0xaa760> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ b67c4 <__cxa_atexit@plt+0xaa764> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrsheq r5, [pc, #-108] @ b5a28 <__cxa_atexit@plt+0xa99c8> │ │ │ │ - cmneq pc, ip, lsl #14 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b5abc <__cxa_atexit@plt+0xa9a5c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r4, asr #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, lsl sl @ │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + cmneq lr, r4, asr #21 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ + sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b5b28 <__cxa_atexit@plt+0xa9ac8> │ │ │ │ - ldr r2, [pc, #84] @ b5b34 <__cxa_atexit@plt+0xa9ad4> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b5b38 <__cxa_atexit@plt+0xa9ad8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ + bhi b684c <__cxa_atexit@plt+0xaa7ec> │ │ │ │ + ldr lr, [pc, #108] @ b6858 <__cxa_atexit@plt+0xaa7f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6838 <__cxa_atexit@plt+0xaa7d8> │ │ │ │ + ldr r2, [pc, #64] @ b685c <__cxa_atexit@plt+0xaa7fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #3] │ │ │ │ + ldr r7, [r3, #-12] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-12] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5b20 <__cxa_atexit@plt+0xa9ac0> │ │ │ │ - ldr r3, [pc, #52] @ b5b3c <__cxa_atexit@plt+0xa9adc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ + beq b6844 <__cxa_atexit@plt+0xaa7e4> │ │ │ │ + b b68a0 <__cxa_atexit@plt+0xaa840> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, r0, asr r6 @ │ │ │ │ - cmneq pc, r0, ror #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b5b68 <__cxa_atexit@plt+0xa9b08> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r3, [pc, #36] @ b6894 <__cxa_atexit@plt+0xaa834> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r8, lsl r6 @ │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5bd4 <__cxa_atexit@plt+0xa9b74> │ │ │ │ - ldr r2, [pc, #84] @ b5be0 <__cxa_atexit@plt+0xa9b80> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b5be4 <__cxa_atexit@plt+0xa9b84> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5bcc <__cxa_atexit@plt+0xa9b6c> │ │ │ │ - ldr r3, [pc, #52] @ b5be8 <__cxa_atexit@plt+0xa9b88> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ + beq b688c <__cxa_atexit@plt+0xaa82c> │ │ │ │ + b b68a0 <__cxa_atexit@plt+0xaa840> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, r4, lsr #11 │ │ │ │ - ldrheq r5, [pc, #-84] @ b5b9c <__cxa_atexit@plt+0xa9b3c> │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b5c14 <__cxa_atexit@plt+0xa9bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ + ldr r3, [pc, #128] @ b6928 <__cxa_atexit@plt+0xaa8c8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, ip, ror #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5c80 <__cxa_atexit@plt+0xa9c20> │ │ │ │ - ldr r2, [pc, #84] @ b5c8c <__cxa_atexit@plt+0xa9c2c> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b5c90 <__cxa_atexit@plt+0xa9c30> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq b5c78 <__cxa_atexit@plt+0xa9c18> │ │ │ │ - ldr r3, [pc, #52] @ b5c94 <__cxa_atexit@plt+0xa9c34> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ + beq b68f0 <__cxa_atexit@plt+0xaa890> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b6918 <__cxa_atexit@plt+0xaa8b8> │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r1, r2 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls b68f8 <__cxa_atexit@plt+0xaa898> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r2, [pc, #44] @ b692c <__cxa_atexit@plt+0xaa8cc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r6, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r3, #3 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + cmneq pc, r4, lsl r9 @ │ │ │ │ + andeq r0, r0, r4, rrx │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6990 <__cxa_atexit@plt+0xaa930> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + and r7, r2, r1 │ │ │ │ + cmp r7, r0 │ │ │ │ + bls b6974 <__cxa_atexit@plt+0xaa914> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r2, [pc, #32] @ b699c <__cxa_atexit@plt+0xaa93c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r8, r6, #3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017f4898 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6a18 <__cxa_atexit@plt+0xaa9b8> │ │ │ │ + ldr r2, [pc, #96] @ b6a28 <__cxa_atexit@plt+0xaa9c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #92] @ b6a2c <__cxa_atexit@plt+0xaa9cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ b6a30 <__cxa_atexit@plt+0xaa9d0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - ldrsheq r5, [pc, #-72] @ b5c50 <__cxa_atexit@plt+0xa9bf0> │ │ │ │ - cmneq pc, r8, lsl #10 │ │ │ │ + @ instruction: 0xfffffd3c │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + cmneq lr, r4, asr #16 │ │ │ │ + cmneq lr, ip, lsl r8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b5cc0 <__cxa_atexit@plt+0xa9c60> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r0, asr #9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5d2c <__cxa_atexit@plt+0xa9ccc> │ │ │ │ - ldr r2, [pc, #84] @ b5d38 <__cxa_atexit@plt+0xa9cd8> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #80] @ b5d3c <__cxa_atexit@plt+0xa9cdc> │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b6ae0 <__cxa_atexit@plt+0xaaa80> │ │ │ │ + ldr r7, [pc, #188] @ b6b18 <__cxa_atexit@plt+0xaaab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #184] @ b6b1c <__cxa_atexit@plt+0xaaabc> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r1, [r3, #-8] │ │ │ │ - tst r7, #3 │ │ │ │ - beq b5d24 <__cxa_atexit@plt+0xa9cc4> │ │ │ │ - ldr r3, [pc, #52] @ b5d40 <__cxa_atexit@plt+0xa9ce0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b6afc <__cxa_atexit@plt+0xaaa9c> │ │ │ │ + ldr r3, [pc, #144] @ b6b24 <__cxa_atexit@plt+0xaaac4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #140] @ b6b28 <__cxa_atexit@plt+0xaaac8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #136] @ b6b2c <__cxa_atexit@plt+0xaaacc> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #56] @ b6b20 <__cxa_atexit@plt+0xaaac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, ip, asr #8 │ │ │ │ - cmneq pc, ip, asr r4 @ │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, r0, lsl #15 │ │ │ │ + @ instruction: 0xfffffc70 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + cmneq lr, r0, lsl #15 │ │ │ │ + cmneq lr, ip, lsr #14 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ b5d6c <__cxa_atexit@plt+0xa9d0c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b bd1b40 <__cxa_atexit@plt+0xbc5ae0> │ │ │ │ - cmneq pc, r4, lsl r4 @ │ │ │ │ - cmneq lr, r0, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b5dcc <__cxa_atexit@plt+0xa9d6c> │ │ │ │ - ldr r1, [pc, #68] @ b5dd4 <__cxa_atexit@plt+0xa9d74> │ │ │ │ - ldr r2, [pc, #68] @ b5dd8 <__cxa_atexit@plt+0xa9d78> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b5dbc <__cxa_atexit@plt+0xa9d5c> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - mov r7, r2 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi b6b88 <__cxa_atexit@plt+0xaab28> │ │ │ │ + ldr r7, [pc, #68] @ b6b98 <__cxa_atexit@plt+0xaab38> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq b6b78 <__cxa_atexit@plt+0xaab18> │ │ │ │ + ldr r2, [pc, #52] @ b6b9c <__cxa_atexit@plt+0xaab3c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r7, [pc, #16] @ b6ba0 <__cxa_atexit@plt+0xaab40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, r4, lsr #7 │ │ │ │ - cmneq lr, r4, asr #15 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + cmneq lr, r0, ror #13 │ │ │ │ + strheq r1, [lr, #-108]! @ 0xffffff94 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - cmneq lr, ip, lsr #15 │ │ │ │ + ldr r3, [pc, #12] @ b6bc4 <__cxa_atexit@plt+0xaab64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + @ instruction: 0x016e1698 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldmib r7, {r8, r9} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b6c80 <__cxa_atexit@plt+0xaac20> │ │ │ │ + ldr r7, [pc, #188] @ b6cb8 <__cxa_atexit@plt+0xaac58> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #184] @ b6cbc <__cxa_atexit@plt+0xaac5c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b6c9c <__cxa_atexit@plt+0xaac3c> │ │ │ │ + ldr r3, [pc, #144] @ b6cc4 <__cxa_atexit@plt+0xaac64> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r0, [pc, #140] @ b6cc8 <__cxa_atexit@plt+0xaac68> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #136] @ b6ccc <__cxa_atexit@plt+0xaac6c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #56] @ b6cc0 <__cxa_atexit@plt+0xaac60> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffff9fc │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + cmneq lr, r0, ror #11 │ │ │ │ + @ instruction: 0xfffffad0 │ │ │ │ + @ instruction: 0xfffffb94 │ │ │ │ + cmneq lr, r0, ror #11 │ │ │ │ + cmneq lr, r4, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b5e50 <__cxa_atexit@plt+0xa9df0> │ │ │ │ - ldr r1, [pc, #68] @ b5e58 <__cxa_atexit@plt+0xa9df8> │ │ │ │ - ldr r2, [pc, #68] @ b5e5c <__cxa_atexit@plt+0xa9dfc> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r2, #3 │ │ │ │ - beq b5e40 <__cxa_atexit@plt+0xa9de0> │ │ │ │ - ldr r8, [r2, #3] │ │ │ │ - mov r7, r2 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r2] │ │ │ │ + bhi b6d7c <__cxa_atexit@plt+0xaad1c> │ │ │ │ + ldr r2, [pc, #168] @ b6d98 <__cxa_atexit@plt+0xaad38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #160] @ b6d9c <__cxa_atexit@plt+0xaad3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b6d70 <__cxa_atexit@plt+0xaad10> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b6d84 <__cxa_atexit@plt+0xaad24> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r3, #0 │ │ │ │ + lsr r1, r3, r7 │ │ │ │ + ldr lr, [pc, #88] @ b6da0 <__cxa_atexit@plt+0xaad40> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #-8]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r3, r3, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r3, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + sub r7, r2, #7 │ │ │ │ + mov r6, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, r0, lsr #6 │ │ │ │ - cmneq lr, r0, asr #14 │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strheq r0, [r0], -ip │ │ │ │ + cmneq pc, r0, asr #8 │ │ │ │ + @ instruction: 0x017f4690 │ │ │ │ + strheq r1, [lr, #-64]! @ 0xffffffc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b5eb0 <__cxa_atexit@plt+0xa9e50> │ │ │ │ - ldr r8, [pc, #36] @ b5eb8 <__cxa_atexit@plt+0xa9e58> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ b5ebc <__cxa_atexit@plt+0xa9e5c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq fp, [r8, #-72] @ 0xffffffb8 │ │ │ │ - @ instruction: 0x017f529c │ │ │ │ - cmneq lr, ip, asr #19 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b5f38 <__cxa_atexit@plt+0xa9ed8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b5f40 <__cxa_atexit@plt+0xa9ee0> │ │ │ │ - ldr r1, [pc, #92] @ b5f54 <__cxa_atexit@plt+0xa9ef4> │ │ │ │ - ldr r0, [pc, #92] @ b5f58 <__cxa_atexit@plt+0xa9ef8> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #64] @ b5f5c <__cxa_atexit@plt+0xa9efc> │ │ │ │ - add lr, r3, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #56] @ b5f60 <__cxa_atexit@plt+0xa9f00> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc b6e10 <__cxa_atexit@plt+0xaadb0> │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + orr r7, r0, #1 │ │ │ │ + clz r7, r7 │ │ │ │ + orr r7, r7, #32 │ │ │ │ + cmp r1, #0 │ │ │ │ + clzne r7, r1 │ │ │ │ + mvn r2, #0 │ │ │ │ + lsr r1, r2, r7 │ │ │ │ + ldr lr, [pc, #48] @ b6e1c <__cxa_atexit@plt+0xaadbc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + subs r7, r7, #32 │ │ │ │ + lsrpl r2, r2, r7 │ │ │ │ + movpl r1, #0 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ - mov r6, r3 │ │ │ │ - b b5f48 <__cxa_atexit@plt+0xa9ee8> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq pc, r8, lsr r2 @ │ │ │ │ - ldrheq r5, [pc, #-56] @ b5f2c <__cxa_atexit@plt+0xa9ecc> │ │ │ │ - cmneq pc, r4, lsr r2 @ │ │ │ │ - cmneq lr, r8, lsr #18 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, ror #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b5fec <__cxa_atexit@plt+0xa9f8c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b5ff4 <__cxa_atexit@plt+0xa9f94> │ │ │ │ - ldr r1, [pc, #108] @ b6008 <__cxa_atexit@plt+0xa9fa8> │ │ │ │ - ldr r0, [pc, #108] @ b600c <__cxa_atexit@plt+0xa9fac> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r8, [pc, #84] @ b6010 <__cxa_atexit@plt+0xa9fb0> │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #80] @ b6014 <__cxa_atexit@plt+0xa9fb4> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #72] @ b6018 <__cxa_atexit@plt+0xa9fb8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r3 │ │ │ │ - b b5ffc <__cxa_atexit@plt+0xa9f9c> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - @ instruction: 0x017f5194 │ │ │ │ - cmpeq r8, r8, lsl #6 │ │ │ │ - cmneq pc, r0, lsl r3 @ │ │ │ │ - cmneq pc, ip, lsl #3 │ │ │ │ - smceq 58496 @ 0xe480 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b60a0 <__cxa_atexit@plt+0xaa040> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b60a8 <__cxa_atexit@plt+0xaa048> │ │ │ │ - ldr r1, [pc, #104] @ b60bc <__cxa_atexit@plt+0xaa05c> │ │ │ │ - ldr r0, [pc, #104] @ b60c0 <__cxa_atexit@plt+0xaa060> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r8, [r7, #16] │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ b60c4 <__cxa_atexit@plt+0xaa064> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ b60c8 <__cxa_atexit@plt+0xaa068> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ - mov r6, r3 │ │ │ │ - b b60b0 <__cxa_atexit@plt+0xaa050> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrsbeq r5, [pc, #-12] @ b60bc <__cxa_atexit@plt+0xaa05c> │ │ │ │ - cmneq pc, ip, asr r2 @ │ │ │ │ - ldrsbeq r5, [pc, #-8] @ b60c8 <__cxa_atexit@plt+0xaa068> │ │ │ │ - cmneq lr, r0, asr #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b615c <__cxa_atexit@plt+0xaa0fc> │ │ │ │ + bhi b6eb4 <__cxa_atexit@plt+0xaae54> │ │ │ │ + ldr r2, [pc, #152] @ b6ed8 <__cxa_atexit@plt+0xaae78> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b6164 <__cxa_atexit@plt+0xaa104> │ │ │ │ - ldr lr, [pc, #116] @ b6178 <__cxa_atexit@plt+0xaa118> │ │ │ │ - ldr r0, [pc, #116] @ b617c <__cxa_atexit@plt+0xaa11c> │ │ │ │ + add r3, r6, #40 @ 0x28 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc b6ec0 <__cxa_atexit@plt+0xaae60> │ │ │ │ + ldr r9, [pc, #116] @ b6edc <__cxa_atexit@plt+0xaae7c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #112] @ b6ee0 <__cxa_atexit@plt+0xaae80> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #92] @ b6180 <__cxa_atexit@plt+0xaa120> │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #88] @ b6184 <__cxa_atexit@plt+0xaa124> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #80] @ b6188 <__cxa_atexit@plt+0xaa128> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #100] @ b6ee4 <__cxa_atexit@plt+0xaae84> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + add r9, r6, #12 │ │ │ │ + stm r9, {r2, r7, lr} │ │ │ │ + str r8, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r3, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b b616c <__cxa_atexit@plt+0xaa10c> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq pc, r0, lsr r0 @ │ │ │ │ - cmpeq r8, pc, lsr #3 │ │ │ │ - cmneq pc, r8, lsr #3 │ │ │ │ - cmneq pc, r4, lsr #32 │ │ │ │ - cmneq lr, r0, lsl #14 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6218 <__cxa_atexit@plt+0xaa1b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b6220 <__cxa_atexit@plt+0xaa1c0> │ │ │ │ - ldr lr, [pc, #112] @ b6234 <__cxa_atexit@plt+0xaa1d4> │ │ │ │ - ldr r0, [pc, #112] @ b6238 <__cxa_atexit@plt+0xaa1d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #80] @ b623c <__cxa_atexit@plt+0xaa1dc> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr lr, [pc, #76] @ b6240 <__cxa_atexit@plt+0xaa1e0> │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b b6228 <__cxa_atexit@plt+0xaa1c8> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmneq pc, r0, ror pc @ │ │ │ │ - cmneq pc, ip, ror #1 │ │ │ │ - cmneq pc, r8, ror #30 │ │ │ │ - cmneq lr, r8, asr #12 │ │ │ │ + ldrsheq r4, [pc, #-44] @ b6eb4 <__cxa_atexit@plt+0xaae54> │ │ │ │ + @ instruction: 0xffffffbc │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + @ instruction: 0x016e1394 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b62d8 <__cxa_atexit@plt+0xaa278> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b62e0 <__cxa_atexit@plt+0xaa280> │ │ │ │ - ldr lr, [pc, #120] @ b62f4 <__cxa_atexit@plt+0xaa294> │ │ │ │ - ldr r0, [pc, #120] @ b62f8 <__cxa_atexit@plt+0xaa298> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r9, [r7, #20] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr r0, [pc, #88] @ b62fc <__cxa_atexit@plt+0xaa29c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #84] @ b6300 <__cxa_atexit@plt+0xaa2a0> │ │ │ │ - ldr lr, [pc, #84] @ b6304 <__cxa_atexit@plt+0xaa2a4> │ │ │ │ - add r0, r0, #1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, lr} │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r0, [r3, #28] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r3 │ │ │ │ - b b62e8 <__cxa_atexit@plt+0xaa288> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - ldrheq r4, [pc, #-232] @ b6218 <__cxa_atexit@plt+0xaa1b8> │ │ │ │ - cmneq pc, r4, lsr r0 @ │ │ │ │ - cmpeq r8, sl, lsr r0 │ │ │ │ - cmneq pc, r8, lsr #29 │ │ │ │ - @ instruction: 0x016e4590 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi b6390 <__cxa_atexit@plt+0xaa330> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b639c <__cxa_atexit@plt+0xaa33c> │ │ │ │ - ldr lr, [pc, #112] @ b63ac <__cxa_atexit@plt+0xaa34c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - add r7, r7, #16 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #32 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b6f70 <__cxa_atexit@plt+0xaaf10> │ │ │ │ + ldr lr, [pc, #112] @ b6f78 <__cxa_atexit@plt+0xaaf18> │ │ │ │ add lr, pc, lr │ │ │ │ - ldm r7, {r2, r3, r7} │ │ │ │ - ldr r0, [pc, #92] @ b63b0 <__cxa_atexit@plt+0xaa350> │ │ │ │ - str lr, [r5, #-8] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + ldr r3, [r7, #15] │ │ │ │ + mov r7, r5 │ │ │ │ + str lr, [r7, #-20]! @ 0xffffffec │ │ │ │ + stmib r7, {r0, r3} │ │ │ │ + str r2, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + tst r8, #3 │ │ │ │ + beq b6f58 <__cxa_atexit@plt+0xaaef8> │ │ │ │ + ldr r7, [pc, #64] @ b6f7c <__cxa_atexit@plt+0xaaf1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldrd r0, [r8, #3] │ │ │ │ + str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r9, [sl, #12] │ │ │ │ - str r2, [sl, #16] │ │ │ │ - str r3, [sl, #20] │ │ │ │ - beq b6384 <__cxa_atexit@plt+0xaa324> │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + beq b6f68 <__cxa_atexit@plt+0xaaf08> │ │ │ │ + b b6fc0 <__cxa_atexit@plt+0xaaf60> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xfffffef0 │ │ │ │ - strheq r4, [lr, #-20]! @ 0xffffffec │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - cmneq lr, r4, asr #9 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6448 <__cxa_atexit@plt+0xaa3e8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b6450 <__cxa_atexit@plt+0xaa3f0> │ │ │ │ - ldr lr, [pc, #88] @ b6464 <__cxa_atexit@plt+0xaa404> │ │ │ │ - ldr r1, [pc, #88] @ b6468 <__cxa_atexit@plt+0xaa408> │ │ │ │ - add sl, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm sl, {r0, r2, sl} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ b646c <__cxa_atexit@plt+0xaa40c> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl} │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b b6458 <__cxa_atexit@plt+0xaa3f8> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffefc │ │ │ │ - cmneq pc, r4, lsr #26 │ │ │ │ - cmpeq r8, r1, asr #29 │ │ │ │ - cmneq lr, r8, lsr #8 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r8, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi b64fc <__cxa_atexit@plt+0xaa49c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b6508 <__cxa_atexit@plt+0xaa4a8> │ │ │ │ - add r9, r7, #16 │ │ │ │ - ldr lr, [pc, #112] @ b6518 <__cxa_atexit@plt+0xaa4b8> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr ip, [r7, #12] │ │ │ │ - ldr r7, [r7, #28] │ │ │ │ - ldm r9, {r2, r3, r9} │ │ │ │ - ldr r0, [pc, #96] @ b651c <__cxa_atexit@plt+0xaa4bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [sl, #4]! │ │ │ │ - add lr, sl, #16 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + andeq r0, r0, r0, lsl #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #36] @ b6fb4 <__cxa_atexit@plt+0xaaf54> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + str r3, [r5, #-12]! │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str ip, [sl, #12] │ │ │ │ - stm lr, {r2, r3, r9} │ │ │ │ - beq b64f0 <__cxa_atexit@plt+0xaa490> │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ + beq b6fac <__cxa_atexit@plt+0xaaf4c> │ │ │ │ + b b6fc0 <__cxa_atexit@plt+0xaaf60> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmneq lr, r8, asr #32 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - cmneq lr, r8, asr r3 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b65b4 <__cxa_atexit@plt+0xaa554> │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + andeq r0, r0, r7, ror #5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r3, [pc, #144] @ b7058 <__cxa_atexit@plt+0xaaff8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldrd r0, [r7, #3] │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + str r3, [r5] │ │ │ │ + strd r0, [r5, #16] │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7020 <__cxa_atexit@plt+0xaafc0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b65bc <__cxa_atexit@plt+0xaa55c> │ │ │ │ - ldr lr, [pc, #88] @ b65d0 <__cxa_atexit@plt+0xaa570> │ │ │ │ - ldr r1, [pc, #88] @ b65d4 <__cxa_atexit@plt+0xaa574> │ │ │ │ - add ip, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldm ip, {r0, r2, sl, ip} │ │ │ │ - str lr, [r9, #4]! │ │ │ │ - ldr r8, [pc, #56] @ b65d8 <__cxa_atexit@plt+0xaa578> │ │ │ │ - add lr, r9, #16 │ │ │ │ - str r3, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - stm lr, {r0, r2, sl, ip} │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r6, r9 │ │ │ │ - b b65c4 <__cxa_atexit@plt+0xaa564> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b7048 <__cxa_atexit@plt+0xaafe8> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldrd r8, [r2] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs b7028 <__cxa_atexit@plt+0xaafc8> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - ldrheq r4, [pc, #-184] @ b6524 <__cxa_atexit@plt+0xaa4c4> │ │ │ │ - cmpeq r8, r6, ror #26 │ │ │ │ - strheq r4, [lr, #-44]! @ 0xffffffd4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6670 <__cxa_atexit@plt+0xaa610> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b6678 <__cxa_atexit@plt+0xaa618> │ │ │ │ - ldr r0, [pc, #120] @ b668c <__cxa_atexit@plt+0xaa62c> │ │ │ │ - add ip, r7, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldm ip, {r1, r9, sl, ip} │ │ │ │ - ldr r8, [r7, #32] │ │ │ │ - ldr r0, [pc, #92] @ b6690 <__cxa_atexit@plt+0xaa630> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ b6694 <__cxa_atexit@plt+0xaa634> │ │ │ │ + ldr r0, [pc, #44] @ b705c <__cxa_atexit@plt+0xaaffc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - add lr, r3, #16 │ │ │ │ - stm lr, {r1, r9, sl, ip} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [pc, #64] @ b6698 <__cxa_atexit@plt+0xaa638> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r0, r0, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #32] │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r6, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ - b b6680 <__cxa_atexit@plt+0xaa620> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r4, lsr #22 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - @ instruction: 0x017f4c98 │ │ │ │ - cmneq pc, r0, lsl #22 │ │ │ │ - strdeq r4, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b673c <__cxa_atexit@plt+0xaa6dc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b6744 <__cxa_atexit@plt+0xaa6e4> │ │ │ │ - ldr r8, [pc, #132] @ b6758 <__cxa_atexit@plt+0xaa6f8> │ │ │ │ - ldr r0, [pc, #132] @ b675c <__cxa_atexit@plt+0xaa6fc> │ │ │ │ - add lr, r7, #16 │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sp] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr fp, [r7, #12] │ │ │ │ - ldm lr, {r1, r9, sl, ip, lr} │ │ │ │ - str r8, [r3, #4]! │ │ │ │ - ldr r0, [pc, #96] @ b6760 <__cxa_atexit@plt+0xaa700> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r0, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ b6764 <__cxa_atexit@plt+0xaa704> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [pc, #80] @ b6768 <__cxa_atexit@plt+0xaa708> │ │ │ │ - str fp, [r3, #12] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #16 │ │ │ │ - stm r2, {r1, r9, sl, ip, lr} │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b b674c <__cxa_atexit@plt+0xaa6ec> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - cmneq pc, ip, asr sl @ │ │ │ │ - ldrsbeq r4, [pc, #-184] @ b66b0 <__cxa_atexit@plt+0xaa650> │ │ │ │ - cmneq pc, r0, asr sl @ │ │ │ │ - cmpeq r8, lr, ror #23 │ │ │ │ - cmneq lr, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + muleq r0, ip, r0 │ │ │ │ + cmneq pc, r8, lsr #7 │ │ │ │ + andeq r0, r0, r7, ror #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b6814 <__cxa_atexit@plt+0xaa7b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b681c <__cxa_atexit@plt+0xaa7bc> │ │ │ │ - ldr lr, [pc, #140] @ b6830 <__cxa_atexit@plt+0xaa7d0> │ │ │ │ - ldr r0, [pc, #140] @ b6834 <__cxa_atexit@plt+0xaa7d4> │ │ │ │ - add ip, r7, #16 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r4, [sp] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ - ldm ip, {r1, r9, sl, ip} │ │ │ │ - ldr fp, [r7, #32] │ │ │ │ - ldr r8, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #92] @ b6838 <__cxa_atexit@plt+0xaa7d8> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r0, lr, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #80] @ b683c <__cxa_atexit@plt+0xaa7dc> │ │ │ │ - add lr, r3, #16 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r1, r9, sl, ip} │ │ │ │ - str r4, [r3, #12] │ │ │ │ - str fp, [r3, #32] │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - b 13facc0 <__cxa_atexit@plt+0x13eec60> │ │ │ │ - mov r6, r3 │ │ │ │ - b b6824 <__cxa_atexit@plt+0xaa7c4> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffef8 │ │ │ │ - cmneq pc, ip, lsl #19 │ │ │ │ - ldrsheq r4, [pc, #-172] @ b6794 <__cxa_atexit@plt+0xaa734> │ │ │ │ - cmneq pc, r0, ror r9 @ │ │ │ │ - qdsubeq r4, r4, lr │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b68cc <__cxa_atexit@plt+0xaa86c> │ │ │ │ - ldr r0, [pc, #112] @ b68dc <__cxa_atexit@plt+0xaa87c> │ │ │ │ - add lr, r7, #11 │ │ │ │ - str fp, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr fp, [r7, #7] │ │ │ │ - ldm lr, {r2, r9, sl, ip, lr} │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r0, [pc, #84] @ b68e0 <__cxa_atexit@plt+0xaa880> │ │ │ │ + bcc b70d0 <__cxa_atexit@plt+0xab070> │ │ │ │ + add r2, r5, #4 │ │ │ │ + ldrd r0, [r2] │ │ │ │ + ldrd r8, [r2, #12] │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + and r2, r9, r1 │ │ │ │ + and r1, r8, r0 │ │ │ │ + subs r0, sl, r1 │ │ │ │ + sbcs r7, r7, r2 │ │ │ │ + bcs b70b4 <__cxa_atexit@plt+0xab054> │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + add r5, r5, #32 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [pc, #32] @ b70dc <__cxa_atexit@plt+0xab07c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #20 │ │ │ │ - stm r1, {r2, r9, sl, ip, lr} │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str fp, [r3, #16] │ │ │ │ - ldr r2, [pc, #60] @ b68e4 <__cxa_atexit@plt+0xaa884> │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r9, r6, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - str r3, [r3, #48] @ 0x30 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #36] @ b68e8 <__cxa_atexit@plt+0xaa888> │ │ │ │ - ldr fp, [sp] │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + stmib r3, {r0, r1, r2} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - cmneq pc, ip, asr #20 │ │ │ │ - ldrheq r4, [pc, #-128] @ b686c <__cxa_atexit@plt+0xaa80c> │ │ │ │ - cmpeq r8, r4, ror #20 │ │ │ │ - cmneq lr, ip, lsr #31 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, ip, lsl r3 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b69d0 <__cxa_atexit@plt+0xaa970> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc b69d8 <__cxa_atexit@plt+0xaa978> │ │ │ │ - ldr r1, [pc, #228] @ b6a08 <__cxa_atexit@plt+0xaa9a8> │ │ │ │ - sub r8, r2, #6 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r7, {r1, r3} │ │ │ │ - ldr r1, [pc, #216] @ b6a0c <__cxa_atexit@plt+0xaa9ac> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r3, #8] │ │ │ │ - ldr r3, [r3, #12] │ │ │ │ - ldr lr, [pc, #204] @ b6a10 <__cxa_atexit@plt+0xaa9b0> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r6, #12] │ │ │ │ - add r3, r6, #64 @ 0x40 │ │ │ │ - cmp r0, r3 │ │ │ │ - str lr, [r6, #4] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - bcc b69f4 <__cxa_atexit@plt+0xaa994> │ │ │ │ - ldr r0, [pc, #172] @ b6a14 <__cxa_atexit@plt+0xaa9b4> │ │ │ │ - add lr, r7, #3 │ │ │ │ - str fp, [sp] │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm lr, {r1, r2, r9, ip, lr} │ │ │ │ - ldr sl, [r7, #23] │ │ │ │ - ldr fp, [r7, #27] │ │ │ │ - str r0, [r6, #16]! │ │ │ │ - ldr r0, [pc, #144] @ b6a18 <__cxa_atexit@plt+0xaa9b8> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r6, #8] │ │ │ │ - add r1, r6, #16 │ │ │ │ - stm r1, {r2, r9, ip, lr} │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str sl, [r6, #32] │ │ │ │ - str fp, [r6, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #116] @ b6a1c <__cxa_atexit@plt+0xaa9bc> │ │ │ │ - add r0, r0, #1 │ │ │ │ - sub r9, r3, #6 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r8, [pc, #92] @ b6a20 <__cxa_atexit@plt+0xaa9c0> │ │ │ │ - ldr fp, [sp] │ │ │ │ - mov r6, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - mov r2, r6 │ │ │ │ - b b69e0 <__cxa_atexit@plt+0xaa980> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #52 @ 0x34 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r4, lsl r8 @ │ │ │ │ - cmneq pc, r8, lsr #16 │ │ │ │ - cmneq pc, r8, lsl r8 @ │ │ │ │ - @ instruction: 0xfffffe04 │ │ │ │ - cmneq pc, r0, asr r9 @ │ │ │ │ - ldrheq r4, [pc, #-112] @ b69b4 <__cxa_atexit@plt+0xaa954> │ │ │ │ - cmpeq r8, r0, ror #18 │ │ │ │ - smceq 58336 @ 0xe3e0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc b6a8c <__cxa_atexit@plt+0xaaa2c> │ │ │ │ - ldr r2, [pc, #76] @ b6a9c <__cxa_atexit@plt+0xaaa3c> │ │ │ │ - ldr r1, [pc, #76] @ b6aa0 <__cxa_atexit@plt+0xaaa40> │ │ │ │ + bcc b7158 <__cxa_atexit@plt+0xab0f8> │ │ │ │ + ldr r2, [pc, #96] @ b7168 <__cxa_atexit@plt+0xab108> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + ldr lr, [pc, #92] @ b716c <__cxa_atexit@plt+0xab10c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr sl, [pc, #80] @ b7170 <__cxa_atexit@plt+0xab110> │ │ │ │ + add sl, pc, sl │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ b6aa4 <__cxa_atexit@plt+0xaaa44> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - bx r0 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r7, [r3, #16] │ │ │ │ + str lr, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + sub r3, r6, #15 │ │ │ │ + add r8, sl, #1 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq pc, ip, lsl #14 │ │ │ │ - ldrsheq r4, [pc, #-96] @ b6a4c <__cxa_atexit@plt+0xaa9ec> │ │ │ │ - @ instruction: 0xffffef4c │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ + @ instruction: 0xfffffd1c │ │ │ │ + @ instruction: 0xfffffde0 │ │ │ │ + strdeq r1, [lr, #-4]! │ │ │ │ + ldrdeq r1, [lr, #-12]! │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r8, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #124 @ 0x7c │ │ │ │ - cmp r7, ip │ │ │ │ - bcc b6bd8 <__cxa_atexit@plt+0xaab78> │ │ │ │ - stm sp, {r4, fp} │ │ │ │ - ldr r2, [pc, #288] @ b6bfc <__cxa_atexit@plt+0xaab9c> │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - ldr r1, [r5, #16] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - ldm r5, {r7, fp} │ │ │ │ - ldr r9, [pc, #252] @ b6c00 <__cxa_atexit@plt+0xaaba0> │ │ │ │ - str r0, [r3, #32] │ │ │ │ - mov sl, r8 │ │ │ │ - ldr r8, [pc, #244] @ b6c04 <__cxa_atexit@plt+0xaaba4> │ │ │ │ - str lr, [r3, #44] @ 0x2c │ │ │ │ - ldr lr, [pc, #240] @ b6c08 <__cxa_atexit@plt+0xaaba8> │ │ │ │ - str r1, [r3, #56] @ 0x38 │ │ │ │ - ldr r1, [pc, #236] @ b6c0c <__cxa_atexit@plt+0xaabac> │ │ │ │ - str r7, [r3, #68] @ 0x44 │ │ │ │ - ldr r7, [pc, #232] @ b6c10 <__cxa_atexit@plt+0xaabb0> │ │ │ │ - mov r0, r3 │ │ │ │ - mov r2, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r4, [pc, #216] @ b6c14 <__cxa_atexit@plt+0xaabb4> │ │ │ │ - str r9, [r0, #12]! │ │ │ │ - str r1, [r2, #24]! │ │ │ │ - mov r9, r3 │ │ │ │ - mov r1, r3 │ │ │ │ - add r8, pc, r8 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b7220 <__cxa_atexit@plt+0xab1c0> │ │ │ │ + ldr r7, [pc, #188] @ b7258 <__cxa_atexit@plt+0xab1f8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r8, [r9, #60]! @ 0x3c │ │ │ │ - str r7, [r1, #36]! @ 0x24 │ │ │ │ - mov r8, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r4, pc, r4 │ │ │ │ - str lr, [r8, #72]! @ 0x48 │ │ │ │ - str r4, [r7, #48]! @ 0x30 │ │ │ │ - str fp, [r3, #80] @ 0x50 │ │ │ │ - ldr r4, [pc, #156] @ b6c18 <__cxa_atexit@plt+0xaabb8> │ │ │ │ - str r7, [r3, #88] @ 0x58 │ │ │ │ - sub r7, ip, #35 @ 0x23 │ │ │ │ - add r4, pc, r4 │ │ │ │ - add lr, r3, #92 @ 0x5c │ │ │ │ - cmp sl, #10 │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ - stm lr, {r1, r2, r8, r9} │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ - str r3, [r3, #112] @ 0x70 │ │ │ │ - ble b6bc8 <__cxa_atexit@plt+0xaab68> │ │ │ │ - ldr r3, [pc, #116] @ b6c1c <__cxa_atexit@plt+0xaabbc> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ + ldr r2, [pc, #184] @ b725c <__cxa_atexit@plt+0xab1fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov r1, r6 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b723c <__cxa_atexit@plt+0xab1dc> │ │ │ │ + ldr r3, [pc, #144] @ b7264 <__cxa_atexit@plt+0xab204> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r7, [r6, #124] @ 0x7c │ │ │ │ - str r3, [r6, #120] @ 0x78 │ │ │ │ - sub r7, ip, #3 │ │ │ │ - mov r6, ip │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r6, r3, #112 @ 0x70 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ + ldr r0, [pc, #140] @ b7268 <__cxa_atexit@plt+0xab208> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #136] @ b726c <__cxa_atexit@plt+0xab20c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #56] @ b7260 <__cxa_atexit@plt+0xab200> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r6, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ b6c20 <__cxa_atexit@plt+0xaabc0> │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #124 @ 0x7c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, ip │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffef34 │ │ │ │ - @ instruction: 0xffffef94 │ │ │ │ - @ instruction: 0xfffff22c │ │ │ │ - @ instruction: 0xfffff298 │ │ │ │ - @ instruction: 0xfffff03c │ │ │ │ - @ instruction: 0xfffff0cc │ │ │ │ - @ instruction: 0xfffff160 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - cmneq lr, r0, asr #25 │ │ │ │ - cmneq lr, r0, lsl #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffb3c │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + qdsubeq r1, r0, lr │ │ │ │ + @ instruction: 0xfffffc50 │ │ │ │ + @ instruction: 0xfffffd14 │ │ │ │ + cmneq lr, r0, lsr r0 │ │ │ │ + strdeq r0, [lr, #-252]! @ 0xffffff04 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6cc4 <__cxa_atexit@plt+0xaac64> │ │ │ │ - ldr r2, [pc, #140] @ b6cd4 <__cxa_atexit@plt+0xaac74> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq b6ca4 <__cxa_atexit@plt+0xaac44> │ │ │ │ - ldr r2, [pc, #116] @ b6cd8 <__cxa_atexit@plt+0xaac78> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b72c8 <__cxa_atexit@plt+0xab268> │ │ │ │ + ldr r7, [pc, #68] @ b72d8 <__cxa_atexit@plt+0xab278> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r5, {r7, r8, sl} │ │ │ │ tst r9, #3 │ │ │ │ + beq b72b8 <__cxa_atexit@plt+0xab258> │ │ │ │ + ldr r2, [pc, #52] @ b72dc <__cxa_atexit@plt+0xab27c> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - beq b6cb4 <__cxa_atexit@plt+0xaac54> │ │ │ │ - ldr r2, [r9, #11] │ │ │ │ - ldr r1, [r9, #15] │ │ │ │ - ldr lr, [r9, #3] │ │ │ │ - ldr sl, [r9, #7] │ │ │ │ - add r9, r9, #19 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - stmdb r5, {r0, r3, r9} │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r9, lr │ │ │ │ - b b6ac0 <__cxa_atexit@plt+0xaaa60> │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r7, [r5] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ b6cdc <__cxa_atexit@plt+0xaac7c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ b72e0 <__cxa_atexit@plt+0xab280> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - andeq r0, r0, r0, ror #1 │ │ │ │ - strdeq r3, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq lr, r8, asr #23 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r8, rrx │ │ │ │ + strheq r0, [lr, #-240]! @ 0xffffff10 │ │ │ │ + smulbbeq lr, ip, pc @ │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ b6d40 <__cxa_atexit@plt+0xaace0> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r3, [pc, #12] @ b7304 <__cxa_atexit@plt+0xab2a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq b6d38 <__cxa_atexit@plt+0xaacd8> │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b b6ac0 <__cxa_atexit@plt+0xaaa60> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, r4, ror #22 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r8, lsl r0 │ │ │ │ + cmneq lr, r8, ror #30 │ │ │ │ + andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #23] │ │ │ │ - ldr r2, [r7, #15] │ │ │ │ - ldr r1, [r7, #19] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - stm r5, {r0, r7} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b b6ac0 <__cxa_atexit@plt+0xaaa60> │ │ │ │ - cmneq lr, r0, lsr #22 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6dcc <__cxa_atexit@plt+0xaad6c> │ │ │ │ - ldr r7, [pc, #52] @ b6ddc <__cxa_atexit@plt+0xaad7c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b6dc0 <__cxa_atexit@plt+0xaad60> │ │ │ │ - mov r7, r8 │ │ │ │ - b b6df0 <__cxa_atexit@plt+0xaad90> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b6de0 <__cxa_atexit@plt+0xaad80> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov sl, r7 │ │ │ │ + mov r7, r5 │ │ │ │ + add r5, r5, #16 │ │ │ │ + ldmib r7, {r8, r9} │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r0, r3 │ │ │ │ + bcc b73c0 <__cxa_atexit@plt+0xab360> │ │ │ │ + ldr r7, [pc, #188] @ b73f8 <__cxa_atexit@plt+0xab398> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strdeq r3, [lr, #-160]! @ 0xffffff60 │ │ │ │ - cmneq lr, r4, asr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #272] @ b6f08 <__cxa_atexit@plt+0xaaea8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr sl, [r7, #15] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - add r7, r7, #19 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - ldm r7, {r1, r3, r7} │ │ │ │ - stmda r5, {r1, r3, r7, r9} │ │ │ │ - add r9, r6, #124 @ 0x7c │ │ │ │ - cmp r2, r9 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str sl, [r5, #-16] │ │ │ │ - bcc b6edc <__cxa_atexit@plt+0xaae7c> │ │ │ │ - ldr r2, [pc, #216] @ b6f0c <__cxa_atexit@plt+0xaaeac> │ │ │ │ - ldr ip, [pc, #216] @ b6f10 <__cxa_atexit@plt+0xaaeb0> │ │ │ │ + ldr r2, [pc, #184] @ b73fc <__cxa_atexit@plt+0xab39c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #208] @ b6f14 <__cxa_atexit@plt+0xaaeb4> │ │ │ │ - str lr, [r6, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - add ip, pc, ip │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r1, [r6, #32] │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ - str r3, [r6, #44] @ 0x2c │ │ │ │ - str ip, [lr, #12]! │ │ │ │ - ldr r0, [pc, #172] @ b6f18 <__cxa_atexit@plt+0xaaeb8> │ │ │ │ - mov r8, r6 │ │ │ │ mov r1, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r8, #60]! @ 0x3c │ │ │ │ - ldr r0, [pc, #156] @ b6f1c <__cxa_atexit@plt+0xaaebc> │ │ │ │ - mov r7, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #72]! @ 0x48 │ │ │ │ - ldr r3, [pc, #140] @ b6f20 <__cxa_atexit@plt+0xaaec0> │ │ │ │ - mov r0, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r0, #24]! │ │ │ │ - ldr r3, [pc, #128] @ b6f24 <__cxa_atexit@plt+0xaaec4> │ │ │ │ - str sl, [r6, #80] @ 0x50 │ │ │ │ - add sl, r6, #84 @ 0x54 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #36]! @ 0x24 │ │ │ │ - mov r3, r6 │ │ │ │ - str r2, [r3, #48]! @ 0x30 │ │ │ │ - ldr r2, [pc, #104] @ b6f28 <__cxa_atexit@plt+0xaaec8> │ │ │ │ - str r6, [r6, #112] @ 0x70 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm sl, {r2, r3, r7} │ │ │ │ - add r2, r6, #96 @ 0x60 │ │ │ │ - add r6, r6, #112 @ 0x70 │ │ │ │ - sub r7, r9, #35 @ 0x23 │ │ │ │ - stm r2, {r0, r1, r8, lr} │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - mov r0, #124 @ 0x7c │ │ │ │ - ldr r7, [pc, #68] @ b6f2c <__cxa_atexit@plt+0xaaecc> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r9 │ │ │ │ - str lr, [r5, #4] │ │ │ │ - str r8, [r5, #8] │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r8, asr #6 │ │ │ │ - @ instruction: 0xffffebe0 │ │ │ │ - @ instruction: 0xffffec78 │ │ │ │ - @ instruction: 0xffffee44 │ │ │ │ - @ instruction: 0xffffef04 │ │ │ │ - @ instruction: 0xffffef74 │ │ │ │ - @ instruction: 0xffffecd8 │ │ │ │ - @ instruction: 0xffffed70 │ │ │ │ - @ instruction: 0xfffff988 │ │ │ │ - strheq r3, [lr, #-152]! @ 0xffffff68 │ │ │ │ - cmneq lr, ip, lsl #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ b6f58 <__cxa_atexit@plt+0xaaef8> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + str r7, [r1, #4]! │ │ │ │ + str r8, [r1, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ + str r8, [r1, #16] │ │ │ │ + str r1, [r1, #20] │ │ │ │ + add r2, r1, #60 @ 0x3c │ │ │ │ + sub r7, r3, #6 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc b73dc <__cxa_atexit@plt+0xab37c> │ │ │ │ + ldr r3, [pc, #144] @ b7404 <__cxa_atexit@plt+0xab3a4> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - smceq 58264 @ 0xe398 │ │ │ │ - cmneq lr, r8, asr #18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b6fa0 <__cxa_atexit@plt+0xaaf40> │ │ │ │ - ldr r7, [pc, #48] @ b6fb0 <__cxa_atexit@plt+0xaaf50> │ │ │ │ - tst r8, #3 │ │ │ │ + ldr r0, [pc, #140] @ b7408 <__cxa_atexit@plt+0xab3a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #136] @ b740c <__cxa_atexit@plt+0xab3ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r3, [r6, #28]! │ │ │ │ + ldr r3, [r6, #-8] │ │ │ │ + str r9, [r6, #8] │ │ │ │ + str sl, [r6, #12] │ │ │ │ + str r7, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r1, [r6, #36] @ 0x24 │ │ │ │ + sub r9, r2, #15 │ │ │ │ + add r8, lr, #1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #56] @ b7400 <__cxa_atexit@plt+0xab3a0> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq b6f94 <__cxa_atexit@plt+0xaaf34> │ │ │ │ - mov r7, r8 │ │ │ │ - b b6fc4 <__cxa_atexit@plt+0xaaf64> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b6fb4 <__cxa_atexit@plt+0xaaf54> │ │ │ │ + mov r6, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, ip, lsr #18 │ │ │ │ - strdeq r3, [lr, #-128]! @ 0xffffff80 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r5, [pc, #304] @ b7100 <__cxa_atexit@plt+0xab0a0> │ │ │ │ - add ip, r7, #11 │ │ │ │ - sub r0, r3, #24 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldm ip, {r2, sl, ip} │ │ │ │ - ldr r1, [r7, #23] │ │ │ │ - ldr lr, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r7, #27] │ │ │ │ - add r5, r5, #1 │ │ │ │ - str r5, [r3] │ │ │ │ - stm r0, {r2, sl, ip} │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - ldr r9, [pc, #252] @ b7104 <__cxa_atexit@plt+0xab0a4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str r9, [r5, #-4]! │ │ │ │ - add r9, r6, #124 @ 0x7c │ │ │ │ - cmp r0, r9 │ │ │ │ - bcc b70d0 <__cxa_atexit@plt+0xab070> │ │ │ │ - ldr r0, [pc, #224] @ b7108 <__cxa_atexit@plt+0xab0a8> │ │ │ │ - ldr r3, [pc, #224] @ b710c <__cxa_atexit@plt+0xab0ac> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #4]! │ │ │ │ - ldr r0, [pc, #216] @ b7110 <__cxa_atexit@plt+0xab0b0> │ │ │ │ - str lr, [r6, #8] │ │ │ │ - mov lr, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r2, [r6, #68] @ 0x44 │ │ │ │ - str r7, [r6, #56] @ 0x38 │ │ │ │ - str r8, [r6, #20] │ │ │ │ - str r1, [r6, #44] @ 0x2c │ │ │ │ - str ip, [r6, #32] │ │ │ │ - str r3, [lr, #12]! │ │ │ │ - ldr r1, [pc, #180] @ b7114 <__cxa_atexit@plt+0xab0b4> │ │ │ │ - mov r8, r6 │ │ │ │ - mov r2, r6 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r8, #60]! @ 0x3c │ │ │ │ - ldr r1, [pc, #164] @ b7118 <__cxa_atexit@plt+0xab0b8> │ │ │ │ - mov r7, r6 │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r2, #72]! @ 0x48 │ │ │ │ - ldr r3, [pc, #148] @ b711c <__cxa_atexit@plt+0xab0bc> │ │ │ │ - mov r1, r6 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #24]! │ │ │ │ - ldr r3, [pc, #136] @ b7120 <__cxa_atexit@plt+0xab0c0> │ │ │ │ - str sl, [r6, #80] @ 0x50 │ │ │ │ - add sl, r6, #84 @ 0x54 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #36]! @ 0x24 │ │ │ │ - mov r3, r6 │ │ │ │ - str r0, [r3, #48]! @ 0x30 │ │ │ │ - ldr r0, [pc, #112] @ b7124 <__cxa_atexit@plt+0xab0c4> │ │ │ │ - str r6, [r6, #112] @ 0x70 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stm sl, {r0, r3, r7} │ │ │ │ - add r0, r6, #96 @ 0x60 │ │ │ │ - add r6, r6, #112 @ 0x70 │ │ │ │ - sub r7, r9, #35 @ 0x23 │ │ │ │ - stm r0, {r1, r2, r8, lr} │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - mov r0, #124 @ 0x7c │ │ │ │ - ldr r7, [pc, #76] @ b7128 <__cxa_atexit@plt+0xab0c8> │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - mov r0, #0 │ │ │ │ - str r0, [r3, #-36]! @ 0xffffffdc │ │ │ │ + mov r6, #40 @ 0x28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r9 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x017f4190 │ │ │ │ - cmneq pc, r4, lsr r1 @ │ │ │ │ - @ instruction: 0xffffe9ec │ │ │ │ - @ instruction: 0xffffea84 │ │ │ │ - @ instruction: 0xffffec50 │ │ │ │ - @ instruction: 0xffffed10 │ │ │ │ - @ instruction: 0xffffed80 │ │ │ │ - @ instruction: 0xffffeae4 │ │ │ │ - @ instruction: 0xffffeb7c │ │ │ │ - @ instruction: 0xfffff794 │ │ │ │ - cmneq lr, r4, asr #15 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b71a0 <__cxa_atexit@plt+0xab140> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b71a8 <__cxa_atexit@plt+0xab148> │ │ │ │ - ldr r1, [pc, #92] @ b71bc <__cxa_atexit@plt+0xab15c> │ │ │ │ - add lr, r7, #12 │ │ │ │ - add sl, r7, #24 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffda4 │ │ │ │ + strheq r0, [lr, #-224]! @ 0xffffff20 │ │ │ │ + @ instruction: 0xfffffab0 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + @ instruction: 0x016e0e90 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7450 <__cxa_atexit@plt+0xab3f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b7458 <__cxa_atexit@plt+0xab3f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r2, {r1, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [r7, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #60] @ b71c0 <__cxa_atexit@plt+0xab160> │ │ │ │ + ldr r0, [pc, #32] @ b745c <__cxa_atexit@plt+0xab3fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmib r3, {r0, r2} │ │ │ │ - add r0, r3, #12 │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - add lr, r3, #24 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - sub r8, r6, #27 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - mov r6, r3 │ │ │ │ - b b71b0 <__cxa_atexit@plt+0xab150> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b e6964c <__cxa_atexit@plt+0xe5d5ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [pc, #-244] @ b70d0 <__cxa_atexit@plt+0xab070> │ │ │ │ - cmneq pc, r4, asr #7 │ │ │ │ - cmneq lr, r0, lsl #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq pc, r8, lsl #26 │ │ │ │ + cmneq pc, r4, lsl #26 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b7208 <__cxa_atexit@plt+0xab1a8> │ │ │ │ - ldr r2, [pc, #40] @ b7210 <__cxa_atexit@plt+0xab1b0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b7214 <__cxa_atexit@plt+0xab1b4> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r8 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b74e4 <__cxa_atexit@plt+0xab484> │ │ │ │ + ldr r3, [pc, #84] @ b74fc <__cxa_atexit@plt+0xab49c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #80] @ b7500 <__cxa_atexit@plt+0xab4a0> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ - mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, lsl r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b7240 <__cxa_atexit@plt+0xab1e0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b7254 <__cxa_atexit@plt+0xab1f4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + sub r3, r6, #10 │ │ │ │ + ldr r1, [pc, #64] @ b7504 <__cxa_atexit@plt+0xab4a4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + str r2, [r7, #24] │ │ │ │ + str r3, [r7, #28] │ │ │ │ + sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, asr #30 │ │ │ │ - cmneq lr, r0, lsl #10 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b72e0 <__cxa_atexit@plt+0xab280> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b72e8 <__cxa_atexit@plt+0xab288> │ │ │ │ - ldr lr, [pc, #108] @ b72fc <__cxa_atexit@plt+0xab29c> │ │ │ │ - ldr r0, [pc, #108] @ b7300 <__cxa_atexit@plt+0xab2a0> │ │ │ │ - add ip, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str fp, [sp] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm ip, {r0, r1, r8, r9, sl, ip} │ │ │ │ - ldr fp, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #72] @ b7304 <__cxa_atexit@plt+0xab2a4> │ │ │ │ - str fp, [r3, #36] @ 0x24 │ │ │ │ - ldr fp, [sp] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - add lr, r3, #12 │ │ │ │ - stm lr, {r0, r1, r8, r9, sl, ip} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b72f0 <__cxa_atexit@plt+0xab290> │ │ │ │ - mov r5, #48 @ 0x30 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [pc, #28] @ b7508 <__cxa_atexit@plt+0xab4a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe98 │ │ │ │ - cmneq pc, r0, lsr #29 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + ldrsbeq r3, [pc, #-244] @ b7418 <__cxa_atexit@plt+0xab3b8> │ │ │ │ + ldrdeq r0, [lr, #-212]! @ 0xffffff2c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, ror #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, r8, lsr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #64 @ 0x40 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b73f0 <__cxa_atexit@plt+0xab390> │ │ │ │ - add ip, r7, #19 │ │ │ │ - str fp, [sp] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr fp, [r7, #15] │ │ │ │ - ldm ip, {r9, sl, ip} │ │ │ │ - ldr r7, [pc, #124] @ b7400 <__cxa_atexit@plt+0xab3a0> │ │ │ │ - sub lr, r6, #19 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc b7578 <__cxa_atexit@plt+0xab518> │ │ │ │ + ldr r7, [pc, #84] @ b7590 <__cxa_atexit@plt+0xab530> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str fp, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str ip, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #76] @ b7404 <__cxa_atexit@plt+0xab3a4> │ │ │ │ - str r3, [r3, #44] @ 0x2c │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #64] @ b7408 <__cxa_atexit@plt+0xab3a8> │ │ │ │ - str lr, [r3, #52] @ 0x34 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #52] @ b740c <__cxa_atexit@plt+0xab3ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r2, [pc, #80] @ b7594 <__cxa_atexit@plt+0xab534> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + sub r7, r6, #10 │ │ │ │ + ldr r1, [pc, #64] @ b7598 <__cxa_atexit@plt+0xab538> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r9, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + str r7, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #28] @ b759c <__cxa_atexit@plt+0xab53c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #32 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - ldrheq r3, [pc, #-208] @ b7344 <__cxa_atexit@plt+0xab2e4> │ │ │ │ - @ instruction: 0x016e3598 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b74cc <__cxa_atexit@plt+0xab46c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b74d4 <__cxa_atexit@plt+0xab474> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r0, [pc, #156] @ b74e8 <__cxa_atexit@plt+0xab488> │ │ │ │ - add ip, r7, #12 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r4, [sp] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - str r0, [r2, #-8] │ │ │ │ - ldr r4, [r7, #8] │ │ │ │ - ldm ip, {r1, r9, sl, ip} │ │ │ │ - ldr fp, [r7, #28] │ │ │ │ - ldr r8, [r7, #32] │ │ │ │ - ldr lr, [pc, #120] @ b74ec <__cxa_atexit@plt+0xab48c> │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r0, [r2, #-16] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r2, #-12] │ │ │ │ - ldr r0, [pc, #104] @ b74f0 <__cxa_atexit@plt+0xab490> │ │ │ │ - ldr lr, [pc, #104] @ b74f4 <__cxa_atexit@plt+0xab494> │ │ │ │ - ldr r2, [pc, #104] @ b74f8 <__cxa_atexit@plt+0xab498> │ │ │ │ - str fp, [r3, #28] │ │ │ │ - str r8, [r3, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r4} │ │ │ │ - add r2, r3, #12 │ │ │ │ - stm r2, {r1, r9, sl, ip} │ │ │ │ - ldr r4, [pc, #80] @ b74fc <__cxa_atexit@plt+0xab49c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - add r9, r0, #2 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r8, lr │ │ │ │ - add sl, r4, #217 @ 0xd9 │ │ │ │ - ldr r4, [sp] │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - mov r6, r3 │ │ │ │ - b b74dc <__cxa_atexit@plt+0xab47c> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, ip, ror #25 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - strdeq r3, [lr, #-24]! @ 0xffffffe8 │ │ │ │ - cmneq lr, r4, asr #8 │ │ │ │ - @ instruction: 0xfffffeb0 │ │ │ │ - ldrheq r3, [pc, #-196] @ b7440 <__cxa_atexit@plt+0xab3e0> │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmneq pc, r0, asr #30 │ │ │ │ + cmneq lr, r0, asr #26 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7534 <__cxa_atexit@plt+0xab4d4> │ │ │ │ - ldr r2, [pc, #28] @ b7540 <__cxa_atexit@plt+0xab4e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b75f8 <__cxa_atexit@plt+0xab598> │ │ │ │ + ldr r3, [pc, #72] @ b7610 <__cxa_atexit@plt+0xab5b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ b7614 <__cxa_atexit@plt+0xab5b4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #64] @ b7618 <__cxa_atexit@plt+0xab5b8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + add r3, r3, #1 │ │ │ │ + stmib r7, {r2, r8, lr} │ │ │ │ + str r3, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + ldr r7, [pc, #28] @ b761c <__cxa_atexit@plt+0xab5bc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, ror #24 │ │ │ │ - strdeq r3, [lr, #-16]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsr #24 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq pc, r8, asr #29 │ │ │ │ + smulbteq lr, r4, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7588 <__cxa_atexit@plt+0xab528> │ │ │ │ - ldr r2, [pc, #40] @ b7590 <__cxa_atexit@plt+0xab530> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b7594 <__cxa_atexit@plt+0xab534> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b7650 <__cxa_atexit@plt+0xab5f0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7658 <__cxa_atexit@plt+0xab5f8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 51589c <__cxa_atexit@plt+0x50983c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r3, [lr, #-4]! │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b75c0 <__cxa_atexit@plt+0xab560> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ + ldrsheq r3, [pc, #-172] @ b75b4 <__cxa_atexit@plt+0xab554> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b76a4 <__cxa_atexit@plt+0xab644> │ │ │ │ + ldr r2, [pc, #48] @ b76b0 <__cxa_atexit@plt+0xab650> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b769c <__cxa_atexit@plt+0xab63c> │ │ │ │ + b b76bc <__cxa_atexit@plt+0xab65c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b75d4 <__cxa_atexit@plt+0xab574> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, asr #23 │ │ │ │ - cmneq lr, r8, ror #7 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b7734 <__cxa_atexit@plt+0xab6d4> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b7748 <__cxa_atexit@plt+0xab6e8> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b775c <__cxa_atexit@plt+0xab6fc> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne b7770 <__cxa_atexit@plt+0xab710> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b7784 <__cxa_atexit@plt+0xab724> │ │ │ │ + ldr r2, [pc, #152] @ b77a4 <__cxa_atexit@plt+0xab744> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #148] @ b77a8 <__cxa_atexit@plt+0xab748> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + sub r1, r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r5, [pc, #92] @ b7798 <__cxa_atexit@plt+0xab738> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r5, [pc, #68] @ b7794 <__cxa_atexit@plt+0xab734> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r5, [pc, #60] @ b77a0 <__cxa_atexit@plt+0xab740> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r5, [pc, #36] @ b779c <__cxa_atexit@plt+0xab73c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r3, [pc, #-144] @ b770c <__cxa_atexit@plt+0xab6ac> │ │ │ │ + cmneq pc, r4, lsl #20 │ │ │ │ + cmneq pc, r8, asr #19 │ │ │ │ + ldrsbeq r3, [pc, #-156] @ b770c <__cxa_atexit@plt+0xab6ac> │ │ │ │ + cmneq pc, r8, lsr sl @ │ │ │ │ + cmneq pc, r0, asr #20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b764c <__cxa_atexit@plt+0xab5ec> │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7828 <__cxa_atexit@plt+0xab7c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b7654 <__cxa_atexit@plt+0xab5f4> │ │ │ │ - ldr lr, [pc, #88] @ b7668 <__cxa_atexit@plt+0xab608> │ │ │ │ - ldr r0, [pc, #88] @ b766c <__cxa_atexit@plt+0xab60c> │ │ │ │ - add ip, r7, #12 │ │ │ │ + bcc b7834 <__cxa_atexit@plt+0xab7d4> │ │ │ │ + ldr lr, [pc, #104] @ b7844 <__cxa_atexit@plt+0xab7e4> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #96] @ b7848 <__cxa_atexit@plt+0xab7e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm ip, {r0, r1, r8, r9, sl, ip} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ b7670 <__cxa_atexit@plt+0xab610> │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, r8, r9, sl, ip, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ b784c <__cxa_atexit@plt+0xab7ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - b b765c <__cxa_atexit@plt+0xab5fc> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe00 │ │ │ │ - cmneq pc, r0, lsr #22 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - smceq 58120 @ 0xe308 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, r4, lsl r3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #60 @ 0x3c │ │ │ │ - mov ip, r8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7748 <__cxa_atexit@plt+0xab6e8> │ │ │ │ - ldr lr, [pc, #132] @ b775c <__cxa_atexit@plt+0xab6fc> │ │ │ │ - add sl, r7, #7 │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldm sl, {r0, r2, r9, sl} │ │ │ │ - ldr r7, [r7, #23] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - sub lr, r6, #19 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r1, r3, #12 │ │ │ │ - stm r1, {r0, r2, r9, sl, ip} │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r0, [pc, #88] @ b7760 <__cxa_atexit@plt+0xab700> │ │ │ │ - str r3, [r3, #40] @ 0x28 │ │ │ │ - mov r8, fp │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ - ldr r0, [pc, #72] @ b7764 <__cxa_atexit@plt+0xab704> │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - sub fp, r6, #11 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #56] @ b7768 <__cxa_atexit@plt+0xab708> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str fp, [r3, #56] @ 0x38 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - mov fp, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, ip │ │ │ │ - mov r3, #60 @ 0x3c │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff00 │ │ │ │ - @ instruction: 0xffffff6c │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ - cmneq lr, r4, ror #4 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7804 <__cxa_atexit@plt+0xab7a4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b780c <__cxa_atexit@plt+0xab7ac> │ │ │ │ - str r7, [r3, #-4] │ │ │ │ - ldr r0, [pc, #120] @ b7820 <__cxa_atexit@plt+0xab7c0> │ │ │ │ - add lr, r7, #12 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #-8] │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmneq pc, r4, asr r9 @ │ │ │ │ + cmneq pc, r8, lsr r9 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7884 <__cxa_atexit@plt+0xab824> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldm lr, {r1, r9, sl, ip, lr} │ │ │ │ - ldr r0, [pc, #100] @ b7824 <__cxa_atexit@plt+0xab7c4> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12] │ │ │ │ - sub r0, r6, #23 │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r3, [pc, #84] @ b7828 <__cxa_atexit@plt+0xab7c8> │ │ │ │ - ldr r0, [pc, #84] @ b782c <__cxa_atexit@plt+0xab7cc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - stmib r2, {r0, r8} │ │ │ │ - add r0, r2, #12 │ │ │ │ - stm r0, {r1, r9, sl, ip, lr} │ │ │ │ - ldr r2, [pc, #64] @ b7830 <__cxa_atexit@plt+0xab7d0> │ │ │ │ - add r9, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #56] @ b7834 <__cxa_atexit@plt+0xab7d4> │ │ │ │ - add sl, r2, #217 @ 0xd9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - mov r6, r2 │ │ │ │ - b b7814 <__cxa_atexit@plt+0xab7b4> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b788c <__cxa_atexit@plt+0xab82c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r8, asr #17 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b78f0 <__cxa_atexit@plt+0xab890> │ │ │ │ + ldr lr, [pc, #72] @ b78fc <__cxa_atexit@plt+0xab89c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-16] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r0, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b78e4 <__cxa_atexit@plt+0xab884> │ │ │ │ + mov r7, r8 │ │ │ │ + b b7908 <__cxa_atexit@plt+0xab8a8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x017f3990 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, ip, asr #29 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - cmneq pc, r8, ror r9 @ │ │ │ │ - cmneq lr, r8, lsl #2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr r0 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b786c <__cxa_atexit@plt+0xab80c> │ │ │ │ - ldr r2, [pc, #28] @ b7878 <__cxa_atexit@plt+0xab818> │ │ │ │ + ldr r8, [r5, #16] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b795c <__cxa_atexit@plt+0xab8fc> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b79a0 <__cxa_atexit@plt+0xab940> │ │ │ │ + ldr r2, [pc, #144] @ b79c0 <__cxa_atexit@plt+0xab960> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #132] @ b79c4 <__cxa_atexit@plt+0xab964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, lsr #18 │ │ │ │ - strheq r2, [lr, #-232]! @ 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r2, [r5, #12]! │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r3, r6, #24 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b79a8 <__cxa_atexit@plt+0xab948> │ │ │ │ + ldr lr, [pc, #72] @ b79b8 <__cxa_atexit@plt+0xab958> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #12]! │ │ │ │ + ldr r0, [pc, #64] @ b79bc <__cxa_atexit@plt+0xab95c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + stm r5, {r0, r6} │ │ │ │ + ldr r0, [r5, #-8] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r2, r8} │ │ │ │ + str r1, [r6, #20] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + b b79ac <__cxa_atexit@plt+0xab94c> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe40 │ │ │ │ + cmneq pc, r8, asr #15 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmneq pc, r4, lsl #16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b78c0 <__cxa_atexit@plt+0xab860> │ │ │ │ - ldr r2, [pc, #40] @ b78c8 <__cxa_atexit@plt+0xab868> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b78cc <__cxa_atexit@plt+0xab86c> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b79f8 <__cxa_atexit@plt+0xab998> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7a00 <__cxa_atexit@plt+0xab9a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x016e2d9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b78f8 <__cxa_atexit@plt+0xab898> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b790c <__cxa_atexit@plt+0xab8ac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, lsl #17 │ │ │ │ - cmneq lr, r0, asr #1 │ │ │ │ - andeq r0, r0, r6 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq pc, r4, asr r7 @ │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7984 <__cxa_atexit@plt+0xab924> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7a54 <__cxa_atexit@plt+0xab9f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b798c <__cxa_atexit@plt+0xab92c> │ │ │ │ - ldr lr, [pc, #88] @ b79a0 <__cxa_atexit@plt+0xab940> │ │ │ │ - ldr r0, [pc, #88] @ b79a4 <__cxa_atexit@plt+0xab944> │ │ │ │ - add sl, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm sl, {r0, r1, r8, r9, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ b79a8 <__cxa_atexit@plt+0xab948> │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, r8, r9, sl, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b7994 <__cxa_atexit@plt+0xab934> │ │ │ │ - mov r5, #40 @ 0x28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + bcc b7a5c <__cxa_atexit@plt+0xab9fc> │ │ │ │ + ldr r1, [pc, #64] @ b7a78 <__cxa_atexit@plt+0xaba18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b7a7c <__cxa_atexit@plt+0xaba1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + stmdb r5, {r1, r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7a64 <__cxa_atexit@plt+0xaba04> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7a74 <__cxa_atexit@plt+0xaba14> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmneq pc, r8, ror #15 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq lr, ip, ror #16 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffbe4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #32 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b7ad8 <__cxa_atexit@plt+0xaba78> │ │ │ │ + ldr r9, [pc, #64] @ b7ae4 <__cxa_atexit@plt+0xaba84> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #60] @ b7ae8 <__cxa_atexit@plt+0xaba88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1, r2, r3} │ │ │ │ + str r9, [r8, #24]! │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str lr, [r8, #-20] @ 0xffffffec │ │ │ │ + str r1, [r8, #-16] │ │ │ │ + str r7, [r8, #-12] │ │ │ │ + stmdb r8, {r0, r2} │ │ │ │ + add r5, r5, #20 │ │ │ │ + sub r9, r6, #26 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7b1c <__cxa_atexit@plt+0xababc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7b24 <__cxa_atexit@plt+0xabac4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 51589c <__cxa_atexit@plt+0x50983c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq pc, r0, lsr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, ip, ror #31 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7b58 <__cxa_atexit@plt+0xabaf8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7b60 <__cxa_atexit@plt+0xabb00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsheq r3, [pc, #-84] @ b7b14 <__cxa_atexit@plt+0xabab4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #56 @ 0x38 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7a7c <__cxa_atexit@plt+0xaba1c> │ │ │ │ - ldr lr, [pc, #128] @ b7a8c <__cxa_atexit@plt+0xaba2c> │ │ │ │ - add sl, r7, #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b7bac <__cxa_atexit@plt+0xabb4c> │ │ │ │ + ldr r2, [pc, #48] @ b7bb8 <__cxa_atexit@plt+0xabb58> │ │ │ │ + add r2, pc, r2 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - ldm sl, {r2, r9, sl} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #104] @ b7a90 <__cxa_atexit@plt+0xaba30> │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #88] @ b7a94 <__cxa_atexit@plt+0xaba34> │ │ │ │ - sub r7, r6, #11 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #72] @ b7a98 <__cxa_atexit@plt+0xaba38> │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #32] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str ip, [r3, #12] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r8, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + stmdb r3, {r1, r8} │ │ │ │ + tst r7, #3 │ │ │ │ + beq b7ba4 <__cxa_atexit@plt+0xabb44> │ │ │ │ + b b7bc4 <__cxa_atexit@plt+0xabb64> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #56 @ 0x38 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq pc, r8, asr #14 │ │ │ │ - @ instruction: 0xffffff5c │ │ │ │ - cmneq lr, r4, asr #30 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b7b34 <__cxa_atexit@plt+0xabad4> │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + beq b7c3c <__cxa_atexit@plt+0xabbdc> │ │ │ │ + cmp r2, #3 │ │ │ │ + bne b7c50 <__cxa_atexit@plt+0xabbf0> │ │ │ │ + bic r2, r7, #3 │ │ │ │ + ldr r2, [r2] │ │ │ │ + ldrh r2, [r2, #-2] │ │ │ │ + cmp r2, #3 │ │ │ │ + beq b7c64 <__cxa_atexit@plt+0xabc04> │ │ │ │ + cmp r2, #4 │ │ │ │ + bne b7c78 <__cxa_atexit@plt+0xabc18> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b7c8c <__cxa_atexit@plt+0xabc2c> │ │ │ │ + ldr r2, [pc, #152] @ b7cac <__cxa_atexit@plt+0xabc4c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr lr, [pc, #148] @ b7cb0 <__cxa_atexit@plt+0xabc50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [r7, #1] │ │ │ │ + sub r1, r3, #3 │ │ │ │ + str r2, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r5, [pc, #92] @ b7ca0 <__cxa_atexit@plt+0xabc40> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r5, [pc, #68] @ b7c9c <__cxa_atexit@plt+0xabc3c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r5, [pc, #60] @ b7ca8 <__cxa_atexit@plt+0xabc48> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r5, [pc, #36] @ b7ca4 <__cxa_atexit@plt+0xabc44> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + str r5, [r3] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r8, ror #9 │ │ │ │ + ldrsheq r3, [pc, #-76] @ b7c5c <__cxa_atexit@plt+0xabbfc> │ │ │ │ + cmneq pc, r0, asr #9 │ │ │ │ + ldrsbeq r3, [pc, #-68] @ b7c6c <__cxa_atexit@plt+0xabc0c> │ │ │ │ + cmneq pc, r0, lsr r5 @ │ │ │ │ + cmneq pc, r8, lsr r5 @ │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi b7d30 <__cxa_atexit@plt+0xabcd0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b7b40 <__cxa_atexit@plt+0xabae0> │ │ │ │ + bcc b7d3c <__cxa_atexit@plt+0xabcdc> │ │ │ │ + ldr lr, [pc, #104] @ b7d4c <__cxa_atexit@plt+0xabcec> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #124] @ b7b50 <__cxa_atexit@plt+0xabaf0> │ │ │ │ - add sl, r7, #12 │ │ │ │ + ldr r0, [pc, #96] @ b7d50 <__cxa_atexit@plt+0xabcf0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldm sl, {r1, r3, r9, sl} │ │ │ │ - ldr r0, [pc, #104] @ b7b54 <__cxa_atexit@plt+0xabaf4> │ │ │ │ - add r0, pc, r0 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ + sub r0, r6, #7 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #88] @ b7b58 <__cxa_atexit@plt+0xabaf8> │ │ │ │ - ldr r8, [pc, #88] @ b7b5c <__cxa_atexit@plt+0xabafc> │ │ │ │ - ldr r5, [pc, #88] @ b7b60 <__cxa_atexit@plt+0xabb00> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, pc, r5 │ │ │ │ - stmib r2, {r5, lr} │ │ │ │ - add lr, r2, #12 │ │ │ │ - stm lr, {r1, r3, r9, sl} │ │ │ │ - ldr r5, [pc, #64] @ b7b64 <__cxa_atexit@plt+0xabb04> │ │ │ │ - add r9, r0, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ + ldr r0, [pc, #64] @ b7d54 <__cxa_atexit@plt+0xabcf4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, ror #12 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x016e2b9c │ │ │ │ - cmneq lr, r0, lsl lr │ │ │ │ - @ instruction: 0xfffffedc │ │ │ │ - cmneq pc, r4, asr #12 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7b9c <__cxa_atexit@plt+0xabb3c> │ │ │ │ - ldr r2, [pc, #28] @ b7ba8 <__cxa_atexit@plt+0xabb48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsheq r3, [pc, #-92] @ b7b54 <__cxa_atexit@plt+0xabaf4> │ │ │ │ - cmneq lr, r8, lsl #23 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmneq pc, ip, asr #8 │ │ │ │ + cmneq pc, r0, lsr r4 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7bf0 <__cxa_atexit@plt+0xabb90> │ │ │ │ - ldr r2, [pc, #40] @ b7bf8 <__cxa_atexit@plt+0xabb98> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b7bfc <__cxa_atexit@plt+0xabb9c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ + bhi b7d8c <__cxa_atexit@plt+0xabd2c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b7d94 <__cxa_atexit@plt+0xabd34> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, ip, ror #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b7c28 <__cxa_atexit@plt+0xabbc8> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r0, asr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b7df4 <__cxa_atexit@plt+0xabd94> │ │ │ │ + ldr lr, [pc, #68] @ b7e00 <__cxa_atexit@plt+0xabda0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + add r7, r7, #6 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r3, #-20] @ 0xffffffec │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + stmdb r3, {r0, r7, r9} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b7de8 <__cxa_atexit@plt+0xabd88> │ │ │ │ + mov r7, r8 │ │ │ │ + b b7e0c <__cxa_atexit@plt+0xabdac> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b7c3c <__cxa_atexit@plt+0xabbdc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, asr r5 @ │ │ │ │ - cmneq lr, r0, lsr #27 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r5 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7cb4 <__cxa_atexit@plt+0xabc54> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #36 @ 0x24 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b7cbc <__cxa_atexit@plt+0xabc5c> │ │ │ │ - ldr lr, [pc, #88] @ b7cd0 <__cxa_atexit@plt+0xabc70> │ │ │ │ - ldr r0, [pc, #88] @ b7cd4 <__cxa_atexit@plt+0xabc74> │ │ │ │ - add r9, r7, #12 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #12]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b7e60 <__cxa_atexit@plt+0xabe00> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b7ea4 <__cxa_atexit@plt+0xabe44> │ │ │ │ + ldr lr, [pc, #140] @ b7ec4 <__cxa_atexit@plt+0xabe64> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r0, [pc, #136] @ b7ec8 <__cxa_atexit@plt+0xabe68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r9, {r0, r1, r8, r9} │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #60] @ b7cd8 <__cxa_atexit@plt+0xabc78> │ │ │ │ - str r2, [r3, #8] │ │ │ │ - add r2, r3, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm r2, {r0, r1, r8, r9, lr} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r3, [r3, #32] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - mov r6, r3 │ │ │ │ - b b7cc4 <__cxa_atexit@plt+0xabc64> │ │ │ │ - mov r5, #36 @ 0x24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - ldrheq r3, [pc, #-72] @ b7c94 <__cxa_atexit@plt+0xabc34> │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + str r0, [r5, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r5, #16] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + b b7e98 <__cxa_atexit@plt+0xabe38> │ │ │ │ + add r2, r6, #24 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b7eac <__cxa_atexit@plt+0xabe4c> │ │ │ │ + ldr r9, [pc, #72] @ b7ebc <__cxa_atexit@plt+0xabe5c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #68] @ b7ec0 <__cxa_atexit@plt+0xabe60> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldmib r5, {r0, sl} │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str lr, [r5, #12] │ │ │ │ + str r6, [r5, #16] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r0, r1, r8, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + b b7eb0 <__cxa_atexit@plt+0xabe50> │ │ │ │ + mov r6, #24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe44 │ │ │ │ + cmneq pc, r8, asr #5 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmneq pc, r4, lsl #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b7efc <__cxa_atexit@plt+0xabe9c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b7f04 <__cxa_atexit@plt+0xabea4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, lsl sl │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, ip, asr #25 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq pc, r0, asr r2 @ │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7da0 <__cxa_atexit@plt+0xabd40> │ │ │ │ - ldr r0, [pc, #116] @ b7db0 <__cxa_atexit@plt+0xabd50> │ │ │ │ - add lr, r7, #3 │ │ │ │ - ldr ip, [r7, #15] │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b7f58 <__cxa_atexit@plt+0xabef8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b7f60 <__cxa_atexit@plt+0xabf00> │ │ │ │ + ldr r1, [pc, #64] @ b7f7c <__cxa_atexit@plt+0xabf1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #60] @ b7f80 <__cxa_atexit@plt+0xabf20> │ │ │ │ add r0, pc, r0 │ │ │ │ - ldm lr, {r1, r2, lr} │ │ │ │ - ldr r9, [pc, #100] @ b7db4 <__cxa_atexit@plt+0xabd54> │ │ │ │ str r0, [r3, #4]! │ │ │ │ - ldr sl, [pc, #96] @ b7db8 <__cxa_atexit@plt+0xabd58> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r3, #44] @ 0x2c │ │ │ │ - ldr r7, [pc, #68] @ b7dbc <__cxa_atexit@plt+0xabd5c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add sl, r3, #8 │ │ │ │ + stmdb r5, {r1, r3, r8, sl} │ │ │ │ + str r9, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r3 │ │ │ │ + b b7f68 <__cxa_atexit@plt+0xabf08> │ │ │ │ + mov r7, #12 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b7f78 <__cxa_atexit@plt+0xabf18> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #28] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - stm sl, {r1, r2, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str ip, [r3, #24] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r9, [r3, #36] @ 0x24 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq pc, r4, lsr #8 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - cmneq lr, r0, lsr ip │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ - bhi b7e5c <__cxa_atexit@plt+0xabdfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc b7e68 <__cxa_atexit@plt+0xabe08> │ │ │ │ - ldr lr, [pc, #132] @ b7e78 <__cxa_atexit@plt+0xabe18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ b7e7c <__cxa_atexit@plt+0xabe1c> │ │ │ │ - add r9, r7, #12 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldm r9, {r1, r3, r9} │ │ │ │ - ldr r0, [pc, #104] @ b7e80 <__cxa_atexit@plt+0xabe20> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #15 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r0, [pc, #88] @ b7e84 <__cxa_atexit@plt+0xabe24> │ │ │ │ - ldr r8, [pc, #88] @ b7e88 <__cxa_atexit@plt+0xabe28> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - add lr, r2, #12 │ │ │ │ - str sl, [r2, #8] │ │ │ │ - stm lr, {r1, r3, r9} │ │ │ │ - ldr r5, [pc, #72] @ b7e8c <__cxa_atexit@plt+0xabe2c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r0, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq pc, r8, lsr r3 @ │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, r4, lsr #16 │ │ │ │ - cmneq lr, r8, ror #21 │ │ │ │ - cmneq pc, ip, lsl r3 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + cmneq lr, ip, ror #6 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b7ec4 <__cxa_atexit@plt+0xabe64> │ │ │ │ - ldr r2, [pc, #28] @ b7ed0 <__cxa_atexit@plt+0xabe70> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b7ff0 <__cxa_atexit@plt+0xabf90> │ │ │ │ + ldr r2, [pc, #84] @ b7ffc <__cxa_atexit@plt+0xabf9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r9, [pc, #80] @ b8000 <__cxa_atexit@plt+0xabfa0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #76] @ b8004 <__cxa_atexit@plt+0xabfa4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r1, r3} │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #40] @ 0x28 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + str r9, [r8, #12] │ │ │ │ + str r1, [r8, #16] │ │ │ │ + str r7, [r8, #20] │ │ │ │ + str r0, [r8, #24] │ │ │ │ + str r8, [r8, #28] │ │ │ │ + str lr, [r8, #32]! │ │ │ │ + add r5, r5, #16 │ │ │ │ + sub r9, r6, #26 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsbeq r3, [pc, #-36] @ b7eb4 <__cxa_atexit@plt+0xabe54> │ │ │ │ - cmneq lr, r0, ror #16 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb84 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b7f18 <__cxa_atexit@plt+0xabeb8> │ │ │ │ - ldr r2, [pc, #40] @ b7f20 <__cxa_atexit@plt+0xabec0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b7f24 <__cxa_atexit@plt+0xabec4> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b8038 <__cxa_atexit@plt+0xabfd8> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8040 <__cxa_atexit@plt+0xabfe0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r4, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b7f50 <__cxa_atexit@plt+0xabef0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b7f64 <__cxa_atexit@plt+0xabf04> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 47988c <__cxa_atexit@plt+0x46d82c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r4, lsr r2 @ │ │ │ │ - cmneq lr, r8, lsl #21 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq pc, r4, lsl r1 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b7fdc <__cxa_atexit@plt+0xabf7c> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b80ac <__cxa_atexit@plt+0xac04c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #32 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b7fe4 <__cxa_atexit@plt+0xabf84> │ │ │ │ - ldr lr, [pc, #88] @ b7ff8 <__cxa_atexit@plt+0xabf98> │ │ │ │ - ldr r0, [pc, #88] @ b7ffc <__cxa_atexit@plt+0xabf9c> │ │ │ │ - add r8, r7, #12 │ │ │ │ + bcc b80b8 <__cxa_atexit@plt+0xac058> │ │ │ │ + ldr lr, [pc, #84] @ b80c8 <__cxa_atexit@plt+0xac068> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b80cc <__cxa_atexit@plt+0xac06c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #64] @ b8000 <__cxa_atexit@plt+0xabfa0> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b80d0 <__cxa_atexit@plt+0xac070> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r9, pc, r9 │ │ │ │ - stm lr, {r0, r1, r8, r9} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ mov r6, r3 │ │ │ │ - b b7fec <__cxa_atexit@plt+0xabf8c> │ │ │ │ - mov r5, #32 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe20 │ │ │ │ - @ instruction: 0x017f3190 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, ror #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrheq r3, [pc, #-12] @ b80c8 <__cxa_atexit@plt+0xac068> │ │ │ │ + cmneq pc, ip, lsr #1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - strheq r2, [lr, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, r8 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #48 @ 0x30 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b80bc <__cxa_atexit@plt+0xac05c> │ │ │ │ - ldr r0, [pc, #104] @ b80cc <__cxa_atexit@plt+0xac06c> │ │ │ │ - add sl, r7, #3 │ │ │ │ - ldr lr, [pc, #100] @ b80d0 <__cxa_atexit@plt+0xac070> │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldm sl, {r1, r2, sl} │ │ │ │ - ldr r9, [pc, #92] @ b80d4 <__cxa_atexit@plt+0xac074> │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - ldr r7, [pc, #88] @ b80d8 <__cxa_atexit@plt+0xac078> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #40] @ 0x28 │ │ │ │ - sub r7, r6, #19 │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - sub r7, r6, #2 │ │ │ │ - add ip, r3, #8 │ │ │ │ - stm ip, {r1, r2, r8, sl} │ │ │ │ - str r9, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - str lr, [r3, #32] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8104 <__cxa_atexit@plt+0xac0a4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b810c <__cxa_atexit@plt+0xac0ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4798fc <__cxa_atexit@plt+0x46d89c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - ldrsheq r3, [pc, #-12] @ b80d4 <__cxa_atexit@plt+0xac074> │ │ │ │ - cmneq lr, r8, lsr #18 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub ip, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, ip │ │ │ │ + cmneq pc, r8, asr #32 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ bhi b8178 <__cxa_atexit@plt+0xac118> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #16 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ bcc b8184 <__cxa_atexit@plt+0xac124> │ │ │ │ - ldr lr, [pc, #132] @ b8194 <__cxa_atexit@plt+0xac134> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #128] @ b8198 <__cxa_atexit@plt+0xac138> │ │ │ │ + ldr lr, [pc, #84] @ b8194 <__cxa_atexit@plt+0xac134> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8198 <__cxa_atexit@plt+0xac138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #16] │ │ │ │ - ldr r8, [pc, #104] @ b819c <__cxa_atexit@plt+0xac13c> │ │ │ │ - sub r0, r6, #11 │ │ │ │ - ldr r9, [pc, #100] @ b81a0 <__cxa_atexit@plt+0xac140> │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r5, #-12] │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - ldr r8, [pc, #88] @ b81a4 <__cxa_atexit@plt+0xac144> │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str sl, [r2, #8] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - str r3, [r2, #16] │ │ │ │ - ldr r5, [pc, #72] @ b81a8 <__cxa_atexit@plt+0xac148> │ │ │ │ - add r9, pc, r9 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, r9, #2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add sl, r5, #217 @ 0xd9 │ │ │ │ - mov r5, ip │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b819c <__cxa_atexit@plt+0xac13c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff2c │ │ │ │ - cmneq pc, r0, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq lr, r8, lsl #10 │ │ │ │ - cmneq lr, r0, ror #15 │ │ │ │ - cmneq pc, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b81e0 <__cxa_atexit@plt+0xac180> │ │ │ │ - ldr r2, [pc, #28] @ b81ec <__cxa_atexit@plt+0xac18c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrheq r2, [pc, #-248] @ b80fc <__cxa_atexit@plt+0xac09c> │ │ │ │ - cmneq lr, r4, asr #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrsheq r2, [pc, #-240] @ b80b0 <__cxa_atexit@plt+0xac050> │ │ │ │ + cmneq pc, r0, ror #31 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8234 <__cxa_atexit@plt+0xac1d4> │ │ │ │ - ldr r2, [pc, #40] @ b823c <__cxa_atexit@plt+0xac1dc> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b8240 <__cxa_atexit@plt+0xac1e0> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b81d0 <__cxa_atexit@plt+0xac170> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b81d8 <__cxa_atexit@plt+0xac178> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r8, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b826c <__cxa_atexit@plt+0xac20c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b8280 <__cxa_atexit@plt+0xac220> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 47996c <__cxa_atexit@plt+0x46d90c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsl pc @ │ │ │ │ - cmneq lr, r0, lsl #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq pc, ip, ror pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b82f8 <__cxa_atexit@plt+0xac298> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8244 <__cxa_atexit@plt+0xac1e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b8300 <__cxa_atexit@plt+0xac2a0> │ │ │ │ - ldr lr, [pc, #88] @ b8314 <__cxa_atexit@plt+0xac2b4> │ │ │ │ - ldr r0, [pc, #88] @ b8318 <__cxa_atexit@plt+0xac2b8> │ │ │ │ + bcc b8250 <__cxa_atexit@plt+0xac1f0> │ │ │ │ + ldr lr, [pc, #84] @ b8260 <__cxa_atexit@plt+0xac200> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8264 <__cxa_atexit@plt+0xac204> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr r8, [pc, #64] @ b831c <__cxa_atexit@plt+0xac2bc> │ │ │ │ + ldr r1, [pc, #60] @ b8268 <__cxa_atexit@plt+0xac208> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r0, r1, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ mov r6, r3 │ │ │ │ - b b8308 <__cxa_atexit@plt+0xac2a8> │ │ │ │ - mov r5, #28 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmneq pc, r8, ror lr @ │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, r4, lsr #30 │ │ │ │ + cmneq pc, r4, lsl pc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, ip, lsr #13 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b829c <__cxa_atexit@plt+0xac23c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b82a4 <__cxa_atexit@plt+0xac244> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4799dc <__cxa_atexit@plt+0x46d97c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r2, [pc, #-224] @ b81cc <__cxa_atexit@plt+0xac16c> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b83dc <__cxa_atexit@plt+0xac37c> │ │ │ │ - ldr r2, [pc, #108] @ b83ec <__cxa_atexit@plt+0xac38c> │ │ │ │ - ldr lr, [pc, #108] @ b83f0 <__cxa_atexit@plt+0xac390> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r9, [pc, #96] @ b83f4 <__cxa_atexit@plt+0xac394> │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - sub r0, r6, #11 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #84] @ b83f8 <__cxa_atexit@plt+0xac398> │ │ │ │ - add r9, pc, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8310 <__cxa_atexit@plt+0xac2b0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b831c <__cxa_atexit@plt+0xac2bc> │ │ │ │ + ldr lr, [pc, #84] @ b832c <__cxa_atexit@plt+0xac2cc> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r2, r6, #19 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8330 <__cxa_atexit@plt+0xac2d0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b8334 <__cxa_atexit@plt+0xac2d4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - @ instruction: 0xffffffa0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsbeq r2, [pc, #-216] @ b8328 <__cxa_atexit@plt+0xac2c8> │ │ │ │ - cmneq lr, r8, lsl r6 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub lr, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi b8490 <__cxa_atexit@plt+0xac430> │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, r8, asr lr @ │ │ │ │ + cmneq pc, r8, asr #28 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b83a4 <__cxa_atexit@plt+0xac344> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b849c <__cxa_atexit@plt+0xac43c> │ │ │ │ - ldr sl, [pc, #124] @ b84ac <__cxa_atexit@plt+0xac44c> │ │ │ │ - ldr r9, [pc, #124] @ b84b0 <__cxa_atexit@plt+0xac450> │ │ │ │ + bcc b83b0 <__cxa_atexit@plt+0xac350> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ b84b4 <__cxa_atexit@plt+0xac454> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r3, r6, #7 │ │ │ │ + ldr r1, [pc, #84] @ b83c0 <__cxa_atexit@plt+0xac360> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr ip, [pc, #92] @ b84b8 <__cxa_atexit@plt+0xac458> │ │ │ │ - ldr r8, [pc, #92] @ b84bc <__cxa_atexit@plt+0xac45c> │ │ │ │ - str r9, [r5, #-12] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - str r0, [r2, #12] │ │ │ │ - ldr r0, [pc, #72] @ b84c0 <__cxa_atexit@plt+0xac460> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, ip, #2 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ b83c4 <__cxa_atexit@plt+0xac364> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ b83c8 <__cxa_atexit@plt+0xac368> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - mov r5, lr │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 479b2c <__cxa_atexit@plt+0x46dacc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - ldrsheq r2, [pc, #-196] @ b83f8 <__cxa_atexit@plt+0xac398> │ │ │ │ - cmneq lr, ip, lsr #4 │ │ │ │ - ldrdeq r2, [lr, #-76]! @ 0xffffffb4 │ │ │ │ - cmneq pc, r8, ror #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + ldrsbeq r2, [pc, #-208] @ b82f8 <__cxa_atexit@plt+0xac298> │ │ │ │ + ldrsbeq r2, [pc, #-212] @ b82f8 <__cxa_atexit@plt+0xac298> │ │ │ │ + ldrheq r2, [pc, #-208] @ b8300 <__cxa_atexit@plt+0xac2a0> │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b844c <__cxa_atexit@plt+0xac3ec> │ │ │ │ + ldr lr, [pc, #108] @ b8458 <__cxa_atexit@plt+0xac3f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ b845c <__cxa_atexit@plt+0xac3fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b8440 <__cxa_atexit@plt+0xac3e0> │ │ │ │ + mov r7, r2 │ │ │ │ + b b8468 <__cxa_atexit@plt+0xac408> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, r8, lsr sp @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b84e0 <__cxa_atexit@plt+0xac480> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b84ec <__cxa_atexit@plt+0xac48c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b84f8 <__cxa_atexit@plt+0xac498> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b8504 <__cxa_atexit@plt+0xac4a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b84f8 <__cxa_atexit@plt+0xac498> │ │ │ │ - ldr r2, [pc, #28] @ b8504 <__cxa_atexit@plt+0xac4a4> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b8510 <__cxa_atexit@plt+0xac4b0> │ │ │ │ + ldr r2, [pc, #112] @ b8520 <__cxa_atexit@plt+0xac4c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #100] @ b8524 <__cxa_atexit@plt+0xac4c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmneq pc, r0, lsl #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b855c <__cxa_atexit@plt+0xac4fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b8564 <__cxa_atexit@plt+0xac504> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, lsr #25 │ │ │ │ - cmneq lr, ip, lsr #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldrsheq r2, [pc, #-176] @ b84bc <__cxa_atexit@plt+0xac45c> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b85ec <__cxa_atexit@plt+0xac58c> │ │ │ │ + ldr lr, [pc, #108] @ b85f8 <__cxa_atexit@plt+0xac598> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr lr, [r7, #30] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + sub r0, r3, #36 @ 0x24 │ │ │ │ + stm r0, {sl, ip, lr} │ │ │ │ + tst r8, #3 │ │ │ │ + beq b85e0 <__cxa_atexit@plt+0xac580> │ │ │ │ + mov r7, r8 │ │ │ │ + b b8604 <__cxa_atexit@plt+0xac5a4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b8658 <__cxa_atexit@plt+0xac5f8> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b86c0 <__cxa_atexit@plt+0xac660> │ │ │ │ + ldr r2, [pc, #188] @ b86e8 <__cxa_atexit@plt+0xac688> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #176] @ b86ec <__cxa_atexit@plt+0xac68c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #28]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc b86d0 <__cxa_atexit@plt+0xac670> │ │ │ │ + ldr r2, [pc, #116] @ b86e0 <__cxa_atexit@plt+0xac680> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #28]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldmdb r5, {r0, r3, lr} │ │ │ │ + ldr r9, [pc, #84] @ b86e4 <__cxa_atexit@plt+0xac684> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + ldrheq r2, [pc, #-164] @ b8648 <__cxa_atexit@plt+0xac5e8> │ │ │ │ + @ instruction: 0xffffff00 │ │ │ │ + cmneq pc, r8, lsl #22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b854c <__cxa_atexit@plt+0xac4ec> │ │ │ │ - ldr r2, [pc, #40] @ b8554 <__cxa_atexit@plt+0xac4f4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b8558 <__cxa_atexit@plt+0xac4f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b8720 <__cxa_atexit@plt+0xac6c0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8728 <__cxa_atexit@plt+0xac6c8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, lsr #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b87e0 <__cxa_atexit@plt+0xac780> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b87e8 <__cxa_atexit@plt+0xac788> │ │ │ │ + ldr r0, [pc, #164] @ b8804 <__cxa_atexit@plt+0xac7a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b8808 <__cxa_atexit@plt+0xac7a8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b880c <__cxa_atexit@plt+0xac7ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str r8, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b8810 <__cxa_atexit@plt+0xac7b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b8814 <__cxa_atexit@plt+0xac7b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 51d7b4 <__cxa_atexit@plt+0x511754> │ │ │ │ + mov r6, r2 │ │ │ │ + b b87f0 <__cxa_atexit@plt+0xac790> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b8800 <__cxa_atexit@plt+0xac7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r0, lsl r1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + msreq (UNDEF: 109), r8 │ │ │ │ + @ instruction: 0xfffff8e8 │ │ │ │ + @ instruction: 0xfffffb44 │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffff964 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b8584 <__cxa_atexit@plt+0xac524> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b8598 <__cxa_atexit@plt+0xac538> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + mov r2, fp │ │ │ │ + mov fp, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b88b0 <__cxa_atexit@plt+0xac850> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr sl, [pc, #88] @ b88c4 <__cxa_atexit@plt+0xac864> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r8, #40]! @ 0x28 │ │ │ │ + ldr r2, [pc, #80] @ b88c8 <__cxa_atexit@plt+0xac868> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r8, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r8, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r8, #-20] @ 0xffffffec │ │ │ │ + str r9, [r8, #-16] │ │ │ │ + str r3, [r8, #-12] │ │ │ │ + str fp, [r8, #-8] │ │ │ │ + str fp, [r8, #8] │ │ │ │ + str r7, [r8, #-4] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b88fc <__cxa_atexit@plt+0xac89c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8904 <__cxa_atexit@plt+0xac8a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47988c <__cxa_atexit@plt+0x46d82c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsl #24 │ │ │ │ - smceq 57928 @ 0xe248 │ │ │ │ + cmneq pc, r0, asr r8 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b8608 <__cxa_atexit@plt+0xac5a8> │ │ │ │ + bhi b8970 <__cxa_atexit@plt+0xac910> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #24 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b8614 <__cxa_atexit@plt+0xac5b4> │ │ │ │ - ldr lr, [pc, #84] @ b8624 <__cxa_atexit@plt+0xac5c4> │ │ │ │ - ldr r0, [pc, #84] @ b8628 <__cxa_atexit@plt+0xac5c8> │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc b897c <__cxa_atexit@plt+0xac91c> │ │ │ │ + ldr lr, [pc, #84] @ b898c <__cxa_atexit@plt+0xac92c> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8990 <__cxa_atexit@plt+0xac930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [pc, #60] @ b862c <__cxa_atexit@plt+0xac5cc> │ │ │ │ + ldr r1, [pc, #60] @ b8994 <__cxa_atexit@plt+0xac934> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - add lr, r3, #12 │ │ │ │ - str r5, [r3, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ - add r1, pc, r1 │ │ │ │ - stm lr, {r0, r1, r3} │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #24 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe2c │ │ │ │ - cmneq pc, r0, ror #22 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrsheq r2, [pc, #-120] @ b8920 <__cxa_atexit@plt+0xac8c0> │ │ │ │ + cmneq pc, r8, ror #15 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b89c8 <__cxa_atexit@plt+0xac968> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b89d0 <__cxa_atexit@plt+0xac970> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4798fc <__cxa_atexit@plt+0x46d89c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r2, [lr, #-12]! │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, ip, lsr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq pc, r4, lsl #15 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b86e4 <__cxa_atexit@plt+0xac684> │ │ │ │ - ldr r2, [pc, #100] @ b86f4 <__cxa_atexit@plt+0xac694> │ │ │ │ - ldr lr, [pc, #100] @ b86f8 <__cxa_atexit@plt+0xac698> │ │ │ │ - ldr r9, [pc, #100] @ b86fc <__cxa_atexit@plt+0xac69c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr sl, [pc, #88] @ b8700 <__cxa_atexit@plt+0xac6a0> │ │ │ │ - add r9, pc, r9 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8a3c <__cxa_atexit@plt+0xac9dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b8a48 <__cxa_atexit@plt+0xac9e8> │ │ │ │ + ldr lr, [pc, #84] @ b8a58 <__cxa_atexit@plt+0xac9f8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #2 │ │ │ │ - sub r1, r6, #19 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r9, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str lr, [r3, #24] │ │ │ │ - str r1, [r3, #28] │ │ │ │ - str sl, [r3, #32] │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8a5c <__cxa_atexit@plt+0xac9fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b8a60 <__cxa_atexit@plt+0xaca00> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - @ instruction: 0xffffff90 │ │ │ │ - ldrsbeq r2, [pc, #-164] @ b8664 <__cxa_atexit@plt+0xac604> │ │ │ │ - cmneq lr, r0, lsr #6 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, ip, lsr #14 │ │ │ │ + cmneq pc, ip, lsl r7 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - mov r2, r6 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8790 <__cxa_atexit@plt+0xac730> │ │ │ │ + bhi b8a94 <__cxa_atexit@plt+0xaca34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8a9c <__cxa_atexit@plt+0xaca3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47996c <__cxa_atexit@plt+0x46d90c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r2, [pc, #-104] @ b8a3c <__cxa_atexit@plt+0xac9dc> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8b08 <__cxa_atexit@plt+0xacaa8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b879c <__cxa_atexit@plt+0xac73c> │ │ │ │ - ldr r9, [pc, #116] @ b87ac <__cxa_atexit@plt+0xac74c> │ │ │ │ - ldr r0, [pc, #116] @ b87b0 <__cxa_atexit@plt+0xac750> │ │ │ │ - ldr lr, [pc, #116] @ b87b4 <__cxa_atexit@plt+0xac754> │ │ │ │ - ldr r8, [pc, #116] @ b87b8 <__cxa_atexit@plt+0xac758> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #112] @ b87bc <__cxa_atexit@plt+0xac75c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bcc b8b14 <__cxa_atexit@plt+0xacab4> │ │ │ │ + ldr lr, [pc, #84] @ b8b24 <__cxa_atexit@plt+0xacac4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - sub r0, r6, #3 │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r1, [r2, #8] │ │ │ │ - ldr r0, [pc, #64] @ b87c0 <__cxa_atexit@plt+0xac760> │ │ │ │ - add r9, lr, #2 │ │ │ │ - mov r5, r3 │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8b28 <__cxa_atexit@plt+0xacac8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add sl, r0, #217 @ 0xd9 │ │ │ │ - b 138c2d4 <__cxa_atexit@plt+0x1380274> │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b8b2c <__cxa_atexit@plt+0xacacc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, r0, asr pc │ │ │ │ - cmneq lr, r0, lsl r2 │ │ │ │ - cmneq pc, r4, ror #19 │ │ │ │ - cmneq pc, r4, ror #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b87f8 <__cxa_atexit@plt+0xac798> │ │ │ │ - ldr r2, [pc, #28] @ b8804 <__cxa_atexit@plt+0xac7a4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r0, lsr #19 │ │ │ │ - cmneq lr, ip, lsl pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, r0, ror #12 │ │ │ │ + cmneq pc, r0, asr r6 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b884c <__cxa_atexit@plt+0xac7ec> │ │ │ │ - ldr r2, [pc, #40] @ b8854 <__cxa_atexit@plt+0xac7f4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b8858 <__cxa_atexit@plt+0xac7f8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b8b60 <__cxa_atexit@plt+0xacb00> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8b68 <__cxa_atexit@plt+0xacb08> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, ip, lsr #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b8884 <__cxa_atexit@plt+0xac824> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b8898 <__cxa_atexit@plt+0xac838> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 4799dc <__cxa_atexit@plt+0x46d97c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsl #18 │ │ │ │ - @ instruction: 0x016e2198 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + cmneq pc, ip, ror #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi b8904 <__cxa_atexit@plt+0xac8a4> │ │ │ │ + bhi b8bd4 <__cxa_atexit@plt+0xacb74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #20 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b8910 <__cxa_atexit@plt+0xac8b0> │ │ │ │ - ldr r1, [pc, #80] @ b8920 <__cxa_atexit@plt+0xac8c0> │ │ │ │ - ldr lr, [pc, #80] @ b8924 <__cxa_atexit@plt+0xac8c4> │ │ │ │ - ldr r0, [pc, #80] @ b8928 <__cxa_atexit@plt+0xac8c8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r8, r6, #3 │ │ │ │ + bcc b8be0 <__cxa_atexit@plt+0xacb80> │ │ │ │ + ldr lr, [pc, #84] @ b8bf0 <__cxa_atexit@plt+0xacb90> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b8bf4 <__cxa_atexit@plt+0xacb94> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r5, r2 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b8bf8 <__cxa_atexit@plt+0xacb98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str r0, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmneq pc, r8, asr r8 @ │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr #27 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, r4, lsr r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + @ instruction: 0x017f2594 │ │ │ │ + cmneq pc, r4, lsl #11 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b89a4 <__cxa_atexit@plt+0xac944> │ │ │ │ - ldr r2, [pc, #40] @ b89ac <__cxa_atexit@plt+0xac94c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [pc, #36] @ b89b0 <__cxa_atexit@plt+0xac950> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi b8c2c <__cxa_atexit@plt+0xacbcc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b8c34 <__cxa_atexit@plt+0xacbd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r9, r0, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b 147db00 <__cxa_atexit@plt+0x1471aa0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq lr, r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ b89dc <__cxa_atexit@plt+0xac97c> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r2, [pc, #-124] @ b8968 <__cxa_atexit@plt+0xac908> │ │ │ │ - cmneq lr, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ + cmneq pc, r0, lsr #10 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi b8a84 <__cxa_atexit@plt+0xaca24> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b8ca4 <__cxa_atexit@plt+0xacc44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ + add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc b8a8c <__cxa_atexit@plt+0xaca2c> │ │ │ │ - ldr r1, [pc, #136] @ b8aa0 <__cxa_atexit@plt+0xaca40> │ │ │ │ - ldr lr, [pc, #136] @ b8aa4 <__cxa_atexit@plt+0xaca44> │ │ │ │ - ldr r8, [pc, #136] @ b8aa8 <__cxa_atexit@plt+0xaca48> │ │ │ │ - ldr r9, [pc, #136] @ b8aac <__cxa_atexit@plt+0xaca4c> │ │ │ │ - ldr r0, [pc, #136] @ b8ab0 <__cxa_atexit@plt+0xaca50> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ + bcc b8cb0 <__cxa_atexit@plt+0xacc50> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ b8cc0 <__cxa_atexit@plt+0xacc60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ b8cc4 <__cxa_atexit@plt+0xacc64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ b8cc8 <__cxa_atexit@plt+0xacc68> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - sub r1, r6, #10 │ │ │ │ - str r1, [r3, #40] @ 0x28 │ │ │ │ - ldr sl, [pc, #96] @ b8ab4 <__cxa_atexit@plt+0xaca54> │ │ │ │ - sub r1, r6, #19 │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r3, #20] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - str r2, [r3, #24] │ │ │ │ - str sl, [r3, #28] │ │ │ │ - str r1, [r3, #32] │ │ │ │ - str lr, [r3, #36] @ 0x24 │ │ │ │ - b 1492774 <__cxa_atexit@plt+0x1486714> │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 479b2c <__cxa_atexit@plt+0x46dacc> │ │ │ │ mov r6, r3 │ │ │ │ - b b8a94 <__cxa_atexit@plt+0xaca34> │ │ │ │ - mov r5, #44 @ 0x2c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - cmneq pc, r8, lsl #14 │ │ │ │ - cmneq pc, ip, lsr #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsr ip │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r9 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - b 1474e98 <__cxa_atexit@plt+0x1468e38> │ │ │ │ - cmneq lr, r4, asr pc │ │ │ │ - andeq r0, r2, sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b8b80 <__cxa_atexit@plt+0xacb20> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b8b68 <__cxa_atexit@plt+0xacb08> │ │ │ │ - ldr r7, [pc, #120] @ b8b98 <__cxa_atexit@plt+0xacb38> │ │ │ │ - ldr lr, [pc, #120] @ b8b9c <__cxa_atexit@plt+0xacb3c> │ │ │ │ - ldr r8, [pc, #120] @ b8ba0 <__cxa_atexit@plt+0xacb40> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #108] @ b8ba4 <__cxa_atexit@plt+0xacb44> │ │ │ │ + ldrsbeq r2, [pc, #-64] @ b8c88 <__cxa_atexit@plt+0xacc28> │ │ │ │ + ldrsbeq r2, [pc, #-68] @ b8c88 <__cxa_atexit@plt+0xacc28> │ │ │ │ + ldrheq r2, [pc, #-64] @ b8c90 <__cxa_atexit@plt+0xacc30> │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b8d4c <__cxa_atexit@plt+0xaccec> │ │ │ │ + ldr lr, [pc, #108] @ b8d58 <__cxa_atexit@plt+0xaccf8> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r7, r6, #11 │ │ │ │ - sub r1, r6, #19 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ b8d5c <__cxa_atexit@plt+0xaccfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - add lr, r3, #24 │ │ │ │ - add r8, pc, r8 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str r3, [r3, #16] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b8bac <__cxa_atexit@plt+0xacb4c> │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b8d40 <__cxa_atexit@plt+0xacce0> │ │ │ │ + mov r7, r2 │ │ │ │ + b b8d68 <__cxa_atexit@plt+0xacd08> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ b8ba8 <__cxa_atexit@plt+0xacb48> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffec0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmneq pc, r4, asr #12 │ │ │ │ - cmneq lr, ip, asr #29 │ │ │ │ - cmneq pc, r8, lsl r6 @ │ │ │ │ - cmneq lr, r0, lsr #29 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b8c74 <__cxa_atexit@plt+0xacc14> │ │ │ │ - ldr r3, [pc, #204] @ b8ca0 <__cxa_atexit@plt+0xacc40> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9} │ │ │ │ - beq b8c50 <__cxa_atexit@plt+0xacbf0> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b8c84 <__cxa_atexit@plt+0xacc24> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b8c60 <__cxa_atexit@plt+0xacc00> │ │ │ │ - ldr r7, [pc, #160] @ b8ca4 <__cxa_atexit@plt+0xacc44> │ │ │ │ - ldr lr, [pc, #160] @ b8ca8 <__cxa_atexit@plt+0xacc48> │ │ │ │ - ldr r8, [pc, #160] @ b8cac <__cxa_atexit@plt+0xacc4c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #148] @ b8cb0 <__cxa_atexit@plt+0xacc50> │ │ │ │ - add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, r8, lsr r4 @ │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b8de0 <__cxa_atexit@plt+0xacd80> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b8dec <__cxa_atexit@plt+0xacd8c> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b8df8 <__cxa_atexit@plt+0xacd98> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b8e04 <__cxa_atexit@plt+0xacda4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b8e10 <__cxa_atexit@plt+0xacdb0> │ │ │ │ + ldr r2, [pc, #112] @ b8e20 <__cxa_atexit@plt+0xacdc0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #100] @ b8e24 <__cxa_atexit@plt+0xacdc4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmneq pc, r0, lsl #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b8e5c <__cxa_atexit@plt+0xacdfc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b8e64 <__cxa_atexit@plt+0xace04> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrsheq r2, [pc, #-32] @ b8e4c <__cxa_atexit@plt+0xacdec> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b8eec <__cxa_atexit@plt+0xace8c> │ │ │ │ + ldr lr, [pc, #108] @ b8ef8 <__cxa_atexit@plt+0xace98> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r0, [r7, #30] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr lr, [r7, #18] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #22] │ │ │ │ + ldr r7, [r7, #26] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + sub r0, r3, #28 │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ + tst r8, #3 │ │ │ │ + beq b8ee0 <__cxa_atexit@plt+0xace80> │ │ │ │ + mov r7, r8 │ │ │ │ + b b8f04 <__cxa_atexit@plt+0xacea4> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ b8cbc <__cxa_atexit@plt+0xacc5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b8cb8 <__cxa_atexit@plt+0xacc58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ b8cb4 <__cxa_atexit@plt+0xacc54> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #28]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne b8f5c <__cxa_atexit@plt+0xacefc> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc b8fbc <__cxa_atexit@plt+0xacf5c> │ │ │ │ + ldr lr, [pc, #188] @ b8fec <__cxa_atexit@plt+0xacf8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ b8ff0 <__cxa_atexit@plt+0xacf90> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r3, #32] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r9, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc b8fd0 <__cxa_atexit@plt+0xacf70> │ │ │ │ + ldr r1, [pc, #116] @ b8fe4 <__cxa_atexit@plt+0xacf84> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ b8fe8 <__cxa_atexit@plt+0xacf88> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldm lr, {r2, ip, lr} │ │ │ │ + str r6, [r3, #32] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r2, sl, ip, lr} │ │ │ │ + str fp, [r6, #32] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq pc, ip, asr #3 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq pc, ip, lsl #4 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9024 <__cxa_atexit@plt+0xacfc4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b902c <__cxa_atexit@plt+0xacfcc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r8, lsr #2 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi b90e4 <__cxa_atexit@plt+0xad084> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b90ec <__cxa_atexit@plt+0xad08c> │ │ │ │ + ldr r0, [pc, #164] @ b9108 <__cxa_atexit@plt+0xad0a8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b910c <__cxa_atexit@plt+0xad0ac> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b9110 <__cxa_atexit@plt+0xad0b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str r8, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ b9114 <__cxa_atexit@plt+0xad0b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ b9118 <__cxa_atexit@plt+0xad0b8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 51d7b4 <__cxa_atexit@plt+0x511754> │ │ │ │ + mov r6, r2 │ │ │ │ + b b90f4 <__cxa_atexit@plt+0xad094> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b9104 <__cxa_atexit@plt+0xad0a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - @ instruction: 0xfffffddc │ │ │ │ - @ instruction: 0xfffffec4 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - cmneq pc, r0, ror #10 │ │ │ │ - cmneq lr, r4, asr #27 │ │ │ │ - cmneq lr, r4, ror #27 │ │ │ │ - cmneq pc, r4, lsr #10 │ │ │ │ - @ instruction: 0x016e1d94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r9, [r3, #4] │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r5, r5, #8 │ │ │ │ - cmp r7, r3 │ │ │ │ - bcc b8d5c <__cxa_atexit@plt+0xaccfc> │ │ │ │ - cmp r8, #12 │ │ │ │ - bge b8d48 <__cxa_atexit@plt+0xacce8> │ │ │ │ - ldr r7, [pc, #124] @ b8d78 <__cxa_atexit@plt+0xacd18> │ │ │ │ - ldr lr, [pc, #124] @ b8d7c <__cxa_atexit@plt+0xacd1c> │ │ │ │ - ldr r8, [pc, #124] @ b8d80 <__cxa_atexit@plt+0xacd20> │ │ │ │ + msreq SPSR_fsc, r8, ror #3 │ │ │ │ + @ instruction: 0xfffff8a8 │ │ │ │ + @ instruction: 0xfffffb04 │ │ │ │ + @ instruction: 0xfffffa30 │ │ │ │ + @ instruction: 0xfffff924 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b91b0 <__cxa_atexit@plt+0xad150> │ │ │ │ + ldr r2, [pc, #124] @ b91bc <__cxa_atexit@plt+0xad15c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr lr, [r5, #20] │ │ │ │ + ldr r0, [r5, #24] │ │ │ │ + ldr ip, [r5, #28] │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #56] @ 0x38 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r2, [pc, #76] @ b91c0 <__cxa_atexit@plt+0xad160> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str lr, [r8, #16] │ │ │ │ + add lr, r8, #20 │ │ │ │ + stm lr, {r0, r1, fp} │ │ │ │ + str r9, [r8, #32] │ │ │ │ + add lr, r8, #36 @ 0x24 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r7, [pc, #44] @ b91c4 <__cxa_atexit@plt+0xad164> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #112] @ b8d84 <__cxa_atexit@plt+0xacd24> │ │ │ │ + str r7, [r8, #48]! @ 0x30 │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + mov r7, ip │ │ │ │ + mov fp, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffac0 │ │ │ │ + @ instruction: 0xfffffcfc │ │ │ │ + @ instruction: 0xfffffe60 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9208 <__cxa_atexit@plt+0xad1a8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b9210 <__cxa_atexit@plt+0xad1b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b9214 <__cxa_atexit@plt+0xad1b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, asr pc @ │ │ │ │ + cmneq pc, ip, asr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9258 <__cxa_atexit@plt+0xad1f8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b9260 <__cxa_atexit@plt+0xad200> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b9264 <__cxa_atexit@plt+0xad204> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, lsl #30 │ │ │ │ + ldrsheq r1, [pc, #-236] @ b9180 <__cxa_atexit@plt+0xad120> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b92a8 <__cxa_atexit@plt+0xad248> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b92b0 <__cxa_atexit@plt+0xad250> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b92b4 <__cxa_atexit@plt+0xad254> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq r1, [pc, #-224] @ b91d8 <__cxa_atexit@plt+0xad178> │ │ │ │ + cmneq pc, ip, lsr #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b92f8 <__cxa_atexit@plt+0xad298> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ b9300 <__cxa_atexit@plt+0xad2a0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ b9304 <__cxa_atexit@plt+0xad2a4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, r0, ror #28 │ │ │ │ + cmneq pc, ip, asr lr @ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9388 <__cxa_atexit@plt+0xad328> │ │ │ │ + ldr lr, [pc, #108] @ b9394 <__cxa_atexit@plt+0xad334> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - sub r7, r3, #11 │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ b9398 <__cxa_atexit@plt+0xad338> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str lr, [r6, #20] │ │ │ │ - sub r1, r3, #19 │ │ │ │ - add lr, r6, #24 │ │ │ │ - stm lr, {r1, r2, r7} │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str r8, [r6, #12] │ │ │ │ - str r6, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b937c <__cxa_atexit@plt+0xad31c> │ │ │ │ + mov r7, r2 │ │ │ │ + b b93a4 <__cxa_atexit@plt+0xad344> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ b8d8c <__cxa_atexit@plt+0xacd2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ b8d88 <__cxa_atexit@plt+0xacd28> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrsheq r1, [pc, #-220] @ b92c4 <__cxa_atexit@plt+0xad264> │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b941c <__cxa_atexit@plt+0xad3bc> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9428 <__cxa_atexit@plt+0xad3c8> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b9434 <__cxa_atexit@plt+0xad3d4> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b9440 <__cxa_atexit@plt+0xad3e0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b944c <__cxa_atexit@plt+0xad3ec> │ │ │ │ + ldr lr, [pc, #112] @ b945c <__cxa_atexit@plt+0xad3fc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #104] @ b9460 <__cxa_atexit@plt+0xad400> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r8, ror #26 │ │ │ │ + cmneq pc, ip, asr #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9498 <__cxa_atexit@plt+0xad438> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ b94a0 <__cxa_atexit@plt+0xad440> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffce4 │ │ │ │ - @ instruction: 0xfffffdcc │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - cmneq pc, r8, ror #8 │ │ │ │ - cmneq lr, ip, ror #25 │ │ │ │ - cmneq pc, ip, lsr r4 @ │ │ │ │ + ldrheq r1, [pc, #-196] @ b93e4 <__cxa_atexit@plt+0xad384> │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov sl, r9 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov r9, r8 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi b8dd0 <__cxa_atexit@plt+0xacd70> │ │ │ │ - ldr r3, [pc, #48] @ b8dec <__cxa_atexit@plt+0xacd8c> │ │ │ │ - ldr r2, [pc, #48] @ b8df0 <__cxa_atexit@plt+0xacd90> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ - str r3, [r5] │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ - ldr r7, [pc, #28] @ b8df4 <__cxa_atexit@plt+0xacd94> │ │ │ │ + bhi b952c <__cxa_atexit@plt+0xad4cc> │ │ │ │ + ldr lr, [pc, #112] @ b9538 <__cxa_atexit@plt+0xad4d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r0, [r7, #26] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr lr, [r7, #30] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ + tst r8, #3 │ │ │ │ + beq b9520 <__cxa_atexit@plt+0xad4c0> │ │ │ │ + mov r7, r8 │ │ │ │ + b b9544 <__cxa_atexit@plt+0xad4e4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r0, lsr #25 │ │ │ │ - cmneq lr, ip, lsl #25 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8e2c <__cxa_atexit@plt+0xacdcc> │ │ │ │ - ldr r2, [pc, #28] @ b8e38 <__cxa_atexit@plt+0xacdd8> │ │ │ │ + ldr r8, [r5, #32] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b9598 <__cxa_atexit@plt+0xad538> │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b9600 <__cxa_atexit@plt+0xad5a0> │ │ │ │ + ldr r2, [pc, #188] @ b9628 <__cxa_atexit@plt+0xad5c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #176] @ b962c <__cxa_atexit@plt+0xad5cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, ror #6 │ │ │ │ - cmneq lr, r8, lsr ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi b8e94 <__cxa_atexit@plt+0xace34> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b8e8c <__cxa_atexit@plt+0xace2c> │ │ │ │ - ldr r3, [pc, #44] @ b8e9c <__cxa_atexit@plt+0xace3c> │ │ │ │ - ldr r2, [pc, #44] @ b8ea0 <__cxa_atexit@plt+0xace40> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + str r2, [r5, #28]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc b9610 <__cxa_atexit@plt+0xad5b0> │ │ │ │ + ldr r2, [pc, #116] @ b9620 <__cxa_atexit@plt+0xad5c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #28]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r3, lr} │ │ │ │ + ldr r9, [pc, #84] @ b9624 <__cxa_atexit@plt+0xad5c4> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq pc, r4, ror fp @ │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq pc, r8, asr #23 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9660 <__cxa_atexit@plt+0xad600> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9668 <__cxa_atexit@plt+0xad608> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r1, [lr, #-184]! @ 0xffffff48 │ │ │ │ - ldrheq r2, [pc, #-44] @ b8e7c <__cxa_atexit@plt+0xace1c> │ │ │ │ - cmneq lr, r0, ror #23 │ │ │ │ + cmneq pc, ip, ror #21 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi b8f10 <__cxa_atexit@plt+0xaceb0> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq b8f08 <__cxa_atexit@plt+0xacea8> │ │ │ │ - ldr r7, [pc, #64] @ b8f18 <__cxa_atexit@plt+0xaceb8> │ │ │ │ - ldr r3, [pc, #64] @ b8f1c <__cxa_atexit@plt+0xacebc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #32 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi b9720 <__cxa_atexit@plt+0xad6c0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9728 <__cxa_atexit@plt+0xad6c8> │ │ │ │ + ldr r0, [pc, #164] @ b9744 <__cxa_atexit@plt+0xad6e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ b9748 <__cxa_atexit@plt+0xad6e8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ b974c <__cxa_atexit@plt+0xad6ec> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [r5] │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r8, [r2, #56] @ 0x38 │ │ │ │ + str lr, [r2, #60] @ 0x3c │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str lr, [r2, #44] @ 0x2c │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str lr, [r2, #28] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str lr, [r2, #12] │ │ │ │ + mov lr, r2 │ │ │ │ + str r1, [lr, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #92] @ b9750 <__cxa_atexit@plt+0xad6f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #84] @ b9754 <__cxa_atexit@plt+0xad6f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, ip │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b b9730 <__cxa_atexit@plt+0xad6d0> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ b9740 <__cxa_atexit@plt+0xad6e0> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #48] @ b8f20 <__cxa_atexit@plt+0xacec0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ b8f24 <__cxa_atexit@plt+0xacec4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + strheq lr, [sp, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0xfffffb2c │ │ │ │ + @ instruction: 0xfffffc14 │ │ │ │ + @ instruction: 0xfffffbbc │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, fp │ │ │ │ + mov fp, r7 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #48 @ 0x30 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc b97e8 <__cxa_atexit@plt+0xad788> │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + add r3, r5, #8 │ │ │ │ + ldm r3, {r1, r2, r3} │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr r9, [r5, #24] │ │ │ │ + ldr r7, [r5, #28] │ │ │ │ + str r7, [sp] │ │ │ │ + ldr lr, [r5, #32] │ │ │ │ + ldr sl, [pc, #84] @ b97fc <__cxa_atexit@plt+0xad79c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r8, #40]! @ 0x28 │ │ │ │ + ldr r7, [pc, #76] @ b9800 <__cxa_atexit@plt+0xad7a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r8, #-32] @ 0xffffffe0 │ │ │ │ + str lr, [r8, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ + str ip, [r8, #-20] @ 0xffffffec │ │ │ │ + sub lr, r8, #16 │ │ │ │ + stm lr, {r2, r3, fp} │ │ │ │ + str fp, [r8, #8] │ │ │ │ + str r9, [r8, #-4] │ │ │ │ + add r5, r5, #36 @ 0x24 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + ldm sp, {r7, fp} │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r7, #48 @ 0x30 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r7, fp │ │ │ │ + mov fp, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xfffffcf8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r1, r5, #4 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi b98d8 <__cxa_atexit@plt+0xad878> │ │ │ │ + str sl, [r5, #-4] │ │ │ │ + sub ip, r5, #36 @ 0x24 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi b98ec <__cxa_atexit@plt+0xad88c> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r0, r6 │ │ │ │ + bcc b98f8 <__cxa_atexit@plt+0xad898> │ │ │ │ + ldr r0, [pc, #232] @ b9930 <__cxa_atexit@plt+0xad8d0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #228] @ b9934 <__cxa_atexit@plt+0xad8d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r2, [pc, #224] @ b9938 <__cxa_atexit@plt+0xad8d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #220] @ b993c <__cxa_atexit@plt+0xad8dc> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + add lr, lr, #1 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + str sl, [r3, #60] @ 0x3c │ │ │ │ + str r8, [r3, #40] @ 0x28 │ │ │ │ + str sl, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str sl, [r3, #28] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str sl, [r3, #12] │ │ │ │ + mov sl, r3 │ │ │ │ + str r1, [sl, #48]! @ 0x30 │ │ │ │ + mov r1, r3 │ │ │ │ + str r2, [r1, #32]! │ │ │ │ + mov r2, r3 │ │ │ │ + ldr r0, [pc, #156] @ b9940 <__cxa_atexit@plt+0xad8e0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #16]! │ │ │ │ + ldr r0, [pc, #148] @ b9944 <__cxa_atexit@plt+0xad8e4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r8, [r5, #-16] │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + mov r5, ip │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + ldr r7, [pc, #76] @ b992c <__cxa_atexit@plt+0xad8cc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + mov sl, r9 │ │ │ │ + mov r6, r3 │ │ │ │ + b b9904 <__cxa_atexit@plt+0xad8a4> │ │ │ │ + mov sl, r9 │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #24] @ b9924 <__cxa_atexit@plt+0xad8c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #20] @ b9928 <__cxa_atexit@plt+0xad8c8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - strheq r1, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq pc, r8, asr r2 @ │ │ │ │ - cmneq pc, r8, lsr #5 │ │ │ │ - @ instruction: 0x017f2294 │ │ │ │ - cmneq lr, r8, ror #22 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ b8f48 <__cxa_atexit@plt+0xacee8> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq lr, r8, asr fp │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ + ldrdeq lr, [sp, #-156]! @ 0xffffff64 │ │ │ │ + ldrsheq r1, [pc, #-152] @ b9898 <__cxa_atexit@plt+0xad838> │ │ │ │ + cmneq sp, ip, lsl #20 │ │ │ │ + @ instruction: 0xfffff984 │ │ │ │ + @ instruction: 0xfffffa6c │ │ │ │ + @ instruction: 0xfffffa14 │ │ │ │ + cmneq pc, ip, lsr #21 │ │ │ │ + @ instruction: 0xfffff978 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi b8fa4 <__cxa_atexit@plt+0xacf44> │ │ │ │ - ldr r2, [pc, #64] @ b8fac <__cxa_atexit@plt+0xacf4c> │ │ │ │ - ldr r1, [pc, #64] @ b8fb0 <__cxa_atexit@plt+0xacf50> │ │ │ │ + bhi b9978 <__cxa_atexit@plt+0xad918> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #60] @ b8fb4 <__cxa_atexit@plt+0xacf54> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r1, #2 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r0, [pc, #40] @ b8fb8 <__cxa_atexit@plt+0xacf58> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add sl, r0, #1 │ │ │ │ + ldr r2, [pc, #24] @ b9980 <__cxa_atexit@plt+0xad920> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 138f7c8 <__cxa_atexit@plt+0x1383768> │ │ │ │ + b 47988c <__cxa_atexit@plt+0x46d82c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, ip, ror #21 │ │ │ │ - ldrheq r2, [pc, #-24] @ b8fa4 <__cxa_atexit@plt+0xacf44> │ │ │ │ - cmneq pc, r0, lsl #4 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsbeq r1, [pc, #-116] @ b9914 <__cxa_atexit@plt+0xad8b4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b8ff0 <__cxa_atexit@plt+0xacf90> │ │ │ │ - ldr r2, [pc, #28] @ b8ffc <__cxa_atexit@plt+0xacf9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b99ec <__cxa_atexit@plt+0xad98c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b99f8 <__cxa_atexit@plt+0xad998> │ │ │ │ + ldr lr, [pc, #84] @ b9a08 <__cxa_atexit@plt+0xad9a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b9a0c <__cxa_atexit@plt+0xad9ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b9a10 <__cxa_atexit@plt+0xad9b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r8, lsr #3 │ │ │ │ - cmneq lr, r0, ror #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc b9048 <__cxa_atexit@plt+0xacfe8> │ │ │ │ - ldr r7, [pc, #52] @ b9060 <__cxa_atexit@plt+0xad000> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ b9064 <__cxa_atexit@plt+0xad004> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ b9068 <__cxa_atexit@plt+0xad008> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - cmneq pc, r4, asr r1 @ │ │ │ │ - cmneq lr, ip, asr sl │ │ │ │ - ldm r5!, {r8, r9, sl} │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - @ instruction: 0xffffffe0 │ │ │ │ - andeq r0, r0, sl, lsr #1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, sl, r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b90f8 <__cxa_atexit@plt+0xad098> │ │ │ │ - ldr r7, [pc, #112] @ b9110 <__cxa_atexit@plt+0xad0b0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ - ldr r3, [r5, #60] @ 0x3c │ │ │ │ - ldr r7, [r3, #3] │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - str r2, [r5, #16] │ │ │ │ - ldr r2, [r3, #15] │ │ │ │ - str r2, [r5, #20] │ │ │ │ - ldr r2, [r3, #19] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - ldr r2, [r3, #23] │ │ │ │ - str r2, [r5, #28] │ │ │ │ - ldr r3, [r3, #27] │ │ │ │ - str r8, [r5, #60] @ 0x3c │ │ │ │ - str r3, [r5, #32] │ │ │ │ - beq b90f0 <__cxa_atexit@plt+0xad090> │ │ │ │ - b b9120 <__cxa_atexit@plt+0xad0c0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, ip, ror r7 @ │ │ │ │ + cmneq pc, ip, ror #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9a44 <__cxa_atexit@plt+0xad9e4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9a4c <__cxa_atexit@plt+0xad9ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4798fc <__cxa_atexit@plt+0x46d89c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ b9114 <__cxa_atexit@plt+0xad0b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ + cmneq pc, r8, lsl #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9ab8 <__cxa_atexit@plt+0xada58> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9ac4 <__cxa_atexit@plt+0xada64> │ │ │ │ + ldr lr, [pc, #84] @ b9ad4 <__cxa_atexit@plt+0xada74> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b9ad8 <__cxa_atexit@plt+0xada78> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b9adc <__cxa_atexit@plt+0xada7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq lr, ip, asr #19 │ │ │ │ - andeq r0, r8, pc, asr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r3, #8]! │ │ │ │ - cmp sl, r2 │ │ │ │ - bne b9194 <__cxa_atexit@plt+0xad134> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #60] @ 0x3c │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b91a8 <__cxa_atexit@plt+0xad148> │ │ │ │ - ldr r2, [pc, #136] @ b91d4 <__cxa_atexit@plt+0xad174> │ │ │ │ - ldr r7, [r5, #36] @ 0x24 │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - beq b91c8 <__cxa_atexit@plt+0xad168> │ │ │ │ - ldr lr, [pc, #116] @ b91d8 <__cxa_atexit@plt+0xad178> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + ldrheq r1, [pc, #-96] @ b9a80 <__cxa_atexit@plt+0xada20> │ │ │ │ + cmneq pc, r0, lsr #13 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9b10 <__cxa_atexit@plt+0xadab0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9b18 <__cxa_atexit@plt+0xadab8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 47996c <__cxa_atexit@plt+0x46d90c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq pc, ip, lsr r6 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9b84 <__cxa_atexit@plt+0xadb24> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9b90 <__cxa_atexit@plt+0xadb30> │ │ │ │ + ldr lr, [pc, #84] @ b9ba0 <__cxa_atexit@plt+0xadb40> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #12] │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - beq b91c8 <__cxa_atexit@plt+0xad168> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b9ba4 <__cxa_atexit@plt+0xadb44> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b9ba8 <__cxa_atexit@plt+0xadb48> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, r4, ror #11 │ │ │ │ + ldrsbeq r1, [pc, #-84] @ b9b5c <__cxa_atexit@plt+0xadafc> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi b9bdc <__cxa_atexit@plt+0xadb7c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ b9be4 <__cxa_atexit@plt+0xadb84> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b92bc <__cxa_atexit@plt+0xad25c> │ │ │ │ - ldr r7, [pc, #64] @ b91dc <__cxa_atexit@plt+0xad17c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #64]! @ 0x40 │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 4799dc <__cxa_atexit@plt+0x46d97c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b91e0 <__cxa_atexit@plt+0xad180> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - stm r5, {r1, sl} │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r0, ror r5 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9c50 <__cxa_atexit@plt+0xadbf0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9c5c <__cxa_atexit@plt+0xadbfc> │ │ │ │ + ldr lr, [pc, #84] @ b9c6c <__cxa_atexit@plt+0xadc0c> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ b9c70 <__cxa_atexit@plt+0xadc10> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r1, [pc, #60] @ b9c74 <__cxa_atexit@plt+0xadc14> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff98 │ │ │ │ + cmneq pc, r8, lsl r5 @ │ │ │ │ + cmneq pc, r8, lsl #10 │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi b9ce4 <__cxa_atexit@plt+0xadc84> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc b9cf0 <__cxa_atexit@plt+0xadc90> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ b9d00 <__cxa_atexit@plt+0xadca0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ b9d04 <__cxa_atexit@plt+0xadca4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #3 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ b9d08 <__cxa_atexit@plt+0xadca8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 479b2c <__cxa_atexit@plt+0x46dacc> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x017f1490 │ │ │ │ + @ instruction: 0x017f1494 │ │ │ │ + cmneq pc, r0, ror r4 @ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi b9d8c <__cxa_atexit@plt+0xadd2c> │ │ │ │ + ldr lr, [pc, #108] @ b9d98 <__cxa_atexit@plt+0xadd38> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ b9d9c <__cxa_atexit@plt+0xadd3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq b9d80 <__cxa_atexit@plt+0xadd20> │ │ │ │ + mov r7, r2 │ │ │ │ + b b9da8 <__cxa_atexit@plt+0xadd48> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #2 │ │ │ │ - andeq r0, r0, r4, asr #2 │ │ │ │ - cmneq pc, ip, lsr #31 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r2, sp │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + ldrsheq r1, [pc, #-56] @ b9d6c <__cxa_atexit@plt+0xadd0c> │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq b9e20 <__cxa_atexit@plt+0xaddc0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne b9e2c <__cxa_atexit@plt+0xaddcc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq b9e38 <__cxa_atexit@plt+0xaddd8> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne b9e44 <__cxa_atexit@plt+0xadde4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc b9e50 <__cxa_atexit@plt+0xaddf0> │ │ │ │ + ldr r2, [pc, #112] @ b9e60 <__cxa_atexit@plt+0xade00> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #100] @ b9e64 <__cxa_atexit@plt+0xade04> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #20]! │ │ │ │ + ldr r2, [r5, #-16] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 51d914 <__cxa_atexit@plt+0x5118b4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + cmneq pc, r0, asr #6 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #36 @ 0x24 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi b9f64 <__cxa_atexit@plt+0xadf04> │ │ │ │ + ldr lr, [pc, #252] @ b9f84 <__cxa_atexit@plt+0xadf24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r3, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r9, [r7, #18] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [r7, #22] │ │ │ │ + ldr r7, [r7, #26] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub lr, r5, #28 │ │ │ │ + stm lr, {r0, r1, r3, r9} │ │ │ │ + str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq b9eec <__cxa_atexit@plt+0xade8c> │ │ │ │ + ldr lr, [r5, #-8] │ │ │ │ cmp r7, #2 │ │ │ │ - bne b9244 <__cxa_atexit@plt+0xad1e4> │ │ │ │ - ldr r3, [pc, #96] @ b9260 <__cxa_atexit@plt+0xad200> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b9258 <__cxa_atexit@plt+0xad1f8> │ │ │ │ - ldr r3, [pc, #76] @ b9264 <__cxa_atexit@plt+0xad204> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq b9258 <__cxa_atexit@plt+0xad1f8> │ │ │ │ - b b92bc <__cxa_atexit@plt+0xad25c> │ │ │ │ - ldr r7, [pc, #28] @ b9268 <__cxa_atexit@plt+0xad208> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + bne b9efc <__cxa_atexit@plt+0xade9c> │ │ │ │ + ldr r0, [pc, #180] @ b9f90 <__cxa_atexit@plt+0xadf30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b b9f58 <__cxa_atexit@plt+0xadef8> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrsheq r1, [pc, #-236] @ b9184 <__cxa_atexit@plt+0xad124> │ │ │ │ - andeq r0, r2, sp, lsl #16 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ b92b0 <__cxa_atexit@plt+0xad250> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - str r2, [r5, #28] │ │ │ │ - beq b92a8 <__cxa_atexit@plt+0xad248> │ │ │ │ - b b92bc <__cxa_atexit@plt+0xad25c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r7, ip │ │ │ │ + bcc b9f6c <__cxa_atexit@plt+0xadf0c> │ │ │ │ + ldr r7, [pc, #116] @ b9f88 <__cxa_atexit@plt+0xadf28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #108] @ b9f8c <__cxa_atexit@plt+0xadf2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r2, r3} │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + add r1, r6, #20 │ │ │ │ + stm r1, {r0, r3, sl} │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r0, r2, sp, lsr #32 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r0, lsl r1 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + cmneq pc, r4, lsr #4 │ │ │ │ + cmneq pc, r8, ror #4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #11] │ │ │ │ - ldr sl, [r3, #4]! │ │ │ │ - cmp sl, r2 │ │ │ │ - bne b9324 <__cxa_atexit@plt+0xad2c4> │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - ldr r8, [r5, #52] @ 0x34 │ │ │ │ - cmp r8, r2 │ │ │ │ - bne b9338 <__cxa_atexit@plt+0xad2d8> │ │ │ │ - ldr r2, [pc, #124] @ b9364 <__cxa_atexit@plt+0xad304> │ │ │ │ - ldr r7, [r5, #32] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ + ldr r8, [r5, #28] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne b9fc4 <__cxa_atexit@plt+0xadf64> │ │ │ │ + ldr r3, [pc, #140] @ ba040 <__cxa_atexit@plt+0xadfe0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #24]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq b9358 <__cxa_atexit@plt+0xad2f8> │ │ │ │ - ldr r2, [pc, #104] @ b9368 <__cxa_atexit@plt+0xad308> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r3, r5, #8 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r2, ip │ │ │ │ + bcc ba030 <__cxa_atexit@plt+0xadfd0> │ │ │ │ + ldr r2, [pc, #104] @ ba044 <__cxa_atexit@plt+0xadfe4> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #52] @ 0x34 │ │ │ │ - beq b9358 <__cxa_atexit@plt+0xad2f8> │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r5, #24]! │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-16] │ │ │ │ + ldmdb r5, {r0, r3, lr} │ │ │ │ + ldr r9, [pc, #72] @ ba048 <__cxa_atexit@plt+0xadfe8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str fp, [r6, #28] │ │ │ │ + str sl, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017f1190 │ │ │ │ + @ instruction: 0xfffffd34 │ │ │ │ + cmneq pc, r4, asr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba07c <__cxa_atexit@plt+0xae01c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba084 <__cxa_atexit@plt+0xae024> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b9440 <__cxa_atexit@plt+0xad3e0> │ │ │ │ - ldr r7, [pc, #64] @ b936c <__cxa_atexit@plt+0xad30c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #56]! @ 0x38 │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ b9370 <__cxa_atexit@plt+0xad310> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #28] │ │ │ │ + ldrsbeq r1, [pc, #-0] @ ba08c <__cxa_atexit@plt+0xae02c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi ba13c <__cxa_atexit@plt+0xae0dc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc ba144 <__cxa_atexit@plt+0xae0e4> │ │ │ │ + ldr r0, [pc, #164] @ ba160 <__cxa_atexit@plt+0xae100> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #160] @ ba164 <__cxa_atexit@plt+0xae104> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #156] @ ba168 <__cxa_atexit@plt+0xae108> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r9, [r2, #56] @ 0x38 │ │ │ │ + str r8, [r2, #60] @ 0x3c │ │ │ │ + str r9, [r2, #40] @ 0x28 │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r9, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r9, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #96] @ ba16c <__cxa_atexit@plt+0xae10c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #88] @ ba170 <__cxa_atexit@plt+0xae110> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r9 │ │ │ │ + b 51d7b4 <__cxa_atexit@plt+0x511754> │ │ │ │ + mov r6, r2 │ │ │ │ + b ba14c <__cxa_atexit@plt+0xae0ec> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ ba15c <__cxa_atexit@plt+0xae0fc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq pc, ip, lsl lr @ │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - andeq r0, r1, ip, lsl #8 │ │ │ │ + @ instruction: 0x016de19c │ │ │ │ + @ instruction: 0xfffff8cc │ │ │ │ + @ instruction: 0xfffffb28 │ │ │ │ + @ instruction: 0xfffffa54 │ │ │ │ + @ instruction: 0xfffff948 │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b93cc <__cxa_atexit@plt+0xad36c> │ │ │ │ - ldr r3, [pc, #100] @ b93f4 <__cxa_atexit@plt+0xad394> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b93e0 <__cxa_atexit@plt+0xad380> │ │ │ │ - ldr r2, [pc, #80] @ b93f8 <__cxa_atexit@plt+0xad398> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, r5, #4 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ba1f0 <__cxa_atexit@plt+0xae190> │ │ │ │ + ldr r2, [pc, #100] @ ba1fc <__cxa_atexit@plt+0xae19c> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - str r1, [r5, #48] @ 0x30 │ │ │ │ - beq b93e8 <__cxa_atexit@plt+0xad388> │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ + ldr lr, [r5, #24] │ │ │ │ + ldr sl, [r5, #28] │ │ │ │ + str r2, [r8, #36]! @ 0x24 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r2, [pc, #60] @ ba200 <__cxa_atexit@plt+0xae1a0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #-32] @ 0xffffffe0 │ │ │ │ + str r0, [r8, #-28] @ 0xffffffe4 │ │ │ │ + str lr, [r8, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r8, #-20] @ 0xffffffec │ │ │ │ + str ip, [r8, #-16] │ │ │ │ + str r9, [r8, #-12] │ │ │ │ + stmdb r8, {r3, r7} │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r6, #38 @ 0x26 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xfffffcac │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba234 <__cxa_atexit@plt+0xae1d4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba23c <__cxa_atexit@plt+0xae1dc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b b9440 <__cxa_atexit@plt+0xad3e0> │ │ │ │ - ldr r7, [pc, #40] @ b93fc <__cxa_atexit@plt+0xad39c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #52]! @ 0x34 │ │ │ │ - add r7, r7, #1 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r8, lsl pc @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba280 <__cxa_atexit@plt+0xae220> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba288 <__cxa_atexit@plt+0xae228> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba28c <__cxa_atexit@plt+0xae22c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldrsbeq r0, [pc, #-232] @ ba1a8 <__cxa_atexit@plt+0xae148> │ │ │ │ + ldrsbeq r0, [pc, #-228] @ ba1b0 <__cxa_atexit@plt+0xae150> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba2d0 <__cxa_atexit@plt+0xae270> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba2d8 <__cxa_atexit@plt+0xae278> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba2dc <__cxa_atexit@plt+0xae27c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq pc, r4, ror sp @ │ │ │ │ - andeq r0, r1, ip, lsl #24 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b9434 <__cxa_atexit@plt+0xad3d4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ - beq b942c <__cxa_atexit@plt+0xad3cc> │ │ │ │ - b b9440 <__cxa_atexit@plt+0xad3e0> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r8, lsl #29 │ │ │ │ + cmneq pc, r4, lsl #29 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba320 <__cxa_atexit@plt+0xae2c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba328 <__cxa_atexit@plt+0xae2c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba32c <__cxa_atexit@plt+0xae2cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r8, r0, fp, lsl #12 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #44] @ 0x2c │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b948c <__cxa_atexit@plt+0xad42c> │ │ │ │ - ldr r3, [pc, #80] @ b94a8 <__cxa_atexit@plt+0xad448> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b94a0 <__cxa_atexit@plt+0xad440> │ │ │ │ - ldr r3, [pc, #60] @ b94ac <__cxa_atexit@plt+0xad44c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - beq b94a0 <__cxa_atexit@plt+0xad440> │ │ │ │ - b b94f4 <__cxa_atexit@plt+0xad494> │ │ │ │ - ldr r7, [pc, #28] @ b94b0 <__cxa_atexit@plt+0xad450> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #48]! @ 0x30 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmneq pc, r8, lsr lr @ │ │ │ │ + cmneq pc, r4, lsr lr @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba370 <__cxa_atexit@plt+0xae310> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba378 <__cxa_atexit@plt+0xae318> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba37c <__cxa_atexit@plt+0xae31c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r8, ror #27 │ │ │ │ + cmneq pc, r4, ror #27 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi ba400 <__cxa_atexit@plt+0xae3a0> │ │ │ │ + ldr lr, [pc, #108] @ ba40c <__cxa_atexit@plt+0xae3ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ ba410 <__cxa_atexit@plt+0xae3b0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq ba3f4 <__cxa_atexit@plt+0xae394> │ │ │ │ + mov r7, r2 │ │ │ │ + b ba41c <__cxa_atexit@plt+0xae3bc> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ - ldrheq r1, [pc, #-196] @ b93f4 <__cxa_atexit@plt+0xad394> │ │ │ │ - andeq r8, r0, fp, lsl #28 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ b94e8 <__cxa_atexit@plt+0xad488> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #40] @ 0x28 │ │ │ │ - beq b94e0 <__cxa_atexit@plt+0xad480> │ │ │ │ - b b94f4 <__cxa_atexit@plt+0xad494> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r4, r0, sl, lsl #14 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, r4, lsl #27 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r3, [r5, #40] @ 0x28 │ │ │ │ - cmp r3, r7 │ │ │ │ - bne b9550 <__cxa_atexit@plt+0xad4f0> │ │ │ │ - ldr r3, [pc, #96] @ b956c <__cxa_atexit@plt+0xad50c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b9564 <__cxa_atexit@plt+0xad504> │ │ │ │ - ldr r3, [pc, #76] @ b9570 <__cxa_atexit@plt+0xad510> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq b9564 <__cxa_atexit@plt+0xad504> │ │ │ │ - b b95c8 <__cxa_atexit@plt+0xad568> │ │ │ │ - ldr r7, [pc, #28] @ b9574 <__cxa_atexit@plt+0xad514> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #44]! @ 0x2c │ │ │ │ - add r7, r7, #1 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq ba494 <__cxa_atexit@plt+0xae434> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne ba4a0 <__cxa_atexit@plt+0xae440> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq ba4ac <__cxa_atexit@plt+0xae44c> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne ba4b8 <__cxa_atexit@plt+0xae458> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc ba4c4 <__cxa_atexit@plt+0xae464> │ │ │ │ + ldr lr, [pc, #112] @ ba4d4 <__cxa_atexit@plt+0xae474> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #104] @ ba4d8 <__cxa_atexit@plt+0xae478> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r0, [pc, #-192] @ ba41c <__cxa_atexit@plt+0xae3bc> │ │ │ │ + ldrsbeq r0, [pc, #-196] @ ba41c <__cxa_atexit@plt+0xae3bc> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #36 @ 0x24 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi ba5e4 <__cxa_atexit@plt+0xae584> │ │ │ │ + ldr lr, [pc, #264] @ ba604 <__cxa_atexit@plt+0xae5a4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r3, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r9, [r7, #26] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [r7, #18] │ │ │ │ + ldr r7, [r7, #22] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str ip, [r5, #-32] @ 0xffffffe0 │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq ba564 <__cxa_atexit@plt+0xae504> │ │ │ │ + ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne ba574 <__cxa_atexit@plt+0xae514> │ │ │ │ + ldr r0, [pc, #188] @ ba610 <__cxa_atexit@plt+0xae5b0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r0, [r5, #-12]! │ │ │ │ + str r1, [r5, #4] │ │ │ │ + b ba5d8 <__cxa_atexit@plt+0xae578> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #36 @ 0x24 │ │ │ │ + cmp r7, ip │ │ │ │ + bcc ba5ec <__cxa_atexit@plt+0xae58c> │ │ │ │ + ldr r7, [pc, #124] @ ba608 <__cxa_atexit@plt+0xae5a8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr sl, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #116] @ ba60c <__cxa_atexit@plt+0xae5ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r9, [r8, #3] │ │ │ │ + str r7, [r6, #4]! │ │ │ │ + ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r2} │ │ │ │ + ldr r3, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str sl, [r6, #24] │ │ │ │ + str r3, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, lr │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrsheq r1, [pc, #-176] @ b94cc <__cxa_atexit@plt+0xad46c> │ │ │ │ - andeq r4, r0, sl, lsl #30 │ │ │ │ + mov r7, #36 @ 0x24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, ip │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsl r1 │ │ │ │ + @ instruction: 0xfffffdf8 │ │ │ │ + cmneq pc, ip, lsr #23 │ │ │ │ + ldrsheq r0, [pc, #-176] @ ba568 <__cxa_atexit@plt+0xae508> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ b95bc <__cxa_atexit@plt+0xad55c> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r5, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5, #36] @ 0x24 │ │ │ │ - str r0, [r5, #20] │ │ │ │ - str r2, [r5, #24] │ │ │ │ - beq b95b4 <__cxa_atexit@plt+0xad554> │ │ │ │ - b b95c8 <__cxa_atexit@plt+0xad568> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r8, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne ba644 <__cxa_atexit@plt+0xae5e4> │ │ │ │ + ldr r3, [pc, #136] @ ba6bc <__cxa_atexit@plt+0xae65c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r3, [r5, #24]! │ │ │ │ + str r2, [r5, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add sl, r6, #36 @ 0x24 │ │ │ │ + cmp r2, sl │ │ │ │ + bcc ba6ac <__cxa_atexit@plt+0xae64c> │ │ │ │ + ldr r2, [pc, #100] @ ba6c0 <__cxa_atexit@plt+0xae660> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r5, #24]! │ │ │ │ + ldr r0, [pc, #92] @ ba6c4 <__cxa_atexit@plt+0xae664> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ + ldmdb r5, {r0, r3} │ │ │ │ + ldr ip, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r3, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str lr, [r6, #24] │ │ │ │ + str ip, [r6, #28] │ │ │ │ + str r9, [r6, #32] │ │ │ │ + mov r6, sl │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r0, lsl fp @ │ │ │ │ + @ instruction: 0xfffffd28 │ │ │ │ + ldrsbeq r0, [pc, #-172] @ ba620 <__cxa_atexit@plt+0xae5c0> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r2, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #96 @ 0x60 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc ba778 <__cxa_atexit@plt+0xae718> │ │ │ │ + ldr sl, [pc, #152] @ ba788 <__cxa_atexit@plt+0xae728> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [pc, #148] @ ba78c <__cxa_atexit@plt+0xae72c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #144] @ ba790 <__cxa_atexit@plt+0xae730> │ │ │ │ + add r9, pc, r9 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldm r7, {r0, r1, r3, r7} │ │ │ │ + ldr ip, [pc, #132] @ ba794 <__cxa_atexit@plt+0xae734> │ │ │ │ + add ip, pc, ip │ │ │ │ + str sl, [r2, #4]! │ │ │ │ + ldr sl, [pc, #124] @ ba798 <__cxa_atexit@plt+0xae738> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r1, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r8, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r2, #24] │ │ │ │ + str r8, [r2, #28] │ │ │ │ + str r0, [r2, #8] │ │ │ │ + str r8, [r2, #12] │ │ │ │ + mov r1, r2 │ │ │ │ + str r9, [r1, #48]! @ 0x30 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ + mov r9, r2 │ │ │ │ + str ip, [r9, #32]! │ │ │ │ + mov r1, r2 │ │ │ │ + str sl, [r1, #16]! │ │ │ │ + add sl, r2, #56 @ 0x38 │ │ │ │ + stm sl, {r0, r8, lr} │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ + str r8, [r2, #72] @ 0x48 │ │ │ │ + add lr, r2, #76 @ 0x4c │ │ │ │ + stm lr, {r1, r2, r9} │ │ │ │ + sub r9, r6, #26 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #96 @ 0x60 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - andeq r2, r0, r9, lsl #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne b9604 <__cxa_atexit@plt+0xad5a4> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r5, #36] @ 0x24 │ │ │ │ - cmp r8, r3 │ │ │ │ - bne b9618 <__cxa_atexit@plt+0xad5b8> │ │ │ │ - ldr r3, [pc, #80] @ b9640 <__cxa_atexit@plt+0xad5e0> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b9638 <__cxa_atexit@plt+0xad5d8> │ │ │ │ - b b96a8 <__cxa_atexit@plt+0xad648> │ │ │ │ - ldr r7, [pc, #56] @ b9644 <__cxa_atexit@plt+0xad5e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + @ instruction: 0xfffffb54 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffc34 │ │ │ │ + @ instruction: 0xfffffbd4 │ │ │ │ + @ instruction: 0xfffffb78 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba7cc <__cxa_atexit@plt+0xae76c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ ba7d4 <__cxa_atexit@plt+0xae774> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 51589c <__cxa_atexit@plt+0x50983c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ b9648 <__cxa_atexit@plt+0xad5e8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ + cmneq pc, r0, lsl #19 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba804 <__cxa_atexit@plt+0xae7a4> │ │ │ │ + ldr r2, [pc, #28] @ ba814 <__cxa_atexit@plt+0xae7b4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + ldr r7, [pc, #12] @ ba818 <__cxa_atexit@plt+0xae7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, ip, lsr fp @ │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r2, r0, r9, lsl #15 │ │ │ │ + cmneq sp, r8, ror #21 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ - bne b967c <__cxa_atexit@plt+0xad61c> │ │ │ │ - ldr r3, [pc, #48] @ b9698 <__cxa_atexit@plt+0xad638> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq b9690 <__cxa_atexit@plt+0xad630> │ │ │ │ - b b96a8 <__cxa_atexit@plt+0xad648> │ │ │ │ - ldr r7, [pc, #24] @ b969c <__cxa_atexit@plt+0xad63c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc ba8a4 <__cxa_atexit@plt+0xae844> │ │ │ │ + ldr r2, [pc, #112] @ ba8b0 <__cxa_atexit@plt+0xae850> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #108] @ ba8b4 <__cxa_atexit@plt+0xae854> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [pc, #104] @ ba8b8 <__cxa_atexit@plt+0xae858> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r9, [r5, #4]! │ │ │ │ + ldr r0, [pc, #96] @ ba8bc <__cxa_atexit@plt+0xae85c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + sub r0, r6, #27 │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r0, r3 │ │ │ │ + str r8, [r0, #32]! │ │ │ │ + str r0, [r5, #4] │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ + str r7, [r3, #8] │ │ │ │ + str lr, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str r1, [r3, #28] │ │ │ │ + mov r8, r7 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff9c8 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xffffff50 │ │ │ │ + cmneq pc, r8, ror #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba900 <__cxa_atexit@plt+0xae8a0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba908 <__cxa_atexit@plt+0xae8a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba90c <__cxa_atexit@plt+0xae8ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479f78 <__cxa_atexit@plt+0x46df18> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r8, asr r8 @ │ │ │ │ + cmneq pc, r4, asr r8 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba950 <__cxa_atexit@plt+0xae8f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba958 <__cxa_atexit@plt+0xae8f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba95c <__cxa_atexit@plt+0xae8fc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 479fe8 <__cxa_atexit@plt+0x46df88> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, r4, asr #21 │ │ │ │ - andeq r2, r0, r9, lsl #31 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [pc, #140] @ b9740 <__cxa_atexit@plt+0xad6e0> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r3, #32] │ │ │ │ - str sl, [r3, #20] │ │ │ │ - str r9, [r3, #24] │ │ │ │ - beq b9704 <__cxa_atexit@plt+0xad6a4> │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne b9710 <__cxa_atexit@plt+0xad6b0> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne b9724 <__cxa_atexit@plt+0xad6c4> │ │ │ │ - ldr r9, [r5, #8] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - add r5, r5, #40 @ 0x28 │ │ │ │ - b bc0c9c <__cxa_atexit@plt+0xbb4c3c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r8, lsl #16 │ │ │ │ + cmneq pc, r4, lsl #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba9a0 <__cxa_atexit@plt+0xae940> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba9a8 <__cxa_atexit@plt+0xae948> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba9ac <__cxa_atexit@plt+0xae94c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + b 47a058 <__cxa_atexit@plt+0x46dff8> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ b9744 <__cxa_atexit@plt+0xad6e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #40]! @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldrheq r0, [pc, #-120] @ ba938 <__cxa_atexit@plt+0xae8d8> │ │ │ │ + ldrheq r0, [pc, #-116] @ ba940 <__cxa_atexit@plt+0xae8e0> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi ba9f0 <__cxa_atexit@plt+0xae990> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ ba9f8 <__cxa_atexit@plt+0xae998> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ ba9fc <__cxa_atexit@plt+0xae99c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 47a0c8 <__cxa_atexit@plt+0x46e068> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ b9748 <__cxa_atexit@plt+0xad6e8> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - stmda r5, {r1, sl} │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, r0, lsr sl @ │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r1, r0, r8, asr #7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #20] │ │ │ │ - ldr r3, [r7, #11] │ │ │ │ - cmp sl, r3 │ │ │ │ - bne b9784 <__cxa_atexit@plt+0xad724> │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r8, [r5, #32] │ │ │ │ - cmp r8, r3 │ │ │ │ - bne b9798 <__cxa_atexit@plt+0xad738> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b bc0c9c <__cxa_atexit@plt+0xbb4c3c> │ │ │ │ - ldr r7, [pc, #44] @ b97b8 <__cxa_atexit@plt+0xad758> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmneq pc, r8, ror #14 │ │ │ │ + cmneq pc, r4, ror #14 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi baa30 <__cxa_atexit@plt+0xae9d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ baa38 <__cxa_atexit@plt+0xae9d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ b97bc <__cxa_atexit@plt+0xad75c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r5, #24] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - stmdb r5, {r1, sl} │ │ │ │ - str r3, [r5, #-12]! │ │ │ │ - b bc0a74 <__cxa_atexit@plt+0xbb4a14> │ │ │ │ - ldrheq r1, [pc, #-156] @ b9724 <__cxa_atexit@plt+0xad6c4> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r1, r0, r8, asr #15 │ │ │ │ + cmneq pc, ip, lsl r7 @ │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi baabc <__cxa_atexit@plt+0xaea5c> │ │ │ │ + ldr lr, [pc, #108] @ baac8 <__cxa_atexit@plt+0xaea68> │ │ │ │ + add lr, pc, lr │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #88] @ baacc <__cxa_atexit@plt+0xaea6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ + str lr, [r3, #-36] @ 0xffffffdc │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ + ldr r7, [r7, #28] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r9, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r3, #-32] @ 0xffffffe0 │ │ │ │ + tst r2, #3 │ │ │ │ + beq baab0 <__cxa_atexit@plt+0xaea50> │ │ │ │ + mov r7, r2 │ │ │ │ + b baad8 <__cxa_atexit@plt+0xaea78> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq pc, r8, asr #13 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b97e4 <__cxa_atexit@plt+0xad784> │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - add r5, r5, #36 @ 0x24 │ │ │ │ - b bc0c9c <__cxa_atexit@plt+0xbb4c3c> │ │ │ │ - ldr r7, [pc, #12] @ b97f8 <__cxa_atexit@plt+0xad798> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #36]! @ 0x24 │ │ │ │ - add r7, r7, #1 │ │ │ │ + beq bab50 <__cxa_atexit@plt+0xaeaf0> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne bab5c <__cxa_atexit@plt+0xaeafc> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq bab68 <__cxa_atexit@plt+0xaeb08> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne bab74 <__cxa_atexit@plt+0xaeb14> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bab80 <__cxa_atexit@plt+0xaeb20> │ │ │ │ + ldr lr, [pc, #112] @ bab90 <__cxa_atexit@plt+0xaeb30> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #104] @ bab94 <__cxa_atexit@plt+0xaeb34> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + ldr r2, [r5, #-8] │ │ │ │ + str lr, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + stmib r5, {r0, r2} │ │ │ │ + mov r6, r3 │ │ │ │ + b 47a138 <__cxa_atexit@plt+0x46e0d8> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #24] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq pc, r4, lsr r6 @ │ │ │ │ + cmneq pc, r8, lsl r6 @ │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi babcc <__cxa_atexit@plt+0xaeb6c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ babd4 <__cxa_atexit@plt+0xaeb74> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, asr r9 @ │ │ │ │ + cmneq pc, r0, lsl #11 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9840 <__cxa_atexit@plt+0xad7e0> │ │ │ │ - ldr r7, [pc, #52] @ b9850 <__cxa_atexit@plt+0xad7f0> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #40 @ 0x28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bac5c <__cxa_atexit@plt+0xaebfc> │ │ │ │ + ldr lr, [pc, #108] @ bac68 <__cxa_atexit@plt+0xaec08> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r1, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r0, [r7, #30] │ │ │ │ + str lr, [r3, #-40] @ 0xffffffd8 │ │ │ │ + ldr lr, [r7, #18] │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + ldr r0, [r7, #22] │ │ │ │ + ldr r7, [r7, #26] │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + str r0, [r3, #-16] │ │ │ │ + sub r0, r3, #28 │ │ │ │ + stm r0, {r1, r2, lr} │ │ │ │ + str ip, [r3, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r3, #-36] @ 0xffffffdc │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b9834 <__cxa_atexit@plt+0xad7d4> │ │ │ │ + beq bac50 <__cxa_atexit@plt+0xaebf0> │ │ │ │ mov r7, r8 │ │ │ │ - b b9860 <__cxa_atexit@plt+0xad800> │ │ │ │ + b bac74 <__cxa_atexit@plt+0xaec14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b9854 <__cxa_atexit@plt+0xad7f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, ip, lsl #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, ror r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r8, [pc, #212] @ b9940 <__cxa_atexit@plt+0xad8e0> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r1, [r3, #7] │ │ │ │ - ldr lr, [r3, #15] │ │ │ │ - ldr ip, [r3, #19] │ │ │ │ - ldr sl, [r3, #23] │ │ │ │ - ldr r9, [r3, #27] │ │ │ │ mov r3, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-24]! @ 0xffffffe8 │ │ │ │ - str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ - tst r7, #3 │ │ │ │ - str lr, [r5, #-16] │ │ │ │ - str ip, [r5, #-12] │ │ │ │ - str sl, [r5, #-8] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - str r1, [r5] │ │ │ │ - beq b9920 <__cxa_atexit@plt+0xad8c0> │ │ │ │ - stm sp, {r4, r6, fp} │ │ │ │ - ldr r6, [pc, #132] @ b9944 <__cxa_atexit@plt+0xad8e4> │ │ │ │ - mov r2, r5 │ │ │ │ - add fp, r7, #3 │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldm fp, {r4, r8, fp} │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ - str fp, [r2, #4] │ │ │ │ - str r4, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - beq b992c <__cxa_atexit@plt+0xad8cc> │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - mov r9, r4 │ │ │ │ - mov sl, fp │ │ │ │ - ldr r4, [sp] │ │ │ │ - ldr r6, [sp, #4] │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - str r0, [r5, #-16] │ │ │ │ - str lr, [r5, #-12] │ │ │ │ - str ip, [r5, #-8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r5, #28]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne baccc <__cxa_atexit@plt+0xaec6c> │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r1, r2 │ │ │ │ + bcc bad2c <__cxa_atexit@plt+0xaeccc> │ │ │ │ + ldr lr, [pc, #188] @ bad5c <__cxa_atexit@plt+0xaecfc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #184] @ bad60 <__cxa_atexit@plt+0xaed00> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r6, [r3, #32] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r9, r6, #36 @ 0x24 │ │ │ │ + cmp r1, r9 │ │ │ │ + bcc bad40 <__cxa_atexit@plt+0xaece0> │ │ │ │ + ldr r1, [pc, #116] @ bad54 <__cxa_atexit@plt+0xaecf4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #112] @ bad58 <__cxa_atexit@plt+0xaecf8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + str fp, [sp] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r1, [r3, #4] │ │ │ │ + ldr r0, [r3, #8] │ │ │ │ + ldr sl, [r3, #12] │ │ │ │ + add lr, r3, #16 │ │ │ │ + ldm lr, {r2, ip, lr} │ │ │ │ + str r6, [r3, #32] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + add r1, r6, #12 │ │ │ │ + stm r1, {r0, r2, sl, ip, lr} │ │ │ │ + str fp, [r6, #32] │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #36 @ 0x24 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd60 │ │ │ │ + cmneq pc, ip, asr r4 @ │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0x017f049c │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bad94 <__cxa_atexit@plt+0xaed34> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bad9c <__cxa_atexit@plt+0xaed3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - ldr r4, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ - ldmib sp, {r6, fp} │ │ │ │ + ldrheq r0, [pc, #-56] @ bad6c <__cxa_atexit@plt+0xaed0c> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub lr, r5, #32 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi bae50 <__cxa_atexit@plt+0xaedf0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bae58 <__cxa_atexit@plt+0xaedf8> │ │ │ │ + ldr r0, [pc, #160] @ bae74 <__cxa_atexit@plt+0xaee14> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #156] @ bae78 <__cxa_atexit@plt+0xaee18> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [pc, #152] @ bae7c <__cxa_atexit@plt+0xaee1c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r0, [r2, #4]! │ │ │ │ + str r8, [r2, #56] @ 0x38 │ │ │ │ + str sl, [r2, #60] @ 0x3c │ │ │ │ + str r8, [r2, #40] @ 0x28 │ │ │ │ + str sl, [r2, #44] @ 0x2c │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str sl, [r2, #28] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str sl, [r2, #12] │ │ │ │ + mov ip, r2 │ │ │ │ + str r1, [ip, #48]! @ 0x30 │ │ │ │ + mov r1, r2 │ │ │ │ + str r3, [r1, #32]! │ │ │ │ + mov r3, r2 │ │ │ │ + ldr r0, [pc, #92] @ bae80 <__cxa_atexit@plt+0xaee20> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #16]! │ │ │ │ + ldr r0, [pc, #84] @ bae84 <__cxa_atexit@plt+0xaee24> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + str ip, [r5, #-16] │ │ │ │ + stmdb r5, {r8, r9, sl} │ │ │ │ + mov r5, lr │ │ │ │ + b 479e18 <__cxa_atexit@plt+0x46ddb8> │ │ │ │ + mov r6, r2 │ │ │ │ + b bae60 <__cxa_atexit@plt+0xaee00> │ │ │ │ + mov r7, #64 @ 0x40 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bae70 <__cxa_atexit@plt+0xaee10> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0x016dd490 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + @ instruction: 0xfffffbd8 │ │ │ │ + @ instruction: 0xfffffb80 │ │ │ │ + @ instruction: 0xfffffaf0 │ │ │ │ + andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #88] @ b99bc <__cxa_atexit@plt+0xad95c> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #60 @ 0x3c │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc baf1c <__cxa_atexit@plt+0xaeebc> │ │ │ │ + ldr r2, [pc, #124] @ baf28 <__cxa_atexit@plt+0xaeec8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - beq b99b0 <__cxa_atexit@plt+0xad950> │ │ │ │ - ldr r3, [r5, #4]! │ │ │ │ - add lr, r5, #8 │ │ │ │ - ldr r0, [r5, #20] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldm lr, {r1, ip, lr} │ │ │ │ - stm r5, {r0, r3} │ │ │ │ - add r0, r5, #12 │ │ │ │ - str r2, [r5, #8] │ │ │ │ - stm r0, {r1, ip, lr} │ │ │ │ - str r7, [r5, #24] │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r2, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #12]! │ │ │ │ - add r8, r5, #16 │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldm r8, {r0, r3, r8} │ │ │ │ - str r7, [r5, #24] │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + mov sl, fp │ │ │ │ + ldr fp, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - str r1, [r5, #12] │ │ │ │ - str r0, [r5, #20] │ │ │ │ - stm r5, {r3, lr} │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ + ldr r9, [r5, #12] │ │ │ │ + ldr r3, [r5, #16] │ │ │ │ + add lr, r5, #20 │ │ │ │ + ldm lr, {r0, ip, lr} │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #56] @ 0x38 │ │ │ │ + str r7, [r8, #8] │ │ │ │ + ldr r2, [pc, #80] @ baf2c <__cxa_atexit@plt+0xaeecc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r8, #12] │ │ │ │ + str r0, [r8, #16] │ │ │ │ + str lr, [r8, #20] │ │ │ │ + str r1, [r8, #24] │ │ │ │ + str fp, [r8, #28] │ │ │ │ + str r9, [r8, #32] │ │ │ │ + add lr, r8, #36 @ 0x24 │ │ │ │ + stm lr, {r3, r7, r8} │ │ │ │ + ldr r7, [pc, #44] @ baf30 <__cxa_atexit@plt+0xaeed0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r8, #48]! @ 0x30 │ │ │ │ + add r5, r5, #32 │ │ │ │ + sub r9, r6, #42 @ 0x2a │ │ │ │ + mov r7, ip │ │ │ │ + mov fp, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffe64 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #40 @ 0x28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9a48 <__cxa_atexit@plt+0xad9e8> │ │ │ │ - ldr r7, [pc, #52] @ b9a58 <__cxa_atexit@plt+0xad9f8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq b9a3c <__cxa_atexit@plt+0xad9dc> │ │ │ │ - mov r7, r8 │ │ │ │ - b b9a68 <__cxa_atexit@plt+0xada08> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc baf6c <__cxa_atexit@plt+0xaef0c> │ │ │ │ + ldr r3, [pc, #40] @ baf84 <__cxa_atexit@plt+0xaef24> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b9a5c <__cxa_atexit@plt+0xad9fc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ baf88 <__cxa_atexit@plt+0xaef28> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r8, lsl #1 │ │ │ │ + cmneq pc, r4, asr #6 │ │ │ │ + cmneq sp, r8, lsl #7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r7 │ │ │ │ - add r8, r3, #15 │ │ │ │ - ldr lr, [r3, #7] │ │ │ │ - ldr r2, [r3, #11] │ │ │ │ - ldr r3, [r3, #27] │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #136] @ b9b14 <__cxa_atexit@plt+0xadab4> │ │ │ │ - stmda r5, {r3, lr} │ │ │ │ - mov r3, r5 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r9, [r3, #-24]! @ 0xffffffe8 │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r2, r5, #16 │ │ │ │ - tst r7, #3 │ │ │ │ - stm r2, {r0, r1, r8} │ │ │ │ - beq b9afc <__cxa_atexit@plt+0xada9c> │ │ │ │ - ldr r0, [pc, #100] @ b9b18 <__cxa_atexit@plt+0xadab8> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #-32]! @ 0xffffffe0 │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr r7, [r2, #36] @ 0x24 │ │ │ │ - str sl, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r2, #36] @ 0x24 │ │ │ │ - beq b9b08 <__cxa_atexit@plt+0xadaa8> │ │ │ │ - ldr r0, [pc, #52] @ b9b1c <__cxa_atexit@plt+0xadabc> │ │ │ │ - str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ - str r7, [r5] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - mov r5, r3 │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bafbc <__cxa_atexit@plt+0xaef5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bafc4 <__cxa_atexit@plt+0xaef64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 47988c <__cxa_atexit@plt+0x46d82c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ + @ instruction: 0x017f0190 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi baff8 <__cxa_atexit@plt+0xaef98> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb000 <__cxa_atexit@plt+0xaefa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4798fc <__cxa_atexit@plt+0x46d89c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr r8, [r7, #7] │ │ │ │ - ldr sl, [r7, #11] │ │ │ │ - ldr r2, [pc, #72] @ b9b84 <__cxa_atexit@plt+0xadb24> │ │ │ │ - ldr r7, [r5, #28] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r8, [r5, #28] │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r9, [r5] │ │ │ │ - beq b9b78 <__cxa_atexit@plt+0xadb18> │ │ │ │ - ldr r3, [pc, #36] @ b9b88 <__cxa_atexit@plt+0xadb28> │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - str r7, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq pc, r4, asr r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb034 <__cxa_atexit@plt+0xaefd4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb03c <__cxa_atexit@plt+0xaefdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ + b 47996c <__cxa_atexit@plt+0x46d90c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - andeq r2, r0, r9, lsr #32 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #28] @ b9bbc <__cxa_atexit@plt+0xadb5c> │ │ │ │ - ldr sl, [r5, #-4] │ │ │ │ - ldr r8, [r5, #28] │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #24] │ │ │ │ - str r3, [r5, #28] │ │ │ │ - str r2, [r5] │ │ │ │ - b b908c <__cxa_atexit@plt+0xad02c> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ b9bf4 <__cxa_atexit@plt+0xadb94> │ │ │ │ - and r7, r7, #3 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmneq pc, r8, lsl r1 @ │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb070 <__cxa_atexit@plt+0xaf010> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bb078 <__cxa_atexit@plt+0xaf018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ b9bf8 <__cxa_atexit@plt+0xadb98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r3, r3, #2 │ │ │ │ - addeq r3, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 4799dc <__cxa_atexit@plt+0x46d97c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, ror r5 @ │ │ │ │ - cmneq pc, r0, ror r5 @ │ │ │ │ - cmneq lr, ip, lsl #12 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9c40 <__cxa_atexit@plt+0xadbe0> │ │ │ │ - ldr r7, [pc, #48] @ b9c50 <__cxa_atexit@plt+0xadbf0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq b9c34 <__cxa_atexit@plt+0xadbd4> │ │ │ │ - mov r7, r8 │ │ │ │ - b b9c64 <__cxa_atexit@plt+0xadc04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + ldrsbeq r0, [pc, #-12] @ bb074 <__cxa_atexit@plt+0xaf014> │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #32 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bb0f4 <__cxa_atexit@plt+0xaf094> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr lr, [r7, #12] │ │ │ │ + ldr r9, [r7, #16] │ │ │ │ + ldr r1, [r7, #20] │ │ │ │ + str r7, [r3, #-4] │ │ │ │ + ldr r2, [pc, #80] @ bb100 <__cxa_atexit@plt+0xaf0a0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r3, #-8] │ │ │ │ + ldr r2, [r7, #28] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + ldr r0, [pc, #64] @ bb104 <__cxa_atexit@plt+0xaf0a4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r9, [r3, #-16] │ │ │ │ + str r8, [r3, #-20] @ 0xffffffec │ │ │ │ + sub r1, r3, #32 │ │ │ │ + stm r1, {r0, r7, lr} │ │ │ │ + tst r2, #3 │ │ │ │ + beq bb0e8 <__cxa_atexit@plt+0xaf088> │ │ │ │ + mov r7, r2 │ │ │ │ + b bb110 <__cxa_atexit@plt+0xaf0b0> │ │ │ │ + ldr r0, [r2] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ b9c54 <__cxa_atexit@plt+0xadbf4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - smultbeq lr, r4, lr │ │ │ │ - strheq r0, [lr, #-84]! @ 0xffffffac │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + cmneq pc, ip, lsl #1 │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne b9cd4 <__cxa_atexit@plt+0xadc74> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r7, #2] │ │ │ │ - ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #164] @ b9d28 <__cxa_atexit@plt+0xadcc8> │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - beq b9ce8 <__cxa_atexit@plt+0xadc88> │ │ │ │ + beq bb184 <__cxa_atexit@plt+0xaf124> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne bb190 <__cxa_atexit@plt+0xaf130> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq bb19c <__cxa_atexit@plt+0xaf13c> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne bb1a8 <__cxa_atexit@plt+0xaf148> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r2, sl │ │ │ │ - bcc b9d14 <__cxa_atexit@plt+0xadcb4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b9cf4 <__cxa_atexit@plt+0xadc94> │ │ │ │ - ldr r7, [pc, #104] @ b9d2c <__cxa_atexit@plt+0xadccc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r0, r9} │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r7, [pc, #84] @ b9d30 <__cxa_atexit@plt+0xadcd0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ b9d34 <__cxa_atexit@plt+0xadcd4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bb1b4 <__cxa_atexit@plt+0xaf154> │ │ │ │ + ldr r2, [pc, #108] @ bb1c4 <__cxa_atexit@plt+0xaf164> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [pc, #100] @ bb1c8 <__cxa_atexit@plt+0xaf168> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16]! │ │ │ │ + sub r0, r3, #3 │ │ │ │ + str r0, [r5, #4] │ │ │ │ + ldr r8, [r5, #-12] │ │ │ │ + str r2, [r6, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 479b2c <__cxa_atexit@plt+0x46dacc> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #24 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq pc, [lr, #-252]! @ 0xffffff04 @ │ │ │ │ + ldrsbeq pc, [lr, #-252]! @ 0xffffff04 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb204 <__cxa_atexit@plt+0xaf1a4> │ │ │ │ + ldr r2, [pc, #32] @ bb20c <__cxa_atexit@plt+0xaf1ac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - strdeq r0, [r0], -ip │ │ │ │ - cmneq pc, ip, lsl #9 │ │ │ │ - cmneq pc, r0, asr r4 @ │ │ │ │ - ldrdeq r0, [lr, #-68]! @ 0xffffffbc │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add sl, r6, #8 │ │ │ │ - cmp r3, sl │ │ │ │ - bcc b9da0 <__cxa_atexit@plt+0xadd40> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b9d80 <__cxa_atexit@plt+0xadd20> │ │ │ │ - ldr r7, [pc, #64] @ b9db0 <__cxa_atexit@plt+0xadd50> │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #44] @ b9db4 <__cxa_atexit@plt+0xadd54> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - sub r8, sl, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, sl │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, r4, asr #7 │ │ │ │ - cmneq lr, r4, asr r4 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc b9e48 <__cxa_atexit@plt+0xadde8> │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - add sl, r7, #8 │ │ │ │ - mov r0, sl │ │ │ │ - ldr r8, [r5, #12] │ │ │ │ - bl b394 │ │ │ │ - ldr r3, [pc, #108] @ b9e64 <__cxa_atexit@plt+0xade04> │ │ │ │ - ldr r2, [pc, #108] @ b9e68 <__cxa_atexit@plt+0xade08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r5, #8] │ │ │ │ - str r3, [r5] │ │ │ │ - stmib r9, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - sub r7, r5, #16 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi b9e54 <__cxa_atexit@plt+0xaddf4> │ │ │ │ - ldr r7, [pc, #68] @ b9e6c <__cxa_atexit@plt+0xade0c> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bb2b8 <__cxa_atexit@plt+0xaf258> │ │ │ │ + ldr lr, [pc, #88] @ bb2c4 <__cxa_atexit@plt+0xaf264> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r2, [r7, #10] │ │ │ │ + ldr r0, [r7, #14] │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + ldr r7, [r7, #18] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-8] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r1, [r3, #-16] │ │ │ │ + str sl, [r3, #-20] @ 0xffffffec │ │ │ │ + str r7, [r3, #-24] @ 0xffffffe8 │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq b9e3c <__cxa_atexit@plt+0xadddc> │ │ │ │ + beq bb2ac <__cxa_atexit@plt+0xaf24c> │ │ │ │ mov r7, r8 │ │ │ │ - b b9c64 <__cxa_atexit@plt+0xadc04> │ │ │ │ + b bb2d0 <__cxa_atexit@plt+0xaf270> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #20] @ b9e70 <__cxa_atexit@plt+0xade10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - cmneq pc, r4, lsl #8 │ │ │ │ - @ instruction: 0xfffffe34 │ │ │ │ - @ instruction: 0x016e0c90 │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ + andeq r0, r0, r0, rrx │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc b9ed0 <__cxa_atexit@plt+0xade70> │ │ │ │ - ldr r8, [pc, #68] @ b9edc <__cxa_atexit@plt+0xade7c> │ │ │ │ - sub r1, r6, #23 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ b9ee0 <__cxa_atexit@plt+0xade80> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r9, [r5, #-12] │ │ │ │ - ldr r0, [r5, #-4] │ │ │ │ - str r7, [r3, #28] │ │ │ │ - add r8, r3, #8 │ │ │ │ - sub r7, r6, #6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + ldr sl, [r5, #24] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bb310 <__cxa_atexit@plt+0xaf2b0> │ │ │ │ + add r3, r6, #12 │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bb374 <__cxa_atexit@plt+0xaf314> │ │ │ │ + ldr r2, [pc, #156] @ bb394 <__cxa_atexit@plt+0xaf334> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r0, [r5, #28]! │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + stmib r6, {r2, r7, sl} │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r3 │ │ │ │ + bcc bb37c <__cxa_atexit@plt+0xaf31c> │ │ │ │ + ldr r1, [pc, #104] @ bb38c <__cxa_atexit@plt+0xaf32c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr lr, [pc, #100] @ bb390 <__cxa_atexit@plt+0xaf330> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr ip, [r5, #28]! │ │ │ │ + str r1, [r6, #4]! │ │ │ │ + ldr r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ + ldr r0, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r7, [r5, #-16] │ │ │ │ + ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - stm r8, {r0, r2, r9, lr} │ │ │ │ - str r1, [r3, #24] │ │ │ │ + str r7, [r6, #8] │ │ │ │ + add r7, r6, #12 │ │ │ │ + stm r7, {r0, r1, r2, r9} │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str lr, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + sub r7, r3, #7 │ │ │ │ + mov r6, r3 │ │ │ │ bx ip │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, ror #6 │ │ │ │ - ldrheq r1, [pc, #-44] @ b9ebc <__cxa_atexit@plt+0xade5c> │ │ │ │ - cmneq lr, r8, lsl #24 │ │ │ │ - andeq r0, r2, r4 │ │ │ │ + mov r6, #12 │ │ │ │ + b bb380 <__cxa_atexit@plt+0xaf320> │ │ │ │ + mov r6, #44 @ 0x2c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd5c │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #44 @ 0x2c │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi b9f5c <__cxa_atexit@plt+0xadefc> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc b9f64 <__cxa_atexit@plt+0xadf04> │ │ │ │ - ldr sl, [r8] │ │ │ │ - mov r0, sl │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble b9f40 <__cxa_atexit@plt+0xadee0> │ │ │ │ - ldr r7, [pc, #84] @ b9f80 <__cxa_atexit@plt+0xadf20> │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bb43c <__cxa_atexit@plt+0xaf3dc> │ │ │ │ + ldr r3, [pc, #148] @ bb454 <__cxa_atexit@plt+0xaf3f4> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr lr, [pc, #144] @ bb458 <__cxa_atexit@plt+0xaf3f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #140] @ bb45c <__cxa_atexit@plt+0xaf3fc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ bb460 <__cxa_atexit@plt+0xaf400> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #132] @ bb464 <__cxa_atexit@plt+0xaf404> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #128] @ bb468 <__cxa_atexit@plt+0xaf408> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #56] @ 0x38 │ │ │ │ + add lr, r7, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + sub r3, r6, #18 │ │ │ │ + add r8, ip, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + ldr r7, [pc, #40] @ bb46c <__cxa_atexit@plt+0xaf40c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #64] @ b9f88 <__cxa_atexit@plt+0xadf28> │ │ │ │ - sub r8, r9, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r9, r6 │ │ │ │ - b b9f6c <__cxa_atexit@plt+0xadf0c> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ b9f84 <__cxa_atexit@plt+0xadf24> │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x016e0b90 │ │ │ │ - cmneq pc, r8, lsl #4 │ │ │ │ - cmneq lr, r4, ror #22 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + @ instruction: 0xfffffbd0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + @ instruction: 0xfffffc74 │ │ │ │ + @ instruction: 0xfffffc30 │ │ │ │ + @ instruction: 0xfffffbec │ │ │ │ + cmneq sp, r4, lsl pc │ │ │ │ + strheq ip, [sp, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + add r6, r6, #72 @ 0x48 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ba038 <__cxa_atexit@plt+0xadfd8> │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r2, [r5, #12] │ │ │ │ - str fp, [sp, #4] │ │ │ │ - add fp, r7, #8 │ │ │ │ - mov r0, fp │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - bl b394 │ │ │ │ - mov sl, r8 │ │ │ │ - str r7, [sl, #8]! │ │ │ │ - ldr r3, [pc, #108] @ ba044 <__cxa_atexit@plt+0xadfe4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [sl, #-4] │ │ │ │ - ldr r9, [r9, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ba018 <__cxa_atexit@plt+0xadfb8> │ │ │ │ - ldr r6, [pc, #80] @ ba048 <__cxa_atexit@plt+0xadfe8> │ │ │ │ - stmda r5, {r0, fp} │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r7, [r5, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r6, [r5, #-12]! │ │ │ │ - mov r6, sl │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #44] @ ba04c <__cxa_atexit@plt+0xadfec> │ │ │ │ - add r5, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r0, [r8, #16] │ │ │ │ - str r3, [r8, #12] │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, ip, lsr #4 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, r0, lsr r1 @ │ │ │ │ - @ instruction: 0x016e0a98 │ │ │ │ - andeq r0, r0, r6, ror #11 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r8, r3 │ │ │ │ - bcc ba20c <__cxa_atexit@plt+0xae1ac> │ │ │ │ - add r9, r7, #8 │ │ │ │ - ldmib r5, {r1, r2} │ │ │ │ - mov r0, r9 │ │ │ │ - str r3, [sp, #8] │ │ │ │ - ldr sl, [r5, #16] │ │ │ │ - str r7, [sp, #12] │ │ │ │ - bl b394 │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - ldr r3, [pc, #428] @ ba240 <__cxa_atexit@plt+0xae1e0> │ │ │ │ - mvn r1, #2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - ldr r2, [sl, #12] │ │ │ │ - ldr lr, [sl, #8] │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r0, [r3], #4 │ │ │ │ - add r1, r1, #1 │ │ │ │ - cmp r0, #0 │ │ │ │ - bne ba0a8 <__cxa_atexit@plt+0xae048> │ │ │ │ - add r0, r1, #2 │ │ │ │ - cmp r0, #1 │ │ │ │ - blt ba188 <__cxa_atexit@plt+0xae128> │ │ │ │ - str fp, [sp, #8] │ │ │ │ - str r7, [r5, #16] │ │ │ │ - ldr r0, [pc, #368] @ ba244 <__cxa_atexit@plt+0xae1e4> │ │ │ │ - add fp, r6, #28 │ │ │ │ - cmp r8, fp │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - add sl, r0, #1 │ │ │ │ - add r0, r1, #1 │ │ │ │ - stmda r5, {r0, sl, lr} │ │ │ │ - mov r0, r5 │ │ │ │ - str r2, [r0, #-12]! │ │ │ │ - bcc ba1e4 <__cxa_atexit@plt+0xae184> │ │ │ │ - stm sp, {r0, r4} │ │ │ │ - ldr r4, [pc, #324] @ ba248 <__cxa_atexit@plt+0xae1e8> │ │ │ │ - sub r3, r3, #8 │ │ │ │ - mov r0, #0 │ │ │ │ - mov r9, fp │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - ldr lr, [pc, #308] @ ba24c <__cxa_atexit@plt+0xae1ec> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - add r2, r6, r0 │ │ │ │ - cmn r1, #1 │ │ │ │ - beq ba178 <__cxa_atexit@plt+0xae118> │ │ │ │ - str r4, [r2, #12] │ │ │ │ - ldr ip, [r3], #-4 │ │ │ │ - add r7, r2, #22 │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r7, r2, #13 │ │ │ │ - add r0, r0, #20 │ │ │ │ - str sl, [r2, #28] │ │ │ │ - str r7, [r2, #24] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str ip, [r2, #16] │ │ │ │ - add r2, r6, r0 │ │ │ │ - add r9, r9, #20 │ │ │ │ - add r2, r2, #28 │ │ │ │ - sub sl, fp, #6 │ │ │ │ - sub r1, r1, #1 │ │ │ │ - mov fp, r9 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcs ba118 <__cxa_atexit@plt+0xae0b8> │ │ │ │ - ldr r4, [sp, #4] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - b ba1e8 <__cxa_atexit@plt+0xae188> │ │ │ │ - ldr r5, [sp] │ │ │ │ - add r6, r2, #8 │ │ │ │ - ldmib sp, {r4, r7} │ │ │ │ - b ba340 <__cxa_atexit@plt+0xae2e0> │ │ │ │ - ldr r0, [pc, #196] @ ba254 <__cxa_atexit@plt+0xae1f4> │ │ │ │ - mov r6, r5 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r6, #-4]! │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - str lr, [r5] │ │ │ │ - str r9, [r5, #4] │ │ │ │ - bhi ba21c <__cxa_atexit@plt+0xae1bc> │ │ │ │ - ldr r7, [pc, #160] @ ba258 <__cxa_atexit@plt+0xae1f8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #152] @ ba25c <__cxa_atexit@plt+0xae1fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ - add r3, r7, #1 │ │ │ │ - tst r3, #3 │ │ │ │ - beq ba1dc <__cxa_atexit@plt+0xae17c> │ │ │ │ - mov r7, r3 │ │ │ │ - b b9c64 <__cxa_atexit@plt+0xadc04> │ │ │ │ - ldr r0, [r7, #1]! │ │ │ │ - bx r0 │ │ │ │ - mov r2, fp │ │ │ │ - ldr r3, [pc, #96] @ ba250 <__cxa_atexit@plt+0xae1f0> │ │ │ │ - ldr fp, [sp, #8] │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - sub r5, r5, #16 │ │ │ │ - mov r6, r2 │ │ │ │ + bcc bb514 <__cxa_atexit@plt+0xaf4b4> │ │ │ │ + ldr r3, [pc, #148] @ bb52c <__cxa_atexit@plt+0xaf4cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #60] @ ba260 <__cxa_atexit@plt+0xae200> │ │ │ │ - ldr r5, [pc, #60] @ ba264 <__cxa_atexit@plt+0xae204> │ │ │ │ + ldr lr, [pc, #144] @ bb530 <__cxa_atexit@plt+0xaf4d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #140] @ bb534 <__cxa_atexit@plt+0xaf4d4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #136] @ bb538 <__cxa_atexit@plt+0xaf4d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r2, [pc, #132] @ bb53c <__cxa_atexit@plt+0xaf4dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr ip, [pc, #128] @ bb540 <__cxa_atexit@plt+0xaf4e0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #32] │ │ │ │ + str r8, [r7, #20] │ │ │ │ + str r8, [r7, #8] │ │ │ │ + mov r3, r7 │ │ │ │ + str r1, [r3, #36]! @ 0x24 │ │ │ │ + mov r1, r7 │ │ │ │ + str r0, [r1, #24]! │ │ │ │ + mov r0, r7 │ │ │ │ + str r2, [r0, #12]! │ │ │ │ + str r8, [r7, #44] @ 0x2c │ │ │ │ + str lr, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ + str r7, [r7, #56] @ 0x38 │ │ │ │ + add lr, r7, #60 @ 0x3c │ │ │ │ + stm lr, {r1, r3, r8} │ │ │ │ + sub r3, r6, #18 │ │ │ │ + add r8, ip, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + ldr r7, [pc, #40] @ bb544 <__cxa_atexit@plt+0xaf4e4> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ + mov r3, #72 @ 0x48 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r6 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, ror #2 │ │ │ │ - cmneq pc, ip, lsl #1 │ │ │ │ - cmneq pc, r4, asr r1 @ │ │ │ │ - cmneq pc, r8, asr #32 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r0, lsr #5 │ │ │ │ - @ instruction: 0xfffffaa8 │ │ │ │ - cmneq pc, r4, lsr #31 │ │ │ │ - smulbteq lr, r8, r8 │ │ │ │ - cmneq pc, ip, lsr pc @ │ │ │ │ - smulbbeq lr, r0, r8 │ │ │ │ - andeq r4, r0, sl, ror #30 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #20 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcc ba308 <__cxa_atexit@plt+0xae2a8> │ │ │ │ - stm sp, {r7, fp} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r9, [pc, #160] @ ba334 <__cxa_atexit@plt+0xae2d4> │ │ │ │ - add fp, r5, #4 │ │ │ │ - lsl r0, r1, #2 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [pc, #148] @ ba338 <__cxa_atexit@plt+0xae2d8> │ │ │ │ - sub r3, r1, #1 │ │ │ │ - mov r1, #0 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - add r2, r6, r1 │ │ │ │ - cmn r3, #1 │ │ │ │ - beq ba324 <__cxa_atexit@plt+0xae2c4> │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r9, [r2, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - add r7, r2, #14 │ │ │ │ - ldr ip, [r0, ip] │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r2, #5 │ │ │ │ - add r1, r1, #20 │ │ │ │ - str r7, [r2, #16] │ │ │ │ - add r7, r6, r1 │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str lr, [r2, #20] │ │ │ │ - str sl, [r2, #12] │ │ │ │ - str ip, [r2, #8] │ │ │ │ - add r2, r7, #20 │ │ │ │ - sub r3, r3, #1 │ │ │ │ - sub r0, r0, #4 │ │ │ │ - cmp r8, r2 │ │ │ │ - bcs ba2ac <__cxa_atexit@plt+0xae24c> │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - ldr r3, [pc, #44] @ ba33c <__cxa_atexit@plt+0xae2dc> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - mov r5, fp │ │ │ │ - mov r6, r2 │ │ │ │ - b ba340 <__cxa_atexit@plt+0xae2e0> │ │ │ │ - cmneq pc, r8, asr #31 │ │ │ │ - ldrheq r0, [pc, #-228] @ ba25c <__cxa_atexit@plt+0xae1fc> │ │ │ │ - @ instruction: 0xffffff54 │ │ │ │ - mov r2, r5 │ │ │ │ - mov fp, r7 │ │ │ │ - ldr r7, [r2, #8]! │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc ba3d4 <__cxa_atexit@plt+0xae374> │ │ │ │ - ldr r1, [r5] │ │ │ │ - ldr lr, [pc, #148] @ ba400 <__cxa_atexit@plt+0xae3a0> │ │ │ │ - ldr r0, [pc, #148] @ ba404 <__cxa_atexit@plt+0xae3a4> │ │ │ │ - sub r8, r6, #6 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r3, #4] │ │ │ │ - ldr r0, [r1] │ │ │ │ - sub r1, r6, #15 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - ldr r1, [pc, #116] @ ba408 <__cxa_atexit@plt+0xae3a8> │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bhi ba3ec <__cxa_atexit@plt+0xae38c> │ │ │ │ - ldr r7, [pc, #88] @ ba40c <__cxa_atexit@plt+0xae3ac> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4]! │ │ │ │ - beq ba3c8 <__cxa_atexit@plt+0xae368> │ │ │ │ + @ instruction: 0xfffffaf8 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffb9c │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + @ instruction: 0xfffffb14 │ │ │ │ + cmneq sp, ip, lsr lr │ │ │ │ + cmneq sp, r4, ror #27 │ │ │ │ + cmneq sp, r4, lsr sp │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r8 │ │ │ │ - b b9c64 <__cxa_atexit@plt+0xadc04> │ │ │ │ - ldr r0, [r6, #-6] │ │ │ │ + ldr r3, [pc, #20] @ bb578 <__cxa_atexit@plt+0xaf518> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #16] @ bb57c <__cxa_atexit@plt+0xaf51c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add sl, r2, #1 │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + cmneq sp, r4, lsr #26 │ │ │ │ + cmneq sp, ip, lsl pc │ │ │ │ + strdeq ip, [sp, #-204]! @ 0xffffff34 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #56] @ ba414 <__cxa_atexit@plt+0xae3b4> │ │ │ │ - mov r2, #20 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #20] @ bb5b0 <__cxa_atexit@plt+0xaf550> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldr r7, [pc, #28] @ ba410 <__cxa_atexit@plt+0xae3b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, ip, ror #29 │ │ │ │ - cmneq pc, r4, asr #27 │ │ │ │ - @ instruction: 0xfffff8a8 │ │ │ │ - strdeq r0, [lr, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - ldrdeq r0, [lr, #-96]! @ 0xffffffa0 │ │ │ │ - andeq r4, r0, sl, ror #31 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r7, fp │ │ │ │ - b ba340 <__cxa_atexit@plt+0xae2e0> │ │ │ │ - andeq r0, r0, r7, ror #19 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [r5, #16]! │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - ldr sl, [r5, #-8] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - ldmib r5, {r3, r8, r9} │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - stmib r5, {r1, r2, r7} │ │ │ │ - mov r7, lr │ │ │ │ - str r3, [r5] │ │ │ │ + ldr r2, [pc, #16] @ bb5b4 <__cxa_atexit@plt+0xaf554> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r8, r3, #1 │ │ │ │ + add r9, r2, #1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + cmneq sp, ip, ror #25 │ │ │ │ + cmneq sp, r4, ror #29 │ │ │ │ + cmpeq r8, fp, ror #14 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016e069c │ │ │ │ - andeq r0, r2, r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #36 @ 0x24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi ba534 <__cxa_atexit@plt+0xae4d4> │ │ │ │ - ldr r7, [pc, #236] @ ba574 <__cxa_atexit@plt+0xae514> │ │ │ │ - mov sl, r5 │ │ │ │ + bhi bb640 <__cxa_atexit@plt+0xaf5e0> │ │ │ │ + ldr r3, [pc, #120] @ bb668 <__cxa_atexit@plt+0xaf608> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [sl, #-4]! │ │ │ │ - beq ba4fc <__cxa_atexit@plt+0xae49c> │ │ │ │ - ldr r7, [pc, #216] @ ba578 <__cxa_atexit@plt+0xae518> │ │ │ │ + beq bb630 <__cxa_atexit@plt+0xaf5d0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #8 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bb650 <__cxa_atexit@plt+0xaf5f0> │ │ │ │ + ldr r7, [pc, #92] @ bb670 <__cxa_atexit@plt+0xaf610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #48 @ 0x30 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi ba544 <__cxa_atexit@plt+0xae4e4> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #8 │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc ba54c <__cxa_atexit@plt+0xae4ec> │ │ │ │ - ldr r9, [r2] │ │ │ │ - str r2, [sp, #4] │ │ │ │ - mov r0, r9 │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ba50c <__cxa_atexit@plt+0xae4ac> │ │ │ │ - ldr r7, [pc, #152] @ ba57c <__cxa_atexit@plt+0xae51c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r0, [r5, #12] │ │ │ │ - stmib r5, {r7, r9} │ │ │ │ - mov r7, r0 │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + str r7, [r6, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r7, r3, #1 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, sl │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #116] @ ba588 <__cxa_atexit@plt+0xae528> │ │ │ │ - sub r3, r7, #3 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r5, [r6, #4] │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, sl │ │ │ │ - mov r8, r3 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - ldr r7, [pc, #72] @ ba584 <__cxa_atexit@plt+0xae524> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #36] @ bb66c <__cxa_atexit@plt+0xaf60c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, r6 │ │ │ │ - b ba554 <__cxa_atexit@plt+0xae4f4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r3, [pc, #36] @ ba580 <__cxa_atexit@plt+0xae520> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - mov r8, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - andeq r0, r0, r4, lsr #3 │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - smultbeq lr, r8, r5 │ │ │ │ - ldrdeq r0, [lr, #-84]! @ 0xffffffac │ │ │ │ - cmneq pc, ip, lsr ip @ │ │ │ │ - smceq 57432 @ 0xe058 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #148] @ ba634 <__cxa_atexit@plt+0xae5d4> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2], #-44 @ 0xffffffd4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi ba610 <__cxa_atexit@plt+0xae5b0> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #8 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc ba618 <__cxa_atexit@plt+0xae5b8> │ │ │ │ - ldr sl, [r8] │ │ │ │ - mov r0, sl │ │ │ │ - bl b3d0 │ │ │ │ - cmn r0, #1 │ │ │ │ - ble ba5f4 <__cxa_atexit@plt+0xae594> │ │ │ │ - ldr r7, [pc, #88] @ ba638 <__cxa_atexit@plt+0xae5d8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-16]! │ │ │ │ - mov r7, r0 │ │ │ │ - stmib r5, {r8, sl} │ │ │ │ - str r0, [r5, #12] │ │ │ │ - b 1616c10 <__cxa_atexit@plt+0x160abb0> │ │ │ │ - ldr r3, [pc, #68] @ ba640 <__cxa_atexit@plt+0xae5e0> │ │ │ │ - sub r8, r9, #3 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r3, [r6, #4] │ │ │ │ - mov r6, r9 │ │ │ │ - b b4c078 <__cxa_atexit@plt+0xb40018> │ │ │ │ - mov r9, r6 │ │ │ │ - b ba620 <__cxa_atexit@plt+0xae5c0> │ │ │ │ - mov r7, #8 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ ba63c <__cxa_atexit@plt+0xae5dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xfffff9b4 │ │ │ │ - ldrdeq r0, [lr, #-76]! @ 0xffffffb4 │ │ │ │ - cmneq pc, r4, asr fp @ │ │ │ │ + mov r5, r7 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, lsl #1 │ │ │ │ + cmneq sp, r8, ror #28 │ │ │ │ + cmnpeq lr, r8, lsl #29 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ - mov lr, fp │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5, #16] │ │ │ │ - stmdb r5, {r8, r9, sl} │ │ │ │ - bcc ba734 <__cxa_atexit@plt+0xae6d4> │ │ │ │ - ldr r2, [r5] │ │ │ │ - mov fp, sl │ │ │ │ - sub r1, r6, #71 @ 0x47 │ │ │ │ - str r2, [sp, #4] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - sub ip, r6, #31 │ │ │ │ - sub r0, r6, #61 @ 0x3d │ │ │ │ - str r2, [sp, #12] │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ - ldr sl, [pc, #184] @ ba750 <__cxa_atexit@plt+0xae6f0> │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r1, [sp, #8] │ │ │ │ - sub r1, r6, #55 @ 0x37 │ │ │ │ - str lr, [sp, #16] │ │ │ │ - str r1, [sp] │ │ │ │ - str sl, [r3, #36] @ 0x24 │ │ │ │ - str r8, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #156] @ ba754 <__cxa_atexit@plt+0xae6f4> │ │ │ │ - sub lr, r6, #37 @ 0x25 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r7, [r3, #52] @ 0x34 │ │ │ │ - str r1, [r3, #44] @ 0x2c │ │ │ │ - str r9, [r3, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #132] @ ba758 <__cxa_atexit@plt+0xae6f8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str ip, [r3, #64] @ 0x40 │ │ │ │ - str r7, [r3, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #120] @ ba75c <__cxa_atexit@plt+0xae6fc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - str r7, [r3, #4] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ - ldr r2, [sp] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - ldr r7, [sp, #12] │ │ │ │ - str fp, [r3, #28] │ │ │ │ - ldr fp, [sp, #16] │ │ │ │ - str r7, [r3, #32] │ │ │ │ - ldr r7, [r5, #-8] │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ - str r7, [r3, #76] @ 0x4c │ │ │ │ - sub r7, r6, #15 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #20] │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + bcc bb6ac <__cxa_atexit@plt+0xaf64c> │ │ │ │ + ldr r2, [pc, #32] @ bb6b8 <__cxa_atexit@plt+0xaf658> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + stmib r3, {r2, r7} │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ ba760 <__cxa_atexit@plt+0xae700> │ │ │ │ - mov fp, lr │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-16]! │ │ │ │ + mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, ip, ror #22 │ │ │ │ - cmneq pc, r4, asr #22 │ │ │ │ - cmneq pc, r4, lsl #29 │ │ │ │ - cmneq pc, r0, lsr fp @ │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r1, r0, r8, asr #13 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmnpeq lr, r4, lsl #28 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + mov r8, #11 │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #76 @ 0x4c │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str fp, [sp, #4] │ │ │ │ - bcc ba834 <__cxa_atexit@plt+0xae7d4> │ │ │ │ - ldr r8, [pc, #196] @ ba850 <__cxa_atexit@plt+0xae7f0> │ │ │ │ - add r7, r5, #16 │ │ │ │ - sub r0, r6, #61 @ 0x3d │ │ │ │ - sub lr, r6, #37 @ 0x25 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [pc, #180] @ ba854 <__cxa_atexit@plt+0xae7f4> │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - str r4, [sp] │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - ldm r7, {r1, r2, r7} │ │ │ │ - ldr r9, [r5, #32] │ │ │ │ - ldr r4, [pc, #156] @ ba858 <__cxa_atexit@plt+0xae7f8> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str ip, [r3, #28] │ │ │ │ - ldr ip, [r5, #36]! @ 0x24 │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r4, r7, r8} │ │ │ │ - str fp, [r3, #20] │ │ │ │ - str r0, [r3, #24] │ │ │ │ - str r2, [r3, #32] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str sl, [r3, #40] @ 0x28 │ │ │ │ - ldr r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr fp, [r5, #-8] │ │ │ │ - ldr r4, [pc, #108] @ ba85c <__cxa_atexit@plt+0xae7fc> │ │ │ │ - sub r7, r6, #31 │ │ │ │ - sub r1, r6, #71 @ 0x47 │ │ │ │ - sub r2, r6, #55 @ 0x37 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str lr, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r3, #52] @ 0x34 │ │ │ │ - str r4, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ - ldr r4, [pc, #76] @ ba860 <__cxa_atexit@plt+0xae800> │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str r7, [r3, #64] @ 0x40 │ │ │ │ - str fp, [r3, #76] @ 0x4c │ │ │ │ - str r4, [r3, #60] @ 0x3c │ │ │ │ - sub r7, r6, #15 │ │ │ │ - ldm sp, {r4, fp} │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ - str r1, [r3, #72] @ 0x48 │ │ │ │ - bx ip │ │ │ │ - ldr r2, [pc, #40] @ ba864 <__cxa_atexit@plt+0xae804> │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - mov r3, #76 @ 0x4c │ │ │ │ + bcc bb720 <__cxa_atexit@plt+0xaf6c0> │ │ │ │ + ldr r2, [pc, #56] @ bb730 <__cxa_atexit@plt+0xaf6d0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r0, [pc, #40] @ bb734 <__cxa_atexit@plt+0xaf6d4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r3, {r0, r2} │ │ │ │ + str r1, [r3, #12] │ │ │ │ + sub sl, r6, #6 │ │ │ │ + mov r8, #11 │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmnpeq lr, r4, ror #20 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq lr, r4, asr sl @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r1 │ │ │ │ + andeq r0, r0, r3, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bb798 <__cxa_atexit@plt+0xaf738> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r9, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bb7a4 <__cxa_atexit@plt+0xaf744> │ │ │ │ + ldr r2, [pc, #76] @ bb7b4 <__cxa_atexit@plt+0xaf754> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bb7b8 <__cxa_atexit@plt+0xaf758> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r5, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r8, [pc, #56] @ bb7bc <__cxa_atexit@plt+0xaf75c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r2, [r9, #4]! │ │ │ │ + str r5, [r9, #8] │ │ │ │ + str r1, [r9, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r6, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - str r2, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmneq pc, ip, ror #20 │ │ │ │ - cmneq pc, r0, ror #20 │ │ │ │ - cmneq pc, r8, asr sl @ │ │ │ │ - cmneq pc, r4, lsl #20 │ │ │ │ - cmneq pc, r4, asr #26 │ │ │ │ - @ instruction: 0xffffff24 │ │ │ │ - smultbeq lr, r0, r2 │ │ │ │ - andeq r0, r2, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - b ba474 <__cxa_atexit@plt+0xae414> │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + cmnpeq lr, ip, asr #19 @ p-variant is OBSOLETE │ │ │ │ + cmpeq r8, r4, asr r6 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ba8bc <__cxa_atexit@plt+0xae85c> │ │ │ │ - ldr r3, [pc, #48] @ ba8d4 <__cxa_atexit@plt+0xae874> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r7, {r3, r8, r9, sl} │ │ │ │ - str r2, [r7, #20] │ │ │ │ - sub r7, r6, #15 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bb804 <__cxa_atexit@plt+0xaf7a4> │ │ │ │ + ldr r7, [pc, #52] @ bb818 <__cxa_atexit@plt+0xaf7b8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bb7f8 <__cxa_atexit@plt+0xaf798> │ │ │ │ + mov r7, r9 │ │ │ │ + b bb828 <__cxa_atexit@plt+0xaf7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ ba8d8 <__cxa_atexit@plt+0xae878> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r7, [pc, #16] @ bb81c <__cxa_atexit@plt+0xaf7bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r0, [pc, #-196] @ ba818 <__cxa_atexit@plt+0xae7b8> │ │ │ │ - cmneq lr, r8, asr r2 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc ba92c <__cxa_atexit@plt+0xae8cc> │ │ │ │ - ldr r9, [r5] │ │ │ │ - ldmib r5, {r8, lr} │ │ │ │ - ldr ip, [r5, #28]! │ │ │ │ - ldr sl, [r5, #-16] │ │ │ │ - ldmdb r5, {r1, r2, r3} │ │ │ │ - ldr r0, [pc, #56] @ ba944 <__cxa_atexit@plt+0xae8e4> │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + strdeq ip, [sp, #-200]! @ 0xffffff38 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r9, [r5, #8] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + beq bb8e0 <__cxa_atexit@plt+0xaf880> │ │ │ │ + cmp r3, #3 │ │ │ │ + bne bb8f0 <__cxa_atexit@plt+0xaf890> │ │ │ │ + bic r3, r7, #3 │ │ │ │ + ldr r3, [r3] │ │ │ │ + ldrh r3, [r3, #-2] │ │ │ │ + cmp r3, #3 │ │ │ │ + beq bb900 <__cxa_atexit@plt+0xaf8a0> │ │ │ │ + cmp r3, #4 │ │ │ │ + bne bb910 <__cxa_atexit@plt+0xaf8b0> │ │ │ │ + ldr r3, [pc, #276] @ bb978 <__cxa_atexit@plt+0xaf918> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r1, [r5, #4] │ │ │ │ + tst r7, #3 │ │ │ │ + beq bb920 <__cxa_atexit@plt+0xaf8c0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bb958 <__cxa_atexit@plt+0xaf8f8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r2, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble bb928 <__cxa_atexit@plt+0xaf8c8> │ │ │ │ + ldr lr, [pc, #216] @ bb97c <__cxa_atexit@plt+0xaf91c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #212] @ bb980 <__cxa_atexit@plt+0xaf920> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r7, #16] │ │ │ │ - add lr, r7, #24 │ │ │ │ - str r8, [r7, #12] │ │ │ │ - stmib r7, {r0, r9} │ │ │ │ - str sl, [r7, #20] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #20] @ ba948 <__cxa_atexit@plt+0xae8e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #204] @ bb984 <__cxa_atexit@plt+0xaf924> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r7, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r2, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, ip, lsr ip @ │ │ │ │ - smultteq lr, ip, r1 │ │ │ │ - @ instruction: 0xffffff78 │ │ │ │ - andeq r0, r0, r7 │ │ │ │ + ldr r8, [pc, #132] @ bb96c <__cxa_atexit@plt+0xaf90c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r8, [pc, #112] @ bb968 <__cxa_atexit@plt+0xaf908> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r8, [pc, #108] @ bb974 <__cxa_atexit@plt+0xaf914> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r8, [pc, #88] @ bb970 <__cxa_atexit@plt+0xaf910> │ │ │ │ + add r8, pc, r8 │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #84] @ bb988 <__cxa_atexit@plt+0xaf928> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #80] @ bb98c <__cxa_atexit@plt+0xaf92c> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r9, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r9, r2 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmpeq r8, r6, lsl r5 │ │ │ │ + cmpeq r8, fp, lsl r5 │ │ │ │ + cmpeq r8, r0, ror #9 │ │ │ │ + cmpeq r8, r5, ror #9 │ │ │ │ + andeq r0, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0xfffffe98 │ │ │ │ + ldrheq pc, [lr, #-136]! @ 0xffffff78 @ │ │ │ │ + cmnpeq lr, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffd8c │ │ │ │ + @ instruction: 0x0158549c │ │ │ │ + andeq r0, r0, r2, lsr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bba2c <__cxa_atexit@plt+0xaf9cc> │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + add r9, r6, #4 │ │ │ │ + cmp r0, #10 │ │ │ │ + ble bba00 <__cxa_atexit@plt+0xaf9a0> │ │ │ │ + ldr lr, [pc, #116] @ bba3c <__cxa_atexit@plt+0xaf9dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #112] @ bba40 <__cxa_atexit@plt+0xaf9e0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + add r0, r0, #1 │ │ │ │ + ldr r7, [pc, #104] @ bba44 <__cxa_atexit@plt+0xaf9e4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r6, #12 │ │ │ │ + stm r8, {r1, r2, r7} │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + str lr, [r6, #4] │ │ │ │ + sub r7, r3, #6 │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + add r3, r6, #16 │ │ │ │ + ldr r0, [pc, #60] @ bba48 <__cxa_atexit@plt+0xaf9e8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r8, [pc, #56] @ bba4c <__cxa_atexit@plt+0xaf9ec> │ │ │ │ + add r8, pc, r8 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r2, [r6, #16] │ │ │ │ + str r0, [r6, #4] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r6, r3 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + mov r6, #28 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0x017ef794 │ │ │ │ + cmnpeq lr, r4, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + cmpeq r8, r4, asr #7 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r7, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bbaac <__cxa_atexit@plt+0xafa4c> │ │ │ │ + ldr r7, [pc, #80] @ bbacc <__cxa_atexit@plt+0xafa6c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #76] @ bbad0 <__cxa_atexit@plt+0xafa70> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #129 @ 0x81 │ │ │ │ + str r7, [r3, #-12] │ │ │ │ + stmdb r3, {r2, sl} │ │ │ │ + tst r9, #3 │ │ │ │ + beq bbaa0 <__cxa_atexit@plt+0xafa40> │ │ │ │ + mov r7, r9 │ │ │ │ + b bb828 <__cxa_atexit@plt+0xaf7c8> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r7, r9 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ bbad4 <__cxa_atexit@plt+0xafa74> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r5, [pc, #28] @ bbad8 <__cxa_atexit@plt+0xafa78> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r8, r5, #129 @ 0x81 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + cmnpeq lr, r8, ror #13 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, r0, asr sl │ │ │ │ + ldrheq pc, [lr, #-96]! @ 0xffffffa0 @ │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ + mov sl, r9 │ │ │ │ + mov r9, r8 │ │ │ │ + ldr r3, [pc, #8] @ bbb00 <__cxa_atexit@plt+0xafaa0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + add r8, r3, #2 │ │ │ │ + b 13f6564 <__cxa_atexit@plt+0x13ea504> │ │ │ │ + cmneq sp, r8, lsl sl │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r1, lsl r0 │ │ │ │ + ldr r3, [pc, #16] @ bbb24 <__cxa_atexit@plt+0xafac4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add sl, r3, #1 │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + mov r8, #11 │ │ │ │ + b 13fc67c <__cxa_atexit@plt+0x13f061c> │ │ │ │ + cmnpeq lr, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, r4, ror #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bbb70 <__cxa_atexit@plt+0xafb10> │ │ │ │ + ldr r7, [pc, #52] @ bbb84 <__cxa_atexit@plt+0xafb24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + tst r8, #3 │ │ │ │ + beq bbb64 <__cxa_atexit@plt+0xafb04> │ │ │ │ + mov r7, r8 │ │ │ │ + b bbb98 <__cxa_atexit@plt+0xafb38> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bbb88 <__cxa_atexit@plt+0xafb28> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq ip, [sp, #-152]! @ 0xffffff68 │ │ │ │ + cmneq sp, r4, lsl #19 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r1, lr, lsl r0 │ │ │ │ + mov r9, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + beq bbc00 <__cxa_atexit@plt+0xafba0> │ │ │ │ + cmp r6, #3 │ │ │ │ + bne bbc1c <__cxa_atexit@plt+0xafbbc> │ │ │ │ + bic r6, r7, #3 │ │ │ │ + ldr r6, [r6] │ │ │ │ + ldrh r6, [r6, #-2] │ │ │ │ + cmp r6, #3 │ │ │ │ + beq bbc38 <__cxa_atexit@plt+0xafbd8> │ │ │ │ + cmp r6, #4 │ │ │ │ + bne bbc54 <__cxa_atexit@plt+0xafbf4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc ba9b8 <__cxa_atexit@plt+0xae958> │ │ │ │ - ldr r3, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ - ldr lr, [pc, #72] @ ba9d8 <__cxa_atexit@plt+0xae978> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr ip, [r5, #16]! │ │ │ │ - str r3, [r7, #20] │ │ │ │ - str lr, [r7, #4] │ │ │ │ - add lr, r7, #8 │ │ │ │ - str r2, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r0, [r7, #32] │ │ │ │ - sub r7, r6, #27 │ │ │ │ - stm lr, {r8, r9, sl} │ │ │ │ - bx ip │ │ │ │ - ldr r7, [pc, #28] @ ba9dc <__cxa_atexit@plt+0xae97c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-12]! │ │ │ │ + bcc bbc70 <__cxa_atexit@plt+0xafc10> │ │ │ │ + ldr r3, [pc, #184] @ bbc9c <__cxa_atexit@plt+0xafc3c> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [pc, #180] @ bbca0 <__cxa_atexit@plt+0xafc40> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr r2, [r7, #1] │ │ │ │ + str r3, [r9, #4]! │ │ │ │ + str r2, [r9, #8] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 156bf64 <__cxa_atexit@plt+0x155ff04> │ │ │ │ + ldr r7, [pc, #124] @ bbc84 <__cxa_atexit@plt+0xafc24> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - stmib r5, {r9, sl} │ │ │ │ - bx r0 │ │ │ │ - ldrheq r0, [pc, #-184] @ ba928 <__cxa_atexit@plt+0xae8c8> │ │ │ │ - cmneq lr, r0, ror #2 │ │ │ │ - cmpeq r8, fp, asr sl │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #116] @ bbc88 <__cxa_atexit@plt+0xafc28> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, ip, ror sl │ │ │ │ - andeq r0, r0, r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #88] @ bbc7c <__cxa_atexit@plt+0xafc1c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #80] @ bbc80 <__cxa_atexit@plt+0xafc20> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x01586a9c │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r7, [pc, #84] @ bbc94 <__cxa_atexit@plt+0xafc34> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #76] @ bbc98 <__cxa_atexit@plt+0xafc38> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldrheq r6, [r8, #-169] @ 0xffffff57 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [pc, #48] @ bbc8c <__cxa_atexit@plt+0xafc2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #4 │ │ │ │ + ldr r0, [pc, #40] @ bbc90 <__cxa_atexit@plt+0xafc30> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + mov r6, r9 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x016dc890 │ │ │ │ + cmneq sp, r4, lsl #17 │ │ │ │ + cmneq sp, r0, asr #17 │ │ │ │ + strheq ip, [sp, #-132]! @ 0xffffff7c │ │ │ │ + cmneq sp, r0, lsl #17 │ │ │ │ + smceq 56452 @ 0xdc84 │ │ │ │ + strheq ip, [sp, #-128]! @ 0xffffff80 │ │ │ │ + cmneq sp, r4, lsr #17 │ │ │ │ + @ instruction: 0xffffff24 │ │ │ │ + cmpeq r8, ip, ror #3 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc baa80 <__cxa_atexit@plt+0xaea20> │ │ │ │ - bl bae18 <__cxa_atexit@plt+0xaedb8> │ │ │ │ - ldr r3, [pc, #48] @ baa9c <__cxa_atexit@plt+0xaea3c> │ │ │ │ + bcc bbcdc <__cxa_atexit@plt+0xafc7c> │ │ │ │ + ldr r3, [pc, #44] @ bbcf8 <__cxa_atexit@plt+0xafc98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ str r3, [r7, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bbcfc <__cxa_atexit@plt+0xafc9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r7, [pc, #20] @ baaa0 <__cxa_atexit@plt+0xaea40> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r0, [pc, #-120] @ baa2c <__cxa_atexit@plt+0xae9cc> │ │ │ │ - smultbeq lr, r0, r0 │ │ │ │ + ldrsbeq pc, [lr, #-120]! @ 0xffffff88 @ │ │ │ │ + strheq ip, [sp, #-168]! @ 0xffffff58 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc baae4 <__cxa_atexit@plt+0xaea84> │ │ │ │ - bl bae18 <__cxa_atexit@plt+0xaedb8> │ │ │ │ - ldr r3, [pc, #48] @ bab00 <__cxa_atexit@plt+0xaeaa0> │ │ │ │ + bcc bbd38 <__cxa_atexit@plt+0xafcd8> │ │ │ │ + ldr r3, [pc, #44] @ bbd54 <__cxa_atexit@plt+0xafcf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ str r3, [r7, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bbd58 <__cxa_atexit@plt+0xafcf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r7, [pc, #20] @ bab04 <__cxa_atexit@plt+0xaeaa4> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x017f0794 │ │ │ │ - cmneq lr, ip, lsr r0 │ │ │ │ + cmnpeq lr, r0, lsl #15 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, r0, ror #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bab48 <__cxa_atexit@plt+0xaeae8> │ │ │ │ - bl bae18 <__cxa_atexit@plt+0xaedb8> │ │ │ │ - ldr r3, [pc, #48] @ bab64 <__cxa_atexit@plt+0xaeb04> │ │ │ │ + bcc bbd94 <__cxa_atexit@plt+0xafd34> │ │ │ │ + ldr r3, [pc, #44] @ bbdb0 <__cxa_atexit@plt+0xafd50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r0, [r7, #8] │ │ │ │ - ldr r0, [r5] │ │ │ │ str r3, [r7, #4] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #24] @ bbdb4 <__cxa_atexit@plt+0xafd54> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ - ldr r7, [pc, #20] @ bab68 <__cxa_atexit@plt+0xaeb08> │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ - add r7, pc, r7 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r0, lsr r7 @ │ │ │ │ - ldrdeq pc, [sp, #-248]! @ 0xffffff08 │ │ │ │ + cmnpeq lr, r8, lsr #14 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, r8, lsl #20 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r8, r5, #16 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bace4 <__cxa_atexit@plt+0xaec84> │ │ │ │ - bl bae18 <__cxa_atexit@plt+0xaedb8> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bac6c <__cxa_atexit@plt+0xaec0c> │ │ │ │ - mvn r2, #2 │ │ │ │ - mov r1, r0 │ │ │ │ - ldr r3, [r1], #4 │ │ │ │ - add r2, r2, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ - bne bab98 <__cxa_atexit@plt+0xaeb38> │ │ │ │ - add r3, r2, #2 │ │ │ │ - cmp r3, #1 │ │ │ │ - blt bac6c <__cxa_atexit@plt+0xaec0c> │ │ │ │ - ldr r3, [pc, #312] @ bacf4 <__cxa_atexit@plt+0xaec94> │ │ │ │ - add sl, r6, #20 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bbdf0 <__cxa_atexit@plt+0xafd90> │ │ │ │ + ldr r3, [pc, #44] @ bbe0c <__cxa_atexit@plt+0xafdac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add ip, r3, #1 │ │ │ │ - add r3, r2, #1 │ │ │ │ - cmp lr, sl │ │ │ │ - stmdb r5, {r0, r3, ip} │ │ │ │ - bcc bacc0 <__cxa_atexit@plt+0xaec60> │ │ │ │ - str r8, [sp] │ │ │ │ - str r7, [sp, #4] │ │ │ │ - str r4, [sp, #8] │ │ │ │ - str fp, [sp, #12] │ │ │ │ - ldr fp, [pc, #264] @ bacf8 <__cxa_atexit@plt+0xaec98> │ │ │ │ - sub r0, r1, #8 │ │ │ │ - mov r1, #0 │ │ │ │ - mov r8, sl │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add r3, r6, r1 │ │ │ │ - cmn r2, #1 │ │ │ │ - beq bac80 <__cxa_atexit@plt+0xaec20> │ │ │ │ - str fp, [r3, #4] │ │ │ │ - add r4, r3, #5 │ │ │ │ - add r9, r3, #14 │ │ │ │ - stmdb r5, {r2, r9} │ │ │ │ - ldr r7, [r0], #-4 │ │ │ │ - str r4, [r3, #16] │ │ │ │ - ldr r4, [pc, #212] @ bacfc <__cxa_atexit@plt+0xaec9c> │ │ │ │ - add r1, r1, #20 │ │ │ │ - add r8, r8, #20 │ │ │ │ - sub r2, r2, #1 │ │ │ │ - ldr r4, [pc, r4] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r4, [r3, #12] │ │ │ │ - add r3, r6, r1 │ │ │ │ - add r3, r3, #20 │ │ │ │ - sub ip, sl, #6 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcs babfc <__cxa_atexit@plt+0xaeb9c> │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr r7, [sp, #4] │ │ │ │ - ldr r8, [sp] │ │ │ │ - b bacc4 <__cxa_atexit@plt+0xaec64> │ │ │ │ - ldr r7, [pc, #144] @ bad04 <__cxa_atexit@plt+0xaeca4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - str fp, [r3, #4] │ │ │ │ + str r3, [r7, #4] │ │ │ │ + sub r7, r6, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [r7] │ │ │ │ - str ip, [r3, #20]! │ │ │ │ - sub r6, r3, #15 │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - ldr r7, [pc, #104] @ bad0c <__cxa_atexit@plt+0xaecac> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r4, [sp, #8] │ │ │ │ - ldr fp, [sp, #12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - mov r3, sl │ │ │ │ - ldr r5, [pc, #52] @ bad00 <__cxa_atexit@plt+0xaeca0> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldr r7, [pc, #28] @ bad08 <__cxa_atexit@plt+0xaeca8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #24] @ bbe10 <__cxa_atexit@plt+0xafdb0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + sub r3, r4, #8 │ │ │ │ + ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, r8, lsr #11 │ │ │ │ - cmneq pc, r8, ror #12 │ │ │ │ - cmneq pc, ip, lsr #10 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - ldrsheq r0, [pc, #-68] @ bacc8 <__cxa_atexit@plt+0xaec68> │ │ │ │ - smceq 57312 @ 0xdfe0 │ │ │ │ - ldrheq r0, [pc, #-76] @ bacc8 <__cxa_atexit@plt+0xaec68> │ │ │ │ - andeq r0, r0, r3, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #20 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcc bada8 <__cxa_atexit@plt+0xaed48> │ │ │ │ - stm sp, {r7, fp} │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - ldr r8, [pc, #196] @ badfc <__cxa_atexit@plt+0xaed9c> │ │ │ │ - mov r2, #0 │ │ │ │ - lsl r1, r3, #2 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr fp, [pc, #184] @ bae00 <__cxa_atexit@plt+0xaeda0> │ │ │ │ - sub r0, r3, #1 │ │ │ │ - ldr fp, [pc, fp] │ │ │ │ - add r3, r6, r2 │ │ │ │ - cmn r0, #1 │ │ │ │ - beq badc4 <__cxa_atexit@plt+0xaed64> │ │ │ │ - ldr ip, [r5, #4] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr lr, [r5, #12] │ │ │ │ - add r7, r3, #14 │ │ │ │ - ldr ip, [r1, ip] │ │ │ │ - add r2, r2, #20 │ │ │ │ - add sl, r3, #5 │ │ │ │ - str r7, [r5, #12] │ │ │ │ - add r7, r6, r2 │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str sl, [r3, #16] │ │ │ │ - str ip, [r3, #8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - add r3, r7, #20 │ │ │ │ - sub r0, r0, #1 │ │ │ │ - sub r1, r1, #4 │ │ │ │ - cmp r9, r3 │ │ │ │ - bcs bad4c <__cxa_atexit@plt+0xaecec> │ │ │ │ - ldm sp, {r7, fp} │ │ │ │ - ldr r2, [pc, #84] @ bae04 <__cxa_atexit@plt+0xaeda4> │ │ │ │ - mov r6, #20 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - ldr r7, [r5, #-12] │ │ │ │ - ldr r6, [r5, #-4] │ │ │ │ - ldr r7, [r7] │ │ │ │ - str r6, [r3, #20]! │ │ │ │ - sub r6, r3, #15 │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - ldr fp, [sp, #4] │ │ │ │ - str r7, [r3, #-12] │ │ │ │ - str r6, [r3, #-4] │ │ │ │ - sub r7, r3, #6 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - cmneq pc, r4, lsr #10 │ │ │ │ - cmneq pc, r4, lsl r4 @ │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ + ldrsbeq pc, [lr, #-96]! @ 0xffffffa0 @ │ │ │ │ + strheq ip, [sp, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b bab78 <__cxa_atexit@plt+0xaeb18> │ │ │ │ - ldr r3, [pc, #16] @ bae30 <__cxa_atexit@plt+0xaedd0> │ │ │ │ - ldr r2, [pc, #16] @ bae34 <__cxa_atexit@plt+0xaedd4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r3, [r3, r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - bx lr │ │ │ │ - cmneq pc, r0, lsl #9 │ │ │ │ - @ instruction: 0xffffe2bc │ │ │ │ - mvn r0, #0 │ │ │ │ - bx lr │ │ │ │ - mov r0, #0 │ │ │ │ - bx lr │ │ │ │ - mov r0, #0 │ │ │ │ - bx lr │ │ │ │ - movw r0, #16960 @ 0x4240 │ │ │ │ - movt r0, #15 │ │ │ │ - bx lr │ │ │ │ - push {r4, lr} │ │ │ │ - subs r4, r1, #0 │ │ │ │ - beq bae80 <__cxa_atexit@plt+0xaee20> │ │ │ │ - bl b508 │ │ │ │ - clz r3, r0 │ │ │ │ - str r0, [r4] │ │ │ │ - lsr r3, r3, #5 │ │ │ │ - rsb r0, r3, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - mvn r0, #0 │ │ │ │ - pop {r4, pc} │ │ │ │ - add r0, r0, #19 │ │ │ │ - bx lr │ │ │ │ - mov r0, #0 │ │ │ │ - bx lr │ │ │ │ - bx lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi baf58 <__cxa_atexit@plt+0xaeef8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #12 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc baf60 <__cxa_atexit@plt+0xaef00> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq baf4c <__cxa_atexit@plt+0xaeeec> │ │ │ │ - ldr r7, [pc, #184] @ baf94 <__cxa_atexit@plt+0xaef34> │ │ │ │ - mov r3, #128 @ 0x80 │ │ │ │ - mov r2, #64 @ 0x40 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - ldr r3, [pc, #156] @ baf98 <__cxa_atexit@plt+0xaef38> │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bbe4c <__cxa_atexit@plt+0xafdec> │ │ │ │ + ldr r3, [pc, #40] @ bbe64 <__cxa_atexit@plt+0xafe04> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - str r3, [r7, #-8]! │ │ │ │ - mov r3, #209 @ 0xd1 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #4 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ - str r3, [r7, #4] │ │ │ │ - add r3, r7, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc baf74 <__cxa_atexit@plt+0xaef14> │ │ │ │ - ldr r2, [pc, #108] @ bafa0 <__cxa_atexit@plt+0xaef40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r7, [pc, #20] @ bbe68 <__cxa_atexit@plt+0xafe08> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b baf68 <__cxa_atexit@plt+0xaef08> │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + cmnpeq lr, r0, ror #12 @ p-variant is OBSOLETE │ │ │ │ + cmneq sp, r8, asr r9 │ │ │ │ + cmpeq r8, r4, lsr #31 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ baf9c <__cxa_atexit@plt+0xaef3c> │ │ │ │ - mov r5, #8 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r5, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq pc, r4, asr r2 @ │ │ │ │ - cmneq pc, ip, asr #7 │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, r0, lsr r6 @ │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc bafdc <__cxa_atexit@plt+0xaef7c> │ │ │ │ - ldr r2, [pc, #40] @ baff4 <__cxa_atexit@plt+0xaef94> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + cmpeq r8, r8, asr #31 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r1, r3 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ baff8 <__cxa_atexit@plt+0xaef98> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017f0598 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - msreq (UNDEF: 125), r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bb064 <__cxa_atexit@plt+0xaf004> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bb05c <__cxa_atexit@plt+0xaeffc> │ │ │ │ - ldr r3, [pc, #60] @ bb06c <__cxa_atexit@plt+0xaf00c> │ │ │ │ - ldr r7, [pc, #60] @ bb070 <__cxa_atexit@plt+0xaf010> │ │ │ │ - ldr r2, [pc, #60] @ bb074 <__cxa_atexit@plt+0xaf014> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ bb078 <__cxa_atexit@plt+0xaf018> │ │ │ │ - mov r5, r8 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + cmpeq r8, sp, ror #31 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r2, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmpeq r8, r2, lsl r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r3, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmpeq r8, r7, lsr r0 │ │ │ │ + andeq r0, r1, r0 │ │ │ │ + andeq r0, r4, r3 │ │ │ │ + add r7, r7, #3 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - msreq (UNDEF: 125), r4 │ │ │ │ - ldrsheq r0, [pc, #-8] @ bb074 <__cxa_atexit@plt+0xaf014> │ │ │ │ - msreq (UNDEF: 125), r8 │ │ │ │ - strdeq pc, [sp, #-172]! @ 0xffffff54 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bb0a0 <__cxa_atexit@plt+0xaf040> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b bd8bc <__cxa_atexit@plt+0xb185c> │ │ │ │ - cmneq pc, r4, ror r4 @ │ │ │ │ - msreq (UNDEF: 125), ip │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb16c <__cxa_atexit@plt+0xaf10c> │ │ │ │ - ldr r7, [pc, #208] @ bb198 <__cxa_atexit@plt+0xaf138> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bbf30 <__cxa_atexit@plt+0xafed0> │ │ │ │ + ldr r3, [pc, #60] @ bbf40 <__cxa_atexit@plt+0xafee0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq bb120 <__cxa_atexit@plt+0xaf0c0> │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #16 │ │ │ │ - cmp r7, r2 │ │ │ │ - bcc bb17c <__cxa_atexit@plt+0xaf11c> │ │ │ │ - ldr r7, [pc, #168] @ bb194 <__cxa_atexit@plt+0xaf134> │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - cmp r3, r7 │ │ │ │ - bls bb130 <__cxa_atexit@plt+0xaf0d0> │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - mvn r7, #-2147483648 @ 0x80000000 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - mvn r3, r8 │ │ │ │ - orrs r7, r3, r7 │ │ │ │ - bne bb13c <__cxa_atexit@plt+0xaf0dc> │ │ │ │ - ldr r7, [pc, #132] @ bb19c <__cxa_atexit@plt+0xaf13c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + beq bbf20 <__cxa_atexit@plt+0xafec0> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #96] @ bb1a4 <__cxa_atexit@plt+0xaf144> │ │ │ │ - adds r7, r8, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - adc r1, r1, #0 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - stmib r6, {r3, r7} │ │ │ │ - sub r7, r2, #11 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #44] @ bb1a0 <__cxa_atexit@plt+0xaf140> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ bbf44 <__cxa_atexit@plt+0xafee4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - mov r7, #16 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - blcc fe76d998 <__cxa_atexit@plt+0xfe761938> │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq pc, r0, asr r4 @ │ │ │ │ - msreq (UNDEF: 109), r0 │ │ │ │ - cmneq pc, ip, lsl r4 @ │ │ │ │ - msreq (UNDEF: 109), ip │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + smceq 56456 @ 0xdc88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc bb240 <__cxa_atexit@plt+0xaf1e0> │ │ │ │ - ldr r2, [pc, #132] @ bb250 <__cxa_atexit@plt+0xaf1f0> │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - cmp r1, r2 │ │ │ │ - bls bb204 <__cxa_atexit@plt+0xaf1a4> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - mvn r7, #-2147483648 @ 0x80000000 │ │ │ │ - mvn r0, r2 │ │ │ │ - eor r7, r1, r7 │ │ │ │ - orrs r7, r0, r7 │ │ │ │ - bne bb20c <__cxa_atexit@plt+0xaf1ac> │ │ │ │ - ldr r7, [pc, #92] @ bb254 <__cxa_atexit@plt+0xaf1f4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ + add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #68] @ bb258 <__cxa_atexit@plt+0xaf1f8> │ │ │ │ - adds r2, r2, #1 │ │ │ │ - mov lr, #0 │ │ │ │ - adc r1, r1, #0 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str lr, [r6, #16] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - blcc fe76da54 <__cxa_atexit@plt+0xfe7619f4> │ │ │ │ - cmneq pc, ip, ror #6 │ │ │ │ - cmneq pc, ip, asr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #28 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bb294 <__cxa_atexit@plt+0xaf234> │ │ │ │ - ldr r3, [pc, #40] @ bb2a4 <__cxa_atexit@plt+0xaf244> │ │ │ │ - ldr r2, [pc, #40] @ bb2a8 <__cxa_atexit@plt+0xaf248> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r5, #4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r7, [pc, #16] @ bb2ac <__cxa_atexit@plt+0xaf24c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - msreq SPSR_fsc, r0, ror #17 │ │ │ │ - msreq SPSR_fsc, ip, asr r9 │ │ │ │ - msreq SPSR_fsc, r4, lsr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bb2d0 <__cxa_atexit@plt+0xaf270> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1565f3c <__cxa_atexit@plt+0x1559edc> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - msreq SPSR_fsc, r0, lsl r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [r4, #788] @ 0x314 │ │ │ │ - ldr r3, [pc, #16] @ bb300 <__cxa_atexit@plt+0xaf2a0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ + sub r7, r5, #4 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bbfa8 <__cxa_atexit@plt+0xaff48> │ │ │ │ + ldr r3, [pc, #52] @ bbfb8 <__cxa_atexit@plt+0xaff58> │ │ │ │ add r3, pc, r3 │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 1565f3c <__cxa_atexit@plt+0x1559edc> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - msreq SPSR_fsc, r0, ror #17 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #36] @ bb33c <__cxa_atexit@plt+0xaf2dc> │ │ │ │ - ldr r0, [r4, #788] @ 0x314 │ │ │ │ - ldr r1, [r4, #784] @ 0x310 │ │ │ │ - mov r3, #1000 @ 0x3e8 │ │ │ │ - mov r2, #0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - stmda r5, {r2, lr} │ │ │ │ - str r1, [r5, #-16]! │ │ │ │ - b 1316438 <__cxa_atexit@plt+0x130a3d8> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - msreq SPSR_fsc, r8 @ │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #784] @ 0x310 │ │ │ │ - ldr r1, [pc, #100] @ bb3bc <__cxa_atexit@plt+0xaf35c> │ │ │ │ - ldr r2, [r4, #788] @ 0x314 │ │ │ │ - mov r0, #660 @ 0x294 │ │ │ │ - orr r0, r0, #19456 @ 0x4c00 │ │ │ │ - subs r1, r1, r3 │ │ │ │ - sbcs r1, r0, r2 │ │ │ │ - bge bb39c <__cxa_atexit@plt+0xaf33c> │ │ │ │ - ldr r2, [pc, #80] @ bb3c4 <__cxa_atexit@plt+0xaf364> │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - ldr lr, [r5, #4] │ │ │ │ - add r1, r2, #1 │ │ │ │ - ldr r8, [pc, #68] @ bb3c8 <__cxa_atexit@plt+0xaf368> │ │ │ │ - mul r0, r0, r1 │ │ │ │ - umlal r2, r0, lr, r1 │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - add r3, r3, r8 │ │ │ │ - str r2, [r5] │ │ │ │ - stmib r5, {r0, r3} │ │ │ │ - bx ip │ │ │ │ - ldr r0, [pc, #28] @ bb3c0 <__cxa_atexit@plt+0xaf360> │ │ │ │ - ldr lr, [pc, #36] @ bb3cc <__cxa_atexit@plt+0xaf36c> │ │ │ │ - mov r1, #0 │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - add lr, pc, lr │ │ │ │ - stmda r5, {r0, r1, lr} │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ - b 1316d50 <__cxa_atexit@plt+0x130acf0> │ │ │ │ - strdls pc, [lr, #-255] @ 0xffffff01 │ │ │ │ - blcc fe76dbc8 <__cxa_atexit@plt+0xfe761b68> │ │ │ │ - andeq r5, r1, pc, ror r1 │ │ │ │ - bge 13adbd0 <__cxa_atexit@plt+0x13a1b70> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #132] @ bb464 <__cxa_atexit@plt+0xaf404> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bb440 <__cxa_atexit@plt+0xaf3e0> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #104] @ bb468 <__cxa_atexit@plt+0xaf408> │ │ │ │ - mov r7, r5 │ │ │ │ - strd r0, [r3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-8]! │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - beq bb44c <__cxa_atexit@plt+0xaf3ec> │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - mov lr, #4480 @ 0x1180 │ │ │ │ - orr lr, lr, #81920 @ 0x14000 │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - umull r2, r7, r2, lr │ │ │ │ - mla r7, r3, lr, r7 │ │ │ │ - adds r3, r2, r0 │ │ │ │ - adc r7, r7, r1 │ │ │ │ - stm r5, {r3, r7, r9} │ │ │ │ - add r7, r5, #12 │ │ │ │ - b bb458 <__cxa_atexit@plt+0xaf3f8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + beq bbf98 <__cxa_atexit@plt+0xaff38> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - andeq r0, r0, r3, asr #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr lr, [pc, #104] @ bb4e8 <__cxa_atexit@plt+0xaf488> │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r7, [r2, #4]! │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r5] │ │ │ │ - str r1, [r2] │ │ │ │ - beq bb4d8 <__cxa_atexit@plt+0xaf478> │ │ │ │ - ldrd r8, [r2, #4] │ │ │ │ - mov lr, #4480 @ 0x1180 │ │ │ │ - orr lr, lr, #81920 @ 0x14000 │ │ │ │ - ldr sl, [r7, #3] │ │ │ │ - umull r8, r3, r8, lr │ │ │ │ - mla r3, r9, lr, r3 │ │ │ │ - adds r0, r8, r0 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - adc r1, r3, r1 │ │ │ │ - add r3, r5, #16 │ │ │ │ - strd r0, [r2] │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov lr, r3 │ │ │ │ - mov r5, lr │ │ │ │ + ldr r7, [pc, #12] @ bbfbc <__cxa_atexit@plt+0xaff5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, r4, lsl #16 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - mov lr, #4480 @ 0x1180 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - orr lr, lr, #81920 @ 0x14000 │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - umull r1, r3, r1, lr │ │ │ │ - ldr ip, [r5, #12] │ │ │ │ - mla r3, r0, lr, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - adds r1, r1, r9 │ │ │ │ - adc r3, r3, r8 │ │ │ │ - stm r5, {r1, r3} │ │ │ │ - str r2, [r5, #8] │ │ │ │ - bx ip │ │ │ │ - msreq (UNDEF: 109), r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + add r5, r5, #4 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb610 <__cxa_atexit@plt+0xaf5b0> │ │ │ │ - ldr r7, [pc, #228] @ bb638 <__cxa_atexit@plt+0xaf5d8> │ │ │ │ - mov r1, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r1, #-4]! │ │ │ │ - beq bb5e0 <__cxa_atexit@plt+0xaf580> │ │ │ │ - ldr r7, [pc, #208] @ bb63c <__cxa_atexit@plt+0xaf5dc> │ │ │ │ - mov r3, r8 │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r2, [r3, #7] │ │ │ │ - mov r3, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #-8]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - beq bb5f0 <__cxa_atexit@plt+0xaf590> │ │ │ │ - ldr r7, [pc, #172] @ bb640 <__cxa_atexit@plt+0xaf5e0> │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r1] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3] │ │ │ │ - beq bb600 <__cxa_atexit@plt+0xaf5a0> │ │ │ │ - ldr r7, [pc, #152] @ bb644 <__cxa_atexit@plt+0xaf5e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - sub r7, r5, #32 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb620 <__cxa_atexit@plt+0xaf5c0> │ │ │ │ - ldr r7, [pc, #140] @ bb650 <__cxa_atexit@plt+0xaf5f0> │ │ │ │ - ldr r3, [pc, #140] @ bb654 <__cxa_atexit@plt+0xaf5f4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - add r9, r3, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ + mov r8, r9 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc080 <__cxa_atexit@plt+0xb0020> │ │ │ │ + ldr r2, [pc, #60] @ bc098 <__cxa_atexit@plt+0xb0038> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc09c <__cxa_atexit@plt+0xb003c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, ip, lsr r7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc0d4 <__cxa_atexit@plt+0xb0074> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc0dc <__cxa_atexit@plt+0xb007c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bb64c <__cxa_atexit@plt+0xaf5ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bb648 <__cxa_atexit@plt+0xaf5e8> │ │ │ │ + cmnpeq lr, r8, ror r0 @ p-variant is OBSOLETE │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bc124 <__cxa_atexit@plt+0xb00c4> │ │ │ │ + ldr r2, [pc, #44] @ bc134 <__cxa_atexit@plt+0xb00d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r1 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x000001b0 │ │ │ │ - andeq r0, r0, r4, lsr r2 │ │ │ │ - muleq r0, ip, r2 │ │ │ │ - msreq SPSR_fsc, ip, asr #11 │ │ │ │ - strdeq pc, [sp, #-80]! @ 0xffffffb0 │ │ │ │ - @ instruction: 0xfffffcf0 │ │ │ │ - msreq SPSR_fsc, ip @ │ │ │ │ - msreq SPSR_fsc, ip @ │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #152] @ bb70c <__cxa_atexit@plt+0xaf6ac> │ │ │ │ - mov r7, r5 │ │ │ │ - str r3, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bb6d8 <__cxa_atexit@plt+0xaf678> │ │ │ │ - ldr r2, [pc, #128] @ bb710 <__cxa_atexit@plt+0xaf6b0> │ │ │ │ - tst r3, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r8} │ │ │ │ - beq bb6e8 <__cxa_atexit@plt+0xaf688> │ │ │ │ - ldr r7, [pc, #112] @ bb714 <__cxa_atexit@plt+0xaf6b4> │ │ │ │ - mov r2, r5 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2], #-28 @ 0xffffffe4 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bb6f8 <__cxa_atexit@plt+0xaf698> │ │ │ │ - ldr r7, [pc, #96] @ bb71c <__cxa_atexit@plt+0xaf6bc> │ │ │ │ - ldr r2, [pc, #96] @ bb720 <__cxa_atexit@plt+0xaf6c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc178 <__cxa_atexit@plt+0xb0118> │ │ │ │ + ldr r2, [pc, #48] @ bc190 <__cxa_atexit@plt+0xb0130> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bb718 <__cxa_atexit@plt+0xaf6b8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc194 <__cxa_atexit@plt+0xb0134> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -r0 @ │ │ │ │ - andeq r0, r0, ip, lsr r1 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - strdeq pc, [sp, #-68]! @ 0xffffffbc │ │ │ │ - @ instruction: 0xfffffbf8 │ │ │ │ - msreq SPSR_fsc, r4, lsr #9 │ │ │ │ - ldrdeq pc, [sp, #-64]! @ 0xffffffc0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, r8, asr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc1cc <__cxa_atexit@plt+0xb016c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc1d4 <__cxa_atexit@plt+0xb0174> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, lsl #31 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [pc, #116] @ bb7b4 <__cxa_atexit@plt+0xaf754> │ │ │ │ - ldr r3, [r2, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - tst r3, #3 │ │ │ │ - str r7, [r5] │ │ │ │ - str r8, [r2] │ │ │ │ - beq bb790 <__cxa_atexit@plt+0xaf730> │ │ │ │ - ldr r7, [pc, #92] @ bb7b8 <__cxa_atexit@plt+0xaf758> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb79c <__cxa_atexit@plt+0xaf73c> │ │ │ │ - ldr r7, [pc, #76] @ bb7c0 <__cxa_atexit@plt+0xaf760> │ │ │ │ - ldr r2, [pc, #76] @ bb7c4 <__cxa_atexit@plt+0xaf764> │ │ │ │ - str r3, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc244 <__cxa_atexit@plt+0xb01e4> │ │ │ │ + ldr r2, [pc, #72] @ bc25c <__cxa_atexit@plt+0xb01fc> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bb7bc <__cxa_atexit@plt+0xaf75c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r1, [pc, #68] @ bc260 <__cxa_atexit@plt+0xb0200> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - msreq SPSR_fsc, r0, asr r4 │ │ │ │ - @ instruction: 0xfffffb3c │ │ │ │ - msreq (UNDEF: 125), r8 │ │ │ │ - msreq SPSR_fsc, ip, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [pc, #80] @ bb834 <__cxa_atexit@plt+0xaf7d4> │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2] │ │ │ │ - sub r7, r2, #28 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bb81c <__cxa_atexit@plt+0xaf7bc> │ │ │ │ - ldr r7, [pc, #56] @ bb838 <__cxa_atexit@plt+0xaf7d8> │ │ │ │ - ldr r2, [pc, #56] @ bb83c <__cxa_atexit@plt+0xaf7dc> │ │ │ │ - str r3, [r5] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bc264 <__cxa_atexit@plt+0xb0204> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - add r9, r2, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r7, [pc, #28] @ bb840 <__cxa_atexit@plt+0xaf7e0> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xfffffab0 │ │ │ │ - msreq (UNDEF: 125), ip │ │ │ │ - ldrdeq pc, [sp, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r0, lsl #11 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc29c <__cxa_atexit@plt+0xb023c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc2a4 <__cxa_atexit@plt+0xb0244> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrheq lr, [lr, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bb88c <__cxa_atexit@plt+0xaf82c> │ │ │ │ - ldr lr, [pc, #60] @ bb8a4 <__cxa_atexit@plt+0xaf844> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldmib r5, {r1, r7} │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldr r0, [r5, #16]! │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r3, #8] │ │ │ │ + bcc bc2ec <__cxa_atexit@plt+0xb028c> │ │ │ │ + ldr r2, [pc, #44] @ bc2fc <__cxa_atexit@plt+0xb029c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bb8a8 <__cxa_atexit@plt+0xaf848> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmnpeq lr, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bb8f4 <__cxa_atexit@plt+0xaf894> │ │ │ │ - ldr ip, [r5, #20]! │ │ │ │ - ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [r5, #-12] │ │ │ │ - ldr r1, [r5, #-8] │ │ │ │ - ldr r0, [pc, #44] @ bb90c <__cxa_atexit@plt+0xaf8ac> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bcc bc344 <__cxa_atexit@plt+0xb02e4> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #32] @ bc354 <__cxa_atexit@plt+0xb02f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ str r2, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - stmib r3, {r0, r7} │ │ │ │ - sub r7, r6, #11 │ │ │ │ - bx ip │ │ │ │ - ldr r3, [pc, #20] @ bb910 <__cxa_atexit@plt+0xaf8b0> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 16161d8 <__cxa_atexit@plt+0x160a178> │ │ │ │ - cmnpeq lr, ip, lsl #25 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bb970 <__cxa_atexit@plt+0xaf910> │ │ │ │ - ldr r3, [pc, #88] @ bb988 <__cxa_atexit@plt+0xaf928> │ │ │ │ - ldr r2, [pc, #88] @ bb98c <__cxa_atexit@plt+0xaf92c> │ │ │ │ - ldr lr, [pc, #88] @ bb990 <__cxa_atexit@plt+0xaf930> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - strd r8, [r7, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ + bcc bc3a4 <__cxa_atexit@plt+0xb0344> │ │ │ │ + ldr r2, [pc, #60] @ bc3bc <__cxa_atexit@plt+0xb035c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r8, #16]! │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bb994 <__cxa_atexit@plt+0xaf934> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc3c0 <__cxa_atexit@plt+0xb0360> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, ip, lsr r2 │ │ │ │ - strheq pc, [sp, #-44]! @ 0xffffffd4 @ │ │ │ │ - msreq (UNDEF: 109), r0 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - sub r3, r5, #28 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, r4, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bb9ec <__cxa_atexit@plt+0xaf98c> │ │ │ │ - ldr lr, [pc, #60] @ bb9f4 <__cxa_atexit@plt+0xaf994> │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ - ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ bb9f8 <__cxa_atexit@plt+0xaf998> │ │ │ │ - mov r2, #4480 @ 0x1180 │ │ │ │ - mov r8, #0 │ │ │ │ - sub sl, r5, #20 │ │ │ │ + bhi bc3f8 <__cxa_atexit@plt+0xb0398> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc400 <__cxa_atexit@plt+0xb03a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - orr r2, r2, #81920 @ 0x14000 │ │ │ │ - add lr, pc, lr │ │ │ │ - stm sl, {r2, r8, lr} │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - stm r3, {r0, r9} │ │ │ │ - b 1316d50 <__cxa_atexit@plt+0x130acf0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - cmnpeq lr, ip, ror #14 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r4, asr sp │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc438 <__cxa_atexit@plt+0xb03d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc440 <__cxa_atexit@plt+0xb03e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bba30 <__cxa_atexit@plt+0xaf9d0> │ │ │ │ - ldr r2, [pc, #28] @ bba3c <__cxa_atexit@plt+0xaf9dc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc bc488 <__cxa_atexit@plt+0xb0428> │ │ │ │ + ldr r2, [pc, #44] @ bc498 <__cxa_atexit@plt+0xb0438> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - cmnpeq lr, r0, lsl #17 @ p-variant is OBSOLETE │ │ │ │ - msreq SPSR_fsc, r8, ror #3 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bbadc <__cxa_atexit@plt+0xafa7c> │ │ │ │ - ldr lr, [pc, #136] @ bbaec <__cxa_atexit@plt+0xafa8c> │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [pc, #128] @ bbaf0 <__cxa_atexit@plt+0xafa90> │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bc500 <__cxa_atexit@plt+0xb04a0> │ │ │ │ + ldr lr, [pc, #76] @ bc510 <__cxa_atexit@plt+0xb04b0> │ │ │ │ add lr, pc, lr │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r2, #-16] │ │ │ │ - str r1, [r2, #-12] │ │ │ │ - stmdb r2, {r0, r7} │ │ │ │ - beq bbac8 <__cxa_atexit@plt+0xafa68> │ │ │ │ - ldr r2, [pc, #100] @ bbaf4 <__cxa_atexit@plt+0xafa94> │ │ │ │ - ldr r7, [r3, #7] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - beq bbad4 <__cxa_atexit@plt+0xafa74> │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r3, [pc, #60] @ bbae8 <__cxa_atexit@plt+0xafa88> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - mul r2, r9, r3 │ │ │ │ - umlal r1, r2, r0, r3 │ │ │ │ - mov r3, #1000 @ 0x3e8 │ │ │ │ - umull r0, r1, r1, r3 │ │ │ │ - mla r1, r2, r3, r1 │ │ │ │ - strd r0, [r5] │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #56] @ bc514 <__cxa_atexit@plt+0xb04b4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc564 <__cxa_atexit@plt+0xb0504> │ │ │ │ + ldr r2, [pc, #60] @ bc57c <__cxa_atexit@plt+0xb051c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r5!, {r1, r3} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc580 <__cxa_atexit@plt+0xb0520> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + cmneq sp, r8, ror #4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bc5f4 <__cxa_atexit@plt+0xb0594> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bc600 <__cxa_atexit@plt+0xb05a0> │ │ │ │ + ldr r0, [pc, #72] @ bc610 <__cxa_atexit@plt+0xb05b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #68] @ bc614 <__cxa_atexit@plt+0xb05b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - blcc fe76e2f0 <__cxa_atexit@plt+0xfe762290> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - cmnpeq lr, r4, asr #13 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - msreq SPSR_fsc, r0, lsr r1 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ bbb50 <__cxa_atexit@plt+0xafaf0> │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq bbb44 <__cxa_atexit@plt+0xafae4> │ │ │ │ - ldr r3, [pc, #40] @ bbb4c <__cxa_atexit@plt+0xafaec> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - mul r2, r1, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - umlal r1, r2, r0, r3 │ │ │ │ - mov r3, #1000 @ 0x3e8 │ │ │ │ - umull r0, r1, r1, r3 │ │ │ │ - mla r1, r2, r3, r1 │ │ │ │ - strd r0, [r5] │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - blcc fe76e354 <__cxa_atexit@plt+0xfe7622f4> │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - ldrdeq pc, [sp, #-4]! │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ bbb88 <__cxa_atexit@plt+0xafb28> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - mul r2, r1, r3 │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - umlal r1, r2, r0, r3 │ │ │ │ - mov r3, #1000 @ 0x3e8 │ │ │ │ - umull r0, r1, r1, r3 │ │ │ │ - mla r1, r2, r3, r1 │ │ │ │ - strd r0, [r5] │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - blcc fe76e390 <__cxa_atexit@plt+0xfe762330> │ │ │ │ - msreq SPSR_fsc, ip, lsl #1 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq lr, ip, ror #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbc10 <__cxa_atexit@plt+0xafbb0> │ │ │ │ - ldr r1, [pc, #108] @ bbc18 <__cxa_atexit@plt+0xafbb8> │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc688 <__cxa_atexit@plt+0xb0628> │ │ │ │ + ldr r2, [pc, #76] @ bc6a0 <__cxa_atexit@plt+0xb0640> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bc6a4 <__cxa_atexit@plt+0xb0644> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5, #-12]! │ │ │ │ - ldr r1, [pc, #96] @ bbc1c <__cxa_atexit@plt+0xafbbc> │ │ │ │ - tst r2, #3 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bc6a8 <__cxa_atexit@plt+0xb0648> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r8, asr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc6e0 <__cxa_atexit@plt+0xb0680> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bc6e8 <__cxa_atexit@plt+0xb0688> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmib r5, {r1, r7} │ │ │ │ - beq bbbfc <__cxa_atexit@plt+0xafb9c> │ │ │ │ - ldr r1, [pc, #80] @ bbc20 <__cxa_atexit@plt+0xafbc0> │ │ │ │ - ldr r7, [r2, #3] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - beq bbc08 <__cxa_atexit@plt+0xafba8> │ │ │ │ - ldr r2, [pc, #60] @ bbc24 <__cxa_atexit@plt+0xafbc4> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - strd r0, [r3] │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmnpeq lr, ip, ror r5 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - strdeq lr, [sp, #-240]! @ 0xffffff10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ bbc6c <__cxa_atexit@plt+0xafc0c> │ │ │ │ + cmneq lr, ip, ror #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - tst r7, #3 │ │ │ │ - str r3, [r5] │ │ │ │ - beq bbc64 <__cxa_atexit@plt+0xafc04> │ │ │ │ - ldr r3, [pc, #28] @ bbc70 <__cxa_atexit@plt+0xafc10> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bc75c <__cxa_atexit@plt+0xb06fc> │ │ │ │ + ldr r1, [pc, #68] @ bc76c <__cxa_atexit@plt+0xb070c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #52] @ bc770 <__cxa_atexit@plt+0xb0710> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq sp, r4, lsr #31 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bbc98 <__cxa_atexit@plt+0xafc38> │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r3} │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - andeq r0, r0, r8, lsl r0 │ │ │ │ - smceq 57072 @ 0xdef0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bbcc0 <__cxa_atexit@plt+0xafc60> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - strheq lr, [sp, #-224]! @ 0xffffff20 │ │ │ │ - @ instruction: 0xfffffc38 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bbd38 <__cxa_atexit@plt+0xafcd8> │ │ │ │ - ldr r3, [pc, #88] @ bbd50 <__cxa_atexit@plt+0xafcf0> │ │ │ │ - ldr r2, [pc, #88] @ bbd54 <__cxa_atexit@plt+0xafcf4> │ │ │ │ - ldr lr, [pc, #88] @ bbd58 <__cxa_atexit@plt+0xafcf8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldm r5, {r8, r9} │ │ │ │ - ldr r1, [r5, #8] │ │ │ │ - strd r8, [r7, #8] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ - mov r8, r7 │ │ │ │ + bcc bc7b8 <__cxa_atexit@plt+0xb0758> │ │ │ │ + ldr r2, [pc, #52] @ bc7d0 <__cxa_atexit@plt+0xb0770> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r7, #24] │ │ │ │ - str r1, [r7, #28] │ │ │ │ - str r7, [r7, #40] @ 0x28 │ │ │ │ - str r2, [r8, #16]! │ │ │ │ - str lr, [r7, #32]! │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bbd5c <__cxa_atexit@plt+0xafcfc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r3, r9, sl} │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc7d4 <__cxa_atexit@plt+0xb0774> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffca0 │ │ │ │ - @ instruction: 0xfffffd2c │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - strdeq lr, [sp, #-228]! @ 0xffffff1c │ │ │ │ - ldrdeq lr, [sp, #-224]! @ 0xffffff20 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq sp, ip, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bc810 <__cxa_atexit@plt+0xb07b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ bc818 <__cxa_atexit@plt+0xb07b8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, ip, lsr r9 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bbe44 <__cxa_atexit@plt+0xafde4> │ │ │ │ - ldr r7, [pc, #260] @ bbe88 <__cxa_atexit@plt+0xafe28> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r2, #-4]! │ │ │ │ - beq bbe34 <__cxa_atexit@plt+0xafdd4> │ │ │ │ - ldr r1, [pc, #240] @ bbe8c <__cxa_atexit@plt+0xafe2c> │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - add r1, r6, #44 @ 0x2c │ │ │ │ - str sl, [r3] │ │ │ │ - cmp r0, r1 │ │ │ │ - str r9, [r3, #4] │ │ │ │ - str r7, [r5, #-8] │ │ │ │ - bcc bbe54 <__cxa_atexit@plt+0xafdf4> │ │ │ │ - ldr r3, [pc, #192] @ bbe90 <__cxa_atexit@plt+0xafe30> │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r1, [pc, #188] @ bbe94 <__cxa_atexit@plt+0xafe34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #184] @ bbe98 <__cxa_atexit@plt+0xafe38> │ │ │ │ - str r3, [r8, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc890 <__cxa_atexit@plt+0xb0830> │ │ │ │ + ldr r2, [pc, #80] @ bc8a8 <__cxa_atexit@plt+0xb0848> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ bc8ac <__cxa_atexit@plt+0xb084c> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r7, [r8, #28] │ │ │ │ - mov r7, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str sl, [r8, #8] │ │ │ │ - add r3, r8, #52 @ 0x34 │ │ │ │ - str r9, [r8, #12] │ │ │ │ - str r8, [r8, #40] @ 0x28 │ │ │ │ - str r8, [r8, #24] │ │ │ │ - str r1, [r7, #32]! │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - cmp r0, r3 │ │ │ │ - bcc bbe74 <__cxa_atexit@plt+0xafe14> │ │ │ │ - ldr r2, [pc, #136] @ bbea4 <__cxa_atexit@plt+0xafe44> │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ bbea0 <__cxa_atexit@plt+0xafe40> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bc8b0 <__cxa_atexit@plt+0xb0850> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bbe9c <__cxa_atexit@plt+0xafe3c> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r1 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - andeq r0, r0, r4, lsr #2 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0xfffffbc8 │ │ │ │ - @ instruction: 0xfffffdb0 │ │ │ │ - @ instruction: 0xfffffc58 │ │ │ │ - ldrdeq lr, [sp, #-212]! @ 0xffffff2c │ │ │ │ - cmneq sp, r0, lsl #28 │ │ │ │ - cmnpeq lr, r0, lsl r6 @ p-variant is OBSOLETE │ │ │ │ - cmneq sp, ip, lsl #27 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r8, asr #30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #204] @ bbf88 <__cxa_atexit@plt+0xaff28> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - add r3, r6, #44 @ 0x2c │ │ │ │ - str r0, [r2, #-12]! │ │ │ │ - cmp r1, r3 │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc bbf58 <__cxa_atexit@plt+0xafef8> │ │ │ │ - ldr r3, [pc, #152] @ bbf8c <__cxa_atexit@plt+0xaff2c> │ │ │ │ - mov r8, r6 │ │ │ │ - ldr r2, [pc, #148] @ bbf90 <__cxa_atexit@plt+0xaff30> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, #144] @ bbf94 <__cxa_atexit@plt+0xaff34> │ │ │ │ - str r3, [r8, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r7, [r8, #28] │ │ │ │ - mov r7, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r0, [r8, #8] │ │ │ │ - add r3, r8, #52 @ 0x34 │ │ │ │ - str r9, [r8, #12] │ │ │ │ - str r8, [r8, #40] @ 0x28 │ │ │ │ - str r8, [r8, #24] │ │ │ │ - str r2, [r7, #32]! │ │ │ │ - str lr, [r8, #16]! │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc bbf78 <__cxa_atexit@plt+0xaff18> │ │ │ │ - ldr r2, [pc, #92] @ bbf9c <__cxa_atexit@plt+0xaff3c> │ │ │ │ - add lr, r6, #48 @ 0x30 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stm lr, {r2, r7, r8} │ │ │ │ - sub r7, r3, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ bbf98 <__cxa_atexit@plt+0xaff38> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #44 @ 0x2c │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc92c <__cxa_atexit@plt+0xb08cc> │ │ │ │ + ldr r3, [pc, #44] @ bc944 <__cxa_atexit@plt+0xb08e4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc948 <__cxa_atexit@plt+0xb08e8> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffffaa4 │ │ │ │ - @ instruction: 0xfffffc8c │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ - ldrdeq lr, [sp, #-192]! @ 0xffffff40 │ │ │ │ - cmnpeq lr, ip, ror #9 @ p-variant is OBSOLETE │ │ │ │ + cmneq lr, r0, lsl #23 │ │ │ │ + cmneq sp, r4, lsl pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bbfd4 <__cxa_atexit@plt+0xaff74> │ │ │ │ - ldr r2, [pc, #28] @ bbfe0 <__cxa_atexit@plt+0xaff80> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc984 <__cxa_atexit@plt+0xb0924> │ │ │ │ + ldr r3, [pc, #40] @ bc99c <__cxa_atexit@plt+0xb093c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc9a0 <__cxa_atexit@plt+0xb0940> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - cmnpeq lr, r0, ror r4 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x016deb94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bc048 <__cxa_atexit@plt+0xaffe8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bc040 <__cxa_atexit@plt+0xaffe0> │ │ │ │ - ldr r3, [pc, #56] @ bc050 <__cxa_atexit@plt+0xafff0> │ │ │ │ - ldr r2, [pc, #56] @ bc054 <__cxa_atexit@plt+0xafff4> │ │ │ │ - ldr r1, [pc, #56] @ bc058 <__cxa_atexit@plt+0xafff8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b bd8bc <__cxa_atexit@plt+0xb185c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, lsr ip │ │ │ │ - cmneq sp, ip, lsr ip │ │ │ │ - cmnpeq lr, ip, lsl #2 @ p-variant is OBSOLETE │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc080 <__cxa_atexit@plt+0xb0020> │ │ │ │ - ldr r2, [pc, #32] @ bc090 <__cxa_atexit@plt+0xb0030> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc094 <__cxa_atexit@plt+0xb0034> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmneq lr, r0, lsr #22 │ │ │ │ + cmneq sp, r0, asr #29 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bc9e0 <__cxa_atexit@plt+0xb0980> │ │ │ │ + ldr r3, [pc, #44] @ bc9f8 <__cxa_atexit@plt+0xb0998> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r9} │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + sub r8, r6, #2 │ │ │ │ + mov r9, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bc9fc <__cxa_atexit@plt+0xb099c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq sp, r0, asr #24 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + cmneq lr, ip, asr #21 │ │ │ │ + cmneq sp, r8, ror #28 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc0d4 <__cxa_atexit@plt+0xb0074> │ │ │ │ - ldr r2, [pc, #32] @ bc0e4 <__cxa_atexit@plt+0xb0084> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc0e8 <__cxa_atexit@plt+0xb0088> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bca38 <__cxa_atexit@plt+0xb09d8> │ │ │ │ + ldr r3, [pc, #40] @ bca50 <__cxa_atexit@plt+0xb09f0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bca54 <__cxa_atexit@plt+0xb09f4> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, ip, ror #23 │ │ │ │ - cmneq sp, r8, asr #23 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc114 <__cxa_atexit@plt+0xb00b4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc118 <__cxa_atexit@plt+0xb00b8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq lr, r0, ror #8 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x016deb98 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc144 <__cxa_atexit@plt+0xb00e4> │ │ │ │ - ldr r9, [pc, #20] @ bc148 <__cxa_atexit@plt+0xb00e8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq sp, ip, lsr #22 │ │ │ │ - cmneq sp, r8, asr fp │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc174 <__cxa_atexit@plt+0xb0114> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc178 <__cxa_atexit@plt+0xb0118> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1561c24 <__cxa_atexit@plt+0x1555bc4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq lr, r0, lsl #8 @ p-variant is OBSOLETE │ │ │ │ - cmneq sp, r8, lsl fp │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bc19c <__cxa_atexit@plt+0xb013c> │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r0, r1, r3, r7} │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r0, ror #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc1c8 <__cxa_atexit@plt+0xb0168> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc1cc <__cxa_atexit@plt+0xb016c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmnpeq lr, ip, lsr #7 @ p-variant is OBSOLETE │ │ │ │ - cmneq sp, r0, lsr #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bc1f4 <__cxa_atexit@plt+0xb0194> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - smceq 57000 @ 0xdea8 │ │ │ │ + cmneq lr, ip, ror #20 │ │ │ │ + cmneq sp, r4, lsl lr │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #12] @ bc218 <__cxa_atexit@plt+0xb01b8> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r9, r7 │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - cmneq sp, r8, lsl #19 │ │ │ │ - cmneq sp, r4, lsr #21 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc29c <__cxa_atexit@plt+0xb023c> │ │ │ │ - ldr r3, [pc, #124] @ bc2c0 <__cxa_atexit@plt+0xb0260> │ │ │ │ - mov r7, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq bc28c <__cxa_atexit@plt+0xb022c> │ │ │ │ - add r3, r8, #3 │ │ │ │ - sub r7, r2, #16 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - cmp fp, r7 │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - bhi bc2b0 <__cxa_atexit@plt+0xb0250> │ │ │ │ - ldr r5, [pc, #84] @ bc2cc <__cxa_atexit@plt+0xb026c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc2c8 <__cxa_atexit@plt+0xb0268> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bcafc <__cxa_atexit@plt+0xb0a9c> │ │ │ │ + ldr r2, [pc, #60] @ bcb14 <__cxa_atexit@plt+0xb0ab4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bcb18 <__cxa_atexit@plt+0xb0ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bc2c4 <__cxa_atexit@plt+0xb0264> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq sp, r0, lsl sl │ │ │ │ - cmneq sp, r0, lsr sl │ │ │ │ - @ instruction: 0xfffffe7c │ │ │ │ - strdeq lr, [sp, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r8, r7, #3 │ │ │ │ - ldm r8, {r2, r3, r8} │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - sub r3, r5, #12 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r0, ror #26 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc30c <__cxa_atexit@plt+0xb02ac> │ │ │ │ - ldr r5, [pc, #28] @ bc31c <__cxa_atexit@plt+0xb02bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc320 <__cxa_atexit@plt+0xb02c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdf4 │ │ │ │ - strheq lr, [sp, #-148]! @ 0xffffff6c │ │ │ │ - cmneq sp, r4, ror #19 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #16 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc384 <__cxa_atexit@plt+0xb0324> │ │ │ │ - ldr r2, [pc, #72] @ bc390 <__cxa_atexit@plt+0xb0330> │ │ │ │ - ldr r1, [pc, #72] @ bc394 <__cxa_atexit@plt+0xb0334> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi bcb50 <__cxa_atexit@plt+0xb0af0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bcb58 <__cxa_atexit@plt+0xb0af8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #64] @ bc398 <__cxa_atexit@plt+0xb0338> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - str r0, [r3, #-16] │ │ │ │ - ldr r3, [pc, #48] @ bc39c <__cxa_atexit@plt+0xb033c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ bc3a0 <__cxa_atexit@plt+0xb0340> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr sl, [r7, #8] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b ea7040 <__cxa_atexit@plt+0xe9afe0> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq lr, ip, ror #27 │ │ │ │ - cmnpeq lr, r8, lsl #3 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq lr, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ - cmnpeq lr, r0, ror r1 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsheq lr, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc3d8 <__cxa_atexit@plt+0xb0378> │ │ │ │ - ldr r2, [pc, #28] @ bc3e4 <__cxa_atexit@plt+0xb0384> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + bcc bcba0 <__cxa_atexit@plt+0xb0b40> │ │ │ │ + ldr r2, [pc, #44] @ bcbb0 <__cxa_atexit@plt+0xb0b50> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bcbf4 <__cxa_atexit@plt+0xb0b94> │ │ │ │ + ldr r2, [pc, #48] @ bcc0c <__cxa_atexit@plt+0xb0bac> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bcc10 <__cxa_atexit@plt+0xb0bb0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrsbeq lr, [lr, #-232]! @ 0xffffff18 │ │ │ │ - cmneq sp, r4, lsl r9 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, ip, ror #24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcc48 <__cxa_atexit@plt+0xb0be8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bcc50 <__cxa_atexit@plt+0xb0bf0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsl #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #12 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bc450 <__cxa_atexit@plt+0xb03f0> │ │ │ │ - ldr r1, [pc, #80] @ bc458 <__cxa_atexit@plt+0xb03f8> │ │ │ │ - ldr r3, [pc, #80] @ bc45c <__cxa_atexit@plt+0xb03fc> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bccc0 <__cxa_atexit@plt+0xb0c60> │ │ │ │ + ldr r2, [pc, #72] @ bccd8 <__cxa_atexit@plt+0xb0c78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ bccdc <__cxa_atexit@plt+0xb0c7c> │ │ │ │ add r1, pc, r1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - tst r3, #3 │ │ │ │ - beq bc440 <__cxa_atexit@plt+0xb03e0> │ │ │ │ - ldr r7, [pc, #48] @ bc460 <__cxa_atexit@plt+0xb0400> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r9, [r3, #3] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bcce0 <__cxa_atexit@plt+0xb0c80> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r4, lsr #23 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bcd18 <__cxa_atexit@plt+0xb0cb8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bcd20 <__cxa_atexit@plt+0xb0cc0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - cmneq lr, ip, lsr #26 │ │ │ │ - ldrheq pc, [lr, #-12]! @ │ │ │ │ - @ instruction: 0x016de898 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bc488 <__cxa_atexit@plt+0xb0428> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - cmnpeq lr, r0, ror r0 @ p-variant is OBSOLETE │ │ │ │ + cmneq lr, r4, lsr r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bc4ec <__cxa_atexit@plt+0xb048c> │ │ │ │ - ldr r7, [pc, #80] @ bc504 <__cxa_atexit@plt+0xb04a4> │ │ │ │ - ldr r2, [pc, #80] @ bc508 <__cxa_atexit@plt+0xb04a8> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bcd68 <__cxa_atexit@plt+0xb0d08> │ │ │ │ + ldr r2, [pc, #44] @ bcd78 <__cxa_atexit@plt+0xb0d18> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - ldr r2, [pc, #44] @ bc50c <__cxa_atexit@plt+0xb04ac> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #12]! │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bc510 <__cxa_atexit@plt+0xb04b0> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe70 │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - cmneq lr, r8, ror #28 │ │ │ │ - cmneq sp, ip, lsr #16 │ │ │ │ - cmneq sp, r8, lsl #16 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r1, r5, #4 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bc5b4 <__cxa_atexit@plt+0xb0554> │ │ │ │ - ldr r7, [pc, #196] @ bc5fc <__cxa_atexit@plt+0xb059c> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #36 @ 0x24 │ │ │ │ - add r7, pc, r7 │ │ │ │ - cmp r0, r3 │ │ │ │ - str r7, [r1] │ │ │ │ - bcc bc5c4 <__cxa_atexit@plt+0xb0564> │ │ │ │ - ldr r7, [pc, #172] @ bc600 <__cxa_atexit@plt+0xb05a0> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - ldr r2, [pc, #168] @ bc604 <__cxa_atexit@plt+0xb05a4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #24]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r3, [r3, #32] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - ldr lr, [pc, #136] @ bc608 <__cxa_atexit@plt+0xb05a8> │ │ │ │ - add r2, r3, #44 @ 0x2c │ │ │ │ - cmp r0, r2 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str lr, [r3, #12]! │ │ │ │ - bcc bc5e4 <__cxa_atexit@plt+0xb0584> │ │ │ │ - ldr r1, [pc, #124] @ bc614 <__cxa_atexit@plt+0xb05b4> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #44] @ 0x2c │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - str r3, [r6, #48] @ 0x30 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #84] @ bc610 <__cxa_atexit@plt+0xb05b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #64] @ bc60c <__cxa_atexit@plt+0xb05ac> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #36 @ 0x24 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r8, r3 │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0xfffffdd0 │ │ │ │ - @ instruction: 0xfffffe88 │ │ │ │ - cmneq lr, r0, asr #27 │ │ │ │ - cmneq sp, r0, asr r7 │ │ │ │ - smceq 56952 @ 0xde78 │ │ │ │ - @ instruction: 0x017eee9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bc64c <__cxa_atexit@plt+0xb05ec> │ │ │ │ - ldr r2, [pc, #28] @ bc658 <__cxa_atexit@plt+0xb05f8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ + bcc bcdc0 <__cxa_atexit@plt+0xb0d60> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #32] @ bcdd0 <__cxa_atexit@plt+0xb0d70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrsheq lr, [lr, #-216]! @ 0xffffff28 │ │ │ │ - cmneq sp, ip, ror #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bc6c0 <__cxa_atexit@plt+0xb0660> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bc6b8 <__cxa_atexit@plt+0xb0658> │ │ │ │ - ldr r3, [pc, #56] @ bc6c8 <__cxa_atexit@plt+0xb0668> │ │ │ │ - ldr r2, [pc, #56] @ bc6cc <__cxa_atexit@plt+0xb066c> │ │ │ │ - ldr r1, [pc, #56] @ bc6d0 <__cxa_atexit@plt+0xb0670> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r9, r2, #1 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b c16d4 <__cxa_atexit@plt+0xb5674> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r8, lsr #13 │ │ │ │ - cmneq sp, ip, lsr #13 │ │ │ │ - @ instruction: 0x017eea94 │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc6f8 <__cxa_atexit@plt+0xb0698> │ │ │ │ - ldr r2, [pc, #32] @ bc708 <__cxa_atexit@plt+0xb06a8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc70c <__cxa_atexit@plt+0xb06ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq sp, ip, lsr #13 │ │ │ │ - @ instruction: 0xffffffac │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bc74c <__cxa_atexit@plt+0xb06ec> │ │ │ │ - ldr r2, [pc, #32] @ bc75c <__cxa_atexit@plt+0xb06fc> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bce20 <__cxa_atexit@plt+0xb0dc0> │ │ │ │ + ldr r2, [pc, #60] @ bce38 <__cxa_atexit@plt+0xb0dd8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc760 <__cxa_atexit@plt+0xb0700> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r8, asr r6 │ │ │ │ - cmneq sp, r4, lsr r6 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc78c <__cxa_atexit@plt+0xb072c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc790 <__cxa_atexit@plt+0xb0730> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r8, ror #27 │ │ │ │ - cmneq sp, r4, lsl #12 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc7bc <__cxa_atexit@plt+0xb075c> │ │ │ │ - ldr r9, [pc, #20] @ bc7c0 <__cxa_atexit@plt+0xb0760> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r9, pc, r9 │ │ │ │ - str r3, [r5] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - cmneq sp, r8, lsr #11 │ │ │ │ - cmneq sp, r4, asr #11 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc7ec <__cxa_atexit@plt+0xb078c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc7f0 <__cxa_atexit@plt+0xb0790> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1561c24 <__cxa_atexit@plt+0x1555bc4> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r8, lsl #27 │ │ │ │ - cmneq sp, r4, lsl #11 │ │ │ │ - andeq r0, r0, r3, ror #1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ bc814 <__cxa_atexit@plt+0xb07b4> │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r0, r1, r3, r7} │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, ip, asr #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc840 <__cxa_atexit@plt+0xb07e0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc844 <__cxa_atexit@plt+0xb07e4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r4, lsr sp │ │ │ │ - strheq lr, [sp, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - cmneq sp, r0, asr #10 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bc8e4 <__cxa_atexit@plt+0xb0884> │ │ │ │ - ldr r3, [pc, #124] @ bc908 <__cxa_atexit@plt+0xb08a8> │ │ │ │ - mov r7, r2 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq bc8d4 <__cxa_atexit@plt+0xb0874> │ │ │ │ - add r3, r8, #3 │ │ │ │ - sub r7, r2, #16 │ │ │ │ - ldm r3, {r0, r1, r3} │ │ │ │ - cmp fp, r7 │ │ │ │ - strd r0, [r5] │ │ │ │ - str r3, [r2, #-4] │ │ │ │ - bhi bc8f8 <__cxa_atexit@plt+0xb0898> │ │ │ │ - ldr r5, [pc, #84] @ bc914 <__cxa_atexit@plt+0xb08b4> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r7] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ bc910 <__cxa_atexit@plt+0xb08b0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bce3c <__cxa_atexit@plt+0xb0ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bc90c <__cxa_atexit@plt+0xb08ac> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq sp, ip, lsr #9 │ │ │ │ - cmneq sp, ip, asr #9 │ │ │ │ - @ instruction: 0xfffffeac │ │ │ │ - @ instruction: 0x016de490 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add r8, r7, #3 │ │ │ │ - ldm r8, {r2, r3, r8} │ │ │ │ - stmda r5, {r3, r8} │ │ │ │ - sub r3, r5, #12 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, r8, asr #20 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc954 <__cxa_atexit@plt+0xb08f4> │ │ │ │ - ldr r5, [pc, #28] @ bc964 <__cxa_atexit@plt+0xb0904> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + bhi bce74 <__cxa_atexit@plt+0xb0e14> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bce7c <__cxa_atexit@plt+0xb0e1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bc968 <__cxa_atexit@plt+0xb0908> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffe24 │ │ │ │ - cmneq sp, r0, asr r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + ldrsbeq lr, [lr, #-40]! @ 0xffffffd8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bc9a4 <__cxa_atexit@plt+0xb0944> │ │ │ │ - ldr r3, [pc, #40] @ bc9b4 <__cxa_atexit@plt+0xb0954> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - ldr r3, [pc, #28] @ bc9b8 <__cxa_atexit@plt+0xb0958> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r7, [pc, #16] @ bc9bc <__cxa_atexit@plt+0xb095c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + bhi bceb4 <__cxa_atexit@plt+0xb0e54> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bcebc <__cxa_atexit@plt+0xb0e5c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r0, asr fp │ │ │ │ - cmneq sp, r0, asr r4 │ │ │ │ - cmneq sp, r8, lsr #8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bc9e8 <__cxa_atexit@plt+0xb0988> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bc9ec <__cxa_atexit@plt+0xb098c> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, ip, lsl #23 │ │ │ │ - strdeq lr, [sp, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bca18 <__cxa_atexit@plt+0xb09b8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bca1c <__cxa_atexit@plt+0xb09bc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, ip, asr #21 │ │ │ │ - strheq lr, [sp, #-48]! @ 0xffffffd0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - mov r8, r6 │ │ │ │ - and r6, r3, #3 │ │ │ │ - cmp r6, #2 │ │ │ │ - bne bcab8 <__cxa_atexit@plt+0xb0a58> │ │ │ │ + @ instruction: 0x017ee298 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r8, #16 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bcad8 <__cxa_atexit@plt+0xb0a78> │ │ │ │ - mov r1, #0 │ │ │ │ - ldr r2, [pc, #160] @ bcb00 <__cxa_atexit@plt+0xb0aa0> │ │ │ │ - ldr r9, [r3, #2] │ │ │ │ - strb r1, [r8, #12]! │ │ │ │ - mov r3, #87 @ 0x57 │ │ │ │ - strb r3, [r8, #4]! │ │ │ │ - ldr r3, [pc, #144] @ bcb04 <__cxa_atexit@plt+0xb0aa4> │ │ │ │ + bcc bcf04 <__cxa_atexit@plt+0xb0ea4> │ │ │ │ + ldr r2, [pc, #44] @ bcf14 <__cxa_atexit@plt+0xb0eb4> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - str r3, [r8, #-12]! │ │ │ │ - mov r3, #1 │ │ │ │ - strb r3, [r8, #15] │ │ │ │ - mov r3, #50 @ 0x32 │ │ │ │ - strb r3, [r8, #14] │ │ │ │ - mov r3, #244 @ 0xf4 │ │ │ │ - strb r3, [r8, #13] │ │ │ │ - mov r3, #156 @ 0x9c │ │ │ │ - strb r3, [r8, #11] │ │ │ │ - mov r3, #152 @ 0x98 │ │ │ │ - strb r3, [r8, #10] │ │ │ │ - mov r3, #8 │ │ │ │ - strb r1, [r8, #9] │ │ │ │ - str r3, [r8, #4] │ │ │ │ - b 1540a48 <__cxa_atexit@plt+0x15349e8> │ │ │ │ - ldr r6, [pc, #56] @ bcaf8 <__cxa_atexit@plt+0xb0a98> │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r5] │ │ │ │ - ldr r9, [pc, #48] @ bcafc <__cxa_atexit@plt+0xb0a9c> │ │ │ │ - mov r6, r8 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1561c24 <__cxa_atexit@plt+0x1555bc4> │ │ │ │ - ldr r7, [pc, #20] @ bcaf4 <__cxa_atexit@plt+0xb0a94> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsr #32 │ │ │ │ - andeq r0, r0, r0, lsr #3 │ │ │ │ - @ instruction: 0x017eea9c │ │ │ │ - andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, r0, asr r8 │ │ │ │ - cmneq sp, r8, asr #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r8, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r3, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc bcb90 <__cxa_atexit@plt+0xb0b30> │ │ │ │ - mov r2, #0 │ │ │ │ - ldr r3, [pc, #112] @ bcba8 <__cxa_atexit@plt+0xb0b48> │ │ │ │ - ldr r9, [r7, #2] │ │ │ │ - strb r2, [r8, #12]! │ │ │ │ - mov r1, #87 @ 0x57 │ │ │ │ - strb r1, [r8, #4]! │ │ │ │ - ldr r1, [pc, #96] @ bcbac <__cxa_atexit@plt+0xb0b4c> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - str r1, [r8, #-12]! │ │ │ │ - mov r1, #1 │ │ │ │ - strb r1, [r8, #15] │ │ │ │ - mov r1, #50 @ 0x32 │ │ │ │ - strb r1, [r8, #14] │ │ │ │ - mov r1, #244 @ 0xf4 │ │ │ │ - strb r1, [r8, #13] │ │ │ │ - mov r1, #156 @ 0x9c │ │ │ │ - strb r1, [r8, #11] │ │ │ │ - mov r1, #152 @ 0x98 │ │ │ │ - strb r2, [r8, #9] │ │ │ │ - mov r2, #8 │ │ │ │ - strb r1, [r8, #10] │ │ │ │ - str r2, [r8, #4] │ │ │ │ - b 1540a48 <__cxa_atexit@plt+0x15349e8> │ │ │ │ - ldr r3, [pc, #24] @ bcbb0 <__cxa_atexit@plt+0xb0b50> │ │ │ │ - mov r2, #16 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq lr, r8, ror r7 │ │ │ │ - @ instruction: 0xffffff70 │ │ │ │ - cmneq sp, ip, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - mvn r2, r7 │ │ │ │ - tst r2, #3 │ │ │ │ - bne bcbf0 <__cxa_atexit@plt+0xb0b90> │ │ │ │ - ldr r5, [pc, #52] @ bcc10 <__cxa_atexit@plt+0xb0bb0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r9, [pc, #44] @ bcc14 <__cxa_atexit@plt+0xb0bb4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1561c24 <__cxa_atexit@plt+0x1555bc4> │ │ │ │ - ldr r3, [pc, #16] @ bcc08 <__cxa_atexit@plt+0xb0ba8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bcc0c <__cxa_atexit@plt+0xb0bac> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1561c24 <__cxa_atexit@plt+0x1555bc4> │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, ip, ror #18 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r4, lsl #19 │ │ │ │ - cmneq sp, r4, ror #1 │ │ │ │ - andeq r0, r0, r2, asr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - cmneq sp, ip, lsl #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ bcc54 <__cxa_atexit@plt+0xb0bf4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - @ instruction: 0x017ee890 │ │ │ │ - cmneq sp, r4, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 1551690 <__cxa_atexit@plt+0x1545630> │ │ │ │ - cmneq sp, r0, lsl #3 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bcd40 <__cxa_atexit@plt+0xb0ce0> │ │ │ │ - ldr r2, [pc, #208] @ bcd6c <__cxa_atexit@plt+0xb0d0c> │ │ │ │ - mov r7, r3 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r7, #-4]! │ │ │ │ - beq bcd18 <__cxa_atexit@plt+0xb0cb8> │ │ │ │ - mov r2, r8 │ │ │ │ - ldr r1, [pc, #184] @ bcd70 <__cxa_atexit@plt+0xb0d10> │ │ │ │ - ldr r8, [r8, #3] │ │ │ │ - ldr r2, [r2, #7] │ │ │ │ - add r1, pc, r1 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r5] │ │ │ │ - str r2, [r7] │ │ │ │ - beq bcd28 <__cxa_atexit@plt+0xb0cc8> │ │ │ │ - ldr r1, [pc, #156] @ bcd74 <__cxa_atexit@plt+0xb0d14> │ │ │ │ - tst r2, #3 │ │ │ │ - str r8, [r7] │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bcf7c <__cxa_atexit@plt+0xb0f1c> │ │ │ │ + ldr lr, [pc, #76] @ bcf8c <__cxa_atexit@plt+0xb0f2c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #56] @ bcf90 <__cxa_atexit@plt+0xb0f30> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r5] │ │ │ │ - beq bcd34 <__cxa_atexit@plt+0xb0cd4> │ │ │ │ - sub r1, r3, #12 │ │ │ │ - cmp fp, r1 │ │ │ │ - bhi bcd54 <__cxa_atexit@plt+0xb0cf4> │ │ │ │ - ldr r3, [pc, #132] @ bcd80 <__cxa_atexit@plt+0xb0d20> │ │ │ │ - str r2, [r7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r7, [pc, #120] @ bcd84 <__cxa_atexit@plt+0xb0d24> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r2] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #52] @ bcd7c <__cxa_atexit@plt+0xb0d1c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ bcd78 <__cxa_atexit@plt+0xb0d18> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, ror #1 │ │ │ │ - andeq r0, r0, r0, lsl #3 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - @ instruction: 0x016de09c │ │ │ │ - cmneq sp, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffcc8 │ │ │ │ - cmneq lr, r0, ror #15 │ │ │ │ - smceq 56832 @ 0xde00 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #128] @ bce24 <__cxa_atexit@plt+0xb0dc4> │ │ │ │ - mov r3, r5 │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - beq bcdf4 <__cxa_atexit@plt+0xb0d94> │ │ │ │ - ldr r2, [pc, #104] @ bce28 <__cxa_atexit@plt+0xb0dc8> │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r3, {r2, r8} │ │ │ │ - beq bce00 <__cxa_atexit@plt+0xb0da0> │ │ │ │ - sub r2, r3, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bce08 <__cxa_atexit@plt+0xb0da8> │ │ │ │ - ldr r2, [pc, #80] @ bce30 <__cxa_atexit@plt+0xb0dd0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r3, {r2, r7} │ │ │ │ - ldr r3, [pc, #72] @ bce34 <__cxa_atexit@plt+0xb0dd4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [pc, #28] @ bce2c <__cxa_atexit@plt+0xb0dcc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r3, #4 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bcfe0 <__cxa_atexit@plt+0xb0f80> │ │ │ │ + ldr r2, [pc, #60] @ bcff8 <__cxa_atexit@plt+0xb0f98> │ │ │ │ add r2, pc, r2 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r2 │ │ │ │ - bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r0, lsl #2 │ │ │ │ - cmneq sp, r8, ror #31 │ │ │ │ - @ instruction: 0xfffffbe8 │ │ │ │ - cmneq lr, r0, lsl #14 │ │ │ │ - cmneq sp, r0, asr #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ bceac <__cxa_atexit@plt+0xb0e4c> │ │ │ │ - mov r8, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r8} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bce88 <__cxa_atexit@plt+0xb0e28> │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bce90 <__cxa_atexit@plt+0xb0e30> │ │ │ │ - ldr r3, [pc, #64] @ bceb4 <__cxa_atexit@plt+0xb0e54> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #56] @ bceb8 <__cxa_atexit@plt+0xb0e58> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #24] @ bceb0 <__cxa_atexit@plt+0xb0e50> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq sp, r0, ror #30 │ │ │ │ - @ instruction: 0xfffffb54 │ │ │ │ - cmneq lr, ip, ror #12 │ │ │ │ - cmneq sp, ip, lsr pc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bcef4 <__cxa_atexit@plt+0xb0e94> │ │ │ │ - ldr r3, [pc, #48] @ bcf10 <__cxa_atexit@plt+0xb0eb0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r7} │ │ │ │ - ldr r3, [pc, #40] @ bcf14 <__cxa_atexit@plt+0xb0eb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 154fdc8 <__cxa_atexit@plt+0x1543d68> │ │ │ │ - ldr r3, [pc, #28] @ bcf18 <__cxa_atexit@plt+0xb0eb8> │ │ │ │ + ldm r5!, {r1, r3} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bcffc <__cxa_atexit@plt+0xb0f9c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r3 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffae8 │ │ │ │ - cmneq lr, r0, lsl #12 │ │ │ │ - strdeq sp, [sp, #-236]! @ 0xffffff14 │ │ │ │ - strdeq sp, [sp, #-228]! @ 0xffffff1c │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + cmneq sp, ip, lsl #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r2, r5, #24 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi bcfe8 <__cxa_atexit@plt+0xb0f88> │ │ │ │ - ldr r0, [pc, #180] @ bcff0 <__cxa_atexit@plt+0xb0f90> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ + bhi bd070 <__cxa_atexit@plt+0xb1010> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd07c <__cxa_atexit@plt+0xb101c> │ │ │ │ + ldr r0, [pc, #72] @ bd08c <__cxa_atexit@plt+0xb102c> │ │ │ │ add r0, pc, r0 │ │ │ │ - str r0, [r3, #-12]! │ │ │ │ - ldr r0, [pc, #164] @ bcff4 <__cxa_atexit@plt+0xb0f94> │ │ │ │ - tst r1, #3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r1, [pc, #68] @ bd090 <__cxa_atexit@plt+0xb1030> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - beq bcfc0 <__cxa_atexit@plt+0xb0f60> │ │ │ │ - ldr lr, [pc, #148] @ bcff8 <__cxa_atexit@plt+0xb0f98> │ │ │ │ - ldr r0, [r1, #3] │ │ │ │ - ldr r7, [r1, #7] │ │ │ │ - mov r1, r5 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-16]! │ │ │ │ - tst r0, #3 │ │ │ │ - str r7, [r1, #4] │ │ │ │ - beq bcfd0 <__cxa_atexit@plt+0xb0f70> │ │ │ │ - ldrd r8, [r0, #3] │ │ │ │ - ldr r0, [pc, #112] @ bcffc <__cxa_atexit@plt+0xb0f9c> │ │ │ │ - tst r7, #3 │ │ │ │ - strd r8, [r1] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ - beq bcfe0 <__cxa_atexit@plt+0xb0f80> │ │ │ │ - ldr r5, [pc, #92] @ bd000 <__cxa_atexit@plt+0xb0fa0> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - str r8, [r2] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ + sub r8, r6, #3 │ │ │ │ mov r5, r2 │ │ │ │ - str r9, [r2, #4] │ │ │ │ - str r0, [r1] │ │ │ │ - b bbcdc <__cxa_atexit@plt+0xafc7c> │ │ │ │ - ldr r0, [r1] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r0] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r0 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq lr, r8, ror #3 │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - andeq r0, r0, r8, ror #2 │ │ │ │ - andeq r0, r0, r8, ror r1 │ │ │ │ - cmneq sp, ip, lsl #28 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrsheq lr, [lr, #-0]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #104] @ bd088 <__cxa_atexit@plt+0xb1028> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd104 <__cxa_atexit@plt+0xb10a4> │ │ │ │ + ldr r2, [pc, #76] @ bd11c <__cxa_atexit@plt+0xb10bc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ bd120 <__cxa_atexit@plt+0xb10c0> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq bd06c <__cxa_atexit@plt+0xb100c> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #76] @ bd08c <__cxa_atexit@plt+0xb102c> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd07c <__cxa_atexit@plt+0xb101c> │ │ │ │ - ldr r3, [pc, #52] @ bd090 <__cxa_atexit@plt+0xb1030> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-12]! │ │ │ │ - b bbcdc <__cxa_atexit@plt+0xafc7c> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bd124 <__cxa_atexit@plt+0xb10c4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, ip, ror #14 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd15c <__cxa_atexit@plt+0xb10fc> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd164 <__cxa_atexit@plt+0xb1104> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - strheq r0, [r0], -r4 │ │ │ │ - andeq r0, r0, r4, asr #1 │ │ │ │ - smceq 56796 @ 0xdddc │ │ │ │ + ldrsheq sp, [lr, #-240]! @ 0xffffff10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #64] @ bd0ec <__cxa_atexit@plt+0xb108c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq bd0e0 <__cxa_atexit@plt+0xb1080> │ │ │ │ - ldr r3, [pc, #36] @ bd0f0 <__cxa_atexit@plt+0xb1090> │ │ │ │ - sub lr, r5, #4 │ │ │ │ - str r0, [r5, #-8]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - stm lr, {r1, r2, r3} │ │ │ │ - b bbcdc <__cxa_atexit@plt+0xafc7c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq sp, ip, lsl sp │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bd11c <__cxa_atexit@plt+0xb10bc> │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r1, r2, r3} │ │ │ │ - str r0, [r5, #-4]! │ │ │ │ - b bbcdc <__cxa_atexit@plt+0xafc7c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bd154 <__cxa_atexit@plt+0xb10f4> │ │ │ │ - ldr r2, [pc, #28] @ bd160 <__cxa_atexit@plt+0xb1100> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - ldrsheq lr, [lr, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd198 <__cxa_atexit@plt+0xb1138> │ │ │ │ - ldr r5, [pc, #36] @ bd1a8 <__cxa_atexit@plt+0xb1148> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r8, [pc, #28] @ bd1ac <__cxa_atexit@plt+0xb114c> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b d1448 <__cxa_atexit@plt+0xc53e8> │ │ │ │ - ldr r7, [pc, #16] @ bd1b0 <__cxa_atexit@plt+0xb1150> │ │ │ │ + bcc bd1d8 <__cxa_atexit@plt+0xb1178> │ │ │ │ + ldr r1, [pc, #68] @ bd1e8 <__cxa_atexit@plt+0xb1188> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #52] @ bd1ec <__cxa_atexit@plt+0xb118c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, r0, ror #7 │ │ │ │ - cmneq sp, r0, lsl #25 │ │ │ │ - cmneq sp, ip, asr ip │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc bd1f0 <__cxa_atexit@plt+0xb1190> │ │ │ │ - ldr r2, [pc, #32] @ bd1fc <__cxa_atexit@plt+0xb119c> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd234 <__cxa_atexit@plt+0xb11d4> │ │ │ │ + ldr r2, [pc, #52] @ bd24c <__cxa_atexit@plt+0xb11ec> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd44 │ │ │ │ - cmneq sp, r8, lsl ip │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd238 <__cxa_atexit@plt+0xb11d8> │ │ │ │ - ldr r5, [pc, #36] @ bd248 <__cxa_atexit@plt+0xb11e8> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r8, [pc, #28] @ bd24c <__cxa_atexit@plt+0xb11ec> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b d1448 <__cxa_atexit@plt+0xc53e8> │ │ │ │ - ldr r7, [pc, #16] @ bd250 <__cxa_atexit@plt+0xb11f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r3, r9, sl} │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bd250 <__cxa_atexit@plt+0xb11f0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmneq lr, r0, asr #6 │ │ │ │ - cmneq sp, r0, ror #23 │ │ │ │ - cmneq sp, r4, asr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #20 │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq sp, r0, asr #12 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd2a4 <__cxa_atexit@plt+0xb1244> │ │ │ │ - ldr r2, [pc, #56] @ bd2ac <__cxa_atexit@plt+0xb124c> │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #44] @ bd2b0 <__cxa_atexit@plt+0xb1250> │ │ │ │ - tst r3, #3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmib r5, {r2, r7} │ │ │ │ - beq bd298 <__cxa_atexit@plt+0xb1238> │ │ │ │ - mov r7, r3 │ │ │ │ - b bd2c0 <__cxa_atexit@plt+0xb1260> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ + bhi bd28c <__cxa_atexit@plt+0xb122c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ bd294 <__cxa_atexit@plt+0xb1234> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - ldrheq sp, [lr, #-228]! @ 0xffffff1c │ │ │ │ - strdeq sp, [sp, #-164]! @ 0xffffff5c │ │ │ │ + cmneq lr, r0, asr #29 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #136] @ bd358 <__cxa_atexit@plt+0xb12f8> │ │ │ │ - mov r2, r5 │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd30c <__cxa_atexit@plt+0xb12ac> │ │ │ │ + ldr r2, [pc, #80] @ bd324 <__cxa_atexit@plt+0xb12c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ bd328 <__cxa_atexit@plt+0xb12c8> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r2, #-4]! │ │ │ │ - tst r3, #3 │ │ │ │ - beq bd328 <__cxa_atexit@plt+0xb12c8> │ │ │ │ - ldrd r0, [r3, #3] │ │ │ │ - ldr lr, [pc, #108] @ bd35c <__cxa_atexit@plt+0xb12fc> │ │ │ │ - mov r3, r5 │ │ │ │ - strd r0, [r2] │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bd338 <__cxa_atexit@plt+0xb12d8> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - strd r0, [r3] │ │ │ │ - str r8, [r5], #-12 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi bd344 <__cxa_atexit@plt+0xb12e4> │ │ │ │ - ldr r3, [pc, #68] @ bd364 <__cxa_atexit@plt+0xb1304> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bd360 <__cxa_atexit@plt+0xb1300> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bd32c <__cxa_atexit@plt+0xb12cc> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, r8, r0 │ │ │ │ - strdeq r0, [r0], -r8 │ │ │ │ - cmneq sp, ip, asr sl │ │ │ │ - @ instruction: 0xfffff44c │ │ │ │ - cmneq sp, r0, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #92] @ bd3dc <__cxa_atexit@plt+0xb137c> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r3, r5 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, ip, ror #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r8 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd3c0 <__cxa_atexit@plt+0xb1360> │ │ │ │ + ldr r2, [pc, #60] @ bd3d8 <__cxa_atexit@plt+0xb1378> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r3] │ │ │ │ - beq bd3c4 <__cxa_atexit@plt+0xb1364> │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - strd r0, [r5] │ │ │ │ - str r8, [r3, #4] │ │ │ │ - sub r3, r3, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bd3cc <__cxa_atexit@plt+0xb136c> │ │ │ │ - ldr r5, [pc, #44] @ bd3e4 <__cxa_atexit@plt+0xb1384> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ bd3e0 <__cxa_atexit@plt+0xb1380> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bd3dc <__cxa_atexit@plt+0xb137c> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - ldrdeq sp, [sp, #-152]! @ 0xffffff68 │ │ │ │ - @ instruction: 0xfffff3b4 │ │ │ │ - cmneq sp, r0, asr #19 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - stm r5, {r0, r1, r8} │ │ │ │ - bhi bd420 <__cxa_atexit@plt+0xb13c0> │ │ │ │ - ldr r5, [pc, #28] @ bd430 <__cxa_atexit@plt+0xb13d0> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ - ldr r7, [pc, #12] @ bd434 <__cxa_atexit@plt+0xb13d4> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff358 │ │ │ │ - cmneq sp, r4, lsl #19 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, ip, lsl r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd46c <__cxa_atexit@plt+0xb140c> │ │ │ │ - ldr r5, [pc, #36] @ bd47c <__cxa_atexit@plt+0xb141c> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r8, [pc, #28] @ bd480 <__cxa_atexit@plt+0xb1420> │ │ │ │ + bhi bd414 <__cxa_atexit@plt+0xb13b4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd41c <__cxa_atexit@plt+0xb13bc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b d1448 <__cxa_atexit@plt+0xc53e8> │ │ │ │ - ldr r7, [pc, #16] @ bd484 <__cxa_atexit@plt+0xb1424> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, ip, lsl #2 │ │ │ │ - cmneq sp, r8, asr #19 │ │ │ │ - cmneq sp, r0, lsr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r8, lsr sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bd4c4 <__cxa_atexit@plt+0xb1464> │ │ │ │ - ldr r2, [pc, #32] @ bd4d0 <__cxa_atexit@plt+0xb1470> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ + bcc bd464 <__cxa_atexit@plt+0xb1404> │ │ │ │ + ldr r2, [pc, #44] @ bd474 <__cxa_atexit@plt+0xb1414> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - str r7, [r3, #8] │ │ │ │ - mov r7, r3 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd4b8 <__cxa_atexit@plt+0xb1458> │ │ │ │ + ldr r2, [pc, #48] @ bd4d0 <__cxa_atexit@plt+0xb1470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bd4d4 <__cxa_atexit@plt+0xb1474> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffda8 │ │ │ │ - cmneq sp, r0, ror #18 │ │ │ │ - andeq r0, r1, r3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #4 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, r8, lsr #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi bd50c <__cxa_atexit@plt+0xb14ac> │ │ │ │ - ldr r5, [pc, #36] @ bd51c <__cxa_atexit@plt+0xb14bc> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3] │ │ │ │ - ldr r8, [pc, #28] @ bd520 <__cxa_atexit@plt+0xb14c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd514 <__cxa_atexit@plt+0xb14b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - b d1448 <__cxa_atexit@plt+0xc53e8> │ │ │ │ - ldr r7, [pc, #16] @ bd524 <__cxa_atexit@plt+0xb14c4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff98 │ │ │ │ - cmneq lr, ip, rrx │ │ │ │ - cmneq sp, r8, lsr #18 │ │ │ │ - smceq 56732 @ 0xdd9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd58c <__cxa_atexit@plt+0xb152c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd584 <__cxa_atexit@plt+0xb1524> │ │ │ │ - ldr r3, [pc, #56] @ bd594 <__cxa_atexit@plt+0xb1534> │ │ │ │ - ldr r2, [pc, #56] @ bd598 <__cxa_atexit@plt+0xb1538> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ bd59c <__cxa_atexit@plt+0xb153c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r4, lsr #18 │ │ │ │ - ldrsbeq sp, [lr, #-176]! @ 0xffffff50 │ │ │ │ - ldrsheq sp, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq sp, r4, lsl #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd604 <__cxa_atexit@plt+0xb15a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd5fc <__cxa_atexit@plt+0xb159c> │ │ │ │ - ldr r3, [pc, #56] @ bd60c <__cxa_atexit@plt+0xb15ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ bd610 <__cxa_atexit@plt+0xb15b0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ bd614 <__cxa_atexit@plt+0xb15b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, ror #22 │ │ │ │ - @ instruction: 0x017edf94 │ │ │ │ - cmneq lr, r8, ror fp │ │ │ │ - cmneq sp, ip, lsl #17 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd67c <__cxa_atexit@plt+0xb161c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd674 <__cxa_atexit@plt+0xb1614> │ │ │ │ - ldr r3, [pc, #56] @ bd684 <__cxa_atexit@plt+0xb1624> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ bd688 <__cxa_atexit@plt+0xb1628> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ bd68c <__cxa_atexit@plt+0xb162c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, ror #21 │ │ │ │ - cmneq lr, r0, lsr #30 │ │ │ │ - cmneq lr, r0, lsl #22 │ │ │ │ - cmneq sp, r4, lsl r8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd6f4 <__cxa_atexit@plt+0xb1694> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd6ec <__cxa_atexit@plt+0xb168c> │ │ │ │ - ldr r3, [pc, #56] @ bd6fc <__cxa_atexit@plt+0xb169c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ bd700 <__cxa_atexit@plt+0xb16a0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ bd704 <__cxa_atexit@plt+0xb16a4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, ror sl │ │ │ │ - cmneq lr, ip, lsr #29 │ │ │ │ - cmneq lr, r8, lsl #21 │ │ │ │ - cmneq sp, r0, lsr #16 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd764 <__cxa_atexit@plt+0xb1704> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd75c <__cxa_atexit@plt+0xb16fc> │ │ │ │ - ldr r8, [pc, #48] @ bd76c <__cxa_atexit@plt+0xb170c> │ │ │ │ - ldr r9, [pc, #48] @ bd770 <__cxa_atexit@plt+0xb1710> │ │ │ │ - ldr r3, [pc, #48] @ bd774 <__cxa_atexit@plt+0xb1714> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 1499824 <__cxa_atexit@plt+0x148d7c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, ip, asr #15 │ │ │ │ - ldrdeq sp, [sp, #-120]! @ 0xffffff88 │ │ │ │ - cmneq lr, ip, ror #19 │ │ │ │ - ldrdeq sp, [sp, #-116]! @ 0xffffff8c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd7d4 <__cxa_atexit@plt+0xb1774> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd7cc <__cxa_atexit@plt+0xb176c> │ │ │ │ - ldr r8, [pc, #48] @ bd7dc <__cxa_atexit@plt+0xb177c> │ │ │ │ - ldr r9, [pc, #48] @ bd7e0 <__cxa_atexit@plt+0xb1780> │ │ │ │ - ldr r3, [pc, #48] @ bd7e4 <__cxa_atexit@plt+0xb1784> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 1499824 <__cxa_atexit@plt+0x148d7c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, asr #14 │ │ │ │ - cmneq sp, ip, lsl #15 │ │ │ │ - cmneq lr, ip, ror r9 │ │ │ │ - strheq sp, [sp, #-108]! @ 0xffffff94 │ │ │ │ + cmneq lr, r0, asr #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bd84c <__cxa_atexit@plt+0xb17ec> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bd844 <__cxa_atexit@plt+0xb17e4> │ │ │ │ - ldr r3, [pc, #56] @ bd854 <__cxa_atexit@plt+0xb17f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ bd858 <__cxa_atexit@plt+0xb17f8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ bd85c <__cxa_atexit@plt+0xb17fc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, lsl r9 │ │ │ │ - cmneq lr, r8, asr sp │ │ │ │ - cmneq lr, r0, lsr r9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ bd884 <__cxa_atexit@plt+0xb1824> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7b64 <__cxa_atexit@plt+0xe9bb04> │ │ │ │ - cmneq lr, ip, lsl #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd584 <__cxa_atexit@plt+0xb1524> │ │ │ │ + ldr r2, [pc, #72] @ bd59c <__cxa_atexit@plt+0xb153c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #68] @ bd5a0 <__cxa_atexit@plt+0xb1540> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bd5a4 <__cxa_atexit@plt+0xb1544> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r0, ror #6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ bd8a8 <__cxa_atexit@plt+0xb1848> │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7c80 <__cxa_atexit@plt+0xe9bc20> │ │ │ │ - cmneq lr, r8, ror #25 │ │ │ │ - cmneq sp, r0, lsl r7 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bd8f0 <__cxa_atexit@plt+0xb1890> │ │ │ │ - ldr r2, [pc, #48] @ bd900 <__cxa_atexit@plt+0xb18a0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ bd904 <__cxa_atexit@plt+0xb18a4> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #1 │ │ │ │ + bhi bd5dc <__cxa_atexit@plt+0xb157c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd5e4 <__cxa_atexit@plt+0xb1584> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #16] @ bd908 <__cxa_atexit@plt+0xb18a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, ip, lsr #24 │ │ │ │ - cmneq sp, r0, ror #13 │ │ │ │ - strheq sp, [sp, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bd938 <__cxa_atexit@plt+0xb18d8> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ bd93c <__cxa_atexit@plt+0xb18dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, ip, lsr ip │ │ │ │ - smceq 56672 @ 0xdd60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bd964 <__cxa_atexit@plt+0xb1904> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r8, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bd9e4 <__cxa_atexit@plt+0xb1984> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq bd9c4 <__cxa_atexit@plt+0xb1964> │ │ │ │ - ldr r3, [pc, #76] @ bd9e8 <__cxa_atexit@plt+0xb1988> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq bd9d4 <__cxa_atexit@plt+0xb1974> │ │ │ │ - ldr r7, [pc, #56] @ bd9ec <__cxa_atexit@plt+0xb198c> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, r0, lsr fp │ │ │ │ - strheq sp, [sp, #-80]! @ 0xffffffb0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ bda38 <__cxa_atexit@plt+0xb19d8> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bda30 <__cxa_atexit@plt+0xb19d0> │ │ │ │ - ldr r3, [pc, #28] @ bda3c <__cxa_atexit@plt+0xb19dc> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r0, asr #21 │ │ │ │ - cmneq sp, r0, ror #10 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ bda68 <__cxa_atexit@plt+0xb1a08> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - @ instruction: 0x017eda90 │ │ │ │ - cmneq sp, r4, ror #10 │ │ │ │ + cmneq lr, r0, ror fp │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdaec <__cxa_atexit@plt+0xb1a8c> │ │ │ │ - ldr r3, [pc, #132] @ bdb14 <__cxa_atexit@plt+0xb1ab4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq bdadc <__cxa_atexit@plt+0xb1a7c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - sub r2, r5, #8 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bdafc <__cxa_atexit@plt+0xb1a9c> │ │ │ │ - ldr r5, [pc, #104] @ bdb20 <__cxa_atexit@plt+0xb1ac0> │ │ │ │ - str r3, [r7] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r7, [pc, #92] @ bdb24 <__cxa_atexit@plt+0xb1ac4> │ │ │ │ - mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ bdb1c <__cxa_atexit@plt+0xb1abc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bdb18 <__cxa_atexit@plt+0xb1ab8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd62c <__cxa_atexit@plt+0xb15cc> │ │ │ │ + ldr r2, [pc, #44] @ bd63c <__cxa_atexit@plt+0xb15dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r1 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - ldrdeq sp, [sp, #-64]! @ 0xffffffc0 │ │ │ │ - cmneq sp, ip, ror #9 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - cmneq lr, r0, asr #20 │ │ │ │ - cmneq sp, ip, lsr #9 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - sub r3, r5, #4 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bdb6c <__cxa_atexit@plt+0xb1b0c> │ │ │ │ - ldr r1, [pc, #52] @ bdb84 <__cxa_atexit@plt+0xb1b24> │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd684 <__cxa_atexit@plt+0xb1624> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #32] @ bd694 <__cxa_atexit@plt+0xb1634> │ │ │ │ add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - ldr r5, [pc, #44] @ bdb88 <__cxa_atexit@plt+0xb1b28> │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #24] @ bdb8c <__cxa_atexit@plt+0xb1b2c> │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - cmneq lr, ip, lsr #19 │ │ │ │ - cmneq sp, r0, ror #8 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi bdc64 <__cxa_atexit@plt+0xb1c04> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc bdc6c <__cxa_atexit@plt+0xb1c0c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bdc58 <__cxa_atexit@plt+0xb1bf8> │ │ │ │ - ldr r7, [pc, #204] @ bdc9c <__cxa_atexit@plt+0xb1c3c> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #172] @ bdca0 <__cxa_atexit@plt+0xb1c40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #8 │ │ │ │ - strb r3, [r7, #15] │ │ │ │ - strb r3, [r7, #14] │ │ │ │ - strb r3, [r7, #13] │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #165 @ 0xa5 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd6e4 <__cxa_atexit@plt+0xb1684> │ │ │ │ + ldr r2, [pc, #60] @ bd6fc <__cxa_atexit@plt+0xb169c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bd700 <__cxa_atexit@plt+0xb16a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc bdc80 <__cxa_atexit@plt+0xb1c20> │ │ │ │ - ldr r2, [pc, #104] @ bdca8 <__cxa_atexit@plt+0xb1c48> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq sp, r4, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd738 <__cxa_atexit@plt+0xb16d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd740 <__cxa_atexit@plt+0xb16e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b bdc74 <__cxa_atexit@plt+0xb1c14> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmneq lr, r4, lsl sl │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bd778 <__cxa_atexit@plt+0xb1718> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bd780 <__cxa_atexit@plt+0xb1720> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ bdca4 <__cxa_atexit@plt+0xb1c44> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r0, ror #10 │ │ │ │ - ldrsbeq sp, [lr, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r4, lsr #18 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsbeq sp, [lr, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc bdce4 <__cxa_atexit@plt+0xb1c84> │ │ │ │ - ldr r2, [pc, #40] @ bdcfc <__cxa_atexit@plt+0xb1c9c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc bd7c8 <__cxa_atexit@plt+0xb1768> │ │ │ │ + ldr r2, [pc, #44] @ bd7d8 <__cxa_atexit@plt+0xb1778> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ bdd00 <__cxa_atexit@plt+0xb1ca0> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017ed890 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmneq sp, r8, lsl #6 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bdd60 <__cxa_atexit@plt+0xb1d00> │ │ │ │ - ldr r7, [pc, #72] @ bdd70 <__cxa_atexit@plt+0xb1d10> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq bdd54 <__cxa_atexit@plt+0xb1cf4> │ │ │ │ - ldr r7, [pc, #56] @ bdd74 <__cxa_atexit@plt+0xb1d14> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #48] @ bdd78 <__cxa_atexit@plt+0xb1d18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bdd7c <__cxa_atexit@plt+0xb1d1c> │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bd840 <__cxa_atexit@plt+0xb17e0> │ │ │ │ + ldr lr, [pc, #76] @ bd850 <__cxa_atexit@plt+0xb17f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #56] @ bd854 <__cxa_atexit@plt+0xb17f4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, r4, asr #15 │ │ │ │ - strheq sp, [sp, #-44]! @ 0xffffffd4 │ │ │ │ - @ instruction: 0x016dd290 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bddac <__cxa_atexit@plt+0xb1d4c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bddb0 <__cxa_atexit@plt+0xb1d50> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r8, ror #14 │ │ │ │ - cmneq sp, ip, asr r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bdde0 <__cxa_atexit@plt+0xb1d80> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bdde4 <__cxa_atexit@plt+0xb1d84> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r4, lsr r7 │ │ │ │ - cmneq sp, r8, lsl r2 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ bde1c <__cxa_atexit@plt+0xb1dbc> │ │ │ │ - ldr r3, [pc, #32] @ bde20 <__cxa_atexit@plt+0xb1dc0> │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd8a4 <__cxa_atexit@plt+0xb1844> │ │ │ │ + ldr r2, [pc, #60] @ bd8bc <__cxa_atexit@plt+0xb185c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ bde24 <__cxa_atexit@plt+0xb1dc4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldm r5!, {r1, r3} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bd8c0 <__cxa_atexit@plt+0xb1860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq sp, [sp, #-28]! @ 0xffffffe4 │ │ │ │ - ldrdeq sp, [sp, #-20]! @ 0xffffffec │ │ │ │ - cmneq sp, ip, asr #3 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + cmneq sp, r8, asr #32 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bde4c <__cxa_atexit@plt+0xb1dec> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ bdee8 <__cxa_atexit@plt+0xb1e88> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq bdeb4 <__cxa_atexit@plt+0xb1e54> │ │ │ │ - ldr r2, [pc, #112] @ bdeec <__cxa_atexit@plt+0xb1e8c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - beq bdec0 <__cxa_atexit@plt+0xb1e60> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bd934 <__cxa_atexit@plt+0xb18d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bded0 <__cxa_atexit@plt+0xb1e70> │ │ │ │ - ldr r3, [pc, #80] @ bdef0 <__cxa_atexit@plt+0xb1e90> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r3, r7, r8} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bd940 <__cxa_atexit@plt+0xb18e0> │ │ │ │ + ldr r0, [pc, #72] @ bd950 <__cxa_atexit@plt+0xb18f0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #68] @ bd954 <__cxa_atexit@plt+0xb18f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq lr, r0, ror r6 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq lr, ip, lsr #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ bdf5c <__cxa_atexit@plt+0xb1efc> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bd9c8 <__cxa_atexit@plt+0xb1968> │ │ │ │ + ldr r2, [pc, #76] @ bd9e0 <__cxa_atexit@plt+0xb1980> │ │ │ │ add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bdf44 <__cxa_atexit@plt+0xb1ee4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc bdf4c <__cxa_atexit@plt+0xb1eec> │ │ │ │ - ldr r1, [pc, #48] @ bdf60 <__cxa_atexit@plt+0xb1f00> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ + ldr r1, [pc, #72] @ bd9e4 <__cxa_atexit@plt+0xb1984> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bd9e8 <__cxa_atexit@plt+0xb1988> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r8, lsr #30 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bda20 <__cxa_atexit@plt+0xb19c0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bda28 <__cxa_atexit@plt+0xb19c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq lr, r0, ror #11 │ │ │ │ + cmneq lr, ip, lsr #14 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bdfa4 <__cxa_atexit@plt+0xb1f44> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ bdfb0 <__cxa_atexit@plt+0xb1f50> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ + bcc bda9c <__cxa_atexit@plt+0xb1a3c> │ │ │ │ + ldr r1, [pc, #68] @ bdaac <__cxa_atexit@plt+0xb1a4c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #52] @ bdab0 <__cxa_atexit@plt+0xb1a50> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r4, lsl #11 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ bdfd8 <__cxa_atexit@plt+0xb1f78> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7d9c <__cxa_atexit@plt+0xe9bd3c> │ │ │ │ - ldrheq sp, [lr, #-88]! @ 0xffffffa8 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi be0b0 <__cxa_atexit@plt+0xb2050> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc be0b8 <__cxa_atexit@plt+0xb2058> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq be0a4 <__cxa_atexit@plt+0xb2044> │ │ │ │ - ldr r7, [pc, #204] @ be0e8 <__cxa_atexit@plt+0xb2088> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #172] @ be0ec <__cxa_atexit@plt+0xb208c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #8 │ │ │ │ - strb r3, [r7, #15] │ │ │ │ - strb r3, [r7, #14] │ │ │ │ - strb r3, [r7, #13] │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #165 @ 0xa5 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bdaf8 <__cxa_atexit@plt+0xb1a98> │ │ │ │ + ldr r2, [pc, #52] @ bdb10 <__cxa_atexit@plt+0xb1ab0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r3, r9, sl} │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bdb14 <__cxa_atexit@plt+0xb1ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc be0cc <__cxa_atexit@plt+0xb206c> │ │ │ │ - ldr r2, [pc, #104] @ be0f4 <__cxa_atexit@plt+0xb2094> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b be0c0 <__cxa_atexit@plt+0xb2060> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + strdeq sl, [sp, #-220]! @ 0xffffff24 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdb50 <__cxa_atexit@plt+0xb1af0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ bdb58 <__cxa_atexit@plt+0xb1af8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #28] @ be0f0 <__cxa_atexit@plt+0xb2090> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r4, lsl r1 │ │ │ │ - cmneq lr, r8, lsl #5 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r0, lsl #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc be130 <__cxa_atexit@plt+0xb20d0> │ │ │ │ - ldr r2, [pc, #40] @ be148 <__cxa_atexit@plt+0xb20e8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ be14c <__cxa_atexit@plt+0xb20ec> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, ip, ror #8 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - strdeq ip, [sp, #-228]! @ 0xffffff1c │ │ │ │ + ldrsheq sp, [lr, #-92]! @ 0xffffffa4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be214 <__cxa_atexit@plt+0xb21b4> │ │ │ │ - ldr r3, [pc, #200] @ be23c <__cxa_atexit@plt+0xb21dc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq be1a4 <__cxa_atexit@plt+0xb2144> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq be1b4 <__cxa_atexit@plt+0xb2154> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne be1c8 <__cxa_atexit@plt+0xb2168> │ │ │ │ - ldr r7, [pc, #176] @ be248 <__cxa_atexit@plt+0xb21e8> │ │ │ │ - ldr r0, [pc, #176] @ be24c <__cxa_atexit@plt+0xb21ec> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #132] @ be240 <__cxa_atexit@plt+0xb21e0> │ │ │ │ - ldr r0, [pc, #132] @ be244 <__cxa_atexit@plt+0xb21e4> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc be224 <__cxa_atexit@plt+0xb21c4> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [pc, #112] @ be254 <__cxa_atexit@plt+0xb21f4> │ │ │ │ - mov r2, #1 │ │ │ │ - asr r1, r7, #31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - orrne r1, r2, r7, asr #31 │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r9, [pc, #88] @ be258 <__cxa_atexit@plt+0xb21f8> │ │ │ │ - sub r2, r3, #3 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bdbd0 <__cxa_atexit@plt+0xb1b70> │ │ │ │ + ldr r2, [pc, #80] @ bdbe8 <__cxa_atexit@plt+0xb1b88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ bdbec <__cxa_atexit@plt+0xb1b8c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ mov r7, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ mov r8, r2 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #52] @ be250 <__cxa_atexit@plt+0xb21f0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq sp, ip, lsr #28 │ │ │ │ - cmneq sp, r8, lsr #28 │ │ │ │ - cmneq sp, r4, lsr #29 │ │ │ │ - cmneq sp, r0, lsr #29 │ │ │ │ - cmneq sp, r8, asr #28 │ │ │ │ - cmneq lr, ip, lsr r0 │ │ │ │ - cmneq lr, r4, ror #6 │ │ │ │ - cmneq sp, ip, ror #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq be294 <__cxa_atexit@plt+0xb2234> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne be2ac <__cxa_atexit@plt+0xb224c> │ │ │ │ - ldr r7, [pc, #140] @ be310 <__cxa_atexit@plt+0xb22b0> │ │ │ │ - ldr r0, [pc, #140] @ be314 <__cxa_atexit@plt+0xb22b4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #108] @ be308 <__cxa_atexit@plt+0xb22a8> │ │ │ │ - ldr r0, [pc, #108] @ be30c <__cxa_atexit@plt+0xb22ac> │ │ │ │ - add r5, r5, #4 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bdbf0 <__cxa_atexit@plt+0xb1b90> │ │ │ │ add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc be2f8 <__cxa_atexit@plt+0xb2298> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ be318 <__cxa_atexit@plt+0xb22b8> │ │ │ │ - mov lr, #1 │ │ │ │ - asr r0, r2, #31 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r2, #0 │ │ │ │ - orrne r0, lr, r2, asr #31 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r9, [pc, #52] @ be31c <__cxa_atexit@plt+0xb22bc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq sp, r8, asr #26 │ │ │ │ - cmneq sp, r4, asr #26 │ │ │ │ - strheq ip, [sp, #-212]! @ 0xffffff2c │ │ │ │ - strheq ip, [sp, #-208]! @ 0xffffff30 │ │ │ │ - cmneq lr, r8, asr pc │ │ │ │ - cmneq lr, ip, ror r2 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r9, [pc, #4] @ be338 <__cxa_atexit@plt+0xb22d8> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - cmneq lr, ip, lsr r2 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r8, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be38c <__cxa_atexit@plt+0xb232c> │ │ │ │ - ldr r3, [pc, #64] @ be39c <__cxa_atexit@plt+0xb233c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq be37c <__cxa_atexit@plt+0xb231c> │ │ │ │ - ldr r7, [pc, #48] @ be3a0 <__cxa_atexit@plt+0xb2340> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ be3a4 <__cxa_atexit@plt+0xb2344> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #12] @ bdc14 <__cxa_atexit@plt+0xb1bb4> │ │ │ │ add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq lr, r8, asr #28 │ │ │ │ - cmneq sp, r8, lsr sp │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ be3c4 <__cxa_atexit@plt+0xb2364> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, lsl #28 │ │ │ │ + cmneq sp, ip, lsr #26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be418 <__cxa_atexit@plt+0xb23b8> │ │ │ │ - ldr r3, [pc, #64] @ be428 <__cxa_atexit@plt+0xb23c8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq be408 <__cxa_atexit@plt+0xb23a8> │ │ │ │ - ldr r7, [pc, #48] @ be42c <__cxa_atexit@plt+0xb23cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ be430 <__cxa_atexit@plt+0xb23d0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - ldrheq ip, [lr, #-220]! @ 0xffffff24 │ │ │ │ - cmneq sp, ip, lsr #25 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi be4a4 <__cxa_atexit@plt+0xb2444> │ │ │ │ - ldr r3, [pc, #120] @ be4cc <__cxa_atexit@plt+0xb246c> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq be494 <__cxa_atexit@plt+0xb2434> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc be4b4 <__cxa_atexit@plt+0xb2454> │ │ │ │ - ldr r7, [pc, #92] @ be4d4 <__cxa_atexit@plt+0xb2474> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ be4d0 <__cxa_atexit@plt+0xb2470> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, r8, lsr #24 │ │ │ │ - ldrheq ip, [lr, #-208]! @ 0xffffff30 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc be510 <__cxa_atexit@plt+0xb24b0> │ │ │ │ - ldr r2, [pc, #32] @ be51c <__cxa_atexit@plt+0xb24bc> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, ip, lsr #26 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi be568 <__cxa_atexit@plt+0xb2508> │ │ │ │ - ldr r3, [pc, #56] @ be580 <__cxa_atexit@plt+0xb2520> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ be584 <__cxa_atexit@plt+0xb2524> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ be588 <__cxa_atexit@plt+0xb2528> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - ldr r7, [pc, #28] @ be58c <__cxa_atexit@plt+0xb252c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, r4, lsr r0 │ │ │ │ - ldrsheq ip, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq sp, r0, lsr #23 │ │ │ │ - cmneq sp, ip, ror #22 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + b 1624c28 <__cxa_atexit@plt+0x1618bc8> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ be5b0 <__cxa_atexit@plt+0xb2550> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - cmneq sp, r8, asr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ be5cc <__cxa_atexit@plt+0xb256c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmpeq r8, sp, lsl #1 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi be640 <__cxa_atexit@plt+0xb25e0> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc be648 <__cxa_atexit@plt+0xb25e8> │ │ │ │ - ldr r0, [pc, #96] @ be668 <__cxa_atexit@plt+0xb2608> │ │ │ │ - ldr r3, [pc, #96] @ be66c <__cxa_atexit@plt+0xb260c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str sl, [r1, #8] │ │ │ │ - ldr r0, [pc, #76] @ be670 <__cxa_atexit@plt+0xb2610> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #60] @ be674 <__cxa_atexit@plt+0xb2614> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #2 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - mov r6, r1 │ │ │ │ - b be650 <__cxa_atexit@plt+0xb25f0> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ be664 <__cxa_atexit@plt+0xb2604> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bdca8 <__cxa_atexit@plt+0xb1c48> │ │ │ │ + ldr r2, [pc, #60] @ bdcc0 <__cxa_atexit@plt+0xb1c60> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bdcc4 <__cxa_atexit@plt+0xb1c64> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, asr #21 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - cmneq lr, ip, asr pc │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ be6a8 <__cxa_atexit@plt+0xb2648> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldrheq r2, [r8, #-241] @ 0xffffff0f │ │ │ │ - smceq 56484 @ 0xdca4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, r8, asr #25 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi be71c <__cxa_atexit@plt+0xb26bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc be724 <__cxa_atexit@plt+0xb26c4> │ │ │ │ - ldr r1, [pc, #92] @ be744 <__cxa_atexit@plt+0xb26e4> │ │ │ │ - ldr r0, [pc, #92] @ be748 <__cxa_atexit@plt+0xb26e8> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r9, [r2, #8] │ │ │ │ - ldr r5, [pc, #72] @ be74c <__cxa_atexit@plt+0xb26ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #64] @ be750 <__cxa_atexit@plt+0xb26f0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ + bhi bdcfc <__cxa_atexit@plt+0xb1c9c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bdd04 <__cxa_atexit@plt+0xb1ca4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - mov r6, r2 │ │ │ │ - b be72c <__cxa_atexit@plt+0xb26cc> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ be740 <__cxa_atexit@plt+0xb26e0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, asr r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc bdd4c <__cxa_atexit@plt+0xb1cec> │ │ │ │ + ldr r2, [pc, #44] @ bdd5c <__cxa_atexit@plt+0xb1cfc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, lsl #20 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq lr, r4, lsl #29 │ │ │ │ - cmneq lr, r0, asr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - cmneq sp, r4, asr #19 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ be794 <__cxa_atexit@plt+0xb2734> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - strheq ip, [sp, #-144]! @ 0xffffff70 │ │ │ │ - cmneq sp, r0, asr #19 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi be7f0 <__cxa_atexit@plt+0xb2790> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq be7e8 <__cxa_atexit@plt+0xb2788> │ │ │ │ - ldr r3, [pc, #44] @ be7f8 <__cxa_atexit@plt+0xb2798> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ be7fc <__cxa_atexit@plt+0xb279c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b ea92b0 <__cxa_atexit@plt+0xe9d250> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, ror #18 │ │ │ │ - cmneq lr, ip, lsr #27 │ │ │ │ - cmneq sp, r8, ror #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be840 <__cxa_atexit@plt+0xb27e0> │ │ │ │ - ldr r2, [pc, #40] @ be848 <__cxa_atexit@plt+0xb27e8> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ be84c <__cxa_atexit@plt+0xb27ec> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bdda0 <__cxa_atexit@plt+0xb1d40> │ │ │ │ + ldr r2, [pc, #48] @ bddb8 <__cxa_atexit@plt+0xb1d58> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r7, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r8, sl} │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bddbc <__cxa_atexit@plt+0xb1d5c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, asr #18 │ │ │ │ - cmneq lr, r0, lsl r9 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + ldrdeq sl, [sp, #-180]! @ 0xffffff4c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi be884 <__cxa_atexit@plt+0xb2824> │ │ │ │ + bhi bddf4 <__cxa_atexit@plt+0xb1d94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ be88c <__cxa_atexit@plt+0xb282c> │ │ │ │ + ldr r1, [pc, #24] @ bddfc <__cxa_atexit@plt+0xb1d9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, asr #17 │ │ │ │ + cmneq lr, r8, asr r3 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi be8fc <__cxa_atexit@plt+0xb289c> │ │ │ │ - ldr r2, [pc, #84] @ be904 <__cxa_atexit@plt+0xb28a4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bde6c <__cxa_atexit@plt+0xb1e0c> │ │ │ │ + ldr r2, [pc, #72] @ bde84 <__cxa_atexit@plt+0xb1e24> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq be8d8 <__cxa_atexit@plt+0xb2878> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #115 @ 0x73 │ │ │ │ - bne be8e8 <__cxa_atexit@plt+0xb2888> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ be908 <__cxa_atexit@plt+0xb28a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [pc, #68] @ bde88 <__cxa_atexit@plt+0xb1e28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str sl, [r7, #12] │ │ │ │ + str r1, [r7, #16] │ │ │ │ + str r7, [r7, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ bde8c <__cxa_atexit@plt+0xb1e2c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x017ec89c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #115 @ 0x73 │ │ │ │ - bne be934 <__cxa_atexit@plt+0xb28d4> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ be948 <__cxa_atexit@plt+0xb28e8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq sp, ip, lsl #22 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bdec4 <__cxa_atexit@plt+0xb1e64> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bdecc <__cxa_atexit@plt+0xb1e6c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr r8 │ │ │ │ + cmneq lr, r8, lsl #5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc be9b4 <__cxa_atexit@plt+0xb2954> │ │ │ │ - ldr r2, [pc, #80] @ be9c4 <__cxa_atexit@plt+0xb2964> │ │ │ │ - ldr lr, [pc, #80] @ be9c8 <__cxa_atexit@plt+0xb2968> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ + bcc bdf14 <__cxa_atexit@plt+0xb1eb4> │ │ │ │ + ldr r2, [pc, #44] @ bdf24 <__cxa_atexit@plt+0xb1ec4> │ │ │ │ add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #64] @ be9cc <__cxa_atexit@plt+0xb296c> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ str r8, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - bx r0 │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - ldrsheq ip, [lr, #-188]! @ 0xffffff44 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bea08 <__cxa_atexit@plt+0xb29a8> │ │ │ │ - ldr r2, [pc, #32] @ bea18 <__cxa_atexit@plt+0xb29b8> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + bcc bdf6c <__cxa_atexit@plt+0xb1f0c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r1, [pc, #32] @ bdf7c <__cxa_atexit@plt+0xb1f1c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + stmib r3, {r1, r8} │ │ │ │ + str r2, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - cmneq sp, r8, asr #14 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffff7c │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bea6c <__cxa_atexit@plt+0xb2a0c> │ │ │ │ - ldr r3, [pc, #60] @ bea84 <__cxa_atexit@plt+0xb2a24> │ │ │ │ - ldr r2, [pc, #60] @ bea88 <__cxa_atexit@plt+0xb2a28> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ + bcc bdfcc <__cxa_atexit@plt+0xb1f6c> │ │ │ │ + ldr r2, [pc, #60] @ bdfe4 <__cxa_atexit@plt+0xb1f84> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ bea8c <__cxa_atexit@plt+0xb2a2c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, sl} │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bdfe8 <__cxa_atexit@plt+0xb1f88> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - cmneq sp, r4, lsl #14 │ │ │ │ - strdeq ip, [sp, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi beb14 <__cxa_atexit@plt+0xb2ab4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq beb0c <__cxa_atexit@plt+0xb2aac> │ │ │ │ - ldr lr, [pc, #88] @ beb1c <__cxa_atexit@plt+0xb2abc> │ │ │ │ - ldr r8, [pc, #88] @ beb20 <__cxa_atexit@plt+0xb2ac0> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #80] @ beb24 <__cxa_atexit@plt+0xb2ac4> │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + strheq sl, [sp, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be020 <__cxa_atexit@plt+0xb1fc0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be028 <__cxa_atexit@plt+0xb1fc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #76] @ beb28 <__cxa_atexit@plt+0xb2ac8> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ beb2c <__cxa_atexit@plt+0xb2acc> │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq lr, ip, lsr #2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be060 <__cxa_atexit@plt+0xb2000> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be068 <__cxa_atexit@plt+0xb2008> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq ip, [sp, #-104]! @ 0xffffff98 │ │ │ │ - cmneq lr, ip, ror #12 │ │ │ │ - ldrheq ip, [lr, #-108]! @ 0xffffff94 │ │ │ │ - cmneq lr, ip, lsl #13 │ │ │ │ - cmneq lr, r8, asr r6 │ │ │ │ - cmneq sp, r4, ror #12 │ │ │ │ + cmneq lr, ip, ror #1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ beb50 <__cxa_atexit@plt+0xb2af0> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - cmneq sp, r4, asr r6 │ │ │ │ - cmneq sp, r0, asr r6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi beb90 <__cxa_atexit@plt+0xb2b30> │ │ │ │ - ldr r3, [pc, #40] @ beba4 <__cxa_atexit@plt+0xb2b44> │ │ │ │ - ldr r2, [pc, #40] @ beba8 <__cxa_atexit@plt+0xb2b48> │ │ │ │ - add r3, pc, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be0b0 <__cxa_atexit@plt+0xb2050> │ │ │ │ + ldr r2, [pc, #44] @ be0c0 <__cxa_atexit@plt+0xb2060> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 146f114 <__cxa_atexit@plt+0x14630b4> │ │ │ │ - ldr r7, [pc, #20] @ bebac <__cxa_atexit@plt+0xb2b4c> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq sp, ip, lsr #12 │ │ │ │ - cmneq sp, r8, lsl r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bebe4 <__cxa_atexit@plt+0xb2b84> │ │ │ │ - ldr r2, [pc, #28] @ bebf0 <__cxa_atexit@plt+0xb2b90> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + bcc be128 <__cxa_atexit@plt+0xb20c8> │ │ │ │ + ldr lr, [pc, #76] @ be138 <__cxa_atexit@plt+0xb20d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r7, [r7, #15] │ │ │ │ + ldr r1, [pc, #56] @ be13c <__cxa_atexit@plt+0xb20dc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ + @ instruction: 0xffffff04 │ │ │ │ + @ instruction: 0xffffff70 │ │ │ │ + andeq r0, r5, r9, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #20 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be18c <__cxa_atexit@plt+0xb212c> │ │ │ │ + ldr r2, [pc, #60] @ be1a4 <__cxa_atexit@plt+0xb2144> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldm r5!, {r1, r3} │ │ │ │ + str r2, [r7, #4] │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r1, r3, sl} │ │ │ │ + str r8, [r7, #20] │ │ │ │ + sub r8, r6, #15 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ be1a8 <__cxa_atexit@plt+0xb2148> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #20 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrheq ip, [lr, #-84]! @ 0xffffffac │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff64 │ │ │ │ + strdeq sl, [sp, #-116]! @ 0xffffff8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi bec50 <__cxa_atexit@plt+0xb2bf0> │ │ │ │ - ldr r2, [pc, #68] @ bec58 <__cxa_atexit@plt+0xb2bf8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq bec40 <__cxa_atexit@plt+0xb2be0> │ │ │ │ - ldr r3, [pc, #48] @ bec5c <__cxa_atexit@plt+0xb2bfc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, #115 @ 0x73 │ │ │ │ - addne r7, r3, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi be21c <__cxa_atexit@plt+0xb21bc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be228 <__cxa_atexit@plt+0xb21c8> │ │ │ │ + ldr r0, [pc, #72] @ be238 <__cxa_atexit@plt+0xb21d8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #68] @ be23c <__cxa_atexit@plt+0xb21dc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r7, [r7, #16] │ │ │ │ + stmib r3, {r0, r7} │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r1 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, #8 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq lr, r0, ror #10 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + cmneq lr, r4, asr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - cmp r7, #115 @ 0x73 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ bec88 <__cxa_atexit@plt+0xb2c28> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r0, lsl r5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bed00 <__cxa_atexit@plt+0xb2ca0> │ │ │ │ - ldr r9, [pc, #100] @ bed18 <__cxa_atexit@plt+0xb2cb8> │ │ │ │ - ldr lr, [pc, #100] @ bed1c <__cxa_atexit@plt+0xb2cbc> │ │ │ │ - sub r3, r6, #11 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r2, r6, #21 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #84] @ bed20 <__cxa_atexit@plt+0xb2cc0> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #80] @ bed24 <__cxa_atexit@plt+0xb2cc4> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bed28 <__cxa_atexit@plt+0xb2cc8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bcc be2b0 <__cxa_atexit@plt+0xb2250> │ │ │ │ + ldr r2, [pc, #76] @ be2c8 <__cxa_atexit@plt+0xb2268> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #72] @ be2cc <__cxa_atexit@plt+0xb226c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + add lr, r7, #8 │ │ │ │ + stm lr, {r3, r9, sl} │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be2d0 <__cxa_atexit@plt+0xb2270> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - cmneq lr, ip, asr #17 │ │ │ │ - cmneq lr, r0, asr #9 │ │ │ │ - ldrheq ip, [lr, #-140]! @ 0xffffff74 │ │ │ │ - strheq ip, [sp, #-64]! @ 0xffffffc0 │ │ │ │ - cmneq sp, ip, lsr r4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrdeq sl, [sp, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bed74 <__cxa_atexit@plt+0xb2d14> │ │ │ │ - ldr r1, [pc, #48] @ bed7c <__cxa_atexit@plt+0xb2d1c> │ │ │ │ - ldr r2, [pc, #48] @ bed80 <__cxa_atexit@plt+0xb2d20> │ │ │ │ - ldr r0, [pc, #48] @ bed84 <__cxa_atexit@plt+0xb2d24> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + bhi be308 <__cxa_atexit@plt+0xb22a8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be310 <__cxa_atexit@plt+0xb22b0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, ror #8 │ │ │ │ - cmneq sp, r8, lsl r4 │ │ │ │ - ldrsbeq ip, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - ldrdeq ip, [sp, #-60]! @ 0xffffffc4 │ │ │ │ + cmneq lr, r4, asr #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bedd0 <__cxa_atexit@plt+0xb2d70> │ │ │ │ - ldr r7, [pc, #52] @ bede8 <__cxa_atexit@plt+0xb2d88> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be384 <__cxa_atexit@plt+0xb2324> │ │ │ │ + ldr r1, [pc, #68] @ be394 <__cxa_atexit@plt+0xb2334> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + ldr r0, [pc, #52] @ be398 <__cxa_atexit@plt+0xb2338> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ bedec <__cxa_atexit@plt+0xb2d8c> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ bedf0 <__cxa_atexit@plt+0xb2d90> │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + sub r8, r6, #3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - cmneq lr, ip, asr #7 │ │ │ │ - cmneq sp, r4, ror #7 │ │ │ │ - cmneq sp, r0, lsl r4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + @ instruction: 0xffffffb8 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bee5c <__cxa_atexit@plt+0xb2dfc> │ │ │ │ - ldr r7, [pc, #84] @ bee6c <__cxa_atexit@plt+0xb2e0c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bee50 <__cxa_atexit@plt+0xb2df0> │ │ │ │ - ldr r7, [pc, #64] @ bee70 <__cxa_atexit@plt+0xb2e10> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ bee74 <__cxa_atexit@plt+0xb2e14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be3e0 <__cxa_atexit@plt+0xb2380> │ │ │ │ + ldr r2, [pc, #52] @ be3f8 <__cxa_atexit@plt+0xb2398> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + stmib r7, {r2, r3, r9, sl} │ │ │ │ + sub r2, r6, #11 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bee78 <__cxa_atexit@plt+0xb2e18> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ be3fc <__cxa_atexit@plt+0xb239c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, ip, asr #13 │ │ │ │ - strheq ip, [sp, #-56]! @ 0xffffffc8 │ │ │ │ - cmneq sp, ip, lsl #7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ beea8 <__cxa_atexit@plt+0xb2e48> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ beeac <__cxa_atexit@plt+0xb2e4c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, ip, ror #12 │ │ │ │ - cmneq sp, r8, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ beedc <__cxa_atexit@plt+0xb2e7c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ beee0 <__cxa_atexit@plt+0xb2e80> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r8, lsr r6 │ │ │ │ - cmneq sp, r4, lsl r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ bef18 <__cxa_atexit@plt+0xb2eb8> │ │ │ │ - ldr r3, [pc, #32] @ bef1c <__cxa_atexit@plt+0xb2ebc> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ bef20 <__cxa_atexit@plt+0xb2ec0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + @ instruction: 0xffffff6c │ │ │ │ + cmneq sp, r8, lsr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be438 <__cxa_atexit@plt+0xb23d8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ be440 <__cxa_atexit@plt+0xb23e0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r0, ror #1 │ │ │ │ - ldrdeq ip, [sp, #-8]! │ │ │ │ - cmneq sp, r4, asr #5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bef48 <__cxa_atexit@plt+0xb2ee8> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - @ instruction: 0x016dc290 │ │ │ │ + cmneq lr, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ befb8 <__cxa_atexit@plt+0xb2f58> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq befa0 <__cxa_atexit@plt+0xb2f40> │ │ │ │ - ldr r3, [pc, #60] @ befbc <__cxa_atexit@plt+0xb2f5c> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq befac <__cxa_atexit@plt+0xb2f4c> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, ip, lsl r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bf000 <__cxa_atexit@plt+0xb2fa0> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq beff8 <__cxa_atexit@plt+0xb2f98> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - ldrdeq ip, [sp, #-24]! @ 0xffffffe8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - cmneq sp, r4, lsr #4 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf08c <__cxa_atexit@plt+0xb302c> │ │ │ │ - ldr r7, [pc, #84] @ bf09c <__cxa_atexit@plt+0xb303c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bf080 <__cxa_atexit@plt+0xb3020> │ │ │ │ - ldr r7, [pc, #64] @ bf0a0 <__cxa_atexit@plt+0xb3040> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ bf0a4 <__cxa_atexit@plt+0xb3044> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be4b8 <__cxa_atexit@plt+0xb2458> │ │ │ │ + ldr r2, [pc, #80] @ be4d0 <__cxa_atexit@plt+0xb2470> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #76] @ be4d4 <__cxa_atexit@plt+0xb2474> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r3, [r5], #4 │ │ │ │ + str r2, [r7, #4]! │ │ │ │ + str sl, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str r9, [r7, #16] │ │ │ │ + str r1, [r7, #20] │ │ │ │ + str r7, [r7, #24] │ │ │ │ + sub r2, r6, #3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf0a8 <__cxa_atexit@plt+0xb3048> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be4d8 <__cxa_atexit@plt+0xb2478> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - @ instruction: 0x017ec49c │ │ │ │ - cmneq sp, ip, asr #3 │ │ │ │ - cmneq sp, r0, lsr #3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf0d8 <__cxa_atexit@plt+0xb3078> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf0dc <__cxa_atexit@plt+0xb307c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, ip, lsr r4 │ │ │ │ - cmneq sp, ip, ror #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf10c <__cxa_atexit@plt+0xb30ac> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf110 <__cxa_atexit@plt+0xb30b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r8, lsl #8 │ │ │ │ - cmneq sp, r8, lsr #2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ bf148 <__cxa_atexit@plt+0xb30e8> │ │ │ │ - ldr r3, [pc, #32] @ bf14c <__cxa_atexit@plt+0xb30ec> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ bf150 <__cxa_atexit@plt+0xb30f0> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - strheq fp, [sp, #-224]! @ 0xffffff20 │ │ │ │ - cmneq sp, r8, lsr #29 │ │ │ │ - ldrdeq ip, [sp, #-8]! │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bf178 <__cxa_atexit@plt+0xb3118> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r4, lsr #1 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ bf1e8 <__cxa_atexit@plt+0xb3188> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bf1d0 <__cxa_atexit@plt+0xb3170> │ │ │ │ - ldr r3, [pc, #60] @ bf1ec <__cxa_atexit@plt+0xb318c> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq bf1dc <__cxa_atexit@plt+0xb317c> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + @ instruction: 0xffffffc4 │ │ │ │ + ldrdeq sl, [sp, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + ldr r7, [pc, #12] @ be4fc <__cxa_atexit@plt+0xb249c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ + ldrdeq sl, [sp, #-72]! @ 0xffffffb8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, r0, lsr r0 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bf230 <__cxa_atexit@plt+0xb31d0> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf228 <__cxa_atexit@plt+0xb31c8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be548 <__cxa_atexit@plt+0xb24e8> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be550 <__cxa_atexit@plt+0xb24f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq sp, ip, ror #31 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - cmneq sp, r8, lsr r0 │ │ │ │ + cmneq lr, r4, lsl #24 │ │ │ │ andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf2bc <__cxa_atexit@plt+0xb325c> │ │ │ │ - ldr r7, [pc, #84] @ bf2cc <__cxa_atexit@plt+0xb326c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bf2b0 <__cxa_atexit@plt+0xb3250> │ │ │ │ - ldr r7, [pc, #64] @ bf2d0 <__cxa_atexit@plt+0xb3270> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ bf2d4 <__cxa_atexit@plt+0xb3274> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf2d8 <__cxa_atexit@plt+0xb3278> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, ip, ror #4 │ │ │ │ - cmneq sp, r0, ror #31 │ │ │ │ - strheq fp, [sp, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf308 <__cxa_atexit@plt+0xb32a8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf30c <__cxa_atexit@plt+0xb32ac> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, ip, lsl #4 │ │ │ │ - cmneq sp, r0, lsl #31 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf33c <__cxa_atexit@plt+0xb32dc> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf340 <__cxa_atexit@plt+0xb32e0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq ip, [lr, #-24]! @ 0xffffffe8 │ │ │ │ - cmneq sp, ip, lsr pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ bf378 <__cxa_atexit@plt+0xb3318> │ │ │ │ - ldr r3, [pc, #32] @ bf37c <__cxa_atexit@plt+0xb331c> │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc be598 <__cxa_atexit@plt+0xb2538> │ │ │ │ + ldr r2, [pc, #44] @ be5a8 <__cxa_atexit@plt+0xb2548> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ bf380 <__cxa_atexit@plt+0xb3320> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r0, lsl #25 │ │ │ │ - smceq 56264 @ 0xdbc8 │ │ │ │ - cmneq sp, ip, ror #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bf3a8 <__cxa_atexit@plt+0xb3348> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strheq fp, [sp, #-232]! @ 0xffffff18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ bf418 <__cxa_atexit@plt+0xb33b8> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq bf400 <__cxa_atexit@plt+0xb33a0> │ │ │ │ - ldr r3, [pc, #60] @ bf41c <__cxa_atexit@plt+0xb33bc> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq bf40c <__cxa_atexit@plt+0xb33ac> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, r4, asr #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ bf460 <__cxa_atexit@plt+0xb3400> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf458 <__cxa_atexit@plt+0xb33f8> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq sp, r0, lsl #28 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - cmneq sp, ip, asr #28 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi bf4ec <__cxa_atexit@plt+0xb348c> │ │ │ │ - ldr r7, [pc, #84] @ bf4fc <__cxa_atexit@plt+0xb349c> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq bf4e0 <__cxa_atexit@plt+0xb3480> │ │ │ │ - ldr r7, [pc, #64] @ bf500 <__cxa_atexit@plt+0xb34a0> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ bf504 <__cxa_atexit@plt+0xb34a4> │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc be5f4 <__cxa_atexit@plt+0xb2594> │ │ │ │ + ldr r3, [pc, #56] @ be60c <__cxa_atexit@plt+0xb25ac> │ │ │ │ + add r3, pc, r3 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r7, [pc, #48] @ be610 <__cxa_atexit@plt+0xb25b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r3, r6, #2 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ bf508 <__cxa_atexit@plt+0xb34a8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, ip, lsr r0 │ │ │ │ - strdeq fp, [sp, #-212]! @ 0xffffff2c │ │ │ │ - cmneq sp, r8, asr #27 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf538 <__cxa_atexit@plt+0xb34d8> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf53c <__cxa_atexit@plt+0xb34dc> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsbeq fp, [lr, #-252]! @ 0xffffff04 │ │ │ │ - @ instruction: 0x016dbd94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ bf56c <__cxa_atexit@plt+0xb350c> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ bf570 <__cxa_atexit@plt+0xb3510> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r8, lsr #31 │ │ │ │ - cmneq sp, r0, asr sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ bf5a8 <__cxa_atexit@plt+0xb3548> │ │ │ │ - ldr r3, [pc, #32] @ bf5ac <__cxa_atexit@plt+0xb354c> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ bf5b0 <__cxa_atexit@plt+0xb3550> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r0, asr sl │ │ │ │ - cmneq sp, r8, asr #20 │ │ │ │ - cmneq sp, r0, lsl #26 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ bf5d8 <__cxa_atexit@plt+0xb3578> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, ip, asr #25 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ bf658 <__cxa_atexit@plt+0xb35f8> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq bf638 <__cxa_atexit@plt+0xb35d8> │ │ │ │ - ldr r3, [pc, #76] @ bf65c <__cxa_atexit@plt+0xb35fc> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq bf648 <__cxa_atexit@plt+0xb35e8> │ │ │ │ - ldr r7, [pc, #56] @ bf660 <__cxa_atexit@plt+0xb3600> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be614 <__cxa_atexit@plt+0xb25b4> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - mov r7, sl │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmneq sp, r4, asr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ bf6ac <__cxa_atexit@plt+0xb364c> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq bf6a4 <__cxa_atexit@plt+0xb3644> │ │ │ │ - ldr r3, [pc, #28] @ bf6b0 <__cxa_atexit@plt+0xb3650> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - strdeq fp, [sp, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ bf6dc <__cxa_atexit@plt+0xb367c> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - strdeq fp, [sp, #-188]! @ 0xffffff44 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, ip, lsr #26 │ │ │ │ + cmneq sp, ip, lsl #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf73c <__cxa_atexit@plt+0xb36dc> │ │ │ │ - ldr r2, [pc, #52] @ bf744 <__cxa_atexit@plt+0xb36e4> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ bf748 <__cxa_atexit@plt+0xb36e8> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi be64c <__cxa_atexit@plt+0xb25ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be654 <__cxa_atexit@plt+0xb25f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ bf74c <__cxa_atexit@plt+0xb36ec> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b eaa8e0 <__cxa_atexit@plt+0xe9e880> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, ip, lsl sl │ │ │ │ - cmneq lr, r8, asr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r0, lsl #22 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc bf784 <__cxa_atexit@plt+0xb3724> │ │ │ │ - ldr r2, [pc, #28] @ bf790 <__cxa_atexit@plt+0xb3730> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + bcc be69c <__cxa_atexit@plt+0xb263c> │ │ │ │ + ldr r2, [pc, #44] @ be6ac <__cxa_atexit@plt+0xb264c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - cmneq lr, ip, lsr #22 │ │ │ │ - cmneq sp, r4, asr fp │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff9c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r7, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc bf814 <__cxa_atexit@plt+0xb37b4> │ │ │ │ - ldr r3, [pc, #108] @ bf82c <__cxa_atexit@plt+0xb37cc> │ │ │ │ - ldr lr, [pc, #108] @ bf830 <__cxa_atexit@plt+0xb37d0> │ │ │ │ + bcc be6f8 <__cxa_atexit@plt+0xb2698> │ │ │ │ + ldr r3, [pc, #56] @ be710 <__cxa_atexit@plt+0xb26b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #84] @ bf834 <__cxa_atexit@plt+0xb37d4> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r1, #16]! │ │ │ │ - ldr r3, [pc, #68] @ bf838 <__cxa_atexit@plt+0xb37d8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r2, #28]! │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ - str r1, [r7, #48] @ 0x30 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ bf83c <__cxa_atexit@plt+0xb37dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r7, [pc, #48] @ be714 <__cxa_atexit@plt+0xb26b4> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r8, r7, #1 │ │ │ │ + sub r3, r6, #2 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r9, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be718 <__cxa_atexit@plt+0xb26b8> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - ldrsbeq fp, [lr, #-168]! @ 0xffffff58 │ │ │ │ - cmneq lr, r0, ror #22 │ │ │ │ - cmneq lr, r8, asr #19 │ │ │ │ - cmneq sp, r0, ror #21 │ │ │ │ - cmneq sp, r4, asr #21 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi bf89c <__cxa_atexit@plt+0xb383c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bf894 <__cxa_atexit@plt+0xb3834> │ │ │ │ - ldr r8, [pc, #48] @ bf8a4 <__cxa_atexit@plt+0xb3844> │ │ │ │ - ldr r9, [pc, #48] @ bf8a8 <__cxa_atexit@plt+0xb3848> │ │ │ │ - ldr r3, [pc, #48] @ bf8ac <__cxa_atexit@plt+0xb384c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b ea69c0 <__cxa_atexit@plt+0xe9a960> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, ip, ror #13 │ │ │ │ - strdeq fp, [sp, #-104]! @ 0xffffff98 │ │ │ │ - ldrheq fp, [lr, #-132]! @ 0xffffff7c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r8, lsr #24 │ │ │ │ + cmneq sp, ip, lsl #6 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf900 <__cxa_atexit@plt+0xb38a0> │ │ │ │ - ldr r2, [pc, #36] @ bf908 <__cxa_atexit@plt+0xb38a8> │ │ │ │ - ldr r1, [pc, #36] @ bf90c <__cxa_atexit@plt+0xb38ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + bhi be750 <__cxa_atexit@plt+0xb26f0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be758 <__cxa_atexit@plt+0xb26f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, asr #20 │ │ │ │ - cmneq lr, ip, asr #16 │ │ │ │ - cmneq sp, r4, lsl #20 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldrsheq ip, [lr, #-156]! @ 0xffffff64 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc bf95c <__cxa_atexit@plt+0xb38fc> │ │ │ │ - ldr r7, [pc, #56] @ bf974 <__cxa_atexit@plt+0xb3914> │ │ │ │ - ldr r2, [pc, #56] @ bf978 <__cxa_atexit@plt+0xb3918> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #24] @ bf97c <__cxa_atexit@plt+0xb391c> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi be7c0 <__cxa_atexit@plt+0xb2760> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc be7cc <__cxa_atexit@plt+0xb276c> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #68] @ be7dc <__cxa_atexit@plt+0xb277c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #64] @ be7e0 <__cxa_atexit@plt+0xb2780> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - ldrdeq fp, [sp, #-152]! @ 0xffffff68 │ │ │ │ - cmneq sp, r8, asr #19 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, lsr #19 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bf9b8 <__cxa_atexit@plt+0xb3958> │ │ │ │ - ldr r2, [pc, #36] @ bf9c0 <__cxa_atexit@plt+0xb3960> │ │ │ │ - ldr r1, [pc, #36] @ bf9c4 <__cxa_atexit@plt+0xb3964> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + bhi be814 <__cxa_atexit@plt+0xb27b4> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ be81c <__cxa_atexit@plt+0xb27bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016db990 │ │ │ │ - @ instruction: 0x017eb794 │ │ │ │ - cmneq sp, ip, asr #18 │ │ │ │ + cmneq lr, r8, lsr r9 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc bfa14 <__cxa_atexit@plt+0xb39b4> │ │ │ │ - ldr r7, [pc, #56] @ bfa2c <__cxa_atexit@plt+0xb39cc> │ │ │ │ - ldr r2, [pc, #56] @ bfa30 <__cxa_atexit@plt+0xb39d0> │ │ │ │ + bcc be86c <__cxa_atexit@plt+0xb280c> │ │ │ │ + ldr r7, [pc, #60] @ be884 <__cxa_atexit@plt+0xb2824> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ + ldr r2, [pc, #56] @ be888 <__cxa_atexit@plt+0xb2828> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1624c30 <__cxa_atexit@plt+0x1618bd0> │ │ │ │ - ldr r7, [pc, #24] @ bfa34 <__cxa_atexit@plt+0xb39d4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + stmdb r3, {r2, r8, r9} │ │ │ │ + sub r9, r6, #18 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be88c <__cxa_atexit@plt+0xb282c> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq sp, r0, lsr #18 │ │ │ │ - cmneq sp, r8, lsl r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + @ instruction: 0x016da19c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r0, lsl r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ bfabc <__cxa_atexit@plt+0xb3a5c> │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #24 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc be8dc <__cxa_atexit@plt+0xb287c> │ │ │ │ + ldr r7, [pc, #60] @ be8f4 <__cxa_atexit@plt+0xb2894> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r0, lsl #18 │ │ │ │ - cmneq sp, ip, asr #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ bfae4 <__cxa_atexit@plt+0xb3a84> │ │ │ │ - ldr r0, [r5] │ │ │ │ + ldr r2, [pc, #56] @ be8f8 <__cxa_atexit@plt+0xb2898> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #16]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + stmdb r3, {r2, r8, r9} │ │ │ │ + sub r9, r6, #18 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ be8fc <__cxa_atexit@plt+0xb289c> │ │ │ │ add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - strheq fp, [sp, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ bfb08 <__cxa_atexit@plt+0xb3aa8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, lsl #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ bfb2c <__cxa_atexit@plt+0xb3acc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r3, #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, ror #12 │ │ │ │ - ldrdeq fp, [sp, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi bfb88 <__cxa_atexit@plt+0xb3b28> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq bfb80 <__cxa_atexit@plt+0xb3b20> │ │ │ │ - ldr r3, [pc, #44] @ bfb90 <__cxa_atexit@plt+0xb3b30> │ │ │ │ - ldr r2, [pc, #44] @ bfb94 <__cxa_atexit@plt+0xb3b34> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + cmneq sp, ip, lsr #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #8 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi be960 <__cxa_atexit@plt+0xb2900> │ │ │ │ + ldr r2, [pc, #92] @ be97c <__cxa_atexit@plt+0xb291c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 108b87c <__cxa_atexit@plt+0x107f81c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, ip, lsl #19 │ │ │ │ - cmneq lr, r8, asr #11 │ │ │ │ - cmneq sp, r4, lsl #19 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ + stmdb r3, {r2, r7} │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + sub r7, r3, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi bfc04 <__cxa_atexit@plt+0xb3ba4> │ │ │ │ - ldr r3, [pc, #88] @ bfc14 <__cxa_atexit@plt+0xb3bb4> │ │ │ │ - tst r8, #3 │ │ │ │ + bhi be96c <__cxa_atexit@plt+0xb290c> │ │ │ │ + ldr r3, [pc, #68] @ be980 <__cxa_atexit@plt+0xb2920> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq bfbe0 <__cxa_atexit@plt+0xb3b80> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq bfbf0 <__cxa_atexit@plt+0xb3b90> │ │ │ │ - ldr r7, [pc, #68] @ bfc20 <__cxa_atexit@plt+0xb3bc0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + str r3, [r7] │ │ │ │ + tst r8, #3 │ │ │ │ + beq be950 <__cxa_atexit@plt+0xb28f0> │ │ │ │ + ldr r7, [r8, #7] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ bfc18 <__cxa_atexit@plt+0xb3bb8> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #16] @ bfc1c <__cxa_atexit@plt+0xb3bbc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ be984 <__cxa_atexit@plt+0xb2924> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - cmneq sp, r0, lsr #14 │ │ │ │ - cmneq sp, r8, lsr #18 │ │ │ │ - cmneq sp, ip, lsr r9 │ │ │ │ - strdeq fp, [sp, #-140]! @ 0xffffff74 │ │ │ │ + cmneq lr, ip, lsl r8 │ │ │ │ + @ instruction: 0xffffd688 │ │ │ │ + cmneq sp, r0, asr #28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq bfc4c <__cxa_atexit@plt+0xb3bec> │ │ │ │ - ldr r7, [pc, #28] @ bfc60 <__cxa_atexit@plt+0xb3c00> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r8, [pc, #16] @ bfc64 <__cxa_atexit@plt+0xb3c04> │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldrdeq fp, [sp, #-128]! @ 0xffffff80 │ │ │ │ - cmneq sp, r8, asr #13 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi be9bc <__cxa_atexit@plt+0xb295c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ be9c4 <__cxa_atexit@plt+0xb2964> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x017ec790 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bea2c <__cxa_atexit@plt+0xb29cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bea38 <__cxa_atexit@plt+0xb29d8> │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr lr, [pc, #68] @ bea48 <__cxa_atexit@plt+0xb29e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr sl, [pc, #64] @ bea4c <__cxa_atexit@plt+0xb29ec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r8, lsr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfc98 <__cxa_atexit@plt+0xb3c38> │ │ │ │ + bhi bea80 <__cxa_atexit@plt+0xb2a20> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ bfca0 <__cxa_atexit@plt+0xb3c40> │ │ │ │ + ldr r2, [pc, #24] @ bea88 <__cxa_atexit@plt+0xb2a28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 111cdf4 <__cxa_atexit@plt+0x1110d94> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi bfd54 <__cxa_atexit@plt+0xb3cf4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ bfd5c <__cxa_atexit@plt+0xb3cfc> │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - mov r1, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-4]! │ │ │ │ + cmneq lr, ip, asr #13 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi beaf4 <__cxa_atexit@plt+0xb2a94> │ │ │ │ + ldr r7, [pc, #104] @ beb18 <__cxa_atexit@plt+0xb2ab8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + sub r7, r3, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi beb08 <__cxa_atexit@plt+0xb2aa8> │ │ │ │ + ldr r3, [pc, #84] @ beb1c <__cxa_atexit@plt+0xb2abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7] │ │ │ │ tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq bfd24 <__cxa_atexit@plt+0xb3cc4> │ │ │ │ - ldr sl, [pc, #112] @ bfd60 <__cxa_atexit@plt+0xb3d00> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str sl, [r2] │ │ │ │ - beq bfd34 <__cxa_atexit@plt+0xb3cd4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne bfd50 <__cxa_atexit@plt+0xb3cf0> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ + beq beae4 <__cxa_atexit@plt+0xb2a84> │ │ │ │ + ldr r7, [r8, #3] │ │ │ │ + bic r7, r7, #3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ bfd64 <__cxa_atexit@plt+0xb3d04> │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + ldr r7, [pc, #40] @ beb24 <__cxa_atexit@plt+0xb2ac4> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldrsheq fp, [lr, #-60]! @ 0xffffffc4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ bfdd0 <__cxa_atexit@plt+0xb3d70> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r7, [pc, #16] @ beb20 <__cxa_atexit@plt+0xb2ac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, ror r0 │ │ │ │ + @ instruction: 0xffffd484 │ │ │ │ + cmneq sp, r0, lsr #25 │ │ │ │ + cmneq sp, ip, lsl pc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r8, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc beb84 <__cxa_atexit@plt+0xb2b24> │ │ │ │ + ldr r2, [pc, #68] @ beb90 <__cxa_atexit@plt+0xb2b30> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ beb94 <__cxa_atexit@plt+0xb2b34> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq bfdac <__cxa_atexit@plt+0xb3d4c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne bfdc4 <__cxa_atexit@plt+0xb3d64> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr lr, [pc, #60] @ beb98 <__cxa_atexit@plt+0xb2b38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldmib r5, {r0, r3} │ │ │ │ + str r2, [r8, #4]! │ │ │ │ + str r7, [r8, #32] │ │ │ │ + add r2, r8, #8 │ │ │ │ + stm r2, {r0, r1, r7, r8} │ │ │ │ + str lr, [r8, #24]! │ │ │ │ + add r5, r5, #12 │ │ │ │ + sub r9, r6, #18 │ │ │ │ + mov r7, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + @ instruction: 0xfffffef8 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, sl │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bec14 <__cxa_atexit@plt+0xb2bb4> │ │ │ │ + ldr r2, [pc, #76] @ bec1c <__cxa_atexit@plt+0xb2bbc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bec04 <__cxa_atexit@plt+0xb2ba4> │ │ │ │ + cmp r7, #2 │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + ldrne r8, [r8, #3] │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ bfdd4 <__cxa_atexit@plt+0xb3d74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, ip, lsl #7 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne bfe08 <__cxa_atexit@plt+0xb3da8> │ │ │ │ - ldr r3, [pc, #32] @ bfe14 <__cxa_atexit@plt+0xb3db4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq lr, ip, asr #6 │ │ │ │ - cmneq sp, r0, lsl #10 │ │ │ │ + and r2, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + movne r2, #3 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bec8c <__cxa_atexit@plt+0xb2c2c> │ │ │ │ + ldr r2, [pc, #44] @ beca4 <__cxa_atexit@plt+0xb2c44> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + stmib r3, {r2, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ beca8 <__cxa_atexit@plt+0xb2c48> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + cmneq sp, ip, lsl #27 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfe58 <__cxa_atexit@plt+0xb3df8> │ │ │ │ - ldr r8, [pc, #40] @ bfe60 <__cxa_atexit@plt+0xb3e00> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi bece0 <__cxa_atexit@plt+0xb2c80> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ bfe64 <__cxa_atexit@plt+0xb3e04> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #24] @ bece8 <__cxa_atexit@plt+0xb2c88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq fp, [sp, #-76]! @ 0xffffffb4 │ │ │ │ - ldrsheq fp, [lr, #-36]! @ 0xffffffdc │ │ │ │ + cmneq lr, ip, ror #8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bfe9c <__cxa_atexit@plt+0xb3e3c> │ │ │ │ + bhi bed20 <__cxa_atexit@plt+0xb2cc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ bfea4 <__cxa_atexit@plt+0xb3e44> │ │ │ │ + ldr r1, [pc, #24] @ bed28 <__cxa_atexit@plt+0xb2cc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [lr, #-32]! @ 0xffffffe0 │ │ │ │ + cmneq lr, ip, lsr #8 │ │ │ │ + andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi bff30 <__cxa_atexit@plt+0xb3ed0> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bee10 <__cxa_atexit@plt+0xb2db0> │ │ │ │ + ldr r3, [pc, #228] @ bee30 <__cxa_atexit@plt+0xb2dd0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr r7, [r7, #10] │ │ │ │ + str r3, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r7, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r9} │ │ │ │ + ands r0, r8, #3 │ │ │ │ + beq bedbc <__cxa_atexit@plt+0xb2d5c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc bff3c <__cxa_atexit@plt+0xb3edc> │ │ │ │ - ldr lr, [pc, #116] @ bff4c <__cxa_atexit@plt+0xb3eec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ bff50 <__cxa_atexit@plt+0xb3ef0> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ + ldr r3, [r5, #-16] │ │ │ │ + add r7, r6, #16 │ │ │ │ + cmp r0, #2 │ │ │ │ + bne bedcc <__cxa_atexit@plt+0xb2d6c> │ │ │ │ + cmp r1, r7 │ │ │ │ + bcc bee18 <__cxa_atexit@plt+0xb2db8> │ │ │ │ + ldr r2, [pc, #168] @ bee3c <__cxa_atexit@plt+0xb2ddc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r8, #2] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r2, [pc, #156] @ bee40 <__cxa_atexit@plt+0xb2de0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + b bee00 <__cxa_atexit@plt+0xb2da0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + cmp r1, r7 │ │ │ │ + bcc bee18 <__cxa_atexit@plt+0xb2db8> │ │ │ │ + ldr r2, [pc, #88] @ bee34 <__cxa_atexit@plt+0xb2dd4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #80] @ bee38 <__cxa_atexit@plt+0xb2dd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ bff54 <__cxa_atexit@plt+0xb3ef4> │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r8, #3] │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + strdeq r0, [r0], -ip │ │ │ │ + @ instruction: 0xfffffed4 │ │ │ │ + cmneq lr, ip, asr r3 │ │ │ │ + @ instruction: 0xffffff5c │ │ │ │ + cmneq lr, r0, lsr #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r1, r7, #3 │ │ │ │ + cmp r1, #2 │ │ │ │ + bne beea0 <__cxa_atexit@plt+0xb2e40> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc beed4 <__cxa_atexit@plt+0xb2e74> │ │ │ │ + ldr r2, [pc, #104] @ beee0 <__cxa_atexit@plt+0xb2e80> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr r2, [pc, #92] @ beee4 <__cxa_atexit@plt+0xb2e84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #8]! │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r2, [r3, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc beed4 <__cxa_atexit@plt+0xb2e74> │ │ │ │ + ldr lr, [pc, #56] @ beee8 <__cxa_atexit@plt+0xb2e88> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr r0, [pc, #48] @ beeec <__cxa_atexit@plt+0xb2e8c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ bff58 <__cxa_atexit@plt+0xb3ef8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ bff5c <__cxa_atexit@plt+0xb3efc> │ │ │ │ - add r5, r5, #1 │ │ │ │ + stm r5, {r0, r3} │ │ │ │ + str r2, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffe78 │ │ │ │ + ldrheq ip, [lr, #-44]! @ 0xffffffd4 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + cmneq lr, r8, lsl #5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bef20 <__cxa_atexit@plt+0xb2ec0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ bef28 <__cxa_atexit@plt+0xb2ec8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + cmneq lr, ip, lsr #4 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bef80 <__cxa_atexit@plt+0xb2f20> │ │ │ │ + ldr r2, [pc, #68] @ bef98 <__cxa_atexit@plt+0xb2f38> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [pc, #64] @ bef9c <__cxa_atexit@plt+0xb2f3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + str r2, [r3, #20]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r8, sl} │ │ │ │ + str r9, [r3, #-4] │ │ │ │ + sub r9, r6, #22 │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #24] @ befa0 <__cxa_atexit@plt+0xb2f40> │ │ │ │ + add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r4, asr r2 │ │ │ │ - cmneq lr, ip, lsr r2 │ │ │ │ - cmneq lr, r0, lsr r2 │ │ │ │ - cmneq lr, ip, ror r3 │ │ │ │ + @ instruction: 0xffffffa0 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0x016d9a9c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf014 <__cxa_atexit@plt+0xb2fb4> │ │ │ │ + str sl, [r2] │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bf028 <__cxa_atexit@plt+0xb2fc8> │ │ │ │ + ldr r7, [pc, #128] @ bf05c <__cxa_atexit@plt+0xb2ffc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #124] @ bf060 <__cxa_atexit@plt+0xb3000> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #20]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + ldr r7, [pc, #112] @ bf064 <__cxa_atexit@plt+0xb3004> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #1 │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r8, [r3, #-12] │ │ │ │ + stmdb r3, {r7, r9} │ │ │ │ + sub r9, r6, #22 │ │ │ │ + mov r7, sl │ │ │ │ + mov r8, r3 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #60] @ bf058 <__cxa_atexit@plt+0xb2ff8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #32] @ bf050 <__cxa_atexit@plt+0xb2ff0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r5, #28 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + ldr r5, [pc, #20] @ bf054 <__cxa_atexit@plt+0xb2ff4> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + add sl, r5, #1 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + strdeq r9, [sp, #-148]! @ 0xffffff6c │ │ │ │ + cmneq lr, ip, asr #5 │ │ │ │ + cmneq sp, ip, lsl #20 │ │ │ │ + @ instruction: 0xffffff18 │ │ │ │ + @ instruction: 0xfffffd50 │ │ │ │ + cmneq lr, r8, lsl r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi bff94 <__cxa_atexit@plt+0xb3f34> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ bff9c <__cxa_atexit@plt+0xb3f3c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi bf0cc <__cxa_atexit@plt+0xb306c> │ │ │ │ + ldr r2, [pc, #76] @ bf0d4 <__cxa_atexit@plt+0xb3074> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bf0bc <__cxa_atexit@plt+0xb305c> │ │ │ │ + cmp r7, #2 │ │ │ │ + ldrne r7, [r5, #-8] │ │ │ │ + ldrne r8, [r8, #3] │ │ │ │ + ldreq r7, [r5, #-4] │ │ │ │ + ldreq r8, [r8, #2] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r2, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r2, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + movne r2, #3 │ │ │ │ + ldr r3, [r5, r3] │ │ │ │ + ldr r8, [r7, r2] │ │ │ │ + add r5, r5, #12 │ │ │ │ + mov r7, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bf144 <__cxa_atexit@plt+0xb30e4> │ │ │ │ + ldr r2, [pc, #44] @ bf15c <__cxa_atexit@plt+0xb30fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r7, [r5], #4 │ │ │ │ + stmib r3, {r2, sl} │ │ │ │ + str r9, [r3, #12] │ │ │ │ + sub r9, r6, #7 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r7, [pc, #20] @ bf160 <__cxa_atexit@plt+0xb3100> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + cmneq sp, r0, ror #17 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf19c <__cxa_atexit@plt+0xb313c> │ │ │ │ + ldr r3, [pc, #40] @ bf1b4 <__cxa_atexit@plt+0xb3154> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bf1b8 <__cxa_atexit@plt+0xb3158> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsl #6 │ │ │ │ + cmneq sp, r4, lsl sp │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #8 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf1f4 <__cxa_atexit@plt+0xb3194> │ │ │ │ + ldr r3, [pc, #40] @ bf20c <__cxa_atexit@plt+0xb31ac> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #2 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bf210 <__cxa_atexit@plt+0xb31b0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #8 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + ldrheq ip, [lr, #-36]! @ 0xffffffdc │ │ │ │ + cmneq sp, r0, asr #25 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bf24c <__cxa_atexit@plt+0xb31ec> │ │ │ │ + ldr r3, [pc, #40] @ bf264 <__cxa_atexit@plt+0xb3204> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + stmib r7, {r3, r8, r9} │ │ │ │ + ldr r0, [r5] │ │ │ │ + sub r7, r6, #7 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ bf268 <__cxa_atexit@plt+0xb3208> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, ror r2 │ │ │ │ + cmneq sp, ip, ror #24 │ │ │ │ + cmpeq r8, r0, lsl #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + cmpeq r8, pc, lsr #27 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r1, r2 │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r1, [r8, #-220] @ 0xffffff24 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + add r7, r7, #1 │ │ │ │ + ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - ldrheq fp, [lr, #-24]! @ 0xffffffe8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c0020 <__cxa_atexit@plt+0xb3fc0> │ │ │ │ + bhi bf318 <__cxa_atexit@plt+0xb32b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c002c <__cxa_atexit@plt+0xb3fcc> │ │ │ │ - ldr lr, [pc, #104] @ c003c <__cxa_atexit@plt+0xb3fdc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c0040 <__cxa_atexit@plt+0xb3fe0> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ + bcc bf324 <__cxa_atexit@plt+0xb32c4> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bf334 <__cxa_atexit@plt+0xb32d4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r0, [pc, #60] @ bf338 <__cxa_atexit@plt+0xb32d8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c0044 <__cxa_atexit@plt+0xb3fe4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c0048 <__cxa_atexit@plt+0xb3fe8> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, ror lr │ │ │ │ + cmneq lr, r4, asr #28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf3a8 <__cxa_atexit@plt+0xb3348> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bf3b4 <__cxa_atexit@plt+0xb3354> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #76] @ bf3c4 <__cxa_atexit@plt+0xb3364> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ bf3c8 <__cxa_atexit@plt+0xb3368> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ + str r8, [r2, #8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r8, asr r1 │ │ │ │ - cmneq lr, r4, asr r1 │ │ │ │ - @ instruction: 0x017eb298 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, r0, asr #27 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi c00c4 <__cxa_atexit@plt+0xb4064> │ │ │ │ + bhi bf444 <__cxa_atexit@plt+0xb33e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c00d0 <__cxa_atexit@plt+0xb4070> │ │ │ │ - ldr lr, [pc, #100] @ c00e0 <__cxa_atexit@plt+0xb4080> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c00e4 <__cxa_atexit@plt+0xb4084> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + bcc bf450 <__cxa_atexit@plt+0xb33f0> │ │ │ │ + ldr lr, [pc, #100] @ bf460 <__cxa_atexit@plt+0xb3400> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ bf464 <__cxa_atexit@plt+0xb3404> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ + sub r2, r6, #7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c00e8 <__cxa_atexit@plt+0xb4088> │ │ │ │ + ldr r2, [pc, #64] @ bf468 <__cxa_atexit@plt+0xb3408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r9 │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrheq fp, [lr, #-0]! │ │ │ │ - @ instruction: 0x017eb09c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + cmneq lr, r4, lsr sp │ │ │ │ + cmneq lr, ip, lsl sp │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0120 <__cxa_atexit@plt+0xb40c0> │ │ │ │ + bhi bf4b8 <__cxa_atexit@plt+0xb3458> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ bf4c0 <__cxa_atexit@plt+0xb3460> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ bf4c4 <__cxa_atexit@plt+0xb3464> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ bf4c8 <__cxa_atexit@plt+0xb3468> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c0128 <__cxa_atexit@plt+0xb40c8> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsr #32 │ │ │ │ + ldrheq fp, [lr, #-192]! @ 0xffffff40 │ │ │ │ + ldrsbeq fp, [lr, #-192]! @ 0xffffff40 │ │ │ │ + @ instruction: 0x017ebc98 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c01b0 <__cxa_atexit@plt+0xb4150> │ │ │ │ - ldr lr, [pc, #108] @ c01bc <__cxa_atexit@plt+0xb415c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - beq c0198 <__cxa_atexit@plt+0xb4138> │ │ │ │ - ldr r2, [pc, #68] @ c01c0 <__cxa_atexit@plt+0xb4160> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf530 <__cxa_atexit@plt+0xb34d0> │ │ │ │ + ldr r2, [pc, #76] @ bf538 <__cxa_atexit@plt+0xb34d8> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq c01a8 <__cxa_atexit@plt+0xb4148> │ │ │ │ - b c0204 <__cxa_atexit@plt+0xb41a4> │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq bf520 <__cxa_atexit@plt+0xb34c0> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne bf528 <__cxa_atexit@plt+0xb34c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ c01f8 <__cxa_atexit@plt+0xb4198> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq c01f0 <__cxa_atexit@plt+0xb4190> │ │ │ │ - b c0204 <__cxa_atexit@plt+0xb41a4> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #8 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #4 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf5e8 <__cxa_atexit@plt+0xb3588> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov ip, fp │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c0290 <__cxa_atexit@plt+0xb4230> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c02f4 <__cxa_atexit@plt+0xb4294> │ │ │ │ - ldr lr, [pc, #232] @ c0328 <__cxa_atexit@plt+0xb42c8> │ │ │ │ - ldr r0, [pc, #232] @ c032c <__cxa_atexit@plt+0xb42cc> │ │ │ │ - sub r1, r3, #7 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bf5f4 <__cxa_atexit@plt+0xb3594> │ │ │ │ + ldr lr, [pc, #116] @ bf604 <__cxa_atexit@plt+0xb35a4> │ │ │ │ add lr, pc, lr │ │ │ │ - mov fp, ip │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #108] @ bf608 <__cxa_atexit@plt+0xb35a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ c0330 <__cxa_atexit@plt+0xb42d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ c0334 <__cxa_atexit@plt+0xb42d4> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c0308 <__cxa_atexit@plt+0xb42a8> │ │ │ │ - ldr r1, [pc, #120] @ c031c <__cxa_atexit@plt+0xb42bc> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ c0320 <__cxa_atexit@plt+0xb42c0> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, r5, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ c0324 <__cxa_atexit@plt+0xb42c4> │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr r8, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #80] @ bf60c <__cxa_atexit@plt+0xb35ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r6, r2 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r6, #28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - cmneq lr, ip, asr lr │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrsheq sl, [lr, #-224]! @ 0xffffff20 │ │ │ │ - cmneq lr, ip, ror #29 │ │ │ │ - cmneq lr, r0, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0384 <__cxa_atexit@plt+0xb4324> │ │ │ │ - ldr r2, [pc, #56] @ c038c <__cxa_atexit@plt+0xb432c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c0390 <__cxa_atexit@plt+0xb4330> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c0394 <__cxa_atexit@plt+0xb4334> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr r0, [pc, #68] @ bf610 <__cxa_atexit@plt+0xb35b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r4, ror #3 │ │ │ │ - ldrsbeq sl, [lr, #-216]! @ 0xffffff28 │ │ │ │ - ldrsbeq sl, [lr, #-208]! @ 0xffffff30 │ │ │ │ - cmneq sp, r0, lsl #31 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0448 <__cxa_atexit@plt+0xb43e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0454 <__cxa_atexit@plt+0xb43f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ c0464 <__cxa_atexit@plt+0xb4404> │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ c0468 <__cxa_atexit@plt+0xb4408> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ c046c <__cxa_atexit@plt+0xb440c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ c0470 <__cxa_atexit@plt+0xb4410> │ │ │ │ - ldr r2, [pc, #92] @ c0474 <__cxa_atexit@plt+0xb4414> │ │ │ │ - str r1, [r0, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r0 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, ror #26 │ │ │ │ - cmneq lr, r0, asr sp │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - @ instruction: 0x016dae9c │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + cmneq lr, r0, lsr #23 │ │ │ │ + cmneq lr, r8, lsl #23 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c04cc <__cxa_atexit@plt+0xb446c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c04d4 <__cxa_atexit@plt+0xb4474> │ │ │ │ - ldr r1, [pc, #64] @ c04f0 <__cxa_atexit@plt+0xb4490> │ │ │ │ - ldr r0, [pc, #64] @ c04f4 <__cxa_atexit@plt+0xb4494> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #40 @ 0x28 │ │ │ │ + cmp r7, r6 │ │ │ │ + bcc bf668 <__cxa_atexit@plt+0xb3608> │ │ │ │ + ldr r7, [pc, #68] @ bf680 <__cxa_atexit@plt+0xb3620> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r2, [pc, #64] @ bf684 <__cxa_atexit@plt+0xb3624> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + mov r7, r3 │ │ │ │ + str r2, [r7, #20]! │ │ │ │ str r8, [r3, #8] │ │ │ │ - b 111cd74 <__cxa_atexit@plt+0x1110d14> │ │ │ │ - mov r6, r3 │ │ │ │ - b c04dc <__cxa_atexit@plt+0xb447c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c04ec <__cxa_atexit@plt+0xb448c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + add lr, r3, #28 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #24] @ bf688 <__cxa_atexit@plt+0xb3628> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #40 @ 0x28 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, rrx │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - cmneq sp, r0, lsr #28 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0578 <__cxa_atexit@plt+0xb4518> │ │ │ │ - ldr r2, [pc, #100] @ c0584 <__cxa_atexit@plt+0xb4524> │ │ │ │ - ldr lr, [pc, #100] @ c0588 <__cxa_atexit@plt+0xb4528> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #96] @ c058c <__cxa_atexit@plt+0xb452c> │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xffffff20 │ │ │ │ + cmneq sp, r4, asr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf6d8 <__cxa_atexit@plt+0xb3678> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf6e0 <__cxa_atexit@plt+0xb3680> │ │ │ │ + ldr r2, [pc, #56] @ bf6fc <__cxa_atexit@plt+0xb369c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - cmneq lr, r0, lsl ip │ │ │ │ - cmneq sp, r8, lsl #27 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c05d0 <__cxa_atexit@plt+0xb4570> │ │ │ │ - ldr r8, [pc, #40] @ c05d8 <__cxa_atexit@plt+0xb4578> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c05dc <__cxa_atexit@plt+0xb457c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r4, ror #26 │ │ │ │ - cmneq lr, ip, ror fp │ │ │ │ + ldr r7, [pc, #16] @ bf6f8 <__cxa_atexit@plt+0xb3698> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, r0, ror #15 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0614 <__cxa_atexit@plt+0xb45b4> │ │ │ │ + bhi bf734 <__cxa_atexit@plt+0xb36d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c061c <__cxa_atexit@plt+0xb45bc> │ │ │ │ + ldr r1, [pc, #24] @ bf73c <__cxa_atexit@plt+0xb36dc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, lsr fp │ │ │ │ + cmneq lr, r8, lsl sl │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf778 <__cxa_atexit@plt+0xb3718> │ │ │ │ + ldr r2, [pc, #40] @ bf788 <__cxa_atexit@plt+0xb3728> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r5] │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r7, [pc, #12] @ bf78c <__cxa_atexit@plt+0xb372c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, lsr r0 │ │ │ │ + cmneq sp, r8, asr #14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #4] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne bf7b8 <__cxa_atexit@plt+0xb3758> │ │ │ │ + ldr r3, [pc, #128] @ bf830 <__cxa_atexit@plt+0xb37d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #12]! │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #32 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bf820 <__cxa_atexit@plt+0xb37c0> │ │ │ │ + ldr r9, [pc, #100] @ bf834 <__cxa_atexit@plt+0xb37d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr lr, [pc, #96] @ bf838 <__cxa_atexit@plt+0xb37d8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [r5, #8]! │ │ │ │ + ldr sl, [pc, #88] @ bf83c <__cxa_atexit@plt+0xb37dc> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str r9, [r6, #20]! │ │ │ │ + sub r0, r3, #27 │ │ │ │ + str sl, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #-16] │ │ │ │ + str r8, [r6, #-12] │ │ │ │ + str ip, [r6, #-8] │ │ │ │ + str r2, [r6, #-4] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r2, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, #32 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017eb990 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + cmneq lr, r0, ror #18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bf8a0 <__cxa_atexit@plt+0xb3840> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bf8a8 <__cxa_atexit@plt+0xb3848> │ │ │ │ + ldr r2, [pc, #56] @ bf8c4 <__cxa_atexit@plt+0xb3864> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bf8c0 <__cxa_atexit@plt+0xb3860> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, r8, lsl r6 │ │ │ │ + @ instruction: 0xffffff08 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi bf938 <__cxa_atexit@plt+0xb38d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bf940 <__cxa_atexit@plt+0xb38e0> │ │ │ │ + ldr ip, [pc, #96] @ bf95c <__cxa_atexit@plt+0xb38fc> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r0, [pc, #92] @ bf960 <__cxa_atexit@plt+0xb3900> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #88] @ bf964 <__cxa_atexit@plt+0xb3904> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #19 │ │ │ │ + stmib r2, {r0, sl, ip} │ │ │ │ + str r8, [r2, #16] │ │ │ │ + str r9, [r2, #20] │ │ │ │ + str r1, [r2, #24] │ │ │ │ + sub r0, r6, #11 │ │ │ │ + str lr, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r2 │ │ │ │ + b bf948 <__cxa_atexit@plt+0xb38e8> │ │ │ │ + mov r7, #24 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bf958 <__cxa_atexit@plt+0xb38f8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + smceq 55644 @ 0xd95c │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, r8, lsr r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #4 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi bf9ac <__cxa_atexit@plt+0xb394c> │ │ │ │ + ldr r3, [pc, #24] @ bf9b8 <__cxa_atexit@plt+0xb3958> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + str r3, [r5] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #36] @ bf9f0 <__cxa_atexit@plt+0xb3990> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r3, [pc, #32] @ bf9f4 <__cxa_atexit@plt+0xb3994> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #2 │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + addeq r3, r2, #1 │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, ip, ror r7 │ │ │ │ + cmneq lr, ip, ror r7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #4 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bfa44 <__cxa_atexit@plt+0xb39e4> │ │ │ │ + add sl, r7, #3 │ │ │ │ + ldm sl, {r3, r9, sl} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi bfa4c <__cxa_atexit@plt+0xb39ec> │ │ │ │ + ldr r2, [pc, #56] @ bfa68 <__cxa_atexit@plt+0xb3a08> │ │ │ │ + add r2, pc, r2 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r3, r9, sl} │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ bfa64 <__cxa_atexit@plt+0xb3a04> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r3 │ │ │ │ + bx r0 │ │ │ │ + smceq 55620 @ 0xd944 │ │ │ │ + @ instruction: 0xfffffd64 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r2, r6 │ │ │ │ + sub ip, r5, #12 │ │ │ │ + cmp fp, ip │ │ │ │ + bhi bfaf4 <__cxa_atexit@plt+0xb3a94> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r2, #32 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc bfafc <__cxa_atexit@plt+0xb3a9c> │ │ │ │ + ldr r0, [pc, #120] @ bfb18 <__cxa_atexit@plt+0xb3ab8> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #116] @ bfb1c <__cxa_atexit@plt+0xb3abc> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r6, #27 │ │ │ │ + sub r3, r6, #19 │ │ │ │ + stmib r2, {r1, sl} │ │ │ │ + str r0, [r2, #12] │ │ │ │ + str r9, [r2, #16] │ │ │ │ + ldr r0, [pc, #92] @ bfb20 <__cxa_atexit@plt+0xb3ac0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r3, [r2, #28] │ │ │ │ + str lr, [r2, #32] │ │ │ │ + sub r3, r6, #11 │ │ │ │ + ldr r2, [pc, #68] @ bfb24 <__cxa_atexit@plt+0xb3ac4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ + mov r5, ip │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r2 │ │ │ │ + b bfb04 <__cxa_atexit@plt+0xb3aa4> │ │ │ │ + mov r7, #32 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ bfb14 <__cxa_atexit@plt+0xb3ab4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq sp, r4, asr #7 │ │ │ │ + @ instruction: 0xfffffee4 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + @ instruction: 0xffffff3c │ │ │ │ + cmneq lr, r4, ror #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c0684 <__cxa_atexit@plt+0xb4624> │ │ │ │ + bhi bfb8c <__cxa_atexit@plt+0xb3b2c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0690 <__cxa_atexit@plt+0xb4630> │ │ │ │ - ldr lr, [pc, #76] @ c06a0 <__cxa_atexit@plt+0xb4640> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ c06a4 <__cxa_atexit@plt+0xb4644> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ + bcc bfb98 <__cxa_atexit@plt+0xb3b38> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ bfba8 <__cxa_atexit@plt+0xb3b48> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r0, [pc, #60] @ bfbac <__cxa_atexit@plt+0xb3b4c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsbeq sl, [lr, #-172]! @ 0xffffff54 │ │ │ │ + ldrsheq fp, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + ldrsbeq fp, [lr, #-80]! @ 0xffffffb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0714 <__cxa_atexit@plt+0xb46b4> │ │ │ │ + bhi bfc1c <__cxa_atexit@plt+0xb3bbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0720 <__cxa_atexit@plt+0xb46c0> │ │ │ │ + bcc bfc28 <__cxa_atexit@plt+0xb3bc8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ c0730 <__cxa_atexit@plt+0xb46d0> │ │ │ │ - ldr sl, [pc, #76] @ c0734 <__cxa_atexit@plt+0xb46d4> │ │ │ │ - sub r0, r6, #7 │ │ │ │ + ldr lr, [pc, #76] @ bfc38 <__cxa_atexit@plt+0xb3bd8> │ │ │ │ add lr, pc, lr │ │ │ │ + sub r0, r6, #7 │ │ │ │ + ldr sl, [pc, #68] @ bfc3c <__cxa_atexit@plt+0xb3bdc> │ │ │ │ ldr sl, [pc, sl] │ │ │ │ + str lr, [r2, #4] │ │ │ │ str r8, [r2, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ + str r1, [r2, #12] │ │ │ │ str sl, [r5, #-12] │ │ │ │ + str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - cmneq lr, r4, asr sl │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + cmneq lr, ip, asr #10 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0784 <__cxa_atexit@plt+0xb4724> │ │ │ │ - ldr r2, [pc, #56] @ c078c <__cxa_atexit@plt+0xb472c> │ │ │ │ + bhi bfc8c <__cxa_atexit@plt+0xb3c2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c0790 <__cxa_atexit@plt+0xb4730> │ │ │ │ - add r2, pc, r2 │ │ │ │ + ldr r2, [pc, #52] @ bfc94 <__cxa_atexit@plt+0xb3c34> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ bfc98 <__cxa_atexit@plt+0xb3c38> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c0794 <__cxa_atexit@plt+0xb4734> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [pc, #32] @ bfc9c <__cxa_atexit@plt+0xb3c3c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [sp, #-180]! @ 0xffffff4c │ │ │ │ - ldrsbeq sl, [lr, #-152]! @ 0xffffff68 │ │ │ │ - ldrsbeq sl, [lr, #-144]! @ 0xffffff70 │ │ │ │ - smceq 55996 @ 0xdabc │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c081c <__cxa_atexit@plt+0xb47bc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0824 <__cxa_atexit@plt+0xb47c4> │ │ │ │ - ldr ip, [pc, #112] @ c0840 <__cxa_atexit@plt+0xb47e0> │ │ │ │ - ldr r1, [pc, #112] @ c0844 <__cxa_atexit@plt+0xb47e4> │ │ │ │ - ldr r0, [pc, #112] @ c0848 <__cxa_atexit@plt+0xb47e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r6, #19 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r1, #28]! │ │ │ │ - stmdb r5, {r0, r1, lr} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #68] @ c084c <__cxa_atexit@plt+0xb47ec> │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r3 │ │ │ │ - b c082c <__cxa_atexit@plt+0xb47cc> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c083c <__cxa_atexit@plt+0xb47dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r0, lsr #26 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - cmneq lr, r0, ror #18 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldrsbeq fp, [lr, #-76]! @ 0xffffffb4 │ │ │ │ + ldrsheq fp, [lr, #-76]! @ 0xffffffb4 │ │ │ │ + cmneq lr, r4, asr #9 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0880 <__cxa_atexit@plt+0xb4820> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c0888 <__cxa_atexit@plt+0xb4828> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi bfcd4 <__cxa_atexit@plt+0xb3c74> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ bfcdc <__cxa_atexit@plt+0xb3c7c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 111cdf4 <__cxa_atexit@plt+0x1110d94> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #17 │ │ │ │ + cmneq lr, r8, ror r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c093c <__cxa_atexit@plt+0xb48dc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ c0944 <__cxa_atexit@plt+0xb48e4> │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - mov r1, r0 │ │ │ │ + bhi bfd98 <__cxa_atexit@plt+0xb3d38> │ │ │ │ + ldr lr, [pc, #184] @ bfdb8 <__cxa_atexit@plt+0xb3d58> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq c090c <__cxa_atexit@plt+0xb48ac> │ │ │ │ - ldr sl, [pc, #112] @ c0948 <__cxa_atexit@plt+0xb48e8> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str sl, [r2] │ │ │ │ - beq c091c <__cxa_atexit@plt+0xb48bc> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c0938 <__cxa_atexit@plt+0xb48d8> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r3, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bfd80 <__cxa_atexit@plt+0xb3d20> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bfd90 <__cxa_atexit@plt+0xb3d30> │ │ │ │ + ldr r7, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r7, r3 │ │ │ │ + bcc bfda0 <__cxa_atexit@plt+0xb3d40> │ │ │ │ + ldr lr, [pc, #120] @ bfdbc <__cxa_atexit@plt+0xb3d5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #-12]! │ │ │ │ + ldr r0, [pc, #112] @ bfdc0 <__cxa_atexit@plt+0xb3d60> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r0, [r5] │ │ │ │ + ldr r0, [r8, #2] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r0, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + stmib r5, {r6, r7} │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ c094c <__cxa_atexit@plt+0xb48ec> │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq lr, r4, lsl r8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ c09b8 <__cxa_atexit@plt+0xb4958> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c0994 <__cxa_atexit@plt+0xb4934> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c09ac <__cxa_atexit@plt+0xb494c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c09bc <__cxa_atexit@plt+0xb495c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, r4, lsr #15 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + mov r7, #16 │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ + mov r6, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, r8, asr #1 │ │ │ │ + @ instruction: 0xffffff60 │ │ │ │ + ldrsheq fp, [lr, #-52]! @ 0xffffffcc │ │ │ │ + andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne c09f0 <__cxa_atexit@plt+0xb4990> │ │ │ │ - ldr r3, [pc, #32] @ c09fc <__cxa_atexit@plt+0xb499c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq lr, r4, ror #14 │ │ │ │ - cmneq sp, r8, lsl r9 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0a40 <__cxa_atexit@plt+0xb49e0> │ │ │ │ - ldr r8, [pc, #40] @ c0a48 <__cxa_atexit@plt+0xb49e8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c0a4c <__cxa_atexit@plt+0xb49ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - strdeq sl, [sp, #-132]! @ 0xffffff7c │ │ │ │ - cmneq lr, ip, lsl #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0a84 <__cxa_atexit@plt+0xb4a24> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c0a8c <__cxa_atexit@plt+0xb4a2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r8, asr #13 │ │ │ │ + bne bfe28 <__cxa_atexit@plt+0xb3dc8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #16 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc bfe34 <__cxa_atexit@plt+0xb3dd4> │ │ │ │ + ldr r9, [pc, #84] @ bfe44 <__cxa_atexit@plt+0xb3de4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #8]! │ │ │ │ + ldr lr, [pc, #76] @ bfe48 <__cxa_atexit@plt+0xb3de8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r8, [r5, #-4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + str r9, [r6, #4]! │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r0, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [r5, #16] │ │ │ │ + add r5, r5, #20 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r6, #16 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffeb4 │ │ │ │ + cmneq lr, r8, asr #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0b10 <__cxa_atexit@plt+0xb4ab0> │ │ │ │ + sub r2, r5, #20 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi bfed4 <__cxa_atexit@plt+0xb3e74> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0b1c <__cxa_atexit@plt+0xb4abc> │ │ │ │ + bcc bfee0 <__cxa_atexit@plt+0xb3e80> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ c0b2c <__cxa_atexit@plt+0xb4acc> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + ldr r1, [pc, #112] @ bfef0 <__cxa_atexit@plt+0xb3e90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ c0b30 <__cxa_atexit@plt+0xb4ad0> │ │ │ │ - ldr r2, [pc, #72] @ c0b34 <__cxa_atexit@plt+0xb4ad4> │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ c0b38 <__cxa_atexit@plt+0xb4ad8> │ │ │ │ - add r5, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add lr, r7, #8 │ │ │ │ + ldm lr, {r8, r9, lr} │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #84] @ bfef4 <__cxa_atexit@plt+0xb3e94> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #76] @ bfef8 <__cxa_atexit@plt+0xb3e98> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r1, [pc, #68] @ bfefc <__cxa_atexit@plt+0xb3e9c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r1, r8, r9, lr} │ │ │ │ + str r3, [r3, #28] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + mov r3, #32 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + bx r0 │ │ │ │ + ldrheq fp, [lr, #-44]! @ 0xffffffd4 │ │ │ │ + cmneq lr, r4, lsr #5 │ │ │ │ + @ instruction: 0xfffffd98 │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc bff58 <__cxa_atexit@plt+0xb3ef8> │ │ │ │ + ldr r3, [pc, #72] @ bff70 <__cxa_atexit@plt+0xb3f10> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r2, [pc, #68] @ bff74 <__cxa_atexit@plt+0xb3f14> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r3, [r7, #16]! │ │ │ │ + sub r3, r6, #31 │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r3, [r7, #12] │ │ │ │ + str sl, [r7, #16] │ │ │ │ + str r9, [r7, #20] │ │ │ │ + str r2, [r7, #-12] │ │ │ │ + str r8, [r7, #-8] │ │ │ │ + str r7, [r7, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #24] @ bff78 <__cxa_atexit@plt+0xb3f18> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, ror r6 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq lr, r0, asr r6 │ │ │ │ - @ instruction: 0x017ea79c │ │ │ │ + @ instruction: 0xffffff28 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + smceq 55540 @ 0xd8f4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c0b70 <__cxa_atexit@plt+0xb4b10> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c0b78 <__cxa_atexit@plt+0xb4b18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi bfff4 <__cxa_atexit@plt+0xb3f94> │ │ │ │ + ldr r2, [pc, #96] @ bfffc <__cxa_atexit@plt+0xb3f9c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ + ands r7, r8, #3 │ │ │ │ + beq bffdc <__cxa_atexit@plt+0xb3f7c> │ │ │ │ + cmp r7, #2 │ │ │ │ + bne bffec <__cxa_atexit@plt+0xb3f8c> │ │ │ │ + ldr r7, [r8, #2] │ │ │ │ + ldr r3, [r5, #-8]! │ │ │ │ + ldr r2, [pc, #52] @ c0000 <__cxa_atexit@plt+0xb3fa0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r7} │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq sl, [lr, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + cmneq lr, r4, ror r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c0030 <__cxa_atexit@plt+0xb3fd0> │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [pc, #20] @ c003c <__cxa_atexit@plt+0xb3fdc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3} │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + cmneq lr, r8, lsl r1 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ + sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c0bfc <__cxa_atexit@plt+0xb4b9c> │ │ │ │ + bhi c00b4 <__cxa_atexit@plt+0xb4054> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0c08 <__cxa_atexit@plt+0xb4ba8> │ │ │ │ - ldr lr, [pc, #104] @ c0c18 <__cxa_atexit@plt+0xb4bb8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c0c1c <__cxa_atexit@plt+0xb4bbc> │ │ │ │ + bcc c00c0 <__cxa_atexit@plt+0xb4060> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #92] @ c00d0 <__cxa_atexit@plt+0xb4070> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #76] @ c00d4 <__cxa_atexit@plt+0xb4074> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ + sub r0, r6, #7 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #64] @ c00d8 <__cxa_atexit@plt+0xb4078> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c0c20 <__cxa_atexit@plt+0xb4bc0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c0c24 <__cxa_atexit@plt+0xb4bc4> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + str r7, [r3, #12] │ │ │ │ + str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq lr, r8, asr #1 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + cmneq lr, ip, lsr #1 │ │ │ │ + andeq r0, r2, pc │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r7, r6 │ │ │ │ + ldr r3, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #16 │ │ │ │ + cmp r3, r6 │ │ │ │ + bcc c0114 <__cxa_atexit@plt+0xb40b4> │ │ │ │ + ldr r3, [pc, #40] @ c012c <__cxa_atexit@plt+0xb40cc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r7, #4]! │ │ │ │ + str r8, [r7, #8] │ │ │ │ + str r9, [r7, #12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [pc, #20] @ c0130 <__cxa_atexit@plt+0xb40d0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, ip, ror r5 │ │ │ │ - cmneq lr, r8, ror r5 │ │ │ │ - ldrheq sl, [lr, #-108]! @ 0xffffff94 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + @ instruction: 0xffffff40 │ │ │ │ + strheq r8, [sp, #-220]! @ 0xffffff24 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c016c <__cxa_atexit@plt+0xb410c> │ │ │ │ + ldr r2, [pc, #36] @ c0174 <__cxa_atexit@plt+0xb4114> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c0178 <__cxa_atexit@plt+0xb4118> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, ip, ror #31 │ │ │ │ + cmneq lr, ip │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0ca0 <__cxa_atexit@plt+0xb4c40> │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c01e4 <__cxa_atexit@plt+0xb4184> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0cac <__cxa_atexit@plt+0xb4c4c> │ │ │ │ - ldr lr, [pc, #100] @ c0cbc <__cxa_atexit@plt+0xb4c5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c0cc0 <__cxa_atexit@plt+0xb4c60> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + bcc c01f0 <__cxa_atexit@plt+0xb4190> │ │ │ │ + ldr lr, [pc, #84] @ c0200 <__cxa_atexit@plt+0xb41a0> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #76] @ c0204 <__cxa_atexit@plt+0xb41a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c0cc4 <__cxa_atexit@plt+0xb4c64> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + ldr r1, [pc, #60] @ c0208 <__cxa_atexit@plt+0xb41a8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrsbeq sl, [lr, #-68]! @ 0xffffffbc │ │ │ │ - cmneq lr, r0, asr #9 │ │ │ │ + @ instruction: 0xffffff8c │ │ │ │ + cmneq lr, r4, lsl #31 │ │ │ │ + cmneq lr, r4, ror pc │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c0d8c <__cxa_atexit@plt+0xb4d2c> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ c0dac <__cxa_atexit@plt+0xb4d4c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r7, {r0, r3} │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r9, [r7, #-4] │ │ │ │ - beq c0d7c <__cxa_atexit@plt+0xb4d1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c0d94 <__cxa_atexit@plt+0xb4d34> │ │ │ │ - ldr sl, [pc, #136] @ c0db0 <__cxa_atexit@plt+0xb4d50> │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ c0db4 <__cxa_atexit@plt+0xb4d54> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ c0db8 <__cxa_atexit@plt+0xb4d58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3, r6} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, r9 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c0248 <__cxa_atexit@plt+0xb41e8> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c0258 <__cxa_atexit@plt+0xb41f8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - cmneq lr, r0, ror #7 │ │ │ │ + cmneq lr, r4, lsr #30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c0e3c <__cxa_atexit@plt+0xb4ddc> │ │ │ │ - ldr lr, [pc, #104] @ c0e48 <__cxa_atexit@plt+0xb4de8> │ │ │ │ - ldr r8, [pc, #104] @ c0e4c <__cxa_atexit@plt+0xb4dec> │ │ │ │ - ldr r9, [pc, #104] @ c0e50 <__cxa_atexit@plt+0xb4df0> │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0298 <__cxa_atexit@plt+0xb4238> │ │ │ │ + ldr lr, [pc, #36] @ c02a0 <__cxa_atexit@plt+0xb4240> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r3, r0 │ │ │ │ - str r9, [r5] │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - cmneq lr, r4, asr r3 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c0ea0 <__cxa_atexit@plt+0xb4e40> │ │ │ │ - ldr r2, [pc, #56] @ c0ea8 <__cxa_atexit@plt+0xb4e48> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c0eac <__cxa_atexit@plt+0xb4e4c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c0eb0 <__cxa_atexit@plt+0xb4e50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + add r7, r7, #7 │ │ │ │ + ldm r7, {r0, r2, r7} │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + stmdb r5, {r0, r1, r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, asr #13 │ │ │ │ - ldrheq sl, [lr, #-44]! @ 0xffffffd4 │ │ │ │ - ldrheq sl, [lr, #-36]! @ 0xffffffdc │ │ │ │ - cmneq sp, r4, ror #8 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c0f64 <__cxa_atexit@plt+0xb4f04> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c0f70 <__cxa_atexit@plt+0xb4f10> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ c0f80 <__cxa_atexit@plt+0xb4f20> │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ c0f84 <__cxa_atexit@plt+0xb4f24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ c0f88 <__cxa_atexit@plt+0xb4f28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ c0f8c <__cxa_atexit@plt+0xb4f2c> │ │ │ │ - ldr r2, [pc, #92] @ c0f90 <__cxa_atexit@plt+0xb4f30> │ │ │ │ - str r1, [r0, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, asr #4 │ │ │ │ - cmneq lr, r4, lsr r2 │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq sp, r0, lsl #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c0fe8 <__cxa_atexit@plt+0xb4f88> │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c0364 <__cxa_atexit@plt+0xb4304> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c0ff0 <__cxa_atexit@plt+0xb4f90> │ │ │ │ - ldr r1, [pc, #64] @ c100c <__cxa_atexit@plt+0xb4fac> │ │ │ │ - ldr r0, [pc, #64] @ c1010 <__cxa_atexit@plt+0xb4fb0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ + bcc c0374 <__cxa_atexit@plt+0xb4314> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r8, [r2, #8]! │ │ │ │ + ldr lr, [pc, #184] @ c0394 <__cxa_atexit@plt+0xb4334> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0388 <__cxa_atexit@plt+0xb4328> │ │ │ │ + add r6, r3, #48 @ 0x30 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0380 <__cxa_atexit@plt+0xb4320> │ │ │ │ + ldr lr, [pc, #136] @ c0398 <__cxa_atexit@plt+0xb4338> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub sl, r6, #15 │ │ │ │ + ldr ip, [pc, #116] @ c039c <__cxa_atexit@plt+0xb433c> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r3, #16]! │ │ │ │ + ldr lr, [pc, #108] @ c03a0 <__cxa_atexit@plt+0xb4340> │ │ │ │ + add lr, pc, lr │ │ │ │ + str ip, [r5, #8] │ │ │ │ + str r0, [r5, #12] │ │ │ │ + str sl, [r5, #16] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 111cd74 <__cxa_atexit@plt+0x1110d14> │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [r5, #12] │ │ │ │ + add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b c0ff8 <__cxa_atexit@plt+0xb4f98> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c1008 <__cxa_atexit@plt+0xb4fa8> │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, #36 @ 0x24 │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r5, r2, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, asr r5 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ - cmneq sp, r4, lsl #6 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + cmneq lr, ip, lsl lr │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c1094 <__cxa_atexit@plt+0xb5034> │ │ │ │ - ldr r2, [pc, #100] @ c10a0 <__cxa_atexit@plt+0xb5040> │ │ │ │ - ldr lr, [pc, #100] @ c10a4 <__cxa_atexit@plt+0xb5044> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #96] @ c10a8 <__cxa_atexit@plt+0xb5048> │ │ │ │ - add r2, pc, r2 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c0428 <__cxa_atexit@plt+0xb43c8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #36 @ 0x24 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0434 <__cxa_atexit@plt+0xb43d4> │ │ │ │ + ldr lr, [pc, #108] @ c0444 <__cxa_atexit@plt+0xb43e4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r0, [r7, #11] │ │ │ │ + sub r2, r6, #15 │ │ │ │ + ldr ip, [pc, #88] @ c0448 <__cxa_atexit@plt+0xb43e8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + ldr lr, [pc, #80] @ c044c <__cxa_atexit@plt+0xb43ec> │ │ │ │ + add lr, pc, lr │ │ │ │ + str ip, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r2} │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r1, r8, lr} │ │ │ │ + str r8, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r9, [r3, #32] │ │ │ │ + mov r5, sl │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - ldrsheq sl, [lr, #-4]! │ │ │ │ - cmneq sp, ip, ror #4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c10ec <__cxa_atexit@plt+0xb508c> │ │ │ │ - ldr r8, [pc, #40] @ c10f4 <__cxa_atexit@plt+0xb5094> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c10f8 <__cxa_atexit@plt+0xb5098> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, asr #4 │ │ │ │ - cmneq lr, r0, rrx │ │ │ │ - cmneq sp, r8, lsl r2 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ + @ instruction: 0xfffffda8 │ │ │ │ + cmneq lr, r4, asr sp │ │ │ │ + @ instruction: 0xfffffe68 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c1144 <__cxa_atexit@plt+0xb50e4> │ │ │ │ - ldr r7, [pc, #52] @ c115c <__cxa_atexit@plt+0xb50fc> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0504 <__cxa_atexit@plt+0xb44a4> │ │ │ │ + ldr r7, [pc, #192] @ c0538 <__cxa_atexit@plt+0xb44d8> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #20] @ c1160 <__cxa_atexit@plt+0xb5100> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + stmib r3, {r7, r9} │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str sl, [r3, #16] │ │ │ │ + sub r7, r6, #11 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0524 <__cxa_atexit@plt+0xb44c4> │ │ │ │ + add r6, r3, #52 @ 0x34 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c051c <__cxa_atexit@plt+0xb44bc> │ │ │ │ + ldr r8, [pc, #156] @ c0544 <__cxa_atexit@plt+0xb44e4> │ │ │ │ + add r8, pc, r8 │ │ │ │ + ldr lr, [pc, #152] @ c0548 <__cxa_atexit@plt+0xb44e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [pc, #148] @ c054c <__cxa_atexit@plt+0xb44ec> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub r1, r6, #15 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + str sl, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + str r8, [r3, #20]! │ │ │ │ + ldr r0, [r3, #-12] │ │ │ │ + ldr r8, [r3, #-8] │ │ │ │ + ldr r1, [pc, #116] @ c0550 <__cxa_atexit@plt+0xb44f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + add r1, r1, #1 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r1, [r3, #20] │ │ │ │ + str r7, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [pc, #52] @ c0540 <__cxa_atexit@plt+0xb44e0> │ │ │ │ add r7, pc, r7 │ │ │ │ + mov r3, #16 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq sp, r4, lsl r4 │ │ │ │ - strheq sl, [sp, #-20]! @ 0xffffffec │ │ │ │ + mov r3, #36 @ 0x24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r3, [pc, #16] @ c053c <__cxa_atexit@plt+0xb44dc> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r8, r3, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + cmneq lr, r0, ror #27 │ │ │ │ + ldrdeq r8, [sp, #-144]! @ 0xffffff70 │ │ │ │ + @ instruction: 0xfffffcd8 │ │ │ │ + @ instruction: 0xfffffdb4 │ │ │ │ + cmneq lr, ip, lsl #25 │ │ │ │ + cmneq lr, r0, lsr lr │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c11a4 <__cxa_atexit@plt+0xb5144> │ │ │ │ - ldr r8, [pc, #40] @ c11ac <__cxa_atexit@plt+0xb514c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi c0594 <__cxa_atexit@plt+0xb4534> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c11b0 <__cxa_atexit@plt+0xb5150> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #36] @ c059c <__cxa_atexit@plt+0xb453c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ c05a0 <__cxa_atexit@plt+0xb4540> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016da190 │ │ │ │ - cmneq lr, r8, lsr #31 │ │ │ │ - cmneq sp, r0, ror #2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c1218 <__cxa_atexit@plt+0xb51b8> │ │ │ │ - ldr r3, [pc, #80] @ c1230 <__cxa_atexit@plt+0xb51d0> │ │ │ │ - ldr r2, [pc, #80] @ c1234 <__cxa_atexit@plt+0xb51d4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #64] @ c1238 <__cxa_atexit@plt+0xb51d8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c123c <__cxa_atexit@plt+0xb51dc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r0, lsl #31 │ │ │ │ - cmneq lr, r4, ror #30 │ │ │ │ - cmneq sp, r8, asr #6 │ │ │ │ - ldrdeq sl, [sp, #-8]! │ │ │ │ + cmneq lr, r4, asr #23 │ │ │ │ + cmneq lr, r0, asr #23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c1280 <__cxa_atexit@plt+0xb5220> │ │ │ │ - ldr r8, [pc, #40] @ c1288 <__cxa_atexit@plt+0xb5228> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi c05e4 <__cxa_atexit@plt+0xb4584> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c128c <__cxa_atexit@plt+0xb522c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #36] @ c05ec <__cxa_atexit@plt+0xb458c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ c05f0 <__cxa_atexit@plt+0xb4590> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq sl, [sp, #-4]! │ │ │ │ - cmneq lr, ip, asr #29 │ │ │ │ - cmneq sp, r4, lsl #1 │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r4, ror fp │ │ │ │ + cmneq lr, r0, ror fp │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c12dc <__cxa_atexit@plt+0xb527c> │ │ │ │ - ldr r7, [pc, #56] @ c12f4 <__cxa_atexit@plt+0xb5294> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #20] @ c12f8 <__cxa_atexit@plt+0xb5298> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq sp, ip, lsl #5 │ │ │ │ - cmneq sp, r8, lsl r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [pc, #4] @ c131c <__cxa_atexit@plt+0xb52bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - cmneq sp, r8 │ │ │ │ - cmneq sp, r4, asr #26 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r9, [pc, #4] @ c133c <__cxa_atexit@plt+0xb52dc> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - cmneq lr, r8, lsr r2 │ │ │ │ - cmneq sp, r0, lsl #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ + sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi c13a4 <__cxa_atexit@plt+0xb5344> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c139c <__cxa_atexit@plt+0xb533c> │ │ │ │ - ldr r3, [pc, #56] @ c13ac <__cxa_atexit@plt+0xb534c> │ │ │ │ - ldr r2, [pc, #56] @ c13b0 <__cxa_atexit@plt+0xb5350> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ + bhi c066c <__cxa_atexit@plt+0xb460c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0678 <__cxa_atexit@plt+0xb4618> │ │ │ │ + ldr lr, [pc, #100] @ c0688 <__cxa_atexit@plt+0xb4628> │ │ │ │ + add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #92] @ c068c <__cxa_atexit@plt+0xb462c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r2, [pc, #68] @ c0690 <__cxa_atexit@plt+0xb4630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ c13b4 <__cxa_atexit@plt+0xb5354> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r8, lsr #5 │ │ │ │ - ldrheq r9, [lr, #-216]! @ 0xffffff28 │ │ │ │ - ldrsbeq r9, [lr, #-216]! @ 0xffffff28 │ │ │ │ - cmneq sp, r8, lsl #5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c141c <__cxa_atexit@plt+0xb53bc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1414 <__cxa_atexit@plt+0xb53b4> │ │ │ │ - ldr r3, [pc, #56] @ c1424 <__cxa_atexit@plt+0xb53c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ c1428 <__cxa_atexit@plt+0xb53c8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ c142c <__cxa_atexit@plt+0xb53cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r9, [r5, #-16] │ │ │ │ mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + b 111ce5c <__cxa_atexit@plt+0x1110dfc> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #26 │ │ │ │ - cmneq lr, ip, ror r1 │ │ │ │ - cmneq lr, r0, ror #26 │ │ │ │ - cmneq sp, r0, lsl r2 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c1494 <__cxa_atexit@plt+0xb5434> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c148c <__cxa_atexit@plt+0xb542c> │ │ │ │ - ldr r3, [pc, #56] @ c149c <__cxa_atexit@plt+0xb543c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ c14a0 <__cxa_atexit@plt+0xb5440> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ c14a4 <__cxa_atexit@plt+0xb5444> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r9, [lr, #-196]! @ 0xffffff3c │ │ │ │ - cmneq lr, r8, lsl #2 │ │ │ │ - cmneq lr, r8, ror #25 │ │ │ │ - @ instruction: 0x016da198 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c150c <__cxa_atexit@plt+0xb54ac> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1504 <__cxa_atexit@plt+0xb54a4> │ │ │ │ - ldr r3, [pc, #56] @ c1514 <__cxa_atexit@plt+0xb54b4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ c1518 <__cxa_atexit@plt+0xb54b8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ c151c <__cxa_atexit@plt+0xb54bc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ + @ instruction: 0xffffff84 │ │ │ │ + cmneq lr, ip, lsl #22 │ │ │ │ + ldrsheq sl, [lr, #-168]! @ 0xffffff58 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #28 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c06ec <__cxa_atexit@plt+0xb468c> │ │ │ │ + ldr lr, [pc, #64] @ c06f4 <__cxa_atexit@plt+0xb4694> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + ldr r7, [r7, #23] │ │ │ │ + str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ + str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + sub lr, r5, #16 │ │ │ │ + stm lr, {r0, r9, sl} │ │ │ │ + str r8, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + andeq r0, r0, r8, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r6 │ │ │ │ + and r6, r7, #3 │ │ │ │ + cmp r6, #2 │ │ │ │ + bne c07d8 <__cxa_atexit@plt+0xb4778> │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc c07e8 <__cxa_atexit@plt+0xb4788> │ │ │ │ + mov r2, r5 │ │ │ │ + ldr r9, [r2, #16]! │ │ │ │ + ldr lr, [pc, #216] @ c0808 <__cxa_atexit@plt+0xb47a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r0, [r2, #-12] │ │ │ │ + ldr ip, [r2, #-8] │ │ │ │ + ldr r7, [r2, #-4] │ │ │ │ + ldr r1, [r2, #8] │ │ │ │ + mov r8, r3 │ │ │ │ + str lr, [r8, #4]! │ │ │ │ + add lr, r8, #8 │ │ │ │ + stm lr, {r0, r9, ip} │ │ │ │ + str r1, [r8, #20] │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c07fc <__cxa_atexit@plt+0xb479c> │ │ │ │ + add r6, r3, #68 @ 0x44 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc c07f4 <__cxa_atexit@plt+0xb4794> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr sl, [r7, #19] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str r0, [r5, #24] │ │ │ │ + ldr r0, [pc, #128] @ c080c <__cxa_atexit@plt+0xb47ac> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #16] │ │ │ │ + ldr r0, [pc, #120] @ c0810 <__cxa_atexit@plt+0xb47b0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #28]! │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #108] @ c0814 <__cxa_atexit@plt+0xb47b4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str sl, [r5, #20] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [r5, #20] │ │ │ │ + add r5, r5, #28 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + mov r3, #24 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r5, #44 @ 0x2c │ │ │ │ + str r5, [r4, #828] @ 0x33c │ │ │ │ + add r5, r2, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr ip │ │ │ │ - @ instruction: 0x017ea094 │ │ │ │ - cmneq lr, r0, ror ip │ │ │ │ - cmneq sp, r4, lsr #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ + @ instruction: 0xfffffec8 │ │ │ │ + ldrheq sl, [lr, #-152]! @ 0xffffff68 │ │ │ │ + @ instruction: 0xfffffdc0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #12 │ │ │ │ cmp fp, sl │ │ │ │ - bhi c157c <__cxa_atexit@plt+0xb551c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1574 <__cxa_atexit@plt+0xb5514> │ │ │ │ - ldr r8, [pc, #48] @ c1584 <__cxa_atexit@plt+0xb5524> │ │ │ │ - ldr r9, [pc, #48] @ c1588 <__cxa_atexit@plt+0xb5528> │ │ │ │ - ldr r3, [pc, #48] @ c158c <__cxa_atexit@plt+0xb552c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ + bhi c08b4 <__cxa_atexit@plt+0xb4854> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c08c0 <__cxa_atexit@plt+0xb4860> │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr ip, [r7, #11] │ │ │ │ + ldr r1, [r7, #15] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + sub r0, r6, #23 │ │ │ │ str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ + ldr r0, [pc, #104] @ c08d0 <__cxa_atexit@plt+0xb4870> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #96] @ c08d4 <__cxa_atexit@plt+0xb4874> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str ip, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #84] @ c08d8 <__cxa_atexit@plt+0xb4878> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str r0, [r3, #16] │ │ │ │ + str r9, [r3, #20] │ │ │ │ + str r8, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r7, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ mov r5, sl │ │ │ │ - b 1499824 <__cxa_atexit@plt+0x148d7c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, asr r1 │ │ │ │ - cmneq sp, ip, asr r1 │ │ │ │ - ldrsbeq r9, [lr, #-180]! @ 0xffffff4c │ │ │ │ - cmneq sp, r8, asr r1 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c15ec <__cxa_atexit@plt+0xb558c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c15e4 <__cxa_atexit@plt+0xb5584> │ │ │ │ - ldr r8, [pc, #48] @ c15f4 <__cxa_atexit@plt+0xb5594> │ │ │ │ - ldr r9, [pc, #48] @ c15f8 <__cxa_atexit@plt+0xb5598> │ │ │ │ - ldr r3, [pc, #48] @ c15fc <__cxa_atexit@plt+0xb559c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b 1499824 <__cxa_atexit@plt+0x148d7c4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + ldrsbeq sl, [lr, #-140]! @ 0xffffff74 │ │ │ │ + @ instruction: 0xfffffce4 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c090c <__cxa_atexit@plt+0xb48ac> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c0914 <__cxa_atexit@plt+0xb48b4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111cdec <__cxa_atexit@plt+0x1110d8c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrdeq sl, [sp, #-0]! │ │ │ │ - cmneq sp, r0, lsl r1 │ │ │ │ - cmneq lr, r4, ror #22 │ │ │ │ - cmneq sp, r0, asr #32 │ │ │ │ + cmneq lr, r0, asr #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c1664 <__cxa_atexit@plt+0xb5604> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c165c <__cxa_atexit@plt+0xb55fc> │ │ │ │ - ldr r3, [pc, #56] @ c166c <__cxa_atexit@plt+0xb560c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #44] @ c1670 <__cxa_atexit@plt+0xb5610> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #36] @ c1674 <__cxa_atexit@plt+0xb5614> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, lsl #22 │ │ │ │ - cmneq lr, r0, asr #30 │ │ │ │ - cmneq lr, r8, lsl fp │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ c169c <__cxa_atexit@plt+0xb563c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7b64 <__cxa_atexit@plt+0xe9bb04> │ │ │ │ - ldrsheq r9, [lr, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ c16c0 <__cxa_atexit@plt+0xb5660> │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7c80 <__cxa_atexit@plt+0xe9bc20> │ │ │ │ - ldrsbeq r9, [lr, #-224]! @ 0xffffff20 │ │ │ │ - @ instruction: 0x016da094 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c1708 <__cxa_atexit@plt+0xb56a8> │ │ │ │ - ldr r2, [pc, #48] @ c1718 <__cxa_atexit@plt+0xb56b8> │ │ │ │ + bhi c0948 <__cxa_atexit@plt+0xb48e8> │ │ │ │ + ldr r2, [pc, #32] @ c0958 <__cxa_atexit@plt+0xb48f8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r8} │ │ │ │ - ldr r5, [pc, #40] @ c171c <__cxa_atexit@plt+0xb56bc> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r2, r5, #1 │ │ │ │ + stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - mov r9, r2 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #16] @ c1720 <__cxa_atexit@plt+0xb56c0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r8, r9 │ │ │ │ + b 111cd6c <__cxa_atexit@plt+0x1110d0c> │ │ │ │ + ldr r7, [pc, #12] @ c095c <__cxa_atexit@plt+0xb48fc> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, r4, lsl lr │ │ │ │ - cmneq sp, r4, rrx │ │ │ │ - cmneq sp, r8, lsr r0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c1750 <__cxa_atexit@plt+0xb56f0> │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r9, [pc, #8] @ c1754 <__cxa_atexit@plt+0xb56f4> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r4, lsr #28 │ │ │ │ - strdeq r9, [sp, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c177c <__cxa_atexit@plt+0xb571c> │ │ │ │ - ldr r9, [r5, #4]! │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - strheq r9, [sp, #-252]! @ 0xffffff04 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ c17fc <__cxa_atexit@plt+0xb579c> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq c17dc <__cxa_atexit@plt+0xb577c> │ │ │ │ - ldr r3, [pc, #76] @ c1800 <__cxa_atexit@plt+0xb57a0> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ + andeq r0, r0, ip, lsr #32 │ │ │ │ + @ instruction: 0x016d8590 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r2, r6 │ │ │ │ + mov lr, r5 │ │ │ │ + ldr sl, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #36 @ 0x24 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc c0a38 <__cxa_atexit@plt+0xb49d8> │ │ │ │ + ldr r9, [pc, #212] @ c0a5c <__cxa_atexit@plt+0xb49fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r3, [pc, #208] @ c0a60 <__cxa_atexit@plt+0xb4a00> │ │ │ │ add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq c17ec <__cxa_atexit@plt+0xb578c> │ │ │ │ - ldr r7, [pc, #56] @ c1804 <__cxa_atexit@plt+0xb57a4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, sl │ │ │ │ + mov r5, lr │ │ │ │ + ldr r0, [r5, #8]! │ │ │ │ + mov r8, r2 │ │ │ │ + str r9, [r8, #28]! │ │ │ │ + ldr r9, [r5, #-4] │ │ │ │ + ldmib r5, {r1, ip} │ │ │ │ + str r0, [r8, #8] │ │ │ │ + str r3, [r8, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r8, #-20] @ 0xffffffec │ │ │ │ + str r7, [r8, #-16] │ │ │ │ + stmdb r8, {r1, r9, ip} │ │ │ │ + sub r7, r6, #31 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0a50 <__cxa_atexit@plt+0xb49f0> │ │ │ │ + add r6, r2, #80 @ 0x50 │ │ │ │ + cmp sl, r6 │ │ │ │ + bcc c0a48 <__cxa_atexit@plt+0xb49e8> │ │ │ │ + ldr ip, [pc, #136] @ c0a64 <__cxa_atexit@plt+0xb4a04> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #132] @ c0a68 <__cxa_atexit@plt+0xb4a08> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #128] @ c0a6c <__cxa_atexit@plt+0xb4a0c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [lr, #8] │ │ │ │ + sub r0, r6, #23 │ │ │ │ + str r0, [lr, #16] │ │ │ │ + str r1, [r2, #40]! @ 0x28 │ │ │ │ + ldr sl, [r2, #-32] @ 0xffffffe0 │ │ │ │ + ldr r9, [r2, #-28] @ 0xffffffe4 │ │ │ │ + sub r3, r2, #24 │ │ │ │ + ldm r3, {r0, r1, r3} │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ + str r3, [lr, #12] │ │ │ │ + add lr, r2, #8 │ │ │ │ + stm lr, {r1, r8, ip} │ │ │ │ + str sl, [r2, #20] │ │ │ │ + str r8, [r2, #24] │ │ │ │ + str r9, [r2, #28] │ │ │ │ + str r7, [r2, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r0, #36 @ 0x24 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r5, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, r8, lsl sp │ │ │ │ - cmneq sp, r4, lsr pc │ │ │ │ + @ instruction: 0xffffff58 │ │ │ │ + @ instruction: 0xfffffe90 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffffb74 │ │ │ │ + cmneq lr, r8, asr r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ c1850 <__cxa_atexit@plt+0xb57f0> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1848 <__cxa_atexit@plt+0xb57e8> │ │ │ │ - ldr r3, [pc, #28] @ c1854 <__cxa_atexit@plt+0xb57f4> │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0abc <__cxa_atexit@plt+0xb4a5c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #52] @ c0ac4 <__cxa_atexit@plt+0xb4a64> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ c0ac8 <__cxa_atexit@plt+0xb4a68> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ c0acc <__cxa_atexit@plt+0xb4a6c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, r8, lsr #25 │ │ │ │ - cmneq sp, r4, ror #29 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ c1880 <__cxa_atexit@plt+0xb5820> │ │ │ │ - mov sl, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - cmneq lr, r8, ror ip │ │ │ │ - cmneq sp, r8, ror #29 │ │ │ │ + cmneq lr, ip, lsr #13 │ │ │ │ + cmneq lr, ip, asr #13 │ │ │ │ + @ instruction: 0x017ea694 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1904 <__cxa_atexit@plt+0xb58a4> │ │ │ │ - ldr r3, [pc, #132] @ c192c <__cxa_atexit@plt+0xb58cc> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c18f4 <__cxa_atexit@plt+0xb5894> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c1914 <__cxa_atexit@plt+0xb58b4> │ │ │ │ - ldr r5, [pc, #104] @ c1938 <__cxa_atexit@plt+0xb58d8> │ │ │ │ - str r3, [r7] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r2] │ │ │ │ - ldr r7, [pc, #92] @ c193c <__cxa_atexit@plt+0xb58dc> │ │ │ │ + bhi c0b34 <__cxa_atexit@plt+0xb4ad4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0b40 <__cxa_atexit@plt+0xb4ae0> │ │ │ │ + ldr sl, [r7, #3] │ │ │ │ + ldr r9, [r7, #7] │ │ │ │ + ldr lr, [pc, #68] @ c0b50 <__cxa_atexit@plt+0xb4af0> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r1, r6, #6 │ │ │ │ + ldr r0, [pc, #60] @ c0b54 <__cxa_atexit@plt+0xb4af4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmdb r5, {r0, r1} │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ mov r5, r2 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c1934 <__cxa_atexit@plt+0xb58d4> │ │ │ │ + mov r8, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c1930 <__cxa_atexit@plt+0xb58d0> │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r8, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r1 │ │ │ │ bx r0 │ │ │ │ - muleq r0, ip, r0 │ │ │ │ - cmneq sp, r4, asr lr │ │ │ │ - smceq 55776 @ 0xd9e0 │ │ │ │ - @ instruction: 0xfffffe58 │ │ │ │ - cmneq lr, r8, lsr #24 │ │ │ │ - cmneq sp, r0, lsr lr │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r7, #3] │ │ │ │ - ldr r2, [r7, #7] │ │ │ │ - sub r3, r5, #4 │ │ │ │ + cmneq lr, r4, asr r6 │ │ │ │ + cmneq lr, r8, lsr #12 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + mov r2, r7 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c1984 <__cxa_atexit@plt+0xb5924> │ │ │ │ - ldr r1, [pc, #52] @ c199c <__cxa_atexit@plt+0xb593c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - stmda r5, {r1, r8} │ │ │ │ - ldr r5, [pc, #44] @ c19a0 <__cxa_atexit@plt+0xb5940> │ │ │ │ - mov r8, r2 │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #24] @ c19a4 <__cxa_atexit@plt+0xb5944> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r2 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffffdc4 │ │ │ │ - @ instruction: 0x017e9b94 │ │ │ │ - cmneq sp, r4, ror #27 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c1a7c <__cxa_atexit@plt+0xb5a1c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc c1a84 <__cxa_atexit@plt+0xb5a24> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1a70 <__cxa_atexit@plt+0xb5a10> │ │ │ │ - ldr r7, [pc, #204] @ c1ab4 <__cxa_atexit@plt+0xb5a54> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #172] @ c1ab8 <__cxa_atexit@plt+0xb5a58> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #8 │ │ │ │ - strb r3, [r7, #15] │ │ │ │ - strb r3, [r7, #14] │ │ │ │ - strb r3, [r7, #13] │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #165 @ 0xa5 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ - mov r3, #16 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc c1a98 <__cxa_atexit@plt+0xb5a38> │ │ │ │ - ldr r2, [pc, #104] @ c1ac0 <__cxa_atexit@plt+0xb5a60> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + bhi c0be4 <__cxa_atexit@plt+0xb4b84> │ │ │ │ + ldr r8, [r2, #8] │ │ │ │ + ldr r7, [r2, #12] │ │ │ │ + ldr r1, [pc, #144] @ c0c10 <__cxa_atexit@plt+0xb4bb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r2} │ │ │ │ + sub r1, r5, #20 │ │ │ │ + cmp fp, r1 │ │ │ │ + bhi c0bf0 <__cxa_atexit@plt+0xb4b90> │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + add r2, r6, #16 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c0bf8 <__cxa_atexit@plt+0xb4b98> │ │ │ │ + ldr lr, [pc, #108] @ c0c14 <__cxa_atexit@plt+0xb4bb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r3, [r7, #11] │ │ │ │ + ldr sl, [pc, #92] @ c0c18 <__cxa_atexit@plt+0xb4bb8> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + str sl, [r5, #-20] @ 0xffffffec │ │ │ │ + str r6, [r5, #-16] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + mov r5, r1 │ │ │ │ + mov r6, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b c1a8c <__cxa_atexit@plt+0xb5a2c> │ │ │ │ + mov r2, r6 │ │ │ │ + b c0c00 <__cxa_atexit@plt+0xb4ba0> │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #28] @ c1abc <__cxa_atexit@plt+0xb5a5c> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r8, asr #14 │ │ │ │ - ldrheq r9, [lr, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, ip, lsl #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc c1afc <__cxa_atexit@plt+0xb5a9c> │ │ │ │ - ldr r2, [pc, #40] @ c1b14 <__cxa_atexit@plt+0xb5ab4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c1b18 <__cxa_atexit@plt+0xb5ab8> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r8, ror sl │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - cmneq sp, ip, lsl #25 │ │ │ │ + ldrheq sl, [lr, #-92]! @ 0xffffffa4 │ │ │ │ + andeq r0, r0, ip, lsr #4 │ │ │ │ + cmneq lr, r8, lsl #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #8 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c1b78 <__cxa_atexit@plt+0xb5b18> │ │ │ │ - ldr r7, [pc, #72] @ c1b88 <__cxa_atexit@plt+0xb5b28> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #16 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c0c78 <__cxa_atexit@plt+0xb4c18> │ │ │ │ + ldr r2, [pc, #68] @ c0c84 <__cxa_atexit@plt+0xb4c24> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r3, #-16] │ │ │ │ + str r1, [r3, #-12] │ │ │ │ + str r7, [r3, #-8] │ │ │ │ + str r0, [r3, #-4] │ │ │ │ tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-4]! │ │ │ │ - beq c1b6c <__cxa_atexit@plt+0xb5b0c> │ │ │ │ - ldr r7, [pc, #56] @ c1b8c <__cxa_atexit@plt+0xb5b2c> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #48] @ c1b90 <__cxa_atexit@plt+0xb5b30> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r9, r7, #1 │ │ │ │ + beq c0c6c <__cxa_atexit@plt+0xb4c0c> │ │ │ │ mov r7, r8 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ + b c0c90 <__cxa_atexit@plt+0xb4c30> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c1b94 <__cxa_atexit@plt+0xb5b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, ip, lsr #19 │ │ │ │ - cmneq sp, r0, asr #24 │ │ │ │ - cmneq sp, r4, lsl ip │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c1bc4 <__cxa_atexit@plt+0xb5b64> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c1bc8 <__cxa_atexit@plt+0xb5b68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r0, asr r9 │ │ │ │ - cmneq sp, r0, ror #23 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c1bf8 <__cxa_atexit@plt+0xb5b98> │ │ │ │ - mov r8, r7 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c0d18 <__cxa_atexit@plt+0xb4cb8> │ │ │ │ + ldr r3, [pc, #152] @ c0d3c <__cxa_atexit@plt+0xb4cdc> │ │ │ │ add r3, pc, r3 │ │ │ │ + ldr r7, [r7, #2] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c1bfc <__cxa_atexit@plt+0xb5b9c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, ip, lsl r9 │ │ │ │ - @ instruction: 0x016d9b9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c1c34 <__cxa_atexit@plt+0xb5bd4> │ │ │ │ - ldr r3, [pc, #32] @ c1c38 <__cxa_atexit@plt+0xb5bd8> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ c1c3c <__cxa_atexit@plt+0xb5bdc> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ + tst r7, #3 │ │ │ │ + beq c0d24 <__cxa_atexit@plt+0xb4cc4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #28 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c0d2c <__cxa_atexit@plt+0xb4ccc> │ │ │ │ + ldr lr, [pc, #116] @ c0d40 <__cxa_atexit@plt+0xb4ce0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #112] @ c0d44 <__cxa_atexit@plt+0xb4ce4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #108] @ c0d48 <__cxa_atexit@plt+0xb4ce8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r0, ror #22 │ │ │ │ - cmneq sp, r8, asr fp │ │ │ │ - cmneq sp, r0, asr fp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c1c64 <__cxa_atexit@plt+0xb5c04> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ c1d00 <__cxa_atexit@plt+0xb5ca0> │ │ │ │ - mov r3, r5 │ │ │ │ - str r8, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1ccc <__cxa_atexit@plt+0xb5c6c> │ │ │ │ - ldr r2, [pc, #112] @ c1d04 <__cxa_atexit@plt+0xb5ca4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmda r5, {r2, r7} │ │ │ │ - beq c1cd8 <__cxa_atexit@plt+0xb5c78> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c1ce8 <__cxa_atexit@plt+0xb5c88> │ │ │ │ - ldr r3, [pc, #80] @ c1d08 <__cxa_atexit@plt+0xb5ca8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r6, {r3, r7, r8} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - muleq r0, r0, r0 │ │ │ │ - andeq r0, r0, r8, ror #1 │ │ │ │ - cmneq lr, r8, asr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ c1d74 <__cxa_atexit@plt+0xb5d14> │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stm r5, {r2, r3} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c1d5c <__cxa_atexit@plt+0xb5cfc> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #12 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c1d64 <__cxa_atexit@plt+0xb5d04> │ │ │ │ - ldr r1, [pc, #48] @ c1d78 <__cxa_atexit@plt+0xb5d18> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - stmib r6, {r1, r3, r7} │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r0, [r5] │ │ │ │ + str r9, [r6, #16]! │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r6, #-12] │ │ │ │ + stmdb r6, {r2, r8} │ │ │ │ + sub r2, r3, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ + mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq lr, r8, asr #15 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xfffffe0c │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmneq lr, r8, ror #8 │ │ │ │ + andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c1dbc <__cxa_atexit@plt+0xb5d5c> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ c1dc8 <__cxa_atexit@plt+0xb5d68> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r5, #-4] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str r2, [r3, #4] │ │ │ │ + bcc c0db8 <__cxa_atexit@plt+0xb4d58> │ │ │ │ + ldr lr, [pc, #84] @ c0dc4 <__cxa_atexit@plt+0xb4d64> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #80] @ c0dc8 <__cxa_atexit@plt+0xb4d68> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #76] @ c0dcc <__cxa_atexit@plt+0xb4d6c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + ldr r8, [r5, #4]! │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + str r0, [r5] │ │ │ │ + str r9, [r3, #16]! │ │ │ │ + str r3, [r5, #4] │ │ │ │ + ldr r0, [r5, #8] │ │ │ │ + str lr, [r3, #-12] │ │ │ │ + stmdb r3, {r2, r8} │ │ │ │ + sub r2, r6, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ str r1, [r3, #8] │ │ │ │ - bx r0 │ │ │ │ - mov r3, #12 │ │ │ │ + str r0, [r3, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, ip, ror #14 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xfffffde4 │ │ │ │ + cmneq lr, r4, asr #7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ c1df0 <__cxa_atexit@plt+0xb5d90> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b ea7d9c <__cxa_atexit@plt+0xe9bd3c> │ │ │ │ - cmneq lr, r0, lsr #15 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0e04 <__cxa_atexit@plt+0xb4da4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c0e0c <__cxa_atexit@plt+0xb4dac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, asr #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0e7c <__cxa_atexit@plt+0xb4e1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #16 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0e88 <__cxa_atexit@plt+0xb4e28> │ │ │ │ + ldr lr, [pc, #84] @ c0e98 <__cxa_atexit@plt+0xb4e38> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ c0e9c <__cxa_atexit@plt+0xb4e3c> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + str r0, [r5, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #16 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff90 │ │ │ │ + cmneq lr, ip, ror #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c1ec8 <__cxa_atexit@plt+0xb5e68> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc c1ed0 <__cxa_atexit@plt+0xb5e70> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c1ebc <__cxa_atexit@plt+0xb5e5c> │ │ │ │ - ldr r7, [pc, #204] @ c1f00 <__cxa_atexit@plt+0xb5ea0> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #232 @ 0xe8 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #172] @ c1f04 <__cxa_atexit@plt+0xb5ea4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r0, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #8 │ │ │ │ - strb r3, [r7, #15] │ │ │ │ - strb r3, [r7, #14] │ │ │ │ - strb r3, [r7, #13] │ │ │ │ - mov r3, #212 @ 0xd4 │ │ │ │ - strb r3, [r7, #11] │ │ │ │ - mov r3, #165 @ 0xa5 │ │ │ │ - strb r3, [r7, #10] │ │ │ │ + add r6, r6, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0f58 <__cxa_atexit@plt+0xb4ef8> │ │ │ │ + ldr r7, [pc, #188] @ c0f84 <__cxa_atexit@plt+0xb4f24> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr lr, [pc, #184] @ c0f88 <__cxa_atexit@plt+0xb4f28> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr ip, [pc, #180] @ c0f8c <__cxa_atexit@plt+0xb4f2c> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r3, r0 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + str r9, [r3, #40] @ 0x28 │ │ │ │ + sub r2, r6, #27 │ │ │ │ + sub r7, r6, #11 │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str ip, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str r7, [r3, #20] │ │ │ │ + str r3, [r3, #24] │ │ │ │ + str lr, [r3, #28] │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c0f78 <__cxa_atexit@plt+0xb4f18> │ │ │ │ + add r6, r0, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c0f70 <__cxa_atexit@plt+0xb4f10> │ │ │ │ + ldr r3, [pc, #104] @ c0f94 <__cxa_atexit@plt+0xb4f34> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #100] @ c0f98 <__cxa_atexit@plt+0xb4f38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r3, [r0, #48]! @ 0x30 │ │ │ │ + ldr r8, [r0, #-12] │ │ │ │ + ldr r3, [r0, #-8] │ │ │ │ + str sl, [r0, #8] │ │ │ │ + str r9, [r0, #12] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + stmdb r5, {r0, r3} │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r7, [pc, #48] @ c0f90 <__cxa_atexit@plt+0xb4f30> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ mov r3, #16 │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r8, sl │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffbac │ │ │ │ + @ instruction: 0xffffff48 │ │ │ │ + @ instruction: 0xfffffd4c │ │ │ │ + cmneq sp, r4, lsl #31 │ │ │ │ + @ instruction: 0xfffffea8 │ │ │ │ + cmneq lr, r0, lsl r2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c0fe8 <__cxa_atexit@plt+0xb4f88> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bcc c1ee4 <__cxa_atexit@plt+0xb5e84> │ │ │ │ - ldr r2, [pc, #104] @ c1f0c <__cxa_atexit@plt+0xb5eac> │ │ │ │ + ldr r2, [pc, #52] @ c0ff0 <__cxa_atexit@plt+0xb4f90> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #1 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + ldr r2, [pc, #44] @ c0ff4 <__cxa_atexit@plt+0xb4f94> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #32] @ c0ff8 <__cxa_atexit@plt+0xb4f98> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b c1ed8 <__cxa_atexit@plt+0xb5e78> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ + cmneq lr, r0, lsl #3 │ │ │ │ + cmneq lr, r0, lsr #3 │ │ │ │ + cmneq lr, r8, ror #2 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c102c <__cxa_atexit@plt+0xb4fcc> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c1034 <__cxa_atexit@plt+0xb4fd4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ c1f08 <__cxa_atexit@plt+0xb5ea8> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsheq r9, [lr, #-44]! @ 0xffffffd4 │ │ │ │ - cmneq lr, r0, ror r4 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, r8, ror #13 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r0, lsr #2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc c1f48 <__cxa_atexit@plt+0xb5ee8> │ │ │ │ - ldr r2, [pc, #40] @ c1f60 <__cxa_atexit@plt+0xb5f00> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #1 │ │ │ │ + bcc c1074 <__cxa_atexit@plt+0xb5014> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c1084 <__cxa_atexit@plt+0xb5024> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c1f64 <__cxa_atexit@plt+0xb5f04> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r4, asr r6 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - smceq 55688 @ 0xd988 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ + ldrsheq sl, [lr, #-8]! │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c10f0 <__cxa_atexit@plt+0xb5090> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ c110c <__cxa_atexit@plt+0xb50ac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c202c <__cxa_atexit@plt+0xb5fcc> │ │ │ │ - ldr r3, [pc, #200] @ c2054 <__cxa_atexit@plt+0xb5ff4> │ │ │ │ + bhi c10f8 <__cxa_atexit@plt+0xb5098> │ │ │ │ + ldr r3, [pc, #76] @ c1110 <__cxa_atexit@plt+0xb50b0> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - ands r3, r8, #3 │ │ │ │ - beq c1fbc <__cxa_atexit@plt+0xb5f5c> │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c1fcc <__cxa_atexit@plt+0xb5f6c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c1fe0 <__cxa_atexit@plt+0xb5f80> │ │ │ │ - ldr r7, [pc, #176] @ c2060 <__cxa_atexit@plt+0xb6000> │ │ │ │ - ldr r0, [pc, #176] @ c2064 <__cxa_atexit@plt+0xb6004> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c10e0 <__cxa_atexit@plt+0xb5080> │ │ │ │ mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b c1330 <__cxa_atexit@plt+0xb52d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ c2058 <__cxa_atexit@plt+0xb5ff8> │ │ │ │ - ldr r0, [pc, #132] @ c205c <__cxa_atexit@plt+0xb5ffc> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c203c <__cxa_atexit@plt+0xb5fdc> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - ldr r0, [pc, #112] @ c206c <__cxa_atexit@plt+0xb600c> │ │ │ │ - mov r2, #1 │ │ │ │ - asr r1, r7, #31 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - cmp r7, #0 │ │ │ │ - orrne r1, r2, r7, asr #31 │ │ │ │ - stmib r6, {r0, r1} │ │ │ │ - ldr r9, [pc, #88] @ c2070 <__cxa_atexit@plt+0xb6010> │ │ │ │ - sub r2, r3, #3 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - mov r8, r2 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r7, [pc, #52] @ c2068 <__cxa_atexit@plt+0xb6008> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #20] @ c1114 <__cxa_atexit@plt+0xb50b4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ + @ instruction: 0x017ea090 │ │ │ │ + andeq r0, r0, r8, ror #4 │ │ │ │ + cmneq sp, r8, ror #27 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #20 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c11c0 <__cxa_atexit@plt+0xb5160> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c11cc <__cxa_atexit@plt+0xb516c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #144] @ c11dc <__cxa_atexit@plt+0xb517c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ + ldr lr, [r7, #20] │ │ │ │ + sub r2, r6, #27 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #112] @ c11e0 <__cxa_atexit@plt+0xb5180> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #104] @ c11e4 <__cxa_atexit@plt+0xb5184> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + str r8, [r3, #32] │ │ │ │ + str r1, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [pc, #84] @ c11e8 <__cxa_atexit@plt+0xb5188> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr r1, [pc, #80] @ c11ec <__cxa_atexit@plt+0xb518c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + mov r2, r3 │ │ │ │ + str r1, [r2, #24]! │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r8, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str lr, [r3, #16] │ │ │ │ + str r3, [r3, #20] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - strheq r9, [sp, #-112]! @ 0xffffff90 │ │ │ │ - cmneq sp, ip, lsr #15 │ │ │ │ - cmneq sp, r8, lsr #16 │ │ │ │ - cmneq sp, r4, lsr #16 │ │ │ │ - cmneq sp, ip, asr #15 │ │ │ │ - cmneq lr, r4, lsr #4 │ │ │ │ - cmneq lr, ip, asr #10 │ │ │ │ - smceq 55664 @ 0xd970 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - beq c20ac <__cxa_atexit@plt+0xb604c> │ │ │ │ - cmp r3, #3 │ │ │ │ - bne c20c4 <__cxa_atexit@plt+0xb6064> │ │ │ │ - ldr r7, [pc, #140] @ c2128 <__cxa_atexit@plt+0xb60c8> │ │ │ │ - ldr r0, [pc, #140] @ c212c <__cxa_atexit@plt+0xb60cc> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ c2120 <__cxa_atexit@plt+0xb60c0> │ │ │ │ - ldr r0, [pc, #108] @ c2124 <__cxa_atexit@plt+0xb60c4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + mov r3, #44 @ 0x2c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c2110 <__cxa_atexit@plt+0xb60b0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ c2130 <__cxa_atexit@plt+0xb60d0> │ │ │ │ - mov lr, #1 │ │ │ │ - asr r0, r2, #31 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - cmp r2, #0 │ │ │ │ - orrne r0, lr, r2, asr #31 │ │ │ │ - str r1, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - ldr r9, [pc, #52] @ c2134 <__cxa_atexit@plt+0xb60d4> │ │ │ │ - add r5, r5, #4 │ │ │ │ - sub r8, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq sp, ip, asr #13 │ │ │ │ - cmneq sp, r8, asr #13 │ │ │ │ - cmneq sp, r8, lsr r7 │ │ │ │ - cmneq sp, r4, lsr r7 │ │ │ │ - cmneq lr, r0, asr #2 │ │ │ │ - cmneq lr, r4, ror #8 │ │ │ │ + ldrsheq r9, [lr, #-240]! @ 0xffffff10 │ │ │ │ + ldrsbeq r9, [lr, #-244]! @ 0xffffff0c │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + @ instruction: 0xfffffef0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r9, [pc, #4] @ c2150 <__cxa_atexit@plt+0xb60f0> │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - cmneq lr, r4, lsr #8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c21a4 <__cxa_atexit@plt+0xb6144> │ │ │ │ - ldr r3, [pc, #64] @ c21b4 <__cxa_atexit@plt+0xb6154> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c2194 <__cxa_atexit@plt+0xb6134> │ │ │ │ - ldr r7, [pc, #48] @ c21b8 <__cxa_atexit@plt+0xb6158> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1258 <__cxa_atexit@plt+0xb51f8> │ │ │ │ + ldr r2, [pc, #80] @ c1260 <__cxa_atexit@plt+0xb5200> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq c1248 <__cxa_atexit@plt+0xb51e8> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c1250 <__cxa_atexit@plt+0xb51f0> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c21bc <__cxa_atexit@plt+0xb615c> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq lr, r0, lsr r0 │ │ │ │ - strheq r9, [sp, #-108]! @ 0xffffff94 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c21dc <__cxa_atexit@plt+0xb617c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c12bc <__cxa_atexit@plt+0xb525c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c12c4 <__cxa_atexit@plt+0xb5264> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + @ instruction: 0x017e9e90 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2230 <__cxa_atexit@plt+0xb61d0> │ │ │ │ - ldr r3, [pc, #64] @ c2240 <__cxa_atexit@plt+0xb61e0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c2220 <__cxa_atexit@plt+0xb61c0> │ │ │ │ - ldr r7, [pc, #48] @ c2244 <__cxa_atexit@plt+0xb61e4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c2248 <__cxa_atexit@plt+0xb61e8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c130c <__cxa_atexit@plt+0xb52ac> │ │ │ │ + ldr r7, [pc, #52] @ c1320 <__cxa_atexit@plt+0xb52c0> │ │ │ │ add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1300 <__cxa_atexit@plt+0xb52a0> │ │ │ │ + mov r7, sl │ │ │ │ + b c1330 <__cxa_atexit@plt+0xb52d0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmneq lr, r4, lsr #31 │ │ │ │ - cmneq sp, r0, lsr r6 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c22bc <__cxa_atexit@plt+0xb625c> │ │ │ │ - ldr r3, [pc, #120] @ c22e4 <__cxa_atexit@plt+0xb6284> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c22ac <__cxa_atexit@plt+0xb624c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c22cc <__cxa_atexit@plt+0xb626c> │ │ │ │ - ldr r7, [pc, #92] @ c22ec <__cxa_atexit@plt+0xb628c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c22e8 <__cxa_atexit@plt+0xb6288> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ c1324 <__cxa_atexit@plt+0xb52c4> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, ip, lsr #11 │ │ │ │ - @ instruction: 0x017e8f98 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + ldrdeq r7, [sp, #-180]! @ 0xffffff4c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c13d8 <__cxa_atexit@plt+0xb5378> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add lr, r6, #64 @ 0x40 │ │ │ │ + cmp r2, lr │ │ │ │ + bcc c13f8 <__cxa_atexit@plt+0xb5398> │ │ │ │ + ldr r3, [pc, #180] @ c1410 <__cxa_atexit@plt+0xb53b0> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r1, [pc, #176] @ c1414 <__cxa_atexit@plt+0xb53b4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, lr, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r6, #4]! │ │ │ │ + ldr ip, [pc, #144] @ c1418 <__cxa_atexit@plt+0xb53b8> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr sl, [pc, #140] @ c141c <__cxa_atexit@plt+0xb53bc> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #12]! │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c2328 <__cxa_atexit@plt+0xb62c8> │ │ │ │ - ldr r2, [pc, #32] @ c2334 <__cxa_atexit@plt+0xb62d4> │ │ │ │ + str sl, [r3, #48]! @ 0x30 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str r9, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + ldr r0, [pc, #88] @ c1420 <__cxa_atexit@plt+0xb53c0> │ │ │ │ + add r0, pc, r0 │ │ │ │ + add r1, r6, #36 @ 0x24 │ │ │ │ + stm r1, {r0, r2, r6} │ │ │ │ + mov r6, lr │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c1408 <__cxa_atexit@plt+0xb53a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r4, lsl pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - mov sl, r8 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c2380 <__cxa_atexit@plt+0xb6320> │ │ │ │ - ldr r3, [pc, #56] @ c2398 <__cxa_atexit@plt+0xb6338> │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #48] @ c239c <__cxa_atexit@plt+0xb633c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - ldr r3, [pc, #40] @ c23a0 <__cxa_atexit@plt+0xb6340> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #2 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - ldr r7, [pc, #28] @ c23a4 <__cxa_atexit@plt+0xb6344> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c140c <__cxa_atexit@plt+0xb53ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r8, sl │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, ip, lsl r2 │ │ │ │ - ldrsbeq r8, [lr, #-216]! @ 0xffffff28 │ │ │ │ - cmneq sp, r4, lsr #10 │ │ │ │ - strdeq r9, [sp, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ c23c8 <__cxa_atexit@plt+0xb6368> │ │ │ │ - add r5, r5, #4 │ │ │ │ - mov r8, r7 │ │ │ │ - add r9, pc, r9 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - ldrdeq r9, [sp, #-76]! @ 0xffffffb4 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ c23e4 <__cxa_atexit@plt+0xb6384> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - cmppeq r7, sp, lsl #7 @ p-variant is OBSOLETE │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r0, #64 @ 0x40 │ │ │ │ + str r0, [r4, #828] @ 0x33c │ │ │ │ + mov r6, lr │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r8, lsl #27 │ │ │ │ + cmneq lr, r4, asr sp │ │ │ │ + @ instruction: 0xfffffc44 │ │ │ │ + cmneq lr, r0, ror #27 │ │ │ │ + @ instruction: 0xfffffd94 │ │ │ │ + @ instruction: 0xfffffefc │ │ │ │ + @ instruction: 0xfffffe30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov lr, r9 │ │ │ │ - mov r1, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c2458 <__cxa_atexit@plt+0xb63f8> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r6, r1, #12 │ │ │ │ - cmp r0, r6 │ │ │ │ - bcc c2460 <__cxa_atexit@plt+0xb6400> │ │ │ │ - ldr r0, [pc, #96] @ c2480 <__cxa_atexit@plt+0xb6420> │ │ │ │ - ldr r3, [pc, #96] @ c2484 <__cxa_atexit@plt+0xb6424> │ │ │ │ - add r0, pc, r0 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r1, #4]! │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - str sl, [r1, #8] │ │ │ │ - ldr r0, [pc, #76] @ c2488 <__cxa_atexit@plt+0xb6428> │ │ │ │ - mov r5, r2 │ │ │ │ - mov sl, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - ldr r0, [pc, #60] @ c248c <__cxa_atexit@plt+0xb642c> │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1464 <__cxa_atexit@plt+0xb5404> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #36] @ c146c <__cxa_atexit@plt+0xb540c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [pc, #32] @ c1470 <__cxa_atexit@plt+0xb5410> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - add r9, r0, #2 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - mov r6, r1 │ │ │ │ - b c2468 <__cxa_atexit@plt+0xb6408> │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ c247c <__cxa_atexit@plt+0xb641c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r9, lr │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, asr r4 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - @ instruction: 0xffffffa8 │ │ │ │ - cmneq lr, r4, asr #2 │ │ │ │ - cmneq lr, r0, lsl #26 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r8, [pc, #4] @ c24c0 <__cxa_atexit@plt+0xb6460> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldrheq pc, [r7, #-33] @ 0xffffffdf @ │ │ │ │ - strdeq r9, [sp, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ + ldrsheq r9, [lr, #-196]! @ 0xffffff3c │ │ │ │ + ldrsheq r9, [lr, #-192]! @ 0xffffff40 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r8 │ │ │ │ - mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2534 <__cxa_atexit@plt+0xb64d4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c253c <__cxa_atexit@plt+0xb64dc> │ │ │ │ - ldr r1, [pc, #92] @ c255c <__cxa_atexit@plt+0xb64fc> │ │ │ │ - ldr r0, [pc, #92] @ c2560 <__cxa_atexit@plt+0xb6500> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r2, #4]! │ │ │ │ - stmdb r5, {r1, r2} │ │ │ │ - str r9, [r2, #8] │ │ │ │ - ldr r5, [pc, #72] @ c2564 <__cxa_atexit@plt+0xb6504> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - ldr r5, [pc, #64] @ c2568 <__cxa_atexit@plt+0xb6508> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #2 │ │ │ │ - mov r5, r3 │ │ │ │ - b eac9ec <__cxa_atexit@plt+0xea098c> │ │ │ │ - mov r6, r2 │ │ │ │ - b c2544 <__cxa_atexit@plt+0xb64e4> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ c2558 <__cxa_atexit@plt+0xb64f8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r8, sl │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r4, lsl #7 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffffa4 │ │ │ │ - cmneq lr, ip, rrx │ │ │ │ - cmneq lr, r8, lsr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, r7 │ │ │ │ - b 111eff0 <__cxa_atexit@plt+0x1112f90> │ │ │ │ - cmneq sp, r8, asr #6 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ c25ac <__cxa_atexit@plt+0xb654c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ + bhi c14dc <__cxa_atexit@plt+0xb547c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ c14f8 <__cxa_atexit@plt+0xb5498> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c14e4 <__cxa_atexit@plt+0xb5484> │ │ │ │ + ldr r3, [pc, #76] @ c14fc <__cxa_atexit@plt+0xb549c> │ │ │ │ add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq sp, r4, lsr r3 │ │ │ │ - cmneq sp, r4, asr #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c2608 <__cxa_atexit@plt+0xb65a8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c2600 <__cxa_atexit@plt+0xb65a0> │ │ │ │ - ldr r3, [pc, #44] @ c2610 <__cxa_atexit@plt+0xb65b0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ c2614 <__cxa_atexit@plt+0xb65b4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b ea92b0 <__cxa_atexit@plt+0xe9d250> │ │ │ │ - ldr r0, [r7] │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c14cc <__cxa_atexit@plt+0xb546c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c1644 <__cxa_atexit@plt+0xb55e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr fp │ │ │ │ - @ instruction: 0x017e8f94 │ │ │ │ - cmneq sp, ip, ror #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldr r7, [pc, #20] @ c1500 <__cxa_atexit@plt+0xb54a0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsr #25 │ │ │ │ + muleq r0, r0, r1 │ │ │ │ + cmneq sp, r0, lsl #20 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2658 <__cxa_atexit@plt+0xb65f8> │ │ │ │ - ldr r2, [pc, #40] @ c2660 <__cxa_atexit@plt+0xb6600> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ c2664 <__cxa_atexit@plt+0xb6604> │ │ │ │ + bhi c156c <__cxa_atexit@plt+0xb550c> │ │ │ │ + ldr r2, [pc, #80] @ c1574 <__cxa_atexit@plt+0xb5514> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - mov r7, r2 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq c155c <__cxa_atexit@plt+0xb54fc> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c1564 <__cxa_atexit@plt+0xb5504> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, asr #5 │ │ │ │ - ldrsheq r8, [lr, #-168]! @ 0xffffff58 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c269c <__cxa_atexit@plt+0xb663c> │ │ │ │ + bhi c15d0 <__cxa_atexit@plt+0xb5570> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c26a4 <__cxa_atexit@plt+0xb6644> │ │ │ │ + ldr r1, [pc, #24] @ c15d8 <__cxa_atexit@plt+0xb5578> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r8, [lr, #-160]! @ 0xffffff60 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq lr, ip, ror fp │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1620 <__cxa_atexit@plt+0xb55c0> │ │ │ │ + ldr r7, [pc, #52] @ c1634 <__cxa_atexit@plt+0xb55d4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1614 <__cxa_atexit@plt+0xb55b4> │ │ │ │ + mov r7, sl │ │ │ │ + b c1644 <__cxa_atexit@plt+0xb55e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c1638 <__cxa_atexit@plt+0xb55d8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, r4, asr #17 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c16ec <__cxa_atexit@plt+0xb568c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c170c <__cxa_atexit@plt+0xb56ac> │ │ │ │ + ldr lr, [pc, #180] @ c1724 <__cxa_atexit@plt+0xb56c4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #176] @ c1728 <__cxa_atexit@plt+0xb56c8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, r3, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #144] @ c172c <__cxa_atexit@plt+0xb56cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #140] @ c1730 <__cxa_atexit@plt+0xb56d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #136] @ c1734 <__cxa_atexit@plt+0xb56d4> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r7, [r6, #12] │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + mov r0, r6 │ │ │ │ + str r2, [r0, #16]! │ │ │ │ + mov r2, r6 │ │ │ │ + str sl, [r2, #48]! @ 0x30 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r6, #24] │ │ │ │ + add r2, r6, #28 │ │ │ │ + stm r2, {r1, r9, lr} │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c171c <__cxa_atexit@plt+0xb56bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c1720 <__cxa_atexit@plt+0xb56c0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r4, ror sl │ │ │ │ + cmneq lr, r0, asr #20 │ │ │ │ + @ instruction: 0xfffffdb8 │ │ │ │ + cmneq lr, ip, asr #21 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffdd4 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2714 <__cxa_atexit@plt+0xb66b4> │ │ │ │ - ldr r2, [pc, #84] @ c271c <__cxa_atexit@plt+0xb66bc> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi c1770 <__cxa_atexit@plt+0xb5710> │ │ │ │ + ldr r2, [pc, #36] @ c1778 <__cxa_atexit@plt+0xb5718> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - beq c26f0 <__cxa_atexit@plt+0xb6690> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - cmp r3, #115 @ 0x73 │ │ │ │ - bne c2700 <__cxa_atexit@plt+0xb66a0> │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r5, [pc, #28] @ c177c <__cxa_atexit@plt+0xb571c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c2720 <__cxa_atexit@plt+0xb66c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq lr, r4, lsl #21 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #115 @ 0x73 │ │ │ │ - bne c274c <__cxa_atexit@plt+0xb66ec> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - bic r7, r7, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c2760 <__cxa_atexit@plt+0xb6700> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, lsr sl │ │ │ │ + cmneq lr, r8, ror #19 │ │ │ │ + cmneq lr, r8, lsl #20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c27cc <__cxa_atexit@plt+0xb676c> │ │ │ │ - ldr r2, [pc, #80] @ c27dc <__cxa_atexit@plt+0xb677c> │ │ │ │ - ldr lr, [pc, #80] @ c27e0 <__cxa_atexit@plt+0xb6780> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #64] @ c27e4 <__cxa_atexit@plt+0xb6784> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r2, r6, #11 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c17dc <__cxa_atexit@plt+0xb577c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #12 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c17e8 <__cxa_atexit@plt+0xb5788> │ │ │ │ + ldr r0, [pc, #68] @ c17f8 <__cxa_atexit@plt+0xb5798> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ c17fc <__cxa_atexit@plt+0xb579c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r3, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - str lr, [r3, #16] │ │ │ │ - str r3, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r2, [r3, #28] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffed8 │ │ │ │ - @ instruction: 0xffffff0c │ │ │ │ - cmneq lr, r4, ror #27 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, lsl #19 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1850 <__cxa_atexit@plt+0xb57f0> │ │ │ │ + ldr lr, [pc, #60] @ c1858 <__cxa_atexit@plt+0xb57f8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #8] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ + ldr r8, [r7, #16] │ │ │ │ + ldr r2, [pc, #44] @ c185c <__cxa_atexit@plt+0xb57fc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str lr, [r5, #-20] @ 0xffffffec │ │ │ │ + str r1, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c1860 <__cxa_atexit@plt+0xb5800> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + add r9, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 137738c <__cxa_atexit@plt+0x136b32c> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + cmneq lr, ip, lsl #18 │ │ │ │ + cmneq lr, r4, lsr #18 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, r7 │ │ │ │ + ldmib r5, {r8, r9} │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c18a4 <__cxa_atexit@plt+0xb5844> │ │ │ │ + ldr r7, [pc, #52] @ c18b8 <__cxa_atexit@plt+0xb5858> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stm r5, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1898 <__cxa_atexit@plt+0xb5838> │ │ │ │ + mov r7, sl │ │ │ │ + b c1644 <__cxa_atexit@plt+0xb55e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c18bc <__cxa_atexit@plt+0xb585c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + add r5, r5, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffdbc │ │ │ │ + cmneq sp, r0, asr #12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c2820 <__cxa_atexit@plt+0xb67c0> │ │ │ │ - ldr r2, [pc, #32] @ c2830 <__cxa_atexit@plt+0xb67d0> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - stmib r3, {r2, r8} │ │ │ │ - sub r8, r6, #3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c192c <__cxa_atexit@plt+0xb58cc> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c1938 <__cxa_atexit@plt+0xb58d8> │ │ │ │ + ldr lr, [pc, #84] @ c1948 <__cxa_atexit@plt+0xb58e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r9, [r7, #11] │ │ │ │ + ldr sl, [pc, #68] @ c194c <__cxa_atexit@plt+0xb58ec> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r1, [r3, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ + str r8, [r3, #16] │ │ │ │ + str sl, [r5, #-12] │ │ │ │ + stmdb r5, {r3, r9} │ │ │ │ + mov r5, r2 │ │ │ │ + mov r8, r1 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #8 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff58 │ │ │ │ - cmneq sp, ip, asr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c2884 <__cxa_atexit@plt+0xb6824> │ │ │ │ - ldr r3, [pc, #60] @ c289c <__cxa_atexit@plt+0xb683c> │ │ │ │ - ldr r2, [pc, #60] @ c28a0 <__cxa_atexit@plt+0xb6840> │ │ │ │ - ldr r0, [r5] │ │ │ │ + @ instruction: 0xffffff10 │ │ │ │ + cmneq lr, ip, lsr r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c19b8 <__cxa_atexit@plt+0xb5958> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ c19d4 <__cxa_atexit@plt+0xb5974> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c19c0 <__cxa_atexit@plt+0xb5960> │ │ │ │ + ldr r3, [pc, #76] @ c19d8 <__cxa_atexit@plt+0xb5978> │ │ │ │ add r3, pc, r3 │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r2, [r7, #12] │ │ │ │ - str r7, [r7, #16] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c19a8 <__cxa_atexit@plt+0xb5948> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c1644 <__cxa_atexit@plt+0xb55e4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c28a4 <__cxa_atexit@plt+0xb6844> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c19dc <__cxa_atexit@plt+0xb597c> │ │ │ │ add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffdb8 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - cmneq sp, r8, lsl #1 │ │ │ │ - smceq 55564 @ 0xd90c │ │ │ │ + cmneq lr, r8, asr #15 │ │ │ │ + @ instruction: 0xfffffcb4 │ │ │ │ + cmneq sp, r4, lsr #10 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #20 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c292c <__cxa_atexit@plt+0xb68cc> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c2924 <__cxa_atexit@plt+0xb68c4> │ │ │ │ - ldr lr, [pc, #88] @ c2934 <__cxa_atexit@plt+0xb68d4> │ │ │ │ - ldr r8, [pc, #88] @ c2938 <__cxa_atexit@plt+0xb68d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #80] @ c293c <__cxa_atexit@plt+0xb68dc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r3, [pc, #76] @ c2940 <__cxa_atexit@plt+0xb68e0> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ c2944 <__cxa_atexit@plt+0xb68e4> │ │ │ │ - add r3, r3, #129 @ 0x81 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r6 │ │ │ │ + sub r2, r5, #12 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1a60 <__cxa_atexit@plt+0xb5a00> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #44 @ 0x2c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c1a68 <__cxa_atexit@plt+0xb5a08> │ │ │ │ + ldr ip, [pc, #112] @ c1a84 <__cxa_atexit@plt+0xb5a24> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r1, [pc, #108] @ c1a88 <__cxa_atexit@plt+0xb5a28> │ │ │ │ + add r1, pc, r1 │ │ │ │ + ldr r0, [pc, #104] @ c1a8c <__cxa_atexit@plt+0xb5a2c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + sub lr, r6, #31 │ │ │ │ + str r1, [r3, #28]! │ │ │ │ + stmdb r5, {r0, r3, lr} │ │ │ │ + add lr, r3, #8 │ │ │ │ + stm lr, {r8, r9, sl} │ │ │ │ + sub r5, r6, #39 @ 0x27 │ │ │ │ + str ip, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r8, [r3, #-20] @ 0xffffffec │ │ │ │ + ldr r1, [pc, #68] @ c1a90 <__cxa_atexit@plt+0xb5a30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + sub lr, r3, #16 │ │ │ │ + stm lr, {r1, r8, r9} │ │ │ │ + str r5, [r3, #-4] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + b c1a70 <__cxa_atexit@plt+0xb5a10> │ │ │ │ + mov r7, #44 @ 0x2c │ │ │ │ + str r7, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [pc, #8] @ c1a80 <__cxa_atexit@plt+0xb5a20> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + smceq 55112 @ 0xd748 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + @ instruction: 0xffffff38 │ │ │ │ + cmneq lr, r0, lsr #14 │ │ │ │ + @ instruction: 0xfffffe7c │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1afc <__cxa_atexit@plt+0xb5a9c> │ │ │ │ + add sl, r7, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r2, [pc, #96] @ c1b18 <__cxa_atexit@plt+0xb5ab8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r8, [r5, #-8] │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - add r8, lr, #1 │ │ │ │ - mov r5, r9 │ │ │ │ - b 139fad4 <__cxa_atexit@plt+0x1393a74> │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + sub r7, r5, #20 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c1b04 <__cxa_atexit@plt+0xb5aa4> │ │ │ │ + ldr r3, [pc, #76] @ c1b1c <__cxa_atexit@plt+0xb5abc> │ │ │ │ + add r3, pc, r3 │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r3, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1aec <__cxa_atexit@plt+0xb5a8c> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c1cf8 <__cxa_atexit@plt+0xb5c98> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, lsr r0 │ │ │ │ - cmneq lr, r4, asr r8 │ │ │ │ - cmneq lr, r4, lsr #17 │ │ │ │ - cmneq lr, r4, ror r8 │ │ │ │ - cmneq lr, r0, asr #16 │ │ │ │ - cmneq sp, r8, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r9, r8 │ │ │ │ - ldr r8, [pc, #4] @ c2968 <__cxa_atexit@plt+0xb6908> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 146aac4 <__cxa_atexit@plt+0x145ea64> │ │ │ │ - ldrdeq r8, [sp, #-248]! @ 0xffffff08 │ │ │ │ - ldrdeq r8, [sp, #-244]! @ 0xffffff0c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r3, r5 │ │ │ │ - sub r5, r5, #4 │ │ │ │ - cmp fp, r5 │ │ │ │ - bhi c29a8 <__cxa_atexit@plt+0xb6948> │ │ │ │ - ldr r3, [pc, #40] @ c29bc <__cxa_atexit@plt+0xb695c> │ │ │ │ - ldr r2, [pc, #40] @ c29c0 <__cxa_atexit@plt+0xb6960> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - b 146f114 <__cxa_atexit@plt+0x14630b4> │ │ │ │ - ldr r7, [pc, #20] @ c29c4 <__cxa_atexit@plt+0xb6964> │ │ │ │ + ldr r7, [pc, #20] @ c1b20 <__cxa_atexit@plt+0xb5ac0> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsr r0 │ │ │ │ - strheq r8, [sp, #-240]! @ 0xffffff10 │ │ │ │ - @ instruction: 0x016d8f9c │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r4, lsl #13 │ │ │ │ + andeq r0, r0, r4, lsr #4 │ │ │ │ + cmneq sp, r8, ror #7 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c29fc <__cxa_atexit@plt+0xb699c> │ │ │ │ - ldr r2, [pc, #28] @ c2a08 <__cxa_atexit@plt+0xb69a8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ + sub r2, r5, #16 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1b90 <__cxa_atexit@plt+0xb5b30> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #8 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c1b9c <__cxa_atexit@plt+0xb5b3c> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r1, [pc, #84] @ c1bac <__cxa_atexit@plt+0xb5b4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r1, [r7, #12] │ │ │ │ + ldr lr, [pc, #68] @ c1bb0 <__cxa_atexit@plt+0xb5b50> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + sub r0, r6, #2 │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #56] @ c1bb4 <__cxa_atexit@plt+0xb5b54> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4] │ │ │ │ + str r1, [r3, #8] │ │ │ │ + mov r5, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0x017e879c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, ror #11 │ │ │ │ + cmneq lr, r0, lsl r6 │ │ │ │ + cmneq lr, r4, asr #11 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r9 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2a68 <__cxa_atexit@plt+0xb6a08> │ │ │ │ - ldr r2, [pc, #68] @ c2a70 <__cxa_atexit@plt+0xb6a10> │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - tst r8, #3 │ │ │ │ + bhi c1c20 <__cxa_atexit@plt+0xb5bc0> │ │ │ │ + ldr r2, [pc, #80] @ c1c28 <__cxa_atexit@plt+0xb5bc8> │ │ │ │ add r2, pc, r2 │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - beq c2a58 <__cxa_atexit@plt+0xb69f8> │ │ │ │ - ldr r3, [pc, #48] @ c2a74 <__cxa_atexit@plt+0xb6a14> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r2, #115 @ 0x73 │ │ │ │ - addne r7, r3, #3 │ │ │ │ - bx r0 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + beq c1c10 <__cxa_atexit@plt+0xb5bb0> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c1c18 <__cxa_atexit@plt+0xb5bb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq lr, r8, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #115 @ 0x73 │ │ │ │ - ldreq r7, [r5, #4] │ │ │ │ - ldrne r7, [pc, #12] @ c2aa0 <__cxa_atexit@plt+0xb6a40> │ │ │ │ - ldrne r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addne r7, r7, #3 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1c84 <__cxa_atexit@plt+0xb5c24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c1c8c <__cxa_atexit@plt+0xb5c2c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsheq r8, [lr, #-104]! @ 0xffffff98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq lr, r8, asr #9 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c2b18 <__cxa_atexit@plt+0xb6ab8> │ │ │ │ - ldr r9, [pc, #100] @ c2b30 <__cxa_atexit@plt+0xb6ad0> │ │ │ │ - ldr lr, [pc, #100] @ c2b34 <__cxa_atexit@plt+0xb6ad4> │ │ │ │ - sub r3, r6, #11 │ │ │ │ - add r9, pc, r9 │ │ │ │ - sub r2, r6, #21 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #84] @ c2b38 <__cxa_atexit@plt+0xb6ad8> │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c1cd4 <__cxa_atexit@plt+0xb5c74> │ │ │ │ + ldr r7, [pc, #52] @ c1ce8 <__cxa_atexit@plt+0xb5c88> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1cc8 <__cxa_atexit@plt+0xb5c68> │ │ │ │ + mov r7, sl │ │ │ │ + b c1cf8 <__cxa_atexit@plt+0xb5c98> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c1cec <__cxa_atexit@plt+0xb5c8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, r8, lsl r2 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c1da4 <__cxa_atexit@plt+0xb5d44> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #64 @ 0x40 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c1dc4 <__cxa_atexit@plt+0xb5d64> │ │ │ │ + ldr lr, [pc, #184] @ c1ddc <__cxa_atexit@plt+0xb5d7c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ c1de0 <__cxa_atexit@plt+0xb5d80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #80] @ c2b3c <__cxa_atexit@plt+0xb6adc> │ │ │ │ - add r1, r1, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, r3, #23 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #148] @ c1de4 <__cxa_atexit@plt+0xb5d84> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #144] @ c1de8 <__cxa_atexit@plt+0xb5d88> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr sl, [pc, #140] @ c1dec <__cxa_atexit@plt+0xb5d8c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ + str r1, [r6, #60] @ 0x3c │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r9, [r6, #16] │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #20]! │ │ │ │ + mov r2, r6 │ │ │ │ + str sl, [r2, #48]! @ 0x30 │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r8, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r1, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c1dd4 <__cxa_atexit@plt+0xb5d74> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c1dd8 <__cxa_atexit@plt+0xb5d78> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #64 @ 0x40 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsbeq r9, [lr, #-52]! @ 0xffffffcc │ │ │ │ + cmneq lr, r8, lsl #7 │ │ │ │ + @ instruction: 0xfffffd74 │ │ │ │ + cmneq lr, r8, lsl r4 │ │ │ │ + @ instruction: 0xfffffe70 │ │ │ │ + @ instruction: 0xfffffdd0 │ │ │ │ + @ instruction: 0xfffffef4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1e2c <__cxa_atexit@plt+0xb5dcc> │ │ │ │ ldr r0, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str sl, [r7, #4] │ │ │ │ - str r1, [r7, #12] │ │ │ │ - str r9, [r7, #16] │ │ │ │ - str r2, [r7, #20] │ │ │ │ - str lr, [r7, #24] │ │ │ │ - str r3, [r7, #28] │ │ │ │ - sub r7, r6, #3 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c1e3c <__cxa_atexit@plt+0xb5ddc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c2b40 <__cxa_atexit@plt+0xb6ae0> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - ldrheq r8, [lr, #-164]! @ 0xffffff5c │ │ │ │ - cmneq lr, r8, lsr #13 │ │ │ │ - cmneq lr, r4, lsr #21 │ │ │ │ - cmneq sp, r4, lsr lr │ │ │ │ - cmneq sp, r0, asr #27 │ │ │ │ + cmneq lr, r0, asr #6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c2b8c <__cxa_atexit@plt+0xb6b2c> │ │ │ │ - ldr r1, [pc, #48] @ c2b94 <__cxa_atexit@plt+0xb6b34> │ │ │ │ - ldr r2, [pc, #48] @ c2b98 <__cxa_atexit@plt+0xb6b38> │ │ │ │ - ldr r0, [pc, #48] @ c2b9c <__cxa_atexit@plt+0xb6b3c> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r9, r1, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - stmdb r5, {r0, r7} │ │ │ │ + bhi c1e78 <__cxa_atexit@plt+0xb5e18> │ │ │ │ + ldr r2, [pc, #36] @ c1e80 <__cxa_atexit@plt+0xb5e20> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c1e84 <__cxa_atexit@plt+0xb5e24> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r8, [sp, #-208]! @ 0xffffff30 │ │ │ │ - @ instruction: 0x016d8d9c │ │ │ │ - cmneq lr, r4, asr #11 │ │ │ │ - cmneq sp, r0, ror #26 │ │ │ │ + cmneq lr, r0, ror #5 │ │ │ │ + cmneq lr, r0, lsl #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c1f10 <__cxa_atexit@plt+0xb5eb0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c1f28 <__cxa_atexit@plt+0xb5ec8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c1f1c <__cxa_atexit@plt+0xb5ebc> │ │ │ │ + ldr lr, [pc, #96] @ c1f2c <__cxa_atexit@plt+0xb5ecc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c1f00 <__cxa_atexit@plt+0xb5ea0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c2418 <__cxa_atexit@plt+0xb63b8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsl #5 │ │ │ │ + andeq r0, r0, r8, asr #10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c2be8 <__cxa_atexit@plt+0xb6b88> │ │ │ │ - ldr r7, [pc, #52] @ c2c00 <__cxa_atexit@plt+0xb6ba0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ c2c04 <__cxa_atexit@plt+0xb6ba4> │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r7, [pc, #24] @ c2c08 <__cxa_atexit@plt+0xb6ba8> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c1f6c <__cxa_atexit@plt+0xb5f0c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c1f7c <__cxa_atexit@plt+0xb5f1c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff80 │ │ │ │ - ldrheq r8, [lr, #-84]! @ 0xffffffac │ │ │ │ - cmneq sp, r8, ror #26 │ │ │ │ - @ instruction: 0x016d8d94 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2c74 <__cxa_atexit@plt+0xb6c14> │ │ │ │ - ldr r7, [pc, #84] @ c2c84 <__cxa_atexit@plt+0xb6c24> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c2c68 <__cxa_atexit@plt+0xb6c08> │ │ │ │ - ldr r7, [pc, #64] @ c2c88 <__cxa_atexit@plt+0xb6c28> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c2c8c <__cxa_atexit@plt+0xb6c2c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2c90 <__cxa_atexit@plt+0xb6c30> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrheq r8, [lr, #-132]! @ 0xffffff7c │ │ │ │ - cmneq sp, ip, lsr sp │ │ │ │ - cmneq sp, r0, lsl sp │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c2cc0 <__cxa_atexit@plt+0xb6c60> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c2cc4 <__cxa_atexit@plt+0xb6c64> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r4, asr r8 │ │ │ │ - ldrdeq r8, [sp, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c2cf4 <__cxa_atexit@plt+0xb6c94> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c2cf8 <__cxa_atexit@plt+0xb6c98> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r0, lsr #16 │ │ │ │ - @ instruction: 0x016d8c98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c2d30 <__cxa_atexit@plt+0xb6cd0> │ │ │ │ - ldr r3, [pc, #32] @ c2d34 <__cxa_atexit@plt+0xb6cd4> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ c2d38 <__cxa_atexit@plt+0xb6cd8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r4, ror #20 │ │ │ │ - cmneq sp, ip, asr sl │ │ │ │ - cmneq sp, r8, asr #24 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c2d60 <__cxa_atexit@plt+0xb6d00> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r4, lsl ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ c2dd0 <__cxa_atexit@plt+0xb6d70> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq c2db8 <__cxa_atexit@plt+0xb6d58> │ │ │ │ - ldr r3, [pc, #60] @ c2dd4 <__cxa_atexit@plt+0xb6d74> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq c2dc4 <__cxa_atexit@plt+0xb6d64> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ + cmneq lr, r0, lsl #4 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2038 <__cxa_atexit@plt+0xb5fd8> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2044 <__cxa_atexit@plt+0xb5fe4> │ │ │ │ + ldr lr, [pc, #180] @ c2064 <__cxa_atexit@plt+0xb6004> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #176] @ c2068 <__cxa_atexit@plt+0xb6008> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2054 <__cxa_atexit@plt+0xb5ff4> │ │ │ │ + ldr lr, [pc, #120] @ c206c <__cxa_atexit@plt+0xb600c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2028 <__cxa_atexit@plt+0xb5fc8> │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b c2418 <__cxa_atexit@plt+0xb63b8> │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, r0, lsr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ c2e18 <__cxa_atexit@plt+0xb6db8> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c2e10 <__cxa_atexit@plt+0xb6db0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq sp, ip, asr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e45e8 <__cxa_atexit@plt+0x13d8588> │ │ │ │ - cmneq sp, r8, lsr #23 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c2ea4 <__cxa_atexit@plt+0xb6e44> │ │ │ │ - ldr r7, [pc, #84] @ c2eb4 <__cxa_atexit@plt+0xb6e54> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c2e98 <__cxa_atexit@plt+0xb6e38> │ │ │ │ - ldr r7, [pc, #64] @ c2eb8 <__cxa_atexit@plt+0xb6e58> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c2ebc <__cxa_atexit@plt+0xb6e5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c2ec0 <__cxa_atexit@plt+0xb6e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, r4, lsl #13 │ │ │ │ - cmneq sp, r0, asr fp │ │ │ │ - cmneq sp, r4, lsr #22 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c2ef0 <__cxa_atexit@plt+0xb6e90> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c2ef4 <__cxa_atexit@plt+0xb6e94> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r4, lsr #12 │ │ │ │ - strdeq r8, [sp, #-160]! @ 0xffffff60 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c2f24 <__cxa_atexit@plt+0xb6ec4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c2f28 <__cxa_atexit@plt+0xb6ec8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r8, [lr, #-80]! @ 0xffffffb0 │ │ │ │ - cmneq sp, ip, lsr #21 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, lsl #3 │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c2f60 <__cxa_atexit@plt+0xb6f00> │ │ │ │ - ldr r3, [pc, #32] @ c2f64 <__cxa_atexit@plt+0xb6f04> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ c2f68 <__cxa_atexit@plt+0xb6f08> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c20ac <__cxa_atexit@plt+0xb604c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c20bc <__cxa_atexit@plt+0xb605c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r4, lsr r8 │ │ │ │ - cmneq sp, ip, lsr #16 │ │ │ │ - cmneq sp, ip, asr sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c2f90 <__cxa_atexit@plt+0xb6f30> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r8, lsr #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ c3000 <__cxa_atexit@plt+0xb6fa0> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq c2fe8 <__cxa_atexit@plt+0xb6f88> │ │ │ │ - ldr r3, [pc, #60] @ c3004 <__cxa_atexit@plt+0xb6fa4> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq c2ff4 <__cxa_atexit@plt+0xb6f94> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ + cmneq lr, r0, asr #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c2148 <__cxa_atexit@plt+0xb60e8> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c2160 <__cxa_atexit@plt+0xb6100> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2154 <__cxa_atexit@plt+0xb60f4> │ │ │ │ + ldr lr, [pc, #96] @ c2164 <__cxa_atexit@plt+0xb6104> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2138 <__cxa_atexit@plt+0xb60d8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c2418 <__cxa_atexit@plt+0xb63b8> │ │ │ │ ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r8, [sp, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ c3048 <__cxa_atexit@plt+0xb6fe8> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3040 <__cxa_atexit@plt+0xb6fe0> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ + cmneq lr, r0, asr r0 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c21e4 <__cxa_atexit@plt+0xb6184> │ │ │ │ + ldr r2, [pc, #100] @ c21ec <__cxa_atexit@plt+0xb618c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - smceq 55440 @ 0xd890 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e393c <__cxa_atexit@plt+0x13d78dc> │ │ │ │ - strheq r8, [sp, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c30d4 <__cxa_atexit@plt+0xb7074> │ │ │ │ - ldr r7, [pc, #84] @ c30e4 <__cxa_atexit@plt+0xb7084> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c30c8 <__cxa_atexit@plt+0xb7068> │ │ │ │ - ldr r7, [pc, #64] @ c30e8 <__cxa_atexit@plt+0xb7088> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c30ec <__cxa_atexit@plt+0xb708c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c30f0 <__cxa_atexit@plt+0xb7090> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, r4, asr r4 │ │ │ │ - cmneq sp, r4, ror #18 │ │ │ │ - cmneq sp, r8, lsr r9 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c3120 <__cxa_atexit@plt+0xb70c0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c3124 <__cxa_atexit@plt+0xb70c4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - ldrsheq r8, [lr, #-52]! @ 0xffffffcc │ │ │ │ - cmneq sp, r4, lsl #18 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c3154 <__cxa_atexit@plt+0xb70f4> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c3158 <__cxa_atexit@plt+0xb70f8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r0, asr #7 │ │ │ │ - cmneq sp, r0, asr #17 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c3190 <__cxa_atexit@plt+0xb7130> │ │ │ │ - ldr r3, [pc, #32] @ c3194 <__cxa_atexit@plt+0xb7134> │ │ │ │ - str r7, [r5] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ c3198 <__cxa_atexit@plt+0xb7138> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2254 <__cxa_atexit@plt+0xb61f4> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c225c <__cxa_atexit@plt+0xb61fc> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, r4, lsl #12 │ │ │ │ - strdeq r8, [sp, #-92]! @ 0xffffffa4 │ │ │ │ - smceq 55424 @ 0xd880 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c31c0 <__cxa_atexit@plt+0xb7160> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, ip, lsr r8 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ c3230 <__cxa_atexit@plt+0xb71d0> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r5] │ │ │ │ - str r3, [r5, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - beq c3218 <__cxa_atexit@plt+0xb71b8> │ │ │ │ - ldr r3, [pc, #60] @ c3234 <__cxa_atexit@plt+0xb71d4> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r7, {r3, r9} │ │ │ │ - beq c3224 <__cxa_atexit@plt+0xb71c4> │ │ │ │ - ldr r8, [r7, #4] │ │ │ │ - add r5, r7, #8 │ │ │ │ - mov r7, sl │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldrsheq r8, [lr, #-232]! @ 0xffffff18 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c2338 <__cxa_atexit@plt+0xb62d8> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c2344 <__cxa_atexit@plt+0xb62e4> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr lr, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ c2354 <__cxa_atexit@plt+0xb62f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #128] @ c2358 <__cxa_atexit@plt+0xb62f8> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r9, [pc, #120] @ c235c <__cxa_atexit@plt+0xb62fc> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #116] @ c2360 <__cxa_atexit@plt+0xb6300> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #40]! @ 0x28 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq sp, r8, asr #15 │ │ │ │ + cmneq lr, r8, ror lr │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ c3278 <__cxa_atexit@plt+0xb7218> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c3270 <__cxa_atexit@plt+0xb7210> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2398 <__cxa_atexit@plt+0xb6338> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c23a0 <__cxa_atexit@plt+0xb6340> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq sp, r4, lsl #15 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - add r5, r5, #12 │ │ │ │ - mov sl, r7 │ │ │ │ - b 13e288c <__cxa_atexit@plt+0x13d682c> │ │ │ │ - ldrdeq r8, [sp, #-112]! @ 0xffffff90 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3304 <__cxa_atexit@plt+0xb72a4> │ │ │ │ - ldr r7, [pc, #84] @ c3314 <__cxa_atexit@plt+0xb72b4> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c32f8 <__cxa_atexit@plt+0xb7298> │ │ │ │ - ldr r7, [pc, #64] @ c3318 <__cxa_atexit@plt+0xb72b8> │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ c331c <__cxa_atexit@plt+0xb72bc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r3, r7, #1 │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldrheq r8, [lr, #-212]! @ 0xffffff2c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2400 <__cxa_atexit@plt+0xb63a0> │ │ │ │ + ldr lr, [pc, #68] @ c240c <__cxa_atexit@plt+0xb63ac> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c23f4 <__cxa_atexit@plt+0xb6394> │ │ │ │ + mov r7, sl │ │ │ │ + b c2418 <__cxa_atexit@plt+0xb63b8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ c3320 <__cxa_atexit@plt+0xb72c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, rrx │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, r4, lsr #4 │ │ │ │ - smceq 55416 @ 0xd878 │ │ │ │ - cmneq sp, ip, asr #14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c3350 <__cxa_atexit@plt+0xb72f0> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c3354 <__cxa_atexit@plt+0xb72f4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, r4, asr #3 │ │ │ │ - cmneq sp, r8, lsl r7 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ c3384 <__cxa_atexit@plt+0xb7324> │ │ │ │ - mov r8, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ c3388 <__cxa_atexit@plt+0xb7328> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r9, r3, #1 │ │ │ │ - b 155a11c <__cxa_atexit@plt+0x154e0bc> │ │ │ │ - andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x017e8190 │ │ │ │ - ldrdeq r8, [sp, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ c33c0 <__cxa_atexit@plt+0xb7360> │ │ │ │ - ldr r3, [pc, #32] @ c33c4 <__cxa_atexit@plt+0xb7364> │ │ │ │ - str r7, [r5] │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c2534 <__cxa_atexit@plt+0xb64d4> │ │ │ │ + add fp, r6, #112 @ 0x70 │ │ │ │ + cmp r0, fp │ │ │ │ + bcc c2570 <__cxa_atexit@plt+0xb6510> │ │ │ │ + ldr ip, [pc, #340] @ c25a0 <__cxa_atexit@plt+0xb6540> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #324] @ c25a4 <__cxa_atexit@plt+0xb6544> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ c33c8 <__cxa_atexit@plt+0xb7368> │ │ │ │ - add r3, pc, r3 │ │ │ │ - mov r7, r3 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsr #32 │ │ │ │ - ldrdeq r8, [sp, #-52]! @ 0xffffffcc │ │ │ │ - cmneq sp, ip, asr #7 │ │ │ │ - cmneq sp, r4, lsl #13 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ c33f0 <__cxa_atexit@plt+0xb7390> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - mov r9, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13c3fec <__cxa_atexit@plt+0x13b7f8c> │ │ │ │ - andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq sp, r0, asr r6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #104] @ c3470 <__cxa_atexit@plt+0xb7410> │ │ │ │ - mov r9, r7 │ │ │ │ - mov r7, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - tst r9, #3 │ │ │ │ - str r8, [r5] │ │ │ │ - beq c3450 <__cxa_atexit@plt+0xb73f0> │ │ │ │ - ldr r3, [pc, #76] @ c3474 <__cxa_atexit@plt+0xb7414> │ │ │ │ - mov sl, r8 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmda r5, {r3, r9} │ │ │ │ - beq c3460 <__cxa_atexit@plt+0xb7400> │ │ │ │ - ldr r7, [pc, #56] @ c3478 <__cxa_atexit@plt+0xb7418> │ │ │ │ - ldr r8, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5] │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #268] @ c25a8 <__cxa_atexit@plt+0xb6548> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r1, [pc, #256] @ c25ac <__cxa_atexit@plt+0xb654c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #28]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + str sl, [sp, #12] │ │ │ │ + sub r2, fp, #47 @ 0x2f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [pc, #228] @ c25b0 <__cxa_atexit@plt+0xb6550> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #100]! @ 0x64 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r2, fp, #55 @ 0x37 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr ip, [r5, #-4] │ │ │ │ + ldr sl, [pc, #196] @ c25b4 <__cxa_atexit@plt+0xb6554> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c2584 <__cxa_atexit@plt+0xb6524> │ │ │ │ + ldr r0, [pc, #80] @ c2598 <__cxa_atexit@plt+0xb6538> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ c259c <__cxa_atexit@plt+0xb653c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, fp │ │ │ │ + mov fp, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + ldrsheq r8, [lr, #-176]! @ 0xffffff50 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + cmneq lr, r4, asr ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2624 <__cxa_atexit@plt+0xb65c4> │ │ │ │ + ldr lr, [pc, #68] @ c2630 <__cxa_atexit@plt+0xb65d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2618 <__cxa_atexit@plt+0xb65b8> │ │ │ │ mov r7, sl │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + b c2418 <__cxa_atexit@plt+0xb63b8> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, r4, lsr #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - cmneq sp, r8, asr #11 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ c34c4 <__cxa_atexit@plt+0xb7464> │ │ │ │ - mov r9, r7 │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - stm r5, {r3, r9} │ │ │ │ - tst r7, #3 │ │ │ │ - beq c34bc <__cxa_atexit@plt+0xb745c> │ │ │ │ - ldr r3, [pc, #28] @ c34c8 <__cxa_atexit@plt+0xb7468> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - andeq r0, r0, r8, asr #32 │ │ │ │ - smceq 55384 @ 0xd858 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ c34f4 <__cxa_atexit@plt+0xb7494> │ │ │ │ - ldr r9, [r5, #-4] │ │ │ │ - mov sl, r7 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 13d889c <__cxa_atexit@plt+0x13cc83c> │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - add r5, r5, #4 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq sp, r0, lsl #11 │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #12 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3554 <__cxa_atexit@plt+0xb74f4> │ │ │ │ - ldr r2, [pc, #52] @ c355c <__cxa_atexit@plt+0xb74fc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr sl, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ c3560 <__cxa_atexit@plt+0xb7500> │ │ │ │ - add r2, pc, r2 │ │ │ │ + bhi c2668 <__cxa_atexit@plt+0xb6608> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c2670 <__cxa_atexit@plt+0xb6610> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #28] @ c3564 <__cxa_atexit@plt+0xb7504> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b eaa8e0 <__cxa_atexit@plt+0xe9e880> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, r4, lsl #24 │ │ │ │ - cmneq lr, r0, asr #32 │ │ │ │ + cmneq lr, r4, ror #21 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c26bc <__cxa_atexit@plt+0xb665c> │ │ │ │ + ldr r2, [pc, #56] @ c26d0 <__cxa_atexit@plt+0xb6670> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c26b4 <__cxa_atexit@plt+0xb6654> │ │ │ │ + b c26e0 <__cxa_atexit@plt+0xb6680> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c26d4 <__cxa_atexit@plt+0xb6674> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, r4, lsr r8 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c2788 <__cxa_atexit@plt+0xb6728> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c27a8 <__cxa_atexit@plt+0xb6748> │ │ │ │ + ldr lr, [pc, #184] @ c27c0 <__cxa_atexit@plt+0xb6760> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #180] @ c27c4 <__cxa_atexit@plt+0xb6764> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #44]! @ 0x2c │ │ │ │ + ldr r9, [pc, #148] @ c27c8 <__cxa_atexit@plt+0xb6768> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #144] @ c27cc <__cxa_atexit@plt+0xb676c> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + sub r1, r3, #51 @ 0x33 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ + sub sl, r6, #36 @ 0x24 │ │ │ │ + stm sl, {r2, r9, lr} │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #88] @ c27d0 <__cxa_atexit@plt+0xb6770> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c27b8 <__cxa_atexit@plt+0xb6758> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c27bc <__cxa_atexit@plt+0xb675c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq r8, [lr, #-144]! @ 0xffffff70 │ │ │ │ + cmneq lr, ip, asr #19 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmneq lr, r4, lsr sl │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffff6bc │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c359c <__cxa_atexit@plt+0xb753c> │ │ │ │ - ldr r2, [pc, #28] @ c35a8 <__cxa_atexit@plt+0xb7548> │ │ │ │ + bcc c2810 <__cxa_atexit@plt+0xb67b0> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c2820 <__cxa_atexit@plt+0xb67c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ - sub r7, r6, #7 │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 16166ac <__cxa_atexit@plt+0x160a64c> │ │ │ │ - cmneq lr, r4, lsl sp │ │ │ │ - ldrdeq r8, [sp, #-72]! @ 0xffffffb8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c362c <__cxa_atexit@plt+0xb75cc> │ │ │ │ - ldr r3, [pc, #108] @ c3644 <__cxa_atexit@plt+0xb75e4> │ │ │ │ - ldr lr, [pc, #108] @ c3648 <__cxa_atexit@plt+0xb75e8> │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r8, [r7, #8] │ │ │ │ - str r9, [r7, #12] │ │ │ │ - ldr r3, [pc, #84] @ c364c <__cxa_atexit@plt+0xb75ec> │ │ │ │ - mov r1, r7 │ │ │ │ - mov r2, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r1, #16]! │ │ │ │ - ldr r3, [pc, #68] @ c3650 <__cxa_atexit@plt+0xb75f0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r7, [r7, #36] @ 0x24 │ │ │ │ - str lr, [r7, #40] @ 0x28 │ │ │ │ - str r3, [r2, #28]! │ │ │ │ - str r2, [r7, #44] @ 0x2c │ │ │ │ - str r1, [r7, #48] @ 0x30 │ │ │ │ - str r7, [r7, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c3654 <__cxa_atexit@plt+0xb75f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - cmneq lr, r0, asr #25 │ │ │ │ - cmneq lr, r8, asr #26 │ │ │ │ - ldrheq r7, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq sp, r4, ror #8 │ │ │ │ - cmneq sp, r8, asr #8 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c36b4 <__cxa_atexit@plt+0xb7654> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c36ac <__cxa_atexit@plt+0xb764c> │ │ │ │ - ldr r8, [pc, #48] @ c36bc <__cxa_atexit@plt+0xb765c> │ │ │ │ - ldr r9, [pc, #48] @ c36c0 <__cxa_atexit@plt+0xb7660> │ │ │ │ - ldr r3, [pc, #48] @ c36c4 <__cxa_atexit@plt+0xb7664> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - mov r5, sl │ │ │ │ - b ea69c0 <__cxa_atexit@plt+0xe9a960> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smceq 55296 @ 0xd800 │ │ │ │ - smceq 55308 @ 0xd80c │ │ │ │ - @ instruction: 0x017e7a9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + cmneq lr, ip, asr r9 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3718 <__cxa_atexit@plt+0xb76b8> │ │ │ │ - ldr r2, [pc, #36] @ c3720 <__cxa_atexit@plt+0xb76c0> │ │ │ │ - ldr r1, [pc, #36] @ c3724 <__cxa_atexit@plt+0xb76c4> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + bhi c285c <__cxa_atexit@plt+0xb67fc> │ │ │ │ + ldr r2, [pc, #36] @ c2864 <__cxa_atexit@plt+0xb6804> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c2868 <__cxa_atexit@plt+0xb6808> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, asr #7 │ │ │ │ - cmneq lr, r4, lsr sl │ │ │ │ - cmneq sp, r8, lsl #7 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c3774 <__cxa_atexit@plt+0xb7714> │ │ │ │ - ldr r7, [pc, #56] @ c378c <__cxa_atexit@plt+0xb772c> │ │ │ │ - ldr r2, [pc, #56] @ c3790 <__cxa_atexit@plt+0xb7730> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #24] @ c3794 <__cxa_atexit@plt+0xb7734> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq sp, ip, asr r3 │ │ │ │ - cmneq sp, ip, asr #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c37d0 <__cxa_atexit@plt+0xb7770> │ │ │ │ - ldr r2, [pc, #36] @ c37d8 <__cxa_atexit@plt+0xb7778> │ │ │ │ - ldr r1, [pc, #36] @ c37dc <__cxa_atexit@plt+0xb777c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #1 │ │ │ │ + ldrsheq r8, [lr, #-140]! @ 0xffffff74 │ │ │ │ + cmneq lr, ip, lsl r9 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c28f4 <__cxa_atexit@plt+0xb6894> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c290c <__cxa_atexit@plt+0xb68ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2900 <__cxa_atexit@plt+0xb68a0> │ │ │ │ + ldr lr, [pc, #96] @ c2910 <__cxa_atexit@plt+0xb68b0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c28e4 <__cxa_atexit@plt+0xb6884> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c2dfc <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r4, lsl r3 │ │ │ │ - cmneq lr, ip, ror r9 │ │ │ │ - ldrdeq r8, [sp, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsr #17 │ │ │ │ + andeq r0, r0, r8, asr #10 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c382c <__cxa_atexit@plt+0xb77cc> │ │ │ │ - ldr r7, [pc, #56] @ c3844 <__cxa_atexit@plt+0xb77e4> │ │ │ │ - ldr r2, [pc, #56] @ c3848 <__cxa_atexit@plt+0xb77e8> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r9, [r3, #8] │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - mov r9, r3 │ │ │ │ - b 1624c30 <__cxa_atexit@plt+0x1618bd0> │ │ │ │ - ldr r7, [pc, #24] @ c384c <__cxa_atexit@plt+0xb77ec> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2950 <__cxa_atexit@plt+0xb68f0> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c2960 <__cxa_atexit@plt+0xb6900> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff8c │ │ │ │ - cmneq sp, r4, lsr #5 │ │ │ │ - @ instruction: 0x016d829c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + cmneq lr, ip, lsl r8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2a1c <__cxa_atexit@plt+0xb69bc> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2a28 <__cxa_atexit@plt+0xb69c8> │ │ │ │ + ldr lr, [pc, #180] @ c2a48 <__cxa_atexit@plt+0xb69e8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #176] @ c2a4c <__cxa_atexit@plt+0xb69ec> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c2a38 <__cxa_atexit@plt+0xb69d8> │ │ │ │ + ldr lr, [pc, #120] @ c2a50 <__cxa_atexit@plt+0xb69f0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2a0c <__cxa_atexit@plt+0xb69ac> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c2dfc <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - bic r7, r8, #3 │ │ │ │ - ldr r0, [r7] │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r8, lsr #5 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ c38bc <__cxa_atexit@plt+0xb785c> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016d8298 │ │ │ │ - cmneq sp, r4, ror #4 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r0, lsr #15 │ │ │ │ + andeq r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ c38e4 <__cxa_atexit@plt+0xb7884> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r4, asr r2 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ c3908 <__cxa_atexit@plt+0xb78a8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r4, lsl #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ c392c <__cxa_atexit@plt+0xb78cc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c2a90 <__cxa_atexit@plt+0xb6a30> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, r0, ror #16 │ │ │ │ - cmneq sp, r8, ror #6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c3988 <__cxa_atexit@plt+0xb7928> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c3980 <__cxa_atexit@plt+0xb7920> │ │ │ │ - ldr r3, [pc, #44] @ c3990 <__cxa_atexit@plt+0xb7930> │ │ │ │ - ldr r2, [pc, #44] @ c3994 <__cxa_atexit@plt+0xb7934> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c2aa0 <__cxa_atexit@plt+0xb6a40> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 108b87c <__cxa_atexit@plt+0x107f81c> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r4, lsr #6 │ │ │ │ - cmneq lr, r8, asr #15 │ │ │ │ - cmneq sp, ip, lsl r3 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c3a04 <__cxa_atexit@plt+0xb79a4> │ │ │ │ - ldr r3, [pc, #88] @ c3a14 <__cxa_atexit@plt+0xb79b4> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - stmdb r5, {r3, r9, sl} │ │ │ │ - beq c39e0 <__cxa_atexit@plt+0xb7980> │ │ │ │ - ldr r7, [r8, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq c39f0 <__cxa_atexit@plt+0xb7990> │ │ │ │ - ldr r7, [pc, #68] @ c3a20 <__cxa_atexit@plt+0xb79c0> │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r8, [pc, #32] @ c3a18 <__cxa_atexit@plt+0xb79b8> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r9, sl │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #16] @ c3a1c <__cxa_atexit@plt+0xb79bc> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - strheq r8, [sp, #-12]! │ │ │ │ - cmneq sp, r0, asr #5 │ │ │ │ - ldrdeq r8, [sp, #-36]! @ 0xffffffdc │ │ │ │ - @ instruction: 0x016d8294 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - cmp r7, #0 │ │ │ │ - beq c3a4c <__cxa_atexit@plt+0xb79ec> │ │ │ │ - ldr r7, [pc, #28] @ c3a60 <__cxa_atexit@plt+0xb7a00> │ │ │ │ - add r5, r5, #12 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - ldr r8, [pc, #16] @ c3a64 <__cxa_atexit@plt+0xb7a04> │ │ │ │ - ldmib r5, {r7, r9} │ │ │ │ - add r8, pc, r8 │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - cmneq sp, r8, ror #4 │ │ │ │ - cmneq sp, r4, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + ldrsbeq r8, [lr, #-108]! @ 0xffffff94 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c2b2c <__cxa_atexit@plt+0xb6acc> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c2b44 <__cxa_atexit@plt+0xb6ae4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3a98 <__cxa_atexit@plt+0xb7a38> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c3aa0 <__cxa_atexit@plt+0xb7a40> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + bhi c2b38 <__cxa_atexit@plt+0xb6ad8> │ │ │ │ + ldr lr, [pc, #96] @ c2b48 <__cxa_atexit@plt+0xb6ae8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2b1c <__cxa_atexit@plt+0xb6abc> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c2dfc <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ - b 111cdf4 <__cxa_atexit@plt+0x1110d94> │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [lr, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c3b54 <__cxa_atexit@plt+0xb7af4> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ c3b5c <__cxa_atexit@plt+0xb7afc> │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - mov r1, r0 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq c3b24 <__cxa_atexit@plt+0xb7ac4> │ │ │ │ - ldr sl, [pc, #112] @ c3b60 <__cxa_atexit@plt+0xb7b00> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str sl, [r2] │ │ │ │ - beq c3b34 <__cxa_atexit@plt+0xb7ad4> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c3b50 <__cxa_atexit@plt+0xb7af0> │ │ │ │ - ldr r0, [lr] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ bx r0 │ │ │ │ + cmneq lr, ip, ror #12 │ │ │ │ + andeq r0, r0, r0, lsl r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c2bc8 <__cxa_atexit@plt+0xb6b68> │ │ │ │ + ldr r2, [pc, #100] @ c2bd0 <__cxa_atexit@plt+0xb6b70> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ c3b64 <__cxa_atexit@plt+0xb7b04> │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - ldrsheq r7, [lr, #-92]! @ 0xffffffa4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ c3bd0 <__cxa_atexit@plt+0xb7b70> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c3bac <__cxa_atexit@plt+0xb7b4c> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c3bc4 <__cxa_atexit@plt+0xb7b64> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c3bd4 <__cxa_atexit@plt+0xb7b74> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, ip, lsl #11 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c3c08 <__cxa_atexit@plt+0xb7ba8> │ │ │ │ - ldr r3, [pc, #32] @ c3c14 <__cxa_atexit@plt+0xb7bb4> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq lr, ip, asr #10 │ │ │ │ - @ instruction: 0x016d7e9c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c3c58 <__cxa_atexit@plt+0xb7bf8> │ │ │ │ - ldr r8, [pc, #40] @ c3c60 <__cxa_atexit@plt+0xb7c00> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c3c64 <__cxa_atexit@plt+0xb7c04> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smceq 55272 @ 0xd7e8 │ │ │ │ - ldrsheq r7, [lr, #-68]! @ 0xffffffbc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3c9c <__cxa_atexit@plt+0xb7c3c> │ │ │ │ + bhi c2c38 <__cxa_atexit@plt+0xb6bd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c3ca4 <__cxa_atexit@plt+0xb7c44> │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c2c40 <__cxa_atexit@plt+0xb6be0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [lr, #-64]! @ 0xffffffc0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ + cmneq lr, r4, lsl r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c3d30 <__cxa_atexit@plt+0xb7cd0> │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c2d1c <__cxa_atexit@plt+0xb6cbc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c3d3c <__cxa_atexit@plt+0xb7cdc> │ │ │ │ - ldr lr, [pc, #116] @ c3d4c <__cxa_atexit@plt+0xb7cec> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ c3d50 <__cxa_atexit@plt+0xb7cf0> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc c2d28 <__cxa_atexit@plt+0xb6cc8> │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr lr, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #136] @ c2d38 <__cxa_atexit@plt+0xb6cd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ c3d54 <__cxa_atexit@plt+0xb7cf4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ c3d58 <__cxa_atexit@plt+0xb7cf8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ c3d5c <__cxa_atexit@plt+0xb7cfc> │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #128] @ c2d3c <__cxa_atexit@plt+0xb6cdc> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r9, [pc, #120] @ c2d40 <__cxa_atexit@plt+0xb6ce0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #116] @ c2d44 <__cxa_atexit@plt+0xb6ce4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str fp, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ + mov r1, r3 │ │ │ │ + str r0, [r1, #40]! @ 0x28 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r4, asr r4 │ │ │ │ - cmneq lr, ip, lsr r4 │ │ │ │ - cmneq lr, r0, lsr r4 │ │ │ │ - cmneq lr, ip, ror r5 │ │ │ │ + @ instruction: 0x017e8494 │ │ │ │ + @ instruction: 0xfffffdec │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3d94 <__cxa_atexit@plt+0xb7d34> │ │ │ │ + bhi c2d7c <__cxa_atexit@plt+0xb6d1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c3d9c <__cxa_atexit@plt+0xb7d3c> │ │ │ │ + ldr r1, [pc, #24] @ c2d84 <__cxa_atexit@plt+0xb6d24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r7, [lr, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c3e20 <__cxa_atexit@plt+0xb7dc0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c3e2c <__cxa_atexit@plt+0xb7dcc> │ │ │ │ - ldr lr, [pc, #104] @ c3e3c <__cxa_atexit@plt+0xb7ddc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c3e40 <__cxa_atexit@plt+0xb7de0> │ │ │ │ + ldrsbeq r8, [lr, #-48]! @ 0xffffffd0 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c2de4 <__cxa_atexit@plt+0xb6d84> │ │ │ │ + ldr lr, [pc, #68] @ c2df0 <__cxa_atexit@plt+0xb6d90> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c3e44 <__cxa_atexit@plt+0xb7de4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c3e48 <__cxa_atexit@plt+0xb7de8> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2dd8 <__cxa_atexit@plt+0xb6d78> │ │ │ │ + mov r7, sl │ │ │ │ + b c2dfc <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r8, asr r3 │ │ │ │ - cmneq lr, r4, asr r3 │ │ │ │ - @ instruction: 0x017e7498 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov sl, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c2f18 <__cxa_atexit@plt+0xb6eb8> │ │ │ │ + add fp, r6, #112 @ 0x70 │ │ │ │ + cmp r0, fp │ │ │ │ + bcc c2f54 <__cxa_atexit@plt+0xb6ef4> │ │ │ │ + ldr ip, [pc, #340] @ c2f84 <__cxa_atexit@plt+0xb6f24> │ │ │ │ + add ip, pc, ip │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [pc, #324] @ c2f88 <__cxa_atexit@plt+0xb6f28> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str r9, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str r9, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + str r1, [r6, #52] @ 0x34 │ │ │ │ + str ip, [r6, #56] @ 0x38 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + ldr r1, [pc, #268] @ c2f8c <__cxa_atexit@plt+0xb6f2c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r1, [pc, #256] @ c2f90 <__cxa_atexit@plt+0xb6f30> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #28]! │ │ │ │ + mov r1, r6 │ │ │ │ + str r2, [r1, #4]! │ │ │ │ + str sl, [sp, #12] │ │ │ │ + sub r2, fp, #47 @ 0x2f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [pc, #228] @ c2f94 <__cxa_atexit@plt+0xb6f34> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #100]! @ 0x64 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub r2, fp, #55 @ 0x37 │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r3, [sp, #8] │ │ │ │ + ldr ip, [r5, #-4] │ │ │ │ + ldr sl, [pc, #196] @ c2f98 <__cxa_atexit@plt+0xb6f38> │ │ │ │ + ldr sl, [pc, sl] │ │ │ │ + str sl, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str lr, [r6, #-20] @ 0xffffffec │ │ │ │ + str r1, [r6, #-16] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #-12] │ │ │ │ + str r9, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c2f68 <__cxa_atexit@plt+0xb6f08> │ │ │ │ + ldr r0, [pc, #80] @ c2f7c <__cxa_atexit@plt+0xb6f1c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ c2f80 <__cxa_atexit@plt+0xb6f20> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, fp │ │ │ │ + mov fp, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, sl │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff8fc │ │ │ │ + cmneq lr, ip, lsl #4 │ │ │ │ + @ instruction: 0xfffffc2c │ │ │ │ + @ instruction: 0xfffffa2c │ │ │ │ + @ instruction: 0xfffffdcc │ │ │ │ + @ instruction: 0xfffffad8 │ │ │ │ + @ instruction: 0xfffffe9c │ │ │ │ + cmneq lr, r0, ror r2 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c3ec4 <__cxa_atexit@plt+0xb7e64> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c3ed0 <__cxa_atexit@plt+0xb7e70> │ │ │ │ - ldr lr, [pc, #100] @ c3ee0 <__cxa_atexit@plt+0xb7e80> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c3ee4 <__cxa_atexit@plt+0xb7e84> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3008 <__cxa_atexit@plt+0xb6fa8> │ │ │ │ + ldr lr, [pc, #68] @ c3014 <__cxa_atexit@plt+0xb6fb4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c3ee8 <__cxa_atexit@plt+0xb7e88> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c2ffc <__cxa_atexit@plt+0xb6f9c> │ │ │ │ + mov r7, sl │ │ │ │ + b c2dfc <__cxa_atexit@plt+0xb6d9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrheq r7, [lr, #-32]! @ 0xffffffe0 │ │ │ │ - @ instruction: 0x017e729c │ │ │ │ + @ instruction: 0xfffffe28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c3f20 <__cxa_atexit@plt+0xb7ec0> │ │ │ │ + bhi c304c <__cxa_atexit@plt+0xb6fec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c3f28 <__cxa_atexit@plt+0xb7ec8> │ │ │ │ + ldr r1, [pc, #24] @ c3054 <__cxa_atexit@plt+0xb6ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsr #4 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ + cmneq lr, r0, lsl #2 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c3fb0 <__cxa_atexit@plt+0xb7f50> │ │ │ │ - ldr lr, [pc, #108] @ c3fbc <__cxa_atexit@plt+0xb7f5c> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - beq c3f98 <__cxa_atexit@plt+0xb7f38> │ │ │ │ - ldr r2, [pc, #68] @ c3fc0 <__cxa_atexit@plt+0xb7f60> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ + bhi c30a0 <__cxa_atexit@plt+0xb7040> │ │ │ │ + ldr r2, [pc, #56] @ c30b4 <__cxa_atexit@plt+0xb7054> │ │ │ │ add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq c3fa8 <__cxa_atexit@plt+0xb7f48> │ │ │ │ - b c4004 <__cxa_atexit@plt+0xb7fa4> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ + beq c3098 <__cxa_atexit@plt+0xb7038> │ │ │ │ + b c30c4 <__cxa_atexit@plt+0xb7064> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c30b8 <__cxa_atexit@plt+0xb7058> │ │ │ │ + add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ c3ff8 <__cxa_atexit@plt+0xb7f98> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq c3ff0 <__cxa_atexit@plt+0xb7f90> │ │ │ │ - b c4004 <__cxa_atexit@plt+0xb7fa4> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, r4, asr lr │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r9, [r3, #12]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - ldr r8, [r2, #4]! │ │ │ │ - mov ip, fp │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c4090 <__cxa_atexit@plt+0xb8030> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c40f4 <__cxa_atexit@plt+0xb8094> │ │ │ │ - ldr lr, [pc, #232] @ c4128 <__cxa_atexit@plt+0xb80c8> │ │ │ │ - ldr r0, [pc, #232] @ c412c <__cxa_atexit@plt+0xb80cc> │ │ │ │ - sub r1, r3, #7 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c316c <__cxa_atexit@plt+0xb710c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c318c <__cxa_atexit@plt+0xb712c> │ │ │ │ + ldr lr, [pc, #184] @ c31a4 <__cxa_atexit@plt+0xb7144> │ │ │ │ add lr, pc, lr │ │ │ │ - mov fp, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ c4130 <__cxa_atexit@plt+0xb80d0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ c4134 <__cxa_atexit@plt+0xb80d4> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ + ldr r9, [pc, #180] @ c31a8 <__cxa_atexit@plt+0xb7148> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #44]! @ 0x2c │ │ │ │ + ldr r9, [pc, #148] @ c31ac <__cxa_atexit@plt+0xb714c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr ip, [pc, #144] @ c31b0 <__cxa_atexit@plt+0xb7150> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r2, [r6, #8] │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + ldr lr, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + sub r1, r3, #51 @ 0x33 │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str ip, [r6, #-40] @ 0xffffffd8 │ │ │ │ + sub sl, r6, #36 @ 0x24 │ │ │ │ + stm sl, {r2, r9, lr} │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + ldr r2, [pc, #88] @ c31b4 <__cxa_atexit@plt+0xb7154> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c4108 <__cxa_atexit@plt+0xb80a8> │ │ │ │ - ldr r1, [pc, #120] @ c411c <__cxa_atexit@plt+0xb80bc> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ c4120 <__cxa_atexit@plt+0xb80c0> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, r5, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ c4124 <__cxa_atexit@plt+0xb80c4> │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ - mov r6, r2 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r6, #28 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c319c <__cxa_atexit@plt+0xb713c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c31a0 <__cxa_atexit@plt+0xb7140> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffc00 │ │ │ │ - @ instruction: 0xfffffd80 │ │ │ │ - cmneq lr, ip, asr r0 │ │ │ │ - @ instruction: 0xfffffea8 │ │ │ │ - ldrsheq r7, [lr, #-0]! │ │ │ │ - cmneq lr, ip, ror #1 │ │ │ │ - cmneq lr, r0, lsr r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, ip, asr #31 │ │ │ │ + cmneq lr, r8, ror #31 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmneq lr, r0, asr r0 │ │ │ │ + @ instruction: 0xfffffc78 │ │ │ │ + @ instruction: 0xfffff6bc │ │ │ │ + @ instruction: 0xfffffe48 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c31f4 <__cxa_atexit@plt+0xb7194> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c3204 <__cxa_atexit@plt+0xb71a4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, ror pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4184 <__cxa_atexit@plt+0xb8124> │ │ │ │ - ldr r2, [pc, #56] @ c418c <__cxa_atexit@plt+0xb812c> │ │ │ │ + bhi c3238 <__cxa_atexit@plt+0xb71d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c4190 <__cxa_atexit@plt+0xb8130> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c4194 <__cxa_atexit@plt+0xb8134> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r2, [pc, #24] @ c3240 <__cxa_atexit@plt+0xb71e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smceq 55228 @ 0xd7bc │ │ │ │ - ldrsbeq r6, [lr, #-248]! @ 0xffffff08 │ │ │ │ - ldrsbeq r6, [lr, #-240]! @ 0xffffff10 │ │ │ │ - cmneq sp, ip, lsl r9 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r0, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c4248 <__cxa_atexit@plt+0xb81e8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4254 <__cxa_atexit@plt+0xb81f4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ c4264 <__cxa_atexit@plt+0xb8204> │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ c4268 <__cxa_atexit@plt+0xb8208> │ │ │ │ + cmneq lr, r4, lsl pc │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c327c <__cxa_atexit@plt+0xb721c> │ │ │ │ + ldr r2, [pc, #36] @ c3284 <__cxa_atexit@plt+0xb7224> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ c426c <__cxa_atexit@plt+0xb820c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ c4270 <__cxa_atexit@plt+0xb8210> │ │ │ │ - ldr r2, [pc, #92] @ c4274 <__cxa_atexit@plt+0xb8214> │ │ │ │ - str r1, [r0, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - mov r5, r9 │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r0 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c3288 <__cxa_atexit@plt+0xb7228> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + ldrsbeq r7, [lr, #-236]! @ 0xffffff14 │ │ │ │ + ldrsheq r7, [lr, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c330c <__cxa_atexit@plt+0xb72ac> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c3324 <__cxa_atexit@plt+0xb72c4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3318 <__cxa_atexit@plt+0xb72b8> │ │ │ │ + ldr lr, [pc, #88] @ c3328 <__cxa_atexit@plt+0xb72c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c32fc <__cxa_atexit@plt+0xb729c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c3804 <__cxa_atexit@plt+0xb77a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, ror #30 │ │ │ │ - cmneq lr, r0, asr pc │ │ │ │ - @ instruction: 0xfffffa20 │ │ │ │ - @ instruction: 0xfffffd18 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq sp, r8, lsr r8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c42cc <__cxa_atexit@plt+0xb826c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c42d4 <__cxa_atexit@plt+0xb8274> │ │ │ │ - ldr r1, [pc, #64] @ c42f0 <__cxa_atexit@plt+0xb8290> │ │ │ │ - ldr r0, [pc, #64] @ c42f4 <__cxa_atexit@plt+0xb8294> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 111cd74 <__cxa_atexit@plt+0x1110d14> │ │ │ │ - mov r6, r3 │ │ │ │ - b c42dc <__cxa_atexit@plt+0xb827c> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c42ec <__cxa_atexit@plt+0xb828c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, lsl #20 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff7b4 │ │ │ │ - strheq r7, [sp, #-124]! @ 0xffffff84 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + cmneq lr, r4, lsl #29 │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c4378 <__cxa_atexit@plt+0xb8318> │ │ │ │ - ldr r2, [pc, #100] @ c4384 <__cxa_atexit@plt+0xb8324> │ │ │ │ - ldr lr, [pc, #100] @ c4388 <__cxa_atexit@plt+0xb8328> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #96] @ c438c <__cxa_atexit@plt+0xb832c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ + bcc c3368 <__cxa_atexit@plt+0xb7308> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c3378 <__cxa_atexit@plt+0xb7318> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffff77c │ │ │ │ - cmneq lr, r0, lsl lr │ │ │ │ - cmneq sp, r4, lsr #14 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsl #28 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c43d0 <__cxa_atexit@plt+0xb8370> │ │ │ │ - ldr r8, [pc, #40] @ c43d8 <__cxa_atexit@plt+0xb8378> │ │ │ │ + bhi c3434 <__cxa_atexit@plt+0xb73d4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3440 <__cxa_atexit@plt+0xb73e0> │ │ │ │ + ldr lr, [pc, #180] @ c3460 <__cxa_atexit@plt+0xb7400> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #176] @ c3464 <__cxa_atexit@plt+0xb7404> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c43dc <__cxa_atexit@plt+0xb837c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3450 <__cxa_atexit@plt+0xb73f0> │ │ │ │ + ldr lr, [pc, #120] @ c3468 <__cxa_atexit@plt+0xb7408> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c3424 <__cxa_atexit@plt+0xb73c4> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c3804 <__cxa_atexit@plt+0xb77a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, lsl #14 │ │ │ │ - cmneq lr, ip, ror sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4414 <__cxa_atexit@plt+0xb83b4> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c441c <__cxa_atexit@plt+0xb83bc> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, lsr sp │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r8, lsl #27 │ │ │ │ + andeq r0, r0, r0, lsl r4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c4484 <__cxa_atexit@plt+0xb8424> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4490 <__cxa_atexit@plt+0xb8430> │ │ │ │ - ldr lr, [pc, #76] @ c44a0 <__cxa_atexit@plt+0xb8440> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ c44a4 <__cxa_atexit@plt+0xb8444> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c34a8 <__cxa_atexit@plt+0xb7448> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c34b8 <__cxa_atexit@plt+0xb7458> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - ldrsbeq r6, [lr, #-204]! @ 0xffffff34 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ + cmneq lr, r4, asr #25 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c353c <__cxa_atexit@plt+0xb74dc> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c3554 <__cxa_atexit@plt+0xb74f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4514 <__cxa_atexit@plt+0xb84b4> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4520 <__cxa_atexit@plt+0xb84c0> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ c4530 <__cxa_atexit@plt+0xb84d0> │ │ │ │ - ldr sl, [pc, #76] @ c4534 <__cxa_atexit@plt+0xb84d4> │ │ │ │ - sub r0, r6, #7 │ │ │ │ + bhi c3548 <__cxa_atexit@plt+0xb74e8> │ │ │ │ + ldr lr, [pc, #88] @ c3558 <__cxa_atexit@plt+0xb74f8> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c352c <__cxa_atexit@plt+0xb74cc> │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, sl │ │ │ │ + b c3804 <__cxa_atexit@plt+0xb77a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ cmneq lr, r4, asr ip │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4584 <__cxa_atexit@plt+0xb8524> │ │ │ │ - ldr r2, [pc, #56] @ c458c <__cxa_atexit@plt+0xb852c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c4590 <__cxa_atexit@plt+0xb8530> │ │ │ │ + bhi c35d8 <__cxa_atexit@plt+0xb7578> │ │ │ │ + ldr r2, [pc, #100] @ c35e0 <__cxa_atexit@plt+0xb7580> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c4594 <__cxa_atexit@plt+0xb8534> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3648 <__cxa_atexit@plt+0xb75e8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c3650 <__cxa_atexit@plt+0xb75f0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - smceq 55120 @ 0xd750 │ │ │ │ - ldrsbeq r6, [lr, #-184]! @ 0xffffff48 │ │ │ │ - ldrsbeq r6, [lr, #-176]! @ 0xffffff50 │ │ │ │ - cmneq sp, r8, lsl r5 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #12 │ │ │ │ + cmneq lr, r4, lsl #22 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c461c <__cxa_atexit@plt+0xb85bc> │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c372c <__cxa_atexit@plt+0xb76cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4624 <__cxa_atexit@plt+0xb85c4> │ │ │ │ - ldr ip, [pc, #112] @ c4640 <__cxa_atexit@plt+0xb85e0> │ │ │ │ - ldr r1, [pc, #112] @ c4644 <__cxa_atexit@plt+0xb85e4> │ │ │ │ - ldr r0, [pc, #112] @ c4648 <__cxa_atexit@plt+0xb85e8> │ │ │ │ - add ip, pc, ip │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub lr, r6, #19 │ │ │ │ + bcc c3738 <__cxa_atexit@plt+0xb76d8> │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #3] │ │ │ │ + ldr r1, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr lr, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #136] @ c3748 <__cxa_atexit@plt+0xb76e8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #4]! │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #128] @ c374c <__cxa_atexit@plt+0xb76ec> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r3, #4]! │ │ │ │ + ldr r9, [pc, #120] @ c3750 <__cxa_atexit@plt+0xb76f0> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #116] @ c3754 <__cxa_atexit@plt+0xb76f4> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str fp, [r3, #52] @ 0x34 │ │ │ │ + str r1, [r3, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str ip, [r1, #28]! │ │ │ │ - stmdb r5, {r0, r1, lr} │ │ │ │ - str sl, [r3, #8] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #68] @ c464c <__cxa_atexit@plt+0xb85ec> │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ + str r0, [r1, #40]! @ 0x28 │ │ │ │ + str r1, [r5, #-8] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - b c462c <__cxa_atexit@plt+0xb85cc> │ │ │ │ - mov r7, #40 @ 0x28 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c463c <__cxa_atexit@plt+0xb85dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r7, [sp, #-104]! @ 0xffffff98 │ │ │ │ - @ instruction: 0xffffff64 │ │ │ │ - @ instruction: 0xfffffdbc │ │ │ │ - cmneq lr, r0, ror #22 │ │ │ │ - @ instruction: 0xfffffea0 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsl #21 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4680 <__cxa_atexit@plt+0xb8620> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c4688 <__cxa_atexit@plt+0xb8628> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi c378c <__cxa_atexit@plt+0xb772c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c3794 <__cxa_atexit@plt+0xb7734> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 111cdf4 <__cxa_atexit@plt+0x1110d94> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #21 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c473c <__cxa_atexit@plt+0xb86dc> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ c4744 <__cxa_atexit@plt+0xb86e4> │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - mov r1, r0 │ │ │ │ + cmneq lr, r0, asr #19 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c37ec <__cxa_atexit@plt+0xb778c> │ │ │ │ + ldr lr, [pc, #60] @ c37f8 <__cxa_atexit@plt+0xb7798> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq c470c <__cxa_atexit@plt+0xb86ac> │ │ │ │ - ldr sl, [pc, #112] @ c4748 <__cxa_atexit@plt+0xb86e8> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str sl, [r2] │ │ │ │ - beq c471c <__cxa_atexit@plt+0xb86bc> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c4738 <__cxa_atexit@plt+0xb86d8> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c37e0 <__cxa_atexit@plt+0xb7780> │ │ │ │ + mov r7, sl │ │ │ │ + b c3804 <__cxa_atexit@plt+0xb77a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ c474c <__cxa_atexit@plt+0xb86ec> │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq lr, r4, lsl sl │ │ │ │ - andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ c47b8 <__cxa_atexit@plt+0xb8758> │ │ │ │ + mov r9, fp │ │ │ │ mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c390c <__cxa_atexit@plt+0xb78ac> │ │ │ │ + add fp, r6, #112 @ 0x70 │ │ │ │ + cmp r0, fp │ │ │ │ + bcc c3948 <__cxa_atexit@plt+0xb78e8> │ │ │ │ + ldr r2, [pc, #320] @ c3978 <__cxa_atexit@plt+0xb7918> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr sl, [pc, #304] @ c397c <__cxa_atexit@plt+0xb791c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + ldr r1, [pc, #252] @ c3980 <__cxa_atexit@plt+0xb7920> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c4794 <__cxa_atexit@plt+0xb8734> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c47ac <__cxa_atexit@plt+0xb874c> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r1, [pc, #240] @ c3984 <__cxa_atexit@plt+0xb7924> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #28]! │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #4]! │ │ │ │ + sub r2, fp, #47 @ 0x2f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [pc, #216] @ c3988 <__cxa_atexit@plt+0xb7928> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #100]! @ 0x64 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub sl, fp, #55 @ 0x37 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r9, [sp, #8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r9, [pc, #184] @ c398c <__cxa_atexit@plt+0xb792c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + sub r2, r6, #28 │ │ │ │ + stm r2, {r3, r8, lr} │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r1, sl, ip} │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c395c <__cxa_atexit@plt+0xb78fc> │ │ │ │ + ldr r0, [pc, #80] @ c3970 <__cxa_atexit@plt+0xb7910> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ c3974 <__cxa_atexit@plt+0xb7914> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c47bc <__cxa_atexit@plt+0xb875c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, r4, lsr #19 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, fp │ │ │ │ + mov fp, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + cmneq lr, r8, lsl r8 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + cmneq lr, r0, ror r8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c47f0 <__cxa_atexit@plt+0xb8790> │ │ │ │ - ldr r3, [pc, #32] @ c47fc <__cxa_atexit@plt+0xb879c> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq lr, r4, ror #18 │ │ │ │ - strheq r7, [sp, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4840 <__cxa_atexit@plt+0xb87e0> │ │ │ │ - ldr r8, [pc, #40] @ c4848 <__cxa_atexit@plt+0xb87e8> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c484c <__cxa_atexit@plt+0xb87ec> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c39f4 <__cxa_atexit@plt+0xb7994> │ │ │ │ + ldr lr, [pc, #60] @ c3a00 <__cxa_atexit@plt+0xb79a0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c39e8 <__cxa_atexit@plt+0xb7988> │ │ │ │ + mov r7, sl │ │ │ │ + b c3804 <__cxa_atexit@plt+0xb77a4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x016d7290 │ │ │ │ - cmneq lr, ip, lsl #18 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4884 <__cxa_atexit@plt+0xb8824> │ │ │ │ + bhi c3a38 <__cxa_atexit@plt+0xb79d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c488c <__cxa_atexit@plt+0xb882c> │ │ │ │ + ldr r1, [pc, #24] @ c3a40 <__cxa_atexit@plt+0xb79e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, asr #17 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c4910 <__cxa_atexit@plt+0xb88b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c491c <__cxa_atexit@plt+0xb88bc> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ c492c <__cxa_atexit@plt+0xb88cc> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr lr, [r7, #8] │ │ │ │ - ldr r8, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ c4930 <__cxa_atexit@plt+0xb88d0> │ │ │ │ - ldr r2, [pc, #72] @ c4934 <__cxa_atexit@plt+0xb88d4> │ │ │ │ + cmneq lr, r4, lsl r7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c3a88 <__cxa_atexit@plt+0xb7a28> │ │ │ │ + ldr r7, [pc, #52] @ c3a9c <__cxa_atexit@plt+0xb7a3c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c3a7c <__cxa_atexit@plt+0xb7a1c> │ │ │ │ + mov r7, sl │ │ │ │ + b c3aac <__cxa_atexit@plt+0xb7a4c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c3aa0 <__cxa_atexit@plt+0xb7a40> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + smceq 54592 @ 0xd540 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c3b68 <__cxa_atexit@plt+0xb7b08> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c3b88 <__cxa_atexit@plt+0xb7b28> │ │ │ │ + ldr r2, [pc, #200] @ c3ba0 <__cxa_atexit@plt+0xb7b40> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr lr, [pc, #196] @ c3ba4 <__cxa_atexit@plt+0xb7b44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #192] @ c3ba8 <__cxa_atexit@plt+0xb7b48> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr sl, [pc, #180] @ c3bac <__cxa_atexit@plt+0xb7b4c> │ │ │ │ add sl, pc, sl │ │ │ │ + str r2, [r6, #56]! @ 0x38 │ │ │ │ + ldr ip, [pc, #172] @ c3bb0 <__cxa_atexit@plt+0xb7b50> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ + str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + sub r9, r3, #63 @ 0x3f │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str ip, [r1, #-44]! @ 0xffffffd4 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str sl, [r6, #-16] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + sub r2, r3, #27 │ │ │ │ + ldr r1, [pc, #92] @ c3bb4 <__cxa_atexit@plt+0xb7b54> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r6} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c3b98 <__cxa_atexit@plt+0xb7b38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ c4938 <__cxa_atexit@plt+0xb88d8> │ │ │ │ - add r5, r3, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm r5, {r0, r1, r2, r3, lr} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c3b9c <__cxa_atexit@plt+0xb7b3c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsheq r7, [lr, #-88]! @ 0xffffffa8 │ │ │ │ + cmneq lr, r4, asr #11 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + cmneq lr, ip, ror #11 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3bf4 <__cxa_atexit@plt+0xb7b94> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c3c04 <__cxa_atexit@plt+0xb7ba4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, ror r8 │ │ │ │ - @ instruction: 0xffffff68 │ │ │ │ - cmneq lr, r0, asr r8 │ │ │ │ - @ instruction: 0x017e699c │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + cmneq lr, r8, ror r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4970 <__cxa_atexit@plt+0xb8910> │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c4978 <__cxa_atexit@plt+0xb8918> │ │ │ │ + bhi c3c40 <__cxa_atexit@plt+0xb7be0> │ │ │ │ + ldr r2, [pc, #36] @ c3c48 <__cxa_atexit@plt+0xb7be8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c3c4c <__cxa_atexit@plt+0xb7bec> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsl r5 │ │ │ │ + cmneq lr, r8, lsr r5 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3cd0 <__cxa_atexit@plt+0xb7c70> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c3ce8 <__cxa_atexit@plt+0xb7c88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3cdc <__cxa_atexit@plt+0xb7c7c> │ │ │ │ + ldr lr, [pc, #88] @ c3cec <__cxa_atexit@plt+0xb7c8c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c3cc0 <__cxa_atexit@plt+0xb7c60> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + mov r7, sl │ │ │ │ + b c4288 <__cxa_atexit@plt+0xb8228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r6, [lr, #-124]! @ 0xffffff84 │ │ │ │ + cmneq lr, r0, asr #9 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c49fc <__cxa_atexit@plt+0xb899c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4a08 <__cxa_atexit@plt+0xb89a8> │ │ │ │ - ldr lr, [pc, #104] @ c4a18 <__cxa_atexit@plt+0xb89b8> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c4a1c <__cxa_atexit@plt+0xb89bc> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c4a20 <__cxa_atexit@plt+0xb89c0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c4a24 <__cxa_atexit@plt+0xb89c4> │ │ │ │ - add r5, r5, #2 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3d2c <__cxa_atexit@plt+0xb7ccc> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c3d3c <__cxa_atexit@plt+0xb7cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, ip, ror r7 │ │ │ │ - cmneq lr, r8, ror r7 │ │ │ │ - ldrheq r6, [lr, #-140]! @ 0xffffff74 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ + cmneq lr, r0, asr #8 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c4aa0 <__cxa_atexit@plt+0xb8a40> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c4aac <__cxa_atexit@plt+0xb8a4c> │ │ │ │ - ldr lr, [pc, #100] @ c4abc <__cxa_atexit@plt+0xb8a5c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c4ac0 <__cxa_atexit@plt+0xb8a60> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3df8 <__cxa_atexit@plt+0xb7d98> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3e04 <__cxa_atexit@plt+0xb7da4> │ │ │ │ + ldr lr, [pc, #180] @ c3e24 <__cxa_atexit@plt+0xb7dc4> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c4ac4 <__cxa_atexit@plt+0xb8a64> │ │ │ │ + ldr r2, [pc, #176] @ c3e28 <__cxa_atexit@plt+0xb7dc8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - mov r5, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c3e14 <__cxa_atexit@plt+0xb7db4> │ │ │ │ + ldr lr, [pc, #120] @ c3e2c <__cxa_atexit@plt+0xb7dcc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c3de8 <__cxa_atexit@plt+0xb7d88> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c4288 <__cxa_atexit@plt+0xb8228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrsbeq r6, [lr, #-100]! @ 0xffffff9c │ │ │ │ - cmneq lr, r0, asr #13 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, asr #7 │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, r8 │ │ │ │ - sub sl, r5, #20 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c4b8c <__cxa_atexit@plt+0xb8b2c> │ │ │ │ - add r9, r7, #3 │ │ │ │ - ldr r1, [r7, #15] │ │ │ │ - ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ c4bac <__cxa_atexit@plt+0xb8b4c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - str r1, [r7, #-12]! │ │ │ │ - add lr, pc, lr │ │ │ │ - stmib r7, {r0, r3} │ │ │ │ - str lr, [r7, #-8] │ │ │ │ - str r9, [r7, #-4] │ │ │ │ - beq c4b7c <__cxa_atexit@plt+0xb8b1c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add ip, r6, #44 @ 0x2c │ │ │ │ - cmp r2, ip │ │ │ │ - bcc c4b94 <__cxa_atexit@plt+0xb8b34> │ │ │ │ - ldr sl, [pc, #136] @ c4bb0 <__cxa_atexit@plt+0xb8b50> │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr lr, [r8, #3] │ │ │ │ - add sl, pc, sl │ │ │ │ - str sl, [r6, #4]! │ │ │ │ - str r2, [r6, #8] │ │ │ │ - add r2, r6, #12 │ │ │ │ - str r3, [r6, #40] @ 0x28 │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str lr, [r6, #36] @ 0x24 │ │ │ │ - stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ c4bb4 <__cxa_atexit@plt+0xb8b54> │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ c4bb8 <__cxa_atexit@plt+0xb8b58> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c3e6c <__cxa_atexit@plt+0xb7e0c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c3e7c <__cxa_atexit@plt+0xb7e1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r3, r6} │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r6, ip │ │ │ │ - mov r8, r9 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, sl │ │ │ │ - mov r7, r8 │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - mov r7, #44 @ 0x2c │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, sl │ │ │ │ - mov r6, ip │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r0, asr #1 │ │ │ │ - @ instruction: 0xfffffd64 │ │ │ │ - @ instruction: 0xfffffed4 │ │ │ │ - cmneq lr, r0, ror #11 │ │ │ │ + cmneq lr, r0, lsl #6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r0, r6 │ │ │ │ - add r6, r6, #44 @ 0x2c │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4c3c <__cxa_atexit@plt+0xb8bdc> │ │ │ │ - ldr lr, [pc, #104] @ c4c48 <__cxa_atexit@plt+0xb8be8> │ │ │ │ - ldr r8, [pc, #104] @ c4c4c <__cxa_atexit@plt+0xb8bec> │ │ │ │ - ldr r9, [pc, #104] @ c4c50 <__cxa_atexit@plt+0xb8bf0> │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c3f00 <__cxa_atexit@plt+0xb7ea0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c3f18 <__cxa_atexit@plt+0xb7eb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c3f0c <__cxa_atexit@plt+0xb7eac> │ │ │ │ + ldr lr, [pc, #88] @ c3f1c <__cxa_atexit@plt+0xb7ebc> │ │ │ │ add lr, pc, lr │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr ip, [r7, #7] │ │ │ │ - str r8, [r0, #4]! │ │ │ │ - ldr r8, [r5, #-4] │ │ │ │ - mov r3, r0 │ │ │ │ - str r9, [r5] │ │ │ │ - ldmib r5, {r2, r9} │ │ │ │ - str lr, [r3, #24]! │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str ip, [r0, #8] │ │ │ │ - str r2, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r1, [r0, #20] │ │ │ │ - str r2, [r0, #32] │ │ │ │ - str r1, [r0, #36] @ 0x24 │ │ │ │ - str r9, [r0, #40] @ 0x28 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe44 │ │ │ │ - @ instruction: 0xfffffca8 │ │ │ │ - cmneq lr, r4, asr r5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c3ef0 <__cxa_atexit@plt+0xb7e90> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c4288 <__cxa_atexit@plt+0xb8228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x017e7290 │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4ca0 <__cxa_atexit@plt+0xb8c40> │ │ │ │ - ldr r2, [pc, #56] @ c4ca8 <__cxa_atexit@plt+0xb8c48> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c4cac <__cxa_atexit@plt+0xb8c4c> │ │ │ │ + bhi c3f9c <__cxa_atexit@plt+0xb7f3c> │ │ │ │ + ldr r2, [pc, #100] @ c3fa4 <__cxa_atexit@plt+0xb7f44> │ │ │ │ add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c4cb0 <__cxa_atexit@plt+0xb8c50> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4020 <__cxa_atexit@plt+0xb7fc0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ c4028 <__cxa_atexit@plt+0xb7fc8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ c402c <__cxa_atexit@plt+0xb7fcc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, rrx │ │ │ │ - ldrheq r6, [lr, #-76]! @ 0xffffffb4 │ │ │ │ - ldrheq r6, [lr, #-68]! @ 0xffffffbc │ │ │ │ - cmneq sp, r0, lsl #28 │ │ │ │ + cmneq lr, r0, asr #2 │ │ │ │ + cmneq lr, r0, asr #2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ - mov r0, r6 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi c4d64 <__cxa_atexit@plt+0xb8d04> │ │ │ │ + bhi c40a4 <__cxa_atexit@plt+0xb8044> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r0, #48 @ 0x30 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4d70 <__cxa_atexit@plt+0xb8d10> │ │ │ │ + bcc c40b0 <__cxa_atexit@plt+0xb8050> │ │ │ │ + ldr lr, [pc, #96] @ c40c0 <__cxa_atexit@plt+0xb8060> │ │ │ │ + add lr, pc, lr │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ c4d80 <__cxa_atexit@plt+0xb8d20> │ │ │ │ - sub r2, r6, #27 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - ldr ip, [r7, #20] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ c4d84 <__cxa_atexit@plt+0xb8d24> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ c4d88 <__cxa_atexit@plt+0xb8d28> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r0, #4]! │ │ │ │ - mov r3, r0 │ │ │ │ - str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ c4d8c <__cxa_atexit@plt+0xb8d2c> │ │ │ │ - ldr r2, [pc, #92] @ c4d90 <__cxa_atexit@plt+0xb8d30> │ │ │ │ - str r1, [r0, #8] │ │ │ │ - add sl, pc, sl │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + ldr r0, [pc, #88] @ c40c4 <__cxa_atexit@plt+0xb8064> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ c40c8 <__cxa_atexit@plt+0xb8068> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - str ip, [r0, #12] │ │ │ │ - str sl, [r0, #16] │ │ │ │ - str r8, [r0, #20] │ │ │ │ - str r0, [r0, #24] │ │ │ │ - str lr, [r0, #28] │ │ │ │ - str r1, [r0, #32] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r0 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #48 @ 0x30 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr #8 │ │ │ │ - cmneq lr, r4, lsr r4 │ │ │ │ - @ instruction: 0xfffffaec │ │ │ │ - @ instruction: 0xfffffd98 │ │ │ │ - @ instruction: 0xffffff1c │ │ │ │ - cmneq sp, ip, lsl sp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + ldrsbeq r7, [lr, #-0]! │ │ │ │ + ldrheq r7, [lr, #-12]! │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c4de8 <__cxa_atexit@plt+0xb8d88> │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c41b0 <__cxa_atexit@plt+0xb8150> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c4df0 <__cxa_atexit@plt+0xb8d90> │ │ │ │ - ldr r1, [pc, #64] @ c4e0c <__cxa_atexit@plt+0xb8dac> │ │ │ │ - ldr r0, [pc, #64] @ c4e10 <__cxa_atexit@plt+0xb8db0> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 111cd74 <__cxa_atexit@plt+0x1110d14> │ │ │ │ + bcc c41bc <__cxa_atexit@plt+0xb815c> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r4, [r7, #15] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr ip, [r7, #23] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #27] │ │ │ │ + ldr sl, [r7, #31] │ │ │ │ + sub r9, r6, #35 @ 0x23 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r4, [pc, #148] @ c41cc <__cxa_atexit@plt+0xb816c> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + ldr r4, [pc, #140] @ c41d0 <__cxa_atexit@plt+0xb8170> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + ldr r9, [pc, #132] @ c41d4 <__cxa_atexit@plt+0xb8174> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r4, [pc, #128] @ c41d8 <__cxa_atexit@plt+0xb8178> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ + mov r0, r3 │ │ │ │ + str r4, [r0, #40]! @ 0x28 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - b c4df8 <__cxa_atexit@plt+0xb8d98> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c4e08 <__cxa_atexit@plt+0xb8da8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r6, [sp, #-228]! @ 0xffffff1c │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff880 │ │ │ │ - cmneq sp, r0, lsr #25 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c4e94 <__cxa_atexit@plt+0xb8e34> │ │ │ │ - ldr r2, [pc, #100] @ c4ea0 <__cxa_atexit@plt+0xb8e40> │ │ │ │ - ldr lr, [pc, #100] @ c4ea4 <__cxa_atexit@plt+0xb8e44> │ │ │ │ - ldr r8, [r5, #8]! │ │ │ │ - ldr r1, [pc, #96] @ c4ea8 <__cxa_atexit@plt+0xb8e48> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r2, [r3, #16]! │ │ │ │ - ldr r9, [r5, #4] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - mov r8, r7 │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - str r9, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe74 │ │ │ │ - @ instruction: 0xfffff848 │ │ │ │ - ldrsheq r6, [lr, #-36]! @ 0xffffffdc │ │ │ │ - cmneq sp, r8, lsl #24 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, ip │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c4eec <__cxa_atexit@plt+0xb8e8c> │ │ │ │ - ldr r8, [pc, #40] @ c4ef4 <__cxa_atexit@plt+0xb8e94> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi c4210 <__cxa_atexit@plt+0xb81b0> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c4ef8 <__cxa_atexit@plt+0xb8e98> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #24] @ c4218 <__cxa_atexit@plt+0xb81b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r4, ror #23 │ │ │ │ - cmneq lr, r0, ror #4 │ │ │ │ - strheq r6, [sp, #-180]! @ 0xffffff4c │ │ │ │ - andeq r0, r4, r8, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c4f44 <__cxa_atexit@plt+0xb8ee4> │ │ │ │ - ldr r7, [pc, #52] @ c4f5c <__cxa_atexit@plt+0xb8efc> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #20] @ c4f60 <__cxa_atexit@plt+0xb8f00> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + cmneq lr, ip, lsr pc │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4270 <__cxa_atexit@plt+0xb8210> │ │ │ │ + ldr lr, [pc, #60] @ c427c <__cxa_atexit@plt+0xb821c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c4264 <__cxa_atexit@plt+0xb8204> │ │ │ │ + mov r7, sl │ │ │ │ + b c4288 <__cxa_atexit@plt+0xb8228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq sp, ip, lsr #27 │ │ │ │ - cmneq sp, r0, asr fp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c4fa4 <__cxa_atexit@plt+0xb8f44> │ │ │ │ - ldr r8, [pc, #40] @ c4fac <__cxa_atexit@plt+0xb8f4c> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c4fb0 <__cxa_atexit@plt+0xb8f50> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, lsr #22 │ │ │ │ - cmneq lr, r8, lsr #3 │ │ │ │ - strdeq r6, [sp, #-172]! @ 0xffffff54 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r7, r6 │ │ │ │ - add r6, r6, #28 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c5018 <__cxa_atexit@plt+0xb8fb8> │ │ │ │ - ldr r3, [pc, #80] @ c5030 <__cxa_atexit@plt+0xb8fd0> │ │ │ │ - ldr r2, [pc, #80] @ c5034 <__cxa_atexit@plt+0xb8fd4> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr ip, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c437c <__cxa_atexit@plt+0xb831c> │ │ │ │ + add r9, r6, #112 @ 0x70 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c43b4 <__cxa_atexit@plt+0xb8354> │ │ │ │ + ldr lr, [pc, #292] @ c43dc <__cxa_atexit@plt+0xb837c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #268] @ c43e0 <__cxa_atexit@plt+0xb8380> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r3, [r6, #104] @ 0x68 │ │ │ │ + sub r2, r9, #55 @ 0x37 │ │ │ │ + str r2, [sp] │ │ │ │ + mov lr, r6 │ │ │ │ + str fp, [lr, #24]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ + add r2, r6, #40 @ 0x28 │ │ │ │ + stm r2, {r0, r3, ip} │ │ │ │ + ldr r2, [pc, #208] @ c43e4 <__cxa_atexit@plt+0xb8384> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #196] @ c43e8 <__cxa_atexit@plt+0xb8388> │ │ │ │ add r3, pc, r3 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + ldmdb r5, {r3, fp} │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #84] @ 0x54 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #148] @ c43ec <__cxa_atexit@plt+0xb838c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #96]! @ 0x60 │ │ │ │ + str fp, [r6, #108] @ 0x6c │ │ │ │ + sub r6, r9, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #132] @ c43f0 <__cxa_atexit@plt+0xb8390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r3, [r7, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #64] @ c5038 <__cxa_atexit@plt+0xb8fd8> │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r9, [r7, #8] │ │ │ │ - str r8, [r7, #12] │ │ │ │ - str r3, [r7, #16] │ │ │ │ - str r7, [r7, #20] │ │ │ │ - str r2, [r7, #24] │ │ │ │ - sub r7, r6, #6 │ │ │ │ + stm r5, {r2, r3, r6} │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c43c4 <__cxa_atexit@plt+0xb8364> │ │ │ │ + ldr r0, [pc, #68] @ c43d4 <__cxa_atexit@plt+0xb8374> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #64] @ c43d8 <__cxa_atexit@plt+0xb8378> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + cmneq lr, r8, lsr #27 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + ldrsbeq r6, [lr, #-216]! @ 0xffffff28 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4458 <__cxa_atexit@plt+0xb83f8> │ │ │ │ + ldr lr, [pc, #60] @ c4464 <__cxa_atexit@plt+0xb8404> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c444c <__cxa_atexit@plt+0xb83ec> │ │ │ │ + mov r7, sl │ │ │ │ + b c4288 <__cxa_atexit@plt+0xb8228> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c503c <__cxa_atexit@plt+0xb8fdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r0, lsl #3 │ │ │ │ - cmneq lr, r4, ror #2 │ │ │ │ - cmneq sp, r0, ror #25 │ │ │ │ - smceq 54948 @ 0xd6a4 │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5080 <__cxa_atexit@plt+0xb9020> │ │ │ │ - ldr r8, [pc, #40] @ c5088 <__cxa_atexit@plt+0xb9028> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ + bhi c449c <__cxa_atexit@plt+0xb843c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ c508c <__cxa_atexit@plt+0xb902c> │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [pc, #24] @ c44a4 <__cxa_atexit@plt+0xb8444> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r0, asr sl │ │ │ │ - cmneq lr, ip, asr #1 │ │ │ │ - cmneq sp, r0, lsr #20 │ │ │ │ + ldrheq r6, [lr, #-192]! @ 0xffffff40 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c50dc <__cxa_atexit@plt+0xb907c> │ │ │ │ - ldr r7, [pc, #56] @ c50f4 <__cxa_atexit@plt+0xb9094> │ │ │ │ - ldr r2, [r5], #4 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - mov r9, r3 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #20] @ c50f8 <__cxa_atexit@plt+0xb9098> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq sp, r4, lsr #24 │ │ │ │ - strheq r6, [sp, #-148]! @ 0xffffff6c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r8, [pc, #4] @ c511c <__cxa_atexit@plt+0xb90bc> │ │ │ │ - add r8, pc, r8 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - cmneq sp, r4, lsr #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, r5, lsl r0 │ │ │ │ - sub r8, r5, #12 │ │ │ │ - cmp fp, r8 │ │ │ │ - bhi c51fc <__cxa_atexit@plt+0xb919c> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #16 │ │ │ │ - cmp r3, r9 │ │ │ │ - bcc c5204 <__cxa_atexit@plt+0xb91a4> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c51f0 <__cxa_atexit@plt+0xb9190> │ │ │ │ - ldr r7, [pc, #212] @ c5234 <__cxa_atexit@plt+0xb91d4> │ │ │ │ - mov r3, #0 │ │ │ │ - mov r2, #87 @ 0x57 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - mov r7, r6 │ │ │ │ - str r0, [r5, #4] │ │ │ │ - strb r3, [r7, #12]! │ │ │ │ - strb r2, [r7, #4]! │ │ │ │ - ldr r2, [pc, #180] @ c5238 <__cxa_atexit@plt+0xb91d8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - str r2, [r7, #-12]! │ │ │ │ - mov r2, #1 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ - mov r2, #50 @ 0x32 │ │ │ │ - strb r2, [r7, #14] │ │ │ │ - mov r2, #244 @ 0xf4 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ - mov r2, #156 @ 0x9c │ │ │ │ - strb r2, [r7, #11] │ │ │ │ - mov r2, #152 @ 0x98 │ │ │ │ - strb r2, [r7, #10] │ │ │ │ - strb r3, [r7, #9] │ │ │ │ - mov r2, #8 │ │ │ │ - add r3, r7, #20 │ │ │ │ - cmp r1, r3 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - bcc c5218 <__cxa_atexit@plt+0xb91b8> │ │ │ │ - ldr r2, [pc, #104] @ c5240 <__cxa_atexit@plt+0xb91e0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str r2, [r6, #20] │ │ │ │ - sub r7, r3, #2 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - mov r9, r6 │ │ │ │ - b c520c <__cxa_atexit@plt+0xb91ac> │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r6, [pc, #28] @ c523c <__cxa_atexit@plt+0xb91dc> │ │ │ │ - mov r5, r8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r6, pc, r6 │ │ │ │ - str r6, [r8] │ │ │ │ - mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsbeq r5, [lr, #-240]! @ 0xffffff10 │ │ │ │ - cmneq lr, r4, asr #2 │ │ │ │ - andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, ip, lsl #7 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - str r7, [r5] │ │ │ │ - bcc c527c <__cxa_atexit@plt+0xb921c> │ │ │ │ - ldr r2, [pc, #40] @ c5294 <__cxa_atexit@plt+0xb9234> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r3, [pc, #20] @ c5298 <__cxa_atexit@plt+0xb9238> │ │ │ │ - mov r2, #8 │ │ │ │ - str r2, [r4, #828] @ 0x33c │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrsheq r6, [lr, #-40]! @ 0xffffffd8 │ │ │ │ - @ instruction: 0xffffffbc │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5344 <__cxa_atexit@plt+0xb92e4> │ │ │ │ - ldr r2, [pc, #176] @ c536c <__cxa_atexit@plt+0xb930c> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq c5324 <__cxa_atexit@plt+0xb92c4> │ │ │ │ - ldr r2, [pc, #152] @ c5370 <__cxa_atexit@plt+0xb9310> │ │ │ │ - ldrd r0, [r8, #3] │ │ │ │ - tst r9, #3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c44f0 <__cxa_atexit@plt+0xb8490> │ │ │ │ + ldr r2, [pc, #56] @ c4504 <__cxa_atexit@plt+0xb84a4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r7] │ │ │ │ - strd r0, [r3] │ │ │ │ - beq c5334 <__cxa_atexit@plt+0xb92d4> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c5354 <__cxa_atexit@plt+0xb92f4> │ │ │ │ - ldr ip, [r5] │ │ │ │ - ldr r7, [r9, #3] │ │ │ │ - ldr r2, [pc, #108] @ c5378 <__cxa_atexit@plt+0xb9318> │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - sub r7, r3, #11 │ │ │ │ - mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c44e8 <__cxa_atexit@plt+0xb8488> │ │ │ │ + b c4514 <__cxa_atexit@plt+0xb84b4> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c5374 <__cxa_atexit@plt+0xb9314> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ c4508 <__cxa_atexit@plt+0xb84a8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq sp, r8, asr #20 │ │ │ │ - cmneq lr, ip, asr r2 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, ip, lsl #20 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldr r3, [pc, #112] @ c5400 <__cxa_atexit@plt+0xb93a0> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - strd r0, [r5] │ │ │ │ - beq c53e0 <__cxa_atexit@plt+0xb9380> │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #16 │ │ │ │ - cmp lr, r3 │ │ │ │ - bcc c53ec <__cxa_atexit@plt+0xb938c> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #60] @ c5404 <__cxa_atexit@plt+0xb93a4> │ │ │ │ - add lr, r6, #8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r7} │ │ │ │ - str r2, [r6, #4] │ │ │ │ - sub r7, r3, #11 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c45bc <__cxa_atexit@plt+0xb855c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c45dc <__cxa_atexit@plt+0xb857c> │ │ │ │ + ldr lr, [pc, #184] @ c45f4 <__cxa_atexit@plt+0xb8594> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #180] @ c45f8 <__cxa_atexit@plt+0xb8598> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r0, r3, #27 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #44]! @ 0x2c │ │ │ │ + ldr r9, [pc, #148] @ c45fc <__cxa_atexit@plt+0xb859c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr ip, [pc, #136] @ c4600 <__cxa_atexit@plt+0xb85a0> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r3, #41 @ 0x29 │ │ │ │ + stmdb r6, {r1, lr} │ │ │ │ + sub r1, r3, #51 @ 0x33 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [pc, #104] @ c4604 <__cxa_atexit@plt+0xb85a4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + str ip, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ mov r6, r3 │ │ │ │ - bx ip │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #16 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c45ec <__cxa_atexit@plt+0xb858c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c45f0 <__cxa_atexit@plt+0xb8590> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq lr, r0, lsr #3 │ │ │ │ - andeq r0, r0, r2, rrx │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, ip, ror fp │ │ │ │ + @ instruction: 0x017e6b98 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmneq lr, r0, lsl #24 │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c5448 <__cxa_atexit@plt+0xb93e8> │ │ │ │ - ldr r2, [pc, #40] @ c5454 <__cxa_atexit@plt+0xb93f4> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #12]! │ │ │ │ + bcc c4644 <__cxa_atexit@plt+0xb85e4> │ │ │ │ + ldr r0, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldrd r8, [r5, #-8] │ │ │ │ - stmib r3, {r2, r8, r9} │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #11 │ │ │ │ + ldr r2, [pc, #28] @ c4654 <__cxa_atexit@plt+0xb85f4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r0, asr #2 │ │ │ │ - cmneq sp, ip, lsl #19 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub sl, r5, #8 │ │ │ │ - cmp fp, sl │ │ │ │ - bhi c54bc <__cxa_atexit@plt+0xb945c> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c54b4 <__cxa_atexit@plt+0xb9454> │ │ │ │ - ldr r3, [pc, #56] @ c54c4 <__cxa_atexit@plt+0xb9464> │ │ │ │ - ldr r2, [pc, #56] @ c54c8 <__cxa_atexit@plt+0xb9468> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #1 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsr #22 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4688 <__cxa_atexit@plt+0xb8628> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c4690 <__cxa_atexit@plt+0xb8630> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ c54cc <__cxa_atexit@plt+0xb946c> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - add r9, r5, #1 │ │ │ │ - mov r5, sl │ │ │ │ - b 149cea0 <__cxa_atexit@plt+0x1490e40> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, r4, lsr r9 │ │ │ │ - cmneq lr, r0, lsr #25 │ │ │ │ - cmneq lr, r0, asr #25 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c559c <__cxa_atexit@plt+0xb953c> │ │ │ │ - ldr r2, [pc, #188] @ c55ac <__cxa_atexit@plt+0xb954c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq c5568 <__cxa_atexit@plt+0xb9508> │ │ │ │ - ldr r0, [pc, #164] @ c55b0 <__cxa_atexit@plt+0xb9550> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq c5578 <__cxa_atexit@plt+0xb9518> │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - eor r7, r1, r7 │ │ │ │ - eor r2, r2, r0 │ │ │ │ - orrs r7, r2, r7 │ │ │ │ - bne c5588 <__cxa_atexit@plt+0xb9528> │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - ldr r2, [pc, #100] @ c55b8 <__cxa_atexit@plt+0xb9558> │ │ │ │ - cmp r3, r7 │ │ │ │ + cmneq lr, r4, asr #21 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c46cc <__cxa_atexit@plt+0xb866c> │ │ │ │ + ldr r2, [pc, #36] @ c46d4 <__cxa_atexit@plt+0xb8674> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5] │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c46d8 <__cxa_atexit@plt+0xb8678> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + cmneq lr, ip, lsl #21 │ │ │ │ + cmneq lr, ip, lsr #21 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c475c <__cxa_atexit@plt+0xb86fc> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c4774 <__cxa_atexit@plt+0xb8714> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4768 <__cxa_atexit@plt+0xb8708> │ │ │ │ + ldr lr, [pc, #88] @ c4778 <__cxa_atexit@plt+0xb8718> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c474c <__cxa_atexit@plt+0xb86ec> │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ + mov r7, sl │ │ │ │ + b c4c54 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c55b4 <__cxa_atexit@plt+0xb9554> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c55bc <__cxa_atexit@plt+0xb955c> │ │ │ │ + cmneq lr, r4, lsr sl │ │ │ │ + andeq r0, r0, r0, lsr r5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c47b8 <__cxa_atexit@plt+0xb8758> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c47c8 <__cxa_atexit@plt+0xb8768> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - ldrheq r5, [lr, #-184]! @ 0xffffff48 │ │ │ │ - ldrsheq r5, [lr, #-180]! @ 0xffffff4c │ │ │ │ - cmneq sp, r0, ror #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #120] @ c5648 <__cxa_atexit@plt+0xb95e8> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r7, #3 │ │ │ │ + ldrheq r6, [lr, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r6 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4884 <__cxa_atexit@plt+0xb8824> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r1, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c4890 <__cxa_atexit@plt+0xb8830> │ │ │ │ + ldr lr, [pc, #180] @ c48b0 <__cxa_atexit@plt+0xb8850> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5628 <__cxa_atexit@plt+0xb95c8> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor r3, r1, r9 │ │ │ │ - eor r1, r0, r8 │ │ │ │ - orrs r3, r1, r3 │ │ │ │ - bne c5634 <__cxa_atexit@plt+0xb95d4> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #60] @ c5650 <__cxa_atexit@plt+0xb95f0> │ │ │ │ - cmp r2, r7 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c564c <__cxa_atexit@plt+0xb95ec> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, ip, lsl #22 │ │ │ │ - cmneq lr, r4, lsr fp │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - eor r3, r3, r1 │ │ │ │ - eor r2, r2, r0 │ │ │ │ - orrs r3, r2, r3 │ │ │ │ - bne c5698 <__cxa_atexit@plt+0xb9638> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - ldr r2, [pc, #44] @ c56b0 <__cxa_atexit@plt+0xb9650> │ │ │ │ - cmp r3, r7 │ │ │ │ + ldr r2, [pc, #176] @ c48b4 <__cxa_atexit@plt+0xb8854> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - addeq r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r9, [r7, #8] │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c48a0 <__cxa_atexit@plt+0xb8840> │ │ │ │ + ldr lr, [pc, #120] @ c48b8 <__cxa_atexit@plt+0xb8858> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c4874 <__cxa_atexit@plt+0xb8814> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c4c54 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c56ac <__cxa_atexit@plt+0xb964c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r6, r1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, lsr #21 │ │ │ │ - cmneq lr, r4, asr #21 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5780 <__cxa_atexit@plt+0xb9720> │ │ │ │ - ldr r2, [pc, #188] @ c5790 <__cxa_atexit@plt+0xb9730> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq c5754 <__cxa_atexit@plt+0xb96f4> │ │ │ │ - ldr r0, [pc, #164] @ c5794 <__cxa_atexit@plt+0xb9734> │ │ │ │ - ldr r2, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - ldr r3, [r8, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - beq c5764 <__cxa_atexit@plt+0xb9704> │ │ │ │ - ldr r7, [r9, #7] │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - eor r7, r1, r7 │ │ │ │ - eor r2, r2, r0 │ │ │ │ - orrs r7, r2, r7 │ │ │ │ - ldr r7, [pc, #104] @ c5798 <__cxa_atexit@plt+0xb9738> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - bne c5774 <__cxa_atexit@plt+0xb9714> │ │ │ │ - ldr r2, [pc, #96] @ c579c <__cxa_atexit@plt+0xb973c> │ │ │ │ - add r7, r7, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - cmp r3, r1 │ │ │ │ - addeq r7, r2, #1 │ │ │ │ + mov r3, #12 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ + mov r7, r2 │ │ │ │ bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r8, lsr r9 │ │ │ │ + andeq r0, r0, r0, lsl r4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c48f8 <__cxa_atexit@plt+0xb8898> │ │ │ │ ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c4908 <__cxa_atexit@plt+0xb88a8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c57a0 <__cxa_atexit@plt+0xb9740> │ │ │ │ + mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, asr #1 │ │ │ │ - andeq r0, r0, r0, asr #2 │ │ │ │ - cmneq lr, r0, lsr #20 │ │ │ │ - cmneq lr, r8, lsl #20 │ │ │ │ - cmneq sp, r0, lsl #13 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #120] @ c582c <__cxa_atexit@plt+0xb97cc> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c5814 <__cxa_atexit@plt+0xb97b4> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor r3, r1, r9 │ │ │ │ - eor r1, r0, r8 │ │ │ │ - orrs r3, r1, r3 │ │ │ │ - ldr r3, [pc, #64] @ c5830 <__cxa_atexit@plt+0xb97d0> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - bne c5820 <__cxa_atexit@plt+0xb97c0> │ │ │ │ - ldr r1, [pc, #56] @ c5834 <__cxa_atexit@plt+0xb97d4> │ │ │ │ + cmneq lr, r4, ror r8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c498c <__cxa_atexit@plt+0xb892c> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c49a4 <__cxa_atexit@plt+0xb8944> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - add r7, r3, #2 │ │ │ │ - cmp r2, r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addeq r7, r1, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4998 <__cxa_atexit@plt+0xb8938> │ │ │ │ + ldr lr, [pc, #88] @ c49a8 <__cxa_atexit@plt+0xb8948> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c497c <__cxa_atexit@plt+0xb891c> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c4c54 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, r0, ror #18 │ │ │ │ - cmneq lr, ip, asr #18 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - eor r3, r3, r1 │ │ │ │ - eor r2, r2, r0 │ │ │ │ - orrs r3, r2, r3 │ │ │ │ - ldr r3, [pc, #52] @ c5890 <__cxa_atexit@plt+0xb9830> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - bne c5884 <__cxa_atexit@plt+0xb9824> │ │ │ │ - ldr r2, [pc, #44] @ c5894 <__cxa_atexit@plt+0xb9834> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ - add r7, r3, #2 │ │ │ │ - cmp r0, r1 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - addeq r7, r2, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r3, #2 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r5, [lr, #-132]! @ 0xffffff7c │ │ │ │ - cmneq lr, r0, ror #17 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c58e8 <__cxa_atexit@plt+0xb9888> │ │ │ │ - ldr r3, [pc, #64] @ c58f8 <__cxa_atexit@plt+0xb9898> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c58d8 <__cxa_atexit@plt+0xb9878> │ │ │ │ - ldr r7, [pc, #48] @ c58fc <__cxa_atexit@plt+0xb989c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c5900 <__cxa_atexit@plt+0xb98a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq lr, ip, ror #17 │ │ │ │ - cmneq sp, ip, lsr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c5920 <__cxa_atexit@plt+0xb98c0> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsr #17 │ │ │ │ + cmneq lr, r4, lsl #16 │ │ │ │ + andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c5974 <__cxa_atexit@plt+0xb9914> │ │ │ │ - ldr r3, [pc, #64] @ c5984 <__cxa_atexit@plt+0xb9924> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c5964 <__cxa_atexit@plt+0xb9904> │ │ │ │ - ldr r7, [pc, #48] @ c5988 <__cxa_atexit@plt+0xb9928> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c4a28 <__cxa_atexit@plt+0xb89c8> │ │ │ │ + ldr r2, [pc, #100] @ c4a30 <__cxa_atexit@plt+0xb89d0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c598c <__cxa_atexit@plt+0xb992c> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffffc0 │ │ │ │ - cmneq lr, r0, ror #16 │ │ │ │ - cmneq sp, r0, lsr #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - b c52a8 <__cxa_atexit@plt+0xb9248> │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c59d8 <__cxa_atexit@plt+0xb9978> │ │ │ │ - ldr r2, [pc, #36] @ c59e0 <__cxa_atexit@plt+0xb9980> │ │ │ │ - ldr r1, [pc, #36] @ c59e4 <__cxa_atexit@plt+0xb9984> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ + bhi c4a98 <__cxa_atexit@plt+0xb8a38> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c4aa0 <__cxa_atexit@plt+0xb8a40> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ - mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r8, ror #8 │ │ │ │ - cmneq lr, r4, ror r7 │ │ │ │ - cmneq sp, ip, lsr r4 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5a50 <__cxa_atexit@plt+0xb99f0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5a5c <__cxa_atexit@plt+0xb99fc> │ │ │ │ - ldr r1, [pc, #80] @ c5a6c <__cxa_atexit@plt+0xb9a0c> │ │ │ │ - ldr r2, [pc, #80] @ c5a70 <__cxa_atexit@plt+0xb9a10> │ │ │ │ - add r1, pc, r1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ - ldr r2, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #48] @ c5a74 <__cxa_atexit@plt+0xb9a14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r8, lsl r7 │ │ │ │ - cmneq lr, r4, asr fp │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ + ldrheq r6, [lr, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #16 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c5ac8 <__cxa_atexit@plt+0xb9a68> │ │ │ │ - ldr r7, [pc, #64] @ c5ae0 <__cxa_atexit@plt+0xb9a80> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - str r9, [r3, #12] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #48] @ c5ae4 <__cxa_atexit@plt+0xb9a84> │ │ │ │ - mov r9, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r2, r7, #1 │ │ │ │ - mov r7, r8 │ │ │ │ - mov r8, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #24] @ c5ae8 <__cxa_atexit@plt+0xb9a88> │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c4b7c <__cxa_atexit@plt+0xb8b1c> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #60 @ 0x3c │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c4b88 <__cxa_atexit@plt+0xb8b28> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #7] │ │ │ │ + ldr r2, [r7, #11] │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr r2, [r7, #19] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r2, [r7, #23] │ │ │ │ + ldr lr, [r7, #27] │ │ │ │ + ldr ip, [r7, #31] │ │ │ │ + sub r9, r6, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r1, [pc, #136] @ c4b98 <__cxa_atexit@plt+0xb8b38> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + ldr r1, [pc, #128] @ c4b9c <__cxa_atexit@plt+0xb8b3c> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r3, #4]! │ │ │ │ + ldr r9, [pc, #120] @ c4ba0 <__cxa_atexit@plt+0xb8b40> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [pc, #116] @ c4ba4 <__cxa_atexit@plt+0xb8b44> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r8, [r3, #52] @ 0x34 │ │ │ │ + str fp, [r3, #56] @ 0x38 │ │ │ │ + mov r0, r3 │ │ │ │ + str r1, [r0, #40]! @ 0x28 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + add r0, r3, #8 │ │ │ │ + stm r0, {r2, r8, lr} │ │ │ │ + str ip, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + mov r5, sl │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - add r7, pc, r7 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff50 │ │ │ │ - cmneq lr, r4, ror #21 │ │ │ │ - cmneq sp, r0, ror #6 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ + cmneq lr, r4, lsr r6 │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffe8c │ │ │ │ + @ instruction: 0xffffff34 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5b24 <__cxa_atexit@plt+0xb9ac4> │ │ │ │ - ldr r2, [pc, #36] @ c5b2c <__cxa_atexit@plt+0xb9acc> │ │ │ │ - ldr r1, [pc, #36] @ c5b30 <__cxa_atexit@plt+0xb9ad0> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r8, r2, #2 │ │ │ │ + bhi c4bdc <__cxa_atexit@plt+0xb8b7c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c4be4 <__cxa_atexit@plt+0xb8b84> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, ip, lsl r3 │ │ │ │ - cmneq lr, r8, lsr #12 │ │ │ │ - strdeq r6, [sp, #-32]! @ 0xffffffe0 │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ + cmneq lr, r0, ror r5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c5bb8 <__cxa_atexit@plt+0xb9b58> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5bc0 <__cxa_atexit@plt+0xb9b60> │ │ │ │ - ldr r2, [pc, #104] @ c5bd4 <__cxa_atexit@plt+0xb9b74> │ │ │ │ - ldr r1, [pc, #104] @ c5bd8 <__cxa_atexit@plt+0xb9b78> │ │ │ │ - sub sl, r6, #19 │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r3, {r1, r7} │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r3, [r7, #8] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r7, [r7, #20] │ │ │ │ - str r2, [r9, #16]! │ │ │ │ - str r1, [r9, #8] │ │ │ │ - ldr r2, [pc, #64] @ c5bdc <__cxa_atexit@plt+0xb9b7c> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stmdb r9, {r0, r7} │ │ │ │ - str r2, [r9, #-12] │ │ │ │ - ldr r7, [pc, #52] @ c5be0 <__cxa_atexit@plt+0xb9b80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r3 │ │ │ │ - b 1624c30 <__cxa_atexit@plt+0x1618bd0> │ │ │ │ - mov r6, r9 │ │ │ │ - b c5bc8 <__cxa_atexit@plt+0xb9b68> │ │ │ │ - mov r5, #24 │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff7c │ │ │ │ - cmneq lr, r4, asr #11 │ │ │ │ - cmneq lr, ip, lsr #17 │ │ │ │ - cmneq lr, ip, ror #19 │ │ │ │ - cmneq sp, r8, asr #4 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r3, r5, #12 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5c90 <__cxa_atexit@plt+0xb9c30> │ │ │ │ - ldr r7, [pc, #176] @ c5cb8 <__cxa_atexit@plt+0xb9c58> │ │ │ │ + bhi c4c3c <__cxa_atexit@plt+0xb8bdc> │ │ │ │ + ldr lr, [pc, #60] @ c4c48 <__cxa_atexit@plt+0xb8be8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - stmdb r5, {r7, r8, r9} │ │ │ │ - beq c5c80 <__cxa_atexit@plt+0xb9c20> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r7, r6, #32 │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc c5ca0 <__cxa_atexit@plt+0xb9c40> │ │ │ │ - ldr r3, [pc, #148] @ c5cc0 <__cxa_atexit@plt+0xb9c60> │ │ │ │ - ldr r2, [sl, #3] │ │ │ │ - ldr r1, [sl, #7] │ │ │ │ - add r3, pc, r3 │ │ │ │ - ldr r0, [sl, #11] │ │ │ │ - str r3, [r6, #12]! │ │ │ │ - sub sl, r7, #27 │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r2, [r6, #16] │ │ │ │ - str r1, [r6, #20] │ │ │ │ - ldr r3, [pc, #108] @ c5cc4 <__cxa_atexit@plt+0xb9c64> │ │ │ │ - mov r9, r6 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - str r3, [r6, #-8] │ │ │ │ - ldr r3, [pc, #92] @ c5cc8 <__cxa_atexit@plt+0xb9c68> │ │ │ │ - mov r6, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r3, r3, #1 │ │ │ │ - mov r8, r3 │ │ │ │ - b 1624c30 <__cxa_atexit@plt+0x1618bd0> │ │ │ │ + beq c4c30 <__cxa_atexit@plt+0xb8bd0> │ │ │ │ + mov r7, sl │ │ │ │ + b c4c54 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ ldr r0, [sl] │ │ │ │ - mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c5cbc <__cxa_atexit@plt+0xb9c5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #32 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, sl │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq sp, ip, lsr #3 │ │ │ │ - @ instruction: 0xffffff08 │ │ │ │ - ldrheq r5, [lr, #-88]! @ 0xffffffa8 │ │ │ │ - cmneq lr, r8, lsr #18 │ │ │ │ - cmneq sp, r4, ror #2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c5d44 <__cxa_atexit@plt+0xb9ce4> │ │ │ │ - ldr lr, [pc, #92] @ c5d50 <__cxa_atexit@plt+0xb9cf0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - str lr, [r9, #12]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - str r7, [r9, #8] │ │ │ │ - str r3, [r9, #12] │ │ │ │ - str r2, [r9, #16] │ │ │ │ - str r1, [r9, #20] │ │ │ │ - ldr r3, [pc, #44] @ c5d54 <__cxa_atexit@plt+0xb9cf4> │ │ │ │ - sub sl, r6, #27 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r9, #-4] │ │ │ │ - str r3, [r9, #-8] │ │ │ │ - ldr r3, [pc, #28] @ c5d58 <__cxa_atexit@plt+0xb9cf8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 1624c30 <__cxa_atexit@plt+0x1618bd0> │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffe3c │ │ │ │ - cmneq lr, r8, ror #9 │ │ │ │ - cmneq lr, r0, ror #16 │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c5dd8 <__cxa_atexit@plt+0xb9d78> │ │ │ │ - ldm r5, {r0, r8, r9} │ │ │ │ - ldr r7, [r5, #12] │ │ │ │ - ldr r1, [pc, #112] @ c5df0 <__cxa_atexit@plt+0xb9d90> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr lr, [pc, #108] @ c5df4 <__cxa_atexit@plt+0xb9d94> │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #4]! │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - add r5, r5, #16 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r0, #10 │ │ │ │ - strd r8, [r3, #8] │ │ │ │ - ble c5dbc <__cxa_atexit@plt+0xb9d5c> │ │ │ │ - ldr lr, [pc, #68] @ c5dfc <__cxa_atexit@plt+0xb9d9c> │ │ │ │ - add lr, pc, lr │ │ │ │ - b c5dc4 <__cxa_atexit@plt+0xb9d64> │ │ │ │ - ldr lr, [pc, #52] @ c5df8 <__cxa_atexit@plt+0xb9d98> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ c5e00 <__cxa_atexit@plt+0xb9da0> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r9, fp │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c4d5c <__cxa_atexit@plt+0xb8cfc> │ │ │ │ + add fp, r6, #112 @ 0x70 │ │ │ │ + cmp r0, fp │ │ │ │ + bcc c4d98 <__cxa_atexit@plt+0xb8d38> │ │ │ │ + ldr r2, [pc, #320] @ c4dc8 <__cxa_atexit@plt+0xb8d68> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr ip, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr sl, [pc, #304] @ c4dcc <__cxa_atexit@plt+0xb8d6c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr lr, [r5, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #16] │ │ │ │ + str ip, [r6, #20] │ │ │ │ + str r0, [r6, #24] │ │ │ │ + str lr, [r6, #68] @ 0x44 │ │ │ │ + str lr, [r6, #36] @ 0x24 │ │ │ │ + str ip, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r6, #44] @ 0x2c │ │ │ │ + str r3, [r6, #48] @ 0x30 │ │ │ │ + add lr, r6, #52 @ 0x34 │ │ │ │ + stm lr, {r1, r2, r3} │ │ │ │ + ldr r1, [pc, #252] @ c4dd0 <__cxa_atexit@plt+0xb8d70> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #64] @ 0x40 │ │ │ │ + mov lr, r6 │ │ │ │ + ldr r1, [pc, #240] @ c4dd4 <__cxa_atexit@plt+0xb8d74> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [lr, #28]! │ │ │ │ + mov r1, r6 │ │ │ │ + str sl, [r1, #4]! │ │ │ │ + sub r2, fp, #47 @ 0x2f │ │ │ │ + str r2, [sp, #4] │ │ │ │ + ldr sl, [pc, #216] @ c4dd8 <__cxa_atexit@plt+0xb8d78> │ │ │ │ + add sl, pc, sl │ │ │ │ + str sl, [r6, #100]! @ 0x64 │ │ │ │ + str r3, [r6, #8] │ │ │ │ + sub sl, fp, #55 @ 0x37 │ │ │ │ + ldr r3, [r5, #-8] │ │ │ │ + str r9, [sp, #8] │ │ │ │ + ldr r2, [r5, #-4] │ │ │ │ + str r2, [sp] │ │ │ │ + ldr r9, [pc, #184] @ c4ddc <__cxa_atexit@plt+0xb8d7c> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + str r9, [r5] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr r2, [sp, #4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + sub r2, r6, #28 │ │ │ │ + stm r2, {r3, r8, lr} │ │ │ │ + sub lr, r6, #16 │ │ │ │ + stm lr, {r1, sl, ip} │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #12] │ │ │ │ + mov r6, fp │ │ │ │ + ldr fp, [sp, #8] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c4dac <__cxa_atexit@plt+0xb8d4c> │ │ │ │ + ldr r0, [pc, #80] @ c4dc0 <__cxa_atexit@plt+0xb8d60> │ │ │ │ + add r0, pc, r0 │ │ │ │ + ldr lr, [pc, #76] @ c4dc4 <__cxa_atexit@plt+0xb8d64> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str r1, [r6, #8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, fp │ │ │ │ + mov fp, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + mov fp, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff928 │ │ │ │ + cmneq lr, r8, asr #7 │ │ │ │ + @ instruction: 0xfffffc3c │ │ │ │ + @ instruction: 0xfffffa44 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffaec │ │ │ │ + @ instruction: 0xfffffeac │ │ │ │ + cmneq lr, r0, lsr #8 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4e44 <__cxa_atexit@plt+0xb8de4> │ │ │ │ + ldr lr, [pc, #60] @ c4e50 <__cxa_atexit@plt+0xb8df0> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c4e38 <__cxa_atexit@plt+0xb8dd8> │ │ │ │ + mov r7, sl │ │ │ │ + b c4c54 <__cxa_atexit@plt+0xb8bf4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, lsl r3 │ │ │ │ - @ instruction: 0x000006bc │ │ │ │ - cmneq sp, ip, lsl #1 │ │ │ │ - qdsubeq r6, ip, sp │ │ │ │ - andeq r0, r2, r0 │ │ │ │ - andeq r0, r1, r4, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5e38 <__cxa_atexit@plt+0xb9dd8> │ │ │ │ - ldrd r0, [r7, #8] │ │ │ │ - ldr r2, [pc, #24] @ c5e40 <__cxa_atexit@plt+0xb9de0> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - strd r0, [r3] │ │ │ │ - stmdb r5, {r2, r7} │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 15657b4 <__cxa_atexit@plt+0x1559754> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsl r3 │ │ │ │ - cmneq sp, r0, lsl r0 │ │ │ │ - andeq r0, r1, r0 │ │ │ │ - andeq r0, r1, r1, lsl r0 │ │ │ │ + @ instruction: 0xfffffe3c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5e78 <__cxa_atexit@plt+0xb9e18> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c5e80 <__cxa_atexit@plt+0xb9e20> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ + bhi c4e88 <__cxa_atexit@plt+0xb8e28> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c4e90 <__cxa_atexit@plt+0xb8e30> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 1555130 <__cxa_atexit@plt+0x15490d0> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r5, [lr, #-36]! @ 0xffffffdc │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5ebc <__cxa_atexit@plt+0xb9e5c> │ │ │ │ - ldr r8, [pc, #36] @ c5ec4 <__cxa_atexit@plt+0xb9e64> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #32] @ c5ec8 <__cxa_atexit@plt+0xb9e68> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ + cmneq lr, r4, asr #5 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c4ed8 <__cxa_atexit@plt+0xb8e78> │ │ │ │ + ldr r7, [pc, #52] @ c4eec <__cxa_atexit@plt+0xb8e8c> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c4ecc <__cxa_atexit@plt+0xb8e6c> │ │ │ │ + mov r7, sl │ │ │ │ + b c4efc <__cxa_atexit@plt+0xb8e9c> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c4ef0 <__cxa_atexit@plt+0xb8e90> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, r1, lsl #20 │ │ │ │ - @ instruction: 0x017e5290 │ │ │ │ - smceq 54780 @ 0xd5fc │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, r8, lsr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c5f40 <__cxa_atexit@plt+0xb9ee0> │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c4fb8 <__cxa_atexit@plt+0xb8f58> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5f4c <__cxa_atexit@plt+0xb9eec> │ │ │ │ - ldr r2, [pc, #92] @ c5f5c <__cxa_atexit@plt+0xb9efc> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #84] @ c5f60 <__cxa_atexit@plt+0xb9f00> │ │ │ │ + add r3, r6, #68 @ 0x44 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c4fd8 <__cxa_atexit@plt+0xb8f78> │ │ │ │ + ldr r2, [pc, #200] @ c4ff0 <__cxa_atexit@plt+0xb8f90> │ │ │ │ add r2, pc, r2 │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r7, [sl, #8] │ │ │ │ - beq c5f30 <__cxa_atexit@plt+0xb9ed0> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ + ldr lr, [pc, #196] @ c4ff4 <__cxa_atexit@plt+0xb8f94> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #192] @ c4ff8 <__cxa_atexit@plt+0xb8f98> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r7, #2] │ │ │ │ + ldr r0, [r7, #6] │ │ │ │ + ldr sl, [pc, #180] @ c4ffc <__cxa_atexit@plt+0xb8f9c> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r2, [r6, #56]! @ 0x38 │ │ │ │ + ldr ip, [pc, #172] @ c5000 <__cxa_atexit@plt+0xb8fa0> │ │ │ │ + add ip, pc, ip │ │ │ │ + str r9, [r6, #-52] @ 0xffffffcc │ │ │ │ + str r1, [r6, #-48] @ 0xffffffd0 │ │ │ │ + str r1, [r6, #8] │ │ │ │ + sub r1, r3, #41 @ 0x29 │ │ │ │ + str r1, [r6, #-4] │ │ │ │ + sub r9, r3, #63 @ 0x3f │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ + mov r1, r6 │ │ │ │ + str ip, [r1, #-44]! @ 0xffffffd4 │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str r8, [r6, #-36] @ 0xffffffdc │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str sl, [r6, #-16] │ │ │ │ + str r9, [r6, #-12] │ │ │ │ + str r0, [r6, #-8] │ │ │ │ + sub r2, r3, #27 │ │ │ │ + ldr r1, [pc, #92] @ c5004 <__cxa_atexit@plt+0xb8fa4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stm r5, {r1, r6} │ │ │ │ + str r2, [r5, #8] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c4fe8 <__cxa_atexit@plt+0xb8f88> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c4fec <__cxa_atexit@plt+0xb8f8c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #68 @ 0x44 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r8, lsr #3 │ │ │ │ + cmneq lr, r4, ror r1 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + @ instruction: 0xfffffcc0 │ │ │ │ + @ instruction: 0xfffff6d8 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + @ instruction: 0xfffff708 │ │ │ │ + @ instruction: 0x017e619c │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c5044 <__cxa_atexit@plt+0xb8fe4> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c5054 <__cxa_atexit@plt+0xb8ff4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff74 │ │ │ │ - cmneq sp, r4, ror #29 │ │ │ │ + cmneq lr, r8, lsr #2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - cmneq sp, r4, asr #29 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c5fe8 <__cxa_atexit@plt+0xb9f88> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c5ff4 <__cxa_atexit@plt+0xb9f94> │ │ │ │ - ldr r2, [pc, #76] @ c6004 <__cxa_atexit@plt+0xb9fa4> │ │ │ │ - ldr r1, [pc, #76] @ c6008 <__cxa_atexit@plt+0xb9fa8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ c600c <__cxa_atexit@plt+0xb9fac> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + bhi c5090 <__cxa_atexit@plt+0xb9030> │ │ │ │ + ldr r2, [pc, #36] @ c5098 <__cxa_atexit@plt+0xb9038> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ + ldr r5, [pc, #28] @ c509c <__cxa_atexit@plt+0xb903c> │ │ │ │ + ldr r5, [pc, r5] │ │ │ │ + ldr r7, [r7, #8] │ │ │ │ + add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ - bx r0 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmneq lr, ip, ror r1 │ │ │ │ - cmpeq r7, pc, asr #17 │ │ │ │ - cmneq sp, r8, lsr lr │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ + cmneq lr, r8, asr #1 │ │ │ │ + cmneq lr, r8, ror #1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c5120 <__cxa_atexit@plt+0xb90c0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c5138 <__cxa_atexit@plt+0xb90d8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c608c <__cxa_atexit@plt+0xba02c> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c6098 <__cxa_atexit@plt+0xba038> │ │ │ │ - ldr lr, [pc, #100] @ c60a8 <__cxa_atexit@plt+0xba048> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #88] @ c60ac <__cxa_atexit@plt+0xba04c> │ │ │ │ + bhi c512c <__cxa_atexit@plt+0xb90cc> │ │ │ │ + ldr lr, [pc, #88] @ c513c <__cxa_atexit@plt+0xb90dc> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - beq c6080 <__cxa_atexit@plt+0xba020> │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5110 <__cxa_atexit@plt+0xb90b0> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c56d8 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x016d5d98 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - smceq 54740 @ 0xd5d4 │ │ │ │ + cmneq lr, r0, ror r0 │ │ │ │ + strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r9, r6 │ │ │ │ - add r6, r6, #20 │ │ │ │ - cmp r3, r6 │ │ │ │ - bcc c6124 <__cxa_atexit@plt+0xba0c4> │ │ │ │ - ldr r2, [pc, #56] @ c6134 <__cxa_atexit@plt+0xba0d4> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr r3, [pc, #48] @ c6138 <__cxa_atexit@plt+0xba0d8> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r8, [r9, #12] │ │ │ │ - mov r8, r3 │ │ │ │ - str r1, [r9, #8] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - ldrheq fp, [r7, #-114] @ 0xffffff8e │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r2, r5, #8 │ │ │ │ + andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c61a4 <__cxa_atexit@plt+0xba144> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c61b0 <__cxa_atexit@plt+0xba150> │ │ │ │ - ldr r8, [pc, #84] @ c61c0 <__cxa_atexit@plt+0xba160> │ │ │ │ - ldr r1, [pc, #84] @ c61c4 <__cxa_atexit@plt+0xba164> │ │ │ │ - sub r9, r6, #6 │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r6, r6, #12 │ │ │ │ + cmp r2, r6 │ │ │ │ + bcc c517c <__cxa_atexit@plt+0xb911c> │ │ │ │ + ldr r2, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + ldr r1, [pc, #28] @ c518c <__cxa_atexit@plt+0xb912c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [pc, #68] @ c61c8 <__cxa_atexit@plt+0xba168> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [pc, #60] @ c61cc <__cxa_atexit@plt+0xba16c> │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - stmib r3, {r0, r5} │ │ │ │ - mov r5, r2 │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + stmib r3, {r1, r2, r8} │ │ │ │ + sub r8, r6, #6 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, r5, lsr r7 │ │ │ │ - cmneq lr, r4, asr #31 │ │ │ │ - ldrsbeq r4, [lr, #-248]! @ 0xffffff08 │ │ │ │ - cmneq lr, ip, asr #31 │ │ │ │ - smceq 54728 @ 0xd5c8 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + ldrsheq r5, [lr, #-240]! @ 0xffffff10 │ │ │ │ + andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r1, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6244 <__cxa_atexit@plt+0xba1e4> │ │ │ │ + bhi c5248 <__cxa_atexit@plt+0xb91e8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #12 │ │ │ │ + add r6, r1, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c6250 <__cxa_atexit@plt+0xba1f0> │ │ │ │ - ldr r2, [pc, #92] @ c6260 <__cxa_atexit@plt+0xba200> │ │ │ │ + bcc c5254 <__cxa_atexit@plt+0xb91f4> │ │ │ │ + ldr lr, [pc, #180] @ c5274 <__cxa_atexit@plt+0xb9214> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r2, [pc, #176] @ c5278 <__cxa_atexit@plt+0xb9218> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #84] @ c6264 <__cxa_atexit@plt+0xba204> │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r9, #3 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [sl, #4]! │ │ │ │ - stmdb r5, {r2, sl} │ │ │ │ - str r7, [sl, #8] │ │ │ │ - beq c6234 <__cxa_atexit@plt+0xba1d4> │ │ │ │ - mov r7, r9 │ │ │ │ - mov r8, #0 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ + ldr sl, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ + ldr r7, [r7, #24] │ │ │ │ + str lr, [r1, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ + str r7, [r1, #12] │ │ │ │ + sub r8, r6, #7 │ │ │ │ + sub r7, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r7 │ │ │ │ + bhi c5264 <__cxa_atexit@plt+0xb9204> │ │ │ │ + ldr lr, [pc, #120] @ c527c <__cxa_atexit@plt+0xb921c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r2, #1] │ │ │ │ + ldr r0, [r2, #5] │ │ │ │ + ldr r3, [r2, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r3} │ │ │ │ + sub lr, r5, #20 │ │ │ │ + stm lr, {r2, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5238 <__cxa_atexit@plt+0xb91d8> │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ + b c56d8 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ + mov r6, r1 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0xffffff28 │ │ │ │ - cmneq sp, r0, ror #23 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xffffff88 │ │ │ │ + cmneq lr, r4, ror pc │ │ │ │ + ldrdeq r0, [r0], -r0 @ │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - cmneq sp, r0, asr #23 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c62ec <__cxa_atexit@plt+0xba28c> │ │ │ │ + andeq r0, r0, r9 │ │ │ │ + mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #16 │ │ │ │ + add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc c62f8 <__cxa_atexit@plt+0xba298> │ │ │ │ - ldr r2, [pc, #76] @ c6308 <__cxa_atexit@plt+0xba2a8> │ │ │ │ - ldr r1, [pc, #76] @ c630c <__cxa_atexit@plt+0xba2ac> │ │ │ │ - add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ c6310 <__cxa_atexit@plt+0xba2b0> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ - mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + bcc c52bc <__cxa_atexit@plt+0xb925c> │ │ │ │ + ldr r0, [r5] │ │ │ │ + ldr r7, [r7, #3] │ │ │ │ + ldr r2, [pc, #28] @ c52cc <__cxa_atexit@plt+0xb926c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stmib r3, {r2, r7, r8} │ │ │ │ + sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #12 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff18 │ │ │ │ - cmneq lr, r8, ror lr │ │ │ │ - cmpeq r7, fp, asr #11 │ │ │ │ - cmneq sp, r4, lsr fp │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov sl, r6 │ │ │ │ + ldrheq r5, [lr, #-224]! @ 0xffffff20 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c5350 <__cxa_atexit@plt+0xb92f0> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c5368 <__cxa_atexit@plt+0xb9308> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6390 <__cxa_atexit@plt+0xba330> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, sl, #16 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c639c <__cxa_atexit@plt+0xba33c> │ │ │ │ - ldr lr, [pc, #100] @ c63ac <__cxa_atexit@plt+0xba34c> │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r7, [r7, #16] │ │ │ │ - ldr r2, [pc, #88] @ c63b0 <__cxa_atexit@plt+0xba350> │ │ │ │ + bhi c535c <__cxa_atexit@plt+0xb92fc> │ │ │ │ + ldr lr, [pc, #88] @ c536c <__cxa_atexit@plt+0xb930c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r5, #-8] │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [sl, #4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str sl, [r5, #-4] │ │ │ │ - str r1, [sl, #8] │ │ │ │ - str r0, [sl, #12] │ │ │ │ - beq c6384 <__cxa_atexit@plt+0xba324> │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5340 <__cxa_atexit@plt+0xb92e0> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c56d8 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r6, sl │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0xffffff30 │ │ │ │ - @ instruction: 0x016d5a94 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr sl, [r5, #4] │ │ │ │ - add r5, r5, #8 │ │ │ │ - mov r8, #0 │ │ │ │ - mov r9, r7 │ │ │ │ - b 141b514 <__cxa_atexit@plt+0x140f4b4> │ │ │ │ - smceq 54692 @ 0xd5a4 │ │ │ │ + cmneq lr, r0, asr #28 │ │ │ │ + andeq r0, r0, r0, asr #7 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r9, r6 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c6440 <__cxa_atexit@plt+0xba3e0> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r6, r9, #20 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c644c <__cxa_atexit@plt+0xba3ec> │ │ │ │ - ldr r2, [pc, #84] @ c645c <__cxa_atexit@plt+0xba3fc> │ │ │ │ - ldr r1, [pc, #84] @ c6460 <__cxa_atexit@plt+0xba400> │ │ │ │ + bhi c53ec <__cxa_atexit@plt+0xb938c> │ │ │ │ + ldr r2, [pc, #100] @ c53f4 <__cxa_atexit@plt+0xb9394> │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r5, [r7, #8] │ │ │ │ - ldr r1, [r7, #12] │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ - ldr r8, [pc, #60] @ c6464 <__cxa_atexit@plt+0xba404> │ │ │ │ - str r2, [r9, #4]! │ │ │ │ - str r5, [r9, #8] │ │ │ │ - add r8, pc, r8 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r0, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + stmdb r5, {r0, r1, r7} │ │ │ │ + and r7, r8, #3 │ │ │ │ + add r2, pc, #4 │ │ │ │ + ldr r7, [r2, r7, lsl #2] │ │ │ │ + add pc, r2, r7 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ + andeq r0, r0, r0, lsr r0 │ │ │ │ + andeq r0, r0, r0, lsr #32 │ │ │ │ + andeq r0, r0, r8, lsr #32 │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - str r1, [r9, #12] │ │ │ │ - str r0, [r9, #16] │ │ │ │ - b 156bf6c <__cxa_atexit@plt+0x155ff0c> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r9 │ │ │ │ + mov r7, r8 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ + andeq r0, r0, ip, rrx │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + mov r3, #4 │ │ │ │ + cmp r7, #2 │ │ │ │ + moveq r3, #8 │ │ │ │ + cmp r7, #3 │ │ │ │ + moveq r3, #12 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #16 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5470 <__cxa_atexit@plt+0xb9410> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ c5478 <__cxa_atexit@plt+0xb9418> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ c547c <__cxa_atexit@plt+0xb941c> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #20 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff10 │ │ │ │ - cmneq lr, ip, lsr #26 │ │ │ │ - @ instruction: 0x0157b492 │ │ │ │ - ldrdeq r5, [sp, #-156]! @ 0xffffff64 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, fp │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + ldrsheq r5, [lr, #-192]! @ 0xffffff40 │ │ │ │ + ldrsheq r5, [lr, #-192]! @ 0xffffff40 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #32 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c64d8 <__cxa_atexit@plt+0xba478> │ │ │ │ - ldr lr, [pc, #84] @ c64e8 <__cxa_atexit@plt+0xba488> │ │ │ │ - ldr r1, [pc, #84] @ c64ec <__cxa_atexit@plt+0xba48c> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c54f4 <__cxa_atexit@plt+0xb9494> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #20 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5500 <__cxa_atexit@plt+0xb94a0> │ │ │ │ + ldr lr, [pc, #96] @ c5510 <__cxa_atexit@plt+0xb94b0> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ c5514 <__cxa_atexit@plt+0xb94b4> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ c5518 <__cxa_atexit@plt+0xb94b8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #60] @ c64f0 <__cxa_atexit@plt+0xba490> │ │ │ │ - add r1, r1, #1 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r7, [r3, #16] │ │ │ │ - sub r7, r6, #6 │ │ │ │ - str r2, [r3, #8] │ │ │ │ - str r8, [r3, #12] │ │ │ │ - str lr, [r3, #20] │ │ │ │ - str r1, [r3, #24] │ │ │ │ - str r3, [r3, #28] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #32 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff44 │ │ │ │ - cmneq lr, r8, asr #25 │ │ │ │ - cmneq lr, r8, lsr #25 │ │ │ │ - @ instruction: 0xfffff850 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r3, r0 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [r4, #804] @ 0x324 │ │ │ │ - mov r2, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r7, r6 │ │ │ │ - bcc c6590 <__cxa_atexit@plt+0xba530> │ │ │ │ - ldr r7, [pc, #132] @ c65ac <__cxa_atexit@plt+0xba54c> │ │ │ │ - mov r3, r2 │ │ │ │ - ldr lr, [pc, #128] @ c65b0 <__cxa_atexit@plt+0xba550> │ │ │ │ - add r7, pc, r7 │ │ │ │ - ldr sl, [r5] │ │ │ │ - ldr r1, [r5, #4] │ │ │ │ - str r7, [r3, #4]! │ │ │ │ - ldr r0, [r5, #8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - mov r1, r3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #16]! │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r8, #10 │ │ │ │ - str r0, [r3, #24] │ │ │ │ - ble c6574 <__cxa_atexit@plt+0xba514> │ │ │ │ - ldr lr, [pc, #72] @ c65b8 <__cxa_atexit@plt+0xba558> │ │ │ │ - add lr, pc, lr │ │ │ │ - b c657c <__cxa_atexit@plt+0xba51c> │ │ │ │ - ldr lr, [pc, #56] @ c65b4 <__cxa_atexit@plt+0xba554> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [r5] │ │ │ │ - str lr, [r2, #32] │ │ │ │ - str r1, [r2, #36] @ 0x24 │ │ │ │ - str r3, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c65bc <__cxa_atexit@plt+0xba55c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff8dc │ │ │ │ - @ instruction: 0xfffff8fc │ │ │ │ - @ instruction: 0xfffffb60 │ │ │ │ - @ instruction: 0xffffff04 │ │ │ │ - ldrdeq r5, [sp, #-132]! @ 0xffffff7c │ │ │ │ - cmneq sp, r8, lsr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #12 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6608 <__cxa_atexit@plt+0xba5a8> │ │ │ │ - ldr r7, [pc, #52] @ c6618 <__cxa_atexit@plt+0xba5b8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq c65fc <__cxa_atexit@plt+0xba59c> │ │ │ │ - mov r7, r8 │ │ │ │ - b c662c <__cxa_atexit@plt+0xba5cc> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c661c <__cxa_atexit@plt+0xba5bc> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - smceq 54660 @ 0xd584 │ │ │ │ - cmneq sp, ip, asr #16 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #204] @ c6700 <__cxa_atexit@plt+0xba6a0> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5, #4] │ │ │ │ - beq c66b8 <__cxa_atexit@plt+0xba658> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq lr, r0, lsl #25 │ │ │ │ + cmneq lr, ip, ror #24 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub lr, r5, #12 │ │ │ │ + cmp fp, lr │ │ │ │ + bhi c5600 <__cxa_atexit@plt+0xb95a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - cmp r1, r3 │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bcc c66e0 <__cxa_atexit@plt+0xba680> │ │ │ │ - ldr lr, [pc, #140] @ c6704 <__cxa_atexit@plt+0xba6a4> │ │ │ │ - mov r1, r6 │ │ │ │ - ldr r8, [pc, #136] @ c6708 <__cxa_atexit@plt+0xba6a8> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r1, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r1, #8] │ │ │ │ - mov r0, r1 │ │ │ │ - str r7, [r1, #24] │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - cmp r2, #10 │ │ │ │ - str r9, [r1, #12] │ │ │ │ - ble c66c0 <__cxa_atexit@plt+0xba660> │ │ │ │ - ldr lr, [pc, #92] @ c6710 <__cxa_atexit@plt+0xba6b0> │ │ │ │ - add lr, pc, lr │ │ │ │ - b c66c8 <__cxa_atexit@plt+0xba668> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - ldr lr, [pc, #68] @ c670c <__cxa_atexit@plt+0xba6ac> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5] │ │ │ │ - str lr, [r6, #32] │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ - str r1, [r6, #40] @ 0x28 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #44] @ c6714 <__cxa_atexit@plt+0xba6b4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - @ instruction: 0xfffff78c │ │ │ │ - @ instruction: 0xfffff7c4 │ │ │ │ - @ instruction: 0xfffffa14 │ │ │ │ - @ instruction: 0xfffffdc0 │ │ │ │ - cmneq sp, r0, lsl #15 │ │ │ │ - cmneq sp, r4, asr r7 │ │ │ │ - andeq r0, r0, r1, lsr #32 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + add r6, r3, #64 @ 0x40 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c560c <__cxa_atexit@plt+0xb95ac> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - mov r1, r6 │ │ │ │ - add r6, r6, #40 @ 0x28 │ │ │ │ - cmp r3, r6 │ │ │ │ - stmda r5, {r0, r9} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - bcc c67b4 <__cxa_atexit@plt+0xba754> │ │ │ │ - ldr lr, [pc, #120] @ c67d0 <__cxa_atexit@plt+0xba770> │ │ │ │ - mov r3, r1 │ │ │ │ - ldr r8, [pc, #116] @ c67d4 <__cxa_atexit@plt+0xba774> │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r4, [sp, #8] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r4, [r7, #15] │ │ │ │ + str r4, [sp, #4] │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + str r4, [sp] │ │ │ │ + ldr ip, [r7, #23] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr fp, [r7, #27] │ │ │ │ + ldr sl, [r7, #31] │ │ │ │ + sub r9, r6, #35 @ 0x23 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r4, [pc, #148] @ c561c <__cxa_atexit@plt+0xb95bc> │ │ │ │ + ldr r4, [pc, r4] │ │ │ │ + str r4, [r5, #-12] │ │ │ │ + ldr r4, [pc, #140] @ c5620 <__cxa_atexit@plt+0xb95c0> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r4, [r3, #4]! │ │ │ │ + ldr r9, [pc, #132] @ c5624 <__cxa_atexit@plt+0xb95c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r4, [pc, #128] @ c5628 <__cxa_atexit@plt+0xb95c8> │ │ │ │ + add r4, pc, r4 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ + str r8, [r3, #56] @ 0x38 │ │ │ │ + str r1, [r3, #60] @ 0x3c │ │ │ │ mov r0, r3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - add r5, r5, #8 │ │ │ │ - sub r7, r6, #7 │ │ │ │ - cmp r2, #10 │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ble c6798 <__cxa_atexit@plt+0xba738> │ │ │ │ - ldr lr, [pc, #72] @ c67dc <__cxa_atexit@plt+0xba77c> │ │ │ │ - add lr, pc, lr │ │ │ │ - b c67a0 <__cxa_atexit@plt+0xba740> │ │ │ │ - ldr lr, [pc, #56] @ c67d8 <__cxa_atexit@plt+0xba778> │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r2, [r5] │ │ │ │ - str lr, [r1, #32] │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ - str r3, [r1, #40] @ 0x28 │ │ │ │ - bx r2 │ │ │ │ - ldr r7, [pc, #36] @ c67e0 <__cxa_atexit@plt+0xba780> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r2, [r5, #-8]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xfffff6ac │ │ │ │ - @ instruction: 0xfffff6e4 │ │ │ │ - @ instruction: 0xfffff93c │ │ │ │ - @ instruction: 0xfffffce0 │ │ │ │ - strheq r5, [sp, #-96]! @ 0xffffffa0 │ │ │ │ - cmneq sp, r4, lsl #13 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c68a8 <__cxa_atexit@plt+0xba848> │ │ │ │ - ldr r3, [pc, #212] @ c68dc <__cxa_atexit@plt+0xba87c> │ │ │ │ - mov r2, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-8]! │ │ │ │ - str r9, [r2, #4] │ │ │ │ - beq c6898 <__cxa_atexit@plt+0xba838> │ │ │ │ - ldr r3, [pc, #188] @ c68e0 <__cxa_atexit@plt+0xba880> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - str r3, [r5, #-8] │ │ │ │ - add r3, r6, #40 @ 0x28 │ │ │ │ - cmp lr, r3 │ │ │ │ - stm r7, {r0, r9} │ │ │ │ - str r1, [r5, #-12] │ │ │ │ - bcc c68b8 <__cxa_atexit@plt+0xba858> │ │ │ │ - ldr r7, [pc, #152] @ c68ec <__cxa_atexit@plt+0xba88c> │ │ │ │ - ldr lr, [pc, #152] @ c68f0 <__cxa_atexit@plt+0xba890> │ │ │ │ - ldr r5, [pc, #152] @ c68f4 <__cxa_atexit@plt+0xba894> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ - add lr, pc, lr │ │ │ │ - str r5, [r0, #16]! │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r1, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r3, #7 │ │ │ │ - mov r5, r2 │ │ │ │ + str r4, [r0, #40]! @ 0x28 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str ip, [r3, #8] │ │ │ │ + str r8, [r3, #12] │ │ │ │ + str fp, [r3, #16] │ │ │ │ + str sl, [r3, #20] │ │ │ │ + str r9, [r3, #24] │ │ │ │ + ldr r0, [sp, #4] │ │ │ │ + str r0, [r3, #28] │ │ │ │ + ldr r0, [sp] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + str r3, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, lr │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #56] @ c68e8 <__cxa_atexit@plt+0xba888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c68e4 <__cxa_atexit@plt+0xba884> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r3, #64 @ 0x40 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq lr, ip, lsl r9 │ │ │ │ - cmneq sp, r0, lsr #11 │ │ │ │ - ldrdeq r5, [sp, #-92]! @ 0xffffffa4 │ │ │ │ - @ instruction: 0xfffff5b0 │ │ │ │ - @ instruction: 0xfffff86c │ │ │ │ - @ instruction: 0xfffff5e8 │ │ │ │ - smceq 54612 @ 0xd554 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r3, r6 │ │ │ │ - ldr r6, [pc, #128] @ c6990 <__cxa_atexit@plt+0xba930> │ │ │ │ - add r7, r7, #3 │ │ │ │ - ldr r6, [pc, r6] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - str r6, [r5] │ │ │ │ - add r6, r3, #40 @ 0x28 │ │ │ │ - cmp r2, r6 │ │ │ │ - stmdb r5, {r0, r1, r7} │ │ │ │ - bcc c6970 <__cxa_atexit@plt+0xba910> │ │ │ │ - ldr r2, [pc, #92] @ c6994 <__cxa_atexit@plt+0xba934> │ │ │ │ - ldr lr, [pc, #92] @ c6998 <__cxa_atexit@plt+0xba938> │ │ │ │ - ldr r8, [pc, #92] @ c699c <__cxa_atexit@plt+0xba93c> │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - strd r0, [r3, #8] │ │ │ │ - mov r0, r3 │ │ │ │ - str r7, [r3, #24] │ │ │ │ - sub r7, r6, #7 │ │ │ │ + ldrheq r5, [lr, #-188]! @ 0xffffff44 │ │ │ │ + @ instruction: 0xfffffd40 │ │ │ │ + @ instruction: 0xfffffdd8 │ │ │ │ + @ instruction: 0xfffffedc │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5660 <__cxa_atexit@plt+0xb9600> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c5668 <__cxa_atexit@plt+0xb9608> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, ip, ror #21 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c56c0 <__cxa_atexit@plt+0xb9660> │ │ │ │ + ldr lr, [pc, #60] @ c56cc <__cxa_atexit@plt+0xb966c> │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str lr, [r3, #28] │ │ │ │ - str r0, [r3, #32] │ │ │ │ - str r3, [r3, #36] @ 0x24 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - ldr r7, [pc, #40] @ c69a0 <__cxa_atexit@plt+0xba940> │ │ │ │ - mov r3, #40 @ 0x28 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c56b4 <__cxa_atexit@plt+0xb9654> │ │ │ │ + mov r7, sl │ │ │ │ + b c56d8 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - mov r3, #0 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r5, #-16]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsr #16 │ │ │ │ - @ instruction: 0xfffff4cc │ │ │ │ - @ instruction: 0xfffff780 │ │ │ │ - @ instruction: 0xfffff504 │ │ │ │ - cmneq sp, ip, ror #9 │ │ │ │ - cmneq sp, r0, ror #9 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #16] @ c69cc <__cxa_atexit@plt+0xba96c> │ │ │ │ - mov sl, r9 │ │ │ │ - mov r9, r8 │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - b 13f656c <__cxa_atexit@plt+0x13ea50c> │ │ │ │ - cmneq sp, ip, asr #9 │ │ │ │ - @ instruction: 0x016d5498 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c6aa8 <__cxa_atexit@plt+0xbaa48> │ │ │ │ - ldr r3, [pc, #232] @ c6adc <__cxa_atexit@plt+0xbaa7c> │ │ │ │ - mov r7, r5 │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7, #-4]! │ │ │ │ - beq c6a98 <__cxa_atexit@plt+0xbaa38> │ │ │ │ - ldr lr, [pc, #212] @ c6ae0 <__cxa_atexit@plt+0xbaa80> │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr sl, [r8, #3] │ │ │ │ - ldr r1, [r8, #7] │ │ │ │ - str lr, [r3, #-8]! │ │ │ │ - ldr r8, [r8, #11] │ │ │ │ - ldr r7, [pc, #188] @ c6ae4 <__cxa_atexit@plt+0xbaa84> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ + ldr ip, [r3, #20]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ - str sl, [r2] │ │ │ │ - str r1, [r2, #4] │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c57cc <__cxa_atexit@plt+0xb976c> │ │ │ │ + add r9, r6, #112 @ 0x70 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c5804 <__cxa_atexit@plt+0xb97a4> │ │ │ │ + ldr lr, [pc, #292] @ c582c <__cxa_atexit@plt+0xb97cc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r3, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + str fp, [sp, #4] │ │ │ │ + ldr fp, [pc, #268] @ c5830 <__cxa_atexit@plt+0xb97d0> │ │ │ │ + add fp, pc, fp │ │ │ │ + str r3, [r6, #104] @ 0x68 │ │ │ │ + sub r2, r9, #55 @ 0x37 │ │ │ │ + str r2, [sp] │ │ │ │ + mov lr, r6 │ │ │ │ + str fp, [lr, #24]! │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + str ip, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str sl, [r6, #16] │ │ │ │ + str r0, [r6, #20] │ │ │ │ + str r1, [r6, #32] │ │ │ │ + str sl, [r6, #36] @ 0x24 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ - add r7, r7, #1 │ │ │ │ + stm r2, {r0, r3, ip} │ │ │ │ + ldr r2, [pc, #208] @ c5834 <__cxa_atexit@plt+0xb97d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ + str r3, [r6, #56] @ 0x38 │ │ │ │ + ldr r3, [pc, #196] @ c5838 <__cxa_atexit@plt+0xb97d8> │ │ │ │ + add r3, pc, r3 │ │ │ │ + str r3, [r6, #60] @ 0x3c │ │ │ │ + ldmdb r5, {r3, fp} │ │ │ │ + str r3, [r6, #64] @ 0x40 │ │ │ │ + add r2, r6, #68 @ 0x44 │ │ │ │ + stm r2, {r1, r8, lr} │ │ │ │ + str r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r3, [sp] │ │ │ │ + str r3, [r6, #84] @ 0x54 │ │ │ │ + str sl, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #148] @ c583c <__cxa_atexit@plt+0xb97dc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #96]! @ 0x60 │ │ │ │ + str fp, [r6, #108] @ 0x6c │ │ │ │ + sub r6, r9, #47 @ 0x2f │ │ │ │ + ldr r2, [pc, #132] @ c5840 <__cxa_atexit@plt+0xb97e0> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + stm r5, {r2, r3, r6} │ │ │ │ + mov r6, r9 │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - str r7, [r3, #4] │ │ │ │ - str r8, [r3, #-4] │ │ │ │ - bcc c6ab8 <__cxa_atexit@plt+0xbaa58> │ │ │ │ - ldr r7, [pc, #156] @ c6af0 <__cxa_atexit@plt+0xbaa90> │ │ │ │ - ldr r5, [pc, #156] @ c6af4 <__cxa_atexit@plt+0xbaa94> │ │ │ │ - ldr r0, [pc, #156] @ c6af8 <__cxa_atexit@plt+0xbaa98> │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r6, #4]! │ │ │ │ - mov r7, r6 │ │ │ │ + bcc c5814 <__cxa_atexit@plt+0xb97b4> │ │ │ │ + ldr r0, [pc, #68] @ c5824 <__cxa_atexit@plt+0xb97c4> │ │ │ │ add r0, pc, r0 │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r0, [r7, #16]! │ │ │ │ - str sl, [r6, #8] │ │ │ │ - str r5, [r6, #28] │ │ │ │ - str r7, [r6, #32] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - str r8, [r6, #24] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #7 │ │ │ │ + ldr lr, [pc, #64] @ c5828 <__cxa_atexit@plt+0xb97c8> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + str lr, [r5, #20] │ │ │ │ + str r6, [r5, #24] │ │ │ │ + str ip, [r6, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #60] @ c6aec <__cxa_atexit@plt+0xbaa8c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #40] @ c6ae8 <__cxa_atexit@plt+0xbaa88> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #112 @ 0x70 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsl #2 │ │ │ │ - cmneq lr, r0, lsr r7 │ │ │ │ - cmneq lr, r0, asr #14 │ │ │ │ - cmneq sp, r0, lsr #7 │ │ │ │ - strdeq r5, [sp, #-52]! @ 0xffffffcc │ │ │ │ - @ instruction: 0xfffff3b0 │ │ │ │ - @ instruction: 0xfffff670 │ │ │ │ - @ instruction: 0xfffff3e4 │ │ │ │ - smceq 54576 @ 0xd530 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #164] @ c6bb4 <__cxa_atexit@plt+0xbab54> │ │ │ │ - add r7, r7, #3 │ │ │ │ - sub r2, r5, #16 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - ldm r7, {r0, r1, r7} │ │ │ │ - add r3, r3, #1 │ │ │ │ - str r3, [r5] │ │ │ │ - stm r2, {r0, r1, r7} │ │ │ │ - ldr lr, [r4, #804] @ 0x324 │ │ │ │ - ldr r2, [pc, #132] @ c6bb8 <__cxa_atexit@plt+0xbab58> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0xfffff87c │ │ │ │ + cmneq lr, r8, asr r9 │ │ │ │ + @ instruction: 0xfffff99c │ │ │ │ + @ instruction: 0xfffffa70 │ │ │ │ + @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0xfffffdb0 │ │ │ │ + @ instruction: 0xfffffe88 │ │ │ │ + cmneq lr, r8, lsl #19 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-4]! │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp lr, r2 │ │ │ │ - bcc c6b90 <__cxa_atexit@plt+0xbab30> │ │ │ │ - ldr r5, [pc, #108] @ c6bbc <__cxa_atexit@plt+0xbab5c> │ │ │ │ - ldr lr, [pc, #108] @ c6bc0 <__cxa_atexit@plt+0xbab60> │ │ │ │ - ldr r8, [pc, #108] @ c6bc4 <__cxa_atexit@plt+0xbab64> │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r6, #4]! │ │ │ │ - add r8, pc, r8 │ │ │ │ - strd r0, [r6, #8] │ │ │ │ - mov r0, r6 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c58a8 <__cxa_atexit@plt+0xb9848> │ │ │ │ + ldr lr, [pc, #60] @ c58b4 <__cxa_atexit@plt+0xb9854> │ │ │ │ add lr, pc, lr │ │ │ │ - str r8, [r0, #16]! │ │ │ │ - str r7, [r6, #24] │ │ │ │ - str lr, [r6, #28] │ │ │ │ - str r0, [r6, #32] │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ - sub r7, r2, #7 │ │ │ │ - mov r5, r3 │ │ │ │ - mov r6, r2 │ │ │ │ - b 1621364 <__cxa_atexit@plt+0x1615304> │ │ │ │ - ldr r7, [pc, #48] @ c6bc8 <__cxa_atexit@plt+0xbab68> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c589c <__cxa_atexit@plt+0xb983c> │ │ │ │ + mov r7, sl │ │ │ │ + b c56d8 <__cxa_atexit@plt+0xb9678> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, #0 │ │ │ │ - str r6, [r5, #-20]! @ 0xffffffec │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr r6 │ │ │ │ - cmneq lr, r8, lsl #12 │ │ │ │ - @ instruction: 0xfffff2b4 │ │ │ │ - @ instruction: 0xfffff570 │ │ │ │ - @ instruction: 0xfffff2ec │ │ │ │ - cmneq sp, r8, asr #5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + @ instruction: 0xfffffe5c │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c58ec <__cxa_atexit@plt+0xb988c> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c58f4 <__cxa_atexit@plt+0xb9894> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, ror #16 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6c10 <__cxa_atexit@plt+0xbabb0> │ │ │ │ - ldr r7, [pc, #52] @ c6c20 <__cxa_atexit@plt+0xbabc0> │ │ │ │ - tst r8, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r9, [r5, #4] │ │ │ │ - beq c6c04 <__cxa_atexit@plt+0xbaba4> │ │ │ │ - mov r7, r8 │ │ │ │ - b c6c30 <__cxa_atexit@plt+0xbabd0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r7, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5940 <__cxa_atexit@plt+0xb98e0> │ │ │ │ + ldr r2, [pc, #56] @ c5954 <__cxa_atexit@plt+0xb98f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c5938 <__cxa_atexit@plt+0xb98d8> │ │ │ │ + b c5964 <__cxa_atexit@plt+0xb9904> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c6c24 <__cxa_atexit@plt+0xbabc4> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ c5958 <__cxa_atexit@plt+0xb98f8> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq sp, r8, lsr #5 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, r4, asr #11 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #156] @ c6cd4 <__cxa_atexit@plt+0xbac74> │ │ │ │ - mov r3, r5 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c5a0c <__cxa_atexit@plt+0xb99ac> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #56 @ 0x38 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c5a2c <__cxa_atexit@plt+0xb99cc> │ │ │ │ + ldr lr, [pc, #184] @ c5a44 <__cxa_atexit@plt+0xb99e4> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - tst r7, #3 │ │ │ │ - str r0, [r3, #16] │ │ │ │ - beq c6c98 <__cxa_atexit@plt+0xbac38> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor lr, r1, r9 │ │ │ │ - eor r3, r2, r8 │ │ │ │ - orrs r3, r3, lr │ │ │ │ - bne c6ca4 <__cxa_atexit@plt+0xbac44> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [pc, #88] @ c6cdc <__cxa_atexit@plt+0xbac7c> │ │ │ │ - cmp r0, r7 │ │ │ │ + ldr r9, [pc, #180] @ c5a48 <__cxa_atexit@plt+0xb99e8> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr sl, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r0, r3, #27 │ │ │ │ + str r0, [r5, #8] │ │ │ │ + str lr, [r6, #44]! @ 0x2c │ │ │ │ + ldr r9, [pc, #148] @ c5a4c <__cxa_atexit@plt+0xb99ec> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + ldr ip, [pc, #136] @ c5a50 <__cxa_atexit@plt+0xb99f0> │ │ │ │ + add ip, pc, ip │ │ │ │ + sub lr, r3, #41 @ 0x29 │ │ │ │ + stmdb r6, {r1, lr} │ │ │ │ + sub r1, r3, #51 @ 0x33 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str r9, [r6, #-40] @ 0xffffffd8 │ │ │ │ + str r2, [r6, #-36] @ 0xffffffdc │ │ │ │ + ldr r2, [pc, #104] @ c5a54 <__cxa_atexit@plt+0xb99f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str sl, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + str ip, [r6, #-16] │ │ │ │ + str r1, [r6, #-12] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c5a3c <__cxa_atexit@plt+0xb99dc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - addcc r3, r3, #4 │ │ │ │ - ldr r7, [r3] │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c5a40 <__cxa_atexit@plt+0xb99e0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #56 @ 0x38 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, ip, lsr #14 │ │ │ │ + cmneq lr, r8, asr #14 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + ldrheq r5, [lr, #-112]! @ 0xffffff90 │ │ │ │ + @ instruction: 0xfffff658 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffc88 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c5ae0 <__cxa_atexit@plt+0xb9a80> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c5af8 <__cxa_atexit@plt+0xb9a98> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5aec <__cxa_atexit@plt+0xb9a8c> │ │ │ │ + ldr lr, [pc, #96] @ c5afc <__cxa_atexit@plt+0xb9a9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5ad0 <__cxa_atexit@plt+0xb9a70> │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c5e24 <__cxa_atexit@plt+0xb9dc4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - subs r7, r8, r2 │ │ │ │ - sbcs r7, r9, r1 │ │ │ │ - bge c6cc4 <__cxa_atexit@plt+0xbac64> │ │ │ │ - ldr r7, [pc, #36] @ c6ce0 <__cxa_atexit@plt+0xbac80> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c6cd8 <__cxa_atexit@plt+0xbac78> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq lr, r4, lsl #9 │ │ │ │ - cmneq lr, r4, asr #9 │ │ │ │ - cmneq lr, ip, lsl #9 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r3, [r5, #8] │ │ │ │ - eor r1, r8, r2 │ │ │ │ - eor r0, r3, r9 │ │ │ │ - orrs r1, r1, r0 │ │ │ │ - bne c6d30 <__cxa_atexit@plt+0xbacd0> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - ldr r2, [pc, #68] @ c6d64 <__cxa_atexit@plt+0xbad04> │ │ │ │ - cmp r3, r7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - addcc r2, r2, #4 │ │ │ │ - ldr r7, [r2] │ │ │ │ + ldrheq r5, [lr, #-104]! @ 0xffffff98 │ │ │ │ + andeq r0, r0, r4, lsl #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c5b88 <__cxa_atexit@plt+0xb9b28> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c5ba0 <__cxa_atexit@plt+0xb9b40> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5b94 <__cxa_atexit@plt+0xb9b34> │ │ │ │ + ldr lr, [pc, #96] @ c5ba4 <__cxa_atexit@plt+0xb9b44> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5b78 <__cxa_atexit@plt+0xb9b18> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c5e24 <__cxa_atexit@plt+0xb9dc4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - subs r7, r2, r8 │ │ │ │ - sbcs r7, r9, r3 │ │ │ │ - bge c6d50 <__cxa_atexit@plt+0xbacf0> │ │ │ │ - ldr r7, [pc, #32] @ c6d68 <__cxa_atexit@plt+0xbad08> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ c6d60 <__cxa_atexit@plt+0xbad00> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldrsheq r4, [lr, #-56]! @ 0xffffffc8 │ │ │ │ - cmneq lr, r8, lsr #8 │ │ │ │ - cmneq lr, r0, lsl #8 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c6e5c <__cxa_atexit@plt+0xbadfc> │ │ │ │ - ldr r2, [pc, #224] @ c6e6c <__cxa_atexit@plt+0xbae0c> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + cmneq lr, r0, lsl r6 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5c10 <__cxa_atexit@plt+0xb9bb0> │ │ │ │ + ldr r2, [pc, #80] @ c5c18 <__cxa_atexit@plt+0xb9bb8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq c6e04 <__cxa_atexit@plt+0xbada4> │ │ │ │ - ldr r0, [pc, #200] @ c6e70 <__cxa_atexit@plt+0xbae10> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq c6e14 <__cxa_atexit@plt+0xbadb4> │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - eor r7, r3, r0 │ │ │ │ - eor lr, r2, r8 │ │ │ │ - orrs r7, r7, lr │ │ │ │ - bne c6e24 <__cxa_atexit@plt+0xbadc4> │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - cmp r1, r7 │ │ │ │ - bne c6e44 <__cxa_atexit@plt+0xbade4> │ │ │ │ - ldr r7, [pc, #128] @ c6e78 <__cxa_atexit@plt+0xbae18> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c5c00 <__cxa_atexit@plt+0xb9ba0> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c5c08 <__cxa_atexit@plt+0xb9ba8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r3 │ │ │ │ - sbcs r7, r8, r2 │ │ │ │ - bge c6e48 <__cxa_atexit@plt+0xbade8> │ │ │ │ - ldr r7, [pc, #68] @ c6e7c <__cxa_atexit@plt+0xbae1c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - bhi c6e30 <__cxa_atexit@plt+0xbadd0> │ │ │ │ - ldr r7, [pc, #36] @ c6e74 <__cxa_atexit@plt+0xbae14> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #28] @ c6e80 <__cxa_atexit@plt+0xbae20> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - muleq r0, r0, r1 │ │ │ │ - cmneq lr, r4, lsr #6 │ │ │ │ - cmneq lr, r8, ror r3 │ │ │ │ - cmneq lr, r0, asr #6 │ │ │ │ - cmneq sp, r0, rrx │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #156] @ c6f30 <__cxa_atexit@plt+0xbaed0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r7, #3 │ │ │ │ - add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - beq c6eec <__cxa_atexit@plt+0xbae8c> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor lr, r1, r9 │ │ │ │ - eor r3, r0, r8 │ │ │ │ - orrs r3, r3, lr │ │ │ │ - bne c6ef8 <__cxa_atexit@plt+0xbae98> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r2, r7 │ │ │ │ - bne c6f18 <__cxa_atexit@plt+0xbaeb8> │ │ │ │ - ldr r7, [pc, #88] @ c6f38 <__cxa_atexit@plt+0xbaed8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5c78 <__cxa_atexit@plt+0xb9c18> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c5c80 <__cxa_atexit@plt+0xb9c20> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - subs r7, r8, r0 │ │ │ │ - sbcs r7, r9, r1 │ │ │ │ - bge c6f1c <__cxa_atexit@plt+0xbaebc> │ │ │ │ - ldr r7, [pc, #48] @ c6f3c <__cxa_atexit@plt+0xbaedc> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - bhi c6f04 <__cxa_atexit@plt+0xbaea4> │ │ │ │ - ldr r7, [pc, #16] @ c6f34 <__cxa_atexit@plt+0xbaed4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq lr, r0, asr r2 │ │ │ │ - @ instruction: 0x017e4290 │ │ │ │ - cmneq lr, ip, ror #4 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - eor r1, r2, r0 │ │ │ │ - eor lr, r3, r9 │ │ │ │ - orrs r1, r1, lr │ │ │ │ - bne c6f88 <__cxa_atexit@plt+0xbaf28> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bne c6fa8 <__cxa_atexit@plt+0xbaf48> │ │ │ │ - ldr r7, [pc, #72] @ c6fc4 <__cxa_atexit@plt+0xbaf64> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r2 │ │ │ │ - sbcs r7, r9, r3 │ │ │ │ - bge c6fac <__cxa_atexit@plt+0xbaf4c> │ │ │ │ - ldr r7, [pc, #36] @ c6fc0 <__cxa_atexit@plt+0xbaf60> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #3 │ │ │ │ - bx r0 │ │ │ │ - bhi c6f94 <__cxa_atexit@plt+0xbaf34> │ │ │ │ - ldr r7, [pc, #20] @ c6fc8 <__cxa_atexit@plt+0xbaf68> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r4, [lr, #-28]! @ 0xffffffe4 │ │ │ │ - ldrsheq r4, [lr, #-20]! @ 0xffffffec │ │ │ │ - cmneq lr, r0, asr #3 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c70a4 <__cxa_atexit@plt+0xbb044> │ │ │ │ - ldr r2, [pc, #200] @ c70b4 <__cxa_atexit@plt+0xbb054> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq c7064 <__cxa_atexit@plt+0xbb004> │ │ │ │ - ldr r0, [pc, #176] @ c70b8 <__cxa_atexit@plt+0xbb058> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + ldrsbeq r5, [lr, #-68]! @ 0xffffffbc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c5d44 <__cxa_atexit@plt+0xb9ce4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c5d50 <__cxa_atexit@plt+0xb9cf0> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #27 │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + ldr r2, [pc, #128] @ c5d60 <__cxa_atexit@plt+0xb9d00> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq c7074 <__cxa_atexit@plt+0xbb014> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr r9, [r8, #7] │ │ │ │ - eor r7, r3, r0 │ │ │ │ - eor lr, r2, r9 │ │ │ │ - orrs r7, r7, lr │ │ │ │ - bne c7084 <__cxa_atexit@plt+0xbb024> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - cmp r1, r7 │ │ │ │ - bcc c7090 <__cxa_atexit@plt+0xbb030> │ │ │ │ - ldr r7, [pc, #104] @ c70c0 <__cxa_atexit@plt+0xbb060> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r3 │ │ │ │ - sbcs r7, r9, r2 │ │ │ │ - blt c7050 <__cxa_atexit@plt+0xbaff0> │ │ │ │ - ldr r7, [pc, #36] @ c70bc <__cxa_atexit@plt+0xbb05c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r2, [pc, #120] @ c5d64 <__cxa_atexit@plt+0xb9d04> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr fp, [pc, #112] @ c5d68 <__cxa_atexit@plt+0xb9d08> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r2, [pc, #108] @ c5d6c <__cxa_atexit@plt+0xb9d0c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c70c4 <__cxa_atexit@plt+0xbb064> │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrheq r4, [lr, #-0]! │ │ │ │ - ldrsheq r4, [lr, #-8]! │ │ │ │ - cmneq sp, ip, lsl lr │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #132] @ c715c <__cxa_atexit@plt+0xbb0fc> │ │ │ │ + cmneq lr, r4, ror #8 │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5da4 <__cxa_atexit@plt+0xb9d44> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c5dac <__cxa_atexit@plt+0xb9d4c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r8, lsr #7 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - add r2, r7, #3 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5e0c <__cxa_atexit@plt+0xb9dac> │ │ │ │ + ldr lr, [pc, #68] @ c5e18 <__cxa_atexit@plt+0xb9db8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7130 <__cxa_atexit@plt+0xbb0d0> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor lr, r1, r9 │ │ │ │ - eor r3, r0, r8 │ │ │ │ - orrs r3, r3, lr │ │ │ │ - bne c713c <__cxa_atexit@plt+0xbb0dc> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc c7148 <__cxa_atexit@plt+0xbb0e8> │ │ │ │ - ldr r7, [pc, #64] @ c7164 <__cxa_atexit@plt+0xbb104> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5e00 <__cxa_atexit@plt+0xb9da0> │ │ │ │ + mov r7, sl │ │ │ │ + b c5e24 <__cxa_atexit@plt+0xb9dc4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - subs r7, r8, r0 │ │ │ │ - sbcs r7, r9, r1 │ │ │ │ - blt c711c <__cxa_atexit@plt+0xbb0bc> │ │ │ │ - ldr r7, [pc, #16] @ c7160 <__cxa_atexit@plt+0xbb100> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - ldrsheq r3, [lr, #-248]! @ 0xffffff08 │ │ │ │ - cmneq lr, ip, lsr #32 │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - eor r1, r2, r0 │ │ │ │ - eor lr, r3, r9 │ │ │ │ - orrs r1, r1, lr │ │ │ │ - bne c71b0 <__cxa_atexit@plt+0xbb150> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc c71bc <__cxa_atexit@plt+0xbb15c> │ │ │ │ - ldr r7, [pc, #44] @ c71d0 <__cxa_atexit@plt+0xbb170> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r2 │ │ │ │ - sbcs r7, r9, r3 │ │ │ │ - blt c719c <__cxa_atexit@plt+0xbb13c> │ │ │ │ - ldr r7, [pc, #16] @ c71d4 <__cxa_atexit@plt+0xbb174> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq lr, ip, lsr #31 │ │ │ │ - cmneq lr, r4, lsl #31 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c729c <__cxa_atexit@plt+0xbb23c> │ │ │ │ - ldr r2, [pc, #180] @ c72ac <__cxa_atexit@plt+0xbb24c> │ │ │ │ mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c5ed8 <__cxa_atexit@plt+0xb9e78> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c5f10 <__cxa_atexit@plt+0xb9eb0> │ │ │ │ + ldr sl, [pc, #228] @ c5f38 <__cxa_atexit@plt+0xb9ed8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #224] @ c5f3c <__cxa_atexit@plt+0xb9edc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #176] @ c5f40 <__cxa_atexit@plt+0xb9ee0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r6, #24 │ │ │ │ + stm ip, {r1, r3, sl} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c5f44 <__cxa_atexit@plt+0xb9ee4> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq c7260 <__cxa_atexit@plt+0xbb200> │ │ │ │ - ldr r0, [pc, #156] @ c72b0 <__cxa_atexit@plt+0xbb250> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - beq c7270 <__cxa_atexit@plt+0xbb210> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - eor r7, r3, r0 │ │ │ │ - eor lr, r2, sl │ │ │ │ - orrs r7, r7, lr │ │ │ │ - bne c7280 <__cxa_atexit@plt+0xbb220> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - cmp r1, r7 │ │ │ │ - movcc r9, r8 │ │ │ │ - b c7290 <__cxa_atexit@plt+0xbb230> │ │ │ │ - ldr r0, [r9] │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c5f20 <__cxa_atexit@plt+0xb9ec0> │ │ │ │ + ldr r0, [pc, #68] @ c5f30 <__cxa_atexit@plt+0xb9ed0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c5f34 <__cxa_atexit@plt+0xb9ed4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r3 │ │ │ │ - sbcs r7, sl, r2 │ │ │ │ - blt c7290 <__cxa_atexit@plt+0xbb230> │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017e5290 │ │ │ │ + cmneq lr, r8, asr #4 │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + cmneq lr, r8, ror #5 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r9, r8 │ │ │ │ - ldr r0, [r5] │ │ │ │ - mov r7, r9 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c5fb4 <__cxa_atexit@plt+0xb9f54> │ │ │ │ + ldr lr, [pc, #68] @ c5fc0 <__cxa_atexit@plt+0xb9f60> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c5fa8 <__cxa_atexit@plt+0xb9f48> │ │ │ │ + mov r7, sl │ │ │ │ + b c5e24 <__cxa_atexit@plt+0xb9dc4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c72b4 <__cxa_atexit@plt+0xbb254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq sp, r8, lsr #24 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #124] @ c7344 <__cxa_atexit@plt+0xbb2e4> │ │ │ │ - ldr r3, [r5, #4] │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ - tst r3, #3 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - str r7, [r5, #4] │ │ │ │ - beq c731c <__cxa_atexit@plt+0xbb2bc> │ │ │ │ - ldrd r8, [r3, #3] │ │ │ │ - eor sl, r0, r9 │ │ │ │ - eor r2, r1, r8 │ │ │ │ - orrs r2, r2, sl │ │ │ │ - bne c732c <__cxa_atexit@plt+0xbb2cc> │ │ │ │ - ldr r0, [r3, #11] │ │ │ │ - cmp lr, r0 │ │ │ │ - bcc c7338 <__cxa_atexit@plt+0xbb2d8> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r3] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - subs r2, r8, r1 │ │ │ │ - sbcs r2, r9, r0 │ │ │ │ - blt c7314 <__cxa_atexit@plt+0xbb2b4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, ror r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - mov lr, r7 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldrd r8, [lr, #3] │ │ │ │ - ldr r7, [r5, #16] │ │ │ │ - eor r2, r1, r9 │ │ │ │ - eor r3, r0, r8 │ │ │ │ - orrs r2, r3, r2 │ │ │ │ - bne c7388 <__cxa_atexit@plt+0xbb328> │ │ │ │ - ldr r0, [lr, #11] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc c7394 <__cxa_atexit@plt+0xbb334> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - subs r0, r8, r0 │ │ │ │ - sbcs r0, r9, r1 │ │ │ │ - blt c7380 <__cxa_atexit@plt+0xbb320> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, lr │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c5ff8 <__cxa_atexit@plt+0xb9f98> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c6000 <__cxa_atexit@plt+0xb9fa0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r2, pc │ │ │ │ + cmneq lr, r4, asr r1 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7478 <__cxa_atexit@plt+0xbb418> │ │ │ │ - ldr r2, [pc, #200] @ c7488 <__cxa_atexit@plt+0xbb428> │ │ │ │ mov r3, r5 │ │ │ │ - tst r8, #3 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c604c <__cxa_atexit@plt+0xb9fec> │ │ │ │ + ldr r2, [pc, #56] @ c6060 <__cxa_atexit@plt+0xba000> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r9, [r3, #4] │ │ │ │ - beq c7438 <__cxa_atexit@plt+0xbb3d8> │ │ │ │ - ldr r0, [pc, #176] @ c748c <__cxa_atexit@plt+0xbb42c> │ │ │ │ - ldr r3, [r8, #3] │ │ │ │ - ldr r2, [r8, #7] │ │ │ │ - ldr r1, [r8, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r9, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-4] │ │ │ │ - beq c7448 <__cxa_atexit@plt+0xbb3e8> │ │ │ │ - ldr r0, [r9, #3] │ │ │ │ - ldr r8, [r9, #7] │ │ │ │ - eor r7, r3, r0 │ │ │ │ - eor lr, r2, r8 │ │ │ │ - orrs r7, r7, lr │ │ │ │ - bne c7458 <__cxa_atexit@plt+0xbb3f8> │ │ │ │ - ldr r7, [r9, #11] │ │ │ │ - cmp r1, r7 │ │ │ │ - bcc c7464 <__cxa_atexit@plt+0xbb404> │ │ │ │ - ldr r7, [pc, #104] @ c7494 <__cxa_atexit@plt+0xbb434> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r3 │ │ │ │ - sbcs r7, r8, r2 │ │ │ │ - blt c7424 <__cxa_atexit@plt+0xbb3c4> │ │ │ │ - ldr r7, [pc, #36] @ c7490 <__cxa_atexit@plt+0xbb430> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c6044 <__cxa_atexit@plt+0xb9fe4> │ │ │ │ + b c6070 <__cxa_atexit@plt+0xba010> │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c7498 <__cxa_atexit@plt+0xbb438> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #16] @ c6064 <__cxa_atexit@plt+0xba004> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldrdeq r0, [r0], -r8 │ │ │ │ - andeq r0, r0, r8, asr r1 │ │ │ │ - ldrsbeq r3, [lr, #-204]! @ 0xffffff34 │ │ │ │ - cmneq lr, r4, lsr #26 │ │ │ │ - cmneq sp, r0, asr sl │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + strheq r2, [sp, #-236]! @ 0xffffff14 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #132] @ c7530 <__cxa_atexit@plt+0xbb4d0> │ │ │ │ - mov r3, r5 │ │ │ │ - add r2, r7, #3 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c6100 <__cxa_atexit@plt+0xba0a0> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c6120 <__cxa_atexit@plt+0xba0c0> │ │ │ │ + ldr lr, [pc, #160] @ c6138 <__cxa_atexit@plt+0xba0d8> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-12]! │ │ │ │ - ldm r2, {r0, r1, r2} │ │ │ │ - ldr r7, [r3, #16] │ │ │ │ - strd r0, [r3, #4] │ │ │ │ - str r2, [r3, #16] │ │ │ │ - tst r7, #3 │ │ │ │ - beq c7504 <__cxa_atexit@plt+0xbb4a4> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor lr, r1, r9 │ │ │ │ - eor r3, r0, r8 │ │ │ │ - orrs r3, r3, lr │ │ │ │ - bne c7510 <__cxa_atexit@plt+0xbb4b0> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - cmp r2, r7 │ │ │ │ - bcc c751c <__cxa_atexit@plt+0xbb4bc> │ │ │ │ - ldr r7, [pc, #64] @ c7538 <__cxa_atexit@plt+0xbb4d8> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r9, [pc, #156] @ c613c <__cxa_atexit@plt+0xba0dc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #124] @ c6140 <__cxa_atexit@plt+0xba0e0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub ip, r3, #41 @ 0x29 │ │ │ │ + ldr r9, [pc, #116] @ c6144 <__cxa_atexit@plt+0xba0e4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + stmdb r6, {r2, sl, ip} │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c6130 <__cxa_atexit@plt+0xba0d0> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c6134 <__cxa_atexit@plt+0xba0d4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r8, lsr r0 │ │ │ │ + cmneq lr, ip, rrx │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmneq lr, r4, lsr #1 │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c61d0 <__cxa_atexit@plt+0xba170> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c61e8 <__cxa_atexit@plt+0xba188> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c61dc <__cxa_atexit@plt+0xba17c> │ │ │ │ + ldr lr, [pc, #96] @ c61ec <__cxa_atexit@plt+0xba18c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c61c0 <__cxa_atexit@plt+0xba160> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c6514 <__cxa_atexit@plt+0xba4b4> │ │ │ │ + ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - subs r7, r8, r0 │ │ │ │ - sbcs r7, r9, r1 │ │ │ │ - blt c74f0 <__cxa_atexit@plt+0xbb490> │ │ │ │ - ldr r7, [pc, #16] @ c7534 <__cxa_atexit@plt+0xbb4d4> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, r4, lsr #24 │ │ │ │ - cmneq lr, r8, asr ip │ │ │ │ - andeq r0, r0, r4, ror #3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldrd r2, [r5, #4] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - eor r1, r2, r0 │ │ │ │ - eor lr, r3, r9 │ │ │ │ - orrs r1, r1, lr │ │ │ │ - bne c7584 <__cxa_atexit@plt+0xbb524> │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - ldr r3, [r5, #16] │ │ │ │ - cmp r3, r7 │ │ │ │ - bcc c7590 <__cxa_atexit@plt+0xbb530> │ │ │ │ - ldr r7, [pc, #44] @ c75a4 <__cxa_atexit@plt+0xbb544> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #2 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - subs r7, r0, r2 │ │ │ │ - sbcs r7, r9, r3 │ │ │ │ - blt c7570 <__cxa_atexit@plt+0xbb510> │ │ │ │ - ldr r7, [pc, #16] @ c75a8 <__cxa_atexit@plt+0xbb548> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - add r7, r7, #1 │ │ │ │ + cmneq lr, r8, asr #31 │ │ │ │ + andeq r0, r0, r4, lsl #7 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c6278 <__cxa_atexit@plt+0xba218> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #116] @ c6290 <__cxa_atexit@plt+0xba230> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6284 <__cxa_atexit@plt+0xba224> │ │ │ │ + ldr lr, [pc, #96] @ c6294 <__cxa_atexit@plt+0xba234> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ + str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ + sub lr, r5, #24 │ │ │ │ + stm lr, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6268 <__cxa_atexit@plt+0xba208> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c6514 <__cxa_atexit@plt+0xba4b4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldrsbeq r3, [lr, #-184]! @ 0xffffff48 │ │ │ │ - ldrheq r3, [lr, #-176]! @ 0xffffff50 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c75f0 <__cxa_atexit@plt+0xbb590> │ │ │ │ - ldr r7, [pc, #64] @ c760c <__cxa_atexit@plt+0xbb5ac> │ │ │ │ - tst r9, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-8]! │ │ │ │ - str r8, [r5, #4] │ │ │ │ - beq c75e4 <__cxa_atexit@plt+0xbb584> │ │ │ │ - mov r7, r9 │ │ │ │ - b c6c30 <__cxa_atexit@plt+0xbabd0> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r7, r9 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ c7610 <__cxa_atexit@plt+0xbb5b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, r8 │ │ │ │ - mov r8, r9 │ │ │ │ - add r7, pc, r7 │ │ │ │ - mov r9, r3 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff65c │ │ │ │ - cmneq sp, r0, asr #17 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #20 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c76d8 <__cxa_atexit@plt+0xbb678> │ │ │ │ - ldr r2, [pc, #180] @ c76e8 <__cxa_atexit@plt+0xbb688> │ │ │ │ - mov r3, r5 │ │ │ │ - tst r9, #3 │ │ │ │ + cmneq lr, r0, lsr #30 │ │ │ │ + ldrdeq r0, [r0], -ip │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6300 <__cxa_atexit@plt+0xba2a0> │ │ │ │ + ldr r2, [pc, #80] @ c6308 <__cxa_atexit@plt+0xba2a8> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #-8]! │ │ │ │ - str r8, [r3, #4] │ │ │ │ - beq c769c <__cxa_atexit@plt+0xbb63c> │ │ │ │ - ldr r0, [pc, #156] @ c76ec <__cxa_atexit@plt+0xbb68c> │ │ │ │ - ldr r3, [r9, #3] │ │ │ │ - ldr r2, [r9, #7] │ │ │ │ - ldr r1, [r9, #11] │ │ │ │ - add r0, pc, r0 │ │ │ │ - tst r8, #3 │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - str r3, [r5, #-16] │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - beq c76ac <__cxa_atexit@plt+0xbb64c> │ │ │ │ - ldr r0, [r8, #3] │ │ │ │ - ldr sl, [r8, #7] │ │ │ │ - eor r7, r3, r0 │ │ │ │ - eor lr, r2, sl │ │ │ │ - orrs r7, r7, lr │ │ │ │ - bne c76bc <__cxa_atexit@plt+0xbb65c> │ │ │ │ - ldr r7, [r8, #11] │ │ │ │ - cmp r1, r7 │ │ │ │ - movcc r8, r9 │ │ │ │ - b c76cc <__cxa_atexit@plt+0xbb66c> │ │ │ │ - ldr r0, [r9] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r9 │ │ │ │ - bx r0 │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c62f0 <__cxa_atexit@plt+0xba290> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c62f8 <__cxa_atexit@plt+0xba298> │ │ │ │ ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - subs r7, r0, r3 │ │ │ │ - sbcs r7, sl, r2 │ │ │ │ - blt c76cc <__cxa_atexit@plt+0xbb66c> │ │ │ │ - mov r8, r9 │ │ │ │ - ldr r0, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c76f0 <__cxa_atexit@plt+0xbb690> │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - strheq r0, [r0], -ip │ │ │ │ - andeq r0, r0, ip, lsr #2 │ │ │ │ - strdeq r4, [sp, #-120]! @ 0xffffff88 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #124] @ c7780 <__cxa_atexit@plt+0xbb720> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - mov r3, r7 │ │ │ │ - ldr r0, [r7, #7] │ │ │ │ - ldr lr, [r7, #11] │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ - mov r2, r5 │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r2, #-12]! │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - stmda r5, {r0, lr} │ │ │ │ - str r3, [r5, #4] │ │ │ │ - beq c775c <__cxa_atexit@plt+0xbb6fc> │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - eor sl, r0, r9 │ │ │ │ - eor r2, r1, r8 │ │ │ │ - orrs r2, r2, sl │ │ │ │ - bne c7768 <__cxa_atexit@plt+0xbb708> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - cmp lr, r0 │ │ │ │ - bcc c7774 <__cxa_atexit@plt+0xbb714> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ - bx r0 │ │ │ │ - subs r2, r8, r1 │ │ │ │ - sbcs r2, r9, r0 │ │ │ │ - blt c7754 <__cxa_atexit@plt+0xbb6f4> │ │ │ │ - ldr r0, [r5, #8]! │ │ │ │ - mov r7, r3 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldrd r8, [r7, #3] │ │ │ │ - ldr lr, [r5, #16] │ │ │ │ - eor r2, r1, r9 │ │ │ │ - eor r3, r0, r8 │ │ │ │ - orrs r2, r3, r2 │ │ │ │ - bne c77c0 <__cxa_atexit@plt+0xbb760> │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr r1, [r5, #12] │ │ │ │ - cmp r1, r0 │ │ │ │ - bcc c77cc <__cxa_atexit@plt+0xbb76c> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - bx r0 │ │ │ │ - subs r0, r8, r0 │ │ │ │ - sbcs r0, r9, r1 │ │ │ │ - blt c77b8 <__cxa_atexit@plt+0xbb758> │ │ │ │ - ldr r0, [r5, #20]! │ │ │ │ - mov r7, lr │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6368 <__cxa_atexit@plt+0xba308> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c6370 <__cxa_atexit@plt+0xba310> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ + cmneq lr, r4, ror #27 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7848 <__cxa_atexit@plt+0xbb7e8> │ │ │ │ - ldr r3, [pc, #120] @ c7870 <__cxa_atexit@plt+0xbb810> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c7838 <__cxa_atexit@plt+0xbb7d8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #8 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c7858 <__cxa_atexit@plt+0xbb7f8> │ │ │ │ - ldr r7, [pc, #92] @ c7878 <__cxa_atexit@plt+0xbb818> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r2, [r8, #11] │ │ │ │ - ldr r0, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r2, [r6, #8] │ │ │ │ - sub r7, r3, #3 │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c7874 <__cxa_atexit@plt+0xbb814> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - mov r6, #8 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - strheq r4, [sp, #-100]! @ 0xffffff9c │ │ │ │ - ldrsheq r3, [lr, #-152]! @ 0xffffff68 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ - add r6, r6, #8 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c78b4 <__cxa_atexit@plt+0xbb854> │ │ │ │ - ldr r2, [pc, #32] @ c78c0 <__cxa_atexit@plt+0xbb860> │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c6434 <__cxa_atexit@plt+0xba3d4> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c6440 <__cxa_atexit@plt+0xba3e0> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #27 │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + ldr r2, [pc, #128] @ c6450 <__cxa_atexit@plt+0xba3f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - ldr r7, [r7, #11] │ │ │ │ - stmib r3, {r2, r7} │ │ │ │ - sub r7, r6, #3 │ │ │ │ - bx r0 │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - cmneq lr, r4, ror r9 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7938 <__cxa_atexit@plt+0xbb8d8> │ │ │ │ - ldr r3, [pc, #124] @ c7960 <__cxa_atexit@plt+0xbb900> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c7928 <__cxa_atexit@plt+0xbb8c8> │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - add r3, r6, #12 │ │ │ │ - cmp r2, r3 │ │ │ │ - bcc c7948 <__cxa_atexit@plt+0xbb8e8> │ │ │ │ - ldr r7, [pc, #96] @ c7968 <__cxa_atexit@plt+0xbb908> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldrd r0, [r8, #3] │ │ │ │ - ldr r2, [r5] │ │ │ │ - str r7, [r6, #4] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #12] │ │ │ │ - sub r7, r3, #7 │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #120] @ c6454 <__cxa_atexit@plt+0xba3f4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr fp, [pc, #112] @ c6458 <__cxa_atexit@plt+0xba3f8> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r2, [pc, #108] @ c645c <__cxa_atexit@plt+0xba3fc> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ - bx r2 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #36] @ c7964 <__cxa_atexit@plt+0xbb904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - mov r6, #12 │ │ │ │ - str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, r8, asr #11 │ │ │ │ - cmneq lr, r0, asr #22 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c79ac <__cxa_atexit@plt+0xbb94c> │ │ │ │ - ldr lr, [pc, #40] @ c79b8 <__cxa_atexit@plt+0xbb958> │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - ldr r2, [r5, #4]! │ │ │ │ - ldrd r0, [r7, #3] │ │ │ │ - sub r7, r6, #7 │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - bx r2 │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrheq r3, [lr, #-168]! @ 0xffffff58 │ │ │ │ - strdeq r4, [sp, #-80]! @ 0xffffffb0 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ c79e0 <__cxa_atexit@plt+0xbb980> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r0, ror #11 │ │ │ │ - cmneq sp, ip, lsr #11 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #4 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7a38 <__cxa_atexit@plt+0xbb9d8> │ │ │ │ - ldr r3, [pc, #64] @ c7a48 <__cxa_atexit@plt+0xbb9e8> │ │ │ │ - tst r8, #3 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r7] │ │ │ │ - beq c7a28 <__cxa_atexit@plt+0xbb9c8> │ │ │ │ - ldr r7, [pc, #48] @ c7a4c <__cxa_atexit@plt+0xbb9ec> │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r7 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r7, [pc, #16] @ c7a50 <__cxa_atexit@plt+0xbb9f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, r0, asr r0 │ │ │ │ - smceq 54364 @ 0xd45c │ │ │ │ - @ instruction: 0x016d4598 │ │ │ │ - cmneq sp, r0, asr #10 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ c7a74 <__cxa_atexit@plt+0xbba14> │ │ │ │ - ldr r0, [r5, #4]! │ │ │ │ - add r7, pc, r7 │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - cmneq sp, r0, lsr r5 │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ c7a98 <__cxa_atexit@plt+0xbba38> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsheq r3, [lr, #-100]! @ 0xffffff9c │ │ │ │ - andeq r0, r2, pc │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ c7abc <__cxa_atexit@plt+0xbba5c> │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - ldr r0, [r5] │ │ │ │ - add r7, r7, #1 │ │ │ │ - bx r0 │ │ │ │ - ldrsbeq r3, [lr, #-96]! @ 0xffffffa0 │ │ │ │ - cmneq sp, r4, lsr r6 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, r5, lsl r0 │ │ │ │ - sub r9, r5, #8 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c7b18 <__cxa_atexit@plt+0xbbab8> │ │ │ │ - mov r0, r4 │ │ │ │ - mov r1, r7 │ │ │ │ - bl 16113bc <__cxa_atexit@plt+0x160535c> │ │ │ │ - cmp r0, #0 │ │ │ │ - beq c7b10 <__cxa_atexit@plt+0xbbab0> │ │ │ │ - ldr r3, [pc, #44] @ c7b20 <__cxa_atexit@plt+0xbbac0> │ │ │ │ - ldr r2, [pc, #44] @ c7b24 <__cxa_atexit@plt+0xbbac4> │ │ │ │ - add r3, pc, r3 │ │ │ │ - add r8, r3, #2 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - str r2, [r5, #-8] │ │ │ │ - mov r5, r9 │ │ │ │ - b 108b87c <__cxa_atexit@plt+0x107f81c> │ │ │ │ - ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ + cmneq lr, r4, ror sp │ │ │ │ + @ instruction: 0xfffffe18 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6494 <__cxa_atexit@plt+0xba434> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c649c <__cxa_atexit@plt+0xba43c> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strdeq r4, [sp, #-80]! @ 0xffffffb0 │ │ │ │ - cmneq lr, r8, lsr r6 │ │ │ │ - cmneq sp, r8, ror #11 │ │ │ │ + ldrheq r4, [lr, #-200]! @ 0xffffff38 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ - cmp fp, r7 │ │ │ │ - bhi c7b70 <__cxa_atexit@plt+0xbbb10> │ │ │ │ - ldr r7, [pc, #52] @ c7b80 <__cxa_atexit@plt+0xbbb20> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c64fc <__cxa_atexit@plt+0xba49c> │ │ │ │ + ldr lr, [pc, #68] @ c6508 <__cxa_atexit@plt+0xba4a8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq c7b64 <__cxa_atexit@plt+0xbbb04> │ │ │ │ + beq c64f0 <__cxa_atexit@plt+0xba490> │ │ │ │ mov r7, sl │ │ │ │ - b c7b94 <__cxa_atexit@plt+0xbbb34> │ │ │ │ + b c6514 <__cxa_atexit@plt+0xba4b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c7b84 <__cxa_atexit@plt+0xbbb24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - strheq r4, [sp, #-84]! @ 0xffffffac │ │ │ │ - cmneq sp, ip, lsl #11 │ │ │ │ + andeq r0, r0, ip, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c65c8 <__cxa_atexit@plt+0xba568> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c6600 <__cxa_atexit@plt+0xba5a0> │ │ │ │ + ldr sl, [pc, #228] @ c6628 <__cxa_atexit@plt+0xba5c8> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #224] @ c662c <__cxa_atexit@plt+0xba5cc> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-4] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #176] @ c6630 <__cxa_atexit@plt+0xba5d0> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r6, #24 │ │ │ │ + stm ip, {r1, r3, sl} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c6634 <__cxa_atexit@plt+0xba5d4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-8] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c6610 <__cxa_atexit@plt+0xba5b0> │ │ │ │ + ldr r0, [pc, #68] @ c6620 <__cxa_atexit@plt+0xba5c0> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c6624 <__cxa_atexit@plt+0xba5c4> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r0, lsr #23 │ │ │ │ + cmneq lr, r8, asr fp │ │ │ │ + @ instruction: 0xfffffc08 │ │ │ │ + ldrsheq r4, [lr, #-184]! @ 0xffffff48 │ │ │ │ + @ instruction: 0xfffffdfc │ │ │ │ + @ instruction: 0xfffffebc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c66a4 <__cxa_atexit@plt+0xba644> │ │ │ │ + ldr lr, [pc, #68] @ c66b0 <__cxa_atexit@plt+0xba650> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ + str r2, [r3, #-20] @ 0xffffffec │ │ │ │ + stmdb r3, {r1, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6698 <__cxa_atexit@plt+0xba638> │ │ │ │ + mov r7, sl │ │ │ │ + b c6514 <__cxa_atexit@plt+0xba4b4> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #220] @ c7c78 <__cxa_atexit@plt+0xbbc18> │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r3, [r2, #-12]! │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr r1, [r7, #11] │ │ │ │ - ldr r7, [r2, #16] │ │ │ │ - str r0, [r2, #4] │ │ │ │ - str r9, [r2, #8] │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c66e8 <__cxa_atexit@plt+0xba688> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c66f0 <__cxa_atexit@plt+0xba690> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, ror #20 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c673c <__cxa_atexit@plt+0xba6dc> │ │ │ │ + ldr r2, [pc, #56] @ c6750 <__cxa_atexit@plt+0xba6f0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ tst r7, #3 │ │ │ │ - str r1, [r2, #16] │ │ │ │ - beq c7c18 <__cxa_atexit@plt+0xbbbb8> │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add lr, r6, #12 │ │ │ │ - cmp r3, lr │ │ │ │ - bcc c7c64 <__cxa_atexit@plt+0xbbc04> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c7c24 <__cxa_atexit@plt+0xbbbc4> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne c7c54 <__cxa_atexit@plt+0xbbbf4> │ │ │ │ - str r1, [r6, #8]! │ │ │ │ - ldr r0, [pc, #140] @ c7c88 <__cxa_atexit@plt+0xbbc28> │ │ │ │ - add r5, r5, #12 │ │ │ │ - sub r9, lr, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - ldr r0, [pc, #124] @ c7c8c <__cxa_atexit@plt+0xbbc2c> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + beq c6734 <__cxa_atexit@plt+0xba6d4> │ │ │ │ + b c6760 <__cxa_atexit@plt+0xba700> │ │ │ │ ldr r0, [r7] │ │ │ │ - mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #84] @ c7c80 <__cxa_atexit@plt+0xbbc20> │ │ │ │ - add r5, r5, #12 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r9, [r6, #12] │ │ │ │ - str r0, [r6, #8] │ │ │ │ - str r1, [r6, #4] │ │ │ │ - ldr r0, [pc, #64] @ c7c84 <__cxa_atexit@plt+0xbbc24> │ │ │ │ - sub r9, lr, #7 │ │ │ │ - mov r6, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - add r8, r0, #1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #32] @ c7c7c <__cxa_atexit@plt+0xbbc1c> │ │ │ │ - add r5, r5, #12 │ │ │ │ + ldr r7, [pc, #16] @ c6754 <__cxa_atexit@plt+0xba6f4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, lr │ │ │ │ - mov r0, #12 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - cmneq sp, ip, lsr #9 │ │ │ │ - cmneq lr, r8, lsl r8 │ │ │ │ - cmneq lr, ip, asr #18 │ │ │ │ - cmneq lr, r0, lsl r6 │ │ │ │ - cmneq lr, ip, lsl #19 │ │ │ │ - cmneq sp, r4, lsl #9 │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + ldrdeq r2, [sp, #-112]! @ 0xffffff90 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c67f0 <__cxa_atexit@plt+0xba790> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #12 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c7d3c <__cxa_atexit@plt+0xbbcdc> │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ - ldr r7, [r5, #20] │ │ │ │ - cmp r2, #0 │ │ │ │ - beq c7cf8 <__cxa_atexit@plt+0xbbc98> │ │ │ │ - cmp r2, #1 │ │ │ │ - bne c7d28 <__cxa_atexit@plt+0xbbcc8> │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r9, r6, #7 │ │ │ │ - str r2, [r3, #8]! │ │ │ │ - ldr r2, [pc, #116] @ c7d54 <__cxa_atexit@plt+0xbbcf4> │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c6810 <__cxa_atexit@plt+0xba7b0> │ │ │ │ + ldr lr, [pc, #160] @ c6828 <__cxa_atexit@plt+0xba7c8> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #156] @ c682c <__cxa_atexit@plt+0xba7cc> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr r0, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #124] @ c6830 <__cxa_atexit@plt+0xba7d0> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub ip, r3, #41 @ 0x29 │ │ │ │ + ldr r9, [pc, #116] @ c6834 <__cxa_atexit@plt+0xba7d4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r0, [r6, #12] │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str r1, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r0, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + stmdb r6, {r2, sl, ip} │ │ │ │ mov r6, r3 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - ldr r2, [pc, #104] @ c7d58 <__cxa_atexit@plt+0xbbcf8> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - add r8, r2, #1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldrd r0, [r5, #4] │ │ │ │ - ldr r2, [pc, #72] @ c7d4c <__cxa_atexit@plt+0xbbcec> │ │ │ │ - add r5, r5, #24 │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r0, [r3, #8] │ │ │ │ - str r1, [r3, #12] │ │ │ │ - str r2, [r3, #4] │ │ │ │ - ldr r3, [pc, #48] @ c7d50 <__cxa_atexit@plt+0xbbcf0> │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c6820 <__cxa_atexit@plt+0xba7c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - add r8, r3, #1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r7, [pc, #24] @ c7d48 <__cxa_atexit@plt+0xbbce8> │ │ │ │ - add r5, r5, #24 │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c6824 <__cxa_atexit@plt+0xba7c4> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - ldrdeq r4, [sp, #-52]! @ 0xffffffcc │ │ │ │ - cmneq lr, ip, lsr r7 │ │ │ │ - cmneq lr, r8, ror r8 │ │ │ │ - cmneq lr, r0, lsr r5 │ │ │ │ - cmneq lr, ip, lsr #17 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r8, asr #18 │ │ │ │ + cmneq lr, ip, ror r9 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + ldrheq r4, [lr, #-148]! @ 0xffffff6c │ │ │ │ + @ instruction: 0xfffffcf4 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c7d8c <__cxa_atexit@plt+0xbbd2c> │ │ │ │ + bhi c6868 <__cxa_atexit@plt+0xba808> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ c7d94 <__cxa_atexit@plt+0xbbd34> │ │ │ │ + ldr r2, [pc, #24] @ c6870 <__cxa_atexit@plt+0xba810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 111cdf4 <__cxa_atexit@plt+0x1110d94> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr #7 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #16 │ │ │ │ + cmneq lr, r4, ror #17 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c7e48 <__cxa_atexit@plt+0xbbde8> │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ c7e50 <__cxa_atexit@plt+0xbbdf0> │ │ │ │ - str r7, [r0, #-8]! │ │ │ │ - mov r1, r0 │ │ │ │ + bhi c68f4 <__cxa_atexit@plt+0xba894> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c690c <__cxa_atexit@plt+0xba8ac> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6900 <__cxa_atexit@plt+0xba8a0> │ │ │ │ + ldr lr, [pc, #88] @ c6910 <__cxa_atexit@plt+0xba8b0> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r1, #-4]! │ │ │ │ - tst r8, #3 │ │ │ │ - str r3, [r0, #4] │ │ │ │ - beq c7e18 <__cxa_atexit@plt+0xbbdb8> │ │ │ │ - ldr sl, [pc, #112] @ c7e54 <__cxa_atexit@plt+0xbbdf4> │ │ │ │ - ldr r9, [r8, #3] │ │ │ │ - ldr lr, [r8, #7] │ │ │ │ - add sl, pc, sl │ │ │ │ - str r9, [r1] │ │ │ │ - and r1, lr, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - str sl, [r2] │ │ │ │ - beq c7e28 <__cxa_atexit@plt+0xbbdc8> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c7e44 <__cxa_atexit@plt+0xbbde4> │ │ │ │ - ldr r0, [lr] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r7, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c68e4 <__cxa_atexit@plt+0xba884> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c6c28 <__cxa_atexit@plt+0xbabc8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r8 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ c7e58 <__cxa_atexit@plt+0xbbdf8> │ │ │ │ - mov r7, lr │ │ │ │ - mov r8, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0x017e489c │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c6994 <__cxa_atexit@plt+0xba934> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c69ac <__cxa_atexit@plt+0xba94c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r9} │ │ │ │ - mov r5, r0 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c69a0 <__cxa_atexit@plt+0xba940> │ │ │ │ + ldr lr, [pc, #88] @ c69b0 <__cxa_atexit@plt+0xba950> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6984 <__cxa_atexit@plt+0xba924> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c6c28 <__cxa_atexit@plt+0xbabc8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - muleq r0, r4, r0 │ │ │ │ - andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq lr, r8, lsl #6 │ │ │ │ + ldrsheq r4, [lr, #-124]! @ 0xffffff84 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [r7, #3] │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6a1c <__cxa_atexit@plt+0xba9bc> │ │ │ │ + ldr r2, [pc, #80] @ c6a24 <__cxa_atexit@plt+0xba9c4> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ c7ec4 <__cxa_atexit@plt+0xbbe64> │ │ │ │ - mov r3, r5 │ │ │ │ - str r2, [r5] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-4]! │ │ │ │ - and r1, r7, #3 │ │ │ │ - cmp r1, #2 │ │ │ │ - beq c7ea0 <__cxa_atexit@plt+0xbbe40> │ │ │ │ - cmp r1, #0 │ │ │ │ - bne c7eb8 <__cxa_atexit@plt+0xbbe58> │ │ │ │ - ldr r0, [r7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c6a0c <__cxa_atexit@plt+0xba9ac> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c6a14 <__cxa_atexit@plt+0xba9b4> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ c7ec8 <__cxa_atexit@plt+0xbbe68> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #4]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - str r2, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #4] │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - andeq r0, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x017e3298 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - and r3, r7, #3 │ │ │ │ - cmp r3, #2 │ │ │ │ - bne c7efc <__cxa_atexit@plt+0xbbe9c> │ │ │ │ - ldr r3, [pc, #32] @ c7f08 <__cxa_atexit@plt+0xbbea8> │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r3, [r5, #8]! │ │ │ │ - ldr r8, [r5, #4] │ │ │ │ - ldr r3, [r5, #-4] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r7, [r5, #8] │ │ │ │ - add r5, r5, #16 │ │ │ │ - b 161512c <__cxa_atexit@plt+0x16090cc> │ │ │ │ - cmneq lr, r8, asr r2 │ │ │ │ - cmneq sp, r4, lsr r2 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ + andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c7f50 <__cxa_atexit@plt+0xbbef0> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ c7f58 <__cxa_atexit@plt+0xbbef8> │ │ │ │ + bhi c6a84 <__cxa_atexit@plt+0xbaa24> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c6a8c <__cxa_atexit@plt+0xbaa2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ c7f5c <__cxa_atexit@plt+0xbbefc> │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, lsl #4 │ │ │ │ + cmneq lr, r8, asr #13 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c6b50 <__cxa_atexit@plt+0xbaaf0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ + cmp r1, r6 │ │ │ │ + bcc c6b5c <__cxa_atexit@plt+0xbaafc> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #27 │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + ldr r2, [pc, #128] @ c6b6c <__cxa_atexit@plt+0xbab0c> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #120] @ c6b70 <__cxa_atexit@plt+0xbab10> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr fp, [pc, #112] @ c6b74 <__cxa_atexit@plt+0xbab14> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r2, [pc, #108] @ c6b78 <__cxa_atexit@plt+0xbab18> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r8, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ + mov r5, r9 │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ + str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + bx r0 │ │ │ │ cmneq lr, r8, asr r6 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c7f94 <__cxa_atexit@plt+0xbbf34> │ │ │ │ + bhi c6bb0 <__cxa_atexit@plt+0xbab50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c7f9c <__cxa_atexit@plt+0xbbf3c> │ │ │ │ + ldr r1, [pc, #24] @ c6bb8 <__cxa_atexit@plt+0xbab58> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldrheq r3, [lr, #-24]! @ 0xffffffe8 │ │ │ │ + @ instruction: 0x017e459c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c8028 <__cxa_atexit@plt+0xbbfc8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8034 <__cxa_atexit@plt+0xbbfd4> │ │ │ │ - ldr lr, [pc, #116] @ c8044 <__cxa_atexit@plt+0xbbfe4> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ c8048 <__cxa_atexit@plt+0xbbfe8> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6c10 <__cxa_atexit@plt+0xbabb0> │ │ │ │ + ldr lr, [pc, #60] @ c6c1c <__cxa_atexit@plt+0xbabbc> │ │ │ │ add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6c04 <__cxa_atexit@plt+0xbaba4> │ │ │ │ + mov r7, sl │ │ │ │ + b c6c28 <__cxa_atexit@plt+0xbabc8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c6cdc <__cxa_atexit@plt+0xbac7c> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c6d14 <__cxa_atexit@plt+0xbacb4> │ │ │ │ + ldr sl, [pc, #228] @ c6d3c <__cxa_atexit@plt+0xbacdc> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #224] @ c6d40 <__cxa_atexit@plt+0xbace0> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #176] @ c6d44 <__cxa_atexit@plt+0xbace4> │ │ │ │ + add r1, pc, r1 │ │ │ │ + add ip, r6, #24 │ │ │ │ + stm ip, {r1, r3, sl} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c6d48 <__cxa_atexit@plt+0xbace8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c6d24 <__cxa_atexit@plt+0xbacc4> │ │ │ │ + ldr r0, [pc, #68] @ c6d34 <__cxa_atexit@plt+0xbacd4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ c804c <__cxa_atexit@plt+0xbbfec> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ c8050 <__cxa_atexit@plt+0xbbff0> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ c8054 <__cxa_atexit@plt+0xbbff4> │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c6d38 <__cxa_atexit@plt+0xbacd8> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r6, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, ip, lsl #9 │ │ │ │ + cmneq lr, r4, asr #8 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + cmneq lr, r4, ror #9 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6db0 <__cxa_atexit@plt+0xbad50> │ │ │ │ + ldr lr, [pc, #60] @ c6dbc <__cxa_atexit@plt+0xbad5c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6da4 <__cxa_atexit@plt+0xbad44> │ │ │ │ + mov r7, sl │ │ │ │ + b c6c28 <__cxa_atexit@plt+0xbabc8> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, ip, asr r1 │ │ │ │ - cmneq lr, r4, asr #2 │ │ │ │ - cmneq lr, r8, lsr r1 │ │ │ │ - cmneq lr, r4, lsl #5 │ │ │ │ + @ instruction: 0xfffffea4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c808c <__cxa_atexit@plt+0xbc02c> │ │ │ │ + bhi c6df4 <__cxa_atexit@plt+0xbad94> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c8094 <__cxa_atexit@plt+0xbc034> │ │ │ │ + ldr r1, [pc, #24] @ c6dfc <__cxa_atexit@plt+0xbad9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, asr #1 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ + cmneq lr, r8, asr r3 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c6e44 <__cxa_atexit@plt+0xbade4> │ │ │ │ + ldr r7, [pc, #52] @ c6e58 <__cxa_atexit@plt+0xbadf8> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6e38 <__cxa_atexit@plt+0xbadd8> │ │ │ │ + mov r7, sl │ │ │ │ + b c6e68 <__cxa_atexit@plt+0xbae08> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c6e5c <__cxa_atexit@plt+0xbadfc> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, ip, asr #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c6f14 <__cxa_atexit@plt+0xbaeb4> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c6f34 <__cxa_atexit@plt+0xbaed4> │ │ │ │ + ldr lr, [pc, #184] @ c6f4c <__cxa_atexit@plt+0xbaeec> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ c6f50 <__cxa_atexit@plt+0xbaef0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, r3, #27 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #148] @ c6f54 <__cxa_atexit@plt+0xbaef4> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #41 @ 0x29 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #136] @ c6f58 <__cxa_atexit@plt+0xbaef8> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + ldr ip, [pc, #128] @ c6f5c <__cxa_atexit@plt+0xbaefc> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #44]! @ 0x2c │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ + str r8, [r6, #8] │ │ │ │ + str lr, [r6, #12] │ │ │ │ + str r1, [r6, #16] │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c6f44 <__cxa_atexit@plt+0xbaee4> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c6f48 <__cxa_atexit@plt+0xbaee8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r4, ror #4 │ │ │ │ + cmneq lr, r8, lsl r2 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + cmneq lr, r8, lsr #5 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c8118 <__cxa_atexit@plt+0xbc0b8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8124 <__cxa_atexit@plt+0xbc0c4> │ │ │ │ - ldr lr, [pc, #104] @ c8134 <__cxa_atexit@plt+0xbc0d4> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c8138 <__cxa_atexit@plt+0xbc0d8> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c813c <__cxa_atexit@plt+0xbc0dc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c8140 <__cxa_atexit@plt+0xbc0e0> │ │ │ │ - add r5, r5, #2 │ │ │ │ + bhi c6fe0 <__cxa_atexit@plt+0xbaf80> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c6ff8 <__cxa_atexit@plt+0xbaf98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c6fec <__cxa_atexit@plt+0xbaf8c> │ │ │ │ + ldr lr, [pc, #88] @ c6ffc <__cxa_atexit@plt+0xbaf9c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c6fd0 <__cxa_atexit@plt+0xbaf70> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c73d8 <__cxa_atexit@plt+0xbb378> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + bx r0 │ │ │ │ + ldrheq r4, [lr, #-16]! │ │ │ │ + andeq r0, r0, r0, lsr r4 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7080 <__cxa_atexit@plt+0xbb020> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c7098 <__cxa_atexit@plt+0xbb038> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c708c <__cxa_atexit@plt+0xbb02c> │ │ │ │ + ldr lr, [pc, #88] @ c709c <__cxa_atexit@plt+0xbb03c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7070 <__cxa_atexit@plt+0xbb010> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c73d8 <__cxa_atexit@plt+0xbb378> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, lsl r1 │ │ │ │ + muleq r0, r0, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7108 <__cxa_atexit@plt+0xbb0a8> │ │ │ │ + ldr r2, [pc, #80] @ c7110 <__cxa_atexit@plt+0xbb0b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c70f8 <__cxa_atexit@plt+0xbb098> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c7100 <__cxa_atexit@plt+0xbb0a0> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r0, rrx │ │ │ │ - cmneq lr, ip, asr r0 │ │ │ │ - cmneq lr, r0, lsr #3 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + sub r3, r5, #20 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7184 <__cxa_atexit@plt+0xbb124> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ c718c <__cxa_atexit@plt+0xbb12c> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ c7190 <__cxa_atexit@plt+0xbb130> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + mov r5, r3 │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r3, [lr, #-252]! @ 0xffffff04 │ │ │ │ + ldrsbeq r3, [lr, #-252]! @ 0xffffff04 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ + sub r9, r5, #16 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi c81bc <__cxa_atexit@plt+0xbc15c> │ │ │ │ + bhi c7208 <__cxa_atexit@plt+0xbb1a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c81c8 <__cxa_atexit@plt+0xbc168> │ │ │ │ - ldr lr, [pc, #100] @ c81d8 <__cxa_atexit@plt+0xbc178> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c81dc <__cxa_atexit@plt+0xbc17c> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + bcc c7214 <__cxa_atexit@plt+0xbb1b4> │ │ │ │ + ldr lr, [pc, #96] @ c7224 <__cxa_atexit@plt+0xbb1c4> │ │ │ │ add lr, pc, lr │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ c7228 <__cxa_atexit@plt+0xbb1c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c81e0 <__cxa_atexit@plt+0xbc180> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ c722c <__cxa_atexit@plt+0xbb1cc> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ + str lr, [r3, #4]! │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ mov r5, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + bx r0 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - ldrheq r2, [lr, #-248]! @ 0xffffff08 │ │ │ │ - cmneq lr, r4, lsr #31 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq lr, ip, ror #30 │ │ │ │ + cmneq lr, r8, asr pc │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c7300 <__cxa_atexit@plt+0xbb2a0> │ │ │ │ + ldr r1, [r4, #804] @ 0x324 │ │ │ │ + add ip, r6, #60 @ 0x3c │ │ │ │ + cmp r1, ip │ │ │ │ + bcc c7308 <__cxa_atexit@plt+0xbb2a8> │ │ │ │ + ldr r0, [r7, #3] │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr lr, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + stmib sp, {r2, r4} │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr fp, [r7, #23] │ │ │ │ + ldr r2, [r7, #27] │ │ │ │ + str r2, [sp] │ │ │ │ + sub r9, ip, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r2, [pc, #140] @ c731c <__cxa_atexit@plt+0xbb2bc> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #132] @ c7320 <__cxa_atexit@plt+0xbb2c0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r6, #4]! │ │ │ │ + ldr r9, [pc, #124] @ c7324 <__cxa_atexit@plt+0xbb2c4> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r2, [pc, #120] @ c7328 <__cxa_atexit@plt+0xbb2c8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + add r3, r6, #44 @ 0x2c │ │ │ │ + stm r3, {r0, r8, lr} │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + mov r3, r6 │ │ │ │ + str r2, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r4, r8, fp} │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r6, #32] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, ip │ │ │ │ + mov r8, r1 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov ip, r6 │ │ │ │ + b c7310 <__cxa_atexit@plt+0xbb2b0> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r6, ip │ │ │ │ + bx r0 │ │ │ │ + ldrheq r3, [lr, #-228]! @ 0xffffff1c │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8218 <__cxa_atexit@plt+0xbc1b8> │ │ │ │ + bhi c7360 <__cxa_atexit@plt+0xbb300> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c8220 <__cxa_atexit@plt+0xbc1c0> │ │ │ │ + ldr r1, [pc, #24] @ c7368 <__cxa_atexit@plt+0xbb308> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, lsr pc │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + cmneq lr, ip, ror #27 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c82ac <__cxa_atexit@plt+0xbc24c> │ │ │ │ - ldr lr, [pc, #112] @ c82b8 <__cxa_atexit@plt+0xbc258> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ + bhi c73c0 <__cxa_atexit@plt+0xbb360> │ │ │ │ + ldr lr, [pc, #60] @ c73cc <__cxa_atexit@plt+0xbb36c> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - beq c8294 <__cxa_atexit@plt+0xbc234> │ │ │ │ - ldr r2, [pc, #68] @ c82bc <__cxa_atexit@plt+0xbc25c> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq c82a4 <__cxa_atexit@plt+0xbc244> │ │ │ │ - b c8300 <__cxa_atexit@plt+0xbc2a0> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c73b4 <__cxa_atexit@plt+0xbb354> │ │ │ │ + mov r7, sl │ │ │ │ + b c73d8 <__cxa_atexit@plt+0xbb378> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ c82f4 <__cxa_atexit@plt+0xbc294> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq c82ec <__cxa_atexit@plt+0xbc28c> │ │ │ │ - b c8300 <__cxa_atexit@plt+0xbc2a0> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - mov ip, fp │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c838c <__cxa_atexit@plt+0xbc32c> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c83f0 <__cxa_atexit@plt+0xbc390> │ │ │ │ - ldr lr, [pc, #232] @ c8424 <__cxa_atexit@plt+0xbc3c4> │ │ │ │ - ldr r0, [pc, #232] @ c8428 <__cxa_atexit@plt+0xbc3c8> │ │ │ │ - sub r1, r3, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov fp, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ c842c <__cxa_atexit@plt+0xbc3cc> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ c8430 <__cxa_atexit@plt+0xbc3d0> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c8404 <__cxa_atexit@plt+0xbc3a4> │ │ │ │ - ldr r1, [pc, #120] @ c8418 <__cxa_atexit@plt+0xbc3b8> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7490 <__cxa_atexit@plt+0xbb430> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c74c8 <__cxa_atexit@plt+0xbb468> │ │ │ │ + ldr sl, [pc, #232] @ c74f0 <__cxa_atexit@plt+0xbb490> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #228] @ c74f4 <__cxa_atexit@plt+0xbb494> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #180] @ c74f8 <__cxa_atexit@plt+0xbb498> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ c841c <__cxa_atexit@plt+0xbc3bc> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, r5, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ c8420 <__cxa_atexit@plt+0xbc3c0> │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c74fc <__cxa_atexit@plt+0xbb49c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c74d8 <__cxa_atexit@plt+0xbb478> │ │ │ │ + ldr r0, [pc, #68] @ c74e8 <__cxa_atexit@plt+0xbb488> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c74ec <__cxa_atexit@plt+0xbb48c> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r6, #28 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - cmneq lr, r0, ror #26 │ │ │ │ - @ instruction: 0xfffffea4 │ │ │ │ - ldrsheq r2, [lr, #-212]! @ 0xffffff2c │ │ │ │ - ldrsheq r2, [lr, #-208]! @ 0xffffff30 │ │ │ │ - cmneq lr, r4, lsr pc │ │ │ │ - strdeq r3, [sp, #-144]! @ 0xffffff70 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c8478 <__cxa_atexit@plt+0xbc418> │ │ │ │ - ldr r9, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ c8480 <__cxa_atexit@plt+0xbc420> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ c8484 <__cxa_atexit@plt+0xbc424> │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrsbeq r3, [lr, #-200]! @ 0xffffff38 │ │ │ │ + @ instruction: 0x017e3c90 │ │ │ │ + @ instruction: 0xfffffb5c │ │ │ │ + cmneq lr, r4, lsr sp │ │ │ │ + @ instruction: 0xfffffdf4 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c7564 <__cxa_atexit@plt+0xbb504> │ │ │ │ + ldr lr, [pc, #60] @ c7570 <__cxa_atexit@plt+0xbb510> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7558 <__cxa_atexit@plt+0xbb4f8> │ │ │ │ + mov r7, sl │ │ │ │ + b c73d8 <__cxa_atexit@plt+0xbb378> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r2 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, ror #25 │ │ │ │ - cmneq lr, ip, lsr #2 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c84bc <__cxa_atexit@plt+0xbc45c> │ │ │ │ + bhi c75a8 <__cxa_atexit@plt+0xbb548> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c84c4 <__cxa_atexit@plt+0xbc464> │ │ │ │ + ldr r1, [pc, #24] @ c75b0 <__cxa_atexit@plt+0xbb550> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x017e2c90 │ │ │ │ + cmneq lr, r4, lsr #23 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c75fc <__cxa_atexit@plt+0xbb59c> │ │ │ │ + ldr r2, [pc, #56] @ c7610 <__cxa_atexit@plt+0xbb5b0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c75f4 <__cxa_atexit@plt+0xbb594> │ │ │ │ + b c7620 <__cxa_atexit@plt+0xbb5c0> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c7614 <__cxa_atexit@plt+0xbb5b4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, r8, lsl r9 │ │ │ │ andeq r0, r0, r3 │ │ │ │ - andeq r0, r0, pc │ │ │ │ - sub r9, r5, #16 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r9 │ │ │ │ - bhi c8550 <__cxa_atexit@plt+0xbc4f0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c855c <__cxa_atexit@plt+0xbc4fc> │ │ │ │ - ldr lr, [pc, #116] @ c856c <__cxa_atexit@plt+0xbc50c> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ c8570 <__cxa_atexit@plt+0xbc510> │ │ │ │ - sub r2, r6, #7 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c76b8 <__cxa_atexit@plt+0xbb658> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c76d8 <__cxa_atexit@plt+0xbb678> │ │ │ │ + ldr lr, [pc, #168] @ c76f0 <__cxa_atexit@plt+0xbb690> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ c8574 <__cxa_atexit@plt+0xbc514> │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #8 │ │ │ │ - str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ c8578 <__cxa_atexit@plt+0xbc518> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ c857c <__cxa_atexit@plt+0xbc51c> │ │ │ │ - add r5, r5, #1 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - stm lr, {r0, r1, r2, r3, r5} │ │ │ │ - mov r5, r9 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r9, [pc, #164] @ c76f4 <__cxa_atexit@plt+0xbb694> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #132] @ c76f8 <__cxa_atexit@plt+0xbb698> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + sub r0, r3, #41 @ 0x29 │ │ │ │ + ldr r9, [pc, #116] @ c76fc <__cxa_atexit@plt+0xbb69c> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, r4, lsr ip │ │ │ │ - cmneq lr, ip, lsl ip │ │ │ │ - cmneq lr, r0, lsl ip │ │ │ │ - cmneq lr, ip, asr sp │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c76e8 <__cxa_atexit@plt+0xbb688> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c76ec <__cxa_atexit@plt+0xbb68c> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r0, lsl #21 │ │ │ │ + ldrheq r3, [lr, #-164]! @ 0xffffff5c │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + ldrsheq r3, [lr, #-164]! @ 0xffffff5c │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r0, r1 │ │ │ │ + andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c85b4 <__cxa_atexit@plt+0xbc554> │ │ │ │ + bhi c7730 <__cxa_atexit@plt+0xbb6d0> │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r2, [pc, #24] @ c7738 <__cxa_atexit@plt+0xbb6d8> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c85bc <__cxa_atexit@plt+0xbc55c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x017e2b98 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ + cmneq lr, ip, lsl sl │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi c8640 <__cxa_atexit@plt+0xbc5e0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #28 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c864c <__cxa_atexit@plt+0xbc5ec> │ │ │ │ - ldr lr, [pc, #104] @ c865c <__cxa_atexit@plt+0xbc5fc> │ │ │ │ - ldr r9, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ c8660 <__cxa_atexit@plt+0xbc600> │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r1, r6, #7 │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - add lr, r3, #16 │ │ │ │ - stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ c8664 <__cxa_atexit@plt+0xbc604> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ c8668 <__cxa_atexit@plt+0xbc608> │ │ │ │ - add r5, r5, #2 │ │ │ │ + bhi c77bc <__cxa_atexit@plt+0xbb75c> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c77d4 <__cxa_atexit@plt+0xbb774> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r8, r9 │ │ │ │ - str sl, [r3, #12] │ │ │ │ - stm lr, {r1, r3, r5} │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c77c8 <__cxa_atexit@plt+0xbb768> │ │ │ │ + ldr lr, [pc, #88] @ c77d8 <__cxa_atexit@plt+0xbb778> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c77ac <__cxa_atexit@plt+0xbb74c> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c7af0 <__cxa_atexit@plt+0xbba90> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + bx r0 │ │ │ │ + ldrsbeq r3, [lr, #-148]! @ 0xffffff6c │ │ │ │ + andeq r0, r0, ip, ror #6 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c785c <__cxa_atexit@plt+0xbb7fc> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c7874 <__cxa_atexit@plt+0xbb814> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7868 <__cxa_atexit@plt+0xbb808> │ │ │ │ + ldr lr, [pc, #88] @ c7878 <__cxa_atexit@plt+0xbb818> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c784c <__cxa_atexit@plt+0xbb7ec> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c7af0 <__cxa_atexit@plt+0xbba90> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + mov r5, r2 │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r4, lsr r9 │ │ │ │ + andeq r0, r0, ip, asr #5 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c78e4 <__cxa_atexit@plt+0xbb884> │ │ │ │ + ldr r2, [pc, #80] @ c78ec <__cxa_atexit@plt+0xbb88c> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c78d4 <__cxa_atexit@plt+0xbb874> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c78dc <__cxa_atexit@plt+0xbb87c> │ │ │ │ + ldr r0, [r8] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #28 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r8, lsr fp │ │ │ │ - cmneq lr, r4, lsr fp │ │ │ │ - cmneq lr, r8, ror ip │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ - sub r9, r5, #20 │ │ │ │ + sub r3, r5, #8 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c794c <__cxa_atexit@plt+0xbb8ec> │ │ │ │ + ldr r8, [r7, #8] │ │ │ │ + ldr r9, [r7, #12] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ + ldr r1, [pc, #24] @ c7954 <__cxa_atexit@plt+0xbb8f4> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 16249a0 <__cxa_atexit@plt+0x1618940> │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, lsl #16 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ + sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi c86e4 <__cxa_atexit@plt+0xbc684> │ │ │ │ + bhi c7a18 <__cxa_atexit@plt+0xbb9b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ + add r6, r3, #56 @ 0x38 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c86f0 <__cxa_atexit@plt+0xbc690> │ │ │ │ - ldr lr, [pc, #100] @ c8700 <__cxa_atexit@plt+0xbc6a0> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ c8704 <__cxa_atexit@plt+0xbc6a4> │ │ │ │ - sub r2, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ - ldr r1, [r7, #16] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ c8708 <__cxa_atexit@plt+0xbc6a8> │ │ │ │ + bcc c7a24 <__cxa_atexit@plt+0xbb9c4> │ │ │ │ + add r2, r7, #3 │ │ │ │ + ldm r2, {r0, r1, r2} │ │ │ │ + str r2, [sp, #8] │ │ │ │ + ldr r2, [r7, #15] │ │ │ │ + str r2, [sp] │ │ │ │ + add lr, r7, #19 │ │ │ │ + ldm lr, {sl, ip, lr} │ │ │ │ + str fp, [sp, #4] │ │ │ │ + sub fp, r6, #27 │ │ │ │ + str fp, [r5, #-4] │ │ │ │ + ldr r2, [pc, #128] @ c7a34 <__cxa_atexit@plt+0xbb9d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - str lr, [r3, #4] │ │ │ │ - str r2, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + ldr r2, [pc, #120] @ c7a38 <__cxa_atexit@plt+0xbb9d8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #4]! │ │ │ │ + ldr fp, [pc, #112] @ c7a3c <__cxa_atexit@plt+0xbb9dc> │ │ │ │ + add fp, pc, fp │ │ │ │ + ldr r2, [pc, #108] @ c7a40 <__cxa_atexit@plt+0xbb9e0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ + str r8, [r3, #48] @ 0x30 │ │ │ │ + str r1, [r3, #52] @ 0x34 │ │ │ │ + mov r0, r3 │ │ │ │ + str r2, [r0, #36]! @ 0x24 │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + add r0, r3, #12 │ │ │ │ + stm r0, {r8, ip, lr} │ │ │ │ + str fp, [r3, #24] │ │ │ │ + str r3, [r3, #28] │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r3, #32] │ │ │ │ mov r5, r9 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ + ldr r8, [sp, #8] │ │ │ │ + ldr fp, [sp, #4] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ + mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x017e2a90 │ │ │ │ - cmneq lr, ip, ror sl │ │ │ │ + @ instruction: 0x017e3790 │ │ │ │ + @ instruction: 0xfffffe20 │ │ │ │ + @ instruction: 0xfffffeb8 │ │ │ │ + @ instruction: 0xffffff44 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8740 <__cxa_atexit@plt+0xbc6e0> │ │ │ │ + bhi c7a78 <__cxa_atexit@plt+0xbba18> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c8748 <__cxa_atexit@plt+0xbc6e8> │ │ │ │ + ldr r1, [pc, #24] @ c7a80 <__cxa_atexit@plt+0xbba20> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, lsl #20 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ + ldrsbeq r3, [lr, #-100]! @ 0xffffff9c │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ - sub r5, r5, #24 │ │ │ │ + sub r5, r5, #28 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c87d4 <__cxa_atexit@plt+0xbc774> │ │ │ │ - ldr lr, [pc, #112] @ c87e0 <__cxa_atexit@plt+0xbc780> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - add r7, r7, #7 │ │ │ │ + bhi c7ad8 <__cxa_atexit@plt+0xbba78> │ │ │ │ + ldr lr, [pc, #60] @ c7ae4 <__cxa_atexit@plt+0xbba84> │ │ │ │ add lr, pc, lr │ │ │ │ - str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldm r7, {r0, r2, r7} │ │ │ │ - tst r8, #3 │ │ │ │ - str r2, [r3, #4] │ │ │ │ - str r1, [r3, #8] │ │ │ │ - str r7, [r3, #12] │ │ │ │ - str r0, [r3, #16] │ │ │ │ - beq c87bc <__cxa_atexit@plt+0xbc75c> │ │ │ │ - ldr r2, [pc, #68] @ c87e4 <__cxa_atexit@plt+0xbc784> │ │ │ │ - ldr r7, [r8, #7] │ │ │ │ - ldr r1, [r8, #3] │ │ │ │ - add r2, pc, r2 │ │ │ │ - tst r7, #3 │ │ │ │ - str r2, [r5] │ │ │ │ - str r1, [r3] │ │ │ │ - beq c87cc <__cxa_atexit@plt+0xbc76c> │ │ │ │ - b c8828 <__cxa_atexit@plt+0xbc7c8> │ │ │ │ - ldr r0, [r8] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r8 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r7] │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7acc <__cxa_atexit@plt+0xbba6c> │ │ │ │ + mov r7, sl │ │ │ │ + b c7af0 <__cxa_atexit@plt+0xbba90> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, ror r0 │ │ │ │ - andeq r0, r0, ip, ror r0 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [r7, #3] │ │ │ │ - ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ c881c <__cxa_atexit@plt+0xbc7bc> │ │ │ │ - str r3, [r5] │ │ │ │ - tst r7, #3 │ │ │ │ - add r2, pc, r2 │ │ │ │ - str r2, [r5, #-4]! │ │ │ │ - beq c8814 <__cxa_atexit@plt+0xbc7b4> │ │ │ │ - b c8828 <__cxa_atexit@plt+0xbc7c8> │ │ │ │ - ldr r0, [r7] │ │ │ │ - bx r0 │ │ │ │ - andeq r0, r0, ip, lsl r0 │ │ │ │ - andeq r0, r0, r5 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - ldr r8, [r3, #12]! │ │ │ │ - mov r2, r3 │ │ │ │ - ldr sl, [r3, #-8] │ │ │ │ - ldr r9, [r2, #4]! │ │ │ │ - mov ip, fp │ │ │ │ - and r0, r7, #3 │ │ │ │ - cmp r0, #2 │ │ │ │ - bne c88b4 <__cxa_atexit@plt+0xbc854> │ │ │ │ - add r3, r6, #28 │ │ │ │ - cmp r1, r3 │ │ │ │ - bcc c8918 <__cxa_atexit@plt+0xbc8b8> │ │ │ │ - ldr lr, [pc, #232] @ c894c <__cxa_atexit@plt+0xbc8ec> │ │ │ │ - ldr r0, [pc, #232] @ c8950 <__cxa_atexit@plt+0xbc8f0> │ │ │ │ - sub r1, r3, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - mov fp, ip │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str lr, [r6, #4]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ c8954 <__cxa_atexit@plt+0xbc8f4> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ c8958 <__cxa_atexit@plt+0xbc8f8> │ │ │ │ - add r5, r5, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r5, [r6, #24] │ │ │ │ - str r9, [r6, #8] │ │ │ │ - str sl, [r6, #12] │ │ │ │ - str r1, [r6, #16] │ │ │ │ - str r6, [r6, #20] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - add r2, r6, #40 @ 0x28 │ │ │ │ - cmp r1, r2 │ │ │ │ - bcc c892c <__cxa_atexit@plt+0xbc8cc> │ │ │ │ - ldr r1, [pc, #120] @ c8940 <__cxa_atexit@plt+0xbc8e0> │ │ │ │ - ldr lr, [r5, #20] │ │ │ │ - ldr fp, [r5, #8] │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7ba4 <__cxa_atexit@plt+0xbbb44> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c7bdc <__cxa_atexit@plt+0xbbb7c> │ │ │ │ + ldr sl, [pc, #228] @ c7c04 <__cxa_atexit@plt+0xbbba4> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #224] @ c7c08 <__cxa_atexit@plt+0xbbba8> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #176] @ c7c0c <__cxa_atexit@plt+0xbbbac> │ │ │ │ add r1, pc, r1 │ │ │ │ - str r1, [r6, #4]! │ │ │ │ - add r0, r6, #8 │ │ │ │ - stm r0, {r8, r9, sl} │ │ │ │ - add r0, r6, #28 │ │ │ │ - stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ c8944 <__cxa_atexit@plt+0xbc8e4> │ │ │ │ - mov r1, r6 │ │ │ │ - add lr, r5, #12 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ c8948 <__cxa_atexit@plt+0xbc8e8> │ │ │ │ - mov r8, fp │ │ │ │ - mov r5, r3 │ │ │ │ - mov fp, ip │ │ │ │ + add ip, r6, #24 │ │ │ │ + stm ip, {r1, r3, sl} │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c7c10 <__cxa_atexit@plt+0xbbbb0> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c7bec <__cxa_atexit@plt+0xbbb8c> │ │ │ │ + ldr r0, [pc, #68] @ c7bfc <__cxa_atexit@plt+0xbbb9c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - stm lr, {r0, r1, r6} │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c7c00 <__cxa_atexit@plt+0xbbba0> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ + mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b 111ce64 <__cxa_atexit@plt+0x1110e04> │ │ │ │ - mov r6, #28 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ - mov r6, r3 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - mov r6, #40 @ 0x28 │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - mov fp, ip │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffbfc │ │ │ │ - @ instruction: 0xfffffd7c │ │ │ │ - cmneq lr, r8, lsr r8 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, r4, asr #11 │ │ │ │ + cmneq lr, ip, ror r5 │ │ │ │ + @ instruction: 0xfffffc20 │ │ │ │ + cmneq lr, ip, lsl r6 │ │ │ │ + @ instruction: 0xfffffe04 │ │ │ │ + @ instruction: 0xfffffec4 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c7c78 <__cxa_atexit@plt+0xbbc18> │ │ │ │ + ldr lr, [pc, #60] @ c7c84 <__cxa_atexit@plt+0xbbc24> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7c6c <__cxa_atexit@plt+0xbbc0c> │ │ │ │ + mov r7, sl │ │ │ │ + b c7af0 <__cxa_atexit@plt+0xbba90> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq lr, ip, asr #17 │ │ │ │ - cmneq lr, r8, asr #17 │ │ │ │ - cmneq lr, ip, lsl #20 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c89a8 <__cxa_atexit@plt+0xbc948> │ │ │ │ - ldr r2, [pc, #56] @ c89b0 <__cxa_atexit@plt+0xbc950> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c89b4 <__cxa_atexit@plt+0xbc954> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #1 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c89b8 <__cxa_atexit@plt+0xbc958> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi c7cbc <__cxa_atexit@plt+0xbbc5c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c7cc4 <__cxa_atexit@plt+0xbbc64> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - strheq r3, [sp, #-120]! @ 0xffffff88 │ │ │ │ - ldrheq r2, [lr, #-116]! @ 0xffffff8c │ │ │ │ - cmneq lr, ip, lsr #15 │ │ │ │ - cmneq sp, r8, ror #8 │ │ │ │ - andeq r0, r2, r3 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - mov r2, r5 │ │ │ │ - sub r5, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ + @ instruction: 0x017e3490 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r0 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi c8a88 <__cxa_atexit@plt+0xbca28> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #60 @ 0x3c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8a90 <__cxa_atexit@plt+0xbca30> │ │ │ │ - str r7, [r2, #-4] │ │ │ │ - ldr r1, [pc, #172] @ c8aa4 <__cxa_atexit@plt+0xbca44> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r2, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldr lr, [r7, #12] │ │ │ │ - ldr r9, [r7, #16] │ │ │ │ - ldr sl, [r7, #24] │ │ │ │ - ldr r1, [r7, #20] │ │ │ │ - ldr r0, [pc, #144] @ c8aa8 <__cxa_atexit@plt+0xbca48> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r2, #-20] @ 0xffffffec │ │ │ │ - sub r0, r6, #27 │ │ │ │ - str r0, [r2, #-12] │ │ │ │ - ldr r0, [pc, #128] @ c8aac <__cxa_atexit@plt+0xbca4c> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #52]! @ 0x34 │ │ │ │ - str r3, [r2, #-16] │ │ │ │ - ldr r0, [pc, #116] @ c8ab0 <__cxa_atexit@plt+0xbca50> │ │ │ │ - str r8, [r3, #8] │ │ │ │ - ldr ip, [pc, #112] @ c8ab4 <__cxa_atexit@plt+0xbca54> │ │ │ │ - sub r2, r6, #55 @ 0x37 │ │ │ │ - add r0, pc, r0 │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - str r1, [r3, #-44] @ 0xffffffd4 │ │ │ │ - mov r1, r3 │ │ │ │ - str ip, [r3, #-48] @ 0xffffffd0 │ │ │ │ - str sl, [r3, #-40] @ 0xffffffd8 │ │ │ │ - str r0, [r1, #-36]! @ 0xffffffdc │ │ │ │ - str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r0, [pc, #72] @ c8ab8 <__cxa_atexit@plt+0xbca58> │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r1, [r3, #-12] │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #-20] @ 0xffffffec │ │ │ │ - str lr, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r6, r3 │ │ │ │ - b c8a98 <__cxa_atexit@plt+0xbca38> │ │ │ │ - mov r5, #60 @ 0x3c │ │ │ │ - str r5, [r4, #828] @ 0x33c │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r5, r2 │ │ │ │ + bhi c7d0c <__cxa_atexit@plt+0xbbcac> │ │ │ │ + ldr r7, [pc, #52] @ c7d20 <__cxa_atexit@plt+0xbbcc0> │ │ │ │ + add r7, pc, r7 │ │ │ │ + stmdb r3, {r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7d00 <__cxa_atexit@plt+0xbbca0> │ │ │ │ + mov r7, sl │ │ │ │ + b c7d30 <__cxa_atexit@plt+0xbbcd0> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr #14 │ │ │ │ - cmneq lr, ip, lsr #14 │ │ │ │ - @ instruction: 0xffffff34 │ │ │ │ - @ instruction: 0xfffff9f4 │ │ │ │ - ldrsheq r2, [lr, #-156]! @ 0xffffff64 │ │ │ │ - @ instruction: 0xfffffcdc │ │ │ │ - @ instruction: 0x016d3690 │ │ │ │ - andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub lr, r5, #24 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r5 │ │ │ │ - cmp fp, lr │ │ │ │ - bhi c8bd0 <__cxa_atexit@plt+0xbcb70> │ │ │ │ - ldr ip, [r2, #12] │ │ │ │ + ldr r7, [pc, #16] @ c7d24 <__cxa_atexit@plt+0xbbcc4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [r2, #20] │ │ │ │ - ldr r8, [r2, #8] │ │ │ │ - ldr r1, [r2, #16] │ │ │ │ - ldr r9, [pc, #252] @ c8bf4 <__cxa_atexit@plt+0xbcb94> │ │ │ │ - str ip, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [pc, #248] @ c8bf8 <__cxa_atexit@plt+0xbcb98> │ │ │ │ - add r9, pc, r9 │ │ │ │ - tst r7, #3 │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r9, [r5, #-4] │ │ │ │ - stmib r5, {r1, r8, sl} │ │ │ │ - str r2, [r5, #16] │ │ │ │ - beq c8bc4 <__cxa_atexit@plt+0xbcb64> │ │ │ │ - ldr r0, [r4, #804] @ 0x324 │ │ │ │ - add r2, r6, #72 @ 0x48 │ │ │ │ - cmp r0, r2 │ │ │ │ - bcc c8be0 <__cxa_atexit@plt+0xbcb80> │ │ │ │ - ldr r9, [pc, #204] @ c8bfc <__cxa_atexit@plt+0xbcb9c> │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r7, #3] │ │ │ │ - add r9, pc, r9 │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - str r9, [r6, #48]! @ 0x30 │ │ │ │ - ldr r9, [pc, #180] @ c8c00 <__cxa_atexit@plt+0xbcba0> │ │ │ │ - sub lr, r2, #43 @ 0x2b │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str r6, [r3, #-16] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r9, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [pc, #160] @ c8c04 <__cxa_atexit@plt+0xbcba4> │ │ │ │ - str r0, [r6, #-40] @ 0xffffffd8 │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, r0, asr #32 │ │ │ │ + cmneq sp, ip, lsl #4 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r3, #4]! │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c7ddc <__cxa_atexit@plt+0xbbd7c> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #60 @ 0x3c │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c7dfc <__cxa_atexit@plt+0xbbd9c> │ │ │ │ + ldr lr, [pc, #184] @ c7e14 <__cxa_atexit@plt+0xbbdb4> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [pc, #180] @ c7e18 <__cxa_atexit@plt+0xbbdb8> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + ldr r0, [r7, #2] │ │ │ │ + ldr r9, [r7, #6] │ │ │ │ + str r1, [r5] │ │ │ │ + ldr r1, [r5, #8] │ │ │ │ + sub r2, r3, #27 │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str lr, [r6, #4]! │ │ │ │ + ldr lr, [pc, #148] @ c7e1c <__cxa_atexit@plt+0xbbdbc> │ │ │ │ + add lr, pc, lr │ │ │ │ + sub r2, r3, #41 @ 0x29 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ + ldr sl, [pc, #136] @ c7e20 <__cxa_atexit@plt+0xbbdc0> │ │ │ │ + add sl, pc, sl │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + ldr ip, [pc, #128] @ c7e24 <__cxa_atexit@plt+0xbbdc4> │ │ │ │ + add ip, pc, ip │ │ │ │ + mov r2, r6 │ │ │ │ + str ip, [r2, #44]! @ 0x2c │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ str r8, [r6, #8] │ │ │ │ - str ip, [r6, #12] │ │ │ │ + str lr, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ - str fp, [r6, #20] │ │ │ │ - str sl, [r6, #24] │ │ │ │ - ldr r3, [pc, #136] @ c8c08 <__cxa_atexit@plt+0xbcba8> │ │ │ │ + str r8, [r6, #20] │ │ │ │ + str r6, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r0, [r6, #32] │ │ │ │ + str r9, [r6, #36] @ 0x24 │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r2, [pc, #40] @ c7e0c <__cxa_atexit@plt+0xbbdac> │ │ │ │ + ldr r2, [pc, r2] │ │ │ │ + add r2, r2, #1 │ │ │ │ + ldr r1, [pc, #32] @ c7e10 <__cxa_atexit@plt+0xbbdb0> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmib r5, {r1, r2} │ │ │ │ + mov r5, r3 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + @ instruction: 0x017e339c │ │ │ │ + cmneq lr, r0, asr r3 │ │ │ │ + @ instruction: 0xfffff9a8 │ │ │ │ + cmneq lr, r0, ror #7 │ │ │ │ + @ instruction: 0xfffffd04 │ │ │ │ + @ instruction: 0xfffffe84 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7ea8 <__cxa_atexit@plt+0xbbe48> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c7ec0 <__cxa_atexit@plt+0xbbe60> │ │ │ │ + ldr r1, [pc, r1] │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7eb4 <__cxa_atexit@plt+0xbbe54> │ │ │ │ + ldr lr, [pc, #88] @ c7ec4 <__cxa_atexit@plt+0xbbe64> │ │ │ │ add lr, pc, lr │ │ │ │ - sub r0, r2, #67 @ 0x43 │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r0, [r6, #-28] @ 0xffffffe4 │ │ │ │ - str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ - str r3, [r6, #-44] @ 0xffffffd4 │ │ │ │ - mov r3, r6 │ │ │ │ - str lr, [r3, #-36]! @ 0xffffffdc │ │ │ │ - ldr r1, [pc, #104] @ c8c0c <__cxa_atexit@plt+0xbcbac> │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r8, [r6, #-16] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r6, #-20] @ 0xffffffec │ │ │ │ - str r3, [r6, #-12] │ │ │ │ - str ip, [r6, #-8] │ │ │ │ - str r0, [r6, #-4] │ │ │ │ - mov r6, r2 │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r7] │ │ │ │ - mov r5, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7e98 <__cxa_atexit@plt+0xbbe38> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c82a4 <__cxa_atexit@plt+0xbc244> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ + mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - mov r5, lr │ │ │ │ - mov r6, r2 │ │ │ │ - mov r0, #72 @ 0x48 │ │ │ │ - str r0, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - andeq r0, r0, r8, lsl r1 │ │ │ │ - cmneq lr, r4, lsr r6 │ │ │ │ - @ instruction: 0xfffffe8c │ │ │ │ - ldrsheq r2, [lr, #-84]! @ 0xffffffac │ │ │ │ - @ instruction: 0xfffff394 │ │ │ │ - cmneq lr, ip, lsl #13 │ │ │ │ - @ instruction: 0xfffff680 │ │ │ │ - cmneq sp, ip, lsr r5 │ │ │ │ - andeq r0, r0, r3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #72 @ 0x48 │ │ │ │ - mov r9, r4 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8cd8 <__cxa_atexit@plt+0xbcc78> │ │ │ │ - ldr r8, [pc, #172] @ c8ce8 <__cxa_atexit@plt+0xbcc88> │ │ │ │ - ldr r2, [pc, #172] @ c8cec <__cxa_atexit@plt+0xbcc8c> │ │ │ │ - add r8, pc, r8 │ │ │ │ - ldr r2, [pc, r2] │ │ │ │ - str fp, [sp] │ │ │ │ - ldr fp, [r5, #4]! │ │ │ │ - ldr r0, [r7, #11] │ │ │ │ - ldr ip, [r7, #3] │ │ │ │ - ldr sl, [r7, #7] │ │ │ │ - str r8, [r3, #48]! @ 0x30 │ │ │ │ - str r2, [r5] │ │ │ │ - ldr r1, [pc, #136] @ c8cf0 <__cxa_atexit@plt+0xbcc90> │ │ │ │ - str r0, [r3, #-40] @ 0xffffffd8 │ │ │ │ - ldmib r5, {r4, r8} │ │ │ │ - ldr lr, [pc, #128] @ c8cf4 <__cxa_atexit@plt+0xbcc94> │ │ │ │ - sub r2, r6, #43 @ 0x2b │ │ │ │ - add r1, pc, r1 │ │ │ │ - sub r0, r6, #67 @ 0x43 │ │ │ │ - ldr lr, [pc, lr] │ │ │ │ - str r2, [r5, #8] │ │ │ │ - mov r2, r3 │ │ │ │ - str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r1, [r2, #-36]! @ 0xffffffdc │ │ │ │ - str r0, [r3, #-28] @ 0xffffffe4 │ │ │ │ - str r4, [r3, #-24] @ 0xffffffe8 │ │ │ │ - ldr r1, [pc, #84] @ c8cf8 <__cxa_atexit@plt+0xbcc98> │ │ │ │ - str fp, [r3, #-8] │ │ │ │ - str fp, [r3, #12] │ │ │ │ - ldr fp, [sp] │ │ │ │ - str r4, [r3, #16] │ │ │ │ - mov r4, r9 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r3, #-20] @ 0xffffffec │ │ │ │ - str r8, [r3, #-16] │ │ │ │ - str r2, [r3, #-12] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - str sl, [r3, #24] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r4, r9 │ │ │ │ - mov r3, #72 @ 0x48 │ │ │ │ - str r3, [r9, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd84 │ │ │ │ - cmneq lr, r0, lsl #10 │ │ │ │ - @ instruction: 0xfffff29c │ │ │ │ - @ instruction: 0x017e2594 │ │ │ │ - @ instruction: 0xfffff574 │ │ │ │ - cmneq sp, ip, asr #8 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ - andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c8d50 <__cxa_atexit@plt+0xbccf0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8d58 <__cxa_atexit@plt+0xbccf8> │ │ │ │ - ldr r1, [pc, #64] @ c8d74 <__cxa_atexit@plt+0xbcd14> │ │ │ │ - ldr r0, [pc, #64] @ c8d78 <__cxa_atexit@plt+0xbcd18> │ │ │ │ - add r1, pc, r1 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #4]! │ │ │ │ - stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - b 111cd74 <__cxa_atexit@plt+0x1110d14> │ │ │ │ - mov r6, r3 │ │ │ │ - b c8d60 <__cxa_atexit@plt+0xbcd00> │ │ │ │ - mov r7, #12 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ c8d70 <__cxa_atexit@plt+0xbcd10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - add r7, pc, r7 │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - strdeq r3, [sp, #-56]! @ 0xffffffc8 │ │ │ │ - andeq r0, r0, ip, asr #32 │ │ │ │ - @ instruction: 0xfffff024 │ │ │ │ - ldrdeq r3, [sp, #-48]! @ 0xffffffd0 │ │ │ │ + cmneq lr, r8, ror #5 │ │ │ │ + andeq r0, r0, r4, lsr r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #36 @ 0x24 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8df8 <__cxa_atexit@plt+0xbcd98> │ │ │ │ - ldr r8, [pc, #96] @ c8e04 <__cxa_atexit@plt+0xbcda4> │ │ │ │ - ldr lr, [pc, #96] @ c8e08 <__cxa_atexit@plt+0xbcda8> │ │ │ │ - ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ c8e0c <__cxa_atexit@plt+0xbcdac> │ │ │ │ - add r8, pc, r8 │ │ │ │ - add lr, pc, lr │ │ │ │ - sub r0, r6, #31 │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - ldr r2, [r5, #-4] │ │ │ │ - str r8, [r3, #16]! │ │ │ │ - ldmib r5, {r1, ip} │ │ │ │ - mov r8, r7 │ │ │ │ - str r9, [r5] │ │ │ │ - str r3, [r5, #4] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str lr, [r3, #-12] │ │ │ │ - str r7, [r3, #-8] │ │ │ │ - str r2, [r3, #-4] │ │ │ │ - str r7, [r3, #8] │ │ │ │ - str sl, [r3, #12] │ │ │ │ - str r1, [r3, #16] │ │ │ │ - str ip, [r3, #20] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - mov r3, #36 @ 0x24 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - b 161662c <__cxa_atexit@plt+0x160a5cc> │ │ │ │ - @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0xffffefec │ │ │ │ - cmneq lr, r8, lsl #7 │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c8e94 <__cxa_atexit@plt+0xbce34> │ │ │ │ - ldr r8, [r5] │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ - ldr sl, [pc, #120] @ c8eac <__cxa_atexit@plt+0xbce4c> │ │ │ │ - ldr lr, [pc, #120] @ c8eb0 <__cxa_atexit@plt+0xbce50> │ │ │ │ - ldr r9, [pc, #120] @ c8eb4 <__cxa_atexit@plt+0xbce54> │ │ │ │ - ldr ip, [r5, #8]! │ │ │ │ - ldr r1, [pc, #116] @ c8eb8 <__cxa_atexit@plt+0xbce58> │ │ │ │ - add sl, pc, sl │ │ │ │ - add r9, pc, r9 │ │ │ │ - add lr, pc, lr │ │ │ │ + andeq r0, r0, pc │ │ │ │ + mov r3, r7 │ │ │ │ + sub r2, r5, #8 │ │ │ │ + cmp fp, r2 │ │ │ │ + bhi c7f48 <__cxa_atexit@plt+0xbbee8> │ │ │ │ + add sl, r3, #8 │ │ │ │ + ldm sl, {r8, r9, sl} │ │ │ │ + ldr r7, [r3, #20] │ │ │ │ + ldr r1, [pc, #108] @ c7f60 <__cxa_atexit@plt+0xbbf00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldmib r5, {r0, sl} │ │ │ │ - str r1, [r5] │ │ │ │ - sub r1, r6, #31 │ │ │ │ - str r1, [r5, #8] │ │ │ │ - mov r1, r3 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str r9, [r1, #28]! │ │ │ │ - add r0, r3, #8 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ - str ip, [r3, #44] @ 0x2c │ │ │ │ - stm r0, {r2, sl, lr} │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r7, [pc, #32] @ c8ebc <__cxa_atexit@plt+0xbce5c> │ │ │ │ + stmdb r5, {r1, r3} │ │ │ │ + sub r3, r5, #36 @ 0x24 │ │ │ │ + cmp fp, r3 │ │ │ │ + bhi c7f54 <__cxa_atexit@plt+0xbbef4> │ │ │ │ + ldr lr, [pc, #88] @ c7f64 <__cxa_atexit@plt+0xbbf04> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r5, #-36] @ 0xffffffdc │ │ │ │ + sub lr, r5, #32 │ │ │ │ + stm lr, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c7f38 <__cxa_atexit@plt+0xbbed8> │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + b c82a4 <__cxa_atexit@plt+0xbc244> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, sl │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ + mov r7, r3 │ │ │ │ + bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r4, lsl #1 │ │ │ │ - ldrdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x000004b0 │ │ │ │ - ldrsheq r2, [lr, #-36]! @ 0xffffffdc │ │ │ │ - cmneq sp, r8, asr #5 │ │ │ │ - cmneq sp, r0, lsl #5 │ │ │ │ - andeq r0, r1, r1 │ │ │ │ - andeq r0, r1, r3, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ + cmneq lr, r8, asr #4 │ │ │ │ + muleq r0, r4, r3 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, fp │ │ │ │ + sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8f28 <__cxa_atexit@plt+0xbcec8> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #8 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c8f34 <__cxa_atexit@plt+0xbced4> │ │ │ │ - ldr r1, [pc, #80] @ c8f44 <__cxa_atexit@plt+0xbcee4> │ │ │ │ - sub r9, r6, #3 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - ldr r1, [r7, #8] │ │ │ │ - ldr r7, [r7, #12] │ │ │ │ - ldr r5, [pc, #60] @ c8f48 <__cxa_atexit@plt+0xbcee8> │ │ │ │ - ldr r5, [pc, r5] │ │ │ │ - stmib r2, {r5, r7} │ │ │ │ - ldr r7, [pc, #52] @ c8f4c <__cxa_atexit@plt+0xbceec> │ │ │ │ + bhi c7fd0 <__cxa_atexit@plt+0xbbf70> │ │ │ │ + ldr r2, [pc, #80] @ c7fd8 <__cxa_atexit@plt+0xbbf78> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r1, [r7, #3] │ │ │ │ + ldr r7, [r7, #7] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r7, [r5, #-8] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + and r7, r8, #3 │ │ │ │ + cmp r7, #3 │ │ │ │ + beq c7fc0 <__cxa_atexit@plt+0xbbf60> │ │ │ │ + cmp r7, #0 │ │ │ │ + bne c7fc8 <__cxa_atexit@plt+0xbbf68> │ │ │ │ + ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ + mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #8 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r7, [r5, #-4] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r7, [r5, #-8] │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r4, asr #4 │ │ │ │ - cmneq lr, r8, lsl #6 │ │ │ │ - cmneq lr, r0, lsl #13 │ │ │ │ + andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, r2, lsl r0 │ │ │ │ - sub r3, r5, #8 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mvn r7, r7 │ │ │ │ + mov r3, #4 │ │ │ │ + tst r7, #3 │ │ │ │ + moveq r3, #8 │ │ │ │ + ldr r7, [r5, r3] │ │ │ │ + add r5, r5, #12 │ │ │ │ + b 1615124 <__cxa_atexit@plt+0x16090c4> │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, pc │ │ │ │ + sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c8f84 <__cxa_atexit@plt+0xbcf24> │ │ │ │ + bhi c804c <__cxa_atexit@plt+0xbbfec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c8f8c <__cxa_atexit@plt+0xbcf2c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ + ldr r1, [r7, #16] │ │ │ │ + ldr lr, [pc, #44] @ c8054 <__cxa_atexit@plt+0xbbff4> │ │ │ │ + ldr lr, [pc, lr] │ │ │ │ + ldr r0, [pc, #40] @ c8058 <__cxa_atexit@plt+0xbbff8> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-20] @ 0xffffffec │ │ │ │ + str r2, [r5, #-16] │ │ │ │ + str r1, [r5, #-12] │ │ │ │ + str lr, [r5, #-8] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 15a625c <__cxa_atexit@plt+0x159a1fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r8, asr #3 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ + cmneq lr, r4, lsl r1 │ │ │ │ + cmneq lr, r4, lsl r1 │ │ │ │ + andeq r0, r0, r4 │ │ │ │ + andeq r0, r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c8ff4 <__cxa_atexit@plt+0xbcf94> │ │ │ │ + sub r9, r5, #16 │ │ │ │ + cmp fp, r9 │ │ │ │ + bhi c80d0 <__cxa_atexit@plt+0xbc070> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ + add r6, r3, #20 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc c9000 <__cxa_atexit@plt+0xbcfa0> │ │ │ │ - ldr lr, [pc, #76] @ c9010 <__cxa_atexit@plt+0xbcfb0> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ c9014 <__cxa_atexit@plt+0xbcfb4> │ │ │ │ + bcc c80dc <__cxa_atexit@plt+0xbc07c> │ │ │ │ + ldr lr, [pc, #96] @ c80ec <__cxa_atexit@plt+0xbc08c> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ + str r7, [r5, #-4] │ │ │ │ + ldr r0, [pc, #88] @ c80f0 <__cxa_atexit@plt+0xbc090> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-8] │ │ │ │ + ldr sl, [r7, #8] │ │ │ │ + add r8, r7, #12 │ │ │ │ + ldm r8, {r1, r2, r8} │ │ │ │ + ldr r0, [pc, #68] @ c80f4 <__cxa_atexit@plt+0xbc094> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-16] │ │ │ │ str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + str r3, [r5, #-12] │ │ │ │ + str sl, [r3, #8] │ │ │ │ + str r1, [r3, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ + mov r5, r9 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ mov r6, r3 │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ + mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ + ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, ip, ror #2 │ │ │ │ + @ instruction: 0xffffff78 │ │ │ │ + cmneq lr, r4, lsr #1 │ │ │ │ + @ instruction: 0x017e3090 │ │ │ │ andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9084 <__cxa_atexit@plt+0xbd024> │ │ │ │ + andeq r0, r0, r7 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + sub sl, r5, #12 │ │ │ │ + cmp fp, sl │ │ │ │ + bhi c81cc <__cxa_atexit@plt+0xbc16c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c9090 <__cxa_atexit@plt+0xbd030> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ c90a0 <__cxa_atexit@plt+0xbd040> │ │ │ │ - ldr sl, [pc, #76] @ c90a4 <__cxa_atexit@plt+0xbd044> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ - mov r5, r3 │ │ │ │ + add ip, r6, #60 @ 0x3c │ │ │ │ + cmp r1, ip │ │ │ │ + bcc c81d4 <__cxa_atexit@plt+0xbc174> │ │ │ │ + str fp, [sp, #12] │ │ │ │ + ldr lr, [r7, #3] │ │ │ │ + ldr r2, [r7, #7] │ │ │ │ + ldr r1, [r7, #11] │ │ │ │ + ldr r0, [r7, #15] │ │ │ │ + stmib sp, {r0, r4} │ │ │ │ + ldr r4, [r7, #19] │ │ │ │ + ldr fp, [r7, #23] │ │ │ │ + ldr r0, [r7, #27] │ │ │ │ + str r0, [sp] │ │ │ │ + sub r9, ip, #31 │ │ │ │ + str r9, [r5, #-4] │ │ │ │ + ldr r0, [pc, #144] @ c81e8 <__cxa_atexit@plt+0xbc188> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + str r0, [r5, #-12] │ │ │ │ + ldr r0, [pc, #136] @ c81ec <__cxa_atexit@plt+0xbc18c> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str r0, [r6, #4]! │ │ │ │ + ldr r9, [pc, #128] @ c81f0 <__cxa_atexit@plt+0xbc190> │ │ │ │ + add r9, pc, r9 │ │ │ │ + ldr r0, [pc, #124] @ c81f4 <__cxa_atexit@plt+0xbc194> │ │ │ │ + add r0, pc, r0 │ │ │ │ + str lr, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ + str r8, [r6, #52] @ 0x34 │ │ │ │ + str r1, [r6, #56] @ 0x38 │ │ │ │ + mov r3, r6 │ │ │ │ + str r0, [r3, #36]! @ 0x24 │ │ │ │ + str r3, [r5, #-8] │ │ │ │ + add lr, r6, #8 │ │ │ │ + stm lr, {r4, r8, fp} │ │ │ │ + ldr r5, [sp] │ │ │ │ + str r5, [r6, #20] │ │ │ │ + str r9, [r6, #24] │ │ │ │ + str r6, [r6, #28] │ │ │ │ + ldr r5, [sp, #4] │ │ │ │ + str r5, [r6, #32] │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ + mov r5, sl │ │ │ │ + mov r6, ip │ │ │ │ mov r8, r1 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ + ldr fp, [sp, #12] │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + mov ip, r6 │ │ │ │ + b c81dc <__cxa_atexit@plt+0xbc17c> │ │ │ │ + mov r6, #60 @ 0x3c │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - cmneq lr, r4, ror #1 │ │ │ │ - smceq 53980 @ 0xd2dc │ │ │ │ - andeq r0, r2, r1 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r3, r5, #8 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c9110 <__cxa_atexit@plt+0xbd0b0> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c911c <__cxa_atexit@plt+0xbd0bc> │ │ │ │ - ldr r1, [pc, #80] @ c912c <__cxa_atexit@plt+0xbd0cc> │ │ │ │ - sub r9, r6, #7 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - stmdb r5, {r1, r7} │ │ │ │ - add r7, r7, #8 │ │ │ │ - ldm r7, {r1, r5, r7} │ │ │ │ - ldr r0, [pc, #60] @ c9130 <__cxa_atexit@plt+0xbd0d0> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - stmib r2, {r0, r5, r7} │ │ │ │ - ldr r7, [pc, #52] @ c9134 <__cxa_atexit@plt+0xbd0d4> │ │ │ │ - mov r5, r3 │ │ │ │ - ldr r7, [pc, r7] │ │ │ │ - add r8, r7, #1 │ │ │ │ - mov r7, r1 │ │ │ │ - b 16249a8 <__cxa_atexit@plt+0x1618948> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r2 │ │ │ │ - bx r0 │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r6, ip │ │ │ │ bx r0 │ │ │ │ - cmneq lr, ip, asr r0 │ │ │ │ - cmneq lr, r4, asr r3 │ │ │ │ - @ instruction: 0x017e2494 │ │ │ │ + cmneq lr, ip, ror #31 │ │ │ │ + @ instruction: 0xfffffd68 │ │ │ │ + @ instruction: 0xfffffe00 │ │ │ │ + @ instruction: 0xfffffee8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c916c <__cxa_atexit@plt+0xbd10c> │ │ │ │ + bhi c822c <__cxa_atexit@plt+0xbc1cc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ c9174 <__cxa_atexit@plt+0xbd114> │ │ │ │ + ldr r1, [pc, #24] @ c8234 <__cxa_atexit@plt+0xbc1d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 1624780 <__cxa_atexit@plt+0x1618720> │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, ror #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r2, r5, #8 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c91dc <__cxa_atexit@plt+0xbd17c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #16 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c91e8 <__cxa_atexit@plt+0xbd188> │ │ │ │ - ldr lr, [pc, #76] @ c91f8 <__cxa_atexit@plt+0xbd198> │ │ │ │ - ldr r0, [r7, #3] │ │ │ │ - ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ c91fc <__cxa_atexit@plt+0xbd19c> │ │ │ │ + cmneq lr, r0, lsr #30 │ │ │ │ + andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c828c <__cxa_atexit@plt+0xbc22c> │ │ │ │ + ldr lr, [pc, #60] @ c8298 <__cxa_atexit@plt+0xbc238> │ │ │ │ add lr, pc, lr │ │ │ │ - ldr r9, [pc, r9] │ │ │ │ - str lr, [r3, #4]! │ │ │ │ - str r3, [r5, #-4] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str r8, [r3, #8] │ │ │ │ - mov r5, r2 │ │ │ │ - mov r8, r1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - mov r6, r3 │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c8280 <__cxa_atexit@plt+0xbc220> │ │ │ │ + mov r7, sl │ │ │ │ + b c82a4 <__cxa_atexit@plt+0xbc244> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #16 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, r4, lsl #31 │ │ │ │ - andeq r0, r1, r5 │ │ │ │ - andeq r0, r0, r2 │ │ │ │ - andeq r0, r0, fp │ │ │ │ - sub r3, r5, #12 │ │ │ │ - mov r2, r6 │ │ │ │ - cmp fp, r3 │ │ │ │ - bhi c926c <__cxa_atexit@plt+0xbd20c> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r2, #12 │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c9278 <__cxa_atexit@plt+0xbd218> │ │ │ │ - ldr r1, [r7, #3] │ │ │ │ - ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ c9288 <__cxa_atexit@plt+0xbd228> │ │ │ │ - ldr sl, [pc, #76] @ c928c <__cxa_atexit@plt+0xbd22c> │ │ │ │ - sub r0, r6, #7 │ │ │ │ - add lr, pc, lr │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str r8, [r2, #8] │ │ │ │ - str r9, [r5, #-8] │ │ │ │ - str sl, [r5, #-12] │ │ │ │ - str r0, [r5, #-4] │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + andeq r0, r0, r6 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r1, [r3, #20]! │ │ │ │ + ldr r0, [r4, #804] @ 0x324 │ │ │ │ + ldr r8, [r3, #-16] │ │ │ │ + and r2, r7, #3 │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c835c <__cxa_atexit@plt+0xbc2fc> │ │ │ │ + add r9, r6, #72 @ 0x48 │ │ │ │ + cmp r0, r9 │ │ │ │ + bcc c8394 <__cxa_atexit@plt+0xbc334> │ │ │ │ + ldr sl, [pc, #232] @ c83bc <__cxa_atexit@plt+0xbc35c> │ │ │ │ + add sl, pc, sl │ │ │ │ + ldr ip, [pc, #228] @ c83c0 <__cxa_atexit@plt+0xbc360> │ │ │ │ + ldr ip, [pc, ip] │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr lr, [r7, #6] │ │ │ │ + str ip, [r5] │ │ │ │ + str sl, [r6, #4]! │ │ │ │ + ldr sl, [r5, #-8] │ │ │ │ + ldr r3, [r5, #8] │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ + add ip, r6, #8 │ │ │ │ + stm ip, {r1, r3, lr} │ │ │ │ + str r0, [r6, #20] │ │ │ │ + ldr r1, [pc, #180] @ c83c4 <__cxa_atexit@plt+0xbc364> │ │ │ │ + add r1, pc, r1 │ │ │ │ + str r1, [r6, #24] │ │ │ │ + str sl, [r6, #28] │ │ │ │ + str r3, [r6, #32] │ │ │ │ + str r8, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r6, #44] @ 0x2c │ │ │ │ + str lr, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ + mov r3, r6 │ │ │ │ + ldr r2, [pc, #140] @ c83c8 <__cxa_atexit@plt+0xbc368> │ │ │ │ + add r2, pc, r2 │ │ │ │ + str r2, [r3, #56]! @ 0x38 │ │ │ │ + sub r2, r9, #43 @ 0x2b │ │ │ │ + ldr r1, [r5, #-4] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + str r3, [r5, #4] │ │ │ │ + str r1, [r6, #68] @ 0x44 │ │ │ │ + mov r6, r9 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + add r2, r6, #8 │ │ │ │ + cmp r0, r2 │ │ │ │ + bcc c83a4 <__cxa_atexit@plt+0xbc344> │ │ │ │ + ldr r0, [pc, #68] @ c83b4 <__cxa_atexit@plt+0xbc354> │ │ │ │ + ldr r0, [pc, r0] │ │ │ │ + stmib r6, {r0, r1} │ │ │ │ + ldr r6, [pc, #60] @ c83b8 <__cxa_atexit@plt+0xbc358> │ │ │ │ + ldr r6, [pc, r6] │ │ │ │ + sub r1, r2, #2 │ │ │ │ + str r6, [r5, #20] │ │ │ │ + str r1, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - mov r8, r1 │ │ │ │ - str lr, [r2, #4] │ │ │ │ - str r1, [r2, #12] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #72 @ 0x48 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r9 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + mov r6, #8 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r2 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + cmneq lr, ip, lsl #28 │ │ │ │ + cmneq lr, r4, asr #27 │ │ │ │ + @ instruction: 0xfffffb58 │ │ │ │ + cmneq lr, r8, ror #28 │ │ │ │ + @ instruction: 0xfffffdf0 │ │ │ │ + @ instruction: 0xfffffec0 │ │ │ │ + andeq r0, r1, r5 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, r8 │ │ │ │ + mov r9, r8 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r8, [r7, #3] │ │ │ │ + ldr sl, [r7, #7] │ │ │ │ + ldr r7, [r7, #11] │ │ │ │ + sub r5, r5, #28 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c8430 <__cxa_atexit@plt+0xbc3d0> │ │ │ │ + ldr lr, [pc, #60] @ c843c <__cxa_atexit@plt+0xbc3dc> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r7, #1] │ │ │ │ + ldr r0, [r7, #5] │ │ │ │ + ldr r2, [r7, #9] │ │ │ │ + str lr, [r3, #-28] @ 0xffffffe4 │ │ │ │ + stmdb r3, {r0, r1, r2, r7, r8, r9} │ │ │ │ + tst sl, #3 │ │ │ │ + beq c8424 <__cxa_atexit@plt+0xbc3c4> │ │ │ │ + mov r7, sl │ │ │ │ + b c82a4 <__cxa_atexit@plt+0xbc244> │ │ │ │ + ldr r0, [sl] │ │ │ │ + mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - mov r3, #12 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffff3c │ │ │ │ - ldrsheq r1, [lr, #-236]! @ 0xffffff14 │ │ │ │ - andeq r0, r0, r1 │ │ │ │ - andeq r0, r0, r0, lsl r0 │ │ │ │ - sub r3, r5, #16 │ │ │ │ + @ instruction: 0xfffffea0 │ │ │ │ + andeq r0, r0, r2 │ │ │ │ + andeq r0, r0, r2, lsl r0 │ │ │ │ + sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi c92dc <__cxa_atexit@plt+0xbd27c> │ │ │ │ - ldr r2, [pc, #56] @ c92e4 <__cxa_atexit@plt+0xbd284> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ c92e8 <__cxa_atexit@plt+0xbd288> │ │ │ │ - add r2, pc, r2 │ │ │ │ - add r2, r2, #2 │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ c92ec <__cxa_atexit@plt+0xbd28c> │ │ │ │ - ldr r1, [pc, r1] │ │ │ │ + bhi c8474 <__cxa_atexit@plt+0xbc414> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ - str r2, [r5, #-12] │ │ │ │ - str r1, [r5, #-16] │ │ │ │ - mov r5, r3 │ │ │ │ - b 111d274 <__cxa_atexit@plt+0x1111214> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - bx r0 │ │ │ │ - smceq 53940 @ 0xd2b4 │ │ │ │ - cmneq lr, r0, lsl #29 │ │ │ │ - cmneq lr, r8, ror lr │ │ │ │ - cmneq sp, r4, lsr fp │ │ │ │ - andeq r0, r2, r2 │ │ │ │ - andeq r0, r1, pc │ │ │ │ - sub r2, r5, #20 │ │ │ │ - mov r3, r6 │ │ │ │ - cmp fp, r2 │ │ │ │ - bhi c9394 <__cxa_atexit@plt+0xbd334> │ │ │ │ - ldr r1, [r4, #804] @ 0x324 │ │ │ │ - add r6, r3, #44 @ 0x2c │ │ │ │ - cmp r1, r6 │ │ │ │ - bcc c93a0 <__cxa_atexit@plt+0xbd340> │ │ │ │ - str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ c93b0 <__cxa_atexit@plt+0xbd350> │ │ │ │ - add lr, r7, #12 │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ + ldr r1, [pc, #24] @ c847c <__cxa_atexit@plt+0xbc41c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - str r1, [r5, #-8] │ │ │ │ - ldr r8, [r7, #8] │ │ │ │ - ldm lr, {r1, r9, lr} │ │ │ │ - ldr r0, [pc, #116] @ c93b4 <__cxa_atexit@plt+0xbd354> │ │ │ │ - ldr r0, [pc, r0] │ │ │ │ - str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - sub r0, r6, #19 │ │ │ │ - str r0, [r5, #-12] │ │ │ │ - ldr r0, [pc, #100] @ c93b8 <__cxa_atexit@plt+0xbd358> │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r3, #36]! @ 0x24 │ │ │ │ - str r3, [r5, #-16] │ │ │ │ - ldr sl, [pc, #88] @ c93bc <__cxa_atexit@plt+0xbd35c> │ │ │ │ - ldr r5, [pc, #88] @ c93c0 <__cxa_atexit@plt+0xbd360> │ │ │ │ - mov r0, r3 │ │ │ │ - add sl, pc, sl │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r0, #-32]! @ 0xffffffe0 │ │ │ │ - sub r5, r3, #24 │ │ │ │ - stm r5, {r1, r9, lr} │ │ │ │ - mov r5, r2 │ │ │ │ - str r8, [r3, #8] │ │ │ │ - str sl, [r3, #-12] │ │ │ │ - str r8, [r3, #-8] │ │ │ │ - str r0, [r3, #-4] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r0, [r4, #-12] │ │ │ │ - mov r6, r3 │ │ │ │ - bx r0 │ │ │ │ + stmdb r5, {r1, r7} │ │ │ │ + mov r5, r3 │ │ │ │ + mov r7, r2 │ │ │ │ + b 1624778 <__cxa_atexit@plt+0x1618718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ - mov r3, #44 @ 0x2c │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, r0, lsl lr │ │ │ │ - cmneq lr, r4, lsl #28 │ │ │ │ - @ instruction: 0xffffff40 │ │ │ │ - @ instruction: 0xfffffe9c │ │ │ │ - @ instruction: 0xfffffd40 │ │ │ │ - @ instruction: 0xfffffa34 │ │ │ │ - andeq r0, r0, r5, lsl #7 │ │ │ │ - smceq 53980 @ 0xd2dc │ │ │ │ - andeq r0, r4, r0 │ │ │ │ + ldrsbeq r2, [lr, #-200]! @ 0xffffff38 │ │ │ │ + andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - ldr r2, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - cmp r2, r6 │ │ │ │ - bcc c945c <__cxa_atexit@plt+0xbd3fc> │ │ │ │ - ldr sl, [pc, #132] @ c947c <__cxa_atexit@plt+0xbd41c> │ │ │ │ - ldr ip, [pc, #132] @ c9480 <__cxa_atexit@plt+0xbd420> │ │ │ │ - sub r0, r6, #31 │ │ │ │ - add sl, pc, sl │ │ │ │ - ldr ip, [pc, ip] │ │ │ │ - ldr r2, [r5] │ │ │ │ - ldmib r5, {r1, lr} │ │ │ │ - str ip, [r5] │ │ │ │ - str r0, [r5, #8] │ │ │ │ - str sl, [r3, #4]! │ │ │ │ - ldr r0, [pc, #100] @ c9484 <__cxa_atexit@plt+0xbd424> │ │ │ │ - str r1, [r3, #48] @ 0x30 │ │ │ │ - mov r1, r3 │ │ │ │ - add r0, pc, r0 │ │ │ │ - str r0, [r1, #28]! │ │ │ │ - str r8, [r3, #36] @ 0x24 │ │ │ │ - str r9, [r3, #40] @ 0x28 │ │ │ │ - str r2, [r3, #44] @ 0x2c │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str r9, [r3, #8] │ │ │ │ - str lr, [r3, #12] │ │ │ │ - ldr r2, [pc, #60] @ c9488 <__cxa_atexit@plt+0xbd428> │ │ │ │ - str r8, [r3, #20] │ │ │ │ - str r3, [r3, #24] │ │ │ │ + andeq r0, r0, lr │ │ │ │ + mov r3, r5 │ │ │ │ + sub r5, r5, #12 │ │ │ │ + cmp fp, r5 │ │ │ │ + bhi c84c8 <__cxa_atexit@plt+0xbc468> │ │ │ │ + ldr r2, [pc, #56] @ c84dc <__cxa_atexit@plt+0xbc47c> │ │ │ │ add r2, pc, r2 │ │ │ │ - str r2, [r3, #16] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r7, [pc, #40] @ c948c <__cxa_atexit@plt+0xbd42c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - str r8, [r5, #-8]! │ │ │ │ + stmdb r3, {r9, sl} │ │ │ │ + ldr r7, [r3] │ │ │ │ + str r2, [r3, #-12] │ │ │ │ + str r8, [r3] │ │ │ │ + tst r7, #3 │ │ │ │ + beq c84c0 <__cxa_atexit@plt+0xbc460> │ │ │ │ + b c84ec <__cxa_atexit@plt+0xbc48c> │ │ │ │ + ldr r0, [r7] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c84e0 <__cxa_atexit@plt+0xbc480> │ │ │ │ add r7, pc, r7 │ │ │ │ - mov r3, #52 @ 0x34 │ │ │ │ - str r3, [r4, #828] @ 0x33c │ │ │ │ - str r9, [r5, #4] │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffffac8 │ │ │ │ - cmneq lr, r0, asr #26 │ │ │ │ - @ instruction: 0xfffffed0 │ │ │ │ - @ instruction: 0xfffffbcc │ │ │ │ - cmneq sp, r0, lsl #26 │ │ │ │ - ldrdeq r2, [sp, #-192]! @ 0xffffff40 │ │ │ │ - andeq r0, r3, r7, lsl r0 │ │ │ │ + andeq r0, r0, r4, asr #32 │ │ │ │ + cmneq sp, r4, asr sl │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r8, [r5, #12] │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8584 <__cxa_atexit@plt+0xbc524> │ │ │ │ + ldr r2, [r4, #804] @ 0x324 │ │ │ │ + add r3, r6, #48 @ 0x30 │ │ │ │ + cmp r2, r3 │ │ │ │ + bcc c85a4 <__cxa_atexit@plt+0xbc544> │ │ │ │ + ldr lr, [pc, #168] @ c85bc <__cxa_atexit@plt+0xbc55c> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r9, [pc, #164] @ c85c0 <__cxa_atexit@plt+0xbc560> │ │ │ │ + ldr r9, [pc, r9] │ │ │ │ + ldr ip, [r5, #4]! │ │ │ │ + ldr r2, [r7, #2] │ │ │ │ + ldr sl, [r7, #6] │ │ │ │ + str r9, [r5] │ │ │ │ + sub r1, r3, #27 │ │ │ │ + str r1, [r5, #8] │ │ │ │ + str lr, [r6, #36]! @ 0x24 │ │ │ │ + ldr lr, [pc, #132] @ c85c4 <__cxa_atexit@plt+0xbc564> │ │ │ │ + add lr, pc, lr │ │ │ │ + ldr r1, [r5, #4] │ │ │ │ + str r6, [r5, #4] │ │ │ │ + sub r0, r3, #41 @ 0x29 │ │ │ │ + ldr r9, [pc, #116] @ c85c8 <__cxa_atexit@plt+0xbc568> │ │ │ │ + add r9, pc, r9 │ │ │ │ + str r2, [r6, #8] │ │ │ │ + str r1, [r6, #12] │ │ │ │ + str lr, [r6, #-32] @ 0xffffffe0 │ │ │ │ + str ip, [r6, #-28] @ 0xffffffe4 │ │ │ │ + str r8, [r6, #-24] @ 0xffffffe8 │ │ │ │ + str r1, [r6, #-20] @ 0xffffffec │ │ │ │ + str r9, [r6, #-16] │ │ │ │ + str r2, [r6, #-12] │ │ │ │ + str sl, [r6, #-8] │ │ │ │ + str r0, [r6, #-4] │ │ │ │ + mov r6, r3 │ │ │ │ + b 111d18c <__cxa_atexit@plt+0x111112c> │ │ │ │ + ldr r3, [pc, #40] @ c85b4 <__cxa_atexit@plt+0xbc554> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + str r3, [r5, #8]! │ │ │ │ + ldr r3, [pc, #32] @ c85b8 <__cxa_atexit@plt+0xbc558> │ │ │ │ + ldr r3, [pc, r3] │ │ │ │ + add r3, r3, #1 │ │ │ │ + str r3, [r5, #4] │ │ │ │ + b 111d26c <__cxa_atexit@plt+0x111120c> │ │ │ │ + mov r6, #48 @ 0x30 │ │ │ │ + str r6, [r4, #828] @ 0x33c │ │ │ │ + mov r6, r3 │ │ │ │ + b 1616624 <__cxa_atexit@plt+0x160a5c4> │ │ │ │ + ldrheq r2, [lr, #-180]! @ 0xffffff4c │ │ │ │ + cmneq lr, r8, ror #23 │ │ │ │ + @ instruction: 0xffffff30 │ │ │ │ + cmneq lr, r8, lsr #24 │ │ │ │ + @ instruction: 0xfffffd00 │ │ │ │ + @ instruction: 0xfffffe80 │ │ │ │ + andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ - andeq r0, r1, lr │ │ │ │ - sub r7, r5, #24 │ │ │ │ + andeq r0, r0, lr │ │ │ │ + sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi c94d8 <__cxa_atexit@plt+0xbd478> │ │ │ │ - ldr r7, [pc, #52] @ c94e8 <__cxa_atexit@plt+0xbd488> │ │ │ │ - tst sl, #3 │ │ │ │ - add r7, pc, r7 │ │ │ │ - str r7, [r5, #-12]! │ │ │ │ - stmib r5, {r8, r9} │ │ │ │ - beq c94cc <__cxa_atexit@plt+0xbd46c> │ │ │ │ - mov r7, sl │ │ │ │ - b c94fc <__cxa_atexit@plt+0xbd49c> │ │ │ │ - ldr r0, [sl] │ │ │ │ - mov r7, sl │ │ │ │ + bhi c8654 <__cxa_atexit@plt+0xbc5f4> │ │ │ │ + ldr r3, [pc, #120] @ c8664 <__cxa_atexit@plt+0xbc604> │ │ │ │ + add r3, pc, r3 │ │ │ │ + mov r7, r5 │ │ │ │ + str r3, [r7, #-12]! │ │ │ │ + stmib r7, {r8, r9} │ │ │ │ + ands r3, r9, #3 │ │ │ │ + beq c8630 <__cxa_atexit@plt+0xbc5d0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8640 <__cxa_atexit@plt+0xbc5e0> │ │ │ │ + ldr r2, [pc, #88] @ c8668 <__cxa_atexit@plt+0xbc608> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r3, [r9, #2] │ │ │ │ + ldr r1, [r9, #6] │ │ │ │ + str r2, [r5, #-12] │ │ │ │ + str r1, [r5, #-4] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r8 │ │ │ │ + mov r8, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r9] │ │ │ │ + mov r5, r7 │ │ │ │ + mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ c94ec <__cxa_atexit@plt+0xbd48c> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ + ldr r7, [pc, #40] @ c8670 <__cxa_atexit@plt+0xbc610> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5] │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #16] @ c866c <__cxa_atexit@plt+0xbc60c> │ │ │ │ add r7, pc, r7 │ │ │ │ + ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - andeq r0, r0, r0, asr #32 │ │ │ │ - @ instruction: 0x016d2c90 │ │ │ │ - smceq 53956 @ 0xd2c4 │ │ │ │ + andeq r0, r0, ip, lsl #1 │ │ │ │ + strheq r0, [r0], -r8 │ │ │ │ + smultteq sp, ip, r8 │ │ │ │ + cmneq lr, r8, lsl #22 │ │ │ │ + andeq r0, r0, r2, asr #32 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r3, r7, #3 │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c86a8 <__cxa_atexit@plt+0xbc648> │ │ │ │ + ldr r3, [pc, #48] @ c86c0 <__cxa_atexit@plt+0xbc660> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r7, [pc, #12] @ c86bc <__cxa_atexit@plt+0xbc65c> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + cmneq lr, r0, lsr #21 │ │ │ │ + andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - add lr, r7, #3 │ │ │ │ - mov r2, r5 │ │ │ │ - ldm lr, {r0, r1, lr} │ │ │ │ - ldr r8, [pc, #224] @ c95f0 <__cxa_atexit@plt+0xbd590> │ │ │ │ - str r0, [r2, #-8]! │ │ │ │ - mov r3, r2 │ │ │ │ - ldr r7, [r2, #12] │ │ │ │ - add r8, pc, r8 │ │ │ │ - str r8, [r3, #-4]! │ │ │ │ - tst r7, #3 │ │ │ │ - str r1, [r2, #4] │ │ │ │ - str lr, [r2, #12] │ │ │ │ - beq c95bc <__cxa_atexit@plt+0xbd55c> │ │ │ │ - ldr r8, [r5, #8] │ │ │ │ - ldr r3, [r4, #804] @ 0x324 │ │ │ │ - add r9, r6, #52 @ 0x34 │ │ │ │ - str r0, [r5] │ │ │ │ - cmp r3, r9 │ │ │ │ - str r1, [r5, #4] │ │ │ │ - str lr, [r5, #8] │ │ │ │ - bcc c95c8 <__cxa_atexit@plt+0xbd568> │ │ │ │ - ldr sl, [pc, #160] @ c95f8 <__cxa_atexit@plt+0xbd598> │ │ │ │ - ldr ip, [pc, #160] @ c95fc <__cxa_atexit@plt+0xbd59c> │ │ │ │ - ldr r2, [pc, #160] @ c9600 <__cxa_atexit@plt+0xbd5a0> │ │ │ │ - ldr r3, [pc, #160] @ c9604 <__cxa_atexit@plt+0xbd5a4> │ │ │ │ - add sl, pc, sl │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + ldr r2, [pc, #152] @ c876c <__cxa_atexit@plt+0xbc70c> │ │ │ │ add r2, pc, r2 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr r3, [pc, r3] │ │ │ │ - str r2, [r6, #4]! │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ - mov r0, r6 │ │ │ │ - str r7, [r6, #36] @ 0x24 │ │ │ │ - str r8, [r6, #40] @ 0x28 │ │ │ │ - str r8, [r6, #8] │ │ │ │ - str r1, [r6, #48] @ 0x30 │ │ │ │ - str lr, [r6, #12] │ │ │ │ - str sl, [r6, #16] │ │ │ │ - str r7, [r6, #20] │ │ │ │ - str r6, [r6, #24] │ │ │ │ - mov r6, r9 │ │ │ │ - mov r8, r7 │ │ │ │ + str r7, [r5] │ │ │ │ + mov r3, r5 │ │ │ │ + str r2, [r3, #-4]! │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c8730 <__cxa_atexit@plt+0xbc6d0> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c873c <__cxa_atexit@plt+0xbc6dc> │ │ │ │ + ldr r3, [pc, #120] @ c8770 <__cxa_atexit@plt+0xbc710> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ - sub r3, r9, #31 │ │ │ │ - str ip, [r0, #28]! │ │ │ │ - str r3, [r5, #8] │ │ │ │ - str r0, [r5, #4] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ + ands r3, r7, #3 │ │ │ │ + beq c8750 <__cxa_atexit@plt+0xbc6f0> │ │ │ │ + cmp r3, #2 │ │ │ │ + bne c8758 <__cxa_atexit@plt+0xbc6f8> │ │ │ │ + ldr r3, [pc, #92] @ c8774 <__cxa_atexit@plt+0xbc714> │ │ │ │ + add r3, pc, r3 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r2, [r7, #6] │ │ │ │ + ldr r7, [r5, #4] │ │ │ │ + str r3, [r5] │ │ │ │ + str r2, [r5, #8] │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #36] @ c95f4 <__cxa_atexit@plt+0xbd594> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmdb r5, {r7, r8} │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r2 │ │ │ │ - mov r6, r9 │ │ │ │ - mov r7, r1 │ │ │ │ + mov r3, r5 │ │ │ │ + ldr r0, [r3, #12]! │ │ │ │ + ldr r7, [r5] │ │ │ │ + mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0x016d2b90 │ │ │ │ - @ instruction: 0xfffffabc │ │ │ │ - @ instruction: 0xfffffd8c │ │ │ │ - @ instruction: 0xfffff960 │ │ │ │ - ldrsbeq r1, [lr, #-180]! @ 0xffffff4c │ │ │ │ - cmneq sp, ip, asr fp │ │ │ │ - andeq r0, r0, r5, ror #3 │ │ │ │ - andeq r0, r1, lr, lsl r0 │ │ │ │ - mov r1, r5 │ │ │ │ - mov r2, r5 │ │ │ │ - ldr r8, [r1, #4]! │ │ │ │ - ldr sl, [r4, #804] @ 0x324 │ │ │ │ - mov r3, r6 │ │ │ │ - str r8, [r2, #12]! │ │ │ │ - add r6, r6, #52 @ 0x34 │ │ │ │ - ldr r0, [r2, #-4] │ │ │ │ - ldmib r2, {r9, lr} │ │ │ │ - cmp sl, r6 │ │ │ │ - stmib r2, {r0, r9} │ │ │ │ - bcc c96b0 <__cxa_atexit@plt+0xbd650> │ │ │ │ - ldr ip, [pc, #136] @ c96d4 <__cxa_atexit@plt+0xbd674> │ │ │ │ - ldr sl, [pc, #136] @ c96d8 <__cxa_atexit@plt+0xbd678> │ │ │ │ - sub r1, r6, #31 │ │ │ │ - add ip, pc, ip │ │ │ │ - ldr sl, [pc, sl] │ │ │ │ - str ip, [r3, #4]! │ │ │ │ - str r1, [r5, #20] │ │ │ │ - str r8, [r3, #44] @ 0x2c │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ - str sl, [r5, #12] │ │ │ │ - str r7, [r3, #36] @ 0x24 │ │ │ │ - str lr, [r3, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #96] @ c96dc <__cxa_atexit@plt+0xbd67c> │ │ │ │ - mov r0, r3 │ │ │ │ - str lr, [r3, #8] │ │ │ │ - add r1, pc, r1 │ │ │ │ - str r1, [r0, #28]! │ │ │ │ - str r0, [r5, #16] │ │ │ │ - str r9, [r3, #12] │ │ │ │ - ldr r5, [pc, #72] @ c96e0 <__cxa_atexit@plt+0xbd680> │ │ │ │ - mov r8, r7 │ │ │ │ - str r7, [r3, #20] │ │ │ │ - add r5, pc, r5 │ │ │ │ - str r5, [r3, #16] │ │ │ │ - mov r5, r2 │ │ │ │ - str r3, [r3, #24] │ │ │ │ - b 111d194 <__cxa_atexit@plt+0x1111134> │ │ │ │ - ldr r3, [pc, #44] @ c96e4 <__cxa_atexit@plt+0xbd684> │ │ │ │ - ldr r0, [r4, #-8] │ │ │ │ - stmib r5, {r7, lr} │ │ │ │ - mov r7, #52 @ 0x34 │ │ │ │ - add r3, pc, r3 │ │ │ │ - str r7, [r4, #828] @ 0x33c │ │ │ │ - mov r5, r1 │ │ │ │ - mov r7, r3 │ │ │ │ + ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff874 │ │ │ │ - cmneq lr, ip, ror #21 │ │ │ │ - @ instruction: 0xfffffc74 │ │ │ │ - @ instruction: 0xfffff980 │ │ │ │ - cmneq sp, r8, lsr #21 │ │ │ │ + ldr r7, [pc, #24] @ c8778 <__cxa_atexit@plt+0xbc718> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #12]! │ │ │ │ + bx r0 │ │ │ │ + andeq r0, r0, ip, lsr #1 │ │ │ │ + @ instruction: 0xffffff80 │ │ │ │ + @ instruction: 0xffffffb0 │ │ │ │ + ldrsheq r2, [lr, #-144]! @ 0xffffff70 │ │ │ │ + andeq r0, r0, r3 │ │ │ │ + andeq r0, r0, lr, lsl r0 │ │ │ │ + and r7, r7, #3 │ │ │ │ + cmp r7, #2 │ │ │ │ + bne c87d8 <__cxa_atexit@plt+0xbc778> │ │ │ │ + ldr r7, [pc, #108] @ c8804 <__cxa_atexit@plt+0xbc7a4> │ │ │ │ + add r7, pc, r7 │ │ │ │ + mov r3, r5 │ │ │ │ + str r7, [r3, #4]! │ │ │ │ + ldr r7, [r3, #8] │ │ │ │ + ands r2, r7, #3 │ │ │ │ + beq c87e4 <__cxa_atexit@plt+0xbc784> │ │ │ │ + cmp r2, #2 │ │ │ │ + bne c87f0 <__cxa_atexit@plt+0xbc790> │ │ │ │ + ldr r2, [pc, #76] @ c8808 <__cxa_atexit@plt+0xbc7a8> │ │ │ │ + add r2, pc, r2 │ │ │ │ + ldr r8, [r7, #2] │ │ │ │ + ldr r1, [r7, #6] │ │ │ │ + ldr r7, [r5, #8] │ │ │ │ + str r2, [r5, #4] │ │ │ │ + str r1, [r5, #12] │ │ │ │ + mov r5, r3 │ │ │ │ + b 1624878 <__cxa_atexit@plt+0x1618818> │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + ldr r7, [r5, #-12] │ │ │ │ + bx r0 │ │ │ │ + ldr r0, [r7] │ │ │ │ + mov r5, r3 │ │ │ │ + bx r0 │ │ │ │ + ldr r7, [pc, #20] @ c880c <__cxa_atexit@plt+0xbc7ac> │ │ │ │ + ldr r7, [pc, r7] │ │ │ │ + add r7, r7, #2 │ │ │ │ + ldr r0, [r5, #16]! │ │ │ │ + bx r0 │ │ │ │ + @ instruction: 0xfffffee0 │ │ │ │ + @ instruction: 0xffffff0c │ │ │ │ + cmneq lr, r8, asr r9 │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes